JP4624440B2 - Multilayer circuit board, method for manufacturing the same, and method for adjusting characteristic impedance thereof - Google Patents

Multilayer circuit board, method for manufacturing the same, and method for adjusting characteristic impedance thereof Download PDF

Info

Publication number
JP4624440B2
JP4624440B2 JP2008110649A JP2008110649A JP4624440B2 JP 4624440 B2 JP4624440 B2 JP 4624440B2 JP 2008110649 A JP2008110649 A JP 2008110649A JP 2008110649 A JP2008110649 A JP 2008110649A JP 4624440 B2 JP4624440 B2 JP 4624440B2
Authority
JP
Japan
Prior art keywords
layer
connection
wiring
insulator
shield
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2008110649A
Other languages
Japanese (ja)
Other versions
JP2008211240A (en
Inventor
秀樹 岩城
豊 田口
哲義 小掠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP2008110649A priority Critical patent/JP4624440B2/en
Publication of JP2008211240A publication Critical patent/JP2008211240A/en
Application granted granted Critical
Publication of JP4624440B2 publication Critical patent/JP4624440B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Structure Of Printed Boards (AREA)

Description

本発明は層間に充填する導電体により層間接続を行う多層回路基板と、その製造方法と、その特性インピーダンス調整方法に関する。   The present invention relates to a multilayer circuit board that performs interlayer connection with a conductor filled between layers, a method for manufacturing the same, and a method for adjusting characteristic impedance thereof.

近年、コンピュータの高速化、高性能化要求とともに、半導体素子を高密度実装する要求が強まっている。スーパーコンピュータ等のハイエンドの分野においては、半導体素子の実装に用いられているセラミック基板を、2層の配線層を接地層(または電源層)で挟んだ構造とすることで、クロストークの低減や特性インピーダンスの制御を高密度実装に併せて実現している。
特開平5−206678号公報
In recent years, with the demand for higher speed and higher performance of computers, there is an increasing demand for high-density mounting of semiconductor elements. In a high-end field such as a supercomputer, a ceramic substrate used for mounting a semiconductor element has a structure in which two wiring layers are sandwiched between ground layers (or power supply layers), thereby reducing crosstalk. Control of characteristic impedance is realized along with high-density mounting.
Japanese Patent Laid-Open No. 5-206678

高いクロック周波数を用いたデータ転送では、上述した構造を採用しても、クロストークの低減、特性インピーダンスの制御において十分なる効果を得ることができない。   In data transfer using a high clock frequency, even if the above-described structure is adopted, sufficient effects cannot be obtained in reducing crosstalk and controlling characteristic impedance.

そこで、従来から、特許文献1に示されたものがある。これは、信号接続体の周りに遮蔽接続体を設けた多層配線基板において、遮蔽接続体の個数を5個以上としている。これにより、層間接続部におけるクロストークの低減や特性インピーダンスの安定化を図っている。このようにしても、配線基板では非常に多くの接続体を設けることが必要となるので、近年の高密度実装や多ピン化への対応が十分に行うことができない。   Therefore, there is a conventional one disclosed in Patent Document 1. This is because the number of the shield connection bodies is five or more in the multilayer wiring board in which the shield connection bodies are provided around the signal connection bodies. As a result, crosstalk in the interlayer connection portion is reduced and characteristic impedance is stabilized. Even in such a case, since it is necessary to provide a large number of connection bodies on the wiring board, it is not possible to sufficiently cope with recent high-density mounting and increase in the number of pins.

したがって、本発明の主たる目的は、信号配線層と信号線用接続体の特性インピーダンスの差による信号の反射が小さい信号線用接続体を高密度にしかも安価にして、特性インピーダンスの安定化と高密度実装とを両立することである。   Therefore, the main object of the present invention is to stabilize the characteristic impedance and increase the density of the signal line connection body with low signal reflection due to the difference in the characteristic impedance between the signal wiring layer and the signal line connection body. It is to achieve both density mounting and compatibility.

本発明のさらに他の目的は、特性インピーダンスの整合に要する基板構造の小型化を図ることである。   Still another object of the present invention is to reduce the size of the substrate structure required for matching the characteristic impedance.

上述した目的を達成するために、本発明の多層回路基板は、互いに対向配置された少なくとも2つの第1のシールド層と、前記第1のシールド層の間に設けられた第1の絶縁体と、前記第1の絶縁体の内部に、前記第1のシールド層と実質的に平行に、かつ互いに対向して配置された少なくとも2つの配線層と、前記配線層の対向方向に沿って前記第1の絶縁体を貫通して設けられて前記配線層どうしを接続する接続体と、前記配線層の対向方向に沿った前記接続体の中央位置において前記接続体に挟み込まれて、前記接続体の一端側部分と他端側部分とを電気的に接続する中間接続層と、前記中間接続層の略同一面上に設けられ、かつ、当該中間接続層の周囲に離間して配置された第2のシールド層とを有し、前記中間接続層と前記第2のシールド層との間に形成される間隙が、前記第1の絶縁体より比誘電率の低い第2の絶縁体で充填されており、前記配線層を略円形とみなした場合の直径をmとし、前記中間接続層を略円形とみなした場合の直径をrとすると、前記接続体が前記配線層よりその特性インピーダンスが高い場合に、r<mとする。
また、本発明の多層回路基板は、互いに対向配置された少なくとも2つの第1のシールド層と、前記第1のシールド層の間に設けられた第1の絶縁体と、前記第1の絶縁体の内部に、前記第1のシールド層と実質的に平行に、かつ互いに対向して配置された少なくとも2つの配線層と、前記配線層の対向方向に沿って前記第1の絶縁体を貫通して設けられて前記配線層どうしを接続する接続体と、前記配線層の対向方向に沿った前記接続体の中央位置において前記接続体に挟み込まれて、前記接続体の一端側部分と他端側部分とを電気的に接続する中間接続層と、前記中間接続層の略同一面上に設けられ、かつ、当該中間接続層の周囲に離間して配置された第2のシールド層とを有し、前記中間接続層と前記第2のシールド層との間に形成される間隙が、前記第1の絶縁体より比誘電率の低い第2の絶縁体で充填されており、前記配線層を略円形とみなした場合の直径をmとし、前記中間接続層を略円形とみなした場合の直径をrとすると、前記接続体が前記配線層よりその特性インピーダンスが低い場合に、r>mとする。
In order to achieve the above-described object, a multilayer circuit board according to the present invention includes at least two first shield layers disposed to face each other, and a first insulator provided between the first shield layers. And at least two wiring layers disposed in the first insulator substantially parallel to the first shield layer and facing each other, and the first insulator along the facing direction of the wiring layer. A connecting body that is provided through one insulator and connects the wiring layers, and is sandwiched between the connecting bodies at a central position of the connecting body along a facing direction of the wiring layers. An intermediate connection layer that electrically connects the one end side portion and the other end side portion, and a second provided on substantially the same plane of the intermediate connection layer and spaced apart around the intermediate connection layer The intermediate connection layer and the second connection layer. The gap formed between the first and second layers is filled with a second insulator having a relative dielectric constant lower than that of the first insulator, and the diameter when the wiring layer is regarded as substantially circular is m. If the diameter when the intermediate connection layer is considered to be substantially circular is r, r <m when the connection body has a higher characteristic impedance than the wiring layer.
Further, the multilayer circuit board of the present invention, at least two of the first shield layer arranged opposite to each other, a first insulator disposed between the first shield layer, the first insulator And at least two wiring layers arranged substantially parallel to the first shield layer and facing each other, and penetrating the first insulator along a facing direction of the wiring layer. A connection body that is provided to connect the wiring layers, and is sandwiched between the connection bodies at a central position of the connection body along the facing direction of the wiring layers. An intermediate connection layer that electrically connects the portions, and a second shield layer that is provided on substantially the same plane of the intermediate connection layer and is spaced apart from the periphery of the intermediate connection layer Formed between the intermediate connection layer and the second shield layer. The gap is filled with a second insulator having a relative dielectric constant lower than that of the first insulator, the diameter when the wiring layer is regarded as substantially circular is m, and the intermediate connection layer is substantially circular. If the diameter of the connection body is r, r> m when the characteristic impedance of the connection body is lower than that of the wiring layer.

また本発明の多層配線基板の特性インピーダンス調整方法は、互いに対向配置された少なくとも2つの第1のシールド層と、前記第1のシールド層の間に設けられた第1の絶縁体と、前記第1の絶縁体の内部に、前記第1のシールド層と実質的に平行に、かつ互いに対向して配置された少なくとも2つの配線層と、前記配線層の対向方向に沿って前記第1の絶縁体を貫通して設けられて前記配線層どうしを接続する接続体と、前記配線層の対向方向に沿った前記接続体の中央位置において前記接続体に挟み込まれて、前記接続体の一端側部分と他端側部分とを電気的に接続する中間接続層と、前記中間接続層の略同一面上に設けられ、かつ、当該中間接続層の周囲に離間して配置された第2のシールド層とを有し、前記中間接続層と前記第2のシールド層との間に形成される間隙が、前記第1の絶縁体より比誘電率の低い第2の絶縁体で充填されている多層回路基板の特性インピーダンス調整方法であって、前記配線層を略円形とみなした場合の直径をmとし、前記中間接続層を略円形とみなした場合の直径をrとすると、前記接続体が前記配線層よりその特性インピーダンスが高い場合には、r<mとし、前記接続体が前記配線層よりその特性インピーダンスが低い場合には、r>mとする。 The characteristic impedance adjusting method for a multilayer wiring board according to the present invention includes at least two first shield layers arranged opposite to each other, a first insulator provided between the first shield layers, and the first At least two wiring layers disposed substantially parallel to the first shield layer and facing each other, and the first insulation along a direction in which the wiring layers face each other. A connection body that is provided through the body and connects the wiring layers, and a portion on one end side of the connection body that is sandwiched between the connection bodies at a central position of the connection body along the facing direction of the wiring layers. And an intermediate connection layer that electrically connects the other end portion and a second shield layer that is provided on substantially the same plane of the intermediate connection layer and is spaced apart from the periphery of the intermediate connection layer possess the door, wherein the intermediate connector second A gap formed between the shield layer, a characteristic impedance adjustment method for a multilayer circuit board which is filled with the low first insulator than the dielectric constant second insulator, the wiring layer When the diameter when m is regarded as a substantially circular shape and r when the intermediate connection layer is regarded as a substantially circular shape is r <m, when the characteristic impedance of the connection body is higher than that of the wiring layer, r <m If the characteristic impedance of the connection body is lower than that of the wiring layer, r> m.

また本発明の多層回路基板の製造方法は、下側絶縁層の下面に下側配線層を、また、下側絶縁層の内部に、その厚み方向に貫通して前記下側配線層に電気的に接続する下側接続体をそれぞれ形成する工程と、前記下側絶縁層の上面に、前記下側配線層に電気的に接続する中間接続層と、前記中間接続層の周囲に離間して配置されるシールド層とをそれぞれ形成する工程と、前記下側絶縁層の上面に被覆層を形成し、この被覆層に前記中間接続層とシールド層との間の隙間に実質的に一致する開口を形成する工程と、前記被覆層の上面に、前記下側絶縁層より比誘電率の低い絶縁体を形成し、前記開口上の前記絶縁体を除いて前記絶縁体を被覆層とともに除去する工程と、前記下側絶縁層の上面に、下側絶縁層と同等の比誘電率を有する上側絶縁層を形成する工程と、前記上側絶縁層の内部に、その厚み方向に貫通して前記中間接続層に電気的に接続する上側接続体を形成する工程と、前記上側絶縁層の上面に、前記上側接続体に電気的に接続する上側配線層を形成する工程とを含む。   In the method for manufacturing a multilayer circuit board according to the present invention, the lower wiring layer is electrically connected to the lower wiring layer by penetrating the lower wiring layer on the lower surface of the lower insulating layer and passing through the lower insulating layer in the thickness direction. Forming a lower connection body to be connected to each other; an upper surface of the lower insulating layer; an intermediate connection layer electrically connected to the lower wiring layer; and a space around the intermediate connection layer A shield layer formed on the lower insulating layer, and an opening substantially corresponding to the gap between the intermediate connection layer and the shield layer. Forming an insulator having a dielectric constant lower than that of the lower insulating layer on the upper surface of the covering layer, and removing the insulator together with the covering layer except for the insulator on the opening; The upper insulating layer having a relative dielectric constant equivalent to that of the lower insulating layer is formed on the upper surface of the lower insulating layer. A step of forming a layer, a step of forming an upper connecting body that penetrates in the thickness direction of the upper insulating layer and is electrically connected to the intermediate connecting layer, and an upper surface of the upper insulating layer, Forming an upper wiring layer electrically connected to the upper connection body.

本発明は、この条件を満たすことで、配線層の特性インピーダンスと接続体の特性インピーダンスとを、信号反射率が0.05以下になる程度まで整合させることができる。   By satisfying this condition, the present invention can match the characteristic impedance of the wiring layer and the characteristic impedance of the connection body to the extent that the signal reflectivity is 0.05 or less.

以上説明したように、本発明によれば、配線層の特性インピーダンスと接続体の特性インピーダンスとを、信号反射率が0.05以下になる程度まで整合させることができた。しかも、このような特性インピーダンスの整合を余分なビアホールを形成する必要もなく実現することができた。これにより、信号配線層と信号線用ビアホールとの特性インピーダンスの差による信号の反射が小さい信号線用ビアホールを高密度にしかも安価に設けることができるという効果がある。   As described above, according to the present invention, the characteristic impedance of the wiring layer and the characteristic impedance of the connection body can be matched to the extent that the signal reflectivity is 0.05 or less. Moreover, this characteristic impedance matching can be realized without the need to form an extra via hole. As a result, there is an effect that the signal line via hole having a small signal reflection due to the difference in characteristic impedance between the signal wiring layer and the signal line via hole can be provided with high density and at low cost.

以下、本発明の好ましい具体例について図面を参照して説明する。   Preferred embodiments of the present invention will be described below with reference to the drawings.

図1は本発明の参考例に従う構成を示している。この参考例は、4層の多層回路基板を例にして本発明を説明するが、本発明は、4層以外の層数の多層回路基板においても同様に実施することができるのはいうまでもない。   FIG. 1 shows a configuration according to a reference example of the present invention. In this reference example, the present invention will be described by taking a multilayer circuit board having four layers as an example, but it goes without saying that the present invention can be similarly applied to a multilayer circuit board having a number of layers other than four layers. Absent.

この多層回路基板は絶縁体の一例である積層体101を備えている。積層体101は4層に積層配置された絶縁層100A、100B、100C、100Dを積層一体化して構成されている。積層体101の最下層に位置する絶縁層100Aの上面には、下側配線層の一例である配線層102が設けられている。配線層102は配線状にパターニングされた導電膜から構成されている。   This multilayer circuit board includes a laminate 101 which is an example of an insulator. The stacked body 101 is configured by stacking and integrating insulating layers 100A, 100B, 100C, and 100D that are stacked in four layers. A wiring layer 102 which is an example of a lower wiring layer is provided on the upper surface of the insulating layer 100 </ b> A located at the lowermost layer of the stacked body 101. The wiring layer 102 is composed of a conductive film patterned into a wiring shape.

絶縁層100Aの上面には、下側絶縁層の一例である絶縁層100Bが積層配置されている。配線層102は、絶縁層100Aと絶縁層100Bとにより挟持されている。絶縁層100Bには、下側接続体の一例である接続体103が設けられている。接続体103は、厚み方向に絶縁層100Bを貫通して穿たれたほぼ円柱形状の接続孔104に導電体105を充填することで形成されている。   An insulating layer 100B, which is an example of a lower insulating layer, is stacked on the upper surface of the insulating layer 100A. The wiring layer 102 is sandwiched between the insulating layer 100A and the insulating layer 100B. A connection body 103 that is an example of a lower connection body is provided in the insulating layer 100B. The connection body 103 is formed by filling a conductor 105 into a substantially cylindrical connection hole 104 formed through the insulating layer 100B in the thickness direction.

接続体103は、配線層102に設けられた接続ランド102a上に配置されている。接続体103は、その下端が接続ランド102aに当接することで、配線層102に電気的に接続されている。接続体103は例えば、銅などの金属フィラーを充填してなる導体や、接続孔104と同等の形状をしたポキシ樹脂などの絶縁体の表面を金属メッキなどの導体で覆ったものから構成されている。   The connection body 103 is disposed on a connection land 102 a provided in the wiring layer 102. The connection body 103 is electrically connected to the wiring layer 102 by the lower end of the connection body 103 being in contact with the connection land 102a. The connection body 103 is composed of, for example, a conductor filled with a metal filler such as copper, or an insulating body such as a poxy resin having the same shape as the connection hole 104 covered with a conductor such as metal plating. Yes.

接続体103の直径Rは接続ランド102aの直径より若干小径に設定されている。これにより接続体103と接続ランド102aとの間の位置合わせ(アライメント)の誤差を吸収して、両者の接続の確実性を高めている。   The diameter R of the connection body 103 is set to be slightly smaller than the diameter of the connection land 102a. As a result, an error in alignment (alignment) between the connection body 103 and the connection land 102a is absorbed, and the reliability of the connection between them is increased.

絶縁層100Bの上面には、中間接続層の一例であるビアランド106と、シールド層の一例である接地層107とが設けられている。ビアランド106と接地層107は共に導電膜から構成されている。ビアランド106は、平面視略円形形状にパターニングされている。ビアランド106は、接続体103の上端位置に接続体103とほぼ同心に設けられている。ビアランド106は、接続体103の上端に当接することで、接続体103に電気的に接続されている。ビアランド106の直径rは接続体103の直径Rより若干大径(r>R)に設定されている。これにより、ビアランド106と接続体103との位置合わせ(アライメント)の誤差を吸収して、両者の接続の確実性を高めている。   A via land 106, which is an example of an intermediate connection layer, and a ground layer 107, which is an example of a shield layer, are provided on the upper surface of the insulating layer 100B. Both the via land 106 and the ground layer 107 are made of a conductive film. The via land 106 is patterned in a substantially circular shape in plan view. The via land 106 is provided substantially concentrically with the connection body 103 at the upper end position of the connection body 103. The via land 106 is electrically connected to the connection body 103 by contacting the upper end of the connection body 103. The diameter r of the via land 106 is set to be slightly larger (r> R) than the diameter R of the connection body 103. As a result, an error in alignment (alignment) between the via land 106 and the connection body 103 is absorbed, and the reliability of the connection between the two is improved.

接地層107は、ビアランド106の周囲を取り囲んで配設されている。接地層107は、絶縁層100Bの上面をほぼ覆って配設されている。ビアランド106の形成領域を避けるため、接地層107には、円形の切欠部107aが形成されている。切欠部107aは、ビアランド106と同心に配置されている。切欠部107aの直径Nは、ビアランド106の直径rより大径(N>r)に設定されている。接地層107をこのような形状とすることで、ビアランド106と接地層107との間には幅Lを有するリング状の間隙108が形成されている。間隙108によりビアランド106と接地層107とは電気的に絶縁されている。   The ground layer 107 is disposed so as to surround the via land 106. The ground layer 107 is disposed so as to substantially cover the upper surface of the insulating layer 100B. In order to avoid a region where the via land 106 is formed, the ground layer 107 is formed with a circular notch 107a. The notch 107 a is disposed concentrically with the via land 106. The diameter N of the notch 107a is set larger than the diameter r of the via land 106 (N> r). By forming the ground layer 107 in such a shape, a ring-shaped gap 108 having a width L is formed between the via land 106 and the ground layer 107. Via land 106 and ground layer 107 are electrically insulated by gap 108.

なお、この具体例では、ビアランド106の周囲に接地層107を設けたが、これに代わって同形状の電源層をシールド層として設けてもよいのはいうまでもない。さらには、接地層と電源層とを両方とも設けてもよいのもいうまでもない。   In this specific example, the ground layer 107 is provided around the via land 106, but it goes without saying that a power layer of the same shape may be provided as a shield layer instead. Furthermore, it goes without saying that both the ground layer and the power supply layer may be provided.

絶縁層100Bの上面には、絶縁層100Cが積層配置されている。ビアランド106と接地層107とは、絶縁層100B、100Cにより挟持されている。絶縁層100Bには、上側接続体の1例である接続体109が設けられている。接続体109は、接続孔110を導電体111で充填することで形成されている。   An insulating layer 100C is stacked on the upper surface of the insulating layer 100B. The via land 106 and the ground layer 107 are sandwiched between the insulating layers 100B and 100C. The insulating layer 100B is provided with a connection body 109 which is an example of an upper connection body. The connection body 109 is formed by filling the connection hole 110 with the conductor 111.

接続孔110はその厚み方向に絶縁層100Cを貫通してほぼ円柱形状に形成されている。接続体109はビアランド106上に配設されている。接続体109は、その下端がビアランド106に当接することで、ビアランド106に電気的に接続されている。接続体109は、接続体103とほぼ同心位置に、ほぼ同じ直径Rに形成配置されている。接続体109の電気特性を接続体103と同じにするために、接続体109を構成する導電体111は、接続体103を構成する導電体105と同材質となっている。   The connection hole 110 penetrates the insulating layer 100C in the thickness direction and is formed in a substantially cylindrical shape. The connection body 109 is disposed on the via land 106. The connecting body 109 is electrically connected to the via land 106 by having its lower end abutted on the via land 106. The connection body 109 is formed and arranged at substantially the same diameter R at a substantially concentric position with the connection body 103. In order to make the electrical characteristics of the connection body 109 the same as that of the connection body 103, the conductor 111 constituting the connection body 109 is made of the same material as the conductor 105 constituting the connection body 103.

絶縁層100Cの上面には上側配線層の一例である配線層112が設けられている。配線層112は配線状にパターニングされた導電膜から構成されている。配線層112には接続ランド112aが一体に形成されている。接続ランド112aは平面視円形形状をしている。接続ランド112aは接続体109の上端位置に接続体109とほぼ同心に設けられている。接続ランド112aは接続体109の上端に当接することで接続体109に電気的に接続されている。接続ランド112aの直径は接続体109の直径Rより若干大径に設定されている。これにより接続ランド112aと接続体109との位置合わせ(アライメント)の誤差を吸収して、両者の接続の確実性を高めている。   A wiring layer 112 that is an example of an upper wiring layer is provided on the upper surface of the insulating layer 100C. The wiring layer 112 is composed of a conductive film patterned into a wiring shape. A connection land 112 a is formed integrally with the wiring layer 112. The connection land 112a has a circular shape in plan view. The connection land 112 a is provided substantially concentrically with the connection body 109 at the upper end position of the connection body 109. The connection land 112 a is electrically connected to the connection body 109 by contacting the upper end of the connection body 109. The diameter of the connection land 112 a is set to be slightly larger than the diameter R of the connection body 109. As a result, an error in alignment (alignment) between the connection land 112a and the connection body 109 is absorbed, and the reliability of the connection between the two is improved.

接続体103、ビアランド106、および接続体109を介した配線層102と配線層112との間の接続距離は図1に示すようにhとなっている。   The connection distance between the wiring layer 102 and the wiring layer 112 via the connection body 103, the via land 106, and the connection body 109 is h as shown in FIG.

絶縁層100Cの上面には、絶縁層100Dが積層配置されている。配線層112は、絶縁層100Cと絶縁層100Dとにより挟持されている。   An insulating layer 100D is stacked on the upper surface of the insulating layer 100C. The wiring layer 112 is sandwiched between the insulating layer 100C and the insulating layer 100D.

この具体例においては、間隔108の幅Lが次の(1)式の条件を満たしている。これにより、接続体103および接続体109から構成される接続体全体の特性インピーダンスを、配線層102および配線層112の特性インピーダンスに整合している。   In this specific example, the width L of the interval 108 satisfies the condition of the following equation (1). As a result, the characteristic impedance of the entire connection body composed of the connection body 103 and the connection body 109 is matched with the characteristic impedance of the wiring layer 102 and the wiring layer 112.

(R・r)/(2・h)≦L≦(5・R・r)/h …(1)
R:接続体103、109の直径、
r:ビアランド106の直径、
h:接続体103、ビアランド106、および接続体109を介した配線層102と配線層112との間の接続距離、
L:間隙108の幅、
また、上記条件式(1)の範囲のうち、
(R・r)/h≦L≦(2・R・r)/h …(2)
を満たす範囲であれば、さらに上記した特性インピーダンスの整合が良くなり、信号の反射は生じにくくなり、さらに好ましい。
(R · r) / (2 · h) ≦ L ≦ (5 · R · r) / h (1)
R: Diameter of the connecting bodies 103 and 109,
r: diameter of via land 106,
h: connection distance between the wiring layer 102 and the wiring layer 112 via the connection body 103, the via land 106, and the connection body 109;
L: width of the gap 108,
Further, of the range of the conditional expression (1),
(R · r) / h ≦ L ≦ (2 · R · r) / h (2)
If the range satisfies the above, the above-described characteristic impedance matching is further improved, and signal reflection is less likely to occur.

さらには、上記条件式(1)の範囲のうち、
L=(1.5・R・r)/h …(3)
を満たす場合が最も好ましい(ベストモード)。
Furthermore, in the range of the conditional expression (1),
L = (1.5 · R · r) / h (3)
It is most preferable to satisfy (best mode).

以下、上述した条件を設定する理由を説明する。   Hereinafter, the reason for setting the above-described conditions will be described.

図2に、上記幅Lを順次変えた条件において、接続体103、109と配線層102、112との間に発生する信号反射量の変動を測定した結果を示す。信号反射量の変動は特性インピーダンスの不整合に起因する。   FIG. 2 shows the result of measuring the variation in the amount of signal reflection that occurs between the connecting bodies 103 and 109 and the wiring layers 102 and 112 under the conditions in which the width L is sequentially changed. The fluctuation of the signal reflection amount is caused by the characteristic impedance mismatch.

この測定は、配線層102、112の線幅を190μmとし、絶縁体層100A〜100Dの比誘電率を3.5とし、接続距離hを200μmとした条件で測定している。   This measurement is performed under the condition that the line width of the wiring layers 102 and 112 is 190 μm, the relative dielectric constant of the insulator layers 100A to 100D is 3.5, and the connection distance h is 200 μm.

図2においては、横軸を、(R・r)/hで規格化した幅Lの値とし、縦軸を、信号反射量にしている。   In FIG. 2, the horizontal axis is the value of the width L normalized by (R · r) / h, and the vertical axis is the signal reflection amount.

図2から明らかなように、幅Lが、(R・r)/(2・h)≦L≦(5・R・r)/hの条件を満たす範囲αにおいては、信号反射量は0.05以下という、十分低い値になる。   As apparent from FIG. 2, the signal reflection amount is 0 in the range α in which the width L satisfies the condition of (R · r) / (2 · h) ≦ L ≦ (5 · R · r) / h. It becomes a sufficiently low value of 05 or less.

幅Lが、(R・r)/h≦L≦(2・R・r)/hの条件を満たす範囲βにおいては、信号反射量は、0.02以下という、さらに、低い値となる。   In the range β in which the width L satisfies the condition of (R · r) / h ≦ L ≦ (2 · R · r) / h, the signal reflection amount is a lower value of 0.02 or less.

幅Lが、L=(1.5・R・r)/hの条件を満たす点γになると、信号反射量は、0.01という、最小値となる。   When the width L is a point γ that satisfies the condition of L = (1.5 · R · r) / h, the signal reflection amount becomes a minimum value of 0.01.

1GHz以下のクロック周波数を用いたデータ転送を実現するシステムでは、入力信号の5%(=0.05)以下の反射量が必要となる。以下、その理由を、図3を参照して説明する。   In a system that realizes data transfer using a clock frequency of 1 GHz or less, a reflection amount of 5% (= 0.05) or less of an input signal is required. Hereinafter, the reason will be described with reference to FIG.

近年のDynamicRAMを用いたメモリシステムにおけるIOインターフェースに関して、RANBUS(米国のランバス社が提唱する高速のバスシステム)、STL(Stub Series Terminated transceiver Logic等の規格が提案されて実現している。例えば、日本電子機械工業規格であるSSTL_3(Stub Series Terminated Logic for 3.3Volts)においては、出力レベルの規格として出力電圧が3.3±0.3V、入力基準電圧Vref1.5±0.2V、入力電圧ハイレベル最小値VIH(dc)が入力基準電圧Vref+0.2V、入力電圧ローレベル最大値VIL(dc)が入力基準電圧Vref−0.2Vとなっている。   Standards such as RANBUS (high-speed bus system proposed by Ranbus, USA) and STL (Stub Series Terminated transceiver Logic) have been proposed and realized for IO interfaces in memory systems using DynamicRAM in recent years. In the electronic machine industry standard SSTL_3 (Stub Series Terminated Logic for 3.3 Volts), the output voltage standard is 3.3 ± 0.3V, the input reference voltage Vref is 1.5 ± 0.2V, and the input voltage is high level. The minimum value VIH (dc) is the input reference voltage Vref + 0.2V, and the input voltage low level maximum value VIL (dc) is the input reference voltage Vref−0.2V.

入力信号は通常タイミング規格を満たすために必要な入力レベルVIH(ac)、VIL(ac)を満たしている。それは入力基準電圧Vref±0.4Vである。受信端の論理の確定は入力電圧ハイレベル最小値VIH(dc)以上のときHighとなる。同様に、入力電圧ハイレベル最小値VIH(dc)以下のときLowであると決定される。それ以外の電圧では不確定となり、論理は確定しない。   The input signal normally satisfies the input levels VIH (ac) and VIL (ac) necessary for satisfying the timing standard. It is the input reference voltage Vref ± 0.4V. The logic of the receiving end is determined High when the input voltage high level minimum value VIH (dc) is equal to or higher. Similarly, when the input voltage is at or below the high level minimum value VIH (dc), it is determined to be Low. At other voltages, it is indeterminate and the logic is not established.

出力電圧が3.3Vのとき、接続体103、109での信号の反射量が、0.06であると、反射信号の振幅は0.216Vとなる。この反射信号が入力信号のノイズとして加わると、ノイズの加わった信号のハイレベルは入力信号基準電圧Vre+0.4±0.216Vとなる。ノイズの加わった入力信号のローレベルは入力信号基準信号Vref−0.4±0.216Vとなる。そうすると、ノイズの加わった入力信号のハイレベルの最小値とローレベルの最大値とは、入力信号基準電圧Vref+0.184Vと、入力信号の入力基準電圧Vref−0.184Vとなる。この場合、入力電圧ハイレベルの最小値VIH(dc)である入力基準電圧Vref+0.2Vや、入力電圧ローレベルの最大値VIL(dc)である入力基準電圧Vref−0.2Vを満たさなくなる。つまり、論理が確定せず誤動作となる。このように、反射量が0.06以上では誤動作の原因となる。これに加えて、入力信号は接続体103、109での反射信号以外のノイズの影響も受けるので、接続体での反射信号を小さく抑制する必要である。このような理由により信号反射量は、5%(=0.05)以下が必要となる。   When the output voltage is 3.3V, the amplitude of the reflected signal is 0.216V when the reflection amount of the signal at the connection bodies 103 and 109 is 0.06. When this reflected signal is added as noise of the input signal, the high level of the added signal becomes the input signal reference voltage Vre + 0.4 ± 0.216V. The low level of the input signal to which noise is added becomes the input signal reference signal Vref−0.4 ± 0.216V. Then, the minimum value of the high level and the maximum value of the low level of the input signal with noise are the input signal reference voltage Vref + 0.184V and the input reference voltage Vref−0.184V of the input signal. In this case, the input reference voltage Vref + 0.2V that is the minimum value VIH (dc) of the input voltage high level and the input reference voltage Vref−0.2V that is the maximum value VIL (dc) of the input voltage low level are not satisfied. That is, the logic is not fixed and malfunction occurs. As described above, when the reflection amount is 0.06 or more, a malfunction occurs. In addition to this, the input signal is also affected by noise other than the reflection signal at the connection bodies 103 and 109, and therefore, it is necessary to suppress the reflection signal at the connection body to be small. For this reason, the signal reflection amount needs to be 5% (= 0.05) or less.

例えば、接続距離hを400μm、直径Rを200μm、直径rを400μmに設定した場合(以下、設定1という)、
(R・r)/(2・h)=100
(5・R・r)/h=1000
となる。そのため、(1)式は、
100≦L≦1000 …(1)'
となる。
For example, when the connection distance h is set to 400 μm, the diameter R is set to 200 μm, and the diameter r is set to 400 μm (hereinafter referred to as setting 1),
(R · r) / (2 · h) = 100
(5 · R · r) / h = 1000
It becomes. Therefore, equation (1) is
100 ≦ L ≦ 1000 (1) ′
It becomes.

設定1において、幅Lを50μmや2mm(=2000μm)にすると、(1)'式の条件を満たさない。そのため、接続体103、109と、配線層102、112とは、特性インピーダンスが整合せず、両者の間で信号の反射が大きくなって問題となる。   In setting 1, when the width L is 50 μm or 2 mm (= 2000 μm), the condition of the expression (1) ′ is not satisfied. For this reason, the connection bodies 103 and 109 and the wiring layers 102 and 112 do not match in characteristic impedance, which causes a problem of large signal reflection between them.

設定1において、幅Lを、100μm、400μm、1000μmにすると、(1)'式の条件を満たす。すると、接続体103、109と配線層102、112とは、特性インピーダンスが整合し、両者の間で信号の反射はほとんど生じなくなる。   In setting 1, when the width L is 100 μm, 400 μm, and 1000 μm, the condition of the expression (1) ′ is satisfied. Then, the connection bodies 103 and 109 and the wiring layers 102 and 112 are matched in characteristic impedance, and signal reflection hardly occurs between them.

また、このとき、
(R・r)/h=200
(2・R・r)/h=400
となる。そのため、(2)式は、
200≦L≦400 …(2)'
となる。
At this time,
(R · r) / h = 200
(2 · R · r) / h = 400
It becomes. Therefore, equation (2) is
200 ≦ L ≦ 400 (2) ′
It becomes.

そこで、設定1において、幅Lを、200μm、400μm、といった(2)'式の条件を満足する値にすると、接続体103、109と配線層102、112とは、その特性インピーダンスがより以上に整合し、両者の間で信号の反射がさらに生じなくなる。   Therefore, in setting 1, when the width L is set to a value satisfying the condition of the expression (2) ′ such as 200 μm and 400 μm, the connection bodies 103 and 109 and the wiring layers 102 and 112 have more characteristic impedances. They are matched and no further signal reflection occurs between them.

さらには、設定1では、
(1.5・R・r)/h=300
となる。そのため、上述した(3)式は、
L=300 …(3)'
となる。
Furthermore, in setting 1,
(1.5 · R · r) / h = 300
It becomes. Therefore, the above equation (3) is
L = 300 (3) '
It becomes.

そこで、設定1において、幅Lを、300μmにして、(3)'式の条件を満足する値にすると、接続体103、109と配線層102、112とは、その特性インピーダンスが最も整合し、両者の間での信号の反射が最小となる。   Therefore, when setting the width L to 300 μm in the setting 1 and satisfying the condition of the expression (3) ′, the connection bodies 103 and 109 and the wiring layers 102 and 112 most closely match their characteristic impedances. Signal reflection between the two is minimized.

また、接続距離hを200μm、直径Rを200μm、直径rを300μmに設定した場合(以下、設定2という)、
(R・r)/(2・h)=150
(5・R・r)/h=1500
となる。そのため、(1)式は、
150≦L≦1500 …(1)''
となる。
When the connection distance h is set to 200 μm, the diameter R is set to 200 μm, and the diameter r is set to 300 μm (hereinafter referred to as setting 2),
(R · r) / (2 · h) = 150
(5 · R · r) / h = 1500
It becomes. Therefore, equation (1) is
150 ≦ L ≦ 1500 (1) ″
It becomes.

設定2において、幅Lを50μmや2mm(=2000μm)にすると、(1)''式の条件を満たさない。そのため、接続体103、109と配線層102、112とは、その特性インピーダンスが整合せず、両者の間で信号の反射が大きくなって問題となる。   In setting 2, when the width L is 50 μm or 2 mm (= 2000 μm), the condition of the expression (1) ″ is not satisfied. Therefore, the connection bodies 103 and 109 and the wiring layers 102 and 112 do not match their characteristic impedances, which causes a problem in that signal reflection increases between them.

設定2において、幅Lを、150μm、800μm、1500μmにすると、(1)''式の条件を満たすので、接続体103、109と配線層102、112とは、特性インピーダンスが整合し、両者の間で信号の反射はほとんど生じなくなる。   In setting 2, when the width L is set to 150 μm, 800 μm, and 1500 μm, the condition of the expression (1) ″ is satisfied. Therefore, the connection bodies 103 and 109 and the wiring layers 102 and 112 have matching characteristic impedances. There is almost no signal reflection between them.

また、このとき、
(R・r)/h=300
(2・R・r)/h=600
となる。そのため、(2)式は、
300≦L≦600 …(2)''
となる。
At this time,
(R · r) / h = 300
(2 · R · r) / h = 600
It becomes. Therefore, equation (2) is
300 ≦ L ≦ 600 (2) ″
It becomes.

そこで、設定2において、幅Lを、300μm、600μm、といった(2)''式の条件を満足する値にすると、接続体103、109と配線層102、112とは、特性インピーダンスがより以上に整合し、両者の間で信号の反射がさらに生じなくなる。   Therefore, in setting 2, when the width L is set to a value satisfying the condition of the expression (2) '' such as 300 μm and 600 μm, the connection bodies 103 and 109 and the wiring layers 102 and 112 have more characteristic impedance. They are matched and no further signal reflection occurs between them.

さらには、設定2では、
(1.5・R・r)/h=450
となる。そのため、(3)式は、
L=450 …(3)''
となる。
Furthermore, in setting 2,
(1.5 · R · r) / h = 450
It becomes. Therefore, Equation (3) is
L = 450 (3) ''
It becomes.

そこで、設定2において、幅Lを450μmにして、(3)''式の条件を満足する値にすると、接続体103、109と配線層102、112とは、その特性インピーダンスが最も整合し、両者の間での信号の反射量は最小となる。   Therefore, in setting 2, when the width L is set to 450 μm and the value satisfies the condition of the expression (3) ″, the connection bodies 103 and 109 and the wiring layers 102 and 112 most closely match their characteristic impedances. The amount of signal reflection between the two is minimized.

本発明において、(3)式を満足する接続体103、109について、その特性インピーダンスの周波数特性(スミスチャート)を測定した結果を図4Aに示す。   FIG. 4A shows the result of measuring the frequency characteristics (Smith chart) of the characteristic impedance of the connection bodies 103 and 109 satisfying the expression (3) in the present invention.

また、本発明の範疇に入らない構成(幅Lが1000μm=1mm)について、その特性インピーダンスの周波数特性(スミスチャート)を測定した結果を図4Bに示す。   Further, FIG. 4B shows the result of measuring the frequency characteristic (Smith chart) of the characteristic impedance of a configuration that does not fall within the scope of the present invention (width L is 1000 μm = 1 mm).

これらの測定は、接続距離hを400μm、直径Rを200μm、直径rを400μm、幅を190μm、各絶縁層100A〜100Dの比誘電率を3.5とした条件で行っている。   These measurements are performed under the conditions where the connection distance h is 400 μm, the diameter R is 200 μm, the diameter r is 400 μm, the width is 190 μm, and the relative dielectric constant of each of the insulating layers 100A to 100D is 3.5.

図4A、図4Bは、周波数が100MHzから10GHzまでの信号に対する接続体103、109におけるSパラメータのS11を表している。   4A and 4B show S11 of the S parameter in the connection bodies 103 and 109 for signals having a frequency of 100 MHz to 10 GHz.

スミスチャートは、高周波回路に使われるデバイス、例えば、無線通信分野におけるRFフィルタや増幅回路等の特性を表すものとして一般的に使われている。スミスチャートを用いることで回路のインピーダンスや反射係数を直ちに読み取ることができる。   The Smith chart is generally used to represent the characteristics of devices used in high-frequency circuits, such as RF filters and amplifier circuits in the field of wireless communication. By using the Smith chart, the impedance and reflection coefficient of the circuit can be read immediately.

Sパラメータでは、2ポート回路においてポート2を整合させたときのポート1へ向かう進行波と反射波の様子を記す反射係数をSパラメータの一つであるS11で表している。スミスチャート上では、中心からプロットされた点までの距離は反射係数の絶対値を表している。回転角は反射係数の位相角を表している。スミスチャートの中心にプロットされた場合、反射係数は0に一致する。スミスチャートの外周円上にプロットされた場合、反射係数の絶対値は1に一致する。インピーダンスと反射係数との関係は回路のインピーダンスをZLとし、信号源のインピーダンスをZ0とし、反射係数をΓとすると、
Γ=(ZL−Z0)/(ZL+Z0)
と表される。
In the S parameter, the reflection coefficient describing the state of the traveling wave and the reflected wave toward the port 1 when the port 2 is matched in the 2-port circuit is represented by S11 which is one of the S parameters. On the Smith chart, the distance from the center to the plotted point represents the absolute value of the reflection coefficient. The rotation angle represents the phase angle of the reflection coefficient. When plotted at the center of the Smith chart, the reflection coefficient matches zero. When plotted on the outer circle of the Smith chart, the absolute value of the reflection coefficient matches 1. The relationship between the impedance and the reflection coefficient is that the impedance of the circuit is ZL, the impedance of the signal source is Z0, and the reflection coefficient is Γ.
Γ = (ZL−Z0) / (ZL + Z0)
It is expressed.

回路のインピーダンスが信号源のインピーダンスと完全に整合している場合(ZL=Z0)には、反射係数Γ=0となる。スミスチャート上で特性が中心にプロットされた場合、注目する回路のインピーダンスはそれに接続される回路のインピーダンスに整合することになり、反射はなくなることを意味する。   When the circuit impedance is perfectly matched with the signal source impedance (ZL = Z0), the reflection coefficient Γ = 0. When the characteristic is plotted at the center on the Smith chart, the impedance of the circuit of interest matches the impedance of the circuit connected to it, meaning that there is no reflection.

図4Aに示すように、本発明の構成では、周波数特性はほぼスミスチャートの中心に集まったようにプロットされる。反射係数はほぼ0である。接続体103、109の特性インピーダンスは、配線層102、112の特性インピーダンスにほぼ整合している。   As shown in FIG. 4A, in the configuration of the present invention, the frequency characteristics are plotted so as to be gathered substantially at the center of the Smith chart. The reflection coefficient is almost zero. The characteristic impedance of the connection bodies 103 and 109 substantially matches the characteristic impedance of the wiring layers 102 and 112.

図4Bに示すように、本発明の範疇に入らない構成では、100MHzにおいてスミスチャートの中心にプロットされる。しかしながら、周波数が高くなるにつれて中心から離れ、10GHzで中心から最も離れる。10GHzにおける反射係数の絶対値は約5%程度である。   As shown in FIG. 4B, a configuration that does not fall within the scope of the present invention is plotted at the center of the Smith chart at 100 MHz. However, it goes away from the center as the frequency increases, and is farthest from the center at 10 GHz. The absolute value of the reflection coefficient at 10 GHz is about 5%.

以上のように、この参考例では、余分な接続体を形成することなく、特性インピーダンスの整合を行うことができる。そのため、この参考例は、従来のように信号用接続体1個に5個以上の接地用接続体を設けるものに比べ、単位面積当たりに信号用接続体を倍以上の密度で形成することができる。この参考例は、従来よりも小型化が可能で、さらには、安価に多層回路基板を製造することが可能となる。   As described above, in this reference example, the characteristic impedance can be matched without forming an extra connection body. Therefore, in this reference example, the signal connection body can be formed at a density twice or more per unit area as compared with the conventional case where one signal connection body is provided with five or more ground connection bodies. it can. This reference example can be made smaller than before, and moreover, a multilayer circuit board can be manufactured at a low cost.

次に、本発明の第1の好ましい具体例を、図5を参照して説明する。   Next, a first preferred embodiment of the present invention will be described with reference to FIG.

この多層回路基板の概略構成は、図1で説明した参考例と同様であるので、同一ないし同様の部分には、図1と同一の符号を付している。   Since the schematic configuration of the multilayer circuit board is the same as that of the reference example described in FIG. 1, the same reference numerals as those in FIG.

この多層回路基板は、第1の絶縁体の一例である積層体101を有している。積層体101は、4層に積層配置された絶縁層100A、100B、100C、100Dを積層一体化して構成されている。積層体101の内部には、配線層102と、配線層112とが配設されている。これら配線層102、112は、接続体103、ビアランド106、接続体109を介して電気的に接続されている。積層体101の内部には、ビアランド106と同一平面上に接地層107が設けられている。接地層107とビアランド106との間には、両者を電気的に絶縁する間隙108が形成されている。   This multilayer circuit board has a laminated body 101 which is an example of a first insulator. The stacked body 101 is configured by stacking and integrating insulating layers 100A, 100B, 100C, and 100D that are stacked in four layers. A wiring layer 102 and a wiring layer 112 are disposed inside the stacked body 101. The wiring layers 102 and 112 are electrically connected via the connection body 103, the via land 106, and the connection body 109. A ground layer 107 is provided on the same plane as the via land 106 inside the stacked body 101. A gap 108 is formed between the ground layer 107 and the via land 106 to electrically insulate them from each other.

間隙108には、第2の絶縁体の一例である絶縁体120が配設されている。絶縁体120は、絶縁体層100A〜100Dの比誘電率よりも低い比誘電率を有している。絶縁体120は、間隙108全体を充填している。絶縁体120は、例えば、次のようにして作成する。   In the gap 108, an insulator 120, which is an example of a second insulator, is disposed. The insulator 120 has a dielectric constant lower than that of the insulator layers 100A to 100D. The insulator 120 fills the entire gap 108. The insulator 120 is formed as follows, for example.

図6Aに示すように、絶縁層100B上にビアランド106と、接地層107と、間隙108とをパターン形成する。次に、絶縁層100B上に被覆層の一例であるレジストパターン121を形成する。レジストパターン121には、間隙108に対向する部分に開口121aを形成しておく。   As shown in FIG. 6A, a via land 106, a ground layer 107, and a gap 108 are patterned on the insulating layer 100B. Next, a resist pattern 121 that is an example of a coating layer is formed over the insulating layer 100B. An opening 121 a is formed in the resist pattern 121 at a portion facing the gap 108.

図6Bに示すように、形成したレジストパターン121上にエポキシ樹脂等からなる絶縁膜120'を形成する。絶縁膜120'は、絶縁層100A〜100Dより比誘電率の低いものを用いる。次に、図6Cに示すように、レジストパターン121を除去して間隙108にのみ絶縁膜120'を残存させる。   As shown in FIG. 6B, an insulating film 120 ′ made of epoxy resin or the like is formed on the formed resist pattern 121. As the insulating film 120 ′, a film having a relative dielectric constant lower than that of the insulating layers 100A to 100D is used. Next, as shown in FIG. 6C, the resist pattern 121 is removed to leave the insulating film 120 ′ only in the gap 108.

絶縁体120の比誘電率は、接続体103、109とビアランド106との間の特性インピーダンスの整合に密接に関係している。これは、ビアランド106と接地層107との間に生じる容量成分の発生量に隙間108の比誘電率が関与しているためである。絶縁層100A〜100Dより比誘電率の低い絶縁体を隙間108に配置した場合とそうでない場合とを比べると、絶縁体を配置した場合の方が容量成分の発生量が少なくなる。そのため、接続体103、109とビアランド106との間において特性インピーダンスの整合を得るのに要する幅Lは、上記した絶縁体120を隙間108に配置した方がそうでない方より小さくなる。   The relative dielectric constant of the insulator 120 is closely related to the matching of the characteristic impedance between the connecting bodies 103 and 109 and the via land 106. This is because the relative dielectric constant of the gap 108 is involved in the amount of capacitance component generated between the via land 106 and the ground layer 107. Compared with the case where an insulator having a relative dielectric constant lower than that of the insulating layers 100A to 100D is arranged in the gap 108, the case where the insulator is arranged reduces the amount of capacitance component generated. For this reason, the width L required to obtain the matching of the characteristic impedance between the connecting bodies 103 and 109 and the via land 106 is smaller when the insulator 120 is disposed in the gap 108 than when it is not.

そのため、この具体例では、接続体103、109とビアランド106との間の特性インピーダンスを整合させるのに必要な幅Lを小さくすることができる。これにより、この具体例は、間隙108を別途絶縁体で充填しない構成に比べて、接続体103、109の全体構造を小型化することができる。高密度実装も可能になる。   Therefore, in this specific example, the width L necessary for matching the characteristic impedance between the connection bodies 103 and 109 and the via land 106 can be reduced. Thereby, in this specific example, the entire structure of the connection bodies 103 and 109 can be reduced in size as compared with a configuration in which the gap 108 is not separately filled with an insulator. High-density mounting is also possible.

次に、本発明の第2の好ましい具体例を、図7を参照して説明する。   Next, a second preferred embodiment of the present invention will be described with reference to FIG.

この具体例は、基本的には、参考例、第1の好ましい具体例の構成と同様であり、同一ないし同様の部分には同一の符号を付している。   This specific example is basically the same as the configuration of the reference example and the first preferred specific example, and the same reference numerals are given to the same or similar parts.

この多層回路基板は、4層に積層配置された絶縁層100A、100B、100C、100Dを積層一体化してなる積層体101を備えている。積層体101内部には、配線層102と、配線層112とが配設されている。配線層102、112は、接続体103、ビアランド106、接続体109を介して電気的に接続されている。積層体101の内部には、ビアランド106と同一平面上に接地層107が設けられている。接地層107とビアランド106との間には、両者を電気的に絶縁する間隙108が形成されている。間隙108には、絶縁層100A〜100Dより低い比誘電率を有する絶縁体130が充填されている。   This multilayer circuit board includes a laminated body 101 formed by laminating and integrating insulating layers 100A, 100B, 100C, and 100D that are arranged in four layers. A wiring layer 102 and a wiring layer 112 are disposed inside the stacked body 101. The wiring layers 102 and 112 are electrically connected via the connection body 103, the via land 106, and the connection body 109. A ground layer 107 is provided on the same plane as the via land 106 inside the stacked body 101. A gap 108 is formed between the ground layer 107 and the via land 106 to electrically insulate them from each other. The gap 108 is filled with an insulator 130 having a relative dielectric constant lower than that of the insulating layers 100A to 100D.

この具体例においては、幅Lが次の(4)式の条件を満たしている。これにより、接続体全体の特性インピーダンスを、配線層102、112の特性インピーダンスに整合させている。
(R・r・√ε')/(2・h・√ε)≦L≦(5・R・r・√ε')/(h・√ε)
…(4)
R:接続体103、109の直径、
r:ビアランド106の直径、
h:接続体103、ビアランド106、および接続体109を介した配線層102、112の間の接続距離、
L:間隙108の幅、
ε:絶縁層100A〜100Dの比誘電率
ε':絶縁体130の比誘電率
また、上記条件式(4)の範囲のうち、
(R・r・√ε')/(h・√ε)≦L≦(2・R・r・√ε')/(h・√ε)
…(5)
を満たす範囲であれば、さらに特性インピーダンスの整合が良くなり、信号の反射は生じにくくなり、より好ましい。
In this specific example, the width L satisfies the condition of the following expression (4). Thereby, the characteristic impedance of the whole connection body is matched with the characteristic impedance of the wiring layers 102 and 112.
(R · r · √ε ′) / (2 · h · √ε) ≦ L ≦ (5 · R · r · √ε ′) / (h · √ε)
(4)
R: Diameter of the connecting bodies 103 and 109,
r: diameter of via land 106,
h: Connection distance between the wiring layers 102 and 112 via the connection body 103, the via land 106, and the connection body 109,
L: width of the gap 108,
ε: relative dielectric constant of the insulating layers 100A to 100D ε ′: relative dielectric constant of the insulator 130 In the range of the conditional expression (4),
(R · r · √ε ′) / (h · √ε) ≦ L ≦ (2 · R · r · √ε ′) / (h · √ε)
... (5)
If the range satisfies the above, the matching of the characteristic impedance is further improved, and signal reflection is less likely to occur, which is more preferable.

さらには、上記条件式(4)の範囲のうち、
L=(1.5・R・r・√ε')/(h・√ε) …(6)
を満たす場合が最も好ましい(ベストモード)。
Furthermore, out of the range of the conditional expression (4),
L = (1.5 · R · r · √ε ′) / (h · √ε) (6)
It is most preferable to satisfy (best mode).

以下、上述した条件を設定する理由を説明する。   Hereinafter, the reason for setting the above-described conditions will be described.

図8に、間隙108の幅Lを順次変えた条件において、接続体103、109と配線層102、112との間に発生する信号反射量の変動を測定した結果を示す。この測定では、配線層102、112の線幅を190μmとし、絶縁層100A〜100Dの比誘電率εを4.5とし、絶縁体130の比誘電率ε'を3とし、接続距離hを200μmとした条件で測定している。さらには、図8においては、間隙108の幅Lを、(R・r・√ε')/(h・√ε)で規格化している。図8において、横軸を幅Lの値として、縦軸を信号反射量にしている。   FIG. 8 shows the result of measuring the variation in the amount of signal reflection that occurs between the connection bodies 103 and 109 and the wiring layers 102 and 112 under the condition that the width L of the gap 108 is sequentially changed. In this measurement, the line width of the wiring layers 102 and 112 is 190 μm, the relative dielectric constant ε of the insulating layers 100A to 100D is 4.5, the relative dielectric constant ε ′ of the insulator 130 is 3, and the connection distance h is 200 μm. Measured under the following conditions. Furthermore, in FIG. 8, the width L of the gap 108 is normalized by (R · r · √ε ′) / (h · √ε). In FIG. 8, the horizontal axis is the value of the width L, and the vertical axis is the signal reflection amount.

幅Lが、
(R・r・√ε')/(2・h・√ε)≦L≦(5・R・r・√ε')/(h・√ε)
の条件を満たす範囲α'においては、信号反射量は0.05以下という、十分低い値になる。第1の好ましい具体例で説明したように、1GHz以下のクロック周波数を用いたデータ転送を実現するシステムにおいては、信号反射量を、入力信号の5%(=0.05)以下とする必要がある。
The width L is
(R · r · √ε ′) / (2 · h · √ε) ≦ L ≦ (5 · R · r · √ε ′) / (h · √ε)
In the range α ′ satisfying the above condition, the signal reflection amount is a sufficiently low value of 0.05 or less. As described in the first preferred specific example, in a system that realizes data transfer using a clock frequency of 1 GHz or less, the signal reflection amount needs to be 5% (= 0.05) or less of the input signal. is there.

幅Lが、
(R・r・√ε')/(h・√ε)≦L≦(2・R・r・√ε')/(h・√ε)
の条件を満たす範囲β'においては、信号反射量は、0.02以下という、さらに、低い値となる。
The width L is
(R · r · √ε ′) / (h · √ε) ≦ L ≦ (2 · R · r · √ε ′) / (h · √ε)
In the range β ′ satisfying the above condition, the signal reflection amount is 0.02 or less, which is an even lower value.

幅Lが、
L=(1.5・R・r・√ε')/(h・√ε)
の条件を満たす点γ'になると、信号反射量は、0.01という、最小値となる。
The width L is
L = (1.5 · R · r · √ε ′) / (h · √ε)
When the point γ ′ satisfying the above condition is satisfied, the signal reflection amount becomes a minimum value of 0.01.

例えば、上記接続距離hを400μm、接続体103、109の直径Rを200μm、ビアランド106の直径rを400μm、絶縁層100A〜100Dの比誘電率εを4.5、絶縁体130の比誘電率ε'を3に設定した場合(以下、設定3という)、
(R・r・√ε')/(2・h・√ε)≒82
5・R・r√ε'/h・√ε≒816
となる。そのため、上述した(4)式は、
82≦L≦816 …(4)'
となる。
For example, the connection distance h is 400 μm, the diameter R of the connection bodies 103 and 109 is 200 μm, the diameter r of the via land 106 is 400 μm, the relative dielectric constant ε of the insulating layers 100A to 100D is 4.5, and the relative dielectric constant of the insulator 130. When ε ′ is set to 3 (hereinafter referred to as setting 3),
(R · r · √ε ′) / (2 · h · √ε) ≈82
5 ・ R ・ r√ε ′ / h ・ √ε ≒ 816
It becomes. Therefore, the above-described equation (4) is
82 ≦ L ≦ 816 (4) ′
It becomes.

設定3において、幅Lを50μmや1000μmにすると、(4)'式の条件を満たさない。そのため、接続体103、109と、配線層102、112とは、特性インピーダンスが整合せず、両者の間で信号の反射が大きくなって問題となる。   In setting 3, when the width L is 50 μm or 1000 μm, the condition of the expression (4) ′ is not satisfied. For this reason, the connection bodies 103 and 109 and the wiring layers 102 and 112 do not match in characteristic impedance, which causes a problem of large signal reflection between them.

設定3において、幅Lを、85μm、200μm、400μm、800μmにすると、(4)'式の条件を満たす。すると、接続体103、109における特性インピーダンスと配線層102、112の特性インピーダンスとが整合し、両者の間で信号の反射はほとんど生じなくなる。   In setting 3, when the width L is 85 μm, 200 μm, 400 μm, and 800 μm, the condition of the expression (4) ′ is satisfied. Then, the characteristic impedance of the connection bodies 103 and 109 and the characteristic impedance of the wiring layers 102 and 112 are matched, and signal reflection hardly occurs between them.

このとき、
(R・r・√ε')/(h・√ε)≒163
(2・R・r・√ε')/(h・√ε)≒327
となる。そのため、上述した(5)式は、
163≦L≦327 …(5)'
となる。
At this time,
(R · r · √ε ′) / (h · √ε) ≈163
(2 · R · r · √ε ′) / (h · √ε) ≈327
It becomes. Therefore, the above equation (5) is
163 ≦ L ≦ 327 (5) ′
It becomes.

設定3において、幅Lを、200μm、250μm、300μmといった(5)'式の条件を満足する値にすると、接続体103、109と配線層102、112とは、その特性インピーダンスがより以上に整合し、両者の間で信号の反射がさらに生じなくなる。   In setting 3, when the width L is set to a value satisfying the condition of the expression (5) ′ such as 200 μm, 250 μm, and 300 μm, the connection bodies 103 and 109 and the wiring layers 102 and 112 are more matched in their characteristic impedances. In addition, no further signal reflection occurs between the two.

設定3では、
(1.5・R・r・√ε')/(h・√ε)≒245
となる。そのため、上述した(6)式は、
L≒245 …(6)'
となる。
In setting 3,
(1.5 · R · r · √ε ′) / (h · √ε) ≈245
It becomes. Therefore, the above equation (6) is
L≈245 (6) ′
It becomes.

設定3において、幅Lを、245μmにして、(6)'式の条件を満足する値にすると、接続体103、109と配線層102、112とは、その特性インピーダンスが最も整合し、両者の間での信号の反射量は最小となる。   In setting 3, when the width L is 245 μm and the value satisfies the condition of the expression (6) ′, the connection bodies 103 and 109 and the wiring layers 102 and 112 most closely match the characteristic impedances. The amount of signal reflection between them is minimized.

接続距離hを400μm、直径Rを200μm、直径rを400μm、比誘電率εを7.5、比誘電率ε'を4に設定した場合、
(R・r・√ε')/(2・h・√ε)≒73
(5・R・r・√ε')/(h・√ε)≒730
となる。そのため、(4)式は、
73≦L≦730 …(4)''
となる。
When the connection distance h is 400 μm, the diameter R is 200 μm, the diameter r is 400 μm, the relative dielectric constant ε is 7.5, and the relative dielectric constant ε ′ is 4,
(R · r · √ε ′) / (2 · h · √ε) ≈73
(5 · R · r · √ε ′) / (h · √ε) ≈730
It becomes. Therefore, equation (4) is
73 ≦ L ≦ 730 (4) ″
It becomes.

設定3において、幅Lを50μmや1000μmにすると、(4)''式の条件を満たさない。そのため、接続体103、109と配線層102、112とは、その特性インピーダンスは整合せず、両者の間で信号の反射が大きくなって問題となる。   In setting 3, when the width L is 50 μm or 1000 μm, the condition of the expression (4) ″ is not satisfied. For this reason, the connection bodies 103 and 109 and the wiring layers 102 and 112 do not match their characteristic impedances, which causes a problem in that signal reflection increases between them.

設定3において、幅Lを、75μm、150μm、700μmにすると、(4)''式の条件を満たすので、接続体103、109と配線層102、112とは、その特性インピーダンスが整合し、両者の間で信号の反射はほとんど生じなくなる。   In setting 3, when the width L is set to 75 μm, 150 μm, and 700 μm, the condition of the expression (4) ″ is satisfied. Therefore, the connection bodies 103 and 109 and the wiring layers 102 and 112 have matching characteristic impedances. Signal reflection hardly occurs during this period.

また、このとき、
(R・r・√ε')/(h・√ε)≒146
(2・R・r・√ε')/(h・√ε)≒292
となる。そのため、(5)式は、
146≦L≦292 …(5)''
となる。
At this time,
(R · r · √ε ′) / (h · √ε) ≈146
(2 · R · r · √ε ′) / (h · √ε) ≈292
It becomes. Therefore, equation (5) is
146 ≦ L ≦ 292 (5) ″
It becomes.

設定3において、幅Lを、150μm、250μm、といった(5)''式の条件を満足する値にすると、接続体103、109と配線層102、112とは、その特性インピーダンスがより以上に整合し、両者の間で信号の反射がさらに生じなくなる。   In setting 3, when the width L is set to a value satisfying the condition of the expression (5) ″ such as 150 μm and 250 μm, the connection bodies 103 and 109 and the wiring layers 102 and 112 are more closely matched in characteristic impedance. In addition, no further signal reflection occurs between the two.

さらには、設定3では、
(1.5・R・r・√ε')/(h・√ε)≒219
となる。そのため、(6)式は、
L≒219 …(6)''
となる。
Furthermore, in setting 3,
(1.5 · R · r · √ε ′) / (h · √ε) ≈219
It becomes. Therefore, equation (6) is
L ≒ 219 (6) ''
It becomes.

設定3において、幅Lを219μmにして、(6)''式の条件を満足する値にすると、接続体103、109と配線層102、112とは、その特性インピーダンスとが最も整合し、両者の間での信号の反射量は最小となる。   In setting 3, when the width L is set to 219 μm and the value satisfying the condition of the expression (6) ″ is satisfied, the connection bodies 103 and 109 and the wiring layers 102 and 112 most closely match their characteristic impedances. The amount of signal reflection between the two is minimal.

以上のように、この具体例の構成を備えることで、余分な接続体を形成することなく、特性インピーダンスの整合を行うことができる。   As described above, by providing the configuration of this specific example, matching of characteristic impedance can be performed without forming an extra connection body.

この具体例では、従来のように信号用接続体1個に5個以上の接地用接続体を設けるものに比べ、単位面積当たりに信号用接続体を倍以上の密度で形成することができる。そのため、この具体例では、従来よりも小型化が可能となり、安価に多層回路基板を製造することができる。また、幅Lをより以上に狭くすることができるので、高密度実装ができる。   In this specific example, the signal connection body can be formed at a density twice or more per unit area as compared to the conventional case where one signal connection body is provided with five or more ground connection bodies. Therefore, in this specific example, the size can be reduced as compared with the conventional case, and the multilayer circuit board can be manufactured at a low cost. Further, since the width L can be further reduced, high-density mounting can be achieved.

次に、本発明の参考例に係る具体例を、 図9を参照して説明する。 Next, a specific example according to a reference example of the present invention will be described with reference to FIG.

この具体例は、基本的には、参考例、第1、第2の好ましい具体例の構成と同様であり、同一ないし同様の部分には同一の符号を付している。   This specific example is basically the same as the configuration of the reference example and the first and second preferred specific examples, and the same or similar parts are denoted by the same reference numerals.

この多層回路基板は、絶縁体の一例である積層体101を備えている。積層体101は、4層に積層配置された絶縁層100A、100B、100C、100Dを積層一体化して構成されている。積層体101内部には、配線層102と、配線層112とが配設されている。配線層102、112は、接続体103、ビアランド106、接続体109を介して電気的に接続されている。接続体103、109は、接続体の一例である。ビアランド106は、中間接続層の一例である。配線層102、112は配線状にパターニングされた導電膜から構成されている。配線層102、112には接続ラント゛102a、112aが設けられている。接続ランド102a、112aは、図1Bに示すように、平面視円形形状をしている。接続ランド102a、112aは接続体103、109の下端位置、もしくは上端位置に接続体103、109とほぼ同心に設けられている。接続ランド102a、112aは接続体103、109の下端もしくは上端に当接することで接続体103、109に電気的に接続されている。接続ランド102a、112aの直径は接続体109の直径Rより若干大径に設定されている。   This multilayer circuit board includes a laminated body 101 which is an example of an insulator. The stacked body 101 is configured by stacking and integrating insulating layers 100A, 100B, 100C, and 100D that are stacked in four layers. A wiring layer 102 and a wiring layer 112 are disposed inside the stacked body 101. The wiring layers 102 and 112 are electrically connected via the connection body 103, the via land 106, and the connection body 109. The connection bodies 103 and 109 are examples of connection bodies. The via land 106 is an example of an intermediate connection layer. The wiring layers 102 and 112 are composed of conductive films patterned in a wiring shape. Connection layers 102a and 112a are provided in the wiring layers 102 and 112, respectively. The connection lands 102a and 112a have a circular shape in plan view as shown in FIG. 1B. The connection lands 102 a and 112 a are provided substantially concentrically with the connection bodies 103 and 109 at the lower end position or the upper end position of the connection bodies 103 and 109. The connection lands 102a and 112a are electrically connected to the connection bodies 103 and 109 by contacting the lower ends or upper ends of the connection bodies 103 and 109. The diameters of the connection lands 102 a and 112 a are set to be slightly larger than the diameter R of the connection body 109.

積層体101の内部には、ビアランド106と同一平面上に、第2のシールド層の一例である接地層107が設けられている。接地層107とビアランド106との間には、両者を電気的に絶縁する間隙108が形成されている。積層体101の最外層それぞれには、第1のシールド層の一例である接地層140が設けられている。   A ground layer 107 that is an example of a second shield layer is provided in the laminated body 101 on the same plane as the via land 106. A gap 108 is formed between the ground layer 107 and the via land 106 to electrically insulate them from each other. Each outermost layer of the stacked body 101 is provided with a ground layer 140 that is an example of a first shield layer.

この具体例では、接続体103、109の特性インピーダンスが、配線層102より高い場合には、
r<m …(7)
r:ビアランド106の直径、
m:配線層102、112の直径、具体的には、接続ランド102a、112aの直径
とする。
In this specific example, when the characteristic impedance of the connection bodies 103 and 109 is higher than that of the wiring layer 102,
r <m (7)
r: diameter of via land 106,
m: The diameter of the wiring layers 102 and 112, specifically the diameter of the connection lands 102a and 112a.

また、接続体103、109の特性インピーダンスが、配線層102より低い場合には、
r>m …(8)
とする。図9では、その一例として、r<mとしている。
When the characteristic impedance of the connection bodies 103 and 109 is lower than that of the wiring layer 102,
r> m (8)
And In FIG. 9, as an example, r <m.

これにより、接続体103、106と配線層102、112との間の特性インピーダンスの整合を図って、信号の反射量を抑えている。以下、その理由を説明する。   Thereby, the characteristic impedance matching between the connection bodies 103 and 106 and the wiring layers 102 and 112 is achieved, and the reflection amount of the signal is suppressed. The reason will be described below.

接続体103、106の特性インピーダンスZは、その等価インダクタンスIと等価キャパシタンスCとより、Z=√(I/C)で表すことができる。等価インダクタンスIは、上述した先の具体例に記載した接続距離hが相当する接続体103、106の長さに起因するインダクタンス成分である。等価キャパシタンスCは接続体103、106と、接地層140との間に存在する容量に起因する。   The characteristic impedance Z of the connection bodies 103 and 106 can be expressed by Z = √ (I / C) from the equivalent inductance I and the equivalent capacitance C. The equivalent inductance I is an inductance component resulting from the length of the connection bodies 103 and 106 corresponding to the connection distance h described in the above specific example. The equivalent capacitance C is due to the capacitance existing between the connection bodies 103 and 106 and the ground layer 140.

ここで、ビアランドの直径rと接続ランド102a、112aの直径mとの大きさの違いにより、等価キャパシタンスCは変動し、直径rを直径mより大きくすると(r>m)、キャパシタンスCは、
ε・ε0・[{π・(m/2)}2−π・(r/2)2]/(h/2)
だけ増加する。
Here, the equivalent capacitance C fluctuates due to the difference between the diameter r of the via land and the diameter m of the connection lands 102a and 112a. When the diameter r is larger than the diameter m (r> m), the capacitance C is
ε · ε0 · [{π · (m / 2)} 2 −π · (r / 2) 2] / (h / 2)
Only increase.

同様に、直径rを直径mより小さくすると(r<m)、キャパシタンスCは、
ε・ε0・[{π・(r/2)}2−π・(m/2)2]/(h/2)
だけ減少する。
Similarly, when the diameter r is smaller than the diameter m (r <m), the capacitance C is
ε · ε0 · [{π · (r / 2)} 2 −π · (m / 2) 2] / (h / 2)
Only decrease.

ε:絶縁層100A〜100Dの比誘電率
ε0:真空中での比誘電率
h/2:接続体103、106と接続ランド102a、112aとの間の離間距離であって、各絶縁層100A〜100Dの厚さは互いに等しいため、接続距離hの半分(h/2)となる
このように、直径mを直径rより大きくすることでキャパシタンスCを増加させることができる。同様に、直径mを直径rより小さくすることでキャパシタンスCを減少させることができる。
ε: relative dielectric constant of insulating layers 100A to 100D ε0: relative dielectric constant in vacuum h / 2: separation distance between connection bodies 103 and 106 and connection lands 102a and 112a, each of insulating layers 100A to 100A Since the thicknesses of 100D are equal to each other, they are half the connection distance h (h / 2). Thus, the capacitance C can be increased by making the diameter m larger than the diameter r. Similarly, the capacitance C can be reduced by making the diameter m smaller than the diameter r.

接続体全体のインピーダンスが配線層102、112より高い場合には、直径mを直径rより大きくすることで両者のインピーダンスを整合させて、信号反射量を抑制することができる。接続体全体のインピーダンスが配線層102、112より低い場合には、直径mを直径rより小さくすることで両者のインピーダンスを整合させて、信号反射量を抑制することができる。   When the impedance of the whole connection body is higher than that of the wiring layers 102 and 112, the impedance of both can be matched by making the diameter m larger than the diameter r, and the amount of signal reflection can be suppressed. When the impedance of the whole connecting body is lower than that of the wiring layers 102 and 112, the impedance of both can be matched by making the diameter m smaller than the diameter r, and the amount of signal reflection can be suppressed.

接続距離h=445μm、直径r=400μm、直径R=200μm、直径m=500μmとした場合(r<m)において、隙間108の幅Lに対する反射量の特性を図10に示す。図10と、図2との比較してみれば明らかように、反射量を、前述した具体例において示した上限値0.05以下に抑えることができる幅Lの範囲は、(r<m)とした場合の方が、そうでない場合に比べて反射量を0.05以下に抑えることができる幅Lのレンジは広くなる。具体的には、幅Lが増大する側におけるレンジが広くなっている。   FIG. 10 shows the characteristics of the reflection amount with respect to the width L of the gap 108 when the connection distance h = 445 μm, the diameter r = 400 μm, the diameter R = 200 μm, and the diameter m = 500 μm (r <m). As apparent from comparison between FIG. 10 and FIG. 2, the range of the width L that can suppress the reflection amount to the upper limit value 0.05 or less shown in the above-described specific example is (r <m). The range of the width L in which the amount of reflection can be suppressed to 0.05 or less is wider in the case of, as compared to the case of not. Specifically, the range on the side where the width L increases is widened.

この具体例は、図11に示すように、第2シールド層である接地層107が設けられていない多層回路基板において実施しても、同様の効果を発揮する。図11に示す多層回路基板においては、上述した各具体例に存在する隙間108の幅Lは無限大となり、幅Lの調整による特性インピーダンスの制御は不可能となる。そこで、配線層102、112の特性インピーダンスに合わせて接続体全体の特性インピーダンスを制御するためには、この具体例のように、直径rと直径mとの関係を調整すればよい。   As shown in FIG. 11, this specific example exhibits the same effect even when implemented on a multilayer circuit board in which the ground layer 107 as the second shield layer is not provided. In the multilayer circuit board shown in FIG. 11, the width L of the gap 108 in each of the specific examples described above is infinite, and the characteristic impedance cannot be controlled by adjusting the width L. Therefore, in order to control the characteristic impedance of the entire connection body in accordance with the characteristic impedance of the wiring layers 102 and 112, the relationship between the diameter r and the diameter m may be adjusted as in this specific example.

以上の構成および特徴を備えた各具体例においては、上述した接続距離hの1500倍以下の波長を有する信号を伝送する場合において、特に顕著な効果を発揮する。以下、その理由を説明する。   In each of the specific examples having the above-described configuration and characteristics, a particularly remarkable effect is exhibited when transmitting a signal having a wavelength of 1500 times or less of the connection distance h described above. The reason will be described below.

比誘電率ε=1の媒質中で、グランド面のない基板上に長さ1mmの配線を形成すると、その配線による信号の反射量は信号の周波数により、図12に示す特性を有する。ここで、信号の反射量の上限値を上述したように5%とすると、信号の反射量に関する周波数の上限値が決まり、その上限値は、0.2GHz(=200MHz)となる。波長に換算すると、1.5mとなる。   When a wiring having a length of 1 mm is formed on a substrate having no ground plane in a medium having a relative dielectric constant ε = 1, the amount of signal reflected by the wiring has the characteristics shown in FIG. 12 depending on the frequency of the signal. Here, if the upper limit value of the signal reflection amount is 5% as described above, the upper limit value of the frequency related to the signal reflection amount is determined, and the upper limit value is 0.2 GHz (= 200 MHz). In terms of wavelength, it is 1.5 m.

伝送する信号の波長(上述した例では1.5m)が、配線の長さ(上述した例では1mm)の1/1500倍以下になると、配線による信号の反射が上限値(5%)を超えてしまい、配線の特性インピーダンスを制御する必要がでてくる。そこで、この具体例においては、配線の長さに相当する上記接続距離hの1500倍以下の波長を有する信号を伝送した場合に顕著な効果を発揮する。   When the wavelength of the signal to be transmitted (1.5 m in the above example) is 1/1500 times or less of the length of the wiring (1 mm in the above example), the reflection of the signal by the wiring exceeds the upper limit (5%). Therefore, it is necessary to control the characteristic impedance of the wiring. Therefore, in this specific example, a remarkable effect is exhibited when a signal having a wavelength equal to or shorter than 1500 times the connection distance h corresponding to the length of the wiring is transmitted.

なお、一般に、媒質中での電磁波の波長λは、
λ=Cv/(f・√ε)
Cv:光速
f:周波数
で表される。各具体例における媒質に相当する絶縁層100A〜100Dは、その比誘電率εが1以上であるために、伝送する信号の波長は、上述した条件(ε=1)の場合に比べて短くなる。しかしながら、接続距離hと波長との間の関係は上述した条件と同様に成立するのはいうまでもない。
In general, the wavelength λ of the electromagnetic wave in the medium is
λ = Cv / (f · √ε)
Cv: speed of light f: frequency Since the relative dielectric constant ε of the insulating layers 100A to 100D corresponding to the medium in each specific example is 1 or more, the wavelength of the signal to be transmitted is shorter than that in the above-described condition (ε = 1). . However, it goes without saying that the relationship between the connection distance h and the wavelength is established similarly to the above-described conditions.

なお、以上の具体例は、シールド層の一例である接地層を有する多層回路基板において本発明を説明したが、シールト゛層として、電源層を設けた多層回路基板において、本発明を適用しても同様の効果が得られる。さらには、グランド層と電源層とを両方とも有する多層回路基板において,本発明を適用しても同様の効果が得られる。   In the above specific examples, the present invention has been described in a multilayer circuit board having a ground layer which is an example of a shield layer. However, the present invention may be applied to a multilayer circuit board in which a power supply layer is provided as a shield layer. Similar effects can be obtained. Furthermore, even if the present invention is applied to a multilayer circuit board having both a ground layer and a power supply layer, the same effect can be obtained.

さらには、本発明の他の参考例として、 図13A〜図13Fに示す多層回路基板を例示する。図13Aは、5層積層された絶縁層100A〜100Eの内部に、3段積み重ねれられた接続体150A〜150Cと、2層のビアランド106A、106Bと、2層の接地層107A、107B(電源層でもよい)と、配線層102、112とを収納配置し、最外層の絶縁層100A、100Eの表面に接地層151(電源層でもよい)を設けた多層回路基板である。 Furthermore, the multilayer circuit board shown to FIG. 13A-FIG. 13F is illustrated as another reference example of this invention . FIG. 13A shows the connection layers 150A to 150C stacked in three stages, the two layers of via lands 106A and 106B, and the two layers of ground layers 107A and 107B (power supply) in the insulating layers 100A to 100E stacked in five layers. and it may also be) a layer, and a wiring layer 102, 112 is housed and arranged, Ru multilayer circuit board der provided with a ground layer 151 (or a power supply layer) outermost insulating layer 100A, the surface of 100E.

図13Bは、3層積層された絶縁層100A〜100Cの内部に、3段積み重ねられたの接続体150A〜150Cと、2層のビアランド106A、106Bと、2層の接地層107A、107B(電源層でもよい)とを収納配置し、最外層の絶縁層100A、100Cの表面に配線層102、112を設けた多層回路基板である。このような多層回路基板においても本発明の各発明を実施できる。   FIG. 13B shows three layers of connecting members 150A to 150C, two layers of via lands 106A and 106B, two layers of ground layers 107A and 107B (power supply) A multilayer circuit board in which wiring layers 102 and 112 are provided on the surfaces of the outermost insulating layers 100A and 100C. Each invention of the present invention can also be implemented on such a multilayer circuit board.

図13Cは、3層積層された絶縁層100A〜100Cの内部に、2段積み重ねられた接続体150A、150Bと、一つのビアランド106と、1層の接地層107(電源層でもよい)と、一方の配線層102とを収納配置し、最外層の絶縁層100Aの表面に接地層151を設け、最外層の絶縁層100Bの表面に配線層112を設けた多層回路基板である。このような多層回路基板においても本発明の各発明は実施できる。   FIG. 13C illustrates the connection layers 150A and 150B, two via lands 106, and one ground layer 107 (which may be a power supply layer) stacked in two layers inside the three insulating layers 100A to 100C. This is a multilayer circuit board in which one wiring layer 102 is accommodated, a ground layer 151 is provided on the surface of the outermost insulating layer 100A, and a wiring layer 112 is provided on the surface of the outermost insulating layer 100B. Each invention of the present invention can be carried out also on such a multilayer circuit board.

図13Dは、5層積層された絶縁層100A〜100Eの内部に、3段積み重ねられた接続体150A〜150Cと、2層のビアランド106A、106Bと、1層の接地層107(電源層でもよい)と、配線層102、112とを収納配置し、最外層の絶縁層100A、100Eの表面に接地層151(電源層でもよい)を設けた多層回路基板である。このような多層回路基板においても本発明の各発明を実施できる。   In FIG. 13D, three layers of connection bodies 150A to 150C, two layers of via lands 106A and 106B, and one layer of ground layer 107 (a power supply layer may be used) inside the insulating layers 100A to 100E stacked in five layers. ) And wiring layers 102 and 112, and a grounding layer 151 (which may be a power supply layer) is provided on the surface of the outermost insulating layers 100A and 100E. Each invention of the present invention can also be implemented on such a multilayer circuit board.

図13Eは、3層積層された絶縁層100A〜100Cの内部に、3段積み重ねられた接続体150A〜150Cと、2層のビアランド106A、106Bと、1層の接地層107(電源層でもよい)とを収納配置し、最外層の絶縁層100A、100Cの表面に配線層102、112を設けた多層回路基板である。このような多層回路基板においても本発明の各発明を実施できる。   In FIG. 13E, three layers of connection bodies 150A to 150C, two layers of via lands 106A and 106B, and one layer of ground layer 107 (which may be a power supply layer) are formed inside the three insulating layers 100A to 100C. ), And the wiring layers 102 and 112 are provided on the surfaces of the outermost insulating layers 100A and 100C. Each invention of the present invention can also be implemented on such a multilayer circuit board.

図13Fは、多数積層された絶縁層において最も外側に位置する5層の絶縁層100A〜100Eの内部に、3段積み重ねられた接続体150A〜150Cと、2層のビアランド106A、106Bと、2層の接地層107A、107B(電源層でもよい)と、配線層102、112とを収納配置し、最外層の絶縁層100Aの表面に接地層151(電源層でもよい)を設けた多層回路基板である。このような多層回路基板においても本発明の各発明を実施できる。   FIG. 13F shows the connection layers 150A to 150C stacked in three stages, two layers of via lands 106A and 106B, and two layers of insulating layers 100A to 100E located on the outermost side among the stacked insulating layers. A multilayer circuit board in which the ground layers 107A and 107B (which may be power supply layers) and the wiring layers 102 and 112 are accommodated and the ground layer 151 (which may be power supply layers) is provided on the surface of the outermost insulating layer 100A. It is. Each invention of the present invention can also be implemented on such a multilayer circuit board.

図1Aは、本発明の参考例に係る多層回路基板の概略構成を示す断面図であり、 図1Bは1AのA−A'線断面図であり、図1Cは図1AのB−B'線断面図である。1A is a cross-sectional view showing a schematic configuration of a multilayer circuit board according to a reference example of the present invention, FIG. 1B is a cross-sectional view taken along line AA ′ of FIG. 1A, and FIG. It is sectional drawing. 参考例における信号反射率と間隙Lとの関係を示す線図である。It is a diagram which shows the relationship between the signal reflectivity and the gap | interval L in a reference example. 信号反射量の閾値の説明に供する図である。It is a figure where it uses for description of the threshold value of signal reflection amount. 図4Aは、図1A〜図1Cの多層回路基板の周波数特性を表すスミスチャートであり、図4Bは従来例の多層回路基板の周波数特性を表すスミスチャートである。4A is a Smith chart showing the frequency characteristics of the multilayer circuit board of FIGS. 1A to 1C, and FIG. 4B is a Smith chart showing the frequency characteristics of the multilayer circuit board of the conventional example. 図5Aは、本発明の第1の好ましい具体例に係る多層回路基板の概略構成を示す断面図であり、図5Bは図5AのC−C'線断面図である。5A is a cross-sectional view showing a schematic configuration of a multilayer circuit board according to a first preferred embodiment of the present invention, and FIG. 5B is a cross-sectional view taken along the line CC ′ of FIG. 5A. 図5A、図5Bの多層回路基板の製造工程をそれぞれ示す断面図である。FIG. 6A is a cross-sectional view illustrating a manufacturing process of the multilayer circuit board of FIGS. 5A and 5B. 図7Aは、本発明の第2の好ましい具体例に係る多層回路基板の概略構成を示す断面図であり、図7Bは図7AのD−D'線断面図であり、図7AのE−E'線断面図である。7A is a cross-sectional view showing a schematic configuration of a multilayer circuit board according to a second preferred embodiment of the present invention, FIG. 7B is a cross-sectional view along the line DD ′ of FIG. 7A, and EE of FIG. 7A. FIG. 図8は、第2の具体例における信号反射率と間隙Lとの関係を示す線図である。FIG. 8 is a diagram showing the relationship between the signal reflectivity and the gap L in the second specific example. 本発明の参考例としての具体例に係る多層回路基板の概略構成を示す断面図である。It is sectional drawing which shows schematic structure of the multilayer circuit board based on the specific example as a reference example of this invention. 参考例としての具体例における信号反射率と間隙Lとの関係を示す線図である。It is a diagram which shows the relationship between the signal reflectivity and the gap | interval L in the specific example as a reference example . 参考例としての具体例の変形例を示す断面図である。It is sectional drawing which shows the modification of the specific example as a reference example . 周波数と反射量の関係を示す線図である。It is a diagram which shows the relationship between a frequency and reflection amount. 本発明の他の参考例としての多層回路基板の他の例をそれぞれ示す断面図である。It is sectional drawing which shows each other example of the multilayer circuit board as another reference example of this invention.

符号の説明Explanation of symbols

100A〜100D 絶縁層 102 配線層
103 接続体 106 ビアランド
107 接地層 108 隙間
109 接続体 112 配線層
R 接続体103の直径
r ビアランド106の直径
N 切欠部107aの直径
L 隙間108の幅
h 配線層102、112間の接続距離
100A to 100D Insulating layer 102 Wiring layer
103 Connection 106 Vialand
107 Ground layer 108 Crevice
109 Connector 112 Wiring layer
Diameter of R connector 103
r Diameter of via land 106
N Diameter of notch 107a
L Width of gap 108
h Connection distance between wiring layers 102 and 112

Claims (7)

互いに対向配置された少なくとも2つの第1のシールド層と、
前記第1のシールド層の間に設けられた第1の絶縁体と、
前記第1の絶縁体の内部に、前記第1のシールド層と実質的に平行に、かつ互いに対向して配置された少なくとも2つの配線層と、
前記配線層の対向方向に沿って前記第1の絶縁体を貫通して設けられて前記配線層どうしを接続する接続体と、
前記配線層の対向方向に沿った前記接続体の中央位置において前記接続体に挟み込まれて、前記接続体の一端側部分と他端側部分とを電気的に接続する中間接続層と、
前記中間接続層の略同一面上に設けられ、かつ、当該中間接続層の周囲に離間して配置された第2のシールド層とを有し、
前記中間接続層と前記第2のシールド層との間に形成される間隙が、前記第1の絶縁体より比誘電率の低い第2の絶縁体で充填されており、
前記配線層を略円形とみなした場合の直径をmとし、前記中間接続層を略円形とみなした場合の直径をrとすると、
前記接続体が前記配線層よりその特性インピーダンスが高い場合に、r<mとする多層回路基板。
At least two first shield layers disposed opposite each other;
A first insulator provided between the first shield layers;
At least two wiring layers disposed in the first insulator substantially parallel to the first shield layer and facing each other;
A connection body provided through the first insulator along the facing direction of the wiring layer to connect the wiring layers;
An intermediate connection layer that is sandwiched between the connection bodies at a central position of the connection body along the opposing direction of the wiring layer and electrically connects one end side portion and the other end side portion of the connection body;
A second shield layer provided on substantially the same plane of the intermediate connection layer and spaced apart around the intermediate connection layer;
A gap formed between the intermediate connection layer and the second shield layer is filled with a second insulator having a relative dielectric constant lower than that of the first insulator;
When the diameter when the wiring layer is regarded as substantially circular is m, and the diameter when the intermediate connection layer is regarded as substantially circular is r,
A multilayer circuit board in which r <m when the connection body has a higher characteristic impedance than the wiring layer.
互いに対向配置された少なくとも2つの第1のシールド層と、
前記第1のシールド層の間に設けられた第1の絶縁体と、
前記第1の絶縁体の内部に、前記第1のシールド層と実質的に平行に、かつ互いに対向して配置された少なくとも2つの配線層と、
前記配線層の対向方向に沿って前記第1の絶縁体を貫通して設けられて前記配線層どうしを接続する接続体と、
前記配線層の対向方向に沿った前記接続体の中央位置において前記接続体に挟み込まれて、前記接続体の一端側部分と他端側部分とを電気的に接続する中間接続層と、
前記中間接続層の略同一面上に設けられ、かつ、当該中間接続層の周囲に離間して配置された第2のシールド層とを有し、
前記中間接続層と前記第2のシールド層との間に形成される間隙が、前記第1の絶縁体より比誘電率の低い第2の絶縁体で充填されており、
前記配線層を略円形とみなした場合の直径をmとし、前記中間接続層を略円形とみなした場合の直径をrとすると、
前記接続体が前記配線層よりその特性インピーダンスが低い場合に、r>mとする多層回路基板。
At least two first shield layers disposed opposite each other;
A first insulator provided between the first shield layers;
At least two wiring layers disposed in the first insulator substantially parallel to the first shield layer and facing each other;
A connection body provided through the first insulator along the facing direction of the wiring layer to connect the wiring layers;
An intermediate connection layer that is sandwiched between the connection bodies at a central position of the connection body along the opposing direction of the wiring layer and electrically connects one end side portion and the other end side portion of the connection body;
A second shield layer provided on substantially the same plane of the intermediate connection layer and spaced apart around the intermediate connection layer;
A gap formed between the intermediate connection layer and the second shield layer is filled with a second insulator having a relative dielectric constant lower than that of the first insulator;
When the diameter when the wiring layer is regarded as substantially circular is m, and the diameter when the intermediate connection layer is regarded as substantially circular is r,
A multilayer circuit board in which r> m when the connection body has a characteristic impedance lower than that of the wiring layer.
前記第1と第2のシールド層が接地層である請求項1または2に記載の多層回路基板。 The first and second multilayer circuit board according to claim 1 or 2 shielding layer is a ground layer. 前記第1と第2のシールド層が電源層である請求項1または2に記載の多層回路基板。 The first and second multilayer circuit board according to claim 1 or 2 shielding layer is a power layer. 前記第1と第2のシールド層のうちの一方が接地層であり、他方が電源層である請求項1または2に記載の多層回路基板。 Wherein the first and a one ground layer of the second shield layer, multi-layer circuit board according to claim 1 or 2 other is power layer. 互いに対向配置された少なくとも2つの第1のシールド層と、
前記第1のシールド層の間に設けられた第1の絶縁体と、
前記第1の絶縁体の内部に、前記第1のシールド層と実質的に平行に、かつ互いに対向して配置された少なくとも2つの配線層と、
前記配線層の対向方向に沿って前記第1の絶縁体を貫通して設けられて前記配線層どうしを接続する接続体と、
前記配線層の対向方向に沿った前記接続体の中央位置において前記接続体に挟み込まれて、前記接続体の一端側部分と他端側部分とを電気的に接続する中間接続層と、
前記中間接続層の略同一面上に設けられ、かつ、当該中間接続層の周囲に離間して配置された第2のシールド層とを有し、
前記中間接続層と前記第2のシールド層との間に形成される間隙が、前記第1の絶縁体より比誘電率の低い第2の絶縁体で充填されている多層回路基板の特性インピーダンス調整方法であって、
前記配線層を略円形とみなした場合の直径をmとし、前記中間接続層を略円形とみなした場合の直径をrとすると、
前記接続体が前記配線層よりその特性インピーダンスが高い場合には、r<mとし、
前記接続体が前記配線層よりその特性インピーダンスが低い場合には、r>mとする多層配線基板の特性インピーダンス調整方法。
At least two first shield layers disposed opposite each other;
A first insulator provided between the first shield layers;
At least two wiring layers disposed in the first insulator substantially parallel to the first shield layer and facing each other;
A connection body provided through the first insulator along the facing direction of the wiring layer to connect the wiring layers;
An intermediate connection layer that is sandwiched between the connection bodies at a central position of the connection body along the facing direction of the wiring layer and electrically connects one end side portion and the other end side portion of the connection body;
A second shield layer provided on substantially the same plane of the intermediate connection layer and spaced apart around the intermediate connection layer;
Characteristic impedance adjustment of a multilayer circuit board in which a gap formed between the intermediate connection layer and the second shield layer is filled with a second insulator having a relative dielectric constant lower than that of the first insulator A method,
When the diameter when the wiring layer is regarded as substantially circular is m, and the diameter when the intermediate connection layer is regarded as substantially circular is r,
When the characteristic impedance of the connection body is higher than that of the wiring layer, r <m.
A characteristic impedance adjustment method for a multilayer wiring board in which r> m when the connection body has a characteristic impedance lower than that of the wiring layer.
下側絶縁層の下面に下側配線層を、また、下側絶縁層の内部に、その厚み方向に貫通して前記下側配線層に電気的に接続する下側接続体をそれぞれ形成する工程と、
前記下側絶縁層の上面に、前記下側配線層に電気的に接続する中間接続層と、前記中間接続層の周囲に離間して配置されるシールド層とをそれぞれ形成する工程と、
前記下側絶縁層の上面に被覆層を形成し、この被覆層に前記中間接続層とシールド層との間の隙間に実質的に一致する開口を形成する工程と、
前記被覆層の上面に、前記下側絶縁層より比誘電率の低い絶縁体を形成し、前記開口上の前記絶縁体を除いて前記絶縁体を被覆層とともに除去する工程と、
前記下側絶縁層の上面に、下側絶縁層と同等の比誘電率を有する上側絶縁層を形成する工程と、
前記上側絶縁層の内部に、その厚み方向に貫通して前記中間接続層に電気的に接続する上側接続体を形成する工程と、
前記上側絶縁層の上面に、前記上側接続体に電気的に接続する上側配線層を形成する工程と、
を含む多層回路基板の製造方法。
Forming a lower wiring layer on the lower surface of the lower insulating layer, and forming a lower connection body that penetrates in the thickness direction and is electrically connected to the lower wiring layer inside the lower insulating layer; When,
Forming an intermediate connection layer electrically connected to the lower wiring layer on the upper surface of the lower insulating layer, and a shield layer disposed separately from the periphery of the intermediate connection layer;
Forming a coating layer on the upper surface of the lower insulating layer, and forming an opening substantially matching the gap between the intermediate connection layer and the shield layer in the coating layer;
Forming an insulator having a dielectric constant lower than that of the lower insulating layer on the upper surface of the covering layer, and removing the insulator together with the covering layer except for the insulator on the opening;
Forming an upper insulating layer having a dielectric constant equivalent to that of the lower insulating layer on the upper surface of the lower insulating layer;
Forming an upper connection body that penetrates in the thickness direction and is electrically connected to the intermediate connection layer in the upper insulating layer;
Forming an upper wiring layer electrically connected to the upper connector on the upper surface of the upper insulating layer;
A method for manufacturing a multilayer circuit board comprising:
JP2008110649A 1998-10-16 2008-04-21 Multilayer circuit board, method for manufacturing the same, and method for adjusting characteristic impedance thereof Expired - Lifetime JP4624440B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2008110649A JP4624440B2 (en) 1998-10-16 2008-04-21 Multilayer circuit board, method for manufacturing the same, and method for adjusting characteristic impedance thereof

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP29513298 1998-10-16
JP2008110649A JP4624440B2 (en) 1998-10-16 2008-04-21 Multilayer circuit board, method for manufacturing the same, and method for adjusting characteristic impedance thereof

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP28250599A Division JP4204150B2 (en) 1998-10-16 1999-10-04 Multilayer circuit board

Publications (2)

Publication Number Publication Date
JP2008211240A JP2008211240A (en) 2008-09-11
JP4624440B2 true JP4624440B2 (en) 2011-02-02

Family

ID=39787216

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008110649A Expired - Lifetime JP4624440B2 (en) 1998-10-16 2008-04-21 Multilayer circuit board, method for manufacturing the same, and method for adjusting characteristic impedance thereof

Country Status (1)

Country Link
JP (1) JP4624440B2 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8704104B2 (en) * 2010-07-19 2014-04-22 Asml Netherlands B.V. Electrical connector, electrical connection system and lithographic apparatus
JP5887537B2 (en) 2011-04-25 2016-03-16 パナソニックIpマネジメント株式会社 Circuit board
US8957325B2 (en) 2013-01-15 2015-02-17 Fujitsu Limited Optimized via cutouts with ground references
JP2019141575A (en) * 2018-02-15 2019-08-29 キヤノンメディカルシステムズ株式会社 Radio frequency circuit, magnetic resonance imaging apparatus, and method of monitoring rf pulse power

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05160605A (en) * 1991-12-09 1993-06-25 Murata Mfg Co Ltd High frequency circuit parts
JPH0593080U (en) * 1992-05-25 1993-12-17 沖電気工業株式会社 High speed signal circuit board
JPH0613181U (en) * 1992-07-21 1994-02-18 沖電気工業株式会社 Circuit board for high-speed signal transmission
JPH06302964A (en) * 1993-04-16 1994-10-28 Oki Electric Ind Co Ltd Circuit board for high-speed signal transmission
JPH08139503A (en) * 1994-11-15 1996-05-31 Mitsubishi Electric Corp Substrate for high frequency semiconductor device

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05160605A (en) * 1991-12-09 1993-06-25 Murata Mfg Co Ltd High frequency circuit parts
JPH0593080U (en) * 1992-05-25 1993-12-17 沖電気工業株式会社 High speed signal circuit board
JPH0613181U (en) * 1992-07-21 1994-02-18 沖電気工業株式会社 Circuit board for high-speed signal transmission
JPH06302964A (en) * 1993-04-16 1994-10-28 Oki Electric Ind Co Ltd Circuit board for high-speed signal transmission
JPH08139503A (en) * 1994-11-15 1996-05-31 Mitsubishi Electric Corp Substrate for high frequency semiconductor device

Also Published As

Publication number Publication date
JP2008211240A (en) 2008-09-11

Similar Documents

Publication Publication Date Title
JP4204150B2 (en) Multilayer circuit board
US7064623B2 (en) Coaxial line type components with low characteristic impedance
KR100382804B1 (en) Multilayer print substrate
US7755447B2 (en) Multilayer balun, hybrid integrated circuit module, and multilayer substrate
US6828514B2 (en) High speed circuit board and method for fabrication
EP0885469B1 (en) A high frequency balun provided in a multilayer substrate
JP3732927B2 (en) Multilayer wiring board
US6486414B2 (en) Through-hole structure and printed circuit board including the through-hole structure
US6495772B2 (en) High performance dense wire for printed circuit board
US6602078B2 (en) Electrical interconnect having a multi-layer circuit board structure and including a conductive spacer for impedance matching
JP4624440B2 (en) Multilayer circuit board, method for manufacturing the same, and method for adjusting characteristic impedance thereof
US20040217830A1 (en) RF multilayer circuit board
TW202042438A (en) Multilayer filter including a capacitor connected with at least two vias
US11189581B2 (en) Electronic device including semiconductor package including package ball
US7015574B2 (en) Electronic device carrier adapted for transmitting high frequency signals
JP2007500465A (en) High frequency components
JP2001144452A (en) Multilayered printed board
US7485966B2 (en) Via connection structure with a compensative area on the reference plane
US11557821B2 (en) Millimeter wave module including first and second conductor patterns connected by first and second conductive members extending through an insulating substrate and methods of manufacture
US7463120B2 (en) High frequency filter
US20030080826A1 (en) Method of shortening a microwave circuit and the printed circuit board made by using said method
JP2003218535A (en) Electric wiring board
JP2868576B2 (en) Multilayer wiring board
US20230189435A1 (en) Circuit board and electronic package using the same
US20110298567A1 (en) System and method for constant characteristic impedance in a flexible trace interconnect array

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100202

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100319

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100817

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100924

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20101012

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20101102

R150 Certificate of patent or registration of utility model

Ref document number: 4624440

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131112

Year of fee payment: 3

EXPY Cancellation because of completion of term