JP4454773B2 - Alignment method and alignment apparatus - Google Patents

Alignment method and alignment apparatus Download PDF

Info

Publication number
JP4454773B2
JP4454773B2 JP2000078394A JP2000078394A JP4454773B2 JP 4454773 B2 JP4454773 B2 JP 4454773B2 JP 2000078394 A JP2000078394 A JP 2000078394A JP 2000078394 A JP2000078394 A JP 2000078394A JP 4454773 B2 JP4454773 B2 JP 4454773B2
Authority
JP
Japan
Prior art keywords
alignment
substrate
wafer
precision
aligning
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2000078394A
Other languages
Japanese (ja)
Other versions
JP2001267229A5 (en
JP2001267229A (en
Inventor
重夫 小林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP2000078394A priority Critical patent/JP4454773B2/en
Publication of JP2001267229A publication Critical patent/JP2001267229A/en
Publication of JP2001267229A5 publication Critical patent/JP2001267229A5/ja
Application granted granted Critical
Publication of JP4454773B2 publication Critical patent/JP4454773B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F9/00Registration or positioning of originals, masks, frames, photographic sheets or textured or patterned surfaces, e.g. automatically
    • G03F9/70Registration or positioning of originals, masks, frames, photographic sheets or textured or patterned surfaces, e.g. automatically for microlithography

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)
  • Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
  • Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、例えば、半導体素子製造用の露光装置において、マスクやレチクルなどの電子回路パターンに対してウエハなどの基板を位置合わせする位置合わせ方法及び位置合わせ装置に関するものである。
【0002】
【従来の技術】
従来より半導体素子製造用のステッパ等の露光装置は、シリコン製の集積回路用の基板であるウエハにマスクやレチクルの電子回路パターンを露光して焼き付ける、即ち転写するようになっている。ウエハから高集積度の回路を有する半導体素子を製造するためには、ウエハをマスクやレチクルの電子回路パターンに対して高精度・高効率で位置合わせすることが重要な要素となっている。
【0003】
図1に半導体素子製造用の露光装置の要部概略図、図2に従来のウエハの露光処理工程を表すフローチャート、図3にウエハとアライメントマークの模式図を示す。図3(a)はウエハ上に焼き付けられたチップの配列を示す模式図、図3(b)はチップの拡大図である。以下図1を参照しながら、図2のフローチャートに沿って従来の位置合わせ工程を説明する。
【0004】
まず、最初にステップS21において、キャリア4からウエハWを搬送ハンド3によりプリアライメントステージ5上に搬送しメカプリアライメント工程を行う。該メカプリアライメント工程ではウエハWの一部に予め設けられている一部を直線状に切り欠いたオリエンテーションフラットや一部を切り欠いたノッチ等の切り欠き部及びウエハWの外周を検出する事によりウエハWの位置合わせを行う。
【0005】
次にステップS22において、図3に示すプリアライメントマークPMを用いたプリアライメント工程を行う。該プリアライメント工程ではウエハW上に焼き付けられた複数のショットの中から予め選ばれた複数のサンプルショットについて、回路パターン中に設けられ焼き付けられたプリアライメントマークPMが顕微鏡7の検出領域に位置するようにXYθステージ6を駆動し、検出装置8によりプリアライメントマークPMのずれ量を計測する。該顕微鏡7は高倍/低倍の2段階の切り替えが可能な構成をとっており、該プリアライメント工程においては前記メカプリアライメントのバラツキを考慮して検出範囲を大きくとる必要があるため低倍でプリアライメントマークPMの計測を行う。該求められた複数のサンプルショットのずれ量からウエハWのずれ量を算出し、補正を行う。
【0006】
次に、ステップS23において、図3に示す精密アライメントマークMX、MYを用いた精密アライメント工程を行う。該精密アライメント工程では前記プリアライメント工程と同様に、予め選ばれた複数のサンプルショットについて、回路パターン中に設けられ焼き付けられた精密アライメントマークMX、MYが顕微鏡7の検出領域に位置するようにXYθステージ6を駆動し、検出装置8により精密アライメントマークMX、MYのずれ量を計測する。この精密アライメント工程では精度を得るために、顕微鏡7の倍率を高倍にするとともに、サンプルショット数を多くする方法が採用されている。全てのサンプルショットの計測が終了すると、ウエハWのずれ量を算出・補正して精密アライメント工程が終了する。
【0007】
以上説明してきたステップS21からステップS23のアライメント工程を終えると、ステップS24において露光処理を行った後ステップS25に進み、全ウエハの処理が終了したかどうか判断し、終了していない場合にはステップS21からステップS24までの工程を繰り返し、全ウエハの処理が終了した場合には露光処理工程を終了する。
【0008】
【発明が解決しようとしている課題】
近年メカプリアライメントの技術が進み、メカプリアライメントの位置合わせ精度が向上して、プリアライメントヘの送り込み再現性が向上しており、プリアライメント工程が必要無いレベルになっている。
【0009】
しかし、同一の装置で全てのウエハ処理工程を行う場合にはプリアライメント工程を無くしてメカプリアライメント工程と精密アライメント工程のみの構成で位置合わせが実現できるのだが、半導体ウエハの処理工程では他の装置で露光されたウエハを処理することが多く、装置間のメカプリアライメントのバラツキや、工程が進み熱処理を受けたウエハの変形により工程間のメカプリアライメントのバラツキが発生する為、メカプリアライメント工程と精密アライメント工程だけの構成では精密アライメント時にマークが顕微鏡の検出範囲から外れて計測エラーが多発し、却って処理効率を落してしまうため、プリアライメント工程は必要であり、このことは処理効率の向上を妨げる要因となっている。
【0010】
本発明は、リアライメント省略してスループットに優れた位置合わせが実現できる位置合わせ方法及び位置合わせ装置を提供することを目的とする。
【0011】
【課題を解決するための手段】
上記課題を解決するための本発明の位置合わせ方法は、基板を位置合わせする位置合わせ方法において、前記基板の外周検出により前記基板の位置合わせを行うメカプリアライメント工程と、前記基板上の位置検出用ターゲットを、低倍光学系を用いて、検出することにより前記基板の位置合わせを行うプリアライメント工程を行うか否かを判断する判断工程と、前記基板上の位置検出用ターゲットを、高倍光学系を用いて、検出することにより前記基板の位置合わせを行う精密アライメント工程とを有し、前記判断工程では、前記基板が予めプリアライメントを行うように指定されている場合、前記プリアライメント工程、前記精密アライメント工程を順次行い、前記基板が予めプリアライメントを行うように指定されていない場合、前記メカプリアライメント工程後の前記基板のずれ量が所定の範囲内であれば前記プリアライメント工程を省略して前記精密アライメント工程を行い、前記基板のずれ量が所定の範囲を超えるのであれば前記プリアライメント工程、前記精密アライメント工程を順次行うように判断することを特徴とする。
【0012】
また、本発明の位置合わせ装置は、基板を位置合わせする位置合わせ装置において、前記基板の外周検出により前記基板の位置合わせを行うメカプリアライメント手段と、前記基板上の位置検出用ターゲットを、低倍光学系を用いて、検出することにより前記基板の位置合わせを行うプリアライメント手段と、該プリアライメント手段による前記基板の位置合わせを行うか否かを判断する判断手段と、前記基板上の位置検出用ターゲットを、高倍光学系を用いて、検出することにより前記基板の位置合わせを行う精密アライメント手段とを有し、前記判断手段は、前記基板が予めプリアライメントを行うように指定されている場合、前記プリアライメント手段による前記基板の位置合わせ、前記精密アライメント手段による前記基板の位置合わせを順次行い、前記基板が予めプリアライメントを行うように指定されていない場合、前記メカプリアライメント手段による前記基板の位置合わせ後の前記基板のずれ量が所定の範囲内であれば前記プリアライメント手段による前記基板の位置合わせを省略して前記精密アライメント手段による前記基板の位置合わせを行い、前記基板のずれ量が所定の範囲を超えるのであれば前記プリアライメント手段による前記基板の位置合わせ、前記精密アライメント手段による前記基板の位置合わせを順次行うように判断することを特徴とする。
【0013】
【発明の実施の形態】
本発明の実施の形態として、(1)前記メカプリアライメント工程、前記プリアライメント工程、前記精密アライメント工程を順次行う位置合わせ方法と、(2)前記メカプリアライメント工程後に前記プリアライメント工程を行わずに前記(1)の方法で算出された基板ずれ量で補正した後に前記精密アライメント工程を行う位置合わせ方法、の2つの位置合わせ方法を有することを特徴とする位置合わせ方法がある。
【0014】
また、複数の基板を処理する際の位置合わせ工程において、1枚目の基板で前記(1)の位置合わせ方法で位置合わせを行い、2枚目以降の基板では前記(2)の位置合わせ方法で位置合わせを行う位置合わせ方法が可能であり、複数の基板を処理する際の位置合わせ工程において、基板毎に前記(1)と(2)のどちらの位置合わせ方法で位置合わせを行うか選択する手段を有する位置合わせ方法、または複数の基板を処理する際の位置合わせ工程において、前記(1)の位置合わせ方法で計測された基板ずれ量を記憶する手段と、該記憶した基板ずれ量が安定している場合には前記(2)の位置合わせ方法に切り替える手段とを有する位置合わせ方法が望ましい。また、これらいずれかの位置合わせ方法を選択する手段を有することが好ましく、前記(2)の位置合わせ方法で精密アライメントで位置検出用ターゲットが検出できなかった時に前記(1)の位置合わせ方法で位置合わせすることが好ましい。
【0015】
【実施例】
(第1の実施例)
図4は本発明による位置合わせ方法を図1に示す半導体露光装置に適用したフローチャートである。以下に本発明の第1の実施例に係る位置合わせ装置及び位置合わせ方法について図1及び図4を参照して説明する。
【0016】
本発明の実施例に係る半導体露光装置は、操作端末1、制御演算装置2、搬送ハンド3、ウエハキャリア4、メカプリアライメントステージ5、XYステージ6、光学顕微鏡7、位置検出装置8、及び縮小投影レンズ9等を備えて構成され、レチクル10に形成されている回路パターンを、位置検出用ターゲットを有する基板としてのウエハWに転写するための露光処理を行うものである。
【0017】
上記メカプリアライメントステージ5は、本実施例に係る半導体露光装置に設けた位置合わせ装置における、ウエハWの外周検出により位置合わせを行うメカプリアライメント手段を構成している。また、XYステージ6は、ウエハW上の位置検出用ターゲットPMを光学顕微鏡7の低倍光学系を用いて検出することにより位置合わせを行うプリアライメント手段と、ウエハW上の位置検出用ターゲットMX,MYを光学顕微鏡7の高倍光学系を用いて検出することにより最終的な位置合わせを行う精密アライメント手段とを構成している。制御演算装置2は、プリアライメント手段による位置合わせを行うか否かを判断する判断手段を備えている。
【0018】
ウエハWを順次特定範囲に位置させるための位置合わせ方法は、以下の如く行われる。
まず、最初にステップS41において、ウエハWのずれ量w(x,y,θ)をクリアする。ここで、ずれ量w(x,y,θ)はアライメント工程をすべて終了して最終的に算出されたウエハWのシフト成分x、yと回転成分θのずれ量である。
【0019】
次にステップS42において、キャリア4からウエハWを搬送ハンド3によりメカプリアライメントステージ5上に搬送し、メカプリアライメント工程を行う。該メカプリアライメント工程では、図3に示すようにウエハWの一部に予め設けられている一部を直線状に切り欠いたオリエンテーションフラットや一部を切り欠いたノッチ等の切り欠き部及びウエハWの外周を検出する事によりウエハWの位置合わせを行う。
【0020】
次にステップS43において、ずれ量w(x,y,θ)があるかどうか判断する。ステップS43において、ずれ量w(x,y,θ)が無い場合にはステップS46に進みプリアライメント工程を行う。ステップS43において、ずれ量w(x,y,θ)がある場合にはステップS44に進み、ずれ量w(x,y,θ)を用いて補正を行いステップS45へ進む。
【0021】
ステップS45では顕微鏡7を用いて精密アライメントのサンプルショットの中の1箇所を観察し、精密アライメントマークMX、MYが顕微鏡7の視野内に存在するかどうか判断する。精密アライメントマークMX、MYが存在しなかった場合にはステップS46のプリアライメント工程へ進み、精密アライメントマークMX、MYが存在した場合にはステップS46のプリアライメント工程を行わずにステップS47の精密アライメント工程ヘ進む。
【0022】
ステップS46のプリアライメント工程は、従来の方法と同様の工程であり、ウエハW上に焼き付けられた複数のショットの中から予め選ばれた複数のサンプルショットについて、回路パターン中に設けられ焼き付けられたプリアライメントマークPMが顕微鏡7の検出領域に位置するようにXYθステージ6を駆動し、検出装置8によりプリアライメントマークPMのずれ量を計測する。この際顕微鏡7は低倍で計測を行う。該求められた複数のサンプルショットのずれ量からウエハWのずれ量を算出し補正を行う。
【0023】
ステップS47の精密アライメント工程についても、従来の方法と同様の工程であり、前記プリアライメント工程と同様予め選ばれた複数のサンプルショットについて、回路パターン中に設けられ焼き付けられた精密アライメントマークMX、MYが顕微鏡7の検出領域に位置するようにXYθステージ6を駆動し、検出装置8により精密アライメントマークMX、MYのずれ量を計測する。この精密アライメント工程では精度を得るために、顕微鏡7の倍率を高倍にするとともに、サンプルショット数を多くする方法を採用している。全てのサンプルショットの計測が終了すると、ウエハWのずれ量の算出・補正を行う。
【0024】
ステップS47の精密アライメント工程が終了するとステップS48に進む。ステップS48ではステップS47の精密アライメント工程で算出された最終的なウエハWの補正量を、ウエハWのシフト成分、回転成分のずれ量w(x,y,θ)として記憶する。
【0025】
以上説明してきたステップS42からステップS48のアライメント工程を終えるとステップS49において露光処理を行った後ステップS4Aに進み、全ウエハの処理が終了したかどうか判断し、終了していない場合にはステップS42からステップS49までの工程を繰り返し、全ウエハの処理が終了した場合には露光処理工程を終了する。
【0026】
(第2の実施例)
前記第1の実施例で述べた方法ではロット内でウエハWのずれ量が安定している場合には有効である。しかし、複数の露光装置で生産ラインを構成してウエハの処理を行う場合などには、工程毎に使用する露光装置が異なる場合もあり、ロット内でのウエハWのずれ量がばらついたりロット途中でウエハWのずれ量が変わることがある。このような場合には、第1の実施例で述べた方法を適用してもプリアライメント計測が必要となることが多くなり、効果的に処理効率を上げる事ができない。
【0027】
以下において、上記問題に鑑みた本発明に係る第2の実施例を説明する。
図5は本発明の第2の実施例に係る位置合わせ方法を図1に示す半導体露光装置に適用したフローチャートである。以下に本発明に係る位置合わせ方法の第2の実施例を図5を参照して説明する。
【0028】
まず、最初にステップS51において、ウエハWのずれ量w(x,y,θ)をクリアする。ここで、ずれ量w(x,y,θ)はアライメント工程をすべて終了して最終的に算出されたウエハWのシフト成分x、yと回転成分θのずれ量である。
【0029】
次にステップS52においてキャリア4からウエハWを搬送ハンド3によりプリアライメントステージ5上に搬送し、メカプリアライメント工程を行う。該メカプリアライメント工程ではウエハWの一部に予め設けられている一部を直線状に切り欠いたオリエンテーションフラットや一部を切り欠いたノッチ等の切り欠き部及びウエハWの外周を検出する事によりウエハWの位置合わせを行う。
【0030】
次にステップS53において、該ウエハWでプリアライメント計測が必要かどうか判定する。ステップS53において、プリアライメントが必要な場合にはステップS56に進み、プリアライメント工程を行う。ステップS53において、プリアライメントが必要でない場合にはステップS54に進み、ずれ量w(x,y,θ)を用いて補正を行いステップS55へ進む。
【0031】
ステップS55では、顕微鏡7を用いて精密アライメントのサンプルショットの中の1箇所を観察し、精密アライメントマークMX、MYが顕微鏡7の視野内に存在するかどうか判断する。精密アライメントマークMX、MYが存在しなかった場合にはステップS56のプリアライメント工程へ進み、精密アライメントマークMX、MYが存在した場合にはステップS56のプリアライメント工程を行わずにステップS57の精密アライメント工程ヘ進む。
【0032】
ステップS56のプリアライメント工程は、従来の方法と同様の工程であり、ウエハW上に焼き付けられた複数のショットの中から予め選ばれた複数のサンプルショットについて、回路パターン中に設けられ焼き付けられたプリアライメントマークPMが顕微鏡7の検出領域に位置するようにXYθステージ6を駆動し、検出装置8によりプリアライメントマークPMのずれ量を計測する。この際顕微鏡7は低倍で計測を行う。該求められた複数のサンプルショットのずれ量からウエハWのずれ量を算出し補正を行う。
【0033】
ステップS57の精密アライメント工程についても、従来の方法と同様の工程であり、前記プリアライメント工程と同様予め選ばれた複数のサンプルショットについて、回路パターン中に設けられ焼き付けられた精密アライメントマークMX、MYが顕微鏡7の検出領域に位置するようにXYθステージ6を駆動し、検出装置8により精密アライメントマークMX、MYのずれ量を計測する。この精密アライメント工程では精度を得るために、顕微鏡7の倍率を高倍にするとともに、サンプルショット数を多くする方法を採用している。全てのサンプルショットの計測が終了するとウエハWのずれ量の算出・補正を行う。
【0034】
ステップS57の精密アライメント工程が終了するとステップS58に進む。ステップS58ではステップS57の精密アライメント工程で算出された最終的なウエハの補正量を、ウエハWのシフト成分、回転成分のずれ量w(x,y,θ)に記憶する。
【0035】
以上説明してきたステップS52からステップS58のアライメント工程を終えると、ステップS59において露光処理を行った後ステップS5Aに進み、全ウエハの処理が終了したかどうか判断し、終了していない場合にはステップS52からステップS59までの工程を繰り返し、全ウエハの処理が終了した場合には露光処理工程を終了する。
【0036】
次に、ステップS53で行うプリアライメント計測が必要かどうかの判断方法の詳細について表1を参照して説明する。表1はプリアライメント計測が必要かどうかの判断方法を示す表である。
【0037】
【表1】

Figure 0004454773
【0038】
表中、左側は工程毎に指定するモード、右側は各モードにおける判断方法を示す。該モードは工程毎に選択できるようになっており、工程に応じて使い分けるようにしておく。以下各モードのプリアライメント計測判断方法について説明する。
【0039】
モードの設定に「1.指定モード」が選択されている時にはプリアライメントを行うウエハを予め指定する方法をとる。前工程を処理した装置が替わるウエハでプリアライメント工程を行うように設定しておくことによりロット途中でウエハずれ量が変わった時に効果的にプリアライメント計測を行うことができる。
【0040】
モードの設定に「2.オートモード」が設定されている時にはウエハずれ量w(x,y,θ)の変動量でプリアライメント計測を行うかどうかの判定を行う方法をとる。この場合、例えば最近処理した2枚分のウエハずれ量を記憶しておき差分を算出する。該差分が精密アライメント計測時の検出範囲内に入っている場合にはプリアライメント計測を行わない、該差分が精密アライメント計測時の検出範囲を超える場合にはプリアライメント計測を行う、という判定を行う。この方法によればロット内のウエハずれ量の安定性が懸念される場合にも、ずれ量のばらつきが大きい場合には的確にプリアライメントを行い、またウエハずれ量のばらつきが少ない場合には効果的にプリアライメント計測を省略することができる。
【0041】
【デバイス生産方法の実施例】
次に上記説明した位置合わせ装置または位置合わせ方法による露光装置または露光方法を利用したデバイスの生産方法の実施例を説明する。
図6は微小デバイス(ICやLSI等の半導体チップ、液晶パネル、CCD、薄膜磁気ヘッド、マイクロマシン等)の製造のフローを示す。ステップ1(回路設計)ではデバイスのパターン設計を行う。ステップ2(マスク製作)では設計したパターンを形成したマスクを製作する。一方、ステップ3(ウエハ製造)ではシリコンやガラス等の材料を用いてウエハを製造する。ステップ4(ウエハプロセス)は前工程と呼ばれ、上記用意したマスクとウエハを用いて、リソグラフィ技術によりウエハ上に実際の回路を形成する。次のステップ5(組み立て)は後工程と呼ばれ、ステップ4により作製されたウエハを用いて半導体チップ化する工程であり、アッセンブリ工程(ダイシング、ボンディング)、パッケージング工程(チップ封入)等の工程を含む。ステップ6(検査)ではステップ5で作製された半導体デバイスの動作確認テスト、耐久性テスト等の検査を行う。こうした工程を経て半導体デバイスが完成し、これが出荷(ステップ7)される。
【0042】
図7は上記ウエハプロセスの詳細なフローを示す。ステップ11(酸化)ではウエハの表面を酸化させる。ステップ12(CVD)ではウエハ表面に絶縁膜を形成する。ステップ13(電極形成)ではウエハ上に電極を蒸着によって形成する。ステップ14(イオン打込み)ではウエハにイオンを打ち込む。ステップ15(レジスト処理)ではウエハに感光剤を塗布する。ステップ16(露光)では上記説明した位置合わせ方法または位置合わせ装置を有する露光装置によって、マスクの回路パターンをウエハに焼付露光する。ステップ17(現像)では露光したウエハを現像する。ステップ18(エッチング)では現像したレジスト像以外の部分を削り取る。ステップ19(レジスト剥離)ではエッチングが済んで不要となったレジストを取り除く。これらのステップを繰り返し行うことによって、ウエハ上に多重に回路パターンが形成される。
【0043】
本実施例ではこの繰り返しの各プロセスにおいて、上記述べたように位置合わせ方法または位置合わせ装置を適用することで、プロセスに影響を受けず正確な位置合わせを可能としている。
本実施例の生産方法を用いれば、従来は製造が難しかった高集積度のデバイスを低コストに製造することができる。
【0044】
【発明の効果】
本発明によれば、リアライメント省略してスループット優れた位置合わせが実現できる。
【図面の簡単な説明】
【図1】 半導体露光装置の要部を示す概略図である。
【図2】 従来の位置合わせ方法によるウエハ処理工程を示すフローチャートである。
【図3】 ウエハとアライメントマークを示す図である。
【図4】 本発明の第1の実施例に係るウエハ処理工程を示すフローチャートである。
【図5】 本発明の第2の実施例に係るウエハ処理工程を示すフローチャートである。
【図6】 微小デバイスの製造の流れを示す図である。
【図7】 図6におけるウエハプロセスの詳細な流れを示す図である。
【符号の説明】
1:操作端末、2:制御演算装置、3:搬送ハンド、4:ウエハキャリア、5:メカプリアライメントステージ、6:XYステージ、7:光学顕微鏡、8:位置検出装置、9:縮小投影レンズ、10:レチクル、W:ウエハ。[0001]
BACKGROUND OF THE INVENTION
The present invention relates to an alignment method and an alignment apparatus for aligning a substrate such as a wafer with respect to an electronic circuit pattern such as a mask or a reticle in an exposure apparatus for manufacturing a semiconductor element.
[0002]
[Prior art]
2. Description of the Related Art Conventionally, an exposure apparatus such as a stepper for manufacturing a semiconductor element is configured to expose and print, that is, transfer, an electronic circuit pattern of a mask or a reticle onto a wafer which is a substrate for a silicon integrated circuit. In order to manufacture a semiconductor device having a highly integrated circuit from a wafer, it is an important factor to align the wafer with an electronic circuit pattern of a mask or a reticle with high accuracy and high efficiency.
[0003]
FIG. 1 is a schematic view of the main part of an exposure apparatus for manufacturing semiconductor elements, FIG. 2 is a flowchart showing a conventional wafer exposure process, and FIG. 3 is a schematic diagram of a wafer and alignment marks. FIG. 3A is a schematic diagram showing the arrangement of chips baked on the wafer, and FIG. 3B is an enlarged view of the chips. A conventional alignment process will be described below with reference to the flowchart of FIG. 2 with reference to FIG.
[0004]
First, in step S21, the wafer W is transferred from the carrier 4 onto the pre-alignment stage 5 by the transfer hand 3, and a mechanical pre-alignment process is performed. In the mechanical pre-alignment step, a notch portion such as an orientation flat in which a part provided in advance in a part of the wafer W is cut out linearly, a notch in which a part is cut out, and the outer periphery of the wafer W are detected. To align the wafer W.
[0005]
Next, in step S22, a pre-alignment process using the pre-alignment mark PM shown in FIG. 3 is performed. In the pre-alignment process, for a plurality of sample shots selected in advance from a plurality of shots baked on the wafer W, the pre-alignment marks PM provided and baked in the circuit pattern are positioned in the detection region of the microscope 7. As described above, the XYθ stage 6 is driven, and the shift amount of the pre-alignment mark PM is measured by the detection device 8. The microscope 7 has a configuration that can be switched in two stages of high magnification / low magnification. In the pre-alignment process, it is necessary to take a detection range large in consideration of variations in the mechanical pre-alignment. The pre-alignment mark PM is measured. The deviation amount of the wafer W is calculated from the obtained deviation amounts of the plurality of sample shots, and correction is performed.
[0006]
Next, in step S23, a precision alignment process using the precision alignment marks MX and MY shown in FIG. 3 is performed. In the precision alignment process, as in the pre-alignment process, with respect to a plurality of preselected sample shots, XYθ so that the precision alignment marks MX and MY provided and baked in the circuit pattern are located in the detection region of the microscope 7. The stage 6 is driven, and the shift amount of the precision alignment marks MX and MY is measured by the detection device 8. In this precision alignment process, in order to obtain accuracy, a method of increasing the magnification of the microscope 7 and increasing the number of sample shots is employed. When the measurement of all sample shots is completed, the deviation amount of the wafer W is calculated and corrected, and the precision alignment process is completed.
[0007]
When the alignment process from step S21 to step S23 described above is completed, the exposure process is performed in step S24, and then the process proceeds to step S25 to determine whether or not the processing of all the wafers is completed. The processes from S21 to S24 are repeated, and when the processing of all the wafers is completed, the exposure process is completed.
[0008]
[Problems to be solved by the invention]
In recent years, the mechanical pre-alignment technology has progressed, the positioning accuracy of mechanical pre-alignment has improved, the reproducibility of feeding to the pre-alignment has improved, and the pre-alignment process is not necessary.
[0009]
However, if all wafer processing steps are performed with the same equipment, the pre-alignment step can be eliminated and only the mechanical pre-alignment step and the precision alignment step can be used for alignment. In many cases, wafers that have been exposed to the machine are processed, and mechanical pre-alignment varies between machines, and mechanical pre-alignment varies between processes due to deformation of the wafer that has undergone heat treatment due to the progress of the process. In the configuration with only the process and the precision alignment process, the mark will be out of the detection range of the microscope at the time of the precision alignment and measurement errors will occur frequently. It is a factor that hinders improvement.
[0010]
The present invention is intended to omit the flop realignment to provide a positioning method and positioning device superior alignment can be achieved in the throughput.
[0011]
[Means for Solving the Problems]
The alignment method of the present invention for solving the above-described problems includes a mechanical pre-alignment step for aligning the substrate by detecting the outer periphery of the substrate, and a position detection on the substrate in the alignment method for aligning the substrate. A determination step for determining whether or not to perform a pre-alignment step of aligning the substrate by detecting the target for detection using a low-magnification optical system; A precision alignment step of aligning the substrate by detecting using a system, and in the determination step, the pre-alignment step when the substrate is designated in advance to perform pre-alignment , Sequentially performing the precision alignment process, and if the substrate is not designated to pre-align in advance, If the amount of deviation of the substrate after the capri-alignment step is within a predetermined range, the pre-alignment step is omitted and the precision alignment step is performed. If the amount of deviation of the substrate exceeds a predetermined range, the pre-alignment is performed. It is determined that the process and the precision alignment process are sequentially performed .
[0012]
The alignment apparatus of the present invention is a positioning apparatus for aligning a substrate, wherein mechanical pre-alignment means for aligning the substrate by detecting the outer periphery of the substrate and a position detection target on the substrate are reduced. A pre-alignment means for aligning the substrate by detection using a double optical system, a determination means for determining whether or not to align the substrate by the pre-alignment means, and a position on the substrate And a precision alignment means for aligning the substrate by detecting a detection target using a high-magnification optical system, and the determination means is designated so that the substrate is pre-aligned in advance. The alignment of the substrate by the pre-alignment means and the alignment of the substrate by the precision alignment means. Were sequentially performed, the case where the substrate is not specified to advance perform pre-alignment, the pre-alignment displacement amount of the substrate after the positioning of the substrate by the mechanical prealignment means is within a predetermined range by omitting the alignment of the substrate by means have line alignment of the substrate by the precision alignment means aligning of the substrate displacement amount of the substrate by the pre-alignment unit as long as more than a predetermined range, It is determined that the alignment of the substrate by the precision alignment means is sequentially performed .
[0013]
DETAILED DESCRIPTION OF THE INVENTION
As an embodiment of the present invention, (1) a positioning method for sequentially performing the mechanical pre-alignment step, the pre-alignment step, and the precision alignment step; and (2) not performing the pre-alignment step after the mechanical pre-alignment step. In addition, there is an alignment method characterized in that there are two alignment methods: an alignment method in which the fine alignment step is performed after correction with the substrate displacement amount calculated by the method (1).
[0014]
In the alignment step when processing a plurality of substrates, the first substrate is aligned by the alignment method (1), and the second and subsequent substrates are the alignment method (2). In the alignment process when processing a plurality of substrates, it is possible to select the alignment method (1) or (2) for each substrate. In the alignment method having means for performing the alignment, or in the alignment step when processing a plurality of substrates, means for storing the substrate displacement amount measured by the alignment method of (1), and the stored substrate displacement amount In the case of being stable, an alignment method having means for switching to the alignment method of (2) is desirable. Further, it is preferable to have a means for selecting any one of these alignment methods. When the position detection target cannot be detected by the precise alignment by the alignment method of (2), the alignment method of (1) is used. It is preferable to align.
[0015]
【Example】
(First embodiment)
FIG. 4 is a flowchart in which the alignment method according to the present invention is applied to the semiconductor exposure apparatus shown in FIG. Hereinafter, an alignment apparatus and alignment method according to a first embodiment of the present invention will be described with reference to FIGS.
[0016]
A semiconductor exposure apparatus according to an embodiment of the present invention includes an operation terminal 1, a control arithmetic device 2, a transfer hand 3, a wafer carrier 4, a mechanical pre-alignment stage 5, an XY stage 6, an optical microscope 7, a position detection device 8, and a reduction device. An exposure process is performed for transferring a circuit pattern formed on the reticle 10 to the wafer W as a substrate having a position detection target.
[0017]
The mechanical pre-alignment stage 5 constitutes mechanical pre-alignment means for performing alignment by detecting the outer periphery of the wafer W in the alignment apparatus provided in the semiconductor exposure apparatus according to the present embodiment. The XY stage 6 includes a pre-alignment unit that performs position alignment by detecting the position detection target PM on the wafer W using a low-magnification optical system of the optical microscope 7, and a position detection target MX on the wafer W. , MY are detected using a high-magnification optical system of the optical microscope 7 to constitute a precision alignment means for performing final alignment. The control arithmetic device 2 includes a determination unit that determines whether or not to perform alignment by the pre-alignment unit.
[0018]
An alignment method for sequentially positioning the wafers W in a specific range is performed as follows.
First, in step S41, the shift amount w (x, y, θ) of the wafer W is cleared. Here, the shift amount w (x, y, θ) is the shift amount between the shift components x, y and the rotation component θ of the wafer W, which is finally calculated after completing the alignment process.
[0019]
Next, in step S42, the wafer W is transferred from the carrier 4 onto the mechanical pre-alignment stage 5 by the transfer hand 3, and a mechanical pre-alignment process is performed. In the mechanical pre-alignment step, as shown in FIG. 3, a notch portion such as an orientation flat in which a portion provided in advance in a portion of the wafer W is cut out linearly, a notch in which a portion is cut out, and the wafer The wafer W is aligned by detecting the outer periphery of W.
[0020]
Next, in step S43, it is determined whether or not there is a shift amount w (x, y, θ). In step S43, when there is no deviation amount w (x, y, θ), the process proceeds to step S46 to perform a pre-alignment process. In step S43, if there is a deviation amount w (x, y, θ), the process proceeds to step S44, correction is performed using the deviation amount w (x, y, θ), and the process proceeds to step S45.
[0021]
In step S45, the microscope 7 is used to observe one location in the sample shot for precision alignment, and it is determined whether or not the precision alignment marks MX and MY are present in the field of view of the microscope 7. If the precision alignment marks MX and MY are not present, the process proceeds to a pre-alignment process in step S46. If the precision alignment marks MX and MY are present, the precision alignment in step S47 is not performed without performing the pre-alignment process in step S46. Proceed to the process.
[0022]
The pre-alignment process in step S46 is the same as the conventional method, and a plurality of sample shots selected in advance from a plurality of shots baked on the wafer W are provided and baked in the circuit pattern. The XYθ stage 6 is driven so that the pre-alignment mark PM is positioned in the detection region of the microscope 7, and the shift amount of the pre-alignment mark PM is measured by the detection device 8. At this time, the microscope 7 performs measurement at a low magnification. The deviation amount of the wafer W is calculated from the obtained deviation amounts of the plurality of sample shots and corrected.
[0023]
The precision alignment process in step S47 is also the same as the conventional method, and the precision alignment marks MX and MY provided in the circuit pattern and baked for a plurality of pre-selected sample shots as in the pre-alignment process. XYθ stage 6 is driven so as to be positioned in the detection region of microscope 7, and the displacement amount of precision alignment marks MX and MY is measured by detection device 8. In this precision alignment process, in order to obtain accuracy, a method of increasing the magnification of the microscope 7 and increasing the number of sample shots is adopted. When the measurement of all sample shots is completed, the amount of deviation of the wafer W is calculated and corrected.
[0024]
When the precision alignment process in step S47 is completed, the process proceeds to step S48. In step S48, the final correction amount of the wafer W calculated in the precision alignment process in step S47 is stored as a shift component w and a shift component shift amount w (x, y, θ) of the wafer W.
[0025]
When the alignment process from step S42 to step S48 described above is completed, the exposure process is performed in step S49, and then the process proceeds to step S4A to determine whether the process for all the wafers is completed. Steps S49 to S49 are repeated, and when the processing of all the wafers is completed, the exposure processing step is completed.
[0026]
(Second embodiment)
The method described in the first embodiment is effective when the shift amount of the wafer W is stable in the lot. However, when a wafer is processed by configuring a production line with a plurality of exposure apparatuses, the exposure apparatus used for each process may differ, and the amount of wafer W shift in the lot varies or is in the middle of the lot. The amount of deviation of the wafer W may change. In such a case, even if the method described in the first embodiment is applied, pre-alignment measurement is often required, and the processing efficiency cannot be increased effectively.
[0027]
In the following, a second embodiment according to the present invention in view of the above problems will be described.
FIG. 5 is a flowchart in which the alignment method according to the second embodiment of the present invention is applied to the semiconductor exposure apparatus shown in FIG. A second embodiment of the alignment method according to the present invention will be described below with reference to FIG.
[0028]
First, in step S51, the shift amount w (x, y, θ) of the wafer W is cleared. Here, the shift amount w (x, y, θ) is the shift amount between the shift components x, y and the rotation component θ of the wafer W, which is finally calculated after completing the alignment process.
[0029]
Next, in step S52, the wafer W is transferred from the carrier 4 onto the pre-alignment stage 5 by the transfer hand 3, and a mechanical pre-alignment process is performed. In the mechanical pre-alignment step, a notch portion such as an orientation flat in which a part provided in advance in a part of the wafer W is cut out linearly, a notch in which a part is cut out, and the outer periphery of the wafer W are detected. To align the wafer W.
[0030]
Next, in step S53, it is determined whether or not pre-alignment measurement is necessary for the wafer W. In step S53, if pre-alignment is necessary, the process proceeds to step S56 to perform a pre-alignment process. If it is determined in step S53 that pre-alignment is not necessary, the process proceeds to step S54 where correction is performed using the shift amount w (x, y, θ), and the process proceeds to step S55.
[0031]
In step S55, the microscope 7 is used to observe one location in the sample shot for precision alignment, and it is determined whether or not the precision alignment marks MX and MY are present in the field of view of the microscope 7. If the precision alignment marks MX and MY are not present, the process proceeds to the pre-alignment process in step S56. If the precision alignment marks MX and MY are present, the precision alignment in step S57 is not performed without performing the pre-alignment process in step S56. Proceed to the process.
[0032]
The pre-alignment process in step S56 is the same as the conventional method, and a plurality of sample shots selected in advance from a plurality of shots baked on the wafer W are provided and baked in the circuit pattern. The XYθ stage 6 is driven so that the pre-alignment mark PM is positioned in the detection region of the microscope 7, and the shift amount of the pre-alignment mark PM is measured by the detection device 8. At this time, the microscope 7 performs measurement at a low magnification. The deviation amount of the wafer W is calculated from the obtained deviation amounts of the plurality of sample shots and corrected.
[0033]
The precision alignment process of step S57 is also the same as the conventional method. Like the pre-alignment process, a plurality of sample shots selected in advance are provided in the circuit pattern and baked into the precision alignment marks MX and MY. XYθ stage 6 is driven so as to be positioned in the detection region of microscope 7, and the displacement amount of precision alignment marks MX and MY is measured by detection device 8. In this precision alignment process, in order to obtain accuracy, a method of increasing the magnification of the microscope 7 and increasing the number of sample shots is adopted. When measurement of all sample shots is completed, the amount of deviation of the wafer W is calculated and corrected.
[0034]
When the precision alignment process in step S57 is completed, the process proceeds to step S58. In step S58, the final wafer correction amount calculated in the precision alignment process in step S57 is stored in the shift component w and the shift component displacement amount w (x, y, θ) of the wafer W.
[0035]
When the alignment process from step S52 to step S58 described above is completed, the exposure process is performed in step S59, and then the process proceeds to step S5A to determine whether or not the processing of all the wafers is completed. The processes from S52 to S59 are repeated, and when the processing of all the wafers is completed, the exposure process is completed.
[0036]
Next, details of a method for determining whether or not the pre-alignment measurement performed in step S53 is necessary will be described with reference to Table 1. Table 1 shows a method for determining whether or not pre-alignment measurement is necessary.
[0037]
[Table 1]
Figure 0004454773
[0038]
In the table, the left side shows the mode designated for each process, and the right side shows the judgment method in each mode. The mode can be selected for each process, and is selected according to the process. The pre-alignment measurement judgment method in each mode will be described below.
[0039]
When “1. designation mode” is selected as the mode setting, a method of pre-designating a wafer to be pre-aligned is employed. By setting so that the pre-alignment process is performed on a wafer in which the apparatus that has processed the previous process is changed, pre-alignment measurement can be effectively performed when the wafer shift amount changes during the lot.
[0040]
When “2. Auto mode” is set in the mode setting, a method of determining whether or not to perform pre-alignment measurement with a variation amount of the wafer shift amount w (x, y, θ) is used. In this case, for example, the recently processed two wafer misalignments are stored and the difference is calculated. When the difference is within the detection range at the time of precision alignment measurement, pre-alignment measurement is not performed, and when the difference exceeds the detection range at the time of precision alignment measurement, pre-alignment measurement is performed. . According to this method, even if there is a concern about the stability of the amount of wafer misalignment within a lot, if the variation in the amount of misalignment is large, the pre-alignment is performed accurately, and if the variation in the amount of wafer misalignment is small, the effect is effective. Thus, pre-alignment measurement can be omitted.
[0041]
[Example of device production method]
Next, an embodiment of a device production method using the exposure apparatus or exposure method according to the above-described alignment apparatus or alignment method will be described.
FIG. 6 shows a manufacturing flow of a microdevice (a semiconductor chip such as an IC or LSI, a liquid crystal panel, a CCD, a thin film magnetic head, a micromachine, etc.). In step 1 (circuit design), a device pattern is designed. In step 2 (mask production), a mask on which the designed pattern is formed is produced. On the other hand, in step 3 (wafer manufacture), a wafer is manufactured using a material such as silicon or glass. Step 4 (wafer process) is called a pre-process, and an actual circuit is formed on the wafer by lithography using the prepared mask and wafer. The next step 5 (assembly) is referred to as a post-process, and is a process for forming a semiconductor chip using the wafer produced in step 4, such as an assembly process (dicing, bonding), a packaging process (chip encapsulation), and the like. including. In step 6 (inspection), the semiconductor device manufactured in step 5 undergoes inspections such as an operation confirmation test and a durability test. Through these steps, the semiconductor device is completed and shipped (step 7).
[0042]
FIG. 7 shows a detailed flow of the wafer process. In step 11 (oxidation), the wafer surface is oxidized. In step 12 (CVD), an insulating film is formed on the wafer surface. In step 13 (electrode formation), an electrode is formed on the wafer by vapor deposition. In step 14 (ion implantation), ions are implanted into the wafer. In step 15 (resist process), a photosensitive agent is applied to the wafer. In step 16 (exposure), the circuit pattern of the mask is printed onto the wafer by exposure using the exposure apparatus having the alignment method or alignment apparatus described above. In step 17 (development), the exposed wafer is developed. In step 18 (etching), portions other than the developed resist image are removed. In step 19 (resist stripping), unnecessary resist after etching is removed. By repeatedly performing these steps, multiple circuit patterns are formed on the wafer.
[0043]
In the present embodiment, in each of the repeated processes, the alignment method or alignment apparatus is applied as described above, thereby enabling accurate alignment without being affected by the process.
By using the production method of this embodiment, a highly integrated device that has been difficult to manufacture can be manufactured at low cost.
[0044]
【The invention's effect】
According to the present invention, alignment with excellent throughput omitted Prin alignment can be realized.
[Brief description of the drawings]
FIG. 1 is a schematic view showing a main part of a semiconductor exposure apparatus.
FIG. 2 is a flowchart showing a wafer processing process according to a conventional alignment method.
FIG. 3 is a view showing a wafer and alignment marks.
FIG. 4 is a flowchart showing a wafer processing process according to the first embodiment of the present invention.
FIG. 5 is a flowchart showing a wafer processing process according to a second embodiment of the present invention.
FIG. 6 is a diagram showing a flow of manufacturing a microdevice.
7 is a diagram showing a detailed flow of the wafer process in FIG. 6. FIG.
[Explanation of symbols]
1: operation terminal, 2: control operation device, 3: transfer hand, 4: wafer carrier, 5: mechanical pre-alignment stage, 6: XY stage, 7: optical microscope, 8: position detection device, 9: reduction projection lens, 10: Reticle, W: Wafer.

Claims (7)

基板を位置合わせする位置合わせ方法において、
前記基板の外周検出により前記基板の位置合わせを行うメカプリアライメント工程と、
前記基板上の位置検出用ターゲットを、低倍光学系を用いて、検出することにより前記基板の位置合わせを行うプリアライメント工程を行うか否かを判断する判断工程と、
前記基板上の位置検出用ターゲットを、高倍光学系を用いて、検出することにより前記基板の位置合わせを行う精密アライメント工程とを有し、
前記判断工程では、前記基板が予めプリアライメントを行うように指定されている場合、前記プリアライメント工程、前記精密アライメント工程を順次行い、前記基板が予めプリアライメントを行うように指定されていない場合、前記メカプリアライメント工程後の前記基板のずれ量が所定の範囲内であれば前記プリアライメント工程を省略して前記精密アライメント工程を行い、前記基板のずれ量が所定の範囲を超えるのであれば前記プリアライメント工程、前記精密アライメント工程を順次行うように判断することを特徴とする位置合わせ方法。
In an alignment method for aligning substrates,
A mechanical pre-alignment step of aligning the substrate by detecting the outer periphery of the substrate;
A determination step of determining whether to perform a pre-alignment step of aligning the substrate by detecting the position detection target on the substrate using a low-magnification optical system;
A precision alignment step of aligning the substrate by detecting the position detection target on the substrate using a high-magnification optical system;
In the determination step, when the substrate is designated in advance to perform pre-alignment, the pre-alignment step and the precision alignment step are sequentially performed, and the substrate is not designated in advance to perform pre-alignment. If the deviation amount of the substrate after the mechanical pre-alignment step is within a predetermined range, the pre-alignment step is omitted and the precision alignment step is performed, and if the deviation amount of the substrate exceeds a predetermined range. It is judged that the said pre-alignment process and the said fine alignment process are performed sequentially, The alignment method characterized by the above-mentioned .
前記予めプリアライメントを行うように指定された基板は、前工程を処理した装置が替わった後の1枚目の基板であることを特徴とする請求項1に記載の位置合わせ方法。The alignment method according to claim 1, wherein the substrate designated to perform pre-alignment in advance is the first substrate after the apparatus that has processed the previous process is changed. 前記基板のずれ量は、前記基板の位置決めを行う以前に、基板を位置決めする際に前記精密アライメント工程で算出された補正量であることを特徴とする請求項1または2に記載の位置合わせ方法。  The alignment method according to claim 1, wherein the displacement amount of the substrate is a correction amount calculated in the precision alignment step when the substrate is positioned before the substrate is positioned. . 前記プリアライメント工程を省略した場合、前記精密アライメントにおける位置検出用ターゲットが検出できなかったとき、前記プリアライメント工程に戻ることを特徴とする請求項乃至のいずれかに記載の位置合わせ方法。 Wherein when omitting the pre-alignment process, when the position detection target in the precise alignment can not be detected, the alignment method according to any one of claims 1 to 3, characterized in that return to the pre-alignment step. 基板を位置合わせする位置合わせ装置において、
前記基板の外周検出により前記基板の位置合わせを行うメカプリアライメント手段と、
前記基板上の位置検出用ターゲットを、低倍光学系を用いて、検出することにより前記基板の位置合わせを行うプリアライメント手段と、
該プリアライメント手段による前記基板の位置合わせを行うか否かを判断する判断手段と、
前記基板上の位置検出用ターゲットを、高倍光学系を用いて、検出することにより前記基板の位置合わせを行う精密アライメント手段とを有し、
前記判断手段は、前記基板が予めプリアライメントを行うように指定されている場合、前記プリアライメント手段による前記基板の位置合わせ、前記精密アライメント手段による前記基板の位置合わせを順次行い、前記基板が予めプリアライメントを行うように指定されていない場合、前記メカプリアライメント手段による前記基板の位置合わせ後の前記基板のずれ量が所定の範囲内であれば前記プリアライメント手段による前記基板の位置合わせを省略して前記精密アライメント手段による前記基板の位置合わせを行い、前記基板のずれ量が所定の範囲を超えるのであれば前記プリアライメント手段による前記基板の位置合わせ、前記精密アライメント手段による前記基板の位置合わせを順次行うように判断することを特徴とする位置合わせ装置。
In an alignment device for aligning substrates,
Mechanical pre-alignment means for aligning the substrate by detecting the outer periphery of the substrate;
Pre-alignment means for aligning the substrate by detecting the position detection target on the substrate using a low-magnification optical system;
Determining means for determining whether or not to perform alignment of the substrate by the pre-alignment means;
A precision alignment means for aligning the substrate by detecting the position detection target on the substrate using a high-magnification optical system;
The determination unit sequentially performs alignment of the substrate by the pre-alignment unit and alignment of the substrate by the precision alignment unit when the substrate is designated in advance to perform pre-alignment. If it is not designated to perform pre-alignment, the alignment of the substrate by the pre-alignment means is omitted if the displacement amount of the substrate after the alignment of the substrate by the mechanical pre-alignment means is within a predetermined range. to have line alignment of the substrate by the precision alignment means, if the deviation amount of the substrate than exceeds a predetermined range aligning of the substrate by the pre-alignment unit, a position of the substrate by the precision alignment means position match characterized by determining combined to sequentially perform Apparatus.
請求項に記載の位置合わせ装置を有することを特徴とする露光装置。An exposure apparatus comprising the alignment apparatus according to claim 5 . 請求項に記載の露光装置を用いて基板を露光するステップと、該露光された基板を現像するステップと、を有することを特徴とするデバイスの製造方法。A device manufacturing method, comprising: exposing a substrate using the exposure apparatus according to claim 6 ; and developing the exposed substrate.
JP2000078394A 2000-03-21 2000-03-21 Alignment method and alignment apparatus Expired - Fee Related JP4454773B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000078394A JP4454773B2 (en) 2000-03-21 2000-03-21 Alignment method and alignment apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000078394A JP4454773B2 (en) 2000-03-21 2000-03-21 Alignment method and alignment apparatus

Publications (3)

Publication Number Publication Date
JP2001267229A JP2001267229A (en) 2001-09-28
JP2001267229A5 JP2001267229A5 (en) 2007-05-17
JP4454773B2 true JP4454773B2 (en) 2010-04-21

Family

ID=18595813

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000078394A Expired - Fee Related JP4454773B2 (en) 2000-03-21 2000-03-21 Alignment method and alignment apparatus

Country Status (1)

Country Link
JP (1) JP4454773B2 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4609167B2 (en) * 2005-04-13 2011-01-12 株式会社ニコン Exposure system, exposure method, and microdevice manufacturing method
JP5096965B2 (en) 2008-02-29 2012-12-12 キヤノン株式会社 Alignment method, alignment apparatus, exposure method, and device manufacturing method
CN103165501A (en) * 2011-12-08 2013-06-19 财团法人金属工业研究发展中心 Aligning method for unmarked substrate assembly
CN103995440B (en) * 2014-06-12 2016-01-27 上海华力微电子有限公司 The detection method of performance aimed at by litho machine

Also Published As

Publication number Publication date
JP2001267229A (en) 2001-09-28

Similar Documents

Publication Publication Date Title
JP4794882B2 (en) Scanning exposure apparatus and scanning exposure method
JP5096965B2 (en) Alignment method, alignment apparatus, exposure method, and device manufacturing method
JP3402750B2 (en) Alignment method and device manufacturing method using the same
US6342703B1 (en) Exposure apparatus, exposure method, and device manufacturing method employing the exposure method
JP2001127145A (en) Method and device for holding substrate with suction and exposing device and device manufacturing method using the device
US7311738B2 (en) Positioning apparatus
JPH10303115A (en) Aligner and manufacture of device
JP3210145B2 (en) Scanning exposure apparatus and method for manufacturing a device using the apparatus
US20030020889A1 (en) Stage unit, measurement unit and measurement method, and exposure apparatus and exposure method
JPH09148217A (en) Method of alignment
US7224459B2 (en) Exposure apparatus, method of controlling same, method of manufacturing devices, computer-readable memory and program
US7333173B2 (en) Method to simplify twin stage scanner OVL machine matching
JP4454773B2 (en) Alignment method and alignment apparatus
US20030003384A1 (en) Aligning method, exposure method, exposure apparatus, and device manufacturing method
JP2002134397A (en) Photomask, semiconductor device, method for exposing semiconductor chip pattern and chip alignment accuracy inspecting device
JP3468398B2 (en) Substrate processing apparatus and device manufacturing method
JP2010103438A (en) Patterning method, exposure system, program and device manufacturing method
JP2000228355A (en) Semiconductor aligner and manufacture thereof
JPH1174190A (en) X-ray aligner
JPH1197342A (en) Positioning method
JP3576722B2 (en) Scanning exposure apparatus and device manufacturing method using the same
JP2001274068A (en) Alignment method, manufacturing method of device, alignment device and aligner
JP3332837B2 (en) Exposure apparatus, device manufacturing method, and mark position detection apparatus
JP2000195770A (en) Tilt correcting method and manufacture of device
JP2000138161A (en) Aligner

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070320

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070320

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20090406

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20091029

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20091110

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100107

TRDD Decision of grant or rejection written
RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20100201

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100202

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100203

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130212

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4454773

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140212

Year of fee payment: 4

LAPS Cancellation because of no payment of annual fees