JP4431895B2 - Manufacturing method of laminated electronic component - Google Patents

Manufacturing method of laminated electronic component Download PDF

Info

Publication number
JP4431895B2
JP4431895B2 JP2005323301A JP2005323301A JP4431895B2 JP 4431895 B2 JP4431895 B2 JP 4431895B2 JP 2005323301 A JP2005323301 A JP 2005323301A JP 2005323301 A JP2005323301 A JP 2005323301A JP 4431895 B2 JP4431895 B2 JP 4431895B2
Authority
JP
Japan
Prior art keywords
heat treatment
green
temperature
green chip
weight
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2005323301A
Other languages
Japanese (ja)
Other versions
JP2007134377A (en
Inventor
達典 佐藤
龍太郎 山▲崎▼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TDK Corp
Original Assignee
TDK Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TDK Corp filed Critical TDK Corp
Priority to JP2005323301A priority Critical patent/JP4431895B2/en
Publication of JP2007134377A publication Critical patent/JP2007134377A/en
Application granted granted Critical
Publication of JP4431895B2 publication Critical patent/JP4431895B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Ceramic Capacitors (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)

Description

本発明は、積層電子部品の製造方法に関するものである。   The present invention relates to a method for manufacturing a laminated electronic component.

積層電子部品として例えば積層セラミックコンデンサは、次のように製造することができる。まず、内部に導電層を備えたグリーンシート積層体を作成する。グリーンシート積層体は、セラミック材料からなる未焼成の複数のグリーン層とその間に適当に介在されている導電層とを有する。   As a multilayer electronic component, for example, a multilayer ceramic capacitor can be manufactured as follows. First, a green sheet laminate having a conductive layer inside is prepared. The green sheet laminate has a plurality of unfired green layers made of a ceramic material and a conductive layer appropriately interposed therebetween.

次に、グリーンシート積層体を裁断して所定の大きさの直方体状のグリーンチップを得る。そして、それらの複数のグリーンチップに対して、第1のバレル研磨を行い、焼成し、更に、第2のバレル研磨を行う。その後、端子電極を形成して、積層セラミックコンデンサを得る。   Next, the green sheet laminate is cut to obtain a cuboid green chip having a predetermined size. Then, the first barrel polishing is performed and fired on the plurality of green chips, and the second barrel polishing is further performed. Thereafter, terminal electrodes are formed to obtain a multilayer ceramic capacitor.

上述した焼成前の第1のバレル研磨は、予め直方体状のグリーンチップの角を丸め、後の製造過程中にグリーンチップに欠けや剥がれなどが発生するのを防止する目的で行われる。一方、焼成後の第2のバレル研磨は、グリーンチップの端面に導電層を確実に露出させ、後に形成する端子電極との電気接続性をより確実にする目的で行われる。   The first barrel polishing before firing described above is performed for the purpose of rounding the corners of a rectangular parallelepiped green chip in advance to prevent chipping or peeling of the green chip during the subsequent manufacturing process. On the other hand, the second barrel polishing after firing is performed for the purpose of reliably exposing the conductive layer on the end face of the green chip and further ensuring electrical connectivity with a terminal electrode to be formed later.

また、本来、欠け等の発生を防止するための第1のバレル研磨であるが、グリーンチップの中には、かかる第1のバレル研磨工程において欠けが発生してしまうものもある。そこで、これを防止する目的で、第1のバレル研磨の前に、まずグリーンチップに適当な硬度を与えるための熱処理を施すことも知られている(特許文献1参照)。特許文献1には、120〜150℃で5〜30分間、熱処理を施す旨が開示されている。
特開2003−332171号公報
In addition, originally, the first barrel polishing is performed to prevent the occurrence of chipping or the like, but some green chips may have chipping in the first barrel polishing process. Therefore, in order to prevent this, it is also known to first perform a heat treatment for giving the green chip appropriate hardness before the first barrel polishing (see Patent Document 1). Patent Document 1 discloses that heat treatment is performed at 120 to 150 ° C. for 5 to 30 minutes.
JP 2003-332171 A

しかしながら、本発明者らが調査したところ、第1のバレル研磨の前の熱処理工程では、熱処理時間や熱処理温度の如何によっては、グリーンチップの層間が剥離してしまう、デラミネーションが生じてしまうことがある。   However, as a result of investigation by the present inventors, in the heat treatment step before the first barrel polishing, the delamination of the green chip is caused to occur, depending on the heat treatment time and the heat treatment temperature. There is.

また、本発明者らの検討によると、グリーンチップの構成成分のうち可塑剤は、その種類毎に、熱処理時間によってグリーンチップ外へ揮発する度合いが異なる。このため、グリーンチップに所望の硬度を与える一貫した制御が困難であることが考えられる。   Further, according to the study by the present inventors, the plasticizer among the constituent components of the green chip differs in degree of volatilization outside the green chip depending on the heat treatment time. For this reason, it is considered that it is difficult to consistently control the green chip to give a desired hardness.

本発明は、このような問題に鑑みてなされたものであり、熱処理時間を直接の要素に持たずに、グリーンチップに所望の硬度を与える熱処理を行うことができる、積層電子部品の製造方法を提供することを目的とする。   The present invention has been made in view of such problems, and provides a method for manufacturing a laminated electronic component that can perform a heat treatment that imparts a desired hardness to a green chip without having a heat treatment time as a direct element. The purpose is to provide.

上述した課題を解決するため、本発明に係る積層電子部品の製造方法は、複数のグリーンシートの間に少なくとも一つの導電層が介在されて構成されるグリーンシート積層体を用意し、前記グリーンシート積層体を所定の大きさのグリーンチップに裁断し、前記グリーンチップに熱処理を施し、熱処理後の前記グリーンチップをバレル研磨することを含み、前記熱処理は、加熱保持温度と前記グリーンチップの重量変化との相関関係で定まる熱処理条件に基づいて行うことを特徴とする。   In order to solve the above-described problems, a method for manufacturing a laminated electronic component according to the present invention provides a green sheet laminate configured by interposing at least one conductive layer between a plurality of green sheets, and the green sheet Cutting the laminate into green chips of a predetermined size, subjecting the green chips to heat treatment, and barrel-polishing the green chips after the heat treatment, wherein the heat treatment includes heating and holding temperature and weight change of the green chips It carries out based on the heat processing conditions determined by correlation with these.

前記熱処理条件は、好適には、
0<Y≦A・exp(−Bt+C)
で与えられる。
The heat treatment conditions are preferably
0 <Y ≦ A · exp (−Bt + C)
Given in.

また、前記熱処理前の前記グリーンチップにおける可塑剤の含有量W[wt%]は、
0.3<W<6.5
であると好適である。
The plasticizer content W [wt%] in the green chip before the heat treatment is
0.3 <W <6.5
Is preferable.

上述した本発明によれば、熱処理時間を直接の要素に持たずに、グリーンチップに所望の硬度を与える熱処理を行うことができる。   According to the present invention described above, it is possible to perform a heat treatment that gives a desired hardness to the green chip without having a heat treatment time as a direct element.

なお、本発明の他の特徴及びそれによる作用効果は、添付図面を参照し、実施の形態によって更に詳しく説明する。   The other features of the present invention and the operational effects thereof will be described in more detail with reference to the accompanying drawings.

以下、この発明に係る積層電子部品の製造方法を、積層セラミックコンデンサの製造に適用した実施の形態を、添付図面に基づいて説明する。なお、図中、同一符号は同一又は対応部分を示すものとする。   Hereinafter, an embodiment in which the method for manufacturing a multilayer electronic component according to the present invention is applied to the manufacture of a multilayer ceramic capacitor will be described with reference to the accompanying drawings. In the drawings, the same reference numerals indicate the same or corresponding parts.

図1は、本実施の形態に係る製造方法を適用する積層セラミックコンデンサの一例を示す断面図である。図示の積層セラミックコンデンサ1は、セラミックからなる誘電体基体3の内部に、複数の内部電極(導電層)5、7が埋設されている。誘電体基体3は後述するように複数のグリーンシートを積層することによって構成されている。   FIG. 1 is a cross-sectional view showing an example of a multilayer ceramic capacitor to which the manufacturing method according to the present embodiment is applied. In the illustrated multilayer ceramic capacitor 1, a plurality of internal electrodes (conductive layers) 5 and 7 are embedded in a dielectric substrate 3 made of ceramic. The dielectric substrate 3 is formed by laminating a plurality of green sheets as will be described later.

図中上下に隣り合う2つの内部電極5、7は、延在位置が互い違いになるように配置され、誘電体基体3を構成する誘電体層を介して向き合っている。内部電極5、7の層数は、要求される静電容量に応じて決定される。   Two internal electrodes 5, 7 adjacent to each other in the upper and lower directions in the figure are arranged so that their extending positions are alternated, and face each other through a dielectric layer constituting the dielectric substrate 3. The number of layers of the internal electrodes 5 and 7 is determined according to the required capacitance.

誘電体基体3の対向する側面には外部電極としての端子電極9、11が設けられている。内部電極5は、このうちの端子電極9に導通されており、内部電極7は端子電極11に導通されている。   Terminal electrodes 9 and 11 as external electrodes are provided on opposite side surfaces of the dielectric substrate 3. The internal electrode 5 is electrically connected to the terminal electrode 9, and the internal electrode 7 is electrically connected to the terminal electrode 11.

次に、本実施の形態に係る積層セラミックコンデンサの製造方法について説明する。図2に示されるように、ステップS1として、グリーンシート積層体を形成・用意する。グリーンシート積層体の形成態様としては、特に限定はされないが、図2にその一例を示す。   Next, a method for manufacturing the multilayer ceramic capacitor according to the present embodiment will be described. As shown in FIG. 2, as step S1, a green sheet laminate is formed and prepared. Although it does not specifically limit as a formation aspect of a green sheet laminated body, The example is shown in FIG.

まず、可撓性のあるPETフィルムの上面に、セラミック粉末、バインダ(ブチラール)、溶剤及び可塑剤(DOP)などを少なくとも含む誘電体ペーストを塗布し、さらに、それを乾燥して、厚さ1.5μmほどのグリーンシートを形成する。誘電体ペーストの塗布においては、例えば、ドクターブレード又は押出ヘッド等を用いることができる。   First, a dielectric paste containing at least ceramic powder, a binder (butyral), a solvent, a plasticizer (DOP), and the like is applied to the upper surface of a flexible PET film, and then dried to obtain a thickness of 1 A green sheet of about 5 μm is formed. In applying the dielectric paste, for example, a doctor blade or an extrusion head can be used.

続いて、乾燥されたグリーンシートの上面に、内部電極5、7を形成するための導電ペーストを複数部分に分離して配置する。導電ペーストは、導電体粉末、バインダ(エチルセルロース)及び溶剤などを少なくとも含み、例えば、スクリーン印刷法やグラビア印刷法によって印刷される。さらに、印刷された導電ペーストの乾燥を行って、内部電極5、7を得る。   Subsequently, a conductive paste for forming the internal electrodes 5 and 7 is disposed on the top surface of the dried green sheet separately in a plurality of portions. The conductive paste includes at least a conductive powder, a binder (ethyl cellulose), a solvent, and the like, and is printed by, for example, a screen printing method or a gravure printing method. Further, the printed conductive paste is dried to obtain the internal electrodes 5 and 7.

そして、上記のようにして内部電極5、7が上面に形成されたグリーンシートを、複数枚、積層する。かかる積層は、内部電極5、7の位置が交互にずれる態様で行われる。なお、積層における最上部と最下部には、内部電極5、7を含まず複数のグリーンシートを積層した保護層を設けておく。本実施の形態では、積層総数は360層である。   Then, a plurality of green sheets having the internal electrodes 5 and 7 formed on the upper surface as described above are stacked. Such lamination is performed in such a manner that the positions of the internal electrodes 5 and 7 are alternately shifted. A protective layer in which a plurality of green sheets are stacked without including the internal electrodes 5 and 7 is provided at the uppermost and lowermost portions in the stack. In the present embodiment, the total number of stacked layers is 360 layers.

このようにして、複数のグリーンシートの間に少なくとも一つの導電層が介在されて構成されるグリーンシート積層体が得られる。なお、上述したペーストの配置方法に関しては、誘電体ペースト、導電ペーストのそれぞれにつき、既存の方法である塗布、印刷、転写などの方法は勿論、それ以外の如何なる方法を用いてもよい。   In this way, a green sheet laminate is obtained in which at least one conductive layer is interposed between a plurality of green sheets. In addition, regarding the paste arrangement method described above, any of other methods such as coating, printing, and transfer, which are existing methods, may be used for each of the dielectric paste and the conductive paste.

また、乾燥と積層との関係についても上記の例に限定されるものではない。つまり、上記のように、内部電極5、7が設けられたグリーンシートを乾燥させたものを複数用意し、それらをまとめて積層させることは勿論、より下層を構成するものから順次、対応する誘電体ペーストや導電ペーストを塗布等して乾燥することを繰り返し、結果的にグリーンシート積層体を構成するような積層態様であってもよい。要するに、最終的に、複数のグリーンシートの間に少なくとも一つの導電層が介在されて構成されるグリーンシート積層体が得られる態様であれば特定の態様に限定されるものではない。   Further, the relationship between drying and lamination is not limited to the above example. In other words, as described above, a plurality of dried green sheets provided with the internal electrodes 5 and 7 are prepared, and these are laminated together. It may be a laminated form in which body paste or conductive paste is applied and dried repeatedly to form a green sheet laminate as a result. In short, the embodiment is not limited to a specific embodiment as long as a green sheet laminate is finally obtained in which at least one conductive layer is interposed between a plurality of green sheets.

次に、ステップS2として、グリーンシート積層体を、製品として適切な大きさのグリーンチップへと裁断する。より詳細には、ステップS1で得られたグリーンシート積層体をプレスした後、裁断し、そのグリーンシート積層体から複数の直方体状のグリーンチップを得る。   Next, as step S2, the green sheet laminate is cut into green chips having an appropriate size as a product. More specifically, the green sheet laminate obtained in step S1 is pressed and then cut to obtain a plurality of cuboid green chips from the green sheet laminate.

次に、ステップS3として、裁断された複数のグリーンチップに対して、熱処理を施す。かかる熱処理は、ペーストに含まれている可塑剤成分を揮発させ、グリーンチップに適当な硬度を与えるための、固化乾燥処理である。   Next, as step S3, heat treatment is performed on the plurality of cut green chips. This heat treatment is a solidification drying process for volatilizing the plasticizer component contained in the paste and giving the green chip appropriate hardness.

ステップS4として、第1バレル研磨を行う。第1バレル研磨は、いわゆる湿式バレル研磨であり、バレル漕中に研磨用メディア、コンパウンド及びグリーンチップ等を入れ、回転、振動などによりグリーンチップと研磨用メディアとに相対運動を生じさせて加工する。これによって、直方体状のグリーンチップの角が予め程よく丸められ、後の製造過程中にグリーンチップに欠けや剥がれなどが発生するのを防止することができる。   In step S4, first barrel polishing is performed. The first barrel polishing is so-called wet barrel polishing, in which a polishing medium, a compound, a green chip, and the like are placed in a barrel rod and processed by causing relative movement between the green chip and the polishing medium by rotation, vibration, or the like. . As a result, the corners of the rectangular parallelepiped green chip are appropriately rounded in advance, and it is possible to prevent the chip from being chipped or peeled off during the subsequent manufacturing process.

次に、ステップS5として、脱バインダ処理及び焼成(焼結)処理を行う。すなわち、グリーンチップに対して脱バインダ処理を行い、グリーンチップからバインダ成分をバーンアウトさせた後、焼成を行う。   Next, as step S5, a binder removal process and a firing (sintering) process are performed. That is, the binder removal treatment is performed on the green chip, and the binder component is burned out from the green chip, followed by firing.

さらに、ステップS6として、第2バレル研磨を行う。かかるバレル研磨は、グリーンチップの端面に全ての内部電極5、7の端部が確実に露出することを企図し、端子電極9、11と内部電極5、7との接続性をより確実にするために行われる。さらに、ステップS7として、端子電極9、11を形成して、積層セラミックコンデンサを得る。   Furthermore, 2nd barrel grinding | polishing is performed as step S6. Such barrel polishing is intended to ensure that the end portions of all the internal electrodes 5 and 7 are exposed to the end surface of the green chip, thereby further ensuring the connectivity between the terminal electrodes 9 and 11 and the internal electrodes 5 and 7. Done for. Furthermore, as step S7, terminal electrodes 9 and 11 are formed to obtain a multilayer ceramic capacitor.

ここで、本発明者らが調査したところ、ステップS3の熱処理工程において、熱処理時間や熱処理温度の如何によっては、熱処理工程又は第1バレル研磨以降の工程で、グリーンチップの層間が剥離するデラミネーションが生じることがある。また、グリーンチップの構成成分のうち可塑剤は、その種類毎に、熱処理時間によってグリーンチップ外への揮発の度合いが異なる。すなわち、熱処理温度プロファイルが同じであっても、可塑剤によって、チップ外への揮発を始めるタイミングや、揮発量の分布が異なる。このため、グリーンチップに所望の硬度を与える一貫した制御は容易ではない。   Here, when the present inventors investigated, in the heat treatment process of step S3, depending on the heat treatment time and the heat treatment temperature, the delamination in which the green chip layers are separated in the heat treatment process or the process after the first barrel polishing. May occur. In addition, among the constituents of the green chip, the plasticizer has a different degree of volatilization outside the green chip depending on the type of heat treatment time. That is, even when the heat treatment temperature profile is the same, the timing at which volatilization to the outside of the chip starts and the distribution of the volatilization amount differ depending on the plasticizer. For this reason, it is not easy to consistently control the green chip to give a desired hardness.

そこで、本発明では、ステップS3として、加熱保持温度とグリーンチップの重量変化との相関関係で定まる熱処理条件に基づいて、熱処理を行う。まず、このような熱処理条件の意味について説明する。   Therefore, in the present invention, as step S3, heat treatment is performed based on the heat treatment condition determined by the correlation between the heating holding temperature and the weight change of the green chip. First, the meaning of such heat treatment conditions will be described.

本発明者らは、加熱保持温度と、グリーンチップの重量変化率とをそれぞれパラメーターとして、デラミネーションの発生頻度を調べたところ、表1の結果を得た。   The present inventors examined the occurrence frequency of delamination using the heating holding temperature and the weight change rate of the green chip as parameters, and obtained the results shown in Table 1.

Figure 0004431895
Figure 0004431895

表1中における縦の並びは、グリーンチップの重量変化率であって、熱処理前のグリーンチップの重量をW1とし、熱処理後のグリーンチップの重量をW2とした場合、
(W1−W2)/W1
で与えられる値である。重量変化率(重量減少率)の変化範囲は、0.2〜6.5[wt%]である。
The vertical arrangement in Table 1 indicates the rate of change in weight of the green chip, where the weight of the green chip before heat treatment is W1, and the weight of the green chip after heat treatment is W2.
(W1-W2) / W1
The value given by. The change range of the weight change rate (weight decrease rate) is 0.2 to 6.5 [wt%].

また、表1中における横の並びは、熱処理における加熱保持温度を表している。熱処理の温度プロファイルは、昇温勾配域、トップ温度保持域、降温勾配域からなり、そのトップ温度保持域における一定温度が、加熱保持温度である。加熱保持温度の変化範囲は、100〜220[℃]である。   Moreover, the horizontal arrangement | sequence in Table 1 represents the heating holding temperature in heat processing. The temperature profile of the heat treatment includes a temperature rising gradient area, a top temperature holding area, and a temperature falling gradient area, and a constant temperature in the top temperature holding area is a heating holding temperature. The change range of the heating and holding temperature is 100 to 220 [° C.].

さらに、各重量変化率と各加熱保持温度とが交差する欄に、対応するデラミネーションの発生頻度[%]が示されている。   Furthermore, the occurrence frequency [%] of the corresponding delamination is shown in the column where each weight change rate and each heating holding temperature intersect.

かかる表1から分るように、加熱保持温度が100[℃]及び120[℃]の条件では、重量変化率が0.2〜6.5[wt%]の範囲において、デラミネーションは全く発生しなかった。加熱保持温度が130[℃]の条件では、重量変化率が6.5[wt%]に達した場合に、デラミネーションの発生頻度は1[%]であるという結果を得られた。以降、加熱保持温度が高くなるに従って、より少ない重量変化率の状態からデラミネーションが発生してくることが分る。   As can be seen from Table 1, delamination occurs at all in the range of the weight change rate of 0.2 to 6.5 [wt%] when the heating and holding temperature is 100 [° C.] and 120 [° C.]. I did not. Under the condition of the heating and holding temperature of 130 [° C.], when the weight change rate reached 6.5 [wt%], the delamination occurrence frequency was 1 [%]. Thereafter, it can be seen that delamination occurs from a lower weight change rate as the heating and holding temperature increases.

このような表1の結果を、グラフに表現したものが図3である。好適な例として、デラミネーションの発生頻度が1[%]以下をキープできるような条件を求めるべく、デラミネーションの発生頻度が1[%]であるポイントを連ねた関係を求めると、指数関数曲線として得られ、
Y=A・exp(−Bt+C)
となる。
ここで、各符号の意味は、
Y:グリーンチップの重量変化率
t:加熱保持温度[℃]
A、B、C:定数
となる。
FIG. 3 is a graph showing the results of Table 1. As a preferred example, an exponential function curve is obtained by obtaining a relationship connecting points having a delamination occurrence frequency of 1 [%] in order to obtain a condition that can keep a delamination occurrence frequency of 1 [%] or less. Obtained as
Y = A · exp (−Bt + C)
It becomes.
Here, the meaning of each symbol is
Y: Weight change rate of green chip t: Heat holding temperature [° C.]
A, B, C: constants.

よって、デラミネーションの発生頻度が1[%]以下をキープできるような、熱処理条件は、
0<Y≦A・exp(−Bt+C)
となる。
Therefore, the heat treatment conditions that keep the delamination occurrence frequency at 1% or less are as follows:
0 <Y ≦ A · exp (−Bt + C)
It becomes.

なお、下限条件0<Yについては、可塑剤を含むペーストからなるグリーンチップに熱処理を施す以上、グリーンチップの重量減少が生じることは必然のことであり、単にそれを明示した条件である。   Regarding the lower limit condition 0 <Y, as long as heat treatment is performed on a green chip made of a paste containing a plasticizer, it is inevitable that the weight of the green chip is reduced, and this is a condition that clearly indicates that.

本発明では、このような熱処理条件に基づいた熱処理を施すことによって、まず、グリーンチップにおけるデラミネーションの発生を所望の割合に確実に低減することができる。さらに加えて、熱処理時間を処理条件の直接の要素に持たないため、可塑剤の種類に拘わらず一貫した熱処理制御によって一定の熱処理効果が常に保障される。   In the present invention, by performing heat treatment based on such heat treatment conditions, first, the occurrence of delamination in the green chip can be reliably reduced to a desired ratio. In addition, since the heat treatment time is not a direct element of the treatment conditions, a constant heat treatment effect is always guaranteed by consistent heat treatment control regardless of the type of plasticizer.

次に、本発明に係る積層電子部品の製造方法の、改変した実施の形態について説明する。この実施の形態は、先に既に述べた実施の形態において、熱処理前のグリーンチップ中の可塑剤の含有量について特定したものである。本発明者らは、可塑剤の含有量と、積層後のシート密着性及び金型分離性との関係を調べた。その結果を、表2に示す。   Next, a modified embodiment of the method for manufacturing a laminated electronic component according to the present invention will be described. In this embodiment, the plasticizer content in the green chip before the heat treatment is specified in the above-described embodiment. The inventors investigated the relationship between the plasticizer content, the sheet adhesion after lamination, and the mold separation property. The results are shown in Table 2.

Figure 0004431895
Figure 0004431895

表2における上段は、熱処理前のグリーンチップに包含される可塑剤の含有量[wt%]を示す。表2の中段は、積層されているシート同士の密着性について示す。「○」は密着性が良好であり、「×」はシート間の密着性の低下が生じたことを示している。さらに、表2の下段は、グリーンシート積層体を載置するのに用いた金型からの、当該グリーンシート積層体の分離性について示している。「○」はグリーンシート積層体が金型から良好に分離できた場合を示し、「×」は金型への付着が生じた場合を示す。   The upper part in Table 2 shows the content [wt%] of the plasticizer included in the green chip before the heat treatment. The middle part of Table 2 shows the adhesion between the stacked sheets. “◯” indicates good adhesion, and “x” indicates that the adhesion between the sheets is reduced. Furthermore, the lower part of Table 2 shows the separability of the green sheet laminate from the mold used to place the green sheet laminate. “◯” indicates a case where the green sheet laminate can be satisfactorily separated from the mold, and “X” indicates a case where adhesion to the mold occurs.

表2の結果から分るように、熱処理前のグリーンチップに包含される可塑剤の含有量が0.3[wt%]以下の場合には、シート間の密着性の低下が生じることがある。一方、可塑剤の含有量が6.5[wt%]以上の場合には、金型へのグリーンシート積層体の付着が生じることがあった。   As can be seen from the results in Table 2, when the content of the plasticizer included in the green chip before heat treatment is 0.3 [wt%] or less, adhesion between sheets may be reduced. . On the other hand, when the content of the plasticizer is 6.5 [wt%] or more, the green sheet laminate may adhere to the mold.

そこで、改変した実施の形態では、熱処理前のグリーンチップにおける可塑剤の含有量W[wt%]を、
0.3<W<6.5
とした。
Therefore, in the modified embodiment, the plasticizer content W [wt%] in the green chip before heat treatment,
0.3 <W <6.5
It was.

このように本実施の形態では、熱処理前のグリーンチップにおける可塑剤の含有量の条件を加味しながら重量変化率を決定し、上述した熱処理条件を実施することによって、シート密着性及び金型分離性を良好に保ちながら、可塑剤の種類を問わない一貫した熱処理制御による一定の熱処理効果を獲得することができる。   As described above, in the present embodiment, the weight change rate is determined while taking into account the condition of the plasticizer content in the green chip before the heat treatment, and the heat treatment conditions described above are carried out, whereby sheet adhesion and mold separation are performed. It is possible to obtain a certain heat treatment effect by consistent heat treatment control regardless of the type of plasticizer while maintaining good properties.

以上、好ましい実施の形態を参照して本発明の内容を具体的に説明したが、本発明の基本的技術思想及び教示に基づいて、当業者であれば、さらに種々の改変した態様を採り得ることは自明である。   Although the contents of the present invention have been specifically described above with reference to the preferred embodiments, those skilled in the art can take various modified modes based on the basic technical idea and teachings of the present invention. That is obvious.

本発明を適用する積層電子部品は、積層セラミックコンデンサに限定されるものではない。すなわち、複数のグリーンシートの間に少なくとも一つの導電層が介在されているグリーンシート積層体を用いて製造されるものであれば広く適用することができ、例えば、インダクタ、LCフィルタ、アレイ部品等に適用することもできる。   The multilayer electronic component to which the present invention is applied is not limited to the multilayer ceramic capacitor. That is, it can be widely applied as long as it is manufactured using a green sheet laminate in which at least one conductive layer is interposed between a plurality of green sheets. For example, inductors, LC filters, array components, etc. It can also be applied to.

本発明の実施の形態に係る製造方法を適用する積層セラミックコンデンサの断面図である。It is sectional drawing of the multilayer ceramic capacitor to which the manufacturing method which concerns on embodiment of this invention is applied. 本発明の実施の形態に係る製造方法の工程を説明する図である。It is a figure explaining the process of the manufacturing method which concerns on embodiment of this invention. デラミネーションの発生頻度が1%以下となる加熱保持温度と、グリーンチップの重量変化率との関係を示すグラフである。It is a graph which shows the relationship between the heating holding temperature from which the occurrence frequency of delamination becomes 1% or less, and the weight change rate of a green chip.

符号の説明Explanation of symbols

1 積層セラミックコンデンサ(積層電子部品)
3 誘電体基体
5、7 内部電極

1 Multilayer ceramic capacitors (multilayer electronic components)
3 Dielectric substrate 5, 7 Internal electrode

Claims (3)

複数のグリーンシートの間に少なくとも一つの導電層が介在されて構成されるグリーンシート積層体を用意し、
前記グリーンシート積層体を所定の大きさのグリーンチップに裁断し、
前記グリーンチップに熱処理を施し
熱処理後の前記グリーンチップをバレル研磨するステップを含み、
前記熱処理は、加熱保持温度と前記グリーンチップの重量変化との相関関係で定まる熱処理条件に基づいて行われるものであって、前記グリーンチップの重量変化率が高くなるほど加熱保持温度を下げるように行われ、
前記重量変化は、前記熱処理前のグリーンチップの重量をW1とし、前記熱処理後のグリーンチップの重量をW2とした場合、
(W1−W2)/W1
で与えられる重量変化率において、その変化範囲は0.2〜6.5[wt%]に設定され、
前記加熱保持温度は、昇温勾配域、トップ温度保持域、降温勾配域を含む熱処理の温度プロファイルにおいて、トップ温度保持域における一定温度であって、その変化範囲は100〜220[℃]に設定される、
ことを特徴とする積層セラミックコンデンサの製造方法。
Preparing a green sheet laminate comprising at least one conductive layer interposed between a plurality of green sheets;
Cutting the green sheet laminate into green chips of a predetermined size,
Heat treating the green chip, and barrel-polishing the green chip after the heat treatment,
The heat treatment is performed based on a heat treatment condition determined by a correlation between a heating holding temperature and a weight change of the green chip, and the heating holding temperature is lowered as the weight change rate of the green chip increases. I,
When the weight change of the green chip before the heat treatment is W1, and the weight of the green chip after the heat treatment is W2,
(W1-W2) / W1
In the weight change rate given by the above, the change range is set to 0.2 to 6.5 [wt%]
The heating holding temperature is a constant temperature in the top temperature holding region in the temperature profile of the heat treatment including the temperature rising gradient region, the top temperature holding region, and the temperature falling gradient region, and the change range is set to 100 to 220 [° C.]. To be
A method for producing a monolithic ceramic capacitor.
複数のグリーンシートの間に少なくとも一つの導電層が介在されて構成されるグリーンシート積層体を用意し、
前記グリーンシート積層体を所定の大きさのグリーンチップに裁断し、
前記グリーンチップに熱処理を施し、
熱処理後の前記グリーンチップをバレル研磨するステップを含み、
前記熱処理に当たり、加熱保持温度と、グリーンチップの重量変化率とをそれぞれパラメーターとして得られるデラミネーションの発生頻度を調べておき、
前記重量変化率は、前記熱処理前のグリーンチップの重量をW1とし、前記熱処理後のグリーンチップの重量をW2とした場合、
(W1−W2)/W1
で与えられる値であって、その変化範囲は0.2〜6.5[wt%]に設定され、
前記加熱保持温度は、昇温勾配域、トップ温度保持域、降温勾配域を含む熱処理の温度プロファイルにおいて、トップ温度保持域における一定温度であって、その変化範囲は100〜220[℃]に設定され、
前記熱処理は、前記重量変化率の前記変化範囲と、前記加熱保持温度の前記変化範囲との相関関係で定まる領域であって、前記デラミネーションの発生頻度1%以下をキープできる領域内で行われる、
ことを特徴とする積層セラミックコンデンサの製造方法。
Preparing a green sheet laminate comprising at least one conductive layer interposed between a plurality of green sheets;
Cutting the green sheet laminate into green chips of a predetermined size,
Heat treating the green chip,
Barrel-polishing the green chip after heat treatment,
In the heat treatment, the occurrence frequency of delamination obtained by using the heating holding temperature and the weight change rate of the green chip as parameters, respectively,
The weight change rate is as follows. The weight of the green chip before the heat treatment is W1, and the weight of the green chip after the heat treatment is W2.
(W1-W2) / W1
The change range is set to 0.2 to 6.5 [wt%],
The heating holding temperature is a constant temperature in the top temperature holding region in the temperature profile of the heat treatment including the temperature rising gradient region, the top temperature holding region, and the temperature falling gradient region, and the change range is set to 100 to 220 [° C.]. And
The heat treatment is performed in a region that is determined by a correlation between the change range of the weight change rate and the change range of the heating and holding temperature and that can keep the occurrence frequency of delamination of 1% or less. ,
A method for producing a monolithic ceramic capacitor.
前記熱処理前の前記グリーンチップにおける可塑剤の含有量W[wt%]は、
0.3<W<6.5
であることを特徴とする請求項1又は2に記載の積層セラミックコンデンサの製造方法。
The plasticizer content W [wt%] in the green chip before the heat treatment is:
0.3 <W <6.5
The method for producing a multilayer ceramic capacitor according to claim 1, wherein the method is a multilayer ceramic capacitor.
JP2005323301A 2005-11-08 2005-11-08 Manufacturing method of laminated electronic component Expired - Fee Related JP4431895B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005323301A JP4431895B2 (en) 2005-11-08 2005-11-08 Manufacturing method of laminated electronic component

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005323301A JP4431895B2 (en) 2005-11-08 2005-11-08 Manufacturing method of laminated electronic component

Publications (2)

Publication Number Publication Date
JP2007134377A JP2007134377A (en) 2007-05-31
JP4431895B2 true JP4431895B2 (en) 2010-03-17

Family

ID=38155819

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005323301A Expired - Fee Related JP4431895B2 (en) 2005-11-08 2005-11-08 Manufacturing method of laminated electronic component

Country Status (1)

Country Link
JP (1) JP4431895B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5177452B2 (en) * 2010-01-20 2013-04-03 Tdk株式会社 Manufacturing method of multilayer electronic component
JP5532027B2 (en) 2010-09-28 2014-06-25 株式会社村田製作所 Multilayer ceramic electronic component and manufacturing method thereof

Also Published As

Publication number Publication date
JP2007134377A (en) 2007-05-31

Similar Documents

Publication Publication Date Title
JP6525669B2 (en) Multilayer ceramic electronic components
KR20160084614A (en) Multi-layered ceramic capacitor and board having the same mounted thereon
KR101964368B1 (en) Multilayer ceramic capacitor and manufacturing method thereof
JP7081550B2 (en) Multilayer ceramic electronic components
JP2018067568A (en) Method of manufacturing multilayer ceramic capacitor
TW200401315A (en) Stack capacitor and the manufacturing method thereof
US7799409B2 (en) Ceramic green sheet structure and method for manufacturing laminated ceramic electronic component
JP3047708B2 (en) Manufacturing method of ceramic laminated electronic component
JP5414940B1 (en) Multilayer ceramic capacitor
JP4431895B2 (en) Manufacturing method of laminated electronic component
JP2014078674A (en) Multilayered ceramic electronic component and method of manufacturing the same
JP6860051B2 (en) Multilayer ceramic electronic components
JPH08236393A (en) Manufacture of laminated ceramic capacitor
JP2000340448A (en) Laminated ceramic capacitor
JP7379578B2 (en) Multilayer ceramic capacitor and method for manufacturing multilayer ceramic capacitor
CN108183025B (en) Method for manufacturing laminated ceramic electronic component
KR20140057927A (en) Laminated ceramic electronic parts and fabricating method thereof
JP7127720B2 (en) Manufacturing method for multilayer ceramic electronic component
JP2003347146A (en) Multilayer ceramic capacitor and its manufacturing method
JP6915645B2 (en) Multilayer ceramic electronic components
JP4702972B2 (en) Multilayer electronic component and manufacturing method thereof
JP2005019921A (en) Method for forming external electrode, and electronic component
JP2020167376A (en) Multilayer ceramic capacitor and manufacturing method of multilayer ceramic capacitor
WO2013190718A1 (en) Laminated ceramic capacitor
JP2020061433A (en) Ceramic electronic component and manufacturing method thereof

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20081219

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090121

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20090217

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090309

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090909

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20091029

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20091125

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20091208

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130108

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees