JP4334473B2 - オープン/ショートテスタのためのマルチソケット基盤 - Google Patents
オープン/ショートテスタのためのマルチソケット基盤 Download PDFInfo
- Publication number
- JP4334473B2 JP4334473B2 JP2004515810A JP2004515810A JP4334473B2 JP 4334473 B2 JP4334473 B2 JP 4334473B2 JP 2004515810 A JP2004515810 A JP 2004515810A JP 2004515810 A JP2004515810 A JP 2004515810A JP 4334473 B2 JP4334473 B2 JP 4334473B2
- Authority
- JP
- Japan
- Prior art keywords
- socket
- integrated circuit
- packaged integrated
- pins
- interface structure
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 238000012360 testing method Methods 0.000 claims description 80
- 238000003032 molecular docking Methods 0.000 claims description 26
- 229910000679 solder Inorganic materials 0.000 claims description 26
- 239000000523 sample Substances 0.000 claims description 19
- 230000002093 peripheral effect Effects 0.000 claims description 13
- 230000006835 compression Effects 0.000 claims description 8
- 238000007906 compression Methods 0.000 claims description 8
- 238000000034 method Methods 0.000 claims description 4
- 238000010276 construction Methods 0.000 claims 1
- 239000011159 matrix material Substances 0.000 description 13
- 239000000758 substrate Substances 0.000 description 11
- 239000004033 plastic Substances 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 238000010998 test method Methods 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R1/00—Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
- G01R1/02—General constructional details
- G01R1/04—Housings; Supporting members; Arrangements of terminals
- G01R1/0408—Test fixtures or contact fields; Connectors or connecting adaptors; Test clips; Test sockets
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Testing Of Individual Semiconductor Devices (AREA)
- Connecting Device With Holders (AREA)
Description
この発明は、概して、集積回路のテストに関し、より具体的には、ボールグリッドアレイでパッケージ化された集積回路と集積回路素子テスタとの間でテスト信号を送るためのインターフェイス構造に関する。
集積回路(IC)デバイスは、典型的には、プラスチック、セラミックまたは金属から形成されたパッケージに収容されるICチップを含む。このICチップは、シリコンの薄片(たとえば「チップ」)上に形成された集積回路を含む。パッケージはICチップを支持および保護して、集積回路と外部の回路またはシステムとの間に電気的接続を提供する。
単一のインターフェイス構造が、関連する素子テスタとの適合性を保持しつつ、サイズおよび構成の異なるBGAパッケージを収容することが可能な方法および装置が開示される。この発明の一実施例に従うと、インターフェイス構造は第1の部分および第2の部分を含む。第1の部分は、関連する素子テスタのドッキング区域と適合する物理的な大きさを有し、第1のBGAパッケージを受けるよう構成された第1のソケットを含む。第1の部分に近接しかつ隣り合う第2の部分は、素子テスタのドッキング区域を越えて横方向に延在して、1つ以上の付加的なソケットを含み得る付加的なテスト区域を設ける。一実施例においては、第2の部分は、第2のBGAパッケージを受けるよう構成された第2のソケットを含むが、第2のBGAパッケージの第2のサイズおよび構成は第1のBGAパッケージサイズおよび構成とは異なっている。したがって、第1のソケットは、第1のBGAパッケージの対応するはんだボールに接続するための複数のピンを有し、第2のソケットは、第2のBGAパッケージの対応するはんだボールに接続するための複数のピンを有する。第1の部分は、素子テスタの対応するテストプローブと整列しかつこれらに接触する配置で形成される複数の導電性コンタクトを含む。第1の部分における各々の導電性コンタクトは、対応する第1の導電性トレースによって第1のソケットにおける対応するピンに電気的に接続され、対応する第2の導電性トレースによって第2のソケットにおける対応するピンに電気的に接続される。
パッケージをテストする。次いで、第1のBGAパッケージが第1のソケットから取外される。第2のテスト手順中に、第2のBGAパッケージがインターフェイス構造の第2のソケット上に装着される。第2のBGAパッケージに関連付けられるテスト信号が素子テスタと第2のBGAパッケージとの間で伝送されて、第2のBGAパッケージをテストする。
この発明の実施例が、チェックサム・インコーポレイテッドによるモデルTR−8MDAテスタと適合するインターフェイス構造の文脈において以下に述べられる。単に簡潔にするためだけにこの単一のインターフェイス構造が説明される。この発明の実施例が、他の製造業者から入手可能な他の素子テスタと適合するインターフェイス構造に同様に適用可能であることを理解されたい。さらに、この明細書中で用いられるように、「BGA」という用語は、外部の回路またはシステムに接続するためのはんだボールを有するいずれかのIC製品またはパッケージを指す。加えて、「パッケージサイズ」という用語は、BGAパッケージ基板の周囲のサイズおよび形状を説明するのに用いられ、「構成」という用語は、BGAパッケージ基板上のはんだボールの間隔および配置を説明するのに用いられる。したがって、この発明は、この明細書中に記載される特定の例に限定されるものと解釈されるべきではないが、むしろ、添付の特許請求の範囲によって規定されるすべての実施例をその範囲内に含むものである。
クスを含み、第2のソケット404は、適合する42.5mm×42.5mmのBGAパッケージを受けるために1.27mmのピッチを有する560個のピン406の周辺マトリクスを含む。別の実施例については、第2のソケット404は、適合する35mm×35mmのBGAパッケージを受けるために1.27mmのピッチを有する352個のピン406の周辺マトリクスを含む。
Claims (11)
- さまざまなパッケージ化された集積回路と、インターフェイス構造のプリント基板を受入れるための大きさおよび形状を有するドッキング区域を有する素子テスタとの間でテスト信号を送るためのものであり、かつ前記素子テスタは前記ドッキング区域に複数のテストプローブを含むインターフェイス構造であって、
前記素子テスタの前記ドッキング区域と整列し、かつその上に載るよう適合される第1の部分を含み、前記第1の部分は、前記素子テスタの前記ドッキング区域内に収まる外周の境界を有し、前記第1の部分は、
第1のパッケージ化された集積回路を受けるための第1のソケットを含み、前記第1のソケットは、前記第1のパッケージ化された集積回路に接続するための複数のピンを有し、前記第1の部分はさらに、
前記素子テスタの対応するテストプローブに接触するよう予め定められた配置で形成される複数のコンタクトと、
複数の第1の導電性トレースとを含み、各々は対応するコンタクトと前記第1のソケットの対応するピンとの間で接続され、前記インターフェイス構造はさらに、
前記第1の部分を越えて横方向に延在して付加的なテスト区域を設ける第2の部分を含み、前記第2の部分は、前記素子テスタの前記ドッキング区域を越えて位置決めされる外周の境界を有し、前記第2の部分は、
第2のパッケージ化された集積回路を受けるための第2のソケットを含み、前記第2のソケットは前記第2のパッケージ化された集積回路に接続するための複数のピンを有し、前記第2の部分はさらに、
複数の第2の導電性トレースを含み、各々は前記第1の部分にまで延在し、対応するコンタクトと前記第2のソケットの対応するピンとの間に接続され、
前記複数のテストプローブは、前記第1のソケットの前記複数のピンおよび/または前記第2のソケットの前記複数のピンと電気的に接続される、インターフェイス構造。 - 前記第1のソケットおよび前記第2のソケットの前記ピンは圧縮ポゴピンを含む、請求項1に記載のインターフェイス構造。
- 前記第1のソケットの前記ピンは、第1のパッケージ化された集積回路の対応するはんだボールと噛み合いかつ接触するように第1の配置で位置決めされ、前記第2のソケットのピンは、第2のパッケージ化された集積回路の対応するはんだボールと結合し、かつ接触するように前記第1の配置とは異なる第2の配置で位置決めされる、請求項1に記載のインターフェイス構造。
- 前記第1のソケットの前記ピンは、全面フットプリントを有するBGAパッケージと適合し、前記第2のソケットの前記ピンは周辺フットプリントを有するBGAパッケージと適合している、請求項3に記載のインターフェイス構造。
- 各コンタクトは、スイッチング回路なしで、対応する第1のソケットのピンと、対応する第2のソケットのピンとに接続される、請求項1に記載のインターフェイス構造。
- 集積回路のテストシステムであって、
インターフェイス構造のプリント基板を受入れるための大きさおよび形状を有するドッキング区域を有する素子テスタを含み、かつ前記素子テスタは前記ドッキング区域に複数のテストプローブを含み、
前記素子テスタと第1のパッケージ化された集積回路または第2のパッケージ化された集積回路との間でテスト信号を送るためのインターフェイス構造とを含み、前記インターフェイス構造は、
前記素子テスタの前記ドッキング区域内に収まる外周の境界を有する第1の部分を含み、前記第1の部分は、前記第1のパッケージ化された集積回路を受けるための第1のソケットと、前記素子テスタの対応するテストプローブに接触するよう予め定められた配置で形成される複数のコンタクトと、対応するコンタクトと前記第1のソケットとの間で接続される複数の第1の導電性トレースとを含み、前記インターフェイス構造はさらに、
前記第1の部分に近接しかつこれと隣り合い、前記素子テスタの前記ドッキング区域の少なくとも部分的に外側にある外周の境界を有する第2の部分を含み、前記第2の部分は、前記第2のパッケージ化された集積回路を受けるための第2のソケットと、前記第1の部分にまで延在し、対応するコンタクトと前記第2のソケットとの間で接続される複数の第2の導電性トレースとを含み、
前記複数のテストプローブは、前記第1のソケットの前記複数のピンおよび/または前記第2のソケットの前記複数のピンと電気的に接続される、集積回路テストシステム。 - 前記第1のソケットは、前記第1のパッケージ化された集積回路の対応するリードと接続するための複数のピンを含み、前記第2のソケットは、前記第2のパッケージ化された集積回路の対応するリードと接続するための複数のピンを含む、請求項6に記載のシステム。
- 前記第1のソケットの前記ピンは、前記第1のパッケージ化された集積回路の対応するはんだボールと噛み合いかつ接触するように第1の配置で位置決めされ、前記第2のソケットの前記ピンは、前記第2のパッケージ化された集積回路の対応するはんだボールと結合し、かつ接触するように前記第1の配置とは異なる第2の配置で位置決めされる、請求項7に記載のシステム。
- 前記第1のソケットおよび前記第2のソケットの前記ピンは圧縮ポゴピンを含む、請求項6に記載のインターフェイス構造。
- 各コンタクトは、スイッチング回路なしで、前記第1のソケットおよび前記第2のソケットにおける対応するピンに接続される、請求項6に記載のインターフェイス構造。
- 第1のパッケージ化された集積回路または第2のパッケージ化された集積回路をテストするための方法であって、
第1の部分および第2の部分を有するインターフェイス構造を素子テスタのドッキング区域の上に装着するステップを含み、前記ドッキング区域はインターフェイス構造のプリント基板を受入れるための大きさおよび形状を有し、前記第1の部分は、前記素子テスタの前記ドッキング区域内に収まる外周の境界を有し、前記第1のパッケージ化された集積回路を受けるよう構成された第1のソケットを含み、前記第2の部分は、前記素子テスタの前記ドッキング区域の外側にある外周の境界を有し、前記第2のパッケージ化された集積回路を受けるよう構成された第2のソケットを含み、前記ドッキング領域は、前記第1のソケットおよび/または前記第2のソケットと電気的に接続され、前記方法はさらに、
前記第1のパッケージ化された集積回路を前記第1のソケットに挿入するステップと、
前記第1のパッケージ化された集積回路に関連付けられるテスト信号を前記素子テスタから前記第1のソケットおよび前記第2のソケットに伝送するステップと、
前記第1のパッケージ化された集積回路からのテスト信号を前記素子テスタに受けるステップと、
前記第1のソケットから前記第1のパッケージ化された集積回路を取外すステップと、
前記第2のパッケージ化された集積回路を前記第2のソケットに挿入するステップと、
前記第2のパッケージ化された集積回路に関連付けられるテスト信号を前記素子テスタから前記第1のソケットおよび前記第2のソケットに伝送するステップと、
前記第2のパッケージ化された集積回路からのテスト信号を前記素子テスタに受けるステップとを含む、方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/180,860 US6891384B2 (en) | 2002-06-25 | 2002-06-25 | Multi-socket board for open/short tester |
PCT/US2003/018882 WO2004001429A1 (en) | 2002-06-25 | 2003-06-13 | Multi-socket board for open/short tester |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005530999A JP2005530999A (ja) | 2005-10-13 |
JP4334473B2 true JP4334473B2 (ja) | 2009-09-30 |
Family
ID=29999179
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004515810A Expired - Lifetime JP4334473B2 (ja) | 2002-06-25 | 2003-06-13 | オープン/ショートテスタのためのマルチソケット基盤 |
Country Status (6)
Country | Link |
---|---|
US (1) | US6891384B2 (ja) |
EP (1) | EP1516191A1 (ja) |
JP (1) | JP4334473B2 (ja) |
CA (1) | CA2488832C (ja) |
TW (1) | TWI242076B (ja) |
WO (1) | WO2004001429A1 (ja) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
AU2003275636A1 (en) * | 2002-10-31 | 2004-05-25 | Advantest Corporation | Connection unit, board mounting device to be measured, probe card, and device interface unit |
US7885320B1 (en) | 2003-09-11 | 2011-02-08 | Xilinx, Inc. | MGT/FPGA clock management system |
US20060125504A1 (en) * | 2004-12-10 | 2006-06-15 | Systems On Silicon Manufacturing Company Pte. Ltd. | Printed circuit board for burn-in testing |
KR100710185B1 (ko) * | 2005-11-14 | 2007-04-20 | 동부일렉트로닉스 주식회사 | 반도체 소자의 검사장치 |
US7737715B2 (en) * | 2006-07-31 | 2010-06-15 | Marvell Israel (M.I.S.L) Ltd. | Compensation for voltage drop in automatic test equipment |
US7649951B2 (en) | 2006-08-16 | 2010-01-19 | Harris Corporation | System and method for communicating data using symbol-based randomized orthogonal frequency division multiplexing (OFDM) with applied frequency domain spreading |
US7876121B2 (en) * | 2007-09-14 | 2011-01-25 | Mayo Foundation For Medical Education And Research | Link analysis compliance and calibration verification for automated printed wiring board test systems |
FI122041B (fi) * | 2008-09-18 | 2011-07-29 | Jot Automation Oy | Testiadapterikonfiguraatio |
DE202010002560U1 (de) * | 2010-02-20 | 2010-06-02 | Pro Design Electronic Gmbh | Flexibler Messadapter zur Rastererweiterung der Anschlusspins von elektronischen Bauteilen (Pinarrays) |
WO2013165352A1 (en) * | 2012-04-30 | 2013-11-07 | Hewlett-Packard Development Company, L.P. | Socket with routed contacts |
KR101946450B1 (ko) * | 2012-07-11 | 2019-02-11 | 테크노프로브 에스.피.에이. | 전기 소자들의 테스트 장비용 테스트 헤드의 인터페이스 보드 및 대응하는 테스트 헤드 |
US9599661B2 (en) * | 2012-09-27 | 2017-03-21 | Intel Corporation | Testing device for validating stacked semiconductor devices |
KR102468792B1 (ko) * | 2015-11-13 | 2022-11-18 | 삼성전자주식회사 | 인터페이스 보드, 그를 포함하는 mcp 테스트 시스템 및 이를 이용한 mcp 테스트 방법 |
US10823759B2 (en) | 2018-11-05 | 2020-11-03 | Xilinx, Inc. | Test system and method of testing a wafer for integrated circuit devices |
US10783308B1 (en) | 2018-12-20 | 2020-09-22 | Xilinix, Inc. | Method of assigning contact elements associated with an integrated circuit device |
KR102660897B1 (ko) | 2019-01-11 | 2024-04-24 | 삼성전자주식회사 | 멀티 칩 패키지 |
US11244738B2 (en) | 2019-01-11 | 2022-02-08 | Samsung Electronics Co., Ltd. | Multi-chip package |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4924179A (en) * | 1977-12-12 | 1990-05-08 | Sherman Leslie H | Method and apparatus for testing electronic devices |
JPS6459081A (en) | 1987-08-28 | 1989-03-06 | Tel Kyushu Kk | Handler |
US5477160A (en) * | 1992-08-12 | 1995-12-19 | Fujitsu Limited | Module test card |
US5945837A (en) * | 1995-10-10 | 1999-08-31 | Xilinx, Inc. | Interface structure for an integrated circuit device tester |
US5705932A (en) * | 1995-10-10 | 1998-01-06 | Xilinx, Inc. | System for expanding space provided by test computer to test multiple integrated circuits simultaneously |
US5764071A (en) * | 1996-01-05 | 1998-06-09 | International Business Machines Corporation | Method and system for testing an electronic module mounted on a printed circuit board |
JPH09297162A (ja) * | 1996-04-30 | 1997-11-18 | Nittetsu Semiconductor Kk | バーンインボード |
US5955888A (en) | 1997-09-10 | 1999-09-21 | Xilinx, Inc. | Apparatus and method for testing ball grid array packaged integrated circuits |
US6292003B1 (en) * | 1998-07-01 | 2001-09-18 | Xilinx, Inc. | Apparatus and method for testing chip scale package integrated circuits |
US6489788B2 (en) | 2000-01-20 | 2002-12-03 | Earl Sausen | Contactor assembly for common grid array devices |
-
2002
- 2002-06-25 US US10/180,860 patent/US6891384B2/en not_active Expired - Lifetime
-
2003
- 2003-06-13 WO PCT/US2003/018882 patent/WO2004001429A1/en active Application Filing
- 2003-06-13 CA CA002488832A patent/CA2488832C/en not_active Expired - Lifetime
- 2003-06-13 EP EP03737104A patent/EP1516191A1/en not_active Ceased
- 2003-06-13 JP JP2004515810A patent/JP4334473B2/ja not_active Expired - Lifetime
- 2003-06-17 TW TW092116373A patent/TWI242076B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
CA2488832A1 (en) | 2003-12-31 |
US20040017216A1 (en) | 2004-01-29 |
TW200401113A (en) | 2004-01-16 |
JP2005530999A (ja) | 2005-10-13 |
US6891384B2 (en) | 2005-05-10 |
WO2004001429A1 (en) | 2003-12-31 |
TWI242076B (en) | 2005-10-21 |
CA2488832C (en) | 2010-01-05 |
EP1516191A1 (en) | 2005-03-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4334473B2 (ja) | オープン/ショートテスタのためのマルチソケット基盤 | |
US6091254A (en) | Universal wafer carrier for wafer level die burn-in | |
US6407566B1 (en) | Test module for multi-chip module simulation testing of integrated circuit packages | |
US7129730B2 (en) | Probe card assembly | |
US20080054261A1 (en) | Semiconductor package having test pads on top and bottom substrate surfaces and method of testing same | |
US6836138B1 (en) | Module having test architecture for facilitating the testing of ball grid array packages, and test method using the same | |
JPH1144732A (ja) | マルチチップモジュール | |
US20020043983A1 (en) | Chip-testing socket using surface mount techinology | |
US9110128B1 (en) | IC package for pin counts less than test requirements | |
US7202685B1 (en) | Embedded probe-enabling socket with integral probe structures | |
US20020121911A1 (en) | Wafer level probe card | |
US6639420B1 (en) | Common probe card for flip-chip devices | |
KR101425606B1 (ko) | 반도체 패키지 테스트 소켓용 필름형 컨택복합체의 제조방법 | |
US6507205B1 (en) | Load board with matrix card for interfacing to test device | |
US6433565B1 (en) | Test fixture for flip chip ball grid array circuits | |
US6583635B2 (en) | Semiconductor die test carrier having conductive elastomeric interposer | |
US7285973B1 (en) | Methods for standardizing a test head assembly | |
US8044498B2 (en) | Interposer, semiconductor chip mounted sub-board, and semiconductor package | |
KR200169693Y1 (ko) | 테스트 소켓 | |
US6525553B1 (en) | Ground pin concept for singulated ball grid array | |
JPH0823013A (ja) | ウエハー用プローバ | |
US20050037638A1 (en) | Load board | |
JP2019163943A (ja) | テスタ校正装置およびテスタ校正方法 | |
KR20000017256U (ko) | 반도체소자 테스트용 모듈 | |
JPH09189743A (ja) | 半導体装置のパッケージテスト用ロードボード |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20060511 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20070830 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20070904 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20071130 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080507 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080801 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090602 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090623 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120703 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4334473 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120703 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130703 Year of fee payment: 4 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
EXPY | Cancellation because of completion of term |