JP4316591B2 - 低ノイズ且つ微細な周波数調節 - Google Patents
低ノイズ且つ微細な周波数調節 Download PDFInfo
- Publication number
- JP4316591B2 JP4316591B2 JP2006208096A JP2006208096A JP4316591B2 JP 4316591 B2 JP4316591 B2 JP 4316591B2 JP 2006208096 A JP2006208096 A JP 2006208096A JP 2006208096 A JP2006208096 A JP 2006208096A JP 4316591 B2 JP4316591 B2 JP 4316591B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- oscillator
- pulse width
- integrated circuit
- condition
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000003990 capacitor Substances 0.000 claims description 84
- 230000010355 oscillation Effects 0.000 claims description 38
- 238000000034 method Methods 0.000 claims description 32
- 238000005259 measurement Methods 0.000 claims description 22
- 230000004044 response Effects 0.000 claims description 18
- 230000008859 change Effects 0.000 claims description 8
- 230000001105 regulatory effect Effects 0.000 claims 1
- 238000012545 processing Methods 0.000 description 47
- 238000013500 data storage Methods 0.000 description 31
- 230000008569 process Effects 0.000 description 11
- 238000010586 diagram Methods 0.000 description 10
- 238000010438 heat treatment Methods 0.000 description 7
- 230000003287 optical effect Effects 0.000 description 7
- 230000003247 decreasing effect Effects 0.000 description 6
- 238000004891 communication Methods 0.000 description 5
- 230000006870 function Effects 0.000 description 5
- 229910002056 binary alloy Inorganic materials 0.000 description 4
- 230000007423 decrease Effects 0.000 description 4
- 238000004364 calculation method Methods 0.000 description 3
- 230000003071 parasitic effect Effects 0.000 description 3
- 230000008901 benefit Effects 0.000 description 2
- 230000033228 biological regulation Effects 0.000 description 2
- 239000013078 crystal Substances 0.000 description 2
- 238000002347 injection Methods 0.000 description 2
- 239000007924 injection Substances 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 230000003044 adaptive effect Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000001413 cellular effect Effects 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 230000006835 compression Effects 0.000 description 1
- 238000007906 compression Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000007613 environmental effect Effects 0.000 description 1
- 238000007726 management method Methods 0.000 description 1
- 230000009290 primary effect Effects 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H19/00—Networks using time-varying elements, e.g. N-path filters
- H03H19/008—Networks using time-varying elements, e.g. N-path filters with variable switch closing time
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L1/00—Stabilisation of generator output against variations of physical values, e.g. power supply
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L1/00—Stabilisation of generator output against variations of physical values, e.g. power supply
- H03L1/02—Stabilisation of generator output against variations of physical values, e.g. power supply against variations of temperature only
- H03L1/022—Stabilisation of generator output against variations of physical values, e.g. power supply against variations of temperature only by indirect stabilisation, i.e. by generating an electrical correction signal which is a function of the temperature
- H03L1/026—Stabilisation of generator output against variations of physical values, e.g. power supply against variations of temperature only by indirect stabilisation, i.e. by generating an electrical correction signal which is a function of the temperature by using a memory for digitally storing correction values
Description
Claims (22)
- 集積回路の周波数特性を調節する方法であって、
条件の測定結果を受け取ること、
前記条件の前記測定結果に基づきパルス幅変調信号の負荷サイクルを設定すること、
前記パルス幅変調信号を用いて断続的にスイッチを開閉することにより、少なくとも1つのキャパシタの実効キャパシタンスを変化させること
を含む方法。 - 前記スイッチは、前記少なくとも1つのキャパシタと直列に接続される請求項1に記載の方法。
- 前記条件は温度である
請求項1または2に記載の方法。 - 前記スイッチを開閉することは、前記パルス幅変調信号を用いて前記スイッチのインピーダンスを制御すること
を含む請求項1から3のいずれかに記載の方法。 - 前記パルス幅変調信号を用いてトランジスタのゲートを駆動することにより、前記実効キャパシタンスを変化させる
請求項1から4のいずれかに記載の方法。 - 前記パルス幅変調信号の生成は、前記条件の前記測定結果を用いて、メモリ内の前記測定結果に対応するエントリに格納された制御信号値を取り出すことによって行われる請求項1から5のいずれかに記載の方法。
- 前記集積回路はオシレータを備え、前記周波数特性は前記オシレータの発振周波数である
請求項6に記載の方法。 - 前記測定結果は、温度に比例する電圧である
請求項1から7のいずれかに記載の方法。 - 温度に比例した電圧を生成することによって前記条件の前記測定結果を生成すること、
前記電圧をデジタル信号に変換すること、
前記デジタル信号を用いて、前記メモリ内の前記電圧に対応するエントリに格納された制御信号値を取り出すこと
をさらに含む請求項7に記載の方法。 - 前記格納されたエントリの制御信号値は、前記オシレータの前記周波数が温度の変化に対して一定となるように設定されている
請求項9に記載の方法。 - 集積回路であって、
条件の測定結果を受信する入力部を有し、前記条件の前記測定結果に応じて制御信号を供給する制御信号生成器と、
前記制御信号を受信する入力部と、前記制御信号に応じて設定されるパルス幅変調信号を供給する出力部を持つパルス幅変調回路と、
少なくとも1つのキャパシタを含み、前記パルス幅変調信号を用いて断続的にスイッチを開閉することに応じて実効キャパシタンス値が変化する可変キャパシタンスと、
を含む集積回路。 - 前記スイッチは、前記少なくとも1つのキャパシタと直列に接続される請求項11に記載の集積回路。
- 前記条件は温度である
請求項11または12に記載の集積回路。 - 前記集積回路はオシレータを備える
請求項11から13のいずれかに記載の集積回路。 - 前記集積回路はオシレータを備え、当該オシレータの発振周波数が、前記キャパシタンスおよび前記パルス幅変調信号の負荷サイクルによって調節される
請求項11から14のいずれかに記載の集積回路。 - 前記制御信号生成器はルックアップテーブルを備える
請求項11から15のいずれかに記載の集積回路。 - 集積回路であって、
各々が条件測定値に対応している複数のエントリを格納するメモリと、
前記メモリに格納されたエントリによって決まる負荷サイクルを持つパルス幅変調信号を生成するパルス幅変調回路と、
前記パルス幅変調信号を受信するスイッチと、
前記スイッチと直列に存在するキャパシタンスと、
を備える集積回路。 - 前記測定値は温度に比例する電圧である
請求項17に記載の集積回路。 - 前記集積回路はオシレータを備え、調節すべき前記集積回路の周波数特性は当該オシレータの発振周波数である
請求項17または18に記載の集積回路。 - オシレータであって、
温度に比例するアナログ電圧を供給する条件測定回路と、
前記アナログ電圧をデジタル信号に変換するA/Dコンバータと、
前記A/Dコンバータから出力された前記デジタル信号を受信するルックアップテーブルと、
前記ルックアップテーブル内の前記デジタル信号に対応して格納されたエントリによって制御される負荷サイクルを持つパルス幅変調信号を供給するパルス幅変調回路と、
前記パルス幅変調信号を受信するゲートを持つトランジスタと、
前記トランジスタと直列に存在するキャパシタと、
を備えるオシレータ。 - 前記ルックアップテーブルは、前記オシレータの周波数が温度の変化に対して一定となるように設定された複数のエントリを格納する
請求項20に記載のオシレータ。 - 前記条件測定回路は、絶対温度に比例する電圧を生成する
請求項20または21に記載のオシレータ。
Applications Claiming Priority (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US70428005P | 2005-08-01 | 2005-08-01 | |
US70439905P | 2005-08-01 | 2005-08-01 | |
US72222605P | 2005-09-30 | 2005-09-30 | |
US72273205P | 2005-09-30 | 2005-09-30 | |
US11/242,230 US7375597B2 (en) | 2005-08-01 | 2005-10-03 | Low-noise fine-frequency tuning |
US11/243,017 US7852098B2 (en) | 2005-08-01 | 2005-10-03 | On-die heating circuit and control loop for rapid heating of the die |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007060649A JP2007060649A (ja) | 2007-03-08 |
JP4316591B2 true JP4316591B2 (ja) | 2009-08-19 |
Family
ID=37148347
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006208096A Expired - Fee Related JP4316591B2 (ja) | 2005-08-01 | 2006-07-31 | 低ノイズ且つ微細な周波数調節 |
Country Status (6)
Country | Link |
---|---|
EP (1) | EP1753138A1 (ja) |
JP (1) | JP4316591B2 (ja) |
CN (1) | CN1909361B (ja) |
SG (1) | SG129424A1 (ja) |
TW (1) | TWI337804B (ja) |
WO (1) | WO2007016626A2 (ja) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8446976B2 (en) | 2007-09-21 | 2013-05-21 | Qualcomm Incorporated | Signal generator with adjustable phase |
US8385474B2 (en) | 2007-09-21 | 2013-02-26 | Qualcomm Incorporated | Signal generator with adjustable frequency |
KR101172961B1 (ko) * | 2007-09-21 | 2012-08-09 | 콸콤 인코포레이티드 | 신호 트래킹을 사용하는 신호 생성기 |
US9014624B2 (en) * | 2012-05-29 | 2015-04-21 | Tag-Comm Inc. | Method and apparatus for generating dedicated data channels in inductive coupled RFID systems |
JP5872493B2 (ja) * | 2012-06-13 | 2016-03-01 | 株式会社東芝 | 発振周波数調整回路 |
JP6067302B2 (ja) * | 2012-09-28 | 2017-01-25 | シナプティクス・ジャパン合同会社 | 半導体装置 |
JP5747070B2 (ja) * | 2013-12-07 | 2015-07-08 | 株式会社アイカデザイン | 位相同期ループ回路及び発振方法 |
SG11201702265SA (en) | 2014-09-22 | 2017-04-27 | Drnc Holdings Inc | Transmission apparatus for a wireless device using delta-sigma modulation |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3920008A1 (de) * | 1989-06-20 | 1991-01-10 | Philips Patentverwaltung | Phasenregelkreis |
US5126699A (en) * | 1991-09-27 | 1992-06-30 | Allied-Signal Inc. | Digitally compensated modulation system for frequency synthesizers |
US5659884A (en) * | 1995-02-10 | 1997-08-19 | Matsushita Communication Industrial Corp. Of America | System with automatic compensation for aging and temperature of a crystal oscillator |
JPH08288741A (ja) * | 1995-04-14 | 1996-11-01 | Matsushita Electric Ind Co Ltd | 水晶発振装置とその調整方法 |
US6160458A (en) * | 1998-03-23 | 2000-12-12 | Dallas Semiconductor Corporation | Temperature compensated crystal oscillator |
US6271733B1 (en) * | 1999-12-13 | 2001-08-07 | Agere Systems Guardian Corp. | Integrated oscillator circuit with a memory based frequency control circuit and associated methods |
ATE254817T1 (de) * | 2000-03-31 | 2003-12-15 | Texas Instruments Inc | Numerisch gesteuerter variabeler oszillator |
-
2006
- 2006-07-31 JP JP2006208096A patent/JP4316591B2/ja not_active Expired - Fee Related
- 2006-08-01 WO PCT/US2006/030091 patent/WO2007016626A2/en active Application Filing
- 2006-08-01 EP EP06016030A patent/EP1753138A1/en not_active Withdrawn
- 2006-08-01 SG SG200605080A patent/SG129424A1/en unknown
- 2006-08-01 CN CN2006100996003A patent/CN1909361B/zh not_active Expired - Fee Related
- 2006-08-01 TW TW95128166A patent/TWI337804B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
EP1753138A1 (en) | 2007-02-14 |
TW200711288A (en) | 2007-03-16 |
TWI337804B (en) | 2011-02-21 |
WO2007016626A2 (en) | 2007-02-08 |
SG129424A1 (en) | 2007-02-26 |
JP2007060649A (ja) | 2007-03-08 |
WO2007016626A3 (en) | 2007-11-15 |
CN1909361A (zh) | 2007-02-07 |
CN1909361B (zh) | 2011-08-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8717114B2 (en) | Low-noise fine-frequency tuning | |
JP4316591B2 (ja) | 低ノイズ且つ微細な周波数調節 | |
US7872542B2 (en) | Variable capacitance with delay lock loop | |
US7528667B1 (en) | T-network capbank | |
CN102611433B (zh) | 低噪声高稳定性晶体振荡器 | |
US7548047B1 (en) | Pulse width modulated buck voltage regulator with stable feedback control loop | |
US7893776B1 (en) | Monitoring and compensating for real time local circuit speed in an integrated circuit | |
US7528653B2 (en) | Class-D amplifier with noise-immunity feedback | |
US7724161B1 (en) | Truncation for three-level digital amplifier | |
US7589649B1 (en) | Apparatus, method, and system for correction of baseline wander | |
US7696768B2 (en) | On-die heating circuit and control loop for rapid heating of the die | |
US7375575B1 (en) | Method and apparatus for controlled voltage level shifting | |
US7362192B1 (en) | Low noise voltage-controlled oscillator | |
US7486215B1 (en) | Apparatus, method, and circuit for baseline loop analog cancellation | |
US20070110262A1 (en) | Apparatus and method to control volume of received sound signals | |
US7750706B1 (en) | Circuits, architectures, apparatuses, systems, and methods for low voltage clock delay generation | |
US7688051B1 (en) | Linear regulator with improved power supply rejection | |
WO2009096413A1 (ja) | 電圧制御発振器、位相ロックループ回路、クロック・データ再生回路及び制御方法 | |
JP2013012985A (ja) | パワーアンプ回路および回路装置 | |
US7538616B1 (en) | Wideband low distortion/low power |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20080912 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20081007 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20081217 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090512 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090520 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4316591 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120529 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130529 Year of fee payment: 4 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees | ||
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R371 | Transfer withdrawn |
Free format text: JAPANESE INTERMEDIATE CODE: R371 |