JP4249852B2 - Liquid crystal display - Google Patents
Liquid crystal display Download PDFInfo
- Publication number
- JP4249852B2 JP4249852B2 JP22093199A JP22093199A JP4249852B2 JP 4249852 B2 JP4249852 B2 JP 4249852B2 JP 22093199 A JP22093199 A JP 22093199A JP 22093199 A JP22093199 A JP 22093199A JP 4249852 B2 JP4249852 B2 JP 4249852B2
- Authority
- JP
- Japan
- Prior art keywords
- input
- liquid crystal
- signal
- clock
- crystal display
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
【0001】
【発明の属する技術分野】
本発明は液晶表示装置における表示データ信号入力方式切り替えに関するものである。
【0002】
【従来の技術】
図5は従来のTFT(薄膜トランジスタ)をスイッチング素子に用いたアクティブマトリクス型液晶表示装置の回路構成図である。1は液晶表示装置であり、10はデジタル制御回路、11は10の内部にある入力選択回路、12は10の内部にある駆動IC制御信号生成回路、13はアナログ信号生成回路、21は液晶セル、22はソース駆動IC、23はゲート駆動ICである。
【0003】
液晶セル内は複数の平行なソース配線31、ゲート配線32が設けられており、それぞれソース駆動IC22、ゲート駆動IC23によって駆動される。ソース配線31、ゲート配線32の各交点に表示画素30が設けられており、各画素にはスイッチング素子33としてTFTが設けられている。このように液晶セルの複数の表示画素において、液晶を各TFTで駆動して液晶層の透過率を抑制し、更に光源である液晶セル下のバックライト光の透過光を制御することによって画像表示を行なう。各TFTにはソース、ゲート配線が接続されており、ソース配線と反対側の端子(ドレイン)は液晶容量34、保持容量35に接続されている。液晶容量34、保持容量35は液晶セル内で共通配線36に接続されている。
【0004】
RO、GO、BOは奇数列の液晶表示装置1への入力表示データ信号、RE、GE、BEは偶数列の液晶表示装置1への入力表示データ信号、CLKは液晶表示装置1への入力クロック信号、DENAは液晶表示装置1への表示データ期間を伝える入力表示イネーブル信号、HDは液晶表示装置1への入力水平同期信号、VDは液晶表示装置1への入力垂直同期信号、VDDは液晶表示装置1への入力電源電圧である。ここでRO、REは入力赤色表示データ信号、GO、GEは入力緑色表示データ信号、BO、BEは入力青色表示データ信号であり、それぞれ表示色数に応じてそのビット数が変る。この場合は8ビットを想定しているので、各表示データ信号は8本である。配線に付記した数字8と斜線は、8ビットであることを示している。
【0005】
RO1、GO1、BO1、RE1、GE1、BE1は入力選択回路11で選択された表示データ信号、CLK1は入力選択回路11で選択されたクロック信号である。
【0006】
RO2、GO2、BO2、RE2、GE2、BE2はソース駆動IC22に入力される表示データ信号、SDはソース駆動IC22に入力される制御信号、GDはゲート駆動IC23に入力される制御信号、ADはアナログ信号生成回路13に入力される制御信号、ASはソース駆動IC22に入力されるアナログ信号、AGはゲート駆動IC23に入力されるアナログ信号、ACは共通配線36に入力されるアナログ信号である。
【0007】
入力される表示データ信号の入力方式については、前記のように各R、G、B8ビットデータ列を奇数列と偶数列に分け、1クロック周期に2データを並列に入力する方式と、分割をしないで1クロック周期に1データのみを入力する方式とがある。図4(a)、(b)に両方式の表示データ信号のタイミングを示す。前者を1クロック毎2画素方式、後者を1クロック毎1画素方式と呼ぶ。1クロック毎2画素方式ではクロック周波数を半分にできるため、高精細液晶表示装置において信号周波数が高くなった時に、クロック周波数を低下させることによって電磁輻射を抑制し、信号歪みによる回路のサンプリングエラー等による表示ノイズを低減するのに有効である。たとえば、表示画素数が1024×768であるXGA仕様の液晶表示装置では、一般に1クロック毎1画素方式におけるクロック周波数は65MHzにあるが、1クロック毎2画素方式を採用すればクロック周波数は32.5MHzに低減できる。一方、1クロック毎1画素方式ではクロック毎の入力信号数を1クロック毎2画素方式の半分に減少できるため、コネクタ、ケーブルの極数を減らすことにより、コスト低減が可能になる。このように、両方式にはそれぞれ長所、短所があるため、一般に信号源装置から液晶表示装置に入力する信号の形態については1クロック毎2画素方式と1クロック毎1画素方式の両方が用いられている。
【0008】
そこで、液晶表示装置に汎用性をもたせるためには、両方式の表示データ信号が入力できるようにする必要がある。たとえば、1クロック毎2画素方式の場合には、奇数列入力表示データ信号をRO、GO、BOに、偶数列入力表示データ信号をRE、GE、BEにそれぞれ入力する。一方、1クロック毎1画素方式の場合には奇数列、偶数列に分離されていないシリアルな入力表示データ信号をRO、GO、BOに入力し、RE、GE、BEには信号を入力しない。
【0009】
ここで、液晶表示装置内でデジタル制御回路10からソース駆動IC22に入力する各R、G、B8ビットデータ列については、駆動ICの動作周波数の制限から、前記のXGA仕様の場合には一般に1クロック毎2画素方式が適用されている。したがって、表示データの入力方式に応じて回路内で処理方法を選択し、入力選択回路11からは入力方式に関わらず常に同じRO1、GO1、BO1、RE1、GE1、BE1信号を出力する必要がある。
【0010】
図6は入力選択回路11の内部を説明した回路構成図である。101はデータバッファ回路、102はCLKを分周、位相調整し、各回路のクロックを生成するクロック制御回路である。ROS、GOS、BOSはデータバッファ回路101によってRO、GO、BOの位相、電圧を調整された信号であり、1クロック毎2画素方式の場合にはそのまま奇数列のデータ信号になる。一方、1クロック毎1画素方式の場合には、奇数、偶数列に分離されていないシリアルなデータ信号になる。
【0011】
RES、GES、BESはデータバッファ回路101によってRE、GE、BEの位相、電圧を調整された信号であり、1クロック毎2画素方式の場合にはそのまま偶数列のデータ信号になる。一方、1クロック毎1画素方式の場合には何も入力されない。
【0012】
103は奇数、偶数列に分離されていないシリアルなデータ信号を分周して奇数列信号を生成するシリアル・並列変換回路、104は奇数、偶数列に分離されていないシリアルなデータ信号を分周して偶数列信号を生成するシリアル・並列変換回路、ROPO、GOPO、BOPOは前記103で生成された奇数列データ信号、ROPE、GOPE、BOPEは前記104で生成された偶数列データ信号、CLKPOは102で生成され、103において分周に用いるクロック信号、CLKPEは102で生成され、104において分周に用いるクロック信号である。
【0013】
105はデータ入力方式が1クロック毎2画素方式であるか、1クロック毎1画素方式であるかに応じて1画素方式のときはROPO、GOPO、BOPOを、2画素方式のときはROS、GOS、BOSを選択し、いずれの場合もRO1、GO1、BO1として出力する奇数列切替回路、106は入力方式が1クロック毎2画素方式であるか、1クロック毎1画素方式であるかに応じて1画素方式のときはROPE、GOPE、BOPEを、2画素方式のときはRES、GES、BESを選択し、いずれの場合もRE1、GE1、BE1として出力する偶数列切替回路、CLKSLは102で生成され、前記105、106において切り替えを行なうためのクロック信号である。
【0014】
CLK1PはCLKの位相、電圧を調整したのみの1クロック毎1画素方式に対応するクロック信号、CLK2PはCLKを2分周し位相、電圧調整した1クロック毎2画素方式に対応するクロック信号、107は表示データの入力方式が1クロック毎2画素方式もしくは、1クロック毎1画素方式に応じてCLK1PもしくはCLK2Pを選択し、CLK1として出力するクロック切替回路である。
【0015】
ここで、105、106、107の切り替え状態は入力選択回路11に入力されるST信号によって制御される。従来の液晶表示装置では、ST信号の切り替えはST信号切替スイッチ40の切り替えによって行なわれており、入力表示データが1クロック毎2画素方式の場合にはST端子をVDDに接続し、入力表示データが1クロック毎1画素方式の場合にはST端子を接地側に接続するようになっている。
【0016】
【発明が解決しようとする課題】
従来の液晶表示装置では、1クロック毎1画素方式もしくは1クロック毎2画素方式に応じて、ST信号の電圧設定の変更が必要であるが、装置外部からの設定変更は不可能となっている。そのため、2種類の液晶表示装置を別々に生産し、在庫管理しなければならない。そのために製品コストが上昇するという問題がある。また、液晶表示装置の動作中に表示方式を切り替えることがでない。
【0017】
本発明は従来技術の前記の問題を解決するためになされたものであり、データ入力方式に対応して表示方式が装置の外部からの設定信号によって切り替え可能な液晶表示装置を提供することを目的とする。また本発明の他の目的は、外部からの設定信号を必要とせず、入力信号を自動的に判定して表示方式を切り替える液晶表示装置を提供することである。
【0018】
【問題を解決するための手段】
本発明の液晶表示装置は、クロック入力信号に同期して、表示データ入力信号を読み込む液晶表示装置であって、該液晶表示装置への前記表示データ入力信号の入力方式が1クロック毎2画素方式または1クロック毎1画素方式のいずれの場合にも対応できるように、前記表示データ入力信号の前記入力方式に応じてデジタル制御回路内での信号処理方法を選択し、前記入力方式に関わらず同じ内部表示データ信号を生成する入力選択回路と、前記入力方式が1クロック毎2画素方式であるか1クロック毎1画素方式あるかを判定する入力方式判定回路とを備え、該判定回路は、当該液晶表示装置の水平方向に並ぶ表示画素数nに対応する1水平同期信号期間における入力表示イネーブル信号期間中のクロック数を前記クロック入力信号でカウントするカウンタ回路と判定出力回路とを備え、該判定出力回路は、前記カウンタ回路のカウント数がn/2である場合は前記入力方式が1クロック毎2画素方式と判定し、前記カウント数がnである場合は前記入力方式が1クロック毎1画素方式であると判定し、これらの判定結果を前記入力選択回路の設定信号として出力し、前記入力選択回路は、当該液晶表示装置内の前記デジタル制御回路内部にあって、前記設定信号を入力し、当該液晶表示装置内の前記デジタル制御回路内部の信号処理方法を選択することを特徴とする
ようにしたものである。
【0020】
【発明の実施の形態】
実施の形態1
図1は、本発明の第1の実施の形態を説明するアクティブマトリクス型液晶表示装置の回路構成図である。ここで、入力選択回路11の内部構成は図6と同一である。本実施の形態においては、ST信号用端子を液晶表示装置に入力する入力端子に接続し、ST信号を外部から入力するようにしている。そのため、表示データの入力方式が1クロック毎1画素方式であるか1クロック毎2画素方式であるかに応じて液晶表示装置内部での設定を変更する必要がない。この場合、液晶表示装置に接続する信号源装置において、たとえば表示データの入力方式が1クロック毎2画素方式の場合にはST信号用入力端子をVDDに接続し、入力表示データが1クロック毎1画素方式の場合には接地側に接続すればよい。または、液晶表示装置に接続する信号源装置と液晶表示装置との間を接続するケーブル内部において、たとえば、入力表示データが1クロック毎2画素方式の場合にはVDDに、入力表示データが1クロック毎1画素方式の場合にはSTを接地側に接続すればよい。
【0021】
また、液晶表示装置の動作中に表示方式を切り替える必要がある場合には、信号源装置において入力信号のデータ方式とST端子入力信号とを同時に変更すればよい。
【0022】
その結果、1クロック毎1画素方式もしくは1クロック毎2画素方式に応じて液晶表示装置内部での設定を変更する必要がないので、一種類の液晶表示装置で前記2方式の信号入力に対応できる。したがって、液晶表示装置の生産、在庫管理が容易になり、その結果製品コストを低減できる。また、液晶表示装置の動作中に表示方式の切り替えが可能になり、状況に応じた柔軟な対応が可能になる。
【0023】
実施の形態2
図2は本発明の第2の実施の形態を説明するアクティブマトリクス型液晶表示装置の回路構成図である。ここで51は入力信号のデータ入力方式が1クロック毎1画素方式であるか2画素方式であるかを判定するデータ入力方式の判定回路である。判定回路51にはVDD、DENA、CLKおよびHDが入力され、1クロック毎1画素方式もしくは1クロック毎2画素方式に応じた設定信号STOを出力する。
【0024】
図3は判定回路51内部の回路構成図である。201はカウンタ回路、202は判定出力回路である。カウンタ回路201にDENA、CLK、HD、VDDが入力され、判定出力回路202にHD、VDDが入力される。
【0025】
図4は表示画素数が1024(水平方向)×768(垂直方向)であるXGA仕様における1クロック毎1画素方式または1クロック毎2画素方式におけるDENA、表示データ、CLK、HDの信号タイミング図である。ここで、tCLKはクロック周期、tHは1水平同期期間である。また、図中の信号は全てディジタル信号であり、たとえば上側は電源(VDD)電圧でありハイ状態と呼び、下側は接地電圧でロー状態と呼ぶ。したがって、tWDHはDENAがハイ状態にある期間である。
【0026】
まず、1クロック毎2画素方式について説明する。ここで、表示データとしては赤色表示の奇数列表示データRO、偶数列表示データREを示したが、他の緑、青色表示データについても同様である。また、表示データ中に示した数字(1、2、3、4、5‥‥‥1021、1022、1023、1024)は液晶表示装置の水平方向に並ぶ表示画素に入力されるデータの何番目の表示画素に入力されるかを示す数字であり、それぞれが各表示画素に入力するデータの発生期間に相当する。したがって、1が最初のデータであり、1024が最後のデータに対応する。このように、DENA信号はtH期間において表示データ期間を伝える信号である。即ち、ROが1番目のデータ、REが2番目のデータの開始に同期してDENAはロー状態からハイ状態に遷移し、ROが1023番目のデータ、REが1024番目のデータを終了するとともにDENAはハイ状態からロー状態に遷移する。また、各表示データ信号の発生期間とtCLKは同期している。したがって、1クロック毎2画素方式においては以下の関係が成り立つ。
tWDH/tCLK=512
【0027】
次に1クロック毎1画素方式について説明する。ここで、表示データとしては赤色表示のRを示したが、他の緑、青色表示データについても同様である。また、表示データ中に示した数字(1、2、3、4、5‥‥‥1023、1024)は液晶表示装置の水平方向に並ぶ表示画素に入力されるデータの何番目の表示画素に入力されるかを示す数字であり、それぞれが各表示画素に入力するデータの発生期間に相当する。したがって、1が最初のデータであり、1024が最後のデータに対応する。このように、DENA信号はtH期間において表示データ期間を伝える信号である。即ち、Rが1番目のデータの開始に同期してDENAはロー状態からハイ状態に遷移し、Rが1024番目のデータを終了するとともにDENAはハイ状態からロー状態に遷移する。また、各表示データ信号の生成期間とtCLKは同期している。したがって、1クロック毎1画素方式においては以下の関係が成り立つ。
tWDH/tCLK=1024
【0028】
以上のようにtWDHとtCLKの間のタイミング関係を検出することによって、自動的に1クロック毎1画素方式もしくは1クロック毎2画素方式を判定することが可能になる。
【0029】
図3を用いて、判定方法を説明する。カウンタ回路201においてHDに同期してDENA信号中におけるtWDH期間中のクロック数をCLK信号を用いてカウントする。そのカウント結果をCountとして判定出力回路202に伝達する。202内部ではその数が512かもしくは1024であるかを判定し、判定結果に基づいてSTOを出力する。たとえば、512の場合にはVDDを出力し、1024の場合には接地電圧を出力すればよい。
【0030】
以上のような判定を各HD周期に行なうことにより、液晶表示装置の動作中に入力信号が1クロック毎1画素方式から1クロック毎2画素方式に変化した場合にも自動的に対応でき、常に正常な表示が可能になる。
【0031】
その結果、1クロック毎1画素方式もしくは1クロック毎2画素方式に応じて液晶表示装置内部での設定を変更する必要がないので、一種類の液晶表示装置で前記2方式の信号入力に対応できる。したがって、液晶表示装置の生産、在庫管理が容易になり、その結果製品コストを低減できる。また、液晶表示装置の動作中に表示方式の切り替えが可能になり、状況に応じた柔軟な対応が可能になる。
【0032】
実施の形態3
以上の実施の形態においては、判定結果が計算通りにいく場合を想定したが、実際にはノイズ等の影響で計算通りの値にならない場合もある。その場合においても判定基準の範囲を広げることによって同様の効果を実現できる。
【0033】
たとえば、1クロック毎2画素方式においては以下の判定を用いる。
0<tWDH/tCLK<767
【0034】
たとえば、1クロック毎1画素方式においては以下の判定を用いる。
768<tWDH/tCLK
【0035】
実施の形態4
以上の実施の形態においては、表示画素数が1024(水平方向)×768(垂直方向)であるXGA仕様の場合について説明したが、本発明はそれ以外の1280(水平方向)×1024(垂直方向)をはじめとするあらゆる表示仕様に対して適用可能である。その場合、一般に水平方向の表示画素数をnとする前記判定式は以下の通りになる。
【0036】
1クロック毎2画素方式の場合。
tWDH/tCLK=n/2
【0037】
1クロック毎1画素方式の場合。
tWDH/tCLK=n
【0038】
実施の形態5
以上の実施の形態においては、TFTをスイッチング素子に用いたアクティブマトリクス型液晶表示装置について述べたが、スイッチング素子を有さないパッシブマトリクス型液晶表示装置等、他の液晶表示装置に本発明を適用しても同様に有効である。
【0039】
【発明の効果】
本発明では、表示データ信号入力方式が1クロック毎1画素方式であるか1クロック毎2画素方式であるかに対応して設定する液晶表示装置内部の入力選択回路の設定信号を表示データ入力信号から判定し設定するようにしたため、1クロック毎1画素方式もしくは1クロック毎2画素方式に応じて液晶表示装置内部での設定を変更する必要がないので、一種類の液晶表示装置で前記2方式の信号入力に対応できる。したがって、液晶表示装置の生産、在庫管理が容易になり、その結果製品コストを低減できる。また、液晶表示装置を動作中に入力信号が1クロック毎1画素方式から1クロック毎2画素方式に変化した場合にも正常な表示が可能になる。
【図面の簡単な説明】
【図1】本発明の第1の実施の形態を説明するアクティブマトリクス型液晶表示装置の回路構成図である。
【図2】本発明の第2の実施の形態を説明するアクティブマトリクス型液晶表示装置の回路構成図である。
【図3】図2の判定回路51の内部を説明した回路構成図である。
【図4】表示画素数が1024(水平方向)×768(垂直方向)であるXGA仕様における1クロック毎1画素方式および1クロック毎2画素方式におけるDENA、表示データ、CLK、HDの信号タイミング図である。
【図5】従来のアクティブマトリクス型液晶表示装置の回路構成図である。
【図6】図5および図1の入力選択回路11の内部を説明した回路構成図である。
【符号の名称】
1 液晶表示装置
10 デジタル制御回路
11 入力選択回路
12 駆動IC制御回路
13 アナログ信号生成回路
21 液晶セル
22 ソース駆動IC
23 ゲート駆動IC
30 表示画素
31 ソース配線
32 ゲート配線
33 スイッチング素子
34 液晶容量
35 保持容量
36 共通配線
40 ST信号切替スイッチ
51 判定回路
101 データバッファ回路
102 クロック制御回路
103、104 シリアル・並列変換回路
105 奇数列切替回路
106 偶数列切替回路
107 クロック切替回路
201 カウンタ回路
202 判定出力回路[0001]
BACKGROUND OF THE INVENTION
The present invention relates to display data signal input system switching in a liquid crystal display device.
[0002]
[Prior art]
FIG. 5 is a circuit configuration diagram of an active matrix liquid crystal display device using a conventional TFT (thin film transistor) as a switching element. 1 is a liquid crystal display device, 10 is a digital control circuit, 11 is an input selection circuit inside 10, 12 is a drive IC control signal generation circuit inside 10, 13 is an analog signal generation circuit, and 21 is a liquid crystal cell , 22 are source driving ICs, and 23 is a gate driving IC.
[0003]
A plurality of
[0004]
RO, GO, BO are input display data signals to the odd-numbered liquid
[0005]
RO1, GO1, BO1, RE1, GE1, and BE1 are display data signals selected by the
[0006]
RO2, GO2, BO2, RE2, GE2, and BE2 are display data signals input to the
[0007]
As for the input method of the input display data signal, as described above, each R, G, B 8-bit data string is divided into an odd number column and an even number column, and two data are input in parallel in one clock cycle. There is a method in which only one data is input in one clock cycle without doing so. 4A and 4B show the timings of both types of display data signals. The former is called a two-pixel method per clock, and the latter is called a one-pixel method per clock. Since the clock frequency can be halved in the 2-pixel method per clock, when the signal frequency becomes high in a high-definition liquid crystal display device, electromagnetic radiation is suppressed by lowering the clock frequency, circuit sampling error due to signal distortion, etc. This is effective in reducing display noise caused by the above. For example, in a liquid crystal display device of the XGA specification having a display pixel number of 1024 × 768, the clock frequency in the one-pixel method per clock is generally 65 MHz, but if the two-pixel method per clock is adopted, the clock frequency is 32.times. It can be reduced to 5 MHz. On the other hand, since the number of input signals per clock can be reduced to half that of the two-pixel method per clock in the one-pixel method per clock, the cost can be reduced by reducing the number of connectors and cables. As described above, both methods have advantages and disadvantages, and therefore, both the two-pixel method per clock and the one-pixel method per clock are generally used for the form of signals input from the signal source device to the liquid crystal display device. ing.
[0008]
Therefore, in order to make the liquid crystal display device versatile, it is necessary to be able to input both types of display data signals. For example, in the case of the two-pixel method per clock, odd column input display data signals are input to RO, GO, and BO, and even column input display data signals are input to RE, GE, and BE, respectively. On the other hand, in the case of the one-pixel method per clock, serial input display data signals that are not separated into odd columns and even columns are input to RO, GO, and BO, and no signals are input to RE, GE, and BE.
[0009]
Here, with respect to each R, G, B8 bit data string input from the
[0010]
FIG. 6 is a circuit configuration diagram illustrating the inside of the
[0011]
RES, GES, and BES are signals in which the phase, voltage, and voltage of RE, GE, and BE are adjusted by the
[0012]
103 is a serial / parallel conversion circuit that divides a serial data signal that is not separated into odd and even columns, and generates an odd column signal. 104 is a frequency that divides serial data signals that are not separated into odd and even columns. Serial / parallel conversion circuit for generating even column signals, ROPO, GOPO, BOPO are odd column data signals generated in 103, ROPE, GOPE, BOPE are even column data signals generated in 104, and CLKPO is A clock signal generated at 102 and used for frequency division at 103, and CLKPE is a clock signal generated at 102 and used for frequency division at 104.
[0013]
[0014]
CLK1P is a clock signal corresponding to one pixel system per clock whose phase and voltage are only adjusted, and CLK2P is a clock signal corresponding to two pixel systems per clock whose CLK and phase are divided by two. Is a clock switching circuit that selects CLK1P or CLK2P in accordance with the display data input method according to the two-pixel method per clock or the one-pixel method per clock, and outputs it as CLK1.
[0015]
Here, the switching state of 105, 106, and 107 is controlled by the ST signal input to the
[0016]
[Problems to be solved by the invention]
In the conventional liquid crystal display device, it is necessary to change the voltage setting of the ST signal according to the one-pixel method per clock or the two-pixel method per clock, but it is impossible to change the setting from the outside of the device. . Therefore, two types of liquid crystal display devices must be produced separately and managed in inventory. Therefore, there is a problem that the product cost increases. Further, the display method cannot be switched during the operation of the liquid crystal display device.
[0017]
The present invention has been made to solve the above-described problems of the prior art, and an object of the present invention is to provide a liquid crystal display device in which the display method can be switched by a setting signal from the outside of the device in correspondence with the data input method. And Another object of the present invention is to provide a liquid crystal display device that automatically determines an input signal and switches a display method without requiring an external setting signal.
[0018]
[Means for solving problems]
Liquid crystal display device of the present invention, in synchronization with the clock input signal, a liquid crystal display device to read the display data input signal, the display input scheme 2 pixels per clock of the data input signal to the liquid crystal display device in so can cope cases the method or one clock per pixel mode, selects a signal processing method in a digital control circuit in response to the input mode of the display data input signal, regardless of the input method An input selection circuit that generates the same internal display data signal; and an input method determination circuit that determines whether the input method is a two-pixel method per clock or a one-pixel method per clock; mosquito the number of clocks in the input display enable signal period in one horizontal synchronizing signal period that corresponds to the number of display pixels n arranged in the horizontal direction of the liquid crystal display device in the clock input signal And a counter circuit and the determination output circuit for cement, the determination output circuit, wherein when the count number of the counter circuit is n / 2, it is determined that the input method is 2 pixels schemes each clock, the counting number If n is judged to the input method is one pixel scheme every clock and outputs the determination result as a setting signal of the input selection circuit, the input selection circuit, said in the liquid crystal display device In the digital control circuit , the setting signal is input, and a signal processing method in the digital control circuit in the liquid crystal display device is selected .
[0020]
DETAILED DESCRIPTION OF THE INVENTION
FIG. 1 is a circuit configuration diagram of an active matrix type liquid crystal display device for explaining a first embodiment of the present invention. Here, the internal configuration of the
[0021]
When the display method needs to be switched during the operation of the liquid crystal display device, the data method of the input signal and the ST terminal input signal may be changed simultaneously in the signal source device.
[0022]
As a result, it is not necessary to change the setting in the liquid crystal display device according to the one-pixel method per clock or the two-pixel method per clock, so that one type of liquid crystal display device can cope with the signal input of the two methods. . Accordingly, the production and inventory management of the liquid crystal display device are facilitated, and as a result, the product cost can be reduced. Further, the display method can be switched during the operation of the liquid crystal display device, and a flexible response according to the situation becomes possible.
[0023]
FIG. 2 is a circuit configuration diagram of an active matrix liquid crystal display device for explaining a second embodiment of the present invention.
[0024]
FIG. 3 is a circuit configuration diagram inside the
[0025]
FIG. 4 is a signal timing diagram of DENA, display data, CLK, and HD in the one-pixel method per clock or the two-pixel method per clock in the XGA specification where the number of display pixels is 1024 (horizontal direction) × 768 (vertical direction). is there. Here, t CLK is a clock cycle, and t H is one horizontal synchronization period. The signals in the figure are all digital signals. For example, the upper side is a power supply (VDD) voltage and is called a high state, and the lower side is a ground voltage and called a low state. Therefore, t WDH is a period during which DENA is in a high state.
[0026]
First, the 2-pixel method for each clock will be described. Here, as the display data, the odd-numbered column display data RO and the even-numbered column display data RE displayed in red are shown, but the same applies to the other green and blue display data. The numbers (1, 2, 3, 4, 5,... 1021, 1022, 1023, 1024) shown in the display data indicate what number of data input to the display pixels arranged in the horizontal direction of the liquid crystal display device. This is a number indicating whether the data is input to the display pixel, and each corresponds to a generation period of data input to each display pixel. Therefore, 1 corresponds to the first data, and 1024 corresponds to the last data. Thus, the DENA signal is a signal that conveys the display data period in the t H period. That is, DENA transitions from a low state to a high state in synchronization with the start of RO for the first data and RE for the second data. RO ends the 1023rd data and RE ends the 1024th data and DENA. Transitions from a high state to a low state. Further, the generation period of each display data signal and t CLK are synchronized. Therefore, the following relationship is established in the 2-pixel method for each clock.
t WDH / t CLK = 512
[0027]
Next, a one-pixel method for each clock will be described. Here, as the display data, red R is shown, but the same applies to other green and blue display data. The numbers (1, 2, 3, 4, 5,..., 1023, 1024) shown in the display data are input to the display pixel of the data input to the display pixels arranged in the horizontal direction of the liquid crystal display device. Each of which corresponds to a generation period of data input to each display pixel. Therefore, 1 corresponds to the first data, and 1024 corresponds to the last data. Thus, the DENA signal is a signal that conveys the display data period in the t H period. That is, in synchronization with the start of the first data R, DENA transitions from the low state to the high state, and when R finishes the 1024th data, DENA transitions from the high state to the low state. Further, the generation period of each display data signal and t CLK are synchronized. Therefore, the following relationship is established in the one-pixel method per clock.
t WDH / t CLK = 1024
[0028]
As described above, by detecting the timing relationship between t WDH and t CLK , it is possible to automatically determine the one-pixel method per clock or the two-pixel method per clock.
[0029]
The determination method will be described with reference to FIG. The
[0030]
By performing the determination as described above for each HD cycle, it is possible to automatically cope with the change of the input signal from the one-pixel method per clock to the two-pixel method per clock during the operation of the liquid crystal display device. Normal display is possible.
[0031]
As a result, it is not necessary to change the setting in the liquid crystal display device according to the one-pixel method per clock or the two-pixel method per clock, so that one type of liquid crystal display device can cope with the signal input of the two methods. . Accordingly, the production and inventory management of the liquid crystal display device are facilitated, and as a result, the product cost can be reduced. Further, the display method can be switched during the operation of the liquid crystal display device, and a flexible response according to the situation becomes possible.
[0032]
In the above embodiment, it is assumed that the determination result goes as calculated. However, in actuality, the value may not be as calculated due to the influence of noise or the like. Even in such a case, the same effect can be realized by widening the range of the criterion.
[0033]
For example, the following determination is used in the two-pixel method per clock.
0 <t WDH / t CLK <767
[0034]
For example, the following determination is used in the one-pixel method per clock.
768 <t WDH / t CLK
[0035]
Embodiment 4
In the above embodiment, the case of the XGA specification in which the number of display pixels is 1024 (horizontal direction) × 768 (vertical direction) has been described, but the present invention is other 1280 (horizontal direction) × 1024 (vertical direction). ) And other display specifications. In that case, generally, the determination formula in which the number of display pixels in the horizontal direction is n is as follows.
[0036]
In case of 2 pixel system per clock.
t WDH / t CLK = n / 2
[0037]
In the case of one pixel system per clock.
t WDH / t CLK = n
[0038]
Embodiment 5
In the above embodiments, active matrix liquid crystal display devices using TFTs as switching elements have been described. However, the present invention is applied to other liquid crystal display devices such as passive matrix liquid crystal display devices having no switching elements. Even so, it is equally effective.
[0039]
【The invention's effect】
In the present invention, the setting signal of the input selection circuit in the liquid crystal display device which is set corresponding to whether the display data signal input method is the one-pixel method per clock or the two-pixel method per clock is the display data input signal. since the so determined set from, it is not necessary to change the settings in the internal liquid crystal display device according to one pixel scheme or one clock every two pixels schemes each clock, the two systems in one type liquid crystal display device It can correspond to the signal input. Accordingly, the production and inventory management of the liquid crystal display device are facilitated, and as a result, the product cost can be reduced. The input signal to the liquid crystal display device during operation also becomes possible normal display when changes in one clock every two pixels manner from one pixel scheme per clock.
[Brief description of the drawings]
FIG. 1 is a circuit configuration diagram of an active matrix liquid crystal display device for explaining a first embodiment of the present invention;
FIG. 2 is a circuit configuration diagram of an active matrix liquid crystal display device for explaining a second embodiment of the present invention;
3 is a circuit configuration diagram illustrating the inside of a
FIG. 4 is a signal timing diagram of DENA, display data, CLK, and HD in a 1-pixel per clock system and a 2-pixel per clock system in the XGA specification where the number of display pixels is 1024 (horizontal direction) × 768 (vertical direction). It is.
FIG. 5 is a circuit configuration diagram of a conventional active matrix liquid crystal display device.
6 is a circuit configuration diagram illustrating the inside of the
[Name of code]
DESCRIPTION OF
23 Gate drive IC
30
Claims (1)
該液晶表示装置への前記表示データ入力信号の入力方式が1クロック毎2画素方式または1クロック毎1画素方式のいずれの場合にも対応できるように、前記表示データ入力信号の前記入力方式に応じてデジタル制御回路内での信号処理方法を選択し、前記入力方式に関わらず同じ内部表示データ信号を生成する入力選択回路と、
前記入力方式が1クロック毎2画素方式であるか1クロック毎1画素方式あるかを判定する入力方式判定回路とを備え、
該判定回路は、当該液晶表示装置の水平方向に並ぶ表示画素数nに対応する1水平同期信号期間における入力表示イネーブル信号期間中のクロック数を前記クロック入力信号でカウントするカウンタ回路と判定出力回路とを備え、
該判定出力回路は、前記カウンタ回路のカウント数がn/2である場合は前記入力方式が1クロック毎2画素方式と判定し、前記カウント数がnである場合は前記入力方式が1クロック毎1画素方式であると判定し、これらの判定結果を前記入力選択回路の設定信号として出力し、
前記入力選択回路は、当該液晶表示装置内の前記デジタル制御回路内部にあって、前記設定信号を入力し、当該液晶表示装置内の前記デジタル制御回路内部の信号処理方法を選択することを特徴とする液晶表示装置。 A liquid crystal display device that reads a display data input signal in synchronization with a clock input signal,
To accommodate in each case of the liquid crystal display wherein the display data input signal input method is one clock every two pixels scheme or one clock per pixel mode of the apparatus, depending on the input method of the display data input signal an input selection circuit for selecting a signal processing method in a digital control circuit, for generating the same internal display data signal regardless of the input method Te,
An input method determination circuit for determining whether the input method is a two-pixel method per clock or a one-pixel method per clock;
The decision circuit, the liquid crystal display wherein the number of clocks in the input display enable signal period in one horizontal synchronizing signal period that corresponds to the display pixel number n arranged in the horizontal direction the clock input signal judgment a counter circuit for counting the output of the device With circuit,
The determination output circuit determines that the input method is a two-pixel method per clock when the count number of the counter circuit is n / 2, and the input method is every clock when the count number is n. It is determined that it is a single pixel system, and these determination results are output as setting signals for the input selection circuit,
Wherein the input selection circuit, a feature that there within said digital control circuit in the liquid crystal display device, inputs the setting signal, for selecting the digital control circuit internal signal processing method in the liquid crystal display device Liquid crystal display device.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP22093199A JP4249852B2 (en) | 1999-08-04 | 1999-08-04 | Liquid crystal display |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP22093199A JP4249852B2 (en) | 1999-08-04 | 1999-08-04 | Liquid crystal display |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008215405A Division JP4317254B2 (en) | 2008-08-25 | 2008-08-25 | Method for reading display data of liquid crystal display device |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2001042840A JP2001042840A (en) | 2001-02-16 |
JP4249852B2 true JP4249852B2 (en) | 2009-04-08 |
Family
ID=16758809
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP22093199A Expired - Fee Related JP4249852B2 (en) | 1999-08-04 | 1999-08-04 | Liquid crystal display |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4249852B2 (en) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4875248B2 (en) * | 2001-04-16 | 2012-02-15 | ゲットナー・ファンデーション・エルエルシー | Liquid crystal display |
JP2006098639A (en) * | 2004-09-29 | 2006-04-13 | Seiko Epson Corp | Electro-optic device and test method thereof |
-
1999
- 1999-08-04 JP JP22093199A patent/JP4249852B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2001042840A (en) | 2001-02-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101909675B1 (en) | Display device | |
KR101497149B1 (en) | Display apparatus | |
US8581823B2 (en) | Liquid crystal display device and driving method thereof | |
US7710377B2 (en) | LCD panel including gate drivers | |
KR100330036B1 (en) | Liquid Crystal Display and Driving Method Thereof | |
TWI413047B (en) | Video display driver with data enable learning | |
JP2018060199A (en) | Display device capable of changing frame rate | |
KR101782818B1 (en) | Data processing method, data driving circuit and display device including the same | |
US20030197672A1 (en) | Method and apparatus for driving liquid crystal display | |
KR101924417B1 (en) | Method of driving a display panel and display apparatus for performing the same | |
CN102339591A (en) | Liquid crystal display and method for driving the same | |
JP2006039542A (en) | Array substrate and display device having same, and driving device and driving method thereof | |
US10984697B2 (en) | Driving apparatus of display panel and operation method thereof | |
KR20110049560A (en) | Display device | |
CN106097947A (en) | It is capable of display device and the driving method thereof of driven at low speed | |
KR19990077658A (en) | Liquid Crystal Display Controller, Liquid Crystal Display Unit Using the same and Information Processor | |
JP2015079078A (en) | Display control device and method, semiconductor integrated circuit device, and display device | |
US20090085858A1 (en) | Driving circuit and related driving method of display panel | |
JP2007163824A (en) | Display device | |
US10621937B2 (en) | Liquid crystal display device and method of driving the same | |
KR20030051054A (en) | liquid display apparatus | |
JP4249852B2 (en) | Liquid crystal display | |
KR20070079422A (en) | Driving apparatus for display device and display device including the same | |
JP4016605B2 (en) | Shift register, electro-optical device, drive circuit, and electronic device | |
JP4317254B2 (en) | Method for reading display data of liquid crystal display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20050405 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20071106 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20080129 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080325 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080522 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080701 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080825 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080924 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20081121 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090113 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090116 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120123 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130123 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130123 Year of fee payment: 4 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |