JP4175163B2 - Pulse width modulation circuit - Google Patents

Pulse width modulation circuit Download PDF

Info

Publication number
JP4175163B2
JP4175163B2 JP2003108538A JP2003108538A JP4175163B2 JP 4175163 B2 JP4175163 B2 JP 4175163B2 JP 2003108538 A JP2003108538 A JP 2003108538A JP 2003108538 A JP2003108538 A JP 2003108538A JP 4175163 B2 JP4175163 B2 JP 4175163B2
Authority
JP
Japan
Prior art keywords
circuit
signal
current
pulse width
width modulation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2003108538A
Other languages
Japanese (ja)
Other versions
JP2004320182A (en
Inventor
禎俊 久本
典生 梅津
和孝 村山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Onkyo Corp
Original Assignee
Onkyo Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Onkyo Corp filed Critical Onkyo Corp
Priority to JP2003108538A priority Critical patent/JP4175163B2/en
Publication of JP2004320182A publication Critical patent/JP2004320182A/en
Application granted granted Critical
Publication of JP4175163B2 publication Critical patent/JP4175163B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Description

【0001】
【発明の属する技術分野】
本発明は、たとえばオーディオアンプに用いられるパルス幅変調回路に関する。
【0002】
【従来の技術】
従来、オーディオアンプでは、オーディオ信号をパルス幅変調(PWM)してその変調信号を出力するパルス幅変調回路が用いられている。そして、このパルス幅変調回路として、図9に示す無安定マルチバイブレータを用いた回路が知られている。
【0003】
図9に示すパルス幅変調回路は、定電流iを出力する定電流部Kと、第1トランジスタQ13からなる第1スイッチング回路の出力端(コレクタ)と第2トランジスタQ14からなる第2スイッチング回路の入力端(ベース)とが第1コンデンサC11とこの第1コンデンサC11に定電流iの一部i1を充電電流として供給する抵抗r1とトランジスタQ11とからなる第1電流供給回路で結合されるとともに、第2トランジスタQ14からなる第2スイッチング回路の出力端(コレクタ)と第1トランジスタQ13からなる第1スイッチング回路の入力端(ベース)とが第2コンデンサC12とこの第2コンデンサC12に定電流iの残りi2(=i−i1)を充電電流として供給する抵抗r2とトランジスタQ12とからなる第2電流供給回路で結合された無安定マルチバイブレータからなるパルス信号生成部と、第1電流供給回路のトランジスタQ11のベースにオーディオ出力源AUからのオーディオ信号(変調信号)を入力することにより第1コンデンサC11の充電電流i1と第2コンデンサC12の充電電流i2との電流比k(=i2/i1)を変化させてパルス信号生成部から発生されるパルス信号のパルス幅変調を行うパルス幅変調部とで構成されている。
【0004】
図9に示すパルス幅変調回路は、第1、第2電流供給回路(差動増幅回路)に対して定電流回路Kから定電流iが供給されており、トランジスタQ11のベースに入力されるオーディオ信号のレベル変動に応じて第1コンデンサC11に供給される電流i1と第2コンデンサC12に供給される電流i2とがi1+i2=iの関係を保持しながら変化するようになっている。電流i1,i2による第1、第2コンデンサC11,C12の充電動作によって第1トランジスタQ13と第2トランジスタQ14とが交互にオン・オフをするため、オーディオ信号に基づいて充電電流i1,i2の電流比kが変化し、この電流比kの変化に応じて第2トランジスタQ14のオン期間とオフ期間とが変化するようになっている。すなわち、オーディ信号の振幅の変化に応じて第2トランジスタQ14のコレクタ端子から出力されるパルス信号のパルス幅が変化するようになっている。
【0005】
図9に示すパルス幅変調回路は、電流i1と電流i2との合計電流が定電流iに固定されているとともに、第1、第2コンデンサC11,C12の充電電圧も(V1−V2)の範囲に固定されているため、第1コンデンサC11の充電時間(第2トランジスタQ14から出力されるパルス信号のオフ期間を決定する時間)と第2コンデンサC12の充電時間(同パルス信号のオン期間を決定する時間)とは、それぞれ電流i1と電流i2に反比例する。すなわち、いま、第1、第2コンデンサC11,C12の容量をともにCとすると、第2トランジスタQ14から出力されるパルス信号のオン期間T1はT1=C(V1−V2)/i1で表され、オフ期間T2はT2=C(V1−V2)/i2で表される。
【0006】
したがって、パルス信号の周期Tは、T=T1+T2=C(V1−V2){1/i1+1/i2)}で表される。そして、電流比k=i1/i2よりi1+i2=(1+k)i1=k・i2/(1+k)=iであるから、周期Tは、下記▲1▼式のようになる。
【0007】
【数1】

Figure 0004175163
【0008】
上記▲1▼式より、パルス信号の周期Tは(k2+2k+1)/kの関数であるから、周期Tは、k=1、すなわち、i1=i2=i/2のとき(オーディ信号が無入力のとき)に最小となり、k>1もしくはk<1では、電流比kが1との差が大きくなるのに応じて増大する。このように、図9に示す無安定マルチバイブレータを用いたパルス幅変調回路は、オーディオ信号のレベルの変化に応じてパルス幅が変化するものの、オーディオ信号のレベル変動に応じてパルス周期も変化するという特性を有する。
【0009】
しかし、このパルス幅変調信号の周波数が変動するという特性は、たとえばパルス幅変調回路の後段に、特定周波数に伝達零点を有するフィルタを接続する場合、パルス幅変調回路から出力されるパルス幅変調信号の周波数が変動すると、フィルタによって遮断すべき周波数を遮断できなくなるという問題が生じる不都合があり、好ましくない。
【0010】
そこで、従来、無安定マルチバイブレータを用いたパルス幅変調回路において、周波数を一定に保持しつつオーディオ信号のレベル変動に応じてパルス幅を変化させるパルス幅変調回路が提案されている(たとえば、特許文献1参照。)。
【0011】
【特許文献1】
特開2002−124859号公報
【0012】
図10は、上記公報におけるパルス幅変調回路の等価回路を示す図である。この図に示すパルス幅変調回路は、図9に示すパルス幅変調回路において、定電流回路Kを、オーディオ信号のレベル変動に応じて第1、第2電流供給回路に供給する電流iを変化させる電流制御回路K’に置き換えたものである。
【0013】
電流制御回路K’は、レベルシフタ回路21、絶対値生成回路22、反転回路23、および増幅回路24からなる信号変換回路と、この信号変換回路から出力される電圧により第1、第2電流供給回路に供給する電流iを制御するpnp型トランジスタQ10とで構成されている。なお、トランジスタQ10のエミッタと電源V0との間に接続される抵抗rは電流制限抵抗であり、電源V0と反転回路23との間に接続された電源EはトランジスタQ10のベース電位を規定するためのものである。
【0014】
レベルシフタ回路21は、オーディオ出力源AUから出力されるオーディオ信号(0vを基準にレベル変動する交流信号)のレベル変動の基準レベルを電源Eによって規定される電圧レベルVb(=V0−E)にシフトさせる回路である。絶対値生成回路22は、オーディオ信号の基準レベルVbからのレベル変動分の絶対値|±ΔV|を生成する回路である。なお、絶対値生成回路22の動作基準の電圧レベルはVbであるので、絶対値生成回路22から出力される信号のレベルはVb+|±ΔV|となっている。反転回路23は、絶対値生成回路22から出力される絶対値のレベルを反転させる回路である。なお、反転回路23の動作基準の電圧レベルもVbであるので、反転回路23から出力される信号のレベルはVb−|±ΔV|となっている。増幅回路24は、反転回路23から出力される信号をトランジスタQ10の駆動信号として適切なレベルに調整する回路である。すなわち、トランジスタQ10から第1、第2電流供給回路に供給する電流iをオーディオ信号のレベル変動に応じて適切に変動させるようにトランジスタQ10の駆動電圧を調整する回路である。
【0015】
このパルス幅変調回路では、図11に示すように、オーディオ信号のレベルが変化すると、そのレベル変化量に応じて第1、第2電流供給回路に供給される電流iが変化する。なお、オーディオ信号が0vの状態は無変調状態で、第1、第2電流供給回路に供給される電流は最小電流iとなる。オーディオ信号のレベルが0vから変化すると、その変化量+v1,−v2(図11では|+v1|>|−v2|)に応じて第1、第2電流供給回路に供給される電流はiaとib(>ia)とに変化する。これにより、第1コンデンサC11の充電電流i1と第2コンデンサC12の充電電流i2との電流比kが変化するとともに、充電電流i1,i2の絶対値(a点,b点の電圧変化の傾斜部分が電流i,ia,ibに応じて変化していることを参照)も変化するので、オーディオ信号のレベル変動に応じてパルス幅変調信号PWM(d点の出力信号)のパルス幅(デューティ比)は変化するが、その周期(同図における周期Ta,Tb,Tc参照)は略一定にすることができるようになっている。
【0016】
【発明が解決しようとする課題】
しかしながら、この無安定マルチバイブレータを利用したパルス幅変調回路は、オーディオ信号のレベル変動に応じて第1、第2電流供給回路に供給する電流iを増大させてパルス幅変調信号の周波数を一定に保持する構成であるため、オーディオ信号が信号変換回路によって変化され、比較的大きな電流がトランジスタQ10や第1、第2トランジスタQ11,Q12に流れることになり、これらのトランジスタQ10〜Q12に大電流容量のものを用いる必要がある。また、各トランジスタQ10〜Q12に比較的大きな電流が流れる結果、各トランジスタQ10〜Q12の発熱量が増大するといった問題点もある。
【0017】
本発明は、このような事情のもとで考え出されたものであって、比較的大きな電流量を回路素子に流すことなく、一定の周期のパルス幅変調信号を出力させることのできるパルス幅変調回路を提供することを、その課題としている。
【0018】
【発明の開示】
上記の課題を解決するため、本発明では、次の技術的手段を講じている。
【0019】
本発明は、定電流を出力する定電流出力部と、第1のスイッチング回路の出力端と第2のスイッチング回路の入力端とが第1のコンデンサとこの第1のコンデンサに上記定電流出力部から出力される定電流の一部を充電電流として供給する第1の電流供給回路とを含む第1の結合回路で結合されるとともに、上記第2のスイッチング回路の出力端と上記第1のスイッチング回路の入力端とが第2のコンデンサとこの第2のコンデンサに上記定電流出力部から出力される定電流の残りを充電電流として供給する第2の電流供給回路とを含む第2の結合回路で結合され、上記第1、第2のスイッチング回路の出力端からパルス信号が出力されるパルス信号生成部と、上記第1の電流供給回路から上記第1のコンデンサに供給される電流を外部入力される変調信号のレベル変動に応じて変化させることにより上記パルス信号生成部で生成されるパルス信号のデューティ比を変化させるパルス幅変調部とからなるパルス幅変調回路において、上記パルス信号生成部を駆動するための駆動電圧を供給する電源と、上記パルス信号生成部に供給される駆動電圧を上記変調信号のレベル変動に応じて変化させる駆動電圧制御部とを備えたものである(請求項1)。
【0020】
なお、上記パルス幅変調回路において、上記駆動電圧制御部は、上記変調信号のレベル変動量が増大するのに応じて上記駆動電圧を小さくするものである(請求項2)。また、上記駆動電圧制御部は、変調信号の基準レベルを上記駆動電圧のレベルにシフトするレベルシフト回路と、このレベルシフト回路から出力される電圧信号を上記駆動電圧のレベルを基準に上記変調信号のレベル変動分に基づく所定のレベルだけ低下させた電圧信号に変換する信号変換回路とで構成するとよい(請求項3)。さらに、上記パルス幅変調回路において、上記パルス信号生成部で生成されるパルス信号のオン・オフのタイミング信号に基づいて、上記変調信号のレベル変動に関係なく振幅の一定したパルス幅変調信号を生成して出力するパルス幅変調信号出力部をさらに備えるとよい(請求項4)。
【0021】
本発明によれば、定電流出力部から出力される電流iは第1、第2の電流供給回路より電流i1と電流i2(=i−i1)に分流され、第1のコンデンサは電流i1により充電され、第2のコンデンサは電流i2により充電される。第1、第2のコンデンサの充電電圧の変化により第1、第2のスイッチング回路の出力端の出力レベルが交互に反転し、これによりパルス信号が出力される。変調信号が外部入力されると、電流i1と電流i2との電流比kは、変調信号のレベル変動に応じて変化し、これにより第1、第2のコンデンサの充電時間が変化して第1、第2のスイッチング回路から出力されるパルス信号のオン期間とオフ期間の比率(デューティ比)が変化するパルス幅変調信号が得られる。
【0022】
パルス幅変調信号は、電流比kが1(無変調状態)のとき、デューティ比が50%で、電流比kが1から増大もしくは減少するのに応じてデューティ比が増大もしくは減少する。すなわち、変調信号のレベル変動に応じてパルス幅変調信号のデューティ比が変化する。
【0023】
変調信号のレベル変動に応じて電流比kだけを変化させる場合は、パルス幅変調信号のデューティ比だけでなく、その周期も同時に変化するが、本発明では、変調信号のレベル変動に応じてパルス信号生成部の駆動電圧を、変調信号のレベル変動量が増大するのに応じて小さくするように制御しているので、第1、第2のコンデンサの充電電圧の範囲が変調信号のレベル変動に応じて狭くなるように変化し、充電時間を短くするように作用するため、パルス幅変調信号の周期は可及的一定に保持することができる。
【0024】
したがって、従来のように、第1、第2のコンデンサに電流を供給するための回路に、たとえば大電流容量のトランジスタなどの素子を用いる必要がなく、発熱などの問題も解消することができる。
【0025】
本発明のその他の特徴および利点は、添付図面を参照して以下に行う詳細な説明によって、より明らかとなろう。
【0026】
【発明の実施の形態】
以下、本発明の好ましい実施の形態を、図面を参照して具体的に説明する。
【0027】
図1は、本発明の実施形態に係るパルス幅変調回路の概略回路図である。図2は、このパルス幅変調回路の各点における波形を示す図である。
【0028】
図10に示した従来のパルス幅変調回路は、無安定マルチバイブレータの結合回路の第1、第2コンデンサC11,C12に供給する電流i1,i2の和iをオーディオ信号(変調信号)のレベル変動に応じて変化させることにより、第1コンデンサC11の充電電流i1と第2コンデンサC12の充電電流i2とをそれぞれ増加させ、これにより第1コンデンサC11の充電時間T1と第2コンデンサC12の充電時間T2とをそれぞれオーディオ信号のレベル変動に応じて短くするように変化させ、パルス幅変調信号の周期Tを可及的一定に保持するものであるが、本実施形態に係るパルス幅変調回路は、無安定マルチバイブレータの結合回路の第1、第2コンデンサC11,C12に供給する電流i1,i2の和iは一定とし、第1、第2コンデンサC11,C12の充電時に印加する電圧V(=V3−V2)をオーディオ信号のレベル変動に応じて変化させることにより、第1コンデンサC11の充電時間T1と第2コンデンサC12の充電時間T2とをそれぞれオーディオ信号のレベル変動に応じて短くするように変化させ、パルス幅変調信号の周期Tを可及的一定に保持するものである。
【0029】
このパルス幅変調回路は、定電流回路11と、パルス信号生成回路12と、電流制御回路13と、電圧制御回路14と、パルス幅変調信号出力回路15とによって大略構成されている。
【0030】
定電流回路11は、所定の定電流を出力し、パルス信号生成回路12に供給するものである。パルス信号生成回路12は、パルス幅変調信号の被変調信号(キャリア)であるパルス信号を生成する回路である。パルス信号生成回路12は、npn型の第1トランジスタQ5からなる第1スイッチング回路、npn型の第2トランジスタQ6からなる第2スイッチング回路、第1スイッチング回路の出力端(第1トランジスタQ5のコレクタ端子)と第2スイッチング回路の入力端(第2トランジスタQ6のベース端子)とを結合する第1結合回路および第2スイッチング回路の出力端(第2トランジスタQ6のコレクタ端子)と第1スイッチング回路の入力端(第1トランジスタQ5のベース端子)とを結合する第2結合回路とからなる無安定マルチバイブレータで構成されている。
【0031】
なお、第1結合回路は、第1コンデンサC11とこの第1コンデンサC11に定電流回路11から出力される定電流iの一部i1を充電電流として供給する抵抗R1とトランジスタQ1とからなる第1電流供給回路で構成され、第2結合回路は、第2コンデンサC12とこの第2コンデンサC12に定電流iの残りi2(=i−i1)を充電電流として供給する抵抗R2とトランジスタQ2とからなる第2電流供給回路で構成されるが、第1電流供給回路および第2電流供給回路は差動増幅回路によって構成され、この差動増幅回路は電流制御回路13として機能している。
【0032】
電流制御回路13は、オーディオ信号に応じて定電流iの分配比を決定する回路である。無安定マルチバイブレータは、第2トランジスタQ6のコレクタ端子(d点)から出力のパルス信号を取り出すとすると、図3に示すように、第1コンデンサC11の充電時間によりパルス信号のオン期間T1が決定され、第2コンデンサC12の充電時間によりパルス信号のオフ期間T2が決定されるようになっている。
【0033】
電流制御回路13は、上述のように差動増幅回路からなり、定電流回路11から供給される定電流iを分流して第1コンデンサC11への充電電流i1と第2コンデンサC12への充電電流i2(=i−i1)とを生成するとともに、充電電流i1と充電電流i2との電流比kをオーディオ信号のレベル変動に応じて変化させることにより、パルス信号生成回路12で生成されるパルス信号のデューティ比T1/(T1+T2)をオーディオ信号のレベル変動に応じて変化させる。
【0034】
定電流回路11、パルス信号生成回路12および電流制御回路13の接続構成を説明すると、第1トランジスタQ5および第2トランジスタQ6のエミッタ端子は、第2電源V2の出力端子に接続され、第1トランジスタQ5および第2トランジスタQ6のコレクタ端子は、それぞれ抵抗R3と抵抗R4とを介して電圧制御回路14の出力端子(増幅回路24の出力端子)に接続されている。また、第1コンデンサC11は、第1トランジスタQ5のコレクタ端子と第2トランジスタQ6のベース端子との間に接続され、第2コンデンサC12は、第2トランジスタQ6のコレクタ端子と第1トランジスタQ5のベース端子との間に接続されている。さらに、トランジスタQ1のエミッタ端子に抵抗R1の一方端が接続されるとともに、トランジスタQ2のエミッタ端子に抵抗R2の一方端が接続され、抵抗R1および抵抗R2の他方端は定電流回路11の出力端子に接続されている。また、定電流回路11の入力端子は電源V0に接続されている。
【0035】
電圧制御回路14は、第1、第2コンデンサC11,C12の充電時に印加される電圧の範囲を制御するものである。電圧制御回路14から出力される電圧をV3、第2トランジスタQ6がオン時のベース−エミッタ間電圧をVbe6とすると、第2トランジスタQ6がオン状態ではc点の電位は電圧制御回路14の出力電圧V3、a点の電位は第2トランジスタQ6のベース電位(Vbe6+V2)にそれぞれなっている。したがって、第1コンデンサC11の両端電圧はc点側を+、a点側を−の極性としてV3−(Vbe6+V2)に保持されている。
【0036】
この状態で、第2コンデンサC12の充電動作によりb点の電位が(Vbe5+V2)に上昇すると、第1トランジスタQ5がオンになり、c点の電位は略第2電源の電圧V2となり、a点の電位はc点の電位から第1コンデンサC11の両端電圧V3−(Vbe6+V2)だけ低下した電圧となる。Vbe6は|V3−V2|に対して非常に小さいので、Vbe6を無視すると、a点の電位は−(V3−V2)となる。
【0037】
したがって、第1トランジスタQ5がオンになると、電流i1が第1コンデンサC11に流入して当該第1コンデンサC11は図1とは逆極性の方向に充電され、a点の電位が(V2+Vbe6)に上昇すると、第2トランジスタQ6がオンになり、第1トランジスタQ5はオフになる。そして、第2コンデンサC12についても上述と同様の充電動作が行なわれる。このように、第1、第2トランジスタQ5,Q6が交互にオン・オフするとき、第1、第2コンデンサC11,12の両端には|V3−V2|が印加されるが、電圧制御回路14は、オーディオ信号のレベル変動に応じて出力電圧V3を変化させて第1、第2コンデンサC11,12への印加電圧|V3−V2|を制御するものである。
【0038】
電圧制御回路14は、レベルシフタ回路21と、絶対値生成回路22と、反転回路23と、増幅回路24とによって構成されている。電圧制御回路14の機能は、図10に示した従来のパルス幅変調回路の信号変換回路と基本的に同じである。
【0039】
すなわち、レベルシフタ回路21は、図4に示すオーディオ出力源AUから出力されるオーディオ信号(0vを基準にレベル変動する交流信号)のレベル変動の基準レベルを、図5に示すようにパルス信号生成回路12の駆動電圧である第1電源電圧V1(>第2電源電圧V2)にシフトさせる回路である。絶対値生成回路22は、オーディオ信号のレベル変動分の絶対値|+ΔV|,|−ΔV|を生成する回路である。なお、絶対値生成回路22の動作基準の電圧レベルはV1であるので、絶対値生成回路22から出力される信号のレベルは、図6に示すようにV1+|ΔV|となっている。反転回路23は、絶対値生成回路22から出力される絶対値のレベルを反転させる回路である。
【0040】
なお、反転回路23の動作基準の電圧レベルもV1であるので、反転回路23から出力される信号のレベルは、図7に示すようにV1−|ΔV|となっている。増幅回路24は、図8に示すように反転回路23から出力される電圧レベルを第1、第2コンデンサC1,C2を充電するための印加電圧(V3−V2)として適切なレベルV3に調整して出力する回路である。なお、ここにいう適切な印加電圧(V3−V2)とは、オーディオ信号のレベル変動に応じて第1、第2コンデンサC1,C2に供給される充電電流i1,i2が変化し、これにより第1、第2コンデンサC1,C2の充電時間がそれぞれ変化するが、それらの合計時間は略一定になるように充電電流i1,i2の変化に応じて変化させた印加電圧(V3−V2)のことである。したがって、増幅回路24のゲインはこの目的を満たすように適宜調整される。
【0041】
パルス幅変調信号出力回路15は、定電流回路11、パルス信号生成回路12、電流制御回路13および電圧制御回路14により生成されるパルス幅変調信号を外部に出力させるための回路である。パルス信号生成回路12のc点もしくはd点から出力される電圧Vc,Vdはパルス幅変調信号に相当しているが、パルス信号生成回路12の駆動電圧V3はオーディオ信号のレベル変動に応じて変化するため、出力電圧Vc,Vcのレベルもオーディオ信号のレベル変動に応じて変化することになる。パルス幅変調信号出力回路15は、オーディオ信号のレベル変動に関係なく振幅の一定しているパルス幅変調信号PWMを出力するものである。
【0042】
パルス幅変調信号出力回路15は、抵抗R5,R6とnpn型のトランジスタQ3,Q4とで構成されている。トランジスタQ3としては第1トランジスタQ5と略同一の特性を有する素子が使用され、トランジスタQ4としては第1トランジスタQ6と略同一の特性を有する素子が使用される。トランジスタQ3のベース端子は第1トランジスタQ5のベース端子(第2コンデンサC12のb端子)に接続され、エミッタ端子は第2電源V2に接続され、コレクタ端子は抵抗R5を介して第1電源V1に接続されている。また、トランジスタQ4のベース端子は第2トランジスタQ6のベース端子(第1コンデンサC11のa端子)に接続され、エミッタ端子は第2電源V2に接続され、コレクタ端子は抵抗R6を介して第1電源V1に接続されている。そして、トランジスタQ4のコレクタ端子からパルス幅変調信号PWMが出力される。
【0043】
トランジスタQ4は、そのベース端子が第2トランジスタQ6のベース端子に接続されているので、第2トランジスタQ6のオン・オフ動作に同期してオン・オフ動作することになる。一方、トランジスタQ4のコレクタ端子とエミッタ端子間には第1電源電圧V1と第2電源電圧V2との差電圧が印加されるので、トランジスタQ4のコレクタ端子からはオーディオ信号のレベル変動に関係なく一定振幅(V1−V2)のパルス幅変調信号が出力される。
【0044】
次に、このパルス幅変調回路における動作を、図2、図3に示すタイミングチャートを参照して説明する。
【0045】
このパルス幅変調回路では、オーディオ信号がそれに応じたパルス幅を有するパルス幅変調信号PWMに変調される。まず、オーディオ信号が「0」の場合(無変調の場合、図2のA部参照)を説明する。
【0046】
電流制御回路13では、トランジスタQ1,Q2により定電流回路11からの定電流iが電流i1と電流i2とに分流される。すなわち、トランジスタQ1側に流れる電流をi1とすると、トランジスタQ2側に流れる電流は、(i−i1)となる。トランジスタQ1を流れる電流i1は、ベース電圧の変動に応じて変化する一方、トランジスタQ2を流れる電流i2は(i−i1)であるため、オーディオ出力源AUから変調信号としてトランジスタQ1のベース端子に入力されるオーディオ信号のレベルが基準レベル0vから変動すると、電流i1と電流i2の合計は一定値iを保持しつつそのレベル変動に応じて電流i1が変動する。すなわち、電流i1と電流i2との電流比kが変動する。
【0047】
無変調の場合、オーディオ信号のレベルは「0」であるので、トランジスタQ1に流れる電流i1とトランジスタQ2に流れるi1(i−i1)は等しくなる。すなわち、i1=i2=i/2となり、電流比kは1となる。
【0048】
一方、電圧制御回路14では、オーディオ信号のレベル変動分|+ΔV|,|−ΔV|がないので、第1電源電圧V1がそのままV3として出力され、これによりパルス幅生成回路12の駆動電圧は(V1−V2)に規定される。したがって、第1、第2コンデンサC11,C12は、充電時に(V3−V2)=(V1−V2)の電圧が印加され、それぞれi/2の電流で充電される。
【0049】
ここで、図2における時刻t1のときの各点の波形a,b,e,fを説明すると、このとき、第1トランジスタQ5およびトランジスタQ3はオフ状態にあり、第2トランジスタQ6およびトランジスタQ4はオン状態である。第2トランジスタQ6およびトランジスタQ4はオン状態であるため、a点の電位は第2の電圧V2より第6トランジスタQ6およびトランジスタQ4のベース−エミッタ間電圧(Vbe6)分だけ高くなっており、(V2+Vbe6)である。なお、図2では、Vbe6がV2に対して非常に小さいので、Vbe6を無視して単に「V2」と記載している。
【0050】
また、d点の電位は第2電源電圧V2となるので、b点の電位は、d点の電位V2より第2コンデンサC12の両端電圧Vcの分だけ低下した値(V1−Vc)となっている。なお、第2トランジスタQ6のオン期間に第2コンデンサC12の充電動作が行われ、図2では、時刻t1を第2トランジスタQ6のオン期間の略中間のタイミングにしているので、Vcは略(V1−V2)/2となっている。
【0051】
時刻t2になると、b点の電位は、第1トランジスタQ5、トランジスタQ3のベース−エミッタ間電圧をVbe5とすると、第2コンデンサC12の充電動作によって(V2+Vbe5)になり、第1トランジスタQ5およびトランジスタQ3がオンになる。なお、図2では、Vbe5がV2に対して非常に小さいので、Vbe5を無視して単に「V2」と記載している。第1トランジスタQ5がオンになると、c点の電位はV2となるので、a点の電位は、c点の電位V2から第1コンデンサC11の充電電圧(V1−V2)だけ低下した値V2−(V1−V2)となり、これにより第2トランジスタQ6およびトランジスタQ4のベース電位はVbe6より小さくなるので、第2トランジスタQ6およびトランジスタQ4は瞬時にオフになる。
【0052】
a点の電位がV2−(V1−V2)になると、電流i1により図1に示す極性とは逆方向に第1コンデンサC11の充電動作が開始され、これによりa点の電位が上昇する。そして、時刻t3でa点の電位が(V2+Vbe6)に達すると、第2トランジスタQ6がオンになり、これによりb点の電位がV2−(V1−V2)になるため、第1トランジスタQ5はオフになる。以下、同様の動作が繰り返され、第1トランジスタQ5およびトランジスタQ3と第2トランジスタQ6およびトランジスタQ4とが交互にオン・オフ動作を繰り返すことによりe点,f点からパルス幅変調信号が出力される。なお、e点から出力されるパルス幅変調信号はf点から出力されるパルス幅変調信号に対して位相が反転している。
【0053】
パルス幅変調信号のオン期間T1とオフ期間T2は、上述したようにT1=C(V1−V2)/i1、T2=C(V1−V2)/(k・i1)で表され、無変調のときはk=1であるから、T1=T2となり、f点から出力されるパルス幅変調信号PWMのデューティ比は50%となっている。
【0054】
次に、オーディオ信号が正の値(たとえばv1ボルト)にレベル変動した場合(図2のB部参照)を説明すると、この場合は、電圧制御回路14では、増幅回路24における増幅率をαとすると、第1電源電圧V1からレベル変動分v1をα倍した電圧だけ低下させた電圧(V1−αv1)がパルス信号生成回路12の駆動電圧V3として出力される。
【0055】
したがって、第1コンデンサC11および第2コンデンサC12の充電時にはこれらの第1、第2コンデンサC11,C12に(V1−αv1)の電圧が印加され、第1コンデンサC11には、レベル変動v1に基づきi/2より小さい所定の電流i1が充電流として供給され、第2コンデンサC12には、電流(i2=i−i1)>i/2が充電流として供給される。
【0056】
第2コンデンサC12の充電動作によって第1トランジスタQ5がオフからオンになると、第1コンデンサC11は、トランジスタQ1から供給される電流i1によって充電動作が開始されるが、この場合は、i1<i/2であるため、第1コンデンサC11の充電速度は無変調のときよりも遅くなる(図2のa点の波形の傾斜部の勾配参照)。
【0057】
一方、第1コンデンサC11の充電動作によって第2トランジスタQ6がオフからオンになると、第2コンデンサC12は、トランジスタQ2から供給される電流i2によって充電動作が開始されるが、この場合は、i2>i/2であるため、第2コンデンサC12の充電速度は無変調のときよりも速くなる(図2のb点の波形の傾斜部の勾配参照)。
【0058】
しかし、無変調時の第1コンデンサC11および第2コンデンサC12の充電電圧範囲が(2V2−V1)であるのに対し(図2のAの部分のa点、b点の電圧変動幅参照)、この場合の両コンデンサC11,C12の充電電圧範囲は(2V2−V1+αv1)であり(図2のBの部分のa点、b点の電圧変動幅参照)、αv1だけ電圧範囲が狭くなっているので、図3に示すように、第1コンデンサC11の充電時間は、電圧範囲(2V2−V1)で充電されるよりも長くなることはなく、また、第2コンデンサC12の充電時間は、電圧範囲(2V2−V1)で充電されるよりも短くなる。
【0059】
なお、図3の上段は、無変調時のa点、b点の電圧波形とパルス幅変調信号PWMとを示し、下段はオーディオ信号のレベル変動が+v1の場合のa点、b点の電圧波形とパルス幅変調信号PWMとを示している。また、下段の実線で示す波形は、第1、第2コンデンサC11,C12の充電電圧範囲を(2V2−V1+αv1)に変化させた場合の波形であり、一点鎖線で示す波形は第1、第2コンデンサC11,C12の充電電圧範囲を従来の(2V2−V1)とした場合の波形である。
【0060】
実線で示すパルス幅変調信号PWMのオン期間T1とオフ期間T2のいずれも一点鎖線で示すパルス幅変調信号PWMのオン期間T1とオフ期間T2よりも短くなり、実線で示すパルス幅変調信号PWMの周期Tが上段に示す無変調時の周期Tと略等しくなるように抑えられる。
【0061】
次に、オーディオ信号が負の値(たとえば−v2ボルト)にレベル変動した場合(図2のC部参照)を説明すると、この場合は、電圧制御回路14では、第1電源電圧V1からレベル変動分v2をα倍した電圧だけ低下させた電圧(V1−αv2)がパルス信号生成回路12の駆動電圧V3として出力される。
【0062】
したがって、第1コンデンサC11および第2コンデンサC12の充電時にはこれらの第1、第2コンデンサC11,C12に(V1−αv2)の電圧が印加され、第1コンデンサC11には、レベル変動v2に基づきi/2より小さい所定の電流i1が充電流として供給され、第2コンデンサC12には、電流(i2=i−i1)>i/2が充電流として供給される。
【0063】
この場合の第1、第2コンデンサC11,C12の充電時の充電速度は、電流i1,i2の変化傾向がレベル変動+v1の場合と同様であるから、第1コンデンサC11の充電速度は無変調のときよりも遅くなり(図2のa点の波形の傾斜部の勾配参照)、第2コンデンサC12の充電速度は無変調のときよりも速くなる(図2のb点の波形の傾斜部の勾配参照)。
【0064】
したがって、オーディオ信号が−v2でレベル変動をした場合も図3を用いて説明したのと同様に、第1、第2コンデンサC11,C12の充電時間は、電圧範囲(2V2−V1)で充電されるよりも短くなり、パルス幅変調信号PWMの周期Tは無変調時の周期Tと略等しくなるように抑えられる。
【0065】
このように、オーディオ信号のレベル変動に応じてパルス信号生成回路12の駆動電圧を、オーディオ信号のレベル変動量が増大するのに応じて小さくするように制御している。そのため、第1、第2のコンデンサC11,C12の充電電圧の範囲が変調信号のレベル変動に応じて狭くなるように変化し、充電時間を短くするように作用するため、パルス幅変調信号PWMの周期は可及的一定に保持することができる。
【0066】
したがって、従来のように、第1、第2のコンデンサC11,C12に電流を供給するための回路に、たとえば大電流容量のトランジスタなどの素子を用いる必要がなく、発熱などの問題も解消することができる。
【0067】
もちろん、この発明の範囲は上述した実施の形態に限定されるものではない。たとえば、上記実施形態においては、パルス幅変調回路として図1に示す回路のものを適用したが、上記機能を有するものであれば、図1に示す回路に限るものではない。また、上記実施形態においては、電流制御回路13に一対の差動トランジスタを用いたが、電流制御回路13は、上記構成に限るものではない。
【図面の簡単な説明】
【図1】本発明の実施形態にかかるパルス幅変調回路の概略回路図である。
【図2】図1に示すパルス幅変調回路の各点における信号波形を示す図である。
【図3】オーディオ信号のレベル変動に応じてパルス信号生成回路の駆動電圧を変化させることによりパルス幅変調信号のパルス周期が一定に保持されることを説明するための波形図である。
【図4】オーディオ信号の一例を示す図である。
【図5】レベルシフタ回路を通過した後のオーディオ信号を示す図である。
【図6】絶対値生成回路を通過した後のオーディオ信号を示す図である。
【図7】反転回路を通過した後のオーディオ信号を示す図である。
【図8】増幅回路を通過した後のオーディオ信号を示す図である。
【図9】従来の無安定マルチバイブレータを用いたパルス幅変調回路の一例を示す回路構成図である。
【図10】従来のパルス幅変調回路の例を示す概略回路図である。
【図11】図10に示すパルス幅変調回路の各点における信号波形を示す図である。
【符号の説明】
11 定電流回路
12 パルス信号生成回路
13 電流制御回路
14 電圧制御回路
15 パルス幅変調信号出力回路
C11 第1コンデンサ
C12 第2コンデンサ[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a pulse width modulation circuit used for an audio amplifier, for example.
[0002]
[Prior art]
Conventionally, an audio amplifier uses a pulse width modulation circuit that performs pulse width modulation (PWM) on an audio signal and outputs the modulated signal. As this pulse width modulation circuit, a circuit using an astable multivibrator shown in FIG. 9 is known.
[0003]
The pulse width modulation circuit shown in FIG. 9 includes a constant current section K that outputs a constant current i, an output terminal (collector) of a first switching circuit that includes a first transistor Q13, and a second switching circuit that includes a second transistor Q14. The input terminal (base) is a first capacitor C11 and a part i of a constant current i to the first capacitor C11. 1 Is coupled by a first current supply circuit comprising a resistor r1 for supplying a charging current and a transistor Q11, and an output terminal (collector) of a second switching circuit comprising a second transistor Q14 and a first transistor comprising a first transistor Q13. The input terminal (base) of the switching circuit is the second capacitor C12 and the remaining constant i of the constant current i is connected to the second capacitor C12. 2 (= Ii 1 ) As a charging current and a pulse signal generation unit comprising an astable multivibrator coupled by a second current supply circuit comprising a transistor r12 and an audio output source at the base of the transistor Q11 of the first current supply circuit The charging current i of the first capacitor C11 is input by inputting the audio signal (modulation signal) from the AU. 1 And the charging current i of the second capacitor C12 2 And the current ratio k (= i 2 / I 1 ) And a pulse width modulation unit that performs pulse width modulation of the pulse signal generated from the pulse signal generation unit.
[0004]
In the pulse width modulation circuit shown in FIG. 9, the constant current i is supplied from the constant current circuit K to the first and second current supply circuits (differential amplifier circuits), and the audio input to the base of the transistor Q11. The current i supplied to the first capacitor C11 according to the signal level fluctuation 1 And the current i supplied to the second capacitor C12 2 And is i 1 + I 2 = I is changed while maintaining the relationship of i. Current i 1 , I 2 The first transistor Q13 and the second transistor Q14 are alternately turned on and off by the charging operation of the first and second capacitors C11 and C12 by the charging current i based on the audio signal. 1 , I 2 The current ratio k of the second transistor Q14 changes, and the ON period and the OFF period of the second transistor Q14 change according to the change of the current ratio k. That is, the pulse width of the pulse signal output from the collector terminal of the second transistor Q14 changes according to the change in the amplitude of the audio signal.
[0005]
The pulse width modulation circuit shown in FIG. 1 And current i 2 And the charging voltage of the first and second capacitors C11 and C12 are also fixed in the range of (V1-V2), so that the charging time of the first capacitor C11 ( The time for determining the off period of the pulse signal output from the second transistor Q14) and the charging time of the second capacitor C12 (time for determining the on period of the pulse signal) are respectively current i. 1 And current i 2 Inversely proportional to That is, now, assuming that the capacitances of the first and second capacitors C11 and C12 are both C, the ON period T1 of the pulse signal output from the second transistor Q14 is T1 = C (V1−V2) / i. 1 And the off-period T2 is T2 = C (V1-V2) / i 2 It is represented by
[0006]
Therefore, the period T of the pulse signal is T = T1 + T2 = C (V1-V2) {1 / i 1 + 1 / i 2 )}. And current ratio k = i 1 / I 2 More i 1 + I 2 = (1 + k) i 1 = K ・ i 2 Since / (1 + k) = i, the period T is expressed by the following equation (1).
[0007]
[Expression 1]
Figure 0004175163
[0008]
From the above equation (1), the period T of the pulse signal is (k 2 + 2k + 1) / k, the period T is k = 1, i.e. i 1 = I 2 When i = i / 2 (no audio signal is input), the minimum value is obtained. When k> 1 or k <1, the current ratio k increases as the difference from 1 increases. As described above, the pulse width modulation circuit using the astable multivibrator shown in FIG. 9 changes the pulse width according to the change in the level of the audio signal, while the pulse width changes according to the change in the level of the audio signal. It has the characteristic.
[0009]
However, the characteristic that the frequency of the pulse width modulation signal fluctuates is that, for example, when a filter having a transmission zero point at a specific frequency is connected downstream of the pulse width modulation circuit, the pulse width modulation signal output from the pulse width modulation circuit If this frequency fluctuates, there is a disadvantage that the frequency that should be cut off by the filter cannot be cut off, which is not preferable.
[0010]
Therefore, conventionally, a pulse width modulation circuit using an astable multivibrator has been proposed in which the pulse width is changed in accordance with the level fluctuation of the audio signal while the frequency is kept constant (for example, a patent) Reference 1).
[0011]
[Patent Document 1]
Japanese Patent Laid-Open No. 2002-124859
[0012]
FIG. 10 is a diagram showing an equivalent circuit of the pulse width modulation circuit in the above publication. The pulse width modulation circuit shown in this figure is the same as the pulse width modulation circuit shown in FIG. 9, but the constant current circuit K changes the current i supplied to the first and second current supply circuits in accordance with the level fluctuation of the audio signal. This is replaced with a current control circuit K ′.
[0013]
The current control circuit K ′ includes a signal conversion circuit including a level shifter circuit 21, an absolute value generation circuit 22, an inverting circuit 23, and an amplification circuit 24, and first and second current supply circuits based on voltages output from the signal conversion circuit. And a pnp type transistor Q10 for controlling the current i supplied to the. The resistor r connected between the emitter of the transistor Q10 and the power source V0 is a current limiting resistor, and the power source E connected between the power source V0 and the inverting circuit 23 defines the base potential of the transistor Q10. belongs to.
[0014]
The level shifter circuit 21 shifts the reference level of the level fluctuation of the audio signal output from the audio output source AU (AC signal whose level varies with 0v as a reference) to the voltage level Vb (= V0−E) defined by the power source E. It is a circuit to make. The absolute value generation circuit 22 is a circuit that generates an absolute value | ± ΔV | of a level variation from the reference level Vb of the audio signal. Since the voltage level of the operation reference of the absolute value generation circuit 22 is Vb, the level of the signal output from the absolute value generation circuit 22 is Vb + | ± ΔV |. The inversion circuit 23 is a circuit that inverts the level of the absolute value output from the absolute value generation circuit 22. Since the voltage level of the operation reference of the inverting circuit 23 is also Vb, the level of the signal output from the inverting circuit 23 is Vb− | ± ΔV |. The amplifier circuit 24 is a circuit that adjusts the signal output from the inverting circuit 23 to an appropriate level as a drive signal for the transistor Q10. In other words, this is a circuit for adjusting the drive voltage of the transistor Q10 so that the current i supplied from the transistor Q10 to the first and second current supply circuits is appropriately changed according to the level change of the audio signal.
[0015]
In this pulse width modulation circuit, as shown in FIG. 11, when the level of the audio signal changes, the current i supplied to the first and second current supply circuits changes according to the level change amount. Note that when the audio signal is 0v, the current is not modulated, and the current supplied to the first and second current supply circuits is the minimum current i. When the level of the audio signal changes from 0v, the currents supplied to the first and second current supply circuits according to the changes + v1, -v2 (in FIG. 11, | + v1 |> | -v2 |) are ia and ib (> Ia). Thus, the charging current i of the first capacitor C11 1 And the charging current i of the second capacitor C12 2 And the current ratio k changes, and the charging current i 1 , I 2 (Refer to the fact that the slope of the voltage change at points a and b changes according to the currents i, ia, and ib) also changes, so that the pulse width modulation signal depends on the level fluctuation of the audio signal. Although the pulse width (duty ratio) of PWM (output signal at point d) varies, its period (see periods Ta, Tb, Tc in the figure) can be made substantially constant.
[0016]
[Problems to be solved by the invention]
However, the pulse width modulation circuit using the astable multivibrator increases the current i supplied to the first and second current supply circuits according to the level fluctuation of the audio signal, thereby making the frequency of the pulse width modulation signal constant. Since the audio signal is changed by the signal conversion circuit, a relatively large current flows through the transistor Q10 and the first and second transistors Q11 and Q12, and the transistors Q10 to Q12 have a large current capacity. Must be used. Further, as a result of a relatively large current flowing through each of the transistors Q10 to Q12, there is a problem that the amount of heat generated by each of the transistors Q10 to Q12 increases.
[0017]
The present invention has been conceived under such circumstances, and a pulse width capable of outputting a pulse width modulation signal having a constant period without flowing a relatively large amount of current through a circuit element. The object is to provide a modulation circuit.
[0018]
DISCLOSURE OF THE INVENTION
In order to solve the above problems, the present invention takes the following technical means.
[0019]
In the present invention, a constant current output unit that outputs a constant current, an output terminal of a first switching circuit, and an input terminal of a second switching circuit are connected to the first capacitor and the first capacitor. Are coupled by a first coupling circuit including a first current supply circuit that supplies a part of the constant current output from the first switching circuit as a charging current, and the output terminal of the second switching circuit and the first switching circuit A second coupling circuit including an input terminal of the circuit including a second capacitor and a second current supply circuit for supplying the second capacitor with the remainder of the constant current output from the constant current output unit as a charging current; And a pulse signal generator for outputting a pulse signal from the output terminals of the first and second switching circuits, and an external input for supplying the current supplied from the first current supply circuit to the first capacitor. The The pulse signal generation unit is driven in a pulse width modulation circuit including a pulse width modulation unit that changes the duty ratio of the pulse signal generated by the pulse signal generation unit by changing the modulation signal according to the level fluctuation of the modulation signal. And a drive voltage control unit that changes the drive voltage supplied to the pulse signal generation unit in accordance with the level fluctuation of the modulation signal. .
[0020]
In the pulse width modulation circuit, the drive voltage control unit reduces the drive voltage as the level fluctuation amount of the modulation signal increases. The drive voltage control unit includes a level shift circuit that shifts a reference level of the modulation signal to the level of the drive voltage, and a voltage signal output from the level shift circuit based on the level of the drive voltage. And a signal conversion circuit that converts the voltage signal to a voltage signal reduced by a predetermined level based on the level fluctuation amount. Further, the pulse width modulation circuit generates a pulse width modulation signal having a constant amplitude regardless of the level fluctuation of the modulation signal based on the on / off timing signal of the pulse signal generated by the pulse signal generation unit. It is preferable to further include a pulse width modulation signal output unit that outputs the data in the above manner.
[0021]
According to the present invention, the current i output from the constant current output unit is the current i from the first and second current supply circuits. 1 And current i 2 (= Ii 1 ) And the first capacitor has a current i 1 The second capacitor is charged by the current i 2 Is charged. The output levels of the output terminals of the first and second switching circuits are alternately inverted by the change in the charging voltage of the first and second capacitors, whereby a pulse signal is output. When the modulation signal is externally input, the current i 1 And current i 2 The current ratio k of the first and second capacitors changes according to the level fluctuation of the modulation signal, whereby the charging time of the first and second capacitors changes, and the pulse signals output from the first and second switching circuits are turned on. A pulse width modulation signal in which the ratio between the period and the off period (duty ratio) changes is obtained.
[0022]
The pulse width modulation signal has a duty ratio of 50% when the current ratio k is 1 (non-modulation state), and the duty ratio increases or decreases as the current ratio k increases or decreases from 1. That is, the duty ratio of the pulse width modulation signal changes according to the level fluctuation of the modulation signal.
[0023]
When only the current ratio k is changed according to the level fluctuation of the modulation signal, not only the duty ratio of the pulse width modulation signal but also its period changes simultaneously. In the present invention, the pulse is changed according to the level fluctuation of the modulation signal. Since the drive voltage of the signal generation unit is controlled to decrease as the level fluctuation amount of the modulation signal increases, the charging voltage range of the first and second capacitors is affected by the level fluctuation of the modulation signal. Accordingly, the period of the pulse width modulation signal can be kept as constant as possible because it changes so as to become narrower and acts to shorten the charging time.
[0024]
Therefore, it is not necessary to use an element such as a transistor having a large current capacity, for example, in the circuit for supplying current to the first and second capacitors as in the prior art, and problems such as heat generation can be solved.
[0025]
Other features and advantages of the present invention will become more apparent from the detailed description given below with reference to the accompanying drawings.
[0026]
DETAILED DESCRIPTION OF THE INVENTION
Hereinafter, preferred embodiments of the present invention will be described in detail with reference to the drawings.
[0027]
FIG. 1 is a schematic circuit diagram of a pulse width modulation circuit according to an embodiment of the present invention. FIG. 2 is a diagram showing waveforms at each point of the pulse width modulation circuit.
[0028]
The conventional pulse width modulation circuit shown in FIG. 10 has a current i supplied to the first and second capacitors C11 and C12 of the coupling circuit of the astable multivibrator. 1 , I 2 Is changed in accordance with the level fluctuation of the audio signal (modulation signal), thereby charging current i of the first capacitor C11. 1 And the charging current i of the second capacitor C12 2 Thus, the charging time T1 of the first capacitor C11 and the charging time T2 of the second capacitor C12 are changed so as to be shortened according to the level fluctuation of the audio signal, respectively, and the period T of the pulse width modulation signal is changed. However, the pulse width modulation circuit according to the present embodiment is configured so that the current i supplied to the first and second capacitors C11 and C12 of the coupling circuit of the astable multivibrator is as follows. 1 , I 2 The charging time of the first capacitor C11 is changed by changing the voltage V (= V3-V2) applied when charging the first and second capacitors C11 and C12 according to the level fluctuation of the audio signal. T1 and the charging time T2 of the second capacitor C12 are changed so as to be shortened according to the level fluctuation of the audio signal, respectively, and the period T of the pulse width modulation signal is kept as constant as possible.
[0029]
This pulse width modulation circuit is roughly constituted by a constant current circuit 11, a pulse signal generation circuit 12, a current control circuit 13, a voltage control circuit 14, and a pulse width modulation signal output circuit 15.
[0030]
The constant current circuit 11 outputs a predetermined constant current and supplies it to the pulse signal generation circuit 12. The pulse signal generation circuit 12 is a circuit that generates a pulse signal that is a modulated signal (carrier) of a pulse width modulation signal. The pulse signal generation circuit 12 includes a first switching circuit including an npn-type first transistor Q5, a second switching circuit including an npn-type second transistor Q6, and an output terminal of the first switching circuit (a collector terminal of the first transistor Q5). ) And the input terminal of the second switching circuit (the base terminal of the second transistor Q6) and the output terminal of the second switching circuit (the collector terminal of the second transistor Q6) and the input of the first switching circuit It is composed of an astable multivibrator comprising a second coupling circuit that couples the end (the base terminal of the first transistor Q5).
[0031]
The first coupling circuit includes a first capacitor C11 and a part i of a constant current i output from the constant current circuit 11 to the first capacitor C11. 1 Is formed by a first current supply circuit including a resistor R1 and a transistor Q1 for supplying a charging current, and the second coupling circuit includes a second capacitor C12 and the remaining constant i of the constant current i in the second capacitor C12. 2 (= Ii 1 ) As a charging current, and a transistor Q2. The first current supply circuit and the second current supply circuit are configured by a differential amplifier circuit. The circuit functions as a current control circuit 13.
[0032]
The current control circuit 13 is a circuit that determines the distribution ratio of the constant current i according to the audio signal. When the astable multivibrator takes out the output pulse signal from the collector terminal (point d) of the second transistor Q6, as shown in FIG. 3, the on-period T1 of the pulse signal is determined by the charging time of the first capacitor C11. The off-period T2 of the pulse signal is determined by the charging time of the second capacitor C12.
[0033]
The current control circuit 13 is composed of the differential amplifier circuit as described above, and divides the constant current i supplied from the constant current circuit 11 to charge the charging current i to the first capacitor C11. 1 And the charging current i to the second capacitor C12 2 (= Ii 1 ) And the charging current i 1 And charging current i 2 , And the duty ratio T1 / (T1 + T2) of the pulse signal generated by the pulse signal generation circuit 12 is changed according to the level variation of the audio signal.
[0034]
The connection configuration of the constant current circuit 11, the pulse signal generation circuit 12, and the current control circuit 13 will be described. The emitter terminals of the first transistor Q5 and the second transistor Q6 are connected to the output terminal of the second power supply V2, and the first transistor The collector terminals of Q5 and the second transistor Q6 are connected to the output terminal of the voltage control circuit 14 (the output terminal of the amplifier circuit 24) via the resistors R3 and R4, respectively. The first capacitor C11 is connected between the collector terminal of the first transistor Q5 and the base terminal of the second transistor Q6. The second capacitor C12 is connected to the collector terminal of the second transistor Q6 and the base of the first transistor Q5. It is connected between the terminals. Further, one end of the resistor R1 is connected to the emitter terminal of the transistor Q1, and one end of the resistor R2 is connected to the emitter terminal of the transistor Q2. The other ends of the resistors R1 and R2 are output terminals of the constant current circuit 11. It is connected to the. The input terminal of the constant current circuit 11 is connected to the power supply V0.
[0035]
The voltage control circuit 14 controls a range of voltages applied when the first and second capacitors C11 and C12 are charged. When the voltage output from the voltage control circuit 14 is V3 and the base-emitter voltage when the second transistor Q6 is on is Vbe6, the potential at the point c is the output voltage of the voltage control circuit 14 when the second transistor Q6 is on. The potentials at points V3 and a are the base potential (Vbe6 + V2) of the second transistor Q6. Therefore, the voltage across the first capacitor C11 is held at V3- (Vbe6 + V2) with the point c side being + and the point a side being-.
[0036]
In this state, when the potential at the point b rises to (Vbe5 + V2) by the charging operation of the second capacitor C12, the first transistor Q5 is turned on, and the potential at the point c becomes substantially the voltage V2 of the second power source. The potential is a voltage that is lower than the potential at the point c by the voltage V3− (Vbe6 + V2) across the first capacitor C11. Since Vbe6 is very small with respect to | V3-V2 |, if Vbe6 is ignored, the potential at the point a is-(V3-V2).
[0037]
Therefore, when the first transistor Q5 is turned on, the current i 1 Flows into the first capacitor C11, and the first capacitor C11 is charged in the direction opposite to that in FIG. 1, and when the potential at the point a rises to (V2 + Vbe6), the second transistor Q6 is turned on, Transistor Q5 is turned off. The second capacitor C12 is also charged in the same manner as described above. Thus, when the first and second transistors Q5 and Q6 are alternately turned on and off, | V3-V2 | is applied to both ends of the first and second capacitors C11 and 12, but the voltage control circuit 14 Controls the applied voltage | V3-V2 | to the first and second capacitors C11 and C12 by changing the output voltage V3 in accordance with the level fluctuation of the audio signal.
[0038]
The voltage control circuit 14 includes a level shifter circuit 21, an absolute value generation circuit 22, an inversion circuit 23, and an amplification circuit 24. The function of the voltage control circuit 14 is basically the same as the signal conversion circuit of the conventional pulse width modulation circuit shown in FIG.
[0039]
That is, the level shifter circuit 21 uses the pulse signal generation circuit as shown in FIG. 5 to set the reference level of the level fluctuation of the audio signal (AC signal whose level varies with 0v as a reference) output from the audio output source AU shown in FIG. 12 is a circuit for shifting to a first power supply voltage V1 (> second power supply voltage V2) which is a drive voltage of 12. The absolute value generation circuit 22 is a circuit that generates absolute values | + ΔV | and | −ΔV | for the level variation of the audio signal. Since the operation reference voltage level of the absolute value generation circuit 22 is V1, the level of the signal output from the absolute value generation circuit 22 is V1 + | ΔV | as shown in FIG. The inversion circuit 23 is a circuit that inverts the level of the absolute value output from the absolute value generation circuit 22.
[0040]
Since the voltage level of the operation reference of the inverting circuit 23 is also V1, the level of the signal output from the inverting circuit 23 is V1- | ΔV | as shown in FIG. As shown in FIG. 8, the amplifier circuit 24 adjusts the voltage level output from the inverting circuit 23 to an appropriate level V3 as an applied voltage (V3-V2) for charging the first and second capacitors C1 and C2. Output circuit. The appropriate applied voltage (V3-V2) here is the charging current i supplied to the first and second capacitors C1 and C2 in accordance with the level fluctuation of the audio signal. 1 , I 2 This changes the charging time of the first and second capacitors C1 and C2, respectively, but the charging current i so that the total time is substantially constant. 1 , I 2 The applied voltage (V3−V2) is changed in accordance with the change of. Therefore, the gain of the amplifier circuit 24 is appropriately adjusted to satisfy this purpose.
[0041]
The pulse width modulation signal output circuit 15 is a circuit for outputting a pulse width modulation signal generated by the constant current circuit 11, the pulse signal generation circuit 12, the current control circuit 13 and the voltage control circuit 14 to the outside. The voltages Vc and Vd output from the point c or point d of the pulse signal generation circuit 12 correspond to the pulse width modulation signal, but the drive voltage V3 of the pulse signal generation circuit 12 changes according to the level fluctuation of the audio signal. Therefore, the levels of the output voltages Vc and Vc also change according to the level fluctuation of the audio signal. The pulse width modulation signal output circuit 15 outputs a pulse width modulation signal PWM having a constant amplitude regardless of the level fluctuation of the audio signal.
[0042]
The pulse width modulation signal output circuit 15 includes resistors R5 and R6 and npn transistors Q3 and Q4. An element having substantially the same characteristics as the first transistor Q5 is used as the transistor Q3, and an element having substantially the same characteristics as the first transistor Q6 is used as the transistor Q4. The base terminal of the transistor Q3 is connected to the base terminal of the first transistor Q5 (the b terminal of the second capacitor C12), the emitter terminal is connected to the second power supply V2, and the collector terminal is connected to the first power supply V1 via the resistor R5. It is connected. The base terminal of the transistor Q4 is connected to the base terminal of the second transistor Q6 (a terminal of the first capacitor C11), the emitter terminal is connected to the second power source V2, and the collector terminal is connected to the first power source via the resistor R6. Connected to V1. Then, the pulse width modulation signal PWM is output from the collector terminal of the transistor Q4.
[0043]
Since the base terminal of the transistor Q4 is connected to the base terminal of the second transistor Q6, the transistor Q4 is turned on / off in synchronization with the on / off operation of the second transistor Q6. On the other hand, since a difference voltage between the first power supply voltage V1 and the second power supply voltage V2 is applied between the collector terminal and the emitter terminal of the transistor Q4, the voltage is constant from the collector terminal of the transistor Q4 regardless of the level variation of the audio signal. A pulse width modulation signal having an amplitude (V1-V2) is output.
[0044]
Next, the operation of this pulse width modulation circuit will be described with reference to the timing charts shown in FIGS.
[0045]
In this pulse width modulation circuit, the audio signal is modulated into a pulse width modulation signal PWM having a pulse width corresponding to the audio signal. First, the case where the audio signal is “0” (in the case of no modulation, refer to part A in FIG. 2) will be described.
[0046]
In the current control circuit 13, the constant current i from the constant current circuit 11 is converted to the current i by the transistors Q1 and Q2. 1 And current i 2 And is divided. That is, the current flowing to the transistor Q1 side is i 1 Then, the current flowing to the transistor Q2 side is (ii) 1 ) Current i flowing through transistor Q1 1 Changes according to the fluctuation of the base voltage, while the current i flowing through the transistor Q2 2 Is (ii 1 Therefore, if the level of the audio signal input from the audio output source AU to the base terminal of the transistor Q1 as a modulation signal fluctuates from the reference level 0v, the current i 1 And current i 2 Of the current i in accordance with the level fluctuation while maintaining a constant value i. 1 Fluctuates. That is, the current i 1 And current i 2 The current ratio k varies.
[0047]
In the case of no modulation, since the level of the audio signal is “0”, the current i flowing through the transistor Q1 1 And i flowing through the transistor Q2 1 (Ii 1 ) Are equal. I. 1 = I 2 = I / 2, and the current ratio k is 1.
[0048]
On the other hand, in the voltage control circuit 14, since there are no level fluctuations | + ΔV | and | −ΔV | of the audio signal, the first power supply voltage V1 is output as it is as V3, so that the drive voltage of the pulse width generation circuit 12 is ( V1-V2). Accordingly, the first and second capacitors C11 and C12 are charged with a voltage of (V3−V2) = (V1−V2) during charging, and are charged with an i / 2 current, respectively.
[0049]
Here, time t in FIG. 1 The waveforms a, b, e, and f at each point will be described. At this time, the first transistor Q5 and the transistor Q3 are in an off state, and the second transistor Q6 and the transistor Q4 are in an on state. Since the second transistor Q6 and the transistor Q4 are in the on state, the potential at the point a is higher than the second voltage V2 by the base-emitter voltage (Vbe6) of the sixth transistor Q6 and the transistor Q4, and (V2 + Vbe6 ). In FIG. 2, since Vbe6 is very small with respect to V2, Vbe6 is ignored and only “V2” is described.
[0050]
Further, since the potential at the point d becomes the second power supply voltage V2, the potential at the point b becomes a value (V1-Vc) that is lower than the potential V2 at the point d by the voltage Vc across the second capacitor C12. Yes. Note that the charging operation of the second capacitor C12 is performed during the ON period of the second transistor Q6, and in FIG. 1 Is set to a timing substantially in the middle of the ON period of the second transistor Q6, Vc is substantially (V1-V2) / 2.
[0051]
Time t 2 Then, the potential at the point b becomes (V2 + Vbe5) by the charging operation of the second capacitor C12 when the base-emitter voltage of the first transistor Q5 and the transistor Q3 is Vbe5, and the first transistor Q5 and the transistor Q3 are turned on. become. In FIG. 2, Vbe5 is very small with respect to V2, and therefore, Vbe5 is ignored and only “V2” is described. Since the potential at the point c becomes V2 when the first transistor Q5 is turned on, the potential at the point a is a value V2- () that is decreased from the potential V2 at the point c by the charging voltage (V1-V2) of the first capacitor C11. V1-V2), whereby the base potentials of the second transistor Q6 and the transistor Q4 are smaller than Vbe6, so that the second transistor Q6 and the transistor Q4 are instantaneously turned off.
[0052]
When the potential at point a becomes V2- (V1-V2), the current i 1 As a result, the charging operation of the first capacitor C11 is started in the direction opposite to the polarity shown in FIG. 1, thereby increasing the potential at the point a. And time t Three When the potential at the point a reaches (V2 + Vbe6), the second transistor Q6 is turned on. As a result, the potential at the point b becomes V2- (V1-V2), and the first transistor Q5 is turned off. Thereafter, the same operation is repeated, and the first transistor Q5 and the transistor Q3 and the second transistor Q6 and the transistor Q4 are alternately turned on and off to output a pulse width modulation signal from the points e and f. . Note that the phase of the pulse width modulation signal output from point e is inverted with respect to the pulse width modulation signal output from point f.
[0053]
As described above, the ON period T1 and the OFF period T2 of the pulse width modulation signal are T1 = C (V1−V2) / i. 1 , T2 = C (V1-V2) / (k · i 1 ), And k = 1 when there is no modulation, T1 = T2, and the duty ratio of the pulse width modulation signal PWM output from the point f is 50%.
[0054]
Next, the audio signal has a positive value (eg, v 1 In this case, in the voltage control circuit 14, assuming that the amplification factor in the amplifier circuit 24 is α, the level fluctuation component v from the first power supply voltage V 1 is described. 1 Is a voltage (V1−αv) reduced by a voltage obtained by multiplying α by α. 1 ) Is output as the drive voltage V3 of the pulse signal generation circuit 12.
[0055]
Accordingly, when the first capacitor C11 and the second capacitor C12 are charged, the first and second capacitors C11 and C12 have (V1-αv 1 ) Is applied, and the first capacitor C11 has a level fluctuation v 1 A predetermined current i smaller than i / 2 based on 1 Is supplied as a charging current, and the second capacitor C12 has a current (i 2 = Ii 1 )> I / 2 is supplied as the charging flow.
[0056]
When the first transistor Q5 is turned on from the off state by the charging operation of the second capacitor C12, the first capacitor C11 has the current i supplied from the transistor Q1. 1 Will start the charging operation. 1 Since <i / 2, the charging speed of the first capacitor C11 is slower than that in the case of no modulation (see the slope of the inclined portion of the waveform at point a in FIG. 2).
[0057]
On the other hand, when the second transistor Q6 is turned on from the off state by the charging operation of the first capacitor C11, the second capacitor C12 has the current i supplied from the transistor Q2. 2 Will start the charging operation. 2 Since> i / 2, the charging speed of the second capacitor C12 is faster than that in the case of no modulation (see the slope of the slope of the waveform at the point b in FIG. 2).
[0058]
However, while the charging voltage range of the first capacitor C11 and the second capacitor C12 at the time of non-modulation is (2V2-V1) (refer to the voltage fluctuation ranges at points a and b in FIG. 2A), In this case, the charging voltage range of both capacitors C11 and C12 is (2V2-V1 + αv 1 (See the voltage fluctuation widths at points a and b in the portion B in FIG. 2), and αv 1 As shown in FIG. 3, the charging time of the first capacitor C11 does not become longer than that charged in the voltage range (2V2-V1) as shown in FIG. The charging time of C12 is shorter than charging in the voltage range (2V2-V1).
[0059]
The upper part of FIG. 3 shows the voltage waveforms at points a and b and the pulse width modulation signal PWM when there is no modulation, and the lower part shows the level fluctuation of the audio signal + v. 1 The voltage waveforms at points a and b and the pulse width modulation signal PWM in the case of FIG. In addition, the waveform indicated by the solid line in the lower stage indicates the charging voltage range of the first and second capacitors C11 and C12 as (2V2-V1 + αv). 1 ), And the waveform indicated by the alternate long and short dash line is the waveform when the charging voltage range of the first and second capacitors C11 and C12 is the conventional (2V2-V1).
[0060]
Both the on period T1 and the off period T2 of the pulse width modulation signal PWM indicated by the solid line are shorter than the on period T1 and the off period T2 of the pulse width modulation signal PWM indicated by the alternate long and short dash line, and the pulse width modulation signal PWM indicated by the solid line The period T is suppressed so as to be substantially equal to the non-modulated period T shown in the upper stage.
[0061]
Next, the audio signal is negative (for example, -v 2 In this case, in the voltage control circuit 14, the level variation v from the first power supply voltage V <b> 1 is described. 2 Is a voltage (V1−αv) reduced by a voltage obtained by multiplying α by α. 2 ) Is output as the drive voltage V3 of the pulse signal generation circuit 12.
[0062]
Accordingly, when the first capacitor C11 and the second capacitor C12 are charged, the first and second capacitors C11 and C12 have (V1-αv 2 ) Is applied, and the first capacitor C11 has a level fluctuation v 2 A predetermined current i smaller than i / 2 based on 1 Is supplied as a charging current, and the second capacitor C12 has a current (i 2 = Ii 1 )> I / 2 is supplied as the charging flow.
[0063]
In this case, the charging speed at the time of charging the first and second capacitors C11 and C12 is the current i. 1 , I 2 Change trend is level fluctuation + v 1 Therefore, the charging speed of the first capacitor C11 is slower than that without modulation (see the slope of the slope of the waveform at the point a in FIG. 2), and the charging speed of the second capacitor C12 is unmodulated. (See the slope of the slope of the waveform at point b in FIG. 2).
[0064]
Therefore, the audio signal is -v 2 As in the case described with reference to FIG. 3, the charging time of the first and second capacitors C11 and C12 is shorter than that charged in the voltage range (2V2-V1). The period T of the width modulation signal PWM is suppressed so as to be substantially equal to the period T at the time of no modulation.
[0065]
As described above, the drive voltage of the pulse signal generation circuit 12 is controlled so as to decrease as the level fluctuation amount of the audio signal increases according to the level fluctuation of the audio signal. For this reason, the charging voltage range of the first and second capacitors C11 and C12 changes so as to be narrowed according to the level fluctuation of the modulation signal, and the charging time is shortened. The period can be kept as constant as possible.
[0066]
Therefore, it is not necessary to use an element such as a transistor having a large current capacity in the circuit for supplying current to the first and second capacitors C11 and C12 as in the prior art, and problems such as heat generation are solved. Can do.
[0067]
Of course, the scope of the present invention is not limited to the embodiment described above. For example, in the above embodiment, the circuit shown in FIG. 1 is applied as the pulse width modulation circuit. However, the circuit is not limited to the circuit shown in FIG. 1 as long as it has the above function. In the above embodiment, a pair of differential transistors is used for the current control circuit 13, but the current control circuit 13 is not limited to the above configuration.
[Brief description of the drawings]
FIG. 1 is a schematic circuit diagram of a pulse width modulation circuit according to an embodiment of the present invention.
2 is a diagram showing signal waveforms at respective points of the pulse width modulation circuit shown in FIG. 1;
FIG. 3 is a waveform diagram for explaining that the pulse period of the pulse width modulation signal is kept constant by changing the drive voltage of the pulse signal generation circuit in accordance with the level fluctuation of the audio signal.
FIG. 4 is a diagram illustrating an example of an audio signal.
FIG. 5 is a diagram illustrating an audio signal after passing through a level shifter circuit.
FIG. 6 is a diagram illustrating an audio signal after passing through an absolute value generation circuit.
FIG. 7 shows an audio signal after passing through an inverting circuit.
FIG. 8 shows an audio signal after passing through an amplifier circuit.
FIG. 9 is a circuit configuration diagram showing an example of a pulse width modulation circuit using a conventional astable multivibrator.
FIG. 10 is a schematic circuit diagram showing an example of a conventional pulse width modulation circuit.
11 is a diagram showing signal waveforms at various points in the pulse width modulation circuit shown in FIG. 10;
[Explanation of symbols]
11 Constant current circuit
12 Pulse signal generation circuit
13 Current control circuit
14 Voltage control circuit
15 Pulse width modulation signal output circuit
C11 1st capacitor
C12 Second capacitor

Claims (4)

定電流を出力する定電流出力部と、
第1のスイッチング回路の出力端と第2のスイッチング回路の入力端とが第1のコンデンサとこの第1のコンデンサに上記定電流出力部から出力される定電流の一部を充電電流として供給する第1の電流供給回路とを含む第1の結合回路で結合されるとともに、上記第2のスイッチング回路の出力端と上記第1のスイッチング回路の入力端とが第2のコンデンサとこの第2のコンデンサに上記定電流出力部から出力される定電流の残りを充電電流として供給する第2の電流供給回路とを含む第2の結合回路で結合され、上記第1、第2のスイッチング回路の出力端からパルス信号が出力されるパルス信号生成部と、
上記第1の電流供給回路から上記第1のコンデンサに供給される電流を外部入力される変調信号のレベル変動に応じて変化させることにより上記パルス信号生成部で生成されるパルス信号のデューティ比を変化させるパルス幅変調部と、
からなるパルス幅変調回路において、
上記パルス信号生成部を駆動するための駆動電圧を供給する電源と、
上記パルス信号生成部に供給される駆動電圧を上記変調信号のレベル変動に応じて変化させる駆動電圧制御部と、
を備えたことを特徴とするパルス幅変調回路。
A constant current output section for outputting a constant current;
The output terminal of the first switching circuit and the input terminal of the second switching circuit supply the first capacitor and a part of the constant current output from the constant current output unit to the first capacitor as a charging current. The first coupling circuit including the first current supply circuit is coupled, and the output terminal of the second switching circuit and the input terminal of the first switching circuit are connected to the second capacitor and the second capacitor. The output of the first and second switching circuits is coupled to a capacitor by a second coupling circuit including a second current supply circuit that supplies the remainder of the constant current output from the constant current output unit as a charging current. A pulse signal generator from which a pulse signal is output from the end;
The duty ratio of the pulse signal generated by the pulse signal generator is changed by changing the current supplied from the first current supply circuit to the first capacitor according to the level fluctuation of the modulation signal input from the outside. A pulse width modulation section to be changed;
In the pulse width modulation circuit consisting of
A power supply for supplying a driving voltage for driving the pulse signal generator;
A drive voltage control unit that changes a drive voltage supplied to the pulse signal generation unit according to a level variation of the modulation signal;
A pulse width modulation circuit comprising:
上記駆動電圧制御部は、上記変調信号のレベル変動量が増大するのに応じて上記駆動電圧を小さくする、請求項1記載のパルス幅変調回路。2. The pulse width modulation circuit according to claim 1, wherein the drive voltage control unit reduces the drive voltage as the level fluctuation amount of the modulation signal increases. 上記駆動電圧制御部は、変調信号の基準レベルを上記駆動電圧のレベルにシフトするレベルシフト回路と、このレベルシフト回路から出力される電圧信号を上記駆動電圧のレベルを基準に上記変調信号のレベル変動分に基づく所定のレベルだけ低下させた電圧信号に変換する信号変換回路とからなる、請求項2記載のパルス幅変調回路。The drive voltage control unit includes a level shift circuit that shifts a reference level of the modulation signal to the level of the drive voltage, and a voltage signal output from the level shift circuit based on the level of the drive voltage. 3. The pulse width modulation circuit according to claim 2, comprising a signal conversion circuit that converts the voltage signal to a voltage level reduced by a predetermined level based on the fluctuation. 上記パルス信号生成部で生成されるパルス信号のオン・オフのタイミング信号に基づいて、上記変調信号のレベル変動に関係なく振幅の一定したパルス幅変調信号を生成して出力するパルス幅変調信号出力部をさらに備える、請求項1〜3のいずれかに記載のパルス幅変調回路。Based on the on / off timing signal of the pulse signal generated by the pulse signal generation unit, a pulse width modulation signal output that generates and outputs a pulse width modulation signal having a constant amplitude regardless of the level fluctuation of the modulation signal. The pulse width modulation circuit according to claim 1, further comprising a unit.
JP2003108538A 2003-04-14 2003-04-14 Pulse width modulation circuit Expired - Fee Related JP4175163B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003108538A JP4175163B2 (en) 2003-04-14 2003-04-14 Pulse width modulation circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003108538A JP4175163B2 (en) 2003-04-14 2003-04-14 Pulse width modulation circuit

Publications (2)

Publication Number Publication Date
JP2004320182A JP2004320182A (en) 2004-11-11
JP4175163B2 true JP4175163B2 (en) 2008-11-05

Family

ID=33469972

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003108538A Expired - Fee Related JP4175163B2 (en) 2003-04-14 2003-04-14 Pulse width modulation circuit

Country Status (1)

Country Link
JP (1) JP4175163B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7719336B2 (en) * 2006-10-31 2010-05-18 Andrew Roman Gizara Pulse width modulation sequence maintaining maximally flat voltage during current transients
JP4956852B2 (en) * 2007-07-30 2012-06-20 オンキヨー株式会社 Switching control device

Also Published As

Publication number Publication date
JP2004320182A (en) 2004-11-11

Similar Documents

Publication Publication Date Title
CN100390853C (en) Efficient liquid crystal display drive voltage generating circuit and its method
TW200401505A (en) Triangular wave generating circuit used in a class-D amplifier
JP4211465B2 (en) Pulse width modulation circuit
US8570083B2 (en) Pulse width modulation circuit and switching amplifier using the same
JP4175163B2 (en) Pulse width modulation circuit
US5146188A (en) Constant current circuit and an oscillating circuit controlled by the same
US7084802B1 (en) Signal processing circuit
US4105935A (en) Motor speed control apparatus
JP3479624B2 (en) Switching power supply
JP4407743B2 (en) Pulse width modulation circuit and switching amplifier using the same
JP3697678B2 (en) V / F conversion circuit
JP5713543B2 (en) Pulse width modulation circuit and switching amplifier using the same
JPH0563523A (en) Waveform generator
US8970269B2 (en) Pulse width modulator and switching amplifier
JP7170606B2 (en) DC-DC converter
JPH11340797A (en) Voltage-controlled oscillator
JP2012217118A (en) Pulse-width modulation circuit and switching amplifier
JPS62110496A (en) Driving circuit for pulse motor
JP2002124859A (en) Pulse width modulation circuit
JP5423478B2 (en) Pulse width modulation circuit
JPH0783619B2 (en) Inverter drive device
JPH1032926A (en) Power supply voltage control circuit
JPH02161810A (en) Pwm pulse generating device
JP3591519B2 (en) Pulse width modulation circuit
JPH04301904A (en) Pulse count type fm detection circuit

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060208

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20080625

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20080729

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20080811

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110829

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees