JP3985342B2 - 半導体プラスチックパッケージ - Google Patents

半導体プラスチックパッケージ Download PDF

Info

Publication number
JP3985342B2
JP3985342B2 JP14520898A JP14520898A JP3985342B2 JP 3985342 B2 JP3985342 B2 JP 3985342B2 JP 14520898 A JP14520898 A JP 14520898A JP 14520898 A JP14520898 A JP 14520898A JP 3985342 B2 JP3985342 B2 JP 3985342B2
Authority
JP
Japan
Prior art keywords
semiconductor chip
printed wiring
wiring board
metal
semiconductor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP14520898A
Other languages
English (en)
Other versions
JPH11330304A (ja
Inventor
杜夫 岳
信之 池口
敏彦 小林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Gas Chemical Co Inc
Original Assignee
Mitsubishi Gas Chemical Co Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Gas Chemical Co Inc filed Critical Mitsubishi Gas Chemical Co Inc
Priority to JP14520898A priority Critical patent/JP3985342B2/ja
Priority to US09/237,840 priority patent/US6097089A/en
Priority to EP99300654A priority patent/EP0933813A2/en
Priority to TW088101289A priority patent/TW401725B/zh
Priority to KR1019990002682A priority patent/KR19990068179A/ko
Publication of JPH11330304A publication Critical patent/JPH11330304A/ja
Priority to US09/583,148 priority patent/US6265767B1/en
Application granted granted Critical
Publication of JP3985342B2 publication Critical patent/JP3985342B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]

Description

【0001】
【発明の属する技術分野】
本発明は、半導体チップを少なくとも1個小型プリント配線板に搭載した形の、新規な半導体プラスチックパッケージに関する。特に、マイクロプロセッサー、マイクロコントローラー、ASIC、グラフィック等の比較的高ワットで、多端子高密度の半導体プラスチックパッケージに適している。本半導体プラスチックパッケージは、ハンダボールを用いてマザーボードプリント配線板に実装して電子機器として使用される。
【0002】
【従来の技術】
従来、半導体プラスチックパッケージとして、プラスチックボールグリッドアレイ(P-BGA)やプラスチックランドグリッドアレイ(P-LGA)等の、プラスチックプリント配線板の上面に半導体チップを固定し、このチップをプリント配線板上面に形成された導体回路にワイヤボンディングで結合し、プリント配線板の下面にはソルダーボールを用いて、マザーボードプリント配線板と接続するための導体パッドを形成し、表裏回路導体をメッキされたスルーホールで接続し、半導体チップを樹脂封止している構造の半導体プラスチックパッケージは公知である。本公知構造において、半導体から発生する熱をマザーボードプリント配線板に拡散させるため、半導体チップを固定するための上面の金属箔から下面に接続するメッキされた熱拡散スルーホールが形成することも知られている。
【0003】
該スルーホールを通して、水分が半導体固定に使われている銀粉入り樹脂接着剤に吸湿され、マザーボードへの実装時の加熱により、また、半導体部品をマザーボードから取り外す際の加熱により、層間フクレを生じる危険性があり、これはポップコーン現象と呼ばれている。このポップコーン現象が発生した場合、パッケージは使用不能となることが多く、この現象を大幅に改善する必要がある。また、半導体の高機能化、高密度化は、ますます発熱量の増大を意味し、熱放散用のための半導体チップ直下のスルーホールのみでは熱の放散は不十分となってきている。
【0004】
【発明が解決しようとする課題】
本発明は、以上の問題点を改善した半導体プラスチックパッケージを提供する。
【0005】
【課題を解決するための手段】
本発明は、プリント配線板が該プリント配線板の厚さ方向のほぼ中央部に配置された、プリント配線板と平面方向にほぼ同じ大きさの金属板を含み、該プリント配線板の片側の面(A)に少なくとも1個の半導体チップを熱伝導性接着剤で固定し、該金属板とプリント配線板の片側の面(A)及び他側の面(B)に設けられた回路導体(A-1,B-1)とを熱硬化性樹脂組成物で絶縁し、片側の面(A)に設けられた回路導体(A-1)と半導体チップとをワイヤボンディングで接続し、少なくともプリント配線板の片側の面(A)に設けられた回路導体(A-1)と、プリント配線板の他側の面(B)に設けられた回路導体(B-1)もしくは該プリント配線板を外部とハンダボールで接続するために形成されたハンダボール接続用導体パッドとを、金属板と熱硬化性樹脂組成物で絶縁されたスルーホール導体で結線し、少なくとも半導体チップ、ワイヤ、ボンディングパッドを樹脂封止している構造の半導体プラスチックパッケージにおいて、
該金属板複数個の円錐台形金属突起を半導体チップ搭載側及び非搭載側に有し、半導体チップ搭載側の該金属突起を半導体チップを直接固定する金属箔と接触させ、該金属突起が接触している片側の面(A)にある金属箔上に熱伝導性接着剤で半導体チップを固定し、かつ半導体チップ非搭載側の金属突起を他側の面(B)にある金属箔と接続するように形成していることを特徴とする半導体プラスチックパッケージを提供する。
本発明の半導体プラスチックパッケージは、半導体チップから発生した熱は、熱伝導性接着剤を通して円錐台形金属突起から金属板に伝導し、反対面の金属円錐台形突起からハンダボールを通じてマザーボードプリント配線板に逃げる構造を有している。
本発明によれば、熱放散性に優れ、半導体チップの下面からの吸湿がなく、吸湿後の耐熱性、すなわちポップコーン現象が大幅に改善されるとともに、プレッシャークッカー後の電気絶縁性、耐マイグレーション性等に優れ、加えて大量生産性にも適しており、経済性の改善された、新規な構造の半導体プラスチックパッケージが提供される。
【0006】
【発明の実施の形態】
本発明の半導体プラスチックパッケージは、プリント配線板の厚み方向のほぼ中央に配置された熱放散性の良好な、半導体チップ搭載側である表側及び半導体チップ非搭載側である裏側に円錐台形の突起を形成した金属板を含んでいる。この金属板は、平面方向にプリント配線板とほぼ同じ大きさを有している。金属突起を表裏の金属箔に直接接触させるか、熱伝導性接着剤を介して接合させ、表面の円錐台形突起が接触する金属箔上には、熱伝導性接着剤で半導体チップを固定し、該半導体チップをワイヤボンディングで周囲の回路導体と接続し、少なくとも半導体チップ、ボンディングワイヤ、ボンディングパッドを樹脂封止しており、裏面の円錐台形突起と同じように接続した金属箔にはハンダボールを接合し、ハンダボールがマザーボードプリント配線板と接合した形態となっており、表裏の回路導体および導通用のメッキされたスルーホールは、熱硬化性樹脂組成物で絶縁されている構造を有する。
【0007】
公知のスルーホールを有する金属芯プリント配線板の上面に半導体チップを固定する方法においては、従来のP-BGAパッケージと同様に、半導体チップからの熱は直下の熱放散用スルーホールに落として熱放散せざるを得ず、ポップコーン現象は改善できない。
本発明は、まず金属芯とする金属板をあらかじめ公知のエッチング等の方法で、半導体チップを固定する位置に、複数個の円錐台形の突起を形成する。また、同時に、或いは後で表裏の導通スルーホールを形成可能なように、スルーホールを形成しようとする位置にスルーホール径より大きめのクリアランスホール又はスリット孔を、公知のエッチング法、打ち抜き法、ドリル、レーザー等で金属芯に形成する。
【0008】
該円錐台形突起とクリアランスホールまたはスリット孔が形成された金属板の表面には、公知の方法で酸化処理、微細凹凸形成、皮膜形成等の接着性や電気絶縁性向上のための表面処理を必要に応じて施す。該表面処理され、複数個の円錐台形突起部が両面に形成され、クリアランスホール又はスリット孔が形成された金属板の上に、該円錐台形金属突起部あるいは熱伝導性接着剤が付着した突起部が僅かに露出するようにして、すべて熱硬化性樹脂組成物で全面絶縁部を形成する。熱硬化性樹脂組成物による絶縁部の形成は、半硬化状態の熱硬化性樹脂組成物を基材含浸、乾燥したプリプレグ、樹脂シート、樹脂付き金属箔、或いは塗布樹脂層を用いてなされる。絶縁部の高さは、積層成形後に、表面の半導体チップを固定する金属箔部に円錐台形金属突起部あるいは熱伝導性接着剤が付着した突起部が接触するようにし、半導体チップから発生した熱は、この搭載部分から熱伝導して内層金属板の円錐台形突起部分を通り、金属板に伝達し、反対面の金属円錐台形突起部分を通ってハンダボール用パッドに伝導し、ハンダボールで接合したマザーボードプリント配線板に拡散する。表裏には、クリアランスホール又はスリット孔を十分埋め込むことができる樹脂量、樹脂流れを有するプリプレグ、樹脂シート、樹脂付き金属箔、塗布樹脂層等を配置する。必要により金属箔、片面金属箔張積層板、片面回路形成両面金属箔張積層板、又は片面回路形成多層板を配置し、加熱、加圧下、好ましくは真空下に積層成形して一体化する。
【0009】
金属板の側面については、熱硬化性樹脂組成物で埋め込まれている形、露出している形、いずれの形でも良いが、錆を生じない点では周囲を樹脂で埋め込んで金属面の露出しない構造の方が好ましい。
また、サブトラクティブ法によるスルーホールプリント配線板の形成のためには、積層成形時に、表裏の最外層に、プリント配線板よりやや大きめの金属箔を配置して、加熱、加圧下に積層成形することにより、外層回路形成用の金属箔で表裏が覆われた金属板入り金属箔張積層板が形成される。
【0010】
表裏層に金属箔を使用しないで積層成形する場合、公知のアディティブ法にて回路を形成し、プリント配線板を作る。
【0011】
上記サブトラクティブ法、セミアディティブ法で作成した板の、半導体を固定する部分以外の箇所に表裏の回路を導通するスルーホール用孔をドリル等を用いて、公知の方法にて小径の孔をあける。
【0012】
表裏回路導通用のスルーホール用孔は、樹脂の埋め込まれた金属板クリアランスホール又はスリット孔のほぼ中央に、金属板と接触しないように形成する。必要によりデスミア処理を施し、次いで無電解メッキや電解メッキによりスルーホール内部の金属層を形成して、メッキされたスルーホールを形成するとともに、フルアディティブ法では、同時に表裏にワイヤボンディング用端子、回路、ソルダーボール用パッド等を形成する。
【0013】
セミアディティブ法では、スルーホールをメッキすると同時に、表裏も全面メキされ、その後、公知の方法にて上下に回路を形成する。
【0014】
表裏の回路を形成後、貴金属メッキを、少なくともワイヤボンディングパッド表面に形成してプリント配線板を完成させる。この場合、貴金属メッキの必要のない箇所は、事前にメッキレジストで被覆しておく。または、メッキ後に、必要により公知の熱硬化性樹脂組成物、或いは光選択熱硬化性樹脂組成物で、少なくとも半導体チップ搭載部、ボンディングパッド部、反対面のハンダボール接着用パッド部以外の表面に皮膜を形成する。
【0015】
該プリント配線板の、半導体チップを搭載する金属箔の上に、半導体チップを、熱伝導性接着剤を用いて固定し、さらに半導体チップとプリント配線板回路のボンディングパッドとをワイヤボンディング法で接続し、少なくとも、半導体チップ、ボンディングワイヤ、及びボンディングパッドを公知の封止樹脂で封止する。
【0016】
半導体チップと反対面のハンダボール接続用導体パッドに、ハンダボールを接続してP-BGA を作り、マザーボードプリント配線板上の回路にハンダボールを重ね、ボールを熱熔融してマザーボードとプリント配線板とを接続する。あるいは、パッケージにハンダボールをつけずにP-LGA を作り、マザーボードプリント配線板に実装する時に、マザーボードプリント配線板面に形成されたハンダボール接続用導体パッドとP-LGA 用のハンダボール用導体パッドとを、ハンダボールを加熱熔融してマザーボードとプリント配線板とを接続する。
【0017】
本発明に用いる金属板は、特に限定しないが、高弾性率、高熱伝導性で、厚さ30〜500μmのものが好適である。具体的には、純銅、無酸素銅、その他、銅が95重量%以上のFe,Sn,P,Cr,Zr,Zn等との合金が好適に使用される。また、合金の表面を銅メッキした金属板等も使用できる。
【0018】
本発明の金属円錐台形突起部の高さは、特に限定はないが、50〜150μmが好適である。また、プリプレグ、樹脂シート、樹脂付き金属箔、塗布樹脂等の絶縁層の厚さは、金属円錐台形突起の高さよりやや低め、好ましくは5〜15μm低めとし、積層成形後に表層金属箔と接続させる。あるいは、円錐台形の上に熱伝導性接着剤を付着させ、積層成形時に外層の金属箔と溶融接続させて、信頼性を向上させる。円錐台形の大きさは、特に限定しないが、一般には、底部の径が0.1〜5μm、上部の径が0〜1μmとする。
熱伝導性接着剤としては、公知のものが使用できる。具体的には、銀ペースト、銅ペースト、ハンダペースト、錫・銀・銅系等一般に公知の鉛フリーハンダが挙げられる。
【0019】
金属円錐台形突起部形成範囲は、半導体チップ面積以下、一般的には5〜20mm角以内とし、半導体チップ固定箇所の下に存在するようにする。
【0020】
本発明で使用される熱硬化性樹脂組成物の樹脂としては、一般に公知の熱硬化性樹脂が使用される。具体的には、エポキシ樹脂、多官能性シアン酸エステル樹脂、多官能性マレイミド−シアン酸エステル樹脂、多官能性マレイミド樹脂、不飽和基含有ポリフェニレンエーテル樹脂等が挙げられる。これらを1種或いは2種類以上を組み合わせて使用する。耐熱性、耐湿性、耐マイグレーション性、吸湿後の電気的特性等の点から多官能性シアン酸エステル樹脂組成物が好適である。
【0021】
本発明の好適な熱硬化性樹脂分である多官能性シアン酸エステル化合物とは、分子内に2個以上のシアナト基を有する化合物である。具体的に例示すると、1,3-又は1,4-ジシアナトベンゼン、1,3,5-トリシアナトベンゼン、1,3-、1,4-、1,6-、1,8-、2,6-又は2,7-ジシアナトナフタレン、1,3,6-トリシアナトナフタレン、4,4-ジシアナトビフェニル、ビス(4-ジシアナトフェニル)メタン、2,2-ビス(4-シアナトフェニル)プロパン、2,2-ビス(3,5-ジブロモ-4- シアナトフェニル)プロパン、ビス(4-シアナトフェニル)エーテル、ビス(4-シアナトフェニル)チオエーテル、ビス(4-シアナトフェニル)スルホン、トリス(4-シアナトフェニル)ホスファイト、トリス(4-シアナトフェニル)ホスフェート、およびノボラックとハロゲン化シアンとの反応により得られるシアネート類などである。
【0022】
これらのほかに特公昭41-1928、同43-18468、同44-4791、同45-11712、同46-41112、同47-26853及び特開昭51-63149号公報等に記載の多官能性シアン酸エステル化合物類も用いられ得る。また、これら多官能性シアン酸エステル化合物のシアナト基の三量化によって形成されるトリアジン環を有する分子量400〜6,000のプレポリマーも使用できる。このプレポリマーは、上記の多官能性シアン酸エステルモノマーを、例えば鉱酸、ルイス酸等の酸類;ナトリウムアルコラート等、第三級アミン類等の塩基;炭酸ナトリウム等の塩類等を触媒として重合させることにより得られる。このプレポリマー中には一部未反応のモノマーも含まれており、モノマーとプレポリマーとの混合物の形態をしており、このような原料は本発明の用途に好適に使用される。一般には有機溶剤に溶解させて使用する。
【0023】
エポキシ樹脂としては、一般に公知のものが使用できる。具体的には、液状或いは固形のビスフェノールA型エポキシ樹脂、ビスフェノールF型エポキシ樹脂、フェノールノボラック型エポキシ樹脂、クレゾールノボラック型エポキシ樹脂、脂環式エポキシ樹脂;ブタジエン、ペンタジエン、ビニルシクロヘキセン、ジシクロペンチルエーテル等の二重結合をエポキシ化したポリエポキシ化合物類;ポリオール、水酸基含有シリコン樹脂類とエピハロヒドリンとの反応によって得られるポリグリシジル化合物類等が挙げられる。これらを1種或いは2種類以上が組み合わせて使用する。
【0024】
ポリイミド樹脂としては、一般に公知のものが使用され得る。具体的には、多官能性マレイミド類とポリアミン類との反応物、特公昭57-005406 に記載の末端三重結合のポリイミド類が挙げられる。
【0025】
これらの熱硬化性樹脂は、単独でも使用されるが、特性のバランスを考え、適宜組み合わせて使用するのが良い。
【0026】
本発明の熱硬化性樹脂組成物には、組成物本来の特性が損なわれない範囲で、所望に応じて種々の添加物を配合することができる。これらの添加物としては、不飽和ポリエステル等の重合性二重結合含有モノマー類及びそのプレポリマー類;ポリブタジエン、エポキシ化ブタジエン、マレイン化ブタジエン、ブタジエン−アクリロニトリル共重合体、ポリクロロプレン、ブタジエン−スチレン共重合体、ポリイソプレン、ブチルゴム、フッ素ゴム、天然ゴム等の低分子量液状〜高分子量のエラスティックなゴム類;ポリエチレン、ポリプロピレン、ポリブテン、ポリ-4- メチルペンテン、ポリスチレン、AS樹脂、ABS 樹脂、MBS 樹脂、スチレン−イソプレンゴム、ポリエチレン−プロピレン共重合体、4-フッ化エチレン-6- フッ化エチレン共重合体類;ポリカーボネート、ポリフェニレンエーテル、ポリスルホン、ポリエステル、ポリフェニレンサルファイド等の高分子量プレポリマー若しくはオリゴマー;ポリウレタン等が例示され、適宜使用される。また、その他、公知の無機或いは有機の充填剤、染料、顔料、増粘剤、滑剤、消泡剤、分散剤、レベリング剤、光増感剤、難燃剤、光沢剤、重合禁止剤、チキソ性付与剤等の各種添加剤が、所望に応じて適宜組み合わせて用いられる。必要により、反応基を有する化合物は硬化剤、触媒が適宜配合される。
【0027】
本発明の熱硬化性樹脂組成物は、それ自体は加熱により硬化するが硬化速度が遅く、作業性、経済性等に劣るため使用した熱硬化性樹脂に対して公知の熱硬化触媒を用い得る。使用量は、熱硬化性樹脂100重量部に対して0.005〜10重量部、好ましくは0.01〜5重量部である。
【0028】
プリプレグの補強基材として使用するものは、一般に公知の無機或いは有機の織布、不織布が使用される。具体的には、Eガラス、Sガラス、Dガラス等の公知のガラス繊維布、全芳香族ポリアミド繊維布、液晶ポリエステル繊維布等が挙げられる。これらは、混抄でも良い。また、ポリイミドフィルム等のフィルムの表裏に熱硬化性樹脂組成物を塗布、加熱して半硬化状態にしたものも使用できる。
【0029】
最外層の金属箔としては、一般に公知のものが使用できる。好適には厚さ3〜100μmの銅箔、ニッケル箔等が使用される。
【0030】
金属板に形成するクリアランスホール径又はスリット幅は、表裏導通用スルーホール径よりやや大きめに形成する。具体的には、該スルーホール壁と金属板クリアランスホール又はスリット孔壁とは50μm以上の距離が、熱硬化性樹脂組成物で絶縁されていることが好ましい。表裏導通用スルーホール径については、特に限定はないが、50〜300μmが好適である。
【0031】
本発明のプリント配線板用プリプレグを作成する場合、基材に熱硬化性樹脂組成物を含浸、乾燥し、半硬化状態の積層材料とする。また基材を使用しない半硬化状態とした樹脂シートも使用できる。或いは塗料も使用できる。この場合、半硬化状態の程度により、ハイフロー化、ローフロー化、或いはノーフロー化する。ノーフローとした場合には、加熱、加圧して積層成形した時、樹脂の流れ出しが100μm以下、好ましくは50μm以下とする。また、この際、金属板、金属箔とは接着し、ボイドの発生しないことが肝要である。プリプレグを作成する温度は一般的には100〜180℃である。時間は5〜60分であり、目的とするフローの程度により、適宜選択する。
【0032】
本発明の金属板(以下内層金属板ともいう)の入った半導体プラスチックパッケージを作成する方法は特に限定しないが、例えば図1および図2に示す以下の方法による。
(1)内層となる金属板a全面を液状エッチングレジストbで被覆し、加熱して溶剤を除去した後、半導体チップを固定する箇所、反対面の金属円錐台形突起を形成する範囲のレジスト、及びクリアランスホール部以外のレジスト全部を残し、
(2)エッチングにて金属板を所定厚み溶解した後、
(3)再びエッチングレジストを、表裏の突起として残す部分に、小径の円形状として残す。
(4)上下から同一圧力のエッチング液でエッチングして、表裏面の円錐台形の突起c、及びクリアランスホールdを形成してから、エッチングレジストを除去し、金属板全面を化学表面処理する。
(5)表裏に、プリプレグ(図2のf)、樹脂シート、樹脂付き金属箔、或いは塗布樹脂層を配置し、必要により金属箔eを配置する。この場合、円錐台形の突起の先端が、金属箔の厚みよりやや薄めに残るよう絶縁層を形成する。
(6)加熱、加圧、真空下に積層成形した後、
(7)所定の位置にドリル等でスルーホールgを内層金属板に接触しないようにあけ、スルーホールを金属メッキする。
(8)半導体チップkの搭載部、ワイヤボンディングパッド、及び反対面のボールパッド部を除いてメッキレジストlで被覆し、ニッケル、金メッキを施してから、半導体チップを銀ペーストhで接着固定し、ワイヤボンディングしてから、樹脂封止jを行い、反対面のボールパッド部にはハンダボールmを接合して、半導体プラスチックパッケージとする。
【0033】
【実施例】
以下に実施例、比較例で本発明を具体的に説明する。尚、特に断らない限り、『部』は重量部を表す。
実施例1
2,2-ビス(4-シアナトフェニル)プロパン900部、ビス(4-マレイミドフェニル)メタン100部を150℃に熔融させ、攪拌しながら4時間反応させ、プレポリマーを得た。これをメチルエチルケトンとジメチルホルムアミドの混合溶剤に溶解した。これにビスフェノールA型エポキシ樹脂(商品名:エピコート1001、油化シェルエポキシ〈株〉製)400部、クレゾールノボラック型エポキシ樹脂(商品名:ESCN-220F 、住友化学工業〈株〉製)600部を加え、均一に溶解混合した。更に触媒としてオクチル酸亜鉛0.4部を加え、溶解混合し、これに無機充填剤(商品名:焼成タルクBST-200 、日本タルク〈株〉製)500部を加え、均一攪拌混合してワニスAを得た。このワニスを厚さ100μmのガラス織布に含浸、乾燥して、ゲル化時間(at170℃)50秒、170 ℃、20kgf/cm2、5 分間での樹脂流れ10mmとなるように作成した、絶縁層の厚さ107μmの半硬化状態のプリプレグBを得た。
【0034】
一方、内層金属板となる厚さ350μmのCu:99.9 %、Fe:0.07 %、P:0.03%の合金板を用意し、上下に液状エッチングレジストを25μm塗布、乾燥し、表裏面には大きさ50mm角のパッケージとなる面積において、クリアランスホール部を除いて全てレジストが残るように紫外線を照射して、1 %炭酸ナトリウム溶液でクリアランスホール部分のレジストを溶解除去し、上下からエッチングにて上下約65μm金属板を溶解した。エッチングレジストを溶解除去後、再び液状のエッチングレジストを付着させ、金属板上下の中央13mm角内に、幅2mm間隔に、径300μmの円形のレジストが残るように作成したネガフィルムを被せ、紫外線を照射後、未露光の部分を1 %炭酸ナトリウム溶液で溶解除去し、両側からエッチングして、表裏面に高さ114μm、底部径620μm、上部径74μmの円錐台形の突起をそれぞれ25個作成すると同時に、孔径0.6mmφのクリアランスホールをあけた。金属板全面に黒色酸化銅処理を施し、この表裏面に上記プリプレグBを置き、上下に12μmの電解銅箔を配置して、200℃、20kgf/cm 、30mmHg以下の真空下で2時間積層成形し、一体化した。クリアランスホール箇所は、クリアランスホール部の金属に接触しないように、中央に孔径0.25mmのスルーホールをドリルにてあけ、銅メッキを無電解、電解メッキで行い、孔内に17μmの銅メッキ層を形成した。表裏にエッチングレジストを付着してからポジフィルムを重ねて露光、現像し、表裏回路を形成し、半導体チップ搭載部、ボンディングパッド部及びボールパッド部以外にメッキレジストを形成し、ニッケル、金メッキを施してプリント配線板を完成した。表面の半導体チップ搭載部である円錐台形突起が表面金属箔と接触している部分に、大きさ13mm角の半導体チップを銀ペーストで接着固定した後、ワイヤボンディングを行い、次いでシリカ入りエポキシ封止用コンパウンドを用い、半導体チップ、ワイヤ及びボンディングパッドを樹脂封止し、ハンダボールを接合して半導体パッケージを作成した。この半導体プラスチックパッケージをエポキシ樹脂マザーボードプリント配線板にハンダボールを熔融させて接合した。評価結果を表1に示す。
【0035】
実施例2
実施例1において、両面の円錐台形突起の高さを109μmとし、この台形上に銀ペーストを、高さ5μm付着させ、プリプレグBを上下におき、その両外側に12μmの電解銅箔を配置し、200℃、20kgf/cm2、30mmHg以下の真空下で2時間積層成形して一体化した。後は同様にしてプリント配線板を作成し、半導体チップを接着、ワイヤボンディングを行い、樹脂封止して半導体プラスチックパッケージを得た。これを同様にエポキシ樹脂マザーボードプリント配線板に接合した。評価結果を表1に示す。
【0036】
比較例1
実施例1のプリプレグBを2枚使用し、上下に12μmの電解銅箔を配置し、200℃、20kgf/cm2 、30mmHg以下の真空下に2時間積層成形し、両面銅張積層板を得た。所定の位置に孔径0.25mmφのスルーホールをドリルであけ、デスミア処理後に銅メッキを施した。この板の上下に公知の方法で回路を形成し、メッキレジストで被覆後、ニッケル、金メッキを施した。これは半導体チップを搭載する箇所に放熱用のスルーホールが形成されており、この上に銀ペーストで半導体チップを接着し、ワイヤボンディング後、エポキシ封止用コンパウンドで実施例1と同様に樹脂封止し、ハンダボールを接合した(図3)。同様にマザーボードに接合した。評価結果を表1に示す。
【0037】
比較例2
エポキシ樹脂(商品名:エピコート5045)700部、及びエポキシ樹脂(商品名:ESCN220F)300部、ジシアンジアミド35部、2-エチル-4- メチルイミダゾール1部をメチルエチルケトンとジメチルホルムアミドの混合溶剤に均一溶解させ、これを厚さ100μmのガラス織布に含浸、乾燥させて、ゲル化時間(at170℃)10秒、樹脂流れ98μmのノーフロープリプレグ (プリプレグC)、ゲル化時間150秒、樹脂流れ18mmのハイフロープリプレグ (プリプレグD)を作成した。
プリプレグDを2枚使用し、190℃、20kgf/cm2 、30mmHg以下の真空下で2時間積層成形し、両面銅張積層板を作成した。後は比較例1と同様にしてプリント配線板を作成し、半導体チップ搭載部分をザグリマシーンにてくり抜き、裏面に厚さ200μmの銅板を、上記ノーフロープリプレグCを打ち抜いたものを使用して、加熱、加圧下に同様に接着させ、放熱板付きプリント配線板を作成した。これはややソリが発生した。この放熱板に直接銀ペーストで半導体チップを接着させ、ワイヤボンディングで接続後、液状エポキシ樹脂で封止した (図4)。同様にマザーボードプリント配線板に接合した。評価結果を表1に示す。
【0038】
Figure 0003985342
【0039】
Figure 0003985342
【0040】
<測定方法>
1)吸湿後の耐熱性1)
JEDEC STANDARD TEST METHOD A113-A LEVEL3:30℃・60%RHで所定時間処理後、220 ℃リフローソルダー3 サイクル後の基板の異常の有無について、断面観察及び電気的チェックによって確認した。
2)吸湿後の耐熱性2)
JEDEC STANDARD TEST METHOD A113-A LEVEL2:85℃・60%RHで所定時間(Max.168hrs.)処理後、220℃リフローソルダー3サイクル後の基板の異常の有無を断面観察及び電気的チェックによって確認した。
3)ガラス転移温度
DMA 法にて測定した。
4)プレッシャークッカー処理後の絶縁抵抗値
端子間(ライン/スペース=70/70μm)の櫛形パターンを作成し、この上に、それぞれ使用したプリプレグ、又は樹脂層を形成し、加熱硬化させたものを、121℃・2気圧で所定時間処理した後、25℃・60%RHで2時間後処理を行い、500VDCを印加60秒後に、その端子間の絶縁抵抗値を測定した。
5)耐マイグレーション性
上記4)の試験片を85℃・85%RH、50VDC 印加して端子間の絶縁抵抗値を測定した。
6)放熱性
パッケージを同一マザーボードプリント配線板にハンダボールで接着させ、1000時間連続使用してから、パッケージの温度を測定した。
7)表面金属との接触
円錐台形突起部の断面を観察した。
【0041】
【発明の効果】
本発明は、プリント配線板が該プリント配線板の厚さ方向のほぼ中央部に配置された、プリント配線板と平面方向にほぼ同じ大きさの金属板を含み、該プリント配線板の片側の面 (A)に少なくとも1個の半導体チップを熱伝導性接着剤で固定し、該金属板とプリント配線板の片側の面 (A) 及び他側の面( B )に設けられた回路導体( A-1,B-1 とを熱硬化性樹脂組成物で絶縁し、片側の面 (A) に設けられた回路導体(A-1)と半導体チップとをワイヤボンディングで接続し、少なくともプリント配線板の片側の面 (A) に設けられた回路導体(A-1)と、プリント配線板の他側の面( B )に設けられた回路導体( B-1 もしくは該プリント配線板を外部とハンダボールで接続するために形成されたハンダボール接続用導体パッドとを、金属板と熱硬化性樹脂組成物で絶縁されたスルーホール導体で結線し、少なくとも半導体チップ、ワイヤ、ボンディングパッドを樹脂封止している構造の半導体プラスチックパッケージであって、
該金属板が複数個の円錐台形金属突起を半導体チップ搭載側及び非搭載側に有し、この半導体チップを半導体チップ搭載用金属箔と接触させる。好適には円錐台形上に熱伝導性接着剤を付着させ、積層成形時に接着剤を溶融させて金属板と半導体チップ搭載側の金属箔を接合する。半導体チップを熱伝導性接着剤で半導体搭載部上の金属箔に固定し、半導体チップから発生した熱をこの金属板円錐台形突起を通り、金属板に伝導し、金属板の半導体非搭載側の円錐台形突起を通じて半導体非搭載側の金属箔に接続したハンダボールに逃がし、マザーボードプリント配線板に拡散する構造とした半導体プラスチックパッケージを提供する。
本発明は半導体プラスチックパッケージを上記構成とすることにより、熱放散性に優れ、半導体チップの下面からの吸湿がなく、吸湿後の耐熱性、すなわちポップコーン現象が大幅に改善でき、加えて大量生産性にも適しており、経済性の改善された、新規な構造の半導体プラスチックパッケージを提供する。
【図面の簡単な説明】
【図1】 実施例1の半導体プラスチックパッケージの製造工程図である。
【図2】 実施例1の半導体プラスチックパッケージの製造工程図である。
【図3】 比較例1の半導体プラスチックパッケージの製造工程図である。
【図4】 比較例2の半導体プラスチックパッケージの製造工程図である。
【符号の説明】
a 金属板
b エッチングレジスト
c 金属板の円錐台形突起
d クリアランスホール
e 金属箔
f プリプレグB
g 表裏回路導通用スルーホール
h 銀ペースト
i ボンディングワイヤ
j 封止樹脂
k 半導体チップ
l メッキレジスト
m ハンダボール
n 放熱用スルーホール
o プリプレグC

Claims (4)

  1. プリント配線板が該プリント配線板の厚さ方向のほぼ中央部に配置された、プリント配線板と平面方向にほぼ同じ大きさの金属板を含み、該プリント配線板の片側の面(A)に少なくとも1個の半導体チップを熱伝導性接着剤で固定し、該金属板とプリント配線板の片側の面(A)及び他側の面(B)に設けられた回路導体(A-1,B-1)とを熱硬化性樹脂組成物で絶縁し、片側の面(A)に設けられた回路導体(A-1)と半導体チップとをワイヤボンディングで接続し、少なくともプリント配線板の片側の面(A)に設けられた回路導体(A-1)と、プリント配線板の他側の面(B)に設けられた回路導体(B-1)もしくは該プリント配線板を外部とハンダボールで接続するために形成されたハンダボール接続用導体パッドとを、金属板と熱硬化性樹脂組成物で絶縁されたスルーホール導体で結線し、少なくとも半導体チップ、ワイヤ、ボンディングパッドを樹脂封止している構造の半導体プラスチックパッケージにおいて、
    該金属板が複数個の円錐台形金属突起を半導体チップ搭載側及び非搭載側に有し、半導体チップ搭載側の該金属突起を半導体チップを直接固定する金属箔と接触させ、該金属突起が接触している片側の面(A)にある金属箔上に熱伝導性接着剤で半導体チップを固定し、かつ半導体チップ非搭載側の金突起を他側の面(B)にある金属箔と接続するように形成していることを特徴とする半導体プラスチックパッケージ。
  2. 該金属板が、銅95重量%以上の銅合金、或いは純銅である請求項1記載の半導体プラスチックパッケージ。
  3. 複数個の円錐台形金属突起が、半導体チップ固定位置に対応して形成されている請求項1記載の半導体プラスチックパッケージ。
  4. 該熱硬化性樹脂組成物が、多官能性シアン酸エステル、該シアン酸エステルプレポリマーを必須成分とすることを特徴とする請求項1または2記載の半導体プラスチックパッケージ。
JP14520898A 1919-04-03 1998-05-12 半導体プラスチックパッケージ Expired - Fee Related JP3985342B2 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP14520898A JP3985342B2 (ja) 1998-05-12 1998-05-12 半導体プラスチックパッケージ
US09/237,840 US6097089A (en) 1998-01-28 1999-01-27 Semiconductor plastic package, metal plate for said package, and method of producing copper-clad board for said package
EP99300654A EP0933813A2 (en) 1998-01-28 1999-01-28 Semiconductor plastic package, metal plate for said package, and method of producing copper-clad board for said package
TW088101289A TW401725B (en) 1998-01-28 1999-01-28 Semiconductor plastic package, metal plate for said package, and method of producing copper-clad board for said package
KR1019990002682A KR19990068179A (ko) 1998-01-28 1999-01-28 반도체 플라스틱 패키지, 그 패키지용 금속판 및 그 패키지용 구리적층판의 제조방법
US09/583,148 US6265767B1 (en) 1919-04-03 2000-05-30 Semiconductor plastic package, metal plate for said package, and method of producing copper-clad board for said package

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14520898A JP3985342B2 (ja) 1998-05-12 1998-05-12 半導体プラスチックパッケージ

Publications (2)

Publication Number Publication Date
JPH11330304A JPH11330304A (ja) 1999-11-30
JP3985342B2 true JP3985342B2 (ja) 2007-10-03

Family

ID=15379900

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14520898A Expired - Fee Related JP3985342B2 (ja) 1919-04-03 1998-05-12 半導体プラスチックパッケージ

Country Status (1)

Country Link
JP (1) JP3985342B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6176118B2 (ja) * 2012-02-07 2017-08-09 株式会社ニコン 撮像ユニットおよび撮像装置

Also Published As

Publication number Publication date
JPH11330304A (ja) 1999-11-30

Similar Documents

Publication Publication Date Title
WO1999059205A1 (fr) Boitier plastique pour semiconducteurs et procede de production de cartes imprimees
JPH11298143A (ja) 多層プリント配線板の製造方法
JP3985342B2 (ja) 半導体プラスチックパッケージ
JPH11176973A (ja) 半導体プラスチックパッケージ
JPH11214572A (ja) 金属芯入り両面金属箔張多層板の製造方法
JP3852510B2 (ja) 半導体プラスチックパッケージ
JP4022972B2 (ja) 半導体プラスチックパッケージ
JP2000150714A (ja) 半導体プラスチックパッケージ用プリント配線板
JP2001007533A (ja) 放熱性に優れたボールグリッドアレイ型プリント配線板の製造方法
JP2000260900A (ja) 半導体プラスチックパッケージ用サブストレート
JPH11195745A (ja) マルチチッププラスチックパッケージ
JPH11238827A (ja) 金属芯の製造方法
JP2000150715A (ja) 金属板入りプリント配線板用銅張板の製造方法
JP2000260901A (ja) 金属芯入半導体プラスチックパッケージ用多層プリント配線板
JP2000077567A (ja) プリント配線板の製造方法
JPH11220064A (ja) 小型半導体プラスチックパッケージ
JPH11220061A (ja) キャビティ型半導体プラスチックパッケージ
JPH11220063A (ja) 外周下部熱放散型半導体プラスチックパッケージ
JP2000315749A (ja) 金属芯入りボールグリッドアレイ型半導体プラスチックパッケージ用プリント配線板
JP2005085783A (ja) ボールグリッドアレイ半導体プラスチックパッケージ
JPH11220066A (ja) 半導体プラスチックパッケージ用金属芯入り両面金属箔張積層板の製造方法
JPH11204686A (ja) 半導体プラスチックパッケージ
JPH11220068A (ja) 半導体プラスチックパッケージ用金属芯入り両面金属箔張積層板の製造方法
JPH11330303A (ja) 半導体プラスチックパッケージ
JPH11214573A (ja) 半導体プラスチックパッケージ

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050317

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20061218

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070109

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070309

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070410

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070524

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20070619

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20070702

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100720

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100720

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110720

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110720

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120720

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130720

Year of fee payment: 6

LAPS Cancellation because of no payment of annual fees