JP3881134B2 - MOS sensor and manufacturing method thereof - Google Patents

MOS sensor and manufacturing method thereof Download PDF

Info

Publication number
JP3881134B2
JP3881134B2 JP19767799A JP19767799A JP3881134B2 JP 3881134 B2 JP3881134 B2 JP 3881134B2 JP 19767799 A JP19767799 A JP 19767799A JP 19767799 A JP19767799 A JP 19767799A JP 3881134 B2 JP3881134 B2 JP 3881134B2
Authority
JP
Japan
Prior art keywords
type region
polysilicon
polysilicon film
manufacturing
stacked
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP19767799A
Other languages
Japanese (ja)
Other versions
JP2001036058A (en
Inventor
瑞祥 潘
治華 李
Original Assignee
聯華電子股▲分▼有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 聯華電子股▲分▼有限公司 filed Critical 聯華電子股▲分▼有限公司
Priority to JP19767799A priority Critical patent/JP3881134B2/en
Publication of JP2001036058A publication Critical patent/JP2001036058A/en
Application granted granted Critical
Publication of JP3881134B2 publication Critical patent/JP3881134B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Description

【0001】
【産業上の利用分野】
本発明は、センサーの製造方法に関するものであり、特にフォトダイオードをMOSゲートに電気的に接続するための方法に関するものである。
【0002】
【従来の技術および発明が解決しようとする課題】
近年、電荷結合素子(CCD)は画像抽出用のデジタルセンサーによく使用されている。その利用は、閉回路TV、カメラ、ビデオレコーダー等にまで広がっている。しかしながら、CCDには製造にかかるコストが高く、また小型化が十分でないという問題がある。そこで、小型化、エネルギー消費量および製造コストの低減を達成するために、半導体技術によって形成できるCMOSフォトダイオードが将来CCDに代る有力な候補となっている。
【0003】
通常、センサは、回路領域とフォトダイオードで構成される感光領域とを含む。フォトダイオードは、光エネルギーを電気信号にP−N接合を介して変換する感光(光検出)半導体デバイスである。P−N接合での内部電場の存在により、光がP−N接合を照らさない時、N形領域(N-doped region)の電子とP形領域(P-doped region)の正孔(hole)はP−N接合を横切って拡散できない。しかしながら、十分な強度の光線が接合領域に照射されると、電子―正孔ペアが接合領域内に生成される。これらの電子―正孔ペアは、内部電場を有する領域に達すると互いから離れる。電子は、N形領域に向かって移動し、正孔はP形領域に向かって移動する。これによりP−N接合電極に電流が流れる。理想的には、フォトダイオードは、デバイスが暗闇に放置される時に流れる電流がないオープン回路状態にあるべきである。
【0004】
従来、信号は、感光領域から回路領域にP−Nフォトダイオードと接続する金属配線のみを介して伝達される。金属配線とP−Nフォトダイオードとの間の接合は、極めて低いポテンシャル障壁(potential barrier)を有する。暗電流(dark current)がP−Nフォトダイオード内に存在すると、それは接合障壁(junction barrier)を介して金属配線に流れやすく、結果的に誤判定を引き起こすノイズ信号になる。
【0005】
【課題を解決するための手段】
本発明の目的は、MOSセンサーの製造方法を提供することである。すなわち、本発明のMOSセンサーの製造方法は、基板内に延出するP形領域を形成するステップと、P形領域上に積層ポリシリコン構造を形成するステップと、積層ポリシリコン構造を注入バッファー層として使用してP形領域にイオンを注入し、基板内に浅い深さで延出するN形領域を形成するステップと、積層ポリシリコン構造をパターンニングおよびエッチングして、P形領域上にN形領域を部分的に露出する積層ポリシリコンリングを形成するステップと、積層ポリシリコンリングをMOSトランジスタのゲートと電気的に接続する金属配線を形成するステップとを含むことを特徴とするものである。
【0006】
積層ポリシリコン構造は、P形領域上に第1ポリシリコン膜を蒸着するステップと、第1ポリシリコン膜上に第2ポリシリコン膜を蒸着するステップとにより形成されることが好ましい。また、第2ポリシリコン膜の蒸着に先立って、第1ポリシリコン膜をパターンニングおよびエッチングしてP形領域を露出する少なくとも一つの窓孔を形成するステップを更に含むことが好ましい。また、第2ポリシリコン膜が第1ポリシリコン膜を覆うと共に、形成された窓孔を介してP形領域と接触するように第2ポリシリコン膜を蒸着することが好ましい。
【0007】
積層ポリシリコン構造は、イオン注入ステップにおけるダメージから基板を保護する注入バッファー層としての役割を担う。更に、積層ポリシリコンリングと金属配線とを介してフォトダイオードがMOSゲートに電気的に接続されるので、MOSセンサーが作動する時にフォトダイオードから出力される暗電流を低減できる。
【0008】
本発明に関する上記記載内容および以下に記載される本発明の詳細な説明はともに例示的なものであり、本発明はこれらに限定されるものではなく、請求項に基づいて解釈されるべきである。
【0009】
【発明の実施の形態】
以下、本発明の好ましい実施の形態を図面に基づいて詳細に説明する。
【0010】
図1(a)〜図1(i)は、本発明のMOSセンサーの製造方法を示す概略断面図である。
【0011】
図1(a)に示すように、P形ドープドシリコンのような基板100を準備する。双ウェル(twin well)プロセスを実施して、基板100内に実質的に深い深さで延出するPウェルとNウェルを形成する。図中、Pウェルは番号104によって示されているが、Nウェルは図1(a)中に示されていない。感光領域および回路領域を含む感光ユニットセルがPウェル内およびPウェル上に形成されるだろう。
【0012】
フィールド酸化物領域のようなフィールド絶縁領域102を基板100のPウェル104のエッジ部に形成する。フィールド酸化物領域102は熱酸化プロセスの手法により形成することができる。フィールド酸化物領域102は、第1活性領域103aおよび第2活性領域103bを露出する。第1活性領域103aの下部には感光領域が形成されるだろう。第2活性領域103b上にはトランジスタが形成されるだろう。トランジスタを有する第2活性領域が回路領域となる。
【0013】
更に、犠牲酸化物層106を第1活性領域103aおよび第2活性領域103b上に形成する。犠牲酸化物層106は熱酸化技術もしくは蒸着技術の使用により形成することができる。
【0014】
次に、図1(b)に示すように、第1ポリシリコン膜108を基板100上に形成する。第1ポリシリコン膜108は、化学気相蒸着法(CVD)により形成することができる。
【0015】
次に、図1(c)に示すように、フォトレジストパターン110を第1ポリシリコン膜108上に形成する。第1フォトレジストパターン110の露光および現像に続いて、第1ポリシリコン膜108をエッチングして、第1活性領域103a上の犠牲酸化物層106を露出する複数の窓穴112を形成する。エッチングは、第1フォトレジストパターン110をマスクパターンとして使用し、ドライエッチングプロセスの手法により行うことができる。図中、エッチングされた第1ポリシリコン膜は、番号108aとして示される。
【0016】
次に、図1(d)に示すように、窓孔112によって露出された犠牲酸化物層106が窓孔の底部をクリーニングすることにより除去される。このクリーニングは、ウェットエッチングの手法により実施することができる。図中、残留する犠牲酸化物層は番号106aとして示される。
【0017】
次に、図1(e)に示すように、第1フォトレジストパターン110を除去した後、第1ポリシリコン膜108a上に第2ポリシリコン膜114を蒸着する。第2ポリシリコン膜114は、第1ポリシリコン膜108aに設けられた窓孔112を介して基板と接触する。第1ポリシリコン膜108aと第2ポリシリコン膜114とによって積層ポリシリコン構造115を形成する。
【0018】
次に、図1(f)に示すように、Pウェル104内に実質的に浅い深さで延出するN形領域120を第1活性領域103aに形成する。N形領域120とPウェル領域104とによってP−Nフォトダイオードを形成する。たとえば、N形領域120は、第1活性領域103a上の第2ポリシリコン膜114上に第2フォトレジストパターン116を形成し、この第2フォトレジストパターン116をマスクとして使用して基板100内に燐イオンを注入することにより形成できる。このイオン注入ステップにおいて、積層ポリシリコン構造115は、基板100をイオン注入によるダメージから保護する注入バッファー層としての役割を担う。図中の矢印はイオン注入の方向を示す。
【0019】
次に、図1(g)に示すように、第2フォトレジストパターン116を除去した後、積層ポリシリコン構造115をパターンニングおよびエッチングして第1活性領域103a上に積層ポリシリコンリング122を形成する。エッチングされた第1ポリシリコン膜108bおよびエッチングされた第2ポリシリコン膜114aを含む積層ポリシリコンリング122は、N形領域120を部分的に露出する開口118を取り囲むように形成される。例えば、積層ポリシリコンリングは、積層ポリシリコン構造115上にフォトレジストパターン(図示せず)を形成し、このフォトレジストパタ―ンをマスクとして使用して積層ポリシリコン構造の所定部分をエッチング除去することにより形成できる。このエッチングステップ後、フォトレジストパターンは除去される。
【0020】
次に、図1(h)に示すように、トランジスタを第2活性領域103b上に形成する。例えば、このトランジスタとして、CMOSトランジスタを使用することができる。このトランジスタは、ゲート124、ソース/ドレイン領域126、LDD領域128を含む。
【0021】
トランジスタの形成に続いて、図1(i)に示すように、金属相互接続プロセス(metal-interconnecting process)を実施する。例えば、この相互接続プロセスは、金属配線130によってゲート124を積層ポリシリコンリング122に電気的に接続するステップと、ソース/ドレイン領域126上にタングステンプラグ144を形成するステップと、タングステンプラグ144上に光遮蔽金属部材146を形成するステップとを含む。
【0022】
図2は、本発明の実施例に基づくMOSセンサーの概略上面図を示す。図2に示すように、トランジスタQ2がトランジスタQ1及びQ3を含む回路領域103b上に配置される。金属配線130は、積層ポリシリコンリング122とトランジスタQ2のゲート132との間の接続媒体として形成される。
【0023】
本発明において、フォトダイオードは、金属配線のみを介してではなく、積層ポリシリコンリングと金属配線とを介してMOSゲートと電気的に接続される。拡散障壁(diffusion barrier)は、ドーパント分離(dopant segregation)のために積層ポリシリコンリングと基板との間に形成される。MOSセンサが作動する時、拡散障壁は、フォトダイオードからMOSゲートに流れる暗電流の強度を低下させる。これにより、フォトダイオードから出力される暗電流を低減できる。この暗電流の低減は、MOSセンサーのオン/オフ比を増加させ、結果的にMOSセンサーのコントラスト比を増加させる。換言すれば、本発明により改善された感度を有するMOSセンサーを製造することができる。
【0024】
【発明の効果】
以上をまとめると、本発明のMOSセンサーの製造方法は以下の長所を奏するものである。
【0025】
1.積層ポリシリコン構造を注入バッファー層として使用することにより、イオン注入ステップによるダメージから基板を保護することができる。
【0026】
2.積層ポリシリコンリングと金属配線とを介してフォトダイオードをMOSゲートと電気的に接続することにより、MOSセンサー作動時にフォトダイオードから出力される暗電流を低減することができる。
【0027】
以上のごとく本発明を好適な実施例により説明したが当業者であれば容易に理解できるように、本発明の技術思想の範囲内において適当な変更ならびに修正が当然なされうるものであるから、その特許権保護の範囲は特許請求の範囲およびそれと均等な領域を基準として定めなければならない。
【図面の簡単な説明】
【図1】 (a)〜(i)は、本発明に基づくMOSセンサーの製造方法の一例を示す概略断面図である。
【図2】本発明に基づくMOSセンサーの一例を示す概略上面図である。
【符号の説明】
100 基板
102 フィールド絶縁領域
103a 第1活性領域
103b 第2活性領域
104 Pウェル領域
106 犠牲酸化物層
106a 残留する犠牲酸化物層
108 第1ポリシリコン膜
108a エッチング後の第1ポリシリコン膜
110 第1フォトレジストパターン
112 窓孔
114 第2ポリシリコン膜
115 積層ポリシリコン構造
116 第2フォトレジストパターン
119 イオン注入方向
120 N形領域
122 積層ポリシリコンリング
124 ゲート
126 ソース/ドレイン領域
128 LDD領域
130 金属配線
132 トランジスタQ2のゲート
144 タングステンプラグ
146 光遮蔽金属部材
[0001]
[Industrial application fields]
The present invention relates to a method for manufacturing a sensor, and more particularly to a method for electrically connecting a photodiode to a MOS gate.
[0002]
[Background Art and Problems to be Solved by the Invention]
In recent years, charge-coupled devices (CCDs) are often used in digital sensors for image extraction. Its use extends to closed circuit TVs, cameras, video recorders and the like. However, the CCD has a problem that the manufacturing cost is high and the miniaturization is not sufficient. Therefore, in order to achieve miniaturization, reduction of energy consumption and manufacturing cost, CMOS photodiodes that can be formed by semiconductor technology have become promising candidates for CCD in the future.
[0003]
Usually, the sensor includes a circuit area and a photosensitive area composed of photodiodes. A photodiode is a photosensitive (photodetection) semiconductor device that converts light energy into an electrical signal through a PN junction. When light does not illuminate the PN junction due to the presence of an internal electric field at the PN junction, electrons in the N-doped region and holes in the P-doped region Cannot diffuse across the PN junction. However, when a sufficiently intense light beam is applied to the junction region, electron-hole pairs are generated in the junction region. These electron-hole pairs move away from each other when they reach a region with an internal electric field. Electrons move toward the N-type region, and holes move toward the P-type region. As a result, a current flows through the PN junction electrode. Ideally, the photodiode should be in an open circuit state with no current flowing when the device is left in the dark.
[0004]
Conventionally, the signal is transmitted from the photosensitive region to the circuit region only through metal wiring connected to the PN photodiode. The junction between the metal wiring and the PN photodiode has a very low potential barrier. If a dark current exists in the PN photodiode, it tends to flow through the junction barrier to the metal wiring, resulting in a noise signal that causes erroneous determination.
[0005]
[Means for Solving the Problems]
An object of the present invention is to provide a method for manufacturing a MOS sensor. That is, the method of manufacturing a MOS sensor according to the present invention includes a step of forming a P-type region extending into a substrate, a step of forming a stacked polysilicon structure on the P-type region, and a step of forming the stacked polysilicon structure as an injection buffer layer And implanting ions into the P-type region to form an N-type region extending at a shallow depth in the substrate, and patterning and etching the stacked polysilicon structure to form an N-type on the P-type region. Forming a stacked polysilicon ring that partially exposes the shape region; and forming a metal wiring that electrically connects the stacked polysilicon ring to the gate of the MOS transistor. .
[0006]
The laminated polysilicon structure is preferably formed by depositing a first polysilicon film on the P-type region and depositing a second polysilicon film on the first polysilicon film. Preferably, the method further includes the step of patterning and etching the first polysilicon film to form at least one window hole exposing the P-type region prior to the deposition of the second polysilicon film. Further, it is preferable that the second polysilicon film is deposited so as to cover the first polysilicon film and to be in contact with the P-type region through the formed window hole.
[0007]
The laminated polysilicon structure serves as an implantation buffer layer that protects the substrate from damage during the ion implantation step. Furthermore, since the photodiode is electrically connected to the MOS gate via the laminated polysilicon ring and the metal wiring, the dark current output from the photodiode when the MOS sensor is activated can be reduced.
[0008]
Both the above description of the present invention and the detailed description of the present invention described below are illustrative, and the present invention is not limited to these and should be construed based on the claims. .
[0009]
DETAILED DESCRIPTION OF THE INVENTION
Hereinafter, preferred embodiments of the present invention will be described in detail with reference to the drawings.
[0010]
FIG. 1A to FIG. 1I are schematic cross-sectional views showing a method for manufacturing a MOS sensor of the present invention.
[0011]
As shown in FIG. 1A, a substrate 100 such as P-type doped silicon is prepared. A twin well process is performed to form P and N wells extending substantially deep in the substrate 100. In the figure, the P-well is indicated by numeral 104, but the N-well is not shown in FIG. 1 (a). A photosensitive unit cell including a photosensitive region and a circuit region will be formed in and on the P-well.
[0012]
A field insulating region 102 such as a field oxide region is formed at the edge of the P well 104 of the substrate 100. The field oxide region 102 can be formed by a thermal oxidation process technique. The field oxide region 102 exposes the first active region 103a and the second active region 103b. A photosensitive region will be formed below the first active region 103a. A transistor will be formed on the second active region 103b. The second active region having a transistor becomes a circuit region.
[0013]
Further, a sacrificial oxide layer 106 is formed on the first active region 103a and the second active region 103b. The sacrificial oxide layer 106 can be formed by using thermal oxidation techniques or vapor deposition techniques.
[0014]
Next, as shown in FIG. 1B, a first polysilicon film 108 is formed on the substrate 100. The first polysilicon film 108 can be formed by chemical vapor deposition (CVD).
[0015]
Next, as shown in FIG. 1C, a photoresist pattern 110 is formed on the first polysilicon film 108. Following the exposure and development of the first photoresist pattern 110, the first polysilicon film 108 is etched to form a plurality of window holes 112 that expose the sacrificial oxide layer 106 on the first active region 103a. Etching can be performed by a dry etching process using the first photoresist pattern 110 as a mask pattern. In the figure, the etched first polysilicon film is indicated by numeral 108a.
[0016]
Next, as shown in FIG. 1D, the sacrificial oxide layer 106 exposed by the window hole 112 is removed by cleaning the bottom of the window hole. This cleaning can be performed by a wet etching technique. In the figure, the remaining sacrificial oxide layer is designated as 106a.
[0017]
Next, as shown in FIG. 1E, after removing the first photoresist pattern 110, a second polysilicon film 114 is deposited on the first polysilicon film 108a. The second polysilicon film 114 is in contact with the substrate through the window hole 112 provided in the first polysilicon film 108a. A stacked polysilicon structure 115 is formed by the first polysilicon film 108 a and the second polysilicon film 114.
[0018]
Next, as shown in FIG. 1F, an N-type region 120 extending in a substantially shallow depth in the P well 104 is formed in the first active region 103a. The N-type region 120 and the P-well region 104 form a PN photodiode. For example, in the N-type region 120, a second photoresist pattern 116 is formed on the second polysilicon film 114 on the first active region 103a, and the second photoresist pattern 116 is used as a mask in the substrate 100. It can be formed by implanting phosphorus ions. In this ion implantation step, the laminated polysilicon structure 115 serves as an implantation buffer layer that protects the substrate 100 from damage caused by ion implantation. The arrows in the figure indicate the direction of ion implantation.
[0019]
Next, as shown in FIG. 1G, after removing the second photoresist pattern 116, the laminated polysilicon structure 115 is patterned and etched to form a laminated polysilicon ring 122 on the first active region 103a. To do. The stacked polysilicon ring 122 including the etched first polysilicon film 108b and the etched second polysilicon film 114a is formed so as to surround the opening 118 that partially exposes the N-type region 120. For example, in the laminated polysilicon ring, a photoresist pattern (not shown) is formed on the laminated polysilicon structure 115, and a predetermined portion of the laminated polysilicon structure is etched away using the photoresist pattern as a mask. Can be formed. After this etching step, the photoresist pattern is removed.
[0020]
Next, as shown in FIG. 1H, a transistor is formed on the second active region 103b. For example, a CMOS transistor can be used as this transistor. This transistor includes a gate 124, a source / drain region 126, and an LDD region 128.
[0021]
Following the formation of the transistor, a metal-interconnecting process is performed as shown in FIG. For example, the interconnect process includes electrically connecting the gate 124 to the stacked polysilicon ring 122 by metal wiring 130, forming a tungsten plug 144 on the source / drain region 126, and on the tungsten plug 144. Forming a light shielding metal member 146.
[0022]
FIG. 2 shows a schematic top view of a MOS sensor according to an embodiment of the invention. As shown in FIG. 2, the transistor Q 2 is placed on the circuit region 103b including transistors Q 1 and Q 3. Metal wiring 130 is formed as a connecting medium between the gate 132 of the laminated polysilicon ring 122 and the transistor Q 2.
[0023]
In the present invention, the photodiode is electrically connected to the MOS gate not only through the metal wiring but also through the laminated polysilicon ring and the metal wiring. A diffusion barrier is formed between the stacked polysilicon ring and the substrate for dopant segregation. When the MOS sensor is activated, the diffusion barrier reduces the intensity of dark current flowing from the photodiode to the MOS gate. Thereby, the dark current output from the photodiode can be reduced. This reduction in dark current increases the on / off ratio of the MOS sensor and consequently increases the contrast ratio of the MOS sensor. In other words, it is possible to manufacture a MOS sensor having improved sensitivity according to the present invention.
[0024]
【The invention's effect】
In summary, the MOS sensor manufacturing method of the present invention has the following advantages.
[0025]
1. By using the laminated polysilicon structure as an implantation buffer layer, the substrate can be protected from damage due to the ion implantation step.
[0026]
2. By electrically connecting the photodiode to the MOS gate through the laminated polysilicon ring and the metal wiring, the dark current output from the photodiode when the MOS sensor is activated can be reduced.
[0027]
As described above, the present invention has been described with reference to the preferred embodiments. However, as those skilled in the art can easily understand, appropriate changes and modifications can be made within the scope of the technical idea of the present invention. The scope of patent protection must be determined based on the scope of claims and the equivalent area.
[Brief description of the drawings]
FIGS. 1A to 1I are schematic cross-sectional views illustrating an example of a method for manufacturing a MOS sensor according to the present invention.
FIG. 2 is a schematic top view showing an example of a MOS sensor according to the present invention.
[Explanation of symbols]
100 substrate 102 field insulating region 103a first active region 103b second active region 104 P well region 106 sacrificial oxide layer 106a remaining sacrificial oxide layer 108 first polysilicon film 108a first polysilicon film 110 after etching first Photoresist pattern 112 Window hole 114 Second polysilicon film 115 Stacked polysilicon structure 116 Second photoresist pattern 119 Ion implantation direction 120 N-type region 122 Stacked polysilicon ring 124 Gate 126 Source / drain region 128 LDD region 130 Metal wiring 132 Transistor Q 2 gate 144 Tungsten plug 146 Light shielding metal member

Claims (7)

基板内に延出するP形領域を形成するステップと、前記P形領域上に積層ポリシリコン構造を形成するステップと、前記積層ポリシリコン構造を注入バッファー層として使用して前記P形領域内にイオンを注入し、基板内に浅い深さで延出するN形領域を形成するステップと、前記積層ポリシリコン構造をパターンニングおよびエッチングして、前記P形領域上で前記N形領域を部分的に露出する積層ポリシリコンリングを形成するステップと、前記積層ポリシリコンリングをMOSトランジスタのゲートと電気的に接続する金属配線を形成するステップとを含むことを特徴とするMOSセンサーの製造方法。Forming a P-type region extending into the substrate; forming a stacked polysilicon structure on the P-type region; and using the stacked polysilicon structure as an implantation buffer layer in the P-type region. Implanting ions to form an N-type region extending at a shallow depth in the substrate; and patterning and etching the stacked polysilicon structure to partially form the N-type region on the P-type region. A method of manufacturing a MOS sensor, comprising: forming a laminated polysilicon ring exposed to the substrate; and forming a metal wiring that electrically connects the laminated polysilicon ring to a gate of a MOS transistor. 前記積層ポリシリコン構造は、前記P形領域上に第1ポリシリコン膜を蒸着するステップと、前記第1ポリシリコン膜上に第2ポリシリコン膜を蒸着するステップとにより形成されることを特徴とする請求項1に記載のMOSセンサーの製造方法。  The stacked polysilicon structure is formed by depositing a first polysilicon film on the P-type region and depositing a second polysilicon film on the first polysilicon film. The method of manufacturing a MOS sensor according to claim 1. 前記第2ポリシリコン膜の蒸着に先立って、前記第1ポリシリコン膜をパターンニングおよびエッチングして前記P形領域を露出する少なくとも一つの窓孔を形成するステップを更に含むことを特徴とする請求項2に記載のMOSセンサーの製造方法。  The method further comprises patterning and etching the first polysilicon film to form at least one window hole exposing the P-type region prior to the deposition of the second polysilicon film. Item 3. A method for manufacturing a MOS sensor according to Item 2. 前記第2ポリシリコン膜は、前記第1ポリシリコン膜を覆うと共に、前記窓孔を介して前記P形領域と接触するように蒸着されることを特徴とする請求項3に記載のMOSセンサーの製造方法。  4. The MOS sensor according to claim 3, wherein the second polysilicon film is deposited so as to cover the first polysilicon film and to be in contact with the P-type region through the window hole. Production method. P形領域および前記P形領域上のN形領域を有するシリコンフォトダイオードMOSトランジスタのゲートと電気的に接続されるMOSセンサーの製造方法であって、前記製造方法は、前記P形領域上に第1ポリシリコン膜を蒸着するステップと、第2ポリシリコン膜の蒸着に先立って、前記第1ポリシリコン膜をパターンニングおよびエッチングして前記P形領域を露出する少なくとも一つの窓孔を形成するステップと、前記第1ポリシリコン膜上に前記第2ポリシリコン膜を蒸着するステップと、前記第1及び第2ポリシリコン膜を注入バッファー層として使用して前記P形領域にイオンを注入し、前記P形領域内に浅い深さで延出する前記N形領域を形成するステップと、前記第1及び第2ポリシリコン膜をパターンニングおよびエッチングすることにより、前記N形領域を部分的に露出する開口を囲むように前記N形領域上に積層ポリシリコンリングを形成するステップと、前記積層ポリシリコンリングと金属配線とを介して前記シリコンフォトダイオードを前記MOSトランジスタのゲートに電気的に接続するステップとを含むことを特徴とするMOSセンサーの製造方法A P-type region and a method of manufacturing a MOS sensor gate and is electrically connected to a silicon photodiode and a MOS transistor having a N type region on the P-type region, the manufacturing method, the P-type region And depositing a first polysilicon film and patterning and etching the first polysilicon film to form at least one window hole exposing the P-type region prior to the deposition of the second polysilicon film. And depositing the second polysilicon film on the first polysilicon film, and implanting ions into the P-type region using the first and second polysilicon films as implantation buffer layers. , and forming the N-type region extending at a shallow depth in the P-type region, said first and patterning the second polysilicon film and Forming a laminated polysilicon ring on the N-type region so as to surround an opening that partially exposes the N-type region by etching, and the silicon via the laminated polysilicon ring and the metal wiring method of manufacturing a MOS sensor, which comprises the steps of connecting a photodiode electrically to the gate of the MOS transistor. 前記第2ポリシリコン膜は、前記第1ポリシリコン膜を覆うと共に、前記窓孔を介して前記P形領域と接触するように蒸着されることを特徴とする請求項5に記載の方法 6. The method of claim 5, wherein the second polysilicon film is deposited to cover the first polysilicon film and to contact the P-type region through the window hole . ゲートを有するMOSトランジスタと、前記MOSトランジスタのゲートに接続される金属配線と、前記金属配線に接続される積層ポリシリコンリングと、前記積層ポリシリコンリングに接続され、P形領域および前記P形領域上のN形領域を有するシリコンフォトダイオードとを含み、前記積層ポリシリコンリングは、前記N形領域を部分的に露出する開口を囲むように形成され、第1ポリシリコン膜と前記第1ポリシリコン膜上に形成される第2ポリシリコン膜を含み、前記第1ポリシリコン膜は、少なくとも一つの窓孔を有し、前記窓孔を介して前記第2ポリシリコン膜が前記N形領域と接触することを特徴とするMOSセンサー A MOS transistor having a gate; a metal wiring connected to the gate of the MOS transistor; a stacked polysilicon ring connected to the metal wiring; and a P-type region and a P-type region connected to the stacked polysilicon ring A silicon photodiode having an upper N-type region, wherein the stacked polysilicon ring is formed to surround an opening that partially exposes the N-type region, and includes a first polysilicon film and the first polysilicon. A second polysilicon film formed on the film, wherein the first polysilicon film has at least one window hole, and the second polysilicon film is in contact with the N-type region through the window hole; A MOS sensor characterized by
JP19767799A 1999-07-12 1999-07-12 MOS sensor and manufacturing method thereof Expired - Lifetime JP3881134B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19767799A JP3881134B2 (en) 1999-07-12 1999-07-12 MOS sensor and manufacturing method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19767799A JP3881134B2 (en) 1999-07-12 1999-07-12 MOS sensor and manufacturing method thereof

Publications (2)

Publication Number Publication Date
JP2001036058A JP2001036058A (en) 2001-02-09
JP3881134B2 true JP3881134B2 (en) 2007-02-14

Family

ID=16378512

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19767799A Expired - Lifetime JP3881134B2 (en) 1999-07-12 1999-07-12 MOS sensor and manufacturing method thereof

Country Status (1)

Country Link
JP (1) JP3881134B2 (en)

Also Published As

Publication number Publication date
JP2001036058A (en) 2001-02-09

Similar Documents

Publication Publication Date Title
KR100619396B1 (en) CMOS Image sensor and its fabricating method
US5880495A (en) Active pixel with a pinned photodiode
JP5038554B2 (en) Image sensor having capacitor structure and manufacturing method thereof
JP5361110B2 (en) Solid-state image sensor element having non-planar transistor and manufacturing method thereof
JP3584196B2 (en) Light receiving element and photoelectric conversion device having the same
US20060081887A1 (en) Solid state image sensor devices having non-planar transistors
US20020024067A1 (en) Image sensor capable of decreasing leakage current between diodes and method for fabricating the same
JP5487798B2 (en) Solid-state imaging device, electronic apparatus, and manufacturing method of solid-state imaging device
US7045380B2 (en) CMOS image sensor and method of fabricating the same
KR100853792B1 (en) CMOS Image Sensor and Method of Manufaturing Thereof
KR100384836B1 (en) Image sensor and method for fabricating the same
KR20080062060A (en) Cmos image sensor and method of manufaturing thereof
KR100731064B1 (en) Method for manufacturing of cmos image sensor
TWI707481B (en) Image sensor and manufacturing method thereof
JP2000012823A (en) Solid-state image pickup device manufacture thereof
US20050145905A1 (en) Solid-state imaging device and production method of the same
JP3881134B2 (en) MOS sensor and manufacturing method thereof
US6511883B1 (en) Method of fabricating MOS sensor
KR100748323B1 (en) A fabricating method of image sensor
KR100790210B1 (en) Image sensor and fabricating method of thesame
US20080042170A1 (en) Image Sensor and Method for Manufacturing the Same
KR100776151B1 (en) A fabricating method of image sensor with improved high intergation
KR20050040262A (en) Cmos image sensor and method for manufacturing the same
KR100766675B1 (en) A fabricating method of image sensor with decreased dark signal
JP2001326341A (en) Solid-state imaging device

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20051027

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20051101

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20060201

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20060206

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060417

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060613

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060904

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20061024

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20061109

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

Ref document number: 3881134

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101117

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111117

Year of fee payment: 5

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111117

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121117

Year of fee payment: 6

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121117

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131117

Year of fee payment: 7

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term