JP3676348B2 - 位置ずれワイヤボンディング式イメージセンサ - Google Patents
位置ずれワイヤボンディング式イメージセンサ Download PDFInfo
- Publication number
- JP3676348B2 JP3676348B2 JP2003027364A JP2003027364A JP3676348B2 JP 3676348 B2 JP3676348 B2 JP 3676348B2 JP 2003027364 A JP2003027364 A JP 2003027364A JP 2003027364 A JP2003027364 A JP 2003027364A JP 3676348 B2 JP3676348 B2 JP 3676348B2
- Authority
- JP
- Japan
- Prior art keywords
- plate
- substrate
- sensing chip
- image sensing
- image sensor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16245—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
Landscapes
- Solid State Image Pick-Up Elements (AREA)
- Wire Bonding (AREA)
Description
【発明の属する技術分野】
本発明は一種のイメージセンサパッケージの構造に係り、特に、ボンディングワイヤ距離が短い位置ずれワイヤボンディング式イメージセンサパッケージ構造に関する。
【0002】
【従来の技術】
図1に示されるように、周知のイメージセンサパッケージ構造は、第1表面12と第2表面14を具え、第1表面12に信号入力端15が形成され、第2表面14に信号出力端16が形成された基板10と、上表面20と下表面22を具え、下表面22が基板10の第1表面12上に固着されて基板10と凹溝24を形成する凸縁層18と、該基板10と該凸縁層18の形成する凹溝24内に収容されると共に基板10の第1表面12上に固定されたイメージセンシングチップ26と、第1端点30と第2端点32を具え、第1端点30がイメージセンシングチップ26に電気的に連接され、第2端点32が基板10の信号入力端15に電気的に連接された複数の導線28と、該凸縁層18の上表面20に設置された透光層34と、を具えている。
【0003】
上述の周知の技術のワイヤボンディング方式は、導線28がイメージセンシングチップ26のボンディングワイヤ32を基板10の信号入力端15に連接する距離が非常に長く、このためその信号伝送速度が緩慢で、その実用性に影響が生じた。
【0004】
図2は本件出願人により提供された構造であり、その導線88の長さは長く、その信号伝送の速度が遅く、高い伝送効率の要求を満足させることができない(特許文献1参照。)。
【0005】
このため高い信号伝送効率を有するイメージセンサのパッケージ構造が求められている。
【0006】
【特許文献1】
台湾特許出願第091203873号明細書
【0007】
【発明が解決しようとする課題】
本発明の主要な目的は、信号伝送効率を高めることができ、実用的である、位置ずれワイヤボンディング式イメージセンサパッケージ構造を提供することにある。
【0008】
【課題を解決するための手段】
請求項1の発明は、位置ずれワイヤボンディング式イメージセンサにおいて、基板とされ、複数の相互に離間配置された金属片で組成され、各金属片に異なる高さの第1板と第2板が形成され、且つ該基板の底面に収容室が形成された、上記基板と、
イメージセンシングチップとされ、該基板の収容室内に設置され、該イメージセンシングチップにあって基板の第1板に対応する位置に複数のボンディングパッドが形成され、該ボンディングパッドと該基板の第1板が位置がずれるように配列され、各一つのボンディングパッドが二つの第1板の間に位置する、上記イメージセンシングチップと、
凸縁層とされ、該基板の周縁及び底面に形成され、並びにイメージセンシングチップを被覆し、且つこれら金属片の第1板の上面と第2板の下面がそれぞれ凸縁層より露出し、電気的にプリント基板に連接するのに供される、上記凸縁層と、
複数の導線とされ、それぞれ第1端点と第2端点を具え、該第1端点がイメージセンシングチップのボンディングパッドに電気的に連接され、該第2端点が基板の対応し、ずれた位置にある第1板に電気的に連接される、上記複数の導線と、
透光層とされ、該凸縁層の上に設置されてイメージセンシングチップを被覆し、該イメージセンシングチップが該透光層を透過して光信号を受信する、上記透光層と、
を具えたことを特徴とする、位置ずれワイヤボンディング式イメージセンサとしている。
請求項2の発明は、請求項1に記載の位置ずれワイヤボンディング式イメージセンサにおいて、イメージセンシングチップが接着剤で基板の第1板の底面に接着されたことを特徴とする、位置ずれワイヤボンディング式イメージセンサとしている。
請求項3の発明は、請求項1に記載の位置ずれワイヤボンディング式イメージセンサにおいて、凸縁層が熱可塑性プラスチックを射出成形して形成されたことを特徴とする、位置ずれワイヤボンディング式イメージセンサとしている。
請求項4の発明は、請求項1に記載の位置ずれワイヤボンディング式イメージセンサにおいて、金属片の第1板と第2板が第3板により連接されたことを特徴とする、位置ずれワイヤボンディング式イメージセンサとしている。
【0009】
【発明の実施の形態】
本発明は一種の位置ずれワイヤボンディング式イメージセンサを提供し、それは、複数の相互に離間配置された金属片で組成されて金属片が異なる高さの第1板と第2板を形成し、底面に収容室が形成された基板と、該基板の第1板に対応する位置に複数のボンディングパッドが形成され、基板の収容室内に設置され、そのボンディングパッドが基板の第1板と位置がずれるように配列されたイメージセンシングチップと、該基板の周縁及び底面に形成されてイメージセンシングチップを被覆する凸縁層と、該イメージセンシングチップのボンディングパッドを基板の対応する位置のずれた第1板に電気的に連接させる複数の導線と、該凸縁層の上に設置されてイメージセンシングチップを被覆し、イメージセンシングチップがこれを透過して光信号を受信する透光層と、を具えている。
【0010】
【実施例】
図3は本発明の位置ずれワイヤボンディング式イメージセンサの断面図である。それは、基板40、イメージセンシングチップ42、凸縁層44、複数の導線46、及び透光層47を具えている。
【0011】
該基板40は、複数の相互に離間配置された金属片で組成され、各金属片に異なる高さの第1板48と第2板50が形成され、且つ第1板48と第2板50の間が第3板52で相互に連接され、第2板50の底面が電気的にプリント基板54に連接されて、信号をプリント基板54に伝送するのに供される。且つ基板40の底面にこれら金属片で収容室56が形成されている。本発明のこれら金属片に加圧方式で直接第1板48、第2板50、第3板52及び収容室56が形成され、製造上、相当に便利である。
【0012】
図4は本発明の位置ずれワイヤボンディング式イメージセンサの平面図である(透光層47は取り外されている)。このイメージセンシングチップ42は該基板40の収容室内に設置され、並びに接着層59で基板40の第1板48底面に接着され、基板40の各一つの第1板48に対応する位置に複数のボンディングパッド58が形成され、且つ各ボンディングパッド58と各第1板48が位置ずれ配列され、各ボンディングパッド58が二つの第1板48の間に位置している。
【0013】
凸縁層44は熱可塑性プラスチックを射出用型を利用して直接基板40の周縁及び底面に射出して形成されて、イメージセンシングチップ42を被覆し、且つこれら金属片の第1板48の上面及び第2板50の下面がそれぞれ凸縁層44より露出している。
【0014】
複数の導線46には第1端点60と第2端点62が設けられ、第1端点60は電気的にイメージセンシングチップ42のボンディングパッド58に連接され、第2端点62は基板40のずれた位置にある対応する第1板48に電気的に連接され、イメージセンシングチップ42の信号が導線46で基板40に伝送される。
【0015】
透光層47は透光ガラスとされ、それは凸縁層44の上に設置されてイメージセンシングチップ42を被覆し、イメージセンシングチップ42が透光層47を透過して光信号を受信する。
【0016】
【発明の効果】
以上の構造により、ボンディングワイヤは二つのボンディングパッド58の間に位置し、ゆえに距離が非常に短い。本発明はこれにより有効にイメージセンシングチップ42から基板への信号伝送距離を短縮し、導線46の材料を節約するだけでなく、信号伝送の速度を高め、実用的なものとされている。
【0017】
以上の実施例は本発明の実施範囲を限定するものではなく、本発明に基づきなしうる細部の修飾或いは改変は、いずれも本発明の請求範囲に属するものとする。
【図面の簡単な説明】
【図1】周知のイメージセンサパッケージ構造の断面図である。
【図2】本件出願人の提供した周知のイメージセンサパッケージ構造の断面図である。
【図3】本発明の位置ずれワイヤボンディング式イメージセンサの断面図である。
【図4】本発明の位置ずれワイヤボンディング式イメージセンサの平面図である。
【符号の説明】
40 基板 42 イメージセンシングチップ
44 凸縁層 46 導線
47 透光層 48 第1板
50 第2板 52 第3板
54 プリント基板 56 収容室
58 ボンディングパッド 60 第1端点
62 第2端点
Claims (4)
- 位置ずれワイヤボンディング式イメージセンサにおいて、
基板とされ、複数の相互に離間配置された金属片で組成され、各金属片に異なる高さの第1板と第2板が形成され、且つ該基板の底面に収容室が形成された、上記基板と、
イメージセンシングチップとされ、該基板の収容室内に設置され、該イメージセンシングチップにあって基板の第1板に対応する位置に複数のボンディングパッドが形成され、該ボンディングパッドと該基板の第1板が位置がずれるように配列され、各一つのボンディングパッドが二つの第1板の間に位置する、上記イメージセンシングチップと、
凸縁層とされ、該基板の周縁及び底面に形成され、並びにイメージセンシングチップを被覆し、且つこれら金属片の第1板の上面と第2板の下面がそれぞれ凸縁層より露出し、電気的にプリント基板に連接するのに供される、上記凸縁層と、
複数の導線とされ、それぞれ第1端点と第2端点を具え、該第1端点がイメージセンシングチップのボンディングパッドに電気的に連接され、該第2端点が基板の対応し、ずれた位置にある第1板に電気的に連接される、上記複数の導線と、
透光層とされ、該凸縁層の上に設置されてイメージセンシングチップを被覆し、該イメージセンシングチップが該透光層を透過して光信号を受信する、上記透光層と、
を具えたことを特徴とする、位置ずれワイヤボンディング式イメージセンサ。 - 請求項1に記載の位置ずれワイヤボンディング式イメージセンサにおいて、イメージセンシングチップが接着剤で基板の第1板の底面に接着されたことを特徴とする、位置ずれワイヤボンディング式イメージセンサ。
- 請求項1に記載の位置ずれワイヤボンディング式イメージセンサにおいて、凸縁層が熱可塑性プラスチックを射出成形して形成されたことを特徴とする、位置ずれワイヤボンディング式イメージセンサ。
- 請求項1に記載の位置ずれワイヤボンディング式イメージセンサにおいて、金属片の第1板と第2板が第3板により連接されたことを特徴とする、位置ずれワイヤボンディング式イメージセンサ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003027364A JP3676348B2 (ja) | 2003-02-04 | 2003-02-04 | 位置ずれワイヤボンディング式イメージセンサ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003027364A JP3676348B2 (ja) | 2003-02-04 | 2003-02-04 | 位置ずれワイヤボンディング式イメージセンサ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2004241493A JP2004241493A (ja) | 2004-08-26 |
JP3676348B2 true JP3676348B2 (ja) | 2005-07-27 |
Family
ID=32955126
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003027364A Expired - Fee Related JP3676348B2 (ja) | 2003-02-04 | 2003-02-04 | 位置ずれワイヤボンディング式イメージセンサ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3676348B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10541153B2 (en) * | 2017-08-03 | 2020-01-21 | General Electric Company | Electronics package with integrated interconnect structure and method of manufacturing thereof |
-
2003
- 2003-02-04 JP JP2003027364A patent/JP3676348B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2004241493A (ja) | 2004-08-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6646316B2 (en) | Package structure of an image sensor and packaging | |
US6747261B1 (en) | Image sensor having shortened wires | |
US6680525B1 (en) | Stacked structure of an image sensor | |
US20060273437A1 (en) | Optoelectronic semiconductor assembly with an optically transparent cover, and a method for producing optoelectronic semiconductor assembly with an optically transparent cover | |
JP4822503B2 (ja) | フレネルレンズ付チップledの構造およびその製造方法。 | |
JP3676348B2 (ja) | 位置ずれワイヤボンディング式イメージセンサ | |
JP2004200631A (ja) | 光センサパッケージ構造 | |
KR100633934B1 (ko) | 내장형 카메라 모듈 및 그에 사용되는 회로 기판 | |
KR200406394Y1 (ko) | 화합물 구조를 포함하는 이미지 센서 | |
JP2013191785A (ja) | 光半導体装置 | |
JP2004022742A (ja) | イメージセンサの構造 | |
JP3756154B2 (ja) | 優れたセンシング効果を具えたイメージセンサ | |
US20040211882A1 (en) | Image sensor having a rough contact surface | |
JP6356746B2 (ja) | 光半導体装置 | |
KR20040100722A (ko) | 단축 배선을 갖는 화상 센서 | |
JP3779276B2 (ja) | 射出成形のイメージセンサとその製造方法 | |
JP2004071922A (ja) | 赤外投受光モジュールの製造方法 | |
US20050098710A1 (en) | Image sensor package | |
US20030213891A1 (en) | Image sensor | |
US20040150061A1 (en) | Package structure of a photosensor | |
JP4195587B2 (ja) | 受発光素子の製造方法 | |
JP2004363238A (ja) | 整合型のイメージセンサモジュール | |
JP2004363783A (ja) | 簡易型のイメージセンサモジュール | |
JP3779275B2 (ja) | 射出成形のイメージセンサとその製造方法 | |
TWI231049B (en) | Image sensor packaging method in crossed wire bonding |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20050330 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20050427 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080513 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110513 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140513 Year of fee payment: 9 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |