JP3571250B2 - ラスタライザの機能維持方法 - Google Patents

ラスタライザの機能維持方法 Download PDF

Info

Publication number
JP3571250B2
JP3571250B2 JP09623599A JP9623599A JP3571250B2 JP 3571250 B2 JP3571250 B2 JP 3571250B2 JP 09623599 A JP09623599 A JP 09623599A JP 9623599 A JP9623599 A JP 9623599A JP 3571250 B2 JP3571250 B2 JP 3571250B2
Authority
JP
Japan
Prior art keywords
data
pixel
acquisition
display
raster
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP09623599A
Other languages
English (en)
Other versions
JPH11326391A (ja
Inventor
エリック・ピー・イーサリッジ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tektronix Inc
Original Assignee
Tektronix Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tektronix Inc filed Critical Tektronix Inc
Publication of JPH11326391A publication Critical patent/JPH11326391A/ja
Application granted granted Critical
Publication of JP3571250B2 publication Critical patent/JP3571250B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R13/00Arrangements for displaying electric variables or waveforms
    • G01R13/20Cathode-ray oscilloscopes
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R13/00Arrangements for displaying electric variables or waveforms
    • G01R13/02Arrangements for displaying electric variables or waveforms for displaying measured electric variables in digital form
    • G01R13/0218Circuits therefor
    • G01R13/0254Circuits therefor for triggering, synchronisation

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Analogue/Digital Conversion (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、被観測信号のアクティビティを表す取込み電圧対時間データを、デジタル・オシロスコープで表示するのに適する形式に処理することに関する。また、本発明は、特に、かかるデータを、可変輝度表示用に、単位ピクセル当たり複数ビットの輝度情報を含む形式に効率的に高速取込み及びラスタ化することと、適切な時点でラスタ化を中断して、遅いトリガ・レートの取込みの捕捉を高い確率にする機能とに関する。
【0002】
【従来の技術】
デジタル・オシロスコープは、一般に、ラスタ走査表示を用いて、これらオシロスコープのユーザに対して、電気信号のアクティビティを示している。コンピュータ・スクリーンで毎日見ているようなラスタ走査表示の各々は、ピクセルの2次元配列で構成されており、各ピクセル位置は、行番号及び列番号で唯一無二に定まる。かかる表示の内、最も簡単で安価なものは、単一ビット表示である。この単一ビット表示では、メモリから表示すべき情報を導出するが、このメモリでは、各ピクセルに関連した輝度情報は、1ビットである。かかる表示においては、情報の単一ビットは、そのビットに関連したピクセルがオンであるか又はオフであるかを決定する。オンは、所定値の輝度を用いてピクセルを明るくすることを示し、オフは、ピクセルが全く明るくされないことを示す。
【0003】
単一ビット表示の代わりの一層複雑で高価な表示は、マルチビット表示である。このマルチビット表示は、輝度を可変できるし(グレー・スケールとしても知られている)、又は、明るさの指標の代わりに色を可変することもできる。可変輝度表示の各ピクセルに関連したメモリの記憶場所には、輝度情報の多数ビットが蓄積されている。この輝度情報は、可変輝度レベルの番号を示し、これらレベルに応じてピクセルが照明される。単一ビット表示のピクセルと同様に、マルチビット表示のピクセルは、オフ、即ち、暗い状態を示すが、単一値の明るさの代わりに、ピクセルは、多数の値を有する。典型的には、利用可能な値の数は、2−1である。なお、Nは、ラスタ・メモリの各アドレスにおけるメモリの深さである。よって、例えば、深さが4ビットのラスタ走査メモリは、最大の明るさまでの部分的明るさとしての15レベルと、暗い状態、即ち、オフ状態とを維持できる。ピクセル輝度は、輝度又は明るさと同様に、異なる色にも変換できる。
【0004】
この膨大な量のデータにより、マルチビット表示は、特に、被観測電気信号が完全な繰り返しではなく、ある部分のアクティビティが他の部分よりも少ない場合、この電気信号波形の動きに関してより多くの情報を知らせることができる。タヤマ等のアメリカ合衆国特許第4949931号「シェーディング・トーン表示を行うデジタル波形表示装置」は、デジタル可変輝度表示を行うシステムを記載している。
【0005】
典型的には、デジタル・オシロスコープは、回路ノードに現れた電圧を周期的にサンプリングすることにより、そのノードにおける動きに関する情報を取り込む。オシロスコープのプローブ先端をこのノードに接触させ、このオシロスコープのプローブ及びフロント・エンドは、その信号、若しくはこの信号の所定の分圧値又は倍数値を正確に写し取り、アナログ・デジタル変換器に供給する。このアナログ・デジタル変換器の出力は、一連のマルチビット・データ・ワードであり、取込みメモリに蓄積される。連続的に取り込まれたサンプルは、取込みメモリ内の連続した関連アドレスに蓄積され、時間軸に関連付けられる。これらアドレスは、最後には、時間軸に戻される。なお、これらアドレスの1つずつが、オシロスコープのラスタ走査表示のx軸に沿った水平距離として表される。
【0006】
典型的なデジタル・オシロスコープにおいて、取込みメモリ記憶場所のデータ内容から導出した電圧振幅値は、明るくされたピクセルの垂直位置(行番号)を決定する一方、この取込みメモリのアドレスから導出した時間値は、水平位置(列番号)を決定する。2次元ラスタ・メモリの内容を形成するために、取込みメモリの記憶内容及びアドレスを展開する処理は、ラスタ化として知られている。
【0007】
ラスタ化処理の出力は、通常、ラスタ・メモリに先在するいくつかの記憶内容と組み合わされ、その結果の合成ラスタ内容は、その後、減衰処理のいくつかのソートを規則的に受ける。デジタル持続性及び減衰に関するこれ以上の情報は、下のアメリカ合衆国特許、即ち、アラパット等のアメリカ合衆国特許第5440676号「ピクセル輝度グラデーションによるラスタ走査波形表示ラスタライザ」、アラパット等のアメリカ合衆国特許第5387896号「適合減衰によるラスタ走査表示」、ロング等によるアメリカ合衆国特許第5254983号「ラスタ走査オシロスコープ表示用デジタル合成グレー・スケール」に記載されている。
【0008】
オシロスコープ表示の設定と、取込んだ波形データとの任意特定の組み合わせに対して、取込んだデータ点を時間(x軸)対電圧(y軸)表示ラスタにマッピングする、ある機能が存在する。このマッピング機能は、マッピングすべきサンプルの数と、ラスタ表示内のピクセル列の数との間である比が含まれている。この比は、1:1にできるが、通常は、N:1又は1:Nである。マッピングすべきピクセルの列よりも多いデータ点が存在すると、ある形式のデータ圧縮及び/又はデシメーションを用いる。デシメーションとは、N番目のデータ点を除く総てを廃棄して、利用可能な情報の一部を無視することを意味する。一方、圧縮とは、取込みメモリ内の多数の時間位置からのデータを、ラスタ走査表示における1つの水平位置、即ち、ピクセルの単一の列にマッピングすることを意味する。ピクセルの列よりも少ないデータ点が存在すれば、即ち、上記の1:Nの場合、一般的には、ある種の補間又は等化時間サンプリングを用いる。本発明の場合、より詳細には後述する等化時間サンプリングを用いる。
【0009】
長年の間、デジタル・オシロスコープでは、効果的に処理され、ユーザに表示されるプローブ先端のアクティビティの割合が制限されていた。不慣れなユーザや、アナログ・オシロスコープにのみ精通しているユーザは、デジタル・オシロスコープのプローブ先端のアクティビティのほとんど又は総てをユーザが見ているという印象を受けるが、多くの環境において、その表示は、実は、そこで生じた実際のアクティビティのわずかな割合を示しているに過ぎない。これは、オシロスコープが、信号を取り込むよりも多くの時間を、信号処理に費やすためである。信号が完全に繰り返しならば、1つの波形が丁度他の波形と同様なため、このライブ時間の損失は問題にならない。しかし、信号がある種の間欠性異常状態を示す場合、ライブ時間の割合が低いので、かかる異常を検出できない。したがって、ユーザが実際に観察できるプローブ先端の信号アクティビティの割合及び波形スループットを増加させることが、いよいよ、最新のデジタル・オシロスコープ設計のゴールである。アドウ等のアメリカ合衆国特許第5412579号「高速取込みシステムによるデジタル・オシロスコープ用低速表示方法」は、取込みを、交互に(ピンポンやり取りとして知られている)表示バッファで合成させて、一方の表示バッファの記憶内容が、表示すべきデータ源として使用されている期間中に、他方の表示バッファが更にデータを集め合成するのに使用されるオシロスコープを記載している。しかし、この特許に記載されたこの設計の低速表示は、単位ピクセル当たり単一ビットの輝度データを供給するのみなので、アナログ状のグレー・スケール、即ち、可変輝度機能がなかった。
【0010】
非常に多くの波形を処理する能力は、デジタル・オシロスコープにおいて非常に望ましい機能である。サリッジ等のアメリカ合衆国特許第5530454号「強化されたデューティ・サイクルによる信号モニタ用デジタル・オシロスコープ・アーキテクチャ」は、各波形レコードが短く、トリガ事象の周波数が充分に高い場合に、単位秒当たり40万波形までを取り込むことができるオシロスコープを記載している。このオシロスコープは、アナログ・オシロスコープの性能を多少エミュレーションし、そのライブ時間の割合は、タイムベースの設定、オンになっているチャンネルの数、トリガ事象の有用性に応じて、約6%から約99%まで変化する。
【0011】
このイサリッジの454特許に記載されたアーキテクチャの速度は、2個のラスタ・メモリ、即ち、取込みシステムのラスタ・メモリ及び表示システムのラスタ・メモリを用いて達成する。これらラスタ・メモリの第1メモリは、ラスタ取込みメモリと呼ばれ、取込まれた波形がほとんど連続的に供給される。高速取込みラスタライザ及び同種の迅速な画像組み合わせ器により波形を取り込むとほぼ同じ程度の高速で、これら波形をラスタ取込みメモリ内にラスタ化し、合成している。よって、多くの波形が合成された後、単位ピクセル当たり単位ビットのラスタ取込みメモリの記憶内容を、単位ピクセル当たり多数ビットの表示ラスタ・メモリに転送する。ここで、この記憶内容が、予め表示されたデータと組み合わされる。この表示ラスタ・メモリの記憶内容は、上述の如きデジタル・パーシスタンス制御を受けるので、各ピクセルの輝度が時間と共に減衰する。
【0012】
多くのユーザ、特に、アナログ・オシロスコープのいくらかの経験があるユーザにとって、可変輝度は、被観測信号のアクティビティに関する情報を有効に伝える。これらユーザの多くは、アナログ・オシロスコープの動きに似たいくつかの動きを熱望している。例えば、アナログ・オシロスコープが水平走査期間中に垂直偏位を行って、プローブ先端の信号アクティビティの実時間映像を与えると、これら偏位により発生したラインの傾きの逆関数として、これら偏位が表示の輝度を変化させることになる。これが生じる理由は、CRTの陰極電子銃が、輝度制御の設定に応じた一定の電子を供給し、単位時間の軌跡の長さが、任意特定の掃引速度に関連したx軸距離により最小に決まるが、この軌跡の長さが、いくつか又は総てのy軸偏位より長くなるためである。また、y軸偏位は、対応するx軸距離の大きな倍数になれるので、一定の利用可能な電子ビーム・エネルギーが、このより長い距離にわたって拡がると、この電子ビーム・エネルギーが大きな係数で減少する。よって、アナログ・オシロスコープは、このオシロスコープが描くラインの傾きの逆関数でラインの輝度が本質的に変化する。
【0013】
波形スループットが高いアナログ・オシロスコープ及びデジタル・オシロスコープの更に望ましい他の特徴は、他の点では繰り返しである信号内に生じる間欠信号異常を検出する能力である。ライブ時間の短い古いデジタル・オシロスコープは、あるクラスの間欠信号アクティビティを検出するように設計された特殊なトリガ・モードが少なくとも存在しないと、間欠信号アクティビティの観察ができそうもなくなる。アナログ・オシロスコープは、この間欠的で異常の信号の動きの存在を示すぼんやりしたトレースを表示する。もちろん、信号が間欠過ぎると、トレースの輝度がぼんやりして、オシロスコープの操作者が完全に見逃すかもしれない。
【0014】
【発明が解決しようとする課題】
時には、取込み及びラスタ化回路の完全利用を妨げる方法で、トリガ・レートが可変できる。望まれていることは、この高速度で、大容量の取込みで、ラスタ化する装置を、低周波数入力トリガ・レートの存在でも、適切且つ効果的な方法で操作できると共に、これら遅いトリガに関連したデータを捕捉する高い確率を維持することである。
【0015】
【課題を解決するための手段】
本発明によれば、この高速で、大容量の取込みで、ラスタ化する装置が、低い入力トリガ・レートでも、適切で効果的な手法で動作できる方法を提供する。次のトリガの発生に対するトリガ・インターバルの間が、可変係数、例えば、5、10又は15だけ超しても、即ち、通常のトリガ・インターバルの5倍、10倍又は15倍の期間(予期したトリガ・インターバル)を超しても終わらない場合、現在の取込み処理を終了して、その結果を伝える。
【0016】
【発明の実施の形態】
図1を参照すると、取込んだデータの流れの簡略されたブロック図が示されている。取込んだデータは、本発明によるオシロスコープの取込みメモリ及びラスタ化セクション200を介して、表示セクション300に入力する。垂直スケーリング及び垂直オフセットの機能がデジタル化の前に適用されるので、この図において、これら機能を直接見ることができないが、これらは、取込みプロセス10の一部である。プロセス制御器180に管理されるトリガ回路15は、入力信号及び他の判断基準(図示せず)をモニタし、トリガ条件を満足したことを取込み回路10及びプロセス制御器180に伝える。
【0017】
プロセス制御器180は、タイマー及びステート・マシンを含んでおり、これらにより、後述するが図1には示さないいくつかのオプションとしての処理を含む取込み及びラスタ化処理の総てを制御できる。理解できる如く、プロセス制御器180は、取込みメモリ及びラスタ化セクション200のほとんどの部分と共に、トリガ回路15及び取込み回路10にコマンド及び情報を送ると共に、これらから種々の信号を受ける。データが準備できると、プロセス制御器180は、ラスタ組み合わせ器80に通知する。プロセス制御器180は、トリガ回路15をモニタし、適切な時点、即ち、ラスタ化するのに充分な取込みがあるか、又は、最初のトリガからか、新たなデータが表示器110に到達した最後の表示更新から充分な時間が経過した時、取込み回路10及びラスタライザ30を動作開始させる。
【0018】
データが表示器110に到達すると、プロセス制御器180は、輝度マッピング50に引き続き、DMA回路70の動作を開始させる。詳細に後述するように、プロセス制御器180は、取込み中断が必要な時を判断し、トリガ位置計算機を動作させ、ブレーク・ポイントを計算する。
【0019】
取込みプロセス10の出力として、データ対時間データ・アドレス対が、取込みメモリ20に蓄積される。取込みメモリ20は、512Kサンプル長までの2個の波形レコードを保持できるが、各々768サンプルを含む256個の短い波形レコードまで保持できるように分割することもできる。各サンプルの記憶場所は、256個の可能な電圧振幅レベルの1個を定める8ビットの情報を蓄積する。これら電圧振幅レベルの内の200個は、ピクセル当たり21ビットの200×500取込みラスタ・メモリ40の各列における200個のピクセル位置の1個に対応する。
【0020】
各取込みメモリ及びラスタ化セクション200は、単位秒当たり100,000波形レコードを取り込むことができ、1取込み当たり全体で500ナノ秒の場合、各レコードは、500データ点を含んでおり、各データ点は1ナノ秒間隔で取り込まれる。多数の取込みメモリ及びラスタ化セクション20は、特に、2個又は4個の場合、互いにインターリーブして、1個のオシロスコープ・チャンネルで利用可能な全体のスループットを2倍又は4倍にできる。表示セクション300のラスタ組み合わせ器80は、表示セクション300内で、これら多数の取込みメモリ及びラスタ化セクション200の出力をマルチプレックスして、一緒にする。
【0021】
逆に言えば、1チャンネルよりも多いチャンネルを、1個の取込みメモリ及びラスタ化セクション200にマルチプレックスできる。また、ラスタ組み合わせ器80の代替えのバージョンにより、これら多数のチャンネルを、より少ない取込みメモリ及びラスタ化セクション200にデマルチプレックスして、表示ラスタ・メモリ90及び100の各ピクセル記憶場所における特別なタグ・ビットを用いることにより、ラスタ表示器110上に分離した複数チャンネルとして表示できる。これらタグ・ビットにより、複数チャンネルに優先順位を付けるか、層状にして、2個以上のチャンネルが重なった場合、上になった1チャンネルの輝度のみを表示する。代わりに、2個以上のチャンネルが重なったときに、もし望むならば、これら2個以上のチャンネルからの輝度を互いに加算することもできる。
【0022】
ラスタ組み合わせ器80は、輝度変化をカラー変化に変換するようにも作れる。この場合、必要ならば、適切にサポートするような変更を表示ラスタ・メモリ90及び100並びにラスタ表示器100に行う。
【0023】
次に、図2を参照する。簡略化するために、この図では、クロック及びタイミング信号、並びにプロセス制御器180からの制御信号を示していない点に留意されたい。ラスタ化処理30は、アドレス制御器31が発生したアドレスに応じて、取込みメモリ20からの適切なサンプルをアクセスする。アドレス制御器31は、1単位目盛りの時間設定を受け、表1に示す情報の部分により予めプログラミングされている。よって、これら単位目盛り当たりの時間設定をアドレスに変換することができる。これらアドレスは、圧縮幅及び取込みの深さの所望組み合わせに反映する。取込みの深さは、各ピクセルの輝度を決定する際に関与する。表1の内容の残りは、プロセス制御器180に伝えられる。
【0024】
アドレス制御器31は、連続的なサンプル・オフセット及びバッファ選択情報をデータ・バッファ32に供給する一方、プロセス制御器180(図1に示す)が指示したように取込みデータをフェッチする。また、アドレス制御器31は、各列の終わりを識別するので、カウンタ・ブロック36を適切にリセットでき且つラッチできる。これら制御は、実際には、データ・パイプラインに沿って進むので、この制御は、データの流れを追う。ラスタの更新には、圧縮処理よりも長い時間がかかるので、この圧縮処理は、その時の圧縮動作の終わりにて中止される。
【0025】
【表1】
Figure 0003571250
【0026】
表1は、異なる単位目盛り値の時間設定に用いる値を含んでいる。表1に示される最も左側の列は、インデックス番号を含んでおり、このインデックス番号により、特定の行と、これら行が含んでいる複数組のデータとを参照できる。次の列である単位目盛り当たりの時間は、本発明を実施する第1オシロスコープの総ての水平設定に対する事項を含んでいる。カウント列は、対応する単位目盛り当たりの時間設定にて、各ラスタ化処理の入力として用いる取込みレコードがいくつかを示している。等化時間動作(更に後述する)において、各ラスタ化サイクル期間中に、256個のレコードの1個のみを処理している。しかし、メモリ内のバッファの数である256は、非等化時間設定、インデックス番号9、単位目盛り当たり50ナノ秒に匹敵する数128の2倍である。サイズ列は、この設定において、各ラスタ化レコードにいくつのデータ点を蓄積したかを示し、使用列は、ラスタ化を実行するのに実際にいくつのデータ点を用いたかを示している。
【0027】
等化時間又はデシメーションの列は、取込みハードウェアが実行する等化時間で満たす量又はデシメーション(事実上棄てる)の量に関する情報を含んでいる。等化時間サンプリングは、取込みハードウェアが実行できるよりも実際に高速である掃引速度又はサンプル・レートに対応して、多数の取込みによりデータを効果的に取り込む技術である。等化時間サンプリングにより生じた取込みレコードの場合、連続データ点の非連続的な取込みにより生じた取込みレコードの仮定的な特性と、このレコードを生じるためにサンプリングした波形が完全な繰り返しではないという事実とから、異常が生じるかもしれない。
【0028】
次の最後の列である拡大/圧縮は、ラスタ化処理の期間中に実行される拡大又は圧縮の量に関する情報を含んでいる。これは、これら要素、即ち、拡大及び圧縮と、その前の列である等化時間での満たし又はデシメーションからの要素とを組み合わせたものである。これら要素は、取込みメモリ20内のレコードにどのサンプルが寄与したか、また最後に、取込みラスタ・メモリ40に送られたラスタ化結果にどのサンプルが影響したかを判断する。単一チャンネル・モードで動作している単一の取込みメモリ20及びラスタ化セクション30による取込み動作に全処理時間の6%を費やしているが、残りの94%の処理時間を取込んだ取込み結果の処理費やしてい
【0029】
インデックス行番号9で、単位目盛り値の時間が50ナノ秒の列は、最高の実時間設定となっている。行番号9より上の総ての行で、単位目盛り当たり50ナノ秒よりも速い単位目盛り当たりの時間設定では、等化時間サンプリングを用いる必要がある。この等化時間サンプリングとは、多数のレコードを集めて、各レコードからのいくつかのデータ点のみを用いて、複合データ・レコードを作ることである。この場合、行番号0において、250個の取込みの各々から2個のデータ点のみを用いて、単位目盛り当たり200ピコ秒を達成する。このオシロスコープは、1ナノ秒ごとに1回、サンプルを取り込んで、単位レコード当たり2個のデータ点のみが、1レコードの時間フレーム内となる。水平タイムベース上で単位目盛り当たり200ピコ秒で、単位表示当たり10目盛りの場合、各表示は、端から端までわずか2ナノ秒である。250個のレコードの各々から2個のサンプルを組み合わせて、単位表示当たり500個のレコードを、1個の等化時間画像内に複合化できる。
【0030】
インデックス番号9より下の行において、デシメーションを用いてレコード長を制限し、圧縮を用いて、レコード内に含まれる点がスクリーン上に取る距離を短くする。例えば、単位目盛り当たり500ミリ秒の場合、10目盛り幅のスクリーンは、5秒を表す。単位ナノ秒当たり1サンプルのサンプル・レートにおいて、50億個のサンプルが5秒間に利用可能である。10,000によるデシメーションによって、500,000個のデータ点を集めることができる。圧縮係数が1000で500,000個のデータ点を圧縮すると、単位表示当たり500個の点と、単位目盛り当たり50個の点が生じる。
【0031】
再び図2を参照する。アドレス制御器31により特定された取込みメモリ20からのデータをデータ・バッファ32に伝達する。データ・バッファ32は、全部で64×16バイトのデータを保持できる一方、このバッファは、16ナノ秒ごとに8バイトのみを実際に受ける。データ・バッファ32が取込みデータの8バイトの1セットを、サンプルからベクトルへの変換器33に供給している間に、次の伝達により、取込みメモリ20から他の8バイトで満たされる。16ナノ秒当たり8バイトとは、取込みデータの単一サンプル点当たり2ナノ秒のアクセス時間に匹敵する。
【0032】
取込みメモリ20からの8ビット・データは、256個の垂直電圧レベルを定める一方、取込みラスタ・メモリは、200ピクセルを含む垂直列を有する。よって、200個の垂直ピクセル位置のどれにも対応しない8ビット出力で定めた56個の特別な電圧レベルが存在する。勿論、28個が、表示スクリーンに対応する200個の垂直ピクセル位置の底部よりも低い電圧を表し、28個が、200個のピクセル位置及びスクリーンの頂部よりも上の電圧を表す。このスクリーンは、典型的には、目盛りを表し、9個の水平線がこの表示の8個の垂直目盛りを表す。これら垂直目盛りの各々は、取込みラスタ・メモリ40の各列内の200ピクセルの25個からのデータを受ける。詳細に後述するように、このデータが実際のスクリーンに達する前に、1対2の垂直拡大が生じ、最終的には、表示の各垂直(及び水平)目盛りは、50ピクセルに対応する。
【0033】
28個の頂部の値及び28個の底部の値は、表示スクリーンに対応する各列の200ピクセルに直接的には影響しない。しかし、詳細に後述する如く、各サンプル点を線で接続するベクトル・モードの場合、これら28個の頂部の値及び28個の底部の値は、対象の列内の200ピクセルに影響するベクトルの傾斜を定める計算において用いることによって、これらの値は、対象の列内の200ピクセルに間接的影響を及ぼす。ベクトルの傾き計算に影響するということは、ベクトル内のピクセルに割り当てる増分輝度値影響る。
【0034】
28個の頂部及び底部の値は、互いにも作用する。クリップ対スクリーン機能(スクリーンから外れる信号をクリップする機能)がアクティブであり、総ての現在のベクトルが頂部28個又は底部28個の垂直位置にある、即ち、現在の列内の総ての点が一方の方向に又は他方の方向に沿ってスクリーンから外れると、特別なタグ・ビットが取込みメモリ40内の1番目又は200番目の位置にセットされて、その状態を示す。
【0035】
図2について続ける。サンプル・ベクトル変換器33は、各ベクトル頂部及び底部信号の発生に関連して、3個のサンプル・データ点N、N−1及びN−2を試験する。総ての信号データが単調ならば、2個のデータ点で充分である。しかし、データ内の接近した湾曲点の可能性については、3点を用いる必要がある。サンプル・ベクトル変換器33は、高信号HI及び低信号LOを絶対値減算器34に供給する。高及び低信号の最大差は、255個の垂直増分である。これは、これら増分が、各々8ビットのデータ・サンプルにより可能性を秘めて定まった完全スパンの値から導出されたためである。絶対値減算器34は、垂直(又は電圧)変化値dVを発生し、ルックアップ・テーブル35に転送される。ルックアップ・テーブル35は、垂直変化値dVを用いて、現在のベクトルに対する適切な重みWを見つける。ここで述べた実施においては、Wは、0から31までの値である。一般に、Wは、dV/dTと逆関係となる値である。特定の単位目盛り当たりの時間設定に対して、dTは、ラスタ化されるピクセルの各列により表される距離と一定関係がある。Wをどの様に計算するかというこれ以上の情報は、エゲル等のアメリカ合衆国特許第5550963号「デジタル的に圧縮した波形の等級分け表示」を参照されたい。
【0036】
サンプル・ベクトル変換器33は、1対の頂部及び底部信号を200カウンタ・ブロック36に供給する。これら信号は、夫々、現在のサンプル・データ点の結果として描かれる符号なしベクトルの長さを定める1から200までの値を規定する。定義された領域内の各カウンタは、ルックアップ・テーブル35のベクトル重み出力であるWの値により増分される。1個のデータ点に関連した8ビットの電圧振幅値は、ラスタ化処理期間中に、潜在的に大きな拡大を施される点に留意されたい。そのデータが特定する位置は、前のデータ点によって特定される位置から離れた完全な垂直スクリーン距離にまで及ぶので、1個の取込みデータ点のベクトル化の結果、200個もの多くのピクセルが更新を必要とする。カウンタ・ブロック36は、19ビット・カウンと4ットのタグ・レジスタとを具えており、これら23ビットの情報は、後で、200個のピクセル位置の各々における21ビットの情報に圧縮されるので、垂直方向の位置を表す8ビットの単一データ点に対する総合的なラスタ化処理は、21ビットの取込みラスタ・メモリ40内の4200ビット(=21×200)もの多くの状態に影響する。よって、これは、取込みメモリ及びラスタ化セクション200の波形スループット、よって、デジタル・オシロスコープ全体(限定された数のかかるセクションを利用可能)のスループットをデータ拡大が不必要に妨害しないようにするのに重要である。
【0037】
図3を参照する。200カウンタ・ブロック36及びラッチ37が、それら入力及び出力に沿って詳細に示されている。図3の左側部分は、200個の4ビット・チャンネル・タグ・レジスタ36Bのバンクである。図3の中央部分は、200個の19ビット・カウント36Aの配列である。カウンタ・ブロック36内のカウンタ用の19ビット長が、他のアプリケーション内で同じ回路を用いる両立性の一部として、選択される。Wの最大値は31であり、219/31=16912なので、この深さによる最大圧縮係数は、16,000である。
【0038】
頂部及び底部入力信号は、各々8ビットの長さで、200個の19ビット・カウントの1個を識別する。重みWは、0から31までの値を特定する5ビット信号であり、これにより、頂部及び底部により定められたベクトル内の各ピクセルの19ビット・カウンが増分される。図3の右側部分は、200個の23ビット・ラッチ37のバンクである。200個の23ビット・ラッチ37は、出力用に、200個の4ビット・チャンネル・タグ・レジスタ36B及び200個の19ビット・カウント36Aの配列の両方の内容を保持する。一方、これらレジスタ及びカウンタは、(クリア信号を用いて)クリアされ、これらを用いて、データの次の列を累積する。カウンタのこの配列は、実施するのに比較的高価であり、典型的には、取込みメモリからアクセスできるサンプル・データよりも遅いレートでベクトルを描画できる。これらカウンタと共にラッチ37を含むことにより、カウンタ内に次の列を描画している期間中に、現在の列を更新可能である。よって、このリソースを充分に利用しないということを避けられる。
【0039】
ラスタ・アドレス発生器45が発生するアドレスにより、加算器38は、200個の23ビット・ラッチ37のバンク内の輝度データの19ビットを、一連の読出し・変更・書込み動作によって、取込みラスタ・メモリ40の適切な列の既存の内容に加算する。同じ読出し・変更・書込み動作期間中に、4ビットのチャンネル・タグを、取込みラスタ・メモリ40からの対応ビットと論理和処理する。1個の取込みメモリ及びラスタ化セクション200にマルチプレックスされたチャンネルの数を記述するには充分な数であるチャンネル識別ビットは、輝度基準能力のあるMSBを犠牲にして、21ビット・ピクセルに束ねられる。
【0040】
優先コード化により、重なったチャンネルの領域における輝度を求めるとき、チャンネル当たりのスループットが低くなるが、必要なダイナミック・レンジも小さくなる。4(=2 2 チャンネルに対して、(どの輝度を表示するかを決定するチャンネルの優先度の代わりに)重なった領域が互いに加算されると、最悪な場合が生じる。輝度情報に対して利用可能なのは、わずか17(=19−2)ビットである。重なっている輝度が加算するので、この情報は直ぐに飽和する。最大輝度更新重みWが31なので、飽和を生じる各チャネルの更新の最小数(最小輝度値)は、217/31=4338である。単位秒当たり100,000波形を取り込むとき、1回の取り込みで輝度値が1だけ増分する場合4338回で飽和の最小値に達するので、4338取込み毎に更新する必要があるということは、最小更新必要レートが単位秒当たり23(=100 , 000/4338の整数部分)回であることを意味する。表示の通常の更新レートは、単位秒当たり30回及び60回の間なので、この条件は、通常容易に満足される。チャンネル識別は、21ビット・ピクセルに束ねられて、MSBの輝度能力が棄てられる。1個の取込みメモリ及びラスタ化セクション200内でラスタ化されたチャンネルの数を扱うのに必要なビットのみが犠牲になる。
【0041】
取込みラスタ・メモリ40は、ピクセルの200×500配列をサポートするのに268Kバイトのメモリを必要とする。このメモリの8バイトとは、同時にアクセス可能である。よって、各アクセスには、3ピクセルの各々に対して21ビットのデータ(1ビットは無駄にされる)を含んでいる。200ピクセルの列は、3ピクセルの各々に対して67回のアクセスが必要である。よって、8(バイト/アクセス)×67(アクセス/列)×500(列/表示)=268K(バイト/表示)である。
【0042】
図4を参照する。実際に構成した実施例において、1個の大型組み合わせ取込みメモリ20、40内で、取込みメモリ20及び取込みラスタ・メモリ40を組み合わせることは、有効であることが判った。また、この説明でのここまでで、この説明は、従来の電圧対時間の、即ち、YTの表示に限定されたが、図4においては、XYモード(第1チャネルでX(水平)軸を制御し、第2チャネルでY(垂直)軸を制御するモード)又はXYZモード(第1チャネルでX(水平)軸を制御し、第2チャネルでY(垂直)軸を制御し、第3チャネルでZ(輝度)軸を制御するモード)の如き他のモードも、1つの全体的設計の中に組み込めることが判る。アドレス・ソース選択器46は、その複数のソースの1個として、ET/XY/XYZアドレス・ソース41と共に、ラスタ・アドレス発生器45と、256×16RAM31A及び2×8ポインタ伸張31Bとしてここで示す(図2の)アドレス制御器31の2個の部分とを有する。ポインタ伸張は、単一の>65536バッファをラスタ化するために供給される。ラスタ化処理は、多数の小さなバッファ、単一の大きなバッファ、又は、これらの中間のバッファ上で動作するので、RAM対長さによる無駄な空間と、同時にラスタ化できるカウントとの間で、トレードオフが行われる。
【0043】
図2で上述したことと共に、図4に示したことに関連する処理を更に説明する。サンプル・プロセッサ33’は、サンプル・ベクトル変換器33に対応する。図4は、図2で行った頂部及び底部信号と、高及び低信号との間の区別を示していない。しかし、底部信号が、マルチプレクサ44を介してアドレス・ソースET/XY/XYZ41への可能性のある入力の1つであることを示している。マルチプレクサ44の他の入力は、選択されたA/Dデータである。「選択されたA/Dデータ」をXY及びXYZモードで用いるが、データ・プロセス、取込みデータ・バッファ、デルタから輝度へのマップ、及び取込みキュー・ポインタは、XY及びXYZモードでは用いない。デルタ・輝度マップ及びカウンタ・ブロック36は、等化時間(ET)動作期間中は用いない。
【0044】
図2に示した加算器38は、図4において、21ビット飽和加算器が3個の場合としてより詳細に示されている。飽和加算器は、オーバーフローしない、即ち、MSBキャリアを発生しないが、その代わり、これら加算器がフルになったときに、総てが1の最大値に留まる。(組み合わせ)取込みメモリ20、40への読出し及び書込みアクセスの各々は、16ナノ秒かかり、64ビット幅である。よって、読出し・変更・書込みサイクルを、32ナノ秒ごとに3個の21ビット・ピクセルに対して実行できる。これは、単位ピクセルの更新当たりの平均時間が10.67ナノ秒である。したがって、1列内の200ピクセル総てを更新するのにかかる最長時間は、67×32ナノ秒、即ち、2.144 秒である。よって、各列に対する入力データは、取込みメモリからの134×8/7=154データ点を含んでいるならば、取込みラスタ・メモリ40の更新時間は、ラスタ化速度を制限せず、このラスタ化処理速度自体が制限要因になる。(組み合わせ)取込みメモリ20、40をアクセスして、16ナノ秒ごとに並列に8バイトを供給できるので、取込み波形データが処理されるよりも8倍も高速に、この波形データを読み出すことができる。データ・バッファ32は、並行処理として128個までの8バイト取込みシーケンスを保持できるので、ラスタ化処理の出力で取込みラスタ・メモリを更新するために、(組み合わせ)取込みメモリ帯域幅の87.5%を利用可能である。
【0045】
この設計におけるように、単位列当たりのピクセルの数が200(M=100ピクセル/列)で、各ピクセルを更新するのに必要な平均時間が10.67ナノ秒(P=10.67ナノ秒/ピクセル更新)ならば、ラスタライザのスループット・レートは、2.134 秒/列(M*P=2.134 秒/列)である。そして、単一の新たなデータ点を基にしたベクトルを描画する時間が16ナノ秒(D=16ナノ秒/サンプル対)で、取込みデータの単一のサンプル対をアクセスするのに必要な平均時間が2ナノ秒(A=2ナノ秒)ならば、取込みラスタ・メモリを更新するのに利用可能な時間は、D−A、即ち、14ナノ秒である。よって、単位列当たりの取込みピクセルNと、各列内の圧縮ピクセルCとの最大組み合わせN*Cは、ラスタライザを完全な占有状態に維持するのに用いるが、(充分なトリガが利用可能であると仮定すると)、N*C=(M*P)/(D−A)、即ち、N*C=(2134ナノ秒/列)/14ナノ秒、即ち、N*C=152.4ピクセルとなる。そして、適切な圧縮係数Cが既知ならば、Nは、N>152.4/Cにより計算できる。この効率関数は、図4に示す設計に特定され、出力帯域幅及び入力帯域幅は、単一の全体のメモリ帯域幅、即ち、DからAを減算した値を占める。
【0046】
より一般的な効率関数は、図2に関連して得られる。ここでは、入力及び出力帯域幅は、互いに独立している。この場合、理想状態では上述の式N*C=(M*P)/(D−A)においてA=0となるため、C、P及びMが決まれば、取込みの理想的回数Nは、N=(M*P)/(C*D)となる。この方法で、オシロスコープ・ラスタライザを設計し、プログラムすることにより、充分な数のトリガがあれば、総ての時間/目盛りにおける一定のサンプル/秒レートにて画像をスクリーンに供給することが可能である。均一な取込みレートを維持するために、ラスタ化の単一パスで用いる場合の2倍の数の取込みバッファを有することが重要である。この方法において、現在はラスタ化されていないバッファ内に取込みを持続できる。これらバッファは、交互に取り込まれ、ラスタ化される2個のバンクとして配置してもよいし、表示更新期限、即ち、所望数のレコードが取り込まれたときにラスタ化を開始するバッファの環状キューとして配置してもよい。
【0047】
再び図1を参照する。単位ピクセル当たり21ビットの200×500の取込みラスタ・メモリ40の記憶内容は、輝度マッピング回路50によりマッピングされ、第2の短い深さで(即ち、輝度情報のビット数が少なく)単位ピクセル当たり4ビットで同じ平面(200×500)取込みラスタ・メモリ60に蓄積される。これは、人間の目の識別能力を考慮したためである。この位ピクセル当たり4ビットの取込みメモリ60は依然200×500ピクセル位置を含んでいる。しかし、各ピクセルは、それに関連した輝度情報の単位ピクセル当たり4ビットのみを有しているので、16レベルの輝度を単に表示できる。このマッピング回路50は、16輝度レベルの境界を(単調に)定義する15個のブレーク・ポイントを用いることにより、達成できる。一実施例において、マッピング回路50は、16ナノ秒ごとに並列に3個の21ビット・ピクセル値入力を処理するように構成されている。このアプローチには、3個の21ビット・ピクセル値の16ナノ秒の読みと、8バイト幅メモリへの3個の4ビット・ピクセル値出力の5個のグループを対応する16ナノ秒での書込みとの間に、数個のパイプライン遅延が必要である。マッピング動作は、取込みラスタ・メモリ40内に蓄積されたデータの利用に依存するので、そのデータを出すことは、全体的な利用を束縛する他の要因であり、帯域幅を制限する。マッピング用にデータを出すことは、各表示更新に対して約600 秒、又は約.6m秒/30m秒を使う。この結果、ラスタ化処理の効率を2%長引かせる。
【0048】
短い単位ピクセル当たり4ビットのラスタ・メモリ60の内容は、ダイレクト・メモリ・アクセス(DMA)処理70により、表示セクション300内のラスタ組み合わせ器80に転送される。表示セクション300は、2個の表示ラスタ・メモリ90及び100を含んでいる。これらラスタ・メモリは、単位ピクセル当たり4ビットにもできるし、チャンネル識別及び色つけのために付加ビットを含むこともできる。4個のタグ・ビットは、4個の独立チャンネル、又はチャンネルの16個の組み合わせを識別できる。
【0049】
2個の表示ラスタ・メモリ90及び100の一方である90は、現在の表示用のデータをラスタ表示器110に供給する間、その内容は、ラスタ組み合わせ器80により、短い単位ピクセル当たり4ビットの取込みラスタ・メモリ60の内容と組み合わされる。この処理の出力を、他の表示ラスタ・メモリ100内に蓄積する。表示器110の垂直帰線時間の間、2個の表示ラスタ・メモリ90及び100は、機能的にスワッピングされ、ラスタ組み合わせ器80の出力を他方の表示ラスタ・メモリ90内に蓄積する一方、その入力及びラスタ表示器110の入力が表示ラスタ・メモリ100に供給される。ラスタ組み合わせ処理期間中、取込みラスタ・メモリの200個の垂直位置が、2個の表示ラスタ・メモリ90及び100内の400個の位置に拡大される。望むならば、上のライン及び下のラインの平均化の如きより複雑な手段を用いることができるが、簡単な実施例において、これは、データの各ラインの複製により行われる。
【0050】
ある実施においては、各取込みメモリ及びラスタ化セクション200は、オシロスコープの1チャンネルに関連したデータを扱うのみであるが、別の実施例においては、多数チャンネルからのデータを単一の取込みメモリ及びラスタ化セクション200で処理することが可能である。これが行われるとき、各取込みメモリ・レコードにおいて、異なるチャンネルからのサンプルをインターリーブするので、特定チャンネルからの各サンプルは、データ・レコードにおいて分離した一定の予め定まった数の記憶場所にある。単一の水平タイムベースをマルチプレックスして用いることによりチョップして2個以上の信号を表示できるというアナログ・オシロスコープの用語を参考にすると、取込みメモリ及びラスタ化セクション200を用いるこの方法は、チョップ・モードになぞらえることができる。異なるチャンネルからのデータがチョップ・モードでインターリーブされると、各ピクセルに関連したデータの特別ビットに、ラスタ化処理回路30により、個別のチャンネルに関連したタグを付けるので、各ピクセルの内容にどのチャンネルが影響するかを後で判断できる。200カウンタ・ブロック36において、カウンタの一部である19ビットのわきに、チャンネルのタグを付ける4個の特別ビットがある。
【0051】
上述したシステムにおいて最大スループットを維持するために、取込みは、バッチにて処理する。必要な速度でラスタ化処理に絶えず利用可能な取込みデータの流れを維持するために、前の取込みの終了から平均信号取込みラスタ化時間が経過した後、次の取込みを開始しなければならない。しかし、次のトリガがいつ生じるかを知ることなく、又は、たとえ次のトリガが生じたとしても、データをサンプリングし、このデータを取込みメモリに移動することにより、取込みが開始する。依然、取込みメモリ及びラスタ化セクション200のゴールは、知覚可能な中断がなく、データの流れが表示セクション300に向かうように維持することである。よって、データを出力し続ける能力がその動作の過程によって不可能ならば、ラスタ化処理30は、受信すべきトリガを不確実に待つことはできない。
【0052】
この問題を扱うために、プロセス制御器180は、まだ行われていないが次の取込みが利用可能となった後の経過時間の追跡を維持する。かかる遅いトリガ・インターバルが経過すると、プロセス制御器180は、トリガ回路15にトリガを既に受けたかを質問する。トリガを受けたならば、いかなる事象においても、もうじき完了する取込みを諦めることはない。しかし、トリガを受けておらず、プロセス制御器180が、その質問に応答してトリガ回路15からトリガ受信信号を受けていなければ、現在の取込み処理を中断し、その部分的な結果を(非直線性補正回路130が存在すれば、この回路を介して)輝度マッピング回路50に送る。典型的には、遅いトリガ・インターバルは、連続した取込みの間の時間長の10倍のオーダーにある。これにより、約90%の時間で、均一に分布した遅いトリガを検出できる。この解決法により、通常の取込み遅延プラス遅いトリガ・インターバルにほぼ等しいインバータで到達する周期的な遅いトリガが存在するという他の問題が生じる。ほとんど総てのこれらトリガを見逃すのを避けるために、ある期間、例えば、通常の取込みレート数の10倍の50%から150%までにわたって、遅いトリガ・インターバルをランダムに可変できる。
【0053】
単位ピクセル当たり21ビットの取込みラスタ・メモリ40の統計的データベースが深く、高スループットの可変輝度ラスタ化処理30がデータを供給する上述の設計では、従来のラスタライザでは見えないアーティファクトを見ることができる。特に、取込み処理10からのA/D差動非直線性(A/D DNL)が、水平帯となり、表示器110で見ることができる。また、タイムベース選択に、等化時間設定を使用する必要があると、時間補間非直線性(TINL)が、表示器110に垂直帯として現れる。
【0054】
先ず、図5を参照する。非直線性補正回路130を用いて、取込みラスタ・メモリ40から輝度マッピング処理50へ移動するピクセル輝度データとして、これら要因を補償できる。図6A及びBを参照する。図6Aに示すように、個別のピクセル輝度を、乗算器131によりA/D差動非直線性用補正係数と連続的に乗算し、また、乗算器132により時間補間非直線性と乗算する。または、図6Bに示すように、先ず131で、A/D DNL及びTINL補正係数を互いに乗算し、次に、これら組み合わせた補正係数を、乗算器134でピクセル輝度に適用する。
【0055】
図5に戻る。補正ルックアップ・テーブル150により、補正係数を非直線性補正回路130に供給する。これら補正係数であるA/D DNL及びTINLの両方がピクセル単位で変化すると、図2に示すラスタ・アドレス発生器45からのラスタ・アドレスによりアクセスされる(必要ならば、適切な遅延を伴う)。直線性補正を用いると、輝度マッピング回路50への入力は、図6Aの乗算器132の出力からか、又は、図6Bの乗算器134の出力である。これら乗算器の一方又は他方が、図5に非直線性補正ブロックとして示されている。
【0056】
補正ルックアップ・テーブル150に必要な補正係数は、工場で、又は、機器に構成ソフトウェアを組み込むことにより、定めることができる。DNL及びTINLが、機器の使用年数及び温度に適切であるならば、1組の工場決定値で充分である。そうでなければ、向上した精度が望ましいならば、機器の信号経路補正ソフトウェアがユーザの要求に応じて校正を行える。
【0057】
理想的な正弦波又はある他の既知の理想的波形をA/Dに供給し、デジタル化し、各デジタル化レベルに対するヒット率の統計値を累積して、A/D DNL補正係数を決定することができる。波形が各電圧レベルにある時点に比例する取込み統計値を、理想的な波形の既知の統計値と比較して、統計的に一致した適切な補正係数を決定する。
【0058】
時間補間非直線性用の補正係数を決定するために、スコープへの非同期の最初のトリガをトリガ回路に供給し、ヒットした分布のヒストグラムの概観を均一な平均レベルと比較する。この均一な平均レベルは、理想的に完全に線形な時間補間器で期待できる。また、適切な補正係数は、実際のデータを理想と一致するようにする。
【0059】
上述のラスタ化方法に応じて、取込みデータの直線性輝度累積を実行することは、累積した輝度の一般的レベルが、累積した取込みの数に正比例することを意味する。このラスタは、スクリーンが更新される各時点で、周期的にクリアされるか、減衰される。更新間の時間が一定でなければ、これは、しばしば他のプロセッサのアクティビティ、他の表示のアクティビティ、又はデータ依存ラスタ・コピー時間に帰さないので、累積した取込みラスタ・メモリ内容の固定スケーリングは、観察できる非信号関連輝度変動を導く。また、指数関数的減衰が、表示更新間の累積取込みラスタ・メモリ内容に適用されると、状態quoに達するまで、全体的な輝度を構成する初期遷移がマップ内に存在する。これらの効果は、除去するのが望ましい不要なアーティファクトである。
【0060】
ラスタライザにて、処理を終わらせるには、取込みの線形累積により輝度変化とすることが最も簡単であるが、ユーザの視点から最適な表現は、より非直線性である。例えば、ユーザは、ほとんど滅多に起きない事象に強い関心を時々持つので、総ての非ゼロのピクセルを最も明るい輝度にマップして画像を表示したがる。代わりに、ピクセル・ヒット率のある領域と、対応する累積輝度とが存在し、取込みデータが影響する周波数において、微妙な差をより明確に区別するために、ユーザは、利用可能なダイナミック輝度の全レンジにマッピングしようとする。
【0061】
ユーザが制御可能な輝度マッピング機能により、上述のゴールのセットの両方をアドレス指定できる。これにより、利得の制御と、移動カーブのオフセットを制御できる。ユーザの視点から、かかる制御は、夫々コントラスト及び明るさとして現れる。図7に示し後述する如く実施した場合、伝達関数を変更できるこの手段は、最大ピクセル輝度基準値の大きさを制御し、マッピング関数(輝度データと表示スクリーン上での輝度との関係を決める関数)を作る15個のブレーク・ポイント(マッピング関数が表す折れ線の折れ点)の小数部のサイズを制御する。15個のブレーク・ポイントの各々は、対応する小数部と最大ピクセル輝度基準値とを乗算して求める。これら小数部は、ユーザが変更できる正規化された伝達関数を定義する一方、最大ピクセル輝度値は、取込みラスタ・メモリ内の予測データ累積用のスケーリングを行う。
【0062】
図5及び図7を参照する。輝度マッピング処理50は、ブレーク・ポイント値により制御される。図7は、どのようにこれらブレーク・ポイントを輝度マッピング回路内に用いて、所望の方法で単位ピクセル当たりのビットを確立するかを示している。15個のブレーク・ポイント値の割り当てにより、16個の輝度レベルの境界を定める。これら輝度レベルは、単位ピクセル当たり4ビットのマッピングによって発生する。
【0063】
図7に示す回路は、逐次近似デジタル化として動作し、ピクセルのビット・カウントを低減する。しかし、先ず、21ビット・ピクセル輝度ワードを整えて、どんなタグ・ビットも除去する。タグ・ビットが存在するならば、これらタグ・ビットは、最上位ビット(MSB)であり、多くてこれらの4個が存在し、これら4個のMSBをアンド・ゲート51にて4ビット・タグ・マスクと論理積処理する。左側に示すタグ・ビット/値のテーブル59は、いくつのタグ・ビットが存在するかを示している。右に示す16進の値を表す複数ビットにより、これらタグ・ビットをマスクするので、入力ピクセル輝度値を総て表す17から21ビットを発生する。
【0064】
入力ピクセル輝度値が複数のブレーク・ポイントに対してどの位置にあるかを求めるため、先ず、比較器52で、入力ピクセル輝度値をブレーク・ポイント8と比較する。このブレーク・ポイント8は、マスクされた入力ピクセル輝度値内のビット数のMSBに対応する値、即ち、最大ピクセル輝度値の2分の1を有する。入力ピクセル輝度値がブレーク・ポイント8の値よりも大きいと、マッピングされた4ビット・ピクセル輝度値のビット3(MSB)は、1である。逆に言えば、入力ピクセル輝度値がブレーク・ポイント8の値よりも小さければ、輝度マッピング回路70の出力信号でありマッピングされた4ビット・ピクセル輝度値のビット3(MSB)は、ゼロである。同様な方法で、比較器54が入力ピクセル輝度値を、入力ピクセル輝度値範囲の夫々1/4及び3/4を表すブレーク・ポイント4又はブレーク・ポイント12のいずれかと比較して、マッピングされた4ビット・ピクセル輝度値のビット2を決定する。比較する値が1/4又は3/4のいずれかであるかは、前の比較52の結果により、マルチプレクサ53のどの出力を選択するかに依存する。
【0065】
同様に、最初の2回の比較52、54の比較結果が、マルチプレクサ55の入力を選択し、入力ピクセル輝度値が、最大入力輝度値の夫々1/8、3/8、5/8又は7/8を表すブレーク・ポイント2、6、10又は14と56で比較される。この比較56の結果は、マッピングされた4ビット輝度値のビット1である。この処理は、1つの追加時間で繰り返され、最初の3回の比較52、54、56の比較結果に応じて、マルチプレクサ57の出力が、ブレーク・ポイント1、3、5、7、9、11、13又は15の1個となり、その出力が58で入力ピクセル輝度値と比較されて、ビット0の状態を定める。この処理の出力は、マッピングされたビンを探す2進検索として特徴付けることができる4ビット・ピクセル輝度値である。
【0066】
入力ピクセル輝度値及びブレーク・ポイントが通常は総て21ビットの整数であるが、タグ・ビットがあれば、入力ピクセル輝度値のMSBをゼロに強要し、範囲内に制限されたブレーク・ポイントが作られる。これは、総てのブレーク・ポイントのスケールを、値の減少した最大ピクセル輝度基準値の小数部に落とす。
【0067】
詳細に上述した実施例とは別の実施例を用いて、実際のマッピングを実行できる。ハードウェア又はソフトウェアで実現したルックアップ・テーブル、又は、2進検索又はある他のソート機能を実施するソフトウェア・アルゴリズムも用い、ブレーク・ポイント及びそれらが表す小数部に応じて、入力ピクセル輝度値を出力ピクセル輝度値に変換できる。本発明の最も重要な観点及び実際の値は、多くの方法にて、最大ピクセル輝度基準値の大きさを変更できるものであり、また、ブレーク・ポイントを種々に定義できるものである。よって、伝達関数は、2個のピクセル輝度の代表値の間で変形できる。出力ビットの数が入力ビットの数よりも小さい限り、入力ビット及び出力ビットの数を変更できる。可能な出力輝度値の数Nは、2の累乗以外にもできる。伝達を実施するのに用いる小数部及びブレーク・ポイントの数は、N−1未満にできるので、マッピング機能の対称性を変えたり、部分的になくせる。
【0068】
最大ピクセル基準値を確立するために、また、入力ビットの大きな数で表される最大ピクセル輝度値を簡単に決定するために、多くの興味深い可能な方法がある。操作者は、輝度制御を用いて、最大ピクセル輝度基準値を設定できる。別の方法で実際に実施することにより、操作者は、自動輝度オン・モード及び自動輝度オフ・モードの間での選択ができる。自動輝度オン・モードにおいて、データ経路のどこかにハードウェア又はソフトウェアによる調整を行って、最大ピクセル基準値を、最大入力ピクセル輝度値の実際の輝度値の関数にできる。これとは逆に、自動輝度オフ・モードにおいて、最大輝度基準値を、輝度データが取込みラスタ・メモリ40内に累積される時間量の関数にできる。自動輝度モード概念での上述の使用は、ここでは好適実施例に現れているが、オン・モードは、最大入力ピクセル輝度値の実際の輝度値以外のある要因に依存でき、オフ・モードは、取込んだ時間以外の他の要因に依存できる。
【0069】
最大ピクセル輝度基準値は、取込みラスタ・メモリ40内の蓄積されたピクセルの平均ピクセル輝度値の関数で得られる。代わりに、最大ピクセル輝度基準値は、取込みラスタ・メモリ40内に蓄積されたピクセルの平均のゼロでないピクセル輝度値の関数でも得られる。
【0070】
上述に本来的に説明したように、自動輝度オフの場合において、用いる最大ピクセル値は、取込みが画像内に累積される時間量に正比例した理論上の最大ピクセル輝度値である。この自動輝度オフのオプションにより、全体的な処理は、アナログ・オシロスコープのアーティファクトを複製したものである、即ち、表示輝度がユーザのトリガ・レートに依存する。ある状況において、これは、付加的な情報、特に、信号レートの質的な指示をユーザに送る。他の状況においては、この動きが好ましくないので、自動輝度オンと、総ての事象の自動的なスケーリングの代わりに、実際の最大限の輝度にする。取込み用に用いる時間のみに依存した理論的最大ピクセル輝度を用いると、実際に受けた最大ピクセル輝度に基づいたスケーリングを用いることから得た画像と比較した場合、存在する画像にミスマッチが生じる。通常、充分なトリガが利用可能なとき、このシステムは、これら基準のどれを用いるかに関係なく、同じ画像を発生することを期待される。実際には、これらは、非常に困難であり、どれを用いるかをユーザが制御できることが望ましい。
【0071】
存在する最大スルー・レートに応じて、最大ピクセル輝度に広いダイナミック・レンジが生じる。例えば、一定電圧レベルに維持された信号用の最大ピクセル輝度値は、1ピクセル列に関連した時間内で、表示の総ての200個の電圧レベルに拡がった信号の200倍の大きさである。この全体的輝度レベルの変化は、dv/dt重み係数Wが与えられると、非常に大きくなる。この重み係数Wは、最大の信号と、垂直変化のない信号との間の輝度差で、31:1の他の要因となり、全体的な輝度差係数が6200:1となる。(関連したトリガに対して)輝度変化に関連したこの信号を補償する1つの方法は、理論的最大ピクセル輝度に基づく時間を効率係数で乗算することである。この効率係数は、期待理論最大ピクセル輝度に対する実際の最大ピクセル輝度の比に基づいており、これ自体は、取込みカウント倍した圧縮係数に等しい。よって、全体として、システムは、理論的最大ピクセル輝度=取込み係数*スケール係数*(実際の最大ピクセル輝度/(取込み時間*圧縮係数))を計算する。
【0072】
最大ピクセル輝度基準値を計算する更に別の方法は、平均のゼロでないピクセル輝度、又は、ゼロ・ピクセルを含んだ平均ピクセル輝度に基づく。ある実施においては、ハードウェアは、ゼロでないピクセルの総てと、総てのピクセル輝度の和とをカウントする手段を含んでおり、これらアプローチのいずれかを利用できるようにしている。
【0073】
再び図5を参照する。もし、しかし、単に、稀な事象を強調するためのイネーブル信号がアクティブならば、輝度マッピング50の出力は、次に輝度変換器120により操作される。操作者が稀な事象を強調し、より頻繁に起きる事象を強調しないことを望めば、操作者制御により、この信号を活性化する。イネーブルされると、輝度変換器120は、ピクセルの明るさを変更して、稀な事象を強調する。この最も簡単な実施において、これは、総てのゼロでないピクセル輝度を補正する。これにより、最低の明るさのピクセルを最高の明るさにし、最高の明るさのピクセルを最も暗くする。中間の明るさのピクセルは、最小の影響を受けるか、又は、全く影響を受けない。単一のルックアップ・テーブル又は複数のテーブルを用いて、他のより複雑なアルゴリズムを使用できる。このテーブルの作成又は選択は、ユーザの制御の下に行われ、マッピングを含んで、ユーザは、輝度又はカラーのいずれかで、発生頻度の中から選択して、強調できる。
【0074】
本発明の好適実施例を図示し説明したが、広い概念において本発明から逸脱することなく、多くの変形及び変更が可能であることが当業者には明らかであろう。
【0075】
【発明の効果】
上述の如く、本発明によれば、この高速で、大容量の取込みで、ラスタ化する装置が、低い入力トリガ・レートでも、適切で効果的な手法で動作できる方法を提供する。次のトリガの発生に対する待ちインターバルの予期した期間が、可変係数、例えば、5、10又は15だけ超した場合、ラスタ化を通常なら完了することができた後に、現在の取込み処理を終了して、その結果を伝える。
【図面の簡単な説明】
【図1】本発明により、取込んだデータの流れの簡略化したブロック図であり、この取込んだデータは、取込みメモリ及びラスタ化セクションを介して、オシロスコープの表示セクションに流れる。
【図2】ラスタ化処理が、どのように取込みメモリから供給されたデータを操作し、取込みラスタ・メモリ用のデータを発生するかを示すブロック図である。
【図3】図2及び4に示すカウンタ及びラッチ・ブロックの入力、出力及び一部を示す詳細なブロック図である。
【図4】可変輝度ラスタライザの特定の好適実施例のブロック図である。
【図5】表示準備処理における輝度マッピング及び稀な事象の強化を行う点を示す簡略化したブロック図である。
【図6】非直線性補正を実行できる2つの方法を示すブロック図である。
【図7】スケーリング及び利得が制御可能な方法で単位ピクセル当たりのビット低減を行うための輝度マッピング回路の回路図である。

Claims (1)

  1. 予期したトリガ信号が不存在の際にラスタライザの機能を維持する方法であって、
    予期するトリガ・インターバル(「予期したトリガ・インターバル」という)求め
    上記予期したトリガ・インターバルが終了する前に、新たな取込み処理を開始し、
    上記予期したトリガ・インターバルが終了した時点にて開始する最新のトリガ・インターバル期間中に、上記新たな取込み処理が終了するのを待ち、
    上記最新のトリガ・インターバルが上記予期したトリガ・インターバルを経過しても、上記新たな取込み処理が終了しない場合に、上記新たな取込み処理を中断して、この中断までの上記新たな取込み処理の部分的な結果によるラスタ化データ利用可能にすることを特徴とする方法。
JP09623599A 1998-04-03 1999-04-02 ラスタライザの機能維持方法 Expired - Lifetime JP3571250B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US09/054,798 1998-04-03
US09/054,798 US6195080B1 (en) 1998-04-03 1998-04-03 High probability capture of slow trigger rate acquisitions in a digital oscilloscope with variable intensity rasterization

Publications (2)

Publication Number Publication Date
JPH11326391A JPH11326391A (ja) 1999-11-26
JP3571250B2 true JP3571250B2 (ja) 2004-09-29

Family

ID=21993608

Family Applications (1)

Application Number Title Priority Date Filing Date
JP09623599A Expired - Lifetime JP3571250B2 (ja) 1998-04-03 1999-04-02 ラスタライザの機能維持方法

Country Status (6)

Country Link
US (1) US6195080B1 (ja)
EP (1) EP0947841B1 (ja)
JP (1) JP3571250B2 (ja)
KR (1) KR100559355B1 (ja)
CN (1) CN1135393C (ja)
DE (1) DE69922569T2 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6642926B1 (en) * 1999-09-24 2003-11-04 Tektronix, Inc. Test and measurement instrument having telecommunications mask testing capability with a mask zoom feature
JP4064129B2 (ja) * 2002-03-14 2008-03-19 リーダー電子株式会社 波形表示における波形表示位置調整装置
DE102006037221B4 (de) * 2006-08-09 2018-07-19 Rohde & Schwarz Gmbh & Co. Kg Vorrichtung und Verfahren zur Verarbeitung und Darstellung eines abgetasteten Signals
CN104101751B (zh) * 2014-07-03 2016-10-26 电子科技大学 基于信息熵的数字存储示波器垂直分辨率提高方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4816813A (en) * 1986-09-19 1989-03-28 Nicolet Instrument Corporation Raster scan emulation of conventional analog CRT displays
NL8800697A (nl) * 1988-03-21 1989-10-16 Philips Nv Trekkersysteem en oscilloscoop voorzien van een trekkersysteem.
JP3470350B2 (ja) * 1993-06-21 2003-11-25 住友化学工業株式会社 金属蒸着用フィルムおよび積層フィルム
US5530454A (en) * 1994-04-13 1996-06-25 Tektronix, Inc. Digital oscilloscope architecture for signal monitoring with enhanced duty cycle
US5999163A (en) * 1996-11-01 1999-12-07 Tektronix, Inc. Digital oscilloscope with high live time recording of signal anomalies and method
US5995117A (en) * 1998-02-19 1999-11-30 Tektronix, Inc. Rasterization control method
US6104374A (en) * 1998-02-19 2000-08-15 Tektronix, Inc. Sparse vector rasterization
US6057853A (en) * 1998-04-03 2000-05-02 Tektronix, Inc. Bits-per-pixel reduction from variable intensity rasterizer to variable intensity or color display

Also Published As

Publication number Publication date
EP0947841A3 (en) 2001-01-10
KR100559355B1 (ko) 2006-03-15
EP0947841A2 (en) 1999-10-06
US6195080B1 (en) 2001-02-27
CN1135393C (zh) 2004-01-21
DE69922569D1 (de) 2005-01-20
CN1232971A (zh) 1999-10-27
KR19990082903A (ko) 1999-11-25
EP0947841B1 (en) 2004-12-15
DE69922569T2 (de) 2006-01-05
JPH11326391A (ja) 1999-11-26

Similar Documents

Publication Publication Date Title
JP3640832B2 (ja) デジタル・オシロスコープ
JP3640831B2 (ja) デジタル・オシロスコープにおけるラスタライザの利用性を最大化する方法
KR100559354B1 (ko) 가변 휘도 래스터라이저로부터 가변 휘도 또는 컬러 표시장치로의 픽셀 당비트 수 감소 방법
US6104374A (en) Sparse vector rasterization
JP3644843B2 (ja) 波形画像の可変輝度又は可変カラーの表示における繰り返しでない波形部分を強調する方法
US5387896A (en) Rasterscan display with adaptive decay
JP3610273B2 (ja) デジタル試験測定機器の調整方法及び装置
JP3571250B2 (ja) ラスタライザの機能維持方法
JP3548046B2 (ja) デジタル・オシロスコープにおける取込みシステムの取込みシステム非直線性の補正方法

Legal Events

Date Code Title Description
A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20040218

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20040223

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040518

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20040622

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20040623

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070702

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080702

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090702

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100702

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100702

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110702

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120702

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120702

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130702

Year of fee payment: 9

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term