JP3547361B2 - Semiconductor device - Google Patents

Semiconductor device Download PDF

Info

Publication number
JP3547361B2
JP3547361B2 JP2000096444A JP2000096444A JP3547361B2 JP 3547361 B2 JP3547361 B2 JP 3547361B2 JP 2000096444 A JP2000096444 A JP 2000096444A JP 2000096444 A JP2000096444 A JP 2000096444A JP 3547361 B2 JP3547361 B2 JP 3547361B2
Authority
JP
Japan
Prior art keywords
insulating film
back gate
voltage
semiconductor layer
channel region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2000096444A
Other languages
Japanese (ja)
Other versions
JP2001284596A (en
Inventor
敏典 沼田
充宏 野口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP2000096444A priority Critical patent/JP3547361B2/en
Publication of JP2001284596A publication Critical patent/JP2001284596A/en
Application granted granted Critical
Publication of JP3547361B2 publication Critical patent/JP3547361B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Description

【0001】
【発明の属する技術分野】
本発明は、支持基板上に絶縁膜を介して設けられた半導体層に形成される完全空乏化MISFET(Metal Insulator Semiconductor Field Effect Transistor)に関し、特に支持基板にバックゲートを設けた完全空乏化MISFET及びその製造方法に関する。
【0002】
【従来の技術】
SOI(Silicon on Insulator)すなわち絶縁膜上に形成された半導体層(以下、SOIシリコン層という)を用いて形成した電界効果トランジスタ(FET)は、携帯情報端末用LSIといった低消費電力デバイス、高速CPUといった高速動作回路への応用が期待されている。特にチャネル領域のシリコン層が全て空乏化するトランジスタ(以下、完全空乏化トランジスタという)は、部分空乏化トランジスタにおける基板浮遊効果に関する問題が低減されるという利点が得られる。
【0003】
また、従来、回路技術として、低しきい値の論理回路ブロックの電源線に高しきい値のトランジスタをスイッチとして挿入することで、低しきい値回路による高速動作と高しきい値トランジスタのスイッチによる消費電力低減を実現し、しきい値の低下によるオフ時のサブシュレッショルドリーク電流が増加とこれによる消費電力の増加を抑える技術が提案されている。以下、しきい値とは、ゲート電圧のしきい値をいう。このMTCMOS(Multi−Threshold−Voltage CMOS:マルチしきい値電圧CMOS)技術は、SOIデバイスと組み合わせることにより、低電圧で高速な回路動作が実現できると期待されている。
【0004】
従来から完全空乏化トランジスタを用いたMTCMOS構造は知られているが、完全空乏化トランジスタ特有の問題であるSOIシリコン層の膜厚揺らぎによるしきい値変動の問題を解消した最適なMTCMOS構造については何ら開示されていなかった。
【0005】
例えば、従来、薄膜SOI−MOSFETのしきい値を変えるための素子構造として、特開平7−106579号公報において開示されているように、SOIシリコン層の厚さ、またはゲート絶縁膜の厚さを変えることで、MOSFETの異なるしきい値を設定し、そしてバックゲートに電圧を印加して動作時と待機時とでしきい値を制御する例が知られている。
【0006】
しかし、この従来例ではSOIシリコン層の膜厚揺らぎに対するしきい値感度を低減するための具体的な構成について何ら開示されていなかった。
【0007】
特に同一基板、同一SOIシリコン層上に異なるしきい値の完全空乏化トランジスタからなる回路を形成した場合、例えば、しきい値設定をチャネル領域の不純物濃度(以下、チャネル濃度という)で制御すると、しきい値の大きい完全空乏化トランジスタは、チャネル濃度が大きくなるためにSOIシリコン層の膜厚揺らぎに対するしきい値感度がより大きくなり、しきい値ばらつきが大きくなるという問題があった。
【0008】
また、バックゲートを有する完全空乏化トランジスタによるMTCMOS構造を形成すると、製造工程が増加するという問題があった。
【0009】
工程数を削減する製造方法としては、例えば特開平9−27553号公報において開示されているように、3つのチャネルインプラ用フォトレジストパターンで、イオン注入を重ね打ちすることで、4つの異なるしきい値のn型MOSFETを形成する例が知られている。
【0010】
しかし、この従来例は片側のMOSFETのみを考慮した製造方法であり、CMOSプロセスにおいて十分な工程数削減になっていなかった。
【0011】
以上説明したように、従来の完全空乏化トランジスタによるMTCMOS構造では、それぞれのしきい値ばらつきを最小にすることは困難であった。そしてバックゲート電極を有する完全空乏化トランジスタで構成されるMTCMOS構造の製造工程の増加に対し、十分な工程数削減策がなされていなかった。
【0012】
【発明が解決しようとする課題】
本発明の目的は、バックゲート電極を有する完全空乏化トランジスタにおいてしきい値ばらつきを最小に保つデバイス構造及び少ない製造工程数でMTCMOS構造を作成する製造方法を提供することである。
【0013】
【課題を解決するための手段】
本願第1の発明は、絶縁膜上に設けられた第1導電型の第1半導体層と、前記第1半導体層上に設けられた第1ゲート絶縁膜と、前記第1ゲート絶縁膜上に設けられた第1ゲート電極と、前記第1半導体層下に前記絶縁膜を介して設けられた第1バックゲート電極を含む第1電界効果トランジスタと、
前記絶縁膜上に設けられ、前記第1半導体層と同じ導電型及び同じ厚さの第2半導体層と、前記第2半導体層上に設けられ、前記第1ゲート絶縁膜と同じ厚さの第2ゲート絶縁膜と、前記第2ゲート絶縁膜上に設けられた第2ゲート電極と、前記第2半導体層下に前記絶縁膜を介して設けられた第2バックゲート電極を含み、前記第1電界効果トランジスタのしきい値よりも高いしきい値を有する第2電界効果トランジスタを備え、
前記第 1 の電界効果トランジスタの第 1 半導体層の膜厚、バックゲート電圧及び前記第 1 半導体層の不純物濃度と、前記第2の電界効果トランジスタの第2半導体層の膜厚、バッ
クゲート電圧及び第 2 半導体層の不純物濃度は、各々の電界効果トランジスタのしきい値ばらつきが最小となるよう設定され、前記第1半導体層の不純物濃度は前記第2半導体層の不純物濃度よりも低く、前記第1バックゲート電極の電圧は前記第2バックゲート電極の電圧よりも大きいことを特徴とする半導体装置である。

【0014】
本願第2の発明は、埋め込み絶縁膜と、前記埋め込み絶縁膜上に設けられたチャネル領域と、前記チャネル領域上に設けられたゲート絶縁膜と、前記ゲート絶縁膜上に設けられたゲート電極と、前記チャネル領域下に前記埋め込み絶縁膜を介して設けられたバックゲート電極を備える半導体装置において、前記ゲート電極のゲート電圧のしきい値をV,前記チャネル領域の前記ゲート絶縁膜側のフラットバンド電圧をVFB1,前記チャネル領域の前記埋め込み絶縁膜側のフラットバンド電圧をVFB2,前記チャネル領域のフェルミポテンシャルをΦ,前記チャネル領域のキャパシタンスをCSi,前記ゲート絶縁膜のキャパシタンスをCox1,前記埋め込み絶縁膜のキャパシタンスをCox2,前記バックゲート電極の電圧であるバックゲート電圧をVG2,単位素電荷をq,前記チャネル領域の不純物濃度をN,前記チャネル領域の誘電率をεSi,前記チャネル領域の膜厚をtSiとし、
【0015】
【数3】

Figure 0003547361
【0016】
【数4】
Figure 0003547361
【0017】
で表される二つの式を用いて、所望の前記ゲート電圧のしきい値及び所望の前記チャネル領域の膜厚に対して、前記バックゲート電圧及び前記不純物濃度を求め、この求められた不純物濃度を備え、この求められたバックゲート電圧がかけられるようされたことを特徴とする半導体装置である。
【0018】
本願第3の発明は、前記チャネル領域がすべて空乏化することを特徴とする本願第2の発明に記載の半導体装置である。
【0019】
本願第4の発明は、前記チャネル領域の前記埋込み絶縁膜側の界面におけるバンドギャップ中の界面準位密度をNit2とし、
ox2(Cox2+qNit2)(2Φ+VFB2+qNit2/Cox2−VG2)>qNεSiの関係を満たすことを特徴とする本願第3の発明に記載の半導体装置である。
【0023】
本発明によれば、バックゲート電極を有する完全空乏化トランジスタにおいて、しきい値ばらつきを最小にする、チャネル領域の不純物濃度とバックゲート電極の電圧の関係を設定できる。
【0024】
【発明の実施の形態】
以下、図面を参照しつつ本発明の実施形態について説明する。
【0025】
(第1の実施形態)図1は、本発明の第1の実施形態に係る半導体装置の断面概略図である。1は支持基板、2は埋め込み絶縁膜、3は層間絶縁膜、4は素子分離領域、5、5’はゲート側壁絶縁膜、6、6’はゲート絶縁膜、7、7’はソース・ドレイン領域、8、8’はゲート電極、9、10はバックゲート電極へのコンタクト電極、11、12は同じ導電型のチャネル領域、そして13、14はバックゲート電極を示す。尚、ゲート、ソース、ドレインへのコンタクトは省略している。本実施形態に係る半導体装置の特徴は、SOIシリコン層(チャネル領域)の膜厚及び導電型は同じであり、しきい値の異なる2つの完全空乏化トランジスタの場合、チャネル濃度が小さくそしてバックゲート電圧が大きい方が低しきい値のトランジスタとなり、逆にチャネル濃度が大きくそしてバックゲート電圧が小さい方が高しきい値のトランジスタとなる。
【0026】
次に、本実施形態に係るデバイスパラメータ設定方法について説明する。
【0027】
図2は、後述するデバイスパラメータ設定方法により得られた完全空乏化トランジスタにおける設定したゲート電圧のしきい値(以下,単にしきい値という)に対ししきい値ばらつきが最小となるチャネル領域の不純物濃度(以下、チャネル濃度という)とバックゲート電圧の関係を表したグラフである。ここでは、SOIシリコン層であるチャネル領域11,12として膜厚20 nmの単結晶シリコン層、埋め込み絶縁膜2として膜厚30 nmのシリコン酸化膜、ゲート絶縁膜6として膜厚3 nmからなるシリコン酸化膜、そしてゲート電極として1×1020cm−3のn型ポリシリコン(多結晶シリコン)、そして支持基板1はバックゲート電極13、14を電気的に分離するためn型シリコンからなり、バックゲート電極13、14はp型シリコンで構成されるn型MOSFETをモデルとした。
【0028】
図2のグラフより明らかなように、設定したしきい値に対ししきい値ばらつきが最小となるチャネル濃度とバックゲート電圧の組み合わせは一組に決まる。これより、本発明の目的である、MTCMOS構造を形成する時は、各設定するしきい値に応じたチャネル濃度とバックゲート電圧を設定する必要がある。
【0029】
例えば、設定するしきい値として、図1におけるFET1のしきい値を0.1V、FET2のしきい値を0.4Vとした時、本計算では、それぞれのチャネル濃度,バックゲート電圧はFET1では1.2×1017cm−3,−0.8V、FET2では2.4×1017cm−3,−3Vとなる。
【0030】
つまり、図2で示すように、設定するしきい値に対し、しきい値ばらつきが最小となる、同じ導電型のチャネル領域11、12の不純物濃度Nとバックゲート電圧VG2が決まる。この時、SOIシリコン層の膜厚は同じで、しきい値の異なる、例えば2つの完全空乏化トランジスタのデバイスパラメータを設定するとき、チャネル濃度が小さくそしてバックゲート電圧が大きい方が低しきい値のトランジスタとなり、逆にチャネル濃度が大きくそしてバックゲート電圧が小さい方が高しきい値のトランジスタとなる。
【0031】
以下、デバイスパラメータ設定方法について説明する。なお、図2のグラフに示した関係の算出にあたっては、完全空乏化トランジスタのしきい値を表す式として文献(”Electrical characterization of Silicon−on−Insulator Materialsand Devices”、 Sorin Cristloveanu and Sheng S. Li著、Kluwer Academic Publishers、(1995))に記載されているのと同様の式を用いた。さらに、しきい値の算出には量子効果を考慮するため文献(M. J. van Dort他、IEDM91 p495, (1991))、(J. W. Slotboom他、IEEE trans. Electron Devices, vol.ED024, No.8, pp.1123−1125, (1977))、(「デバイス物理のための量子力学」David K. Ferry著、長岡洋介他訳、丸善、(1996))に記載されているものを参考にした。
【0032】
図3は完全空乏化トランジスタのSOI層のシリコン膜厚tSiとしきい値Vとの関係を表すグラフである。ここでは図2の計算で用いたモデルに、チャネル領域の不純物濃度を1×1017cm−3、バックゲート電圧VG2を−1Vとした。
【0033】
完全空乏化トランジスタのしきい値はバックゲート電圧により制御することが可能で、そのしきい値はチャネル領域11、12の埋め込み絶縁膜2に接した面(以下、裏面(back surface)と呼ぶ)における電子状態で決まる。つまり、しきい値はバックゲート電圧により裏面が蓄積状態から反転状態となるまで変化させることが可能で、蓄積状態、反転状態ではしきい値はほぼ一定となる。
【0034】
図3では、裏面が蓄積状態でのしきい値をVt,acc、また反転状態でのしきい値をVt,invで表しており、この時の完全空乏化トランジスタのしきい値はこの間の領域(図中、斜線の領域)で設定可能である。
【0035】
図3に示したように埋め込み絶縁膜厚tbox=100 nmの時、しきい値はSOIシリコン膜厚の薄膜化に対しほぼ線形に減少する。しかし、埋め込み絶縁膜厚tbox=30 nmの時、矢印で示したようにしきい値はSOIシリコン膜厚に対し極小値を持つ。この時SOIシリコン膜厚揺らぎに対するしきい値感度が最小となり、SOIシリコン膜厚に対するしきい値ばらつきが最小となる。
【0036】
これは、薄い埋め込み絶縁膜により、back surfaceのポテンシャルは容量カップリングによりバックゲートのポテンシャルに束縛されることによる。表面とback surface間のポテンシャル差はいつもほぼ一定なので、しきい値時の表面電界EsはSOI薄膜化と共に増加する。そのためしきい値が表面電界によく依存することから、しきい値がSOI薄膜化と共に極小点を持ちそして増加する効果が現れる。
【0037】
そして、あらかじめ設定したSOIシリコン膜厚、埋め込み絶縁膜厚で、しきい値ばらつきが最小となるチャネル濃度、バックゲート電圧の条件を抜き出したのが図2のグラフである。本実施形態の説明では、図2に示したようにSOIシリコン膜厚を20 nm、埋め込み絶縁膜厚を30 nmとしたが、この膜構造に限らず、後述する第2の実施形態でしきい値がSOI膜厚に対し極小値を有する範囲であれば、他の膜厚条件を設定することが可能である。
【0038】
次に、本実施形態で用いたしきい値の計算式について説明する。
【0039】
完全空乏化トランジスタのゲート電圧VG1と表面ポテンシャルとの関係は次式で表される。
【0040】
【数5】
Figure 0003547361
【0041】
ここで、ΦS1、ΦS2はそれぞれチャネル領域11および12のゲート絶縁膜6に接した表面、埋め込み絶縁膜3に接した表面におけるフェルミポテンシャルである。ΦMS1はゲート絶縁膜6側のゲート電極8との仕事関数差、QOX1はゲート絶縁膜6中の固定電荷密度、COX1はゲート絶縁膜6のキャパシタンス、Qinv1はチャネル領域11、12におけるチャネルの反転層電荷である。そして、Qdeplはチャネル領域4での空乏層電荷を表し、電子の電荷量q、チャネル領域11、12の不純物密度N、チャネル領域11、12の膜厚tsiを用いて−qNsiで表される。また、フェルミポテンシャルΦはシリコンの真性キャリア密度n、ボルツマン定数k、温度T、電子の電荷量(単位素電荷)qを用いて、
【0042】
【数6】
Figure 0003547361
【0043】
で表される。またキャパシタンスは、例えばチャネル領域11、12の場合、シリコンの誘電率εSi、膜厚tSiを用いて、CSi=εSi/tSiで表される。
【0044】
本発明では、バックゲート電圧によりしきい値制御可能なback surfaceが空乏状態の時を用いる。この時のしきい値は式(1)より次式で表される。
【0045】
【数7】
Figure 0003547361
【0046】
ここで、Vtはしきい値。VFB1、VFB2はゲート絶縁膜6側、埋め込み絶縁膜2側のフラットバンド電圧。Cox2は埋め込み絶縁膜2のキャパシタンス。VG2はバックゲート電圧を表し、back surfaceが蓄積状態から反転状態までの範囲の条件で有効である。
【0047】
次に、図2の導出について説明する。
【0048】
式(3)より、SOI膜厚に対するしきい値感度は次の式で表される。
【0049】
【数8】
Figure 0003547361
【0050】
式(4)でしきい値感度が最低となるのは0となるときである。そこで、式(3)および式(4)であらかじめSOIシリコン膜厚および埋め込み絶縁膜厚、ならびにチャネル濃度とバックゲート電圧以外のパラメータを設定する。そして式(3)に所望のしきい値Vを設定する。以上の式(3)、式(4)より、所望のしきい値でしきい値感度を最小にするチャネル濃度Nとバックゲート電圧VG2を求めることができる。
【0051】
本実施形態では、図2のチャネル濃度、バックゲート電圧を求めるのに、作業の簡単化のため、しきい値の式として式(3)をそのまま用いた。そのためパラメータ導出の時には、量子効果を考慮した計算を行っていない。より正確な計算をするためには、量子効果を含めた数値計算が必要である。
【0052】
また、上述のモデル計算ではゲート電極として、n型MISFETに対しn型のポリシリコンを用いたときについて行った。ゲート電極を例えば、タングステン(W)、アルミニウム(Al)、チタンナイトライド(TiN)といった金属が用いられた場合、しきい値がポリシリコンゲートよりも高くなる。そこで、基板バイアスを正に印加してしきい値を下げる必要がある、しかしCMOSではp型MISFETのn型シリコン層によるバックゲートとの間で順バイアスとなりバックゲート電極間で電流が流れてしまう。このように基板バイアスを正に印加する場合は、n型MISFETのバックゲートをn型シリコン層、そしてp型MISFETのバックゲートをp型シリコン層で形成することによりバックゲート電極間の導通を防ぐことができる。
【0053】
次に、しきい値計算に、表面量子効果を考慮する手法について説明する。本計算では、表面ポテンシャルの表面量子化補正による表面バンド曲がりの増加量として以下の数式を用いた。
【0054】
【数9】
Figure 0003547361
【0055】
つまり式(5)は、伝導体Eから最低エネルギー準位EへのシフトE−E、高濃度のチャネル不純物添加によるバンドギャップの縮小(bandgap narrowing)効果DE、そして量子論による表面電荷密度が最大となる位置のシフトDzによる表面電位の変化EDzから構成されている。
【0056】
次に式(5)の式について説明する。最低エネルギー準位Eへのシフト量E−Eは、
【0057】
【数10】
Figure 0003547361
【0058】
ここで、hはプランク定数、mはキャリアの有効質量を表す。また、Eは表面電界を示し、次式で表される。
【0059】
【数11】
Figure 0003547361
【0060】
また、bandgap narrowing効果DEは、次式で表される。
【0061】
【数12】
Figure 0003547361
【0062】
Dzの近似式は、次式で表される。
【0063】
【数13】
Figure 0003547361
【0064】
以上、式(1)〜(9)を考慮して得られたしきい値のSOI膜厚依存性が図3である。
【0065】
また、本発明者らが行った実験結果より、実測のしきい値には今回の理論計算に比べオフセットが存在することがわかっている。これは埋め込み絶縁膜のSOIシリコン側に固定電荷が存在、あるいは例えばバックゲート電極の空乏化による埋め込み絶縁膜の実効膜厚の増加などが要因として考えられる。デバイスパラメータ設計においては、これらオフセット分を考慮することにより、しきい値ばらつきはほぼ最小にすることが可能であり、例えば、あらかじめ実測値と理論計算との合わせ込みにより、固定電荷密度、埋め込み絶縁膜の実効膜厚を把握し、しきい値ばらつき最小となるデバイスパラメータを設計するとよい。
【0066】
このように、本実施形態のデバイスパラメータ設定方法は、しきい値ばらつきを最小にする有効な手法である。
【0067】
(第2の実施形態)第2の実施形態は、しきい値ばらつきを最小とするバックゲート電圧、バックゲート絶縁膜厚、及びチャネル濃度の関係について示し、これら3つの条件がSOIシリコン層の厚さに関係ないことを示す。また、理論計算が実際のデバイスとの整合性が得られたことについても示す。
【0068】
完全空乏型トランジスタのしきい値は、文献(H−K. Lim and J. G. Fossum, ”Threshold Voltage of Thin−Film Silicon−on−Insulator (SOI) MOSFET’s,” IEEE Trans. Electron Devices, vol. 30, pp.1244−1251, 1983.)より、式(10)で表される。
【0069】
【数14】
Figure 0003547361
【0070】
ここで、Φはチャネル領域のフェルミポテンシャル、VFB1及びVFB2はゲート電極及びバックゲート電極のフラットバンド電圧、Cox1、Cox2及びCSiはゲート絶縁膜、埋め込み絶縁膜及び空乏化したSOIシリコン層の各容量、Nit1及びNit2はゲート絶縁膜側及び埋め込み絶縁膜側のSOIシリコン層の界面におけるバンドギャップ中の界面準位密度を表す。また、ゲート絶縁膜側及び埋め込み絶縁膜側のSOIシリコン層界面中の固定電荷密度についてはフラットバンド電圧に含めて考慮する。そして、以下に述べるバックゲート電圧VG2は埋込み絶縁膜側のSOIシリコン層(裏面)が空乏状態でバックゲート電圧によりしきい値制御可能である範囲にあることとする。
【0071】
以下、式(10)を用いて、SOIシリコン層の膜厚ばらつきによるしきい値変動が最小となる設計領域つまり、しきい値とSOIシリコン層の膜厚の関係において、しきい値が最小となる条件を示す。
【0072】
しきい値が最小となりうる条件は、式(10)をSOIシリコン層の膜厚tSiで微分することにより得られ、式(11)で示される。
【0073】
【数15】
ox2(Cox2+qNit2)(2Φ+VFB2+qNit2/Cox2−VG2)>qNεSi (11)
ここで、Nはチャネル不純物密度、εSiはSOIシリコン層の誘電率を表す。
【0074】
図4に、SOI−MOSFETのしきい値がSOIシリコン層の膜厚に依存する膜厚依存性について、実測結果及び式(10)と第1の実施形態で説明した表面量子効果を含めた理論計算による理論計算結果を示す。
【0075】
実測に用いたトランジスタは、ゲート酸化膜の膜厚が108nm、バックゲート酸化膜(埋め込み酸化膜)の膜厚が5.6nm、チャネル濃度は各SOI膜厚に依らず1.2×1017cm−3のn型MOSFETで、ゲート電極はBoronを1×1017cm−3添加したp型シリコン層、バックゲート電極はn型Polyシリコンである。また、ゲート酸化膜と埋め込み酸化膜とのSOIシリコン層の界面における界面準位密度は1×1011cm−2eV−1である。図4の点は実測結果を示す。
【0076】
これに対し、図4の線は理論計算結果を示す。実測結果との合わせ込みの条件は、ゲート絶縁膜厚を119nm、埋め込み絶縁膜中の負の固定電荷を4×1011cm−2とした他は、埋め込み絶縁膜厚は5.6nm、チャネル不純物密度は2×1017cm−3、p型ゲート電極の不純物密度は1×1017cm−3と実測値の誤差範囲内の値を用いている。これら式(10)の理論計算が実測値とよく一致することを示している。
【0077】
図4において、しきい値ばらつきが最小となるバックゲート電圧は、−0.4、−0.8Vの時であり、0Vの時はSOIシリコン層の膜厚が薄くなるにつれ、しきい値が単調減少している。そして、図4において、しきい値が極小となる時のデバイスパラメータの各値は式(11)の条件式を満たしている。
【0078】
以下に、式(11)から得られるデバイスパラメータの範囲の例について示す。図5にバックゲート酸化膜(埋め込み酸化膜)の膜厚に対するしきい値ばらつきを最小にできるバックゲート電圧の領域を示す。図5は、チャネル濃度を1×1017cm−3の時とした。図5の線で示されるバックゲート電圧より小さい電圧の範囲内(矢印の方向)でしきい値ばらつきが最小にすることが可能である。
【0079】
また、図6にチャネル濃度に対するしきい値ばらつきを最小にできるバックゲート電圧の領域を示す。図6において、バックゲート絶縁膜厚は10nm(実線)及び30nm(点線)、バックゲート電極の濃度はチャネル濃度と同じとした。図6の各線のバックゲート電圧より小さいバックゲート電圧の範囲内でしきい値ばらつきを最小にすることが可能である。
【0080】
図5及び図6は界面準位、固定電荷は考慮していない。そのため実際のデバイスにおいてはこれらによる影響によりバックゲート電圧印加範囲は変化しうる。これら図5もしくは図6で示されるような範囲内にバックゲート電圧があれば、SOIシリコン層の膜厚に対ししきい値変動を極小に制御することが可能である。
【0081】
上述したように、完全空乏化トランジスタのデバイスパラメータが式(11)を満たせば、SOIシリコン層の膜厚に対ししきい値ばらつきを最小とすることができる。
【0082】
(第3の実施形態)第3の実施形態は、第1の実施形態で示したデバイス構造を実現するにあたり、その製造工程を簡略化させることを目的とする。
【0083】
図7〜図13は、本発明の第3の実施形態に係わる主要工程の概略工程断面図である。図7に示すように、支持基板1としてp型シリコン基板、埋め込み絶縁膜2として膜厚30nm程度のシリコン酸化膜、そしてトランジスタ動作させるSOI層11、12、15、16として例えば20nm程度のp型のシリコン層からなるSOI基板を用いる。このSOI基板にトランジスタ領域を形成するために素子分離領域4を形成する。SOI基板の製造方法、素子分離領域の形成手法については本発明において本質的でないのでここでは特に触れない。
【0084】
次に図8に示すような第1のフォトレジスト・マスク17を用いてバックゲート電極用イオン注入およびチャネル用イオン注入を行う。第1のフォトレジスト・マスク17では、型MOSFETのバックゲート電極形成18,19と、基板とn型MOSFETのバックゲートの電気的分離のための領域20、そしてチャネルイオン注入を行うパターンを形成する。
【0085】
フォトレジスト・マスク17形成後、例えばリンといったn型ドーパントを加速電圧70KeV程度で基板1内にピークの不純物濃度が1×1017〜1020cm−3程度となるようにイオン注入を行い、p型シリコンからなる支持基板1にn型のバックゲート電極領域18、19と電極分離領域20を形成する。
【0086】
次に図9に示すように、同じフォトレジストマスク17で、例えばリンといったn型ドーパントを加速電圧20KeV程度でSOIシリコン層11、12、15、16に不純物濃度が1×1017cm−3程度となるようにイオン注入を行う。
【0087】
上述のn型バックゲート電極18,19、n型チャネルのイオン注入は、同じフォトレジストマスク17を用いて行うことで、製造工程を簡略化する。なお、上述のイオン注入工程の順とは逆に、先にチャネルのイオン注入を行ってバックゲート電極を形成してもよい。
【0088】
続いて図10に示すように、第2のフォトレジスト・マスク21を用いてチャネル領域となるSOIシリコン層12,15に、例えばリンといったn型ドーパントを加速電圧20KeV程度でイオン注入し先のイオン注入と合わせて不純物濃度が2.5×1017cm−3程度となるようにする。図10ではSOIシリコン層12、15のn型不純物密度が多くなっていることを示すために(n+)で表す。
【0089】
次に図11に示すように第3のフォトレジストマスク22を用いてn型MOSFETのバックゲート電極23,24およびチャネルのイオン注入を行う。
【0090】
つまり、ボロンといったp型ドーパントを加速電圧20KeV程度で基板1内にボロンのピーク不純物濃度が2×1017cm−3から2×1020cm−3程度となるようにイオン注入を行う。このとき、n型の電極分離領域20内にp型のバックゲート電極領域23、24を形成する。
【0091】
そして、図12に示すように、同じ第3のフォトレジストマスク22で、チャネル領域となるSOIシリコン層11、12に例えばボロンといったp型ドーパントを加速電圧10KeV程度で、ボロンの不純物密度としては3.5×1017cm−3程度となるようにイオン注入する。
【0092】
これまでにSOIシリコン層11、12にはそれぞれ1×1017cm−3、2.5×1017cm−3程度のn型不純物が含まれており、今回のp型不純物の注入によって、p型シリコン領域を形成、かつSOIシリコン層の11、12のチャネル濃度が2.5×1017cm−3、1×1017cm−3となり、1回のp型ドーパントのイオン注入で異なるチャネル濃度のSOIシリコン領域を形成することを実現した。
【0093】
そして図13に示すように、以下ゲート電極8の形成、およびソース・ドレイン領域7の形成を行い、左から順にしきい値が高いp型MOSFET,しきい値が低いp型MOSFET,しきい値が高いn型MOSFET,しきい値が低いn型MOSFETからなるMTCMOS構造を形成する。なお、本構造においてバックゲート電極へのコンタクトはSOI側から素子分離、埋め込み絶縁膜を通してとることが望ましい。
【0094】
先の第1のフォトレジスト・マスクと同様に、n型MOSFETのバックゲートとチャネルのイオン注入は同じ第3のフォトレジストマスクを用いて行う。これによりマスク数が削減され、かつ工程数が低減される。なお、イオン注入工程の順は逆に、先にチャネルのイオン注入を行ってバックゲート電極を形成してもよい。
【0095】
本実施形態では、しきい値の異なるそれぞれ2つのn型,p型MOSFETの完全空乏化トランジスタについて示したが、これに限定するものではない。また、構造の配置についても図に示すものに限定しない。要部工程以外の製造工程については特に触れなかったが、例えば保護膜として表面にシリコン酸化膜を形成してその上にフォトレジスト形成、イオン注入を行ってもよい。
【0096】
また、第1の実施形態にて説明したように、例えばメタルゲートになった場合にしきい値を下げるためn型MISFETのバックゲート電圧を正に印加することもある。この様にCMOS構造において、バックゲート電圧が、バックゲート電極間で順バイアスとなる場合、バックゲート間の導通を防ぐため、バックゲート電極の構造を変更する必要がある。つまり、例えば図13の構造で、n型MISFETのバックゲートを正、p型MISFETのバックゲートに負の電圧を印加すると、サイリスタ構造により順方向導通状態となってしまう。そこで、図14のようにn型MISFETのバックゲートをn型シリコン(21’,24’)、p型MISFETのバックゲートをp型シリコン(18’,19’)にする。しきい値設定のバックゲート電圧はこれにより変わるが計算より容易に見積もることが可能である。
【0097】
以上、具体的な例を示しつつ本発明の実施形態について説明した。しかし、本発明は、上述した各実施形態に限定されるものではない。
【0098】
例えば、絶縁膜の形成方法としては、熱酸化による酸化膜形成法や、30keV程度の低加速エネルギーで酸素注入して酸化膜を形成する方法としてもよいし、シリコン酸化膜を堆積する方法や、シリコン窒化膜を堆積する方法、またはこれらを組み合わせた方法、また、シリコン酸化膜を熱窒化もしくは、シリコン窒化膜を酸化する窒化酸化膜を形成する方法を用いてもよい。また、シリコンをシリコン酸化膜やシリコン窒化膜に変換するこれら以外の方法、例えば堆積したシリコンに酸素イオンを注入する方法や、堆積したシリコンを酸化する方法を用いても構わない。
【0099】
また、これらの絶縁膜にシリコン窒化膜その他タンタル酸化膜、チタン酸化膜、チタン酸ストロンチウムやチタン酸バリウム、チタン酸ジルコニウム鉛などの強誘電体膜、常誘電体膜の単層膜あるいはそれらの複合膜を用いることも可能である。
【0100】
また、上述した実施形態において特に言及していないが、素子分離としては、トレンチ分離の素子分離や、STI(shallow trench isolation)、LOCOS素子分離膜や、リセス型(Recessed)LOCOSや改良LOCOS法、または素子分離となる領域のSOIを除いた例えばメサ型の分離、あるいはフィールドシールド分離を用いてもよいし、これらを組み合わせてもよい。
【0101】
さらに、上述した具体例ではSOI層にp型Siを用いたがその代わりに、n型SiやGaAs、InPを用いてもよい。
【0102】
また、具体例でn型MISFETでのみ説明した所は、p型MISFETを適用してもよく、その場合、上述の実施形態のn型をp型、p型をn型と読み替え、さらにドーピング不純物種についてもAs、P、SbなどをIn、Bなどのいずれかと読み替え、そしてイオン注入についてもAs、P、SbをIn、B、BF2のいずれかと読み替えればよい。
【0103】
さらに、ゲート電極は、多結晶シリコン、単結晶シリコン、ポーラス(多孔質)シリコン、アモルファスシリコン、SiGe混晶、SiC混晶、GaAs、W、Ta、Ti、Hf、Co、Pt、Pd、TiNの金属あるいはシリサイドを用いることができる。さらにこれらの積層構造としてもよい。
【0104】
また、上述の実施形態では、半導体層が平坦な構造についてのみ言及したが、ソース・ドレイン領域の膜厚がチャネル領域のそれより大きい構造であってもよく、例えばリセスチャネル(Recessed channel)構造のような、チャネル領域のシリコン層をエッチングもしくは犠牲酸化してエッチングすることで薄膜化した構造であってもよいし、持ち上げソース・ドレイン(elevated source・drain)構造のような、ソース・ドレインにシリコンを堆積しチャネル領域より厚膜化させた構造であってもよい。
【0105】
また、同一基板上に、上述した構造の他、例えば厚いシリコン層により形成される部分空乏化トランジスタが形成されていてもよく、もしくは、上述した構造と同じシリコン層にチャネル濃度を薄くすることによってできた部分空乏型トランジスタが形成されてもよい。またあるいは上述した構造が形成される同一基板上ではあるが、埋め込み絶縁膜が部分的に無くバルクシリコンとなった所にMISFETが形成された構造となっていてもよい。
【0106】
また、MTCMOS構造形成で本実施形態では異なる2つのしきい値を設定することを説明したが、2つに限定するものではなく、それ以外でのしきい値を設定した構造であってもよい。
【0107】
その他、本発明の趣旨を逸脱しない範囲で種々に変形して実施することができる。
【0108】
本発明は、以上説明した形態で実施され、以下に説明する効果を奏する。
【0109】
まず、本発明によれば、完全空乏化トランジスタで問題となるSOIシリコン膜厚の揺らぎによるしきい値変動をほぼ最小に保ったままで所望のしきい値に設定することが可能である。
【0110】
また、同じSOIシリコン膜厚からなるSOI基板上に、所望の異なるしきい値でしきい値ばらつきをほぼ最小とした回路を構成することが可能である。よって従来よりSOI膜厚ゆらぎに対するしきい値変動が小さく、より特性の均一なMTCMOS構造を形成することが可能である。
【0111】
このように、しきい値ばらつきが小さいMTCMOS構造において、電源スイッチとして用いられる高しきい値トランジスタでは、しきい値ばらつきが抑えられることにより、低しきい値側にばらついた時に生じる、サブシュレッショルドリーク電流の増加による消費電力の増加を小さく保つことができる。また論理回路ブロックで用いられる低しきい値トランジスタでは、しきい値が大きくなるために生じる、電流駆動能力が低下による遅延時間の増加を抑えることができるなど、論理回路における遅延時間のばらつきを小さく保つことができることから、本発明によって消費電力のばらつきの小さい、高速で安定した回路動作を実現できる。
【0112】
また、バックゲートを有する完全空乏化トランジスタで構成されるMTCMOSの形成において、チャネル、バックゲートを共通マスクにて行うことで、マスク数を削減可能とする。
【0113】
また、複数の異なるしきい値を設定するために、不純物イオン注入を重ね打ちの手法を用いることで、チャネル、バックゲート共通マスクへの適応を容易とした。これにより、1つのマスクで同一導電型のMISFET全てのバックゲート電極を形成できるので、合わせズレ等によるバックゲート電極の短絡の発生を防ぐことが出来る。
【0114】
また、pまたはn型の不純物を含んだチャネル領域にそれより大きい濃度となるnまたはp型の不純物を注入することでチャネル領域の属性を変化させる。つまり、あらかじめ濃度の異なるpまたはn型の不純物を含んだチャネル領域に、同時にnまたはp型の不純物を注入することで、濃度の異なるnまたはp型のチャネル領域を形成することが可能となる。このことは、MTCMOSを形成する上で、工程数を削減する有効な製造手法となる。
【0115】
また、この製造工程の特長上、例えば先にnMISFETを形成後、pMISFETを形成する場合、pMISFETのチャネル領域にはp型不純物が、nMISFETのチャネル領域のp型不純物とほぼ同じ濃度だけ含まれていることがある。
【0116】
また、マスクパターンがチャネル、バックゲート共用となるため、バックゲートを電気的に分離するための不純物領域を形成するイオン注入が必要があり、そのため素子分離領域にも、不純物が含まれる、もしくは素子分離/シリコン界面に析出されることがある。
【0117】
以上説明したように、本発明によれば、完全空乏化トランジスタをからなるMTCMOS構造において、設定したSOI基板構造に対し、所望のしきい値でばらつきが最小となる最適なチャネル濃度とバックゲート電圧で構成することにより、SOIシリコン膜厚ゆらぎに対するしきい値変動をほぼ最小に保った所望のしきい値のトランジスタ構造を形成することができる。そして本構造を実現する製造方法として、チャネル、バックゲートを共通マスクにて形成することでマスク数を削減、p、nのドーパントのイオン注入の重ね打ちによって工程数を低減する。このように本発明による半導体装置およびその製造方法は、産業上のメリットが多大である。
【0118】
【発明の効果】
本発明によれば、バックゲート電極を有する完全空乏化トランジスタにおいてしきい値ばらつきを最小に保つデバイス構造及び少ない製造工程数でMTCMOS構造を作成する製造方法を提供することができる。
【図面の簡単な説明】
【図1】本発明の第1の実施形態に係る半導体装置の断面概略図。
【図2】第1の実施形態に係るデバイスパラメータ設定方法により得られた完全空乏化トランジスタのしきい値とチャネル濃度及びバックゲート電圧の関係を表すグラフ。
【図3】完全空乏化トランジスタのSOI層のシリコン膜厚tSiとしきい値Vとの関係を表すグラフ。
【図4】本発明の第2実施形態に係るSOI−MOSFETのしきい値がSOIシリコン層の膜厚に依存する膜厚依存性に関する実測結果及び理論計算結果を表すグラフ。
【図5】本発明の第2実施形態に係る、チャネル濃度を一定とした場合に、しきい値ばらつきを最小にできるバックゲート電圧の領域を表すグラフ。
【図6】本発明の第2実施形態に係る、バックゲート酸化膜を一定とした場合に、しきい値ばらつきを最小にできるバックゲート電圧の領域を表すグラフ。
【図7】本発明の第3の実施形態に係わる要部製造工程を表す概略工程断面図。
【図8】本発明の第3の実施形態に係わる要部製造工程を表す概略工程断面図。
【図9】本発明の第3の実施形態に係わる要部製造工程を表す概略工程断面図。
【図10】本発明の第3の実施形態に係わる要部製造工程を表す概略工程断面図。
【図11】本発明の第3の実施形態に係わる要部製造工程を表す概略工程断面図。
【図12】本発明の第3の実施形態に係わる要部製造工程を表す概略工程断面図。
【図13】本発明の第3の実施形態に係わる要部製造工程を表す概略工程断面図。
【図14】図13の変形例を表す概略断面図。
【符号の説明】
FET1,FET2 完全空乏化トランジスタ
1,1’ 支持基板
2 埋め込み絶縁膜
3 層間絶縁膜
4 素子分離領域
5,5’ ゲート側壁領域
6,6’ ゲート絶縁膜
7,7’ ソース・ドレイン領域
8,8’ ゲート電極
9,10 バックゲートコンタクト電極
11,12 チャネル領域
13,14 バックゲート電極
15,16 チャネル領域
17 第1のフォトレジスト・マスク
18,18’,19,19’ バックゲート電極
20 電極分離領域
21 第2のフォトレジスト・マスク
22 第3のフォトレジスト・マスク
23,23’,24,24’ バックゲート電極[0001]
TECHNICAL FIELD OF THE INVENTION
The present invention relates to a fully depleted MISFET (Metal Insulator Semiconductor Effect Transistor) formed in a semiconductor layer provided on a supporting substrate via an insulating film, and more particularly to a fully depleted MISFET having a back gate provided on the supporting substrate and It relates to the manufacturing method.
[0002]
[Prior art]
A field-effect transistor (FET) formed using an SOI (Silicon on Insulator), that is, a semiconductor layer (hereinafter, referred to as an SOI silicon layer) formed on an insulating film, is a low power consumption device such as an LSI for a portable information terminal, and a high-speed CPU. It is expected to be applied to high-speed operation circuits. In particular, a transistor in which the silicon layer in the channel region is completely depleted (hereinafter referred to as a fully depleted transistor) has an advantage that a problem relating to a substrate floating effect in a partially depleted transistor is reduced.
[0003]
Conventionally, as a circuit technology, a high-threshold transistor is inserted into a power supply line of a low-threshold logic circuit block as a switch, so that high-speed operation by the low-threshold circuit and switching of the high-threshold transistor are achieved. There has been proposed a technology that realizes a reduction in power consumption by reducing the threshold voltage, increases a sub-threshold leakage current at the time of OFF due to a decrease in threshold, and suppresses an increase in power consumption due to the increase. Hereinafter, the threshold refers to the threshold of the gate voltage. This MTCMOS (Multi-Threshold-Voltage CMOS) technology is expected to realize a low-voltage and high-speed circuit operation by being combined with an SOI device.
[0004]
Conventionally, an MTCMOS structure using a fully-depleted transistor has been known. However, an optimal MTCMOS structure that solves the problem of threshold variation due to fluctuations in the thickness of an SOI silicon layer, which is a problem unique to a fully-depleted transistor, is described below. Nothing was disclosed.
[0005]
For example, conventionally, as an element structure for changing the threshold value of a thin-film SOI-MOSFET, as disclosed in Japanese Patent Application Laid-Open No. 7-106579, the thickness of an SOI silicon layer or the thickness of a gate insulating film is reduced. There is known an example in which different threshold values of the MOSFET are set by changing the threshold value, and a voltage is applied to the back gate to control the threshold value during operation and during standby.
[0006]
However, this conventional example does not disclose any specific configuration for reducing the threshold sensitivity to fluctuations in the thickness of the SOI silicon layer.
[0007]
In particular, when a circuit composed of fully depleted transistors having different thresholds is formed on the same substrate and the same SOI silicon layer, for example, if the threshold setting is controlled by the impurity concentration of the channel region (hereinafter referred to as channel concentration), A fully depleted transistor having a large threshold has a problem that the threshold sensitivity to the fluctuation of the thickness of the SOI silicon layer is further increased because the channel concentration is increased, and the variation in the threshold is increased.
[0008]
Further, when an MTCMOS structure using a fully-depleted transistor having a back gate is formed, there is a problem that the number of manufacturing steps increases.
[0009]
As a manufacturing method for reducing the number of steps, for example, as disclosed in Japanese Patent Application Laid-Open No. 9-27553, four different thresholds are obtained by ion-implanting three channel implantation photoresist patterns in an overlapping manner. An example of forming an n-type MOSFET having a value is known.
[0010]
However, this conventional example is a manufacturing method in which only one MOSFET is considered, and the number of steps in the CMOS process has not been sufficiently reduced.
[0011]
As described above, in the conventional MTCMOS structure using the fully depleted transistors, it has been difficult to minimize the variation in each threshold. And, with respect to the increase in the number of manufacturing steps of the MTCMOS structure composed of the fully depleted transistor having the back gate electrode, a sufficient number of steps has not been reduced.
[0012]
[Problems to be solved by the invention]
SUMMARY OF THE INVENTION It is an object of the present invention to provide a device structure for minimizing threshold variation in a fully depleted transistor having a back gate electrode, and a method for manufacturing an MTCMOS structure with a small number of manufacturing steps.
[0013]
[Means for Solving the Problems]
The first invention of the present application is directed to a first conductive type first semiconductor layer provided on an insulating film, a first gate insulating film provided on the first semiconductor layer, and a first gate insulating film provided on the first gate insulating film. A first gate electrode provided, a first field-effect transistor including a first back gate electrode provided under the first semiconductor layer via the insulating film,
A second semiconductor layer provided on the insulating film and having the same conductivity type and the same thickness as the first semiconductor layer; and a second semiconductor layer provided on the second semiconductor layer and having the same thickness as the first gate insulating film. A second gate insulating film, a second gate electrode provided on the second gate insulating film, and a second back gate electrode provided under the second semiconductor layer with the insulating film interposed therebetween; A second field effect transistor having a threshold higher than the threshold of the field effect transistor;
The said 1 Field effect transistor 1 The thickness of the semiconductor layer, the back gate voltage, and the 1 The impurity concentration of the semiconductor layer, the thickness of the second semiconductor layer of the second field effect transistor,
Gate voltage and Two The impurity concentration of the semiconductor layer is set so that the threshold value variation of each field effect transistor is minimized,An impurity concentration of the first semiconductor layer is lower than an impurity concentration of the second semiconductor layer, and a voltage of the first back gate electrode is higher than a voltage of the second back gate electrode. .

[0014]
The second invention of the present application relates to a buried insulating film, a channel region provided on the buried insulating film, a gate insulating film provided on the channel region, and a gate electrode provided on the gate insulating film. A semiconductor device having a back gate electrode provided under the channel region with the buried insulating film interposed therebetween, wherein the gate voltage threshold of the gate electrode is Vt, The flat band voltage of the channel region on the side of the gate insulating film is VFB1, The flat band voltage of the channel region on the side of the buried insulating film is VFB2, The Fermi potential of the channel region is ΦF, The capacitance of the channel region is CSi, The capacitance of the gate insulating film is Cox1, The capacitance of the buried insulating film is Cox2, The back gate voltage which is the voltage of the back gate electrode is VG2, Unit elementary charge is q, and impurity concentration of the channel region is NA, The permittivity of the channel region is εSi, The thickness of the channel region is tSiage,
[0015]
(Equation 3)
Figure 0003547361
[0016]
(Equation 4)
Figure 0003547361
[0017]
The back gate voltage and the impurity concentration are determined with respect to a desired threshold value of the gate voltage and a desired film thickness of the channel region using two equations represented by the following formulas. Wherein the required back gate voltage is applied.
[0018]
A third invention of the present application is the semiconductor device according to the second invention of the present application, wherein the channel region is entirely depleted.
[0019]
According to a fourth aspect of the present invention, the interface state density in the band gap at the interface between the channel region and the buried insulating film is set to N.it2age,
Cox2(Cox2+ QNit2) (2ΦF+ VFB2+ QNit2/ Cox2-VG2)> QNAεSiThe semiconductor device according to the third invention of the present application, characterized by satisfying the following relationship:
[0023]
According to the present invention, in a fully depleted transistor having a back gate electrode, the relationship between the impurity concentration of the channel region and the voltage of the back gate electrode can be set so as to minimize variation in threshold voltage.
[0024]
BEST MODE FOR CARRYING OUT THE INVENTION
Hereinafter, embodiments of the present invention will be described with reference to the drawings.
[0025]
(First Embodiment) FIG. 1 is a schematic sectional view of a semiconductor device according to a first embodiment of the present invention. 1 is a support substrate, 2 is a buried insulating film, 3 is an interlayer insulating film, 4 is an element isolation region, 5 and 5 'are gate side wall insulating films, 6 and 6' are gate insulating films, and 7 and 7 'are source / drain. Regions 8, 8 'are gate electrodes, 9, 10 are contact electrodes to the back gate electrode, 11 and 12 are channel regions of the same conductivity type, and 13 and 14 are back gate electrodes. The contacts to the gate, source, and drain are omitted. The features of the semiconductor device according to the present embodiment are that the thickness and the conductivity type of the SOI silicon layer (channel region) are the same, and in the case of two fully-depleted transistors having different thresholds, the channel concentration is low and the back gate is low. A transistor with a higher voltage has a lower threshold voltage, and a transistor with a higher channel concentration and a lower back gate voltage has a higher threshold voltage.
[0026]
Next, a device parameter setting method according to the present embodiment will be described.
[0027]
FIG. 2 shows an impurity in a channel region in which the variation in the threshold value becomes minimum with respect to a set gate voltage threshold value (hereinafter simply referred to as a threshold value) in a fully depleted transistor obtained by a device parameter setting method described later. 4 is a graph showing a relationship between a concentration (hereinafter, referred to as a channel concentration) and a back gate voltage. Here, a single-crystal silicon layer having a thickness of 20 nm is used as channel regions 11 and 12 which are SOI silicon layers, a silicon oxide film having a thickness of 30 nm is used as buried insulating film 2, and a silicon oxide film having a thickness of 3 nm is used as gate insulating film 6. Oxide film and 1 × 10 as gate electrode20cm-3N-type polysilicon (polycrystalline silicon), the support substrate 1 is made of n-type silicon for electrically separating the back gate electrodes 13 and 14, and the back gate electrodes 13 and 14 are made of p-type silicon. Model MOSFET was used as a model.
[0028]
As is clear from the graph of FIG. 2, the combination of the channel concentration and the back gate voltage that minimizes the variation in threshold with respect to the set threshold is determined as one set. Therefore, when forming the MTCMOS structure, which is the object of the present invention, it is necessary to set the channel concentration and the back gate voltage according to each set threshold value.
[0029]
For example, when the threshold value of the FET1 in FIG. 1 is set to 0.1 V and the threshold value of the FET2 is set to 0.4 V in this calculation, in this calculation, the channel concentration and the back gate voltage of the FET1 are set. 1.2 × 1017cm-3, -0.8V, 2.4 × 10 for FET217cm-3, -3V.
[0030]
In other words, as shown in FIG. 2, the impurity concentration N of the channel regions 11 and 12 of the same conductivity type that minimizes the variation in the threshold value with respect to the threshold value to be set.AAnd back gate voltage VG2Is determined. At this time, when the SOI silicon layer has the same thickness and different thresholds, for example, when setting device parameters of two fully depleted transistors, the lower the channel concentration and the higher the back gate voltage, the lower the threshold. In contrast, a transistor having a higher channel concentration and a lower back gate voltage is a transistor having a higher threshold.
[0031]
Hereinafter, a device parameter setting method will be described. In calculating the relationship shown in the graph of FIG. 2, a literature ("Electrical Characterization of Silicon-on-Insulator Material and Devices", by Sorin Cristroveanu and Seng, Sheng, as an equation representing the threshold value of a fully depleted transistor. , Kluer Academic Publishers, (1995)). Furthermore, in order to consider the quantum effect in the calculation of the threshold value, literatures (MJ van Dort et al., IEDM91 p495, (1991)), (JW Slotboom et al., IEEE trans. Electron Devices, vol. ED024) , No. 8, pp. 1123-1125 (1977)), ("Quantum Mechanics for Device Physics", written by David K. Ferry, translated by Nagaoka Yosuke et al., Maruzen, (1996)). I was helpful.
[0032]
FIG. 3 shows the silicon thickness t of the SOI layer of the fully depleted transistor.SiAnd threshold VtIt is a graph showing the relationship with. Here, the model used in the calculation of FIG.17cm-3, Back gate voltage VG2Was set to -1V.
[0033]
The threshold value of the fully depleted transistor can be controlled by the back gate voltage, and the threshold value is determined by the surfaces of the channel regions 11 and 12 in contact with the buried insulating film 2 (hereinafter referred to as back surfaces). Is determined by the electronic state at. That is, the threshold value can be changed from the accumulation state to the inversion state by the back gate voltage, and the threshold value is substantially constant in the accumulation state and the inversion state.
[0034]
In FIG. 3, the threshold value when the back surface is in the accumulation state is represented by Vt, acc, and the threshold value when the back surface is in the inversion state is represented by Vt, inv. (In the hatched area in the figure).
[0035]
As shown in FIG.boxWhen = 100 nm, the threshold value decreases almost linearly as the thickness of the SOI silicon film decreases. However, the buried insulating film thickness tboxAt 30 nm, the threshold value has a minimum value with respect to the SOI silicon film thickness as indicated by the arrow. At this time, the threshold sensitivity to the fluctuation of the SOI silicon film thickness is minimized, and the variation in the threshold value with respect to the SOI silicon film thickness is minimized.
[0036]
This is because the potential of the back surface is restricted by the potential of the back gate by capacitive coupling due to the thin buried insulating film. Since the potential difference between the surface and the back surface is always substantially constant, the surface electric field Es at the time of the threshold increases as the SOI becomes thinner. Therefore, since the threshold value is highly dependent on the surface electric field, there is an effect that the threshold value has a minimum point and increases with the SOI thinning.
[0037]
FIG. 2 is a graph of the conditions of the channel concentration and the back gate voltage at which the variation in threshold voltage is minimized with the SOI silicon film thickness and the buried insulating film thickness set in advance. In the description of the present embodiment, the SOI silicon film thickness is set to 20 nm and the buried insulating film thickness is set to 30 nm as shown in FIG. 2. However, the present invention is not limited to this film structure, and the threshold is applied to a second embodiment described later. If the value is in a range having a minimum value with respect to the SOI film thickness, other film thickness conditions can be set.
[0038]
Next, the calculation formula of the threshold value used in the present embodiment will be described.
[0039]
Gate voltage V of fully depleted transistorG1And the surface potential is expressed by the following equation.
[0040]
(Equation 5)
Figure 0003547361
[0041]
Where ΦS1, ΦS2Are Fermi potentials on the surfaces of the channel regions 11 and 12 in contact with the gate insulating film 6 and on the surface in contact with the buried insulating film 3, respectively. ΦMS1Is the work function difference between the gate insulating film 6 and the gate electrode 8, QOX1Is the fixed charge density in the gate insulating film 6, COX1Is the capacitance of the gate insulating film 6, Qinv1Is the inversion layer charge of the channel in the channel regions 11 and 12. And QdeplRepresents the charge of the depletion layer in the channel region 4, the electron charge amount q, and the impurity density N of the channel regions 11 and 12.A, Thickness t of channel regions 11 and 12siUsing -qNAtsiIs represented by Also, Fermi potential ΦFIs the intrinsic carrier density n of siliconi, Boltzmann's constant k, temperature T, and electron charge amount (unit elementary charge) q,
[0042]
(Equation 6)
Figure 0003547361
[0043]
Is represented by The capacitance is, for example, in the case of the channel regions 11 and 12, the dielectric constant ε of silicon.Si, Film thickness tSiUsing CSi= ΕSi/ TSiIs represented by
[0044]
In the present invention, the case where the back surface whose threshold can be controlled by the back gate voltage is in the depletion state is used. The threshold value at this time is expressed by the following equation from equation (1).
[0045]
(Equation 7)
Figure 0003547361
[0046]
Here, Vt is a threshold value. VFB1, VFB2Denotes a flat band voltage on the gate insulating film 6 side and the buried insulating film 2 side. Cox2Is the capacitance of the buried insulating film 2. VG2Represents a back gate voltage, and is effective under the condition that the back surface ranges from the accumulation state to the inversion state.
[0047]
Next, the derivation of FIG. 2 will be described.
[0048]
From Expression (3), the threshold sensitivity to the SOI film thickness is expressed by the following expression.
[0049]
(Equation 8)
Figure 0003547361
[0050]
In the equation (4), the threshold sensitivity becomes minimum when it becomes zero. Therefore, parameters other than the SOI silicon film thickness and the buried insulating film thickness, the channel concentration, and the back gate voltage are set in advance by the equations (3) and (4). Then, the desired threshold value VtSet. From the above equations (3) and (4), the channel density N that minimizes the threshold sensitivity at a desired threshold valueAAnd back gate voltage VG2Can be requested.
[0051]
In this embodiment, in order to obtain the channel concentration and the back gate voltage shown in FIG. Therefore, at the time of parameter derivation, calculation taking into account the quantum effect is not performed. In order to perform more accurate calculations, numerical calculations including quantum effects are required.
[0052]
Further, in the above-described model calculation, the calculation was performed when n-type polysilicon was used for the n-type MISFET as the gate electrode. When a metal such as tungsten (W), aluminum (Al), or titanium nitride (TiN) is used for the gate electrode, the threshold becomes higher than that of the polysilicon gate. Therefore, it is necessary to apply a substrate bias positively to lower the threshold value. However, in CMOS, a forward bias is applied to the back gate formed by the n-type silicon layer of the p-type MISFET, and a current flows between the back gate electrodes. . When the substrate bias is positively applied, the back gate of the n-type MISFET is formed of an n-type silicon layer, and the back gate of the p-type MISFET is formed of a p-type silicon layer, thereby preventing conduction between the back gate electrodes. be able to.
[0053]
Next, a method of considering the surface quantum effect in the calculation of the threshold value will be described. In this calculation, the following equation was used as the increase amount of the surface band bending due to the surface quantization correction of the surface potential.
[0054]
(Equation 9)
Figure 0003547361
[0055]
That is, the equation (5) indicates that the conductor EcFrom the lowest energy level E0Shift E to0-Ec, Bandgap narrowing effect by addition of high-concentration channel impurity DEgAnd the change of the surface potential E due to the shift Dz of the position where the surface charge density becomes maximum according to the quantum theory EsDz.
[0056]
Next, the equation (5) will be described. Lowest energy level E0Shift amount E to0-EcIs
[0057]
(Equation 10)
Figure 0003547361
[0058]
Here, h represents Planck's constant, and m represents the effective mass of the carrier. Also, EsIndicates a surface electric field, and is represented by the following equation.
[0059]
(Equation 11)
Figure 0003547361
[0060]
In addition, the bandgap narrowing effect DEgIs represented by the following equation.
[0061]
(Equation 12)
Figure 0003547361
[0062]
EsThe approximate expression of Dz is represented by the following expression.
[0063]
(Equation 13)
Figure 0003547361
[0064]
FIG. 3 shows the SOI film thickness dependency of the threshold value obtained in consideration of the equations (1) to (9).
[0065]
Further, from the results of experiments performed by the present inventors, it has been found that there is an offset in the actually measured threshold value as compared with the theoretical calculation in this case. This may be because fixed charges exist on the SOI silicon side of the buried insulating film, or an increase in the effective thickness of the buried insulating film due to, for example, depletion of the back gate electrode. Considering these offsets in device parameter design, threshold variation can be almost minimized. For example, fixed charge density, buried insulation can be obtained by combining measured values and theoretical calculations in advance. It is preferable to grasp the effective film thickness of the film and design a device parameter that minimizes the threshold variation.
[0066]
As described above, the device parameter setting method according to the present embodiment is an effective method for minimizing threshold value variation.
[0067]
(Second Embodiment) The second embodiment shows the relationship among the back gate voltage, the back gate insulating film thickness, and the channel concentration that minimizes the variation in the threshold value. It does not matter. We also show that the theoretical calculation is consistent with the actual device.
[0068]
The threshold value of a fully depleted transistor is described in the literature (HK Limand JGG Fossum, “Threshold Voltage of of Thin-Film Silicon-on-Insulator (SOI) MOSFET's,” IEEE Trans.Electronic. vol.30, pp.1244-1251, 1983.), and is represented by equation (10).
[0069]
[Equation 14]
Figure 0003547361
[0070]
Where ΦFIs the Fermi potential of the channel region, VFB1And VFB2Is the flat band voltage of the gate electrode and the back gate electrode, Cox1, Cox2And CSiAre the respective capacities of the gate insulating film, the buried insulating film and the depleted SOI silicon layer,it1And Nit2Represents the interface state density in the band gap at the interface between the SOI silicon layer on the gate insulating film side and the buried insulating film side. In addition, the fixed charge density at the interface between the SOI silicon layer on the gate insulating film side and the buried insulating film side is taken into consideration by including it in the flat band voltage. The back gate voltage V described belowG2Is that the SOI silicon layer (back surface) on the side of the buried insulating film is in a depletion state and the threshold can be controlled by the back gate voltage.
[0071]
Hereinafter, using the equation (10), the design region in which the variation in the threshold value due to the variation in the thickness of the SOI silicon layer is minimized, that is, in the relationship between the threshold value and the thickness of the SOI silicon layer, the threshold value is determined to be minimum. The following conditions are shown.
[0072]
The condition under which the threshold value can be minimized is as follows:SiAnd is obtained by differentiating with Equation (11).
[0073]
(Equation 15)
Cox2(Cox2+ QNit2) (2ΦF+ VFB2+ QNit2/ Cox2-VG2)> QNAεSi  (11)
Where NAIs the channel impurity density, εSiRepresents the dielectric constant of the SOI silicon layer.
[0074]
FIG. 4 shows the thickness dependence of the threshold value of the SOI-MOSFET depending on the thickness of the SOI silicon layer, based on the measurement results and the theory including the expression (10) and the surface quantum effect described in the first embodiment. The result of theoretical calculation by calculation is shown.
[0075]
The transistor used for the actual measurement has a gate oxide film thickness of 108 nm, a back gate oxide film (buried oxide film) of 5.6 nm, and a channel concentration of 1.2 × 10 irrespective of each SOI film thickness.17cm-3The gate electrode is Boron 1 × 1017cm-3The added p-type silicon layer and the back gate electrode are n-type Poly silicon. The interface state density at the interface of the SOI silicon layer between the gate oxide film and the buried oxide film is 1 × 1011cm-2eV-1It is. The points in FIG. 4 show the actual measurement results.
[0076]
On the other hand, the line in FIG. 4 shows the result of theoretical calculation. The conditions for matching with the actual measurement result were as follows: the gate insulating film thickness was 119 nm, and the negative fixed charges in the buried insulating film were 4 × 1011cm-2Except that the buried insulating film thickness is 5.6 nm and the channel impurity density is 2 × 1017cm-3, The impurity density of the p-type gate electrode is 1 × 1017cm-3And a value within the error range of the actual measurement value. This indicates that the theoretical calculation of Expression (10) is in good agreement with the measured value.
[0077]
In FIG. 4, the back gate voltage at which the variation in the threshold value is minimum is at −0.4 and −0.8 V. At 0 V, the threshold value increases as the thickness of the SOI silicon layer decreases. It is monotonically decreasing. Then, in FIG. 4, each value of the device parameter when the threshold value becomes minimum satisfies the conditional expression of Expression (11).
[0078]
Hereinafter, an example of the range of the device parameter obtained from Expression (11) will be described. FIG. 5 shows a region of the back gate voltage where the variation in the threshold value with respect to the thickness of the back gate oxide film (buried oxide film) can be minimized. FIG. 5 shows that the channel concentration is 1 × 1017cm-3It was time. It is possible to minimize threshold variation within a voltage range (in the direction of the arrow) smaller than the back gate voltage shown by the line in FIG.
[0079]
FIG. 6 shows a region of the back gate voltage in which variation in threshold value with respect to channel concentration can be minimized. In FIG. 6, the back gate insulating film thickness was 10 nm (solid line) and 30 nm (dotted line), and the concentration of the back gate electrode was the same as the channel concentration. It is possible to minimize the threshold variation within a range of the back gate voltage smaller than the back gate voltage of each line in FIG.
[0080]
5 and 6 do not consider the interface state and the fixed charge. Therefore, in an actual device, the back gate voltage application range may change due to these effects. If the back gate voltage is within the range as shown in FIG. 5 or FIG. 6, it is possible to control the threshold fluctuation with respect to the thickness of the SOI silicon layer to a minimum.
[0081]
As described above, if the device parameters of the fully depleted transistor satisfy Expression (11), the variation in the threshold value with respect to the thickness of the SOI silicon layer can be minimized.
[0082]
(Third Embodiment) The third embodiment aims at simplifying the manufacturing process in realizing the device structure shown in the first embodiment.
[0083]
FIGS. 7 to 13 are schematic sectional views of main steps according to the third embodiment of the present invention. As shown in FIG. 7, a p-type silicon substrate as the support substrate 1, a silicon oxide film with a thickness of about 30 nm as the buried insulating film 2, and p-type silicon films with SOI layers 11, 12, 15, and 16 for about 20 nm, for example, An SOI substrate made of a silicon layer is used. An element isolation region 4 is formed on the SOI substrate to form a transistor region. Since the method of manufacturing the SOI substrate and the method of forming the element isolation region are not essential in the present invention, they are not particularly described here.
[0084]
Next, ion implantation for the back gate electrode and ion implantation for the channel are performed using the first photoresist mask 17 as shown in FIG. In the first photoresist mask 17,pThe back gate electrodes 18 and 19 of the n-type MOSFET, the region 20 for electrical isolation between the substrate and the back gate of the n-type MOSFET, and a pattern for channel ion implantation are formed.
[0085]
After the formation of the photoresist mask 17, an n-type dopant such as phosphorus is introduced into the substrate 1 at an acceleration voltage of about 70 KeV so that the peak impurity concentration is 1 × 10 5.17-1020cm-3Ion implantation is performed to the extent that n-type back gate electrode regions 18 and 19 and an electrode separation region 20 are formed on the support substrate 1 made of p-type silicon.
[0086]
Next, as shown in FIG. 9, the same photoresist mask 17 is used to add an n-type dopant such as phosphorus to the SOI silicon layers 11, 12, 15 and 16 at an acceleration voltage of about 20 KeV and an impurity concentration of 1 × 1017cm-3Ion implantation is performed to a degree.
[0087]
The above-described ion implantation of the n-type back gate electrodes 18 and 19 and the n-type channel is performed using the same photoresist mask 17, thereby simplifying the manufacturing process. The back gate electrode may be formed by first performing ion implantation of the channel, which is the reverse of the order of the above-described ion implantation process.
[0088]
Subsequently, as shown in FIG. 10, an n-type dopant such as phosphorus is ion-implanted into the SOI silicon layers 12 and 15 serving as channel regions using the second photoresist mask 21 at an acceleration voltage of about 20 KeV. 2.5 × 10 impurity concentration with implantation17cm-3Degree. In FIG. 10, (n +) is used to indicate that the n-type impurity density of the SOI silicon layers 12 and 15 is increased.
[0089]
Next, as shown in FIG. 11, ion implantation of the back gate electrodes 23 and 24 of the n-type MOSFET and the channel is performed using the third photoresist mask 22.
[0090]
That is, the peak impurity concentration of boron is set to 2 × 1017cm-3From 2 × 1020cm-3Ion implantation is performed to a degree. At this time, p-type back gate electrode regions 23 and 24 are formed in the n-type electrode separation region 20.
[0091]
Then, as shown in FIG. 12, a p-type dopant such as boron is applied to the SOI silicon layers 11 and 12 serving as channel regions at an acceleration voltage of about 10 KeV and an impurity density of boron is 3 using the same third photoresist mask 22. .5 × 1017cm-3Ion implantation is performed to a degree.
[0092]
Until now, the SOI silicon layers 11 and 12 have 1 × 1017cm-3, 2.5 × 1017cm-3N-type impurities are contained, and p-type impurities are implanted this time to form p-type silicon regions, and the channel concentration of SOI silicon layers 11 and 12 is 2.5 × 1017cm-3, 1 × 1017cm-3As a result, SOI silicon regions having different channel concentrations can be formed by one ion implantation of the p-type dopant.
[0093]
Then, as shown in FIG. 13, a gate electrode 8 and a source / drain region 7 are formed, and a p-type MOSFET having a higher threshold, a p-type MOSFET having a lower threshold, and a threshold To form an MTCMOS structure including an n-type MOSFET having a high threshold voltage and an n-type MOSFET having a low threshold value. In this structure, it is desirable that the contact to the back gate electrode be made from the SOI side through an element isolation and buried insulating film.
[0094]
As in the first photoresist mask described above, ion implantation of the back gate and channel of the n-type MOSFET is performed using the same third photoresist mask. This reduces the number of masks and the number of steps. Note that the order of the ion implantation step may be reversed, and the back gate electrode may be formed by first performing ion implantation of the channel.
[0095]
In the present embodiment, two n-type and p-type MOSFET fully depleted transistors having different threshold values have been described, but the present invention is not limited to this. Further, the arrangement of the structure is not limited to that shown in the drawing. Although the manufacturing steps other than the main steps are not particularly described, for example, a silicon oxide film may be formed on the surface as a protective film, and a photoresist may be formed and ion implantation may be performed thereon.
[0096]
Further, as described in the first embodiment, the back gate voltage of the n-type MISFET may be positively applied in order to lower the threshold value, for example, when the gate becomes a metal gate. As described above, in the CMOS structure, when the back gate voltage is forward biased between the back gate electrodes, it is necessary to change the structure of the back gate electrode in order to prevent conduction between the back gates. That is, for example, in the structure of FIG. 13, when a positive voltage is applied to the back gate of the n-type MISFET and a negative voltage is applied to the back gate of the p-type MISFET, the thyristor structure causes a forward conduction state. Therefore, as shown in FIG. 14, the back gate of the n-type MISFET is made of n-type silicon (21 ', 24'), and the back gate of the p-type MISFET is made of p-type silicon (18 ', 19'). The back gate voltage for setting the threshold value varies with this, but can be easily estimated by calculation.
[0097]
The embodiment of the invention has been described with reference to the specific examples. However, the present invention is not limited to the above embodiments.
[0098]
For example, as a method for forming the insulating film, a method for forming an oxide film by thermal oxidation, a method for forming an oxide film by injecting oxygen with a low acceleration energy of about 30 keV, a method for depositing a silicon oxide film, A method of depositing a silicon nitride film, a method of combining these methods, or a method of thermally nitriding a silicon oxide film or forming a nitrided oxide film for oxidizing a silicon nitride film may be used. In addition, other methods for converting silicon into a silicon oxide film or a silicon nitride film, such as a method of implanting oxygen ions into deposited silicon or a method of oxidizing deposited silicon, may be used.
[0099]
In addition, a silicon nitride film, a tantalum oxide film, a titanium oxide film, a ferroelectric film such as strontium titanate, barium titanate, and lead zirconium titanate, a monolayer film of a paraelectric film, or a composite thereof is formed on these insulating films. It is also possible to use a membrane.
[0100]
Although not particularly mentioned in the above-described embodiments, the element isolation includes trench isolation, STI (shallow trench isolation), LOCOS element isolation film, recessed LOCOS method, improved LOCOS method, Alternatively, for example, mesa-type isolation other than SOI in a region to be an element isolation, or field shield isolation may be used, or these may be combined.
[0101]
Further, in the above-described specific example, p-type Si is used for the SOI layer, but n-type Si, GaAs, or InP may be used instead.
[0102]
Where only the n-type MISFET is described in the specific example, a p-type MISFET may be applied. In this case, the n-type in the above embodiment is read as p-type and the p-type is read as n-type. As for the species, As, P, Sb, etc. may be read as any of In, B, etc., and for ion implantation, As, P, Sb may be read as any of In, B, BF2.
[0103]
Further, the gate electrode is made of polycrystalline silicon, single crystal silicon, porous (porous) silicon, amorphous silicon, SiGe mixed crystal, SiC mixed crystal, GaAs, W, Ta, Ti, Hf, Co, Pt, Pd, TiN. Metal or silicide can be used. Further, these may have a laminated structure.
[0104]
Further, in the above-described embodiment, only the structure in which the semiconductor layer is flat is described. However, the thickness of the source / drain region may be larger than that of the channel region. For example, a recessed channel (Recessed channel) structure may be used. The silicon layer in the channel region may be thinned by etching or sacrificial oxidation, or a silicon layer may be formed in the source / drain, such as an elevated source / drain structure. May be deposited to make the film thicker than the channel region.
[0105]
Further, in addition to the above-described structure, a partially depleted transistor formed of, for example, a thick silicon layer may be formed on the same substrate, or by reducing the channel concentration in the same silicon layer as the above-described structure. The resulting partially depleted transistor may be formed. Alternatively, the structure may be such that the MISFET is formed on the same substrate on which the above-described structure is formed, but at a place where the buried insulating film is partially removed and bulk silicon is formed.
[0106]
In this embodiment, two different threshold values are set in the MTCMOS structure. However, the present invention is not limited to the two threshold values, and other threshold values may be set. .
[0107]
In addition, various modifications can be made without departing from the spirit of the present invention.
[0108]
The present invention is implemented in the form described above, and has the effects described below.
[0109]
First, according to the present invention, it is possible to set a desired threshold value while keeping the threshold value fluctuation due to the fluctuation of the SOI silicon film thickness, which is a problem in the fully depleted transistor, almost kept to a minimum.
[0110]
In addition, it is possible to configure a circuit in which threshold variation is almost minimized at desired different thresholds on an SOI substrate having the same SOI silicon film thickness. Therefore, it is possible to form an MTCMOS structure with less variation in the threshold value with respect to the fluctuation of the SOI film thickness and more uniform characteristics than before.
[0111]
As described above, in the MTCMOS structure having a small threshold variation, in the high threshold transistor used as the power switch, the threshold variation is suppressed, so that the sub-threshold which occurs when the threshold voltage varies to the low threshold side is reduced. An increase in power consumption due to an increase in leakage current can be kept small. In addition, low-threshold transistors used in a logic circuit block reduce variations in delay time in a logic circuit, such as suppressing an increase in delay time due to a decrease in current drivability caused by an increase in threshold value. Since it can be maintained, the present invention can realize a high-speed and stable circuit operation with small variation in power consumption.
[0112]
Further, in the formation of the MTCMOS formed of a fully depleted transistor having a back gate, the number of masks can be reduced by using a common mask for the channel and the back gate.
[0113]
In addition, by using a method of repeatedly implanting impurity ions to set a plurality of different threshold values, adaptation to a channel and back gate common mask is facilitated. As a result, the back gate electrodes of all MISFETs of the same conductivity type can be formed with one mask, so that occurrence of short circuit of the back gate electrodes due to misalignment or the like can be prevented.
[0114]
Further, by implanting an n-type or p-type impurity having a higher concentration into the channel region containing the p-type or n-type impurity, the attribute of the channel region is changed. That is, by simultaneously implanting n-type or p-type impurities into channel regions containing p-type or n-type impurities having different concentrations in advance, it becomes possible to form n-type or p-type channel regions having different concentrations. . This is an effective manufacturing method for reducing the number of steps in forming the MTCMOS.
[0115]
Also, due to the features of this manufacturing process, for example, when an nMISFET is formed first and then a pMISFET is formed, the channel region of the pMISFET contains p-type impurities at substantially the same concentration as the p-type impurity of the channel region of the nMISFET. May be.
[0116]
In addition, since the mask pattern is used for both the channel and the back gate, it is necessary to perform ion implantation for forming an impurity region for electrically isolating the back gate. Therefore, the impurity is also contained in the element isolation region. May be deposited at the separation / silicon interface.
[0117]
As described above, according to the present invention, in the MTCMOS structure including the fully depleted transistors, the optimum channel concentration and the back gate voltage that minimize the variation at the desired threshold value with respect to the set SOI substrate structure. With this configuration, it is possible to form a transistor structure having a desired threshold value while keeping the variation in the threshold value with respect to the fluctuation of the SOI silicon film thickness almost minimum. As a manufacturing method for realizing this structure, the number of masks is reduced by forming a channel and a back gate with a common mask, and the number of steps is reduced by repeatedly implanting p and n dopant ions. As described above, the semiconductor device according to the present invention and the method for manufacturing the same have great industrial advantages.
[0118]
【The invention's effect】
According to the present invention, it is possible to provide a device structure for minimizing threshold variation in a fully depleted transistor having a back gate electrode, and a manufacturing method for manufacturing an MTCMOS structure with a small number of manufacturing steps.
[Brief description of the drawings]
FIG. 1 is a schematic sectional view of a semiconductor device according to a first embodiment of the present invention.
FIG. 2 is a graph showing a relationship between a threshold value, a channel concentration, and a back gate voltage of a fully-depleted transistor obtained by the device parameter setting method according to the first embodiment.
FIG. 3 shows the silicon thickness t of the SOI layer of the fully depleted transistor.SiAnd threshold VtA graph showing the relationship with.
FIG. 4 is a graph showing an actual measurement result and a theoretical calculation result regarding a film thickness dependency in which a threshold value of an SOI-MOSFET according to a second embodiment of the present invention depends on a film thickness of an SOI silicon layer.
FIG. 5 is a graph showing a region of a back gate voltage in which a variation in threshold can be minimized when a channel concentration is constant according to a second embodiment of the present invention.
FIG. 6 is a graph showing a region of a back gate voltage in which a variation in a threshold can be minimized when a back gate oxide film is fixed according to a second embodiment of the present invention.
FIG. 7 is a schematic process sectional view illustrating a main part manufacturing process according to a third embodiment of the present invention.
FIG. 8 is a schematic process cross-sectional view illustrating a main part manufacturing process according to a third embodiment of the present invention.
FIG. 9 is a schematic process cross-sectional view illustrating a main part manufacturing process according to a third embodiment of the present invention.
FIG. 10 is a schematic process cross-sectional view illustrating a main part manufacturing process according to a third embodiment of the present invention.
FIG. 11 is a schematic process sectional view illustrating a manufacturing process of a main part according to a third embodiment of the present invention.
FIG. 12 is a schematic process sectional view illustrating a main part manufacturing process according to a third embodiment of the present invention.
FIG. 13 is a schematic process sectional view illustrating a manufacturing process of a main part according to a third embodiment of the present invention.
FIG. 14 is a schematic sectional view showing a modification of FIG.
[Explanation of symbols]
FET1, FET2 Fully depleted transistor
1,1 'support substrate
2 Buried insulating film
3 interlayer insulation film
4 Element isolation area
5,5 'gate sidewall region
6,6 'gate insulating film
7,7 'source / drain region
8,8 'gate electrode
9,10 Back gate contact electrode
11,12 channel area
13,14 back gate electrode
15, 16 channel area
17 First photoresist mask
18, 18 ', 19, 19' back gate electrode
20 electrode separation area
21 Second photoresist mask
22 Third photoresist mask
23, 23 ', 24, 24' back gate electrode

Claims (4)

絶縁膜上に設けられた第1導電型の第1半導体層と、前記第1半導体層上に設けられた第1ゲート絶縁膜と、前記第1ゲート絶縁膜上に設けられた第1ゲート電極と、前記第1半導体層下に前記絶縁膜を介して設けられた第1バックゲート電極を含む第1電界効果トランジスタと、
前記絶縁膜上に設けられ、前記第1半導体層と同じ導電型及び同じ厚さの第2半導体層と、前記第2半導体層上に設けられ、前記第1ゲート絶縁膜と同じ厚さの第2ゲート絶縁膜と、前記第2ゲート絶縁膜上に設けられた第2ゲート電極と、前記第2半導体層下に前記絶縁膜を介して設けられた第2バックゲート電極を含み、前記第1電界効果トランジスタのしきい値よりも高いしきい値を有する第2電界効果トランジスタを備え、
前記第 1 の電界効果トランジスタの第 1 半導体層の膜厚、バックゲート電圧及び前記第 1 半導体層の不純物濃度と、前記第2の電界効果トランジスタの第2半導体層の膜厚、バックゲート電圧及び第 2 半導体層の不純物濃度は、各々の電界効果トランジスタのしきい値ばらつきが最小となるよう設定され、前記第1半導体層の不純物濃度は前記第2半導体層の不純物濃度よりも低く、前記第1バックゲート電極の電圧は前記第2バックゲート電極の電圧よりも大きいことを特徴とする半導体装置。
A first semiconductor layer of a first conductivity type provided on the insulating film, a first gate insulating film provided on the first semiconductor layer, and a first gate electrode provided on the first gate insulating film A first field-effect transistor including a first back gate electrode provided under the first semiconductor layer with the insulating film interposed therebetween;
A second semiconductor layer provided on the insulating film and having the same conductivity type and the same thickness as the first semiconductor layer; and a second semiconductor layer provided on the second semiconductor layer and having the same thickness as the first gate insulating film. A second gate insulating film, a second gate electrode provided on the second gate insulating film, and a second back gate electrode provided under the second semiconductor layer with the insulating film interposed therebetween; A second field effect transistor having a threshold higher than the threshold of the field effect transistor;
The thickness of the first semiconductor layer of the first field effect transistor, the impurity concentration of the back gate voltage and the first semiconductor layer, the thickness of the second semiconductor layer of the second field effect transistor, the back gate voltage and The impurity concentration of the second semiconductor layer is set so as to minimize the variation in the threshold value of each field effect transistor. The impurity concentration of the first semiconductor layer is lower than the impurity concentration of the second semiconductor layer. A semiconductor device, wherein the voltage of one back gate electrode is higher than the voltage of the second back gate electrode.
埋め込み絶縁膜と、前記埋め込み絶縁膜上に設けられたチャネル領域と、前記チャネル領域上に設けられたゲート絶縁膜と、前記ゲート絶縁膜上に設けられたゲート電極と、前記チャネル領域下に前記埋め込み絶縁膜を介して設けられたバックゲート電極を備える半導体装置において、前記ゲート電極のゲート電圧のしきい値をVt,前記チャネル領域の前記ゲート絶縁膜側のフラットバンド電圧をVFB1,前記チャネル領域の前記埋め込み絶縁膜側のフラットバンド電圧をVFB2,前記チャネル領域のフェルミポテンシャルをΦF,前記チャネル領域のキャパシタンスをCSi,前記ゲート絶縁膜のキャパシタンスをCox1,前記埋め込み絶縁膜のキャパシタンスをCox2,前記バックゲート電極の電圧であるバックゲート電圧をVG2,単位素電荷をq,前記チャネル領域の不純物濃度をNA,前記チャネル領域の誘電率をεSi,前記チャネル領域の膜厚をtSiとし、
Figure 0003547361
Figure 0003547361
で表される二つの式を用いて、所望の前記ゲート電圧のしきい値及び所望の前記チャネル領域の膜厚に対して前記バックゲート電圧及び前記不純物濃度を求め、この求められた不純物濃度を備え、この求められたバックゲート電圧がかけられるようされたことを特徴とする半導体装置。
A buried insulating film, a channel region provided on the buried insulating film, a gate insulating film provided on the channel region, a gate electrode provided on the gate insulating film, and In a semiconductor device having a back gate electrode provided via a buried insulating film, a threshold of a gate voltage of the gate electrode is V t , a flat band voltage of the channel region on the gate insulating film side is V FB1 , The flat band voltage on the buried insulating film side of the channel region is V FB2 , the Fermi potential of the channel region is Φ F , the capacitance of the channel region is C Si , the capacitance of the gate insulating film is C ox1 , the capacitance C ox2, the back gate voltage is a voltage of the back gate electrode V G2, units containing A load q, the impurity concentration N A of the channel region, wherein the dielectric constant of the channel region epsilon Si, the thickness of the channel region and t Si,
Figure 0003547361
Figure 0003547361
By using two equations represented by the following formula, the back gate voltage and the impurity concentration are determined with respect to a desired threshold value of the gate voltage and a desired thickness of the channel region. A semiconductor device provided with the required back gate voltage.
前記チャネル領域がすべて空乏化することを特徴とする請求項2記載の半導体装置。3. The semiconductor device according to claim 2, wherein the entire channel region is depleted. 前記チャネル領域の前記埋込み絶縁膜側の界面におけるバンドギャップ中の界面準位密度をNit2とし、
ox2(Cox2+qNit2)(2ΦF+VFB2+qNit2/Cox2−VG2)>qNAεSi
の関係を満たすことを特徴とする請求項3記載の半導体装置。
The interface state density in the band gap at the interface of the channel region on the buried insulating film side is N it2 ,
C ox2 (C ox2 + qN it2 ) (2Φ F + V FB2 + qN it2 / C ox2 −V G2 )> qN A ε Si
4. The semiconductor device according to claim 3, wherein the following relationship is satisfied.
JP2000096444A 2000-03-31 2000-03-31 Semiconductor device Expired - Fee Related JP3547361B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000096444A JP3547361B2 (en) 2000-03-31 2000-03-31 Semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000096444A JP3547361B2 (en) 2000-03-31 2000-03-31 Semiconductor device

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2003294170A Division JP4046337B2 (en) 2003-08-18 2003-08-18 Manufacturing method of semiconductor device

Publications (2)

Publication Number Publication Date
JP2001284596A JP2001284596A (en) 2001-10-12
JP3547361B2 true JP3547361B2 (en) 2004-07-28

Family

ID=18611214

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000096444A Expired - Fee Related JP3547361B2 (en) 2000-03-31 2000-03-31 Semiconductor device

Country Status (1)

Country Link
JP (1) JP3547361B2 (en)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7129142B2 (en) * 2002-06-11 2006-10-31 Advanced Micro Devices, Inc. Method of forming doped regions in the bulk substrate of an SOI substrate to control the operational characteristics of transistors formed thereabove, and an integrated circuit device comprising same
JP4664631B2 (en) * 2004-08-05 2011-04-06 株式会社東芝 Semiconductor device and manufacturing method thereof
JP4800700B2 (en) 2005-08-01 2011-10-26 ルネサスエレクトロニクス株式会社 Semiconductor device and semiconductor integrated circuit using the same
JP2007242950A (en) * 2006-03-09 2007-09-20 Toshiba Corp Semiconductor memory
JP5528667B2 (en) 2007-11-28 2014-06-25 ルネサスエレクトロニクス株式会社 Semiconductor device and method for controlling semiconductor device
JP5078767B2 (en) * 2008-06-16 2012-11-21 セイコーインスツル株式会社 Semiconductor integrated circuit and electronic equipment
JP4984179B2 (en) 2009-02-06 2012-07-25 ソニー株式会社 Semiconductor device
FR2944139B1 (en) * 2009-04-01 2011-09-09 Commissariat Energie Atomique INTEGRATED INTEGRATED CIRCUIT HAVING SEPARATE THRESHOLD VOLTAGE TRANSISTORS
KR20120049899A (en) * 2009-09-04 2012-05-17 스미또모 가가꾸 가부시키가이샤 Semiconductor substrate, field effect transistor, integrated circuit, and method for producing semiconductor substrate
WO2011135945A1 (en) * 2010-04-28 2011-11-03 シャープ株式会社 Semiconductor device, display device, and production method for semiconductor device and display device
CN102487084B (en) * 2010-12-03 2015-06-10 中国科学院微电子研究所 MOSFET (metal-oxide-semiconductor field effect transistor) and manufacturing method thereof
CN102867750B (en) 2011-07-07 2015-03-25 中国科学院微电子研究所 MOSFET (metal oxide semiconductor field effect transistor) and manufacturing method thereof
JP6203915B2 (en) * 2016-07-14 2017-09-27 ルネサスエレクトロニクス株式会社 Semiconductor device
JP6467472B2 (en) * 2017-08-30 2019-02-13 ルネサスエレクトロニクス株式会社 Semiconductor device
CN113284840B (en) * 2021-07-08 2021-11-16 广东省大湾区集成电路与系统应用研究院 FD-SOI back deep channel isolation process based on bonding process

Also Published As

Publication number Publication date
JP2001284596A (en) 2001-10-12

Similar Documents

Publication Publication Date Title
JP3699823B2 (en) Semiconductor device
US7687365B2 (en) CMOS structure for body ties in ultra-thin SOI (UTSOI) substrates
US6861304B2 (en) Semiconductor integrated circuit device and method of manufacturing thereof
US5760442A (en) Semiconductor device of a silicon on insulator metal-insulator type with a concave feature
US7605429B2 (en) Hybrid crystal orientation CMOS structure for adaptive well biasing and for power and performance enhancement
US8685814B2 (en) Transistor device and method of manufacture thereof
TWI234283B (en) Novel field effect transistor and method of fabrication
US8865539B2 (en) Fully depleted SOI multiple threshold voltage application
KR100697141B1 (en) A semiconductor device and manufacturing method thereof
US6900481B2 (en) Non-silicon semiconductor and high-k gate dielectric metal oxide semiconductor field effect transistors
EP1760777A2 (en) Transistors and methods of manufacture thereof
US20070052037A1 (en) Semiconductor devices and methods of manufacture thereof
US7754587B2 (en) Silicon deposition over dual surface orientation substrates to promote uniform polishing
JP3547361B2 (en) Semiconductor device
US20060231899A1 (en) Hybrid bulk-SOI 6T-SRAM cell for improved cell stability and performance
KR100333168B1 (en) Soi semiconductor device and method for manufacturing the same
KR20040022387A (en) Polysilicon back-gated soi mosfet for dynamic threshold voltage control
US20070158743A1 (en) Thin silicon single diffusion field effect transistor for enhanced drive performance with stress film liners
US20080050898A1 (en) Semiconductor devices and methods of manufacture thereof
KR20110126711A (en) Metal oxide semiconductor devices having doped silicon-comprising capping layers and methods of manufacturing the same
US20090065817A1 (en) Dielectric spacer removal
JP2006278376A (en) Semiconductor device and manufacturing method thereof
JP4046337B2 (en) Manufacturing method of semiconductor device
JP2004247341A (en) Semiconductor device
JP3585912B2 (en) Semiconductor device

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20031219

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040217

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20040409

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20040413

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080423

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090423

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100423

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100423

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110423

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130423

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140423

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees