JP3538098B2 - Ofdm modulation and demodulation circuit - Google Patents

Ofdm modulation and demodulation circuit

Info

Publication number
JP3538098B2
JP3538098B2 JP2000009697A JP2000009697A JP3538098B2 JP 3538098 B2 JP3538098 B2 JP 3538098B2 JP 2000009697 A JP2000009697 A JP 2000009697A JP 2000009697 A JP2000009697 A JP 2000009697A JP 3538098 B2 JP3538098 B2 JP 3538098B2
Authority
JP
Grant status
Grant
Patent type
Prior art keywords
circuit
signal
outputs
amplitude
modulation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2000009697A
Other languages
Japanese (ja)
Other versions
JP2001103032A (en )
Inventor
悟志 宗田
伸晃 望月
洋一 松本
正弘 梅比良
Original Assignee
日本電信電話株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Grant date

Links

Description

【発明の詳細な説明】 DETAILED DESCRIPTION OF THE INVENTION

【0001】 [0001]

【発明の属する技術分野】本発明は、ディジタル無線通信で用いられる直交周波数多重(OFDM:Orthogonal The present invention relates to an orthogonal frequency division multiplexing (OFDM used in the digital radio communication: Orthogonal
Frequency Division Multiplexing)信号を処理するO O for processing Frequency Division Multiplexing) signal
FDM変復調回路に関し、特に伝送速度を最大にするために伝送路環境に応じて送信信号の変調方式,シンボルレート,誤り訂正の符号化率などを変更する適応変調に関する。 It relates FDM demodulation circuit, especially the modulation method of the transmission signal according to channel environment in order to maximize the transmission rate, a symbol rate, an adaptive modulation for changing and coding rate of the error correction.

【0002】 [0002]

【従来の技術】例えば陸上移動通信においては、伝送路環境が時間と共に絶えず変化する。 BACKGROUND OF THE INVENTION For example land mobile, channel environment is constantly changing with time. このような環境下では、その時の伝送路環境に応じて伝送条件を変更することにより、データ伝送の実効速度を最大にすることができる。 In such an environment, by changing the transmission conditions in accordance with the channel environment at that time, it can be the effective speed of data transmission to the maximum. すなわち、伝送路環境が悪い時には変調多値数, That is, the modulation multi-level number when the transmission path environment is poor,
シンボルレート,誤り訂正の符号化率などを下げて伝送速度を低速化し、伝送路環境が良い時には変調多値数, Symbol rate, and slow the transmission rate is lowered and the coding rate of error correction, modulation level when a good channel environments,
シンボルレート,誤り訂正の符号化率などを上げて伝送速度を高速化する。 Symbol rate, to speed up the transmission speed by increasing and coding rate of the error correction. このように伝送路環境に応じて変調条件を変更する技術は、適応変調方式と呼ばれている。 Technique for changing the modulation conditions in accordance with the channel environment thus is called adaptive modulation scheme.

【0003】従来より、移動体通信において各端末局(移動局)と無線基地局との間で伝送される信号は図1 [0003] signals transmitted to and from the conventionally, each terminal station in mobile communication (mobile station) and the radio base station 1
5に示すように構成されている。 It is configured as shown in 5. 図15において、フレームフォーマットの先頭に配置された信号BCは下り回線の制御信号であり、それに続く信号BD(1)〜BD(N 15, the signal BC which is placed at the beginning of the frame format is a control signal of the downlink signal BD (1) followed by ~BD (N
1)はそれぞれ1番目〜N1番目の各ユーザに対する下り回線のバーストであり、それに続く信号BU(1)〜BU 1) is a burst of downlink for the first ~N1 th of each user respectively, signal BU (1 subsequent) ~BU
(N2)はそれぞれ1番目〜N2番目の各ユーザに対する上り回線のバーストである。 (N2) is a burst of the uplink for the first ~N2 th of each user respectively.

【0004】なお、下り回線の信号は基地局から端末局に向かって送信される信号であり、上り回線の信号は端末局から基地局に向かって送信される信号である。 [0004] Incidentally, the downlink signal is a signal transmitted from the base station towards the terminal station, the signal of the uplink is a signal transmitted toward the base station from the terminal station. 適応変調を行う場合には、図15に示すように各バーストの先頭にプリアンブル信号として時間領域で既知のPN When performing adaptive modulation, a known PN in the time domain as a preamble signal at the beginning of each burst, as shown in FIG. 15
(疑似雑音)信号が配置され、それに続いてデータ信号(DATA)が配置される。 (Pseudo noise) signal is arranged, the data signal (DATA) is arranged subsequently.

【0005】また、適応変調を実施する通信端末の変復調回路は図14に示すように構成される。 Further, the modulation and demodulation circuit of a communication terminal for implementing the adaptive modulation is constructed as shown in FIG. 14. この例では、 In this case,
シングルキャリア方式を用いる場合を想定している。 It is assumed that using a single-carrier scheme. 図14に示す回路の動作について、以下に説明する。 The operation of the circuit shown in FIG. 14, described below. 受信側では、伝送路から入力された受信信号が受信回路33 On the receiving side, the received reception signal inputted from the transmission line circuit 33
0でベースバンド信号に変換される。 0 is converted into a baseband signal by. このベースバンド信号は、フェージング補償回路340及び伝送路特性推定回路320に入力される。 The baseband signal is inputted to the fading compensation circuit 340 and the transmission path characteristics estimator 320.

【0006】伝送路特性推定回路320は、プリアンブル区間で入力されたベースバンド信号から遅延プロファイルを計算する。 [0006] channel estimation circuit 320 calculates a delay profile from the baseband signal input by the preamble section. すなわち、受信信号に含まれるプリアンブルが既知のPN信号であるので、伝送路特性推定回路320自身が保持している既知信号と受信信号とに基づいて遅延プロファイルを計算する。 That is, a preamble contained in the received signal because it is a known PN signal, calculates a delay profile based on the known signal and the received signal the channel estimation circuit 320 itself has.

【0007】また、伝送路特性推定回路320は求めた遅延プロファイルから遅延スプレッド及びCNR(Carr Further, the channel estimation circuit 320 delays from the delay profile obtained is spread and CNR (Carr
ier to Noise Ratio)を計算する。 ier to Noise Ratio) is calculated. さらに、得られた遅延スプレッド及びCNRに従って変調条件を決定する。 Furthermore, to determine the modulation conditions in accordance resulting delay spread and CNR.
変調条件の決定は、例えば図16に示すような予め定められた変調制御チャートに基づいて行われる。 Determination of the modulation condition is performed based on a predetermined modulation control chart shown in FIG. 16 for example. この変調制御チャートは、一定の伝送品質を常に保つという拘束条件のもとで作成される。 The modulation control chart is created under the constraint of keeping always a certain transmission quality.

【0008】この例では、遅延スプレッド及びCNRに対応する座標が属する領域の区分に応じて、変調条件が4種類の中から選択される。 [0008] In this example, according to the classification of the area coordinates corresponding to the delay spread and CNR belongs modulation condition is selected from among the four types. また、変調条件としてシンボルレート及び変調多値数が制御される。 Further, symbol rate and modulation level is controlled as a modulation condition. 伝送路特性推定回路320は、決定したシンボルレート及び変調多値数に対応する制御信号を適応変調回路300に入力する。 Channel characteristics estimation circuit 320 inputs the determined symbol rate, and a control signal corresponding to the modulation level in the adaptive modulation circuit 300. また、伝送路特性推定回路320は同時に受信信号を復調するために必要なキャリア信号をフェージング補償回路340に出力する。 Further, the channel estimation circuit 320 outputs a carrier signal necessary for demodulating a received signal simultaneously fading compensation circuit 340.

【0009】フェージング補償回路340は、伝送路特性推定回路320から入力されるキャリア信号を用いて受信信号を復調する。 [0009] Fading compensation circuit 340 demodulates the received signal using a carrier signal inputted from the channel estimation circuit 320. 送信側では、適応変調回路300 On the transmitting side, adaptive modulation circuit 300
が送信データを変調する。 But to modulate the transmission data. 変調の条件であるシンボルレート及び変調多値数は、伝送路特性推定回路320が決定したシンボルレート及び変調多値数と一致するように制御される。 Symbol rate and modulation level is a condition of the modulation is controlled so as to match the transmission line characteristic symbol rate estimation circuit 320 has determined and modulation level. 適応変調回路300で変調された信号は、 Signal modulated by the adaptive modulator 300,
送信回路310で無線周波数に変換されて送信される。 It is transmitted after being converted into a radio frequency by the transmission circuit 310.

【0010】上記従来技術は、次の文献に開示されている「松岡,上,三瓶,森永,“シンボルレート・変調多値数可変適応変調方式の伝送特性解析”,信学技報,R [0010] The above prior art, "Matsuoka are disclosed in the following documents, on, Sanpei, Morinaga," Performance Analysis of the symbol rate modulation level variable adaptive modulation method, "IEICE, R
CS94−64」。 CS94-64 ".

【0011】 [0011]

【発明が解決しようとする課題】上記のように、適応変調方式を採用した変復調回路を用いる場合には、伝送路の特性の変動に応じた望ましい変調方式やシンボルレートを自動的に選択することが可能である。 As described above [0005], in the case of using a modulation and demodulation circuit employing an adaptive modulation scheme, automatically selecting the desired modulation scheme, a symbol rate according to the variation of the characteristics of the transmission path it is possible.

【0012】ところで、ディジタル無線通信で用いられるOFDM方式は、マルチパスフェージングの障害を受けにくいことが知られている。 By the way, OFDM scheme used in digital radio communication is known to be less damaged multipath fading. このOFDM方式の変調を行う変復調回路において上記のような適応変調方式を採用しようとすると、次に説明するような問題が生じる。 When we try to employ the adaptive modulation scheme as described above in the modulation and demodulation circuit for modulating the OFDM method, problems as described below arise. OFDM方式の場合、互いに周波数が異なる多数のサブキャリアを同時に使用するので、キャリア推定等に使用されるプリアンブル信号には周波数領域で既知の信号を用いる必要がある。 For OFDM system, since at the same time using a number of sub-carriers having different frequencies from each other, the preamble signal is used for the carrier estimation, etc. it is necessary to use a known signal in the frequency domain.

【0013】一方、従来の適応変調方式を実現するためには、伝送路の推定のために、時間領域で既知の信号をプリアンブル信号として用いる必要がある。 Meanwhile, in order to realize the conventional adaptive modulation method, for the estimation of the transmission path, it is necessary to use a known signal as a preamble signal in the time domain. 従って、O Therefore, O
FDM方式に従来の適応変調方式を採用するためには、 To adopt the conventional adaptive modulation method FDM scheme,
伝送する信号に周波数領域で既知のプリアンブル信号と時間領域で既知のプリアンブル信号との両方を挿入する必要がある。 Both the known preamble signal with a known preamble signal and the time domain in the frequency domain into a signal to be transmitted is necessary to insert the.

【0014】このように余分なプリアンブル信号を挿入すると、伝送効率の低下は避けられない。 [0014] Upon insertion of the extra preamble signal in this way, the inevitable decrease in transmission efficiency. また、既存のシステムについては時間領域のプリアンブル信号を加えることができないので、適応変調方式を採用できない。 Further, since the existing systems can not be added to the preamble signal in the time domain, it can not be employed an adaptive modulation method.
また、送信電力制御等で上り回線と下り回線とが非対称の場合には、端末局で決定した変調方式の信号を基地局が端末局に対して送信するように、端末局から基地局に対して変調方式を指定するための要求信号を送信する必要がある。 In addition, when the uplink and downlink asymmetric transmission power control, etc., as the base station signals the modulation method determined by the terminal station transmits to the terminal station, to the base station from the terminal station it is necessary to transmit a request signal for specifying a modulation scheme Te. このような要求信号をバースト毎に送信すると、伝送効率が低下してしまう。 Sending such a request signal for each burst, the transmission efficiency is reduced.

【0015】また、最適な変調方式等が一意的に決定できない環境にある場合には、バースト毎に変調方式等が変更されるため、変復調部以外の部分(スケジューラ等)に負担がかかる。 Further, when in the environment of optimum modulation scheme or the like can not be uniquely determined, because the modulation scheme and the like are changed for each burst, the burden on the portion other than the modem unit (scheduler, etc.) consuming.

【0016】本発明は、OFDM変復調回路において、 The present invention, in an OFDM modulation and demodulation circuit,
キャリア推定等に使用されるOFDMのプリアンブル信号に余分な信号を追加することなしに伝送路の状態を推定可能にするとともに、変調条件を指定するための要求信号などをバースト毎に送出する必要性をなくし、変調方式の変更回数を可能な限り減少させることを目的とする。 Thereby enabling estimation of a state of the transmission path without adding an extra signal to OFDM preamble signal to be used for the carrier estimation, etc., need to be sent and request signal for designating the modulation conditions for each burst the lost, aimed at reducing as much as possible the number of changes of the modulation scheme.

【0017】 [0017]

【課題を解決するための手段】請求項1は、同一の既知のプリアンブル信号が少なくとも2回現れる直交周波数多重信号を入力し、入力した信号からそれに含まれる受信データを検出するOFDM復調回路において、無線周波数の受信信号をベースバンド信号に変換する受信回路と、前記受信回路から出力されるベースバンド信号をシリアル・パラレル変換した後で高速フーリエ変換する高速フーリエ変換回路と、前記高速フーリエ変換回路から出力される周波数毎に分離された複数の信号から受信データを抽出する受信データ抽出回路と、受信信号のプリアンブル区間で、前記高速フーリエ変換回路から出力される周波数毎に分離された複数の信号から変調成分を除去した信号を第1の信号として生成する変調成分除去回路と、受信信号の Claim 1 Means for Solving the Problems], in OFDM demodulation circuit in which the same known preamble signal is inputted orthogonal frequency division multiplexed signal appearing at least twice to detect the received data contained therein from the input signal, a receiving circuit for converting a received signal of a radio frequency into a baseband signal, and the fast Fourier transform circuit for fast Fourier converting the baseband signal output from the receiving circuit after the serial-parallel conversion, from the fast Fourier transform circuit a reception data extracting circuit for extracting received data from a plurality of signals separated for each frequency outputted, in the preamble section of the received signal, from a plurality of signals separated for each frequency output from the fast Fourier transform circuit a modulation component eliminating circuit for generating the removal of the modulated component signal as a first signal, the received signal リアンブル区間で、前記高速フーリエ変換回路から出力される周波数毎に分離された複数の信号から各周波数に対する伝送路の振幅特性及び位相特性を表すキャリア信号を第2の信号として生成するキャリア信号生成回路と、前記変調成分除去回路が生成した第1の信号と、前記キャリア信号生成回路が生成した第2の信号とに基づいて、伝送路の特性を推定し、推定された伝送路の特性に適した変調条件を示す信号を出力する伝送路特性推定回路とを設けたことを特徴とする。 In preamble interval, the fast Fourier transform circuit carrier signal generating circuit for generating a carrier signal representing the amplitude and phase characteristics of the transmission path for each frequency from a plurality of signals separated for each frequency to be output as a second signal from the When a first signal that the modulating component removal circuit is generated, based on said second signal when the carrier signal generating circuit is generated, estimates the characteristics of the transmission path, suitable to the characteristics of the predicted transmission characterized in that provided a channel estimation circuit for outputting a signal indicative of the modulation condition.

【0018】請求項1では、変調成分除去回路は受信信号のプリアンブル区間で、前記高速フーリエ変換回路から出力される周波数毎に分離された複数の信号から変調成分を除去した信号を第1の信号として生成する。 [0018] According to claim 1, modulated in the preamble section of the apheresis circuit receives signals, the high-speed Fourier a signal obtained by removing modulation components from a plurality of signals separated for each frequency outputted from the conversion circuit first signal to generate as. また、キャリア信号生成回路は受信信号のプリアンブル区間で、前記高速フーリエ変換回路から出力される周波数毎に分離された複数の信号から各周波数に対する伝送路の振幅特性及び位相特性を表すキャリア信号を第2の信号として生成する。 Further, in the preamble section of the carrier signal generating circuit receives a signal, the carrier signal representing the amplitude and phase characteristics of the transmission path for each frequency from a plurality of signals separated for each frequency output from the fast Fourier transform circuit first generating a second signal. さらに、伝送路特性推定回路は前記変調成分除去回路が生成した第1の信号と、前記キャリア信号生成回路が生成した第2の信号とに基づいて伝送路の特性を推定し、推定された伝送路の特性に適した変調条件を示す信号を出力する。 Furthermore, transmission path characteristics estimator estimates the characteristics of the transmission path based on the first signal and the second signal to the carrier signal generation circuit is generated and that the modulation component removal circuit is generated, the estimated transmitted and it outputs a signal indicating the modulation conditions suitable to the characteristics of the road.

【0019】プリアンブル区間の信号が周波数領域で既知の信号であっても、その既知信号を用いて変調成分を除去した第1の信号を得ることができる。 [0019] Also signals of the preamble section is a known signal in the frequency domain, it is possible to obtain a first signal to remove a modulation component by using the known signal. また、例えば前記第1の信号をサブキャリアの周波数毎に平滑化すると、各周波数に対する伝送路の振幅特性及び位相特性を表すキャリア信号(第2の信号)を得ることができる。 Further, for example, smoothing for each frequency of the first signal subcarriers, it is possible to obtain a carrier signal representing the amplitude and phase characteristics of the transmission path for each frequency (a second signal).
伝送路特性推定回路は前記第1の信号と第2の信号とに基づいて伝送路の特性を推定するので、時間領域で既知のプリアンブル信号を必要としない。 Since channel estimation circuit estimates the characteristics of the transmission path based on the first and second signals, it does not require a known preamble signal in the time domain.

【0020】従って、時間領域で既知のプリアンブル信号をバースト毎に伝送する必要がなく、伝送効率の低下が防止される。 [0020] Therefore, there is no need to transmit a known preamble signal for each burst in the time domain, reduction in the transmission efficiency can be prevented. また、プリアンブル信号を変更する必要がないので、OFDM信号を扱う既存のシステムについても適応変調の機能を追加することが可能である。 Further, since there is no need to change the preamble signal, it is possible to add the function of the adaptive modulation also existing system handling OFDM signal. 請求項2は、同一の既知のプリアンブル信号が少なくとも2 Claim 2 is, identical known preamble signal at least 2
回現れる直交周波数多重信号を入力し、入力した信号からそれに含まれる受信データを検出するとともに、送信対象のデータを変調して出力するOFDM変復調回路において、無線周波数の受信信号をベースバンド信号に変換する受信回路と、前記受信回路から出力されるベースバンド信号をシリアル・パラレル変換した後で高速フーリエ変換する高速フーリエ変換回路と、前記高速フーリエ変換回路から出力される周波数毎に分離された複数の信号から受信データを抽出する受信データ抽出回路と、 Enter the times appear orthogonal frequency division multiplexed signal, detects the reception data contained therein from the input signal, converts the OFDM modulation and demodulation circuit configured to modulate data to be transmitted, the received signal of a radio frequency into a baseband signal a receiving circuit for the fast Fourier transform circuit for fast Fourier converting the baseband signal output from the receiving circuit after the serial-parallel conversion, a plurality of separated for each frequency output from the fast Fourier transform circuit a reception data extracting circuit for extracting the received data from the signal,
受信信号のプリアンブル区間で、前記高速フーリエ変換回路から出力される周波数毎に分離された複数の信号から変調成分を除去した信号を第1の信号として生成する変調成分除去回路と、受信信号のプリアンブル区間で、 In the preamble section of the received signal, a modulation component removing circuit for generating the fast Fourier transform circuit a plurality of signals obtained by removing the modulation component from the signal separated for each frequency output from the first signal, the received signal preamble in the interval,
前記高速フーリエ変換回路から出力される周波数毎に分離された複数の信号から各周波数に対する伝送路の振幅特性及び位相特性を表すキャリア信号を第2の信号として生成するキャリア信号生成回路と、前記変調成分除去回路が生成した第1の信号と、前記キャリア信号生成回路が生成した第2の信号とに基づいて、伝送路の特性を推定し、推定された伝送路の特性に適した変調条件を示す信号を出力する伝送路特性推定回路と、変調方式,誤り訂正の符号化率及びシンボルレートの少なくとも1つが可変の変調回路を含み、前記伝送路特性推定回路が出力する信号に従って決定した変調条件で送信対象のデータを変調する適応変調回路と、前記適応変調回路で変調された信号に対して逆高速フーリエ変換の処理を施す逆高速フーリエ変換 A carrier signal generating circuit for generating a carrier signal representing the amplitude and phase characteristics of the transmission path for each frequency from a plurality of signals separated for each frequency output from the fast Fourier transform circuit as the second signal, the modulation a first signal component removing circuit is generated, based on the second signal the carrier signal generating circuit is generated, estimates the characteristics of the transmission path, the modulation conditions suitable to the characteristics of the predicted transmission a channel estimation circuit for outputting a signal indicating the modulation method, the modulation condition at least one of the coding rate and the symbol rate of the error correction includes a variable modulation circuit, the channel estimation circuit is determined in accordance with signals output in the adaptive modulation circuit for modulating the data to be transmitted, the inverse fast Fourier transform to perform processing of inverse fast Fourier transform on the signal modulated by the adaptive modulation circuit 路と、前記逆高速フーリエ変換回路で処理された信号を無線周波数の信号に変換する送信回路とを設けたことを特徴とする。 And road, characterized in that a signal processed by the inverse fast Fourier transform circuit is provided and a transmission circuit for converting the radio frequency signals.

【0021】請求項2では、請求項1と同様に伝送路特性推定回路は前記変調成分除去回路が生成した第1の信号と、前記キャリア信号生成回路が生成した第2の信号とに基づいて伝送路の特性を推定し、推定された伝送路の特性に適した変調条件を示す信号を出力する。 [0021] According to claim 2, channel estimation circuit in the same manner as claim 1 is based on the first signal, wherein the modulating component removal circuit is generated, a second signal that the carrier signal generation circuit is generated and It estimates the characteristics of the transmission path, and outputs a signal indicating the modulation conditions suitable to the characteristics of the estimated transmission path. また、 Also,
適応変調回路は前記伝送路特性推定回路が出力する信号に従って決定した変調条件で送信対象のデータを変調する。 Adaptive modulation circuit modulates data to be transmitted in the modulation conditions determined in accordance with a signal output from the channel estimation circuit. 逆高速フーリエ変換回路は、前記適応変調回路で変調された信号に対して逆高速フーリエ変換の処理を施す。 Inverse fast Fourier transform circuit performs a process of inverse fast Fourier transform on the signal modulated by the adaptive modulation circuit. 送信回路は、前記逆高速フーリエ変換回路で処理された信号を無線周波数の信号に変換する。 Transmitter circuit converts the processed signal by the inverse fast Fourier transform circuit into a radio frequency signal.

【0022】つまり、請求項2では受信側で検出した伝送路の特性に適した変調を自動的に行って送信することになる。 [0022] That is, the transmitting performs modulation suitable to the characteristics of the transmission path detected by claim 2 the receiving side automatically. 従って、このOFDM変復調回路を例えば基地局と端末局の双方に設ける場合には、基地局と端末局との間で変調方式を指定するための要求信号を伝送する必要がなく、伝送効率の低下を避けることができる。 Therefore, this when the OFDM modulation and demodulation circuit provided in both the example base station and the terminal station does not need to transmit a request signal for designating the modulation scheme between a base station and a terminal station, a reduction in transmission efficiency it can be avoided. 請求項3は、請求項1のOFDM復調回路において、前記変調成分除去回路にはサブキャリア毎に既知のプリアンブル信号と受信信号との計算を行う逆変調手段を設け、前記キャリア信号生成回路には変調成分除去回路が出力する第1の信号を複数のプリアンブルについて平滑化するフィルタ手段を設け、前記受信データ抽出回路にはキャリア信号生成回路の出力する第2の信号をキャリア信号として利用し受信信号を検波する同期検波手段を設けたことを特徴とする。 Claim 3 is, in OFDM demodulation circuit according to claim 1, wherein the modulation is provided a reverse modulation means for performing calculation with the known preamble signal and the received signal for each subcarrier in the noise canceling circuit, the carrier signal generating circuit first signal providing a filter means for smoothing the plurality of preambles, utilizing received signal a second signal output of the carrier signal generating circuit in the reception data extracting circuit as a carrier signal modulation component removing circuit outputs characterized in that a synchronous detection means for detecting a.

【0023】請求項3では、前記変調成分除去回路がサブキャリア毎に既知のプリアンブル信号と受信信号との計算を行って受信信号を逆変調し変調成分の除去された第1の信号を生成する。 [0023] According to claim 3, for generating a first signal the modulation component removing circuit have been removed in the reverse modulation modulated component received signal by performing a calculation with the known preamble signal and the received signal for each subcarrier . また、キャリア信号生成回路は変調成分除去回路が出力する第1の信号を複数のプリアンブルについて平滑化し第2の信号を生成する。 The carrier signal generating circuit for generating a second signal by smoothing a plurality of preambles a first signal output modulating component removal circuit. さらに、受信データ抽出回路はキャリア信号生成回路の出力する第2の信号をキャリア信号として利用し同期検波を行う。 Furthermore, by utilizing the received data extracting circuit a second signal output of the carrier signal generating circuit as a carrier signal for synchronization detection.

【0024】従って、同期検波のために必要なキャリア信号を生成する回路と、伝送路の推定のために必要な信号を生成する回路とを共用できるので、回路構成が複雑になるのを防止できる。 [0024] Therefore, a circuit for generating a carrier signal necessary for synchronous detection, because it shared a circuit for generating a signal necessary for estimating the transmission path, it is possible to prevent the circuit configuration becomes complicated . 請求項4は、請求項1のOFD Claim 4, claim 1 OFD
M復調回路において、前記伝送路特性推定回路に、前記第2の信号の大きさ又は振幅をサブキャリア毎に計算して出力する振幅計算回路と、前記振幅計算回路が出力する信号を全てのサブキャリアについて加算する各サブキャリア振幅総和回路と、前記振幅計算回路が出力する信号を入力し、互いに隣接するサブキャリアの信号振幅の差分を計算して出力するサブキャリア間差分計算回路と、前記サブキャリア間差分計算回路が出力する差分の信号の大きさ又は振幅を計算して出力する相関計算回路と、前記相関計算回路が出力する信号を全てのサブキャリアについて加算する各サブキャリア相関総和回路と、 In M demodulation circuit, the transmission path characteristics estimator, said amplitude calculating circuit for size or the amplitude calculated for each subcarrier output of the second signal, all of the sub-signals the amplitude calculation circuit outputs and each subcarrier amplitude summation circuit for adding the carrier, receives a signal the amplitude calculating circuit outputs, and among subcarriers difference calculation circuit configured to calculate the difference between the signal amplitude of a subcarrier adjacent to each other, the sub a correlation calculation circuit to calculate the magnitude or amplitude of the difference signal outputs of difference calculating circuit between carrier outputs, and each sub-carrier correlation sum circuit for adding all of the sub-carrier signals by the correlation calculating circuit outputs ,
前記各サブキャリア相関総和回路が出力する信号を前記各サブキャリア振幅総和回路が出力する信号で除算する第1の除算回路と、前記第1の信号と前記第2の信号との差分を計算して出力する受信信号−キャリア信号間差分計算回路と、前記受信信号−キャリア信号間差分計算回路が出力する信号の大きさ又は振幅を計算して出力する誤差計算回路と、前記誤差計算回路が出力する信号を全てのサブキャリアについて加算する各サブキャリア誤差総和回路と、前記各サブキャリア振幅総和回路が出力する信号を前記各サブキャリア誤差総和回路が出力する信号で除算する第2の除算回路と、前記第1の除算回路が出力する信号と第2の除算回路が出力する信号とに従って検出された伝送路の特性に応じた信号を生成する変調制御信号生成回 A first divider circuit for dividing the signal to be output the respective sub-carrier correlation sum circuit in the signal output from each of the subcarrier amplitude summation circuit, a difference between the first signal and the second signal calculated received signal and outputs Te - and difference calculating circuit between a carrier signal, the received signal - an error calculating circuit for size or to calculate the amplitude output of the signal difference calculation circuit between the carrier signal is outputted, the error calculation circuit outputs and each subcarrier error summation circuit for adding the signals for all of the subcarriers, and a second divider circuit for dividing a signal each subcarrier amplitude summation circuit outputs the in signal subcarriers error summation circuit outputs , the modulation control signal generation count for generating a signal corresponding to the signal and characteristics of the transmission path in which the second divider circuit is detected in accordance with the signal output of the first divider circuit outputs とを設けたことを特徴とする。 Characterized in that a and.

【0025】請求項4では、振幅計算回路は絶対値の計算あるいは二乗計算により前記第2の信号の大きさ又は振幅をサブキャリア毎に計算して出力する。 [0025] According to claim 4, the amplitude calculation circuit calculates and outputs the magnitude or amplitude of the second signal by calculation or square calculation of the absolute value for each subcarrier. また、各サブキャリア振幅総和回路は前記振幅計算回路が出力する信号を全てのサブキャリアについて加算し総和を求める。 Further, each sub-carrier amplitude summation circuit obtaining the sum by adding all the sub-carrier signals output from the amplitude calculation circuit. サブキャリア間差分計算回路は、前記振幅計算回路が出力する信号を入力し、互いに隣接するサブキャリアの信号振幅の差分を計算して出力する。 Difference calculating circuit between subcarriers inputs the signal the amplitude calculating circuit outputs, and calculates and outputs the difference between the signal amplitude of a subcarrier adjacent to each other.

【0026】また、相関計算回路は絶対値の計算あるいは二乗計算により前記サブキャリア間差分計算回路が出力する差分の信号の大きさ又は振幅を計算して出力する。 Further, the correlation calculating circuit and outputs the calculation or square calculation of the absolute value to calculate the magnitude or amplitude of the difference signal output from the sub-carrier between difference calculation circuit. 各サブキャリア相関総和回路は、前記相関計算回路が出力する信号を全てのサブキャリアについて加算し総和を求める。 Each subcarrier correlation summation circuit, the sum of all of the sub-carrier signals correlation calculation circuit outputs obtaining the sum. 第1の除算回路は、前記各サブキャリア相関総和回路が出力する信号を前記各サブキャリア振幅総和回路が出力する信号で除算する。 The first divider circuit divides a signal each subcarrier correlation sum circuit outputs the in signal each subcarrier amplitude summation circuit outputs.

【0027】さらに、受信信号−キャリア信号間差分計算回路は前記第1の信号と前記第2の信号との差分を計算して出力する。 Furthermore, the received signal - difference calculating circuit between the carrier signal and outputs the calculated the difference between the second signal and the first signal. 誤差計算回路は、前記受信信号−キャリア信号間差分計算回路が出力する信号の大きさ又は振幅を計算して出力する。 Error calculation circuit, the received signal - calculates and outputs the magnitude or amplitude of the signal difference calculation circuit between the carrier signal is output. 各サブキャリア誤差総和回路は、前記誤差計算回路が出力する信号を全てのサブキャリアについて加算し総和を求める。 Each sub-carrier error summation circuit obtaining the sum by adding all the sub-carrier signals the error calculation circuit outputs. 第2の除算回路は、 The second divider circuit,
前記各サブキャリア振幅総和回路が出力する信号を前記各サブキャリア誤差総和回路が出力する信号で除算する。 The dividing signals each subcarrier amplitude summation circuit outputs the in signal subcarriers error summation circuit outputs. 変調制御信号生成回路は、前記第1の除算回路が出力する信号と第2の除算回路が出力する信号とに従って検出された伝送路の特性に応じた信号を生成する。 Modulation control signal generating circuit generates a signal corresponding to the signal and characteristics of the transmission path in which the second divider circuit is detected in accordance with the signal output of the first divider circuit outputs.

【0028】請求項5は、同一の既知のプリアンブル信号が少なくとも2回現れる直交周波数多重信号を入力し、入力した信号からそれに含まれる受信データを検出するOFDM復調回路において、無線周波数の受信信号をベースバンド信号に変換し、プリアンブル区間でそのベースバンド信号を第1の信号として生成する受信回路と、前記受信回路から出力される信号の雑音をプリアンブル区間のみ除去する雑音除去回路と、前記雑音除去回路及び受信回路から出力されるベースバンド信号をシリアル・パラレル変換した後で高速フーリエ変換する高速フーリエ変換回路と、前記高速フーリエ変換回路から出力される周波数毎に分離された複数の信号から受信データを抽出する受信データ抽出回路と、受信信号のプリアンブル区間で、前記 The fifth aspect is the OFDM demodulator circuit identical known preamble signal is inputted orthogonal frequency division multiplexed signal appearing at least twice to detect the received data contained therein from the input signal, the reception signal of the radio frequency converted into a baseband signal, a receiving circuit for generating a baseband signal in the preamble section as the first signal, and a noise removal circuit for removing a noise of the signal output from the receiving circuit only preamble section, the noise elimination circuit and a fast Fourier transform circuit for fast Fourier transform after the baseband signal output from the receiving circuit and a serial-to-parallel conversion, data received from a plurality of signals separated for each frequency output from the fast Fourier transform circuit a reception data extracting circuit for extracting, in the preamble section of the received signal, the 速フーリエ変換回路から出力される周波数毎に分離された複数の信号から変調成分を除去した信号を第2の信号として生成する変調成分除去回路と、前記変調成分除去回路が生成した第2の信号と、前記受信回路が生成した第1の信号とに基づいて、伝送路の特性を推定し、推定された伝送路の特性に適した変調条件を示す信号を出力する伝送路特性推定回路とを設けたことを特徴とする。 A modulation component eliminating circuit for generating a signal obtained by removing modulation components from a plurality of signals separated for each frequency output from fast Fourier transform circuit as the second signal, the second signal, wherein the modulating component removal circuit is generated If, on the basis of the first signal the receiver circuit is generated, it estimates the characteristics of the transmission path, and a channel estimation circuit for outputting a signal indicating the modulation conditions suitable to the characteristics of the predicted transmission characterized by providing.

【0029】請求項5では、受信回路は無線周波数の受信信号をベースバンド信号に変換し、プリアンブル区間ではそのベースバンド信号を第1の信号として生成する。 [0029] According to claim 5, the receiving circuit converts the received signal of a radio frequency into a baseband signal, in the preamble section to generate a baseband signal as the first signal. また、雑音除去回路は前記受信回路から出力される信号の雑音をプリアンブル区間のみ除去する。 Moreover, the noise removal circuit removes noise of the signal outputted from the receiving circuit only preamble section. 高速フーリエ変換回路は、前記雑音除去回路及び受信回路から出力されるベースバンド信号をシリアル・パラレル変換した後で高速フーリエ変換する。 Fast Fourier transform circuit, a fast Fourier transform on the baseband signal output from the noise reduction circuit and the receiving circuit after the serial-parallel conversion. 受信データ抽出回路は、 Receiving data extracting circuit,
前記高速フーリエ変換回路から出力される周波数毎に分離された複数の信号から受信データを抽出する。 Extracts received data from a plurality of signals separated for each frequency output from the fast Fourier transform circuit.

【0030】さらに、変調成分除去回路は受信信号のプリアンブル区間で、前記高速フーリエ変換回路から出力される周波数毎に分離された複数の信号から変調成分を除去した信号を第2の信号として生成する。 Furthermore, the modulation component removal circuit in the preamble section of the received signal, and generates a signal obtained by removing modulation components from a plurality of signals separated for each frequency output from the fast Fourier transform circuit as the second signal . 伝送路特性推定回路は、前記変調成分除去回路が生成した第2の信号と、前記受信回路が生成した第1の信号とに基づいて、伝送路の特性を推定し、推定された伝送路の特性に適した変調条件を示す信号を出力する。 Channel characteristics estimation circuit includes a second signal the modulation component removing circuit is generated, based on the first signal the receiver circuit is generated, estimates the characteristics of the transmission path, the estimated transmission path and it outputs a signal indicating the modulation conditions suitable for characteristics.

【0031】請求項6は、無線周波数の受信信号をベースバンド信号に変換し、プリアンブル区間でそのベースバンド信号を第1の信号として生成する受信回路と、前記受信回路から出力される信号の雑音をプリアンブル区間のみ除去する雑音除去回路と、前記雑音除去回路及び受信回路から出力されるベースバンド信号をシリアル・ [0031] Claim 6 converts the received signal of a radio frequency into a baseband signal, a receiving circuit for generating a baseband signal in the preamble section as the first signal, the noise of the signal output from the receiver circuit a noise removal circuit for removing only the preamble section and the serial baseband signal output from the noise reduction circuit and the receiving circuit
パラレル変換した後で高速フーリエ変換する高速フーリエ変換回路と、前記高速フーリエ変換回路から出力される周波数毎に分離された複数の信号から受信データを抽出する受信データ抽出回路と、受信信号のプリアンブル区間で、前記高速フーリエ変換回路から出力される周波数毎に分離された複数の信号から変調成分を除去した信号を第2の信号として生成する変調成分除去回路と、前記変調成分除去回路が生成した第2の信号と、前記受信回路が生成した第1の信号とに基づいて、伝送路の特性を推定し、推定された伝送路の特性に適した変調条件を示す信号を出力する伝送路特性推定回路と、変調方式, A fast Fourier transform circuit for fast Fourier transform after parallel conversion, the fast Fourier transform and receiving data extracting circuit for extracting received data from a plurality of signals separated for each frequency output from circuit, the received signal preamble section of in a modulation component removing circuit for generating the fast Fourier transform circuit a plurality of signals obtained by removing the modulation component from the signal separated for each frequency output from the second signal, the said modulation component removing circuit has generated 2 signal and, based on the first signal which the receiver circuit is generated, estimates the characteristics of the transmission path, the channel estimation for outputting a signal indicating the modulation conditions suitable to the characteristics of the predicted transmission and the circuit, modulation scheme,
誤り訂正の符号化率及びシンボルレートの少なくとも1 At least one of the coding rate and the symbol rate of the error correction
つが可変の変調回路を含み、前記伝送路特性推定回路が出力する信号に従って決定した変調条件で送信対象のデータを変調する適応変調回路と、前記適応変調回路で変調された信号に対して逆高速フーリエ変換の処理を施す逆高速フーリエ変換回路と、前記逆高速フーリエ変換回路で処理された信号を無線周波数の信号に変換する送信回路とを設けたことを特徴とする。 One is comprises a variable modulation circuit, an inverse fast against adaptive modulation circuit and said modulated by the adaptive modulator signal the transmission path characteristic estimating circuit modulates the data to be transmitted in the modulation conditions determined in accordance with a signal output an inverse fast Fourier transform circuit which performs the processing of Fourier transform, characterized in that a signal processed by the inverse fast Fourier transform circuit is provided and a transmission circuit for converting the radio frequency signals.

【0032】請求項6では、請求項5と同様に伝送路特性推定回路は前記変調成分除去回路が生成した第2の信号と、前記受信回路が生成した第1の信号とに基づいて、伝送路の特性を推定し、推定された伝送路の特性に適した変調条件を示す信号を出力する。 [0032] In claim 6, the channel estimation circuit in the same manner as claim 5 is based and a second signal that the modulating component removal circuit has generated, into a first signal that the receiving circuit has generated the transmission estimating the characteristics of the road, and outputs a signal indicating the modulation conditions suitable to the characteristics of the estimated transmission path. また、適応変調回路は前記伝送路特性推定回路が出力する信号に従って決定した変調条件で送信対象のデータを変調する。 The adaptive modulation circuit modulates data to be transmitted in the modulation conditions determined in accordance with a signal output from the channel estimation circuit.

【0033】また、逆高速フーリエ変換回路は、前記適応変調回路で変調された信号に対して逆高速フーリエ変換の処理を施す。 [0033] The inverse fast Fourier transform circuit performs a process of inverse fast Fourier transform on the signal modulated by the adaptive modulation circuit. 送信回路は、前記逆高速フーリエ変換回路で処理された信号を無線周波数の信号に変換する。 Transmitter circuit converts the processed signal by the inverse fast Fourier transform circuit into a radio frequency signal.
つまり、請求項6では受信側で検出した伝送路の特性に適した変調を自動的に行って送信することになる。 That is, to transmit automatically performs modulation suitable to the characteristics of the transmission path detected by claim 6 in the receiving side. 従って、このOFDM変復調回路を例えば基地局と端末局の双方に設ける場合には、基地局と端末局との間で変調方式を指定するための要求信号を伝送する必要がなく、伝送効率の低下を避けることができる。 Therefore, this when the OFDM modulation and demodulation circuit provided in both the example base station and the terminal station does not need to transmit a request signal for designating the modulation scheme between a base station and a terminal station, a reduction in transmission efficiency it can be avoided.

【0034】請求項7は、請求項5のOFDM復調回路において、前記雑音除去回路には、プリアンブル区間で受信回路が出力する前記第1の信号を平滑化するフィルタ手段を設け、前記変調成分除去回路には、サブキャリア毎に既知のプリアンブル信号と前記雑音除去回路が出力した受信信号との計算を行う逆変調手段を設け、前記受信データ抽出回路には、前記変調成分除去回路の出力する前記第2の信号をキャリア信号として利用し受信信号を検波する同期検波手段を設けたことを特徴とする。 [0034] Claim 7, in OFDM demodulation circuit according to claim 5, in the noise reduction circuit is provided with filter means for smoothing said first signal output by the receiving circuit in the preamble section, the modulation component removal the circuit is provided with a reverse modulation means for performing calculation with the known preamble signal and the received signal noise elimination circuit has output for each subcarrier, the received data extraction circuit, outputs of the modulation component removing circuit the characterized in that a synchronous detection means for detecting a received signal using the second signal as a carrier signal.

【0035】請求項7では、プリアンブル区間では、受信回路が出力する前記第1の信号をフィルタ手段が平滑化してプリアンブルを抽出する。 [0035] According to claim 7, in the preamble section, filter means said first signal reception circuit outputs to extract preamble and smoothed. 逆変調手段は、サブキャリア毎に既知のプリアンブル信号と前記雑音除去回路が出力した受信信号との計算を行って変調成分を除去する。 Inverse modulation means performs the calculation of the known preamble signal and the received signal noise elimination circuit has output for each subcarrier removing modulation components. 同期検波手段は、前記変調成分除去回路の出力する前記第2の信号をキャリア信号として利用し受信信号を検波する。 Synchronous detection means utilizes detects the received signal the second signal output of the modulation component removing circuit as a carrier signal.

【0036】請求項8は、請求項5のOFDM復調回路において、前記伝送路特性推定回路に、前記第2の信号の大きさ又は振幅をサブキャリア毎に計算して出力する振幅計算回路と、前記振幅計算回路が出力する信号を全てのサブキャリアについて加算する各サブキャリア振幅総和回路と、前記振幅計算回路が出力する信号を入力し、互いに隣接するサブキャリアの信号振幅の差分を計算するサブキャリア間差分計算回路と、前記サブキャリア間差分計算回路が出力する差分の信号の大きさ又は振幅を計算して出力する相関計算回路と、前記相関計算回路が出力する信号を全てのサブキャリアについて加算する各サブキャリア相関総和回路と、前記各サブキャリア相関総和回路が出力する信号を前記各サブキャリア振幅総和回路が出力する [0036] Claim 8, in OFDM demodulation circuit according to claim 5, the amplitude calculation circuit to the transmission path characteristic estimating circuit, which calculates and outputs the magnitude or amplitude of the second signal for each subcarrier, sub said each sub-carrier amplitude summation circuit amplitude calculation circuit for adding all of the sub-carrier signals to be output, and inputs the signal to the amplitude calculating circuit outputs, to calculate the difference between the signal amplitude of neighboring subcarriers a difference calculating circuit between a carrier, a correlation calculating circuit for the to size or to calculate the amplitude output of the subcarrier between the difference of the signal difference calculation circuit outputs, for every sub-carrier signals by the correlation calculating circuit outputs and each subcarrier correlation sum circuit for adding the signals each subcarrier correlation sum circuit outputs said each sub-carrier amplitude summation circuit outputs 号で除算する第1の除算回路と、 A first divider circuit for dividing the items,
前記第1の信号を平均化する平均回路と、前記第1の信号を前記平均回路の処理遅延分だけ遅延して出力する遅延回路と、前記平均回路が出力する信号と、前記遅延回路が出力する信号との差分を計算する差分計算回路と、 An average circuit for averaging the first signal, a delay circuit for outputting the first signal delayed by a processing delay amount of said averaging circuit, a signal in which the average circuit outputs, the delay circuit output a difference calculating circuit for calculating a difference between the signals to be,
前記差分計算回路が出力する信号の大きさ又は振幅を計算して出力する誤差計算回路と、前記誤差計算回路が出力する信号をプリアンブル区間で加算する誤差総和回路と、前記誤差総和回路が出力する信号を前記各サブキャリア誤差総和回路が出力する信号で除算する第2の除算回路と、前記第1の除算回路が出力する信号と第2の除算回路が出力する信号とに従って検出された伝送路の特性に応じた信号を生成する変調方式判定回路とを設けたことを特徴とする。 An error calculation circuit which calculates and outputs the magnitude or amplitude of the signal the difference calculating circuit outputs, the error summation circuit for adding the signals the error calculation circuit outputs the preamble interval, the error summation circuit outputs a second divider circuit for dividing a signal the in signal subcarriers error summation circuit outputs transmission path which the signal and a second divider circuit first divider circuit outputs is detected in accordance with a signal output characterized in that a modulation type determination circuit for generating a signal corresponding to the characteristic.

【0037】請求項8では、振幅計算回路は、前記第2 [0037] According to claim 8, the amplitude calculation circuit, the second
の信号の大きさ又は振幅をサブキャリア毎に計算して出力する。 Calculates and outputs for each size of the signal is or subcarrier amplitude. 各サブキャリア振幅総和回路は、前記振幅計算回路が出力する信号を全てのサブキャリアについて加算する。 Each sub-carrier amplitude summation circuit adds all sub-carrier signals the amplitude calculation circuit outputs. サブキャリア間差分計算回路は、前記振幅計算回路が出力する信号を入力し、互いに隣接するサブキャリアの信号振幅の差分を計算する。 Difference calculating circuit between subcarriers inputs the signal the amplitude calculating circuit outputs, to calculate the difference between the signal amplitude of a subcarrier adjacent to each other.

【0038】また、相関計算回路は前記サブキャリア間差分計算回路が出力する差分の信号の大きさ又は振幅を計算して出力する。 Further, the correlation calculating circuit calculates and outputs the magnitude or amplitude of the difference signal output from the difference calculation circuit between the sub-carrier. 各サブキャリア相関総和回路は、前記相関計算回路が出力する信号を全てのサブキャリアについて加算する。 Each subcarrier correlation summation circuit adds all sub-carrier signals by the correlation calculating circuit outputs. 第1の除算回路は、前記各サブキャリア相関総和回路が出力する信号を前記各サブキャリア振幅総和回路が出力する信号で除算する。 The first divider circuit divides a signal each subcarrier correlation sum circuit outputs the in signal each subcarrier amplitude summation circuit outputs.

【0039】さらに、平均回路は前記第1の信号を平均化する。 [0039] Further, the averaging circuit averages the first signal. 遅延回路は、前記第1の信号を前記平均回路の処理遅延分だけ遅延して出力する。 Delay circuit outputs said first signal delayed by a processing delay amount of said averaging circuit. 差分計算回路は、前記平均回路が出力する信号と、前記遅延回路が出力する信号との差分を計算する。 Difference calculation circuit includes a signal in which the average circuit outputs, calculates the difference between signals the delay circuit outputs. 誤差計算回路は、前記差分計算回路が出力する信号の大きさ又は振幅を計算して出力する。 Error calculation circuit calculates and outputs the magnitude or amplitude of the signal the difference calculation circuit outputs. 誤差総和回路は、前記誤差計算回路が出力する信号をプリアンブル区間で加算する。 Error summation circuit adds a signal in which the error calculation circuit outputs the preamble interval.

【0040】第2の除算回路は、前記誤差総和回路が出力する信号を前記各サブキャリア誤差総和回路が出力する信号で除算する。 The second divider circuit divides a signal the error summation circuit outputs the in signal subcarriers error summation circuit outputs. 変調方式判定回路は、前記第1の除算回路が出力する信号と第2の除算回路が出力する信号とに従って検出された伝送路の特性に応じた信号を生成する。 The modulation type determination circuit generates a signal corresponding to the signal and characteristics of the transmission path in which the second divider circuit is detected in accordance with the signal output of the first divider circuit outputs. 請求項9は、請求項1又は請求項5のOFDM復調回路において、前記受信回路,前記高速フーリエ変換回路,前記受信データ抽出回路及び前記変調成分除去回路並びに請求項1のキャリア信号生成回路又は請求項5 Claim 9 is the OFDM demodulation circuit according to claim 1 or claim 5, wherein the receiving circuit, the fast Fourier transform circuit, the reception data extracting circuit and the modulation component removing circuit and the carrier signal generating circuit according to claim 1 or claim section 5
の前記雑音除去回路をそれぞれ複数設けるとともに、前記伝送路特性推定回路に、請求項1のキャリア信号生成回路又は請求項5の前記雑音除去回路が生成した前記第2の信号を複数入力し、各サブキャリア毎に振幅が大きい方の信号を選択して出力するとともに、その選択状態を示す情報を出力する比較選択回路と、前記比較選択回路が出力する信号の大きさ又は振幅を計算する振幅計算回路と、前記振幅計算回路が出力する信号を全てのサブキャリアについて加算しキャリア受信信号として出力する各サブキャリア振幅総和回路と、前記振幅計算回路が出力する信号を入力し、互いに隣接するサブキャリアの信号振幅の差分を計算するサブキャリア間差分計算回路と、前記サブキャリア間差分計算回路が出力する差分の信号の大きさ又は Together provide a plurality of the noise reduction circuit, respectively, wherein the channel estimation circuit, and multiple-input the second signal, wherein the noise elimination circuit has generated the carrier signal generating circuit or claim 5 of claim 1, each together selects and outputs a signal towards the amplitude is larger for each subcarrier, the amplitude calculation to calculate a comparison selection circuit for outputting information indicating the selected state, the magnitude or amplitude of the signal which the comparison and selection circuit outputs subcarriers enter the circuit, with each sub-carrier amplitude summation circuit for outputting a signal the amplitude calculation circuit outputs as an addition to the carrier received signal for all subcarriers, the signal the amplitude calculating circuit outputs, adjacent and between subcarriers difference calculating circuit for calculating a difference signal amplitude, the magnitude of the difference of the signals which the inter-subcarrier difference calculation circuit outputs or 幅を計算する相関計算回路と、前記相関計算回路が出力する信号を全てのサブキャリアについて加算する各サブキャリア相関総和回路と、前記各サブキャリア相関総和回路が出力する信号を前記各サブキャリア振幅総和回路が出力する信号で除算する第1の除算回路とを設けたことを特徴とする。 A correlation calculating circuit for calculating the width, the correlation with each sub-carrier correlation sum circuit for adding the calculation circuit every subcarrier signals output from the each subcarrier amplitude signals each subcarrier correlation sum circuit outputs characterized by providing a first divider circuit for dividing a signal summation circuit outputs.

【0041】請求項9では、複数の受信系が備わっているため、前記受信回路,前記高速フーリエ変換回路,前記受信データ抽出回路及び前記変調成分除去回路並びに請求項1のキャリア信号生成回路又は請求項5の前記雑音除去回路をそれぞれ複数設けてある。 [0041] In claim 9, since the plurality of receiving systems are provided, said receiving circuit, said fast Fourier transform circuit, the reception data extracting circuit and the modulation component removing circuit and the carrier signal generating circuit according to claim 1 or claim the noise elimination circuit of claim 5 respectively are plurality. 比較選択回路は、請求項1のキャリア信号生成回路又は請求項5の前記雑音除去回路が生成した前記第2の信号を複数入力し、各サブキャリア毎に振幅が大きい方の信号を選択して出力するとともに、その選択状態を示す情報を出力する。 Comparison selection circuit selects the signal of the said second signal noise elimination circuit is generated multiple-input, towards a large amplitude for each subcarrier of the carrier signal generating circuit or claim 5 of claim 1 outputs, and outputs information indicating the selected state. 振幅計算回路は、前記比較選択回路が出力する信号の大きさ又は振幅を計算する。 Amplitude calculation circuit, the comparison selection circuit calculates the magnitude or amplitude of the signal to be output. 各サブキャリア振幅総和回路は、前記振幅計算回路が出力する信号を全てのサブキャリアについて加算しキャリア受信信号として出力する。 Each sub-carrier amplitude summation circuit outputs a signal the amplitude calculation circuit outputs as an addition to the carrier received signal for all subcarriers.

【0042】サブキャリア間差分計算回路は、前記振幅計算回路が出力する信号を入力し、互いに隣接するサブキャリアの信号振幅の差分を計算する。 The inter-subcarrier difference calculation circuit receives the signal in which the amplitude calculating circuit outputs, to calculate the difference between the signal amplitude of a subcarrier adjacent to each other. 相関計算回路は、前記サブキャリア間差分計算回路が出力する差分の信号の大きさ又は振幅を計算する。 Correlation calculation circuit, the inter-subcarrier difference calculation circuit calculates the magnitude or amplitude of the difference signal output. 各サブキャリア相関総和回路は、前記相関計算回路が出力する信号を全てのサブキャリアについて加算する。 Each subcarrier correlation summation circuit adds all sub-carrier signals by the correlation calculating circuit outputs. 第1の除算回路は、前記各サブキャリア相関総和回路が出力する信号を前記各サブキャリア振幅総和回路が出力する信号で除算する。 The first divider circuit divides a signal each subcarrier correlation sum circuit outputs the in signal each subcarrier amplitude summation circuit outputs.

【0043】請求項10は、請求項1又は請求項5のO [0043] Claim 10, O of claim 1 or claim 5
FDM復調回路において、前記受信回路,前記高速フーリエ変換回路,前記受信データ抽出回路及び前記変調成分除去回路並びに請求項1のキャリア信号生成回路又は請求項5の前記雑音除去回路をそれぞれ複数設けるとともに、前記伝送路特性推定回路に、請求項1のキャリア信号生成回路又は請求項5の前記雑音除去回路が生成した前記第2の信号を複数入力し、各サブキャリア毎に入力信号の大きさ又は振幅を加算する加算振幅計算回路と、前記加算振幅計算回路が出力する信号を全てのサブキャリアについて加算しキャリア受信信号として出力する各サブキャリア振幅総和回路と、前記加算振幅計算回路が出力する信号を入力し、互いに隣接するサブキャリアの信号振幅の差分を計算するサブキャリア間差分計算回路と、前記サブキ In FDM demodulation circuit, said receiving circuit, said fast Fourier transform circuit, the noise reduction circuit of the reception data extracting circuit and the modulation component removing circuit and claim 1 of the carrier signal generating circuit or claim 5 together with a plurality provided, the channel estimation circuit, the second signal, wherein the noise elimination circuit has generated the carrier signal generating circuit or claim 5 of claim 1 a plurality of input, the magnitude or amplitude of the input signal for each sub-carrier and summing the amplitude calculating circuit for adding the respective sub-carrier amplitude sum circuit which outputs a signal which the adder amplitude calculation circuit outputs as an addition to the carrier received signal for all subcarriers, the signal which the adder amplitude calculation circuit outputs type, and among subcarriers difference calculating circuit for calculating a difference of the signal amplitude of a subcarrier adjacent to each other, the subkey リア間差分計算回路が出力する差分の信号の大きさ又は振幅を計算する相関計算回路と、 A correlation calculating circuit rear differencing calculation circuit for calculating the magnitude or amplitude of the difference signal output,
前記相関計算回路が出力する信号を全てのサブキャリアについて加算する各サブキャリア相関総和回路と、前記各サブキャリア相関総和回路が出力する信号を前記各サブキャリア振幅総和回路が出力する信号で除算する第1 And each subcarrier correlation sum circuit for adding all of the sub-carrier signals by the correlation calculating circuit outputs, dividing the signals each subcarrier correlation sum circuit outputs the in signal each subcarrier amplitude summation circuit outputs first
の除算回路とを設けたことを特徴とする。 Characterized by providing a division circuit.

【0044】請求項10では、複数の受信系が備わっているため、前記受信回路,前記高速フーリエ変換回路, [0044] In claim 10, a plurality of receiving systems are provided, it said receiving circuit, said fast Fourier transform circuit,
前記受信データ抽出回路及び前記変調成分除去回路並びに請求項1のキャリア信号生成回路又は請求項5の前記雑音除去回路をそれぞれ複数設けてある。 The reception data extracting circuit and the noise reduction circuit of the modulation component removing circuit and the carrier signal generating circuit according to claim 1 or claim 5 are each plurality. 加算振幅計算回路は、請求項1のキャリア信号生成回路又は請求項5 Adding the amplitude calculation circuit, a carrier signal generating circuit or claim 5 of claim 1
の前記雑音除去回路が生成した前記第2の信号を複数入力し、各サブキャリア毎に入力信号の大きさ又は振幅を加算する。 Wherein said second signal noise elimination circuit is generated multiple-input, adds the magnitude or amplitude of the input signal for each subcarrier. 各サブキャリア振幅総和回路は、前記加算振幅計算回路が出力する信号を全てのサブキャリアについて加算しキャリア受信信号として出力する。 Each sub-carrier amplitude summation circuit outputs as an addition to the carrier received signal for all of the sub-carrier signals the adder amplitude calculation circuit outputs. サブキャリア間差分計算回路は、前記加算振幅計算回路が出力する信号を入力し、互いに隣接するサブキャリアの信号振幅の差分を計算する。 Difference calculating circuit between subcarriers inputs signals the adder amplitude calculation circuit outputs, calculates the difference between the signal amplitude of a subcarrier adjacent to each other.

【0045】また、相関計算回路は前記サブキャリア間差分計算回路が出力する差分の信号の大きさ又は振幅を計算する。 Further, the correlation calculator calculates the magnitude or amplitude of the difference signal output from the difference calculation circuit between the sub-carrier. 各サブキャリア相関総和回路は、前記相関計算回路が出力する信号を全てのサブキャリアについて加算する。 Each subcarrier correlation summation circuit adds all sub-carrier signals by the correlation calculating circuit outputs. 第1の除算回路は、前記各サブキャリア相関総和回路が出力する信号を前記各サブキャリア振幅総和回路が出力する信号で除算する。 The first divider circuit divides a signal each subcarrier correlation sum circuit outputs the in signal each subcarrier amplitude summation circuit outputs.

【0046】請求項11は、請求項1のOFDM復調回路において、前記受信回路,前記高速フーリエ変換回路,前記受信データ抽出回路,前記変調成分除去回路及びキャリア信号生成回路をそれぞれ複数設けるとともに、前記伝送路特性推定回路に、前記第2の信号を複数入力し、各サブキャリア毎に振幅が大きい方の信号を選択して出力するとともに、その選択状態を示す情報を出力する比較選択回路と、前記変調成分除去回路が出力する複数の第1の信号を入力し、各サブキャリア毎に、前記比較選択回路の選択状態に従って1つの第1の信号を選択する選択回路と、前記選択回路が出力する信号と前記比較選択回路が出力する信号との差分を計算する受信信号−キャリア信号間差分計算回路と、前記受信信号− [0046] Claim 11 is the OFDM demodulation circuit according to claim 1, wherein the receiving circuit, the fast Fourier transform circuit, the reception data extracting circuit, the modulation component removing circuit and the carrier signal generating circuit with a plurality provided, wherein the channel estimation circuit, wherein by the second signal a plurality of inputs and outputs and selecting the signal towards the amplitude is larger for each subcarrier, a comparison selection circuit for outputting information indicating the selected state, enter a plurality of first signals the modulating component removal circuit outputs, for each subcarrier, a selection circuit for selecting the first signal of one according to the selection state of the comparison and selection circuit, the selection circuit is output received signal signal and the comparison and selection circuit that calculates the difference between the signal output - and the difference calculating circuit between a carrier signal, the received signal -
キャリア信号間差分計算回路が出力する信号の大きさ又は振幅を計算する誤差計算回路と、前記誤差計算回路が出力する信号を全てのサブキャリアについて加算する各サブキャリア誤差総和回路と、前記各サブキャリア振幅総和回路が出力する信号を前記各サブキャリア誤差総和回路が出力する信号で除算する第2の除算回路とを設けたことを特徴とする。 An error calculation circuit difference calculating circuit between a carrier signal to calculate the magnitude or amplitude of the signal to be output, with each sub-carrier error summation circuit for adding all of the sub-carrier signals the error calculation circuit outputs, each sub characterized in that a second divider circuit for dividing the signal carrier amplitude summation circuit outputs the signal output from the respective sub-carrier error summation circuit.

【0047】請求項11では、複数の受信系が備わっているため、前記受信回路,前記高速フーリエ変換回路, [0047] In claim 11, a plurality of receiving systems are provided, it said receiving circuit, said fast Fourier transform circuit,
前記受信データ抽出回路,前記変調成分除去回路及びキャリア信号生成回路をそれぞれ複数設けてある。 The reception data extracting circuit, the modulation component removing circuit and a carrier signal generating circuit are each plurality. 比較選択回路は、前記第2の信号を複数入力し、各サブキャリア毎に振幅が大きい方の信号を選択して出力するとともに、その選択状態を示す情報を出力する。 Comparison selection circuit, the then second signal multiple input, and outputs select signals towards larger amplitude for each subcarrier, and outputs information indicating the selected state.

【0048】選択回路は、前記変調成分除去回路が出力する複数の第1の信号を入力し、各サブキャリア毎に、 The selection circuit receives a plurality of first signals the modulating component removal circuit outputs, for each subcarrier,
前記比較選択回路の選択状態に従って1つの第1の信号を選択する。 Selecting one of a first signal according to the selection status of the comparison and selection circuit. 受信信号−キャリア信号間差分計算回路は、前記選択回路が出力する信号と前記比較選択回路が出力する信号との差分を計算する。 It received signal - intercarrier signal difference calculation circuit, the signal and the comparison and selection circuit that the selection circuit outputs to calculate the difference between the signal output. 誤差計算回路は、前記受信信号−キャリア信号間差分計算回路が出力する信号の大きさ又は振幅を計算する。 Error calculation circuit, the received signal - difference calculating circuit between a carrier signal to calculate the magnitude or amplitude of the signal to be output. 各サブキャリア誤差総和回路は、前記誤差計算回路が出力する信号を全てのサブキャリアについて加算する。 Each sub-carrier error summation circuit adds all sub-carrier signals the error calculation circuit outputs. 第2の除算回路は、前記各サブキャリア振幅総和回路が出力する信号を前記各サブキャリア誤差総和回路が出力する信号で除算する。 The second divider circuit divides a signal each subcarrier amplitude summation circuit outputs the in signal subcarriers error summation circuit outputs.

【0049】請求項12は、請求項1のOFDM復調回路において、前記受信回路,前記高速フーリエ変換回路,前記受信データ抽出回路,前記変調成分除去回路及びキャリア信号生成回路をそれぞれ複数設けるとともに、前記伝送路特性推定回路に、複数の第1の信号及び第2の信号を入力し、対応するサブキャリア毎に前記第1の信号と第2の信号との差分を計算する複数の受信信号−キャリア信号間差分計算回路と、前記複数の受信信号−キャリア信号間差分計算回路がそれぞれ出力する信号の大きさ又は振幅を計算する複数の誤差計算回路と、 [0049] Claim 12, in OFDM demodulation circuit according to claim 1, wherein the receiving circuit, the fast Fourier transform circuit, the reception data extracting circuit, the modulation component removing circuit and the carrier signal generating circuit with a plurality provided, wherein the channel estimation circuit, inputs a plurality of first and second signals, corresponding the each subcarrier to a first signal and a plurality of receiving signals for calculating a difference between the second signal - a carrier and an inter-signal difference calculation circuit, wherein the plurality of received signals - a plurality of error calculation circuit between carrier signal difference calculation circuit for calculating the magnitude or amplitude of the signal to be output, respectively,
前記複数の誤差計算回路が出力する信号を全てのサブキャリアについて加算する各サブキャリア誤差総和回路と、前記各サブキャリア振幅総和回路が出力する信号を前記各サブキャリア誤差総和回路が出力する信号で除算する第2の除算回路とを設けたことを特徴とする。 And each subcarrier error summation circuit for adding all of the sub-carrier signals of the plurality of error calculation circuit outputs a signal each subcarrier amplitude summation circuit outputs the in signal subcarriers error summation circuit outputs characterized in that a second divider circuit for dividing.

【0050】請求項12では、複数の受信系が備わっているため、前記受信回路,前記高速フーリエ変換回路, [0050] In claim 12, a plurality of receiving systems are provided, it said receiving circuit, said fast Fourier transform circuit,
前記受信データ抽出回路,前記変調成分除去回路及びキャリア信号生成回路をそれぞれ複数設けてある。 The reception data extracting circuit, the modulation component removing circuit and a carrier signal generating circuit are each plurality. また、 Also,
受信信号−キャリア信号間差分計算回路及び誤差計算回路も複数設けてある。 Received signal - difference calculating circuit and the error calculation circuit between carrier signals also are plurality. 各サブキャリア誤差総和回路は、 Each sub-carrier error summation circuit,
前記複数の誤差計算回路が出力する信号を全てのサブキャリアについて加算する。 The signal of the plurality of error calculation circuit outputs summation over all subcarriers. 第2の除算回路は、前記各サブキャリア振幅総和回路が出力する信号を前記各サブキャリア誤差総和回路が出力する信号で除算する。 The second divider circuit divides a signal each subcarrier amplitude summation circuit outputs the in signal subcarriers error summation circuit outputs.

【0051】請求項13は、請求項5のOFDM復調回路において、前記受信回路,前記高速フーリエ変換回路,前記受信データ抽出回路,前記変調成分除去回路及び前記雑音除去回路をそれぞれ複数設けるとともに、前記伝送路特性推定回路に、前記複数の雑音除去回路が生成した複数の第1の信号をそれぞれ平均化する複数の平均回路と、前記複数の第1の信号を前記平均回路の処理遅延分だけ遅延して出力する複数の遅延回路と、前記平均回路が出力する信号と、前記遅延回路が出力する信号との差分を計算する複数の差分計算回路と、前記差分計算回路が出力する信号の大きさ又は振幅を計算して出力する複数の誤差計算回路と、前記誤差計算回路が出力する信号をプリアンブル区間で加算する複数の誤差総和回路と、前記複数の誤 [0051] Claim 13, in OFDM demodulation circuit according to claim 5, wherein the receiving circuit, the fast Fourier transform circuit, the reception data extracting circuit, the modulation component removing circuit and the noise elimination circuit with each of a plurality provided, wherein the channel estimation circuit, and a plurality of averaging circuit for respectively averaging a plurality of the first signal by the plurality of noise reduction circuit has generated, the plurality of first signal by processing delay amount of the average circuit delay the size of and a plurality of delay circuits for outputting a signal to said averaging circuit outputs a plurality of difference calculating circuit for calculating a difference between the signal which the delay circuit outputs a signal the difference calculation circuit outputs or a plurality of error calculation circuit outputs an amplitude calculated, a plurality of error summation circuit for adding the signals the error calculation circuit outputs the preamble interval, erroneous of the plurality 総和回路がそれぞれ出力する複数の信号の平均を計算する信号平均回路と、前記信号平均回路が出力する信号を前記各サブキャリア誤差総和回路が出力する信号で除算する第2の除算回路とを設けたことを特徴とする。 A signal averaging circuit for calculating an average of a plurality of signals summation circuit outputs, respectively, and a second divider circuit for dividing the signal by the signal averaging circuit outputs the in signal subcarriers error summation circuit outputs provided characterized in that was.

【0052】請求項13では、複数の受信系が備わっているため、前記受信回路,前記高速フーリエ変換回路, [0052] In claim 13, a plurality of receiving systems are provided, it said receiving circuit, said fast Fourier transform circuit,
前記受信データ抽出回路,前記変調成分除去回路及び前記雑音除去回路をそれぞれ複数設けてある。 The reception data extracting circuit, the modulation component removing circuit and the noise reduction circuit are respectively plurality. また、平均回路,遅延回路,差分計算回路,誤差計算回路及び誤差総和回路もそれぞれ複数設けてある。 The average circuit, a delay circuit, the difference calculation circuit, an error calculation circuit, and error summation circuits are respectively plurality. 信号平均回路は、 Signal averaging circuit,
前記複数の誤差総和回路がそれぞれ出力する複数の信号の平均を計算する。 Calculating an average of a plurality of signals by the plurality of error summation circuit outputs, respectively. 第2の除算回路は、前記信号平均回路が出力する信号を前記各サブキャリア誤差総和回路が出力する信号で除算する。 The second divider circuit divides the signal by the signal averaging circuit outputs the in signal subcarriers error summation circuit outputs.

【0053】請求項14は、請求項13のOFDM復調回路において、前記信号平均回路は複数の入力信号にそれぞれ重み付けを行った結果を加算してその平均を計算することを特徴とする。 [0053] Claim 14, in OFDM demodulation circuit according to claim 13, wherein the signal averaging circuit and calculates the average by adding the result of each weighting to a plurality of input signals. 請求項15は、請求項5のOF Claim 15, OF of claim 5
DM復調回路において、前記受信回路,前記高速フーリエ変換回路,前記受信データ抽出回路,前記変調成分除去回路及び前記雑音除去回路をそれぞれ複数設けるとともに、前記伝送路特性推定回路に、前記複数の雑音除去回路が生成した複数の第1の信号をそれぞれ平均化する複数の平均回路と、前記複数の第1の信号を前記平均回路の処理遅延分だけ遅延して出力する複数の遅延回路と、前記平均回路が出力する信号と、前記遅延回路が出力する信号との差分を計算する複数の差分計算回路と、 In DM demodulation circuit, said receiving circuit, said fast Fourier transform circuit, the reception data extracting circuit, wherein with modulation component removing circuit and the noise reduction circuit providing a plurality respectively, in the channel estimation circuit, wherein the plurality of noise removal a plurality of averaging circuit for respectively averaging the first signal of the plurality of circuits is generated, a plurality of delay circuit for outputting the plurality of first signal delayed by a processing delay amount of the averaging circuit, the average a signal output circuit, and a plurality of difference calculating circuit for calculating a difference between the signal which the delay circuit is output,
前記差分計算回路が出力する信号の大きさ又は振幅を計算して出力する複数の誤差計算回路と、前記誤差計算回路が出力する信号をプリアンブル区間で加算する複数の誤差総和回路と、前記複数の誤差総和回路がそれぞれ出力する複数の信号の中から積算値が大きい1つの信号を選択する信号選択回路と、前記信号選択回路が出力する信号を前記各サブキャリア誤差総和回路が出力する信号で除算する第2の除算回路とを設けたことを特徴とする。 A plurality of error calculation circuit configured to calculate the magnitude or amplitude of the signal the difference calculating circuit outputs, a plurality of error summation circuit for adding the signals the error calculation circuit outputs the preamble interval, the plurality of a signal selection circuit for selecting one of the signal is greater integrated value from a plurality of signals error summation circuit outputs, respectively, divides the signal by the signal selection circuit outputs the in signal subcarriers error summation circuit outputs characterized in that a second divider circuit for.

【0054】請求項15では、複数の受信系が備わっているため、前記受信回路,前記高速フーリエ変換回路, [0054] In claim 15, a plurality of receiving systems are provided, it said receiving circuit, said fast Fourier transform circuit,
前記受信データ抽出回路,前記変調成分除去回路及び前記雑音除去回路をそれぞれ複数設けてある。 The reception data extracting circuit, the modulation component removing circuit and the noise reduction circuit are respectively plurality. また、平均回路,遅延回路,差分計算回路,誤差計算回路及び誤差総和回路もそれぞれ複数設けてある。 The average circuit, a delay circuit, the difference calculation circuit, an error calculation circuit, and error summation circuits are respectively plurality. 信号選択回路は、 Signal selection circuit,
前記複数の誤差総和回路がそれぞれ出力する複数の信号の中から積算値が大きい1つの信号を選択する。 Wherein the plurality of error summation circuit selects one signal is large integrated value from a plurality of signals output respectively. 第2の除算回路は、前記信号選択回路が出力する信号を前記各サブキャリア誤差総和回路が出力する信号で除算する。 The second divider circuit divides the signal by the signal selection circuit outputs the in signal subcarriers error summation circuit outputs.

【0055】請求項16は、請求項1又は請求項5のO [0055] Claim 16, O of claim 1 or claim 5
FDM復調回路において、推定された伝送路の特性を表す空間を複数の領域に区分して、区分された各々の領域と変調条件との関連を示す情報を変換手段として前記伝送路特性推定回路に保持するとともに、前記空間における互いに隣接する複数の領域の境界部分に幅を有する中間領域を設け、推定された伝送路の特性が前記中間領域内に位置する場合には、前記伝送路特性推定回路が前記中間領域に隣接する第1の領域に割り当てられた変調条件と、前記中間領域に隣接する第2の領域に割り当てられた変調条件との両者を時間の経過に応じて択一的に選択することを特徴とする。 In FDM demodulation circuit, by dividing the space representing the estimated characteristics of the transmission path has a plurality of areas, information indicating the association between the modulation conditions partitioned each region in the channel estimation circuit as a conversion means holds, the intermediate region is provided with a width in the boundary portion of the plurality of regions adjacent to each other in space, if the characteristics of the estimated transmission path is positioned in said intermediate region, said channel estimation circuit alternatively selects but the modulation condition allocated to the first region adjacent the intermediate region, with the passage of both the modulation condition assigned to the second area adjacent time to the intermediate area characterized in that it.

【0056】請求項16では、推定された伝送路の特性を表す空間上の分割された各領域と変調条件との相関を示す情報が伝送路特性推定回路に保持されている。 [0056] In claim 16, the information indicating the correlation between the divided modulated condition to each area on the space representing the estimated characteristics of the transmission path has is held in the transmission path characteristics estimator. また、互いに隣接する複数の領域の境界部分には、幅を有する中間領域が設けてある。 Further, in the boundary portion of the plurality of regions adjacent to each other, the intermediate region is provided having a width. この中間領域が存在しない場合、推定した伝送路の特性が分割された複数の領域の境界を横切って変化すると、送信側の変調条件もすぐに変化する可能性がある。 If this intermediate region is not present, the characteristics of the transmission path estimated changes across the boundary of the divided plurality of regions, can vary too soon modulation condition of the transmission side. しかし、伝送路の特性変化が一時的なものである場合、送信側の変調条件の切り替えは無駄になり、再び元の変調条件に戻す必要がある。 However, when the characteristic change of the transmission path is temporary, switching of the modulation condition of the transmission side wasted, it is necessary to return again the original modulation conditions.

【0057】隣接する領域の間に中間領域を設けて、中間領域では互いに隣接する第1の領域及び第2の領域の変調条件を時間の経過に応じて択一的に選択することにより、無駄な変調条件の切り替えが生じにくくなる。 [0057] In an intermediate region between the adjacent regions, by alternatively selected according to the modulation conditions of the first and second regions adjacent to each other in the middle region over time, waste It is less likely to occur switching of Do modulation conditions. 請求項17は、請求項1又は請求項5のOFDM復調回路において、推定された伝送路の特性を表す空間を複数の領域に区分して、区分された各々の領域と変調条件との関連を示す情報を変換手段として前記伝送路特性推定回路に保持するとともに、前記空間における互いに隣接する複数の領域の境界部分に幅を有する中間領域を設け、 Claim 17, in OFDM demodulation circuit according to claim 1 or claim 5, by dividing the space representing the estimated characteristics of the transmission path has a plurality of regions, partitioned each area and the relationship between the modulation conditions holds the information shown in the transmission path characteristics estimator as converting means, the intermediate region is provided with a width in the boundary portion of the plurality of regions adjacent to each other in said space,
推定された伝送路の特性が前記中間領域内に位置する場合には、それ以前の変調条件をそのまま維持することを特徴とする。 If the characteristics of the estimated transmission path is positioned in said intermediate region is characterized by maintaining the previous modulation conditions.

【0058】中間領域でそれ以前の変調条件をそのまま維持することにより、無駄な変調条件の切り替えが生じにくくなる。 [0058] By maintaining the previous modulation conditions in the intermediate region, the switching of unnecessary modulation condition is unlikely to occur.

【0059】 [0059]

【発明の実施の形態】(第1の実施の形態)本発明のO DETAILED DESCRIPTION OF THE INVENTION (First Embodiment) O of the present invention
FDM変復調回路の1つの実施の形態について図1〜図5を参照して説明する。 For one embodiment of the FDM modem circuit with reference to FIGS. 1 to 5 will be described. この形態は請求項1〜請求項4,請求項16及び請求項17に対応する。 This embodiment corresponds to claims 1 to 4, claim 16 and claim 17.

【0060】図1はこの形態のOFDM変復調回路の構成を示すブロック図である。 [0060] Figure 1 is a block diagram showing a configuration of an OFDM demodulation circuit of this embodiment. 図2はこの形態の伝送路特性推定回路の構成を示すブロック図である。 Figure 2 is a block diagram showing the configuration of a channel estimation circuit in this embodiment. 図3はこの形態の実施の形態の信号の構成を示すタイムチャートである。 Figure 3 is a time chart showing the configuration of a signal of the embodiment of this form. 図4は伝送路の特性と変調条件との対応(1)を示す変調制御チャートである。 Figure 4 is a modulation control chart showing a correspondence (1) of the characteristic and the modulation conditions of the transmission path. 図5は伝送路の特性と変調条件との対応(2)を示す変調制御チャートである。 Figure 5 is a modulation control chart showing the correspondence (2) the characteristics and modulation condition of the transmission path.

【0061】この形態では、請求項1及び請求項2の受信回路,高速フーリエ変換回路,受信データ抽出回路, [0061] In this embodiment, the receiving circuit according to claim 1 and claim 2, fast Fourier transform circuit, receiving the data extraction circuit,
変調成分除去回路,キャリア信号生成回路及び伝送路特性推定回路は、それぞれ受信回路40,FFT回路5 Modulating component removal circuit, a carrier signal generating circuit and channel estimation circuits, respectively receiving circuit 40, FFT circuit 5
0,変調信号検出回路67,変調成分除去回路63,ローパスフィルタ65及び伝送路特性推定回路70に対応する。 0, corresponding to the modulation signal detection circuit 67, the modulation component removal circuit 63, a low pass filter 65 and the transmission path characteristics estimator 70. また、請求項2の適応変調回路,逆高速フーリエ変換回路及び送信回路は、それぞれ適応変調回路10, The adaptive modulation circuit according to claim 2, inverse fast Fourier transform circuit and the transmission circuit are each adaptive modulation circuit 10,
IFFT回路20及び送信回路30に対応する。 Corresponding to IFFT circuit 20 and the transmission circuit 30.

【0062】また、請求項4の振幅計算回路,各サブキャリア振幅総和回路,サブキャリア間差分計算回路,相関計算回路,各サブキャリア相関総和回路,第1の除算回路,受信信号−キャリア信号間差分計算回路,誤差計算回路,各サブキャリア誤差総和回路,第2の除算回路及び変調制御信号生成回路は、それぞれ振幅計算回路7 [0062] The amplitude calculation circuit according to claim 4, wherein each subcarrier amplitude summation circuit, among subcarriers difference calculation circuit, the correlation calculation circuit, each subcarrier correlation summation circuit, the first divider circuit, the received signal - inter-carrier signal difference calculation circuit, an error calculation circuit, each sub-carrier error summation circuit, the second division circuit and a modulation control signal generating circuit, respectively amplitude calculation circuit 7
2,各サブキャリア振幅総和回路74,サブキャリア間差分計算回路73,相関計算回路75,各サブキャリア相関総和回路76,除算回路77,受信信号−キャリア信号間差分計算回路83,誤差計算回路84,各サブキャリア誤差総和回路85,除算回路86及び変調制御信号生成回路87に対応する。 2, each sub-carrier amplitude summation circuit 74, the sub-carrier between difference calculation circuit 73, the correlation calculating circuit 75, each subcarrier correlation summation circuit 76, dividing circuit 77, the received signal - intercarrier signal difference calculation circuit 83, error calculation circuit 84 , corresponding to each sub-carrier error summation circuit 85, the divider circuit 86 and a modulation control signal generating circuit 87.

【0063】この例では、図1に示すOFDM変復調回路を備える通信端末が図3に示すような構成のOFDM [0063] In this example, communication terminal structure of OFDM as shown in FIG. 3 with the OFDM modulation and demodulation circuit shown in FIG. 1
信号を用いて無線基地局との間で無線通信を行う場合を想定している。 It is assumed that wireless communication is performed between a radio base station using a signal. また、基地局側にも図1と同じ構成の送信部101及び受信部102が備わっている。 Further, the transmitting unit 101 and receiving unit 102 of the same configuration as FIG. 1 are provided in the base station side. 但し、上り回線と下り回線とが対称になっている場合などは、図1に示すような送信部101及び受信部102を基地局及び移動局(通信端末)のいずれか一方だけに設けてもよい。 However, a case where the uplink and downlink are symmetrical, even if provided only on either the transmitting unit 101 and receiving unit 102 as shown in FIG. 1 the base station and the mobile station (communication terminal) good.

【0064】図3において、フレームフォーマットの先頭に配置された信号BCは下り回線の制御信号であり、 [0064] In FIG. 3, signal BC which is placed at the beginning of the frame format is a control signal for downlink,
それに続く信号BD(1)〜BD(N1)はそれぞれ1番目〜 Subsequent signal BD (1) ~BD (N1) is first respectively -
N1番目の各ユーザ(通信端末)に対する下り回線のバーストであり、それに続く信号BU(1)〜BU(N2)はそれぞれ1番目〜N2番目の各ユーザに対する上り回線のバーストである。 A N1-th burst of the downlink for each user (communication terminal), signal BU (1) followed by ~BU (N2) is a burst of the uplink for the first ~N2 th of each user respectively.

【0065】なお、下り回線の信号は基地局から通信端末に向かって送信される信号であり、上り回線の信号は通信端末から基地局に向かって送信される信号である。 [0065] Incidentally, the downlink signal is a signal transmitted toward the communication terminal from the base station, the signal of the uplink is a signal transmitted toward the communication terminal to the base station.
この例では、図3に示すように各バーストの先頭部分にそれぞれ1OFDMシンボルの長さを有する2つのプリアンブルPREが、2OFDMシンボルにわたって連続的に配置されている。 In this example, two preamble PRE having a length of each 1OFDM symbols beginning of each burst, as shown in FIG. 3, it is continuously arranged over 2OFDM symbols. これらのプリアンブルPREは周波数領域で既知の信号である。 These preamble PRE is known signal in the frequency domain. また、2つのプリアンブルPREは同一の信号である。 The two preamble PRE is the same signal.

【0066】さらに、最初のプリアンブルについてはその前にガードインターバルGIが付加されている。 [0066] In addition, the guard interval GI is added before the for the first of the preamble. また、これらのプリアンブルPREに続いて、バーストにはガードインターバルGIとデータDATAとで構成されるOFDMシンボルが繰り返し現れる。 Also, subsequent to these preamble PRE, appears repeatedly OFDM symbol consists of a guard interval GI and the data DATA in the burst. 図1を参照すると、送信部101には適応変調回路10,IFFT回路20及び送信回路30が備わっている。 Referring to FIG. 1, it is equipped with adaptive modulation circuit 10, IFFT circuit 20 and the transmission circuit 30 to the transmission unit 101. 適応変調回路10は、入力される送信データを変調して変調信号を出力する。 Adaptive modulation circuit 10 modulates the transmission data inputted to output a modulated signal. 適応変調回路10は様々な変調条件で変調することができる。 Adaptive modulation circuit 10 can be modulated in different modulation conditions.

【0067】例えば、変調方式としてBPSK,QPS [0067] For example, BPSK as a modulation scheme, QPS
K,16QAM,64QAM等を選択することができる。 K, 16QAM, it is possible to select the 64QAM or the like. また、畳み込み符号を用いる場合には、変調の際の符号化率として1/2,3/4等を選択することができる。 In the case of using a convolutional code can be selected 1 / 2,3 / 4, etc. as an encoding rate in the modulation. もちろん、シンボルレートのような他の変調条件を選択できるように適応変調回路10の構成を変更してもよい。 Of course, other modulation conditions may change the configuration of the adaptive modulation circuit 10 so as to select as the symbol rate.

【0068】この例では、適応変調回路10は受信部1 [0068] In this example, adaptive modulation circuit 10 receiving unit 1
02から出力される制御信号SG7に従って変調条件を決定する。 It determines the modulation conditions in accordance with the control signal SG7 output from 02. 制御信号SG7が変化した場合には、次の送出開始タイミング(次フレーム)から変化後の変調条件に変更する。 When the control signal SG7 is changed, to change the modulation condition after the change from the next transmission start timing (the next frame).

【0069】適応変調回路10で変調された信号は、I [0069] The signal modulated by the adaptive modulation circuit 10, I
FFT回路20に入力され、逆フーリエ変換される。 Is input to the FFT circuit 20, is inverse Fourier transform. I
FFT回路20で逆フーリエ変換された信号は、送信回路30に入力されてガードインターバルの付加処理などを施された後、無線周波数に変換されて電波として伝送路に送信される。 Inverse Fourier transformed signal FFT circuit 20 is subjected to a like process of adding a guard interval is input to the transmission circuit 30, it is converted into a radio frequency and transmitted to the transmission path as a radio wave. 一方、受信部102には受信回路4 On the other hand, the reception unit 102 receiving circuit 4
0,FFT回路50,検波回路60及び伝送路特性推定回路70が備わっている。 0, FFT circuit 50, the detection circuit 60 and the transmission path characteristics estimator 70 is provided.

【0070】伝送路から電波として入力される信号は、 [0070] signal inputted as an electric wave from the transmission line,
受信回路40で受信され、ベースバンド信号に変換されて受信回路40から出力される。 Is received by the receiving circuit 40, output from the receiving circuit 40 is converted into a baseband signal. また、受信回路40はベースバンド信号に対してガードインターバルの除去等の処理を施す。 The reception circuit 40 performs processing such as removal of guard interval to the base band signal. 受信回路40から出力されるベースバンド信号は、FFT回路50でフーリエ変換された後、検波回路60で検波され、受信データとして出力される。 The baseband signal output from the receiving circuit 40, after being Fourier transformed by the FFT circuit 50, it is detected by the detection circuit 60 and output as reception data.

【0071】検波回路60には、S/P回路61,遅延回路62,変調成分除去回路63,P/S回路64,ローパスフィルタ65,P/S回路66,変調信号検出回路67及びP/S回路68が備わっている。 [0071] The detection circuit 60, S / P circuit 61, the delay circuit 62, a modulation component removing circuit 63, P / S circuit 64, a low pass filter 65, P / S circuit 66, the modulation signal detection circuit 67 and P / S It is equipped with circuit 68. S/P回路61は、多数のサブキャリアの信号が時系列で並んだシリアル信号をFFT回路50から入力してサブキャリア毎に分離されたパラレル信号を生成するために、シリアル・パラレル変換を行う。 S / P circuit 61, to generate a parallel signal separated for each subcarrier to input serial signal arranged in time series signals of a number of subcarriers from the FFT circuit 50 performs serial-parallel conversion .

【0072】S/P回路61から出力されるサブキャリア毎のパラレル信号は、遅延回路62及び変調成分除去回路63に入力される。 [0072] parallel subcarrier signals output from the S / P circuit 61 is inputted to the delay circuit 62 and the modulation component eliminating circuit 63. また、遅延回路62で遅延された信号は変調信号検出回路67に入力される。 The signal delayed by the delay circuit 62 is input to the modulation signal detection circuit 67. 変調信号検出回路67は、遅延回路62から出力される信号を、 The modulation signal detection circuit 67, a signal output from the delay circuit 62,
ローパスフィルタ65から出力されるキャリア信号SG Carrier signal SG outputted from the low-pass filter 65
3を用いてサブキャリア毎に同期検波する。 Synchronous detection for each subcarrier with 3.

【0073】ローパスフィルタ65から出力されるキャリア信号SG3の時間遅れを補償するために、遅延回路62が備わっている。 [0073] To compensate for the time delay of the carrier signal SG3 output from the low pass filter 65, it is equipped with a delay circuit 62. 変調信号検出回路67で検波されたパラレル信号SG4は、P/S回路68でパラレル・ The modulation signal detection circuit 67 parallel signal SG4, which is detected by the parallel by P / S circuit 68
シリアル変換され時系列に並んだシリアル信号の形態で受信データとして出力される。 Is output as received data in the form of arranged in time series are serial conversion serial signal. 変調成分除去回路63 Modulation component eliminating circuit 63
は、受信信号にプリアンブルPREが現れる区間でS/ Is a section where a preamble PRE appears in the received signal S /
P回路61が出力する信号SG1を入力し、変調成分を除去した信号SG2を生成する。 Enter the signal SG1 which P circuit 61 outputs, to generate a signal SG2 having to remove the modulation component. 具体的には、変調成分除去回路63が予め保持している既知信号(プリアンブルPREと同じ信号)を用いてサブキャリアの成分毎に受信信号の逆変調を行う。 Specifically, an inverse modulation of the received signal for each component of the subcarrier using the (same signal as a preamble PRE) known signal modulating component removal circuit 63 is held in advance. 逆変調によって、変調成分が除去された信号SG2が得られる。 By reverse modulation signal SG2 is obtained from which the modulated component is removed.

【0074】ここで、既知信号のn番目のサブキャリアの成分をd(n)で表し、受信信号であるSG1のi番目のプリアンブルのn番目のサブキャリアの成分をSG1 [0074] Here, represents the n-th component of the subcarrier of the known signal d (n), the component of the n-th subcarrier of the i-th preamble of SG1 a received signal SG1
(i,n)で表すと、変調成分を除去された信号のi番目のプリアンブルのn番目のサブキャリアの成分SG2(i, (I, n) is represented by the components of n-th sub-carrier of the i-th preamble filtered signal modulated component SG2 (i,
n)は次式で表される。 n) is expressed by the following equation. SG2(i,n)=(SG1(i,n)・d(n) * )/|d(n)| 2但し、 i=1〜2, n=1〜N, N:受信したOFDM信号のサブキャリア数, *:複素共役変調成分除去回路63が出力する信号SG2は、P/S SG2 (i, n) = ( SG1 (i, n) · d (n) *) / | d (n) | 2 where, i = 1~2, n = 1~N , N: the OFDM signal received the number of subcarriers, *: signal SG2 to the complex conjugate modulating component removal circuit 63 is output, P / S
回路64及びローパスフィルタ65に入力される。 Is input to the circuit 64 and the low-pass filter 65.

【0075】ローパスフィルタ65は、信号SG2に含まれる雑音成分を低減するために、信号の平滑化を行う。 [0075] low-pass filter 65, in order to reduce the noise component included in the signal SG2, smoothing of the signal. 実際には、最初に現れるプリアンブルと2番目に現れるプリアンブルとをそれぞれのサブキャリアについて平均化する。 In fact, it averaged first occurrence preamble and a preamble which appears in the second for each of the subcarriers. つまり、ローパスフィルタ65から出力されるn番目のサブキャリアの信号成分SG3(n)は次式で表される。 That is, the signal component of the n-th subcarrier output from the low pass filter 65 SG3 (n) is expressed by the following equation.

【0076】 SG3(n)=(SG2(1,n)+SG2(2,n))/2 但し、n=1〜N ローパスフィルタ65から出力される信号SG3は、変調成分を含まないN組のキャリア信号である。 [0076] SG3 (n) = (SG2 (1, n) + SG2 (2, n)) / 2 where the signal SG3 output from n = 1 to N low-pass filter 65, N sets of containing no modulation component it is a carrier signal. このキャリア信号SG3が同期検波のために変調信号検出回路6 Modulation signal detection circuit 6 the carrier signal SG3 is for synchronous detection
7に印加される。 7 is applied to. また、キャリア信号SG3はP/S回路66にも入力される。 The carrier signal SG3 is also input to P / S circuit 66.

【0077】P/S回路64は、サブキャリア毎に独立しているN組の並列信号SG2をパラレル・シリアル変換によって時系列で並んだシリアル信号SG5に変換する。 [0077] P / S circuit 64 converts the N sets of parallel signals SG2 which are independent of each subcarrier on the serial signals SG5 aligned in time series by the parallel-to-serial conversion. 同様に、P/S回路66はサブキャリア毎に独立しているN組の並列信号SG3をパラレル・シリアル変換によって時系列で並んだシリアル信号SG6に変換する。 Similarly, P / S circuit 66 converts the N sets of parallel signals SG3 which is independent for each sub-carrier into a serial signal SG6 aligned in time series by the parallel-to-serial conversion. これらのシリアル信号SG5,SG6が、伝送路特性推定回路70に印加される。 These serial signals SG5, SG6 is applied to the channel estimation circuit 70.

【0078】伝送路特性推定回路70は、上記のように受信信号のプリアンブル区間の成分から生成された信号SG5,SG6に基づいて伝送路の特性を推定し、推定した特性に適した変調条件を選択する。 [0078] channel estimation circuit 70 based on the signal SG5, SG6 generated from components of the preamble section of the received signal as described above to estimate the characteristics of the transmission path, the modulation conditions suitable for the estimated characteristics select. 図1の伝送路特性推定回路70は、実際には図2のように構成されている。 Channel characteristics estimation circuit 70 in FIG. 1, is actually composed as shown in Figure 2. 図2を参照すると、この伝送路特性推定回路70にはS/P回路71,振幅計算回路72,サブキャリア間差分計算回路73,各サブキャリア振幅総和回路74, Referring to FIG. 2, the channel estimation in the circuit 70 S / P circuit 71, the amplitude calculation circuit 72, among subcarriers difference calculation circuit 73, each sub-carrier amplitude summation circuit 74,
相関計算回路75,各サブキャリア相関総和回路76, Correlation calculation circuit 75, each subcarrier correlation summation circuit 76,
除算回路77,S/P回路81,受信信号−キャリア信号間差分計算回路83,誤差計算回路84,各サブキャリア誤差総和回路85,除算回路86及び変調制御信号生成回路87が備わっている。 Dividing circuit 77, S / P circuit 81, the received signal - intercarrier signal difference calculation circuit 83, error calculation circuit 84, each sub-carrier error summation circuit 85, a division circuit 86 and a modulation control signal generating circuit 87 are provided.

【0079】S/P回路71及び81は、それぞれシリアル・パラレル変換を行い、サブキャリア毎に独立したN組のパラレル信号を出力する。 [0079] S / P circuit 71 and 81, respectively performs serial-parallel conversion, and outputs the independent N sets of parallel signals for each subcarrier. 図2の伝送路特性推定回路70の内部では、次に示すキャリア推定関数の値f Inside the channel characteristics estimation circuit 70 in FIG. 2, the following values ​​f carrier estimation function
及びCNR(キャリア対ノイズ比)推定関数の値pを計算する。 And CNR (carrier to noise ratio) calculating the value p of the estimation function.

【数1】 [Number 1] 振幅計算回路72は、入力されるキャリア信号の大きさ又は振幅を求めるために、絶対値の計算あるいは二乗の計算を行う。 Amplitude calculation circuit 72 to determine the magnitude or amplitude of the carrier signal input, the calculation of the absolute value of the calculation or square. これは、前記第(1)式のC(n)の絶対値を得ることに相当する。 This corresponds to obtaining the absolute value of C (n) of the equation (1).

【0080】各サブキャリア振幅総和回路74は、振幅計算回路72が出力するキャリア信号の振幅を全てのサブキャリアについて加算して振幅の総和を求める。 [0080] Each sub-carrier amplitude summation circuit 74 calculates the sum of the amplitudes by adding the amplitude of the carrier signal amplitude calculation circuit 72 outputs for all subcarriers. これは、前記第(1)式の分母を計算することに相当する。 This corresponds to calculating the denominator of the equation (1). サブキャリア間差分計算回路73は、振幅計算回路72が出力するキャリア信号の振幅について、互いに隣接するサブキャリア間の差分を求める。 Subcarrier differencing calculation circuit 73, the amplitude of the carrier signal amplitude calculation circuit 72 outputs, obtains a difference between neighboring subcarriers. つまり、前記第(1)式のC(n)の絶対値とC(n+1)との絶対値との差分を計算する。 That is, for calculating a difference between the absolute value and the absolute value of C (n + 1) of C (n) of the equation (1).

【0081】相関計算回路75は、サブキャリア間差分計算回路73が求めたサブキャリア毎の差分の大きさ又は振幅である相関を求めるために、入力信号の絶対値あるいは二乗を計算する。 [0081] correlation calculation circuit 75, in order to obtain the correlation subcarrier differencing calculation circuit 73 is magnitude or amplitude of the difference of each subcarrier obtained to calculate the absolute value or the square of the input signal. これは、前記第(1)式の(|C This is the first (1) of (| C
(n)|−|C(n+1)|)の絶対値を求めることに相当する。 (N) | - | C (n + 1) |) corresponding to the absolute value of. 各サブキャリア相関総和回路76は、相関計算回路75が出力する相関値を全てのサブキャリアについて加算し総和を求める。 Each subcarrier correlation summation circuit 76 adds the correlation value output from the correlation calculation circuit 75 for all the subcarriers obtaining the sum. これは、前記第(1)式の分母を計算することに相当する。 This corresponds to calculating the denominator of the equation (1).

【0082】除算回路77は、各サブキャリア相関総和回路76が出力する信号の値を各サブキャリア振幅総和回路74が出力する信号の値で除算する。 [0082] dividing circuit 77 divides the value of the signal by each sub-carrier correlation sum circuit 76 outputs the value of the signal output by the subcarrier amplitude summation circuit 74. つまり、前記第(1)式の分母と分子との除算を行うことに相当する。 That corresponds to performing a division between the first (1) of the denominator and numerator.
受信信号−キャリア信号間差分計算回路83は、S/P Received signal - intercarrier signal difference calculation circuit 83, S / P
回路81が出力する信号とS/P回路71が出力する信号との差分を計算する。 Calculating the difference between the signal signal and the S / P circuit 71 to the output circuit 81 outputs. これは、前記第(2)式の分母のS(n,i)とC(n)との差分を計算することに相当する。 This corresponds to calculating the difference between the denominator of S (n, i) of the first (2) and C (n).

【0083】誤差計算回路84は、受信信号−キャリア信号間差分計算回路83が出力する差分信号の大きさあるいは振幅を求めるために絶対値又は二乗の計算を行う。 [0083] error calculation circuit 84, the received signal - the calculation of absolute values ​​or square in order to determine the magnitude or amplitude of the difference signal between the carrier signal difference calculation circuit 83 outputs. これは、前記第(2)式の分母の(S(n,i)−C(n)) This is the first (2) of the denominator (S (n, i) -C (n))
の絶対値を計算することに相当する。 It corresponds to computing the absolute value of.

【0084】各サブキャリア誤差総和回路85は、誤差計算回路84が出力する信号を全てのサブキャリアについて加算し総和を求める。 [0084] error summation circuit 85 each subcarrier, obtaining the sum by adding all the sub-carrier signals error calculation circuit 84 is outputted. これは、前記第(2)式の分母を計算することに相当する。 This corresponds to calculating the denominator of the first (2). 除算回路86は、各サブキャリア振幅総和回路74が出力する信号の値を各サブキャリア誤差総和回路85が出力する信号の値で除算する。 Divider circuit 86 divides the value of the signal by each sub-carrier amplitude summation circuit 74 outputs the value of the signal output by each sub-carrier error summation circuit 85. これは、前記第(2)式の分子と分母との除算に相当する。 This corresponds to the division of the numerator and denominator of the first (2).

【0085】前記第(1)式のキャリア相関関数の値fが大きいことは、遅延スプレッドが大きいことを意味し、 [0085] said first (1) the value f of the carrier correlation function equation is large, it means that delay spread is large,
前記第(2)式のCNR推定関数の値pが大きいことはC Wherein the (2) the value p of the CNR estimation function is large formula C
NRが大きいことを意味する。 NR means that there is large. つまり、除算回路77が出力する値f及び除算回路86が出力する値pは伝送路の特性を表している。 That is, the value p value f and division circuit 86 division circuit 77 outputs the output represents the characteristics of the transmission path. 従って、変調制御信号生成回路8 Thus, the modulation control signal generating circuit 8
7においては除算回路77が出力する値f及び除算回路86が出力する値pに基づいて望ましい変調条件を決定することができる。 It is possible to determine the desired modulation conditions based on the value p value f and division circuit 86 is a divider circuit 77 outputs to the output in the 7.

【0086】実際には、各関数の値f,pと変調条件との対応関係を定めた図4に示すような変調制御チャートの情報が変調制御信号生成回路87の内部メモリ(RO [0086] In practice, the value f, p and internal memory (RO information of a modulation control chart as shown in FIG. 4 which defines the correspondence between the modulation conditions modulated control signal generation circuit 87 for each function
M)に保持されているので、この変調制御チャートに従って変調条件を決定する。 Because it is held in the M), determines the modulation conditions in accordance with the modulation control chart. この変調制御チャートは、 The modulation control chart,
(PER(Packet Error Rate)=1e−1)の拘束条件のもとで求められたものである。 (PER (Packet Error Rate) = 1e-1) are those obtained under the constraints.

【0087】図4の変調制御チャートにおいては、pの値とfの値とで特定される二次元座標空間を予め4つの領域A,C,E,Gに区分してあり、それぞれの領域に変調条件として変調方式(変調多値数)及び符号化率が割り当ててある。 [0087] In the modulation control chart of Figure 4, pre-four regions A two-dimensional coordinate space specified by the values ​​of p and f, C, E, Yes and divided into G, the respective regions modulation scheme as a modulation condition are (modulation level) and the coding rate is allocated. すなわち、推定した伝送路の特性を表す座標(p,f)が領域Aに属する場合にはBPSKの変調方式及び(R=1/2)の符号化率を選択し、座標(p,f)が領域Cに属する場合にはQPSKの変調方式及び(R=1/2)の符号化率を選択し、座標(p, That is, coordinates representing the characteristics of the transmission path estimated (p, f) selects the coding rate of BPSK modulation method and (R = 1/2) in the case of belonging to the area A, the coordinates (p, f) There select the coding rate of QPSK modulation scheme and (R = 1/2) in the case of belonging to the area C, coordinates (p,
f)が領域Eに属する場合には16QAMの変調方式及び(R=1/2)の符号化率を選択し、座標(p,f) f) selects the coding rate of the 16QAM modulation scheme and if belonging to the region E (R = 1/2), the coordinates (p, f)
が領域Gに属する場合には16QAMの変調方式及び(R=3/4)の符号化率を選択する。 There is if it belongs to the region G to select the coding rate of the 16QAM modulation scheme and (R = 3/4).

【0088】従って、変調制御信号生成回路87は、推定した伝送路の特性を表す座標(p,f)が属する領域に応じて選択した変調方式及び符号化率を表す信号をS [0088] Thus, the modulation control signal generating circuit 87, coordinates representing the characteristics of the transmission path estimated (p, f) a signal indicative of the selected modulation scheme and coding rate according to belong area S
G7として出力する。 And outputs it as the G7. ところで、図4に示す変調制御チャートを用いて制御する場合には、伝送路の状態が変化して座標(p,f)の属する領域が隣接する領域に移動すると、その変化が一時的な変化であったとしても、その変化が変調方式又は符号化率の変化として反映されることになる。 Incidentally, when controlling by using a modulation control chart shown in FIG. 4, coordinates the state of the transmission path is changed (p, f) the region belongs is moved to the adjacent regions, the change temporary change even it was, so that the change is reflected as a change in the modulation scheme or coding rate.

【0089】しかし、伝送路の特性が一時的に変化してすぐに元の特性に戻る場合には、一時的な変化に直ちに反応して変調方式又は符号化率を変更してもその変更を取り消すことになるので無駄な変更が行われることになる。 [0089] However, if the characteristics of the transmission path returns to the original property immediately temporarily changes, the change even if changing the modulation scheme or coding rate reacts immediately to a temporary change will be useless change is made it means that the cancel. そこで、この形態では実際には図5に示す変調制御チャートを用いている。 Therefore, in practice, in this embodiment uses a modulation control chart shown in FIG. 図5を参照すると、この変調制御チャートでは、領域Aと領域Cとの間に幅を有する中間領域Bが形成され、同様に領域Cと領域Eとの間に中間領域Dが形成され、領域Eと領域Gとの間に中間領域Fが形成されている。 Referring to FIG. 5, in this modulation control chart, the intermediate region B is formed having a width between the regions A and C, the intermediate region D between the likewise regions C and E are formed, a region intermediate region F is formed between the E and the region G.

【0090】図5の変調制御チャートを用いる場合には、推定した伝送路の特性を表す座標(p,f)が属する領域が中間領域に入ると、変調制御信号生成回路87 [0090] In the case of using a modulation control chart of FIG. 5, the coordinates representing the characteristics of the transmission path estimated (p, f) is belongs region enters the intermediate region, the modulation control signal generating circuit 87
は次のようにして変調条件を決定する。 In the following manner to determine the modulation conditions. 例えば、伝送路の特性が劣化して座標(p,f)の属する領域が領域G For example, coordinates characteristics of the transmission path is deteriorated (p, f) the region belongs is a region G
から中間領域Fに遷移した場合、それ以降に送信する信号フレームのyフレームのうち最初のxフレーム(x, If a transition is made to an intermediate region F from the first x-frame (x out of y frames of the signal frame to be transmitted thereafter,
yは整数,y>x)については中間領域Fに隣接する領域E,Gのうち、伝送速度が速い方の変調条件が割り当てられた領域Gの条件を適用する。 y is an integer, y> x) region E adjacent to the intermediate region F for, among G, applying the conditions of the area G where the modulation condition is allocated towards the transmission rate is higher. そして、続く(y− Then, followed by (y-
x)フレームについては中間領域Fに隣接する領域E, x) region E adjacent to the intermediate region F is the frame,
Gのうち、伝送速度が遅い方の変調条件が割り当てられた領域Eの条件を適用する。 Among G, conditions applied modulation conditions towards the slow transmission rate is allocated region E.

【0091】逆に、伝送路の特性が改善され、座標(p,f)の属する領域が領域Eから中間領域Fに遷移した場合、それ以降に送信する信号フレームのyフレームのうち最初のxフレームについては中間領域Fに隣接する領域E,Gのうち、伝送速度が遅い方の変調条件が割り当てられた領域Eの条件を適用する。 [0091] Conversely, improves the characteristics of the transmission path, the coordinates (p, f) if the area belongs transitions from area E the intermediate region F, the first x of y frames of the signal frame to be transmitted thereafter region E adjacent to the intermediate region F is the frame, among the G, conditions applied modulation conditions towards the slow transmission rate is allocated region E. そして、続く(y−x)フレームについては中間領域Fに隣接する領域E,Gのうち、伝送速度が早い方の変調条件が割り当てられた領域Gの条件を適用する。 Then, subsequent (y-x) region E adjacent to the intermediate region F is the frame, among the G, to apply conditions of a region G in which the modulation condition is allocated towards transmission speed is faster.

【0092】このように制御すると、中間領域では変調多値数及び符号化率を変えるのはyフレームに1回に制限されるので、無駄な変調条件の切り替えが生じにくい。 [0092] By controlling in this manner, since the in the middle region changing the modulation level and coding rate is limited to once every y frames, hardly occurs switching of useless modulation conditions. なお、図1の例では伝送路特性推定回路70が選択した変調条件に従って送信部101の変調を実際に切り替える場合を示してあるが、例えば相手側(この例では無線基地局)が送信する信号の変調条件を切り替えるための要求信号として、伝送路特性推定回路70が選択した変調条件の情報を送信するように変更することもできる。 Incidentally, in the example of FIG. 1 is shown a case where actual switching the modulation of the transmission portion 101 according to the modulation conditions the channel estimation circuit 70 selects, for example, the signal mating (the radio base station in this example) sends as a request signal for switching the modulation conditions may be modified to transmit information on the modulation conditions the channel estimation circuit 70 has selected.

【0093】また、図5に示す変調制御チャートの内容については必要に応じて変更すればよい。 [0093] Also, it may be changed as required for the contents of the modulation control chart shown in FIG. 変調多値数や符号化率だけでなく、シンボルレートなど他のパラメータを変更する場合にも同様に本発明は適用できる。 Not only modulation level and coding rate, the present invention is similarly to change the other parameters such as symbol rate can be applied. なお、前記第(1)式及び第(2)式の代わりに、次に示す第 Note that the first (1) instead of the equation and the equation (2), the following
(3)式及び第(4)式を用いても良い。 (3) may be used equation and the equation (4).

【数2】 [Number 2] これらの式を用いる場合には、図2に示す伝送路特性推定回路の構成を次のように変更すればよい。 When using these expressions may be changing the configuration of the channel estimation circuit shown in FIG. 2 as follows. 振幅計算回路72の代わりに電力を計算する回路を用いる。 Using the circuit for calculating the power in place of the amplitude calculation circuit 72. つまり、前記第(3)式及び第(4)式に対応するように入力信号の振幅の自乗を計算する。 That is, the sum square of the amplitude of the input signal so as to correspond to the first (3) and equation (4). また、各サブキャリア振幅総和回路74では、振幅の総和ではなく電力の総和を計算することになる。 Moreover, in each sub-carrier amplitude summation circuit 74 will compute the total power of not the magnitude of the sum.

【0094】(第2の実施の形態)本発明のOFDM変復調回路のもう1つの実施の形態について、図6及び図7を参照して説明する。 [0094] For another embodiment of the OFDM modulation and demodulation circuit (second embodiment) the present invention will be described with reference to FIGS. この形態は請求項5〜請求項8,請求項16及び請求項17に対応する。 This embodiment corresponds to claims 5 to 8, claim 16 and claim 17. 図6はこの形態のOFDM変復調回路の構成を示すブロック図である。 6 is a block diagram showing a configuration of an OFDM demodulation circuit of this embodiment. 図7はこの形態の伝送路特性推定回路の構成を示すブロック図である。 Figure 7 is a block diagram showing the configuration of a channel estimation circuit in this embodiment. この形態は第1の実施の形態の変形例である。 This embodiment is a modification of the first embodiment. 図6及び図7において、第1の実施の形態と対応する要素は同一の符号で示してある。 6 and 7, corresponding elements to the first embodiment are indicated by like reference numerals. また、想定しているOFDM信号のフォーマットについても図3と同一である。 Further, the same as FIG. 3 also the format of an OFDM signal is assumed. 以下の説明において、既に説明した要素の説明は省略する。 In the following description, a description of those elements previously described will be omitted.

【0095】この形態では、請求項5及び請求項6の受信回路,雑音除去回路,高速フーリエ変換回路,受信データ抽出回路,変調成分除去回路及び伝送路特性推定回路は、それぞれ受信回路40B,ローパスフィルタ4 [0095] In this embodiment, the receiving circuit, the noise reduction circuit according to claim 5 and claim 6, fast Fourier transform circuit, receiving the data extraction circuit, a modulation component removing circuit and the transmission path characteristics estimator each receiving circuit 40B, a low-pass filter 4
5,FFT回路50,変調信号検出回路67,変調成分除去回路63及び伝送路特性推定回路70Bに対応する。 5, FFT circuit 50, the modulation signal detection circuit 67, corresponding to the modulation component removing circuit 63 and the transmission path characteristics estimator 70B. また、請求項6の適応変調回路,逆高速フーリエ変換回路及び送信回路は、それぞれ適応変調回路10,I The adaptive modulation circuit according to claim 6, inverse fast Fourier transform circuit and the transmission circuit are each adaptive modulation circuit 10, I
FFT回路20及び送信回路30に対応する。 Corresponding to the FFT circuit 20 and the transmission circuit 30.

【0096】また、請求項8の振幅計算回路,各サブキャリア振幅総和回路,サブキャリア間差分計算回路,相関計算回路,各サブキャリア相関総和回路,第1の除算回路,平均回路,遅延回路,差分計算回路,誤差計算回路,誤差総和回路,第2の除算回路及び変調方式判定回路は、それぞれ振幅計算回路72,各サブキャリア振幅総和回路74,サブキャリア間差分計算回路73,相関計算回路75,各サブキャリア相関総和回路76,除算回路77,平均回路92,遅延回路91,差分計算回路93,誤差計算回路94,誤差総和回路95,除算回路86及び変調制御信号生成回路87に対応する。 [0096] The amplitude calculation circuit according to claim 8, wherein each subcarrier amplitude summation circuit, the sub-carrier between difference calculation circuit, the correlation calculation circuit, each subcarrier correlation summation circuit, the first divider circuit, averaging circuit, a delay circuit, difference calculation circuit, an error calculation circuit, error summation circuit, the second division circuit and the modulation type determination circuit, each amplitude calculation circuit 72, each sub-carrier amplitude summation circuit 74, the sub-carrier between difference calculation circuit 73, the correlation calculating circuit 75 , each subcarrier correlation summation circuit 76, dividing circuit 77, averaging circuit 92, a delay circuit 91, difference calculation circuit 93, error calculation circuit 94, error summation circuit 95, corresponding to the division circuit 86 and a modulation control signal generating circuit 87.

【0097】図6を参照すると、このOFDM変復調回路には送信部101及び受信部102が備わっている。 [0097] With reference to FIG. 6, it is equipped with transmission section 101 and reception section 102 in the OFDM modulation and demodulation circuit.
送信部101の構成は図1と同一である。 Configuration of the transmission unit 101 is the same as that of FIG. 受信部102 Receiving unit 102
には、受信回路40B,ローパスフィルタ45,FFT The receiving circuit 40B, the low-pass filter 45, FFT
回路50,検波回路60及び伝送路特性推定回路70B Circuit 50, detection circuit 60 and the transmission path characteristics estimator 70B
が備わっている。 It is provided.

【0098】伝送路から電波として入力される信号は、 [0098] signal inputted as an electric wave from the transmission line,
受信回路40Bで受信される。 It is received by the receiving circuit 40B. 受信回路40Bは、受信信号をベースバンド信号に変換して出力する。 Receiving circuit 40B, and outputs the converted reception signal to a baseband signal. また、受信回路40Bはこのベースバンド信号に対してガードインターバル除去などの処理を施す。 The receiving circuit 40B is subjected to a processing such as a guard interval removal for this baseband signal. 受信回路40Bは、 Receiving circuit 40B is
受信した信号のプリアンブル区間とそれ以外の区間とを区別し、プリアンブル区間について、そのベースバンド信号を信号SG8として伝送路特性推定回路70Bに出力する。 Distinguish between preamble section of the received signal and the other section, the preamble section, and outputs the channel estimation circuit 70B to the base band signal as the signal SG8.

【0099】受信回路40Bが出力するベースバンド信号は、プリアンブル区間についてはローパスフィルタ4 [0099] The baseband signal receiving circuit 40B is output, for the preamble section is a low-pass filter 4
5を通ってFFT回路50に印加され、プリアンブル以外の区間では直接FFT回路50に印加される。 5 through being applied to the FFT circuit 50, in a section other than the preamble is applied directly to the FFT circuit 50. このベースバンド信号は、FFT回路50でフーリエ変換された後、検波回路60で検波され、受信データとして出力される。 The baseband signal is subjected to Fourier transform by the FFT circuit 50, it is detected by the detection circuit 60 and output as reception data.

【0100】ローパスフィルタ45は、受信信号のプリアンブル区間に含まれる雑音成分を除去するために信号の平滑化を行う。 [0100] low-pass filter 45 performs smoothing of the signal to remove noise components contained in the preamble section of the received signal. 実際には、ベースバンド信号の任意の位置の信号成分と、その信号成分からFFT回路50におけるフーリエ変換のポイント数に相当する間隔だけシフトした位置の信号成分との間で平滑化を行う。 In practice, a signal component of an arbitrary position of the baseband signal, performs smoothing with the signal component of the position shifted by distance corresponding from the signal components in points of the Fourier transform in the FFT circuit 50. これにより、プリアンブル以外の雑音成分が除去される。 Thus, noise components other than the preamble is removed.

【0101】FFT回路50でフーリエ変換された信号は、S/P回路61でサブキャリア毎のパラレル信号に変換され、遅延回路62及び変調成分除去回路63に入力される。 [0102] Fourier-transformed signal FFT circuit 50 are converted into parallel signals for each subcarrier by the S / P circuit 61, is input to the delay circuit 62 and the modulation component eliminating circuit 63. 遅延回路62によって遅延された信号は変調信号検出回路67に入力される。 Signal delayed by the delay circuit 62 is input to the modulation signal detection circuit 67. 変調信号検出回路67 The modulation signal detection circuit 67
は、遅延回路62から出力される信号を変調成分除去回路63から出力される信号SG3を用いてサブキャリア毎に同期検波する。 It is synchronous detection for each subcarrier with the signal SG3 output a signal outputted from the delay circuit 62 from the modulation component removal circuit 63. 遅延回路62は、変調成分除去回路63から出力される信号SG3の時間遅れを補償するために設けてある。 The delay circuit 62 is provided in order to compensate for the time delay of the signal SG3 output from the modulation component removal circuit 63.

【0102】変調信号検出回路67から検波出力として出力されるパラレル信号SG4は、P/S回路68で時系列に並んだシリアル信号に変換され、受信データとして出力される。 [0102] Modulation signal detecting circuit 67 parallel signal SG4 is output as detection output from is converted to a serial signal arrayed in time series in the P / S circuit 68 and output as reception data. 変調成分除去回路63は、受信信号にプリアンブルPREが現れる区間でS/P回路61が出力する信号を入力し、変調成分を除去した信号SG3を生成する。 Modulation component removing circuit 63 inputs the signal output from the S / P circuit 61 in the preamble PRE appears interval in the received signal, and generates a signal SG3 obtained by removing the modulation component. 具体的には、変調成分除去回路63が予め保持している既知信号(プリアンブルPREと同じ信号)を用いてサブキャリアの成分毎に受信信号の逆変調を行う。 Specifically, an inverse modulation of the received signal for each component of the subcarrier using the (same signal as a preamble PRE) known signal modulating component removal circuit 63 is held in advance. 逆変調によって、変調成分が除去された信号SG3 The inverse modulation, signal modulation components have been removed SG3
が得られる。 It is obtained.

【0103】変調成分除去回路63に入力される信号のプリアンブル区間では、既にローパスフィルタ45で平滑化が施されているので、図6の変調成分除去回路63 [0103] In the preamble section of the signal input to the modulation component eliminating circuit 63, already because the smoothing low-pass filter 45 is applied, the modulation component removal circuit 63 in FIG. 6
が出力する信号SG3は、図1の信号SG3と同一になる。 There signal SG3 to output is the same as signal SG3 in Fig. 信号SG3は、受信したOFDM信号のサブキャリア数に対応するN組のサブキャリア毎のパラレル信号である。 Signal SG3 is a parallel signal every N sets of sub-carriers corresponding to the number of subcarriers received OFDM signal. この信号SG3は、P/S回路66で時系列で並んだシリアル信号に変換され、信号SG6として伝送路特性推定回路70Bに入力される。 This signal SG3 is converted into a serial signal arrayed in time series by P / S circuit 66, is input to the channel estimation circuit 70B as the signal SG6.

【0104】伝送路特性推定回路70Bは、受信信号のプリアンブル区間の成分から生成された信号SG8,S [0104] channel estimation circuit 70B, the signal SG8 generated from a component of the preamble section of the received signal, S
G6に基づいて伝送路の特性を推定し、その特性に適した変調方式を選択するための制御信号SG7を出力する。 It estimates the characteristics of the transmission path on the basis of the G6, and outputs a control signal SG7 for selecting a modulation scheme suitable for the characteristic. 伝送路特性推定回路70Bは、図7に示すように、 Channel characteristics estimation circuit 70B, as shown in FIG. 7,
S/P回路71,振幅計算回路72,サブキャリア間差分計算回路73,各サブキャリア振幅総和回路74,相関計算回路75,各サブキャリア相関総和回路76,除算回路77,遅延回路91,平均回路92,差分計算回路93,誤差計算回路94,誤差総和回路95,除算回路86及び変調制御信号生成回路87が備わっている。 S / P circuit 71, the amplitude calculation circuit 72, among subcarriers difference calculation circuit 73, each sub-carrier amplitude summation circuit 74, the correlation calculating circuit 75, each subcarrier correlation summation circuit 76, dividing circuit 77, delay circuit 91, averaging circuit 92, difference calculation circuit 93, error calculation circuit 94, error summation circuit 95, the divider circuit 86 and a modulation control signal generating circuit 87 is provided.

【0105】この伝送路特性推定回路70Bは、前述のキャリア推定関数の値fと、次の第(5)式で表されるC [0105] The channel estimation circuit 70B is, C represented the value f of the carrier estimation function described above, in the following the formula (5)
NR推定関数の値p'を計算する。 Calculating the value p 'of NR estimation function. なお、この例ではプリアンブル数は2シンボルである。 Note that the number of preamble in this example is two symbols.

【数3】 [Number 3] 図7の伝送路特性推定回路70Bにおいて、キャリア推定関数の値fを計算する回路については図2の場合と同一である。 In channel estimation circuit 70B in FIG. 7, a circuit to calculate the value f of the carrier estimation function is the same as in FIG. また、第(5)式の分子の値は図2の場合と同様に、各サブキャリア振幅総和回路74の出力に得られる。 The value of the equation (5) of the molecule as in the case of FIG. 2, obtained at the output of each sub-carrier amplitude summation circuit 74.

【0106】平均回路92は、受信信号SG8の2シンボルの平均、すなわち第(5)式の分母に含まれる((1/2) [0106] The average circuit 92, the average of the two symbols of the received signal SG8, ​​i.e. included in the denominator of the equation (5) ((1/2)
Σr(n,j))を計算する。 Σr (n, j)) is calculated. 遅延回路91は、平均回路9 Delay circuit 91, averaging circuit 9
2における処理時間に相当する遅延を受信信号SG8 Received signal delay corresponding to the processing time in the 2 SG8
(r(n,i))に与える。 Give to (r (n, i)). 差分計算回路93は、遅延回路91が出力する信号と平均回路92が出力する信号との差分を計算する。 Difference calculation circuit 93 calculates the difference between the signal output by the signal averaging circuit 92 a delay circuit 91 is output.

【0107】誤差計算回路94は、差分計算回路93が出力する信号の絶対値もしくは二乗値の計算を行う。 [0107] error calculation circuit 94 performs the calculation of the absolute value or the square value of the signal difference calculation circuit 93 is output. 誤差総和回路95は、誤差計算回路94が出力する信号を2シンボルのプリアンブルの全区間で加算しその総和を求める。 Error summation circuit 95 adds in all the sections of the preamble 2 symbol signals error calculation circuit 94 outputs obtain the sum. その計算結果は前記第(5)式の分母に相当する。 The calculation result is equivalent to the denominator of the first (5). 除算回路86は、各サブキャリア振幅総和回路74 Dividing circuit 86, each sub-carrier amplitude summation circuit 74
が出力する信号の値(第(5)式の分子)を誤差総和回路95が出力する信号の値(第(5)式の分母)で除算する。 There is divided by the value of the output signal (the (5) of the molecule) the value of the signal error summation circuit 95 is output (the (5) of the denominator). 従って、第(5)式のp'の値が除算回路86の出力に得られる。 Therefore, the value of the equation (5) p 'is obtained at the output of the divider circuit 86. なお、第(5)式の代わりに前述の第(4)式に示すような電力の計算を行ってもよい。 Incidentally, the (5) above the first (4) power calculation may be performed as shown in equation instead of equation.

【0108】変調制御信号生成回路87は、第1の実施の形態と同様に除算回路77が出力する値f及び除算回路86が出力する値p'に基づいて望ましい変調条件を決定する。 [0108] modulation control signal generating circuit 87 determines the desired modulation conditions based on the value p 'value f and the division circuit 86 first divider circuit 77 similarly to the embodiment of the outputs are output. (第3の実施の形態)本発明のもう1つの実施の形態について、図8及び図9を参照して説明する。 For another embodiment (Third Embodiment) The present invention will be described with reference to FIGS. この形態は請求項1〜請求項4,請求項9,請求項11,請求項1 This form claims 1 to 4, claim 9, claim 11, claim 1
6及び請求項17に対応する。 It corresponds to 6 and claim 17.

【0109】この形態では、請求項9の比較選択回路, [0109] In this embodiment, comparison selection circuit according to claim 9,
振幅計算回路,各サブキャリア振幅総和回路,サブキャリア間差分計算回路,相関計算回路,各サブキャリア相関総和回路及び第1の除算回路は、それぞれ比較選択回路78,振幅計算回路72,各サブキャリア振幅総和回路74,サブキャリア間差分計算回路73,相関計算回路75,各サブキャリア相関総和回路76及び除算回路77に対応する。 Amplitude calculation circuit, each sub-carrier amplitude summation circuit, among subcarriers difference calculation circuit, the correlation calculation circuit, each subcarrier correlation summation circuit and the first divider circuit, each comparison and selection circuit 78, the amplitude calculation circuit 72, each sub-carrier amplitude summation circuit 74, among subcarriers difference calculation circuit 73, the correlation calculating circuit 75, corresponding to each sub-carrier correlation sum circuit 76 and division circuit 77.

【0110】また、請求項11の比較選択回路,選択回路,受信信号−キャリア信号間差分計算回路,誤差計算回路,各サブキャリア誤差総和回路及び第2の除算回路は、それぞれ比較選択回路78,選択回路82,受信信号−キャリア信号間差分計算回路83,誤差計算回路8 [0110] In addition, comparison and selection circuit according to claim 11, the selection circuit, the received signal - intercarrier signal difference calculation circuit, an error calculation circuit, each sub-carrier error summation circuit and a second divider circuit, each comparison and selection circuit 78, selection circuit 82, the received signal - intercarrier signal difference calculation circuit 83, error calculation circuit 8
4,各サブキャリア誤差総和回路85及び除算回路86 4, each sub-carrier error summation circuit 85 and division circuit 86
に対応する。 Corresponding to.

【0111】図8はこの形態のOFDM復調回路の構成を示すブロック図である。 [0111] FIG. 8 is a block diagram showing a configuration of an OFDM demodulation circuit of this embodiment. 図9はこの形態の伝送路特性推定回路の構成を示すブロック図である。 Figure 9 is a block diagram showing the configuration of a channel estimation circuit in this embodiment. この形態は第1の実施の形態の変形例である。 This embodiment is a modification of the first embodiment. 図8,図9において、 8, 9,
第1の実施の形態と対応する要素は同一の符号を付けて示してある。 Corresponding elements in the first embodiment are shown by the same reference numerals. なお、図8においては図1の送信部101 Incidentally, the transmission unit 101 1 8
の記載が省略されている。 It is omitted description. 以下の説明において、既に説明した要素の説明は省略する。 In the following description, a description of those elements previously described will be omitted.

【0112】この形態は、2系統の受信信号が伝送路からそれぞれ入力される場合を想定している。 [0112] This embodiment, received signals of two systems are assumed to be respectively inputted from the transmission path. 例えば、ダイバーシチアンテナのように複数のアンテナからの受信信号が並列に入力される場合にこの形態を適用できる。 For example, it can be applied to this embodiment when the received signals from a plurality of antennas as diversity antennas are input in parallel.
そのため、図8に示すように受信回路40,FFT回路50及び検波回路60がそれぞれ2つ設けてある。 Therefore, the receiving circuit 40, FFT circuit 50 and the detection circuit 60 as shown in FIG. 8 is provided two each. 受信回路40,FFT回路50,検波回路60の各々の構成及び動作は図1の場合と同一である。 Receiving circuit 40, FFT circuit 50, each of the configuration and operation of the detection circuit 60 are the same as those of FIG.

【0113】伝送路特性推定回路70Cには、一方の検波回路60(1)が出力する信号SG5,SG6と、他方の検波回路60(2)が出力する信号SG5',SG6' [0113] The channel characteristics estimation circuit 70C includes a signal SG5, SG6 that one of the detection circuit 60 (1) outputs, the other of the detection circuit 60 (2) signal is output SG5 ', SG6'
とがそれぞれ入力される。 Door is input, respectively. 伝送路特性推定回路70Cには、図9に示すように、比較選択回路78,S/P回路71,振幅計算回路72,サブキャリア間差分計算回路73,各サブキャリア振幅総和回路74,相関計算回路75,各サブキャリア相関総和回路76,除算回路7 The channel characteristics estimation circuit 70C, as shown in FIG. 9, comparison and selection circuit 78, S / P circuit 71, the amplitude calculation circuit 72, among subcarriers difference calculation circuit 73, each sub-carrier amplitude summation circuit 74, a correlation calculation circuits 75, each subcarrier correlation summation circuit 76, a division circuit 7
7,選択回路82,S/P回路81,受信信号−キャリア信号間差分計算回路83,誤差計算回路84,各サブキャリア誤差総和回路85,除算回路86及び変調制御信号生成回路87が備わっている。 7, the selection circuit 82, S / P circuit 81, the received signal - intercarrier signal difference calculation circuit 83, error calculation circuit 84, each sub-carrier error summation circuit 85, the divider circuit 86 and a modulation control signal generating circuit 87 is provided .

【0114】比較選択回路78の入力には、2つの検波回路60(1),60(2)からの信号SG6,SG6'がそれぞれ入力される。 [0114] The input of the comparison and selection circuit 78, the two detection circuits 60 (1), 60 (2) signal SG6, SG6 'from being inputted. 比較選択回路78は、入力される2 Comparison and selection circuit 78 2 is inputted
系統の信号SG6,SG6'の振幅又は電力をサブキャリア毎に比較し、大きい方の信号を選択してS/P回路71に出力する。 Comparing the amplitude or power of the system of the signal SG6, SG6 'for each subcarrier, by selecting the larger signal and outputs the S / P circuit 71. また、比較選択回路78は、2系統の信号SG6,SG6'のいずれを選択したかを示す情報を選択情報信号SG9として出力する。 The comparison selection circuit 78 outputs information indicating which selects one of two signals SG6, SG6 'as selection information signal SG9.

【0115】一方、選択回路82の入力には、2つの検波回路60(1),60(2)からの信号SG5,SG5'がそれぞれ入力される。 [0115] On the other hand, to the input of the selection circuit 82, the two detection circuits 60 (1), the signal from the 60 (2) SG5, SG5 'are input. 選択回路82は、比較選択回路7 Selection circuit 82, comparison and selection circuit 7
8からの選択情報信号SG9に従って、2つの信号SG In accordance with the selection information signal SG9 from 8, two signals SG
5,SG5'のいずれか一方を選択しS/P回路81に出力する。 5, select one of the SG5 'outputs to the S / P circuit 81. 図9の伝送路特性推定回路70Cの構成及び動作は、比較選択回路78及び選択回路82が付加された他は図2の伝送路特性推定回路70と同一である。 Channel characteristics estimation circuit 70C of the configuration and operation of FIG. 9, in addition to comparing and selecting circuit 78 and the selection circuit 82 is added is the same as the channel estimation circuit 70 in FIG. 2. 従って、第1の実施の形態と同様に、変調方式及び符号化率を選択するための制御信号SG7を生成できる。 Therefore, as in the first embodiment can generate the control signal SG7 for selecting a modulation scheme and coding rate.

【0116】(第4の実施の形態)本発明のもう1つの実施の形態について、図8及び図10を参照して説明する。 [0116] The Fourth Embodiment Another embodiment of the present invention will be described with reference to FIGS. 8 and 10. この形態は請求項1〜請求項4,請求項10,請求項12,請求項16及び請求項17に対応する。 This form claims 1 to 4, claim 10, claim 12, corresponding to claim 16 and claim 17.

【0117】この形態では、請求項10の加算振幅計算回路,各サブキャリア振幅総和回路,サブキャリア間差分計算回路,相関計算回路,各サブキャリア相関総和回路及び第1の除算回路は、それぞれ加算振幅計算回路7 [0117] In this embodiment, adding the amplitude calculating circuit, each sub-carrier amplitude summation circuit, a difference calculating circuit between subcarriers, the correlation calculation circuit, each subcarrier correlation summation circuit and a first divider circuit of claim 10, adds each amplitude calculation circuit 7
2B,各サブキャリア振幅総和回路74,サブキャリア間差分計算回路73,相関計算回路75,各サブキャリア相関総和回路76及び除算回路77に対応する。 2B, each sub-carrier amplitude summation circuit 74, among subcarriers difference calculation circuit 73, the correlation calculating circuit 75, corresponding to each sub-carrier correlation sum circuit 76 and division circuit 77.

【0118】また、請求項12の受信信号−キャリア信号間差分計算回路,誤差計算回路,各サブキャリア誤差総和回路及び第2の除算回路は、それぞれ受信信号−キャリア信号間差分計算回路83,誤差計算回路84,各サブキャリア誤差総和回路85B及び除算回路86に対応する。 [0118] The receiving signal according to claim 12 - inter-carrier signal difference calculation circuit, an error calculation circuit, each sub-carrier error summation circuit and a second divider circuit, each received signal - intercarrier signal difference calculation circuit 83, error calculating circuit 84, corresponding to each sub-carrier error summation circuit 85B and division circuit 86. 図10はこの形態の伝送路特性推定回路の構成を示すブロック図である。 Figure 10 is a block diagram showing the configuration of a channel estimation circuit in this embodiment. この形態は、第1の実施の形態及び第3の実施の形態の変形例であり、OFDM復調回路の構成は既に説明した図8と同一である。 This embodiment is a modification of the first embodiment and the third embodiment, a structure of the OFDM demodulation circuit is the same as FIG. 8 already described. 但し、伝送路特性推定回路70Cの構成は図10に示すように変更されている。 However, the configuration of the channel estimation circuit 70C is changed as shown in FIG. 10. 図10において、第1の実施の形態と対応する要素は同一の符号を付けて示してある。 10, elements corresponding to the first embodiment are shown by the same reference numerals. 以下の説明において、既に説明した要素の説明は省略する。 In the following description, a description of those elements previously described will be omitted.

【0119】伝送路特性推定回路70Cには、一方の検波回路60(1)が出力する信号SG5,SG6と、他方の検波回路60(2)が出力する信号SG5',SG6' [0119] The channel characteristics estimation circuit 70C includes a signal SG5, SG6 that one of the detection circuit 60 (1) outputs, the other of the detection circuit 60 (2) signal is output SG5 ', SG6'
とがそれぞれ入力される。 Door is input, respectively. この形態では、伝送路特性推定回路70Cには、図10に示すようにそれぞれ2組のS/P回路71,S/P回路81,受信信号−キャリア信号間差分計算回路83及び誤差計算回路84と、加算振幅計算回路72B,サブキャリア間差分計算回路7 In this embodiment, the channel estimation circuit is 70C, FIG as shown in 10, respectively two pairs of S / P circuit 71, S / P circuit 81, the received signal - intercarrier signal difference calculating circuit 83 and the error calculation circuit 84 When, adding the amplitude calculation circuit 72B, among subcarriers difference calculation circuit 7
3,各サブキャリア振幅総和回路74,相関計算回路7 3, each sub-carrier amplitude summation circuit 74, the correlation calculating circuit 7
5,各サブキャリア相関総和回路76,除算回路77, 5, each subcarrier correlation summation circuit 76, dividing circuit 77,
各サブキャリア誤差総和回路85B,除算回路86及び変調制御信号生成回路87とが備わっている。 Each sub-carrier error summation circuit 85B, and a dividing circuit 86 and a modulation control signal generating circuit 87 is provided.

【0120】2組の信号SG6,SG6'は、それぞれS/P回路71(1),71(2)でパラレル信号に変換され、加算振幅計算回路72Bの入力及び受信信号−キャリア信号間差分計算回路83の入力に印加される。 [0120] 2 sets of signals SG6, SG6 'are each S / P circuit 71 (1), is converted into a parallel signal 71 (2), the input and the reception signal of the adder amplitude calculation circuit 72B - inter-carrier signal difference calculator It is applied to the input of the circuit 83. 加算振幅計算回路72Bは、入力される2系統の信号SG Adding the amplitude calculation circuit 72B, the signals of two lines are input SG
6,SG6'の振幅又は電力を計算するとともに、サブキャリア毎に、信号SG6の振幅又は電力と信号SG 6, as well as calculating the amplitude or power of SG6 ', for each subcarrier, the amplitude of the signal SG6 or power and signal SG
6'の振幅又は電力とを加算する。 Adds the amplitude or power of 6 '.

【0121】また、2組の信号SG5,SG5'は、それぞれS/P回路81(1),81(2)でパラレル信号に変換され、受信信号−キャリア信号間差分計算回路83の入力に印加される。 [0121] Further, two sets of signals SG5, SG5 'are each S / P circuit 81 (1), is converted into a parallel signal 81 (2), the received signal - applied to the input of the inter-carrier signal difference calculation circuit 83 It is. 2組の受信信号−キャリア信号間差分計算回路83及び2組の誤差計算回路84の構成及び動作は、図2と同一である。 Two sets of received signals - configuration and operation of the inter-carrier signal difference calculation circuit 83 and two sets of the error calculation circuit 84 is the same as FIG. 各サブキャリア誤差総和回路85Bは、誤差計算回路84(1),84(2)がそれぞれ出力するサブキャリア毎の信号を2シンボルのプリアンブルの全区間で加算して誤差を求めるとともに、誤差計算回路84(1)からの信号について得られた誤差と誤差計算回路84(2)からの信号について得られた誤差とを加算し、誤差の総和を求める。 Each sub-carrier error summation circuit 85B, the error calculation circuit 84 (1), with obtaining an error are added by 84 (2) of the entire section of the preamble of 2 symbols signals for each subcarrier respectively output error calculation circuit 84 adds the error obtained for the signal from the error obtained for the signals from (1) and the error calculation circuit 84 (2), obtaining the sum of the errors.

【0122】図10の除算回路77,除算回路86及び変調制御信号生成回路87の動作は、図2の場合と同一である。 [0122] Operation of the divider circuit 77, the divider circuit 86 and a modulation control signal generating circuit 87 of FIG. 10 is the same as in FIG. 従って、第1の実施の形態と同様に、変調方式及び符号化率を選択するための制御信号SG7を生成できる。 Therefore, as in the first embodiment can generate the control signal SG7 for selecting a modulation scheme and coding rate. (第5の実施の形態)本発明のもう1つの実施の形態について、図11及び図12を参照して説明する。 For another embodiment of the (Fifth Embodiment) The present invention will be described with reference to FIGS. 11 and 12. この形態は請求項5〜請求項7,請求項9,請求項13,請求項14,請求項16及び請求項17に対応する。 This form claims 5 to 7, claim 9, claim 13, claim 14, corresponding to claim 16 and claim 17.

【0123】この形態では、請求項13の平均回路,遅延回路,差分計算回路,誤差計算回路,誤差総和回路, [0123] In this embodiment, averaging circuit of claim 13, the delay circuit, the difference calculation circuit, an error calculation circuit, error summation circuit,
信号平均回路及び第2の除算回路は、それぞれ平均回路92,遅延回路91,差分計算回路93,誤差計算回路94,誤差総和回路95,信号平均回路96及び除算回路86に対応する。 Signal averaging circuit and a second divider circuit, averaging circuit 92, respectively, the delay circuit 91, difference calculation circuit 93, error calculation circuit 94, error summation circuit 95, corresponding to the signal averaging circuit 96 and division circuit 86. 図11はこの形態のOFDM復調回路の構成を示すブロック図である。 Figure 11 is a block diagram showing a configuration of an OFDM demodulation circuit of this embodiment. 図12はこの形態の伝送路特性推定回路の構成を示すブロック図である。 Figure 12 is a block diagram showing the configuration of a channel estimation circuit in this embodiment. この形態は第2の実施の形態の変形例である。 This embodiment is a modification of the second embodiment. 図11,図12において、第2の実施の形態と対応する要素は同一の符号を付けて示してある。 11 and 12, corresponding elements in the second embodiment are shown with the same reference numerals. なお、図11においては図6の送信部101の記載が省略されている。 Incidentally, the description of the transmission unit 101 of FIG. 6 are omitted in FIG. 11. 以下の説明において、既に説明した要素の説明は省略する。 In the following description, a description of those elements previously described will be omitted.

【0124】この形態は、2系統の受信信号が伝送路からそれぞれ入力される場合を想定している。 [0124] This embodiment, received signals of two systems are assumed to be respectively inputted from the transmission path. 例えば、ダイバーシチアンテナのように複数のアンテナからの受信信号が並列に入力される場合にこの形態を適用できる。 For example, it can be applied to this embodiment when the received signals from a plurality of antennas as diversity antennas are input in parallel.
そのため、図11に示すように受信回路40,FFT回路50及び検波回路60がそれぞれ2つ設けてある。 Therefore, the receiving circuit 40, FFT circuit 50 and the detection circuit 60 as shown in FIG. 11 is provided two each. 受信回路40,ローパスフィルタ45,FFT回路50, Receiving circuit 40, a low pass filter 45, FFT circuit 50,
検波回路60の各々の構成及び動作は図6の場合と同一である。 Each of the configuration and operation of the detection circuit 60 are the same as those of FIG.

【0125】伝送路特性推定回路70Dには、一方の検波回路60(1)が出力する信号SG8,SG6と、他方の検波回路60(2)が出力する信号SG8',SG6' [0125] The channel characteristics estimation circuit 70D includes a signal SG8, ​​SG6 that one of the detection circuit 60 (1) outputs, the other of the detection circuit 60 (2) outputs signals to SG8 ', SG6'
とがそれぞれ入力される。 Door is input, respectively. 伝送路特性推定回路70Dには、図12に示すように、比較選択回路78,S/P回路71,振幅計算回路72,サブキャリア間差分計算回路73,各サブキャリア振幅総和回路74,相関計算回路75,各サブキャリア相関総和回路76,除算回路7 The channel characteristics estimation circuit 70D, as shown in FIG. 12, comparison and selection circuit 78, S / P circuit 71, the amplitude calculation circuit 72, among subcarriers difference calculation circuit 73, each sub-carrier amplitude summation circuit 74, a correlation calculation circuits 75, each subcarrier correlation summation circuit 76, a division circuit 7
7と、それぞれ2組の平均回路92,遅延回路91,差分計算回路93,誤差計算回路94,誤差総和回路95 7, each two pairs of averaging circuit 92, a delay circuit 91, difference calculation circuit 93, error calculation circuit 94, error summation circuit 95
と、信号平均回路96,除算回路86,変調制御信号生成回路87とが備わっている。 If, signal averaging circuit 96, the divider circuit 86, is equipped with a modulation control signal generating circuit 87.

【0126】比較選択回路78の入力には、2つの検波回路60(1),60(2)からの信号SG6,SG6'がそれぞれ入力される。 [0126] The input of the comparison and selection circuit 78, the two detection circuits 60 (1), 60 (2) signal SG6, SG6 'from being inputted. 比較選択回路78は、入力される2 Comparison and selection circuit 78 2 is inputted
系統の信号SG6,SG6'の振幅又は電力をサブキャリア毎に比較し、大きい方の信号を選択してS/P回路71に出力する。 Comparing the amplitude or power of the system of the signal SG6, SG6 'for each subcarrier, by selecting the larger signal and outputs the S / P circuit 71. 2組の平均回路92,遅延回路91, 2 sets of averaging circuit 92, a delay circuit 91,
差分計算回路93,誤差計算回路94及び各サブキャリア誤差総和回路85の構成及び動作は、図7の場合と同一である。 Construction and operation of the difference calculation circuit 93, error calculation circuit 94 and each sub-carrier error summation circuit 85 is the same as in FIG. 信号平均回路96は、2つの誤差総和回路9 Signal averaging circuit 96, two error summation circuit 9
5(1),95(2)から出力される2つの信号の平均を計算しその計算結果を出力する。 5 (1), the average of the two signals outputted from the 95 (2) calculates and outputs the calculation result. また、信号平均回路96は平均を計算する際に、誤差総和回路95(1)からの信号と誤差総和回路95(2)からの信号とにそれぞれ独立した重み付けを行う。 The signal averaging circuit 96 in calculating the average, performing independent weighting a signal from error summation circuit 95 (1) signal from the error summation circuit 95 (2).

【0127】図12の除算回路77,除算回路86及び変調制御信号生成回路87の動作は、図7の場合と同一である。 [0127] Operation of the divider circuit 77, the divider circuit 86 and a modulation control signal generating circuit 87 of FIG. 12 is the same as in FIG. 従って、第2の実施の形態と同様に、変調方式及び符号化率を選択するための制御信号SG7を生成できる。 Therefore, as in the second embodiment can generate the control signal SG7 for selecting a modulation scheme and coding rate. (第6の実施の形態)本発明のもう1つの実施の形態について、図11及び図13を参照して説明する。 For (Sixth Embodiment) Another embodiment of the present invention will be described with reference to FIGS. 11 and 13. この形態は請求項5〜請求項7,請求項9,請求項15〜請求項17に対応する。 This form claims 5 to 7, claim 9, corresponding to claim 15 claim 17.

【0128】この形態では、請求項15の平均回路,遅延回路,差分計算回路,誤差計算回路,誤差総和回路, [0128] In this embodiment, averaging circuit of claim 15, the delay circuit, the difference calculation circuit, an error calculation circuit, error summation circuit,
信号選択回路及び第2の除算回路は、それぞれ平均回路92,遅延回路91,差分計算回路93,誤差計算回路94,誤差総和回路95,信号選択回路97及び除算回路86に対応する。 Signal selection circuit and the second divider circuit, averaging circuit 92, respectively, the delay circuit 91, difference calculation circuit 93, error calculation circuit 94, error summation circuit 95, corresponding to the signal selection circuit 97 and division circuit 86. 図13はこの形態の伝送路特性推定回路の構成を示すブロック図である。 Figure 13 is a block diagram showing the configuration of a channel estimation circuit in this embodiment. この形態は第5の実施の形態の変形例である。 This embodiment is a modification of the fifth embodiment. 図13において、図12と対応する要素は同一の符号を付けて示してある。 13, corresponding elements in FIG. 12 are shown by the same reference numerals. 以下の説明において、既に説明した要素の説明は省略する。 In the following description, a description of those elements previously described will be omitted.

【0129】この形態のOFDM復調回路は、第5の実施の形態と同様に図11のように構成されている。 [0129] OFDM demodulation circuit of this embodiment is configured as shown in FIG. 11 as in the fifth embodiment. 但し、伝送路特性推定回路70Dの構成は図13のように変更されている。 However, the configuration of the channel estimation circuit 70D is changed as shown in FIG. 13. 図13においては、図12の信号平均回路96の代わりに信号選択回路97が設けてある。 In Figure 13, signal selection circuit 97 instead of the signal averaging circuit 96 of Figure 12 is provided. 信号選択回路97は、誤差総和回路95(1)から入力される信号と、誤差総和回路95(2)から入力される信号とを比較し、大きい方の信号を選択して除算回路86に出力する。 Signal selection circuit 97 outputs a signal input from the error summation circuit 95 (1), compares the signal input from the error summation circuit 95 (2), the division circuit 86 selects the larger signal to.

【0130】図13の除算回路77,除算回路86及び変調制御信号生成回路87の動作は、図7の場合と同一である。 [0130] Operation of the divider circuit 77, the divider circuit 86 and a modulation control signal generating circuit 87 of FIG. 13 are the same as in FIG. 従って、第2の実施の形態と同様に、変調方式及び符号化率を選択するための制御信号SG7を生成できる。 Therefore, as in the second embodiment can generate the control signal SG7 for selecting a modulation scheme and coding rate.

【0131】 [0131]

【発明の効果】以上説明したように、本発明では、OF As described in the foregoing, in the present invention, OF
DM信号を扱う場合に時間領域で既知なプリアンブルを伝送することなく伝送路の特性を推定できる。 Characteristics of the transmission path can be estimated without transmitting a known preamble in the time domain when dealing with DM signal. このため、伝送効率の低下を避けることができ、既存のシステムにも適応変調方式を採用することが可能になる。 Therefore, it is possible to avoid a decrease in transmission efficiency, it is possible to employ an adaptive modulation scheme in the existing system.

【0132】検波のために利用する信号を用いて伝送路の特性を推定することにより、回路構成の複雑化あるいは処理量の増大を避けることができる。 [0132] By estimating the characteristics of the transmission path by using a signal used for detection, it is possible to avoid an increase in complexity or the amount of processing circuitry. さらに、伝送路の特性が変化した場合に自動的に送信側の変調条件を変更する場合には、変調条件を切り替えるための要求信号をバースト毎に送信する必要がなく、伝送効率の低下を防止できる。 Furthermore, when changing the automatic transmission side of the modulation condition when the characteristics of the transmission path is changed, there is no need to transmit a request signal for switching the modulation conditions for each burst, preventing a decrease in transmission efficiency it can.

【図面の簡単な説明】 BRIEF DESCRIPTION OF THE DRAWINGS

【図1】第1の実施の形態のOFDM変復調回路の構成を示すブロック図である。 1 is a block diagram showing a configuration of an OFDM demodulation circuit of the first embodiment.

【図2】第1の実施の形態の伝送路特性推定回路の構成を示すブロック図である。 2 is a block diagram showing the configuration of a channel estimation circuit of the first embodiment.

【図3】第1の実施の形態の信号の構成を示すタイムチャートである。 3 is a time chart showing the configuration of a first embodiment of the signal.

【図4】伝送路の特性と変調条件との対応(1)を示す変調制御チャートである。 4 is a modulation control chart showing a correspondence (1) of the characteristic and the modulation conditions of the transmission path.

【図5】伝送路の特性と変調条件との対応(2)を示す変調制御チャートである。 5 is a modulation control chart showing the correspondence (2) the characteristics and modulation condition of the transmission path.

【図6】第2の実施の形態のOFDM変復調回路の構成を示すブロック図である。 6 is a block diagram showing a configuration of an OFDM demodulation circuit of the second embodiment.

【図7】第2の実施の形態の伝送路特性推定回路の構成を示すブロック図である。 7 is a block diagram showing the configuration of a channel estimation circuit of the second embodiment.

【図8】第3の実施の形態及び第4の実施の形態のOF [Figure 8] OF of the third embodiment and the fourth embodiment
DM復調回路の構成を示すブロック図である。 DM is a block diagram showing the configuration of a demodulation circuit.

【図9】第3の実施の形態の伝送路特性推定回路の構成を示すブロック図である。 9 is a block diagram showing the configuration of a channel estimation circuit of the third embodiment.

【図10】第4の実施の形態の伝送路特性推定回路の構成を示すブロック図である。 10 is a block diagram showing the configuration of a channel estimation circuit of the fourth embodiment.

【図11】第5の実施の形態及び第6の実施の形態のO [11] O of the fifth embodiment and the sixth embodiment
FDM復調回路の構成を示すブロック図である。 FDM is a block diagram showing the configuration of a demodulation circuit.

【図12】第5の実施の形態の伝送路特性推定回路の構成を示すブロック図である。 12 is a block diagram showing the configuration of a channel estimation circuit of the fifth embodiment.

【図13】第6の実施の形態の伝送路特性推定回路の構成を示すブロック図である。 13 is a block diagram showing the configuration of a channel estimation circuit of the sixth embodiment.

【図14】従来例の通信端末の主要部の構成を示すブロック図である。 14 is a block diagram showing a configuration of a main portion of a communication terminal of a conventional example.

【図15】従来例の信号の構成を示すタイムチャートである。 15 is a time chart showing the configuration of a conventional signal.

【図16】従来例の変調制御チャートである。 16 is a modulation control chart of a conventional example.

【符号の説明】 DESCRIPTION OF SYMBOLS

10 適応変調回路20 IFFT回路30 送信回路40,40B 受信回路45 ローパスフィルタ50 FFT回路60 検波回路61 S/P回路62 遅延回路63 変調成分除去回路64,66,68 P/S回路65 ローパスフィルタ67 変調信号検出回路70,70B,70C,70D 伝送路特性推定回路71,81 S/P回路72 振幅計算回路72B 加算振幅計算回路73 サブキャリア間差分計算回路74 各サブキャリア振幅総和回路75 相関計算回路76 各サブキャリア相関総和回路77,86 除算回路78 比較選択回路81 S/P回路82 選択回路83 受信信号−キャリア信号間差分計算回路84 誤差計算回路85,85B 各サブキャリア誤差総和回路87 変調制御信号生成回路91 遅延回路92 平均回路93 差分計 10 adaptive modulation circuit 20 IFFT circuit 30 transmitting circuit 40,40B receiving circuit 45 the low-pass filter 50 FFT circuit 60 detection circuit 61 S / P circuit 62 a delay circuit 63 modulation component eliminating circuit 64, 66, 68 P / S circuit 65 low-pass filter 67 modulation signal detection circuit 70,70B, 70C, 70D channel estimation circuit 71, 81 S / P circuit 72 amplitude calculation circuit 72B adds amplitude calculation circuit 73 between subcarriers difference calculating circuit 74 each subcarrier amplitude summation circuit 75 the correlation calculation circuit 76 each subcarrier correlation sum circuit 77,86 divider circuit 78 comparing and selecting circuit 81 S / P circuit 82 selecting circuit 83 receives the signal - carrier signal differencing calculation circuit 84 error calculating circuit 85,85B each subcarrier error summation circuit 87 modulates the control signal generating circuit 91 a delay circuit 92 the averaging circuit 93 difference meter 回路94 誤差計算回路95 誤差総和回路96 信号平均回路97 信号選択回路101 送信部102 受信部 Circuit 94 error calculating circuit 95 error summation circuit 96 a signal averaging circuit 97 the signal selection circuit 101 transmitting unit 102 receiving unit

───────────────────────────────────────────────────── フロントページの続き (72)発明者 梅比良 正弘 東京都千代田区大手町二丁目3番1号 日本電信電話株式会社内 (56)参考文献 特開 平10−257013(JP,A) 特開 平11−17642(JP,A) 特開 平11−163822(JP,A) 特開 平11−163823(JP,A) 特開 平10−303849(JP,A) 特開 平10−247955(JP,A) 国際公開99/001956(WO,A1) (58)調査した分野(Int.Cl. 7 ,DB名) H04J 11/00 ────────────────────────────────────────────────── ─── of the front page continued (72) inventor plum Hira Masahiro Otemachi, Chiyoda-ku, tokyo chome No. 3 No. 1, Nippon Telegraph and Telephone Corporation within (56) reference Patent flat 10-257013 (JP, a) JP open flat 11-17642 (JP, A) Patent Rights 11-163822 (JP, A) Patent Rights 11-163823 (JP, A) Patent Rights 10-303849 (JP, A) Patent Rights 10-247955 ( JP, a) WO 99/001956 (WO, A1) (58 ) investigated the field (Int.Cl. 7, DB name) H04J 11/00

Claims (17)

    (57)【特許請求の範囲】 (57) [the claims]
  1. 【請求項1】 同一の既知のプリアンブル信号が少なくとも2回現れる直交周波数多重信号を入力し、入力した信号からそれに含まれる受信データを検出するOFDM 1. A same known preamble signal is inputted orthogonal frequency division multiplexed signal appearing at least twice to detect the received data contained therein from the input signal OFDM
    復調回路において、 無線周波数の受信信号をベースバンド信号に変換する受信回路と、 前記受信回路から出力されるベースバンド信号をシリアル・パラレル変換した後で高速フーリエ変換する高速フーリエ変換回路と、 前記高速フーリエ変換回路から出力される周波数毎に分離された複数の信号から受信データを抽出する受信データ抽出回路と、 受信信号のプリアンブル区間で、前記高速フーリエ変換回路から出力される周波数毎に分離された複数の信号から変調成分を除去した信号を第1の信号として生成する変調成分除去回路と、 受信信号のプリアンブル区間で、前記高速フーリエ変換回路から出力される周波数毎に分離された複数の信号から各周波数に対する伝送路の振幅特性及び位相特性を表すキャリア信号を第2の信号として In the demodulation circuit, a receiving circuit for converting a received signal of a radio frequency into a baseband signal, and the fast Fourier transform circuit for fast Fourier converting the baseband signal output from the receiving circuit after the serial-parallel conversion, the high-speed a reception data extracting circuit for extracting received data from a plurality of signals separated for each frequency output from the Fourier transform circuit, in the preamble section of the received signal, are separated for each frequency output from the fast Fourier transform circuit a modulation component eliminating circuit for generating a removal signal of the modulation component from a plurality of signals as the first signal, in the preamble section of the received signal, from a plurality of signals separated for each frequency output from the fast Fourier transform circuit the carrier signal representing the amplitude and phase characteristics of the transmission path for each frequency as a second signal 成するキャリア信号生成回路と、 前記変調成分除去回路が生成した第1の信号と、前記キャリア信号生成回路が生成した第2の信号とに基づいて、伝送路の特性を推定し、推定された伝送路の特性に適した変調条件を示す信号を出力する伝送路特性推定回路とを設けたことを特徴とするOFDM復調回路。 A carrier signal generating circuit for forming said first signal for modulating component removal circuit is generated, based on the second signal the carrier signal generating circuit is generated, it estimates the characteristics of the transmission path, the estimated OFDM demodulation circuit, characterized in that it is provided a channel estimation circuit for outputting a signal indicating the modulation conditions suitable for characteristics of the transmission path.
  2. 【請求項2】 同一の既知のプリアンブル信号が少なくとも2回現れる直交周波数多重信号を入力し、入力した信号からそれに含まれる受信データを検出するとともに、送信対象のデータを変調して出力するOFDM変復調回路において、 無線周波数の受信信号をベースバンド信号に変換する受信回路と、 前記受信回路から出力されるベースバンド信号をシリアル・パラレル変換した後で高速フーリエ変換する高速フーリエ変換回路と、 前記高速フーリエ変換回路から出力される周波数毎に分離された複数の信号から受信データを抽出する受信データ抽出回路と、 受信信号のプリアンブル区間で、前記高速フーリエ変換回路から出力される周波数毎に分離された複数の信号から変調成分を除去した信号を第1の信号として生成する変調成分 Wherein the same known preamble signal is inputted orthogonal frequency division multiplexed signal appearing at least twice, and detects the reception data contained therein from the input signal, OFDM modulation and demodulation and outputs the modulated data to be transmitted in the circuit, a receiving circuit for converting a received signal of a radio frequency into a baseband signal, and the fast Fourier transform circuit for fast Fourier converting the baseband signal after serial-parallel conversion output from the reception circuit, said fast Fourier a reception data extracting circuit for extracting received data from a plurality of signals separated for each frequency output from the conversion circuit, in the preamble section of the received signal, a plurality separated for each frequency output from the fast Fourier transform circuit modulation components from the signal the signal obtained by removing modulation components generated as a first signal 去回路と、 受信信号のプリアンブル区間で、前記高速フーリエ変換回路から出力される周波数毎に分離された複数の信号から各周波数に対する伝送路の振幅特性及び位相特性を表すキャリア信号を第2の信号として生成するキャリア信号生成回路と、 前記変調成分除去回路が生成した第1の信号と、前記キャリア信号生成回路が生成した第2の信号とに基づいて、伝送路の特性を推定し、推定された伝送路の特性に適した変調条件を示す信号を出力する伝送路特性推定回路と、 変調方式,誤り訂正の符号化率及びシンボルレートの少なくとも1つが可変の変調回路を含み、前記伝送路特性推定回路が出力する信号に従って決定した変調条件で送信対象のデータを変調する適応変調回路と、 前記適応変調回路で変調された信号に対して逆高 A circuit to, in the preamble section of the received signal, the fast Fourier carrier signal representing the amplitude and phase characteristics of the transmission path for each frequency from a plurality of signals separated for each frequency outputted from the conversion circuit the second signal It based the carrier signal generating circuit for generating a first signal the modulation component removing circuit is generated, and a second signal that the carrier signal generation circuit is generated as to estimate the characteristics of the transmission path is estimated includes a channel estimation circuit for outputting a signal indicating the modulation conditions suitable for characteristics of the transmission path, the modulation method, the at least one variable of the modulation circuit of the coding rate and the symbol rate of the error correction has the transmission path characteristics and adaptive modulation circuitry for modulating the data to be transmitted in the modulation conditions estimation circuit is determined in accordance with the signal output from the inverse high relative signal modulated by the adaptive modulation circuit フーリエ変換の処理を施す逆高速フーリエ変換回路と、 前記逆高速フーリエ変換回路で処理された信号を無線周波数の信号に変換する送信回路とを設けたことを特徴とするOFDM変復調回路。 OFDM modulation and demodulation circuit, wherein the inverse fast Fourier transform circuit which performs the processing of Fourier transform, that the processed signal by the inverse fast Fourier transform circuit is provided and a transmission circuit for converting the radio frequency signals.
  3. 【請求項3】 請求項1のOFDM復調回路において、 3. A OFDM demodulation circuit according to claim 1,
    前記変調成分除去回路にはサブキャリア毎に既知のプリアンブル信号と受信信号との計算を行う逆変調手段を設け、前記キャリア信号生成回路には変調成分除去回路が出力する第1の信号を複数のプリアンブルについて平滑化するフィルタ手段を設け、前記受信データ抽出回路にはキャリア信号生成回路の出力する第2の信号をキャリア信号として利用し受信信号を検波する同期検波手段を設けたことを特徴とするOFDM復調回路。 The provided inverse modulating means for performing calculation with the known preamble signal and the received signal for each subcarrier in the modulated component eliminating circuit, the first signal a plurality of outputting modulation component removing circuit in the carrier signal generating circuit provided filter means for smoothing the preamble, characterized in that a synchronous detection means for detecting a received signal using the second signal as a carrier signal output from the carrier signal generating circuit in the reception data extracting circuit OFDM demodulation circuit.
  4. 【請求項4】 請求項1のOFDM復調回路において、 4. The OFDM demodulation circuit according to claim 1,
    前記伝送路特性推定回路に、 前記第2の信号の大きさ又は振幅をサブキャリア毎に計算して出力する振幅計算回路と、 前記振幅計算回路が出力する信号を全てのサブキャリアについて加算する各サブキャリア振幅総和回路と、 前記振幅計算回路が出力する信号を入力し、互いに隣接するサブキャリアの信号振幅の差分を計算して出力するサブキャリア間差分計算回路と、 前記サブキャリア間差分計算回路が出力する差分の信号の大きさ又は振幅を計算して出力する相関計算回路と、 前記相関計算回路が出力する信号を全てのサブキャリアについて加算する各サブキャリア相関総和回路と、 前記各サブキャリア相関総和回路が出力する信号を前記各サブキャリア振幅総和回路が出力する信号で除算する第1の除算回路と、 前記第1の信号と The channel estimation circuit, and a magnitude or amplitude calculation circuit to calculate the amplitude for each subcarrier and outputs the second signal, each summation over all subcarriers signals the amplitude calculation circuit outputs a subcarrier amplitude summation circuit, the amplitude calculation circuit inputs a signal to be output, and among subcarriers difference calculation circuit configured to calculate the difference between the signal amplitude of neighboring subcarriers, the subcarriers between difference calculation circuit correlation and calculation circuit, and each subcarrier correlation sum circuit for adding all of the sub-carrier signals by the correlation calculating circuit outputs, each subcarrier but that calculates and outputs the magnitude or amplitude of the difference signal to be output a first divider circuit for dividing a signal output from the correlation sum circuit said at signal each subcarrier amplitude summation circuit outputs said first signal and 前記第2の信号との差分を計算して出力する受信信号−キャリア信号間差分計算回路と、 前記受信信号−キャリア信号間差分計算回路が出力する信号の大きさ又は振幅を計算して出力する誤差計算回路と、 前記誤差計算回路が出力する信号を全てのサブキャリアについて加算する各サブキャリア誤差総和回路と、 前記各サブキャリア振幅総和回路が出力する信号を前記各サブキャリア誤差総和回路が出力する信号で除算する第2の除算回路と、 前記第1の除算回路が出力する信号と第2の除算回路が出力する信号とに従って検出された伝送路の特性に応じた信号を生成する変調制御信号生成回路とを設けたことを特徴とするOFDM復調回路。 Received signal and calculates and outputs a difference between the second signal - a difference calculating circuit between a carrier signal, the received signal - to output a magnitude or amplitude of the signal difference calculation circuit between the carrier signal and outputs the calculated an error calculation circuit, wherein the error and the sub-carrier error summation circuit computing circuit for adding all of the sub-carrier signals to be output, each sub-carrier amplitude summation circuit each sub-carrier error summation circuit a signal output from the output a second divider circuit for dividing a signal for said first divider circuit modulation control for generating a signal corresponding to the characteristics of the transmission path is detected in accordance with signal output and a signal which the second divider circuit outputs OFDM demodulation circuit, characterized in that it is provided a signal generating circuit.
  5. 【請求項5】 同一の既知のプリアンブル信号が少なくとも2回現れる直交周波数多重信号を入力し、入力した信号からそれに含まれる受信データを検出するOFDM 5. The same known preamble signal is inputted orthogonal frequency division multiplexed signal appearing at least twice to detect the received data contained therein from the input signal OFDM
    復調回路において、 無線周波数の受信信号をベースバンド信号に変換し、プリアンブル区間でそのベースバンド信号を第1の信号として生成する受信回路と、 前記受信回路から出力される信号の雑音をプリアンブル区間のみ除去する雑音除去回路と、 前記雑音除去回路及び受信回路から出力されるベースバンド信号をシリアル・パラレル変換した後で高速フーリエ変換する高速フーリエ変換回路と、 前記高速フーリエ変換回路から出力される周波数毎に分離された複数の信号から受信データを抽出する受信データ抽出回路と、 受信信号のプリアンブル区間で、前記高速フーリエ変換回路から出力される周波数毎に分離された複数の信号から変調成分を除去した信号を第2の信号として生成する変調成分除去回路と、 前記変調成分除去回路 In the demodulation circuit, it converts the received signal of a radio frequency into a baseband signal, a receiving circuit for generating a baseband signal in the preamble section as the first signal, a noise signal output from the receiving circuit only preamble section a noise removal circuit for removing, and the fast Fourier transform circuit for fast Fourier converting the baseband signal output from the noise reduction circuit and the receiving circuit after the serial-parallel conversion, each frequency output from the fast Fourier transform circuit a reception data extracting circuit for extracting received data from a plurality of signals which are separated, in the preamble section of the received signal to remove the modulated components from the plurality of signals separated for each frequency output from the fast Fourier transform circuit a modulation component eliminating circuit for generating a signal as a second signal, the modulation component removing circuit 生成した第2の信号と、前記受信回路が生成した第1の信号とに基づいて、伝送路の特性を推定し、推定された伝送路の特性に適した変調条件を示す信号を出力する伝送路特性推定回路とを設けたことを特徴とするOFDM復調回路。 A second signal generated, based on the first signal the receiver circuit is generated, estimates the characteristics of the transmission path, and outputs a signal indicating the modulation conditions suitable to the characteristics of the estimated transmission path transmission OFDM demodulation circuit, characterized in that it is provided a road characteristics estimator.
  6. 【請求項6】 同一の既知のプリアンブル信号が少なくとも2回現れる直交周波数多重信号を入力し、入力した信号からそれに含まれる受信データを検出するとともに、送信対象のデータを変調して出力するOFDM変復調回路において、 無線周波数の受信信号をベースバンド信号に変換し、プリアンブル区間でそのベースバンド信号を第1の信号として生成する受信回路と、 前記受信回路から出力される信号の雑音をプリアンブル区間のみ除去する雑音除去回路と、 前記雑音除去回路及び受信回路から出力されるベースバンド信号をシリアル・パラレル変換した後で高速フーリエ変換する高速フーリエ変換回路と、 前記高速フーリエ変換回路から出力される周波数毎に分離された複数の信号から受信データを抽出する受信データ抽出回路 6. same known preamble signal is inputted orthogonal frequency division multiplexed signal appearing at least twice, and detects the reception data contained therein from the input signal, OFDM modulation and demodulation and outputs the modulated data to be transmitted removing the circuit, it converts the received signal of a radio frequency into a baseband signal, a receiving circuit for generating a baseband signal in the preamble section as the first signal, a noise signal output from the receiving circuit only preamble section a noise reduction circuit for the baseband signal output from the noise reduction circuit and the receiving circuit and the fast Fourier transform circuit for fast Fourier transform after the serial-parallel conversion, each frequency output from the fast Fourier transform circuit receiving data extracting circuit for extracting the received data from the separated plurality of signals 、 受信信号のプリアンブル区間で、前記高速フーリエ変換回路から出力される周波数毎に分離された複数の信号から変調成分を除去した信号を第2の信号として生成する変調成分除去回路と、 前記変調成分除去回路が生成した第2の信号と、前記受信回路が生成した第1の信号とに基づいて、伝送路の特性を推定し、推定された伝送路の特性に適した変調条件を示す信号を出力する伝送路特性推定回路と、 変調方式,誤り訂正の符号化率及びシンボルレートの少なくとも1つが可変の変調回路を含み、前記伝送路特性推定回路が出力する信号に従って決定した変調条件で送信対象のデータを変調する適応変調回路と、 前記適応変調回路で変調された信号に対して逆高速フーリエ変換の処理を施す逆高速フーリエ変換回路と、 前記逆高速フ , In the preamble section of the received signal, a modulation component removing circuit for generating the fast Fourier transform circuit signal obtained by removing the modulation component from the plurality of signals separated for each frequency output from the second signal, the modulation component a second signal removal circuit has generated, based on the first signal the receiver circuit is generated, estimates the characteristics of the transmission path, a signal indicating the modulation conditions suitable to the characteristics of the predicted transmission a channel estimation circuit for outputting a modulation scheme comprises at least one variable of the modulation circuit of the coding rate and the symbol rate of the error correction, transmission target in determined modulation conditions in accordance with the signal the channel estimation circuit outputs and adaptive modulation circuitry for modulating the data, an inverse fast Fourier transform circuit which performs processing of inverse fast Fourier transform on the signal modulated by the adaptive modulation circuit, the inverse fast off リエ変換回路で処理された信号を無線周波数の信号に変換する送信回路とを設けたことを特徴とするOFDM変復調回路。 OFDM modulation and demodulation circuit which is characterized in that a transmission circuit for converting the signals processed by the Fourier transform circuit into a radio frequency signal.
  7. 【請求項7】 請求項5のOFDM復調回路において、 In OFDM demodulation circuit 7. The method of claim 5,
    前記雑音除去回路には、プリアンブル区間で受信回路が出力する前記第1の信号を平滑化するフィルタ手段を設け、前記変調成分除去回路には、サブキャリア毎に既知のプリアンブル信号と前記雑音除去回路が出力した受信信号との計算を行う逆変調手段を設け、前記受信データ抽出回路には、前記変調成分除去回路の出力する前記第2の信号をキャリア信号として利用し受信信号を検波する同期検波手段を設けたことを特徴とするOFDM復調回路。 Wherein the noise reduction circuit is provided with a filter means for smoothing said first signal receiving circuit outputs the preamble interval, wherein the modulating component removal circuit, known per subcarrier preamble signal and the noise elimination circuit There is provided a reverse modulation means for performing calculations between the reception signal output, the said reception data extracting circuit, a synchronous detection for detecting a received signal using the second signal as a carrier signal outputted by the modulation component removing circuit OFDM demodulation circuit, characterized in that it is provided with means.
  8. 【請求項8】 請求項5のOFDM復調回路において、 8. The OFDM demodulation circuit according to claim 5,
    前記伝送路特性推定回路に、 前記第2の信号の大きさ又は振幅をサブキャリア毎に計算して出力する振幅計算回路と、 前記振幅計算回路が出力する信号を全てのサブキャリアについて加算する各サブキャリア振幅総和回路と、 前記振幅計算回路が出力する信号を入力し、互いに隣接するサブキャリアの信号振幅の差分を計算するサブキャリア間差分計算回路と、 前記サブキャリア間差分計算回路が出力する差分の信号の大きさ又は振幅を計算して出力する相関計算回路と、 前記相関計算回路が出力する信号を全てのサブキャリアについて加算する各サブキャリア相関総和回路と、 前記各サブキャリア相関総和回路が出力する信号を前記各サブキャリア振幅総和回路が出力する信号で除算する第1の除算回路と、 前記第1の信号を平均化す The channel estimation circuit, and a magnitude or amplitude calculation circuit to calculate the amplitude for each subcarrier and outputs the second signal, each summation over all subcarriers signals the amplitude calculation circuit outputs a subcarrier amplitude summation circuit receives a signal the amplitude calculating circuit outputs, and among subcarriers difference calculating circuit for calculating a difference of the signal amplitude of a subcarrier adjacent to each other, the inter-subcarrier difference calculation circuit outputs a correlation calculation circuit to calculate the magnitude or amplitude of the difference signal outputs, and each sub-carrier correlation sum circuit for adding all of the sub-carrier signals by the correlation calculating circuit outputs, each subcarrier correlation summation circuit the average turn into but a first divider circuit for dividing the signal output said at signal each subcarrier amplitude summation circuit outputs, said first signal る平均回路と、 前記第1の信号を前記平均回路の処理遅延分だけ遅延して出力する遅延回路と、 前記平均回路が出力する信号と、前記遅延回路が出力する信号との差分を計算する差分計算回路と、 前記差分計算回路が出力する信号の大きさ又は振幅を計算して出力する誤差計算回路と、 前記誤差計算回路が出力する信号をプリアンブル区間で加算する誤差総和回路と、 前記誤差総和回路が出力する信号を前記各サブキャリア誤差総和回路が出力する信号で除算する第2の除算回路と、 前記第1の除算回路が出力する信号と第2の除算回路が出力する信号とに従って検出された伝送路の特性に応じた信号を生成する変調方式判定回路とを設けたことを特徴とするOFDM復調回路。 And averaging circuit that calculates a delay circuit for processing delay amount corresponding to the delay output of the first signal the averaging circuit, and a signal the average circuit outputs the difference between the signal which the delay circuit outputs a difference calculation circuit, an error calculation circuit which calculates and outputs the magnitude or amplitude of the signal the difference calculating circuit outputs, the error summation circuit for adding the signals the error calculation circuit outputs the preamble interval, the error a second divider circuit for dividing the signal summation circuit outputs the in signal subcarriers error summation circuit outputs, in accordance with the first signal of the division circuit outputs a signal by the second division circuit outputs OFDM demodulation circuit characterized in that a modulation type determination circuit for generating a signal corresponding to the characteristics of the detected transmission path.
  9. 【請求項9】 請求項1又は請求項5のOFDM復調回路において、 前記受信回路,前記高速フーリエ変換回路,前記受信データ抽出回路及び前記変調成分除去回路並びに請求項1 9. The OFDM demodulation circuit according to claim 1 or claim 5, wherein the receiving circuit, the fast Fourier transform circuit, the reception data extracting circuit and the modulation component removing circuit and claim 1
    のキャリア信号生成回路又は請求項5の前記雑音除去回路をそれぞれ複数設けるとともに、前記伝送路特性推定回路に、 請求項1のキャリア信号生成回路又は請求項5の前記雑音除去回路が生成した前記第2の信号を複数入力し、各サブキャリア毎に振幅が大きい方の信号を選択して出力するとともに、その選択状態を示す情報を出力する比較選択回路と、 前記比較選択回路が出力する信号の大きさ又は振幅を計算する振幅計算回路と、 前記振幅計算回路が出力する信号を全てのサブキャリアについて加算しキャリア受信信号として出力する各サブキャリア振幅総和回路と、 前記振幅計算回路が出力する信号を入力し、互いに隣接するサブキャリアの信号振幅の差分を計算するサブキャリア間差分計算回路と、 前記サブキャリア間差分計 Together provide a plurality of the noise reduction circuit of the carrier signal generating circuit or claim 5, respectively, in the channel estimation circuit, wherein the said noise reduction circuit of the carrier signal generating circuit or claim 5 of claim 1 is generated a second signal plurality of inputs and outputs for each subcarrier and selects the signal towards the amplitude is large, the comparison selection circuit for outputting information indicating the selected state, the signal which the comparison and selection circuit outputs an amplitude calculation circuit for calculating a magnitude or amplitude, each subcarrier amplitude summation circuit, the signal output from the amplitude calculating circuit for outputting a signal the amplitude calculation circuit outputs as an addition to the carrier received signal for all of the subcarriers type and a difference calculating circuit between subcarriers for calculating a difference of the signal amplitude of a subcarrier adjacent to each other, between the subcarriers difference meter 回路が出力する差分の信号の大きさ又は振幅を計算する相関計算回路と、 前記相関計算回路が出力する信号を全てのサブキャリアについて加算する各サブキャリア相関総和回路と、 前記各サブキャリア相関総和回路が出力する信号を前記各サブキャリア振幅総和回路が出力する信号で除算する第1の除算回路とを設けたことを特徴とするOFDM復調回路。 A correlation calculation circuit for calculating a magnitude or amplitude of the difference signal circuit outputs, and each sub-carrier correlation sum circuit for adding all of the sub-carrier signals by the correlation calculating circuit outputs, the correlation sum subcarriers OFDM demodulation circuit, characterized in that it is provided a first divider circuit for dividing a signal output circuit the the signal of each subcarrier amplitude summation circuit outputs.
  10. 【請求項10】 請求項1又は請求項5のOFDM復調回路において、 前記受信回路,前記高速フーリエ変換回路,前記受信データ抽出回路及び前記変調成分除去回路並びに請求項1 10. The OFDM demodulation circuit according to claim 1 or claim 5, wherein the receiving circuit, the fast Fourier transform circuit, the reception data extracting circuit and the modulation component removing circuit and claim 1
    のキャリア信号生成回路又は請求項5の前記雑音除去回路をそれぞれ複数設けるとともに、前記伝送路特性推定回路に、 請求項1のキャリア信号生成回路又は請求項5の前記雑音除去回路が生成した前記第2の信号を複数入力し、各サブキャリア毎に入力信号の大きさ又は振幅を加算する加算振幅計算回路と、 前記加算振幅計算回路が出力する信号を全てのサブキャリアについて加算しキャリア受信信号として出力する各サブキャリア振幅総和回路と、 前記加算振幅計算回路が出力する信号を入力し、互いに隣接するサブキャリアの信号振幅の差分を計算するサブキャリア間差分計算回路と、 前記サブキャリア間差分計算回路が出力する差分の信号の大きさ又は振幅を計算する相関計算回路と、 前記相関計算回路が出力する信号を全ての Together provide a plurality of the noise reduction circuit of the carrier signal generating circuit or claim 5, respectively, in the channel estimation circuit, wherein the said noise reduction circuit of the carrier signal generating circuit or claim 5 of claim 1 is generated a second signal plurality of inputs, and summing the amplitude calculating circuit for adding the magnitude or amplitude of the input signal for each sub-carrier, as an addition to the carrier received signal for all of the sub-carrier signals the adder amplitude calculation circuit outputs and each subcarrier amplitude sum circuit which outputs the summed input signals amplitude calculating circuit outputs, a difference calculating circuit between subcarriers for calculating a difference of the signal amplitude of a subcarrier adjacent to each other, the inter-subcarrier difference calculator a correlation calculation circuit for calculating a magnitude or amplitude of the difference signal circuit outputs, of all the signals by the correlation calculating circuit outputs ブキャリアについて加算する各サブキャリア相関総和回路と、 前記各サブキャリア相関総和回路が出力する信号を前記各サブキャリア振幅総和回路が出力する信号で除算する第1の除算回路とを設けたことを特徴とするOFDM復調回路。 Wherein each subcarrier correlation sum circuit for adding the subcarrier, that the signals each subcarrier correlation sum circuit outputs said each sub-carrier amplitude summation circuit is provided and a first divider circuit for dividing the signal to be output OFDM demodulation circuit according to.
  11. 【請求項11】 請求項1のOFDM復調回路において、 前記受信回路,前記高速フーリエ変換回路,前記受信データ抽出回路,前記変調成分除去回路及びキャリア信号生成回路をそれぞれ複数設けるとともに、前記伝送路特性推定回路に、 前記第2の信号を複数入力し、各サブキャリア毎に振幅が大きい方の信号を選択して出力するとともに、その選択状態を示す情報を出力する比較選択回路と、 前記変調成分除去回路が出力する複数の第1の信号を入力し、各サブキャリア毎に、前記比較選択回路の選択状態に従って1つの第1の信号を選択する選択回路と、 前記選択回路が出力する信号と前記比較選択回路が出力する信号との差分を計算する受信信号−キャリア信号間差分計算回路と、 前記受信信号−キャリア信号間差分計算回路が In OFDM demodulation circuit 11. The method of claim 1, wherein the receiving circuit, the fast Fourier transform circuit, the reception data extracting circuit, the modulation component removing circuit and a carrier signal generating circuit with a plurality provided, the channel characteristics the estimation circuit, wherein the second signal plurality of inputs and outputs and selecting the signal towards the amplitude is larger for each subcarrier, a comparison selection circuit for outputting information indicating the selected state, the modulation component enter a plurality of first signal elimination circuit outputs, for each subcarrier, a selection circuit for selecting one of the first signal according to the selection status of the comparison selection circuit, signals the selection circuit outputs the It received signal to calculate the difference between the signal which the comparison and selection circuit outputs - a difference calculating circuit between a carrier signal, the received signal - intercarrier signal difference calculation circuit 力する信号の大きさ又は振幅を計算する誤差計算回路と、 前記誤差計算回路が出力する信号を全てのサブキャリアについて加算する各サブキャリア誤差総和回路と、 前記各サブキャリア振幅総和回路が出力する信号を前記各サブキャリア誤差総和回路が出力する信号で除算する第2の除算回路とを設けたことを特徴とするOFDM復調回路。 An error calculation circuit for calculating a magnitude or amplitude of the force signals, each subcarrier error summation circuit for adding all of the sub-carrier signals the error calculation circuit outputs, each sub-carrier amplitude summation circuit outputs OFDM demodulation circuit characterized in that a second divider circuit for dividing a signal the in signal subcarriers error summation circuit outputs.
  12. 【請求項12】 請求項1のOFDM復調回路において、 前記受信回路,前記高速フーリエ変換回路,前記受信データ抽出回路,前記変調成分除去回路及びキャリア信号生成回路をそれぞれ複数設けるとともに、前記伝送路特性推定回路に、 複数の第1の信号及び第2の信号を入力し、対応するサブキャリア毎に前記第1の信号と第2の信号との差分を計算する複数の受信信号−キャリア信号間差分計算回路と、 前記複数の受信信号−キャリア信号間差分計算回路がそれぞれ出力する信号の大きさ又は振幅を計算する複数の誤差計算回路と、 前記複数の誤差計算回路が出力する信号を全てのサブキャリアについて加算する各サブキャリア誤差総和回路と、 前記各サブキャリア振幅総和回路が出力する信号を前記各サブキャリア誤差総和回路 In OFDM demodulation circuit 12. The method of claim 1, wherein the receiving circuit, the fast Fourier transform circuit, the reception data extracting circuit, the modulation component removing circuit and a carrier signal generating circuit with a plurality provided, the channel characteristics the estimating circuit, inputs a plurality of first and second signals, corresponding the each subcarrier to a first signal and a plurality of receiving signals for calculating a difference between the second signal - inter-carrier signal difference a calculation circuit, the plurality of received signals - a plurality of error calculation circuit difference calculating circuit between a carrier signal to calculate the magnitude or amplitude of the signal output, respectively, the plurality of all the sub-signals error calculation circuit outputs and each subcarrier error summation circuit for adding the carrier, the signals each subcarrier amplitude summation circuit outputs the sub-carrier error summation circuit 出力する信号で除算する第2の除算回路とを設けたことを特徴とするOFDM復調回路。 OFDM demodulation circuit characterized in that a second divider circuit for dividing the output signal.
  13. 【請求項13】 請求項5のOFDM復調回路において、 前記受信回路,前記高速フーリエ変換回路,前記受信データ抽出回路,前記変調成分除去回路及び前記雑音除去回路をそれぞれ複数設けるとともに、前記伝送路特性推定回路に、 前記複数の雑音除去回路が生成した複数の第1の信号をそれぞれ平均化する複数の平均回路と、 前記複数の第1の信号を前記平均回路の処理遅延分だけ遅延して出力する複数の遅延回路と、 前記平均回路が出力する信号と、前記遅延回路が出力する信号との差分を計算する複数の差分計算回路と、 前記差分計算回路が出力する信号の大きさ又は振幅を計算して出力する複数の誤差計算回路と、 前記誤差計算回路が出力する信号をプリアンブル区間で加算する複数の誤差総和回路と、 前記複数の誤差総和 In OFDM demodulation circuit 13. The method of claim 5, wherein the receiving circuit, the fast Fourier transform circuit, the reception data extracting circuit, the modulation component removing circuit and the noise elimination circuit with each of the plurality providing the channel characteristics the estimation circuit, wherein a plurality of averaging circuit for respectively averaging a plurality of the first signal in which a plurality of noise reduction circuit has generated, the plurality of first signal delayed by a processing delay amount of said averaging circuit output to a plurality of delay circuits, a signal in which the average circuit outputs, a plurality of difference calculating circuit for calculating a difference between the signal which the delay circuit outputs, the magnitude or amplitude of the signal the difference calculation circuit outputs a plurality of error calculation circuit calculates and outputs a plurality of error summation circuit for adding the signals in preamble section in which the error calculation circuit outputs, said plurality of error summation 路がそれぞれ出力する複数の信号の平均を計算する信号平均回路と、 前記信号平均回路が出力する信号を前記各サブキャリア誤差総和回路が出力する信号で除算する第2の除算回路とを設けたことを特徴とするOFDM復調回路。 It provided a signal averaging circuit for calculating an average of a plurality of signals road outputs respectively, and a second divider circuit for dividing the signal by the signal averaging circuit outputs the in signal subcarriers error summation circuit outputs OFDM demodulation circuit, characterized in that.
  14. 【請求項14】 請求項13のOFDM復調回路において、前記信号平均回路は複数の入力信号にそれぞれ重み付けを行った結果を加算してその平均を計算することを特徴とするOFDM復調回路。 In OFDM demodulation circuit 14. The method of claim 13, wherein the signal averaging circuit OFDM demodulation circuit and calculates the average by adding the result of each weighting to a plurality of input signals.
  15. 【請求項15】 請求項5のOFDM復調回路において、 前記受信回路,前記高速フーリエ変換回路,前記受信データ抽出回路,前記変調成分除去回路及び前記雑音除去回路をそれぞれ複数設けるとともに、前記伝送路特性推定回路に、 前記複数の雑音除去回路が生成した複数の第1の信号をそれぞれ平均化する複数の平均回路と、 前記複数の第1の信号を前記平均回路の処理遅延分だけ遅延して出力する複数の遅延回路と、 前記平均回路が出力する信号と、前記遅延回路が出力する信号との差分を計算する複数の差分計算回路と、 前記差分計算回路が出力する信号の大きさ又は振幅を計算して出力する複数の誤差計算回路と、 前記誤差計算回路が出力する信号をプリアンブル区間で加算する複数の誤差総和回路と、 前記複数の誤差総和 In OFDM demodulation circuit 15. The method of claim 5, wherein the receiving circuit, the fast Fourier transform circuit, the reception data extracting circuit, the modulation component removing circuit and the noise elimination circuit with each of the plurality providing the channel characteristics the estimation circuit, wherein a plurality of averaging circuit for respectively averaging a plurality of the first signal in which a plurality of noise reduction circuit has generated, the plurality of first signal delayed by a processing delay amount of said averaging circuit output to a plurality of delay circuits, a signal in which the average circuit outputs, a plurality of difference calculating circuit for calculating a difference between the signal which the delay circuit outputs, the magnitude or amplitude of the signal the difference calculation circuit outputs a plurality of error calculation circuit calculates and outputs a plurality of error summation circuit for adding the signals in preamble section in which the error calculation circuit outputs, said plurality of error summation 路がそれぞれ出力する複数の信号の中から積算値が大きい1つの信号を選択する信号選択回路と、 前記信号選択回路が出力する信号を前記各サブキャリア誤差総和回路が出力する信号で除算する第2の除算回路とを設けたことを特徴とするOFDM復調回路。 The road is divided by the signal selection circuit and a signal for outputting a signal by the signal selection circuit is output from the respective sub-carrier error summation circuit for selecting one signal large integrated value from among a plurality of signals respectively output OFDM demodulation circuit, characterized in that it is provided a second divider circuit.
  16. 【請求項16】 請求項1又は請求項5のOFDM復調回路において、推定された伝送路の特性を表す空間を複数の領域に区分して、区分された各々の領域と変調条件との関連を示す情報を変換手段として前記伝送路特性推定回路に保持するとともに、前記空間における互いに隣接する複数の領域の境界部分に幅を有する中間領域を設け、推定された伝送路の特性が前記中間領域内に位置する場合には、前記伝送路特性推定回路が前記中間領域に隣接する第1の領域に割り当てられた変調条件と、前記中間領域に隣接する第2の領域に割り当てられた変調条件との両者を時間の経過に応じて択一的に選択することを特徴とするOFDM復調回路。 In OFDM demodulation circuit 16. claim 1 or 5, by dividing the space representing the estimated characteristics of the transmission path has a plurality of regions, partitioned each area and the relationship between the modulation conditions holds the information shown in the transmission path characteristics estimator as a conversion means, wherein the intermediate region is provided with a width in the boundary portion of the plurality of regions adjacent to each other in space, characteristic of the estimated transmission path said intermediate region when located in the modulation conditions the transmission path characteristics estimator is assigned to the first area adjacent to the intermediate region, the modulation condition assigned to the second area adjacent to the intermediate region OFDM demodulation circuit, characterized in that alternatively selected according to both the passage of time.
  17. 【請求項17】 請求項1又は請求項5のOFDM復調回路において、推定された伝送路の特性を表す空間を複数の領域に区分して、区分された各々の領域と変調条件との関連を示す情報を変換手段として前記伝送路特性推定回路に保持するとともに、前記空間における互いに隣接する複数の領域の境界部分に幅を有する中間領域を設け、推定された伝送路の特性が前記中間領域内に位置する場合には、それ以前の変調条件をそのまま維持することを特徴とするOFDM復調回路。 In OFDM demodulation circuit 17. claim 1 or 5, by dividing the space representing the estimated characteristics of the transmission path has a plurality of regions, partitioned each area and the relationship between the modulation conditions holds the information shown in the transmission path characteristics estimator as a conversion means, wherein the intermediate region is provided with a width in the boundary portion of the plurality of regions adjacent to each other in space, characteristic of the estimated transmission path said intermediate region OFDM demodulation circuit in the case of positions, characterized in that it maintains the previous modulation conditions.
JP2000009697A 1999-07-23 2000-01-19 Ofdm modulation and demodulation circuit Active JP3538098B2 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP20924799 1999-07-23
JP11-209247 1999-07-23
JP2000009697A JP3538098B2 (en) 1999-07-23 2000-01-19 Ofdm modulation and demodulation circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000009697A JP3538098B2 (en) 1999-07-23 2000-01-19 Ofdm modulation and demodulation circuit

Publications (2)

Publication Number Publication Date
JP2001103032A true JP2001103032A (en) 2001-04-13
JP3538098B2 true JP3538098B2 (en) 2004-06-14

Family

ID=26517311

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000009697A Active JP3538098B2 (en) 1999-07-23 2000-01-19 Ofdm modulation and demodulation circuit

Country Status (1)

Country Link
JP (1) JP3538098B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7817729B2 (en) 2003-06-12 2010-10-19 Panasonic Corporation Method and apparatus for multicarrier communication

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4563620B2 (en) * 2001-07-18 2010-10-13 日本無線株式会社 Transmission path characteristic measuring device
JP4171261B2 (en) 2001-08-27 2008-10-22 松下電器産業株式会社 The wireless communication device and wireless communication method
US7277492B2 (en) 2001-08-28 2007-10-02 Sony Corporation Transmission apparatus, transmission control method, reception apparatus, and reception control method
JP3882665B2 (en) 2002-04-17 2007-02-21 ソニー株式会社 Communication apparatus for wireless communication system using multiple carriers, receiving apparatus and communication method
US7145862B2 (en) * 2003-04-08 2006-12-05 Motorola, Inc. Method and apparatus for transmission and reception of data
CN1826745B (en) 2003-07-31 2012-09-05 松下电器产业株式会社 Radio transmitter apparatus and method
US7623569B2 (en) 2004-01-14 2009-11-24 Samsung Electronics Co., Ltd. Apparatus and method for estimating interference and noise in a communication system
WO2005093982A1 (en) * 2004-03-26 2005-10-06 Nec Corporation Radio communication device
WO2006059566A1 (en) * 2004-11-30 2006-06-08 Matsushita Electric Industrial Co., Ltd. Transmission control frame generation device, transmission control frame processing device, transmission control frame generation method, and transmission control frame processing method
JP4641973B2 (en) 2006-05-10 2011-03-02 富士通株式会社 One-way communication method, the mobile station apparatus and the radio base station apparatus
KR100828897B1 (en) 2006-12-15 2008-05-09 엘지이노텍 주식회사 Rfid system
JP5347203B2 (en) * 2007-04-26 2013-11-20 三星電子株式会社Samsung Electronics Co.,Ltd. Method and apparatus for estimating a delay spread of the multipath channel
JP4868065B2 (en) 2007-06-12 2012-02-01 富士通株式会社 Frequency division multiplexing transmission apparatus
JP4845818B2 (en) * 2007-06-15 2011-12-28 三菱電機株式会社 Adaptive modulation control method and a communication device
JP5293079B2 (en) * 2008-10-23 2013-09-18 株式会社日立製作所 Wireless communication system and its transmission power and data rate control method

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7817729B2 (en) 2003-06-12 2010-10-19 Panasonic Corporation Method and apparatus for multicarrier communication

Also Published As

Publication number Publication date Type
JP2001103032A (en) 2001-04-13 application

Similar Documents

Publication Publication Date Title
KR100520159B1 (en) Apparatus and method for interference cancellation of ofdm system using multiple antenna
US7369531B2 (en) Apparatus and method for transmitting/receiving a pilot signal for distinguishing a base station in a communication system using an OFDM scheme
US6882618B1 (en) Transmitting apparatus, receiving apparatus, communication system, transmission method, reception method, and communication method
US5867478A (en) Synchronous coherent orthogonal frequency division multiplexing system, method, software and device
US20060262871A1 (en) Method and apparatus for multiplexing data and control information in wireless communication systems based on frequency division multiple access
US20060146760A1 (en) Constrained hopping in wireless communication systems
US6584164B1 (en) Method for forming a training sequence
US20040257981A1 (en) Apparatus and method for transmitting and receiving pilot patterns for identifying base stations in an OFDM communication system
US20050286562A1 (en) Method and apparatus for transmitting signals, and method and apparatus for receiving the signals
US7746916B2 (en) Method and apparatus for generating and transmitting code sequence in a wireless communication system
US6862262B1 (en) OFDM communication device and detecting method
US20060221807A1 (en) Multi-carrier transmitter apparatus, multi-carrier receiver apparatus and multi-carrier communication method
US20100150000A1 (en) Radio communication system, base station, terminal apparatus and pilot signal controlling method
US20050111522A1 (en) Apparatus and method for generating preamble signal for cell identification in an orthogonal frequency division multiplexing system
US20040165650A1 (en) Transmitter and receiver
US20040160987A1 (en) Method and apparatus for setting a guard interval in an OFDM communication
US20040174812A1 (en) Transmission device, reception device and radio communication method
US20060018250A1 (en) Apparatus and method for transmitting and receiving a signal in an orthogonal frequency division multiplexing system
US20030179776A1 (en) Multicarrier transmitter, multicarrier receiver, and multicarrier wireless communication method
US20120224659A1 (en) Pilot design for wireless system
US20080101214A1 (en) Pilot signal transmission method and mobile communication system
US20030031121A1 (en) Ofdm communication device
EP1033853A2 (en) OFDM transmission/reception apparatus with improved protection of control data
US20080002645A1 (en) Radio transmission apparatus and method of inserting guard interval
US7463577B2 (en) OFDM communication method and OFDM communication device

Legal Events

Date Code Title Description
A977 Report on retrieval

Effective date: 20040224

Free format text: JAPANESE INTERMEDIATE CODE: A971007

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Effective date: 20040316

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Effective date: 20040318

Free format text: JAPANESE INTERMEDIATE CODE: A61

R150 Certificate of patent (=grant) or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 4

Free format text: PAYMENT UNTIL: 20080326

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 5

Free format text: PAYMENT UNTIL: 20090326

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 5

Free format text: PAYMENT UNTIL: 20090326

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 6

Free format text: PAYMENT UNTIL: 20100326

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 7

Free format text: PAYMENT UNTIL: 20110326

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 7

Free format text: PAYMENT UNTIL: 20110326

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120326

Year of fee payment: 8

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130326

Year of fee payment: 9

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350