JP3476383B2 - Semiconductor laminated package - Google Patents

Semiconductor laminated package

Info

Publication number
JP3476383B2
JP3476383B2 JP14825999A JP14825999A JP3476383B2 JP 3476383 B2 JP3476383 B2 JP 3476383B2 JP 14825999 A JP14825999 A JP 14825999A JP 14825999 A JP14825999 A JP 14825999A JP 3476383 B2 JP3476383 B2 JP 3476383B2
Authority
JP
Japan
Prior art keywords
semiconductor
package
side wall
laminated
integrated circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP14825999A
Other languages
Japanese (ja)
Other versions
JP2000340694A (en
Inventor
泰宏 坂本
浩司 松原
圭司 山村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP14825999A priority Critical patent/JP3476383B2/en
Publication of JP2000340694A publication Critical patent/JP2000340694A/en
Application granted granted Critical
Publication of JP3476383B2 publication Critical patent/JP3476383B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/0781Adhesive characteristics other than chemical being an ohmic electrical conductor
    • H01L2924/07811Extrinsic, i.e. with electrical conductive fillers

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】この発明は、半導体積層パッ
ケージに関し、より特定的には、半導体パッケージの実
装密度を向上させることが可能な半導体積層パッケー
関する。
BACKGROUND OF THE INVENTION The present invention relates to a semiconductor stacked package <br/> cage, more particularly, capable semiconductor multilayer to improve the packaging density of semiconductor packages package
About the.

【0002】[0002]

【従来の技術】近年、半導体装置のダウンサイジング
化、軽量化といった要請がますます強くなってきてい
る。一方、DRAM(Dynamic Random Access Memory)
のような半導体記憶装置においては、その大容量化に伴
って半導体集積回路チップが大面積化してきている。こ
のような状況において、半導体パッケージの実装基板に
おける実装密度を向上させるため、従来、様々な手法が
提案されている。具体的には、個々の半導体パッケージ
を近接させて二次元的に高密度に実装する方法や、両面
実装基板を用いて実装基板の両面に半導体パッケージを
実装するというような手法が挙げられる。また、半導体
パッケージの構造自体についても、QFP(Quad Flat
Package)や、従来の周辺端子接合方式より半導体パッ
ケージの占有面積を小さくすることが可能なCSP(Ch
ip Size Package)などが提案されている。
2. Description of the Related Art In recent years, demands for downsizing and weight reduction of semiconductor devices have been increasing. On the other hand, DRAM (Dynamic Random Access Memory)
In such a semiconductor memory device, the area of the semiconductor integrated circuit chip is increasing with the increase in capacity. Under such circumstances, various methods have been conventionally proposed in order to improve the mounting density of the mounting substrate of the semiconductor package. Specifically, there are a method of mounting individual semiconductor packages in close proximity to each other in a two-dimensionally high-density mounting manner, and a method of mounting a semiconductor package on both sides of a mounting substrate using a double-sided mounting substrate. In addition, regarding the structure of the semiconductor package itself, the QFP (Quad Flat
Package) and the CSP (Ch
ip Size Package) is proposed.

【0003】図12は、従来の半導体パッケージの例を
示す断面模式図である。図12を参照して、従来の半導
体パッケージを説明する。
FIG. 12 is a schematic sectional view showing an example of a conventional semiconductor package. A conventional semiconductor package will be described with reference to FIG.

【0004】図12を参照して、半導体パッケージ10
0は、半導体集積回路チップ101とインターポーザ基
板103とモールド樹脂104とはんだボール105と
を備える。半導体集積回路チップ101は、インターポ
ーザ基板103にワイヤ102を用いて結線されてい
る。半導体集積回路チップ101とワイヤ102とはモ
ールド樹脂104により封止されている。そして、イン
ターポーザ基板103の裏面に、半導体集積回路チップ
101と電気的に接続され、電極として作用するはんだ
ボール105を配置する。ここで、インターポーザ基板
103としてはフレキシブル基板を用いることができ
る。そして、このような半導体パッケージ100は、実
装基板160上に形成された電極161とはんだボール
105とを接続することにより、実装基板160上に実
装される。
Referring to FIG. 12, semiconductor package 10
Reference numeral 0 includes a semiconductor integrated circuit chip 101, an interposer substrate 103, a mold resin 104, and solder balls 105. The semiconductor integrated circuit chip 101 is connected to the interposer substrate 103 using wires 102. The semiconductor integrated circuit chip 101 and the wire 102 are sealed with a mold resin 104. Then, solder balls 105 that are electrically connected to the semiconductor integrated circuit chip 101 and that act as electrodes are arranged on the back surface of the interposer substrate 103. Here, a flexible substrate can be used as the interposer substrate 103. Then, such a semiconductor package 100 is mounted on the mounting substrate 160 by connecting the electrodes 161 formed on the mounting substrate 160 and the solder balls 105.

【0005】[0005]

【発明が解決しようとする課題】上記のように、従来か
らさまざまな方法で半導体パッケージの実装密度を向上
させることが試みられている。しかし、図12に示した
ような従来の半導体パッケージにおいては、実装基板1
60において二次元的にしか半導体パッケージを実装す
ることができない。この結果、実装基板の面積が限られ
ているため、図12に示したような半導体パッケージに
よっては、実装密度を向上させることに限界があった。
そのため、近年ますます強くなってきているダウンサイ
ジング化や軽量化という要求に応えることが困難になっ
てきていた。
As described above, various attempts have heretofore been made to improve the packaging density of semiconductor packages. However, in the conventional semiconductor package as shown in FIG.
At 60, the semiconductor package can be mounted only two-dimensionally. As a result, since the area of the mounting substrate is limited, there is a limit in improving the mounting density depending on the semiconductor package as shown in FIG.
Therefore, it has become difficult to meet the demands for downsizing and weight reduction, which have become stronger and stronger in recent years.

【0006】そこで、従来、実装基板において両面実装
を行なってもまだ半導体パッケージを実装するための面
積が不足するような場合には、別の実装基板を用意して
いた。このように別の実装基板を用いることは、この実
装基板を用いる製品のダウンサイジング化、軽量化、薄
型化の妨げとなるばかりでなく、コストアップの原因と
もなっていた。
Therefore, conventionally, if the area for mounting the semiconductor package is still insufficient even when double-sided mounting is performed on the mounting board, another mounting board has been prepared. The use of such another mounting board not only hinders downsizing, weight reduction, and thinning of a product using this mounting board, but also causes a cost increase.

【0007】また、図12に示したような従来の半導体
パッケージにおいては、インターポーザ基板103にお
いて、半導体集積回路チップ101が搭載される領域の
外側にボンディングパッド電極を形成する必要があっ
た。このため、半導体集積回路チップ101の占有する
面積よりも大きな面積を有するインターポーザ基板10
3を用いる必要があった。また、モールド樹脂104を
形成するためのモールド金型当接領域をインターポーザ
基板103の周辺部に設ける必要があるため、インター
ポーザ基板103のサイズは半導体集積回路チップ10
1よりさらに大きくする必要があった。このため、上記
のようなダウンサイジング化、軽量化という要求を十分
満足することは困難であった。
Further, in the conventional semiconductor package as shown in FIG. 12, it is necessary to form the bonding pad electrode on the interposer substrate 103 outside the region where the semiconductor integrated circuit chip 101 is mounted. Therefore, the interposer substrate 10 having an area larger than the area occupied by the semiconductor integrated circuit chip 101.
It was necessary to use 3. Further, since it is necessary to provide a mold die contact region for forming the mold resin 104 on the peripheral portion of the interposer substrate 103, the size of the interposer substrate 103 is the semiconductor integrated circuit chip 10.
It was necessary to make it larger than 1. Therefore, it has been difficult to sufficiently satisfy the requirements for downsizing and weight reduction as described above.

【0008】さらに、このようなインターポーザ基板1
03を必要とするため、半導体パッケージの材料コスト
が高くなってしまうという問題もあった。このため、安
価な半導体パッケージを提供することは困難であった。
Furthermore, such an interposer substrate 1
Therefore, there is also a problem that the material cost of the semiconductor package becomes high. Therefore, it is difficult to provide an inexpensive semiconductor package.

【0009】また、図12に示したような半導体パッケ
ージを形成する際には、予め半導体ウェハから切出され
た半導体集積回路チップ101を1つ1つパッケージン
グする必要があった。このため、半導体パッケージを製
造する工程が煩雑となり、半導体パッケージの製造工程
における生産性を向上させることは困難であった。
Further, when the semiconductor package as shown in FIG. 12 is formed, it is necessary to package the semiconductor integrated circuit chips 101 cut out from the semiconductor wafer one by one. Therefore, the process of manufacturing the semiconductor package becomes complicated, and it is difficult to improve the productivity in the process of manufacturing the semiconductor package.

【0010】また、特開平9−102561号公報にお
いては、その周辺部において薄板状のリードが埋設され
た粗枠材に、半導体集積回路チップをダイボンドし、半
導体集積回路チップの電極と上記薄板状のリードとをワ
イヤボンディングで結線した後、半導体集積回路チップ
を樹脂モールドした半導体パッケージが提案されてい
る。この特開平9−102561号公報に提案された半
導体パッケージによれば、半導体パッケージを複数個積
層して実装基板に実装することが可能である。この結
果、実装密度を向上させることができる。
Further, in Japanese Unexamined Patent Publication No. 9-102561, a semiconductor integrated circuit chip is die-bonded to a rough frame material in which thin plate-shaped leads are embedded in the peripheral portion thereof, and the electrodes of the semiconductor integrated circuit chip and the above-mentioned thin plate-shaped material. There is proposed a semiconductor package in which a semiconductor integrated circuit chip is resin-molded after connecting the lead and the lead by wire bonding. According to the semiconductor package proposed in Japanese Patent Laid-Open No. 9-102561, it is possible to stack a plurality of semiconductor packages and mount them on a mounting board. As a result, the mounting density can be improved.

【0011】しかし、特開平9−102561号公報に
提案された半導体パッケージにおいては、図12に示し
た半導体パッケージと同様に半導体集積回路チップの面
積よりも大きな面積を有する粗枠材(インターポーザ基
板)を用いている。また、この粗枠材に薄板状のリード
を埋設するという複雑な加工工程を行なっている。この
ため、実装密度を向上させることはできるものの、材料
コストが高く、安価な半導体パッケージを提供すること
が困難であった。また、半導体集積回路チップを半導体
ウェハから切出した後にパッケージングを行なうため、
図12に示した半導体パッケージと同様に、半導体パッ
ケージの製造工程が煩雑となるために高い生産性を実現
することが困難であった。
However, in the semiconductor package proposed in Japanese Unexamined Patent Publication No. 9-102561, a rough frame material (interposer substrate) having an area larger than the area of the semiconductor integrated circuit chip, like the semiconductor package shown in FIG. Is used. In addition, a complicated processing step of embedding thin plate-shaped leads in this rough frame material is performed. Therefore, although the packaging density can be improved, the material cost is high and it is difficult to provide an inexpensive semiconductor package. Also, since the semiconductor integrated circuit chip is packaged after being cut out from the semiconductor wafer,
Similar to the semiconductor package shown in FIG. 12, it is difficult to realize high productivity because the manufacturing process of the semiconductor package is complicated.

【0012】この発明は、上記のような課題を解決する
ためになされたものであり、この発明の1つの目的は、
実装密度を向上させることが可能であり、かつ、低い製
造コストおよび製造工程における高生産性を実現するこ
とが可能な半導体積層パッケージを提供することであ
る。
The present invention has been made to solve the above problems, and one object of the present invention is to:
An object of the present invention is to provide a semiconductor laminated package which can improve the packaging density and can realize low manufacturing cost and high productivity in the manufacturing process.

【0013】[0013]

【0014】[0014]

【0015】[0015]

【0016】[0016]

【0017】[0017]

【0018】[0018]

【0019】[0019]

【0020】[0020]

【0021】[0021]

【0022】[0022]

【0023】[0023]

【0024】[0024]

【0025】[0025]

【0026】[0026]

【0027】[0027]

【0028】[0028]

【0029】[0029]

【0030】[0030]

【0031】[0031]

【0032】[0032]

【0033】[0033]

【0034】[0034]

【0035】[0035]

【0036】[0036]

【0037】[0037]

【0038】[0038]

【0039】[0039]

【0040】[0040]

【0041】[0041]

【0042】[0042]

【課題を解決するための手段】この発明に従った半導体
積層パッケージは第1および第2の半導体パッケージユ
ニットを含む積層体を備える。第1の半導体パッケージ
ユニットは、半導体集積回路チップと第1の封止樹脂体
と第1の外部接続端子とを含む。半導体集積回路チップ
は主表面と側壁とを有し、その主表面上に形成されたボ
ンディングパッド電極を含む。第1の封止樹脂体は半導
体集積回路チップの主表面上にボンディングパッド電極
を覆うように形成され、半導体集積回路チップの側壁と
ほぼ同一平面に位置する側壁を有する。第1の外部接続
端子はボンディングパッド電極に電気的に接続され、第
1の封止樹脂体の側壁に形成されている。第2の半導体
パッケージユニットは、半導体集積回路チップと第2の
封止樹脂体と第2の外部接続端子とを含む。半導体集積
回路チップは主表面と側壁とを有し、その主表面上に形
成されたボンディングパッド電極を含む。第2の封止樹
脂体は半導体集積回路チップの主表面上にボンディング
パッド電極を覆うように形成され、半導体集積回路チッ
プの側壁とほぼ同一平面に位置する側壁を有する。第2
の外部接続端子はボンディングパッド電極に電気的に接
続され、第2の封止樹脂体の側壁に形成されている。積
層体では、第2の封止樹脂体の側壁が第1の封止樹脂体
の側壁とほぼ同一平面に位置するように、第2の半導体
パッケージユニットが第1の半導体パッケージユニット
上に積層されている。
A semiconductor laminated package according to the present invention comprises a laminated body including first and second semiconductor package units. The first semiconductor package unit includes a semiconductor integrated circuit chip, a first sealing resin body, and a first external connection terminal. The semiconductor integrated circuit chip has a main surface and sidewalls and includes a bonding pad electrode formed on the main surface. The first sealing resin body is formed on the main surface of the semiconductor integrated circuit chip so as to cover the bonding pad electrode, and has a side wall located substantially flush with the side wall of the semiconductor integrated circuit chip. The first external connection terminal is electrically connected to the bonding pad electrode and is formed on the side wall of the first sealing resin body. The second semiconductor package unit includes a semiconductor integrated circuit chip, a second sealing resin body, and a second external connection terminal. The semiconductor integrated circuit chip has a main surface and sidewalls and includes a bonding pad electrode formed on the main surface. The second sealing resin body is formed on the main surface of the semiconductor integrated circuit chip so as to cover the bonding pad electrode, and has a side wall located substantially flush with the side wall of the semiconductor integrated circuit chip. Second
The external connection terminal is electrically connected to the bonding pad electrode and is formed on the side wall of the second sealing resin body. In the stacked body, the second semiconductor package unit is stacked on the first semiconductor package unit such that the side wall of the second sealing resin body is located substantially flush with the side wall of the first sealing resin body. Tei Ru.

【0043】このように、第1および第2の半導体パッ
ケージユニットを積層した積層体を備える半導体積層パ
ッケージによれば、半導体パッケージユニット1つ分の
占有面積において、複数の半導体パッケージユニットを
実装基板に実装することができる。つまり、実装基板に
おける半導体積層パッケージの占有面積を増加させるこ
となく、複数の半導体集積回路チップを実装基板に実装
することが可能になる。この結果、実装基板における半
導体回路チップの実装密度を向上させることができる。
また、積層体における半導体パッケージユニットの積層
数を任意に設定できるので,半導体パッケージユニット
の積層数を多くすることにより、半導体積層パッケージ
の実装密度を高めることができる。
As described above, according to the semiconductor laminated package including the laminated body in which the first and second semiconductor package units are laminated, a plurality of semiconductor package units are mounted on the mounting substrate in an area occupied by one semiconductor package unit. Can be implemented. That is, it becomes possible to mount a plurality of semiconductor integrated circuit chips on the mounting substrate without increasing the area occupied by the semiconductor laminated package on the mounting substrate. As a result, the mounting density of the semiconductor circuit chips on the mounting board can be improved.
Moreover, since the number of stacked semiconductor package units in the stacked body can be set arbitrarily, the mounting density of the semiconductor stacked packages can be increased by increasing the number of stacked semiconductor package units.

【0044】また、第1および第2の半導体パッケージ
ユニットを直接積層することにより積層体を構成するの
で、従来のように半導体集積回路チップごとに半導体集
積回路チップより大きなインターポーザ基板を用意する
必要がない。この結果、従来の半導体積層パッケージよ
りもさらに半導体積層パッケージの占有面積を小さくす
ることができる。また、半導体積層パッケージの構成部
品数を削減することができる。この結果、半導体積層パ
ッケージのダウンサイジング化や軽量化を図ることがで
きる。
Further, since the laminated body is formed by directly laminating the first and second semiconductor package units, it is necessary to prepare an interposer substrate larger than the semiconductor integrated circuit chip for each semiconductor integrated circuit chip as in the conventional case. Absent. As a result, the occupied area of the semiconductor laminated package can be made smaller than that of the conventional semiconductor laminated package. Moreover, the number of components of the semiconductor laminated package can be reduced. As a result, downsizing and weight reduction of the semiconductor laminated package can be achieved.

【0045】また、半導体集積回路チップごとにインタ
ーポーザ基板を用意する必要がないので、従来よりも材
料コストを低減することができる。
Further, since it is not necessary to prepare an interposer substrate for each semiconductor integrated circuit chip, the material cost can be reduced as compared with the conventional case.

【0046】また、従来の半導体パッケージでは、半導
体集積回路チップを分離した後、それぞれの半導体集積
回路チップごとに封止樹脂体の形成やワイヤボンディン
グといった工程を実施していた。しかし、本発明による
半導体積層パッケージに用いる半導体パッケージユニッ
トでは、後述する半導体パッケージユニットの製造方法
において示すように、半導体集積回路チップを半導体ウ
ェハから切出す前に封止樹脂体を半導体集積回路チップ
上に形成するため、従来よりもパッケージング工程を簡
略化することができる。このため、半導体パッケージユ
ニットの製造工程の生産性を向上させることができるの
で、結果的に半導体積層パッケージの製造工程の生産性
を向上させることができる。
Further, in the conventional semiconductor package, after the semiconductor integrated circuit chips are separated, steps such as forming a sealing resin body and wire bonding are performed for each semiconductor integrated circuit chip. However, in the semiconductor package unit used for the semiconductor laminated package according to the present invention, as shown in the method of manufacturing the semiconductor package unit described later, the sealing resin body is not removed from the semiconductor integrated circuit chip before cutting the semiconductor integrated circuit chip from the semiconductor wafer. Therefore, the packaging process can be simplified as compared with the conventional case. Therefore, the productivity of the manufacturing process of the semiconductor package unit can be improved, and as a result, the productivity of the manufacturing process of the semiconductor laminated package can be improved.

【0047】 上記半導体積層パッケージは、第1およ
び第2の外部接続端子の少なくともいずれか一方と電気
的に接続された外部接続手段を備えていてもよい。
The upper SL semiconductors stacked package is not good also comprise at least one electrically connected to an external connection means of the first and second external connection terminals.

【0048】この場合、この外部接続手段を介して実装
基板と半導体積層パッケージとの電気的接続を容易に行
なうことができる。この結果、半導体積層パッケージの
実装基板への装着を容易に行なうことができる。
In this case, the mounting substrate and the semiconductor laminated package can be easily electrically connected via the external connecting means. As a result, the semiconductor laminated package can be easily mounted on the mounting substrate.

【0049】 上記半導体積層パッケージでは、積層体
が第1の封止樹脂体の側壁と第2の封止樹脂体の側壁と
を含む積層体側壁を有していてもよく、外部接続手段が
フレキシブル基板と接続線とリード線とを含んでいても
よい。フレキシブル基板は積層体側壁に対向するように
配置されていてもよい。接続線はフレキシブル基板の表
面上に形成され、第1および第2の外部接続端子の少な
くともいずれか一方と電気的に接続されていてもよい。
リード線は接続線と電気的に接続されていてもよい。
[0049] In the above SL semiconductors stacked package may laminate have a laminate sidewall including a sidewall of the first sidewall and the second sealing resin of the resin portion, an external connection means May include a flexible substrate, a connecting wire, and a lead wire. The flexible substrate may be arranged so as to face the side wall of the laminate. The connection line may be formed on the surface of the flexible substrate and may be electrically connected to at least one of the first and second external connection terminals.
Leads but it may also be electrically connected to the connection line.

【0050】この場合、外部接続手段として積層体側壁
に対向するように配置されたフレキシブル基板を利用す
るので、従来のようなインターポーザ基板を用いた場合
よりも半導体積層パッケージの占有面積を小さくするこ
とができる。この結果、半導体積層パッケージを実装基
板に装着する際の実装密度をより高めることができる。
In this case, since the flexible substrate arranged so as to face the side wall of the laminated body is used as the external connection means, the occupied area of the semiconductor laminated package can be made smaller than in the case where the conventional interposer substrate is used. You can As a result, the mounting density when mounting the semiconductor laminated package on the mounting substrate can be further increased.

【0051】 上記半導体積層パッケージでは、第1お
よび第2の外部接続端子の少なくともいずれか一方と接
続線とが異方性導電接着剤により電気的に接続されてい
てもよい。
[0051] In the above SL semiconductors stack package, and at least one a connecting line of the first and second external connection terminals may be electrically connected by the anisotropic conductive adhesive.

【0052】この場合、積層体側壁上に予め異方性導電
接着剤を配置しておき、上記のようなフレキシブル基板
を加熱しながらこの積層体側壁に圧着することにより、
第1および第2の外部接続端子の少なくともいずれか一
方とフレキシブル基板表面上の接続線とを容易に接続す
ることができる。この結果、半導体積層パッケージを容
易に形成することができる。
In this case, an anisotropic conductive adhesive is previously arranged on the side wall of the laminated body, and the flexible substrate as described above is heated and pressure-bonded to the side wall of the laminated body.
At least one of the first and second external connection terminals can be easily connected to the connection line on the surface of the flexible substrate. As a result, the semiconductor laminated package can be easily formed.

【0053】 上記半導体積層パッケージでは、第1お
よび第2の外部接続端子の少なくともいずれか一方と接
続線とがはんだにより電気的に接続されていてもよい。
[0053] In the above SL semiconductors stack package, and at least one a connecting line of the first and second external connection terminals may be electrically connected by soldering.

【0054】 上記半導体積層パッケージでは、フレキ
シブル基板の表面において、第1および第2の外部接続
端子と接続される接続線部分以外の領域が絶縁体により
被覆されていてもよい。この絶縁体はレジストを用いて
もよい。
[0054] In the above SL semiconductors stacked package, the surface of the flexible substrate, a region other than the connection line portion to be connected to the first and second external connection terminals may be covered with an insulator. A resist may be used for this insulator.

【0055】この場合、フレキシブル基板における本来
外部接続端子と接続される領域以外の領域が半導体パッ
ケージユニットの外部接続端子や半導体集積回路チップ
と短絡するというような不良の発生を防止することがで
きる。
In this case, it is possible to prevent the occurrence of a defect such that a region other than the region originally connected to the external connection terminal on the flexible substrate is short-circuited with the external connection terminal of the semiconductor package unit or the semiconductor integrated circuit chip.

【0056】 上記半導体積層パッケージでは、接続線
とリード線とがニッケルめっき層および金めっき層を含
んでいてもよい。
[0056] In the above SL semiconductors stacked package, connecting lines and the lead wire may include a nickel plating layer and a gold plating layer.

【0057】この場合、半導体パッケージユニットの外
部接続端子と接続線との間の電気的接続やリード線と実
装基板上に形成された電極との間の電気的接続の信頼性
を向上させることができる。
In this case, it is possible to improve the reliability of the electrical connection between the external connection terminal and the connection line of the semiconductor package unit and the electrical connection between the lead wire and the electrode formed on the mounting substrate. it can.

【0058】 上記半導体積層パッケージでは、第1お
よび第2の外部接続端子の少なくともいずれか一方と接
続される接続線部分が、この接続線部分以外の領域より
も積層体側壁側に突出した部分を含んでいてもよい。ま
た、この突出した部分は銅めっき層、ニッケルめっき層
および金めっき層からなる群から選択される少なくとも
1つの層を含んでいてもよい。
[0058] In the above SL semiconductors stacked package, at least the connecting line portion or connected one with the first and second external connection terminals, projecting laminate sidewall side than a region other than the connection line portion It may include parts. Further, the protruding portion may include at least one layer selected from the group consisting of a copper plating layer, a nickel plating layer and a gold plating layer.

【0059】この場合、第1および第2の外部接続端子
の少なくともいずれか一方と電気的に接続される接続線
部分が突出した部分を含むので、第1および第2の外部
接続端子の少なくともいずれか一方と接続線との電気的
接続をより確実に行なうことができる。
In this case, since the connecting line portion electrically connected to at least one of the first and second external connecting terminals includes the protruding portion, at least one of the first and second external connecting terminals is included. The electrical connection between one of them and the connection line can be made more reliably.

【0060】 上記半導体積層パッケージでは、リード
線の先端部が積層体の底面より下側に突出していてもよ
い。
[0060] In the above SL semiconductors stacked package may tip portion of the lead wire protrude below the bottom surface of the laminate.

【0061】ここで、半導体積層パッケージを実装基板
に装着する際に、積層体の底面側が実装基板の表面に対
向するように半導体積層パッケージを配置した場合を考
える。この場合、半導体積層パッケージの実装基板に対
する位置を調節することにより,実装基板上の電極と接
続されるリード線の先端部をこの実装基板の電極に押圧
された状態とすることができる。このため、このリード
線の先端部と実装基板の電極との接続において、通常の
プラスチックパッケージと同様にはんだリフロー接続を
用いることができる。また、このようにリード線の先端
部が実装基板の電極に押圧された状態となっているの
で、このリード線の先端部と実装基板の電極との間の電
気的接続の信頼性を向上させることができる。
Here, consider a case where the semiconductor laminated package is mounted on the mounting substrate so that the bottom surface of the laminated body faces the surface of the mounting substrate. In this case, by adjusting the position of the semiconductor laminated package with respect to the mounting board, the tip of the lead wire connected to the electrode on the mounting board can be pressed by the electrode of the mounting board. Therefore, the solder reflow connection can be used in the connection between the tip of the lead wire and the electrode of the mounting board, as in the case of a normal plastic package. Further, since the tip portion of the lead wire is pressed by the electrode of the mounting board as described above, the reliability of the electrical connection between the tip portion of the lead wire and the electrode of the mounting board is improved. be able to.

【0062】 上記半導体積層パッケージでは、リード
線の先端部が、積層体の底面の下に位置するように湾曲
していてもよい。
[0062] In the above SL semiconductors stacked package, the distal end portion of the lead wire may be curved so as to be located below the bottom of the stack.

【0063】この場合、リード線の先端部が積層体の占
める領域より外側に広がったような構造の半導体積層パ
ッケージよりも、半導体積層パッケージが占める面積を
より小さくすることができる。この結果、半導体積層パ
ッケージを実装基板に装着する際の実装密度をより高め
ることができる。
In this case, the area occupied by the semiconductor laminated package can be made smaller than that of the semiconductor laminated package having a structure in which the tips of the lead wires are spread outside the region occupied by the laminated body. As a result, the mounting density when mounting the semiconductor laminated package on the mounting substrate can be further increased.

【0064】 上記半導体積層パッケージでは、外部接
続手段が絶縁体膜と導電体膜とを含んでいてもよい。導
電体膜は第1および第2の外部接続端子の少なくともい
ずれか一方と電気的に接続され、積層体側壁の上から積
層体の底面上にまで延在するように形成されていてもよ
い。絶縁体膜は、導電体膜と積層体側壁との間と、導電
体膜と積層体の底面との間とに介在するように形成され
ていてもよい。
[0064] In the above SL semiconductors stacked package, the external connection means may comprise an insulator film and a conductive film. The conductor film may be electrically connected to at least one of the first and second external connection terminals and may be formed to extend from above the sidewall of the laminate to above the bottom surface of the laminate. Insulation film, and between the conductor film and the laminate sidewall conductive film and but it may also be formed so as to be interposed and between the bottom of the stack.

【0065】この場合、積層体側壁および積層体の底面
に形成された導電体膜により、半導体積層パッケージと
実装基板との電気的接続を図ることができるので、フレ
キシブル基板を用いる場合よりさらに半導体積層パッケ
ージの占有面積を小さくすることができる。この結果、
半導体積層パッケージを実装基板に装着する際の実装密
度をより高めることができる。
In this case, the conductor film formed on the side wall of the laminated body and the bottom surface of the laminated body can electrically connect the semiconductor laminated package and the mounting substrate. The area occupied by the package can be reduced. As a result,
The mounting density when mounting the semiconductor laminated package on the mounting substrate can be further increased.

【0066】 上記半導体積層パッケージでは、積層体
の底面上に形成された導電体膜の部分は、積層体の底面
上においてマトリックス状に配置された複数の電極の少
なくとも1つと電気的に接続されていてもよい。
[0066] In the above SL semiconductors stacked package, part of which is formed on the bottom surface of the laminate conductive film is electrically connected to at least one of the plurality of electrodes arranged in a matrix form on the bottom surface of the stack It may have been done.

【0067】 上記半導体積層パッケージでは、電極が
はんだボールを含んでいてもよい。
[0067] In the above SL semiconductors stacked package may include a solder ball electrodes.

【0068】この場合、半導体積層パッケージと実装基
板上に形成された電極との間の電気的接続を容易に行な
うことができる。
In this case, the electrical connection between the semiconductor laminated package and the electrodes formed on the mounting substrate can be easily performed.

【0069】[0069]

【0070】[0070]

【0071】[0071]

【0072】[0072]

【0073】[0073]

【0074】[0074]

【0075】[0075]

【0076】[0076]

【0077】[0077]

【0078】[0078]

【発明の実施の形態】以下、図面に基づいて本発明の実
施の形態を説明する。
BEST MODE FOR CARRYING OUT THE INVENTION Embodiments of the present invention will be described below with reference to the drawings.

【0079】(実施の形態1)図1は、本発明による半
導体パッケージユニットの実施の形態1を示す断面模式
図である。図1を参照して、半導体パッケージユニット
を説明する。
(Embodiment 1) FIG. 1 is a schematic sectional view showing Embodiment 1 of a semiconductor package unit according to the present invention. The semiconductor package unit will be described with reference to FIG.

【0080】図1を参照して、本発明による半導体パッ
ケージユニット10は半導体集積回路チップとしての半
導体チップ11と金からなるワイヤ13a、13bと封
止樹脂体15とからなる。半導体チップ11の半導体集
積回路が形成された主表面上にはボンディングパッド電
極12a、12bが形成されている。このボンディング
パッド電極12a、12bには、それぞれワイヤ13
a、13bがワイヤボンディングされることにより接続
されている。半導体チップ11の主表面上には、ボンデ
ィングパッド電極12a、12bとワイヤ13a、13
bとを覆うように封止樹脂体15が形成されている。ワ
イヤ13a、13bはボンディングパッド電極12a、
12b上から封止樹脂体15の側壁にまで延在するよう
に形成されている。そして、ワイヤ13a、13bの断
面は封止樹脂体15の側壁において露出している。この
ワイヤ13a、13bの露出した断面は外部接続端子と
しての側壁電極14a、14bとなっている。
Referring to FIG. 1, a semiconductor package unit 10 according to the present invention comprises a semiconductor chip 11 as a semiconductor integrated circuit chip, wires 13a and 13b made of gold, and a sealing resin body 15. Bonding pad electrodes 12a and 12b are formed on the main surface of the semiconductor chip 11 on which the semiconductor integrated circuit is formed. Wires 13 are formed on the bonding pad electrodes 12a and 12b, respectively.
a and 13b are connected by wire bonding. Bonding pad electrodes 12a and 12b and wires 13a and 13 are formed on the main surface of the semiconductor chip 11.
A sealing resin body 15 is formed so as to cover b. The wires 13a and 13b are bonded pad electrodes 12a,
It is formed so as to extend from above 12b to the side wall of the sealing resin body 15. The cross sections of the wires 13 a and 13 b are exposed on the side wall of the sealing resin body 15. The exposed cross sections of the wires 13a and 13b serve as side wall electrodes 14a and 14b as external connection terminals.

【0081】このとき、封止樹脂体15の側壁において
は、側壁電極14a、14bが封止樹脂体15の厚さ方
向においてほぼ中央部に位置している。ここで、側壁電
極14a、14bは半導体チップ11の上部表面から十
分な間隔を隔てて配置されることが好ましい。これは、
後述する半導体積層パッケージを構成する際に、半導体
チップ11と側壁電極14a、14bとの間の短絡を防
止するためである。このため、半導体チップ11の上部
表面と側壁電極14a、14bとの間の距離L1は50
μm以上であることが好ましい。そして、これはワイヤ
13a、13bのループ高さを50μm以上とすること
により実現できる。
At this time, on the side wall of the sealing resin body 15, the side wall electrodes 14a and 14b are located substantially at the center in the thickness direction of the sealing resin body 15. Here, it is preferable that the side wall electrodes 14a and 14b are arranged at a sufficient distance from the upper surface of the semiconductor chip 11. this is,
This is to prevent a short circuit between the semiconductor chip 11 and the side wall electrodes 14a and 14b when configuring a semiconductor laminated package described later. Therefore, the distance L1 between the upper surface of the semiconductor chip 11 and the sidewall electrodes 14a and 14b is 50.
It is preferably at least μm. This can be realized by setting the loop height of the wires 13a and 13b to 50 μm or more.

【0082】また、側壁電極14a、14bと封止樹脂
体15の上部表面との間の距離L2も同様に十分な絶縁
性を確保するため50μm以上とすることが好ましい。
Similarly, the distance L2 between the side wall electrodes 14a and 14b and the upper surface of the sealing resin body 15 is preferably 50 μm or more in order to secure sufficient insulation.

【0083】ここで、このような半導体パッケージユニ
ット10では封止樹脂体15の側壁に突出した部分が存
在しないので、従来のプラスチックパッケージよりもハ
ンドリング性が向上する。また、従来のプラスチックパ
ッケージにおけるハンドリング時の問題、たとえばQF
Pなどにおけるリード部の変形事故やCSPなどにける
ハンドリング時のはんだボール欠落事故などの発生を防
止できる。なお、この図1に示したような半導体パッケ
ージユニット10の形態のままでは実装基板への実装は
通常行われない。
Here, in such a semiconductor package unit 10, since there is no protruding portion on the side wall of the sealing resin body 15, the handling property is improved as compared with the conventional plastic package. Also, handling problems in conventional plastic packages, such as QF
It is possible to prevent an accident such as a lead portion deformation accident at P or the like, or a solder ball missing accident at the time of handling in CSP or the like. It should be noted that the semiconductor package unit 10 as shown in FIG. 1 is not normally mounted on the mounting board in the same form.

【0084】また、後述するように半導体パッケージユ
ニット10を複数個積層して実装基板へ実装可能な半導
体積層パッケージを得ることができるが、ユーザが図1
に示したような形態の半導体パッケージユニット10を
入手し、必要な製品の機能に応じて半導体積層パッケー
ジにおける半導体パッケージユニット10の積層数を設
定して使用してもよい。
As will be described later, a plurality of semiconductor package units 10 can be stacked to obtain a semiconductor stacked package that can be mounted on a mounting board.
It is also possible to obtain the semiconductor package unit 10 having the form as shown in (1) and set and use the number of stacked semiconductor package units 10 in the semiconductor stacked package according to the required function of the product.

【0085】次に、図1に示した半導体パッケージユニ
ットの製造方法を説明する。図2〜4は、図1に示した
半導体パッケージユニットの製造方法を説明するための
斜視模式図である。
Next, a method of manufacturing the semiconductor package unit shown in FIG. 1 will be described. 2 to 4 are schematic perspective views for explaining a method for manufacturing the semiconductor package unit shown in FIG.

【0086】図2に示すように、半導体ウェハ20の主
表面に半導体チップ11(図1参照)となる半導体集積
回路形成領域11a〜11dを形成する。それぞれの半
導体集積回路形成領域11a、11bにおいては、半導
体ウェハ20の主表面上にボンディングパッド電極12
a、12b、12d、12eが形成されている。なお、
半導体集積回路形成領域11c、11dにおいても、同
様にボンディングパッド電極が形成されている。また、
半導体ウェハ20の主表面上において半導体集積回路形
成領域11a〜11dよりも外周側に位置する領域に
は、ダミーのボンディングパッド電極12c、12fが
形成されている。そして、半導体集積回路形成領域11
a〜11dの境界領域にはダイシングライン21が形成
されている。半導体集積回路形成領域11a〜11dの
内部における半導体集積回路およびボンディングパッド
電極12a〜12fは、従来の半導体装置の製造方法と
同様の手法を用いて形成されている。
As shown in FIG. 2, semiconductor integrated circuit forming regions 11a to 11d to be semiconductor chips 11 (see FIG. 1) are formed on the main surface of semiconductor wafer 20. In each of the semiconductor integrated circuit forming regions 11a and 11b, the bonding pad electrode 12 is formed on the main surface of the semiconductor wafer 20.
a, 12b, 12d and 12e are formed. In addition,
Bonding pad electrodes are similarly formed in the semiconductor integrated circuit formation regions 11c and 11d. Also,
Dummy bonding pad electrodes 12c and 12f are formed on the main surface of the semiconductor wafer 20 in regions located on the outer peripheral side of the semiconductor integrated circuit forming regions 11a to 11d. Then, the semiconductor integrated circuit forming region 11
A dicing line 21 is formed in the boundary region of a to 11d. The semiconductor integrated circuits and the bonding pad electrodes 12a to 12f inside the semiconductor integrated circuit formation regions 11a to 11d are formed by the same method as the conventional method for manufacturing a semiconductor device.

【0087】そして、図2に示すように、ダイシングラ
イン21を横切るように、ボンディングパッド電極12
a〜12fを金からなるワイヤ13a〜13cで結線す
る。この結線工程では従来のワイヤボンディング装置を
用いることができる。
Then, as shown in FIG. 2, the bonding pad electrode 12 is formed so as to cross the dicing line 21.
The wires a to 12f are connected by wires 13a to 13c made of gold. A conventional wire bonding device can be used in this connection step.

【0088】ここで、半導体ウェハ20上に形成される
ボンディングパッド電極については、図5に示すよう
に、共通信号の入出力が可能なボンディングパッド電極
群19のほかに、半導体パッケージユニットを積層した
際に、積層されたそれぞれの半導体パッケージユニット
を選択するためのチップセレクト用ボンディングパッド
電極群17を形成してもよい。ここで、図5は、図2に
示した半導体パッケージユニットの製造方法の第1工程
において、半導体ウェハ20の主表面上に形成されたボ
ンディングパッド電極とその周辺構造を説明するための
平面模式図である。
Here, as for the bonding pad electrodes formed on the semiconductor wafer 20, as shown in FIG. 5, in addition to the bonding pad electrode group 19 capable of inputting and outputting a common signal, semiconductor package units are laminated. At this time, a chip select bonding pad electrode group 17 for selecting each of the stacked semiconductor package units may be formed. Here, FIG. 5 is a schematic plan view for explaining the bonding pad electrode formed on the main surface of the semiconductor wafer 20 and its peripheral structure in the first step of the method for manufacturing the semiconductor package unit shown in FIG. Is.

【0089】図5を参照して、半導体ウェハ20(図2
参照)の主表面上には、ダイシングライン21を挟んで
対向するように共通信号の入出力が可能なボンディング
パッド電極群19とチップセレクト用ボンディングパッ
ド電極群17とが形成されている。共通信号の入出力が
可能なボンディングパッド電極群19はボンディングパ
ッド電極12b、12dから構成されている。そして、
このボンディングパッド電極12b、12dはワイヤ1
3bにより結線されている。このため、半導体パッケー
ジユニットへと半導体ウェハ20を分離した後に、ボン
ディングパッド電極12bが形成された半導体集積回路
形成領域とボンディングパッド電極12dが形成された
半導体集積回路形成領域とにおいて、それぞれのボンデ
ィングパッド電極12b、12dに接続される側壁電極
14b(図1参照)の封止樹脂体の側壁における配置を
ほぼ同一とすることができる。
Referring to FIG. 5, the semiconductor wafer 20 (see FIG.
A bonding pad electrode group 19 capable of inputting / outputting a common signal and a chip selecting bonding pad electrode group 17 are formed on the main surface (see FIG. 3) so as to face each other with the dicing line 21 interposed therebetween. A bonding pad electrode group 19 capable of inputting / outputting a common signal is composed of bonding pad electrodes 12b and 12d. And
The bonding pad electrodes 12b and 12d are the wires 1
It is connected by 3b. Therefore, after the semiconductor wafer 20 is separated into the semiconductor package units, in the semiconductor integrated circuit forming region in which the bonding pad electrodes 12b are formed and in the semiconductor integrated circuit forming region in which the bonding pad electrodes 12d are formed, the respective bonding pads are formed. The side wall electrodes 14b (see FIG. 1) connected to the electrodes 12b and 12d can be arranged substantially at the same side wall of the sealing resin body.

【0090】また、半導体ウェハ20の主表面上には、
上述したようにダイシングライン21を挟んで対向する
ようにチップセレクト用ボンディングパッド電極群17
が形成されている。チップセレクト用ボンディングパッ
ド電極群17は、チップセレクト用ボンディングパッド
電極17a〜17cから構成される。そして、このチッ
プセレクト用ボンディングパッド電極群17は半導体パ
ッケージユニットが積層された際に、積層された個々の
半導体パッケージユニットを選択するために用いられ
る。ここで、チップセレクト用ボンディングパッド電極
17a〜17cはそれぞれダイシングライン21を挟ん
で3組形成されている。しかし、半導体パッケージユニ
ットを積層する積層数と同じだけの組数のチップセレク
ト用電極を形成して、ワイヤ13dの位置を変更するこ
とにより、ワイヤ13dの断面である側壁電極の位置を
変更することができる。このため、側壁電極の位置が異
なる、上記積層数と同じ数の種類の半導体パッケージユ
ニットを形成することが可能となる。この結果、この半
導体パッケージユニットを複数個積層して半導体積層パ
ッケージを形成する際に、積層されたそれぞれの半導体
パッケージユニットへと個別に容易に信号を送ることが
できる。これは、以下のような理由による。
Further, on the main surface of the semiconductor wafer 20,
As described above, the chip select bonding pad electrode group 17 is arranged so as to face each other across the dicing line 21.
Are formed. The chip select bonding pad electrode group 17 includes chip select bonding pad electrodes 17a to 17c. The chip select bonding pad electrode group 17 is used to select individual stacked semiconductor package units when the semiconductor package units are stacked. Here, three sets of chip select bonding pad electrodes 17a to 17c are formed with the dicing line 21 interposed therebetween. However, by changing the position of the wire 13d by forming the same number of pairs of chip select electrodes as the number of stacked semiconductor package units, the position of the side wall electrode which is the cross section of the wire 13d can be changed. You can Therefore, it is possible to form the same number of types of semiconductor package units as the above-mentioned number of stacked layers, in which the positions of the side wall electrodes are different. As a result, when a plurality of semiconductor package units are stacked to form a semiconductor stacked package, it is possible to easily send a signal individually to each stacked semiconductor package unit. This is for the following reasons.

【0091】つまり、積層された半導体パッケージユニ
ットの側壁電極14a、14b(図1参照)の封止樹脂
体の側壁での水平方向における位置がすべて同じ場合、
積層された半導体パッケージユニット10のそれぞれへ
と個別に信号を伝達するためには、半導体積層パッケー
ジにおいてそれぞれの半導体パッケージユニットの側壁
電極と1対1で対応した接続線を複雑なパターンを用い
て形成する必要が有った。しかし、このように積層され
た半導体パッケージユニットについて、半導体パッケー
ジユニットごとにワイヤ13dが接続されるチップセレ
クト用ボンディングパッド電極17a〜17cを変える
ことにより、半導体パッケージユニットの側壁電極とな
るワイヤ13dの断面の水平方向における位置を変更す
ることができる。この結果、上記のような複雑な回路パ
ターンを形成することなく、平行接続線のみのフレキシ
ブル基板を用いることにより、それぞれの半導体パッケ
ージユニットへ個別に信号を送ることが可能となる。こ
の結果、半導体積層パッケージにおいて用いられるフレ
キシブル基板において、複雑な接続線パターンを形成す
る必要がなくなるので、半導体積層パッケージの製造コ
ストを低減することが可能となる。
That is, when the side wall electrodes 14a and 14b (see FIG. 1) of the stacked semiconductor package units are all located at the same horizontal position on the side wall of the sealing resin body,
In order to individually transmit a signal to each of the stacked semiconductor package units 10, a connection line corresponding to the side wall electrode of each semiconductor package unit in a one-to-one correspondence is formed in the semiconductor stacked package using a complicated pattern. Had to do. However, regarding the semiconductor package units stacked in this way, by changing the chip select bonding pad electrodes 17a to 17c to which the wire 13d is connected for each semiconductor package unit, the cross section of the wire 13d which becomes the sidewall electrode of the semiconductor package unit is changed. The horizontal position of can be changed. As a result, it is possible to individually send a signal to each semiconductor package unit by using a flexible substrate having only parallel connection lines without forming a complicated circuit pattern as described above. As a result, since it is not necessary to form a complicated connection line pattern on the flexible substrate used in the semiconductor laminated package, it is possible to reduce the manufacturing cost of the semiconductor laminated package.

【0092】より具体的には、たとえば、図5を参照し
て、半導体積層パッケージにおいて積層される半導体パ
ッケージユニットのうち、1段目に配置される半導体パ
ッケージユニットについては、チップセレクト用ボンデ
ィングパッド電極17a同士をワイヤ13dで結線し、
2段目に積層される半導体パッケージユニットにおいて
はチップセレクト用ボンディングパッド電極17b同士
をワイヤ13dで結線する。このように、積層される半
導体パッケージユニットについて、積層される段数に応
じてワイヤ13dにより結線されるチップセレクト用ボ
ンディングパッド電極を決定しておけば、積層された半
導体パッケージユニットのそれぞれについて、ワイヤ1
3dの位置、つまり半導体パッケージユニットの封止樹
脂体の側壁における側壁電極の水平方向における位置を
変更することができる。なお、このようにワイヤ13d
が接続されないチップセレクト用ボンディングパッド電
極は、半導体パッケージユニットにおいて、外部接続端
子である側壁電極と接続されていない他のボンディング
パッド電極となる。
More specifically, for example, with reference to FIG. 5, of the semiconductor package units stacked in the semiconductor stacked package, the semiconductor package unit arranged in the first stage is bonded to the chip select bonding pad electrode. 17a are connected by wire 13d,
In the semiconductor package unit stacked in the second stage, the chip select bonding pad electrodes 17b are connected by the wire 13d. In this way, for the stacked semiconductor package units, if the chip select bonding pad electrodes to be connected by the wires 13d are determined in accordance with the number of stacked layers, the wire 1 is connected to each of the stacked semiconductor package units.
The position of 3d, that is, the position of the side wall electrode on the side wall of the sealing resin body of the semiconductor package unit in the horizontal direction can be changed. Note that the wire 13d
The chip select bonding pad electrode not connected to is a bonding pad electrode not connected to the side wall electrode which is the external connection terminal in the semiconductor package unit.

【0093】そして、半導体パッケージユニットの積層
方向にほぼ平行に延びるような複数の平行接続線をチッ
プセレクト用電極群17が形成された領域に対応する位
置に準備する。この結果、これらの平行接続線とワイヤ
13dの断面である側壁電極とを電気的に接続すれば、
これらの平行接続線を選択することにより、積層された
半導体パッケージユニットに個別に信号を伝送すること
ができる。
Then, a plurality of parallel connection lines extending substantially parallel to the stacking direction of the semiconductor package units are prepared at positions corresponding to the regions where the chip select electrode group 17 is formed. As a result, if these parallel connection lines and the side wall electrode which is the cross section of the wire 13d are electrically connected,
By selecting these parallel connection lines, signals can be individually transmitted to the stacked semiconductor package units.

【0094】また、図6に示すように、チップセレクト
用ボンディングパッド電極群18において、チップセレ
クト用ボンディングパッド電極16とダイシングライン
21を挟んで対向する位置にダミーとしてのボンディン
グパッド電極18a〜18cを形成してもよい。図6は
図5に示した半導体ウェハ20の主表面上に形成された
ボンディングパッド電極とその周辺構造の変形例を示し
た平面模式図である。ここで、このダミーとしてのボン
ディングパッド電極18a〜18cの数は、図5に示し
たチップセレクト用電極と同様に半導体積層パッケージ
における半導体パッケージユニットの積層数と同じだけ
準備することが好ましい。そして、積層される半導体パ
ッケージユニットのそれぞれについて、チップセレクト
用電極16とワイヤ13eにより接続されるボンディン
グパッド電極18a〜18cを選択することにより、図
5に示した場合と同様に積層されたそれぞれの半導体パ
ッケージユニットへと個別に信号を伝送することが可能
となる。
As shown in FIG. 6, in the chip select bonding pad electrode group 18, dummy bonding pad electrodes 18a to 18c are provided at positions facing the chip select bonding pad electrode 16 with the dicing line 21 interposed therebetween. You may form. FIG. 6 is a schematic plan view showing a modified example of the bonding pad electrode formed on the main surface of the semiconductor wafer 20 shown in FIG. 5 and its peripheral structure. Here, it is preferable to prepare the same number of bonding pad electrodes 18a to 18c as the dummy as the number of stacked semiconductor package units in the semiconductor stacked package similar to the chip select electrode shown in FIG. Then, for each of the stacked semiconductor package units, by selecting the bonding pad electrodes 18a to 18c connected to the chip select electrode 16 and the wire 13e, each of the stacked semiconductor package units is stacked similarly to the case shown in FIG. It becomes possible to individually transmit signals to the semiconductor package unit.

【0095】そして、図2に示したような工程に続い
て、半導体ウェハ20をモールド金型の内部に配置し、
ボンディングパッド電極12a〜12fが形成された半
導体ウェハ20の主表面上に封止樹脂体15を配置す
る。そして、この封止樹脂体15を硬化処理する。その
結果、図3に示すような構造を得る。
Then, following the steps as shown in FIG. 2, the semiconductor wafer 20 is placed inside the molding die,
The sealing resin body 15 is arranged on the main surface of the semiconductor wafer 20 on which the bonding pad electrodes 12a to 12f are formed. Then, the sealing resin body 15 is cured. As a result, a structure as shown in FIG. 3 is obtained.

【0096】このとき、モールド金型を用いた封止工程
では、形成される封止樹脂体15の膜厚を容易に制御す
ることができるので、半導体パッケージユニット10
(図1参照)における封止樹脂体15の膜厚を必要最小
限の膜厚となるように制御することができる。この結
果、半導体パッケージユニット10の高さをより小さく
することができる。また、封止樹脂体15の上部表面を
容易に平坦化することができるので、封止樹脂体15の
膜厚を均一化することができる。この結果、必要な膜厚
を有する封止樹脂体15を確実に形成できるので、半導
体パッケージユニットの信頼性を向上させることができ
る。
At this time, in the sealing process using the molding die, since the film thickness of the sealing resin body 15 formed can be easily controlled, the semiconductor package unit 10
The thickness of the sealing resin body 15 (see FIG. 1) can be controlled to be the minimum necessary thickness. As a result, the height of the semiconductor package unit 10 can be made smaller. Further, since the upper surface of the sealing resin body 15 can be easily flattened, the film thickness of the sealing resin body 15 can be made uniform. As a result, the sealing resin body 15 having the required film thickness can be reliably formed, so that the reliability of the semiconductor package unit can be improved.

【0097】また、この封止工程においては、モールド
金型を使用する方法に代えて、半導体ウェハ20の周縁
部に封止樹脂体をせき止めるための枠を形成した後、液
状の樹脂を半導体ウェハ20の主表面上に流し込み、こ
の液状樹脂を硬化処理というような方法を用いてもよ
い。この場合、封止樹脂体15中に離型剤を添加する必
要がない。この結果、半導体ウェハ20と封止樹脂体1
5との密着強度を向上させることができる。このため、
半導体パッケージユニット10の信頼性を向上させるこ
とができる。
In this encapsulation step, instead of using the molding die, a frame for damming the encapsulating resin body is formed on the peripheral edge of the semiconductor wafer 20, and then the liquid resin is applied to the semiconductor wafer. The liquid resin may be poured onto the main surface of 20, and the liquid resin may be cured. In this case, it is not necessary to add a release agent to the sealing resin body 15. As a result, the semiconductor wafer 20 and the sealing resin body 1
The adhesion strength with No. 5 can be improved. For this reason,
The reliability of the semiconductor package unit 10 can be improved.

【0098】また、封止樹脂体15の上部表面の平坦性
をより向上させるため、次に述べるダイシング工程の前
に封止樹脂体15の上部表面を研磨することにより、封
止樹脂体15の上部表面を平坦化してもよい。
Further, in order to further improve the flatness of the upper surface of the sealing resin body 15, the upper surface of the sealing resin body 15 is polished before the dicing step described below, whereby The top surface may be planarized.

【0099】次に、図4に示すように、ダイシングブレ
ード22を用いて半導体ウェハ20と封止樹脂体15と
をダイシングライン21(図2参照)の位置で切断する
ダイシング工程を実施する。このとき、ダイシングライ
ン21を横切るように形成されていたワイヤ13a〜1
3cも同時に切断される。
Next, as shown in FIG. 4, a dicing step of cutting the semiconductor wafer 20 and the sealing resin body 15 at the position of the dicing line 21 (see FIG. 2) using the dicing blade 22 is carried out. At this time, the wires 13a to 1 formed so as to cross the dicing line 21.
3c is also cut at the same time.

【0100】このようにして、半導体集積回路形成領域
11a〜11dをそれぞれ分離することにより、半導体
パッケージユニット10(図1参照)を得ることができ
る。そして、このような半導体パッケージユニット10
の封止樹脂体15の側壁においては、金からなるワイヤ
13a〜13cの断面が露出し、図1に示すように外部
接続用の側壁電極14a、14bとなる。
By thus separating the semiconductor integrated circuit formation regions 11a to 11d, the semiconductor package unit 10 (see FIG. 1) can be obtained. And such a semiconductor package unit 10
On the side wall of the sealing resin body 15, the cross-sections of the wires 13a to 13c made of gold are exposed and become the side wall electrodes 14a and 14b for external connection as shown in FIG.

【0101】ここで、半導体パッケージユニット10の
外径寸法を均一化するために、必要に応じてダイシング
工程後に半導体パッケージユニット10の表面を研磨し
てもよい。
Here, in order to make the outer diameter dimension of the semiconductor package unit 10 uniform, the surface of the semiconductor package unit 10 may be polished after the dicing step, if necessary.

【0102】また、ダイシングライン21(図2参照)
の位置を決定する際の基準として、半導体ウェハ20の
外周の任意の位置を基準点として用いれば、封止樹脂体
15を形成した後において容易にダイシングライン21
の位置を検出することができるので、正確にダイシング
を行なうことができる。また、封止樹脂体15を形成す
る際に用いられるモールド金型に、ダイシングライン2
1の位置と合致するようにインデックスマークを予め形
成しておけば、封止樹脂体15を形成する際に、半導体
ウェハ20上のダイシングライン21とモールド金型に
おける上記インデックスマークとの位置を合せることが
できる。このようにすれば、封止樹脂体15を形成した
後、この封止樹脂体15の表面にインデックスマークを
形成することができるので、このインデックスマークを
基準点としてダイシングラインを刻印することができ
る。このような方法によっても、正確にダイシングを行
なうことができる。
The dicing line 21 (see FIG. 2)
If any position on the outer periphery of the semiconductor wafer 20 is used as a reference point for determining the position of the dicing line 21 after the encapsulating resin body 15 is formed.
Since the position of can be detected, accurate dicing can be performed. In addition, the dicing line 2 is used for the molding die used when forming the sealing resin body 15.
If the index mark is formed in advance so as to match the position of 1, the position of the dicing line 21 on the semiconductor wafer 20 and the position of the index mark on the molding die are aligned when the sealing resin body 15 is formed. be able to. In this way, since the index mark can be formed on the surface of the sealing resin body 15 after the sealing resin body 15 is formed, the dicing line can be engraved with the index mark as a reference point. . Accurate dicing can also be performed by such a method.

【0103】次に、図1に示した半導体パッケージユニ
ット10を積層するこにとよって得られる、本発明によ
る半導体積層パッケージを説明する。図7は、本発明に
よる半導体積層パッケージの実施の形態1を示す断面模
式図である。
Next, a semiconductor laminated package according to the present invention obtained by laminating the semiconductor package units 10 shown in FIG. 1 will be described. FIG. 7 is a schematic sectional view showing Embodiment 1 of the semiconductor laminated package according to the present invention.

【0104】図7を参照して、本発明による半導体積層
パッケージ30は、積層された半導体パッケージユニッ
ト10a〜10cからなる積層体と、この積層体の側壁
上に配置されている外部接続手段としてのフレキシブル
基板40a、40bとを備える。積層体においては、半
導体パッケージユニット10a〜10cが接着剤31を
用いて垂直方向に積層されている。この結果、積層体の
側壁においては、半導体パッケージユニット10a〜1
0cの高さとほぼ同じピッチで等間隔に側壁電極14a
〜14fが存在している。
Referring to FIG. 7, a semiconductor laminated package 30 according to the present invention is a laminated body composed of laminated semiconductor package units 10a to 10c and an external connecting means arranged on the side wall of the laminated body. The flexible substrates 40a and 40b are provided. In the stacked body, the semiconductor package units 10a to 10c are stacked in the vertical direction using the adhesive 31. As a result, on the side wall of the stacked body, the semiconductor package units 10a-1
The sidewall electrodes 14a are arranged at equal intervals at a pitch substantially equal to the height of 0c.
~ 14f is present.

【0105】フレキシブル基板40a、40bは、それ
ぞれほぼ同一の構造を備えており、ポリイミド基材42
a、42bと接続線41a、41bと絶縁体としてのレ
ジスト44a、44bと実装用リード線43a、43b
とを備える。ポリイミド基材42a、42b上には接続
線41a、41bが形成されている。接続線41a、4
1b上にはレジスト44a、44bが形成されている。
実装用リード線43a、43bは接続線41a、41b
に電気的に接続されている。
The flexible substrates 40a and 40b have substantially the same structure, and the polyimide substrate 42
a, 42b, connecting wires 41a, 41b, resists 44a, 44b as insulators, and mounting lead wires 43a, 43b.
With. Connection lines 41a and 41b are formed on the polyimide base materials 42a and 42b. Connection lines 41a, 4
Resists 44a and 44b are formed on 1b.
The mounting lead wires 43a and 43b are connection wires 41a and 41b.
Electrically connected to.

【0106】そして、接続線41a、41bは、それぞ
れ側壁電極14a〜14fと異方性導電接着剤50a、
50bを用いて電気的に接続されている。ここで、異方
性導電接着剤50a、50bは、導電性粒子51a、5
1bと樹脂52a、52bとからなる。そして、側壁電
極14a〜14fは、導電性粒子15a、15bを介し
て接続線41a、41bと電気的に接続されている。こ
の接続線41a、41bの先端部である実装用リード線
43a、43bは、実装基板60上に形成された電極6
1a、61bへの接続用端子となっている。この電極6
1a、61bと実装用リード線43a、43bとははん
だ62により接続されている。
The connection lines 41a and 41b are respectively connected to the sidewall electrodes 14a to 14f and the anisotropic conductive adhesive 50a.
It is electrically connected using 50b. Here, the anisotropic conductive adhesives 50a and 50b are the conductive particles 51a and 5a.
1b and resins 52a and 52b. The side wall electrodes 14a to 14f are electrically connected to the connection lines 41a and 41b via the conductive particles 15a and 15b. The mounting lead wires 43 a and 43 b, which are the tip portions of the connection wires 41 a and 41 b, are the electrodes 6 formed on the mounting substrate 60.
It is a terminal for connecting to 1a and 61b. This electrode 6
1a, 61b and the mounting lead wires 43a, 43b are connected by solder 62.

【0107】このとき、フレキシブル基板40a、40
bにおいては、積層体の側壁電極14a〜14fと電気
的に当接される領域以外の領域をレジスト44a、44
bにより被覆しておくことが好ましい。このようにすれ
ば、接続線41a、41bが半導体チップ11(図1参
照)などの側壁電極14a〜14f以外の領域と短絡す
るといった問題の発生を防止できる。
At this time, the flexible substrates 40a, 40
In b, the regions other than the regions electrically contacting the side wall electrodes 14a to 14f of the laminated body are formed into the resists 44a, 44.
It is preferable to coat with b. By doing so, it is possible to prevent the problem that the connection lines 41a and 41b are short-circuited with a region of the semiconductor chip 11 (see FIG. 1) other than the sidewall electrodes 14a to 14f.

【0108】また、フレキシブル基板40a、40bに
おいては、接続線41a、41bと実装用リード線43
a、43bとの表面にニッケルめっきおよび金めっきを
施すことが好ましい。このようにすれば、接続線41
a、41bと側壁電極14a〜14fとの電気的接続や
実装用リード線43a、43bと電極61a、61bと
の間の電気的接続の信頼性を向上させることができる。
In the flexible boards 40a and 40b, the connecting wires 41a and 41b and the mounting lead wires 43 are provided.
It is preferable to apply nickel plating and gold plating to the surfaces of a and 43b. In this way, the connection line 41
It is possible to improve the reliability of the electrical connection between the a and 41b and the sidewall electrodes 14a to 14f and the electrical connection between the mounting lead wires 43a and 43b and the electrodes 61a and 61b.

【0109】ここで、接続線41a、41bとしては、
銅からなる接続線を用いることができる。そして、側壁
電極14a〜14fと接続される接続線41a、41b
の領域においては、側壁電極14a〜14f側へと突出
した部分を形成することが好ましい。このようにすれ
ば、より確実に側壁電極14a〜14fと接続線41
a、41bとの間の電気的接続を行なうことができる。
また、この接続線41a、41bと側壁電極14a〜1
4fとを電気的に接続する工程を容易に行なうことも可
能となる。
Here, as the connection lines 41a and 41b,
A connecting wire made of copper can be used. Then, the connection lines 41a and 41b connected to the sidewall electrodes 14a to 14f.
In the region (2), it is preferable to form a portion protruding toward the side wall electrodes 14a to 14f. In this way, the side wall electrodes 14a to 14f and the connection line 41 can be more reliably formed.
It is possible to make an electrical connection between a and 41b.
In addition, the connection lines 41a and 41b and the sidewall electrodes 14a to 1
It is also possible to easily perform the step of electrically connecting to 4f.

【0110】また、接続線41a、41bの側壁電極1
4a〜14fに対向する突出部においては、銅めっき、
ニッケルめっきおよび金めっきを施すことが好ましい。
このようにすれば、突出部を容易に形成することができ
ると同時に、接続線41a、41bと側壁電極14a〜
14fとの間の電気的接続の信頼性を向上させることが
できる。
In addition, the sidewall electrodes 1 of the connection lines 41a and 41b.
4a to 14f, copper plating,
It is preferable to apply nickel plating and gold plating.
With this configuration, the protrusion can be easily formed, and at the same time, the connection lines 41a and 41b and the side wall electrodes 14a to 14a.
The reliability of the electrical connection with 14f can be improved.

【0111】このように、本発明による半導体積層パッ
ケージ30では、3つの半導体パッケージユニット10
a〜10cを積層した積層体を有しているので、半導体
パッケージユニット1つ分の占有面積とほぼ同じ占有面
積において、複数の半導体パッケージユニット10a〜
10cを実装基板60に実装することができる。この結
果、実装基板60における半導体チップ11(図1参
照)の実装密度を向上させることができる。
As described above, in the semiconductor laminated package 30 according to the present invention, three semiconductor package units 10 are provided.
Since it has a laminated body in which a to 10c are laminated, a plurality of semiconductor package units 10a to 10a
10c can be mounted on the mounting substrate 60. As a result, the mounting density of the semiconductor chips 11 (see FIG. 1) on the mounting board 60 can be improved.

【0112】また、半導体パッケージユニット10a〜
10cを直接積層することにより積層体を構成するの
で、従来のように半導体チップごとに半導体チップより
大きなインターポーザ基板を用意する必要がない。この
結果、従来の半導体積層パッケージよりもさらに半導体
積層パッケージ30の占有面積を小さくすることができ
る。
Further, the semiconductor package units 10a ...
Since the laminated body is formed by directly laminating 10c, it is not necessary to prepare an interposer substrate larger than the semiconductor chip for each semiconductor chip as in the conventional case. As a result, the occupied area of the semiconductor laminated package 30 can be made smaller than that of the conventional semiconductor laminated package.

【0113】また、半導体積層パッケージ30の構成部
品数を従来より削減することができる。この結果、半導
体積層パッケージ30のダウンサイジング化や軽量化を
図ることができる。
Further, the number of constituent parts of the semiconductor laminated package 30 can be reduced as compared with the conventional one. As a result, downsizing and weight reduction of the semiconductor laminated package 30 can be achieved.

【0114】また、半導体チップごとにインターポーザ
基板を用意する必要がないので、従来よりも材料コスト
を低減することができる。
Since it is not necessary to prepare an interposer substrate for each semiconductor chip, the material cost can be reduced as compared with the conventional case.

【0115】次に、図7に示した本発明による半導体積
層パッケージの製造方法を説明する。
Next, a method of manufacturing the semiconductor laminated package according to the present invention shown in FIG. 7 will be described.

【0116】まず、図1に示した半導体パッケージユニ
ット10と同様の構造を備える半導体パッケージユニッ
ト10a〜10cを接着剤31により垂直方向に積層す
る。このとき、積層された半導体パッケージユニット1
0a〜10cからなる積層体の側壁(積層体側壁)の位
置を揃えるために、積層体側壁を研磨してもよい。
First, the semiconductor package units 10a to 10c having the same structure as the semiconductor package unit 10 shown in FIG. 1 are vertically stacked with the adhesive 31. At this time, the stacked semiconductor package units 1
In order to align the position of the side wall of the laminated body composed of 0a to 10c (the laminated body side wall), the laminated body side wall may be polished.

【0117】次に、図8に示すように、側壁電極14
a、14c、14eが表出している積層体側壁上に導電
性粒子51aと樹脂52aとからなるフィルム状の異方
性導電接着剤(ACP)50aを貼り付ける。そして、
この異方性導電接着剤50a上にフレキシブル基板40
aを配置する。この際、フレキシブル基板40aの接続
線41aにおける側壁電極14a、14c、14eに当
接される部分と、側壁電極14a、14c、14eとの
位置を合せておく。ここで、図8は図7に示した半導体
積層パッケージの製造方法を説明するための断面模式図
である。
Next, as shown in FIG.
A film-shaped anisotropic conductive adhesive (ACP) 50a made of conductive particles 51a and resin 52a is attached on the side wall of the laminated body where a, 14c, and 14e are exposed. And
The flexible substrate 40 is placed on the anisotropic conductive adhesive 50a.
Place a. At this time, the position of the side wall electrodes 14a, 14c, 14e in contact with the side wall electrodes 14a, 14c, 14e in the connection line 41a of the flexible substrate 40a is aligned. Here, FIG. 8 is a schematic cross-sectional view for explaining the method for manufacturing the semiconductor laminated package shown in FIG.

【0118】次に、ボンディングステージ81上にフレ
キシブル基板40aが配置された積層体を設置する。そ
して、ボンディングツール80を用いて加熱しながらフ
レキシブル基板40aを積層体へと押圧する。このよう
にして、電極14a、14c、14eと接続線41aと
を導電性粒子51aを介して電気的に接続すると同時
に、樹脂52aを熱硬化させることにより積層体とフレ
キシブル基板40aとを機械的に接続する。このような
工程を側壁電極14a〜14fが露出している積層体の
側面において行なうことにより、図7に示すような半導
体積層パッケージ30を得ることができる。
Next, the laminated body on which the flexible substrate 40a is arranged is set on the bonding stage 81. Then, the flexible substrate 40a is pressed against the stacked body while being heated using the bonding tool 80. In this manner, the electrodes 14a, 14c, 14e and the connection line 41a are electrically connected via the conductive particles 51a, and at the same time, the resin 52a is thermally cured to mechanically bond the laminate and the flexible substrate 40a. Connecting. By performing such a process on the side surface of the stacked body where the sidewall electrodes 14a to 14f are exposed, the semiconductor stacked package 30 as shown in FIG. 7 can be obtained.

【0119】なお、予めフレキシブル基板40aにソル
ダレジストなどの絶縁体としてのレジスト44aが側壁
電極14a、14c、14eと当接される領域以外の領
域に形成されているので、フレキシブル基板40aを積
層体へと固定する工程において、半導体パッケージユニ
ット10a〜10cの半導体チップと接続線41aとが
短絡するというような問題の発生を防止できる。
Since the resist 44a as an insulator such as a solder resist is previously formed on the flexible substrate 40a in a region other than the region in contact with the side wall electrodes 14a, 14c, 14e, the flexible substrate 40a is laminated. In the step of fixing to, it is possible to prevent the occurrence of the problem that the semiconductor chips of the semiconductor package units 10a to 10c and the connection line 41a are short-circuited.

【0120】次に、実装用リード線43a、43bを図
7に示すようにガルウィング型にリードフォーミングす
る。そして、図7に示すように、実装基板60における
半導体積層パッケージ30が搭載される位置に予め接着
剤70を塗布しておく。そして、半導体積層パッケージ
30の実装用リード線43a、43bと実装基板60の
電極61a、61bとの位置を合せて、接着剤70上に
半導体積層パッケージ30を設置する。そして、接着剤
70を硬化させることにより、実装基板60と半導体積
層パッケージ30とを機械的に接着する。このようにす
れば、接着剤70を用いて半導体積層パッケージ30を
実装基板60に強固に固定することができるので、半導
体積層パッケージ30を備える実装基板60の振動など
の機械的衝撃に対する耐久性を高めることができる。
Next, the lead wires 43a and 43b for mounting are lead-formed into a gull wing type as shown in FIG. Then, as shown in FIG. 7, the adhesive 70 is applied in advance to the mounting substrate 60 at the position where the semiconductor laminated package 30 is mounted. Then, the mounting lead wires 43a and 43b of the semiconductor laminated package 30 and the electrodes 61a and 61b of the mounting substrate 60 are aligned with each other, and the semiconductor laminated package 30 is placed on the adhesive 70. Then, the mounting substrate 60 and the semiconductor laminated package 30 are mechanically bonded by curing the adhesive 70. With this configuration, the semiconductor laminated package 30 can be firmly fixed to the mounting substrate 60 using the adhesive 70, and thus the mounting substrate 60 including the semiconductor laminated package 30 has durability against mechanical shock such as vibration. Can be increased.

【0121】その後、予めはんだ62が供給されている
電極61a、61bと実装用リード線43a、43bと
をリードボンディングツールで加熱および加圧すること
によりはんだ接続を行なう。このようにして、図7に示
すように半導体積層パッケージ30を実装基板60へと
実装することができる。
After that, the electrodes 61a and 61b to which the solder 62 has been supplied in advance and the mounting lead wires 43a and 43b are heated and pressed by a lead bonding tool to perform solder connection. In this way, the semiconductor laminated package 30 can be mounted on the mounting substrate 60 as shown in FIG.

【0122】ここで、実装用リード線43a、43bを
図7に示すように積層体の底面(半導体パッケージユニ
ット10aの底面)より下に突出するような形状とすれ
ば、半導体積層パッケージ30を実装基板60に設置し
た際に、実装用リード線43a、43bが電極61a、
61bへと押圧された状態となる。この結果、通常のプ
ラスチックパッケージと同様にはんだリフロー接続を用
いて実装用リード線43a、43bと電極61a、61
bとを接続することができる。
Here, if the mounting lead wires 43a and 43b are shaped so as to project below the bottom surface (bottom surface of the semiconductor package unit 10a) of the stacked body as shown in FIG. 7, the semiconductor stacked package 30 is mounted. When mounted on the substrate 60, the mounting lead wires 43a and 43b are connected to the electrodes 61a,
It is in a state of being pressed to 61b. As a result, the mounting lead wires 43a and 43b and the electrodes 61a and 61 are formed by using the solder reflow connection as in the ordinary plastic package.
b can be connected.

【0123】また、本発明による半導体積層パッケージ
30の積層体では、3つの半導体パッケージユニット1
0a〜10cを積層しているが、3つ以上の複数の半導
体パッケージユニットを積層して積層体を構成してもよ
い。このようにすれば、限られた実装面積においてより
高い実装密度を実現することができる。この結果、容易
に半導体装置のダウンサイジング化および軽量化を図る
ことができる。
In the laminated body of the semiconductor laminated package 30 according to the present invention, three semiconductor package units 1 are used.
Although 0a to 10c are stacked, a stacked body may be configured by stacking three or more semiconductor package units. By doing so, it is possible to realize higher mounting density in a limited mounting area. As a result, downsizing and weight reduction of the semiconductor device can be easily achieved.

【0124】また、外部接続手段としての実装基板60
への接続手段では、積層体の側壁に対向するように配置
される薄型のフレキシブル基板40a、40bを積層体
に貼り合せているので、従来のようなインターポーザ基
板を用いた場合よりさらに半導体積層パッケージ30の
ダウンサイジング化や軽量化を図ることができる。ま
た、個々の半導体チップ10a〜10cごとにインター
ポーザ基板を必要としないので、従来よりも材料コスト
を低減することができる。この結果、安価な半導体積層
パッケージを提供することが可能となる。
Further, the mounting board 60 as an external connecting means.
In the connecting means for connecting to the laminated body, since the thin flexible substrates 40a and 40b arranged so as to face the side wall of the laminated body are bonded to the laminated body, the semiconductor laminated package is further improved as compared with the case where the conventional interposer substrate is used. Downsizing and weight reduction of 30 can be achieved. Further, since no interposer substrate is required for each of the semiconductor chips 10a to 10c, the material cost can be reduced as compared with the conventional case. As a result, it is possible to provide an inexpensive semiconductor laminated package.

【0125】また、半導体パッケージユニット10(図
1参照)の封止樹脂体15の形成を半導体ウェハ20か
ら半導体チップ11を切り出す前に行なっているので、
従来のように半導体チップ1つ1つにおいて封止樹脂1
5の形成および電極の形成といった工程を個別に行なう
必要がない。この結果、半導体パッケージユニット10
の製造工程を簡略化することができる。このため、半導
体パッケージユニット10の製造工程における生産性を
向上させることが可能となる。
Since the encapsulating resin body 15 of the semiconductor package unit 10 (see FIG. 1) is formed before cutting the semiconductor chip 11 from the semiconductor wafer 20,
Encapsulating resin 1 for each semiconductor chip as before
It is not necessary to separately perform the steps of forming 5 and forming electrodes. As a result, the semiconductor package unit 10
The manufacturing process of can be simplified. Therefore, it is possible to improve the productivity in the manufacturing process of the semiconductor package unit 10.

【0126】なお、本発明の実施の形態1においては、
フィルム状の異方性導電接着剤50a、50bを用いた
が、液状の異方性導電接着剤を用いてもよい。また、必
要に応じてフレキシブル基板40a、40bの表面や半
導体パッケージユニット10a〜10cの側壁電極14
a〜14f表面にめっき処理を施してもよい。そして、
フレキシブル基板40a、40bの接続線41a、41
bと側壁電極14a〜14fとの間の電気的接続方法と
して、はんだを用いた接続方法や圧接による接続方法を
用いてもよい。また、接続線41a、41bの材質や4
1a、41bの表面に形成されるめっき層の材質を変更
することにより、側壁電極14a〜14fと接続線41
a、41bとの接続部分をAu−Sn接続、Au−Al
接続、あるいはAu−Au接続としてもよい。この場
合、異方性導電接着剤に代えて、必要に応じて液状の熱
硬化性樹脂やフィルム状の熱硬化樹脂あるいは熱可塑性
樹脂を用いることができる。
In the first embodiment of the present invention,
Although the film-shaped anisotropic conductive adhesives 50a and 50b are used, a liquid anisotropic conductive adhesive may be used. In addition, if necessary, the surfaces of the flexible substrates 40a and 40b and the sidewall electrodes 14 of the semiconductor package units 10a to 10c may be used.
The surface of a to 14f may be plated. And
Connection lines 41a, 41 of the flexible substrates 40a, 40b
As an electrical connection method between the b and the side wall electrodes 14a to 14f, a connection method using solder or a connection method by pressure contact may be used. In addition, the material of the connecting wires 41a and 41b and 4
By changing the material of the plating layer formed on the surfaces of 1a and 41b, the side wall electrodes 14a to 14f and the connecting wire 41 are formed.
a, 41b are connected to Au-Sn connection, Au-Al
A connection or an Au-Au connection may be used. In this case, in place of the anisotropic conductive adhesive, a liquid thermosetting resin, a film-shaped thermosetting resin, or a thermoplastic resin can be used if necessary.

【0127】(実施の形態2)図9は、本発明による半
導体積層パッケージの実施の形態2を示す断面模式図で
ある。図9を参照して、半導体積層パッケージを説明す
る。
(Second Embodiment) FIG. 9 is a schematic sectional view showing a second embodiment of a semiconductor laminated package according to the present invention. The semiconductor stacked package will be described with reference to FIG.

【0128】図9を参照して、半導体積層パッケージ
は、基本的には図7に示した半導体積層パッケージと同
様の構造を備える。ただし、図9に示した半導体積層パ
ッケージにおいては、半導体パッケージユニット10a
〜10cにおいて、ワイヤ13a、13bが銅から構成
されている。また、封止樹脂体の側壁において表出する
この銅からなるワイヤ13a、13bの断面上にはニッ
ケルめっきおよび金めっきが施されている。この結果、
側壁電極23a〜23fは半導体パッケージユニット1
0a〜10cの封止樹脂体の側壁より突出した凸形状部
分を含む。
Referring to FIG. 9, the semiconductor laminated package basically has the same structure as the semiconductor laminated package shown in FIG. However, in the semiconductor laminated package shown in FIG. 9, the semiconductor package unit 10a
10c, the wires 13a and 13b are made of copper. Further, the wires 13a and 13b made of copper, which are exposed on the side wall of the sealing resin body, are nickel-plated and gold-plated on their cross sections. As a result,
The side wall electrodes 23a to 23f are the semiconductor package unit 1
It includes a convex portion protruding from the side wall of the sealing resin body of 0a to 10c.

【0129】このため、図9に示した半導体積層パッケ
ージでは、図7に示した本発明の実施の形態1による半
導体積層パッケージにより得られる効果に加えて、半導
体パッケージユニット10a〜10cを接着剤31を用
いて積層する際に半導体パッケージユニット10a〜1
0cの積層位置がずれるような場合に、確実に側壁電極
23a〜23fと接続線41a、41bとの電気的接続
を実現することができる。これは、側壁電極23a〜2
3fに接続線41a、41bを接続する場合に、半導体
パッケージユニット10a〜10cの積層位置のずれに
よる封止樹脂体の側壁の位置のばらつきの影響を、側壁
電極23a〜23fの凸形状部分が変形することにより
吸収することができるためである。このため、半導体パ
ッケージユニット10a〜10cからなる積層体の側壁
の位置を揃えるために研磨工程などを行なう必要がな
い。この結果、半導体積層パッケージの製造工程を簡略
化することができる。
Therefore, in the semiconductor laminated package shown in FIG. 9, in addition to the effect obtained by the semiconductor laminated package according to the first embodiment of the present invention shown in FIG. 7, the semiconductor package units 10a to 10c are bonded by the adhesive 31. When stacking using the semiconductor package units 10a to 1
When the stacking position of 0c is displaced, the electrical connection between the side wall electrodes 23a to 23f and the connection lines 41a and 41b can be surely realized. This is the side wall electrodes 23a-2
When connecting the connection lines 41a and 41b to 3f, the convex portion of the side wall electrodes 23a to 23f is deformed due to the influence of the variation in the position of the side wall of the sealing resin body due to the displacement of the stacking position of the semiconductor package units 10a to 10c. This is because it can be absorbed. Therefore, it is not necessary to perform a polishing process or the like to align the positions of the side walls of the stacked body including the semiconductor package units 10a to 10c. As a result, the manufacturing process of the semiconductor laminated package can be simplified.

【0130】また、図9に示した半導体積層パッケージ
においては、実装用リード線43a、43bが、積層体
の下(半導体パッケージユニット10aの下)側へと湾
曲するように加工されている。このため、図7に示した
半導体積層パッケージよりも、さらに半導体積層パッケ
ージ30の占有面積を小さくすることができる。この結
果、実装基板における半導体積層パッケージ30の実装
密度を高めることが可能となる。なお、この実装用リー
ド線43a、43bの先端部は、積層体の底面に接着剤
31a、31bにより固定されたポリイミド基材42
a、42bに当接されている。
Further, in the semiconductor laminated package shown in FIG. 9, the mounting lead wires 43a and 43b are processed so as to be curved toward the lower side of the laminated body (below the semiconductor package unit 10a). Therefore, the occupied area of the semiconductor laminated package 30 can be made smaller than that of the semiconductor laminated package shown in FIG. As a result, it is possible to increase the mounting density of the semiconductor laminated packages 30 on the mounting board. The tip ends of the mounting lead wires 43a and 43b are polyimide base materials 42 fixed to the bottom surface of the laminate with adhesives 31a and 31b.
It is in contact with a and 42b.

【0131】このように、図9に示した半導体積層パッ
ケージによれば、図7に示した本発明の実施の形態1に
おける半導体積層パッケージによって選られる効果に加
えて、さらに半導体積層パッケージの製造工程を簡略化
することができると同時に半導体積層パッケージの占有
面積を小さくすることができる。
As described above, according to the semiconductor laminated package shown in FIG. 9, in addition to the effect selected by the semiconductor laminated package according to the first embodiment of the present invention shown in FIG. Can be simplified, and at the same time, the area occupied by the semiconductor laminated package can be reduced.

【0132】また、図9に示した半導体積層パッケージ
は、基本的には図7に示した半導体積層パッケージと同
様の製造方法を用いて製造することができる。
The semiconductor laminated package shown in FIG. 9 can be basically manufactured by the same manufacturing method as that of the semiconductor laminated package shown in FIG.

【0133】また、図9に示した半導体積層パッケージ
においては、図7に示した半導体積層パッケージと同様
に、フィルム状の異方性導電接着剤に代えて液状の異方
性導電接着剤を用いてもよい。また、必要に応じてフレ
キシブル基板40a、40bの表面や半導体パッケージ
ユニット10a〜10cの側壁電極23a〜23fの表
面にめっき処理を施してもよい。また、側壁電極23a
〜23fと接続線41a、41bとの接続においては、
圧接やはんだ接続を用いてもよい。
In the semiconductor laminated package shown in FIG. 9, a liquid anisotropic conductive adhesive is used instead of the film-shaped anisotropic conductive adhesive as in the semiconductor laminated package shown in FIG. May be. If necessary, the surfaces of the flexible substrates 40a and 40b and the surfaces of the side wall electrodes 23a to 23f of the semiconductor package units 10a to 10c may be plated. In addition, the sidewall electrode 23a
In the connection between ~ 23f and the connection lines 41a, 41b,
Pressure contact or solder connection may be used.

【0134】(実施の形態3)図10は本発明による半
導体積層パッケージの実施の形態3を示す断面模式図で
ある。図10を参照して、半導体積層パッケージを説明
する。
(Third Embodiment) FIG. 10 is a schematic sectional view showing a third embodiment of a semiconductor laminated package according to the present invention. The semiconductor stacked package will be described with reference to FIG.

【0135】図10を参照して、半導体積層パッケージ
32は、半導体パッケージユニット10a〜10cが積
層された積層体と絶縁体膜90a、90bと接続線とし
ての導電体膜91a、91bと電極として作用する実装
用はんだボール92a〜92dとを備える。ここで、半
導体パッケージユニット10a〜10cは、基本的には
図1に示した半導体パッケージユニット10と同様の構
造を備える。そして、この半導体パッケージユニット1
0a〜10cからなる積層体は、図7に示した半導体積
層パッケージ30における積層体と同様の構造を備え
る。そして、図10に示した半導体積層パッケージ32
では、外部接続手段として図7および9に示したような
半導体積層パッケージ30におけるフレキシブル基板4
0a、40bに代えて、積層体の側壁34a、34b上
および底面35上に導電体膜91a、91bを形成して
いる。具体的には、積層体の側壁34a、34bおよび
底面35において、側壁電極14a〜14fが位置する
領域以外の領域に絶縁体膜90a、90bが形成されて
いる。この絶縁体膜90a、90bとしては、ポリイミ
ドなどの有機系絶縁体膜、あるいは酸化珪素、窒化珪
素、炭化珪素などを用いることができる。そして、側壁
電極14a〜14fと絶縁体膜90a、90bとの上に
導電体膜91a、91bが形成されている。この導電体
膜91a、91bとしては銅、アルミニウムもしくは金
などの薄膜を用いることができる。この導電体膜91
a、91bは側壁電極14a〜14fと電気的に接続さ
れ、かつ、積層体の底面35上においてマトリクス状に
配置された実装用電極となる導電体膜部分36a〜36
cを含む。この導電体膜部分36a〜36c上には実装
用はんだボール92a〜92dが形成されている。この
ようにして、半導体積層パッケージ32は構成される。
そして、この実装用はんだボール92a〜92dが実装
基板60上に形成された電極61a〜61dと電気的に
接続されることにより、半導体積層パッケージ32は実
装基板60へと実装されている。
Referring to FIG. 10, semiconductor laminated package 32 functions as a laminated body in which semiconductor package units 10a to 10c are laminated, insulator films 90a and 90b, conductor films 91a and 91b as connection lines, and electrodes. Mounting solder balls 92a to 92d. Here, the semiconductor package units 10a to 10c basically have the same structure as the semiconductor package unit 10 shown in FIG. And this semiconductor package unit 1
The laminated body including 0a to 10c has the same structure as the laminated body in the semiconductor laminated package 30 illustrated in FIG. 7. Then, the semiconductor laminated package 32 shown in FIG.
Then, as the external connection means, the flexible substrate 4 in the semiconductor laminated package 30 as shown in FIGS.
Instead of 0a and 40b, conductor films 91a and 91b are formed on the sidewalls 34a and 34b and the bottom surface 35 of the stacked body. Specifically, the insulator films 90a and 90b are formed on the sidewalls 34a and 34b and the bottom surface 35 of the stacked body in regions other than the regions where the sidewall electrodes 14a to 14f are located. As the insulating films 90a and 90b, an organic insulating film such as polyimide, or silicon oxide, silicon nitride, silicon carbide or the like can be used. Then, conductor films 91a and 91b are formed on the sidewall electrodes 14a to 14f and the insulator films 90a and 90b. A thin film of copper, aluminum, gold, or the like can be used as the conductor films 91a and 91b. This conductor film 91
a and 91b are electrically connected to the side wall electrodes 14a to 14f, and are conductor film portions 36a to 36, which serve as mounting electrodes arranged in a matrix on the bottom surface 35 of the laminated body.
Including c. Mounting solder balls 92a to 92d are formed on the conductor film portions 36a to 36c. In this way, the semiconductor laminated package 32 is constructed.
The mounting solder balls 92 a to 92 d are electrically connected to the electrodes 61 a to 61 d formed on the mounting substrate 60, so that the semiconductor laminated package 32 is mounted on the mounting substrate 60.

【0136】このため、図10に示した半導体積層パッ
ケージ32においては、本発明の実施の形態1に示した
半導体積層パッケージと同様の効果を得ることができる
と同時に、さらに半導体積層パッケージ32の占有面積
を小さくすることができる。この結果、実装基板での半
導体積層パッケージの実装密度をより高めることができ
る。
Therefore, in the semiconductor laminated package 32 shown in FIG. 10, the same effect as the semiconductor laminated package shown in the first embodiment of the present invention can be obtained, and at the same time, the semiconductor laminated package 32 is occupied. The area can be reduced. As a result, the mounting density of the semiconductor laminated package on the mounting substrate can be further increased.

【0137】次に、図10に示した半導体積層パッケー
ジの製造方法を説明する。まず、本発明の実施の形態1
における半導体積層パッケージ30(図7参照)の製造
方法と同様の方法を用いるこにとより、半導体パッケー
ジユニット10a〜10cからなる積層体を形成する。
Next, a method of manufacturing the semiconductor laminated package shown in FIG. 10 will be described. First, the first embodiment of the present invention
By using the same method as the method for manufacturing the semiconductor laminated package 30 (see FIG. 7) in the above, a laminated body including the semiconductor package units 10a to 10c is formed.

【0138】次に、積層体の側壁電極14a〜14fが
形成された側壁34a、34bと底面35とにおいて、
側壁電極14a〜14fが形成されている領域以外の領
域に絶縁体膜90a、90bを形成する。この絶縁体膜
90a、90bとしては、上述のようにポリイミドなど
の有機系絶縁体膜を用いることができる。また、絶縁体
膜90a、90bとして酸化珪素、窒化珪素、炭化珪素
をスパッタリング法やCVD法を用いて形成してもよ
い。また、低温焼成することが可能なセラミックスなど
を絶縁体膜90a、90bとして形成してもよい。
Next, in the side walls 34a and 34b on which the side wall electrodes 14a to 14f of the laminated body are formed and the bottom surface 35,
Insulator films 90a and 90b are formed in regions other than the regions where the sidewall electrodes 14a to 14f are formed. As the insulating films 90a and 90b, an organic insulating film such as polyimide can be used as described above. Alternatively, silicon oxide, silicon nitride, or silicon carbide may be formed as the insulator films 90a and 90b by a sputtering method or a CVD method. Further, ceramics that can be fired at a low temperature may be formed as the insulating films 90a and 90b.

【0139】次に、側壁電極14a〜14f上と絶縁体
膜90a、90bとの上に導電体膜91a、91bを所
定のパターンとなるように形成する。この導電体膜91
a、91bは、スパッタリング法を用いて形成された
銅、アルミニウム、もしくは金などの薄膜でもよい。そ
して、上記のようにこの導電体膜91a、91bの積層
体の底面35上に位置する導電体膜部分36a〜36c
は実装用電極の役割を果たす。また、この導電体膜部分
36a〜36cは、積層体の底面上においてマトリクス
状に配置されている。このマトリクス状に配置された導
電体膜部分36a〜36c上に実装用はんだボール92
a〜92dを配置する。このようにして、半導体積層パ
ッケージ32を得ることができる。
Next, conductor films 91a and 91b are formed in a predetermined pattern on the sidewall electrodes 14a to 14f and the insulator films 90a and 90b. This conductor film 91
The a and 91b may be thin films of copper, aluminum, gold or the like formed by using a sputtering method. Then, as described above, the conductor film portions 36a to 36c located on the bottom surface 35 of the laminated body of the conductor films 91a and 91b.
Serves as a mounting electrode. The conductor film portions 36a to 36c are arranged in a matrix on the bottom surface of the stacked body. The solder balls 92 for mounting are mounted on the conductor film portions 36a to 36c arranged in a matrix.
a to 92d are arranged. In this way, the semiconductor laminated package 32 can be obtained.

【0140】次に、上記のような半導体積層パッケージ
32を実装基板60に接続する。この場合、実装基板6
0上に形成された電極61a〜61d上には、印刷によ
り予めめっきやはんだペーストが供給されている。この
ような電極61a〜61dと半導体積層パッケージ32
の実装用はんだボール92a〜92dとの位置が合うよ
うに実装基板60上に半導体積層パッケージ32を配置
する。その後、この実装基板60と半導体積層パッケー
ジ32とをはんだリフロー炉において加熱する。この結
果、電極61a〜61d上においてはんだが溶融するこ
とにより、半導体積層パッケージ32の導電体膜部分3
6a〜36cと実装基板60の電極61a〜61dとを
電気的に接続すると同時に、実装基板60へ半導体積層
パッケージ32を固定することができる。このようにし
て、半導体積層パッケージ32を実装基板60へ実装す
ることができる。
Next, the semiconductor laminated package 32 as described above is connected to the mounting substrate 60. In this case, the mounting board 6
On the electrodes 61a to 61d formed on the surface 0, plating or solder paste is previously supplied by printing. Such electrodes 61a to 61d and the semiconductor laminated package 32
The semiconductor laminated package 32 is arranged on the mounting substrate 60 so as to be aligned with the mounting solder balls 92a to 92d. Then, the mounting substrate 60 and the semiconductor laminated package 32 are heated in a solder reflow furnace. As a result, the solder is melted on the electrodes 61a to 61d, so that the conductor film portion 3 of the semiconductor stacked package 32 is melted.
6a to 36c and the electrodes 61a to 61d of the mounting substrate 60 are electrically connected, and at the same time, the semiconductor laminated package 32 can be fixed to the mounting substrate 60. In this way, the semiconductor laminated package 32 can be mounted on the mounting substrate 60.

【0141】ここで、導電体膜部分36a〜36c上に
メッキ法あるいはスパッタリング法を用いてニッケル薄
膜を形成し、そのニッケル薄膜上に金薄膜を形成しても
よい。この場合、はんだリフロー炉における熱処理の
際、導電体膜部分36a〜36cにおいて導電体膜91
a、91bの材料が実装用はんだボール92a〜92d
へと熱拡散することを防止できる。この結果、半導体積
層パッケージ32の信頼性を向上させることができる。
Here, a nickel thin film may be formed on the conductor film portions 36a to 36c by a plating method or a sputtering method, and a gold thin film may be formed on the nickel thin film. In this case, the conductor film 91 is formed in the conductor film portions 36a to 36c during the heat treatment in the solder reflow furnace.
The material of a and 91b is the solder balls 92a to 92d for mounting.
It is possible to prevent the heat diffusion to. As a result, the reliability of the semiconductor laminated package 32 can be improved.

【0142】また、半導体積層パッケージ32において
は、実装用はんだボール92a〜92dが存在する領域
以外の表面に、レジストなどの被覆膜を形成しておくこ
とが好ましい。このようにすれば、半導体積層パッケー
ジ32の耐湿性を向上させることができる。また、半導
体積層パッケージ32を機械的な衝撃から保護すること
ができると同時に、実装用はんだボール92a〜92d
を適正な体積に保つことも可能となる。
Further, in the semiconductor laminated package 32, it is preferable to form a coating film such as a resist on the surface other than the region where the mounting solder balls 92a to 92d are present. By doing so, the moisture resistance of the semiconductor laminated package 32 can be improved. Further, the semiconductor laminated package 32 can be protected from mechanical shock, and at the same time, the mounting solder balls 92a to 92d.
It is also possible to maintain a proper volume.

【0143】また、図11に示すように、図10に示し
た半導体積層パッケージとは異なり、実装用はんだボー
ルを用いない構造の半導体積層パッケージ33によって
も図10に示した半導体積層パッケージ32と同様の効
果を得ることができる。ここで、図11は、図10に示
した半導体積層パッケージの変形例を示す断面模式図で
ある。図11を参照して、半導体積層パッケージを説明
する。
Also, as shown in FIG. 11, unlike the semiconductor laminated package shown in FIG. 10, a semiconductor laminated package 33 having a structure not using mounting solder balls is similar to the semiconductor laminated package 32 shown in FIG. The effect of can be obtained. Here, FIG. 11 is a schematic sectional view showing a modified example of the semiconductor laminated package shown in FIG. The semiconductor stacked package will be described with reference to FIG.

【0144】図11を参照して、半導体積層パッケージ
33は、基本的には図10に示した半導体積層パッケー
ジ32と同様の構造を備える。ただし、図11に示した
半導体積層パッケージ33では、半導体積層パッケージ
33の実装用電極である導電体膜部分36a、36bが
直接実装電極60の電極61a、61bにはんだ62を
用いて接続されている。ここで、実装用電極となる導電
体膜部分36a、36bは、積層体の底面の周縁部にお
いてほぼ矩形状となるように形成されている。
Referring to FIG. 11, semiconductor laminated package 33 basically has the same structure as semiconductor laminated package 32 shown in FIG. However, in the semiconductor laminated package 33 shown in FIG. 11, the conductor film portions 36a and 36b which are the mounting electrodes of the semiconductor laminated package 33 are directly connected to the electrodes 61a and 61b of the mounting electrode 60 by using solder 62. . Here, the conductor film portions 36a and 36b to be the mounting electrodes are formed to have a substantially rectangular shape at the peripheral portion of the bottom surface of the stacked body.

【0145】このような構成の半導体積層パッケージ3
3によれば、図10に示した半導体積層パッケージと同
様の効果が得られることに加えて、より半導体積層パッ
ケージの構造を簡略化することができる。この結果、半
導体積層パッケージの製造コストを低減させることがで
きると同時に、製造工程を簡略化することができる。
The semiconductor laminated package 3 having such a configuration
According to 3, the effect similar to that of the semiconductor laminated package shown in FIG. 10 can be obtained, and the structure of the semiconductor laminated package can be further simplified. As a result, the manufacturing cost of the semiconductor laminated package can be reduced, and at the same time, the manufacturing process can be simplified.

【0146】ここで、半導体積層パッケージ33と実装
基板60の電極61a、61bとの間の接続にはんだを
用いているが、実装電極61a、61b上に導電性接着
剤や異方性導電接着剤を配置し、この導電性接着剤や異
方性導電接着剤を用いて導電体膜部分36a、36bと
電極61a、61bとを接続してもよい。
Here, the solder is used for the connection between the semiconductor laminated package 33 and the electrodes 61a and 61b of the mounting substrate 60, but a conductive adhesive or an anisotropic conductive adhesive is mounted on the mounting electrodes 61a and 61b. May be disposed, and the conductive film portions 36a and 36b and the electrodes 61a and 61b may be connected using this conductive adhesive or anisotropic conductive adhesive.

【0147】なお、図11に示した半導体積層パッケー
ジ33における絶縁体膜90a、90bおよび導電体膜
91a、91bは、図10に示した半導体積層パッケー
ジと同様にメッキ法やスパッタリング法およびCVD法
などを用いて形成することができる。また、図10およ
び11に示した半導体積層パッケージにおいて、絶縁体
膜90a、90bおよび導電体膜91a、91bの膜厚
は任意に設定することができる。また、絶縁体膜90
a、90bとしてポリイミドや酸化珪素などを用いてい
るが、その他の絶縁体であれば同様の効果を得ることが
できる。また、導電体膜91a、91bとしてにおいて
銅などの薄膜を用いているが、他の導電性の材料を導電
体膜91a、91bとして用いても同様の効果を得るこ
とができる。
The insulator films 90a and 90b and the conductor films 91a and 91b in the semiconductor laminated package 33 shown in FIG. 11 are plated, sputtered, CVD, etc. as in the semiconductor laminated package shown in FIG. Can be formed by using. In the semiconductor laminated package shown in FIGS. 10 and 11, the film thickness of the insulator films 90a and 90b and the conductor films 91a and 91b can be set arbitrarily. In addition, the insulator film 90
Although polyimide and silicon oxide are used as a and 90b, the same effect can be obtained if other insulators are used. Although thin films such as copper are used as the conductor films 91a and 91b, the same effect can be obtained by using other conductive materials as the conductor films 91a and 91b.

【0148】今回開示された実施の形態はすべての点で
例示であって制限的なものではないと考えられるべきで
ある。本発明の範囲は上記した実施の形態ではなくて特
許請求の範囲によって示され、特許請求の範囲と均等の
意味および範囲内でのすべての変更が含まれることが意
図される。
The embodiments disclosed this time are to be considered as illustrative in all points and not restrictive. The scope of the present invention is shown not by the above-described embodiments but by the scope of the claims, and is intended to include meanings equivalent to the scope of the claims and all modifications within the scope.

【0149】[0149]

【発明の効果】以上のように、発明によれば、半導体
パッケージユニットを任意の個数積層することが可能な
半導体積層パッケージを得ることができる。この結果、
限られた実装面積において半導体パッケージユニットの
実装密度を高めることができる。
As described above, according to the present invention, it is possible to obtain a semiconductor laminated package in which an arbitrary number of semiconductor package units can be laminated. As a result,
It is possible to increase the mounting density of the semiconductor package unit in a limited mounting area.

【0150】また、半導体パッケージユニットそれぞれ
について従来必要とされていた、半導体チップよりも大
きなサイズのインターポーザ基板を必要としないので、
半導体積層パッケージの占有面積をさらに小さくできる
と同時に、材料コストを低減することができる。また、
半導体積層パッケージの外部接続手段として、半導体パ
ッケージユニットが積層された積層体側壁に配置された
フレキシブル基板や積層体表面に形成された導電体膜を
用いるので、半導体積層パッケージの占有面積を小さく
できると同時に、製造コストを低減することができる。
Further, since an interposer substrate having a size larger than that of a semiconductor chip, which has been conventionally required for each semiconductor package unit, is not required,
The occupied area of the semiconductor laminated package can be further reduced, and at the same time, the material cost can be reduced. Also,
As the external connection means of the semiconductor laminated package, since the flexible substrate arranged on the side wall of the laminated body where the semiconductor package units are laminated or the conductor film formed on the surface of the laminated body is used, the area occupied by the semiconductor laminated package can be reduced. At the same time, the manufacturing cost can be reduced.

【0151】[0151]

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明による半導体パッケージユニットの実施
の形態1を示す断面模式図である。
FIG. 1 is a schematic sectional view showing a first embodiment of a semiconductor package unit according to the present invention.

【図2】図1に示した半導体パッケージユニットの製造
方法の第1工程を説明するための斜視模式図である。
FIG. 2 is a perspective schematic view for explaining the first step of the method for manufacturing the semiconductor package unit shown in FIG.

【図3】図1に示した半導体パッケージユニットの製造
方法の第2工程を説明するための斜視模式図である。
FIG. 3 is a schematic perspective view for explaining a second step of the method for manufacturing the semiconductor package unit shown in FIG.

【図4】図1に示した半導体パッケージユニットの製造
方法の第3工程を説明するための斜視模式図である。
FIG. 4 is a schematic perspective view for explaining a third step of the method for manufacturing the semiconductor package unit shown in FIG.

【図5】図2に示した半導体パッケージユニットの製造
方法の第1工程において、半導体ウェハの主表面上に形
成されたボンディングパッド電極とその周辺構造を説明
するための平面模式図である。
5 is a schematic plan view for explaining the bonding pad electrode formed on the main surface of the semiconductor wafer and its peripheral structure in the first step of the method for manufacturing the semiconductor package unit shown in FIG.

【図6】図5に示した半導体ウェハの主表面上に形成さ
れたボンディングパッド電極とその周辺構造の変形例を
示した平面模式図である。
6 is a schematic plan view showing a modified example of a bonding pad electrode formed on the main surface of the semiconductor wafer shown in FIG. 5 and its peripheral structure.

【図7】本発明による半導体積層パッケージの実施の形
態1を示す断面模式図である。
FIG. 7 is a schematic sectional view showing the first embodiment of the semiconductor laminated package according to the present invention.

【図8】図7に示した半導体積層パッケージの製造方法
を説明するための断面模式図である。
FIG. 8 is a schematic cross-sectional view for explaining the method for manufacturing the semiconductor laminated package shown in FIG.

【図9】本発明による半導体積層パッケージの実施の形
態2を示す断面模式図である。
FIG. 9 is a schematic sectional view showing a second embodiment of the semiconductor laminated package according to the present invention.

【図10】本発明による半導体積層パッケージの実施の
形態3を示す断面模式図である。
FIG. 10 is a schematic sectional view showing a third embodiment of the semiconductor laminated package according to the present invention.

【図11】図10に示した半導体積層パッケージの変形
例を示す断面模式図である。
FIG. 11 is a schematic cross-sectional view showing a modified example of the semiconductor laminated package shown in FIG.

【図12】従来の半導体パッケージの例を示す断面模式
図である。
FIG. 12 is a schematic sectional view showing an example of a conventional semiconductor package.

【符号の説明】[Explanation of symbols]

10,10a〜10c 半導体パッケージユニット 11 半導体チップ 11a〜11d 半導体集積回路形成領域 12,12a〜12f ボンディングパッド電極 13a〜13e ワイヤ 14a〜14f,23a〜23f 側壁電極 15 封止樹脂体 16,17a〜17c チップセレクト用ボンディング
パッド電極 17,18 チップセレクト用ボンディングパッド電極
群 18a〜18c ダミーとしてのボンディングパッド電
極 19 共通信号の入力が可能なボンディングパッド電極
群 20 半導体ウェハ 21 ダイシングライン 22 ダイシングブレード 30,32,33 半導体積層パッケージ 31,31a,31b,70 接着剤 34a,34b 側壁 35 底面 36a〜36c 導電体膜部分 40a,40b フレキシブル基板 41a,41b 接続線 42a,42b ポリイミド基材 43a,43b 実装用リード線 44a,44b レジスト 50a,50b 異方性導電接着剤 51a,51b 導電性粒子 52a,52b 樹脂 60 実装基板 61a,61d 電極 62 はんだ 80 ボンディングツール 81 ボンディングステージ 90a,90b 絶縁体膜 91a,91b 導電体膜 92a〜92d 実装用はんだボール
10, 10a to 10c Semiconductor package unit 11 Semiconductor chips 11a to 11d Semiconductor integrated circuit forming regions 12, 12a to 12f Bonding pad electrodes 13a to 13e Wires 14a to 14f, 23a to 23f Side wall electrode 15 Sealing resin body 16, 17a to 17c Bonding pad electrodes 17 and 18 for chip select Bonding pad electrode groups 18a to 18c for chip select Bonding pad electrode 19 as a dummy Bonding pad electrode group 20 capable of inputting a common signal 20 Semiconductor wafer 21 Dicing line 22 Dicing blades 30, 32, 33 semiconductor laminated packages 31, 31a, 31b, 70 adhesives 34a, 34b side walls 35 bottom surfaces 36a to 36c conductor film portions 40a, 40b flexible substrates 41a, 41b connection lines 42a 42b Polyimide base material 43a, 43b Mounting lead wires 44a, 44b Resists 50a, 50b Anisotropic conductive adhesives 51a, 51b Conductive particles 52a, 52b Resin 60 Mounting substrate 61a, 61d Electrode 62 Solder 80 Bonding tool 81 Bonding stage 90a , 90b Insulator films 91a, 91b Conductor films 92a to 92d Mounting solder balls

───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開2000−200859(JP,A) 特開 平10−340974(JP,A) (58)調査した分野(Int.Cl.7,DB名) H01L 23/12,25/04 - 25/13 H01L 25/18 ─────────────────────────────────────────────────── ─── Continuation of the front page (56) Reference JP 2000-200859 (JP, A) JP 10-340974 (JP, A) (58) Fields investigated (Int.Cl. 7 , DB name) H01L 23 / 12,25 / 04-25/13 H01L 25/18

Claims (4)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 第1および第2の半導体パッケージユニ
ットを含む積層体を備え、 前記第1の半導体パッケージユニットは、 主表面と側壁とを有し、その主表面上に形成されたボン
ディングパッド電極を含む半導体集積回路チップと、 前記半導体集積回路チップの主表面上に前記ボンディン
グパッド電極を覆うように形成され、前記半導体集積回
路チップの側壁とほぼ同一平面に位置する側壁を有する
第1の封止樹脂体と、 前記ボンディングパッド電極に電気的に接続され、前記
第1の封止樹脂体の側壁に形成された第1の外部接続端
子とを含み、 前記第2の半導体パッケージユニットは、 主表面と側壁とを有し、その主表面上に形成されたボン
ディングパッド電極を含む半導体集積回路チップと、 前記半導体集積回路チップの主表面上に前記ボンディン
グパッド電極を覆うように形成され、前記半導体集積回
路チップの側壁とほぼ同一平面に位置する側壁を有する
第2の封止樹脂体と、 前記ボンディングパッド電極に電気的に接続され、前記
第2の封止樹脂体の側壁に形成された第2の外部接続端
子とを含み、 前記積層体では、前記第2の封止樹脂体の側壁が前記第
1の封止樹脂体の側壁とほぼ同一平面に位置するよう
に、前記第2の半導体パッケージユニットが前記第1の
半導体パッケージユニット上に積層されている、半導体
積層パッケージ。
1. A laminated body including first and second semiconductor package units, wherein the first semiconductor package unit has a main surface and a side wall, and a bonding pad electrode formed on the main surface. A first integrated circuit chip including a semiconductor integrated circuit chip including: and a sidewall formed on the main surface of the semiconductor integrated circuit chip so as to cover the bonding pad electrode and located substantially flush with the sidewall of the semiconductor integrated circuit chip. And a second external connection terminal that is electrically connected to the bonding pad electrode and that is formed on a sidewall of the first sealing resin body. A semiconductor integrated circuit chip having a surface and a sidewall and including a bonding pad electrode formed on the main surface, and a main surface of the semiconductor integrated circuit chip A second encapsulating resin body formed to cover the bonding pad electrode and having a sidewall located substantially in the same plane as the sidewall of the semiconductor integrated circuit chip; electrically connected to the bonding pad electrode; And a second external connection terminal formed on the side wall of the second sealing resin body, wherein in the laminate, the side wall of the second sealing resin body is substantially the same as the side wall of the first sealing resin body. A semiconductor stacked package in which the second semiconductor package unit is stacked on the first semiconductor package unit so as to be located on the same plane.
【請求項2】 前記第1および第2の外部接続端子の少
なくともいずれか一方と電気的に接続された外部接続手
段を備える、請求項に記載の半導体積層パッケージ。
2. The semiconductor laminated package according to claim 1 , further comprising an external connection unit electrically connected to at least one of the first and second external connection terminals.
【請求項3】 前記積層体は、前記第1の封止樹脂体の
側壁と前記第2の封止樹脂体の側壁とを含む積層体側壁
を有し、 前記外部接続手段は、 前記積層体側壁に対向するように配置されたフレキシブ
ル基板と、 前記フレキシブル基板の表面上に形成され、前記第1お
よび第2の外部接続端子の少なくともいずれか一方と電
気的に接続された接続線と、 前記接続線と電気的に接続されたリード線とを含む、請
求項に記載の半導体積層パッケージ。
3. The laminated body has a laminated body side wall including a side wall of the first encapsulating resin body and a side wall of the second encapsulating resin body, and the external connection means includes the laminated body. A flexible substrate arranged to face the side wall; a connection line formed on a surface of the flexible substrate and electrically connected to at least one of the first and second external connection terminals; The semiconductor laminated package according to claim 2 , further comprising a connecting wire and a lead wire electrically connected to the connecting wire.
【請求項4】 前記外部接続手段は、 前記第1および第2の外部接続端子の少なくともいずれ
か一方と電気的に接続され、前記積層体側壁の上から前
記積層体の底面上にまで延在するように形成された導電
体膜と、 前記導電体膜と前記積層体側壁との間と、前記導電体膜
と前記積層体の底面との間とに介在するように形成され
た絶縁体膜とを含む、請求項に記載の半導体積層パッ
ケージ。
4. The external connection means is electrically connected to at least one of the first and second external connection terminals and extends from above the side wall of the laminate to above the bottom surface of the laminate. An insulator film formed so as to be interposed between the conductor film and the sidewall of the laminate, and between the conductor film and the bottom surface of the laminate. The semiconductor laminated package according to claim 2 , comprising:
JP14825999A 1999-05-27 1999-05-27 Semiconductor laminated package Expired - Fee Related JP3476383B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14825999A JP3476383B2 (en) 1999-05-27 1999-05-27 Semiconductor laminated package

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14825999A JP3476383B2 (en) 1999-05-27 1999-05-27 Semiconductor laminated package

Publications (2)

Publication Number Publication Date
JP2000340694A JP2000340694A (en) 2000-12-08
JP3476383B2 true JP3476383B2 (en) 2003-12-10

Family

ID=15448789

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14825999A Expired - Fee Related JP3476383B2 (en) 1999-05-27 1999-05-27 Semiconductor laminated package

Country Status (1)

Country Link
JP (1) JP3476383B2 (en)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5110995B2 (en) * 2007-07-20 2012-12-26 新光電気工業株式会社 Multilayer semiconductor device and manufacturing method thereof
JP5110996B2 (en) * 2007-07-20 2012-12-26 新光電気工業株式会社 Manufacturing method of stacked semiconductor device
JP5049684B2 (en) * 2007-07-20 2012-10-17 新光電気工業株式会社 Multilayer semiconductor device and manufacturing method thereof
JP5700927B2 (en) * 2008-11-28 2015-04-15 新光電気工業株式会社 Semiconductor device and manufacturing method of semiconductor device
JP5112275B2 (en) 2008-12-16 2013-01-09 新光電気工業株式会社 Semiconductor device and manufacturing method of semiconductor device
JP5136449B2 (en) * 2009-02-06 2013-02-06 富士通株式会社 Manufacturing method of semiconductor device
JP5215244B2 (en) 2009-06-18 2013-06-19 新光電気工業株式会社 Semiconductor device
JP5264640B2 (en) * 2009-07-24 2013-08-14 新光電気工業株式会社 Multilayer semiconductor device and manufacturing method thereof
US8203216B2 (en) * 2010-07-13 2012-06-19 Headway Technologies, Inc. Layered chip package and method of manufacturing same

Also Published As

Publication number Publication date
JP2000340694A (en) 2000-12-08

Similar Documents

Publication Publication Date Title
NL1027962C2 (en) Multi-chip pack consists of a substrate with numerous contact points, and primary and secondary semiconductor chips
KR100511728B1 (en) Compact semiconductor device capable of mounting a plurality of semiconductor chips with high density and method of manufacturing the same
US7326592B2 (en) Stacked die package
US7863723B2 (en) Adhesive on wire stacked semiconductor package
US6555917B1 (en) Semiconductor package having stacked semiconductor chips and method of making the same
US7078264B2 (en) Stacked semiconductor die
US8729690B2 (en) Assembly having stacked die mounted on substrate
US7459778B2 (en) Chip on board leadframe for semiconductor components having area array
US6982485B1 (en) Stacking structure for semiconductor chips and a semiconductor package using it
US20060216868A1 (en) Package structure and fabrication thereof
US20040245652A1 (en) Semiconductor device, electronic device, electronic appliance, and method of manufacturing a semiconductor device
US6836021B2 (en) Semiconductor device
KR20150012285A (en) Substrate-less stackable package with wire-bond interconnect
JP5215244B2 (en) Semiconductor device
US7396763B2 (en) Semiconductor package using flexible film and method of manufacturing the same
JP3476383B2 (en) Semiconductor laminated package
US6576988B2 (en) Semiconductor package
US6339253B1 (en) Semiconductor package
CN114171402A (en) Packaging method and packaging structure of fan-out type stacked chip
JP2004079923A (en) Semiconductor device and its manufacturing method
JPH11163253A (en) Mounting structure of semiconductor chip, semiconductor device and manufacture of the semiconductor device
JP2004079626A (en) Semiconductor device and its manufacturing method
JP2003060123A (en) Semiconductor device and method for manufacturing the same

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20030909

LAPS Cancellation because of no payment of annual fees