JP3440286B2 - Mobile terminal - Google Patents

Mobile terminal

Info

Publication number
JP3440286B2
JP3440286B2 JP03109097A JP3109097A JP3440286B2 JP 3440286 B2 JP3440286 B2 JP 3440286B2 JP 03109097 A JP03109097 A JP 03109097A JP 3109097 A JP3109097 A JP 3109097A JP 3440286 B2 JP3440286 B2 JP 3440286B2
Authority
JP
Japan
Prior art keywords
clock
cpu
oscillation source
mobile terminal
intermittent
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP03109097A
Other languages
Japanese (ja)
Other versions
JPH10215293A (en
Inventor
哲士 熊本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kyocera Corp
Original Assignee
Kyocera Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kyocera Corp filed Critical Kyocera Corp
Priority to JP03109097A priority Critical patent/JP3440286B2/en
Priority to US08/992,413 priority patent/US6198820B1/en
Publication of JPH10215293A publication Critical patent/JPH10215293A/en
Application granted granted Critical
Publication of JP3440286B2 publication Critical patent/JP3440286B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は携帯電話機等の携帯
端末に関し、特に低消費電力を図った携帯端末に関する
ものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a mobile terminal such as a mobile phone, and more particularly to a mobile terminal with low power consumption.

【0002】[0002]

【従来の技術】図7は一般的な携帯端末の構成を示す図
である。図示するように、携帯端末は基地局と交信する
アンテナ71、高周波信号処理を行なうRF部72、デ
ジタルデータの処理を行なうデジタル処理部73、押し
ボタン等を具備する操作部74及びマイク/スピーカ等
を含むオーディオ部75等で構成されている。
2. Description of the Related Art FIG. 7 is a diagram showing a configuration of a general portable terminal. As shown in the figure, the mobile terminal has an antenna 71 for communicating with a base station, an RF unit 72 for high-frequency signal processing, a digital processing unit 73 for processing digital data, an operation unit 74 including push buttons, a microphone / speaker, etc. The audio unit 75 and the like are included.

【0003】デジタル処理部73は高速のCPU(中央
演算処理装置)を具備し、音声信号の符号/復号化、伝
送路符号化/復号化、TDMAタイミング制御、プロト
コル処理、クロック制御、マンマシンI/F制御等のデ
ジタルデータの処理及び端末全体の制御を行う。
The digital processing unit 73 has a high-speed CPU (central processing unit), and encodes / decodes voice signals, encodes / decodes transmission paths, TDMA timing control, protocol processing, clock control, and man-machine I. It processes digital data such as / F control and controls the entire terminal.

【0004】PHS方式携帯電話機やPDC方式携帯電
話機等の携帯端末では通常TDMA(時分割多重接続)
方式が採用され、制御チャネルを使用して基地局と常時
交信し、自分の所在を登録し基地局からの呼出しに応じ
ている。しかし、常時、連続的に受信しているのではな
く、例えばPDC方式携帯電話機では基地局から間欠的
に受信を行い、その間欠受信状態では最大36フレーム
(1サブフレーム=20ms)に1回6.6ms(=1
スロット)の受信期間の割合で受信を行い基地局と連絡
している。
In a mobile terminal such as a PHS system mobile phone or a PDC system mobile phone, usually TDMA (time division multiple access)
A system is adopted, which constantly communicates with a base station using a control channel, registers its own location, and responds to a call from the base station. However, instead of always receiving continuously, for example, a PDC mobile phone receives intermittently from a base station, and in the intermittent receiving state, once at maximum 36 frames (1 subframe = 20 ms). .6 ms (= 1
(Slot) is received at the ratio of the reception period and communicates with the base station.

【0005】携帯端末は通常バッテリーを駆動電源とし
ている。従って、携帯端末はその消費電力が極力小さい
ことが望まれている。この低消費電力化の一つとして、
CPUでの処理が必要無い時にCPUをスリープモード
にして動作クロックの供給を停止する方法や、動作クロ
ックの周波数を下げる方法が採用されている。
A mobile terminal normally uses a battery as a driving power source. Therefore, it is desired that the power consumption of the mobile terminal is as small as possible. As one of the low power consumption,
A method of setting the CPU in a sleep mode to stop the supply of the operation clock when the processing by the CPU is not necessary and a method of lowering the frequency of the operation clock are adopted.

【0006】[0006]

【発明が解決しようとする課題】しかしながら、従来の
携帯端末では間欠受信状態でCPUのスリープモード状
態(動作停止)が長く続く場合でも、受信信号のタイミ
ングに合わせる為、またクロック発振源を停止した場
合、発振を再開した時、安定発振するまでに時間がかか
りタイミングが合わない等の問題がある為、該クロック
発振源(数MHz〜数10MHzの高い周波数のクロッ
クを発振する発振器)は常時発振状態にある。該クロッ
ク発振源は最大数mA程度の消費電流を必要とし、携帯
端末の駆動電源であるバッテリーの電力を浪費するとい
う問題があった。
However, in the conventional portable terminal, even if the sleep mode state (operation stop) of the CPU continues for a long time in the intermittent reception state, the clock oscillation source is stopped in order to match the timing of the reception signal. In this case, when the oscillation is restarted, there is a problem that it takes time until stable oscillation takes place and the timing does not match. Therefore, the clock oscillation source (oscillator that oscillates a high frequency clock of several MHz to several tens MHz) constantly oscillates. Is in a state. The clock oscillation source requires a maximum current consumption of about several mA, and there is a problem in that the power of the battery, which is the driving power source of the portable terminal, is wasted.

【0007】また、携帯端末のシステム構成上RF/I
F制御部へのPLLシンセサイザ、VCOのようにクロ
ック発振器を持つブロックでも間欠受信時にクロック発
振器を発振状態にすることは消費電流を必要とし、携帯
端末の駆動電源であるバッテリーの電力を浪費する。
In addition, due to the system configuration of the mobile terminal, RF / I
Even in a block having a clock oscillator such as a PLL synthesizer or VCO to the F control unit, setting the clock oscillator in the oscillating state at the time of intermittent reception requires current consumption and wastes power of a battery which is a driving power source of the mobile terminal.

【0008】本発明は上述の点に鑑みてなされたもの
で、間欠受信中でCPUがスリープモード状態の時、C
PUに動作クロックを供給する高周波クロック発振器及
び他のブロックのクロック発振器を停止することにより
消費電力を更に低減できる携帯端末を提供することを目
的とする。
The present invention has been made in view of the above points, and when the CPU is in the sleep mode during intermittent reception, C
An object of the present invention is to provide a mobile terminal capable of further reducing power consumption by stopping a high frequency clock oscillator that supplies an operation clock to a PU and a clock oscillator of another block.

【0009】[0009]

【課題を解決するための手段】上記課題を解決するため
請求項1に記載の発明は、スリープモードを持つCP
U、該CPUの動作クロックを発する高周波クロック発
振源及び該動作クロックより低い周波数のクロックを発
する低周波クロック発振源を具備し、高周波クロック発
振源のクロックを分周してトレース用クロックを生成
し、時分割方式で通信する携帯端末であって、間欠受信
に入る時は前記CPUにて間欠モードに入ると同時に復
帰タイミングを高周波クロック発振源の発振安定時間を
考慮して設定すると共に、該高周波クロック発振源を停
止させてCPUをスリープモードとし、高周波クロック
発振源からのクロックを分周したトレース用クロックに
替え低周波クロック発振源からのクロックをカウントし
復帰タイミングに達したら復帰トリガー信号を発生して
高周波クロック発振源を動作させ前記CPUを通常モー
ドに復帰させる制御手段を設けたことを特徴とする。
In order to solve the above-mentioned problems, the invention according to claim 1 has a CP having a sleep mode.
U, a high-frequency clock oscillation source that emits an operation clock of the CPU, and a low-frequency clock oscillation source that emits a clock of a frequency lower than the operation clock, and divides the clock of the high-frequency clock oscillation source to generate a trace clock. when a mobile terminal communicating with division method, when it enters the discontinuous reception is set in consideration of the oscillation stabilization time of the high frequency clock source at the same time return timing enters the intermittent mode at the CPU together, the high frequency Stops the clock oscillation source, puts the CPU in sleep mode, changes the clock from the high-frequency clock oscillation source to the divided clock for trace, and counts the clock from the low-frequency clock oscillation source, and generates a restoration trigger signal when the restoration timing is reached. Control for operating the high-frequency clock oscillation source to return the CPU to the normal mode Characterized in that a stage.

【0010】また、請求項2に記載の発明は、請求項1
に記載の携帯端末において、当該携帯端末はクロック発
振源を有する他の構成ブロックを具備し、CPUにて間
欠モードに入ると所定のタイミングで該構成ブロックの
電源を遮断し、復帰トリガー信号で復帰させる電源制御
手段を設けたことを特徴とする。
The invention described in claim 2 is the same as claim 1.
In the portable terminal described in the above item 1, the portable terminal includes another constituent block having a clock oscillation source, and when the CPU enters the intermittent mode, the constituent block is powered off at a predetermined timing and restored by a return trigger signal. It is characterized in that a power supply control means is provided.

【0011】[0011]

【発明の実施の形態】以下、本発明の実施の形態例を図
面に基づいて説明する。図1は本発明を実施する携帯端
末の間欠制御部の構成例を示す図であり、図2は該間欠
制御部の間欠受信制御タイミングを示す図である。図1
において、間欠制御部はCPU1、間欠イネーブルビッ
ト2、受信部3、復帰位置制御部4及びクロックマネー
ジメント部5で構成される。復帰位置制御部4にはクロ
ックマネージメント部5からの12.6MHzの出力ク
ロックを分周した42KHzのクロックと図示しないク
ロック発振器からの32.768KHzのクロックが入
力されるようになっている。また、図2において、TD
MAの1データフレームは720msecに設定されて
おり、該1データフレームは0〜35スロット(1スロ
ットが20msec)からなる。
BEST MODE FOR CARRYING OUT THE INVENTION Embodiments of the present invention will be described below with reference to the drawings. FIG. 1 is a diagram showing a configuration example of an intermittent control unit of a mobile terminal embodying the present invention, and FIG. 2 is a diagram showing an intermittent reception control timing of the intermittent control unit. Figure 1
In the above, the intermittent control unit is composed of a CPU 1, an intermittent enable bit 2, a receiving unit 3, a return position control unit 4 and a clock management unit 5. A 42 KHz clock obtained by dividing the output clock of 12.6 MHz from the clock management unit 5 and a 32.768 KHz clock from a clock oscillator (not shown) are input to the return position control unit 4. In addition, in FIG.
One MA data frame is set to 720 msec, and the one data frame consists of 0 to 35 slots (one slot is 20 msec).

【0012】上記構成において、間欠受信に入る時はC
PUにて間欠イネーブルビット2に間欠指令を出力して
間欠受信制御部6を間欠モードにすると同時にクロック
マネージメント部5にクロック停止指令を出力し、クロ
ックマネージメント部5のクロック発振源の発振動作を
停止させ、更に復帰位置(図2の間欠受信解除位置参
照)制御部4に次のスロット復帰位置を出力し記憶し、
CPU自身はスリープモードに入る。間欠受信では受信
部3は後に詳述するように42KHzのクロックをカウ
ントする42Kスロットカウンタと32.768KHz
のクロックをカウントする予備の32Kスロットカウン
タを具備する。
In the above structure, when the intermittent reception is started, C
The PU outputs an intermittent command to the intermittent enable bit 2 to set the intermittent reception control unit 6 to the intermittent mode and at the same time outputs a clock stop command to the clock management unit 5 to stop the oscillation operation of the clock oscillation source of the clock management unit 5. Then, the next slot return position is output and stored in the return position (see the intermittent reception cancellation position in FIG. 2) control unit 4,
The CPU itself goes into sleep mode. In the intermittent reception, the receiving unit 3 uses a 42K slot counter that counts a 42KHz clock and a 32.768KHz, as will be described later.
It has a spare 32K slot counter that counts the clocks of.

【0013】間欠受信時は受信部3からの42KHzの
クロックの出力は停止されているため、32Kスロット
カウンタで32.768KHzのクロックをカウントし
前記42Kスロットカウンタの代わりにトレースしてい
る。32Kスロットカウンタのカウント値が前記スロッ
ト復帰位置に達した時、復帰位置制御部4は間欠停止信
号を間欠イネーブルビット2に出力して間欠受信制御部
6の間欠モードを解除すると同時にクロックマネージメ
ント部5に発振復帰指令を出力しそのクロック発振源を
動作させる。この復帰位置はクロック発振源のクロック
発振が安定する発振安定時間を考慮して設定する。
Since the output of the 42 KHz clock from the receiving unit 3 is stopped during the intermittent reception, the 32 K slot counter counts the 32.768 K Hz clock and traces it instead of the 42 K slot counter. When the count value of the 32K slot counter reaches the slot return position, the return position control unit 4 outputs an intermittent stop signal to the intermittent enable bit 2 to cancel the intermittent mode of the intermittent reception control unit 6 and at the same time the clock management unit 5 Outputs an oscillation recovery command to and activates the clock oscillation source. This return position is set in consideration of the oscillation stabilization time during which the clock oscillation of the clock oscillation source stabilizes.

【0014】上記復帰位置制御部4の42Kスロットカ
ウンタと32Kスロットカウンタは非同期であるため、
後述するように、32Kスロットカウンタは受信部3か
らの42KHzのクロックで720msec(1データ
フレーム)に1回補正する。図2に示すように、0〜3
5スロット中で受信位置だけで受信を行い、それ以外の
時は停止させておく。
Since the 42K slot counter and the 32K slot counter of the return position control unit 4 are asynchronous,
As will be described later, the 32K slot counter corrects once every 720 msec (one data frame) with the 42 KHz clock from the receiving unit 3. As shown in FIG. 2, 0-3
Reception is performed only at the reception position in the 5 slots, and is stopped at other times.

【0015】上記のようにスロット復帰位置は常にCP
Uが設定し、該CPUは設定した後スリープモードに入
り、該スロット復帰位置がくるまで間欠イネーブルビッ
ト2及びクロックマネージメント部5の発振部は停止し
ている。32.768KHzのクロック発振器は常時発
振しているが、その消費電流は約10μAと12.6M
Hzのクロックマネージメント部5の消費電流1mAに
比較し非常に小さい。ここで32.768KHzのクロ
ック発振器としてはRTCの時計用クロック発振器を使
用する。
As described above, the slot return position is always CP.
Set by U, the CPU enters the sleep mode after the setting, and the intermittent enable bit 2 and the oscillator of the clock management unit 5 are stopped until the slot return position comes. The 32.768 KHz clock oscillator is always oscillating, but its current consumption is about 10 μA and 12.6 M
The current consumption of the clock management unit 5 for Hz is very small compared to 1 mA. An RTC clock clock oscillator is used as the 32.768 KHz clock oscillator.

【0016】図3は図1の復帰位置制御部4の構成例を
示す図である。図示するように、復帰位置制御部4は4
2Kスロットカウンタ21、32Kスロットカウンタ2
2、セレクタ23、スロットカウンタ24、比較器25
及びレジスタ26から構成され、42Kスロットカウン
タ21は受信部3からの42KHzのクロックをカウン
トし、32Kスロットカウンタ22は上記時計用クロッ
ク発振器からの32.768KHzのクロックをカウン
トするようになっている。セレクタ23の切り替え信号
は図2の間欠受信に入ると同時に発生する信号であり、
適当なハードウエアで構成される。
FIG. 3 is a diagram showing a configuration example of the return position control unit 4 of FIG. As shown, the return position control unit 4 is
2K slot counter 21, 32K slot counter 2
2, selector 23, slot counter 24, comparator 25
And a register 26, the 42K slot counter 21 counts the 42KHz clock from the receiving section 3, and the 32K slot counter 22 counts the 32.768KHz clock from the clock clock oscillator. The switching signal of the selector 23 is a signal generated at the same time as the intermittent reception of FIG.
Consists of appropriate hardware.

【0017】図2の受信位置では、42Kスロットカウ
ンタ21で受信部3からの42KHzのクロックをカウ
ントし、その出力をセレクタ23を介してスロットカウ
ンタ24に入力する。間欠受信に入る時は上記のように
CPU1にて、間欠モードに入ると同時にクロックマネ
ージメント部5にクロック停止指令を出力し、クロック
発振源を停止させ、更にスロット復帰位置をレジスタ2
6に記憶する。
At the receiving position in FIG. 2, the 42K slot counter 21 counts the 42KHz clock from the receiving section 3, and the output thereof is input to the slot counter 24 through the selector 23. When the intermittent reception is started, the CPU 1 outputs the clock stop command to the clock management unit 5 at the same time as the intermittent mode is entered, the clock oscillation source is stopped, and the slot return position is set to the register 2 as described above.
Store in 6.

【0018】間欠受信に入ると前記セレクタ23には切
り替え信号が入力され、32Kスロットカウンタ22の
出力がセレクタ23を介してスロットカウンタ24に入
力され、該スロットカウンタ24の出力が比較器25に
入力される。該比較器25でレジスタ26に設定された
スロット復帰位置とを比較し、スロットカウンタ24の
出力が復帰位置に達したら、復帰トリガーTRをクロッ
クマネージメント部5に出力する。該クロックマネージ
メント部5が起動し、発振安定時間(図2参照)後に1
2.6MHzのクロック信号を受信部3に供給する。こ
れにより受信状態となる。
Upon entering intermittent reception, a switching signal is input to the selector 23, the output of the 32K slot counter 22 is input to the slot counter 24 via the selector 23, and the output of the slot counter 24 is input to the comparator 25. To be done. The comparator 25 compares the slot return position set in the register 26, and when the output of the slot counter 24 reaches the return position, outputs a return trigger TR to the clock management unit 5. The clock management unit 5 is activated, and after the oscillation stabilization time (see FIG. 2), 1
The clock signal of 2.6 MHz is supplied to the receiving unit 3. As a result, the reception state is set.

【0019】図4は上記復帰トリガーTRを利用してク
ロック発振源を有する他の構成ブロックの電源制御管理
部の構成を示す図である。図示するように、VCO31
やPLLシンセサイザ32は発振素子33を具備するク
ロック発振源を備えている。そしてこのPLLシンセサ
イザ32から他の構成ブロックにクロックを供給してい
る。この場合、他の構成ブロックにクロックを供給する
必要のない場合でも発振源を動作して作動状態にしてお
くと、無断に駆動電源であるバッテリーの電力を消費す
ることになる。
FIG. 4 is a diagram showing a configuration of a power supply control management unit of another configuration block having a clock oscillation source using the return trigger TR. As shown, VCO31
The PLL synthesizer 32 includes a clock oscillation source including an oscillation element 33. A clock is supplied from this PLL synthesizer 32 to other constituent blocks. In this case, even if it is not necessary to supply the clock to other constituent blocks, if the oscillation source is operated and kept in the operating state, the power of the battery, which is the drive power source, is consumed without permission.

【0020】そこで、タイミング・ジェネレータ34を
設け、受信部3からの42KHzのクロックを入力し
て、間欠受信に入ると所定のタイミングでVCO31や
PLLシンセサイザ32に電源制御信号VVCOや電源制
御信号VPLLをL(低)レベルとし、VCO31やPL
Lシンセサイザ32を停止状態とし、他の構成ブロック
へのクロック供給を停止する。そして復帰位置(図2の
受信位置)で上記トリガーTRが出力されると電源制御
信号VVCOや電源制御信号VPLLをH(高)レベルとし、
VCO31やPLLシンセサイザ32を起動し、他の構
成ブロックへクロック信号を供給する。これにより間欠
受信時クロック発振源を有する構成ブロックが停止され
るから、駆動電源であるバッテリーの消費電力を低減で
きる。
Therefore, the timing generator 34 is provided, and the 42 KHz clock from the receiving unit 3 is input to start the intermittent reception, and the VCO 31 and the PLL synthesizer 32 are supplied with the power supply control signal V VCO and the power supply control signal V at a predetermined timing. Set the PLL to the L (low) level, VCO31 and PL
The L synthesizer 32 is stopped and the clock supply to other constituent blocks is stopped. When the trigger TR is output at the return position (reception position in FIG. 2), the power supply control signal V VCO and the power supply control signal V PLL are set to H (high) level,
The VCO 31 and the PLL synthesizer 32 are activated, and a clock signal is supplied to other constituent blocks. As a result, the constituent block having the clock oscillation source at the time of intermittent reception is stopped, so that it is possible to reduce the power consumption of the battery as the driving power source.

【0021】図5は上記間欠受信による42Kスロット
カウンタ21と32Kスロットカウンタ22のずれの補
正方法を説明するための図である。上述したように42
KHzのクロックと32.768KHzのクロックは非
同期であるから、42Kスロットカウンタと32Kスロ
ットカウンタの間にずれが生じる。図示するように、受
信スロットの20ビットの同期ワードにユニークパター
ンSWが入っている。このビットを検出できるように同
期ワードの検出を1ビット毎に行い、このユニークパタ
ーンSWを検出した時に補正をかけることにより、42
Kスロットカウンタと32Kスロットカウンタの間のず
れを補正する。ユニークパターンSWの受信スロットは
117〜137ビットに入っている。±1ビットの許容
差はあるが、このビットを検出した時42Kスロットカ
ウンタ及び32Kスロットカウンタに補正をかける。
FIG. 5 is a diagram for explaining a method of correcting the deviation between the 42K slot counter 21 and the 32K slot counter 22 due to the intermittent reception. 42 as described above
Since the KHz clock and the 32.768 KHz clock are asynchronous, there is a deviation between the 42K slot counter and the 32K slot counter. As shown in the figure, the unique pattern SW is included in the 20-bit synchronization word of the reception slot. The synchronization word is detected bit by bit so that this bit can be detected, and correction is performed when this unique pattern SW is detected.
Correct the deviation between the K slot counter and the 32K slot counter. The reception slot of the unique pattern SW is contained in bits 117 to 137. Although there is a tolerance of ± 1 bit, when this bit is detected, the 42K slot counter and 32K slot counter are corrected.

【0022】図6は図1、図2及び図4の動作タイミン
グを示す図である。図示するように、CPU1による間
欠設定と受信イネーブル(図1の間欠イネーブルビット
2の出力)、他ブロックへの電源制御信号(図4の電源
制御信号VVCOや電源制御信号VPLL)がLレベルとな
り、クロックマネージメント部5の発振源の停止により
42KHzクロック及び42Kスロットカウンタが停止
する。また、32Kスロットカウンタで32KHzクロ
ックをカウントし、42Kスロットカウンタによるトレ
ースに替え32Kスロットカウンタでトレースする。そ
してCPU1により設定された復帰位置で復帰し、発振
源の発振安定時間経過後に42KHzクロックを供給す
る。さらにSW検出により42Kスロットカウンタと3
2Kスロットカウンタの補正を行う。
FIG. 6 is a diagram showing operation timings of FIGS. 1, 2 and 4. As shown in the figure, the intermittent setting and reception enable (output of the intermittent enable bit 2 in FIG. 1) by the CPU 1 and the power control signals (power control signal V VCO and power control signal V PLL in FIG. 4) to other blocks are at L level. Therefore, the 42KHz clock and the 42K slot counter are stopped by stopping the oscillation source of the clock management unit 5. In addition, the 32K slot clock is counted by the 32K slot counter and is traced by the 32K slot counter instead of the trace by the 42K slot counter. Then, it returns at the return position set by the CPU 1 and supplies the 42 KHz clock after the oscillation stabilization time of the oscillation source has elapsed. Furthermore, 42K slot counter and 3 by SW detection
Correct the 2K slot counter.

【0023】[0023]

【発明の効果】【The invention's effect】

(1)以上説明したように請求項1に記載の発明によれ
ば、間欠受信中は高周波クロック発振源を停止させるの
で、消費電力を低く抑えることできるという効果が得ら
れる。
(1) As described above, according to the invention described in claim 1, since the high-frequency clock oscillation source is stopped during the intermittent reception, it is possible to obtain an effect of suppressing the power consumption.

【0024】(2)また、請求項2に記載の発明によれ
ば、間欠受信中は他のブロックのクロック発振も停止さ
せるので、更に消費電力を低く抑えることができるとい
う効果が得られる。
(2) Further, according to the invention described in claim 2, since the clock oscillation of the other blocks is also stopped during the intermittent reception, it is possible to further reduce the power consumption.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の携帯端末の間欠制御部の構成例を示す
図である。
FIG. 1 is a diagram showing a configuration example of an intermittent control unit of a mobile terminal of the present invention.

【図2】本発明の携帯端末の間欠制御部の間欠受信制御
タイミングを示す図である。
FIG. 2 is a diagram showing the intermittent reception control timing of the intermittent control unit of the mobile terminal of the present invention.

【図3】本発明の携帯端末の復帰位置制御部の構成例を
示す図である。
FIG. 3 is a diagram showing a configuration example of a return position control unit of the mobile terminal of the present invention.

【図4】本発明の携帯端末のクロック発振源を有する他
の構成ブロックの電源制御管理部の構成例を示す図であ
る。
FIG. 4 is a diagram showing a configuration example of a power supply control management unit of another configuration block having a clock oscillation source of the mobile terminal of the present invention.

【図5】42Kスロットカウンタと32Kスロットカウ
ンタのずれの補正方法の説明図である。
FIG. 5 is an explanatory diagram of a method of correcting a deviation between a 42K slot counter and a 32K slot counter.

【図6】本発明の携帯端末の動作タイミングを示す図で
ある。
FIG. 6 is a diagram showing operation timing of the mobile terminal of the present invention.

【図7】一般的な携帯端末の構成を示す図である。FIG. 7 is a diagram showing a configuration of a general mobile terminal.

【符号の説明】[Explanation of symbols]

1 CPU 2 間欠イネーブルビット 3 受信部 4 復帰位置制御部 5 クロックマネージメント部 6 間欠受信制御部 21 42Kスロットカウンタ 22 32Kスロットカウンタ 23 セレクタ 24 スロットカウンタ 25 比較器 26 レジスタ 31 VCO 32 PLLシンセサイザ 33 発振素子 34 タイミング・ジェネレータ 1 CPU 2 Intermittent enable bit 3 Receiver 4 Return position controller 5 Clock management section 6 Intermittent reception control section 21 42K slot counter 22 32K slot counter 23 Selector 24 slot counter 25 comparator 26 registers 31 VCO 32 PLL synthesizer 33 oscillator 34 Timing Generator

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 スリープモードを持つCPU、該CPU
の動作クロックを発する高周波クロック発振源及び該動
作クロックより低い周波数のクロックを発する低周波ク
ロック発振源を具備し、前記高周波クロック発振源のク
ロックを分周してトレース用クロックを生成し、時分割
方式で通信する携帯端末であって、 間欠受信に入る時は前記CPUにて間欠モードに入ると
同時に復帰タイミングを前記高周波クロック発振源の発
振安定時間を考慮して設定すると共に、該高周波クロッ
ク発振源を停止させて前記CPUをスリープモードと
し、前記高周波クロック発振源からのクロックを分周し
たトレース用クロックに替え前記低周波クロック発振源
からのクロックをカウントし前記復帰タイミングに達し
たら復帰トリガー信号を発生して前記高周波クロック発
振源を動作させ前記CPUを通常モードに復帰させる制
御手段を設けたことを特徴とする携帯端末。
1. A CPU having a sleep mode and the CPU
And a low frequency clock oscillation source that emits a clock having a lower frequency than the operation clock, and divides the clock of the high frequency clock oscillation source to generate a trace clock, which is time-division a mobile terminal communicating in a manner, both when it enters the discontinuous reception is set in consideration of the oscillation stabilization time at the same time return timing enters the intermittent mode the high frequency clock source in the CPU, the high-frequency clock oscillator Source is stopped to put the CPU in the sleep mode, the clock from the high frequency clock oscillation source is divided into a trace clock, the clock from the low frequency clock oscillation source is counted, and a restoration trigger signal is reached when the restoration timing is reached. To operate the high-frequency clock oscillation source to set the CPU to the normal mode. A mobile terminal provided with a control means for returning to.
【請求項2】 当該携帯端末はクロック発振源を有する
他の構成ブロックを具備し、前記CPUにて間欠モード
に入ると所定のタイミングで該構成ブロックの電源を遮
断し、前記復帰トリガー信号で復帰させる電源制御手段
を設けたことを特徴とする請求項1に記載の携帯端末。
2. The portable terminal comprises another constituent block having a clock oscillation source, and when the CPU enters an intermittent mode, the constituent block is powered off at a predetermined timing, and is restored by the restoration trigger signal. The mobile terminal according to claim 1, further comprising a power supply control means for controlling the power supply.
JP03109097A 1996-12-18 1997-01-30 Mobile terminal Expired - Lifetime JP3440286B2 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP03109097A JP3440286B2 (en) 1997-01-30 1997-01-30 Mobile terminal
US08/992,413 US6198820B1 (en) 1996-12-18 1997-12-17 Portable remote terminal apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP03109097A JP3440286B2 (en) 1997-01-30 1997-01-30 Mobile terminal

Publications (2)

Publication Number Publication Date
JPH10215293A JPH10215293A (en) 1998-08-11
JP3440286B2 true JP3440286B2 (en) 2003-08-25

Family

ID=12321717

Family Applications (1)

Application Number Title Priority Date Filing Date
JP03109097A Expired - Lifetime JP3440286B2 (en) 1996-12-18 1997-01-30 Mobile terminal

Country Status (1)

Country Link
JP (1) JP3440286B2 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4030792B2 (en) 2002-04-26 2008-01-09 株式会社ルネサステクノロジ Wireless communication apparatus and microcomputer
JP4760638B2 (en) * 2006-09-19 2011-08-31 パナソニック株式会社 Wireless device and program
JP2013097729A (en) * 2011-11-04 2013-05-20 Asahi Kasei Electronics Co Ltd Reception circuit and control method of reception circuit

Also Published As

Publication number Publication date
JPH10215293A (en) 1998-08-11

Similar Documents

Publication Publication Date Title
TW527840B (en) Synchronization of a low power oscillator with a reference oscillator in a wireless communication device utilizing slotted paging
US6088602A (en) High resolution frequency calibrator for sleep mode clock in wireless communications mobile station
US6198820B1 (en) Portable remote terminal apparatus
US7751447B2 (en) Synchronization of time base units
US7412266B2 (en) Aligning a frame pulse of a high frequency timer using a low frequency timer
US6330234B1 (en) Method and apparatus for reducing current consumption
US6311081B1 (en) Low power operation in a radiotelephone
JPH0226131A (en) Small-sized digital radio receiver
JP3272273B2 (en) Intermittent receiver
JP2000224100A (en) Communications equipment capable of efficiently controlling power supply, control method, and recording medium
JP2003338771A (en) Radio communication apparatus, and method for controlling the apparatus
JP2000244351A (en) Reception controller and method therefor
JP3440286B2 (en) Mobile terminal
JP4001686B2 (en) Receiver, intermittent frame synchronization method, and portable terminal
JP3753307B2 (en) Portable wireless terminal device
JPH09321694A (en) Intermittent reception equipment
JP2002164841A (en) Control apparatus and its method of cellphone
JP3325434B2 (en) Reference clock supply device and mobile terminal device using the same
JP3438062B2 (en) Mobile terminal
JPH05191375A (en) Spectrum diffusion system receiving equipment
JPH08307304A (en) Communication terminal for mobile object
JPH10107730A (en) Power consumption control system for tdma portable radio equipment
JP2000049682A (en) Portable telephone terminal
JP3438061B2 (en) Mobile terminal
JPH0897741A (en) Digital data receiver

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090620

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090620

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100620

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100620

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20170620

Year of fee payment: 14

EXPY Cancellation because of completion of term