JP3434788B2 - Semiconductor device for switching power supply - Google Patents

Semiconductor device for switching power supply

Info

Publication number
JP3434788B2
JP3434788B2 JP2000242092A JP2000242092A JP3434788B2 JP 3434788 B2 JP3434788 B2 JP 3434788B2 JP 2000242092 A JP2000242092 A JP 2000242092A JP 2000242092 A JP2000242092 A JP 2000242092A JP 3434788 B2 JP3434788 B2 JP 3434788B2
Authority
JP
Japan
Prior art keywords
voltage
signal
power supply
switching
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2000242092A
Other languages
Japanese (ja)
Other versions
JP2001224169A (en
Inventor
吉弘 森
佳明 八谷
哲司 山下
雄司 山西
知子 木下
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP2000242092A priority Critical patent/JP3434788B2/en
Publication of JP2001224169A publication Critical patent/JP2001224169A/en
Application granted granted Critical
Publication of JP3434788B2 publication Critical patent/JP3434788B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は、スイッチング電源
制御用半導体装置に関し、特に、軽負荷時における消費
電力を削減できるスイッチング電源用半導体装置に関す
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a semiconductor device for controlling a switching power supply, and more particularly to a semiconductor device for a switching power supply which can reduce power consumption under a light load.

【0002】[0002]

【従来の技術】従来のスイッチング電源用半導体装置に
ついて図面を参照しながら説明する。
2. Description of the Related Art A conventional semiconductor device for a switching power supply will be described with reference to the drawings.

【0003】図7は入力側と出力側とが電気的に絶縁さ
れた従来のスイッチング電源用半導体装置を用いたスイ
ッチング電源装置の回路構成を示している。
FIG. 7 shows a circuit configuration of a switching power supply device using a conventional semiconductor device for a switching power supply in which an input side and an output side are electrically insulated.

【0004】スイッチング電源用半導体装置は、例え
ば、パワーMOSFET等からなるスイッチング素子1
04と、該スイッチング素子104を制御する制御回路
130とを有している。
A semiconductor device for a switching power supply has a switching element 1 composed of, for example, a power MOSFET.
04 and a control circuit 130 for controlling the switching element 104.

【0005】図7に示すスイッチング電源装置におい
て、例えば、入力端子に入力される商用電源からの交
流電流は、ダイオードブリッジ等からなる整流器101
により整流される。続いて、入力コンデンサ102によ
り平滑化されて直流電圧Vinとなり、電力変換用のトラ
ンス103に入力される。トランス103は、1次巻線
103a、補助巻線103b及び2次巻線103cを有
しており、生成された直流電圧Vinが1次巻線103a
に入力される。
In the switching power supply device shown in FIG. 7, for example, the alternating current from the commercial power supply input to the main input terminal is a rectifier 101 composed of a diode bridge or the like.
Is rectified by. Then, it is smoothed by the input capacitor 102 and becomes a DC voltage Vin, which is input to the transformer 103 for power conversion. The transformer 103 has a primary winding 103a, an auxiliary winding 103b, and a secondary winding 103c, and the generated DC voltage Vin is the primary winding 103a.
Entered in.

【0006】トランス103の1次巻線103aに入力
された直流電圧Vinは、スイッチング素子104により
制御される。このとき、スイッチング素子104のスイ
ッチング動作によって、トランス103の2次巻線10
3cに電磁誘導による起電力が発生する。
[0006] DC voltage Vin input to the primary winding 103a of the transformer 103 is controlled by the switching element 104. At this time, the secondary winding 10 of the transformer 103 is switched by the switching operation of the switching element 104.
Electromotive force due to electromagnetic induction is generated in 3c.

【0007】2次巻線103cに発生した起電力による
電流は、2次巻線103cと接続されたダイオード11
0及び出力コンデンサ111により整流され且つ平滑化
されて、出力電圧Voの直流電力として負荷112に供
給される。
The current due to the electromotive force generated in the secondary winding 103c is applied to the diode 11 connected to the secondary winding 103c.
The output voltage Vo is rectified and smoothed by 0 and the output capacitor 111, and is supplied to the load 112 as DC power of the output voltage Vo.

【0008】トランス103の補助巻線103bにも起
電力が発生し、補助巻線103bから出力される交流
流は、ダイオード121及びコンデンサ122からなる
補助電源部120により整流及び平滑化されて補助電源
電圧Vccが生成される。
[0008] Also electromotive <br/> force is generated in the auxiliary winding 103b of the transformer 103, the AC electric <br/> stream that is output from the auxiliary winding 103b is composed of a diode 121 and a capacitor 122 auxiliary power supply unit 120 Is rectified and smoothed to generate the auxiliary power supply voltage Vcc.

【0009】補助電源電圧Vccにより駆動される制御回
路130は、スイッチング素子104のゲートに制御信
号を出力する。ここで、補助電源電圧Vccは、トランス
103の2次巻線103cから負荷112に供給される
出力電圧Voと比例しており、該出力電圧Voを安定さ
せる帰還信号としても用いられる。
The control circuit 130 driven by the auxiliary power supply voltage Vcc outputs a control signal to the gate of the switching element 104. Here, the auxiliary power supply voltage Vcc is proportional to the output voltage Vo supplied from the secondary winding 103c of the transformer 103 to the load 112, and is also used as a feedback signal for stabilizing the output voltage Vo.

【0010】制御回路130は、スイッチング素子10
4に印加するスイッチング信号を出力する発振器131
と、補助電源電圧Vccと基準電圧との差からなる誤差電
圧信号VEAOを出力する誤差増幅器132と、スイッ
チング素子104を流れるドレイン電流IDを検出して
素子電流検出信号VCLを出力する素子電流検出回路1
33と、誤差電圧信号VEAOと素子電流検出信号VC
Lとを比較し、比較結果を出力する比較器134と、比
較信号に基づいてスイッチング信号の出力を制御するス
イッチング信号制御回路135とを有している。
The control circuit 130 includes a switching element 10
Oscillator 131 which outputs the switching signal applied to
And an error amplifier 132 that outputs an error voltage signal VEAO composed of the difference between the auxiliary power supply voltage Vcc and the reference voltage, and an element current detection circuit that detects a drain current ID flowing through the switching element 104 and outputs an element current detection signal VCL. 1
33, error voltage signal VEAO and element current detection signal VC
It has a comparator 134 that compares L with each other and outputs a comparison result, and a switching signal control circuit 135 that controls the output of the switching signal based on the comparison signal.

【0011】スイッチング信号制御回路135は、セッ
ト端子に発振器131からのクロック信号CLKを受
け、リセット端子に比較器134の出力信号を受けるR
Sフリップフロップ回路136と、入力端子に発振器1
31からの最大デューティサイクル信号MDCを受け、
他の入力端子にRSフリップフロップ回路136からの
出力信号を受けるNAND回路137と、NAND回路
137の出力信号を受け、これを反転増幅して制御信号
を出力するゲートドライバ138とから構成されてい
る。
The switching signal control circuit 135 receives the clock signal CLK from the oscillator 131 at its set terminal and receives the output signal of the comparator 134 at its reset terminal.
The S flip-flop circuit 136 and the oscillator 1 at the input terminal
31 receives the maximum duty cycle signal MDC from
A NAND circuit 137 that receives the output signal from the RS flip-flop circuit 136 at the other input terminal and a gate driver 138 that receives the output signal of the NAND circuit 137, inverts and amplifies the output signal, and outputs a control signal. .

【0012】以下、前記のように構成されたスイッチン
グ電源装置の動作を説明する。
The operation of the switching power supply device configured as described above will be described below.

【0013】図7において、まず、装置が起動された直
後には、商用電源からの交流電流が整流器101に入力
されると、入力された交流電流が整流器101と入力コ
ンデンサ102とにより、整流且つ平滑化されて直流電
圧Vinに変換され、変換された直流電圧Vinはトランス
103の1次巻線103aに印加される。このとき、直
流電圧Vinは、制御回路130に含まれる内部回路電流
供給回路139を介して電流が供給され、補助電源部1
20のコンデンサ122が充電される。
In FIG. 7, first, immediately after the apparatus is started, when an AC current from a commercial power source is input to the rectifier 101, the input AC current is rectified by the rectifier 101 and the input capacitor 102. It is smoothed and converted into a DC voltage Vin, and the converted DC voltage Vin is applied to the primary winding 103 a of the transformer 103. At this time, the DC voltage Vin is supplied with current through the internal circuit current supply circuit 139 included in the control circuit 130, and the auxiliary power supply unit 1
Twenty capacitors 122 are charged.

【0014】その後、補助電源部120において、補助
電源電圧Vccが制御回路130の起動電圧にまで達する
と、制御回路130が動作を開始する。これにより、ス
イッチング素子104へのスイッチング動作の制御が開
始されると共に、起動・停止回路140が内部回路電流
供給回路139を停止する。
After that, in the auxiliary power supply section 120, when the auxiliary power supply voltage Vcc reaches the starting voltage of the control circuit 130, the control circuit 130 starts its operation. As a result, control of the switching operation of the switching element 104 is started, and the start / stop circuit 140 stops the internal circuit current supply circuit 139.

【0015】制御回路130は、負荷112に対する出
力電圧Voが所定の電圧で安定化するように、補助電源
電圧Vccに基づいてスイッチング素子104によるスイ
ッチング動作を制御する。具体的には、負荷112に対
する出力電圧Voと補助電源電圧Vccとをトランス10
3の補助巻線103bと2次巻線103cの巻線比に比
例した電圧とすると共に、比較器134に、誤差増幅器
132からの誤差電圧信号VEAOと、素子電流検出回
路133からの素子電流検出信号VCLとを比較し、両
信号VEAO、VCLが互いに等しくなったときに、R
Sフリップフロップ回路136のリセット端子にハイレ
ベルの出力信号を出力するようにしている。
The control circuit 130 controls the switching operation of the switching element 104 based on the auxiliary power supply voltage Vcc so that the output voltage Vo to the load 112 is stabilized at a predetermined voltage. Specifically, the output voltage Vo to the load 112 and the auxiliary power supply voltage Vcc are supplied to the transformer 10
A voltage proportional to the winding ratio of the auxiliary winding 103b and the secondary winding 103c of No. 3, and an error voltage signal VEAO from the error amplifier 132 and an element current detection from the element current detection circuit 133 to the comparator 134. The signal VCL is compared, and when both signals VEAO and VCL become equal to each other, R
A high-level output signal is output to the reset terminal of the S flip-flop circuit 136.

【0016】次に、図8のタイミングチャートに示すよ
うに、負荷変動時において、負荷112に対する電流供
給量が減り、負荷供給電流Ioが低下すると、出力電圧
Voが若干上昇する。これを受けて、帰還側の補助電源
部120の補助電源電圧Vccも上昇し、誤差増幅器13
2からの誤差電圧信号VEAOが低下する。
Next, as shown in the timing chart of FIG. 8, when the load supply current Io decreases and the load supply current Io decreases during load change, the output voltage Vo rises slightly. In response to this, the auxiliary power supply voltage Vcc of the auxiliary power supply unit 120 on the feedback side also rises, and the error amplifier 13
The error voltage signal VEAO from 2 drops.

【0017】負荷変動時や待機時等の無負荷時及び軽負
荷時のように、誤差電圧信号VEAOが低下した状態
で、誤差電圧信号VEAOと素子電流検出信号VCLと
が等しくなると、比較器134からRSフリップフロッ
プ回路136のリセット端子にリセット信号が出力され
るため、NAND回路137からは、定常負荷時よりも
早いタイミングでスイッチング素子104をオフ状態と
する信号が出力される。その結果、スイッチング素子1
04は、スイッチング動作時におけるオン状態となる時
間が短くなるため、スイッチング素子104を流れるド
レイン電流IDが減少する。
When the error voltage signal VEAO and the device current detection signal VCL become equal to each other while the error voltage signal VEAO is lowered, such as when there is no load such as when the load is changed or in standby, and when the load is light, the comparator 134 is operated. Since a reset signal is output from the RS flip-flop circuit 136 to the reset terminal, the NAND circuit 137 outputs a signal for turning off the switching element 104 at a timing earlier than that during a steady load. As a result, the switching element 1
In No. 04, the time during which it is in the ON state during the switching operation is shortened, so the drain current ID flowing through the switching element 104 is reduced.

【0018】このように、従来のスイッチング電源用半
導体装置における制御回路130は、負荷112に供給
される負荷供給電流Ioに応じて、スイッチング素子1
04に流れるドレイン電流IDの大きさを制御する電流
モード制御方式を採っている。
As described above, the control circuit 130 in the conventional semiconductor device for a switching power supply switches the switching element 1 according to the load supply current Io supplied to the load 112.
The current mode control method for controlling the magnitude of the drain current ID flowing in 04 is adopted.

【0019】[0019]

【発明が解決しようとする課題】しかしながら、前記従
来のスイッチング電源用半導体装置は、待機時等の軽負
荷時にはスイッチング素子104に流れるドレイン電流
IDが低減されるものの、制御回路130の回路電流は
トランス103を介して供給されるため、ドレイン電流
IDを完全に0にすることができず、半導体装置にはト
ランス103を介してドレイン電流IDを常時供給する
必要がある。従って、無負荷時でも、ある程度の電流が
流れるため、この無負荷時においてもスイッチング素子
104のスイッチング動作によって電流が損失し、負荷
が小さくなる程スイッチング素子104における電流損
失の割合が大きくなる。その結果、電源の効率が低下し
て、電源の待機時の省電力化を実現できないという問題
がある。
However, in the conventional semiconductor device for a switching power supply, the drain current ID flowing through the switching element 104 is reduced at the time of light load such as standby, but the circuit current of the control circuit 130 is a transformer. Since it is supplied via 103, the drain current ID cannot be completely set to 0, and the semiconductor device must be supplied with the drain current ID via the transformer 103 at all times. Therefore, even when there is no load, a certain amount of current flows, so even when there is no load, current is lost due to the switching operation of the switching element 104, and the smaller the load, the greater the proportion of current loss in the switching element 104. As a result, there is a problem in that the efficiency of the power supply is reduced and it is not possible to achieve power saving during standby of the power supply.

【0020】本発明は、前記従来の問題を解決し、その
目的は、簡単な構成で、軽負荷時のスイッチング損失を
減らすことにより、消費電力を削減してスイッチング電
源用半導体装置における電源効率を確実に向上すること
ができるようにする。
The present invention solves the above-mentioned conventional problems, and an object thereof is to reduce the switching loss at the time of a light load with a simple structure to reduce the power consumption and to improve the power supply efficiency in the semiconductor device for a switching power supply. Ensure that you can improve.

【0021】[0021]

【課題を解決するための手段】前記の目的を達成するた
めに本発明は、スイッチング電源用半導体装置を、変圧
器の補助巻線の出力電圧に基づいて制御回路の電源電圧
を生成し、生成した電源電圧に基づいて、スイッチング
素子に対するスイッチング信号の出力を停止する構成と
し、さらに、スイッチング素子及び制御回路を1つの半
導体基板上に形成する構成とする
Means for Solving the Problems The present invention to achieve the above object, the semiconductor device for a switching power supply, transformer
Based on the output voltage of the vessels of the auxiliary winding to generate a power supply voltage of the control circuit, based on the generated power supply voltage, and configured to stop the output of the switching signal to the switching element
In addition, a switching element and control circuit
It is formed on the conductor substrate .

【0022】 具体的に、本発明に係るスイッチング電
源用半導体装置は、変圧器と、第1の直流電圧を発生す
る電圧源に接続された変圧器の1次巻線をスイッチング
駆動するスイッチング素子と、変圧器の2次巻線と接続
され、変圧器の2次側出力電圧を整流し且つ平滑化する
ことにより第2の直流電圧を生成して出力する出力電圧
生成回路と、スイッチング素子の動作を制御する制御回
路と、2次側出力電圧と比例する出力電圧を発生する変
圧器の補助巻線と接続され、その出力電圧を整流し且つ
平滑化することにより、制御回路の電源電圧を生成する
電源電圧生成回路とを備えたスイッチング電源装置を制
御するスイッチング電源用半導体装置を対象とし、スイ
ッチング電源用半導体装置は、第1の外部接続端子、第
2の外部接続端子、第3の外部接続端子、変圧器の1次
巻線に接続された第1の外部接続端子と第2の外部接続
端子との間に接続されたスイッチング素子、及び電源電
圧生成回路から第3の外部接続端子を介して電源電圧が
供給される制御回路とを1つの半導体基板上に集積化し
ており、制御回路は、スイッチング信号を生成して出力
する発振器と、スイッチング素子を流れる電流を検出
し、素子電流検出信号として出力する電流検出回路と、
電源電圧と基準電圧との差からなる誤差電圧信号を生成
して出力する誤差増幅器と、素子電流検出信号と誤差電
圧信号とを比較し、比較した比較信号を出力する比較器
と、入力されるスイッチング信号に応じてセット状態と
なり、入力される比較信号に応じてリセット状態となる
フリップフロップ回路を含み、該フリップフロップ回路
の出力信号に応じてスイッチング素子を制御するための
制御信号を出力するスイッチング信号制御回路と、誤差
電圧信号のレベルを検出して下限電圧値と上限電圧値と
を切り換えて出力する軽負荷検出用比較器と、該軽負荷
検出用比較器の出力信号に応じて動作し、誤差電圧信号
が下限電圧値よりも小さい場合にはスイッチング信号
フリップフロップ回路に入力されることを停止し、誤差
電圧信号が上限電圧値よりも大きい場合にはスイッチン
グ信号がフリップフロップ回路に入力されることを再開
するゲート手段とを含む軽負荷検出回路とを具備してい
る。
Specifically, a semiconductor device for a switching power supply according to the present invention includes a transformer, and a switching element for switching and driving a primary winding of the transformer connected to a voltage source that generates a first DC voltage. , An output voltage generation circuit that is connected to the secondary winding of the transformer and that generates and outputs a second DC voltage by rectifying and smoothing the secondary output voltage of the transformer, and the operation of the switching element Connected to an auxiliary winding of a transformer that generates an output voltage proportional to the secondary output voltage, and rectifies and smoothes the output voltage to generate a power supply voltage for the control circuit. A semiconductor device for a switching power supply, which controls a switching power supply device including a power supply voltage generation circuit for controlling the switching power supply, has a first external connection terminal, a second external connection terminal, From the third external connection terminal, the switching element connected between the first external connection terminal connected to the primary winding of the transformer and the second external connection terminal, and the power supply voltage generation circuit to the third external connection terminal. external connection and terminal integrated on a single semiconductor substrate and a control circuit for a power supply voltage is supplied via a control circuit, an oscillator for generating and outputting a switching signal, the current flowing through the switching element detection And a current detection circuit that outputs as a device current detection signal,
An error amplifier that generates and outputs an error voltage signal composed of the difference between the power supply voltage and the reference voltage, and a comparator that compares the device current detection signal and the error voltage signal and outputs a compared comparison signal are input. Set state according to the switching signal
Becomes a reset state according to the input comparison signal.
Flip-flop circuit including the flip-flop circuit
For controlling the switching element according to the output signal of
A switching signal control circuit that outputs a control signal, a light load detection comparator that detects the level of an error voltage signal and switches between a lower limit voltage value and an upper limit voltage value, and outputs the light load ,
It operates according to the output signal of the detection comparator, and when the error voltage signal is smaller than the lower limit voltage value, the switching signal is
Stop being input to the flip-flop circuit, when the error voltage signal is greater than the upper limit voltage value resumes the switching signal is input to the flip-flop circuit
And it includes a light-load detection circuit and a gate means for.

【0023】本発明のスイッチング電源用半導体装置に
よると、スイッチング電源装置は、一般に、軽負荷時に
消費される電流が減少して装置の出力電圧である第2の
直流電圧が上昇すると、制御回路に帰還する帰還信号の
電流量が増える。これにより、制御回路の電源電圧が上
昇するため、制御回路用の電源電圧と基準電圧との差か
らなる誤差電圧信号を生成する誤差増幅器からの誤差電
圧信号の電圧値は低下する。このとき、軽負荷検出回路
は、誤差電圧信号が下限電圧値よりも小さい場合にはス
イッチング信号制御回路に対してスイッチング素子への
スイッチング信号の出力を停止するため、スイッチング
素子における損失が減り、軽負荷時の消費電力を削減で
きるので、スイッチング電源装置の電源効率を向上する
ことができる。
According to the semiconductor device for a switching power supply of the present invention, in general, the switching power supply device is provided in the control circuit when the second DC voltage, which is the output voltage of the device, increases when the current consumed at the time of the light load decreases. The amount of current of the feedback signal to be fed back increases. As a result, the power supply voltage of the control circuit rises, so that the voltage value of the error voltage signal from the error amplifier that generates the error voltage signal composed of the difference between the power supply voltage for the control circuit and the reference voltage decreases. At this time, the light load detection circuit stops the output of the switching signal to the switching signal control circuit when the error voltage signal is smaller than the lower limit voltage value. Since the power consumption under load can be reduced, the power supply efficiency of the switching power supply device can be improved.

【0024】[0024]

【0025】[0025]

【0026】そして、第1〜第3の外部接続端子と、変
圧器の1次巻線に接続された第1の外部接続端子と第2
の外部接続端子との間に接続されたスイッチング素子
と、電源電圧生成回路から第3の外部接続端子を介して
電源電圧が供給される制御回路とを1つの半導体基板上
に集積化すると、スイッチング電源装置体の部品点数
および外部接続端子の数を減らすことができる。
Then, with the first to third external connection terminals,
A first external connection terminal connected to the primary winding of the pressure device and a second
Switching element connected between the external connection terminal of
And from the power supply voltage generation circuit via the third external connection terminal
Control circuit to which power supply voltage is supplied on one semiconductor substrate
Integration result, the number of components of the switching power supply device overall in
And the number of external connection terminals can be reduced.

【0027】この場合に、電流検出回路は、第1の外部
接続端子に接続されスイッチング素子を流れる電流を検
出することが好ましい。
In this case, the current detection circuit is the first external
The current flowing through the switching element connected to the connection terminal is detected.
Be out is not preferred.

【0028】本発明のスイッチング電源用半導体装置
は、軽負荷検出用比較器の入力端子と第2の外部接続端
との間に設けられ、下限電圧の値又は上限電圧の値を
調整する軽負荷検出電圧調整手段を備えていることが好
ましい。このようにすると、本半導体装置外部に、軽
負荷検出調整手段を設ける必要がなくなると共に、スイ
ッチング電源装置を構成する他の部品精度のばらつきを
容易に吸収することができる。
A semiconductor device for a switching power supply according to the present invention comprises an input terminal of a light load detection comparator and a second external connection terminal.
Is provided between the child, it is preferable that e Bei light load detection voltage adjusting means for adjusting the value of the value or the upper limit voltage of the lower limit voltage. By doing so, it is not necessary to provide the light load detection adjusting means outside the semiconductor device , and it is possible to easily absorb the variation in accuracy of other components constituting the switching power supply device.

【0029】[0029]

【発明の実施の形態】本発明の一実施形態について図面
を参照しながら説明する。
BEST MODE FOR CARRYING OUT THE INVENTION An embodiment of the present invention will be described with reference to the drawings.

【0030】図1は本発明の一実施形態に係るスイッチ
ング電源装置の概略的な回路構成を示している。図1に
示すように、第1の実施形態に係るスイッチング電源装
置は、主入力端子10に印加された、例えば商用電源か
らの交流電流を整流し且つ平滑化してなる第1の直流電
圧をトランス(変圧器)13の1次側に印加しながら、
スイッチング素子14によるスイッチング動作によっ
て、トランス13の2次側に設けられた出力電圧生成回
路16により第2の直流電圧である出力電圧Voにまで
降下して主出力端子17に出力する絶縁型のスイッチン
グ電源装置である。
FIG. 1 shows a schematic circuit configuration of a switching power supply device according to an embodiment of the present invention. As shown in FIG. 1, the switching power supply device according to the first embodiment uses a transformer for a first DC voltage applied to the main input terminal 10 and obtained by rectifying and smoothing an alternating current from a commercial power supply. While applying to the primary side of (transformer) 13,
The switching operation of the switching element 14 causes the output voltage generation circuit 16 provided on the secondary side of the transformer 13 to drop to the output voltage Vo, which is the second DC voltage, and output it to the main output terminal 17. It is a power supply device.

【0031】以下、本実施形態に係るスイッチング電源
装置を詳細に説明する。
The switching power supply device according to this embodiment will be described in detail below.

【0032】トランス13は、1次巻線13a、補助
線13b及び2次巻線13cを有している。
The transformer 13 has a primary winding 13a, an auxiliary winding 13b and a secondary winding 13c.

【0033】主入力端子10には、交流電流を整流する
ダイオードブリッジ等からなる整流器11と、整流され
た信号を平滑して直流電圧Vinを生成する入力コンデン
サ12とがそれぞれ並列に接続されている。生成された
直流電圧Vinは、トランス13の1次巻線13aに入力
された後、例えばN型パワーMOSFETからなるスイ
ッチング素子14のドレイン端子TDに入力される。こ
こで、スイッチング素子14のソース端子Tsは主入力
端子10のローレベル側の端子と接続され、そのゲート
には、該スイッチング素子14の動作を制御する制御回
路15から出力される制御信号が入力される。
A rectifier 11 including a diode bridge for rectifying an alternating current and an input capacitor 12 for smoothing the rectified signal to generate a direct voltage Vin are connected in parallel to the main input terminal 10. . The generated DC voltage Vin is input to the primary winding 13a of the transformer 13 and then to the drain terminal TD of the switching element 14 including, for example, an N-type power MOSFET. Here, the source terminal Ts of the switching element 14 is connected to the low-level side terminal of the main input terminal 10, and the control signal output from the control circuit 15 for controlling the operation of the switching element 14 is input to the gate thereof. To be done.

【0034】トランス13の2次巻線13cには、出力
電圧生成回路16が接続されている。出力電圧生成回路
16は、直流電圧Vinが印加された1次巻線13aをス
イッチングする時の電磁誘導による電流を整流する第1
のダイオード161と、整流された信号を平滑化する出
力コンデンサ162とから構成されている。
An output voltage generation circuit 16 is connected to the secondary winding 13c of the transformer 13. The output voltage generation circuit 16 switches the primary winding 13a to which the DC voltage Vin is applied.
First to rectify the current due to electromagnetic induction when itching
The diode 161 and the output capacitor 162 for smoothing the rectified signal.

【0035】出力電圧生成回路16と接続されている主
出力端子17は、そのハイレベル側の端子とローレベル
側の端子との間に負荷18が接続され、該負荷18には
負荷供給電流Ioが流れる。
The main output terminal 17 connected to the output voltage generation circuit 16 is connected to a load 18 between its high-level side terminal and low-level side terminal, and the load 18 supplies a load supply current Io. Flows.

【0036】トランス13の補助巻線13bには、制御
回路15の補助電源電圧Vccを生成する電源電圧生成回
路としての電源回路19が接続されている。電源回路1
9は、直流電圧Vinが印加された1次巻線13aをスイ
ッチングする時の電磁誘導による電流を整流する第2の
ダイオード191と、整流された信号を平滑化する電源
コンデンサ192とから構成されている。ここでは、
巻線13bは、補助電源電圧Vccと出力電圧Voとが
比例するように設けられている。また、電源回路19に
より、生成される補助電源電圧Vccは、制御回路15の
制御端子Tcに印加される。
A power supply circuit 19 is connected to the auxiliary winding 13b of the transformer 13 as a power supply voltage generation circuit for generating the auxiliary power supply voltage Vcc of the control circuit 15. Power supply circuit 1
9 switches the primary winding 13a to which the DC voltage Vin is applied.
It is composed of a second diode 191 for rectifying a current due to electromagnetic induction at the time of switching, and a power supply capacitor 192 for smoothing the rectified signal. In this case, the accessory
Auxiliary winding 13b includes an auxiliary power supply voltage Vcc and the output voltage Vo is provided to be proportional. Further, the auxiliary power supply voltage Vcc generated by the power supply circuit 19 is applied to the control terminal Tc of the control circuit 15.

【0037】本実施形態においては、破線20で囲まれ
る領域、すなわちスイッチング素子14と制御回路15
とを含み、ドレイン端子TD 、ソース端子Ts及び制御
端子Tcの少なくとも3端子で外部との入出力が可能な
領域を基板上形成領域20と呼び、この基板上形成領域
20が1つの半導体チップに形成可能であることを表わ
している。
In the present embodiment, the region surrounded by the broken line 20, that is, the switching element 14 and the control circuit 15
A region including at least three terminals of the drain terminal TD, the source terminal Ts, and the control terminal Tc that can input / output to / from the outside is referred to as a substrate formation region 20, and this substrate formation region 20 serves as one semiconductor chip. It means that it can be formed.

【0038】なお、基板上形成領域20を1つの半導体
チップに形成する代わりに、複数の半導体チップに分割
して形成してもよい。但し、複数の半導体チップに分割
する場合であっても、ドレイン端子TD 、ソース端子T
s及び制御端子Tcの少なくとも3端子で外部との入出
力が可能な1つのパッケージに収容されていることが好
ましい。
The on-substrate formation region 20 may be divided into a plurality of semiconductor chips instead of being formed on one semiconductor chip. However, even when the semiconductor chip is divided into a plurality of semiconductor chips, the drain terminal TD and the source terminal T
It is preferable that at least three terminals of s and the control terminal Tc are accommodated in one package capable of inputting / outputting with the outside.

【0039】制御回路15は、スイッチング素子14に
印加する、発振周波数が100kHz程度のスイッチン
グ信号を生成して出力する発振器21と、抵抗を介して
降下させた補助電源電圧Vccを逆相端子に受け、正相端
子に受ける基準電圧との差からなる誤差電圧信号VEA
Oを生成して出力する誤差増幅器22と、スイッチング
素子14を流れる素子電流IDを検出し、検出した素子
電流IDを電圧に変換し、素子電流検出信号VCLとし
て出力する素子電流検出回路23と、誤差電圧信号VE
AOと素子電流検出信号VCLとを比較し、比較した比
較信号を出力する素子電流検出用比較器24と、比較信
号に基づいてスイッチング信号の出力を制御するスイッ
チング信号制御回路25と、誤差電圧信号VEAOが下
限電圧値よりも小さい場合にはスイッチング信号制御回
路25に対してスイッチング素子14へのスイッチング
信号の出力を停止し、誤差電圧信号VEAOが上限電圧
値よりも大きい場合にはスイッチング信号制御回路25
に対してスイッチング信号の出力を開始する軽負荷検出
回路40とを有している。ここで、誤差増幅器22の逆
相入力端子は、スイッチング素子14のソース端子Ts
とも抵抗を介して接続されている。
The control circuit 15 receives an oscillator 21 for generating and outputting a switching signal having an oscillation frequency of about 100 kHz, which is applied to the switching element 14, and an auxiliary power supply voltage Vcc dropped through a resistor, at its antiphase terminal. , Error voltage signal VEA consisting of the difference from the reference voltage received at the positive phase terminal
An error amplifier 22 that generates and outputs O, an element current ID that flows through the switching element 14, an element current detection circuit 23 that detects the element current ID, converts the detected element current ID into a voltage, and outputs the voltage as an element current detection signal VCL, Error voltage signal VE
A device current detection comparator 24 that compares AO with the device current detection signal VCL and outputs the compared comparison signal, a switching signal control circuit 25 that controls the output of the switching signal based on the comparison signal, and an error voltage signal When VEAO is smaller than the lower limit voltage value, the switching signal control circuit 25 stops outputting the switching signal to the switching element 14, and when the error voltage signal VEAO is larger than the upper limit voltage value, the switching signal control circuit. 25
And a light load detection circuit 40 that starts outputting a switching signal. Here, the negative phase input terminal of the error amplifier 22 is the source terminal Ts of the switching element 14.
Both are connected via a resistor.

【0040】さらに、制御回路15は、スイッチング素
子14のドレイン端子TD と制御回路15の制御端子T
cとの間に接続され且つ制御回路15に対して該制御回
路15の起動用の電流を供給する内部回路電流供給回路
29と、該内部回路電流供給回路29の出力側とスイッ
チを介して接続され、制御回路15の起動又は停止時に
スイッチング信号制御回路25の動作を制御する起動・
停止回路30とを有している。
Further, the control circuit 15 has a drain terminal TD of the switching element 14 and a control terminal T of the control circuit 15.
and an internal circuit current supply circuit 29 connected to the control circuit 15 and supplying a current for starting the control circuit 15 to the control circuit 15, and connected to the output side of the internal circuit current supply circuit 29 via a switch. The control circuit 15 controls the operation of the switching signal control circuit 25 when the control circuit 15 is started or stopped.
And a stop circuit 30.

【0041】スイッチング信号制御回路25は、セット
端子Sに軽負荷検出回路40の出力信号を受け、リセッ
ト端子Rに素子電流検出用比較器24の出力信号を受け
るRSフリップフロップ回路26と、第1の入力端子に
起動・停止回路30の出力信号を受け、第2の入力端子
に発振器21からの最大デューティサイクル信号MDC
を受け、第3の入力端子にRSフリップフロップ回路2
6からの出力信号を受けるNAND回路27と、NAN
D回路27の出力信号を受け、受けた出力信号を反転増
幅した制御信号をスイッチング素子14のゲートに出力
するインバータからなるゲートドライバ28とから構成
されている。
The switching signal control circuit 25 receives the output signal of the light load detection circuit 40 at the set terminal S and the output signal of the element current detection comparator 24 at the reset terminal R, and a first RS flip-flop circuit 26. The input signal of the start / stop circuit 30 receives the output signal of the start / stop circuit 30, and the second input terminal receives the maximum duty cycle signal MDC from the oscillator 21.
Receiving the RS flip-flop circuit 2 at the third input terminal.
NAND circuit 27 for receiving the output signal from 6 and NAN
The gate driver 28 includes an inverter that receives the output signal of the D circuit 27 and outputs a control signal obtained by inverting and amplifying the received output signal to the gate of the switching element 14.

【0042】軽負荷検出回路40は、基準電圧源41
と、正相入力端子に誤差増幅器22からの誤差電圧信号
VEAOを受け、逆相入力端子に基準電圧源41からの
基準電圧VRを受ける軽負荷検出用比較器42と、一の
入力端子に軽負荷検出用比較器42の出力信号VO1を
受け、他の入力端子に発振器21からのクロック信号C
LKを受けるAND回路43とから構成されている。基
準電圧源41は、軽負荷検出用比較器42の出力信号V
O1を受けて、基準電圧VRの値が変更可能となるよう
に構成されている。
The light load detection circuit 40 includes a reference voltage source 41.
And a light load detection comparator 42 that receives the error voltage signal VEAO from the error amplifier 22 at its positive phase input terminal and a reference voltage VR from the reference voltage source 41 at its negative phase input terminal, and a light load detection comparator 42 at one input terminal. The output signal VO1 of the load detection comparator 42 is received, and the clock signal C from the oscillator 21 is applied to the other input terminal.
The AND circuit 43 receives LK. The reference voltage source 41 is an output signal V of the light load detection comparator 42.
Upon receiving O1, the value of the reference voltage VR can be changed.

【0043】軽負荷検出用比較器42は、入力される誤
差電圧信号VEAOと基準電圧VRとを比較して、誤差
電圧信号VEAOが基準電圧VRよりも大きい場合に、
AND回路43に対してハイレベルの信号を出力する。
逆に、誤差電圧信号VEAOが基準電圧VRよりも小さ
い場合には、AND回路43に対してローレベルの信号
を出力するため、RSフリップフロップ回路26の出力
信号がローレベルとなるので、ゲートドライバ28から
の制御信号の出力を停止させることができる。
The light load detecting comparator 42 compares the input error voltage signal VEAO with the reference voltage VR, and when the error voltage signal VEAO is larger than the reference voltage VR,
It outputs a high level signal to the AND circuit 43.
On the other hand, when the error voltage signal VEAO is smaller than the reference voltage VR, a low level signal is output to the AND circuit 43, so that the output signal of the RS flip-flop circuit 26 becomes low level. The output of the control signal from 28 can be stopped.

【0044】また、誤差増幅器22の出力側には、誤差
電圧信号VEAOの最大電圧値をクランプするPNP型
バイポーラトランジスタからなる過電流保護回路31が
設けられており、誤差電圧信号VEAOを過電流保護回
路31にクランプさせることにより、スイッチング素子
14に流れる素子電流IDの最大値がクランプされる。
On the output side of the error amplifier 22, an overcurrent protection circuit 31 composed of a PNP bipolar transistor for clamping the maximum voltage value of the error voltage signal VEAO is provided, and the error voltage signal VEAO is overcurrent protected. By causing the circuit 31 to clamp, the maximum value of the device current ID flowing in the switching device 14 is clamped.

【0045】また、本実施形態に係るスイッチング電源
装置は、直流電圧Vin及び出力電圧Voの電圧値に制限
はない。一例として、直流電圧Vinの値を100V〜2
00Vとし、出力電圧Voの値を25Vとすれば、スイ
ッチング電源用半導体装置の1チップ化又は1パッケー
ジ化により、スイッチング電源装置全体の部品点数を大
幅に削減できるため、電源装置のサイズをも小さくで
き、より小型化及び低価格化を実現できる。
In the switching power supply device according to this embodiment, the voltage values of the DC voltage Vin and the output voltage Vo are not limited. As an example, the value of the DC voltage Vin is 100V to 2
If the output voltage Vo is set to 00V and the value of the output voltage Vo is set to 25V, the number of parts of the switching power supply device as a whole can be significantly reduced by making the semiconductor device for switching power supply into one chip or one package, and thus the size of the power supply device can be reduced. It is possible to realize further downsizing and cost reduction.

【0046】また、スイッチング素子14にN型MOS
FETを用いたが、代わりにNPN型バイポーラトラン
ジスタを用いてもよい。
Further, the switching element 14 has an N-type MOS.
Although the FET is used, an NPN type bipolar transistor may be used instead.

【0047】ここで、基準電圧源41の具体的な回路構
成の一例を図2に示す。図2に示すように、基準電圧源
41は、軽負荷検出用比較器42の逆相端子と接続され
た出力端子Yを持つ第1の定電流源411と、下流側に
軽負荷検出用比較器42からの出力信号VO1を入力端
子X、すなわちゲートに受けるP型MOSFETからな
るスイッチトランジスタ413が設けられた第2の定電
流源412とを有している。さらに、第1の定電流源4
11の第1の出力電流I1及び第2の定電流源412の
第2の出力電流I2のうちの少なくとも第1の出力電流
I1を受け、下限電圧VR1又は上限電圧VR2を生成
する出力電圧設定用の抵抗器414とを有している。
Here, an example of a concrete circuit configuration of the reference voltage source 41 is shown in FIG. As shown in FIG. 2, the reference voltage source 41 includes a first constant current source 411 having an output terminal Y connected to the negative phase terminal of the light load detection comparator 42 and a light load detection comparison on the downstream side. And a second constant current source 412 provided with a switch transistor 413 composed of a P-type MOSFET that receives the output signal VO1 from the device 42 at its input terminal X, that is, its gate. Further, the first constant current source 4
11 for outputting at least the first output current I1 of the first output current I1 and the second output current I2 of the second constant current source 412, and for generating the lower limit voltage VR1 or the upper limit voltage VR2. Resistor 414.

【0048】以上のように構成された基準電圧源41の
動作を説明する。
The operation of the reference voltage source 41 configured as above will be described.

【0049】定常負荷時においては、軽負荷検出用比較
器42の出力信号VO1はハイレベルとなっているた
め、スイッチトランジスタ413はオフ状態となってい
る。従って、このときの基準電圧源41の出力信号V
R、すなわち下限電圧VR1は、抵抗器414の抵抗値
をR1とすると、以下の式(1)で表わされる。
At a steady load, the output signal VO1 of the light load detection comparator 42 is at a high level, so that the switch transistor 413 is in an off state. Therefore, the output signal V of the reference voltage source 41 at this time
R, that is, the lower limit voltage VR1 is expressed by the following equation (1), where R1 is the resistance value of the resistor 414.

【0050】VR1=R1×I1 …(1) 一方、装置の軽負荷状態が検出されると、軽負荷検出用
比較器42の出力信号VO1はローレベルとなるため、
スイッチングトランジスタ413がオン状態となり、抵
抗器414には第2の定電流源412からの第2の出力
電流I2も同時に流れ込むようになる。従って、このと
きの基準電圧源41の出力信号VR、すなわち上限電圧
VR2は以下の式(2)で表わされる。
VR1 = R1 × I1 (1) On the other hand, when the light load state of the device is detected, the output signal VO1 of the light load detection comparator 42 becomes a low level.
The switching transistor 413 is turned on, and the second output current I2 from the second constant current source 412 also flows into the resistor 414 at the same time. Therefore, the output signal VR of the reference voltage source 41 at this time, that is, the upper limit voltage VR2 is expressed by the following equation (2).

【0051】VR2=R1×(I1+I2) …(2) このように、軽負荷検出用比較器42の出力信号VO1
に応じて、基準電圧源41の出力電圧VRが下限電圧V
R1を出力したり、上限電圧VR2を出力したりするこ
とにより、軽負荷時にスイッチング信号制御回路25に
対して、後述するような間欠発振動作を行なわせること
ができる。
VR2 = R1 × (I1 + I2) (2) Thus, the output signal VO1 of the light load detection comparator 42
According to the output voltage VR of the reference voltage source 41
By outputting R1 or the upper limit voltage VR2, it is possible to cause the switching signal control circuit 25 to perform an intermittent oscillation operation as described later when the load is light.

【0052】なお、本実施形態においては、軽負荷検出
用比較器42の出力信号VO1に基づいて、基準電圧源
40の出力電圧設定用の定電流値を変化させているが、
代わりに、軽負荷検出用比較器42の出力信号VO1に
基づいて、基準電圧源42の出力電圧設定用の抵抗器4
14の抵抗値を変化させるようにしてもよい。
In this embodiment, the constant current value for setting the output voltage of the reference voltage source 40 is changed based on the output signal VO1 of the light load detecting comparator 42.
Instead, based on the output signal VO1 of the light load detection comparator 42, the resistor 4 for setting the output voltage of the reference voltage source 42 is used.
The resistance value of 14 may be changed.

【0053】以下、前記のように構成されたスイッチン
グ電源用半導体装置を含むスイッチング電源装置の動作
の詳細について、図3に示すタイミングチャートを参照
しながら説明する。
The details of the operation of the switching power supply device including the semiconductor device for switching power supply configured as described above will be described below with reference to the timing chart shown in FIG.

【0054】まず、図1に示す回路図において、制御回
路15が起動するまでの間は、起動・停止回路30は内
部回路電流供給回路29と電源回路19内の電源コンデ
ンサ192の陽極とを接続するように閉じている。
First, in the circuit diagram shown in FIG. 1, the start / stop circuit 30 connects the internal circuit current supply circuit 29 and the anode of the power supply capacitor 192 in the power supply circuit 19 until the control circuit 15 is started up. Closed to do.

【0055】次に、装置が起動され、主入力端子10に
交流電流が入力され始めると、内部回路電流供給回路2
9から電源コンデンサ192の陽極に電流が流れ、制御
回路15の補助電源電圧Vccの値が上昇する。この補助
電源電圧Vccの値が制御回路15の起動電圧に達する
と、制御回路15が動作を行えるようになるので、起動
・停止回路30は、内部回路電流供給回路29と電源コ
ンデンサ192との接続を切断する。これにより、内部
回路電流供給回路29は起動時にのみ動作するため、通
常動作時における制御回路15の消費電力を抑えること
ができる。
Next, when the apparatus is started and an alternating current is started to be input to the main input terminal 10, the internal circuit current supply circuit 2
A current flows from 9 to the anode of the power supply capacitor 192, and the value of the auxiliary power supply voltage Vcc of the control circuit 15 rises. When the value of the auxiliary power supply voltage Vcc reaches the start-up voltage of the control circuit 15, the control circuit 15 can operate. Therefore, the start-up / stop circuit 30 includes the internal circuit current supply circuit 29 and the power supply capacitor 192 . Terminate the connection. As a result, the internal circuit current supply circuit 29 operates only at the time of startup, so that the power consumption of the control circuit 15 during normal operation can be suppressed.

【0056】次に、図3に示すように、定常負荷時にお
いては、基準電圧源41の基準電圧VRの値は下限電圧
値VR1に設定されている。
Next, as shown in FIG. 3, during a steady load, the value of the reference voltage VR of the reference voltage source 41 is set to the lower limit voltage value VR1.

【0057】その後、例えば、負荷供給電流Ioが減少
するような軽負荷となる負荷変動が生じると、負荷18
に対する電力供給が過剰となって、出力電圧Voの電圧
値は若干上昇する。この出力電圧Voの値が上昇するこ
とにより、帰還側の電源回路19の補助電源電圧Vccも
上昇する。
After that, for example, when a load change occurs such that the load supply current Io decreases, that is, the load 18 decreases.
Is excessively supplied, and the voltage value of the output voltage Vo is slightly increased. As the value of the output voltage Vo rises, the auxiliary power supply voltage Vcc of the power supply circuit 19 on the feedback side also rises.

【0058】補助電源電圧Vccが上昇すると、制御回路
15において、誤差増幅器22の逆相端子に印加される
電圧が上昇するため、誤差増幅器22から出力される誤
差電圧信号VEAOの電圧値が低下する。このとき、素
子電流検出回路23から出力される素子電流検出信号V
CLの電圧値も低下する。
When the auxiliary power supply voltage Vcc rises, the voltage applied to the negative phase terminal of the error amplifier 22 in the control circuit 15 rises, so that the voltage value of the error voltage signal VEAO output from the error amplifier 22 falls. . At this time, the element current detection signal V output from the element current detection circuit 23
The voltage value of CL also decreases.

【0059】このように、本実施形態に係るスイッチン
グ電源装置は、スイッチング信号のパルス幅が負荷供給
電流Ioにより変更される、いわゆる電流モードのPW
M制御方式を採る。
As described above, the switching power supply device according to this embodiment is a so-called current mode PW in which the pulse width of the switching signal is changed by the load supply current Io.
Adopt M control method.

【0060】誤差電圧信号VEAOを正相端子に受ける
軽負荷検出用比較器42は、受けた誤差電圧信号VEA
Oの値が下限電圧値VR1よりも小さくなると、AND
回路43に対してローレベルの信号を出力するため、ス
イッチング信号制御回路25のゲートドライバ28がロ
ーレベルの制御信号のみを出力して、スイッチング素子
14のスイッチング動作が停止する。これとほぼ同時
に、基準電圧源41の出力電圧VRは、軽負荷検出用比
較器42のローレベルの出力信号を受けて下限電圧値V
R1から上限電圧値VR2に変更される。
The light load detection comparator 42 that receives the error voltage signal VEAO at its positive phase terminal receives the error voltage signal VEA.
When the value of O becomes smaller than the lower limit voltage value VR1, AND
Since the low level signal is output to the circuit 43, the gate driver 28 of the switching signal control circuit 25 outputs only the low level control signal, and the switching operation of the switching element 14 is stopped. Almost at the same time, the output voltage VR of the reference voltage source 41 receives the low level output signal of the light load detection comparator 42 and receives the lower limit voltage value V.
The upper limit voltage value VR2 is changed from R1.

【0061】待機時のような軽負荷又は無負荷状態とな
ると、出力電圧生成回路16に対して電力の供給が行な
われなくなるため、負荷18への電力供給が出力コンデ
ンサ162からのみ行なわれるようになるので、出力電
圧Voは徐々に低下する。これにより、誤差増幅器22
からの誤差電圧信号VEAOが徐々に上昇するが、基準
電圧源41の出力電圧VRは、下限電圧VR1よりも高
い上限電圧VR2に設定されているため、図4に示すよ
うに、スイッチング素子14によるスイッチング動作が
直ちに再開されることがない。
In a light load or no load state such as during standby, power is not supplied to the output voltage generation circuit 16, so that power is supplied to the load 18 only from the output capacitor 162. Therefore, the output voltage Vo gradually decreases. As a result, the error amplifier 22
Error voltage signal VEAO gradually increases, but the output voltage VR of the reference voltage source 41 is set to the upper limit voltage VR2 higher than the lower limit voltage VR1. Therefore, as shown in FIG. The switching operation is not immediately restarted.

【0062】さらに、出力電圧Voが低下して、逆に誤
差電圧信号VEAOが上限電圧値VR2を越えると、軽
負荷検出用比較器42からの出力信号が再びハイレベル
となるため、これを受けるAND回路43はハイレベル
の出力信号を出力できるようになるので、スイッチング
素子14のスイッチング動作が再開される。これとほぼ
同時に、軽負荷検出用比較器42のハイレベルの出力信
号を受けて基準電圧源41の出力電圧VRは、上限電圧
値VR2から下限電圧値VR1に再設定される。
Further, when the output voltage Vo decreases and the error voltage signal VEAO exceeds the upper limit voltage value VR2, the output signal from the light load detection comparator 42 becomes high level again, and this is received. Since the AND circuit 43 can output the high level output signal, the switching operation of the switching element 14 is restarted. Almost at the same time, the output voltage VR of the reference voltage source 41 is reset from the upper limit voltage value VR2 to the lower limit voltage value VR1 in response to the high level output signal of the light load detection comparator 42.

【0063】次に、待機時において、スイッチング素子
14によるスイッチング動作が再開されると、スイッチ
ング素子14に流れる素子電流IDは、軽負荷検出時の
電流値よりも大きくなっているため、負荷18への電力
供給が過剰となって、再び出力電圧Voが上昇し、誤差
増幅器22からの誤差電圧信号VEAOが低下する。従
って、前述したように、誤差電圧信号VEAOが下限電
圧値VR1よりも小さくなると、スイッチング素子14
に対するスイッチング信号の出力を再度停止する。
Next, when the switching operation by the switching element 14 is restarted in the standby state, the element current ID flowing through the switching element 14 becomes larger than the current value at the time of detecting the light load. Power supply becomes excessive, the output voltage Vo rises again, and the error voltage signal VEAO from the error amplifier 22 falls. Therefore, as described above, when the error voltage signal VEAO becomes smaller than the lower limit voltage value VR1, the switching element 14
The output of the switching signal to is stopped again.

【0064】本実施形態においては、基準電圧源41か
ら出力される基準電圧VRが軽負荷状態を検出すること
によりスイッチング動作を停止し、さらに、基準電圧V
Rを下限電圧値VR1から上限電圧値VR2へと変更す
ることにより、誤差電圧信号VEAOが上昇しても、直
ちにスイッチング動作が開始されることがないように基
準電圧VRにヒステリシス特性を与えている。これによ
り、軽負荷又は無負荷を検出している間は、スイッチン
グ素子14に対するスイッチング制御は、スイッチング
動作の停止と再開とが繰り返される間欠発振状態とな
る。
In the present embodiment, the reference voltage VR output from the reference voltage source 41 detects the light load state to stop the switching operation, and further the reference voltage V
By changing R from the lower limit voltage value VR1 to the upper limit voltage value VR2, a hysteresis characteristic is given to the reference voltage VR so that the switching operation does not immediately start even if the error voltage signal VEAO rises. . Accordingly, while the light load or the no load is detected, the switching control of the switching element 14 is in the intermittent oscillation state in which the stop and the restart of the switching operation are repeated.

【0065】なお、出力電圧Voは、間欠発振状態のス
イッチング停止期間中に低下するが、この低下の度合い
は負荷供給電流Ioに依存する。すなわち、負荷供給電
流Ioが小さくなる程、出力電圧Voの低下が緩やかに
なる。
The output voltage Vo drops during the switching stop period in the intermittent oscillation state, and the degree of this drop depends on the load supply current Io. That is, as the load supply current Io decreases, the output voltage Vo decreases more slowly.

【0066】また、間欠発振状態におけるスイッチング
停止期間は、負荷供給電流Ioが小さくなる程長くな
る。すなわち、軽負荷になる程スイッチング素子14の
スイッチング動作が減少することになる。
Further, the switching stop period in the intermittent oscillation state becomes longer as the load supply current Io becomes smaller. That is, the lighter the load, the less the switching operation of the switching element 14.

【0067】本実施形態においては、例えば、出力が
0.3Wのスイッチング電源装置の場合に、従来の電源
装置では消費電力が1Wで電源効率が30%程度であっ
たが、本実施形態に係る電源装置では消費電力が0.4
5Wで電源効率が67%となり、低消費電力で且つ高効
率が達成されることを確認している。
In the present embodiment, for example, in the case of a switching power supply having an output of 0.3 W, the conventional power supply has a power consumption of 1 W and a power supply efficiency of about 30%. Power supply consumes 0.4
It has been confirmed that the power efficiency becomes 67% at 5 W, and that low power consumption and high efficiency are achieved.

【0068】その上、本実施形態に係るスイッチング電
源用半導体装置は、基板上形成領域20に、1次側、す
なわち入力側の制御回路15及びスイッチング素子14
のみを含むため、半導体集積回路として1パッケージ化
又は1チップ化することも容易に行なえる上に、部品数
を削減できるため、コストの低減も容易となる。
Moreover, in the semiconductor device for a switching power supply according to this embodiment, the control circuit 15 and the switching element 14 on the primary side, that is, the input side, are formed in the formation region 20 on the substrate.
Since only the semiconductor integrated circuit is included, it can be easily integrated into one package or one chip as a semiconductor integrated circuit, and the number of parts can be reduced, so that the cost can be reduced easily.

【0069】(一実施形態の第1変形例)以下、本発明
の一実施形態の第1変形例について図面を参照しながら
説明する。
(First Modification of One Embodiment) A first modification of one embodiment of the present invention will be described below with reference to the drawings.

【0070】図5は本発明の一実施形態の第1変形例に
係るスイッチング電源用半導体装置の概略的な回路構成
を示している。図5において、図1に示す構成要素と同
一の構成要素には同一の符号を付すことにより説明を省
略する。
FIG. 5 shows a schematic circuit configuration of a semiconductor device for a switching power supply according to a first modification of the embodiment of the present invention. In FIG. 5, the same components as those shown in FIG. 1 are designated by the same reference numerals and the description thereof will be omitted.

【0071】図5に示すように、第1変形例に係るスイ
ッチング電源用半導体装置は、基板上形成領域20の端
部に、軽負荷検出用比較器42の逆相入力端子と電気的
に接続された軽負荷検出電圧調整用端子TR が設けられ
ていることを特徴とする。
As shown in FIG. 5, the semiconductor device for a switching power supply according to the first modification is electrically connected to the negative phase input terminal of the light load detection comparator 42 at the end of the substrate formation region 20. The light load detection voltage adjusting terminal TR is provided.

【0072】これにより、一端が軽負荷検出電圧調整用
端子TR と接続され、他端がソース端子Tsと接続され
た検出電圧可変手段としての軽負荷検出電圧調整用抵抗
器51を設けることによって、軽負荷検出電圧である下
限電圧値VR1及び上限電圧値VR2を適当に調整する
ことができるようになる。このため、待機時における必
要な負荷と併せて、スイッチング素子14のスイッチン
グ動作が停止又は再開する際の負荷供給電流Ioを最適
化することができる。その結果、スイッチング素子14
及び制御回路15が1パッケージ化又は1チップ化され
ている場合であっても、軽負荷検出回路40の下限電圧
値VR1又は上限電圧値VR2を電源装置の用途に応じ
て変更できるようになる。
Thus, by providing the light load detection voltage adjustment resistor 51 as the detection voltage varying means, one end of which is connected to the light load detection voltage adjustment terminal TR and the other end of which is connected to the source terminal Ts, It becomes possible to appropriately adjust the lower limit voltage value VR1 and the upper limit voltage value VR2 which are the light load detection voltages. Therefore, it is possible to optimize the load supply current Io when the switching operation of the switching element 14 is stopped or restarted together with the required load during standby. As a result, the switching element 14
Also, even when the control circuit 15 is packaged or integrated into one chip, the lower limit voltage value VR1 or the upper limit voltage value VR2 of the light load detection circuit 40 can be changed according to the application of the power supply device.

【0073】(一実施形態の第2変形例)以下、本発明
の一実施形態の第2変形例について図面を参照しながら
説明する。
(Second Modification of One Embodiment) A second modification of one embodiment of the present invention will be described below with reference to the drawings.

【0074】図6は本発明の一実施形態の第2変形例に
係るスイッチング電源用半導体装置の概略的な回路構成
を示している。図6において、図1に示す構成要素と同
一の構成要素には同一の符号を付すことにより説明を省
略する。
FIG. 6 shows a schematic circuit configuration of a semiconductor device for a switching power supply according to a second modification of the embodiment of the present invention. 6, the same components as those shown in FIG. 1 are designated by the same reference numerals and the description thereof will be omitted.

【0075】図6に示すように、第2変形例に係るスイ
ッチング電源用半導体装置は、一端が軽負荷検出用比較
器42の逆相入力端子と接続され、他端がソース端子T
sと接続された軽負荷検出電圧調整手段としての軽負荷
検出電圧調整用抵抗器51Aが設けられていることを特
徴とする。
As shown in FIG. 6, the semiconductor device for a switching power supply according to the second modification has one end connected to the negative phase input terminal of the light load detection comparator 42 and the other end connected to the source terminal T.
A light load detection voltage adjusting resistor 51A as a light load detection voltage adjusting means connected to s is provided.

【0076】これにより、軽負荷検出電圧調整用抵抗器
51Aを、例えばレーザートリミング法等のトリミング
技術により該抵抗器51Aの抵抗値を微調整することが
できるようになる。これにより、スイッチング電源用半
導体装置の外部に設ける部品点数を削減することができ
る。
As a result, the resistance value of the light load detection voltage adjusting resistor 51A can be finely adjusted by a trimming technique such as a laser trimming method. As a result, the number of parts provided outside the semiconductor device for a switching power supply can be reduced.

【0077】その上、基板上形成領域20内に、すなわ
ち半導体装置内に軽負荷検出電圧調整用抵抗器51Aを
設けるため、スイッチング電源装置を構成する他の部品
の精度のばらつきをも吸収することができる。
In addition, since the light load detection voltage adjusting resistor 51A is provided in the substrate forming region 20, that is, in the semiconductor device, it is possible to absorb the variation in accuracy of other components constituting the switching power supply device. You can

【0078】なお、軽負荷検出電圧調整用抵抗器51A
として、ツェナーダイオードと直列に接続された抵抗器
とが複数個並列に接続されてなるツェナーザップ回路を
用いても良い。この場合のトリミング方法は、所望の抵
抗値となるように、必要とする抵抗器に接続されたツェ
ナーダイオードに電流を流し、該ツェナーダイオードを
ショートさせて破壊(ザップ)することにより行なえ
る。
The light load detection voltage adjusting resistor 51A
Alternatively, a Zener zap circuit may be used in which a plurality of Zener diodes and resistors connected in series are connected in parallel. The trimming method in this case can be performed by causing a current to flow through a Zener diode connected to a required resistor so as to obtain a desired resistance value, and shorting the Zener diode to destroy (Zap) it.

【0079】[0079]

【発明の効果】本発明に係るスイッチング電源用半導体
装置によると、出力電圧から帰還されて生成される制御
回路用の電源電圧と基準電圧との差からなる誤差電圧信
号を出力する誤差増幅器と、誤差電圧信号が下限電圧値
よりも小さい場合にスイッチング信号制御回路に対して
スイッチング素子へのスイッチング信号の出力を停止す
る軽負荷検出回路とを有しているため、スイッチング素
子における損失が減り、軽負荷時の消費電力を削減でき
るので、スイッチング電源用半導体装置の電源効率を向
上することができる。
According to the semiconductor device for a switching power supply of the present invention, an error amplifier for outputting an error voltage signal consisting of a difference between a power supply voltage for a control circuit generated by being fed back from an output voltage and a reference voltage, It has a light load detection circuit that stops the output of the switching signal to the switching element to the switching signal control circuit when the error voltage signal is smaller than the lower limit voltage value. Since the power consumption under load can be reduced, the power efficiency of the switching power semiconductor device can be improved.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施形態に係るスイッチング電源用
半導体装置を含むスイッチング電源装置を示す概略的な
回路図である。
FIG. 1 is a schematic circuit diagram showing a switching power supply device including a semiconductor device for a switching power supply according to an embodiment of the present invention.

【図2】本発明の一実施形態に係るスイッチング電源用
半導体装置における出力値が可変となる基準電圧源を示
す回路図である。
FIG. 2 is a circuit diagram showing a reference voltage source whose output value is variable in a semiconductor device for a switching power supply according to an embodiment of the present invention.

【図3】本発明の一実施形態に係るスイッチング電源用
半導体装置を含むスイッチング電源装置の動作を示すタ
イミングチャートである。
FIG. 3 is a timing chart showing an operation of the switching power supply device including the semiconductor device for a switching power supply according to the embodiment of the present invention.

【図4】本発明の一実施形態に係るスイッチング電源用
半導体装置における軽負荷検出用比較器に用いる基準電
圧を示すタイミングチャートである。
FIG. 4 is a timing chart showing reference voltages used in the light load detection comparator in the semiconductor device for a switching power supply according to the embodiment of the present invention.

【図5】本発明の一実施形態の第1変形例に係るスイッ
チング電源用半導体装置を示す概略的な回路図である。
FIG. 5 is a schematic circuit diagram showing a semiconductor device for a switching power supply according to a first modification of one embodiment of the present invention.

【図6】本発明の一実施形態の第2変形例に係るスイッ
チング電源用半導体装置を示す概略的な回路図である。
FIG. 6 is a schematic circuit diagram showing a semiconductor device for a switching power supply according to a second modification of the embodiment of the present invention.

【図7】従来のスイッチング電源用半導体装置を含むス
イッチング電源装置を示す概略的な回路図である。
FIG. 7 is a schematic circuit diagram showing a switching power supply device including a conventional semiconductor device for a switching power supply.

【図8】従来のスイッチング電源装置の動作を示すタイ
ミングチャートである。
FIG. 8 is a timing chart showing the operation of the conventional switching power supply device.

【符号の説明】[Explanation of symbols]

10 主入力端子 11 整流器 12 入力コンデンサ 13 トランス(変圧器) 13a 次巻線 13b 補助巻線 13c 2次巻線 14 スイッチング素子 15 制御回路 16 出力電圧生成回路 161 第1のダイオード 162 出力コンデンサ 17 主出力端子 18 負荷 19 電源回路(電源電圧生成回路) 191 第2のダイオード 192 電源コンデンサ 20 基板上形成領域 21 発振器 22 誤差増幅器 23 電流検出回路 24 素子電流検出用比較器 25 スイッチング信号制御回路 26 RSフリップフロップ回路 27 NAND回路 28 ゲートドライバ 29 内部回路電流供給回路 30 起動・停止回路 31 過電流検出回路 40 軽負荷検出回路 41 基準電圧源 411 第1の定電流源 412 第2の定電流源 413 スイッチトランジスタ(スイッチ) 414 抵抗器(出力電圧設定抵抗器) 42 軽負荷検出用比較器 43 AND回路 51 軽負荷検出電圧調整用抵抗器(検出電圧可変手
段) 51A 軽負荷検出電圧調整用抵抗器(軽負荷検出電圧
調整手段) Ts ソース端子 TD ドレイン端子 Tc 制御端子 TR 軽負荷検出電圧調整端子
10 main input terminal 11 rectifier 12 input capacitor 13 transformer (transformer) 13a 1 winding 13b auxiliary winding 13c 2 winding 14 switching elements 15 control circuit 16 outputs a voltage generating circuit 161 first diode 162 output capacitor 17 main Output terminal 18 Load 19 Power supply circuit (power supply voltage generation circuit) 191 Second diode 192 Power supply capacitor 20 Substrate formation area 21 Oscillator 22 Error amplifier 23 Current detection circuit 24 Element current detection comparator 25 Switching signal control circuit 26 RS flip-flop Circuit 27 NAND circuit 28 gate driver 29 internal circuit current supply circuit 30 start / stop circuit 31 overcurrent detection circuit 40 light load detection circuit 41 reference voltage source 411 first constant current source 412 second constant current source 413 switch transistor (Switch) 41 Resistor (output voltage setting resistor) 42 Light load detection comparator 43 AND circuit 51 Light load detection voltage adjusting resistor (detection voltage varying means) 51A Light load detection voltage adjusting resistor (light load detection voltage adjusting means) ) Ts source terminal TD drain terminal Tc control terminal TR light load detection voltage adjustment terminal

───────────────────────────────────────────────────── フロントページの続き (72)発明者 山西 雄司 大阪府門真市大字門真1006番地 松下電 器産業株式会社内 (72)発明者 木下 知子 大阪府門真市大字門真1006番地 松下電 器産業株式会社内 (56)参考文献 特開 平10−304658(JP,A) 特開 平2−186713(JP,A) 特開2001−224166(JP,A) (58)調査した分野(Int.Cl.7,DB名) H02M 3/28 ─────────────────────────────────────────────────── (72) Inventor Yuji Yamanishi 1006 Kadoma, Kadoma City, Osaka Prefecture Matsushita Electric Industrial Co., Ltd. (72) Tomoko Kinoshita 1006 Kadoma, Kadoma City, Osaka Matsushita Electric Industrial Co., Ltd. (56) References JP-A-10-304658 (JP, A) JP-A-2-186713 (JP, A) JP-A-2001-224166 (JP, A) (58) Fields investigated (Int. Cl. 7) , DB name) H02M 3/28

Claims (3)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 変圧器と、 第1の直流電圧を発生する電圧源に接続された前記変圧
器の1次巻線をスイッチング駆動するスイッチング素子
と、 前記変圧器の2次巻線と接続され、前記変圧器の2次側
出力電圧を整流し且つ平滑化することにより第2の直流
電圧を生成して出力する出力電圧生成回路と、 前記スイッチング素子の動作を制御する制御回路と、 前記2次側出力電圧と比例する出力電圧を発生する前記
変圧器の補助巻線と接続され、その出力電圧を整流し且
つ平滑化することにより、前記制御回路の電源電圧を生
成する電源電圧生成回路とを備えたスイッチング電源装
置を制御するスイッチング電源用半導体装置であって、 前記スイッチング電源用半導体装置は、第1の外部接続
端子、第2の外部接続端子、第3の外部接続端子、前記
変圧器の1次巻線に接続された前記第1の外部接続端子
と前記第2の外部接続端子との間に接続された前記スイ
ッチング素子、及び前記電源電圧生成回路から前記第3
の外部接続端子を介して電源電圧が供給される前記制御
回路とを1つの半導体基板上に集積化しており、 前記制御回路は、 イッチング信号を生成して出力する発振器と、 前記スイッチング素子を流れる電流を検出し、素子電流
検出信号として出力する電流検出回路と、 前記電源電圧と基準電圧との差からなる誤差電圧信号を
生成して出力する誤差増幅器と、 前記素子電流検出信号と前記誤差電圧信号とを比較し、
比較した比較信号を出力する比較器と、入力される前記スイッチング信号に応じてセット状態と
なり、入力される前記比較信号に応じてリセット状態と
なるフリップフロップ回路を含み、該フリップフロップ
回路の出力信号に応じ て前記スイッチング素子を制御す
ための制御信号を出力するスイッチング信号制御回路
と、 前記誤差電圧信号のレベルを検出して下限電圧値と上限
電圧値とを切り換えて出力する軽負荷検出用比較器と、
該軽負荷検出用比較器の出力信号に応じて動作し、前記
誤差電圧信号が前記下限電圧値よりも小さい場合には前
記スイッチング信号が前記フリップフロップ回路に入力
されることを停止し、前記誤差電圧信号が前記上限電圧
値よりも大きい場合には前記スイッチング信号が前記フ
リップフロップ回路に入力されることを再開するゲート
手段とを含む軽負荷検出回路とを具備していることを特
徴とするスイッチング電源用半導体装置。
1. A transformer, a switching element for switching and driving a primary winding of the transformer connected to a voltage source for generating a first DC voltage, and a secondary winding of the transformer. An output voltage generation circuit that generates and outputs a second DC voltage by rectifying and smoothing the secondary output voltage of the transformer; a control circuit that controls the operation of the switching element; A power supply voltage generation circuit that is connected to the auxiliary winding of the transformer that generates an output voltage proportional to the secondary output voltage, and that rectifies and smoothes the output voltage to generate a power supply voltage of the control circuit; A semiconductor device for a switching power supply for controlling a switching power supply device, comprising: a first external connection terminal, a second external connection terminal, a third external connection terminal, Connected the switching element between the serial transformer primary winding connected to said line and the first external connection terminal and the second external connection terminal, and the power supply voltage and the third from the generator
External connection are terminals integrated on a single semiconductor substrate and said control circuit power supply voltage is supplied via the control circuit includes an oscillator for generating and outputting a switching signal, the switching element A current detection circuit that detects a flowing current and outputs it as an element current detection signal, an error amplifier that generates and outputs an error voltage signal consisting of a difference between the power supply voltage and a reference voltage, the element current detection signal and the error Compare with the voltage signal,
A comparator that outputs a compared comparison signal, and a set state according to the input switching signal
The reset state according to the input comparison signal.
And a flip-flop circuit including
A switching signal control circuit that outputs a control signal for controlling the switching element according to an output signal of the circuit, and a light signal that detects the level of the error voltage signal and switches between a lower limit voltage value and an upper limit voltage value for output. A load detection comparator ,
It operates according to the output signal of the light load detection comparator, and when the error voltage signal is smaller than the lower limit voltage value, the switching signal is input to the flip-flop circuit.
The switching signal is stopped when the error voltage signal is larger than the upper limit voltage value.
Gate that resumes being input to the lip-flop circuit
The semiconductor device for a switching power supply, characterized in that it comprises a light-load detection circuit and means.
【請求項2】 前記電流検出回路は、前記第1の外部接
続端子に接続され前記スイッチング素子を流れる電流を
検出することを特徴とする請求項1に記載のスイッチン
グ電源用半導体装置。
2. The semiconductor device for a switching power supply according to claim 1, wherein the current detection circuit is connected to the first external connection terminal and detects a current flowing through the switching element.
【請求項3】 前記軽負荷検出用比較器の入力端子と前
記第2の外部接続端子との間に設けられ、前記下限電圧
の値又は前記上限電圧の値を調整する軽負荷検出電圧調
整手段を備えていることを特徴とする請求項1又は2に
記載のスイッチング電源用半導体装置。
3. A light load detection voltage adjusting means provided between the input terminal of the light load detection comparator and the second external connection terminal for adjusting the value of the lower limit voltage or the value of the upper limit voltage. The semiconductor device for a switching power supply according to claim 1 or 2, further comprising:
JP2000242092A 1999-11-29 2000-08-10 Semiconductor device for switching power supply Expired - Lifetime JP3434788B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000242092A JP3434788B2 (en) 1999-11-29 2000-08-10 Semiconductor device for switching power supply

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP11-338805 1999-11-29
JP33880599 1999-11-29
JP2000242092A JP3434788B2 (en) 1999-11-29 2000-08-10 Semiconductor device for switching power supply

Publications (2)

Publication Number Publication Date
JP2001224169A JP2001224169A (en) 2001-08-17
JP3434788B2 true JP3434788B2 (en) 2003-08-11

Family

ID=26576224

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000242092A Expired - Lifetime JP3434788B2 (en) 1999-11-29 2000-08-10 Semiconductor device for switching power supply

Country Status (1)

Country Link
JP (1) JP3434788B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8149598B2 (en) 2008-10-07 2012-04-03 Panasonic Corporation Switching power supply apparatus

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3578124B2 (en) 2001-08-31 2004-10-20 ソニー株式会社 Switching power supply
JP2003125588A (en) * 2001-10-12 2003-04-25 Mitsubishi Electric Corp Power converter
JP3571690B2 (en) 2001-12-06 2004-09-29 松下電器産業株式会社 Switching power supply device and semiconductor device for switching power supply
JP3652351B2 (en) 2002-12-20 2005-05-25 松下電器産業株式会社 Switching power supply
JP4173115B2 (en) * 2004-02-27 2008-10-29 松下電器産業株式会社 Switching power supply control semiconductor device
JP4295289B2 (en) 2006-03-30 2009-07-15 パナソニック株式会社 Reference power supply voltage circuit
JP5145921B2 (en) 2007-12-25 2013-02-20 セイコーエプソン株式会社 Liquid ejector
JP2012089383A (en) * 2010-10-20 2012-05-10 Panasonic Corp Lighting device, and lighting fixture using the same
JP2015180557A (en) * 2015-07-09 2015-10-15 セイコーエプソン株式会社 Liquid injection device and liquid injection type printer

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8149598B2 (en) 2008-10-07 2012-04-03 Panasonic Corporation Switching power supply apparatus

Also Published As

Publication number Publication date
JP2001224169A (en) 2001-08-17

Similar Documents

Publication Publication Date Title
US6980444B2 (en) Switching power supply
US7492615B2 (en) Switching power supply
US7310248B2 (en) Control method of switching a power supply circuit
US6879501B2 (en) Switching power supply
JP4682647B2 (en) Switching power supply
JP3652351B2 (en) Switching power supply
JP6424644B2 (en) Semiconductor device for power control
JP2006034045A (en) Switching power supply and semiconductor device therefor
JP2010022121A (en) Switching power supply device and semiconductor device for switching power supply
JP4064296B2 (en) Switching power supply device and semiconductor device for controlling switching power supply
US7019992B1 (en) Capacitively coupled power supply
JP3434788B2 (en) Semiconductor device for switching power supply
JP3425403B2 (en) Semiconductor device and switching power supply device using this semiconductor device
JP2007135277A (en) Switching power supply device
JP4173115B2 (en) Switching power supply control semiconductor device
JP2007174890A (en) Switching power supply and semiconductor device used for it
JP4283977B2 (en) Switching power supply device and semiconductor device for switching power supply
JP2005020917A (en) Switching power supply unit and semiconductor device for switching power supply control
JP4017432B2 (en) Switching power supply control semiconductor device
JP3426570B2 (en) Switching power supply
JP3975828B2 (en) Semiconductor device
JP4033806B2 (en) Switching power supply control semiconductor device
JP2002051549A (en) Semiconductor device for switching power supply
JP3490049B2 (en) Switching power supply
JP3376123B2 (en) Semiconductor integrated circuit device for insulated switching power supply device

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
R150 Certificate of patent or registration of utility model

Ref document number: 3434788

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090530

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100530

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110530

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110530

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120530

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120530

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130530

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130530

Year of fee payment: 10

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

EXPY Cancellation because of completion of term