JP3355573B2 - Asynchronous transmission device - Google Patents

Asynchronous transmission device

Info

Publication number
JP3355573B2
JP3355573B2 JP18286495A JP18286495A JP3355573B2 JP 3355573 B2 JP3355573 B2 JP 3355573B2 JP 18286495 A JP18286495 A JP 18286495A JP 18286495 A JP18286495 A JP 18286495A JP 3355573 B2 JP3355573 B2 JP 3355573B2
Authority
JP
Japan
Prior art keywords
signal
cell
phase
frame
signals
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP18286495A
Other languages
Japanese (ja)
Other versions
JPH0936875A (en
Inventor
好比郎 滝川
英二 前川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Telegraph and Telephone Corp
Original Assignee
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp filed Critical Nippon Telegraph and Telephone Corp
Priority to JP18286495A priority Critical patent/JP3355573B2/en
Publication of JPH0936875A publication Critical patent/JPH0936875A/en
Application granted granted Critical
Publication of JP3355573B2 publication Critical patent/JP3355573B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は非同期転送モード
(Asynchronous Transfer Mode、以下「ATM」とい
う)の信号伝送に関する。特に、同期転送モード(Sync
hronous Transfer Mode 、以下「STM」という)の信
号を変換してATM信号とする回路、ならびにその逆変
換を行う回路、すなわちセル化/デセル化回路(CLA
D)に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to signal transmission in an asynchronous transfer mode (hereinafter referred to as "ATM"). In particular, the synchronous transfer mode (Sync
hronous Transfer Mode (hereinafter referred to as “STM”), a circuit that converts a signal into an ATM signal, and a circuit that performs the reverse conversion, ie, a cell / decell circuit (CLA)
D).

【0002】[0002]

【従来の技術】図6はセル化/デセル化回路を備えた従
来例の非同期伝送装置を示すブロック構成図である。こ
こでは、複数の入力端子を備え、各端子から入力される
STM信号が1チャネルのマルチフレーム構造をもって
おり、しかも各端子のマルチフレーム位相が一致してい
る場合の例を説明する。非同期伝送装置は、セル化回路
としてセル変換回路21およびセルオーバヘッド付与回
路22を備え、ATM網23を介して、セル同期回路2
4およびセル逆変換回路25からなるデセル化回路に接
続される。セル逆変換回路25の出力はマルチフレーム
位相同期回路26を介して出力される。セル変換回路2
1、セルオーバヘッド付与回路22、セル同期回路2
4、セル逆変換回路25およびマルチフレーム位相同期
回路26はチャネル毎に設けられ、チャネル毎のマルチ
フレーム位相同期回路26には共通のタイミング発生回
路27が接続される。
2. Description of the Related Art FIG. 6 is a block diagram showing a conventional asynchronous transmission apparatus having a cell / decell circuit. Here, an example in which a plurality of input terminals are provided, the STM signal input from each terminal has a multi-channel structure of one channel, and the multi-frame phase of each terminal matches will be described. The asynchronous transmission device includes a cell conversion circuit 21 and a cell overhead provision circuit 22 as cellization circuits, and a cell synchronization circuit 2 through an ATM network 23.
4 and a cell inversion circuit 25. The output of the cell inverse conversion circuit 25 is output via the multi-frame phase synchronization circuit 26. Cell conversion circuit 2
1, cell overhead providing circuit 22, cell synchronization circuit 2
4. The cell inverse conversion circuit 25 and the multi-frame phase synchronization circuit 26 are provided for each channel, and a common timing generation circuit 27 is connected to the multi-frame phase synchronization circuit 26 for each channel.

【0003】セル変換回路21は、入力されたSTM信
号(以下「入力STM信号」という)からフレーム同期
情報その他の制御情報を除いたペイロードと呼ばれる主
情報部分を、48バイトずつに分解する。セルオーバヘ
ッド付与回路22は、各48バイトに5バイトのヘッダ
(これを「セルオーバヘッド」という)を付与し、53
バイトのセルとする。この53バイトからなる信号ブロ
ックを「セル」と呼び、ATM網23へ伝送される。セ
ル変換回路21およびセルオーバヘッド付与回路22に
よるセル化例を図7に示す。セル化時には、入力端子#
1〜#nに入力されるSTM信号のマルチフレーム(M
F1〜MF4)位相は全く考慮されない。図には、マル
チフレーム位相が明確になるように、特定のマルチフレ
ーム位相点を黒の三角印で表す。
[0003] A cell conversion circuit 21 decomposes a main information portion called a payload, which is obtained by removing frame synchronization information and other control information from an input STM signal (hereinafter referred to as an "input STM signal"), into 48 bytes. The cell overhead giving circuit 22 gives a header of 5 bytes to each of the 48 bytes (this is called “cell overhead”), and 53
It is a byte cell. The 53-byte signal block is called a "cell" and is transmitted to the ATM network 23. FIG. 7 shows an example of cell conversion by the cell conversion circuit 21 and the cell overhead provision circuit 22. At the time of cell conversion, input terminal #
1 to #n, the multi-frame (M
F1 to MF4) No phase is considered at all. In the figure, a specific multi-frame phase point is represented by a black triangle so that the multi-frame phase is clear.

【0004】セル同期回路24は、セル同期を確立して
53バイトのセルを認識し、各セルのオーバヘッドを解
読してそこに記述されている宛先が自分宛であるか否か
を検証する。自分宛である場合には、セル逆変換回路2
5により5バイトのセルオーバヘッドの削除およびフレ
ーム情報の付与を行い、入力信号と同じSTM信号とし
て出力する。セル同期回路24およひセル逆変換回路2
5によるデセル化例を図8に示す。この時点では、セル
のマルチフレーム位相は全く考慮されない。
The cell synchronization circuit 24 establishes cell synchronization, recognizes a 53-byte cell, decodes the overhead of each cell, and verifies whether the destination described therein is addressed to itself. If it is addressed to itself, the cell inverse conversion circuit 2
5 deletes the 5-byte cell overhead and adds frame information and outputs the same STM signal as the input signal. Cell synchronization circuit 24 and cell inverse conversion circuit 2
FIG. 8 shows an example of decellularization according to No. 5. At this point, no multi-frame phase of the cell is considered.

【0005】セル逆変換回路25の出力はマルチフレー
ム同期回路26に入力され、共通のタイミング発生回路
27からのタイミング信号にしたがってSTM信号を出
力する。すなわち、マルチフレーム同期回路26により
すべてのチャネルのマルチフレーム位相が検出され、マ
ルチフレーム位相同期が確立する。マルチフレーム位相
同期の確立動作例を図9に示す。
The output of the cell reverse conversion circuit 25 is input to a multi-frame synchronization circuit 26, and outputs an STM signal in accordance with a timing signal from a common timing generation circuit 27. That is, the multi-frame synchronization circuit 26 detects the multi-frame phases of all the channels, and the multi-frame phase synchronization is established. FIG. 9 shows an example of the operation of establishing multi-frame phase synchronization.

【0006】このようにSTM信号をATM信号に変換
して伝送することにより、伝送速度やフレーム同期方法
などの入力信号の伝送パラメータによらず、統一的にA
TM網内の伝送が可能となる。
[0006] By converting the STM signal into an ATM signal and transmitting it in this manner, the ATM signal is unified regardless of the transmission parameters of the input signal such as the transmission speed and the frame synchronization method.
Transmission within the TM network becomes possible.

【0007】[0007]

【発明が解決しようとする課題】一般にATM網内にお
いては、セルゆらぎならびにセル落ちが発生するため、
ATM網の受信側においてこれらの現象に対する措置が
必要である。入力STM信号がマルチフレーム位相の一
致している複数チャネルから構成されている場合、セル
ゆらぎに対しては、ネットワークの受信側において通常
必要となるバッファの他に、複数チャネルのマルチフレ
ーム位相を一致させるためのマルチフレーム位相同期回
路が必要となる。また、セル落ちに対しては、セル逆変
換後のSTM信号(これを以下「出力STM信号」とい
う)においてマルチフレーム位相同期外れを発生させな
いように、セル変換回路およびセル逆変換回路に、セル
のシーケンスを管理する機能(例えばATMアダプテー
ション・レイヤ、タイプ1:AAL type 1)が新たに
必要となる。
Generally, in an ATM network, cell fluctuation and cell drop occur.
It is necessary to take measures for these phenomena on the receiving side of the ATM network. If the input STM signal is composed of multiple channels with the same multi-frame phase, the multi-channel phase of the multiple channels must be matched against the cell fluctuation in addition to the buffer normally required on the receiving side of the network. Therefore, a multi-frame phase synchronization circuit is required to perform the synchronization. In addition, in order to prevent the multi-frame phase synchronization from being lost in the STM signal after the cell reverse conversion (hereinafter referred to as “output STM signal”), the cell conversion circuit and the cell reverse conversion circuit are provided with a cell counter. (For example, ATM adaptation layer, type 1: AAL type 1) is newly required.

【0008】このように、セルゆらぎに対してマルチフ
レーム位相同期回路が必要となるため、回路規模の増大
ならびに処理時間の増加をまねいていた。また、セル落
ちに対してはセルのシーケンスを管理する機能がセル変
換回路およびセル逆変換回路に新たに必要となることか
ら、回路規模の増大、伝送効率の低下、ならびに処理時
間の増加をまねいていた。
As described above, since a multi-frame phase synchronization circuit is required for cell fluctuation, the circuit scale and the processing time have been increased. In addition, since a function for managing a cell sequence is newly required for a cell conversion circuit and a cell reverse conversion circuit when a cell is dropped, the circuit scale is increased, the transmission efficiency is reduced, and the processing time is increased. I was

【0009】本発明は、以上の課題を解決し、入力信号
がマルチフレーム位相の一致している複数のチャネルか
ら構成されている場合に、回路規模、伝送効率および処
理時間が改善された非同期転送装置を提供することを目
的とする。
[0009] The present invention solves the above problems, and when an input signal is composed of a plurality of channels having the same multi-frame phase, asynchronous transfer with improved circuit scale, transmission efficiency, and processing time is achieved. It is intended to provide a device.

【0010】[0010]

【課題を解決するための手段】本発明は、入力信号のマ
ルチフレーム位相を利用してセル化を行い、1または複
数マルチフレーム周期分の信号を1セルの中に収容する
ことを最も主要な特徴とする。すなわち本発明の非同期
伝送装置は、同期転送モードの信号を非同期転送モード
のセル化された信号に変換して非同期転送モード網に出
力するセル化手段と、この非同期転送モード網から入力
されたセル化された信号を同期転送モードの信号に変換
するデセル化手段とを備えた非同期伝送装置において、
入力される同期転送モードの信号は同じマルチフレーム
構造をもち互いにマルチフレーム位相の一致する複数系
列の信号であり、セル化手段は、この複数系列の信号の
マルチフレーム位相を検出する手段と、検出されたマル
チフレーム位相に基づいて1または複数のマルチフレー
ムの情報を単位としてひとつのセルに収容する手段とを
含み、デセル化手段は、セル化された信号のセル位相を
検出する手段と、検出されたセル位相に基づいて所要の
マルチフレーム位相タイミングをもつ同期転送モードの
信号に逆変換する手段とを含むことを特徴とする。
The most important object of the present invention is to convert an input signal into cells by using a multi-frame phase and accommodate one or more multi-frame period signals in one cell. Features. That is, the asynchronous transmission device of the present invention comprises: cell conversion means for converting a signal in the synchronous transfer mode into a cell signal in the asynchronous transfer mode and outputting the signal to the asynchronous transfer mode network; and a cell input from the asynchronous transfer mode network. An asynchronous transmission device comprising: a decelerating unit for converting the converted signal into a signal in a synchronous transfer mode;
The input synchronous transfer mode signal is a plurality of series of signals having the same multi-frame structure and having the same multi-frame phase, and the cellifying means includes means for detecting the multi-frame phase of the plurality of signals, Means for accommodating one or a plurality of pieces of multi-frame information in one cell based on the obtained multi-frame phase, wherein the decellularizing means includes means for detecting a cell phase of a cell signal, Means for inversely converting to a synchronous transfer mode signal having a required multi-frame phase timing based on the obtained cell phase.

【0011】同期転送モードの複数系列の信号がそれぞ
れ別々の入力端子から入力され、収容する手段は別々の
入力端子から入力された信号をそれぞれ別々にセル化す
る手段を含み、逆変換する手段は別々にセル化された信
号からマルチフレーム位相の一致する複数系列の信号を
生成する手段を含むことができる。また、複数系列の信
号が同じマルチフレーム構造をもつ複数のチャネルが時
分割多重された信号であり、収容する手段はこの時分割
多重された信号を分離することなくセル化する手段を含
むこともできる。さらに、これらを組み合わせ、複数系
列の信号が複数の入力端子から入力されそれぞれが同じ
マルチフレーム構造をもつ複数のチャネルが時分割多重
された信号であり、収容する手段は複数の入力端子から
入力された信号をそれぞれ別々にセル化する手段を含
み、逆変換する手段は別々にセル化された信号からマル
チフレーム位相の一致する複数系列の信号を生成する手
段を含むこともできる。
[0011] A plurality of signals in the synchronous transfer mode are input from separate input terminals, respectively, and the accommodating means includes means for individually converting the signals input from the separate input terminals into cells, respectively. Means for generating a plurality of series of signals having the same multi-frame phase from separately cellized signals may be included. Also, a plurality of signals may be a signal obtained by time-division multiplexing a plurality of channels having the same multi-frame structure, and the accommodating means may include means for cellizing the time-division multiplexed signal without separation. it can. Further, by combining these, a plurality of series of signals are input from a plurality of input terminals, and a plurality of channels each having the same multi-frame structure are time-division multiplexed signals, and the accommodating means is input from a plurality of input terminals. The means for individually transforming the signals into cells may be included, and the means for performing the inverse transform may include means for generating a plurality of series of signals having the same multi-frame phase from the signals separately formed as cells.

【0012】本発明では、入力STM信号のマルチフレ
ーム位相を利用して、1セル内に入力STM信号のnチ
ャネルのmフレーム分(n、mはともに1以上の整数)
の情報を収容する。したがって、セル同期が確立した時
点で同時にそのチャネルのマルチフレーム位相が得ら
れ、マルチフレーム位相同期回路を用いることなく全チ
ャネルのマルチフレーム位相同期を確立することが可能
となる。また、セル落ちが発生するとmマルチフレーム
分の情報が欠落することもあるので、セルのシーケンス
を管理する機能がなくとも、出力STM信号においてマ
ルチフレーム同期外れを生じることがない。したがっ
て、回路規模の増大、伝送効率の低下、ならびに処理時
間の増加の問題を解決することができる。
In the present invention, by utilizing the multi-frame phase of the input STM signal, m frames of n channels of the input STM signal (n and m are each an integer of 1 or more) in one cell.
Accommodates information. Therefore, when the cell synchronization is established, the multi-frame phase of the channel is obtained at the same time, and the multi-frame phase synchronization of all the channels can be established without using the multi-frame phase synchronization circuit. Further, when a cell drop occurs, information for m multi-frames may be lost. Therefore, even if there is no function to manage the sequence of cells, multi-frame synchronization is not lost in the output STM signal. Therefore, it is possible to solve the problems of an increase in circuit scale, a decrease in transmission efficiency, and an increase in processing time.

【0013】[0013]

【発明の実施の形態】図1は本発明実施例の非同期伝送
装置を示すブロック構成図である。この装置は、STM
信号をセル化されたATM信号に変換してATM網13
に出力するセル化手段としてセル変換回路11およびセ
ルオーバヘッド付与回路12を備え、ATM網13から
入力されたATM信号をSTM信号に変換するデセル化
手段としてセル同期回路14、セル逆変換回路15およ
びタイミグ発生回路17を備える。セル変換回路11に
入力される入力STM信号は同じマルチフレーム構造を
もち互いにマルチフレーム位相の一致する複数系列の信
号であり、それぞれに対応してセル変換回路11、セル
オーバヘッド付与回路12、セル同期回路14およびセ
ル逆変換回路15が複数設けられ、複数系列の信号のマ
ルチフレーム位相を検出する手段としてマルチフレーム
位相検出回路16を備える。セル変換回路11は検出さ
れたマルチフレーム位相に基づいて1または複数のマル
チフレームの情報を単位としてひとつのセルに収容し、
セル同期回路14はATM信号のセル位相を検出し、セ
ル逆変換回路15は検出されたセル位相に基づいて所要
のマルチフレーム位相タイミングをもつ同期転送モード
の信号に逆変換する。
FIG. 1 is a block diagram showing an asynchronous transmission apparatus according to an embodiment of the present invention. This device uses STM
The signal is converted into an ATM signal which is converted into a cell, and the ATM network 13
A cell synchronizing circuit 14, a cell inverse converting circuit 15 and a cell converting means 11 for converting an ATM signal input from an ATM network 13 into an STM signal. A timing generator 17 is provided. The input STM signals input to the cell conversion circuit 11 are a plurality of series of signals having the same multi-frame structure and having the same multi-frame phase, and corresponding to each cell conversion circuit 11, the cell overhead adding circuit 12, the cell synchronization A plurality of circuits 14 and a plurality of cell inverse conversion circuits 15 are provided, and a multi-frame phase detection circuit 16 is provided as means for detecting a multi-frame phase of a plurality of series of signals. The cell conversion circuit 11 stores one or a plurality of pieces of multi-frame information in one cell based on the detected multi-frame phase,
The cell synchronization circuit 14 detects the cell phase of the ATM signal, and the cell inverse conversion circuit 15 inversely converts the cell phase into a synchronous transfer mode signal having a required multi-frame phase timing based on the detected cell phase.

【0014】図2はセル変換回路11、セルオーバヘッ
ド付与回路12およびマルチフレーム位相検出回路16
によるセル化動作を説明する図である。マルチフレーム
位相検出回路16は入力端子#1〜#nに入力されるす
べてのSTM信号のマルチフレーム位相を検出する。セ
ル変換回路11は、検出されたマルチフレーム位相を
照してSTM信号を切り分けることにより、入力STM
信号をマルチフレーム1周期分の情報に対応した48バ
イトずつに分解し、セルオーバヘッド付与回路12はそ
の48バイトの情報にセルオーバヘッド(図では「O
H」と示す)を付与してATM網13へ送出する。
FIG. 2 shows a cell conversion circuit 11, a cell overhead provision circuit 12, and a multi-frame phase detection circuit 16.
FIG. 7 is a diagram for explaining a cell operation by the STA. The multi-frame phase detection circuit 16 detects the multi-frame phase of all STM signals input to the input terminals # 1 to #n. Cell conversion circuit 11, participated the detected multiframe phase
By dividing the STM signal by comparing
The signal is decomposed into 48 bytes each corresponding to the information of one cycle of the multiframe , and the cell overhead adding circuit 12 adds the cell overhead (“O” in the figure) to the 48 bytes of information.
H ”) and sends it out to the ATM network 13.

【0015】図3はセル同期回路14、セル逆変換回路
15およびタイミング発生回路17によるデセル化動作
を説明する図である。セル同期回路14はセルを認識
し、セル逆変換回路15は、そのセルの5バイトのオー
バヘッドを取り除く。前述のセル変換回路11は検出さ
れたマルチフレーム位相を参照してSTM信号を切り分
けているから、オーバヘッドを取り除いたセルの先頭は
常に同じマルチフレーム位相を有することになる。した
がって、セル逆変換回路15の出力点ですべてのチャネ
ルのマルチフレーム位相を検出することが可能である
「従来の技術」の欄で説明した従来例と同様に、セル逆
変換回路15の出力は、共通のタイミング発生回路17
からのタイミング信号に従ってSTM信号として出力さ
れる。その結果、マルチフレーム位相同期を確立するこ
とができる。図6に示した従来例では、セル逆変換回路
25の出力においてマルチフレーム毎に同期はしている
ものの(図9の各系列上側参照)、マルチフレーム位相
について考慮されていないため、特定のマルチフレーム
位相点(図9に黒の三角印で示した点)は各系列で異な
っており、これを同期させるために、セル逆変換回路2
5とは別にマルチフレーム位相同期回路26が必要であ
った。これに対して本実施例では、オーバヘッドを取り
除いたセルの先頭の信号をセルタイミング発生回路17
からのタイミング信号に同期させるだけで、その信号が
特定のマルチフレーム位相点に対応していることから、
各系列毎のセル逆変換回路25の出力においてマルチフ
レーム位相同期が確立する。また、万一セル落ちが発生
した場合でも、ちょうど1マルチフレーム分の情報が無
くなるため、セルのシーケンスを管理する機能が無くと
も、出力STM信号においてマルチフレーム同期外れが
生じることはない。
FIG. 3 is a diagram for explaining a decelling operation by the cell synchronizing circuit 14, the cell inverting circuit 15, and the timing generating circuit 17. The cell synchronization circuit 14 recognizes the cell, and the cell inversion circuit 15 removes the 5-byte overhead of the cell. The aforementioned cell conversion circuit 11 detects
STM signal with reference to the obtained multi-frame phase
The top of the cell with overhead removed
It will always have the same multi-frame phase. did
Therefore, it is possible to detect the multi-frame phases of all the channels at the output point of the cell inverse conversion circuit 15 .
As in the conventional example described in the section of “Prior Art”, the cell reverse
The output of the conversion circuit 15 is supplied to a common timing generation circuit 17.
Output as an STM signal according to the timing signal from
It is. As a result, multi-frame phase synchronization can be established. In the conventional example shown in FIG.
25 outputs are synchronized every multiframe
Although (see the upper side of each series in FIG. 9), the multiframe phase
Is not taken into account for certain multi-frames
The phase points (points indicated by black triangles in FIG. 9) are different for each series.
In order to synchronize this, the cell inverse conversion circuit 2
5, a multi-frame phase synchronization circuit 26 is required.
Was. On the other hand, in this embodiment, overhead is taken.
The head signal of the removed cell is used as the cell timing generation circuit 17.
Just synchronize with the timing signal from
Because it corresponds to a specific multi-frame phase point,
In the output of the cell inverse conversion circuit 25 for each stream,
Frame phase synchronization is established. Even if a cell is dropped, information for exactly one multi-frame is lost. Therefore, even if there is no function for managing a cell sequence, multi-frame synchronization is not lost in an output STM signal.

【0016】以上の説明では個々の入力端子から1チャ
ネルのフレーム構造をもつSTM信号が入力される場合
について説明したが、個々の入力端子に同じマルチフレ
ーム構造をもつ複数のチャネルが時分割多重されて入力
される場合にも本発明を同様に実施できる。そのような
場合のセル化の例を図4に示す。ここでは、入力端子#
iを例に説明する。この例では、それぞれ三つのフレー
ムにより構成される四つのマルチフレームが時分割多重
されている。これらのマルチフレームは、タイムスロッ
トのずれはあるが、多重化の単位から見ればマルチフレ
ーム位相が一致している。このような場合にも、セル変
換回路11およびセルオーバヘッド付与回路12では、
この時分割多重された信号を分離することなくセル化す
る。セル同期回路14およびセル逆変換回路15では、
入力端子毎に別々にセル化されたATM信号から、マル
チフレーム位相の一致する複数系列のSTM信号を生成
する。入力端子がひとつの場合も同様に、同じマルチフ
レーム構造をもつ複数のチャネルが時分割多重されたS
TM信号をATM信号に変換して伝送することができ
る。
In the above description, the case where an STM signal having a frame structure of one channel is input from each input terminal has been described. However, a plurality of channels having the same multi-frame structure are time-division multiplexed to each input terminal. The present invention can be implemented in the same manner even when input is made by the user. FIG. 4 shows an example of cell formation in such a case. Here, input terminal #
This will be described using i as an example. In this example, four multi-frames each composed of three frames are time-division multiplexed. These multi-frames have a time slot shift, but the multi-frame phases match from the viewpoint of multiplexing unit. Even in such a case, the cell conversion circuit 11 and the cell overhead provision circuit 12
This time-division multiplexed signal is formed into cells without separation. In the cell synchronization circuit 14 and the cell reverse conversion circuit 15,
A plurality of series of STM signals having the same multiframe phase are generated from the ATM signals separately formed for each input terminal. Similarly, when there is one input terminal, a plurality of channels having the same multi-frame structure are time-division multiplexed.
The TM signal can be converted to an ATM signal and transmitted.

【0017】図5は全体の動作の流れを示す図である。
送信側では、入力端子から入力されるSTM信号のマル
チフレーム位相を検出し、そのマルチフレーム位相情報
を利用して同一セル内にnチャネルのmマルチフレーム
分(n、mはともに1以上)の情報を収容するセルに変
換し、セルオーバヘッドを付与してATM網へ出力す
る。受信側では、入力ATM信号のセル位相を検出し、
そのセル位相情報を利用して所要のマルチフレーム位相
タイミングをもつSTM信号に逆変換する。
FIG. 5 is a diagram showing the flow of the entire operation.
The transmitting side detects the multi-frame phase of the STM signal input from the input terminal, and uses the multi-frame phase information to generate n multi-frames of n channels (n and m are 1 or more) in the same cell. The cell is converted into a cell accommodating the information, and the cell overhead is added to the cell for output to the ATM network. On the receiving side, the cell phase of the input ATM signal is detected,
Using the cell phase information, the signal is inversely converted into an STM signal having a required multi-frame phase timing.

【0018】nチャネルのmマルチフレーム分の情報が
48バイトに満たない場合には48バイトとなるように
適当なバイトを挿入してセル変換回路11に入力し、セ
ル逆変換回路15においてその挿入されたバイトを削除
すればよい。
If the information for m multi-frames of n channels is less than 48 bytes, an appropriate byte is inserted so as to be 48 bytes and input to the cell conversion circuit 11. The deleted byte may be deleted.

【0019】このような構成により、受信側において、
マルチフレーム位相同期回路を用いることなく、そのチ
ャネルのマルチフレーム位相同期を確立することが可能
となる。また、セルのシーケンスを管理する機能を用い
ることなく、マルチフレーム同期外れの発生を防ぐこと
が可能となる。したがって、従来の技術に比べて回路規
模の削減、伝送効率の向上、ならびに処理時間の短縮が
可能となる。
With such a configuration, on the receiving side,
The multi-frame phase synchronization of the channel can be established without using the multi-frame phase synchronization circuit. Further, it is possible to prevent occurrence of loss of multiframe synchronization without using a function of managing a sequence of cells. Therefore, it is possible to reduce the circuit scale, improve the transmission efficiency, and shorten the processing time as compared with the conventional technology.

【0020】[0020]

【発明の効果】以上説明したように、本発明の非同期伝
送装置は、入力信号のマルチフレーム位相を利用して、
1セル内にnチャネルのmマルチフレーム分(n、mは
ともに1以上)の情報を収容する。このため、受信側に
おいて、セル同期が確立した時点で同時に全チャネルの
マルチフレーム位相同期を確立させることが可能とな
り、マルチフレーム位相同期回路が不要とな。また、
セル落ちが発生した場合でも、セルのシーケンスを管理
する機能を用いることなく、出力STM信号においてマ
ルチフレーム同期外れの発生を防ぐことができる。した
がって、回路規模の削減、伝送効率の向上ならびに処理
時間の短縮が可能となる効果がある。
As described above, the asynchronous transmission apparatus of the present invention utilizes the multi-frame phase of an input signal to
One cell accommodates information of m multi-frames of n channels (n and m are both 1 or more). Therefore, at the receiving side, it is possible to establish a multi-frame phase synchronization of all channels simultaneously when the cell synchronization is established, the multi-frame phase synchronization circuit that Do not required. Also,
Even when a cell drop occurs, it is possible to prevent the occurrence of loss of multiframe synchronization in an output STM signal without using a function for managing a cell sequence. Therefore, there is an effect that the circuit scale can be reduced, the transmission efficiency can be improved, and the processing time can be reduced.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明実施例の非同期伝送装置を示すブロック
構成図。
FIG. 1 is a block diagram showing an asynchronous transmission device according to an embodiment of the present invention.

【図2】セル化動作を説明する図。FIG. 2 is a diagram illustrating a cell operation.

【図3】デセル化動作を説明する図。FIG. 3 is a diagram illustrating a decelerating operation.

【図4】個々の入力端子に同じマルチフレーム構造をも
つ複数のチャネルが時分割多重されて入力される場合の
セル化の例を示す図。
FIG. 4 is a diagram showing an example of cell formation when a plurality of channels having the same multiframe structure are input to individual input terminals in a time-division multiplexed manner.

【図5】全体の動作の流れを示す図。FIG. 5 is a diagram showing a flow of an entire operation.

【図6】従来例の非同期伝送装置を示すブロック構成
図。
FIG. 6 is a block diagram showing a conventional asynchronous transmission apparatus.

【図7】従来例のセル化を説明する図。FIG. 7 is a diagram illustrating a conventional example of cell formation.

【図8】従来例のデセル化を説明する図。FIG. 8 is a diagram illustrating deceleration in a conventional example.

【図9】従来例におけるマルチフレーム位相同期の確立
動作を説明する図。
FIG. 9 is a diagram illustrating an operation of establishing multi-frame phase synchronization in a conventional example.

【符号の説明】[Explanation of symbols]

11、21 セル変換回路 12、22 セルオーバヘッド付与回路 13、23 ATM網 14、24 セル同期回路 15、25 セル逆変換回路 16 マルチフレーム位相検出回路 17、27 タイミング発生回路 26 マルチフレーム位相同期回路 11, 21 Cell conversion circuit 12, 22 Cell overhead assignment circuit 13, 23 ATM network 14, 24 Cell synchronization circuit 15, 25 Cell reverse conversion circuit 16 Multi-frame phase detection circuit 17, 27 Timing generation circuit 26 Multi-frame phase synchronization circuit

───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 平8−56225(JP,A) 特開 平8−56226(JP,A) 特開 平7−99497(JP,A) 特開 平6−152560(JP,A) (58)調査した分野(Int.Cl.7,DB名) H04L 12/56 H04J 3/00 ────────────────────────────────────────────────── ─── Continuation of the front page (56) References JP-A-8-56225 (JP, A) JP-A-8-56226 (JP, A) JP-A-7-99497 (JP, A) JP-A-6-99497 152560 (JP, A) (58) Fields investigated (Int. Cl. 7 , DB name) H04L 12/56 H04J 3/00

Claims (4)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 同期転送モードの信号を非同期転送モー
ドのセル化された信号に変換して非同期転送モード網に
出力するセル化手段と、 この非同期転送モード網から入力されたセル化された信
号を同期転送モードの信号に変換するデセル化手段とを
備えた非同期伝送装置において、 前記同期転送モードの信号は同じマルチフレーム構造を
もち互いにマルチフレーム位相の一致する複数系列の信
号であり、 前記セル化手段は、この複数系列の信号のマルチフレー
ム位相を検出する手段と、検出されたマルチフレーム位
相に基づいて1または複数のマルチフレームの情報を単
位としてひとつのセルに収容する手段とを含み、 前記デセル化手段は、セル化された信号のセル位相を検
出する手段と、検出されたセル位相に基づいて所要のマ
ルチフレーム位相タイミングをもつ同期転送モードの信
号に逆変換する手段とを含むことを特徴とする非同期伝
送装置。
1. A cell forming means for converting a signal in a synchronous transfer mode into a cell signal in an asynchronous transfer mode and outputting the signal to an asynchronous transfer mode network, and a cell signal inputted from the asynchronous transfer mode network And a decelerating means for converting the synchronous transfer mode signal into a synchronous transfer mode signal, wherein the synchronous transfer mode signal is a signal of a plurality of sequences having the same multiframe structure and having the same multiframe phase, The converting means includes means for detecting a multi-frame phase of the signals of the plurality of sequences, and means for accommodating one or a plurality of pieces of multi-frame information in one cell based on the detected multi-frame phase, The decelerating means includes means for detecting a cell phase of a cellized signal, and a required multi-frame based on the detected cell phase. Asynchronous transmission apparatus characterized by including means for inverse converting the signal of the synchronous transfer mode having a beam phase timing.
【請求項2】 前記複数系列の信号はそれぞれ別々の入
力端子から入力された信号であり、前記収容する手段は
前記別々の入力端子から入力された信号をそれぞれ別々
にセル化する手段を含み、前記逆変換する手段は別々に
セル化された信号からマルチフレーム位相の一致する複
数系列の信号を生成する手段を含む請求項1記載の非同
期伝送装置。
2. The signal of the plurality of streams is a signal input from a separate input terminal, and the accommodating unit includes a unit configured to separately cellify the signal input from the separate input terminal. 2. The asynchronous transmission apparatus according to claim 1, wherein said means for performing inverse conversion includes means for generating a plurality of series of signals having the same multi-frame phase from signals separately formed into cells.
【請求項3】 前記複数系列の信号は同じマルチフレー
ム構造をもつ複数のチャネルが時分割多重された信号で
あり、前記収容する手段はこの時分割多重された信号を
分離することなくセル化する手段を含む請求項1記載の
非同期伝送装置。
3. The signal of the plurality of streams is a signal obtained by time-division multiplexing a plurality of channels having the same multi-frame structure, and the accommodating unit converts the time-division multiplexed signal into cells without separating the signals. 2. The asynchronous transmission device according to claim 1, comprising means.
【請求項4】 前記複数系列の信号は複数の入力端子か
ら入力されそれぞれが同じマルチフレーム構造をもつ複
数のチャネルが時分割多重された信号であり、前記収容
する手段は前記複数の入力端子から入力された信号をそ
れぞれ別々にセル化する手段を含み、前記逆変換する手
段は別々にセル化された信号からマルチフレーム位相の
一致する複数系列の信号を生成する手段を含む請求項1
記載の非同期伝送装置。
4. The signal of a plurality of streams is a signal that is input from a plurality of input terminals and is a signal obtained by time-division multiplexing a plurality of channels each having the same multi-frame structure. 2. The apparatus according to claim 1, further comprising: means for individually converting the input signals into cells, and wherein the means for performing the inverse conversion includes means for generating a plurality of series of signals having the same multiframe phase from the separately cellized signals.
An asynchronous transmission device as described.
JP18286495A 1995-07-19 1995-07-19 Asynchronous transmission device Expired - Lifetime JP3355573B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18286495A JP3355573B2 (en) 1995-07-19 1995-07-19 Asynchronous transmission device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18286495A JP3355573B2 (en) 1995-07-19 1995-07-19 Asynchronous transmission device

Publications (2)

Publication Number Publication Date
JPH0936875A JPH0936875A (en) 1997-02-07
JP3355573B2 true JP3355573B2 (en) 2002-12-09

Family

ID=16125782

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18286495A Expired - Lifetime JP3355573B2 (en) 1995-07-19 1995-07-19 Asynchronous transmission device

Country Status (1)

Country Link
JP (1) JP3355573B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3539551B2 (en) 1999-11-16 2004-07-07 日本電気株式会社 Frame and transmission device for accommodating heterogeneous data traffic on common carrier

Also Published As

Publication number Publication date
JPH0936875A (en) 1997-02-07

Similar Documents

Publication Publication Date Title
US6188693B1 (en) ATM multiplexing apparatus, ATM demultiplexing apparatus, and communication network with the apparatus
JPH0670385A (en) Optical switch for high-speed cell exchange network
JPS5812775B2 (en) Tokibunkatsutajiyuuhoshiki no tanmatsu ni Okeru Shingoutajiyuukahouhou Oyobi Souchi
FI90297B (en) Network interface procedure and network interface for a digital data network
US6314097B1 (en) Transmission device
JP3522247B2 (en) Multiple transfer system and apparatus
JP3355573B2 (en) Asynchronous transmission device
JP2006270888A (en) Transmission apparatus
KR100314564B1 (en) Statistical method of data compression
JPH11261601A (en) Atm cell conversion device and method for exchange system
JP3282707B2 (en) Cross-connect circuit and terminal device using the same
JP3356696B2 (en) Time division multiplex transmission system and channel identification method used therefor
JPH0879252A (en) Communication system and receiver
JP2868416B2 (en) ATM cell transfer method
JP2970471B2 (en) ATM-STM hybrid transmission system
JP2834030B2 (en) ATM cell interface and ATM cell transmission system using the interface
JPS6360636A (en) Synchronizing multiplex system
JP2730488B2 (en) ATM cell transfer method
JP4537889B2 (en) Multiplexed transmission system and multiplexed transmission control method
JP2965321B2 (en) SOH termination circuit for SDH
JP2598539B2 (en) Communication switching system
JPH0779224A (en) Wide band isdn terminal adapter
JPH05153151A (en) Routing system
JPH08204716A (en) Atm switch
JPH11112510A (en) Line terminal equipment

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081004

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091004

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101004

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111004

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121004

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131004

Year of fee payment: 11

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

EXPY Cancellation because of completion of term