JP3326812B2 - Interlace driving method for plasma addressed image display device - Google Patents

Interlace driving method for plasma addressed image display device

Info

Publication number
JP3326812B2
JP3326812B2 JP12826792A JP12826792A JP3326812B2 JP 3326812 B2 JP3326812 B2 JP 3326812B2 JP 12826792 A JP12826792 A JP 12826792A JP 12826792 A JP12826792 A JP 12826792A JP 3326812 B2 JP3326812 B2 JP 3326812B2
Authority
JP
Japan
Prior art keywords
plasma
discharge
signal
image display
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP12826792A
Other languages
Japanese (ja)
Other versions
JPH05297821A (en
Inventor
正健 林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP12826792A priority Critical patent/JP3326812B2/en
Publication of JPH05297821A publication Critical patent/JPH05297821A/en
Application granted granted Critical
Publication of JP3326812B2 publication Critical patent/JP3326812B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は液晶セル等の表示セルと
アドレス用プラズマセルの2層構造からなるプラズマア
ドレス画像表示装置に関する。より詳しくはプラズマア
ドレス画像表示装置のインターレース駆動方式に関す
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a plasma addressed image display device having a two-layer structure of a display cell such as a liquid crystal cell and an address plasma cell. More specifically, the present invention relates to an interlace driving method for a plasma addressed image display device.

【0002】[0002]

【従来の技術】従来、テレビジョン等の動画表示用とし
てはCRTが最も一般的に使われている。しかしながら
CRTは陰極管を用いる為装置の薄型化が困難であると
いう欠点がある。近年、CRTに代わるフラットパネル
構造の多種多様な画像表示装置が開発されている。この
中には、例えば特開平1−217396号公報に開示さ
れている様に、画像表示セルとスイッチング用のプラズ
マセルを重ねたフラットパネル構造を有するプラズマア
ドレス画像表示装置が研究開発過程にある。
2. Description of the Related Art Conventionally, a CRT is most commonly used for displaying a moving image such as a television. However, the CRT has a disadvantage that it is difficult to reduce the thickness of the device because a cathode ray tube is used. 2. Description of the Related Art In recent years, various types of image display devices having a flat panel structure replacing CRTs have been developed. Among them, as disclosed in, for example, Japanese Patent Application Laid-Open No. 1-217396, a plasma addressed image display device having a flat panel structure in which an image display cell and a switching plasma cell are overlapped is in the research and development process.

【0003】図4に示す様に、プラズマアドレス画像表
示装置は例えば液晶セル101とプラズマセル102と
両者の間に介在する中間板103とからなる積層構造を
有している。プラズマセル102はガラス基板104を
用いて形成されており、その表面に複数の平行な溝10
5が設けられている。この溝105は例えば行列マトリ
クスの行方向に伸びている。各溝105は中間板103
によって密封されており個々に分離したプラズマ室10
6を構成している。この密閉されたプラズマ室106に
はイオン化可能なガスが封入されている。隣接する溝1
05を隔てる凸状部107は個々のプラズマ室106を
区分する隔壁の役割を果すとともに各プラズマ室106
のギャップスペーサとしての役割も果している。各溝1
05の底部には互いに平行な一対のプラズマ電極10
8,109が設けられている。一対の電極はアノードA
及びカソードKとして機能しプラズマ室106内のガス
をイオン化して放電プラズマを発生する。かかる放電領
域は行走査単位となる。
As shown in FIG. 4, the plasma addressed image display device has a laminated structure composed of, for example, a liquid crystal cell 101, a plasma cell 102, and an intermediate plate 103 interposed therebetween. The plasma cell 102 is formed using a glass substrate 104, and has a plurality of parallel grooves 10 on its surface.
5 are provided. The groove 105 extends, for example, in the row direction of the matrix. Each groove 105 is an intermediate plate 103
Plasma chamber 10 sealed by
6. The sealed plasma chamber 106 is filled with an ionizable gas. Adjacent groove 1
The convex portion 107 separating the plasma chambers 05 serves as a partition for separating the individual plasma chambers 106 and the plasma chambers 106.
Also serves as a gap spacer. Each groove 1
05, a pair of parallel plasma electrodes 10
8, 109 are provided. A pair of electrodes are anode A
And functions as a cathode K to ionize gas in the plasma chamber 106 to generate discharge plasma. Such a discharge region is a unit of row scanning.

【0004】一方液晶セル101は透明基板110を用
いて構成されている。この透明基板110は中間板10
3に所定の間隙を介して対向配置されており間隙内には
液晶層111が充填されている。又、透明基板110の
内表面には透明導電材料からなる信号電極Dが形成され
ている。この信号電極Dはプラズマ室106と直交して
おり列駆動単位となる。列駆動単位と行走査単位の交差
部分にマトリクス状の画素が規定される。
On the other hand, the liquid crystal cell 101 is configured using a transparent substrate 110. This transparent substrate 110 is used for the intermediate plate 10.
The liquid crystal layer 111 is filled with a liquid crystal layer 111 in a position opposite to the liquid crystal layer 3 with a predetermined gap therebetween. Further, a signal electrode D made of a transparent conductive material is formed on the inner surface of the transparent substrate 110. The signal electrode D is orthogonal to the plasma chamber 106, and serves as a column drive unit. A matrix of pixels is defined at the intersection of the column drive unit and the row scan unit.

【0005】かかる構成を有する画像表示装置において
は、プラズマ放電が行なわれるプラズマ室106を切り
換え走査するとともに、この走査に同期して液晶セル側
の信号電極Dに駆動信号を印加する事により表示駆動が
行なわれる。プラズマ室106内にプラズマ放電が発生
すると内部は略一様にアノード電位になり行毎の画素選
択が行なわれる。即ち、プラズマ室106はサンプリン
グスイッチとして機能する。プラズマサンプリングスイ
ッチが導通した状態で各画素に駆動信号が印加される
と、サンプリングホールドが行なわれ画素の点灯もしく
は消灯が制御できる。プラズマサンプリングスイッチが
非導通状態になった後にも駆動信号はそのまま画素内に
保持される。従ってこの画像表示装置にはメモリ機能が
ある。
[0005] In the image display apparatus having the above-described structure, the display chamber is switched by switching the plasma chamber 106 in which plasma discharge is performed and applying a drive signal to the signal electrode D on the liquid crystal cell side in synchronization with the scan. Is performed. When a plasma discharge is generated in the plasma chamber 106, the inside thereof becomes substantially uniformly at the anode potential, and pixel selection for each row is performed. That is, the plasma chamber 106 functions as a sampling switch. When a driving signal is applied to each pixel while the plasma sampling switch is turned on, sampling and holding are performed, and lighting or extinguishing of the pixel can be controlled. The drive signal is held in the pixel as it is even after the plasma sampling switch is turned off. Therefore, this image display device has a memory function.

【0006】[0006]

【発明が解決しようとする課題】動画表示テレビジョン
の一画面即ち1フレームは525本の水平ラインによっ
て構成されている。CRTを用いて一画面表示を行なう
場合には螢光面に対して525本の電子ビームを走査す
る。この走査の仕方にはノンインターレース方式とイン
ターレース方式があり、簡単の為10本のラインの場合
を例に取って図5に示す。図5の(A)はノンインター
レース方式であり一度に525本のラインを線順次で走
査する。
One screen, that is, one frame, of the moving image display television is constituted by 525 horizontal lines. When one screen is displayed by using a CRT, 525 electron beams are scanned on the fluorescent screen. This scanning method includes a non-interlace method and an interlace method. For simplicity, FIG. 5 shows a case of ten lines as an example. FIG. 5A shows a non-interlaced system in which 525 lines are scanned line-sequentially at a time.

【0007】一方図5の(B)及び(C)はインターレ
ース方式を示す。1フレームを二つのフィールド
(B),(C)に分け、1本おきに飛び越し走査を行
い、両方合わせて1フレームを構成する。テレビジョン
画像ではちらつきを抑え速い動きに対応する為に、1秒
間に525本の走査を30回繰り返す。インターレース
方式では奇数フィールド及び偶数フィールドがそれぞれ
1秒間に30回繰り返される。従って繰り返し回数の合
計は60回である。インターレース方式の方がノンイン
ターレース方式に比べて目の画面に対するちらつきが低
減されるという利点がある。
On the other hand, FIGS. 5B and 5C show an interlace system. One frame is divided into two fields (B) and (C), and interlaced scanning is performed every other line to constitute one frame. In a television image, 525 scans are repeated 30 times per second 30 times in order to suppress flicker and respond to fast movement. In the interlace method, the odd field and the even field are each repeated 30 times per second. Therefore, the total number of repetitions is 60 times. The interlace method has an advantage that flicker on an eye screen is reduced as compared with the non-interlace method.

【0008】以上の説明から明らかな様に、プラズマア
ドレス画像表示装置についてもインターレース方式で駆
動する事が好ましい。この場合には2通りの駆動方法が
考えられる。図6の(A)は第1の駆動方法を示す。C
RTと同様に、奇数フィールドと偶数フィールドで異な
るラインを1本おきに走査する方法である。なお各ライ
ンが個々の放電領域に対応している。この第1の方法は
解像度の観点からは最も理想的であるが、前述した様に
プラズマアドレス画像表示装置にはメモリ機能がある
為、動画表示を行なった場合先のフィールドの像が一時
的に保持され同時に表示される為残像として観察され好
ましくない。
As is apparent from the above description, it is preferable that the plasma addressed image display device is also driven by the interlace method. In this case, two driving methods are conceivable. FIG. 6A shows a first driving method. C
Like RT, this is a method of scanning every other line in odd and even fields. Each line corresponds to an individual discharge region. This first method is most ideal from the viewpoint of resolution. However, as described above, since the plasma address image display device has a memory function, when a moving image is displayed, the image of the previous field is temporarily stored. Since the image is held and displayed at the same time, it is not preferable because an afterimage is observed.

【0009】図6の(B)は第2の駆動方法を示す。奇
数フィールドと偶数フィールドにおいて異なる組み合わ
せの2本ずつのラインを走査する方法である。この第2
の方法は最も自然でCRTに近い表示画像を得る事がで
きる。しかしながら、2本のラインに対応するプラズマ
放電を同時に行なう為次の問題点がある。一般にプラズ
マ放電を行なう際各ラインには共通の負荷抵抗を介して
放電電流が供給される。しかしながら、各ラインを構成
するプラズマ電極に形状や電気抵抗等のばらつきがあ
る。従って、2つのラインを同時に走査した場合には一
方に放電が集中し均一なプラズマが得られない為画像品
質を損なう惧れがある。加えて一対のラインを同時に選
択する為に追加の回路が必要となり駆動回路構成が複雑
になるという課題もある。
FIG. 6B shows a second driving method. This is a method of scanning two lines each having a different combination in an odd field and an even field. This second
The method of (1) can obtain a display image most natural and close to a CRT. However, since the plasma discharges corresponding to the two lines are performed simultaneously, there is the following problem. Generally, when performing a plasma discharge, a discharge current is supplied to each line via a common load resistor. However, there are variations in the shape, electric resistance, and the like of the plasma electrodes constituting each line. Therefore, when two lines are scanned at the same time, discharge is concentrated on one of the lines and uniform plasma cannot be obtained, which may deteriorate image quality. In addition, there is a problem that an additional circuit is required to select a pair of lines at the same time and the driving circuit configuration is complicated.

【0010】[0010]

【課題を解決するための手段】上述した従来の技術の問
題点あるいは課題に鑑み、本発明は簡単な回路構成でプ
ラズマアドレス画像表示装置の完全なインターレース駆
動を行なう事を目的とする。かかる目的を達成する為に
以下の手段を講じた。即ち、放電プラズマ領域を走査単
位として信号電極と前記放電プラズマ領域の交差部に位
置する電気光学材料層に奇数フィールドと偶数フィール
ドに分かれたインターレースフォーマットの画像信号を
印加する様にしたプラズマアドレス画像表示装置の駆動
方法において、前記放電プラズマ領域を水平同期信号の
周期の1/2の周期で且つ垂直同期信号に同期して走査
するとともに、前記画像信号の切り換えを水平同期信号
の周期で且つ水平同期信号のパルスに同期して行なうと
いう手段を講じた。以って、続けて走査される2ライン
の放電プラズマ領域の組に対して同じ電圧の画像信号を
割り当てるとともに、奇数フィールドと偶数フィールド
とで、同じ電圧が割り当てられる2ラインの放電プラズ
マ領域の組を1ラインずつずらすようにした事を特徴と
する。なお、プラズマアドレス画像表示装置は、所定の
主面に沿って互いに平行に配置された複数の信号電極を
有する第1の基板と、該信号電極と直交し且つ互いに平
行に配列された複数のプラズマ電極を有するとともにこ
のプラズマ電極が前記信号電極と対向する様に配置され
た第2の基板と、第1及び第2の基板間に挿入された電
気光学材料層と、この電気光学材料層と第2の基板間に
形成されたイオン化可能なガスを封入する為のプラズマ
室を備えている。隣接するプラズマ電極間の放電により
前記ガスを選択的にイオン化し、このイオン化ガスの局
在した放電領域を走査単位として信号電極と放電領域の
交差部に位置する電気光学材料層に画像信号を印加して
表示を行なうものである。
SUMMARY OF THE INVENTION In view of the above-mentioned problems or problems of the prior art, it is an object of the present invention to perform complete interlace driving of a plasma addressed image display apparatus with a simple circuit configuration. The following measures were taken to achieve this purpose. That is, the odd field and the even field are formed in the electro-optical material layer located at the intersection of the signal electrode and the discharge plasma region with the discharge plasma region as a scanning unit.
In the method of driving a plasma addressed image display device in which an image signal of an interlace format divided into two groups is applied, the discharge plasma region is set at a period of half a period of a horizontal synchronization signal and in synchronization with a vertical synchronization signal. In addition to the scanning, the switching of the image signal is performed at the cycle of the horizontal synchronization signal and in synchronization with the pulse of the horizontal synchronization signal. Therefore, two lines scanned continuously
Image signals of the same voltage for a set of discharge plasma regions
Allocate and odd and even fields
And two lines of discharge plasma to which the same voltage is assigned
The feature is that the set of mask areas is shifted by one line
I do. Note that the plasma addressed image display device includes a first substrate having a plurality of signal electrodes arranged parallel to each other along a predetermined main surface, and a plurality of plasma electrodes arranged orthogonal to the signal electrodes and parallel to each other. A second substrate having an electrode and the plasma electrode disposed so as to face the signal electrode; an electro-optic material layer inserted between the first and second substrates; A plasma chamber for sealing an ionizable gas formed between the two substrates is provided. The gas is selectively ionized by the discharge between the adjacent plasma electrodes, and an image signal is applied to the electro-optic material layer located at the intersection of the signal electrode and the discharge region using the discharge region where the ionized gas is localized as a scanning unit. Display.

【0011】[0011]

【作用】本発明によれば、プラズマ放電は1走査単位即
ち1ライン毎に線順次で1本ずつ行なわれる。この時各
ラインは水平同期信号の周期の1/2の周期で垂直同期
信号に同期して順次走査される。換言すると、水平同期
信号の周波数の2倍の速さで順次走査される。一方信号
電極群に印加される画像信号の切り換えは水平同期信号
の周期で且つ水平同期信号のパルスに同期して行なわれ
る。換言すると画像信号の切り換えは水平同期信号の周
波数で1単位毎に行なわれる。従って、2本のラインに
1単位の画像信号が割り当られる。この様にすると実際
には1ラインずつの放電であっても等価的に2ライン同
時に放電している効果が得られる。しかも共通の負荷抵
抗は常に1ラインの放電電流のみを制限している為2ラ
イン同時に放電させる場合の様に片方のラインに電流集
中が生ずるという欠点を回避する事ができる。
According to the present invention, plasma discharge is performed one line at a time in one scanning unit, that is, one line at a time. At this time, each line is sequentially scanned in synchronism with the vertical synchronizing signal at a half cycle of the horizontal synchronizing signal. In other words, scanning is sequentially performed at twice the frequency of the horizontal synchronization signal. On the other hand, switching of the image signal applied to the signal electrode group is performed in the cycle of the horizontal synchronization signal and in synchronization with the pulse of the horizontal synchronization signal. In other words, the switching of the image signal is performed for each unit at the frequency of the horizontal synchronization signal. Therefore, one unit of image signal is allocated to two lines. In this manner, the effect of equivalently discharging two lines simultaneously can be obtained even if the discharge is actually performed for each line. Further, since the common load resistor always limits only one line of discharge current, it is possible to avoid a drawback that current concentration occurs in one line as in the case of discharging two lines simultaneously.

【0012】ライン毎のプラズマ放電が水平同期信号の
周波数の2倍の速度で行なわれる為1フレーム当りスキ
ャンが2回繰り返される。奇数フィールドと偶数フィー
ルドではライン対の組み合わせが1本ずつずれる事にな
りインターレース駆動が自動的に実現できる。
Since the plasma discharge for each line is performed at twice the frequency of the horizontal synchronizing signal, scanning is repeated twice per frame. In the odd field and the even field, the combination of line pairs is shifted one by one, and interlace driving can be automatically realized.

【0013】[0013]

【実施例】以下図面を参照して本発明の好適な実施例を
詳細に説明する。図1は本発明にかかるプラズマアドレ
ス画像表示装置の駆動方法を説明する為の模式図であ
る。図1の(A)は回路構成を示し、(B)は動作波形
図である。本装置は駆動回路1と走査回路2と制御回路
3とから構成されている。駆動回路1には信号電極D1
ないしDmがバッファを介して接続されている。一方、
走査回路2には同じくバッファを介してカソード電極K
1ないしKnが接続されている。アノード電極A1ない
しAnは各々対応するカソード電極K1ないしKnの近
傍に配置され走査単位毎の放電領域を構成するととも
に、互いに共通接地されている。共通接地されたアノー
ド電極と各カソード電極の間には共通の負荷抵抗Rを介
して定圧電源Eが挿入される。なお各カソード電極K1
ないしKnの選択は走査回路2により行なわれる。この
実施例ではカソード電極のみを選択駆動しているがこれ
に限られるものではない。例えばアノード電極を分割し
て多重化する方法を採用しても良い。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Preferred embodiments of the present invention will be described below in detail with reference to the drawings. FIG. 1 is a schematic diagram for explaining a driving method of a plasma addressed image display device according to the present invention. FIG. 1A shows a circuit configuration, and FIG. 1B is an operation waveform diagram. This device comprises a driving circuit 1, a scanning circuit 2, and a control circuit 3. The drive circuit 1 has a signal electrode D1
To Dm are connected via a buffer. on the other hand,
The scanning circuit 2 also has a cathode electrode K via a buffer.
1 to Kn are connected. The anode electrodes A1 to An are arranged in the vicinity of the corresponding cathode electrodes K1 to Kn, respectively, constitute a discharge region for each scanning unit, and are commonly grounded to each other. A constant voltage power supply E is inserted between a common grounded anode electrode and each cathode electrode via a common load resistor R. Each cathode electrode K1
Or Kn is selected by the scanning circuit 2. In this embodiment, only the cathode electrode is selectively driven, but the present invention is not limited to this. For example, a method of dividing and multiplexing the anode electrode may be adopted.

【0014】上述した様にカソード電極は走査回路2に
より線順次走査される。この場合の走査速度は水平同期
信号HD の周波数fH の2倍即ち2fH に設定されてい
る。一方駆動回路1は水平同期信号HD の周波数fH
同期して信号電極群に画像信号を供給する。換言すると
水平同期信号HD に同期して画像信号の切り換えが行な
われる。制御回路3は駆動回路1と走査回路2の同期制
御を行なうものである。前述した様に各カソード電極に
沿ってプラズマ放電領域が形成され行走査単位となる。
一方各信号電極は列駆動単位となる。両単位の間に画素
が規定される。
As described above, the scanning circuit 2 scans the cathode electrode line-sequentially. Scan speed in this case is set to be twice i.e. 2f H of the frequency f H of the horizontal synchronizing signal H D. Meanwhile the driving circuit 1 supplies the image signal to the signal electrodes in synchronism with the frequency f H of the horizontal synchronizing signal H D. Switching of the image signal is performed in synchronization in other words the horizontal synchronizing signal H D. The control circuit 3 controls the synchronization between the drive circuit 1 and the scanning circuit 2. As described above, a plasma discharge region is formed along each cathode electrode, and becomes a unit of row scanning.
On the other hand, each signal electrode is a column drive unit. Pixels are defined between both units.

【0015】次に図1の(B)を参照して図1(A)に
示す回路の動作を詳細に説明する。カソード電極K1,
K2,K3…は水平同期信号HD の周波数の2倍の周波
数2fH で線順次選択される。従って、各カソード電極
に割り当られるオン時間は水平同期信号HD の周期Hの
1/2に等しい。525本の線順次走査を行なうと垂直
同期信号VD によりリセットされ第1のフィールドが終
了する。続いて第2のフィールドにおいて同様な線順次
走査が繰り返される。この様に2回繰り返す事により1
フレームが構成される。この様な線順次走査を行なう為
には、例えば走査回路2を、VD でリセットされ且つ2
H でシフトするシフトレジスタで構成すれば良い。
Next, the operation of the circuit shown in FIG. 1A will be described in detail with reference to FIG. Cathode electrode K1,
K2, K3 ... are line-sequentially selected at a frequency twice 2f H of the frequency of the horizontal synchronizing signal H D. Therefore, on-time hit allocated to each cathode electrode is equal to 1/2 of the period H of the horizontal synchronizing signal H D. 525 line sequential to scan the the first field are reset by the vertical synchronizing signal V D is completed. Subsequently, the same line sequential scanning is repeated in the second field. By repeating twice like this, 1
A frame is configured. In order to perform such a line sequential scanning, for example, the scanning circuit 2 is reset by V D and 2
may be a shift register which shifts at f H.

【0016】一方画像信号Dは水平同期信号HD に同期
して順次切り換えられる。従って画像信号の1単位は水
平同期信号HD の周期Hに等しい長さを有し、1フレー
ム当り525個の単位を含む。この様な画像信号の切り
換えを行なう為に、駆動回路1は例えばHD に同期した
クロックで順次サンプリングホールド出力を行なえば良
い。駆動回路1に供給される外部入力信号がインターレ
ースフォーマットであれば、自動的に第1のフィールド
と第2のフィールドでは垂直同期信号VD のタイミング
に対して水平周期Hの半分だけずれる事になる。
[0016] On the other hand the image signal D is sequentially switched in synchronism with the horizontal synchronizing signal H D. Thus one unit of the image signal have equal length to the period H of the horizontal synchronizing signal H D, including 525 units per frame. In order to perform such switching of the image signal, the drive circuit 1 may sequentially perform sampling and hold output with a clock synchronized with HD , for example. If the external input signal supplied to the driving circuit 1 is an interlaced format, will deviate by half the horizontal period H to the timing of the vertical synchronizing signal V D is automatically first field and a second field .

【0017】プラズマアドレス画像表示装置において
は、画素に印加される電圧はプラズマ放電終了時点での
画像信号である。例えば、奇数フィールドではカソード
電極K1とK2に対応する一対のラインには同じ電圧が
書き込まれる。偶数フィールドでは例えばカソード電極
K2とK3に対応するラインの対に同じ電圧が書き込ま
れる。この様にすると実際には1ライン毎の放電であっ
ても等価的に2ラインを同時に放電させる場合と同じ効
果が得られる。しかも共通の負荷抵抗Rは常に1ライン
の放電電流だけを制限している為、2ライン同時に放電
させる時の様に片方のラインに放電が集中するという欠
点を回避する事ができる。さらに、奇数フィールドと偶
数フィールドではカソード電極の対と画像信号Dの各単
位との対応関係がライン1本分だけずれている。即ち、
奇数フィールドではK1とK2,K3とK4の様に対が
構成されるのに対して、偶数フィールドではK2とK
3,K4とK5の様に対が構成される。従って完全なイ
ンターレース駆動が行なわれる事になる。
In the plasma addressed image display device, the voltage applied to the pixel is an image signal at the end of the plasma discharge. For example, in an odd field, the same voltage is written to a pair of lines corresponding to the cathode electrodes K1 and K2. In an even field, for example, the same voltage is written to a pair of lines corresponding to the cathode electrodes K2 and K3. In this way, the same effect as in the case where two lines are discharged simultaneously equivalently can be obtained even if the discharge is actually performed for each line. Moreover, since the common load resistor R always limits only one line of discharge current, it is possible to avoid the disadvantage that discharge is concentrated on one line as in the case of discharging two lines simultaneously. Further, in the odd field and the even field, the correspondence between the pair of cathode electrodes and each unit of the image signal D is shifted by one line. That is,
In odd fields, pairs are formed like K1 and K2, and K3 and K4, whereas in even fields, K2 and K2 are formed.
3, pairs are formed like K4 and K5. Therefore, complete interlace driving is performed.

【0018】図2は図1に示すプラズマアドレス画像表
示装置の画素を数個分切り取って示した模式図である。
各画素4は列駆動単位を構成する各信号電極D1,D2
…と行走査単位の交差部に位置しサンプリングキャパシ
タを構成する。各サンプリングキャパシタにはプラズマ
サンプリングスイッチS1,S2,S3…が直列接続し
ている。プラズマサンプリングスイッチは放電領域の機
能を等価的に表わしたものである。即ち、放電領域が活
性化するとその内部は略全体的にアノード電位に接続さ
れる。一方、プラズマ放電が終了すると放電領域は浮遊
電位となる。サンプリングスイッチを介して個々の画素
4を構成するサンプリングキャパシタに画像信号を書き
込み所謂サンプリングホールドを行なうものである。
FIG. 2 is a schematic diagram showing several pixels of the plasma addressed image display device shown in FIG. 1 cut out.
Each pixel 4 is connected to each of the signal electrodes D1, D2 constituting a column drive unit.
.. And a sampling capacitor. Plasma sampling switches S1, S2, S3,... Are connected in series to each sampling capacitor. The plasma sampling switch equivalently represents the function of the discharge region. That is, when the discharge region is activated, the inside of the discharge region is almost entirely connected to the anode potential. On the other hand, when the plasma discharge ends, the discharge region becomes a floating potential. An image signal is written into a sampling capacitor constituting each pixel 4 via a sampling switch to perform a so-called sampling hold.

【0019】最後に図3を参照して本発明の方法によっ
て駆動されるプラズマアドレス画像表示装置の一例を説
明する。図4に示す従来例と異なり本例ではプラズマ電
極が平坦な基板表面に形成されており大型の動画表示に
適している。本装置は液晶セル11とプラズマセル12
と両者の間に介在する中間板13とを積層した構造を有
する。液晶セル11は第1の基板例えばガラス基板14
を用いて構成されており、その内側主面には透明導電膜
からなる複数本の第1電極即ち信号電極Dが互いに平行
に形成されている。基板14はスペーサ15を用いて所
定の間隙を介し中間板13に接着されている。間隙内に
は電気光学材料層である液晶層16が充填されている。
本実施例においては流体の電気光学材料が用いられてい
るが必ずしもこれに限られるものではない。例えば電気
光学結晶板を用いる事もできる。この場合には中間板1
3を取り除く事も可能である。
Finally, an example of a plasma addressed image display device driven by the method of the present invention will be described with reference to FIG. Unlike the conventional example shown in FIG. 4, in this example, the plasma electrode is formed on a flat substrate surface, which is suitable for large-size moving image display. This device comprises a liquid crystal cell 11 and a plasma cell 12
And an intermediate plate 13 interposed therebetween. The liquid crystal cell 11 is a first substrate such as a glass substrate 14
A plurality of first electrodes, ie, signal electrodes D, made of a transparent conductive film are formed in parallel on the inner main surface. The substrate 14 is bonded to the intermediate plate 13 with a predetermined gap using a spacer 15. The gap is filled with a liquid crystal layer 16 which is an electro-optical material layer.
In the present embodiment, a fluid electro-optic material is used, but it is not necessarily limited to this. For example, an electro-optic crystal plate can be used. In this case, the intermediate plate 1
It is also possible to remove 3.

【0020】一方プラズマセル12は第2の基板例えば
ガラス基板17を用いて構成されている。基板17の内
側主面上には信号電極Dに直交する第2電極即ちプラズ
マ電極18が形成されている。プラズマ電極18はアノ
ード電極Aとカソード電極Kを含んでおり各々対をな
す。各対を隔てる様に隔壁19が設けられている。基板
17はシール材20を用いて中間板13に接着されてい
る。両者の間には気密封止されたプラズマ室21が形成
される。このプラズマ室21は隔壁19によって分割さ
れており個々に行走査単位となる放電領域22を構成す
る。この気密なプラズマ室21の内部にはイオン化可能
なガスが封入されている。ガス種は例えばヘリウム、ネ
オン、アルゴンあるいはこれらの混合気体から選ぶ事が
できる。
On the other hand, the plasma cell 12 is constituted by using a second substrate, for example, a glass substrate 17. On the inner main surface of the substrate 17, a second electrode, that is, a plasma electrode 18 orthogonal to the signal electrode D is formed. The plasma electrode 18 includes an anode electrode A and a cathode electrode K, and makes a pair. A partition wall 19 is provided so as to separate each pair. The substrate 17 is bonded to the intermediate plate 13 using a sealing material 20. An airtightly sealed plasma chamber 21 is formed between the two. The plasma chamber 21 is divided by a partition wall 19 and individually constitutes a discharge region 22 serving as a row scanning unit. An ionizable gas is sealed in the airtight plasma chamber 21. The gas type can be selected from, for example, helium, neon, argon, or a mixed gas thereof.

【0021】[0021]

【発明の効果】以上説明した様に、本発明によれば、放
電プラズマ領域を走査単位として信号電極と前記放電プ
ラズマ領域の交差部に位置する電気光学材料層に画像信
号を印加する様にしたプラズマアドレス画像表示装置に
おいて、放電プラズマ領域を垂直同期信号に同期し且つ
水平同期信号の周波数の2倍の速度で順次走査するとと
もに、前記画像信号の切り換えを水平同期信号の周波数
で且つ水平同期信号のパルスに同期して行なう事により
完全なインターレース駆動を実現している。単に放電プ
ラズマ領域の線順次走査を2倍に高速化するという簡単
な回路構成で特別な回路の付加を要する事なくインター
レース駆動が行なえるという効果がある。加えて、本発
明にかかる駆動回路はノンインターレース信号が入力さ
れた場合そのままノンインターレース動作を実行する事
ができるという効果もある。
As described above, according to the present invention, the image signal is applied to the electro-optical material layer located at the intersection of the signal electrode and the discharge plasma region with the discharge plasma region as a scanning unit. In the plasma addressed image display device, the discharge plasma region is sequentially scanned at a speed twice as high as the frequency of the horizontal synchronization signal in synchronization with the vertical synchronization signal, and the switching of the image signal is performed at the frequency of the horizontal synchronization signal and the horizontal synchronization signal. A complete interlace drive is realized by performing the operation in synchronization with the pulse. With a simple circuit configuration that simply doubles the line sequential scanning speed of the discharge plasma region, there is an effect that the interlace drive can be performed without adding a special circuit. In addition, the drive circuit according to the present invention has an effect that the non-interlace operation can be executed as it is when the non-interlace signal is input.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明にかかるプラズマアドレス画像表示装置
の駆動方法を示す模式図である。
FIG. 1 is a schematic view showing a driving method of a plasma addressed image display device according to the present invention.

【図2】プラズマアドレス画像表示装置の画素を切り取
って示した模式図である。
FIG. 2 is a schematic diagram showing a cut-out pixel of a plasma addressed image display device.

【図3】本発明が適用されるプラズマアドレス画像表示
装置の一例を示す構造図である。
FIG. 3 is a structural diagram showing an example of a plasma addressed image display device to which the present invention is applied.

【図4】従来のプラズマアドレス画像表示装置の一例を
示す模式的な斜視図である。
FIG. 4 is a schematic perspective view showing an example of a conventional plasma addressed image display device.

【図5】インターレース駆動方式を説明する為の模式図
である。
FIG. 5 is a schematic diagram for explaining an interlace driving method.

【図6】同じくインターレース駆動方式を説明する為の
模式図である。
FIG. 6 is a schematic diagram for explaining an interlace driving method.

【符号の説明】[Explanation of symbols]

1 駆動回路 2 走査回路 3 制御回路 A アノード K カソード D 信号電極 R 負荷抵抗 DESCRIPTION OF SYMBOLS 1 Drive circuit 2 Scanning circuit 3 Control circuit A Anode K Cathode D Signal electrode R Load resistance

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI H04N 5/66 101 G09G 3/28 H (58)調査した分野(Int.Cl.7,DB名) G09G 3/20 622 G09G 3/20 650 G02F 1/133 505 G09G 3/28 G09G 3/36 H04N 5/66 101 ──────────────────────────────────────────────────の Continued on the front page (51) Int.Cl. 7 identification code FI H04N 5/66 101 G09G 3/28 H (58) Fields investigated (Int.Cl. 7 , DB name) G09G 3/20 622 G09G 3/20 650 G02F 1/133 505 G09G 3/28 G09G 3/36 H04N 5/66 101

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 放電プラズマ領域を走査単位として信号
電極と前記放電プラズマ領域の交差部に位置する電気光
学材料層に奇数フィールドと偶数フィールドに分かれた
インターレースフォーマットの画像信号を印加する様に
したプラズマアドレス画像表示装置の駆動方法におい
て、 前記放電プラズマ領域を水平同期信号の周期の1/2の
周期で且つ垂直同期信号に同期して順次走査するととも
に、 前記画像信号の切り換えを水平同期信号の周期で且つ水
平同期信号のパルスに同期して行ない、 以って、続けて走査される2ラインの放電プラズマ領域
の組に対して同じ電圧の画像信号を割り当てるととも
に、 奇数フィールドと偶数フィールドとで、同じ電圧が割り
当てられる2ラインの放電プラズマ領域の組を1ライン
ずつずらすようにした 事を特徴とするプラズマアドレス
画像表示装置のインターレース駆動方法。
1. An odd field and an even field in an electro-optic material layer located at an intersection of a signal electrode and the discharge plasma region with a discharge plasma region as a scanning unit .
In a driving method of a plasma addressed image display device in which an image signal of an interlace format is applied, the discharge plasma region is sequentially scanned in a cycle of a half of a cycle of a horizontal synchronization signal and in synchronization with a vertical synchronization signal. the image signal switching rows stomach and in synchronism with the pulses of the horizontal synchronizing signal in a cycle of the horizontal synchronizing signal, I following, two lines discharge plasma region that is followed by scanning
Image signals of the same voltage
The same voltage is divided between the odd and even fields.
A set of two lines of discharge plasma area to be applied is one line
An interlaced driving method for a plasma addressed image display device, characterized in that the interlaced driving method is shifted .
【請求項2】 所定の主面に沿って互いに平行に配置さ
れた複数の第1電極を有する第1の基板と、前記第1電
極と直交し且つ互いに平行に配列された複数の第2電極
を有するとともにこの第2電極が前記第1電極と対向す
る様に配置された第2の基板と、前記第1及び第2の基
板間に間挿された電気光学材料層と、この電気光学材料
層と前記第2の基板間に形成されたイオン化可能なガス
を封入する為のプラズマ室を備え、隣接する第2電極間
の放電により前記ガスを選択的にイオン化し、このイオ
ン化ガスの局在した放電領域を走査単位として前記第1
電極と前記放電領域の交差部に位置する電気光学材料層
奇数フィールドと偶数フィールドに分かれたインター
レースフォーマットの画像信号を印加する様にしたプラ
ズマアドレス画像表示装置において、 前記放電領域を水平同期信号の周期の1/2の周期で且
つ垂直同期信号に同期して順次走査する走査回路と、 前記画像信号の切り換えを水平同期信号の周期で且つ水
平同期信号のパルスに同期して行なう駆動回路とを備
え、 前記駆動回路は、続けて走査される2ラインの放電領域
の組に対して同じ電圧 の画像信号を割り当てるととも
に、 奇数フィールドと偶数フィールドとで、同じ電圧が割り
当てられる2ラインの放電領域の組を1ラインずつずら
すようにした 事を特徴とするプラズマアドレス画像表示
装置。
2. A first substrate having a plurality of first electrodes arranged parallel to each other along a predetermined main surface, and a plurality of second electrodes orthogonal to the first electrodes and arranged parallel to each other. A second substrate having a second electrode disposed so as to face the first electrode, an electro-optic material layer interposed between the first and second substrates, A plasma chamber for enclosing an ionizable gas formed between the layer and the second substrate, wherein the gas is selectively ionized by discharge between adjacent second electrodes, and the ionized gas is localized; The first discharge area as a scanning unit with
In the electro-optic material layer located at the intersection of the electrode and the discharge region, an interface divided into an odd field and an even field is provided.
A plasma address image display device adapted to apply a race format image signal, wherein: a scanning circuit for sequentially scanning the discharge region at a period of half a period of a horizontal synchronization signal and in synchronization with a vertical synchronization signal; Bei a driving circuit for performing switching of the image signal in synchronism with the pulses of the horizontal synchronizing signal period in and horizontal synchronizing signals
In addition, the driving circuit includes a discharge area of two lines continuously scanned.
Image signals of the same voltage
The same voltage is divided between the odd and even fields.
Shift the set of two applied discharge areas by one line
Plasma address image display device according to claim that it has to Suyo.
JP12826792A 1992-04-21 1992-04-21 Interlace driving method for plasma addressed image display device Expired - Lifetime JP3326812B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12826792A JP3326812B2 (en) 1992-04-21 1992-04-21 Interlace driving method for plasma addressed image display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12826792A JP3326812B2 (en) 1992-04-21 1992-04-21 Interlace driving method for plasma addressed image display device

Publications (2)

Publication Number Publication Date
JPH05297821A JPH05297821A (en) 1993-11-12
JP3326812B2 true JP3326812B2 (en) 2002-09-24

Family

ID=14980614

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12826792A Expired - Lifetime JP3326812B2 (en) 1992-04-21 1992-04-21 Interlace driving method for plasma addressed image display device

Country Status (1)

Country Link
JP (1) JP3326812B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103927967A (en) * 2014-03-14 2014-07-16 四川虹欧显示器件有限公司 Plasma display panel scanning method

Also Published As

Publication number Publication date
JPH05297821A (en) 1993-11-12

Similar Documents

Publication Publication Date Title
US6614411B2 (en) Plasma address display apparatus
JP3326815B2 (en) Plasma address electro-optical device
JP3319042B2 (en) Plasma address display
JPH09511845A (en) Voltage drive waveform for plasma-addressed LCD
JP3326812B2 (en) Interlace driving method for plasma addressed image display device
US5661501A (en) Driving method of plasma-addressed display device
JPH0695089A (en) Plasma address type liquid crystal display element and driving method thereof
KR100612794B1 (en) Plasma addressing display device and driving method thereof
KR100590144B1 (en) Plasma addressed display device
JPH08313869A (en) Active matrix display device and driving method therefor
US4527100A (en) Flat color picture reproduction or video display device
KR100213275B1 (en) Horizontal line scanning method in the plasma display panel
JP3104706B1 (en) Image display device
JP2000181413A (en) Display device and driving method of the device
JP3698560B2 (en) Plasma address display device
EP0698903A2 (en) Plasma discharge apparatus
JP3094480B2 (en) Image display device
JP2917184B2 (en) Matrix driven display device and display method
KR100209794B1 (en) Brightness compensation method for pdp display device
JPH06289809A (en) Driving method of plasma address display element
JP3135533B2 (en) Matrix driven display device and driving method thereof
JPH08304766A (en) Plasma address display device
JPH11305212A (en) Plasma address display device
JPS59132548A (en) Picture display device
JPH06289808A (en) Driving method of plasma address display element

Legal Events

Date Code Title Description
FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080712

Year of fee payment: 6

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090712

Year of fee payment: 7

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 7

Free format text: PAYMENT UNTIL: 20090712

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100712

Year of fee payment: 8

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 8

Free format text: PAYMENT UNTIL: 20100712

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 9

Free format text: PAYMENT UNTIL: 20110712

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120712

Year of fee payment: 10

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120712

Year of fee payment: 10