JP3279276B2 - Method for manufacturing semiconductor device - Google Patents

Method for manufacturing semiconductor device

Info

Publication number
JP3279276B2
JP3279276B2 JP01901599A JP1901599A JP3279276B2 JP 3279276 B2 JP3279276 B2 JP 3279276B2 JP 01901599 A JP01901599 A JP 01901599A JP 1901599 A JP1901599 A JP 1901599A JP 3279276 B2 JP3279276 B2 JP 3279276B2
Authority
JP
Japan
Prior art keywords
mask layer
wiring
insulating film
forming
film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP01901599A
Other languages
Japanese (ja)
Other versions
JP2000223490A (en
Inventor
明 松本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP01901599A priority Critical patent/JP3279276B2/en
Publication of JP2000223490A publication Critical patent/JP2000223490A/en
Application granted granted Critical
Publication of JP3279276B2 publication Critical patent/JP3279276B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Drying Of Semiconductors (AREA)
  • Element Separation (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は半導体装置の製造方
法に関し、特に低誘電率膜を層間絶縁膜とする溝配線の
形成方法に関する。
The present invention relates to a method of manufacturing a semiconductor device, and more particularly to a method of forming a trench wiring using a low dielectric constant film as an interlayer insulating film.

【0002】[0002]

【従来の技術】半導体素子の微細化に伴い、半導体装置
の構成に微細な多層配線が必須になる。また、半導体装
置の動作の低電圧化、高速化などに伴い、層間絶縁膜の
低誘電率化が必要になる。特に、ロジック系の半導体装
置では、微細配線による抵抗上昇や配線間容量の増加が
半導体装置の動作速度の劣化につながるため、微細でか
つ低誘電率の膜を層間絶縁膜として用いた多層配線が必
須なる。
2. Description of the Related Art With the miniaturization of semiconductor elements, fine multilayer wiring is indispensable for the configuration of semiconductor devices. In addition, as the operation of the semiconductor device is reduced in voltage and speed, it is necessary to lower the dielectric constant of the interlayer insulating film. In particular, in a logic-based semiconductor device, a rise in resistance and an increase in capacitance between wires due to fine wiring lead to a deterioration in the operation speed of the semiconductor device. Becomes required.

【0003】配線幅の微細化および配線ピッチの縮小化
は、配線自身のアスペクト比を大きくするだけでなく、
配線間のスペースのアスペクト比をも大きくし、結果と
して、縦方向に細長い微細配線を形成する技術や微細な
配線間のスペースを層間絶縁膜で埋め込む技術などに負
担がかかり、半導体装置の製造プロセスを複雑にすると
同時に、プロセス数の増大をまねく。
[0003] Miniaturization of the wiring width and the reduction of the wiring pitch not only increase the aspect ratio of the wiring itself, but also increase the aspect ratio of the wiring itself.
The aspect ratio of the space between the wirings is also increased, and as a result, a burden is imposed on the technology of forming fine and narrow wiring in the vertical direction and the technology of embedding the space between the fine wirings with an interlayer insulating film. And increase the number of processes at the same time.

【0004】そこで、層間絶縁膜に配線溝を形成し、化
学機械研磨(CMP)法を用いてこの配線溝に配線材料
を埋設させる溝配線技術が注目されている。しかし、こ
の技術において、層間絶縁膜に有機系の低誘電率を適用
しようとすると、配線材料をCMP法で研磨する工程
で、層間絶縁膜も研磨され除去されたり、層間絶縁膜表
面にスクラッチ等が発生する。
Therefore, a trench wiring technique in which a wiring groove is formed in an interlayer insulating film and a wiring material is buried in the wiring groove by using a chemical mechanical polishing (CMP) method has attracted attention. However, in this technology, when an organic low dielectric constant is applied to the interlayer insulating film, the interlayer insulating film is polished and removed in the step of polishing the wiring material by the CMP method, or the surface of the interlayer insulating film is scratched. Occurs.

【0005】そこで、このような問題を解決する簡便な
方法として、特開平10−112503号公開公報に記
載されている技術がある。
Therefore, as a simple method for solving such a problem, there is a technique described in Japanese Patent Application Laid-Open No. H10-112503.

【0006】以下、上記公報に記載の技術の概略を簡単
に説明する。図7および図8は、この従来の技術を説明
するための配線構造の製造工程順の断面図である。
The outline of the technology described in the above publication will be briefly described below. 7 and 8 are cross-sectional views in the order of manufacturing steps of a wiring structure for explaining this conventional technique.

【0007】図7(a)に示すように、あらかじめ素子
(図示せず)が形成されたシリコン基板101上に層間
用の酸化シリコン膜102を成膜する。この層間用の酸
化シリコン膜102の成膜には、プラズマ励起の化学気
相成長(プラズマCVD)法が用いられる。
As shown in FIG. 7A, an interlayer silicon oxide film 102 is formed on a silicon substrate 101 on which elements (not shown) are formed in advance. The silicon oxide film 102 for the interlayer is formed by a plasma enhanced chemical vapor deposition (plasma CVD) method.

【0008】次に、酸化シリコン膜102上に例えばポ
リテトラフルオロエチレンからなる有機低誘電率膜10
3を成膜する。そして、図7(b)に示すように、有機
低誘電率膜103上に酸化シリコン膜104を成膜す
る。この酸化シリコン膜104の成膜にも、プラズマC
VD法が用いられる。
Next, an organic low dielectric constant film 10 made of, for example, polytetrafluoroethylene is formed on the silicon oxide film 102.
3 is formed. Then, as shown in FIG. 7B, a silicon oxide film 104 is formed on the organic low dielectric constant film 103. When forming the silicon oxide film 104, the plasma C
The VD method is used.

【0009】次に、図7(c)に示すように、フォトリ
ソグラフィ技術により、酸化シリコン膜104上に配線
パターン形成用のレジストパターン105を形成する。
Next, as shown in FIG. 7C, a resist pattern 105 for forming a wiring pattern is formed on the silicon oxide film 104 by a photolithography technique.

【0010】次に、例えば一般的なマグネトロン方式の
ドライエッチング装置を用い、レジストパターン105
をマスクとして酸化シリコン膜104をエッチングす
る。この後、レジストパターン105を除去する。これ
によって、図7(d)に示すように、配線パターンの形
状を有する開口106が形成される。
Next, for example, using a general magnetron type dry etching apparatus, the resist pattern 105 is used.
Is used as a mask to etch silicon oxide film 104. After that, the resist pattern 105 is removed. As a result, as shown in FIG. 7D, an opening 106 having the shape of the wiring pattern is formed.

【0011】あるいは、例えば一般的なマグネトロン方
式のドライエッチング装置を用い、レジストパターン1
05をマスクとして酸化シリコン膜104の開口106
の部分の有機低誘電率膜103を選択的にエッチングす
る。そして、レジストパターン105を除去する。
Alternatively, for example, using a general magnetron type dry etching apparatus, the resist pattern 1
05 as a mask, the opening 106 of the silicon oxide film 104
Is selectively etched. Then, the resist pattern 105 is removed.

【0012】ここで、レジストパターン105の除去
は、酸素ガスを用いたプラズマエッチングすなわちよく
知られたプラズマ・アッシング方法でもって行われる。
Here, the resist pattern 105 is removed by plasma etching using oxygen gas, that is, by a well-known plasma ashing method.

【0013】以上のような工程を経て、図8(a)に示
すように、酸化シリコン膜104の開口106と同一形
状の配線溝107が形成される。
Through the steps described above, a wiring groove 107 having the same shape as the opening 106 of the silicon oxide film 104 is formed as shown in FIG.

【0014】次に、図8(b)に示すように、金属膜成
膜用の一般的なスパッタリング装置を用いて、基板全面
に例えばAl−Cu合金膜などのようなAl合金膜10
8を配線材料として成膜する。この場合、この成膜時の
基板温度をAl合金の融点近くにしたり、成膜後にAl
合金の融点近くの温度でリフローを行うことにより、こ
のAl合金膜108により配線溝107が完全に埋め込
まれるようにする。
Next, as shown in FIG. 8B, an Al alloy film 10 such as an Al—Cu alloy film is formed on the entire surface of the substrate by using a general sputtering apparatus for forming a metal film.
8 is formed as a wiring material. In this case, the substrate temperature at the time of this film formation is set close to the melting point of the Al alloy,
By performing reflow at a temperature near the melting point of the alloy, the wiring groove 107 is completely filled with the Al alloy film 108.

【0015】次に、一般的なCMP装置を用い、酸化シ
リコン膜104を研磨ストッパー層として用いてAl合
金膜108をCMP法により研磨し、このAl合金膜1
08のうち酸化シリコン膜104上にある不要部分を除
去する。このとき、硬度が非常に高い酸化シリコン膜1
04を研磨ストッパー層として用いているため、酸化シ
リコン膜104などと比較して硬度が非常に低い有機低
誘電率膜103を直接CMP法により研磨したときに見
られるような、スクラッチなどの発生を防止することが
できる。
Next, using an ordinary CMP apparatus, the Al alloy film 108 is polished by a CMP method using the silicon oxide film 104 as a polishing stopper layer.
Unnecessary portions on the silicon oxide film 104 of 08 are removed. At this time, the silicon oxide film 1 having a very high hardness is used.
Since 04 is used as a polishing stopper layer, scratches and the like which occur when the organic low dielectric constant film 103 having extremely low hardness as compared with the silicon oxide film 104 or the like are polished by the direct CMP method are not generated. Can be prevented.

【0016】以上により、図8(c)に示すように、シ
リコン基板101上であって層間用の酸化シリコン膜1
02上に設けられた有機低誘電率膜103の配線溝10
7に溝配線109が埋め込まれて形成される。
As described above, as shown in FIG. 8C, the interlayer silicon oxide film 1 on the silicon substrate 101 is formed.
02 of the organic low dielectric constant film 103 provided on
7 are formed by embedding groove wirings 109.

【0017】[0017]

【発明が解決しようとする課題】しかし、以上に説明し
たような従来の技術では、有機低誘電率膜103の研磨
ストッパー層として用いられる酸化シリコン膜104
に、フォトリソグラフィ技術とドライエッチング技術と
で所定の領域に開口106が設けられる。そして、開口
形成マスクとして用いられたレジストパターン105
が、プラズマ・アッシング法および剥離溶液中でのレジ
スト剥離処理等で除去される。
However, in the conventional technique as described above, the silicon oxide film 104 used as a polishing stopper layer for the organic low dielectric constant film 103 is used.
An opening 106 is provided in a predetermined region by photolithography and dry etching. Then, the resist pattern 105 used as the opening forming mask
Is removed by a plasma ashing method, a resist stripping process in a stripping solution, or the like.

【0018】しかし、このレジストパターンの除去にお
いて、上記の開口106で露出する有機低誘電率膜10
3が酸素プラズマに曝される。一般に有機系の絶縁膜
は、酸素プラズマに曝されるとエッチングされる。ここ
で、酸素プラズマによる有機系の絶縁膜のエッチングは
等方的に進行する。このために、従来の技術では、配線
溝の断面形状が悪くなる。すなわち、上記の等方的エッ
チングのために配線溝に大きなサイドエッチングが生じ
る。
However, when the resist pattern is removed, the organic low dielectric constant film 10 exposed through the opening 106 is removed.
3 is exposed to oxygen plasma. Generally, an organic insulating film is etched when exposed to oxygen plasma. Here, the etching of the organic insulating film by oxygen plasma proceeds isotropically. For this reason, in the related art, the cross-sectional shape of the wiring groove is deteriorated. That is, large side etching occurs in the wiring groove due to the above isotropic etching.

【0019】このような配線溝のサイドエッチングは、
微細な溝配線の形成を困難にする。特に、配線幅の微細
化および配線ピッチの縮小化に伴って配線自身のアスペ
クト比が大きくなり、配線間のスペースのアスペクト比
が大きくなると、層間絶縁膜として有機系の低誘電率膜
を用い、さらに、CMP法を駆使した溝配線の形成が不
可能になる。
The side etching of the wiring groove is as follows.
This makes it difficult to form fine trench wiring. Particularly, as the aspect ratio of the wiring itself increases with the miniaturization of the wiring width and the wiring pitch, and the aspect ratio of the space between the wirings increases, an organic low dielectric constant film is used as an interlayer insulating film. Further, it becomes impossible to form a trench wiring utilizing the CMP method.

【0020】あるいは、有機系の低誘電率膜を層間絶縁
膜とした溝配線の形成ができなくなり、層間絶縁膜の低
誘電率化に限界が生じてくる。
Alternatively, it is not possible to form a trench wiring using an organic low dielectric constant film as an interlayer insulating film, and there is a limit in reducing the dielectric constant of the interlayer insulating film.

【0021】本発明の主目的は、溝配線の形成におい
て、有機系の低誘電率膜を層間絶縁膜とした場合に、C
MP技術の適用が容易となる微細配線の形成方法を提供
することにある。そして、本発明の他の目的は、簡便な
方法で溝配線間の寄生容量の低減を可能にすることにあ
る。さらに、本発明の他の目的は、銅を配線材料とする
多層の溝配線形成において、銅表面の酸化を防止する簡
便な製造方法を提供することにある。
The main object of the present invention is to form a trench wiring when an organic low dielectric constant film is used as an interlayer insulating film.
An object of the present invention is to provide a method for forming a fine wiring, which makes it easy to apply the MP technology. Another object of the present invention is to make it possible to reduce the parasitic capacitance between trench wirings by a simple method. Still another object of the present invention is to provide a simple manufacturing method for preventing oxidation of a copper surface in forming a multi-layer trench wiring using copper as a wiring material.

【0022】[0022]

【課題を解決するための手段】このために本発明の半導
体装置の製造方法は、半導体基板上に有機系の絶縁膜を
形成する工程と、前記有機系の絶縁膜上に2種以上の積
層した無機絶縁膜で構成されるマスク層を形成し前記マ
スク層に開口を形成する工程と、前記マスク層をエッチ
ングマスクにしたドライエッチングで前記有機系の絶縁
膜に配線溝を形成する工程とを含む。
For this purpose, a method of manufacturing a semiconductor device according to the present invention comprises the steps of forming an organic insulating film on a semiconductor substrate, and laminating two or more kinds of organic insulating films on the organic insulating film. Forming an opening in the mask layer and forming a wiring groove in the organic insulating film by dry etching using the mask layer as an etching mask. Including.

【0023】そして、前記溝配線の形成後、前記配線溝
を充填するように導電体膜を堆積させる工程と、前記マ
スク層を前記有機系の絶縁膜の研磨保護膜として前記導
電体膜の不要部分を化学機械研磨で除去し、前記配線溝
内に埋め込むように溝配線を形成する工程とを含む。
[0023] Then, after forming the trench interconnection, depositing a conductor film so as to fill the wiring groove, required of the conductive layer using the mask layer as a polishing protective film of the insulating film of the organic Removing the portion by chemical mechanical polishing and forming a groove wiring so as to be embedded in the wiring groove.

【0024】ここで、第1マスク層と第2マスク層とを
この順に積層して前記マスク層が形成され、前記第2マ
スク層上に形成されたレジストマスクの所定のパターン
が前記第2マスク層にエッチング転写され、前記エッチ
ング転写後、前記レジストマスクが除去され、前記第2
マスク層をエッチングマスクにした前記第1マスク層の
エッチングを通して前記開口が形成される。
Here, the first mask layer and the second mask layer are laminated in this order to form the mask layer, and a predetermined pattern of the resist mask formed on the second mask layer is formed by the second mask layer. The resist mask is removed after the etching transfer to the second layer.
The opening is formed by etching the first mask layer using the mask layer as an etching mask.

【0025】その上で更に、前記溝配線の形成後、前記
マスク層を除去し全面にシリコン酸化膜より比誘電率の
小さい低誘電率絶縁膜を成膜する。
Further , after the formation of the trench wiring, the mask layer is removed, and the relative dielectric constant of the silicon oxide film is reduced over the entire surface .
A small low dielectric constant insulating film is formed.

【0026】あるいは、本発明の半導体装置の製造方法
は、多層配線の下層の溝配線を形成した後、全面に第1
の有機絶縁膜を形成し前記第1の有機絶縁膜上に第1マ
スク層と第2マスク層とがこの順に積層したスルーホー
ル用マスク層を形成する工程と、前記第2マスク層にス
ルーホール用の開口を形成した後、全面に第2の有機絶
縁膜を形成し前記第2の有機絶縁膜上に2種以上の積層
した無機絶縁膜で構成される配線溝用マスク層を形成し
前記配線溝用マスク層に開口を形成する工程と、前記配
線溝用マスク層をエッチングマスクにしたドライエッチ
ングで前記第2の有機絶縁膜に配線溝を形成する工程と
を含む。
Alternatively, in the method of manufacturing a semiconductor device according to the present invention, after forming a trench wiring below a multilayer wiring, a first wiring is formed on the entire surface.
Forming a through-hole mask layer in which a first mask layer and a second mask layer are laminated in this order on the first organic insulating film; and forming a through-hole in the second mask layer. A second organic insulating film is formed on the entire surface, and a wiring groove mask layer composed of two or more kinds of laminated inorganic insulating films is formed on the second organic insulating film. Forming an opening in the wiring groove mask layer; and forming a wiring groove in the second organic insulating film by dry etching using the wiring groove mask layer as an etching mask.

【0027】そして、前記配線溝を形成後、前記第2マ
スク層に形成したスルーホール用の開口を前記第1マス
ク層にエッチング転写する工程と、前記スルーホール用
の開口を通して前記下層の溝配線に達するスル−ホール
を前記第1の有機絶縁膜に形成する工程を含む。
Then , after the formation of the wiring groove, the step of etching and transferring the opening for the through hole formed in the second mask layer to the first mask layer, and the step of forming the wiring of the lower layer through the opening for the through hole. Forming a through hole reaching the first organic insulating film.

【0028】あるいは、前記下層の溝配線と前記第1の
有機絶縁膜との間にシリコン酸化膜より比誘電率の小さ
無機系の低誘電率絶縁膜が形成され前記無機系の低誘
電率絶縁膜にもスルーホールが形成されるようになる。
Alternatively, the dielectric constant between the lower trench wiring and the first organic insulating film is smaller than that of the silicon oxide film.
An inorganic low dielectric constant insulating film is formed, and through holes are also formed in the inorganic low dielectric constant insulating film.

【0029】そして、前記スルーホールの形成後、前記
配線溝およびスルーホールを充填するように導電体膜を
堆積させる工程と、前記配線溝用マスク層を前記第2の
有機絶縁膜の研磨保護膜として前記導電体膜の不要部分
を化学機械研磨で除去し、前記配線溝およびスルーホー
ル内に埋め込むように上層の溝配線を形成する工程とを
含む。
After the formation of the through hole, a step of depositing a conductive film so as to fill the wiring groove and the through hole, and the step of forming the wiring groove mask layer on the polishing protective film of the second organic insulating film. Removing unnecessary portions of the conductor film by chemical mechanical polishing, and forming an upper layer groove wiring so as to be embedded in the wiring grooves and the through holes.

【0030】ここで、前記導電体膜は銅で構成され、前
記第1マスク層、第2マスク層はそれぞれシリコン酸化
膜、シリコン窒化膜で構成され、前記有機系の絶縁膜、
第1の有機絶縁膜および第2の有機系絶縁膜は、フッ素
化アモルファスカーボン、ベンジクロブテンあるいは有
機ポリシラザンで構成される。
Here, the conductive film is made of copper, and the first mask layer and the second mask layer are made of a silicon oxide film and a silicon nitride film, respectively.
The first organic insulating film and the second organic insulating film, full Tsu fluorinated amorphous carbon, and a benzylidene black butene or organic polysilazane.

【0031】このように本発明では、溝配線の形成にお
いて、有機系の低誘電率膜で構成される層間絶縁膜の所
定の領域に、積層する2種以上の無機絶縁膜で構成され
るマスク層を形成する。このマスク層は、導電体膜のC
MPの工程で有機系の低誘電率膜を研磨から保護する。
また、積層する2種以上の無機絶縁膜のうち下層にある
無機絶縁膜が上記有機系の低誘電率膜をプラズマ・アッ
シングから保護するようになる。
As described above, according to the present invention, in forming a trench wiring, a mask composed of two or more kinds of inorganic insulating films laminated on a predetermined region of an interlayer insulating film composed of an organic low dielectric constant film. Form a layer. This mask layer is formed by the conductive film C
In the MP process, the organic low dielectric constant film is protected from polishing.
In addition, the lower layer of the two or more inorganic insulating films protects the organic low dielectric constant film from plasma ashing.

【0032】このために、溝配線の形成で有機系の低誘
電率膜に寸法精度の非常に高い配線溝を形成することが
容易になる。そして、微細な溝配線による多層配線構造
の形成が容易になる。また、銅を配線材料とする溝配線
形成において、銅表面の酸化が完全に防止されるように
なる。
Therefore, it becomes easy to form a wiring groove having extremely high dimensional accuracy in the organic low dielectric constant film by forming the groove wiring. Then, the formation of the multilayer wiring structure by the fine groove wiring becomes easy. Further, in forming a trench wiring using copper as a wiring material, oxidation of the copper surface is completely prevented.

【0033】[0033]

【発明の実施の形態】次に、図面を参照して本発明の実
施の形態を説明する。図1乃至図3は、本発明の第1の
実施の形態を説明する溝配線の製造工程順の断面図であ
る。
Next, an embodiment of the present invention will be described with reference to the drawings. 1 to 3 are cross-sectional views illustrating a trench wiring in a manufacturing process order according to a first embodiment of the present invention.

【0034】図1に示すように、従来の技術で説明した
ように、シリコン基板1上に膜厚500nm程度の酸化
シリコン膜2を形成する。
As shown in FIG. 1, a silicon oxide film 2 having a thickness of about 500 nm is formed on a silicon substrate 1 as described in the prior art.

【0035】次に、酸化シリコン膜2上に例えばフッ素
化アモルファスカーボンからなる有機系の絶縁膜である
低誘電率絶縁膜3を成膜する。ここで、低誘電率絶縁膜
3の膜厚は500nm程度に設定される。なお、フッ素
化アモルファスカーボンの比誘電率は2.4程度であ
る。
Next, a low dielectric constant insulating film 3, which is an organic insulating film made of, for example, fluorinated amorphous carbon, is formed on the silicon oxide film 2. Here, the thickness of the low dielectric constant insulating film 3 is set to about 500 nm. The relative permittivity of the fluorinated amorphous carbon is about 2.4.

【0036】次に、図1(b)に示すように、低誘電率
絶縁膜3上に第1マスク層4と第2マスク層5とを積層
して形成する。ここで、第1マスク層4は、プラズマC
VD法で堆積される膜厚20nm程度のシリコン酸化膜
であり、第2マスク層5は、プラズマCVD法で形成さ
れる膜厚10nm程度のシリコン窒化膜である。
Next, as shown in FIG. 1B, a first mask layer 4 and a second mask layer 5 are formed on the low dielectric constant insulating film 3 by lamination. Here, the first mask layer 4 is made of plasma C
The second mask layer 5 is a silicon nitride film having a thickness of about 10 nm formed by a plasma CVD method.

【0037】次に、図1(c)に示すように、フォトリ
ソグラフィ技術により、第2マスク層5上に配線パター
ン形成用のレジストマスク6を形成する。そして、レジ
ストマスク6をエッチングマスクとして第2マスク層5
をドライエッチングし、第1の開口7を形成する。この
第2マスク層5のドライエッチングでは、反応ガスとし
てCF4 とO2 の混合ガスが用いられ、第1マスク層4
がエッチングで除去されないようにする。
Next, as shown in FIG. 1C, a resist mask 6 for forming a wiring pattern is formed on the second mask layer 5 by photolithography. Then, the second mask layer 5 is formed using the resist mask 6 as an etching mask.
Is dry-etched to form a first opening 7. In the dry etching of the second mask layer 5, a mixed gas of CF 4 and O 2 is used as a reaction gas, and the first mask layer 4
Is not removed by etching.

【0038】この後、プラズマ・アッシング法でレジス
トマスク6を除去する。また、有機系の剥離溶液あるい
は硫酸、硝酸等の酸溶液中での処理を行う。これによっ
て、図2(a)に示すように、第2マスク層5の所定の
領域に、配線パターンの形状を有する第1の開口7が形
成される。
Thereafter, the resist mask 6 is removed by a plasma ashing method. The treatment is performed in an organic stripping solution or an acid solution such as sulfuric acid or nitric acid. Thereby, as shown in FIG. 2A, a first opening 7 having a wiring pattern shape is formed in a predetermined region of the second mask layer 5.

【0039】このレジストマスク6のプラズマ・アッシ
ング法による除去の工程において、低誘電率絶縁膜3は
第1マスク層4で完全に覆われている。このために、従
来の技術のように、プラズマ・アッシング工程で低誘電
率絶縁膜3がエッチングされることは完全に防止され
る。
In the step of removing the resist mask 6 by the plasma ashing method, the low dielectric constant insulating film 3 is completely covered with the first mask layer 4. For this reason, the low dielectric constant insulating film 3 is completely prevented from being etched in the plasma ashing process as in the prior art.

【0040】次に、図2(b)に示すように、第2マス
ク層5をドライエッチングマスクとして第1マスク層4
をドライエッチングし、第2の開口8を形成する。この
第1マスク層4のドライエッチングでは、反応ガスとし
てC48 とCH22 の混合ガスが用いられる。この
ようなドライエッチングでは、第2マスク層5あるいは
低誘電率絶縁膜3はほとんどエッチングされない。
Next, as shown in FIG. 2B, the first mask layer 4 is used with the second mask layer 5 as a dry etching mask.
Is dry-etched to form a second opening 8. In the dry etching of the first mask layer 4, a mixed gas of C 4 F 8 and CH 2 F 2 is used as a reaction gas. In such dry etching, the second mask layer 5 or the low dielectric constant insulating film 3 is hardly etched.

【0041】次に、図2(c)に示すように、第1マス
ク4と第2マスク層5をエッチングマスクにして、低誘
電率絶縁膜3をドライエッチングし配線溝9を形成す
る。ここで、低誘電率絶縁膜3のドライエッチングは、
反応ガスとしてCl2 とO2 の混合ガスを用い、異方性
のドライエッチングがなされれる。このようにして、サ
イドエッチングのない配線溝9が形成されるようにな
る。
Next, as shown in FIG. 2C, using the first mask 4 and the second mask layer 5 as an etching mask, the low dielectric constant insulating film 3 is dry-etched to form a wiring groove 9. Here, dry etching of the low dielectric constant insulating film 3 is performed as follows.
Anisotropic dry etching is performed using a mixed gas of Cl 2 and O 2 as a reaction gas. Thus, the wiring groove 9 without side etching is formed.

【0042】次に、図3(a)に示すように、金属膜成
膜用の一般的なスパッタリング装置を用いて、基板全面
に導電体膜であるバリア層10を形成する。ここで、バ
リア層10は膜厚50nm程度の窒化チタン等で構成さ
れる。そして、このバリア層10を被覆し、配線溝9を
完全に埋め尽くすように別の導電体膜である金属配線膜
11を形成する。ここで、金属配線膜11は銅で構成さ
れる。
Next, as shown in FIG. 3A, a barrier layer 10 which is a conductor film is formed on the entire surface of the substrate using a general sputtering apparatus for forming a metal film. Here, the barrier layer 10 is made of titanium nitride or the like having a thickness of about 50 nm. Then, a metal wiring film 11 which is another conductor film is formed so as to cover the barrier layer 10 and completely fill the wiring groove 9. Here, the metal wiring film 11 is made of copper.

【0043】次に、図3(b)に示すように、第2マス
ク層5を研磨ストッパー層として用いて金属配線膜11
とバリア層10とをCMP法により研磨し、これらの導
電体材料のうち第2マスク層5上にある不要部分を除去
する。このCMP工程では、低誘電率絶縁膜3は第2マ
スク層5あるいは第1マスク層4でCMPから完全に保
護される。このようにして、フッ素化アモルファスカー
ボンのような有機系の低誘電率絶縁膜3に設けられた配
線溝9に、バリア層と金属配線膜の埋め込まれた溝配線
12が形成される。
Next, as shown in FIG. 3B, the metal wiring film 11 is formed using the second mask layer 5 as a polishing stopper layer.
The barrier layer 10 and the barrier layer 10 are polished by a CMP method, and unnecessary portions of the conductive material on the second mask layer 5 are removed. In this CMP process, the low dielectric constant insulating film 3 is completely protected from the CMP by the second mask layer 5 or the first mask layer 4. In this way, the groove wiring 12 in which the barrier layer and the metal wiring film are embedded is formed in the wiring groove 9 provided in the organic low dielectric constant insulating film 3 such as fluorinated amorphous carbon.

【0044】次に、第2マスク層5と第1マスク層4を
順次にプラズマエッチングして除去する。ここで、プラ
ズマエッチングの反応ガスとしてはCHF3 とH2 の混
合ガスが用いられ、酸素を含むガスは使用されない。こ
のようにして、この工程で溝配線12および低誘電率絶
縁膜3がエッチングされないようにする。
Next, the second mask layer 5 and the first mask layer 4 are sequentially removed by plasma etching. Here, a mixed gas of CHF 3 and H 2 is used as a reaction gas for plasma etching, and a gas containing oxygen is not used. Thus, the trench wiring 12 and the low dielectric constant insulating film 3 are prevented from being etched in this step.

【0045】次に、図3(c)に示すように、全面に塗
布絶縁膜13を形成する。ここで、塗布絶縁膜13はB
CB(ベンジシクロブデン)のような誘電率の低い膜厚
200nm程度の有機塗布膜が用いられる。このような
有機塗布膜の比誘電率は3以下であり、シリコン酸化膜
の値4よりもかなり低い値になる。そして、プラズマC
VD法によるシリコン酸化膜の成膜で、全面に層間絶縁
膜14を形成する。
Next, as shown in FIG. 3C, a coating insulating film 13 is formed on the entire surface. Here, the coating insulating film 13 is B
An organic coating film having a low dielectric constant and a thickness of about 200 nm, such as CB (benziccyclobutene), is used. The relative dielectric constant of such an organic coating film is 3 or less, which is considerably lower than the value 4 of the silicon oxide film. And plasma C
The interlayer insulating film 14 is formed on the entire surface by forming a silicon oxide film by the VD method.

【0046】以上のようにして、図3(c)に示すよう
に、シリコン基板1上の有機系の低誘電率絶縁膜3に設
けた配線溝9内に、溝配線12を埋め込むようにして形
成する。
As described above, as shown in FIG. 3C, the groove wiring 12 is buried in the wiring groove 9 provided in the organic low dielectric constant insulating film 3 on the silicon substrate 1. Form.

【0047】この本発明の方法では、溝配線の形成にお
いて、有機系の低誘電率膜を層間絶縁膜とした場合での
CMP技術の適用が容易となる。また、溝配線は完全に
低誘電率絶縁膜で覆われるために、溝配線間の寄生容量
が大幅に低減をするようになる。また、銅を配線材料と
する溝配線形成において、銅表面の酸化が完全に防止さ
れるようになる。
According to the method of the present invention, in forming the trench wiring, the application of the CMP technique when the organic low dielectric constant film is used as the interlayer insulating film becomes easy. Further, since the trench wiring is completely covered with the low dielectric constant insulating film, the parasitic capacitance between the trench wirings is greatly reduced. Further, in forming a trench wiring using copper as a wiring material, oxidation of the copper surface is completely prevented.

【0048】次に、図4乃至図6に基づいて本発明の第
2に実施の形態を説明する。図4乃至図6は、多層の溝
配線の形成を説明するための製造工程順の断面図であ
る。ここで、第1の実施の形態と同じものは同一の符号
で示される。
Next, a second embodiment of the present invention will be described with reference to FIGS. 4 to 6 are cross-sectional views in the order of the manufacturing process for explaining the formation of the multilayer trench wiring. Here, the same components as those in the first embodiment are denoted by the same reference numerals.

【0049】第1の実施の形態と同様にして、図4
(a)に示すように、シリコン基板1の酸化シリコン膜
2上の有機系の低誘電率絶縁膜3に設けた配線溝9に埋
め込むように、溝配線12を形成する。この溝配線12
が多層配線の下層の配線となる。そして、全面に保護絶
縁膜15を形成する。ここで、保護絶縁膜15は、無機
系の絶縁膜である。例えば、膜厚200nmのHSQ
(ハイドロゲン シルセキオサン)のような塗布絶縁膜
が用いられる。ここで、HSQの比誘電率は3程度であ
りシリコン酸化膜の値4よりも低いものとなっている。
As in the first embodiment, FIG.
As shown in FIG. 1A, a groove wiring 12 is formed so as to be buried in a wiring groove 9 provided in an organic low dielectric constant insulating film 3 on a silicon oxide film 2 of a silicon substrate 1. This groove wiring 12
Becomes the lower layer wiring of the multilayer wiring. Then, a protective insulating film 15 is formed on the entire surface. Here, the protective insulating film 15 is an inorganic insulating film. For example, a 200 nm thick HSQ
(Hydrogen silsequiosan) is used. Here, the relative permittivity of HSQ is about 3, which is lower than the value 4 of the silicon oxide film.

【0050】次に、保護絶縁膜15上にフッ素化アモル
ファスカーボンであって第1の有機絶縁膜となる有機系
の低誘電率絶縁膜3aを成膜する。ここで、低誘電率絶
縁膜3aの膜厚は300nm程度に設定される。
Next, an organic low-dielectric-constant insulating film 3a made of fluorinated amorphous carbon and serving as a first organic insulating film is formed on the protective insulating film 15. Here, the thickness of the low dielectric constant insulating film 3a is set to about 300 nm.

【0051】そして、第1の実施の形態と同様に、低誘
電率絶縁膜3a上に第1マスク層4aと第2マスク層5
aとを積層して形成する。ここで、第1マスク層4aは
膜厚10nm程度のシリコン酸化膜であり、第2マスク
層5aは膜厚10nm程度のシリコン窒化膜である。
Then, similarly to the first embodiment, the first mask layer 4a and the second mask layer 5 are formed on the low dielectric constant insulating film 3a.
a are laminated. Here, the first mask layer 4a is a silicon oxide film having a thickness of about 10 nm, and the second mask layer 5a is a silicon nitride film having a thickness of about 10 nm.

【0052】次に、フォトリソグラフィ技術により、第
2マスク層5a上にスルーホ−ルパターン形成用のレジ
ストマスク6aを形成する。そして、レジストマスク6
aをエッチングマスクとして第2マスク層5aをドライ
エッチングし、スルーホール用の第1の開口7aを形成
する。
Next, a resist mask 6a for forming a through-hole pattern is formed on the second mask layer 5a by photolithography. Then, the resist mask 6
The second mask layer 5a is dry-etched using a as an etching mask to form a first opening 7a for a through hole.

【0053】この後、プラズマ・アッシング法でレジス
トマスク6aを除去する。このレジストマスク6aのプ
ラズマ・アッシング法による除去の工程において、低誘
電率絶縁膜3aは第1マスク層4aで完全に覆われてい
る。このために、プラズマ・アッシング工程で低誘電率
絶縁膜3aがエッチングされることは完全に防止され
る。
After that, the resist mask 6a is removed by a plasma ashing method. In the step of removing the resist mask 6a by the plasma ashing method, the low dielectric constant insulating film 3a is completely covered with the first mask layer 4a. Therefore, the etching of the low dielectric constant insulating film 3a in the plasma ashing process is completely prevented.

【0054】次に、図4(b)に示すように、全面に上
層の溝配線を形成するために、フッ素化アモルファスカ
ーボンであって第2の有機絶縁膜となる有機系の低誘電
率絶縁膜3bを成膜する。ここで、低誘電率絶縁膜3b
の膜厚は800nm程度に設定される。
Next, as shown in FIG. 4B, in order to form an upper trench wiring on the entire surface, an organic low dielectric constant insulating material made of fluorinated amorphous carbon and serving as a second organic insulating film is used. The film 3b is formed. Here, the low dielectric constant insulating film 3b
Is set to about 800 nm.

【0055】そして、低誘電率絶縁膜3b上に第1マス
ク層4bと第2マスク層5bとを積層して形成する。こ
こで、第1マスク層4bは膜厚20nm程度のシリコン
酸化膜であり、第2マスク層5aは膜厚10nm程度の
シリコン窒化膜である。
Then, the first mask layer 4b and the second mask layer 5b are formed on the low dielectric constant insulating film 3b by lamination. Here, the first mask layer 4b is a silicon oxide film having a thickness of about 20 nm, and the second mask layer 5a is a silicon nitride film having a thickness of about 10 nm.

【0056】次に、図4(c)に示すように、フォトリ
ソグラフィ技術により、第2マスク層5b上に配線パタ
ーン形成用のレジストマスク6bを形成する。そして、
レジストマスク6bをエッチングマスクとして第2マス
ク層5bをドライエッチングし、上層溝配線用の第1の
開口7bを形成する。この第2マスク層5bのドライエ
ッチングは、第1の実施の形態と同様に行われる。
Next, as shown in FIG. 4C, a resist mask 6b for forming a wiring pattern is formed on the second mask layer 5b by photolithography. And
The second mask layer 5b is dry-etched using the resist mask 6b as an etching mask to form a first opening 7b for an upper layer trench wiring. The dry etching of the second mask layer 5b is performed in the same manner as in the first embodiment.

【0057】この後、プラズマ・アッシング法でレジス
トマスク6bを除去する。これによって、図5(a)に
示すように、第2マスク層5bの所定の領域に、配線パ
ターンの形状を有する第1の開口7bが形成される。
After that, the resist mask 6b is removed by a plasma ashing method. As a result, as shown in FIG. 5A, a first opening 7b having a wiring pattern shape is formed in a predetermined region of the second mask layer 5b.

【0058】このレジストマスク6のプラズマ・アッシ
ング法による除去の工程において、低誘電率絶縁膜3b
は第1マスク層4bで完全に覆われている。このため
に、低誘電率絶縁膜3bはプラズマ・アッシングによる
エッチングから完全に保護されるようになる。
In the step of removing the resist mask 6 by the plasma ashing method, the low dielectric constant insulating film 3b is formed.
Are completely covered with the first mask layer 4b. Therefore, the low dielectric constant insulating film 3b is completely protected from etching by plasma ashing.

【0059】次に、図5(b)に示すように、第2マス
ク層5b及び第1マスク層4bをエッチングマスクにし
て、低誘電率絶縁膜3bをドライエッチングし配線溝9
aを形成する。ここで、第1の実施の形態で説明したよ
うに、サイドエッチングのない配線溝9aが形成され
る。
Next, as shown in FIG. 5B, the low dielectric constant insulating film 3b is dry-etched by using the second mask layer 5b and the first mask
a is formed. Here, as described in the first embodiment, the wiring groove 9a without side etching is formed.

【0060】次に、図5(c)に示すように、第2マス
ク層5a、5bをエッチングマスクにして第1マスク層
4aをドライエッチングする。このようにして、スルー
ホール用の第2の開口8aを形成する。
Next, as shown in FIG. 5C, the first mask layer 4a is dry-etched using the second mask layers 5a and 5b as an etching mask. Thus, a second opening 8a for a through hole is formed.

【0061】次に、図6(a)に示すように、第1マス
ク層4aと第2マスク層5aをエッチングマスクにし
て、低誘電率絶縁膜3aをドライエッチングする。この
ようにして、スルーホール16を低誘電率絶縁膜3aに
形成する。この工程では、保護絶縁膜15はエッチング
されない。この低誘電率絶縁膜3aのドライエッチング
では、反応ガスとしてCl2 とO2 の混合ガスを用い、
異方性のドライエッチングがなされれる。
Next, as shown in FIG. 6A, the low dielectric constant insulating film 3a is dry-etched using the first mask layer 4a and the second mask layer 5a as an etching mask. Thus, the through hole 16 is formed in the low dielectric constant insulating film 3a. In this step, the protective insulating film 15 is not etched. In the dry etching of the low dielectric constant insulating film 3a, a mixed gas of Cl 2 and O 2 is used as a reaction gas,
Anisotropic dry etching is performed.

【0062】次に、図6(b)に示すように、第2マス
ク層5aをエッチングマスクにして、保護絶縁膜15を
ドライエッチングする。この保護絶縁膜15のドライエ
ッチングでは、反応ガスとしてC48 とCH22
混合ガスが用いられる。このようなドライエッチングで
は酸素系のガスを含まないために、下層の溝配線12の
表面は酸化されることもなく、また、ほとんどエッチン
グされることもない。
Next, as shown in FIG. 6B, the protective insulating film 15 is dry-etched using the second mask layer 5a as an etching mask. In the dry etching of the protective insulating film 15, a mixed gas of C 4 F 8 and CH 2 F 2 is used as a reaction gas. Since such a dry etching does not include an oxygen-based gas, the surface of the lower trench wiring 12 is neither oxidized nor hardly etched.

【0063】次に、図6(c)に示すように、第1の実
施の形態で説明したように、バリア層、金属配線膜を形
成し、CMP法による研磨で不要部分を除去し、上層の
溝配線12aを形成する。このようにして、2層構造の
溝配線、すなわち、スルーホール16を通して互いに接
続する下層の溝配線12および上層の溝配線12aを形
成する。
Next, as shown in FIG. 6C, as described in the first embodiment, a barrier layer and a metal wiring film are formed, and unnecessary portions are removed by polishing by a CMP method. Is formed. In this way, a groove wiring having a two-layer structure, that is, a lower-layer groove wiring 12 and an upper-layer groove wiring 12a connected to each other through the through holes 16 are formed.

【0064】この第2の実施の形態においても、第1の
実施の形態と同様に、有機系の低誘電率膜を層間絶縁膜
とし、CMP技術を用いた溝配線の形成が容易となる。
また、多層の溝配線形成で銅を配線材料とする場合で
も、銅表面の酸化が完全に防止されることになる。
In the second embodiment, as in the first embodiment, an organic low-dielectric-constant film is used as the interlayer insulating film, and the formation of the trench wiring using the CMP technique is facilitated.
Further, even when copper is used as a wiring material in forming a multi-layer grooved wiring, oxidation of the copper surface is completely prevented.

【0065】以上の実施の形態においては、有機系の低
誘電率絶縁膜としてフッ素化アモルファスカーボンを用
いる場合について説明した。この他、このような低誘電
率絶縁膜として、比誘電率が2.6程度の有機ポリシラ
ザン、比誘電率が2.7程度のBCB、比誘電率が2.
6程度のパリレンF(登録商標)、フッ素化ポリイミ
ド、プラズマCFポリマー、プラズマCHポリマー、フ
ッ素化ポリアリルエーテルを使用してもよい。ここで、
多層の溝配線の形成では、異なる層間絶縁膜にそれぞれ
別種の低誘電率絶縁膜を用いてもよい。
In the above embodiment, the case where fluorinated amorphous carbon is used as the organic low dielectric constant insulating film has been described. In addition, as such a low dielectric constant insulating film, an organic polysilazane having a relative dielectric constant of about 2.6, a BCB having a relative dielectric constant of about 2.7, and a relative dielectric constant of 2.
About 6 Parylene F (registered trademark), fluorinated polyimide, plasma CF polymer, plasma CH polymer, and fluorinated polyallyl ether may be used. here,
In the formation of the multilayer trench wiring, different types of low dielectric constant insulating films may be used for different interlayer insulating films.

【0066】また、実施の形態では、積層するマスク層
として無機絶縁膜であるシリコン酸化膜とシリコン窒化
膜の場合について説明しているが、この他、互いにエッ
チング速度の異なる無機の絶縁膜であれば同様に本発明
に適用できる。例えば、シリコン酸化膜とシリコンオキ
シナイトライド膜の積層膜でもよい。あるいは、第1マ
スク層と第2マスク層の絶縁膜を入れ替えてもよいこと
にも言及しておく。
In the embodiment, the case where the silicon oxide film and the silicon nitride film, which are inorganic insulating films, are described as the mask layers to be laminated is described. However, any other inorganic insulating films having different etching rates may be used. The present invention can be similarly applied to the present invention. For example, a stacked film of a silicon oxide film and a silicon oxynitride film may be used. Alternatively, it should be noted that the insulating films of the first mask layer and the second mask layer may be exchanged.

【0067】ここで、有機系の絶縁膜以外の無機系の絶
縁膜であっても、HSQのように、レジスト除去の工程
で用いられるレジスト剥離溶液に対してエッチング等の
耐性の弱い無機系の低誘電率絶縁膜に溝配線を形成する
場合には、上記の実施の形態で説明したような本発明の
方法が有効に適用できることに言及しておく。
Here, even with inorganic insulating films other than organic insulating films, inorganic insulating films such as HSQ which have low resistance to etching or the like with respect to a resist stripping solution used in a resist removing step. It should be noted that the method of the present invention as described in the above embodiment can be effectively applied when a trench wiring is formed in a low dielectric constant insulating film.

【0068】[0068]

【発明の効果】以上に説明したように、本発明では、レ
ジストマスク除去の工程に対する耐性のないような低誘
電率膜を層間絶縁膜とする溝配線の形成において、半導
体基板上に低誘電率絶縁膜を形成しこの低誘電率絶縁膜
上に2種以上の積層した無機絶縁膜で構成されるマスク
層を形成する。そして、このマスク層に開口を形成しこ
の開口を通してドライエッチングで上記低誘電率絶縁膜
に配線溝を形成する。このような配線溝の形成後、この
配線溝を充填するように導電体膜を堆積させ、上記マス
ク層を上記低誘電率絶縁膜の研磨保護膜とし不要部分を
CMP法で除去し、上記配線溝内に埋め込むように溝配
線を形成する。
As described above, according to the present invention, in forming a trench wiring using a low dielectric constant film as an interlayer insulating film having no resistance to the step of removing a resist mask, a low dielectric constant is formed on a semiconductor substrate. An insulating film is formed, and a mask layer including two or more stacked inorganic insulating films is formed on the low dielectric constant insulating film. Then, an opening is formed in the mask layer, and a wiring groove is formed in the low dielectric constant insulating film through the opening by dry etching. After forming such a wiring groove, a conductive film is deposited so as to fill the wiring groove, the mask layer is used as a polishing protection film for the low dielectric constant insulating film, and unnecessary portions are removed by a CMP method. A trench wiring is formed so as to be embedded in the trench.

【0069】ここで、レジストマスクの除去工程で、積
層する2種以上の無機絶縁膜のうち下層にある無機絶縁
膜により、上記低誘電率絶縁膜をプラズマ・アッシング
等のレジスト除去の工程から保護する。
Here, in the step of removing the resist mask, the low dielectric constant insulating film is protected from the resist removing step such as plasma ashing by the lower inorganic insulating film of the two or more kinds of inorganic insulating films to be laminated. I do.

【0070】このために、溝配線の形成において、溝配
線の形成で例えば有機系の低誘電率膜に寸法精度の非常
に高い配線溝を形成することが容易になる。そして、有
機系の低誘電率膜を層間絶縁膜とした場合でのCMP技
術の適用が容易となる。また、微細な溝配線による多層
配線構造の形成が可能になる。
For this reason, in forming the groove wiring, it becomes easy to form a wiring groove having extremely high dimensional accuracy in, for example, an organic low dielectric constant film by forming the groove wiring. Then, the application of the CMP technique when the organic low dielectric constant film is used as the interlayer insulating film is facilitated. Further, it is possible to form a multilayer wiring structure using fine groove wiring.

【0071】また、銅を配線材料とする溝配線形成にお
いて、銅表面の酸化が完全に防止されるようになる。
Further, in forming a trench wiring using copper as a wiring material, oxidation of the copper surface is completely prevented.

【0072】このようにして、溝配線は完全に低誘電率
絶縁膜で覆われるために、溝配線間の寄生容量が大幅に
低減するようになる。そして、半導体装置の微細化ある
いは多機能化に伴う微細多層配線の高性能化および信頼
性の向上を容易にする。
As described above, since the trench wiring is completely covered with the low dielectric constant insulating film, the parasitic capacitance between the trench wirings is greatly reduced. Further, it is easy to improve the performance and reliability of the fine multilayer wiring accompanying the miniaturization or multifunctionalization of the semiconductor device.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の第1の実施の形態を説明するための溝
配線の製造工程順の断面図である。
FIG. 1 is a cross-sectional view for explaining a first embodiment of the present invention in the order of manufacturing steps of trench wiring.

【図2】本発明の第1の実施の形態を説明するための溝
配線の製造工程順の断面図である。
FIGS. 2A to 2C are cross-sectional views for explaining a first embodiment of the present invention in the order of manufacturing steps of trench wiring.

【図3】本発明の第1の実施の形態を説明するための溝
配線の製造工程順の断面図である。
FIG. 3 is a cross-sectional view for explaining the first embodiment of the present invention in the order of manufacturing steps of the trench wiring.

【図4】本発明の第2の実施の形態を説明するための溝
配線の製造工程順の断面図である。
FIG. 4 is a cross-sectional view for explaining a second embodiment of the present invention in the order of manufacturing steps of trench wiring.

【図5】本発明の第2の実施の形態を説明するための溝
配線の製造工程順の断面図である。
FIG. 5 is a cross-sectional view for explaining a second embodiment of the present invention in the order of manufacturing steps of a trench wiring.

【図6】本発明の第2の実施の形態を説明するための溝
配線の製造工程順の断面図である。
FIG. 6 is a cross-sectional view for explaining the second embodiment of the present invention in the order of the manufacturing process of the trench wiring.

【図7】従来の技術を説明するための溝配線の製造工程
順の断面図である。
FIG. 7 is a cross-sectional view illustrating a related art in the order of manufacturing steps of trench wiring.

【図8】従来の技術を説明するための溝配線の製造工程
順の断面図である。
FIG. 8 is a cross-sectional view illustrating a related art in the order of manufacturing steps of trench wiring.

【符号の説明】[Explanation of symbols]

1,101 シリコン基板 2,102,104 酸化シリコン膜 3,3a,3b 低誘電率絶縁膜 4,4a,4b 第1マスク層 5,5a,5b 第2マスク層 6,6a,6b レジストマスク 7,7a,7b 第1の開口 8,8a 第2の開口 9,9a,107 配線溝 10 バリア層 11 金属配線膜 12,12a,109 溝配線 13 塗布絶縁膜 14 層間絶縁膜 15 保護絶縁膜 16 スルーホール 103 有機低誘電率膜 105 レジストパターン 106 開口 108 Al合金膜 1,101 silicon substrate 2,102,104 silicon oxide film 3,3a, 3b low dielectric constant insulating film 4,4a, 4b first mask layer 5,5a, 5b second mask layer 6,6a, 6b resist mask 7, 7a, 7b First opening 8, 8a Second opening 9, 9a, 107 Wiring groove 10 Barrier layer 11 Metal wiring film 12, 12a, 109 Groove wiring 13 Coating insulating film 14 Interlayer insulating film 15 Protective insulating film 16 Through hole 103 Organic low dielectric constant film 105 Resist pattern 106 Opening 108 Al alloy film

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI H01L 21/762 H01L 21/88 D (58)調査した分野(Int.Cl.7,DB名) H01L 21/3205 H01L 21/321 H01L 21/3213 H01L 21/28 - 21/288 H01L 21/44 - 21/445 H01L 29/40 - 29/43 H01L 29/47 H01L 29/872 ──────────────────────────────────────────────────続 き Continued on the front page (51) Int.Cl. 7 identification code FI H01L 21/762 H01L 21/88 D (58) Investigation field (Int.Cl. 7 , DB name) H01L 21/3205 H01L 21 / 321 H01L 21/3213 H01L 21/28-21/288 H01L 21/44-21/445 H01L 29/40-29/43 H01L 29/47 H01L 29/872

Claims (8)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 半導体基板上に有機系の絶縁膜を形成す
る工程と、前記有機系の絶縁膜上に2種以上の積層した
無機絶縁膜で構成されるマスク層を形成し前記マスク層
に開口を形成する工程と、前記マスク層をエッチングマ
スクにしたドライエッチングで前記有機系の絶縁膜に配
線溝を形成する工程と、前記配線溝の形成後、前記配線
溝を充填するように導電体膜を堆積させる工程と、前記
マスク層を前記有機系の絶縁膜の研磨保護膜として前記
導電体膜の不要部分を化学機械研磨で除去し、前記配線
溝内に埋め込むように溝配線を形成する工程と、前記溝
配線の形成後、前記マスク層を除去し全面にシリコン酸
化膜より比誘電率の小さい低誘電率絶縁膜を成膜するこ
とを特徴とする半導体装置の製造方法。
An organic insulating film is formed on a semiconductor substrate.
And laminating two or more types on the organic insulating film.
Forming a mask layer composed of an inorganic insulating film;
Forming an opening in the mask layer and etching the mask layer.
Distributed on the organic insulating film by dry etching
Forming a line groove, and forming the wiring groove after forming the wiring groove.
Depositing a conductor film to fill the groove;
The mask layer is used as a polishing protective film for the organic insulating film.
Unnecessary portions of the conductor film are removed by chemical mechanical polishing, and the wiring
Forming a groove wiring so as to be buried in the groove; and, after forming the groove wiring, removing the mask layer and forming silicon oxide on the entire surface.
Method of manufacturing a semi-conductor device characterized by depositing a than the dielectric constant of small low-dielectric constant insulating film film.
【請求項2】 第1マスク層と第2マスク層とをこの順
に積層して前記マスク層が形成され、前記第2マスク層
上に形成されたレジストマスクの所定のパターンが前記
第2マスク層にエッチング転写され、前記エッチング転
写後、前記レジストマスクが除去され、前記第2マスク
層をエッチングマスクにした前記第1マスク層のエッチ
ングを通して前記開口が形成されることを特徴とする請
求項1記載の半導体装置の製造方法。
2. A mask layer is formed by laminating a first mask layer and a second mask layer in this order, and a predetermined pattern of a resist mask formed on the second mask layer is formed on the second mask layer. the etched transcription, post the etching transfer, the resist mask is removed, according to claim 1 Symbol, wherein the opening is formed through the etching of the first mask layer in which the second mask layer as an etching mask Manufacturing method of the semiconductor device described above.
【請求項3】 多層配線の下層の溝配線を形成した後、
全面に第1の有機絶縁膜を形成し前記第1の有機絶縁膜
上に第1マスク層と第2マスク層とがこの順に積層した
スルーホール用マスク層を形成する工程と、前記第2マ
スク層にスルーホール用の開口を形成した後、全面に第
2の有機絶縁膜を形成し前記第2の有機絶縁膜上に2種
以上の積層した無機絶縁膜で構成される配線溝用マスク
層を形成し前記配線溝用マスク層に開口を形成する工程
と、前記配線溝用マスク層をエッチングマスクにしたド
ライエッチングで前記第2の有機絶縁膜に配線溝を形成
する工程と、前記配線溝を形成後、前記第2マスク層に
形成したスルーホール用の開口を前記第1マスク層にエ
ッチング転写する工程と、前記スルーホール用の開口を
通して前記下層の溝配線に達するスル−ホールを前記第
1の有機絶縁膜に形成する工程とを含むことを特徴とす
る半導体装置の製造方法。
3. A method according to claim 1, further comprising the step of forming a groove wiring below the multilayer wiring.
Forming a first organic insulating film on the entire surface;
A first mask layer and a second mask layer were laminated in this order on top
Forming a mask layer for a through hole;
After forming openings for through holes in the mask layer,
And forming two types of organic insulating films on the second organic insulating film.
Wiring groove mask composed of laminated inorganic insulating film as described above
Forming a layer and forming an opening in the wiring groove mask layer
With the wiring groove mask layer serving as an etching mask.
Forming wiring grooves in the second organic insulating film by light etching
A step of, after forming the wiring groove, and etching transferring the opening for through-hole in said first mask layer formed on the second mask layer, the lower layer of the trench wiring through the opening for the through hole Forming a through hole reaching the first organic insulating film.
Method of manufacturing a semi-conductor device that.
【請求項4】 前記下層の溝配線と前記第1の有機絶縁
膜との間にシリコン酸化膜より比誘電率の小さい無機系
の低誘電率絶縁膜が形成され前記無機系の低誘電率絶縁
膜にもスルーホールが形成されることを特徴とする請求
記載の半導体装置の製造方法。
4. An inorganic low dielectric constant insulating film having a relative dielectric constant smaller than that of a silicon oxide film is formed between the lower trench wiring and the first organic insulating film. 4. The method according to claim 3 , wherein a through hole is also formed in the film.
【請求項5】 前記スルーホールの形成後、前記配線溝
およびスルーホールを充填するように導電体膜を堆積さ
せる工程と、前記配線溝用マスク層を前記第2の有機絶
縁膜の研磨保護膜として前記導電体膜の不要部分を化学
機械研磨で除去し、前記配線溝およびスルーホール内に
埋め込むように上層の溝配線を形成する工程と、を含む
ことを特徴とする請求項または請求項記載の半導体
装置の製造方法。
5. A step of depositing a conductor film so as to fill the wiring groove and the through hole after the formation of the through hole, and the step of forming the wiring groove mask layer as a polishing protection film for the second organic insulating film. the unnecessary portions of the conductive film is removed by chemical mechanical polishing, according to claim 3 or claim, characterized in that it comprises a step of forming an upper groove wiring so as to be embedded in the wiring grooves and the through holes as 5. The method for manufacturing a semiconductor device according to item 4 .
【請求項6】 前記導電体膜が銅で構成されることを特
徴とする請求項1、請求項2または請求項記載の半導
体装置の製造方法。
6. The method of claim 1, wherein the conductive film is made of copper, the method of manufacturing a semiconductor device according to claim 2 or claim 5, wherein.
【請求項7】 前記第1マスク層、第2マスク層が、そ
れぞれ、シリコン酸化膜、シリコン窒化膜であることを
特徴とする請求項から請求項のうち1つの請求項に
記載の半導体装置の製造方法。
Wherein said first mask layer, the second mask layer, respectively, according to one of claims of claims 6 silicon oxide film, a Motomeko 2 you being a silicon nitride film Of manufacturing a semiconductor device.
【請求項8】 前記有機系の絶縁膜、第1の有機絶縁膜
および第2の有機系絶縁膜が、フッ素化アモルファスカ
ーボン、ベンジシクロブテンあるいは有機ポリシラザン
で構成されることを特徴とする請求項1から請求項
うち1つの請求項に記載の半導体装置の製造方法。
Wherein said organic insulating film, the first organic insulating film and the second organic insulating film, characterized in that it is constituted by a full Tsu fluorinated amorphous carbon, benzylidene-cyclo-butene or organic polysilazane the method of manufacturing a semiconductor device according to one of claims one of claims 1 to 7.
JP01901599A 1999-01-27 1999-01-27 Method for manufacturing semiconductor device Expired - Fee Related JP3279276B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP01901599A JP3279276B2 (en) 1999-01-27 1999-01-27 Method for manufacturing semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP01901599A JP3279276B2 (en) 1999-01-27 1999-01-27 Method for manufacturing semiconductor device

Publications (2)

Publication Number Publication Date
JP2000223490A JP2000223490A (en) 2000-08-11
JP3279276B2 true JP3279276B2 (en) 2002-04-30

Family

ID=11987676

Family Applications (1)

Application Number Title Priority Date Filing Date
JP01901599A Expired - Fee Related JP3279276B2 (en) 1999-01-27 1999-01-27 Method for manufacturing semiconductor device

Country Status (1)

Country Link
JP (1) JP3279276B2 (en)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7931820B2 (en) * 2000-09-07 2011-04-26 Daikin Industries, Ltd. Dry etching gas and method for dry etching
JP5023413B2 (en) * 2001-05-11 2012-09-12 ソニー株式会社 Semiconductor device and manufacturing method thereof
US6831018B2 (en) 2001-08-21 2004-12-14 Matsushita Electric Industrial Co., Ltd. Method for fabricating semiconductor device
JP2003077920A (en) * 2001-09-04 2003-03-14 Nec Corp Method for forming metal wiring
US6653224B1 (en) * 2001-12-27 2003-11-25 Lam Research Corporation Methods for fabricating interconnect structures having Low K dielectric properties
US6703318B1 (en) * 2002-10-29 2004-03-09 Silicon Storage Technology, Inc. Method of planarizing a semiconductor die
EP1577941B1 (en) * 2004-03-16 2015-04-08 Imec Method for creating a pattern in a material and semiconductor structure processed therewith
TWI303751B (en) 2004-03-16 2008-12-01 Imec Inter Uni Micro Electr Method of manufacturing a semiconductor device
KR100757414B1 (en) 2006-06-26 2007-09-10 삼성전자주식회사 Method of forming a mask pattern for fabricating a semicouctor device
JP5169893B2 (en) * 2009-02-06 2013-03-27 富士通株式会社 Method for manufacturing molded product and method for manufacturing storage medium

Also Published As

Publication number Publication date
JP2000223490A (en) 2000-08-11

Similar Documents

Publication Publication Date Title
USRE38753E1 (en) Interconnect structure and method for forming the same
JP2910713B2 (en) Method for manufacturing semiconductor device
US7304386B2 (en) Semiconductor device having a multilayer wiring structure
JP4177993B2 (en) Semiconductor device and manufacturing method thereof
JP3501280B2 (en) Manufacturing method of semiconductor device
US6303486B1 (en) Method of fabricating copper-based semiconductor devices using a sacrificial dielectric layer and an unconstrained copper anneal
US20020164865A1 (en) Semiconductor device and manufacturing method thereof
KR100366635B1 (en) Metal layer of semiconductor device and manufacturing method thereof
US6424021B1 (en) Passivation method for copper process
US8164196B2 (en) Semiconductor device and method for manufacturing the same
US20050158982A1 (en) Semiconductor device manufacturing method
JP2006024811A (en) Method for manufacturing semiconductor device
JP4293752B2 (en) Manufacturing method of semiconductor device
JP3279276B2 (en) Method for manufacturing semiconductor device
JPH10150105A (en) Semiconductor device and its manufacture
US6774031B2 (en) Method of forming dual-damascene structure
US6821896B1 (en) Method to eliminate via poison effect
JP4201421B2 (en) Manufacturing method of semiconductor device
JP2003303880A (en) Wiring structure using insulating film structure between laminated layers and manufacturing method therefor
US6429116B1 (en) Method of fabricating a slot dual damascene structure without middle stop layer
US6380073B1 (en) Method for forming metal interconnection structure without corner faceted
US7250364B2 (en) Semiconductor devices with composite etch stop layers and methods of fabrication thereof
KR100909174B1 (en) How to form a dual damascene pattern
US6444573B1 (en) Method of making a slot via filled dual damascene structure with a middle stop layer
JP2001168191A (en) Semiconductor device and its manufacturing method

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20020122

LAPS Cancellation because of no payment of annual fees