JP3231824B2 - Output circuit for buzzer drive - Google Patents

Output circuit for buzzer drive

Info

Publication number
JP3231824B2
JP3231824B2 JP04831492A JP4831492A JP3231824B2 JP 3231824 B2 JP3231824 B2 JP 3231824B2 JP 04831492 A JP04831492 A JP 04831492A JP 4831492 A JP4831492 A JP 4831492A JP 3231824 B2 JP3231824 B2 JP 3231824B2
Authority
JP
Japan
Prior art keywords
buzzer
output circuit
transistor
driving
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP04831492A
Other languages
Japanese (ja)
Other versions
JPH05249977A (en
Inventor
一成 後藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP04831492A priority Critical patent/JP3231824B2/en
Publication of JPH05249977A publication Critical patent/JPH05249977A/en
Application granted granted Critical
Publication of JP3231824B2 publication Critical patent/JP3231824B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Tone Control, Compression And Expansion, Limiting Amplitude (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明はブザー駆動用出力回路の
出力方式に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an output system for an output circuit for driving a buzzer.

【0002】[0002]

【従来の技術】従来のブザー駆動用出力回路の構成例を
図4に示し説明する。
2. Description of the Related Art A configuration example of a conventional output circuit for driving a buzzer will be described with reference to FIG.

【0003】このブザー駆動用出力回路は、所定周期の
パルス信号aによりオン・オフのスイッチング動作する
NPN形トランジスタ1と、前記トランジスタ1のスイ
ッチング動作に連動して定電圧ダイオード13に規定さ
れる定電圧を出力するPNP形トランジスタ4と、前記
定電圧が入力され所定時定数の充放電を行うコンデンサ
14と抵抗素子10からなるCR回路と、その充放電さ
れた出力によってオン・オフ動作するNPN形トランジ
スタ2と、ブザーの共振周波数を有する入力パルス信号
bによりオン・オフ動作するNPN形トランジスタ3
と、前記トランジスタ2のエミッタ及びトランジスタ3
のコレクタに接続されるブサー15と、複数の抵抗素子
5〜12とで構成される。次に図5の波形信号a〜d
は、図4における点a〜dに流れる信号波形を示し、こ
れらを参照して、ブザー駆動用出力回路の動作を説明す
る。
The buzzer driving output circuit includes an NPN transistor 1 which is turned on and off by a pulse signal a having a predetermined period, and a constant voltage diode 13 which is interlocked with the switching operation of the transistor 1. A CR circuit comprising a PNP transistor 4 for outputting a voltage, a capacitor 14 and a resistor element 10 to which the constant voltage is inputted and charged / discharged at a predetermined time constant, and an NPN type for ON / OFF operation by the charged / discharged output A transistor 2 and an NPN transistor 3 which is turned on / off by an input pulse signal b having a buzzer resonance frequency
And the emitter of the transistor 2 and the transistor 3
And a plurality of resistive elements 5 to 12 connected to the collectors. Next, the waveform signals a to d in FIG.
4 shows signal waveforms flowing at points a to d in FIG.

【0004】このブザー駆動用出力回路において、入力
端子in1からの入力信号aによって前記トランジスタ1
が、スイッチング動作する。そのトランジスタ1の出力
により、前記トランジスタ4がオン/オフし、前記ツェ
ナーダイオード13により定まる所定電圧がコンデンサ
14に印加される。このコンデンサ14と抵抗素子10
とによりCR回路が形成され、所定時定数で充放電し、
図5のcに示す波形の信号をトランジスタ2のベースに
印加する。
In this buzzer driving output circuit, the transistor 1 is turned on by an input signal a from an input terminal in1.
Perform a switching operation. The output of the transistor 1 turns on / off the transistor 4, and a predetermined voltage determined by the zener diode 13 is applied to the capacitor 14. The capacitor 14 and the resistance element 10
And a CR circuit is formed, which is charged and discharged with a predetermined time constant,
A signal having a waveform shown in FIG. 5C is applied to the base of the transistor 2.

【0005】また前記トランジスタ3のベースに入力端
子in2からのブザー15の共振周波数の入力信号bが入
力され、前記トランジスタ2及びトランジスタ3のそれ
ぞれの出力によって、ブザー駆動用信号dがブザー15
に印加されて、ブザー音が発生する。
[0005] An input signal b of the resonance frequency of the buzzer 15 is input to the base of the transistor 3 from the input terminal in2, and a buzzer driving signal d is generated by the outputs of the transistors 2 and 3 respectively.
To generate a buzzer sound.

【0006】[0006]

【発明が解決しようとする課題】しかし、前述したブザ
ー駆動用出力回路は、トランジスタ2のベース側からみ
た入力インピーダンスが、前段のコンデンサ14及び抵
抗10からなるCR回路の出力インピーダンスに対して
十分に大きな値でない。すなわち、前記コンデンサ14
は、ブザー15の音色を決定する波形形成に用いられる
だけでなく、該コンデンサ14の出力がトランジスタ2
のドライバー用としても用いられている。そのため前記
トランジスタ2のベース電流分に変動があれば、前記コ
ンデンサ14及び抵抗10による時定数通りの均一な波
形が形成されず、音色の制御ができない。
However, in the above-described buzzer driving output circuit, the input impedance viewed from the base side of the transistor 2 is sufficiently larger than the output impedance of the CR circuit including the capacitor 14 and the resistor 10 in the preceding stage. Not a big value. That is, the capacitor 14
Is used not only for forming a waveform that determines the tone of the buzzer 15 but also for the output of the transistor 2
It is also used for drivers. Therefore, if the base current of the transistor 2 fluctuates, a uniform waveform according to the time constant by the capacitor 14 and the resistor 10 cannot be formed, and the timbre cannot be controlled.

【0007】よって、個々のトランジスタ2のhFEのば
らつきにより、同じ構成のブザー駆動用出力回路を製造
しても、各ブザー駆動用出力回路毎に音色が異なり、予
め設定した音色に均一できない。また前記トランジスタ
2をドライブするために、CR回路に容量の大きなコン
デンサが必要となる。そこで本発明は、ブザーの音色の
制御が容易なブザー駆動用出力回路を提供することを目
的とする。
Therefore, even if a buzzer driving output circuit having the same configuration is manufactured due to variations in hFE of the individual transistors 2, the timbres of the respective buzzer driving output circuits are different and cannot be made uniform to a preset timbre. Further, in order to drive the transistor 2, a capacitor having a large capacity is required in the CR circuit. Therefore, an object of the present invention is to provide a buzzer driving output circuit that can easily control the tone color of the buzzer.

【0008】[0008]

【課題を解決するための手段】本発明は上記目的を達成
するために、所定周波数の信号により、ブザー音を発生
するブザー発生手段と、前記ブザー発生手段が発生する
ブザー音の音色を決定する所望波形からなる第1の制御
信号により、スイッチング動作する第1スイッチング手
段と、前記第1スイッチング手段からの出力波形を前記
ブザー発生手段に所定出力するボルテージホロワ接続さ
れた高入力インピーダンスのオペレーションアンプ手段
と、前記所定周波数の第2の制御信号を駆動用入力と
し、前記オペレーションアンプ手段をオン・オフ動作さ
せて、前記ブザー発生手段から所望音色でブザー音を発
生させる第2スッチング手段とで構成されたブザー駆動
用出力回路を提供する。
According to the present invention, in order to achieve the above object, a buzzer generating means for generating a buzzer sound and a tone color of the buzzer sound generated by the buzzer generating means are determined by a signal of a predetermined frequency. A first switching means for performing a switching operation by a first control signal having a desired waveform, and a voltage follower-connected high input impedance operation amplifier for outputting a predetermined output waveform from the first switching means to the buzzer generating means; Means, and a second switching means for using the second control signal of the predetermined frequency as a drive input, turning on and off the operation amplifier means, and generating a buzzer sound with a desired tone from the buzzer generation means. And an output circuit for driving a buzzer.

【0009】[0009]

【作用】以上のような構成のブザー駆動用出力回路は、
ボルテージホロワの入力インピーダンスが非常に高く、
音色を決定する制御信号源の出力インピーダンスに影響
されない。CRの時定数の利用によりブザーの音色の制
御が容易になる。
The output circuit for driving the buzzer having the above configuration is as follows.
The input impedance of the voltage follower is very high,
It is not affected by the output impedance of the control signal source that determines the timbre. The use of the CR time constant facilitates the control of the tone of the buzzer.

【0010】[0010]

【実施例】以下、図面を参照して本発明の実施例を詳細
に説明する。
Embodiments of the present invention will be described below in detail with reference to the drawings.

【0011】図1には、本発明による第1実施例として
のブザー駆動用出力回路の構成を示し、図2にはその入
出力信号の波形を示し、図2の波形信号A,B,Cは、
図1における点A,B,Cに流れる信号波形を示し、こ
れらを参照して、本発明のブザー駆動用出力回路の構成
及び動作を説明する。
FIG. 1 shows a configuration of a buzzer driving output circuit according to a first embodiment of the present invention. FIG. 2 shows waveforms of input / output signals of the buzzer driving circuit, and waveform signals A, B, and C of FIG. Is
The signal waveforms flowing to points A, B and C in FIG. 1 are shown, and the configuration and operation of the buzzer driving output circuit of the present invention will be described with reference to these waveforms.

【0012】この構成のブザー駆動用出力回路におい
て、ブザー32及びR1,R2,トランジスタ25を除
く、各素子(トランジスタ,抵抗,コンデンサ,定電流
源)は、PNP形トランジスタ21のベース(IN1
側),PNP形トランジスタ33のベース,NPN形ト
ランジスタ28のエミッタが各々オペレーションアンプ
の非反転入力端子、出力となるように接続されている。
また、前記オペレーションアンプは、トランジスタ28
のエミッタがトランジスタ33のベースに接続され、ボ
ルテージホロワを構成しており、第1の入力端子IN1
は、このボルテージホロワの入力端子となっている。
In the output circuit for driving a buzzer of this configuration, each element (transistor, resistor, capacitor, constant current source) except the buzzer 32, R1, R2 and transistor 25 is connected to the base (IN1) of the PNP transistor 21.
Side), the base of the PNP transistor 33, and the emitter of the NPN transistor 28 are connected to be the non-inverting input terminal and output of the operational amplifier, respectively.
Further, the operation amplifier includes a transistor 28
Is connected to the base of the transistor 33 to form a voltage follower, and the first input terminal IN1
Are input terminals of this voltage follower.

【0013】また、トランジスタ25のオン・オフに応
動して、トランジスタ28は、オン・オフ動作する。す
なわち、第2の入力端子IN2は、前記ボルテージホロワ
をオン・オフさせるための入力端子である。
The transistor 28 performs an on / off operation in response to the on / off operation of the transistor 25. That is, the second input terminal IN2 is an input terminal for turning on / off the voltage follower.

【0014】この様な構成で、例えば、0.5〜1秒周
期の音色を決定する制御信号Aを入力端子IN1から、ま
たブザー32の共振周波数、例えば800Hzのパルス
信号Bを入力端子IN2から入力することにより、ボルテ
ージホロワ出力からは、出力波形Cが得られ、所望する
ブザー音が発生される。
In such a configuration, for example, a control signal A for determining a tone color having a period of 0.5 to 1 second is supplied from the input terminal IN1, and a pulse signal B having a resonance frequency of the buzzer 32, for example, 800 Hz is supplied from the input terminal IN2. By inputting, an output waveform C is obtained from the voltage follower output, and a desired buzzer sound is generated.

【0015】本発明のブザー駆動用出力回路は、ボルテ
ージホロワ構成であるため、入力インピーダンスが非常
に高いため、音色を決定する信号源の出力インピーダン
スを考慮する必要なく、正確な制御ができる。
Since the output circuit for driving the buzzer of the present invention has a voltage follower configuration and has a very high input impedance, accurate control can be performed without having to consider the output impedance of the signal source that determines the tone.

【0016】特に、音色を決定する制御信号AがCR回
路で所望する周期に可変された充放電波形を利用する場
合には、ブザーの音色を制御しやすく、CR回路のコン
デンサの容量を小さくすることができるため、小形化、
原価低減が可能になる。また図3には、第2実施例とし
てゲインを持たせたオペレーションアンプを用いたブザ
ー駆動用出力回路の構成を示す。
In particular, when the control signal A for determining the timbre uses a charge / discharge waveform varied in a desired cycle by the CR circuit, the timbre of the buzzer is easily controlled, and the capacitance of the capacitor of the CR circuit is reduced. Can be downsized,
Cost reduction becomes possible. FIG. 3 shows a configuration of a buzzer driving output circuit using an operation amplifier having a gain as a second embodiment.

【0017】即ち、第1実施例では、ボルテージホロワ
構成されたオペレーションアンプによるブザー駆動用出
力回路であったが、第2実施例では出力されたブザーへ
の制御信号の電圧を可変し、所望する音圧(音量)を得
ることができる。
That is, in the first embodiment, the output circuit for driving the buzzer is constituted by a voltage follower-configured operation amplifier, but in the second embodiment, the output voltage of the control signal to the buzzer is varied, and Sound pressure (volume) can be obtained.

【0018】図3に示すように、帰還ラインに任意の抵
抗を設けて、ゲインを可変し、出力値を可変することが
できる。例えば、抵抗R5=10kΩ,抵抗R6=10
kΩに設定した場合に、ゲインは、1+R6/R5であ
るため、“2”に設定される。従って、入力電圧が2V
であれば、4Vの出力電圧が得られることになる。この
ようにして、所望する電圧即ち、音圧(音量)に可変す
ることができる。また本発明は、前述した実施例に限定
されるものではなく、他にも発明の要旨を逸脱しない範
囲で種々の変形や応用が可能であることは勿論である。
As shown in FIG. 3, by providing an arbitrary resistor in the feedback line, the gain can be varied and the output value can be varied. For example, resistance R5 = 10 kΩ, resistance R6 = 10
When kΩ is set, the gain is set to “2” because the gain is 1 + R6 / R5. Therefore, when the input voltage is 2V
Then, an output voltage of 4 V is obtained. In this manner, the voltage can be changed to a desired voltage, that is, a sound pressure (volume). In addition, the present invention is not limited to the above-described embodiment, and it goes without saying that various modifications and applications are possible without departing from the spirit of the invention.

【0019】[0019]

【発明の効果】以上詳述したように本発明によれば、ブ
ザーの音色の制御が容易なブザー駆動用出力回路を提供
することができる。
As described above in detail, according to the present invention, it is possible to provide an output circuit for driving a buzzer in which the tone of the buzzer can be easily controlled.

【図面の簡単な説明】[Brief description of the drawings]

【図1】図1は、本発明による第1実施例としてのブザ
ー駆動用出力回路の構成を示す図である。
FIG. 1 is a diagram showing a configuration of a buzzer driving output circuit as a first embodiment according to the present invention.

【図2】図2は、図1に示すブザー駆動用出力回路の点
A,B,Cに流れる信号の波形を示す図である。
FIG. 2 is a diagram showing waveforms of signals flowing to points A, B and C of the buzzer driving output circuit shown in FIG. 1;

【図3】図3は、第2実施例としてゲインを持たせたオ
ペレーションアンプを用いたブザー駆動用出力回路の構
成を示す図である。
FIG. 3 is a diagram showing a configuration of a buzzer driving output circuit using an operation amplifier having a gain as a second embodiment.

【図4】図4は、従来のブザー駆動用出力回路の構成例
を示す図である。
FIG. 4 is a diagram showing a configuration example of a conventional buzzer driving output circuit.

【図5】図5は、図4における点a〜dに流れる信号波
形を示す図である。
FIG. 5 is a diagram showing signal waveforms flowing at points a to d in FIG. 4;

【符号の説明】[Explanation of symbols]

1,2,3,24,25,26,28,30,31…N
PN形トランジスタ、4,21,22,23,29,3
3…PNP形トランジスタ、5〜12…抵抗素子、13
…定電圧ダイオード、14…コンデンサ、15,32…
ブサー、27…発振防止用コンデンサ、34〜38…定
電流源、A,B,C…信号波形、R1,R2,R3,R
4…抵抗素子、IN1…第1の入力端子、IN2…第2の入
力端子、m…カレントミラー回路部。
1,2,3,24,25,26,28,30,31 ... N
PN type transistors, 4, 21, 22, 23, 29, 3
3 ... PNP transistor, 5-12 ... resistance element, 13
... constant voltage diode, 14 ... capacitor, 15, 32 ...
Buzzer, 27: capacitor for preventing oscillation, 34 to 38: constant current source, A, B, C: signal waveform, R1, R2, R3, R
4: resistance element, IN1: first input terminal, IN2: second input terminal, m: current mirror circuit unit.

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H03G 5/02 G10K 9/12 106 ──────────────────────────────────────────────────続 き Continued on the front page (58) Field surveyed (Int.Cl. 7 , DB name) H03G 5/02 G10K 9/12 106

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 所定周波数の信号により、ブザー音を発
生するブザー発生手段と、 前記ブザー発生手段が発生するブザー音の音色を決定す
る所望波形からなる第1の制御信号により、スイッチン
グ動作する第1スイッチング手段と、 前記第1スイッチング手段からの出力波形を前記ブザー
発生手段に所定出力するボルテージホロワ接続された高
入力インピーダンスのオペレーションアンプ手段と、 前記所定周波数の第2の制御信号を駆動用入力とし、前
記オペレーションアンプ手段をオン・オフ動作させて、
前記ブザー発生手段から所望音色でブザー音を発生させ
る第2スッチング手段とを具備することを特徴とするブ
ザー駆動用出力回路。
1. A switching operation performed by a buzzer generating means for generating a buzzer sound according to a signal of a predetermined frequency, and a first control signal having a desired waveform for determining a tone color of the buzzer sound generated by the buzzer generating means. 1 switching means, voltage-follower-connected high-input-impedance operation amplifier means for outputting the output waveform from the first switching means to the buzzer generating means in a predetermined manner, and driving the second control signal of the predetermined frequency. As an input, the operation amplifier means is turned on and off,
A second switching means for generating a buzzer sound with a desired tone from the buzzer generation means.
JP04831492A 1992-03-05 1992-03-05 Output circuit for buzzer drive Expired - Fee Related JP3231824B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP04831492A JP3231824B2 (en) 1992-03-05 1992-03-05 Output circuit for buzzer drive

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP04831492A JP3231824B2 (en) 1992-03-05 1992-03-05 Output circuit for buzzer drive

Publications (2)

Publication Number Publication Date
JPH05249977A JPH05249977A (en) 1993-09-28
JP3231824B2 true JP3231824B2 (en) 2001-11-26

Family

ID=12799956

Family Applications (1)

Application Number Title Priority Date Filing Date
JP04831492A Expired - Fee Related JP3231824B2 (en) 1992-03-05 1992-03-05 Output circuit for buzzer drive

Country Status (1)

Country Link
JP (1) JP3231824B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107680573B (en) * 2017-10-30 2024-04-16 联合汽车电子有限公司 Buzzer driving circuit

Also Published As

Publication number Publication date
JPH05249977A (en) 1993-09-28

Similar Documents

Publication Publication Date Title
US4611136A (en) Signal delay generating circuit
JP3121250B2 (en) Alarm sound device
JP3231824B2 (en) Output circuit for buzzer drive
US4178558A (en) DC Level clamping circuit
JPH07104372B2 (en) Voltage comparison circuit
US6104226A (en) Circuit configuration for digitally setting analog parameters
KR940011020B1 (en) Low frequency oscillator
JPH0714141B2 (en) Pulse generator
US5717350A (en) Degenerated differential pair waveform builder
JP2738024B2 (en) Negative feedback differential amplifier circuit
US4408514A (en) Electronic musical instrument having portaments property
JP2936906B2 (en) Voltage comparison circuit
US6765449B2 (en) Pulse width modulation circuit
JP2726827B2 (en) Switching circuit and booster circuit
JP3302934B2 (en) Sounding body drive
JPS6217755B2 (en)
JPH11163648A (en) Sound muting circuit
JP3076233B2 (en) Drive circuit of alarm sound device
JPH057778Y2 (en)
JPS5914855Y2 (en) Exponential waveform generation circuit
JPS5918745Y2 (en) Variable frequency generator circuit
JP2867385B2 (en) Variable current source device
JP2841401B2 (en) Current switch circuit
JPH0624896Y2 (en) Constant voltage power supply circuit
JPS602640Y2 (en) damped vibration circuit

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20010828

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070914

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080914

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080914

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090914

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090914

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100914

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110914

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees