JP3203004U - 読取装置 - Google Patents

読取装置 Download PDF

Info

Publication number
JP3203004U
JP3203004U JP2015006486U JP2015006486U JP3203004U JP 3203004 U JP3203004 U JP 3203004U JP 2015006486 U JP2015006486 U JP 2015006486U JP 2015006486 U JP2015006486 U JP 2015006486U JP 3203004 U JP3203004 U JP 3203004U
Authority
JP
Japan
Prior art keywords
interface
wiring board
signal
terminals
case
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2015006486U
Other languages
English (en)
Inventor
永盛 林
永盛 林
友健 闕
友健 闕
承安 呉
承安 呉
千郡 呉
千郡 呉
政▲徽▼ 范
政▲徽▼ 范
Original Assignee
詮欣股▲分▼有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 詮欣股▲分▼有限公司 filed Critical 詮欣股▲分▼有限公司
Application granted granted Critical
Publication of JP3203004U publication Critical patent/JP3203004U/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/102Program control for peripheral devices where the programme performs an interfacing function, e.g. device driver
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R13/00Details of coupling devices of the kinds covered by groups H01R12/70 or H01R24/00 - H01R33/00
    • H01R13/66Structural association with built-in electrical component

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Coupling Device And Connection With Printed Circuit (AREA)
  • Details Of Connecting Devices For Male And Female Coupling (AREA)
  • Artificial Intelligence (AREA)
  • Computer Vision & Pattern Recognition (AREA)

Abstract

【課題】異なるインターフェースに対応した読取装置を提供する。【解決手段】読取装置は、第一インターフェースコネクタ11を有する第一電気装置1または第二インターフェースコネクタを有する第二電気装置に挿入されるものである。また、読取装置は、配線基板と、配線基板に設置され、第一インターフェース信号を伝送する第一インターフェースモジュール4と、配線基板の第一インターフェースモジュール4とは反対側に設置され、第二インターフェース信号を伝送する第二インターフェースモジュール5と、配線基板に電気的に接続され、データの記憶が可能であるメモリモジュールと、配線基板に電気的に接続され、メモリ信号、第一インターフェース信号、および第二インターフェース信号を互いに変換可能であるプロセッサと、を備える。【選択図】図1

Description

本考案は、一つの読取装置に関する。特に、異なるインターフェースを有する読取装置である。
従来、読取装置は、例えば、CFカード、MMC(登録商標)カード、SDカード、microSDカード及びM2カード等のメモリーカードを収容でき、読取装置を経て前述のメモリーカードに記憶しているデータを別の電気製品に転移し、また、電気製品のメモリ容量を拡張することができる。
しかしながら、電気製品は種類が多く、いろいろなインターフェースと規格を有している。電気製品のデータを交換する場合、別々のインターフェースを有する読取装置が必要である。従来の読取装置は一つのインターフェースだけを有し、異なる電子製品に対応するインターフェースを有する読取装置の準備が必要である。このため、コストが増え、収容空間が減少され、読取装置の正確の確認に時間がかかり消費者が相当な不便を感じている。一方、読取装置を製造する業者にとっては、対応のインターフェースを有する読取装置の製造をすることで、製造コストが上がる場合がある。
本考案の目的は異なるインターフェースを有する読取装置を提供することである。
前記目的を達成するために、本考案の読取装置は第一インターフェースコネクタを有する第一電気製品或は第二インターフェースコネクタを有する第二電気製品に挿し込む装置であって、配線基板と、配線基板に設置し、ハウジングとハウジングに設置して配線基板と電気接続し、第一インターフェースコネクタに対応して第一インターフェース信号を送信し、配線基板の表面に設置して第一インターフェースモジュールが表方向或は裏方向で第一インターフェースコネクタに挿し込まれることを判断する第一正逆方向判断端子を持つ複数の第一端子を有する複数の端子と、を含む第一インターフェースモジュールと、配線基板の第一インターフェースモジュールの反対側の一面に設置し、配線基板に直接に形成し、第二インターフェースコネクタに対応して第二インターフェース信号を送信する複数のガイドパッドを有する第二インターフェースモジュールと、配線基板と電気接続し、データを記憶してあって、配線基板の複数のガイドパッドの一面との反対面に設置する絶縁フレームと、絶縁フレームに固定して配線基板と電気接続するはんだ部とはんだ部と反対する側にメモリーカードと電気接続する弾性アームとを有する複数の弾性端子と、メモリーカードとを含め、絶縁フレームと複数の弾性端子はメモリーカードが差込スペースを決定する記憶モジュールと、配線基板と電気接続し、記憶モジュールからの記憶信号を第一インターフェース信号または第二インターフェース信号に変更する及び第一インターフェース信号または第二インターフェース信号を記憶信号に変更するプロセッサと、を含む読取装置である。
本考案の一つの実施形態では、第一インターフェースモジュールがハウジングに設置し、配線基板に反対する第一ケースを更に含め、そして、複数の端子が第一ケースに設置し、第一ケースが第一インターフェースコネクタに挿入される挿入穴を有することが好ましい。また、本考案の読取装置において、第二インターフェースモジュールが収容空間を決定する第二ケースを更に含め、そして、収容空間に複数のガイドパッドを設置され、収容空間が外部と繋がる差込開け口を有することが好ましい。
本考案の一つの実施形態では、第一インターフェースモジュールがハウジングに設置し、配線基板に反対する第一ケースを更に含め、そして、複数の端子が第一ケースに設置し、第一ケースが第一インターフェースコネクタに挿入される挿入穴を有し、また、読取装置は外周を一回まわる周壁と周壁の一側に接続する端壁とを有するカバーを更に含み、そして、周壁と端壁が共に内部空間を決め、内部空間がハウジングと一部の配線基板と一部の第二ケースとを覆い、端壁が第一ケースに貫通される貫通穴を有することが好ましい。
本考案の一つの実施形態では、読取装置は第一インターフェースコネクタに挿入することと、第二インターフェースコネクタに挿入することに適合し、プロセッサが第一インターフェース信号を第二インターフェース信号に変更し、そして、第二インターフェース信号を第一インターフェース信号に変更することが好ましい。
本考案の一つの実施形態では、複数の端子が複数の第二端子を有し、複数の第二端子が配線基板の下面に設置し、第一インターフェースモジュールと第一インターフェースコネクタが表方向或は裏方向で互いに挿入することを判断する第二正逆方向判断端子を有することが好ましい。
前述に基いて、本考案に係る読取装置が第一インターフェースモジュールで第一インターフェース信号を送信し、第二インターフェースモジュールで第二インターフェース信号を送信し、記憶モジュールでデータを記録することによって、プロセッサを介して記憶モジュールからの記憶信号を第一インターフェース信号や第二インターフェース信号に変更し、第一インターフェース信号や第二インターフェース信号を記憶信号に変更し、第一インターフェース信号を第二インターフェース信号に変更し、そして、第二インターフェース信号を第一インターフェース信号に変更し、違うインターフェースの間に送信することが可能になる。
以下、本考案の目的、特徴、および利点を添付図面、または以下の実施形態に基づいて具体的に説明する。
本考案の第一実施形態による読取装置が第一電気装置に挿入することに適合する使用状態を示す斜視図である。 本考案の第一実施形態による読取装置が第二電気装置に挿入することに適合する使用状態を示す斜視図である。 本考案の第一実施形態による読取装置を示す分解斜視図である。 図3のV−V線断面図である。 本考案の第一実施形態による読取装置を示す斜視図である。 本考案の第一実施形態による読取装置を示す側面図である。 本考案の第一実施形態による読取装置を示す平面図である。 図7のVIII−XIII線断面図である。 本考案の第二実施形態による読取装置のカバーを示す斜視図である。 本考案の第二実施形態による読取装置の記憶モジュールが一体化封止の回路ユニットであることを示す斜視図である。 本考案の第二実施形態による読取装置を示す側面図である。 本考案の第三実施形態による読取装置における配線基板に直接に組み込む記憶装置を示す斜視図である。 本考案の第三実施形態による読取装置を示す側面図である。
以下、本考案の特徴と長所をわかりやすくするため、実施形態と図面を参照しながらより詳しい説明をする。本考案における方向用語は、例えば、[上]、「下」、「前」、「後」、「左」、「右」、「内」、「外」、「側面」等、図面の方向を参考にするだけで、理解を容易にするためだけであって、これらの方向用語は、本考案を限定するものではない。
本考案は上述の目的と効果、及び課題を解決するための技術手段と構造を達するため、本考案の実施形態に対して図面を参照してその特徴と効果を説明する。似ている装置は同様の番号で示す。
(第一実施形態)
図1、図2及び図3を参照すると、本考案の読取装置の第一実施形態は第一インターフェースコネクタ11を有する第一電気装置1に挿入すること及び/或は第二インターフェースコネクタ21を有する第二電気装置2に挿入することに適合する。本実施形態において、第一電気装置1は手持ちの装置として、例えば、スマートフォンであり、第一インターフェースコネクタ11がUSB C−typeの規格に適合するコネクタである(例えば、マイクロUSBコネクタ(micro USB receptacle))。第二電気装置2はコンピュータ装置であり、第二インターフェースコネクタ21がUSBの規格に適合するコネクタである。しかし、本考案の読取装置はこれらに限定されず、第一電気装置1は他のUSB C−typeの規格のコネクタを有する装置にすることもでき、第二電気装置2は他のUSBの規格のコネクタを有する装置にすることもできる。前期読取装置は配線基板3と、第一インターフェースモジュール4と、第二インターフェースモジュール5と、記憶モジュール6と、プロセッサ7と、カバー8とを含める。
図3、図4、図5、図6、図7及び図8を参照すると、配線基板3が複数の配線基板3の表面に直接に形成する接続パッド31と、互いに間隔する二つの接続穴32と、互いに間隔して複数の接続穴32に反対する二つの制限穴33と、複数の接続穴32と複数の制限穴33の間に設置する二つの定位穴34と、複数のはんだパッド35とを含める。
第一インターフェースモジュール4が配線基板3に設置され、ハウジング41と、ハウジング41の一側に設置して配線基板3に反対する第一ケース42と、ハウジング41から近隣の配線基板3に向かって複数の接続穴32に接続する二つの接続突起43と、ハウジング41に設置して第一ケース42に収容して配線基板3の接続パッド31と電気接続する複数の端子44とを含める。また、第一ケースが第一インターフェースコネクタ11に挿入させる差込穴421を有する。複数の端子44と第一ケース42が第一インターフェースコネクタ11(図1に参照する)に対応し、USB C−typeの規格に符合し、第一インターフェース信号、即ち、USB C−typeの信号を送信する。複数の端子44が配線基板3の表面に設置して第一インターフェースモジュール4が表方向或は裏方向で第一インターフェースコネクタ11に挿し込まれることを判断する第一正逆方向判断端子4412を持つ複数の第一端子441を有する(主として、プラグの表裏方向を気にせずに挿抜)。一般的に、第一正逆方向判断端子4412がCC1(Configuration channel)であり、USB C−typeの規格における表方向或は裏方向で挿入することを判断するピンである。コストに考量して、一部の製品は複数の第一端子441だけ設置する。しかしながら、本実施形態において、複数の端子44が複数の第二端子442を更に有し、複数の第二端子442が配線基板3の下面に設置し、第一インターフェースモジュール4と第一インターフェースコネクタ11が表方向或は裏方向で互いに挿入することを判断する第二正逆方向判断端子4422を有する。一般的に、第二正逆方向判断端子4422がCC2(Configuration channel)であり、USB C−typeの規格における表方向或は裏方向で挿入することを判断するピンである。
また、第二インターフェースモジュール5が配線基板3の第一インターフェースモジュール4の反対側の一面に設置し、収容空間511を決定する第二ケース51と、収容空間511に収容されるガイドパッド52とストッパ53とを含める。複数のガイドパッド52が第二インターフェースコネクタに対応して配線基板3の表面に直接に形成し(図2を参照する)、USBの規格に符合し、第二インターフェース信号、即ち、USBの信号を送信する。収容空間511が外部と繋がる差込開け口510を有する。
具体的に、第二ケース51が反対側に位置する二つの定位溝512と、反対側に位置する二つの制限溝513と、接着板514と、接着板514と反対する封止板515と、接着板514から近隣の封止板515へ伸びる二つの接続突出516と、接着板514から封止板515へ遠隔して伸びる固定シート517とを有する。ストッパ53が二つの側壁531と、複数の側壁と接続する接続壁532と、接続壁532に形成して接続突出516に接続される二つの接続穴533と、接続壁532から配線基板3へ伸びる保持縁534とを有する。複数の側壁531と保持縁534が配線基板に設置され、第二インターフェースコネクタ21の端子(図示せず)が保持縁534に保持でき、第二インターフェースコネクタ21の端子が深すぎで挿入することを避ける。
記憶モジュール6が配線基板3と電気接続し、データを記録する。記憶モジュール6が配線基板3の複数のガイドパッド52と反対する面に設置する絶縁フレーム61と、絶縁フレーム61に固定する複数本の弾性端子62と、メモリーカードとを有する。絶縁フレーム61と複数の弾性端子62はメモリーカード63が差込スペース65を決定する。メモリーカード63が複数の信号パッド631を有する。本実施形態において、メモリーカード63がSDカードであるが、これに限定されず、他の種類のメモリーカードであることもできる。複数の弾性端子62が配線基板3のはんだパッド35と電気接続する溶接はんだ溶接部621と、溶接はんだ溶接部621と反対する側にメモリーカード63の信号パッド631と電気接続する弾性アーム622とを有する。
具体的に、絶縁フレーム61がフレーム611と、フレーム611から近隣の配線基板3へ伸びて配線基板3の定位穴34に接続する二つの定位柱612と、フレーム611から近隣の配線基板3へ伸びて配線基板3の制限穴33に接続する二つの制限柱613と、フレーム611の二つの相反対側から伸びて第二ケース51の定位溝512に接続する二つの定位突柱614と、フレーム611の二つの相反対側から伸びて第二ケース51の制限溝513に接続する二つの定位突塊615とを有する。
プロセッサ7が配線基板3に設置し、記憶モジュールからの記憶信号を第一インターフェース信号または第二インターフェース信号に変更し、第一インターフェース信号または第二インターフェース信号を記憶信号に変更し、第一インターフェース信号を第二インターフェース信号に変更し、そして、第二インターフェース信号を第一インターフェース信号に変更する。
カバー8が外周を一回まわる周壁81と周壁81の一側に接続する端壁82とを有し、周壁81と端壁82が共に内部空間83を決め、内部空間83がハウジング41と一部の配線基板3と一部の第二ケース51とを覆う。端壁82が第一ケース42に貫通される貫通穴821を有する。以下、本実施形態の読取装置を使う方法について説明する。
図1と図3を参照して、メモリーカード63を差込スペース65に挿入でき、そして、読取装置の第一インターフェースモジュール4の差込穴421を第一電気装置1の第一インターフェースコネクタ11に挿入できる。そして、第一電気装置1のソフトウェア(図示せず)によって、メモリーカード63の記憶データからの記憶信号をプロセッサ7によって第一インターフェース信号に変更し、第一電気装置1の記憶ユニット(図示せず)に送信する。また、第一電気装置1の記憶データからの第一インターフェース信号をプロセッサ7に送信して第一インターフェース信号を記憶信号に変更し、第一電気装置1のデータをメモリーカード63にバックアップすることになる。
図2と図3を参照して、また、読取装置の第二インターフェースモジュール5の差込開け口510を第二電気装置2の第二インターフェースコネクタ21に挿入する。そして、第二電気装置2のソフトウェア(図示せず)によって、メモリーカード63の記憶データからの記憶信号をプロセッサ7によって第二インターフェース信号に変更し、第二電気装置2の記憶ユニット(図示せず)に送信する。また、第二電気装置2の記憶データからの第二インターフェース信号をプロセッサ7に送信して第二インターフェース信号を記憶信号に変更し、第二電気装置2のデータをメモリーカード63にバックアップすることになる。
一方、読取装置は第一電気装置1と第二電気装置2と同時に接続できる。詳しくは、第一インターフェースモジュール4の差込穴421を第一電気装置1の第一インターフェースコネクタ11に挿入し、第二インターフェースモジュール5の差込開け口510を第二電気装置2の第二インターフェースコネクタ21に挿入する。即ち、第二電気装置2のソフトウェア(図示せず)によってデータを送信するからの第二インターフェース信号をプロセッサ7に送信して第二インターフェース信号を第一インターフェース信号に変更し、第一電気装置1の記憶ユニットに送信する。また、第二電気装置2のソフトウェア(図示せず)によってデータを送信するからの第二インターフェース信号をプロセッサ7に送信して第二インターフェース信号を記憶信号に変更し、第二電気装置2のデータをメモリーカード63にバックアップすることが好ましい。即ち、第二電気装置2のデータを第一電気装置1と読取装置に送信できる。
また、第一電気装置1の記憶データからの第一インターフェース信号をプロセッサ7に送信して第一インターフェース信号を第二インターフェース信号に変更し、第二電気装置2の記憶ユニットに送信する。また、第一電気装置1のソフトウェアによってデータを送信するからの第一インターフェース信号をプロセッサ7に送信して第一インターフェース信号を記憶信号に変更し、第一電気装置1のデータをメモリーカード63にバックアップすることが好ましい。即ち、第一電気装置1のデータを第二電気装置2と読取装置に送信できる。
また、メモリーカード63が差込スペース65に挿入されず、読取装置は第一電気装置1と第二電気装置2と同時に接続することとすれば、読取装置は第一電気装置1と第二電気装置2の間の送信媒介だけになる。
このため、本考案の読取装置によって、第一電気装置1と第二電気装置2の間でデータを送信することが簡単にでき、送信の方法も多様になる。なお、読取装置の使用がより便利になって、あまり多い読取装置を収容する収容スペースも必要しない。また、コストも降下でき、即ち、読取装置を製造することだけに、第一電気装置1と第二電気装置2の間でデータを送信することに適合する。
(第二実施形態)
図9、図10及び図11を参照して、本考案の読取装置における第二実施形態は、主に第一実施形態と同様するが、異なる点は記憶モジュール6の形体であって、図3に示すような第一実施形態の可動できる差込開け口510に挿入するメモリーカード63と違い、つまり、第二実施形態の記憶モジュール6が絶縁フレーム61と、弾性端子62と、差込スペース65とを含めない。そして、カバー8の周壁81が封鎖される周壁81である。
図10と図12を参照して、記憶モジュール6が一体化封止(システムインパッケージ、SIP)の回路ユニットである。つまり、回路ユニットが配線基板3と、プロセッサ7と、複数のガイドパッド52と、メモリーチップとを統合して一体化封止する。
(第三実施形態)
図11と図13を参照して、本考案の読取装置における第三実施形態は、主に第二実施形態と同様するが、異なる点は記憶モジュール6の形体である。
図12を参照して、記憶モジュール6が配線基板3に直接に組み込むメモリーチップである記憶ユニット66と、記憶ユニット66と配線基板3との間で封止樹脂により保護されているワイヤボンディング(wire bonding)とを有する。
図12と図13が示すように、第二インターフェースモジュール5がほこりや酸化で記憶ユニット66と配線基板3の動作への影響を防止するため、第二インターフェースモジュール5の第二ケース51が一部の差込開け口510を封鎖する防壁518を更に含める。
上述のように、本考案の読取装置は、第一インターフェースモジュール4で第一インターフェース信号を送信すると、第二インターフェースモジュール5で第二インターフェース信号を送信すると、記憶モジュール6でデータを記録する等のことによって、プロセッサ7で記憶モジュール6からの記憶信号を第一インターフェース信号や第二インターフェース信号に変更し、第一インターフェース信号や第二インターフェース信号を記憶信号に変更し、第一インターフェース信号を第二インターフェース信号に変更し、第二インターフェース信号を第一インターフェース信号に変更して違うインターフェースの間で送信することができる故、本考案の目的に確実に達成できる。
なお、以上は本考案の実施形態の説明に過ぎず、本考案の請求範囲を限定するものではなく、本考案の明細書及び図面の内容に基づきなし得る簡易な修飾及び同じ効果を達成できる構造変化は、いずれも本考案の請求範囲内に属する。
1・・・第一電気装置
11・・・第一インターフェースコネクタ
2・・・第二電気装置
21・・・第二インターフェースコネクタ
3・・・配線基板
31・・・接続パッド
32・・・接続穴
33・・・制限穴
34・・・定位穴
35・・・はんだパッド
4・・・第一インターフェースモジュール
41・・・ハウジング
42・・・第一ケース
421・・・差込穴
43・・・接続突起
44・・・端子
441・・・第一端子
4412・・・第一正逆方向判断端子
442・・・第二端子
4422・・・第二正逆方向判断端子
5・・・第二インターフェースモジュール
51・・・第二ケース
510・・・差込開け口
511・・・収容空間
512・・・定位溝
513・・・制限溝
514・・・接着板
515・・・封止板
516・・・接続突出
517・・・固定シート
518・・・防壁
52・・・ガイドパッド
53・・・ストッパ
531・・・側壁
532・・・接続壁
533・・・接続穴
534・・・保持縁
6・・・記憶モジュール
61・・・絶縁フレーム
611・・・フレーム
612・・・定位柱
613・・・制限柱
614・・・定位突柱
615・・・定位突塊
62・・・弾性端子
621・・・はんだ部
622・・・弾性アーム
63・・・メモリーカード
631・・・信号パッド
65・・・差込スペース
66・・・記憶ユニット
7・・・プロセッサ
8・・・カバー
81・・・周壁
82・・・端壁
821・・・貫通穴
83・・・内部空間

Claims (5)

  1. 第一インターフェースコネクタを有する第一電気製品或は第二インターフェースコネクタを有する第二電気製品に挿し込む装置であって、
    配線基板と、第一インターフェースモジュールと、第二インターフェースモジュールと、記憶モジュールと、プロセッサとを備え、
    前記第一インターフェースモジュールは、前記配線基板に設置されており、ハウジングおよび前記ハウジングに設置されており前記配線基板と電気接続する複数の端子を有し、複数の前記端子は、第一インターフェースコネクタに対応し、第一インターフェース信号を送信し、複数の第一端子を有し、複数の前記第一端子は、前記配線基板の表面に設置されており、前記第一インターフェースモジュールと前記第一インターフェースコネクタとの挿入方向を判断する第一正逆方向判断端子を有し、
    前記第二インターフェースモジュールは、前記配線基板の前記第一インターフェースモジュールの反対側の一面に設置されており、前記配線基板に直接に形成されており、前記第二インターフェースコネクタに対応して第二インターフェース信号を送信する複数のガイドパッドを有し、
    前記記憶モジュールは、前記配線基板と電気接続し、データを記憶可能であり、前記配線基板の複数の前記ガイドパッドの一面との反対側の面に設置する絶縁フレームと、前記絶縁フレームに固定されている複数の弾性端子と、メモリーカードとを有し、前記絶縁フレームと前記複数の弾性端子とにより前記メモリーカードの差込スペースが形成されており、複数の前記弾性端子は、前記配線基板と電気接続するはんだ部を複数有し、複数の前記はんだ部とは反対側に形成されており前記メモリーカードと電気接続する弾性アームとを複数有し、
    前記プロセッサは、前記配線基板と電気接続し、前記記憶モジュールからの記憶信号を前記第一インターフェース信号または前記第二インターフェース信号に変更し、かつ前記第一インターフェース信号または前記第二インターフェース信号を前記記憶信号に変更することを特徴とする読取装置。
  2. 前記第一インターフェースモジュールは、前記ハウジングの前記配線基板とは反対側に設置されている第一ケースを有し、
    複数の前記端子は、前記第一ケース内に設置されており、
    前記第一ケースは前記第一インターフェースコネクタの挿入に用いられる挿入穴を有し、
    前記第二インターフェースモジュールは収容空間が形成されている第二ケースを有し、
    前記収容空間は、複数の前記ガイドパッドを収容し、外部と連通する差込開け口を有することを特徴とする請求項1に記載する読取装置。
  3. カバーを更に備え、
    前記第一インターフェースモジュールは、前記ハウジングの前記配線基板とは反対側に設置されている第一ケースをさらに有し、
    前記第二インターフェースモジュールは収容空間が形成されている第二ケースを有し、
    複数の前記端子は、前記第一ケース内に設置されており、
    前記第一ケースは前記第一インターフェースコネクタの挿入に用いられる挿入穴を有し、
    前記カバーは、外周を一回まわる周壁と、前記周壁の一側に接続する端壁とを有し、前記周壁と前記端壁とにより内部空間が形成されており、前記内部空間が前記ハウジングと前記配線基板の一部と前記第二ケースの一部とを覆い、
    前記端壁は前記第一ケースの貫通に用いられる貫通穴を有することを特徴とする請求項1に記載する読取装置。
  4. 前記第一インターフェースコネクタ、および、前記第二インターフェースコネクタに挿入可能であり、
    前記プロセッサは、前記第一インターフェース信号を前記第二インターフェース信号に変更する、または、前記第二インターフェース信号を前記第一インターフェース信号に変更することを特徴とする請求項1に記載の読取装置。
  5. 複数の前記端子は、複数の第二端子を有し、
    複数の前記第二端子は、前記配線基板の下面に設置されており、前記第一インターフェースモジュールと前記第一インターフェースコネクタとの挿入方向を判断する第二正逆方向判断端子を有することを特徴とする請求項1に記載の読取装置。
JP2015006486U 2015-02-06 2015-12-22 読取装置 Active JP3203004U (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW104201949 2015-02-06
TW104201949U TWM507604U (zh) 2015-02-06 2015-02-06 讀取裝置

Publications (1)

Publication Number Publication Date
JP3203004U true JP3203004U (ja) 2016-03-03

Family

ID=54340786

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2015006486U Active JP3203004U (ja) 2015-02-06 2015-12-22 読取装置

Country Status (6)

Country Link
US (1) US20160232120A1 (ja)
JP (1) JP3203004U (ja)
KR (1) KR20160002845U (ja)
CN (1) CN205104237U (ja)
DE (1) DE202015008609U1 (ja)
TW (1) TWM507604U (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106058553A (zh) * 2016-05-17 2016-10-26 乐视控股(北京)有限公司 一种转接器和双面磁吸式转换组件
CN112905115A (zh) * 2021-02-08 2021-06-04 青岛九日软件科技服务有限责任公司 一种存储器的可双向拆分的智能连接接口及其控制方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3193447U (ja) * 2013-08-08 2014-10-02 詮欣股▲分▼有限公司 読取装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8625270B2 (en) * 1999-08-04 2014-01-07 Super Talent Technology, Corp. USB flash drive with deploying and retracting functionalities using retractable cover/cap
TW200612221A (en) * 2004-10-08 2006-04-16 Compal Electronics Inc Portable storage device with multiple interfaces
TW200935319A (en) * 2008-04-11 2009-08-16 Chant Sincere Co Ltd A card reader
TW201007581A (en) * 2008-08-06 2010-02-16 Chant Sincere Co Ltd Card reader
US20100123006A1 (en) * 2008-11-17 2010-05-20 Singim International Corp. Card reader
US20130201622A1 (en) * 2012-02-03 2013-08-08 Wei-Ting Liu Flash Drive
US20140281139A1 (en) * 2013-03-15 2014-09-18 Leef, Ltd. Dual-interface flash drive
US9306300B2 (en) * 2014-07-07 2016-04-05 Kuang Ying Computer Equipment Co., Ltd. Obversely and reversely pluggable connector structure
TWI556525B (zh) * 2014-07-14 2016-11-01 Advanced Connectek Inc Electrical connector plug

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3193447U (ja) * 2013-08-08 2014-10-02 詮欣股▲分▼有限公司 読取装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
JPNX016000005; Universal Serial Bus Type-C Cable and Connector Specification Revision 1.0 , 20140811, p.18,104-114, USB 3.0 Promoter Group *

Also Published As

Publication number Publication date
KR20160002845U (ko) 2016-08-17
TWM507604U (zh) 2015-08-21
DE202015008609U1 (de) 2016-02-22
CN205104237U (zh) 2016-03-23
US20160232120A1 (en) 2016-08-11

Similar Documents

Publication Publication Date Title
JP3193447U (ja) 読取装置
TWI617103B (zh) Electronic machine
JP5781107B2 (ja) Usb装置
KR200485712Y1 (ko) 복합형 연결 소켓
US8123566B2 (en) Electronic device, adapter and receptacle
JP3203004U (ja) 読取装置
TWM469661U (zh) 傳輸線
JP2009282951A (ja) カードリーダー
EP3295319B1 (en) Interface for multiple connectors
KR20140062268A (ko) 양면 접속형 usb 접속 장치
JP3129844U (ja) メモリーカードアダプタ
US9585272B2 (en) Storage device
US9871316B2 (en) Electronic device
TWI473364B (zh) 電連接器之絕緣本體
US20160041939A1 (en) Sata express interface storage device and motherboard insertedly provided thereof
TWM523203U (zh) 連接器組件
JP3110943U (ja) ファイブインワンメモリカードコネクタの端子装置
TWM469663U (zh) 具有ngff模組的堆疊型連接裝置
CN204155282U (zh) 读卡机
KR20140060607A (ko) 마이크로 유에스비 플러그가 구비된 유에스비 메모리 모듈 및 그 pc 연결용 부속장치
JP3163045U (ja) Usbコネクタ
KR200396861Y1 (ko) 소형 메모리카드 전환장치
KR20140060605A (ko) 두 종류의 마이크로 유에스비 포트가 구비된 유에스비 메모리 모듈
KR20140060606A (ko) 두 종류의 유에스비 플러그가 구비된 유에스비 메모리 모듈
US20140233195A1 (en) Semiconductor device

Legal Events

Date Code Title Description
A623 Registrability report

Free format text: JAPANESE INTERMEDIATE CODE: A623

Effective date: 20151222

R150 Certificate of patent or registration of utility model

Ref document number: 3203004

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250