JP3188679B2 - Output buffer circuit with skew suppression function - Google Patents

Output buffer circuit with skew suppression function

Info

Publication number
JP3188679B2
JP3188679B2 JP01185399A JP1185399A JP3188679B2 JP 3188679 B2 JP3188679 B2 JP 3188679B2 JP 01185399 A JP01185399 A JP 01185399A JP 1185399 A JP1185399 A JP 1185399A JP 3188679 B2 JP3188679 B2 JP 3188679B2
Authority
JP
Japan
Prior art keywords
signal
output
input signal
circuit
period
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP01185399A
Other languages
Japanese (ja)
Other versions
JPH11327710A (en
Inventor
貴士 平田
徹 岩田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP01185399A priority Critical patent/JP3188679B2/en
Publication of JPH11327710A publication Critical patent/JPH11327710A/en
Application granted granted Critical
Publication of JP3188679B2 publication Critical patent/JP3188679B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Logic Circuits (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、スキュー抑制機能
を有する出力バッファ回路に関する。
The present invention relates to an output buffer circuit having a skew suppression function.

【0002】[0002]

【従来の技術】近年、2個のチップ間でデータを送受信
する場合、そのデータの転送レートが高くなるに伴い、
クロック信号と伝送されるデータ間、又は伝送される2
種のデータ相互間でスキューを小さく抑制することが重
要となっている。
2. Description of the Related Art In recent years, when data is transmitted and received between two chips, as the data transfer rate increases,
Between the clock signal and the transmitted data or the transmitted 2
It is important to reduce the skew between types of data.

【0003】従来では、高速なデータ転送が要求される
場合には、DLLやPLL等を用いて、クロック信号や
データの出力タイミングを同一タイミングに調整するこ
とにより、信号の位相ずれであるスキューを抑制するこ
とが行われる。
Conventionally, when high-speed data transfer is required, the output timing of a clock signal or data is adjusted to the same timing using a DLL or a PLL, so that skew, which is a phase shift of a signal, is reduced. Suppression is performed.

【0004】[0004]

【発明が解決しようとする課題】しかしながら、本発明
者等は、前記従来のようにクロック信号やデータの出力
タイミングを同一タイミングに調整するだけでは、より
一層高速なデータ転送において、前記データ等の出力タ
イミングの調整後にもスキューが発生し、このスキュー
に起因してデータ受信が適切に行われないことを見出し
た。
However, the present inventors have found that simply adjusting the output timing of a clock signal or data to the same timing as in the prior art described above, in a higher-speed data transfer, requires the data and the like. It has been found that skew occurs even after adjustment of the output timing, and that data reception is not properly performed due to the skew.

【0005】前記出力タイミングの調整後に発生するス
キューの原因の1つとして、本発明者等は、伝送する信
号が同一論理値に確定している期間(以下、確定期間と
いう)の長短がある点を発見し、これに着目した。以
下、この点を図5に基づいて詳細に説明する。
As one of the causes of the skew occurring after the adjustment of the output timing, the present inventors point out that the length of a period during which signals to be transmitted are determined to have the same logical value (hereinafter referred to as a determined period). And focused on this. Hereinafter, this point will be described in detail with reference to FIG.

【0006】図5において、CLKはクロック信号、D
out1及びDout2は送信側でドライバからバスに出力され
たデータを示す。また、Vrefは受信装置でデータの論
理値を判定する基準値であって、受信装置は、この基準
値Vref以下の電位を"L"レベル、基準値Vrefを越える
電位を"H"レベルと判定する。前記データDout1は、ク
ロック信号CLKの立下りタイミングT1で"L"レベルか
ら"H"レベルに向かって変化し、前記タイミングT1以前
の期間は"L"レベルに保持されており、確定期間の長い
データである。一方、データDout2は、クロック信号C
LKの立上りタイミングT0で"H"レベルから"L"レベル
に向かって変化すると共に、次の立下りタイミングT1
で"L"レベルから"H"レベルに向かって変化する。従っ
て、データDout2は、タイミングT1以前の期間で"L"レ
ベルである期間が短く、確定期間の短いデータである。
データDout1は、タイミングT1で"L"レベルの電位VL
から電位上昇して"H"レベルの電位VHに到達する。こ
れに対し、データDout2は、タイミングT0で電位VHか
ら電位下降するものの、タイミングT1では"L"レベルの
電位VLには到達せず、この電位VLよりも所定電位dV
だけ高い電位値から電位上昇する。その結果、確定期間
の長いデータDout1は、確定期間の短いデータDout2と
比較して、タイミングT1から前記基準値Vrefに到達す
るまでに長い期間を要し、両データDout1、Dout2間に
は、時間差(スキュー)SKtが発生している。このスキ
ューSKtは、クロック信号CLKの周波数が高くなる
ほど、またデータが乗せられるバスの負荷が大きくなる
ほど、顕著になる。以上の説明から、送信側のドライバ
でのデータ出力タイミングを2種のデータDout1,Dout
2で一致させた場合であっても、データの確定期間の長
短に起因してスキューが発生することが判る。
In FIG. 5, CLK is a clock signal, D
out1 and Dout2 indicate data output from the driver to the bus on the transmission side. Vref is a reference value for determining the logical value of data in the receiving device. The receiving device determines that a potential lower than the reference value Vref is "L" level and a potential exceeding the reference value Vref is "H" level. I do. The data Dout1 changes from the “L” level to the “H” level at the falling timing T1 of the clock signal CLK, and is held at the “L” level before the timing T1, and the determination period is long. Data. On the other hand, the data Dout2 is the clock signal C
At the rising timing T0 of the LK, the level changes from the “H” level to the “L” level, and at the next falling timing T1.
Changes from the “L” level to the “H” level. Therefore, the data Dout2 is data having a short “L” level period before the timing T1 and a short fixed period.
The data Dout1 has an “L” level potential VL at timing T1.
, And reaches the "H" level potential VH. On the other hand, although the data Dout2 drops from the potential VH at the timing T0, it does not reach the “L” level potential VL at the timing T1, and the predetermined potential dV is lower than the potential VL.
The potential rises only from a higher potential value. As a result, the data Dout1 having a long determinate period requires a longer period from the timing T1 to reach the reference value Vref as compared with the data Dout2 having a short determinate period. (Skew) SKt has occurred. The skew SKt becomes more remarkable as the frequency of the clock signal CLK increases and as the load on the bus on which data is loaded increases. From the above description, the data output timing at the driver on the transmitting side is determined by the two types of data Dout1 and Dout.
It can be seen that skew occurs due to the length of the data determination period even when the two are matched.

【0007】本発明の目的は、信号の確定期間に依存し
て発生するデータのスキューを有効に抑制できる出力バ
ッファ回路を提供することにある。
An object of the present invention is to provide an output buffer circuit capable of effectively suppressing data skew generated depending on a signal determination period.

【0008】[0008]

【課題を解決するための手段】以上の目的を達成するた
め、本発明では、信号の確定期間を検出し、この検出し
た確定期間の長短に応じてバスの駆動能力を変更するこ
ととする。
In order to achieve the above object, in the present invention, a fixed period of a signal is detected, and the driving capability of the bus is changed according to the length of the detected fixed period.

【0009】即ち、請求項1記載の発明のスキュー抑制
機能を有する出力バッファ回路は、入力信号の論理値に
応じてバスをドライブするドライブ手段と、前記入力信
号をクロック信号に基いて入力し、この入力信号が同一
論理値に維持されている確定期間を検出し、その検出結
果を示す信号を出力する確定期間検出手段と、前記確定
期間検出手段の出力信号を受け、前記確定期間の長短に
応じて、前記ドライブ手段のドライブ能力を制御するド
ライブ能力制御手段とを備えたことを特徴とする。
That is, an output buffer circuit having a skew suppressing function according to the first aspect of the present invention comprises: a drive unit for driving a bus according to a logical value of an input signal; and inputting the input signal based on a clock signal; A fixed period detecting means for detecting a fixed period in which this input signal is maintained at the same logical value, and outputting a signal indicating the detection result, receiving an output signal of the fixed period detecting means, And drivability control means for controlling the drivability of the drive means.

【0010】また、請求項2記載の発明は、前記請求項
1記載のスキュー抑制機能を有する出力バッファ回路に
おいて、前記ドライブ能力制御手段は、前記確定期間検
出手段で検出された確定期間が長い場合には、短い場合
に比較して、ドライブ手段のドライブ能力を高く制御す
ることを特徴とする。
According to a second aspect of the present invention, in the output buffer circuit having the skew suppressing function according to the first aspect, the drive capability control means may be configured so that the determination period detected by the determination period detection unit is long. Is characterized in that the drive capability of the drive means is controlled to be higher than in the case of a short time.

【0011】更に、請求項3記載の発明は、前記請求項
1記載のスキュー抑制機能を有する出力バッファ回路に
おいて、前記確定期間検出手段は、前記クロック信号の
信号取込タイミングで取り込んだ前記入力信号の論理値
を、前記信号取込タイミングよりも1つ前の信号取込タ
イミングで取り込んだ前記入力信号の論理値と比較し、
これにより、前記入力信号の前記確定期間を検出するこ
とを特徴とする。
According to a third aspect of the present invention, in the output buffer circuit having the skew suppressing function according to the first aspect, the definite period detecting means captures the input signal at a timing of capturing the clock signal. Comparing the logical value of the input signal with the logical value of the input signal taken at the signal taking timing one before the signal taking timing,
Thereby, the determination period of the input signal is detected.

【0012】加えて、請求項4記載の発明は、前記請求
項3記載のスキュー抑制機能を有する出力バッファ回路
において、前記確定期間検出手段は、クロック信号の所
定のエッジタイミング毎に動作する第1及び第2のラッ
チ回路と、比較回路とを有し、前記第1のラッチ回路
は、前記入力信号の論理値をラッチすると共に、このラ
ッチした論理値を出力し、前記第2のラッチ回路は、前
記第1のラッチ回路が出力した論理値をラッチすると共
に、このラッチした論理値を出力し、前記比較回路は、
前記第1及び第2のラッチ回路が出力した論理値同志を
比較し、この比較結果を前記ドライブ能力制御手段に出
力することを特徴とする。
According to a fourth aspect of the present invention, in the output buffer circuit having the skew suppression function according to the third aspect, the fixed period detecting means operates at every predetermined edge timing of the clock signal. And a second latch circuit, and a comparison circuit, wherein the first latch circuit latches the logical value of the input signal and outputs the latched logical value, and the second latch circuit , Latching the logical value output by the first latch circuit, and outputting the latched logical value.
The logical values output by the first and second latch circuits are compared with each other, and the comparison result is output to the drive capability control means.

【0013】また、請求項5記載の発明は、前記請求項
1記載のスキュー抑制機能を有する出力バッファ回路に
おいて、前記確定期間検出手段から前記ドライブ能力制
御手段に出力される信号を設定時間遅延する遅延手段を
有し、前記遅延手段が遅延する設定時間は、前記ドライ
ブ手段のドライブ能力が、前記確定期間検出手段による
確定期間の検出後の前記入力信号の最初の論理値変化時
に合わせて変更されるように設定されることを特徴とす
る。
According to a fifth aspect of the present invention, in the output buffer circuit having the skew suppressing function according to the first aspect, a signal output from the fixed period detecting means to the drive capability control means is delayed for a set time. The set time delayed by the delay means is changed in accordance with the first logical value change of the input signal after the drivability of the drive means is detected by the definite period detection means by the definite period. It is characterized by being set so that.

【0014】更に、請求項6記載の発明は、前記請求項
1記載のスキュー抑制機能を有する出力バッファ回路に
おいて、前記ドライブ手段がドライブするバスには、相
互間で信号の送受信を行う複数個の半導体集積回路が接
続されていることを特徴とする。
According to a sixth aspect of the present invention, in the output buffer circuit having the skew suppression function according to the first aspect, a plurality of buses driven by the drive means are provided with a plurality of buses for transmitting and receiving signals to and from each other. The semiconductor integrated circuit is connected.

【0015】以上の構成により、請求項1ないし請求項
6記載の発明では、入力信号の確定期間の長短に応じて
ドライブ手段のバスドライブ能力がドライブ能力制御手
段により変更される。従って、例えば、入力信号の確定
期間が長い場合、即ち、その後に行われる入力信号の論
理値の遷移に長い期間を要する場合には、入力信号の確
定期間が短い場合に比して、ドライブ手段のドライブ能
力が高く変更され、これにより、入力信号の論理値の遷
移は前記長い期間よりも短縮される。その結果、入力信
号の確定期間の長短に拘わらず、入力信号の論理値の遷
移期間が常にほぼ同一期間になって、入力信号の確定期
間に依存したデータのスキューが効果的に抑制されるこ
とになる。
With the above arrangement, according to the first to sixth aspects of the present invention, the bus drive capability of the drive unit is changed by the drive capability control unit according to the length of the input signal determination period. Therefore, for example, when the fixed period of the input signal is long, that is, when a long period is required for the transition of the logical value of the input signal to be performed thereafter, the drive unit is compared with the case where the fixed period of the input signal is short. Of the input signal is changed to be higher, so that the transition of the logical value of the input signal is shorter than the long period. As a result, regardless of the length of the fixed period of the input signal, the transition period of the logical value of the input signal is always almost the same period, and data skew depending on the fixed period of the input signal is effectively suppressed. become.

【0016】[0016]

【発明の実施の形態】以下、本発明の実施の形態を図面
に基づいて説明する。
Embodiments of the present invention will be described below with reference to the drawings.

【0017】図1は信号の送受信システムの全体概略構
成を示す。同図において、1は6個の半導体集積回路
(LSI)であって、これ等半導体集積回路1は共用する
複数本(同図では2本)のバス6に接続される。これ等
半導体集積回路1は、相互間で信号の送受信を行う。所
定の2個の半導体集積回路間で信号の送受信を行う場合
には、送信側の半導体集積回路がバス6の電位をドライ
ブし、受信側の半導体集積回路は前記バス6の電位変化
を検知して信号を受信する。送信側の半導体集積回路で
は、バス6の容量及び他の5個の半導体集積回路1の入
力容量をドライブする必要がある。バス6の容量は、接
続される半導体集積回路の個数が多くなるほど、即ちバ
ス長が長くなるほど、大きくなる。
FIG. 1 shows the overall schematic configuration of a signal transmission / reception system. In FIG. 1, reference numeral 1 denotes six semiconductor integrated circuits.
(LSI), and these semiconductor integrated circuits 1 are connected to a plurality of (two in the figure) shared buses 6. These semiconductor integrated circuits 1 transmit and receive signals to and from each other. When transmitting and receiving a signal between two predetermined semiconductor integrated circuits, the semiconductor integrated circuit on the transmitting side drives the potential of the bus 6 and the semiconductor integrated circuit on the receiving side detects a change in the potential of the bus 6. To receive the signal. In the semiconductor integrated circuit on the transmitting side, it is necessary to drive the capacity of the bus 6 and the input capacity of the other five semiconductor integrated circuits 1. The capacity of the bus 6 increases as the number of connected semiconductor integrated circuits increases, that is, as the bus length increases.

【0018】前記各半導体集積回路1は、図2に示すよ
うに内部に、信号送信用の出力バッファ回路10を備え
る。この出力バッファ回路10は、バス6の本数に等し
い数だけ設けられる。図2では、1本のバス6に対する
出力バッファ回路10のみを記載している。この出力バ
ッファ回路10において、DINは入力信号、14は前
記入力信号DINを受け、この入力信号DINが同一論
理値に維持されている確定期間を検出する確定期間検出
回路(確定期間検出手段)、11は前記確定期間検出回
路14の出力信号SEL1を設定時間遅延して遅延信号
SEL2を出力する遅延回路(遅延手段)、12は前記
確定期間検出回路14に含まれるラッチ回路(後述)2
0の出力信号DL1を受け、この信号DL1を前記バス
6に出力するドライバ(ドライブ手段)である。また、
15は前記確定期間検出回路14で検出された確定期間
の長短に応じて前記ドライバ12のドライブ能力を大小
変更するドライブ能力制御回路(ドライブ能力制御手
段)である。
Each of the semiconductor integrated circuits 1 has an output buffer circuit 10 for signal transmission therein as shown in FIG. The output buffer circuits 10 are provided in a number equal to the number of the buses 6. FIG. 2 shows only the output buffer circuit 10 for one bus 6. In the output buffer circuit 10, DIN is an input signal, 14 is the input signal DIN, and a fixed period detecting circuit (fixed period detecting means) for detecting a fixed period in which the input signal DIN is maintained at the same logical value; Reference numeral 11 denotes a delay circuit (delay means) for delaying the output signal SEL1 of the definite period detection circuit 14 by a set time and outputting a delay signal SEL2, and 12 denotes a latch circuit (described later) included in the definite period detection circuit 14.
The driver (drive means) receives the output signal DL1 of 0 and outputs the signal DL1 to the bus 6. Also,
Reference numeral 15 denotes a drive capability control circuit (drive capability control means) that changes the drive capability of the driver 12 according to the length of the determination period detected by the determination period detection circuit 14.

【0019】前記確定期間検出回路14の内部構成を説
明する。確定期間検出回路14において、20、21は
各々Dラッチより成る第1及び第2のラッチ回路であっ
て、この両ラッチ回路20、21は共にクロック信号C
LKに基づいて動作し、このクロック信号CLKの立上
りエッジを信号取込タイミングとする。前記第1のラッ
チ回路20は、前記入力信号DINの論理値をラッチす
ると共に、このラッチした論理値を出力する。従って、
第1のラッチ回路20の出力DL1は、図4に示すよう
に、入力信号DINをクロック信号CLKの立上りエッ
ジまで遅らせた信号となる。また、前記第2のラッチ回
路21は、前記第1のラッチ回路20の出力DL1をラ
ッチすると共に、このラッチした論理値を出力する。従
って、第2のラッチ回路21の出力DL2は、図4に示
すように、第1のラッチ回路20の出力信号DL1をク
ロック信号CLKの1周期分遅らせた信号となる。
The internal configuration of the fixed period detection circuit 14 will be described. In the fixed period detection circuit 14, reference numerals 20 and 21 denote first and second latch circuits each including a D latch.
It operates based on LK, and sets the rising edge of this clock signal CLK as the signal fetch timing. The first latch circuit 20 latches a logical value of the input signal DIN and outputs the latched logical value. Therefore,
As shown in FIG. 4, the output DL1 of the first latch circuit 20 is a signal obtained by delaying the input signal DIN until the rising edge of the clock signal CLK. The second latch circuit 21 latches the output DL1 of the first latch circuit 20, and outputs the latched logical value. Accordingly, the output DL2 of the second latch circuit 21 is a signal obtained by delaying the output signal DL1 of the first latch circuit 20 by one cycle of the clock signal CLK, as shown in FIG.

【0020】前記確定期間検出回路14は、更に比較回
路23を備える。この比較回路23は、前記第1及び第
2のラッチ回路20、21の出力DL1、DL2を入力
し、この両入力を比較して、図4からも判るように、こ
の両入力の論理値が一致するときには"H"レベルの選択
信号SEL1を出力し、両入力の論理値が一致しないと
きには"L"レベルの選択信号SEL1を出力する。即
ち、比較回路23は、クロック信号CLKの立上りエッ
ジ(信号取込タイミング)での入力信号DINの論理値
DL1と、その立上りエッジの1つ前の立上りエッジで
の入力信号DINの論理値DL2とを比較して、入力信
号DINの論理値がクロック信号CLKの2周期分続く
状態を検出し、この状態を入力信号DINの確定期間が
長い状態と判断して、"H"レベルの選択信号SEL1を
出力する。
The fixed period detection circuit 14 further includes a comparison circuit 23. The comparison circuit 23 receives the outputs DL1 and DL2 of the first and second latch circuits 20 and 21 and compares these inputs. As can be seen from FIG. When they match, an "H" level selection signal SEL1 is output. When the logical values of both inputs do not match, an "L" level selection signal SEL1 is output. That is, the comparison circuit 23 calculates the logic value DL1 of the input signal DIN at the rising edge (signal fetch timing) of the clock signal CLK and the logic value DL2 of the input signal DIN at the rising edge immediately before the rising edge. To detect a state in which the logical value of the input signal DIN lasts for two cycles of the clock signal CLK. This state is determined to be a state in which the definite period of the input signal DIN is long, and the "H" level selection signal SEL1 is determined. Is output.

【0021】前記遅延回路11の設定時間、即ち選択信
号SEL1を遅らせる期間は、図4に示す遅延選択信号
SEL2から判るように、前記第1のラッチ回路20の
出力信号DL1の論理値が連続する2周期で同一値とな
った場合に、その次の論理値変化(図4に示すタイミン
グA)が前記"H"レベルの遅延選択信号SEL2の発生
期間内に入るように、本実施の形態ではクロック信号C
LKの約半周期分に設定される。
During the set time of the delay circuit 11, that is, the period for delaying the selection signal SEL1, the logical value of the output signal DL1 of the first latch circuit 20 is continuous as can be seen from the delay selection signal SEL2 shown in FIG. In the present embodiment, when the same value is obtained in two cycles, the next change in the logical value (timing A shown in FIG. 4) is within the generation period of the "H" level delay selection signal SEL2. Clock signal C
It is set to about half a cycle of LK.

【0022】次に、前記ドライバ12及び前記ドライブ
能力制御回路15の内部構成を図3に基づいて説明す
る。同図において、ドライバ12は、同一内部構成のメ
インドライバ12a及び補助ドライバ12bから成る。
メインドライバ12aは、前記第1のラッチ回路20の
出力信号DL1を反転した信号を受け、この反転信号に
応じた出力DOUTによりバス6を駆動する。一方、補
助ドライバ12bは、前記ドライブ能力制御回路15の
出力CON1、CON2を受け、この両信号に応じた出
力DOUTによりバス6を駆動する。
Next, the internal configuration of the driver 12 and the drive capability control circuit 15 will be described with reference to FIG. In FIG. 1, a driver 12 includes a main driver 12a and an auxiliary driver 12b having the same internal configuration.
The main driver 12a receives a signal obtained by inverting the output signal DL1 of the first latch circuit 20, and drives the bus 6 with an output DOUT corresponding to the inverted signal. On the other hand, the auxiliary driver 12b receives the outputs CON1 and CON2 of the drive capability control circuit 15, and drives the bus 6 with an output DOUT corresponding to these signals.

【0023】図3のドライブ能力制御回路15は、NA
ND回路15aとNOR回路15bとを有する。前記N
AND回路15aには、前記遅延回路11からの遅延選
択信号SEL2、及び第1のラッチ回路20の出力信号
DL1が入力される。NAND回路15aの出力CON
1は、前記補助ドライバ12bのPMOSトランジスタ
200に出力される。また、前記NOR回路15bに
は、前記遅延回路11からの遅延選択信号SEL2をイ
ンバータ15cで反転した信号、及び前記第1のラッチ
回路20の出力信号DL1が入力される。NOR回路1
5bの出力CON2は、前記補助ドライバ12bのNM
OSトランジスタ210に出力される。尚、ドライブ能
力制御回路15において、15dは、第1のラッチ回路
20の出力信号DL1を反転するインバータであって、
その出力は前記メインドライバ12aに出力されてい
る。
The drive capability control circuit 15 shown in FIG.
It has an ND circuit 15a and a NOR circuit 15b. The N
The delay selection signal SEL2 from the delay circuit 11 and the output signal DL1 of the first latch circuit 20 are input to the AND circuit 15a. Output CON of NAND circuit 15a
1 is output to the PMOS transistor 200 of the auxiliary driver 12b. Further, a signal obtained by inverting the delay selection signal SEL2 from the delay circuit 11 by the inverter 15c and an output signal DL1 of the first latch circuit 20 are input to the NOR circuit 15b. NOR circuit 1
The output CON2 of the auxiliary driver 12b is connected to the NM of the auxiliary driver 12b.
Output to the OS transistor 210. In the drive capability control circuit 15, reference numeral 15d denotes an inverter for inverting the output signal DL1 of the first latch circuit 20,
The output is output to the main driver 12a.

【0024】従って、前記ドライバ12において、メイ
ンドライバ12aは、常時、第1のラッチ回路20の出
力信号DL1に応じて動作する。また、補助ドライバ1
2bは、前記遅延回路11の遅延選択信号SEL2が"
H"レベルの際、即ち入力信号DINの論理値が連続す
る2周期で同一値である際(確定期間が長い場合)に限
り、第1のラッチ回路20の出力信号DL1に応じて動
作して、バス6のドライブ能力を高く変更する。
Therefore, in the driver 12, the main driver 12a always operates according to the output signal DL1 of the first latch circuit 20. Also, the auxiliary driver 1
2b indicates that the delay selection signal SEL2 of the delay circuit 11 is "
Only when the logic level of the input signal DIN is the H level, that is, when the logic value of the input signal DIN is the same value in two consecutive cycles (when the determination period is long), the operation is performed in accordance with the output signal DL1 of the first latch circuit 20. , The drive capacity of the bus 6 is changed to be higher.

【0025】尚、ドライバ12の構成は種々変更可能で
ある。例えば、前記2つのドライバ12a、12bを常
時動作させ、遅延回路11の遅延選択信号SEL2が"
L"レベルの際(確定期間が短い場合)に補助ドライバ
12bの動作を停止させて、バス6のドライブ能力を低
く制御してもよい。確定期間が長い場合と短い場合との
何れを基準とするかは任意であり、例えば、入力信号D
INの遷移が頻繁で多い場合には確定期間が短い場合を
基準とすればよい。更に、ドライバ12のドライブ能力
の変更幅は、信号DINの確定期間の長短に起因して発
生するスキューの大きさに対応できるように、例えば、
クロック信号CLKの周波数や、バス6の負荷容量等に
応じて設定すればよい。
The configuration of the driver 12 can be variously changed. For example, the two drivers 12a and 12b are always operated, and the delay selection signal SEL2 of the delay circuit 11 is set to "
The operation of the auxiliary driver 12b may be stopped at the time of the L "level (when the fixed period is short) to control the drive capability of the bus 6 to be low. Is optional. For example, the input signal D
In the case where the transition of IN is frequent and many, the case where the determination period is short may be used as a reference. Further, the change width of the drive capability of the driver 12 can correspond to the magnitude of the skew generated due to the length of the fixed period of the signal DIN.
What is necessary is just to set according to the frequency of the clock signal CLK, the load capacity of the bus 6, etc.

【0026】以上の構成から、本実施の形態において
は、入力信号DINの論理値がクロック信号CLKの1
周期毎に変化する場合、即ち入力信号DINの確定期間
が短い場合には、確定期間検出回路14は"L"レベルの
選択信号SEL1を出力し、ドライブ能力制御回路15
はその出力信号CON1、CON2によりドライバ12
の補助ドライバ12bを停止状態に制御する。従って、
ドライバ12では、メインドライバ12aのみが第1の
ラッチ回路20の出力信号DL1に応じて動作して、ド
ライブ能力は通常値となる。
According to the above configuration, in the present embodiment, the logical value of input signal DIN is one of clock signal CLK.
If it changes every cycle, that is, if the definite period of the input signal DIN is short, the definite period detection circuit 14 outputs an "L" level selection signal SEL1 and the drive capability control circuit 15
Is the driver 12 according to the output signals CON1 and CON2.
Of the auxiliary driver 12b is stopped. Therefore,
In the driver 12, only the main driver 12a operates according to the output signal DL1 of the first latch circuit 20, and the drive capability becomes a normal value.

【0027】一方、入力信号DINの論理値がクロック
信号CLKの連続する2周期で同一値である場合、即ち
入力信号DINの確定期間が長い場合には、確定期間検
出回路14は"H"レベルの選択信号SEL1を出力し、
ドライブ能力制御回路15はその出力信号CON1、C
ON2によりドライバ12の補助ドライバ12bを動作
状態に制御する。その結果、ドライバ12のドライブ能
力は、メインドライバ12aの能力に補助ドライバ12
bの能力が加わった高いドライブ能力に変更される。そ
の結果、図4に示すように、第1のラッチ回路20の出
力信号DL1の論理値が2周期で同一値となった後の変
化時(同図に示すA及びB)には、ドライバ12の出力
DOUTの波形は、同図に示す従来の出力DOUT'の
波形に比較して、変化の傾きが大きくなり、基準値Vre
fに達するまでの時間tf1、tr1(電位下降する場合にt
f1、電位上昇する場合にtr1)が従来の出力DOUT'で
の同時間tf2、tr2よりも短くなる。その結果、図4に
示すように、本実施の形態では、信号DINが1周期毎
に変化する場合と同一論理値が2周期続く場合との双方
で、基準値Vrefに達するまでの時間が同一値tf1、tr
1となり、スキューが無くなることになる。
On the other hand, when the logical value of the input signal DIN is the same value in two consecutive cycles of the clock signal CLK, that is, when the definite period of the input signal DIN is long, the definite period detection circuit 14 outputs the "H" level. And outputs the selection signal SEL1 of
The drive capacity control circuit 15 outputs the output signals CON1, C
The auxiliary driver 12b of the driver 12 is controlled to the operating state by ON2. As a result, the driving capability of the driver 12 is changed to the capability of the main driver 12a.
The driving capability is changed to a higher driving capability with the capability b. As a result, as shown in FIG. 4, when the logic value of the output signal DL1 of the first latch circuit 20 changes after the same value in two cycles (A and B shown in FIG. 4), the driver 12 The output DOUT waveform has a larger slope of change than the conventional output DOUT ′ waveform shown in FIG.
times tf1 and tr1 until the voltage f reaches t
When the potential f1 rises, tr1) becomes shorter than the same time tf2, tr2 at the conventional output DOUT '. As a result, as shown in FIG. 4, in the present embodiment, the time required to reach the reference value Vref is the same both when the signal DIN changes every cycle and when the same logical value continues for two cycles. Values tf1, tr
It becomes 1 and there is no skew.

【0028】尚、前記実施の形態では、ドライバ12の
ドライブ能力を2段階に制御したが、必要に応じて3段
階以上に制御しても良いのは勿論である。例えば、信号
の受信側で、信号の"H"、"L"のレベル判定の基準値V
refを複数持つ場合には、これに対応する段階にドライ
ブ能力を制御する。この場合には、確定期間検出回路1
4は、信号DINの確定期間として、信号DINの同一
論理値が何周期続くかを検出し、その確定期間の長さに
応じた選択信号をドライバ12に出力する。
In the above-described embodiment, the driving capability of the driver 12 is controlled in two stages. However, it is needless to say that the driving capability may be controlled in three or more stages as necessary. For example, on the receiving side of the signal, the reference value V for determining the level of “H” or “L” of the signal.
When there are a plurality of refs, the drive capability is controlled at a stage corresponding to this. In this case, the fixed period detection circuit 1
4 detects how many cycles of the same logical value of the signal DIN continue as a decision period of the signal DIN, and outputs a selection signal corresponding to the length of the decision period to the driver 12.

【0029】また、前記実施の形態では、クロック信号
CLKの立上りエッジを信号DINの取込みタイミング
としたが、本発明はこれに限定されず、その他、信号取
込みタイミングとして、クロック信号CLKの立下りエ
ッジのみを用いたり、クロック信号CLKの立上りエッ
ジ及び立下りエッジの双方を用いても良いのは勿論であ
る。
In the above embodiment, the rising edge of the clock signal CLK is taken as the timing for taking in the signal DIN. However, the present invention is not limited to this. In addition, the falling edge of the clock signal CLK may be taken as the signal taking-in timing. Of course, only the rising edge and the falling edge of the clock signal CLK may be used.

【0030】[0030]

【発明の効果】以上説明したように、請求項1ないし請
求項6記載の発明の出力バッファ回路によれは、ドライ
ブ手段のバスドライブ能力を、入力信号の確定期間の長
短に応じて変更したので、入力信号の確定期間の長短に
拘わらず、入力信号の論理値の遷移期間を常にほぼ同一
期間にできて、入力信号の確定期間に依存したデータの
スキューを効果的に抑制できる。
As described above, according to the output buffer circuit of the first to sixth aspects of the present invention, the bus drive capability of the drive means is changed according to the length of the fixed period of the input signal. Regardless of the length of the input signal determination period, the transition period of the logic value of the input signal can always be made substantially the same, and data skew depending on the input signal determination period can be effectively suppressed.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の実施の形態の出力バッファ回路が備え
られる信号送受信システムの全体構成を示す図である。
FIG. 1 is a diagram illustrating an overall configuration of a signal transmission / reception system including an output buffer circuit according to an embodiment of the present invention.

【図2】本発明の実施の形態の出力バッファ回路の構成
を示す図である。
FIG. 2 is a diagram showing a configuration of an output buffer circuit according to the embodiment of the present invention.

【図3】同出力バッファ回路に備えるドライブ能力制御
回路及びドライバの内部構成を示す図である。
FIG. 3 is a diagram showing an internal configuration of a drive capability control circuit and a driver provided in the output buffer circuit.

【図4】同出力バッファ回路の動作を説明するタイミン
グチャート図である。
FIG. 4 is a timing chart illustrating the operation of the output buffer circuit.

【図5】入力信号の確定期間の長短に応じてその入力信
号の論理値の遷移期間が異なる様子を説明した図であ
る。
FIG. 5 is a diagram illustrating a state in which a transition period of a logical value of an input signal varies according to the length of a fixed period of the input signal.

【符号の説明】[Explanation of symbols]

1 半導体集積回路 6 バス 10 出力バッファ回路 11 遅延回路(遅延手段) 12 ドライバ(ドライブ手段) 12a メインドライバ 12b 補助ドライバ 14 確定期間検出回路(確定期間検出手段) 15 ドライブ能力制御回路(ドライブ能力制御手
段) 20 第1のラッチ回路 21 第2のラッチ回路 23 比較回路 DIN 入力信号
DESCRIPTION OF SYMBOLS 1 Semiconductor integrated circuit 6 Bus 10 Output buffer circuit 11 Delay circuit (Delay means) 12 Driver (Drive means) 12a Main driver 12b Auxiliary driver 14 Definite period detection circuit (Definite period detection means) 15 Drive capability control circuit (Drive capability control unit) 20) first latch circuit 21 second latch circuit 23 comparison circuit DIN input signal

フロントページの続き (58)調査した分野(Int.Cl.7,DB名) G06F 3/00 H03K 19/0175 特許ファイル(PATOLIS)Continuation of the front page (58) Fields investigated (Int. Cl. 7 , DB name) G06F 3/00 H03K 19/0175 Patent file (PATOLIS)

Claims (6)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 入力信号の論理値に応じてバスをドライ
ブするドライブ手段と、 前記入力信号をクロック信号に基いて入力し、この入力
信号が同一論理値に維持されている確定期間を検出し、
その検出結果を示す信号を出力する確定期間検出手段
と、 前記確定期間検出手段の出力信号を受け、前記確定期間
の長短に応じて、前記ドライブ手段のドライブ能力を制
御するドライブ能力制御手段とを備えたことを特徴とす
るスキュー抑制機能を有する出力バッファ回路。
1. A drive means for driving a bus in accordance with a logical value of an input signal, the input signal being input based on a clock signal, and detecting a fixed period in which the input signal is maintained at the same logical value. ,
A fixed period detecting unit that outputs a signal indicating the detection result; and a drive capability control unit that receives an output signal of the fixed period detecting unit and controls the drive capability of the drive unit according to the length of the fixed period. An output buffer circuit having a skew suppression function, comprising:
【請求項2】 前記ドライブ能力制御手段は、 前記確定期間検出手段で検出された確定期間が長い場合
には、短い場合に比較して、ドライブ手段のドライブ能
力を高く制御することを特徴とする請求項1記載のスキ
ュー抑制機能を有する出力バッファ回路。
2. The drive capability control unit controls the drive capability of the drive unit to be higher when the determination period detected by the determination period detector is longer than when the determination period is shorter. An output buffer circuit having a skew suppression function according to claim 1.
【請求項3】 前記確定期間検出手段は、 前記クロック信号の信号取込タイミングで取り込んだ前
記入力信号の論理値を、前記信号取込タイミングよりも
1つ前の信号取込タイミングで取り込んだ前記入力信号
の論理値と比較し、 これにより、前記入力信号の前記確定期間を検出するこ
とを特徴とする請求項1記載のスキュー抑制機能を有す
る出力バッファ回路。
3. The method according to claim 1, wherein the determining period detecting means captures a logical value of the input signal captured at a signal capturing timing of the clock signal at a signal capturing timing immediately before the signal capturing timing. 2. The output buffer circuit having a skew suppression function according to claim 1, wherein the logic circuit compares the logical value of the input signal with the logical value of the input signal, thereby detecting the fixed period of the input signal.
【請求項4】 前記確定期間検出手段は、 クロック信号の所定のエッジタイミング毎に動作する第
1及び第2のラッチ回路と、比較回路とを有し、 前記第1のラッチ回路は、前記入力信号の論理値をラッ
チすると共に、このラッチした論理値を出力し、 前記第2のラッチ回路は、前記第1のラッチ回路が出力
した論理値をラッチすると共に、このラッチした論理値
を出力し、 前記比較回路は、前記第1及び第2のラッチ回路が出力
した論理値同志を比較し、この比較結果を前記ドライブ
能力制御手段に出力することを特徴とする請求項3記載
のスキュー抑制機能を有する出力バッファ回路。
4. The fixed period detecting means includes first and second latch circuits that operate at predetermined edge timings of a clock signal, and a comparison circuit, wherein the first latch circuit is configured to receive the input signal. The logic value of the signal is latched, and the latched logic value is output. The second latch circuit latches the logic value output by the first latch circuit, and outputs the latched logic value. 4. The skew suppression function according to claim 3, wherein the comparison circuit compares the logical values output by the first and second latch circuits, and outputs a result of the comparison to the drive capability control means. An output buffer circuit having:
【請求項5】 前記確定期間検出手段から前記ドライブ
能力制御手段に出力される信号を設定時間遅延する遅延
手段を有し、 前記遅延手段が遅延する設定時間は、 前記ドライブ手段のドライブ能力が、前記確定期間検出
手段による確定期間の検出後の前記入力信号の最初の論
理値変化時に合わせて変更されるように設定されること
を特徴とする請求項1記載のスキュー抑制機能を有する
出力バッファ回路。
5. A delay unit for delaying a signal output from the fixed period detection unit to the drive capability control unit for a set time, wherein the delay time of the delay unit is such that the drive capability of the drive unit is: 2. The output buffer circuit having a skew suppression function according to claim 1, wherein the output buffer circuit is set so as to be changed in accordance with a first logical value change of the input signal after the detection of the final period by the final period detector. .
【請求項6】 前記ドライブ手段がドライブするバスに
は、 相互間で信号の送受信を行う複数個の半導体集積回路が
接続されていることを特徴とする請求項1記載のスキュ
ー抑制機能を有する出力バッファ回路。
6. An output having a skew suppression function according to claim 1, wherein a plurality of semiconductor integrated circuits for transmitting and receiving signals to and from each other are connected to a bus driven by said drive means. Buffer circuit.
JP01185399A 1998-01-22 1999-01-20 Output buffer circuit with skew suppression function Expired - Fee Related JP3188679B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP01185399A JP3188679B2 (en) 1998-01-22 1999-01-20 Output buffer circuit with skew suppression function

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP1022598 1998-01-22
JP10-10225 1998-01-22
JP01185399A JP3188679B2 (en) 1998-01-22 1999-01-20 Output buffer circuit with skew suppression function

Publications (2)

Publication Number Publication Date
JPH11327710A JPH11327710A (en) 1999-11-30
JP3188679B2 true JP3188679B2 (en) 2001-07-16

Family

ID=26345463

Family Applications (1)

Application Number Title Priority Date Filing Date
JP01185399A Expired - Fee Related JP3188679B2 (en) 1998-01-22 1999-01-20 Output buffer circuit with skew suppression function

Country Status (1)

Country Link
JP (1) JP3188679B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100640582B1 (en) 2004-08-06 2006-10-31 삼성전자주식회사 Open drain output buffer capable of reducing channel skew based on data pattern

Also Published As

Publication number Publication date
JPH11327710A (en) 1999-11-30

Similar Documents

Publication Publication Date Title
US7249290B2 (en) Deskew circuit and disk array control device using the deskew circuit, and deskew method
JP3960752B2 (en) High-speed signals for interfacing VLSI (very large scale integration) CMOS (complementary metal oxide semiconductor) circuits
KR100680330B1 (en) Method and apparatus for adjusting control signal timing in a memory device
US7558133B2 (en) System and method for capturing data signals using a data strobe signal
KR100295674B1 (en) Analog mixed digital dll
US7948268B2 (en) Time-balanced multiplexer switching methods and apparatus
KR20000076004A (en) Delay-locked loop with binary-coupled capacitor
JP4419067B2 (en) Semiconductor device, memory device and memory module having digital interface
EP0237898B1 (en) Semiconductor large scale integrated circuit with noise cut circuit
US6313674B1 (en) Synchronizing circuit for generating internal signal synchronized to external signal
US6393080B1 (en) Apparatus comprising clock control circuit and device using internal clock signal synchronized to external clock signal
JPH08129439A (en) Bus driver
US6829316B1 (en) Input circuit and output circuit
US6556488B2 (en) Delay locked loop for use in semiconductor memory device
JP3188679B2 (en) Output buffer circuit with skew suppression function
US7378877B2 (en) Output buffer circuit
KR100545075B1 (en) Skewing-suppressive output buffer circuit
JP3590361B2 (en) Integrated circuit device
EP1766779A2 (en) Dynamic-to-static logic converter
US6498516B2 (en) Minimizing the effect of clock skew in bit line write driver
JP4945616B2 (en) Semiconductor device having digital interface
US6715115B1 (en) Semiconductor integrated circuit device capable of outputting leading data of a series of multiple burst-readout data without delay
US6701423B2 (en) High speed address sequencer
JP2000174609A (en) Input buffer provided with adjustment function for skew suppression
JP3468505B2 (en) I / O circuit of semiconductor device

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090511

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100511

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110511

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110511

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120511

Year of fee payment: 11

LAPS Cancellation because of no payment of annual fees