JP3133558U - デジタル−アナログ変換器を共用可能なavプレーヤーチップ、avシステム、及び関連する方法 - Google Patents

デジタル−アナログ変換器を共用可能なavプレーヤーチップ、avシステム、及び関連する方法 Download PDF

Info

Publication number
JP3133558U
JP3133558U JP2007000556U JP2007000556U JP3133558U JP 3133558 U JP3133558 U JP 3133558U JP 2007000556 U JP2007000556 U JP 2007000556U JP 2007000556 U JP2007000556 U JP 2007000556U JP 3133558 U JP3133558 U JP 3133558U
Authority
JP
Japan
Prior art keywords
signal
format
digital
coupled
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2007000556U
Other languages
English (en)
Inventor
松鴻 李
偉智 黄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Princeton Technology Corp
Original Assignee
Princeton Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Princeton Technology Corp filed Critical Princeton Technology Corp
Application granted granted Critical
Publication of JP3133558U publication Critical patent/JP3133558U/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/84Television signal recording using optical recording
    • H04N5/85Television signal recording using optical recording on discs or drums
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

【課題】デジタル−アナログ変換器を共用可能なAVプレーヤーチップ及びAVシステムを提供する。
【解決手段】AVプレーヤーチップは、TVエンコーダと、タイミング制御器と、マルチプレクサと、複数のデジタル−アナログ変換器とを有する。TVエンコーダは、第1の画像信号をTVビデオ信号に変換するために用いられる。タイミング制御器は、出力信号を発生させるために用いられる。マルチプレクサは、前記TVエンコーダへ結合された第1の入力端の組と、前記タイミング制御器へ結合された第2の入力端の組と、制御端と、出力端の組とを有する。マルチプレクサは、前記制御端によって受信された制御信号に従って出力端の組へTVビデオ信号又は出力信号を出力する。複数のデジタル−アナログ変換器は、マルチプレクサの出力端の組へ結合され、TVビデオ信号を第1の再生信号に変換し且つ出力信号を第2の再生信号に変換する。
【選択図】図2

Description

本考案は、デジタル−アナログ変換器を共用可能なAVプレーヤーチップ及び関連するAVシステムに関し、更に具体的には、出力信号の信号形式を選択するようマルチプレクサを用いるAVプレーヤーチップ及び関連するAVシステムに関する。
マルチメディア技術における近年の進歩及び情報の高速化に伴って、種々雑多なオーディオ・ビデオ装置が、画像及び音声の感覚的楽しさ及びデータ伝送を提供するために用いられる。しかし、日に日にオーディオ・ビデオ技術が変化するとともに、多種多様な信号規格を有する画像信号及び音声信号が流行の流れに乗ってやって来る。デジタル・テレビジョンは、通常、様々なアナログ表示インターフェースに対応する。例えば、ビデオ信号は、コンポジットビデオ放送信号(CVBS)、Sビデオ信号、クロミナンス・ビデオ信号(Y、Pb、又はPr)等に分けられる。TFTLCDモニタは、通常、例えばR、G、B形式といった画像信号に対応する。同時に画像を見るための外部接続テレビジョン又は内蔵TFTLCDモニタに満足するために、AVプレーヤーチップは、通常、二組のデジタル−アナログ変換器を有する。そのうちの一組のデジタル−アナログ変換器は、コンポジットビデオ形式及びSビデオ形式で(又はY、Pb、Pr形式で)画像信号を外部接続テレビジョンのAV端子へ出力するために用いられ、他方の組のデジタル−アナログ変換器は、画像を再生するために、R、G、及びB形式で画像信号をTFTLCDモニタへ出力するために用いられる。
マルチメディア電子機器製品は、現在、マルチメディア技術及びデジタル保存技術における進歩により、ますます多くの機能を提供する。近年、マルチメディア電子機器製品は、人々の生活の大部分を占めつつある。例えば、携帯電話、携帯型マルチメディアプレーヤー、デジタル・テレビジョン、及び他の無線装置などのマルチメディア電子機器製品が日に日に成熟しつつあることに起因して、マルチメディア電子機器製品のAVプレーヤーチップは、これらの装置により多くの様々な機能を実行させるために決定的な役割を果たす。デジタル−アナログ変換器は、通常、例えば、DVDプレーヤー、VCDプレーヤー、携帯型AVプレーヤー、デジタル・テレビジョン、及び家庭用AV製品などのマルチメディア電子機器製品において用いられ、ユーザは、デジタル−アナログ変換器により画像を再生するよう画像信号をアナログ形式に変換することができる。
図1を参照する。図1は、従来技術に従うAVプレーヤーチップ10の図である。AVプレーヤーチップ10は、メモリ11と、画像デコーダ12と、スケーラ16と、TVエンコーダ14と、タイミング制御器18と、第1のデジタル−アナログ変換器の組15と、第2のデジタル−アナログ変換器の組17とを有する。第1のデジタル−アナログ変換器の組15は3個のデジタル−アナログ変換器DAC1を有し、第2のデジタル−アナログ変換器の組17は3個のデジタル−アナログ変換器DAC2を有する。メモリ11は、画像データを保存するために用いられ、静的ランダムアクセスメモリ(SRAM)であっても良い。画像デコーダ12は、メモリ11の出力端へ結合され、第1の画像信号を発生させるよう画像データをデコードする。スケーラ16は、画像デコーダ12とタイミング制御器18との間に結合され、第2の画像信号を発生させるよう第1の画像信号を調整する。TVエンコーダ14は、画像デコーダ12の出力端122へ結合された入力端142と、個々に第1のデジタル−アナログ変換器の組15の3個のデジタル−アナログ変換器DAC1へ結合された3個の出力端144、146、及び148とを有する。TVエンコーダ14は、第1の画像信号をTVビデオ信号に変換するために用いられる。第1のデジタル−アナログ変換器の組15の3個のデジタル−アナログ変換器DAC1は、TVエンコーダ14によって出力されたTVビデオ信号セットをアナログ形式に変換して、個々にCVBS信号、Y信号、及びC信号を出力するために用いられる。タイミング制御器18は、スケーラ16の出力端へ結合され、第2の画像信号を受信するための入力端182と、個々に第2のデジタル−アナログ変換器の組17の3個のデジタル−アナログ変換器DAC2へ結合された3個の出力端184、186、及び188とを有する。タイミング制御器18は、第2の画像信号に従って対応する出力信号を発生させるために用いられる。第2のデジタル−アナログ変換器の組17の3個のデジタル−アナログ変換器DAC2は、タイミング制御器18によって出力された出力信号セットをアナログ形式に変換して、個々にR信号、G信号、及びB信号を出力するために用いられる。画像デコーダ12はMPEG2デコーダであっても良い。
従来技術では、AVプレーヤーチップは、通常、二組のデジタル−アナログ変換器を有する。そのうちの一組のデジタル−アナログ変換器は、コンポジットビデオ形式及びSビデオ形式で(又はY、Pb、Pr形式で)画像信号を外部接続テレビジョンのAV端子へ出力するために用いられ、他方の組のデジタル−アナログ変換器は、直接的に画像を再生するために、R、G、及びB形式で画像信号を内蔵TFTLCDモニタへ出力するために用いられる。信号を変換するために二組のデジタル−アナログ変換器を用いる上記方法は、経済的ではない。その上、デジタル−アナログ変換器は、極めて大きな面積を専有し、費用自体を浪費する。結果として、チップサイズ及び製造費用は大幅に増大する。
請求される本考案は、デジタル−アナログ変換器を共用可能なAVプレーヤーチップを提供する。当該AVプレーヤーチップは、TVエンコーダと、タイミング制御器と、マルチプレクサと、複数のデジタル−アナログ変換器とを有する。前記TVエンコーダは、第1の画像信号をTVビデオ信号に変換するために用いられる。前記タイミング制御器は、第2の画像信号を受信して、出力信号を発生させるために用いられる。前記マルチプレクサは、前記TVビデオ信号を受信するよう前記TVエンコーダへ結合され、前記出力信号を受信するよう前記タイミング制御器へ結合される。前記マルチプレクサは、制御信号に従って選択的に前記TVビデオ信号又は前記出力信号を出力するために用いられる。前記マルチプレクサは、第1の入力端の組と、第2の入力端の組と、制御端と、出力端の組とを有する。前記複数のデジタル−アナログ変換器は、前記TVビデオ信号を第1の再生信号に変換するために及び前記出力信号を第2の再生信号に変換するために前記マルチプレクサへ結合される。
請求される本考案は、デジタル−アナログ変換器を共用可能なAVシステムを提供する。当該AVシステムは、AV制御装置と、AVプレーヤーチップと、表示装置とを有する。前記AV制御装置は、画像データを供給するために用いられる。前記AVプレーヤーチップは、前記AV制御装置へ結合される。前記AVプレーヤーチップは、TVエンコーダと、タイミング制御器と、マルチプレクサと、複数のデジタル−アナログ変換器とを有する。前記TVエンコーダは、第1の画像信号をTVビデオ信号に変換するために用いられる。前記タイミング制御器は、第2の画像信号を受信して、出力信号を発生させるために用いられる。前記マルチプレクサは、前記TVビデオ信号を受信するよう前記TVエンコーダへ結合され、前記出力信号を受信するよう前記タイミング制御器へ結合される。前記マルチプレクサは、制御信号に従って選択的に前記TVビデオ信号又は前記出力信号を出力するために用いられる。前記マルチプレクサは、第1の入力端の組と、第2の入力端の組と、制御端と、出力端の組とを有する。前記複数のデジタル−アナログ変換器は、前記TVビデオ信号を第1の再生信号に変換するために及び前記出力信号を第2の再生信号に変換するために前記マルチプレクサへ結合される。前記表示装置は、前記複数のデジタル−アナログ変換器へ結合され、前記第1の再生信号又は前記第2の再生信号をアナログ形式で表示する。前記AV制御装置は、デジタル・バーサトル・ディスク・プレーヤー(DVDプレーヤー)、デジタル・バーサトル・ディスク・デコーダ(DVDデコーダ)、又はデジタル・テレビジョンである。前記表示装置はテレビジョンモニタ又はTFTLCDである。
請求される本考案は、AVプレーヤーチップのデジタル−アナログ変換器を共用可能なAV再生方法を提供する。当該AV再生方法は、第1の画像信号をTVビデオ信号に変換するためにTVエンコーダを用いるステップと、第2の画像信号に従って対応する出力信号を発生させるためにタイミング制御器を用いるステップと、前記TVビデオ信号又は前記出力信号を出力するよう選択するステップと、アナログ形式で前記TVビデオ信号を第1の再生信号に変換し、前記アナログ形式で前記出力信号を第2の再生信号に変換するステップとを有する。当該方法は、前記アナログ形式で前記第1の再生信号を表示するステップと、前記アナログ形式で前記第2の再生信号を表示するステップとを更に有する。
上記記載から、本考案はデジタル−アナログ変換器を共用可能なAVプレーヤーチップ及びAVシステムを提供する。マルチプレクサは、AVプレーヤーチップに加えられ、同じデジタル−アナログ変換器の組が、マルチプレクサの選択により、外部接続テレビジョン及び内蔵モニタの両方によって共有される。結果として、(コンポジットビデオ形式及びSビデオ形式にある、又はY、Pb、Pr形式にある)第1の再生信号がテレビジョンのAV端子へ送信されうるのみならず、(R、G、B形式にある)第2の再生信号も内蔵TFTLCDモニタへ送信される。従って、一組のデジタル−アナログ変換器は、チップ面積及び費用を節約するよう除かれうる。更に、そのデジタル−アナログ変換器の組の電力消費は低減する。これは、携帯型マルチメディアプレーヤーにおいて極めて重要である。
本考案の上記及び他の目的は、様々な図で表される好ましい実施例に関する以下の詳細な説明を読むことで、当業者に自明となるであろう。
図2を参照する。図2は、本考案の実施例に従うAVプレーヤーチップ20の図である。AVプレーヤーチップ20は、メモリ21と、画像デコーダ22と、スケーラ26と、TVエンコーダ24と、タイミング制御器28と、マルチプレクサ25と、第3のデジタル−アナログ変換器の組19とを有する。第3のデジタル−アナログ変換器の組19は、3個のデジタル−アナログ変換器DAC3を有する。メモリ21は、画像データを保存するために用いられ、静的ランダムアクセスメモリ(SRAM)であっても良い。画像デコーダ22は、メモリ21の出力端へ結合され、第1の画像信号を発生するよう画像データをデコードする。スケーラ26は、画像デコーダ22とタイミング制御器28との間に結合され、第2の画像信号を発生させるよう第1の画像信号を調整する。マルチプレクサ25は、6個の入力端251〜256と、3個の出力端257〜259と、制御端250とを有する。TVエンコーダ24は、画像デコーダ22の出力端222へ結合された入力端242を有し、第1の画像信号を受信する。TVエンコーダ24は、個々にマルチプレクサ25の3個の入力端251、252、及び253へ結合された3個の出力端244、246、及び248を有する。TVエンコーダ24は、第1の画像信号をTVビデオ信号セットに変換するために用いられる。タイミング制御器28は、スケーラ26の出力端262へ結合された入力端282を有し、第2の画像信号を受信する。タイミング制御器28は、個々にマルチプレクサ25の3個の出力端254、255、及び256へ結合された3個の出力端284、286、及び288を有する。タイミング制御器28は、第2の画像信号に従って対応する出力信号セットを発生させるために用いられる。第3のデジタル−アナログ変換器の組19の3個のデジタル−アナログ変換器DAC3は、マルチプレクサ25が制御端250の制御信号によりTVエンコーダ24によって出力されたTVビデオ信号セットを出力するよう選択する場合に、TVビデオ信号セットをアナログ形式に変換して、個々にCVBS形式、Y形式、及びC形式で第1の再生信号を出力するために用いられる。他方で、第3のデジタル−アナログ変換器の組19の3個のデジタル−アナログ変換器DAC3は、マルチプレクサ25が制御端250の制御信号によりタイミング制御器28によって出力された出力信号セットを出力するよう選択する場合に、出力信号セットをアナログ形式に変換して、個々にR形式、G形式、及びB形式で第2の再生信号を出力するために用いられる。画像デコーダ22は、MPEG2デコーダ(Moving Picture Coding Experts Group 2 Decoder)であっても良い。
図3を参照する。図3は、本考案の実施例に従うAVシステム30の図である。AVシステム30は、AV制御装置32と、AVプレーヤーチップ20と、TVモニタ36と、LCDモニタ38とを有する。一実施例において、AV制御装置32は、デジタル・テレビジョン、携帯型DVDプレーヤー、又はDVDデコーダであっても良い。AV制御装置32は、画像データの発生源を提供するために用いられる。AVプレーヤーチップ20は、AV制御装置32へ結合され、画像データを受信する。図3のAVプレーヤーチップ20の要素及び接続手段は、図2に示されたAVプレーヤーチップ20と同じであり、ここで更に述べない。TVモニタ36は、個々に第3のデジタル−アナログ変換器の組19の3個のデジタル−アナログ変換器DAC3へ結合された3個の入力端362、364、及び366を有する。第3のデジタル−アナログ変換器の組19の3個のデジタル−アナログ変換器DAC3は、マルチプレクサ25が制御端250の制御信号によりTVエンコーダ24によって出力されたTVビデオ信号セットを出力するよう選択する場合に、TVビデオ信号セットをアナログ形式に変換して、個々にTVモニタ36の3個の入力端362、364、及び366へCVBS形式、Y形式、及びC形式で第1の再生信号を出力するために用いられる。TVモニタ36は、第1の再生信号を再生するために用いられる。その3個の入力端362、364、及び366は共通AV端子である。LCDモニタ38は、個々に第3のデジタル−アナログ変換器の組19の3個のデジタル−アナログ変換器DAC3へ結合された3個の入力端382、384、及び386を有する。第3のデジタル−アナログ変換器の組19の3個のデジタル−アナログ変換器DAC3は、マルチプレクサ25が制御端250の制御信号によりタイミング制御器28によって出力された出力信号セットを出力するよう選択する場合に、出力信号セットをアナログ形式に変換して、個々にLCDモニタ38の3個の入力端382、384、及び386へR形式、G形式、及びB形式で第2の再生信号を出力するために用いられる。従って、LCDモニタ38は、第2の再生信号を再生するために用いられる。LCDモニタ38は、AV制御装置32に内蔵されたTFTLCDであっても良い。
図4を参照する。図4は、本考案の実施例に従うデジタル−アナログ変換器を共用可能なAV再生方法を表すフロー40の図である。フロー40は以下のステップを有する。
ステップ402:DVDプレーヤー又はデジタル・テレビジョンを用いて画像データを再生する。
ステップ404:画像データを保存する。
ステップ406:画像データをデコードして第1の画像信号を発生させる。
ステップ408:第1の画像信号を調整して第2の画像信号を発生させる。
ステップ410:TVエンコーダを用いて第1の画像信号をテレビジョンビデオ信号に変換する。
ステップ412:タイミング制御器を用いて、第2の画像信号に従って対応する出力信号を発生させる。
ステップ414:テレビジョンビデオ信号又は出力信号を出力するよう選択する。
ステップ416:テレビジョンビデオ信号が出力するよう選択される場合に、アナログコンポジットビデオ形式及びアナログSビデオ形式でテレビジョンビデオ信号を第1の再生信号に変換する。
ステップ418:出力信号が出力するよう選択される場合に、アナログR形式、アナログG形式、及びアナログB形式で出力信号を第2の再生信号に変換する。
ステップ420:アナログ形式で第1の再生信号又は第2の再生信号を表示する。
ステップ406で、画像デコーダは、第1の画像信号を発生させるよう画像データをデコードするために用いられる。ステップ408で、第1の画像信号は、スケーラにより第2の画像信号を発生させるよう調整される。ステップ410で、TVエンコーダは、第1の画像信号をテレビジョンビデオ信号に変換するために用いられる。そのテレビジョン信号は、CVBS信号、Sビデオ信号、及びクロミナンス・ビデオ信号(例えば、Y、Pb、Pr)などであっても良い。ステップ412で、出力信号は、R、G、及びB形式での画像信号であっても良い。テレビジョンビデオ信号又は出力信号は、ステップ414により出力するよう選択され、その場合に、同じデジタル−アナログ変換器の組は、ステップ416及び418において、アナログコンポジットビデオ形式又はアナログSビデオ形式でテレビジョンビデオ信号を第1の再生信号に変換するために、あるいは、アナログR形式、アナログG形式、及びアナログB形式で出力信号を第2の再生信号に変換するために、用いられても良い。最後に、第1の再生信号及び第2の再生信号は、テレビジョンのAV端子を介して第1の再生信号を送信することによって第1の再生信号を再生する、あるいは、内蔵LCDモニタへ第2の再生信号を送信することによって第2の再生信号を再生する異なる経路を介して再生される。
上記実施例は、単に本考案を説明するために提示されたにすぎず、本考案の適用範囲の限定であると全く考えられるべきではない。画像デコーダ22は、MPEG2のみに限られず、他の画像デコーダであっても良い。第3のデジタル−アナログ変換器の組19の3個のデジタル−アナログ変換器DAC3は、マルチプレクサ25が制御端250の制御信号によりTVエンコーダ24によって出力されるTVビデオ信号セットを出力するよう選択する場合に、テレビジョンのAV端子に対して個々にCVBS形式、Y形式、及びC形式で第1の再生信号を出力するためにのみ使用されるのではなく、個々にY形式、Pb形式、Pr形式、又は他の形式で第1の再生信号を出力するためにも用いられうる。更に、表示装置は、例えば、テレビジョンモニタ、TFTLCDモニタ、若しくは他のモニタなどの外部接続モニタ又は内蔵モニタであっても良い。
本考案の技術を保ちながら当該装置及び方法の多数の変形及び変更が為されうることは、当業者には明らかであろう。従って、上記開示は、添付の実用新案請求の範囲の技術的範囲によってのみ限定されると解釈されるべきである。
従来技術に従うAVプレーヤーチップの図である。 本考案の実施例に従うAVプレーヤーチップの図である。 本考案の実施例に従うAVシステムの図である。 本考案の実施例に従うデジタルーアナログ変換器を共用可能なAV再生方法を表すフロー図である。
符号の説明
10,20 AVプレーヤーチップ
11,21 メモリ
12,22 画像デコーダ
14,24 TVエンコーダ
16,26 スケーラ
18,28 タイミング制御器
15,17,19 デジタル−アナログ変換器の組
25 マルチプレクサ
30 AVシステム
32 AV制御装置
36 TVモニタ
38 LCDモニタ
DAC1,DAC2,DAC3 デジタル−アナログ変換器

Claims (26)

  1. デジタル−アナログ変換器を共用可能なAVプレーヤーチップであって、
    第1の画像信号をTVビデオ信号に変換するために用いられるTVエンコーダと、
    第2の画像信号を受信して、出力信号を発生させるために用いられるタイミング制御器と、
    前記TVビデオ信号を受信するよう前記TVエンコーダへ結合され且つ前記出力信号を受信するよう前記タイミング制御器へ結合され、制御信号に従って選択的に前記TVビデオ信号又は前記出力信号を出力するために用いられるマルチプレクサと、
    前記TVビデオ信号を第1の再生信号に変換するために及び前記出力信号を第2の再生信号に変換するために前記マルチプレクサへ結合された複数のデジタル−アナログ変換器とを有するAVプレーヤーチップ。
  2. 前記マルチプレクサは、
    前記TVエンコーダへ結合された第1の入力端の組と、
    前記タイミング制御器へ結合された第2の入力端の組と、
    前記制御信号を受信するために用いられる制御端と、
    個々に前記複数のデジタル−アナログ変換器へ結合された出力端の組とを更に有する、請求項1記載のAVプレーヤーチップ。
  3. 前記TVエンコーダへ結合され、前記第1の画像信号を発生させるよう画像データをデコードする画像デコーダを更に有する、請求項1記載のAVプレーヤーチップ。
  4. 前記画像デコーダはMPEG2(Moving Picture Coding Experts Group 2)デコーダである、請求項3記載のAVプレーヤーチップ。
  5. 前記画像デコーダと前記タイミング制御器との間に結合され、前記第2の画像信号を発生させるよう前記第1の画像信号を調整するスケーラと、
    前記画像デコーダへ結合され、該画像デコーダによってデコードしたい画像データを保存するメモリとを更に有する、請求項3記載のAVプレーヤーチップ。
  6. 前記メモリは静的ランダムアクセスメモリ(SRAM)である、請求項5記載のAVプレーヤーチップ。
  7. 前記複数のデジタル−アナログ変換器は、個々にR接続ポート、G接続ポート、及びB接続ポートへ結合され、R形式、G形式、及びB形式で前記第2の再生信号を出力する3つのデジタル−アナログ変換器を有する、請求項1記載のAVプレーヤーチップ。
  8. 前記複数のデジタル−アナログ変換器は、コンポジットビデオ端子接続ポート及び2つのSビデオ端子接続ポートへ結合され、コンポジットビデオ形式及びSビデオ形式で前記第1の再生信号を出力する3つのデジタル−アナログ変換器を有する、請求項1記載のAVプレーヤーチップ。
  9. 前記複数のデジタル−アナログ変換器は、Y接続ポート、Pb接続ポート、及びPr接続ポートへ結合され、Y形式、Pb形式、及びPr形式で前記第1の再生信号を出力する3つのデジタル−アナログ変換器を有する、請求項1記載のAVプレーヤーチップ。
  10. デジタル−アナログ変換器を共用可能なAVシステムであって:
    画像データを供給するために用いられるAV制御装置;
    該AV制御装置へ結合され、
    第1の画像信号をTVビデオ信号に変換するために用いられるTVエンコーダと、
    第2の画像信号を受信して、出力信号を発生させるために用いられるタイミング制御器と、
    前記TVビデオ信号を受信するよう前記TVエンコーダへ結合され且つ前記出力信号を受信するよう前記タイミング制御器へ結合され、制御信号に従って選択的に前記TVビデオ信号又は前記出力信号を出力するために用いられるマルチプレクサと、
    前記TVビデオ信号を第1の再生信号に変換するために及び前記出力信号を第2の再生信号に変換するために前記マルチプレクサへ結合された複数デジタル−アナログ変換器と、
    を有するAVプレーヤーチップ;及び
    前記複数のデジタル−アナログ変換器へ結合され、アナログ形式で前記第1の再生信号又は前記第2の再生信号を表示する表示装置;
    を有するAVシステム。
  11. 前記マルチプレクサは、
    前記TVエンコーダへ結合された第1の入力端の組と、
    前記タイミング制御器へ結合された第2の入力端の組と、
    前記制御信号を受信するために用いられる制御端と、
    個々に前記複数のデジタル−アナログ変換器へ結合された出力端の組とを更に有する、請求項10記載のAVシステム。
  12. 前記AVプレーヤーチップは、前記TVエンコーダへ結合され、前記第1の画像信号を発生させるよう画像データをデコードする画像デコーダを更に有する、請求項10記載のAVシステム。
  13. 前記画像デコーダはMPEG2(Moving Picture Coding Experts Group 2)デコーダである、請求項12記載のAVシステム。
  14. 前記AVプレーヤーチップは、
    前記画像デコーダと前記タイミング制御器との間に結合され、前記第2の画像信号を発生させるよう前記第1の画像信号を調整するスケーラと、
    前記画像デコーダへ結合され、該画像デコーダによってデコードしたい画像データを保存するメモリとを更に有する、請求項10記載のAVシステム。
  15. 前記メモリは静的ランダムアクセスメモリ(SRAM)である、請求項14記載のAVシステム。
  16. 前記複数のデジタル−アナログ変換器は、個々にR接続ポート、G接続ポート、及びB接続ポートへ結合され、R形式、G形式、及びB形式で前記第2の再生信号を出力する3つのデジタル−アナログ変換器を有する、請求項10記載のAVシステム。
  17. 前記複数のデジタル−アナログ変換器は、コンポジットビデオ端子接続ポート及び2つのSビデオ端子接続ポートへ結合され、コンポジットビデオ形式及びSビデオ形式で前記第1の再生信号を出力する3つのデジタル−アナログ変換器を有する、請求項10記載のAVシステム。
  18. 前記複数のデジタル−アナログ変換器は、Y接続ポート、Pb接続ポート、及びPr接続ポートへ結合され、Y形式、Pb形式、及びPr形式で前記第1の再生信号を出力する3つのデジタル−アナログ変換器を有する、請求項10記載のAVシステム。
  19. 前記AV制御装置は、デジタル・バーサトル・ディスク・プレーヤー(DVDプレーヤー)、デジタル・バーサトル・ディスク・デコーダ(DVDデコーダ)、又はデジタル・テレビジョンである、請求項10記載のAVシステム。
  20. 前記表示装置は、テレビジョンモニタ又はTFTLCDである、請求項10記載のAVシステム。
  21. AVプレーヤーチップのデジタル−アナログ変換器を共用可能なAV再生方法であって、
    (a)第1の画像信号をTVビデオ信号に変換するためにTVエンコーダを用いるステップと、
    (b)第2の画像信号に従って対応する出力信号を発生させるためにタイミング制御器を用いるステップと、
    (c)前記TVビデオ信号又は前記出力信号を出力するよう選択するステップと、
    (d)アナログ形式で前記TVビデオ信号を第1の再生信号に変換するステップ及び、前記アナログ形式で前記出力信号を第2の再生信号に変換するステップと、
    を有するAV再生方法。
  22. 前記ステップ(d)は、コンポジットビデオ形式及びSビデオ形式で前記TVビデオ信号を前記第1の再生信号に変換するステップを有する、請求項21記載のAV再生方法。
  23. 前記ステップ(d)は、Y形式、Pb形式、及びPr形式で前記TVビデオ信号を前記第1の再生信号に変換するステップを有する、請求項21記載のAV再生方法。
  24. 前記ステップ(d)は、R形式、G形式、及びB形式で前記出力信号を前記第2の再生信号に変換するステップを有する、請求項21記載のAV再生方法。
  25. 前記アナログ形式で前記第1の再生信号を表示するステップと、
    前記アナログ形式で前記第2の再生信号を表示するステップとを更に有する、請求項21記載のAV再生方法。
  26. 前記第1の画像信号を発生させるよう画像データをデコードするステップと、
    デコードしたい画像データを保存するステップと、
    前記第2の画像信号を発生させるよう前記第1の画像信号を調整するステップとを更に有する、請求項21記載のAV再生方法。
JP2007000556U 2006-10-11 2007-02-02 デジタル−アナログ変換器を共用可能なavプレーヤーチップ、avシステム、及び関連する方法 Expired - Fee Related JP3133558U (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW095137408A TWI342163B (en) 2006-10-11 2006-10-11 Av player chip, av system, and related method capable of sharing digital-to-analog converter

Publications (1)

Publication Number Publication Date
JP3133558U true JP3133558U (ja) 2007-07-19

Family

ID=39302733

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007000556U Expired - Fee Related JP3133558U (ja) 2006-10-11 2007-02-02 デジタル−アナログ変換器を共用可能なavプレーヤーチップ、avシステム、及び関連する方法

Country Status (3)

Country Link
US (1) US8179477B2 (ja)
JP (1) JP3133558U (ja)
TW (1) TWI342163B (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9402062B2 (en) * 2007-07-18 2016-07-26 Mediatek Inc. Digital television chip, system and method thereof
CN102318340B (zh) * 2011-06-17 2013-06-26 华为终端有限公司 一种确定需要输出的视频信号类型的方法及装置
FR3047380B1 (fr) 2016-01-29 2018-05-18 STMicroelectronics (Alps) SAS Detection d'un branchement analogique dans un decodeur video

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4908697A (en) * 1987-07-24 1990-03-13 North American Philips Corporation Two-line mac high definition television system
US5574478A (en) * 1992-04-27 1996-11-12 Cirrus Logic, Inc. VGA color system for personal computers
US5610661A (en) * 1995-05-19 1997-03-11 Thomson Multimedia S.A. Automatic image scanning format converter with seamless switching
US5844629A (en) * 1996-05-30 1998-12-01 Analog Devices, Inc. Digital-to-analog video encoder with novel equalization
US6177946B1 (en) * 1997-11-14 2001-01-23 Ati Technologies, Inc. Method and apparatus for processing video data and graphics data by a graphic controller
JP4008580B2 (ja) * 1998-06-25 2007-11-14 株式会社東芝 表示制御装置およびインターレースデータ表示制御方法
US6819305B2 (en) * 1999-01-28 2004-11-16 Conexant Systems, Inc. Method and apparatus for detection of a video display device
MY133656A (en) 2000-01-07 2007-11-30 Thomson Multimedia Sa Digital video recorder with several video sources and multiplexer for such a digital video recorder
KR100351816B1 (ko) * 2000-03-24 2002-09-11 엘지전자 주식회사 포맷 변환 장치
US7274361B2 (en) * 2003-09-26 2007-09-25 Mstar Semiconductor, Inc. Display control device with multipurpose output driver
US7142140B2 (en) * 2004-07-27 2006-11-28 Silicon Laboratories Inc. Auto scanning ADC for DPWM

Also Published As

Publication number Publication date
US8179477B2 (en) 2012-05-15
US20080088742A1 (en) 2008-04-17
TWI342163B (en) 2011-05-11
TW200818929A (en) 2008-04-16

Similar Documents

Publication Publication Date Title
EP1596581B1 (en) A display device with data reading means
US20060257103A1 (en) Digital video recording apparatus and method thereof
CN1722813A (zh) 用于转换外部输入信号的数据再现设备及其方法
JP3133558U (ja) デジタル−アナログ変換器を共用可能なavプレーヤーチップ、avシステム、及び関連する方法
JP4349249B2 (ja) 画像再生装置及び画像再生方法
US20060140080A1 (en) Multi-function digital optical disc player
JP2002247528A (ja) 画像再生装置
CN101170634A (zh) 共享数字模拟转换器的影音播放芯片、系统及其相关方法
KR100577052B1 (ko) 휴대용 동영상 장치 및 그 서비스 방법
CN100433803C (zh) 数字媒体播放器
KR200321472Y1 (ko) 개인 비디오 녹화기용 하드디스크가 장착된 엘씨디텔레비전
US20050201736A1 (en) A/V recording and reproducing system using an A/V CODEC having a video encoder therein
JP4960321B2 (ja) 再生装置および再生装置の制御方法
JP2007213661A (ja) 音声再生装置
TWI407766B (zh) 多頻道多媒體整合積體電路及方法
KR100555781B1 (ko) 콤보 시스템의 신호 방식 셋팅 방법
TWI324695B (ja)
JPH1155589A (ja) 画像表示装置
KR200318698Y1 (ko) 디지털 비디오 디스크 리드/라이트 로더가 장착된 엘씨디텔레비전
KR200427255Y1 (ko) 유비쿼터스 망을 이용한 학습 멀티미디어 재생기
KR20080044406A (ko) 휴대용 dvd 플레이어 및 그 동작 방법
JP2007213662A (ja) 音声再生装置
KR960006918Y1 (ko) 퍼스날컴퓨터용 비디오씨디플레이어카드
JP3098363U (ja) スイッチ装置
KR20040032208A (ko) 인터넷 dvd 모니터

Legal Events

Date Code Title Description
R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100627

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100627

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130627

Year of fee payment: 6

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees