JP2934710B2 - Printing element drive circuit device - Google Patents

Printing element drive circuit device

Info

Publication number
JP2934710B2
JP2934710B2 JP30841689A JP30841689A JP2934710B2 JP 2934710 B2 JP2934710 B2 JP 2934710B2 JP 30841689 A JP30841689 A JP 30841689A JP 30841689 A JP30841689 A JP 30841689A JP 2934710 B2 JP2934710 B2 JP 2934710B2
Authority
JP
Japan
Prior art keywords
circuit device
drive circuit
power supply
printing element
output transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP30841689A
Other languages
Japanese (ja)
Other versions
JPH03166966A (en
Inventor
靖弘 母家
謙太郎 八木
善一 大古
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Instruments Inc
Original Assignee
Seiko Instruments Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Instruments Inc filed Critical Seiko Instruments Inc
Priority to JP30841689A priority Critical patent/JP2934710B2/en
Publication of JPH03166966A publication Critical patent/JPH03166966A/en
Application granted granted Critical
Publication of JP2934710B2 publication Critical patent/JP2934710B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Electronic Switches (AREA)
  • Facsimile Heads (AREA)
  • Fax Reproducing Arrangements (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、サーマルヘッド発熱体を駆動する印字素
子駆動回路装置に関する。
Description: BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a printing element drive circuit device that drives a thermal head heating element.

〔発明の概要〕[Summary of the Invention]

この発明は、印字素子駆動回路装置において、出力ト
ランジスタのON・OFFする時間を1bitごとあるいは複数b
itごとに異ならせることにより、印字用電源の電源ライ
ンに発生するノイズを軽減させるようにしたものであ
る。
According to the present invention, in the printing element drive circuit device, the ON / OFF time of the output transistor is set for each bit or a plurality of times.
By making it different for each it, noise generated on the power supply line of the printing power supply is reduced.

〔従来の技術〕[Conventional technology]

従来、印字用電源の電源ラインに発生するノイズを軽
減させるために、多数の出力トランジスタが同時に、ON
・OFFしても、印字用電源からの電力供給が間に合うよ
うに印字素子駆動回路装置における全ての出力トランジ
スタのON・OFF時間を均一に緩やかにすることでノイズ
を軽減させる技術が知られていた。
Conventionally, many output transistors are turned on at the same time to reduce noise generated in the power line of the printing power supply.
・ A technology has been known to reduce noise by making the ON / OFF time of all output transistors in the printing element drive circuit device even and gradual so that the power supply from the printing power supply can keep up with the power supply even in the OFF state. .

〔発明が解決しようとする課題〕[Problems to be solved by the invention]

しかし、従来の印字素子駆動回路装置は、出力トラン
ジスタのON・OFF時間を緩やかにするために、全ての出
力トランジスタのゲート入力抵抗を大きくしたり、前記
ゲート入力に接続する容量を大きくしても、同時にON・
OFFするbit数が増加すれば電源ラインに発生するノイズ
はそれに合わせて大きくなるという欠点があった。
However, in the conventional printing element drive circuit device, in order to make the ON / OFF time of the output transistor slow, even if the gate input resistance of all the output transistors is increased or the capacitance connected to the gate input is increased. , At the same time
When the number of bits to be turned off increases, the noise generated in the power supply line has a disadvantage that it increases accordingly.

この発明は、従来のこのような欠点を解決するため
に、同時にON・OFFするbit数が増加しても電源ラインに
発生するノイズはそれに合わせて大きくはならず、複数
bitが同時にON・OFFした場合でも電源ラインに発生する
ノイズを大幅に軽減させた印字素子駆動回路装置を得る
ことを目的としている。
The present invention solves such a conventional disadvantage by increasing the number of bits that are simultaneously turned on and off, but the noise generated in the power supply line does not increase accordingly.
It is an object of the present invention to obtain a printing element drive circuit device in which noise generated in a power supply line is greatly reduced even when bits are simultaneously turned on and off.

〔課題を解決するための手段〕[Means for solving the problem]

上記問題点を解決するために、この発明は出力トラン
ジスタのゲート入力抵抗1bitごとあるいは複数bitごと
に異なる大きさとし、同時に複数bitがON・OFFしても電
源ラインに発生するノイズを大幅に軽減させるようにし
た。
In order to solve the above-mentioned problem, the present invention sets the gate input resistance of the output transistor to a different value for each bit or each bit, and greatly reduces noise generated in the power supply line even when a plurality of bits are turned ON / OFF at the same time. I did it.

〔作用〕[Action]

上記のように構成された印字素子駆動回路を用いて、
複数bitの出力トランジスタが同時に、ON・OFFした場
合、出力トランジスタの立上がり時間、立下がり時間が
1bitごとあるいは複数bitごとに異なるため、印字用電
源にかかる負荷は時間分割され、複数bit同時にON・OFF
することによる電源ラインに発生するノイズの増大を抑
えることができるのである。
Using the printing element drive circuit configured as described above,
When the output transistors of multiple bits are turned ON / OFF simultaneously, the rise time and fall time of the output transistors
The load on the power supply for printing is divided by time because it differs for each bit or for multiple bits, and multiple bits are simultaneously turned ON / OFF.
Therefore, it is possible to suppress an increase in noise generated in the power supply line.

〔実施例〕〔Example〕

以下に、この発明の実施例を図面に基づいて説明す
る。
Hereinafter, embodiments of the present invention will be described with reference to the drawings.

第1図は印字素子駆動回路装置1,印字用電源2,サーマ
ルヘッド発熱体3,電源ライン4の構成を示している。印
字素子駆動回路装置1は、出力トランジスタTr1〜Trnを
有し、それら出力トランジスタTr1〜Trnにゲート入力抵
抗R1〜Rnが接続されている。
FIG. 1 shows the configuration of a printing element drive circuit device 1, a printing power supply 2, a thermal head heating element 3, and a power supply line 4. The printing element drive circuit device 1 has output transistors Tr1 to Trn, and the gate input resistors R1 to Rn are connected to the output transistors Tr1 to Trn.

出力トランジスタTr1〜TrnのON・OFF状態はラッチ5
から出力されるデータD1〜Dnと、印字素子駆動回路装置
1に入力されるイネーブル信号ENの論理によって決定さ
れる。ラッチ5に入力されるデータは印字素子駆動回路
装置1に入力されるシリアル入力データSIがシフトレジ
スタ6を通してシリアルデータからパラレルデータに変
換されて作られ、ラッチ信号LAによってラッチされる。
Latch 5 for ON / OFF status of output transistors Tr1 to Trn
And the logic of the enable signal EN input to the print element drive circuit device 1. The data input to the latch 5 is generated by converting serial input data SI input to the printing element drive circuit device 1 from serial data to parallel data through the shift register 6 and latched by the latch signal LA.

クロック入力信号CLKはシリアル入力データSIをシフ
トレジスタ6に入力する際のシフトクロックである。シ
リアル出力データSOは印字素子駆動回路装置を継続接続
するための出力データである。
The clock input signal CLK is a shift clock for inputting the serial input data SI to the shift register 6. The serial output data SO is output data for continuously connecting the printing element drive circuit device.

そのように構成された印字素子駆動回路装置1におい
て、ゲート入力抵抗R1を最小の抵抗値とし抵抗R2,R3と
徐々に大きな値にして抵抗Rnと最大の抵抗値に設定す
る。抵抗R1〜Rnは、これに接続する出力トランジスタTr
1〜TrnのON・OFFの出力信号Do1〜Drnの立上がり時間お
よび立下がり時間を決定する要素の一つである。抵抗R1
〜Rnの値が大きければ大きいほど立上がり時間、立下が
り時間は大きくなる。
In the printing element driving circuit device 1 configured as described above, the gate input resistance R1 is set to the minimum resistance value, and the resistances R2 and R3 are gradually increased to the resistance Rn and set to the maximum resistance value. The resistors R1 to Rn are connected to the output transistor Tr connected thereto.
This is one of the factors that determine the rise time and fall time of the ON / OFF output signals Do1 to Drn of 1 to Trn. Resistance R1
The larger the value of ~ Rn, the longer the rise time and fall time.

第2図はこのとき電源ラインの電圧変動を示してい
る。イネーブル信号ENによって出力トランジスタTr1〜T
rnが同時にON・OFFすると、出力信号Do1〜Drnは時間分
割して次々に抵抗R1〜Rnの値の小さい出力トランジスタ
からON・OFFしていく。このため印字用電源2から供給
される電力は緩やかな変動となり、電源ラインに見られ
るノイズは軽度のものとなる。
FIG. 2 shows the voltage fluctuation of the power supply line at this time. Output transistors Tr1 to T by enable signal EN
When rn is turned ON / OFF at the same time, the output signals Do1 to Drn are time-divided and turned ON / OFF sequentially from the output transistors having small resistances R1 to Rn. Therefore, the power supplied from the printing power supply 2 fluctuates gently, and the noise seen on the power supply line becomes light.

第3図には従来の印字素子駆動回路装置において出力
トランジスタTr1〜TrnがON・OFFした場合の電源ライン
の電圧変動を示している。Do1〜Don信号が同時であるた
め急激な電力供給ができずに電源ラインにノイズが発生
している。
FIG. 3 shows the voltage fluctuation of the power supply line when the output transistors Tr1 to Trn are turned ON / OFF in the conventional printing element drive circuit device. Since the Do1 to Don signals are simultaneous, rapid power supply is not possible and noise is generated in the power supply line.

以上のように出力トランジスタTr1〜Trnの出力信号Do
1〜Drnの立上がり時間、立下がり時間を決定するものに
はR1〜Rnの他に出力トランジスタTr1〜Trnのゲートに接
続する容量等もあり、これらを1bitごとあるいは複数bi
tごとに変えることでも同様の効果が得られる。
As described above, the output signals Do of the output transistors Tr1 to Trn are
In order to determine the rise time and fall time of 1 to Drn, in addition to R1 to Rn, there are capacitors connected to the gates of the output transistors Tr1 to Trn, and the like.
The same effect can be obtained by changing the value for each t.

以上のように電源ラインのノイズを軽減することはノ
イズによって発生するラッチ5あるいはシフトトランジ
スタ6等のロジック系回路の誤動作を防止することにな
る。また、サーマルヘッドがファクシミリあるいはプリ
ンタ等に組み込まれた場合、CPU等へのノイズ混入を防
止することになる。
As described above, reducing the noise on the power supply line prevents malfunctions of the logic circuit such as the latch 5 or the shift transistor 6 caused by the noise. Further, when the thermal head is incorporated in a facsimile, a printer, or the like, it is possible to prevent noise from entering the CPU or the like.

〔発明の効果〕〔The invention's effect〕

この発明は、以上説明したように出力トランジスタの
ゲート入力抵抗値を1bitごとあるいは複数bitごとに異
なる値にしたという簡単な構造で出力トランジスタのON
・OFF時の印字用電源への負荷を軽減し、電源ラインに
発生するノイズを軽減させることに効果がある。
As described above, the present invention has a simple structure in which the gate input resistance value of the output transistor is set to a different value for each bit or for each of a plurality of bits.
-It is effective in reducing the load on the power supply for printing at the time of OFF and reducing noise generated in the power supply line.

【図面の簡単な説明】[Brief description of the drawings]

第1図はこの発明にかかる印字素子駆動回路の構成及び
周辺回路の構成図、第2図は第1図に示したこの発明に
かかる回路の動作を説明するための波形図、第3図は従
来の回路の動作を説明するための波形図である。 1……印字素子駆動回路 2……印字用電源 3……サーマルヘッド発熱体 4……電源ライン 5……ラッチ 6……シフトレジスタ Do1〜Drn……出力信号 Tr1〜Trn……出力トランジスタ R1〜Rn……ゲート入力抵抗 D1〜Dn……ラッチ出力信号 EN……イネーブル信号 LA……ラッチ信号 SI……シリアル入力データ CLK……クロック入力信号 SO……シリアル出力データ
FIG. 1 is a diagram showing the configuration of a printing element driving circuit and peripheral circuits according to the present invention, FIG. 2 is a waveform diagram for explaining the operation of the circuit according to the present invention shown in FIG. 1, and FIG. FIG. 9 is a waveform chart for explaining the operation of a conventional circuit. 1 Print element drive circuit 2 Printing power supply 3 Thermal head heating element 4 Power supply line 5 Latch 6 Shift register Do1 to Drn Output signal Tr1 to Trn Output transistor R1 Rn: Gate input resistance D1 to Dn: Latch output signal EN: Enable signal LA: Latch signal SI: Serial input data CLK: Clock input signal SO: Serial output data

───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 昭61−133764(JP,A) 特開 昭62−220353(JP,A) 特開 昭63−76668(JP,A) 実開 平2−24946(JP,U) (58)調査した分野(Int.Cl.6,DB名) B41J 2/35 - 2/37 ──────────────────────────────────────────────────続 き Continuation of the front page (56) References JP-A-61-133764 (JP, A) JP-A-62-220353 (JP, A) JP-A-63-76668 (JP, A) 24946 (JP, U) (58) Fields surveyed (Int. Cl. 6 , DB name) B41J 2/35-2/37

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】サーマルヘッド発熱体を駆動するためのシ
リアルデータを転送するシフトレジスタと、前記シフト
レジスタからのデータを入力して出力トランジスタに信
号を出力するプリドライバを有する印字素子駆動回路装
置において、 前記プリドライバと前記出力トランジスタの間に1bitご
とあるいは複数bitごとに異なる値の抵抗を接続し、 前記出力トランジスタのON・OFFする時間を1bitごとあ
るいは複数bitごとに遅らせることを特徴とする印字素
子駆動回路装置。
1. A printing element driving circuit device comprising: a shift register for transferring serial data for driving a thermal head heating element; and a pre-driver for inputting data from the shift register and outputting a signal to an output transistor. A resistor having a different value connected between the pre-driver and the output transistor for each bit or a plurality of bits, and the ON / OFF time of the output transistor is delayed for each bit or a plurality of bits. Element drive circuit device.
【請求項2】サーマルヘッド発熱体を駆動するためのシ
リアルデータを転送するシフトレジスタと、前記シフト
レジスタからのデータを入力して出力トランジスタに信
号を出力するプリドライバを有する印字素子駆動回路装
置において、 前記プリドライバと前記出力トランジスタの間に1bitご
とあるいは複数bitごとに異なる値の容量を接続し、 前記出力トランジスタON・OFFする時間を1bitごとある
いは複数bitごとに遅らせることを特徴とする印字素子
駆動回路装置。
2. A print element driving circuit device comprising: a shift register for transferring serial data for driving a thermal head heating element; and a pre-driver for inputting data from the shift register and outputting a signal to an output transistor. A printing element characterized in that a capacitor having a different value is connected between the pre-driver and the output transistor for each bit or for each of a plurality of bits, and the time for turning on / off the output transistor is delayed for each bit or for each of a plurality of bits. Drive circuit device.
JP30841689A 1989-11-27 1989-11-27 Printing element drive circuit device Expired - Lifetime JP2934710B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP30841689A JP2934710B2 (en) 1989-11-27 1989-11-27 Printing element drive circuit device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP30841689A JP2934710B2 (en) 1989-11-27 1989-11-27 Printing element drive circuit device

Publications (2)

Publication Number Publication Date
JPH03166966A JPH03166966A (en) 1991-07-18
JP2934710B2 true JP2934710B2 (en) 1999-08-16

Family

ID=17980799

Family Applications (1)

Application Number Title Priority Date Filing Date
JP30841689A Expired - Lifetime JP2934710B2 (en) 1989-11-27 1989-11-27 Printing element drive circuit device

Country Status (1)

Country Link
JP (1) JP2934710B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017113967A (en) * 2015-12-24 2017-06-29 セイコーエプソン株式会社 Control device of thermal head, tape printer provided with the same, and control method for thermal head

Also Published As

Publication number Publication date
JPH03166966A (en) 1991-07-18

Similar Documents

Publication Publication Date Title
JP3541084B2 (en) Variable impedance output buffer
JP3871381B2 (en) Buffer circuit with variable output impedance
JP5008054B2 (en) Output drive circuit and output drive method
JPH084221B2 (en) Bus auxiliary circuit for data processing system
JP3271738B2 (en) Data transfer device
JP2934710B2 (en) Printing element drive circuit device
JP3226595B2 (en) Recording device and recording circuit unit
US5442381A (en) Thermal head and method for driving the same
KR100476950B1 (en) Head driving device of ink jet printer and control method thereof
JP7486259B2 (en) Printing element substrate, printing head and printing apparatus
US4447704A (en) Semiconductor device for driving thermal print heads
JP2003075264A (en) Head driver ic temperature detection apparatus of ink jet type printer
US5444464A (en) Thermal printer head driving circuit with thermal history based control
US5121135A (en) Thermal head having integral analog drive compensation
JPH03278967A (en) Thermal head
US5508728A (en) Thermal head driving integrated circuit and thermal head driving circuit using the same
JP2500158Y2 (en) Thermal recording device
JP2521453B2 (en) Thermal head
JP2572156B2 (en) Driver IC for line print head
US6346960B1 (en) Thermal head driving integrated circuit
JP5374879B2 (en) Output circuit and electronic equipment
JPS6024967A (en) Driver mounting type thermal head driving circuit
JPH04221649A (en) Buffer circuit and electronic photography printer
JP2933814B2 (en) I / O module switching device
JPH1084261A (en) Semiconductor circuit and electric circuit

Legal Events

Date Code Title Description
S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080604

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090604

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100604

Year of fee payment: 11

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100604

Year of fee payment: 11