JP2922536B2 - Logic circuit diagram processing apparatus and logic circuit diagram display method - Google Patents

Logic circuit diagram processing apparatus and logic circuit diagram display method

Info

Publication number
JP2922536B2
JP2922536B2 JP1222851A JP22285189A JP2922536B2 JP 2922536 B2 JP2922536 B2 JP 2922536B2 JP 1222851 A JP1222851 A JP 1222851A JP 22285189 A JP22285189 A JP 22285189A JP 2922536 B2 JP2922536 B2 JP 2922536B2
Authority
JP
Japan
Prior art keywords
logic circuit
circuit diagram
attribute
logic
attribute information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP1222851A
Other languages
Japanese (ja)
Other versions
JPH0387979A (en
Inventor
誠一 西尾
雄一 黒澤
貴久 開發
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP1222851A priority Critical patent/JP2922536B2/en
Publication of JPH0387979A publication Critical patent/JPH0387979A/en
Application granted granted Critical
Publication of JP2922536B2 publication Critical patent/JP2922536B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は論理回路図における所定要素の表示構成に係
わる論理回路図処理装置、及び論理回路図表示方法に関
する。
Description: TECHNICAL FIELD The present invention relates to a logic circuit diagram processing apparatus and a logic circuit diagram display method related to a display configuration of a predetermined element in a logic circuit diagram.

(従来の技術) 最近のグラフィック機器の性能向上や高機能ワークス
テーションの低価格化などにより、デジタルシステムの
論理回路図を設計者が指定した通りに作成したり修正し
たりする論理回路図編集装置や、論理素子間の接続関係
を示すデータから自動的に論理回路図を生成する論理回
路図自動生成装置などの論理回路図処理装置が普及して
きている。
(Prior art) A logic circuit diagram editing apparatus that creates and modifies a logic circuit diagram of a digital system as specified by a designer due to recent improvements in the performance of graphic devices and lower prices of highly functional workstations. In addition, logic circuit diagram processing devices such as a logic circuit diagram automatic generation device that automatically generates a logic circuit diagram from data indicating a connection relationship between logic elements have become widespread.

このような論理回路図処理装置を用いた設計におい
て、設計した論理回路図の論理を論理シュミレータによ
り確認したり、タイミング制約を満たしているか否かを
タイミング解析ツールにより確認したりした結果、問題
がある場合は設計者が論理回路図を追跡して問題のある
部分を同定し、論理回路図を修正する必要がある。しか
し、このような確認・修正作業においては、論理の確認
・修正ではデコーダやマルチプレクサなどのブラックボ
ックス化された複雑な素子がある場合には一般に真偽値
表で表されるその素子の機能に関する属性情報を、制約
の確認・修正では素子の工藤能力や入力の負荷に関する
属性情報を、それぞれ素子の種々の属性情報を記述した
分厚い説明書を引いて調べる必要があり、非常に手間と
時間がかかるという問題があった。
In designing using such a logic circuit diagram processing device, as a result of confirming the logic of the designed logic circuit diagram with a logic simulator or confirming whether or not timing constraints are satisfied with a timing analysis tool, a problem was found. In some cases, the designer must track the logic schematic to identify problematic parts and modify the logic schematic. However, in such a checking / correcting operation, in the checking / correcting of the logic, when there is a complicated black-box element such as a decoder or a multiplexer, the function of the element generally represented by a truth table is used. It is necessary to check the attribute information and the attribute information on the element's Kudo capability and input load by checking and correcting the constraints by drawing a thick manual that describes various attribute information of the element. There was such a problem.

(発明が解決しようとする課題) 以上述べたように従来の確認・修正作業においては、
素子の機能や駆動能力などに関する属性情報を調べる必
要があるため、非常に面倒であるという欠点があった。
(Problems to be solved by the invention) As described above, in the conventional checking and correcting work,
There is a drawback that it is very troublesome because it is necessary to check attribute information on the function and the driving ability of the element.

本発明は、上記の問題点に鑑みてなされたものであ
り、論理回路図処理装置上での回路の確認・修正作業を
容易にかつ効率的に行え、設計毎に異なる属性情報を表
示できるようにすることを目的とする。
SUMMARY OF THE INVENTION The present invention has been made in view of the above-mentioned problems, and enables easy and efficient checking and correction of a circuit on a logic circuit diagram processing apparatus, and display of different attribute information for each design. The purpose is to.

[発明の構成] (課題を解決するための手段) 本発明は、論理回路図を構成する各論理素子ののタイ
プ毎に付随した属性情報を記憶する属性記憶手段と、論
理回路図中の任意の論理素子を指定する素子指定手段
と、この属性指定手段により指定された素子の属性を検
索する属性検索手段と、この属性検索手段により検索さ
れた前記属性情報に基づいて所定の演算を実施して得ら
れた情報を表示する属性表示手段とを有することを特徴
とする論理回路図処理装置である。
[Constitution of the Invention] (Means for Solving the Problems) The present invention relates to an attribute storage means for storing attribute information associated with each type of each logic element constituting a logic circuit diagram, Element designating means for designating the logical element, attribute searching means for searching for the attribute of the element specified by the attribute specifying means, and performing a predetermined operation based on the attribute information searched by the attribute searching means. And an attribute display means for displaying information obtained by the logic circuit diagram processing apparatus.

また本発明は、記憶装置及び表示装置を有する論理回
路図処理装置に適用される論理回路図表示方法であっ
て、論理回路を構成する各論理素子のタイプ毎に付随し
た属性情報を前記記憶装置に記憶させ、ユーザーにより
指定された論理回路図中の任意の論理素子の属性を前記
記憶装置により検索し、検索された前記属性情報に基づ
いて所定の演算を実施して得られた情報を前記表示装置
に表示させることを特徴とする論理回路図表示方法であ
る。
The present invention is also a logic circuit diagram display method applied to a logic circuit diagram processing device having a storage device and a display device, wherein the attribute information associated with each type of each logic element constituting the logic circuit is stored in the storage device. The attribute of an arbitrary logic element in the logic circuit diagram specified by the user is searched by the storage device, and information obtained by performing a predetermined operation based on the searched attribute information is referred to as This is a logic circuit diagram display method characterized by displaying on a display device.

(作用) 上記構成の本発明においては、論理回路図中の任意の
論理素子を素子指定手段により指定すると、属性検索手
段は属性記憶手段より指定された素子に対応する属性情
報を検索し、属性表示手段は検索された属性情報に基づ
いて所定の演算を実施して得られた情報を表示する。
(Operation) In the present invention having the above configuration, when an arbitrary logical element in the logical circuit diagram is specified by the element specifying means, the attribute searching means searches attribute information corresponding to the specified element from the attribute storing means, and The display means displays information obtained by performing a predetermined operation based on the retrieved attribute information.

このようにして、論理回路図中の任意の論理素子の機
能や駆動能力の属性を設計毎に容易に確認することがで
きる。
In this way, it is possible to easily confirm the function and the attribute of the driving capability of an arbitrary logic element in the logic circuit diagram for each design.

(実施例) 以下、本発明の一実施例について図面を参照して説明
する。
Hereinafter, an embodiment of the present invention will be described with reference to the drawings.

第1図は本実施例に係わる論理回路図処理装置の構成
を示すブロック図である。この論理回路図処理装置は、
素子指定部1と、属性検索部2と、属性標示部3と、属
性記憶部4とにより構成されている。
FIG. 1 is a block diagram showing a configuration of a logic circuit diagram processing apparatus according to the present embodiment. This logic circuit processing device
It comprises an element designating unit 1, an attribute searching unit 2, an attribute indicating unit 3, and an attribute storing unit 4.

いま論理回路中の任意の素子の出力に接続された素子
の負荷容量の総和を求める場合を例に取り説明するため
に、第2図に示すような論理回路図を考える。
In order to explain the case where the sum of the load capacitances of the elements connected to the output of an arbitrary element in the logic circuit is obtained, a logical circuit diagram as shown in FIG. 2 will be considered.

ここで、G1,G2,F1は回路中の各論理素子にユニークに
つけられた名前(素子識別名)、IV,MUX4,EDC1はそれぞ
れインバータ、4入力マルチプレクサ,Dタイプ・フリッ
プフロップであり、設計において使用可能な素子のタイ
プ(タイプ名)を示している。
Here, G1, G2, and F1 are names (element identification names) uniquely assigned to each logic element in the circuit, and IV, MUX4, and EDC1 are an inverter, a 4-input multiplexer, and a D-type flip-flop, respectively. The types (type names) of usable elements are shown.

第2図に示した論理回路において、素子G1の出力Zに
接続された負荷容量の総和を求めたい場合を例に取り説
明すると、“G1.Z(LOAD);"のようにユーザーが入力す
ると、属性検索部2は、第3図に示す処理フローに従い
処理を進める。まず、変数Lの初期化を行い(ステップ
S1)、ここでは明記しない論理回路図情報記憶部から素
子G1の出力端子Zの接続先のタイプ名IVPと入力端子名
Aを求める(ステップ2)、次に第4図に示す属性記憶
部4よりタイプ名IVPの入力端子Aの入力負荷容量(INP
UT−LOAD)“2.0"を得(ステップ3)で変数Lに加算す
る(ステップS4)。論理回路図情報記憶部から素子G1の
出力端子Zの接続先は、F1(タイプ名FDC1)の入力端子
Dに接続さているため(ステップS4)、同様に入力負荷
容量(INPUT−LOAD)“0.6"を得て変数Lに加算する
(ステップS2,S3)。
In the logic circuit shown in FIG. 2, a case in which the user wants to obtain the sum of the load capacitances connected to the output Z of the element G1 will be described. If the user inputs "G1.Z (LOAD);" The attribute search unit 2 advances the processing according to the processing flow shown in FIG. First, the variable L is initialized (step
S1), the type name IVP and the input terminal name A of the connection destination of the output terminal Z of the element G1 are obtained from the logic circuit diagram information storage unit not specified here (step 2), and then the attribute storage unit 4 shown in FIG. The input load capacitance of input terminal A (INP
(UT-LOAD) "2.0" is obtained (step 3) and added to the variable L (step S4). Since the connection destination of the output terminal Z of the element G1 from the logic circuit diagram information storage unit is connected to the input terminal D of F1 (type name FDC1) (step S4), similarly, the input load capacitance (INPUT-LOAD) “0.6” Is obtained and added to the variable L (steps S2 and S3).

この結果、素子G1の出力Zに接続された負荷容量の総
和“2.6"が得られ、属性情報表示部3はこの値を出力す
る。このようにして、設計者は論理回路図中の任意の素
子の出力に接続された素子の負荷容量のような、設計毎
に異なる素子の属性情報も容易に得ることができる。
As a result, a total sum "2.6" of the load capacitances connected to the output Z of the element G1 is obtained, and the attribute information display section 3 outputs this value. In this way, the designer can easily obtain the attribute information of the element that differs for each design, such as the load capacitance of the element connected to the output of any element in the logic circuit diagram.

なお、本発明は上述した実施例に限定されるものでは
ない。
The present invention is not limited to the embodiments described above.

例えば、上記実施例では、属性として真偽値表,駆動
能力,入力負荷量のみとしたが、素子の遅延時間やLSI
と場合は素子の面積などの属性を含んでもよい。
For example, in the above embodiment, only the truth table, the driving capability, and the input load amount are used as attributes.
May include attributes such as the area of the element.

また、上記実施例では、素子識別名で指定している
が、タイプ名で指定しても良い。
Further, in the above embodiment, the designation is made by the element identification name, but it may be made by the type name.

さらに、上記実施例では、検索対象となる素子とその
属性名をコマンドの形で指定しているが、論理回路図表
示上でマウスなどにより指定しても良いし、検索結果の
表示も論理回路図に重ねて表示するようにしても良い。
Furthermore, in the above embodiment, the element to be searched and the attribute name thereof are specified in the form of a command. You may make it superimpose on a figure and display it.

[発明の効果] 以上述べたように、本発明によれば論理回路図中の任
意の論理素子の機能躍動能力などの属性を検索して得ら
れた属性の演算機能を有することにより設計毎に異なる
属性情報を得ることができるため、論理回路の確認・修
正作業を効率的に行うことができる。
[Effects of the Invention] As described above, according to the present invention, by having an attribute calculation function obtained by retrieving an attribute such as a function dynamic capability of an arbitrary logic element in a logic circuit diagram, each design can be performed. Since different attribute information can be obtained, it is possible to efficiently check and correct the logic circuit.

【図面の簡単な説明】[Brief description of the drawings]

第1図は本論理回路図処理装置のブロック図、第2図は
論理回路図の例の図第3図は本実施例における属性検索
部の処理フローを示す図、第4図は属性記憶部の内容を
示す図である。 1……素子指定部、2……属性検索部、3……属性表示
部、4……属性記憶部。
FIG. 1 is a block diagram of the logic circuit diagram processing apparatus, FIG. 2 is an example of a logic circuit diagram, FIG. 3 is a diagram showing a processing flow of an attribute search unit in this embodiment, and FIG. It is a figure which shows the content of. 1 ... element designation section, 2 ... attribute search section, 3 ... attribute display section, 4 ... attribute storage section.

───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 昭61−233866(JP,A) 特開 昭63−59668(JP,A) 特開 昭63−180173(JP,A) ────────────────────────────────────────────────── ─── Continuation of front page (56) References JP-A-61-233866 (JP, A) JP-A-63-59668 (JP, A) JP-A-63-180173 (JP, A)

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】論理回路図を構成する各論理素子のタイプ
毎に付随した属性情報を記憶する属性記憶手段と、論理
回路図中の任意の論理素子を指定する素子指定手段と、
この属性指定手段により指定された素子の属性を検索す
る属性検索手段と、この属性検索手段により検索された
前記属性情報に基づいて所定の演算を実施して得られた
情報を表示する属性表示手段とを有することを特徴とす
る論理回路図処理装置。
1. Attribute storage means for storing attribute information associated with each type of logic element constituting a logic circuit diagram, element designating means for designating an arbitrary logic element in the logic circuit diagram,
Attribute search means for searching for the attribute of the element specified by the attribute specification means; and attribute display means for displaying information obtained by performing a predetermined operation based on the attribute information searched by the attribute search means. And a logic circuit diagram processing device.
【請求項2】記憶装置及び表示装置を有する論理回路図
処理装置に適用される論理回路図表示方法であって、 論理回路を構成する各論理素子のタイプ毎に付随した属
性情報を前記記憶装置に記憶させ、 ユーザーにより指定された論理回路図中の任意の論理素
子の属性を前記記憶装置より検索し、検索された前記属
性情報に基づいて所定の演算を実施して得られた情報を
前記表示装置に表示させることを特徴とする論理回路図
表示方法。
2. A logic circuit diagram display method applied to a logic circuit diagram processing device having a storage device and a display device, wherein attribute information associated with each type of each logic element constituting a logic circuit is stored in the storage device. The attribute of any logic element in the logic circuit diagram specified by the user is searched from the storage device, and information obtained by performing a predetermined operation based on the searched attribute information is referred to as A method for displaying a logic circuit diagram, comprising displaying on a display device.
JP1222851A 1989-08-31 1989-08-31 Logic circuit diagram processing apparatus and logic circuit diagram display method Expired - Fee Related JP2922536B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1222851A JP2922536B2 (en) 1989-08-31 1989-08-31 Logic circuit diagram processing apparatus and logic circuit diagram display method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1222851A JP2922536B2 (en) 1989-08-31 1989-08-31 Logic circuit diagram processing apparatus and logic circuit diagram display method

Publications (2)

Publication Number Publication Date
JPH0387979A JPH0387979A (en) 1991-04-12
JP2922536B2 true JP2922536B2 (en) 1999-07-26

Family

ID=16788894

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1222851A Expired - Fee Related JP2922536B2 (en) 1989-08-31 1989-08-31 Logic circuit diagram processing apparatus and logic circuit diagram display method

Country Status (1)

Country Link
JP (1) JP2922536B2 (en)

Also Published As

Publication number Publication date
JPH0387979A (en) 1991-04-12

Similar Documents

Publication Publication Date Title
US20060053089A1 (en) Multi-part looked-up table fields and its use in data processing operations involving multiple tables of a relational database
JP3205406B2 (en) Reference target variable determination processing method and translation processing system
US6237133B1 (en) Mask pattern data creation method and system that are not subject to data stream data format limitations
JP2922536B2 (en) Logic circuit diagram processing apparatus and logic circuit diagram display method
JP3333540B2 (en) Hierarchical symbol correction system
JP2929542B2 (en) Database operation method
JPH05150970A (en) Program generation supporting device
JPS63153673A (en) Procedure of automatic synthesization for logic circuit construction and data base structure
JP2002150207A (en) Automatic input system
JPH01280831A (en) Assisting method for standardization of intra-program data name
JPH06161759A (en) Method and device for supporting verification of system state transition rule
JPH11213007A (en) Method and device for displaying parts constitution information of product
JPH07325835A (en) Retrieval sentence preparing device
JP3499040B2 (en) Database design support system
JP2959606B2 (en) Logical connection data storage method
JP2002056041A (en) Method for reflecting hardware description language hierarchy information
JPH08221265A (en) Supporting device for developing software
JPS60114936A (en) Support device of specification forming
JPH11272524A (en) Data converter and storage medium
JPH04127233A (en) Dictionary system for back-up of software development
JP3305858B2 (en) Automatic figure creation device and automatic figure creation method
JPH0744446A (en) Relating method for grouped information
JPH047783A (en) Extraction system of character data out of document data
JPH03167629A (en) Data table designing device
JPH0388074A (en) System constitution designing system

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080430

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090430

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees