JP2901499B2 - Active matrix substrate - Google Patents

Active matrix substrate

Info

Publication number
JP2901499B2
JP2901499B2 JP18996094A JP18996094A JP2901499B2 JP 2901499 B2 JP2901499 B2 JP 2901499B2 JP 18996094 A JP18996094 A JP 18996094A JP 18996094 A JP18996094 A JP 18996094A JP 2901499 B2 JP2901499 B2 JP 2901499B2
Authority
JP
Japan
Prior art keywords
metal wiring
wiring
insole
width
semiconductor layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP18996094A
Other languages
Japanese (ja)
Other versions
JPH0829805A (en
Inventor
祥治 市川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP18996094A priority Critical patent/JP2901499B2/en
Publication of JPH0829805A publication Critical patent/JPH0829805A/en
Application granted granted Critical
Publication of JP2901499B2 publication Critical patent/JP2901499B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は、カラー液晶ディスプレ
イ等の表示装置を構成するためのアクティブマトリクス
基板に関し、特に、下層金属配線と上層金属配線との交
差部の構造に係るアクティブマトリクス基板に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an active matrix substrate for forming a display device such as a color liquid crystal display, and more particularly to an active matrix substrate having a structure of an intersection between a lower metal wiring and an upper metal wiring.

【0002】[0002]

【従来の技術】液晶ディスプレイは、低電圧駆動、低消
費電力、平板型の特徴をもつことから、テレビ、パソコ
ン、車載機器、計測器等の様々な分野において実用化さ
れている。特に、アクティブマトリクス駆動方式のディ
スプレイは、フルカラー表示が可能で大型かつ高精細化
を実現できる表示手段として注目されている。
2. Description of the Related Art Liquid crystal displays have been put to practical use in various fields such as televisions, personal computers, in-vehicle devices, and measuring instruments because of their low voltage drive, low power consumption, and flat panel characteristics. In particular, active-matrix-driven displays have attracted attention as display means capable of full-color display, realizing large size and high definition.

【0003】図6は、この種の液晶ディスプレイにおい
て用いられるアクティブマトリクス基板の等価回路図で
ある。同図に示されるように、アクティブマトリクス基
板では、ガラス基板1上にゲート配線2とドレイン配線
5とが交差して配置されている。そして、ゲート電極が
ゲート配線2に接続され、ドレインがドレイン配線5に
接続され、ソースが画素電極6に接続された薄膜トラン
ジスタ7がガラス基板1上にマトリクス状に配置されて
いる。
FIG. 6 is an equivalent circuit diagram of an active matrix substrate used in this type of liquid crystal display. As shown in the figure, in the active matrix substrate, a gate wiring 2 and a drain wiring 5 are arranged on a glass substrate 1 so as to intersect. A thin film transistor 7 having a gate electrode connected to the gate wiring 2, a drain connected to the drain wiring 5, and a source connected to the pixel electrode 6 is arranged on the glass substrate 1 in a matrix.

【0004】上述のように、アクティブマトリクス基板
では、ゲート配線2とドレイン配線5とを交差させて配
置することが必要となる。そして、逆スタガード型のト
ランジスタが用いられるアクティブマトリクス基板にお
いては、ゲート配線2が下層に形成され、ドレイン配線
5が上層に形成される。
As described above, in the active matrix substrate, it is necessary to arrange the gate wiring 2 and the drain wiring 5 so as to cross each other. In an active matrix substrate using an inverted staggered transistor, the gate wiring 2 is formed in a lower layer, and the drain wiring 5 is formed in an upper layer.

【0005】図7(A)は、従来のこの種の交差部の構成
を示す平面図であり、図7(B)はそのb−b線での断面
図である。図7(A)、(B)に示されるように、ガラス基
板1上にゲート配線2が形成され、それと直交するドレ
イン配線5が層間絶縁膜3を介して形成される(以下、
これを第1の従来例という)。而して、下層のゲート配
線2の側壁は、垂直状ないしは逆テーパー状になりやす
く、上記第1の従来例のような構造では、上層のドレイ
ン配線5が断線しやすいという欠点があった。
FIG. 7A is a plan view showing the structure of a conventional intersection of this type, and FIG. 7B is a sectional view taken along line bb. As shown in FIGS. 7A and 7B, a gate wiring 2 is formed on a glass substrate 1, and a drain wiring 5 orthogonal to the gate wiring 2 is formed via an interlayer insulating film 3 (hereinafter, referred to as a gate wiring 2).
This is called a first conventional example). Thus, the side wall of the lower layer gate wiring 2 tends to be vertical or inversely tapered, and the structure of the first conventional example has a drawback that the upper layer drain wiring 5 is easily disconnected.

【0006】この欠点を克服するものとして、特開平2-
257638号公報には、下層金属配線の側面にサイドウォー
ル形状の第2金属層を設けることにより配線の断面形状
をテーパ状にすることが提案されている(以下、これを
第2の従来例という)。また、アクティブマトリクス基
板に関するものではないが、特開平1-245542号公報に
は、下層配線を形成した後スパッタエッチング処理を施
すことにより、下層配線の上端部をラウンドに加工する
ことが提案されている(以下、これを第3の従来例とい
う)。
To overcome this drawback, Japanese Patent Application Laid-Open
Japanese Patent No. 257638 proposes that the cross-sectional shape of the wiring is tapered by providing a side wall-shaped second metal layer on the side surface of the lower metal wiring (hereinafter referred to as a second conventional example). ). Although it is not related to an active matrix substrate, Japanese Patent Application Laid-Open No. 1-245542 proposes that the upper end of the lower wiring is processed into a round shape by performing a sputter etching process after forming the lower wiring. (Hereinafter, this is referred to as a third conventional example).

【0007】さらに、特開昭62-210494号公報には、平
面形状を図8(A)に、そのc−c線断面図を図8(B)に
示すように、ゲート配線2とドレイン配線5との間に層
間絶縁膜3とアモルファスSi膜4を介在させることが提
案されている(以下、これを第4の従来例という)。
Japanese Unexamined Patent Publication No. Sho 62-210494 discloses a gate wiring 2 and a drain wiring as shown in FIG. 8 (A) and a sectional view taken along the line cc of FIG. 8 (B). It is proposed that an interlayer insulating film 3 and an amorphous Si film 4 be interposed between them (hereinafter referred to as a fourth conventional example).

【0008】[0008]

【発明が解決しようとする課題】ところで、図7(A)、
(B)に示した第1の従来例では、前記したとおり、上層
配線であるドレイン配線5が断線する可能性が高いとい
う欠点を有している。一方、第2、第3の従来例では、
下層配線の断面形状が急峻でなくなるため上層配線の断
線は防止できるが、下層配線にテーパを付けるための別
の工程が必要となるという不都合がある。また、下層配
線の上端部をラウンドに加工した場合、ゲート電極も同
時にラウンドに加工されてしまうため、実効的ゲート長
が短くなり、トランジスタ動作が不安定になるという欠
点もあった。
FIG. 7 (A)
The first conventional example shown in FIG. 2B has a drawback that the drain wiring 5 as the upper layer wiring is highly likely to be disconnected as described above. On the other hand, in the second and third conventional examples,
Disconnection of the upper wiring can be prevented because the cross-sectional shape of the lower wiring is not steep, but there is a disadvantage that another step for tapering the lower wiring is required. Further, when the upper end portion of the lower wiring is processed into a round shape, the gate electrode is also processed into a round shape at the same time, so that the effective gate length is shortened and the transistor operation becomes unstable.

【0009】また、第4の従来例では、アモルファスSi
膜によって、下層配線の段差は幾分緩和されるものの根
本的な解決にはなっておらず、さらに、アモルファスSi
膜によって新たな段差が生じてしまうという欠点があっ
た。本発明は、上述の各従来例の欠点、問題点に鑑み成
されたものであって、その目的は、新たな工程を追加す
ることなく上層配線の断線を防止できるようにした構造
のアクティブマトリクス基板を提供することにある。
In the fourth conventional example, amorphous Si
Although the film reduces the level difference of the lower wiring somewhat, it has not solved the fundamental problem.
There is a disadvantage that a new step is generated by the film. The present invention has been made in view of the above-described drawbacks and problems of the conventional examples, and has as its object to provide an active matrix having a structure capable of preventing disconnection of an upper wiring without adding a new process. It is to provide a substrate.

【0010】[0010]

【課題を解決するための手段】本発明によるアクティブ
マトリクス基板は、一端が画素電極に接続された薄膜ト
ランジスタがマトリクス状に配置され、薄膜トランジス
タのゲート又はドレインに接続された下層金属配線と上
層金属配線とが層間絶縁膜を介して直交して配置されて
いるものであり、下層金属配線と上層金属配線との交差
部においては、 ・前記下層金属配線に突起部が形成され、前記突起部の
先端部の幅が、その部分の前記上層金属配線の幅より狭
く形成されており、しかも前記交差部の前記下層金属配
線に、前記下層金属配線方向と前記上層金属配線方向以
外の角度をもつ辺が存在し、あるいは前記上層金属配線が中敷き半導体層を介して形成され
ており、前記中敷き半導体層の前記上層金属配線方向の
先端部の幅が、その部分の前記上層金属配線の幅より狭
く形成されており、しかも前記中敷き半導体層と前記上
層金属配線と重な部分でかつ前記下層配線と重なら
ない部分の前記中敷き半導体層に、前記下層金属配線方
向と前記上層金属配線方向以外の角度をもつ辺が存在
し、前記上層金属配線の幅は、前記中敷き半導体層の前
記下層金属配線と重ならない領域においては前記中敷き
半導体層の最大幅より広く形成され、かつ前記中敷き半
導体層の前記下層金属配線と重なる領域においては、前
記中敷き半導体層の最大幅より狭く形成されている、構
成からなることを特徴としている。
According to the present invention, there is provided an active matrix substrate in which thin film transistors each having one end connected to a pixel electrode are arranged in a matrix, and a lower metal wiring and an upper metal wiring connected to a gate or a drain of the thin film transistor. There are those which are arranged orthogonally through the interlayer insulating film, in the intersection of the lower metal wiring and the upper layer metal wiring, is formed protruding portion, the lower metal interconnect, the tip of the projecting portion width, said being narrower than the width of the upper metal wiring of the part, yet to the lower metal wiring of the intersection, there sides with an angle between the lower metal wiring direction than the upper metal wiring direction of Or the upper metal wiring is formed via an insole semiconductor layer.
And has a width of the upper layer metal wiring direction of the distal end portion of the insole semiconductor layer, wherein are formed narrower than the width of the upper metal wiring that part, yet it heavy and said upper metal wire and the insole semiconductor layer If it overlaps with the lower wiring
The insole semiconductor layer of a portion without the existence edges having an angle between the lower metal wiring direction than the upper metal wiring direction
And the width of the upper metal wiring is in front of the insole semiconductor layer.
In the area that does not overlap with the lower metal wiring,
Formed so as to be wider than the maximum width of the semiconductor layer, and
In a region of the conductor layer overlapping with the lower metal wiring,
The semiconductor device is characterized in that the semiconductor device has a configuration in which the width is smaller than the maximum width of the semiconductor layer .

【0011】本発明の上記構成によれば、上層金属配線
は、下層金属配線又は中敷き半導体層の段差を複数の角
度をなし、しかも連続して変化する角度をなして越える
ことができる。一般に、エッチングや成膜は全方向にわ
たって均等に行われるわけではない。そのため、ある角
度において段差が逆テーパ状に形成されたり、あるい
は、ある角度をなす段差の成膜が薄くなってしまうこと
がある。
According to the arrangement of the invention, the upper metal interconnect can exceed the level difference of the underlying metal interconnect or insole semiconductor layer without a plurality of angles, yet at an angle which varies continuously. Generally, etching and film formation are not performed uniformly in all directions. Therefore, the step may be formed in a reverse taper shape at a certain angle, or the film formed on the step forming an angle may become thinner.

【0012】そのため、従来例の場合のように上層配線
が段差を直角にのみ越えている構造では、この段差が逆
テーパ状に形成されたり、この向きの成膜が薄くなされ
た場合には、断線しやすいことになる。しかしながら、
本発明の上記構成(上層金属配線が段差を異なる角度に
おいて越える構成)によれば、ある角度の段差が逆テー
パを有していても、あるいは、その角度の成膜が薄くな
されることがあっても、他の角度の段差での金属膜がカ
バーすることとなるため、断線事故を抑制することがで
きる。
For this reason, in a structure in which the upper layer wiring extends over the step only at a right angle as in the conventional example, if the step is formed in a reverse taper shape, or if the film in this direction is made thin, It will be easy to break. However,
According to the above configuration of the present invention (a configuration in which the upper metal wiring crosses the step at different angles), even if the step at a certain angle has a reverse taper, or the film formation at that angle may be thin. However, since the metal film covers the step at another angle, a disconnection accident can be suppressed.

【0013】[0013]

【実施例】次に、本発明の実施例について図面を参照し
て説明するが、本発明は、以下の実施例に限定されるも
のではない。
Next, an embodiment of the present invention will be described with reference to the drawings. However, the present invention is not limited to the following embodiment.

【0014】(第1実施例)図1(A)は、本発明の第1
の実施例における交差部の平面図であり、図1(B)は、
そのa−a線断面図である。また、図2は、この第1実
施例における画素部分(薄膜トランジスタ部分)の断面図
である(この部分の構成は、従来例の場合と変わらな
い)。第1実施例の構成は、その製造方法の説明によっ
て明らかになるので、以下に図1(B)及び図2を参照し
て本実施例のアクティブマトリクス基板の製造方法につ
いて説明する。
(First Embodiment) FIG. 1A shows a first embodiment of the present invention.
FIG. 1B is a plan view of an intersection in the embodiment of FIG.
It is the aa line sectional view. FIG. 2 is a sectional view of a pixel portion (thin film transistor portion) in the first embodiment (the configuration of this portion is the same as that of the conventional example). Since the structure of the first embodiment will be apparent from the description of the manufacturing method, a method of manufacturing the active matrix substrate of the present embodiment will be described below with reference to FIGS.

【0015】まず、図1(B)に示すように、ガラス基板
1上にスパッタ法によりCr等の金属を所定の膜厚に堆積
し、これをパターニングしてゲート配線2を形成する。
このゲート配線2は、薄膜トランジスタ部ではゲート電
極2aとなる(図2参照)。次に、プラズマCVD法によ
り、シリコン酸化膜とシリコン窒化膜との複合膜を堆積
して層間絶縁膜3を形成し、引き続き同一CVD装置内に
おいてシリコンを堆積して、ノンドープアモルファスSi
膜4aとn+型アモルファスSi膜4bからなるアモルフ
ァスSi膜4を形成する。
First, as shown in FIG. 1B, a metal such as Cr is deposited to a predetermined thickness on a glass substrate 1 by a sputtering method, and this is patterned to form a gate wiring 2.
The gate wiring 2 becomes a gate electrode 2a in the thin film transistor section (see FIG. 2). Next, by a plasma CVD method, a composite film of a silicon oxide film and a silicon nitride film is deposited to form an interlayer insulating film 3, and subsequently silicon is deposited in the same CVD apparatus to form a non-doped amorphous Si.
An amorphous Si film 4 composed of the film 4a and the n + type amorphous Si film 4b is formed.

【0016】続いて、アモルファスSi膜4を薄膜トラン
ジスタ形成部及び配線の交差部に島状に残るようにパタ
ーニングする。このとき、交差部でのアモルファスSi膜
4はコーナ部を落とした長方形の形状に形成する。コー
ナ部を落とした形状とすることにより、この上を通過す
る上層配線は、より多くの角度で段差と交わることにな
る。
Subsequently, the amorphous Si film 4 is patterned so as to remain in an island shape at the intersection of the thin film transistor forming portion and the wiring. At this time, the amorphous Si film 4 at the intersection is formed in a rectangular shape with a corner portion dropped. By forming the shape with the corner portion dropped, the upper layer wiring passing thereover intersects the step at more angles.

【0017】次に、Cr等の金属をスパッタ法により所定
の膜厚に堆積し、これをパターニングして上層配線とな
るドレイン配線5を形成する。ドレイン配線5の段差部
を越える部分には、両サイドに突起が形成されている
(図1(A)参照)。このドレイン配線5の形成工程におい
て、薄膜トランジスタ領域では同時にドレイン電極5a
とソース電極5bとが形成される(図2参照)。
Next, a metal such as Cr is deposited to a predetermined thickness by a sputtering method, and is patterned to form a drain wiring 5 serving as an upper wiring. Projections are formed on both sides of the drain wiring 5 beyond the step.
(See FIG. 1 (A)). In the step of forming the drain wiring 5, the drain electrode 5a is simultaneously formed in the thin film transistor region.
And a source electrode 5b are formed (see FIG. 2).

【0018】次に、透明導電膜であるITOをスパッタ法
により堆積し、これをパターニングしてソース電極5b
に接続される画素電極6を形成する(図2参照)。そし
て、ドレイン電極5a、ソース電極5b間のn+型アモ
ルファスSi膜4b(図2参照)をエッチング除去し、図示
していないが、その後に保護膜を形成して本実施例のア
クティブマトリクス基板の製作が完了する。
Next, ITO, which is a transparent conductive film, is deposited by sputtering, and is patterned to form a source electrode 5b.
Is formed (see FIG. 2). Then, the n + -type amorphous Si film 4b (see FIG. 2) between the drain electrode 5a and the source electrode 5b is removed by etching, and although not shown, a protective film is formed thereafter to form the active matrix substrate of the present embodiment. Production is completed.

【0019】図1(A)に示すように形成された交差配線
構造では、ドレイン配線5は、段差を形成しているアモ
ルファスSi膜4の端部と片側で5つの異なる角度におい
て交わっている。したがって、ある角度において成膜が
薄くなされることがあっても、他の部分では十分の膜厚
を持っているので、断線事故の発生は回避することがで
きる。
In the cross wiring structure formed as shown in FIG. 1A, the drain wiring 5 intersects the end of the amorphous Si film 4 forming the step at five different angles on one side. Therefore, even if the film is formed thin at a certain angle, the other portions have a sufficient film thickness, so that the occurrence of a disconnection accident can be avoided.

【0020】(第2実施例)図3は、本発明の第2の実
施例の交差部の状態を示す平面図である。この第2実施
例では、段差乗り越え部において中敷きとなるアモルフ
ァスSi膜4及びドレイン配線5の双方に突起が設けられ
ている。この第2実施例では、アモルファスSi膜4の突
起が多角形形状をなしているが、これに代え外形が曲線
をなす突起を設けるようにしてもよい。
(Second Embodiment) FIG. 3 is a plan view showing a state of an intersection according to a second embodiment of the present invention. In the second embodiment, projections are provided on both the amorphous Si film 4 and the drain wiring 5 which are the insole at the step over the step. In the second embodiment, the projections of the amorphous Si film 4 have a polygonal shape, but instead, projections having a curved outer shape may be provided.

【0021】(第3、第4実施例)図4、図5は、それ
ぞれ本発明の第3、第4の実施例の交差部の状態を示す
平面図である。第3、第4の実施例では、下層配線であ
るゲート配線2に突起が設けられている。そして、中敷
きとなるアモルファスSi膜は用いられていない点で前記
第1、第2の実施例と異なる。
(Third and Fourth Embodiments) FIGS. 4 and 5 are plan views showing states of intersections in third and fourth embodiments of the present invention, respectively. In the third and fourth embodiments, the projection is provided on the gate wiring 2 which is the lower wiring. The third embodiment is different from the first and second embodiments in that an insulative amorphous Si film is not used.

【0022】第3の実施例では、図4に示すように、ゲ
ート配線2の突起は、滑らかな曲線を描いている。この
ように構成した場合にも、ドレイン配線5は、段差を
(細かく変化する)異なる角度において段差を越えるた
め、上層配線の段切れを防止することができる。また、
第3、第4の実施例には、第1、第2の実施例の場合よ
りも交差部の面積を狭くすることができるという利点が
ある。
In the third embodiment, as shown in FIG. 4, the protrusion of the gate wiring 2 has a smooth curve. Even in the case of such a configuration, since the drain wiring 5 crosses the step at different angles (slightly changing), the disconnection of the upper layer wiring can be prevented. Also,
The third and fourth embodiments have the advantage that the area of the intersection can be made smaller than in the first and second embodiments.

【0023】以上の第1〜第3実施例では、逆スタガー
ド型のトランジスタを有するものについて説明したが、
本発明は、正スタガード型の薄膜トランジスタの形成さ
れたアクティブマトリクス基板に対しても適用が可能な
ものである。この場合、ドレイン配線が下層配線とな
り、ゲート配線が上層配線となるが、これも本発明に包
含されるものである。
In the above-described first to third embodiments, the description has been made of one having an inverted staggered transistor.
The present invention is also applicable to an active matrix substrate on which a positive staggered thin film transistor is formed. In this case, the drain wiring becomes a lower wiring and the gate wiring becomes an upper wiring, which are also included in the present invention.

【0024】[0024]

【発明の効果】本発明によるアクティブマトリクス基板
は、以上詳記したように、上層配線が段差を越えるとき
異なる角度において段差と交わるようにしたので、特定
の角度の段差が逆テーパ状に形成されたり、あるいは、
特定の角度の成膜が薄く形成されることがあっても、そ
のための断線を他の角度の金属膜によってカバーするこ
とが可能となり、交差部での断線事故を大幅に減少させ
ることができる。また、本発明によるアクティブマトリ
クス基板は、従来の製造工程になんらの変更を加えるも
のではないため、製造コストの上昇を招くことなく実施
することができる。
As described above in detail, the active matrix substrate according to the present invention is configured such that when the upper layer wiring crosses the step, the step intersects the step at a different angle, so that the step at a specific angle is formed in a reverse taper shape. Or
Even if a film formed at a specific angle is formed to be thin, it is possible to cover a disconnection therefor with a metal film at another angle, and it is possible to greatly reduce a disconnection accident at an intersection. Further, the active matrix substrate according to the present invention does not add any change to the conventional manufacturing process, and therefore can be implemented without increasing the manufacturing cost.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の第1の実施例の交差部の状態を示す図
であって、(A)はその平面図、(B)は(A)のa−a線断
面図。
FIG. 1 is a view showing a state of an intersection according to a first embodiment of the present invention, wherein (A) is a plan view thereof, and (B) is a cross-sectional view taken along line aa of (A).

【図2】本発明の第1の実施例の表示部の断面図。FIG. 2 is a sectional view of a display unit according to the first embodiment of the present invention.

【図3】本発明の第2の実施例の交差部の平面図。FIG. 3 is a plan view of an intersection according to a second embodiment of the present invention.

【図4】本発明の第3の実施例の交差部の平面図。FIG. 4 is a plan view of an intersection according to a third embodiment of the present invention.

【図5】本発明の第4の実施例の交差部の平面図。FIG. 5 is a plan view of an intersection according to a fourth embodiment of the present invention.

【図6】アクティブマトリクス基板の等価回路図。FIG. 6 is an equivalent circuit diagram of an active matrix substrate.

【図7】第1の従来例を示す図であって、(A)はその平
面図、(B)は(A)のb−b線断面図。
FIGS. 7A and 7B are diagrams showing a first conventional example, in which FIG. 7A is a plan view and FIG. 7B is a cross-sectional view taken along line bb of FIG.

【図8】第4の従来例を示す図であって、(A)はその平
面図、(B)は(A)のc−c線断面図。
8A and 8B are views showing a fourth conventional example, wherein FIG. 8A is a plan view thereof, and FIG. 8B is a sectional view taken along line cc of FIG. 8A.

【符号の説明】[Explanation of symbols]

1 ガラス基板 2 ゲート配線 2a ゲート電極 3 層間絶縁膜 4 アモルファスSi膜 4a ノンドープアモルファスSi膜 4b n+型アモルファスSi膜 5 ドレイン配線 5a ドレイン電極 5b ソース電極 6 画素電極 7 薄膜トランジスタDESCRIPTION OF SYMBOLS 1 Glass substrate 2 Gate wiring 2a Gate electrode 3 Interlayer insulating film 4 Amorphous Si film 4a Non-doped amorphous Si film 4b n + type amorphous Si film 5 Drain wiring 5a Drain electrode 5b Source electrode 6 Pixel electrode 7 Thin film transistor

Claims (3)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 一端が画素電極に接続された薄膜トラン
ジスタがマトリクス状に配置され、薄膜トランジスタの
ゲート又はドレインのいずれか一方に接続された下層金
属配線と薄膜トランジスタのゲート又はドレインのいず
れか他方に接続された上層金属配線とが層間絶縁膜を介
して直交して配置されているアクティブマトリクス基板
において、 下層金属配線と上層金属配線との交差部においては、前
記下層金属配線に突起部が形成され、前記突起部の先端
部の幅が、その部分の前記上層金属配線の幅より狭く形
成されており、かつ前記突起部は多角形形状を有してい
ことを特徴とするアクティブマトリクス基板。
1. A thin film transistor having one end connected to a pixel electrode is arranged in a matrix, and a lower metal wiring connected to one of a gate and a drain of the thin film transistor and one of a gate and a drain of the thin film transistor connected to the other. An active matrix substrate in which the upper metal wiring is orthogonally arranged with an interlayer insulating film interposed therebetween, wherein at the intersection of the lower metal wiring and the upper metal wiring, a projection is formed on the lower metal wiring, The width of the tip of the protrusion is formed to be narrower than the width of the upper metal wiring at that portion, and the protrusion has a polygonal shape.
The active matrix substrate characterized in that that.
【請求項2】 一端が画素電極に接続された薄膜トラン
ジスタがマトリクス状に配置され、薄膜トランジスタの
ゲート又はドレインのいずれか一方に接続された下層金
属配線と薄膜トランジスタのゲート又はドレインのいず
れか他方に接続された上層金属配線とが層間絶縁膜を介
して直交して配置されているアクティブマトリクス基板
において、 下層金属配線と上層金属配線との交差部においては、前
記下層金属配線に突起部が形成され、前記突起部の先端
部の幅が、その部分の前記上層金属配線の幅より狭く形
成されており、かつ 前記突起部の平面上の形状が曲線を
なしていることを特徴とするアクティブマトリクス基
板。
2. A thin film transistor having one end connected to a pixel electrode is arranged in a matrix , and
Underlayer gold connected to either gate or drain
Metal wiring and thin film transistor gate or drain
Or the upper metal wiring connected to the other via an interlayer insulating film.
Active matrix substrates arranged orthogonally
At the intersection of the lower metal wiring and the upper metal wiring,
A protrusion is formed on the lower metal wiring, and a tip of the protrusion is formed.
The width of the part is smaller than the width of the upper metal wiring of the part.
An active matrix substrate , wherein the projection has a curved shape on a plane.
【請求項3】 一端が画素電極に接続された薄膜トラン
ジスタがマトリクス状に配置され、薄膜トランジスタの
ゲート又はドレインのいずれか一方に接続された下層金
属配線と薄膜トランジスタのゲート又はドレインのいず
れか他方に接続された上層金属配線とが層間絶縁膜を介
して直交して配置されているアクティブマトリクス基板
において、 下層金属配線と上層金属配線との交差部においては
記上層金属配線が中敷き半導体層を介して形成されてお
り、前記中敷き半導体層の前記上層金属配線方向の先端
部の幅が、その部分の前記上層金属配線の幅より狭く形
成されており、かつ前記中敷き半導体層と前記上層金属
配線との重なり部分であって前記下層配線と重ならない
部分の前記中敷き半導体層は多角形形状または曲線を有
する形状 を有しており、前記上層金属配線の幅は、前記
中敷き半導体層の前記下層金属配線と重ならない領域に
おいては前記中敷き半導体層の最大幅より広く形成さ
れ、かつ前記中敷き半導体層の前記下層金属配線と重な
る領域においては、前記中敷き半導体層の最大幅より狭
く形成されている構成からなることを特徴とするアクテ
ィブマトリクス基板。
3. A thin film transistor having one end connected to a pixel electrode is arranged in a matrix, and a lower metal wiring connected to one of a gate and a drain of the thin film transistor and one of a gate and a drain of the thin film transistor. in the active matrix substrate upper metal wire and are arranged orthogonally through the interlayer insulating film, in the intersection of the lower metal wiring and the upper layer metal wiring, the upper metal interconnect through the insole semiconductor layer formed was are, the width of the upper layer metal wiring direction of the distal end portion of the insole semiconductor layer overlies said being upper metal narrower than the width of the wiring of the portion, and with the insole semiconductor layer and the upper metal interconnect the insole semiconductor layer in a portion which does not overlap with the lower wiring a portion have a polygonal shape or curve
Has a shape, a width of the upper layer metal wiring, the in the region where the does not overlap with the lower metal interconnect insole semiconductor layer is formed wider than the maximum width of the insole semiconductor layer, and wherein the insole semiconductor layer An active matrix substrate having a configuration in which a region overlapping with a lower metal wiring is formed to be narrower than a maximum width of the insole semiconductor layer.
JP18996094A 1994-07-20 1994-07-20 Active matrix substrate Expired - Fee Related JP2901499B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18996094A JP2901499B2 (en) 1994-07-20 1994-07-20 Active matrix substrate

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18996094A JP2901499B2 (en) 1994-07-20 1994-07-20 Active matrix substrate

Publications (2)

Publication Number Publication Date
JPH0829805A JPH0829805A (en) 1996-02-02
JP2901499B2 true JP2901499B2 (en) 1999-06-07

Family

ID=16250076

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18996094A Expired - Fee Related JP2901499B2 (en) 1994-07-20 1994-07-20 Active matrix substrate

Country Status (1)

Country Link
JP (1) JP2901499B2 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4596101B2 (en) * 2000-10-18 2010-12-08 日本電気株式会社 Liquid crystal display
JP4216270B2 (en) 2004-06-30 2009-01-28 三星エスディアイ株式会社 Electronic device, thin film transistor structure, and flat panel display device including the same
US8114720B2 (en) 2008-12-25 2012-02-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
CN104503178A (en) 2014-12-31 2015-04-08 京东方科技集团股份有限公司 Array substrate, manufacturing method thereof and display device

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62280890A (en) * 1986-05-30 1987-12-05 松下電器産業株式会社 Active matrix array
JPH04236429A (en) * 1991-01-18 1992-08-25 Sharp Corp Thin film transistor
JPH06230423A (en) * 1993-02-03 1994-08-19 Nec Kagoshima Ltd Thin-film transistor substrate for liquid crystal panel

Also Published As

Publication number Publication date
JPH0829805A (en) 1996-02-02

Similar Documents

Publication Publication Date Title
KR100507271B1 (en) LCD having high aperture ratio and high transmittance and method for manufacturing the same
US6323051B1 (en) Method of manufacturing liquid crystal display
EP0301571B1 (en) Thin film transistor array
US5981972A (en) Actived matrix substrate having a transistor with multi-layered ohmic contact
JPH0814669B2 (en) Matrix type display device
JP2003021845A (en) Fringe field switching liquid crystal display device and method for manufacturing the same
JP2003107523A (en) Liquid crystal display device
JPH01219824A (en) Amorphous silicon thin film transistor array substrate
JPH01123475A (en) Liquid crystal display equipment
JP2000330123A (en) Liquid crystal display device
KR20010038385A (en) Liquid crystal display and method for fabricating the same
JP2901499B2 (en) Active matrix substrate
JPH04265945A (en) Active matrix substrate
JPH06163891A (en) Thin film transistor
JP3300336B2 (en) Liquid crystal display
JPH07333648A (en) Liquid crystal display device and its production
JP3167817B2 (en) Active matrix liquid crystal display
JPH06130415A (en) Manufacture of tft matrix
JP4646244B2 (en) Control board for display and manufacturing method thereof, liquid crystal display panel, electronic information device
JPH07122718B2 (en) Liquid crystal display
JP2001264802A (en) Matrix array substrate
JP2003177417A (en) Liquid crystal display device
JPH01282522A (en) Active matrix circuit board and its production and image display device using said board
KR100488923B1 (en) Liquid crystal display
JPH0862626A (en) Liquid crystal display substrate

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 19970325

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080319

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090319

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100319

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100319

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110319

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110319

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120319

Year of fee payment: 13

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120319

Year of fee payment: 13

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120319

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130319

Year of fee payment: 14

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130319

Year of fee payment: 14

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140319

Year of fee payment: 15

LAPS Cancellation because of no payment of annual fees