JP2877505B2 - LSI mounting board and data processing device - Google Patents

LSI mounting board and data processing device

Info

Publication number
JP2877505B2
JP2877505B2 JP2336557A JP33655790A JP2877505B2 JP 2877505 B2 JP2877505 B2 JP 2877505B2 JP 2336557 A JP2336557 A JP 2336557A JP 33655790 A JP33655790 A JP 33655790A JP 2877505 B2 JP2877505 B2 JP 2877505B2
Authority
JP
Japan
Prior art keywords
scan
board
lsi
address
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2336557A
Other languages
Japanese (ja)
Other versions
JPH04204273A (en
Inventor
正 岡崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ADOBANTESUTO KK
Original Assignee
ADOBANTESUTO KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ADOBANTESUTO KK filed Critical ADOBANTESUTO KK
Priority to JP2336557A priority Critical patent/JP2877505B2/en
Publication of JPH04204273A publication Critical patent/JPH04204273A/en
Application granted granted Critical
Publication of JP2877505B2 publication Critical patent/JP2877505B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】 「産業上の利用分野」 この発明はアドレススキャン方式のLSI素子が実装さ
れたLSI実装ボード、及びこのLSI実装ボードを少なくと
も一つ備えたデータ処理装置に関する。
Description: BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an LSI mounting board on which an LSI element of an address scan system is mounted, and a data processing apparatus provided with at least one of the LSI mounting boards.

「従来の技術」 LSI素子において内部のフリップフロップやラッチ回
路、レジスタなどの記憶素子をアドレス指定して、その
記憶素子にデータを書き込み、またその記憶素子のデー
タを読み出して試験することができるようにされたLSI
素子があり、このLSI素子はアドレススキャン方式LSI素
子と呼ばれている。
"Prior art" In LSI devices, internal flip-flops, latch circuits, registers, and other storage elements can be addressed, data can be written to the storage elements, and data from the storage elements can be read and tested. LSI
There is an element, and this LSI element is called an address scan type LSI element.

このアドレススキャン方式のLSI素子について第3図
を参照して簡単に説明する。このLSI素子11はフリップ
フロップやラッチ回路などの複数の記憶素子からなる記
憶素子部12と、この記憶素子部12内の記憶素子と各種論
理素子などとを組み合わせて、全体として各種処理を行
う論理回路を構成するための組み合わせ回路13とからな
り、必要に応じてクリアを入力させると共にクロックを
入力し、かつシステム入力としてデータを入力し、その
データを処理してシステム出力として出力し、本来のLS
I素子としての機能を発揮するように構成されている。
This address scan type LSI element will be briefly described with reference to FIG. The LSI element 11 is a logic element that performs various processes as a whole by combining a storage element section 12 including a plurality of storage elements such as flip-flops and latch circuits, and a storage element in the storage element section 12 with various logic elements. It consists of a combinational circuit 13 for configuring the circuit, inputs a clear signal as necessary, inputs a clock, inputs data as a system input, processes the data and outputs it as a system output, and LS
It is configured to exhibit the function as an I element.

更に、このLSI素子11を試験するために、このLSI素子
11内に、記憶素子部12内の記憶素子を個別にアドレス指
定して選択できるようにXデコーダ14,Yデコーダ15が設
けられ、スキャンアドレス端子16を通じスキャンアドレ
スをXデコーダ14及びYデコーダ15に供給すると共にス
キャンイネーブル端子17にスキャンイネーブル信号を印
加すると、入力されたスキャンアドレスに応じて記憶素
子の一つが選択され、スキャンセット端子18にデータ
“1"を入力すると、その選択された記憶素子にデータ
“1"が書き込まれ、スキャンリセット端子19にデータ
“1"を入力すると、選択された記憶素子にデータ“0"が
書き込まれ、またスキャンイネーブル信号を与えた状態
で選択した記憶素子のデータを読み出してスキャン読出
し端子21に出力することができる。
Furthermore, in order to test this LSI element 11, this LSI element
An X decoder 14 and a Y decoder 15 are provided in the storage element 11 so that the storage elements in the storage element section 12 can be individually addressed and selected, and a scan address is sent to the X decoder 14 and the Y decoder 15 through a scan address terminal 16. When a scan enable signal is applied to the scan enable terminal 17 and one of the storage elements is selected according to the input scan address, and when data “1” is input to the scan set terminal 18, the selected storage element is When data “1” is written to the memory element and data “1” is input to the scan reset terminal 19, data “0” is written to the selected memory element and the selected memory element is supplied with the scan enable signal. The data can be read and output to the scan read terminal 21.

このようにLSI素子を構成することにより、LSI素子に
対する故障検出用試験パターンの自動生成が容易とな
り、かつLSI素子の試験も容易となる。
By configuring the LSI element in this manner, automatic generation of a failure detection test pattern for the LSI element is facilitated, and the test of the LSI element is also facilitated.

「発明が解決しようとする課題」 従来においてはスキャンアドレス方式のLSI素子をボ
ードに実装した後や、更にそのLSI実装ボードを用いて
データ処理装置(システム)を構成した後において、そ
のLSI実装ボードの試験や、データ処理装置の試験ある
いはモニタのために、LSI素子11のスキャンアドレス端
子16,スキャンイネーブル端子17,スキャンセット端子1
8,スキャンリセット端子19,スキャン読出し端子21(こ
れらをスキャン端子と記す)は全く利用されていなかっ
た。つまり、スキャンアドレス方式とした機能は、LSI
素子単体の時のみ利用され、実装後においては全く利用
されていなかった。
[Problems to be Solved by the Invention] Conventionally, after mounting a scan address type LSI element on a board or further configuring a data processing device (system) using the LSI mounting board, the LSI mounting board Scan address terminal 16, scan enable terminal 17, scan set terminal 1
8, scan reset terminal 19 and scan read terminal 21 (these are referred to as scan terminals) were not used at all. In other words, the function that uses the scan address method is
It was used only for the element itself, and was not used at all after mounting.

この発明はスキャンアドレス方式のLSI素子を実装後
においても、そのスキャンアドレス方式の機能を有効に
利用できるようにしたLSI実装ボード及びデータ処理装
置を提供することにある。
SUMMARY OF THE INVENTION It is an object of the present invention to provide an LSI mounting board and a data processing device that can effectively use the functions of the scan address system even after mounting the scan address system LSI elements.

「課題を解決するための手段」 請求項1の発明によれば、アドレススキャン方式のLS
I素子が実装されたLSI実装ボードにおいて、スキャンア
ドレスデコーダ回路と、各LSI素子のスキャンアドレス
端子に共通に接続されたスキャンアドレス線と、スキャ
ン書込みデータ回路と、スキャン読出し回路とが実装さ
れ、スキャンアドレスデコーダ回路はボードスキャンイ
ネーブル信号により動作可能となり、ボードスキャンア
ドレスをデコードしてLSI素子の一つを選択して試験可
能とすることができ、スキャン書込みデータ回路はライ
トイネーブル信号により制御され、各LSI素子のスキャ
ンデータ書込み端子、つまりスキャンセット端子または
スキャンリセット端子にスキャンデータを共通に与え、
スキャン読出し回路は各LSI素子のスキャン読出し端子
よりのデータの論理和を出力する。
[Means for Solving the Problems] According to the invention of claim 1, an address scan LS
On an LSI mounting board on which an I element is mounted, a scan address decoder circuit, a scan address line commonly connected to a scan address terminal of each LSI element, a scan write data circuit, and a scan read circuit are mounted. The address decoder circuit can be operated by the board scan enable signal, the board scan address can be decoded, one of the LSI elements can be selected and the test can be performed, and the scan write data circuit is controlled by the write enable signal. Scan data is commonly supplied to the scan data write terminal of the LSI element, that is, the scan set terminal or the scan reset terminal,
The scan read circuit outputs the logical sum of the data from the scan read terminal of each LSI element.

請求項2の発明によれば、データ処理装置に用いられ
ているLSI実装ボードの少なくとも一つは請求項1の発
明による実装ボードであって、このデータ処理装置にス
キャンボードレジスタと、スキャンアドレスレジスタ
と、スキャンデータレジスタ手段とが設けられ、スキャ
ンボードレジスタはLSI実装ボードの一つを選択してボ
ードスキャンイネーブル信号を供給することができ、ス
キャンアドレスレジスタは各LSI実装ボードのスキャン
アドレスデコーダ回路にボードスキャンアドレスを与え
ると共にスキャンアドレス線にスキャンアドレスを与
え、スキャンデータレジスタ手段は、各LSI実装ボード
のスキャン書込みデータ回路にスキャンデータを与える
と共に、スキャン読出し回路の出力を入力することがで
きる。
According to the second aspect of the present invention, at least one of the LSI mounting boards used in the data processing device is the mounting board according to the first aspect of the present invention, wherein the data processing device has a scan board register and a scan address register. And scan data register means are provided, the scan board register can select one of the LSI mounting boards and supply a board scan enable signal, and the scan address register is provided to the scan address decoder circuit of each LSI mounting board. The scan address is given to the scan address line while the scan address is given to the scan address line, and the scan data register means can supply the scan data to the scan write data circuit of each LSI mounting board and input the output of the scan read circuit.

請求項3の発明によれば、データ処理装置の少なくと
も一つのLSI実装ボードにはアドレススキャン方式のLSI
素子が実装されており、そのLSI実装ボードには更にス
キャンアドレスデコーダ回路と、各LSI素子のスキャン
アドレス端子に共通に接続されたスキャンアドレス線
と、スキャン読出し回路とが実装され、スキャンアドレ
スデコーダ回路はボードスキャンイネーブル信号が与え
られると動作可能となり、ボードスキャンアドレスをデ
コーダしてLSI素子の一つを選択することができ、スキ
ャン読出し回路は各LSI素子のスキャン読出し端子より
のデータの論理和を出力する。また、このデータ処理装
置には各LSI実装ボードの一つを選択してボードスキャ
ンイネーブル信号を与えるスキャンボードレジスタと、
各LSI実装ボードのスキャンアドレスデコーダ回路にボ
ードスキャンアドレスを与え、スキャンアドレス線にス
キャンアドレスを与えるスキャンアドレスレジスタとが
設けられる。
According to the third aspect of the present invention, at least one LSI mounting board of the data processing device includes an address scan type LSI.
The LSI mounting board further includes a scan address decoder circuit, a scan address line commonly connected to a scan address terminal of each LSI element, and a scan readout circuit. Becomes operable when a board scan enable signal is applied, and can decode one of the board scan addresses to select one of the LSI elements.The scan read circuit calculates the logical sum of the data from the scan read terminal of each LSI element. Output. Also, the data processing device includes a scan board register for selecting one of the LSI mounting boards and providing a board scan enable signal,
A scan address register is provided for giving a board scan address to a scan address decoder circuit of each LSI mounting board and for giving a scan address to a scan address line.

「実施例」 第1図に請求項1の発明の実施例を示す。このLSI実
装ボード22には第3図に示したスキャンアドレス方式の
LSI素子111〜11nが実装され、これらLSI素子111〜11n
より、本来のデータ処理を行うために、図では省略して
いるが、各LSI素子111〜11n間でそのシステム入力端子
とシステム出力端子とが接続されたり、これらシステム
入力端子、システム出力端子がボード22の外部接続用の
ボード端子に接続されている。こゝでは、この発明に関
連している部分のみを示している。
[Embodiment] Fig. 1 shows an embodiment of the first aspect of the present invention. The LSI mounting board 22 has the scan address method shown in FIG.
Implements the LSI device 11 1 to 11 n, these LSI devices 11 1 to 11 n, in order to perform the original data processing, although not shown in the figure, the system between the LSI elements 11 1 to 11 n The input terminal and the system output terminal are connected, or these system input terminal and system output terminal are connected to a board terminal for external connection of the board 22. Here, only the parts related to the present invention are shown.

この発明では、スキャンアドレスデコーダ回路23がボ
ード22に実装されている。このスキャンアドレスデコー
ダ回路23はボード端子24からのボードスキャンイネーブ
ル信号により動作可能となり、動作可能となった状態で
ボード端子25からのボードスキャンアドレスをデコード
してLSI素子111〜11nの一つのスキャンイネーブル端子1
7にスキャンイネーブル信号を与え、そのLSI素子を試験
可能にする。
In the present invention, the scan address decoder circuit 23 is mounted on the board 22. The scan address decoder circuit 23 is operable by a board scan enable signal from the board terminal 24, operable and became state of decoded LSI element 11 1 to 11 n boards scan address from the board terminal 25 one Scan enable terminal 1
7 is supplied with a scan enable signal, and the LSI element can be tested.

またボード22にスキャンデータ書込み回路26が実装さ
れる。スキャンデータ書込み回路26内のバッファ27にボ
ード端子28からスキャンデータが入力され、バッファ27
からその入力と同極性のデータと、逆極性のデータとが
出力され、これらはそれぞれゲート29,31へ供給され、
ゲート29,31にはボード端子32からライトイネーブル信
号が共に供給される。ゲート29の出力はLSI素子111〜11
nの各スキャンセット端子18へ供給され、ゲート31の出
力はLSI素子111〜11nの各スキャンリセット端子19へ供
給される。
A scan data writing circuit 26 is mounted on the board 22. Scan data is input from the board terminal 28 to the buffer 27 in the scan data writing circuit 26, and the buffer 27
Outputs data of the same polarity as the input and data of the opposite polarity, and these are supplied to gates 29 and 31, respectively,
The gates 29 and 31 are both supplied with a write enable signal from the board terminal 32. The output of gate 29 is LSI device 11 1 to 11
n it is the supplied to each scan set terminal 18, the output of gate 31 is supplied to each of the scan reset terminal 19 of the LSI device 11 1 to 11 n.

LSI素子111〜11nの各スキャンアドレス端子16に共通
に接続されたスキャンアドレス線33がボード22に実装さ
れる。スキャンアドレス線33はボード端子25に接続され
る。ボード端子25に与えられるLSI素子を選択するため
のボードスキャンアドレスはスキャンアドレスデコーダ
回路23へ供給され、LSI素子111〜11nの各スキャンアド
レス端子16へ供給されるスキャンアドレスはスキャンア
ドレス線33へ供給される。
Scan address lines 33 connected in common to each of the scan address terminal 16 of the LSI device 11 1 to 11 n are mounted on the board 22. The scan address line 33 is connected to the board terminal 25. Board scan address for selecting the LSI device applied to the board terminal 25 is supplied to the scan address decoder circuit 23, the scan address is a scan address line 33 to be supplied to each of the scan address terminal 16 of the LSI device 11 1 to 11 n Supplied to

スキャン読出し回路34がボード22に実装され、LSI素
子111〜11nの各スキャン読出し端子21の出力がスキャン
読出し回路34で論理和がとられ、ボード端子35に出力さ
れる。この例ではスキャン読出し回路34の出力はゲート
36にも供給され、ゲート36にはボード端子24からのボー
ドスキャンイネーブル信号がゲート信号として供給さ
れ、ゲート36の出力はボード端子37に出力される。
Scan read circuit 34 is mounted on the board 22, the output of each scan reading terminal 21 of the LSI device 11 1 to 11 n is the logical sum is taken by the scan readout circuit 34, it is outputted to the board terminal 35. In this example, the output of the scan readout circuit 34 is a gate
The board scan enable signal from the board terminal 24 is supplied to the gate 36 as a gate signal, and the output of the gate 36 is output to the board terminal 37.

このように構成されているから、スキャンアドレス方
式のLSI素子111〜11nがボード22に実装された後におい
ても、必要に応じてボード端子24にボードスキャンイネ
ーブル信号を与え、ボード端子25にボードスキャンアド
レスを与えて、スキャンアドレスデコーダ回路23でデコ
ードして、LSI素子111〜11nのうちの一つ、例えば112
選択して、そのスキャンイネーブル端子17にスキャンイ
ネーブル信号を与えて試験可能状態とし、この状態でボ
ード端子25からスキャンアドレスをスキャンアドレス線
33に印加すると、試験可能状態とされたLSI素子112内の
記憶素子の一つがスキャンアドレスにより選択され、こ
の状態でボード端子28にスキャンデータとして“1"を与
えれば、これがゲート29を通じて、試験可能とされたLS
I素子112のスキャンセット端子17に印加されて、その選
択された記憶素子にデータ“1"が書き込まれる。その
時、ボード端子28にスキャンデータとして“0"が与えら
れた場合はゲート31の出力、つまりスキャンリセット端
子19が“1"となり、LSI素子112の選択記憶素子にデータ
“0"が書き込まれる。
Since such configuration, even after the LSI device 11 1 to 11 n of the scan address scheme is implemented on the board 22, provide the board scan enable signal to the board terminal 24 if necessary, the board terminals 25 giving board scan address, and decoded by the scan address decoder circuit 23, one of the LSI device 11 1 to 11 n, for example, select 11 2, giving a scan enable signal to the scan enable terminal 17 In the test ready state, the scan address is transferred from the board terminal 25 to the scan address line in this state.
When applied to 33, one of the storage elements in the LSI element 11 2, which is a test state is selected by the scan address, if you give a "1" to the board terminal 28 as scan data in this state, this is through the gate 29, LS that can be tested
It is applied to the I element 11 2 of the scan set terminal 17, data "1" is written to the selected memory element. At that time, the output of the gate 31 when the board terminals 28 is "0" as the scan data given, i.e. the scan reset terminal 19 is "1", the selection memory element LSI element 11 2 data "0" is written .

試験可能状態とされたLSI素子112中の選択された記憶
素子から読み出されたデータがスキャン読出し端子21か
らスキャン読出し回路34を通じてボード端子35へ出力さ
れる。このようにしてボード22に実装された後において
も、LSI素子111〜11nをそきスキャン端子を有効に利用
して試験することができる。試験の時はボードスキャン
イネーブル信号を必要な時、つまり選択した記憶素子に
対するデータの読み書きをする時だけ、ボード端子24に
与えればよいが、ボード端子24に常時、ボードスキャン
イネーブル信号を与えておき、ボード22を通常のデータ
処理状態としておいて、ボードスキャンアドレス及びス
キャンアドレスにより選択したLSI素子の選択した記憶
素子のデータの状態をゲート36から得て、ボード端子37
の出力を例えばオシロスコープで観測することにより、
動作中の内部状態の遷移を観測することができる。
Data read from the storage device test state and has been selected for LSI element 11 2 is outputted from the scan reading terminal 21 to the board terminal 35 through the scan read circuit 34. Even after mounted on the board 22 can thus be tested by effectively utilizing the stripped scan terminals of LSI device 11 1 to 11 n. During the test, the board scan enable signal may be supplied to the board terminal 24 only when necessary, that is, only when data is read from or written to the selected storage element, but the board scan enable signal is always supplied to the board terminal 24. , The board 22 in the normal data processing state, the board scan address and the data state of the selected storage element of the LSI element selected by the scan address are obtained from the gate 36, and the board terminal 37
By observing the output of the oscilloscope, for example,
The transition of the internal state during operation can be observed.

第2図に請求項2の発明の実施例を示す。複数のLSI
実装ボード221〜22mと制御部38とがシステムバス39を通
じて相互に接続され、制御部38によりLSI実装ボード221
〜22mが制御されて、データ処理を行うように構成され
ている。この処理結果は図に示していない出力端子から
出力される。この実施例ではLSI実装ボード221〜22m
それぞれ第1図に示したような、スキャンアドレス方式
のLSI素子を実装し、かつボードに実装した状態でスキ
ャン端子を有効に利用できるようにされたボードが用い
られる。この実施例ではスキャンボードレジスタ41,ス
キャンアドレスレジスタ42、スキャンデータレジスタ手
段43がスキャン制御部44として設けられ、これらスキャ
ンボードレジスタ41,スキャンアドレスレジスタ42,スキ
ャンデータレジスタ手段43はシステムバス39に接続され
ている。スキャンボードレジスタ41は制御部38から与え
られた信号に応じてLSI実装ボード221〜22mの一つを選
択してボード端子24を通じてボードスキャンイネーブル
信号を、中の図に示していない各スキャンアドレスデコ
ーダ回路23(第1図)へ供給することができる。
FIG. 2 shows an embodiment of the second aspect of the present invention. Multiple LSI
The mounting boards 22 1 to 22 m and the control unit 38 are interconnected via a system bus 39, and the control unit 38 controls the LSI mounting board 22 1
M22 m is controlled to perform data processing. This processing result is output from an output terminal not shown. In this embodiment, each of the LSI mounting boards 22 1 to 22 m is provided with a scan address type LSI element as shown in FIG. 1 and the scan terminals can be effectively used while mounted on the board. Boards are used. In this embodiment, a scan board register 41, a scan address register 42, and a scan data register means 43 are provided as a scan control unit 44, and these scan board registers 41, scan address registers 42, and scan data register means 43 are connected to a system bus 39. Have been. The scan board register 41 selects one of the LSI mounting boards 22 1 to 22 m according to the signal given from the control unit 38, and outputs a board scan enable signal through the board terminal 24 to each of the scans not shown in the figure. It can be supplied to the address decoder circuit 23 (FIG. 1).

スキャンアドレスレジスタ42は制御部38からボードス
キャンアドレス、スキャンアドレスがセットされ、LSI
実装ボード221〜22mの各ボード端子25を通じてスキャン
アドレスデコーダ回路23へボードスキャンアドレスを、
及びスキャンアドレス線へスキャンアドレスをそれぞれ
供給する。スキャンデータレジスタ手段43は制御部38の
指示に従ってLSI実装ボード221〜22mの各ボード端子28
を通じてスキャンデータを与え、また各ボード端子35を
通じて各読出し回路34の出力データを取り込むことがで
きる。読み書き制御部45からライトイネーブルを各LSI
実装ボード221〜22mのボード端子32を通じてスキャンデ
ータ書込み回路26へ供給する。各LSI実装ボード221〜22
mの各ボード端子37は各別に外部へ導出されている。
The scan address register 42 is set with the board scan address and scan address from the control unit 38, and
The board scan address is sent to the scan address decoder circuit 23 through each board terminal 25 of the mounting board 22 1 to 22 m ,
And a scan address to the scan address line. Scan data register means 43 LSI mounting board 22 1 through 22 m each board terminal 28 according to an instruction of the control unit 38
, And the output data of each readout circuit 34 can be taken in through each board terminal 35. Write enable from read / write control unit 45 to each LSI
Supplied to the scan data write circuit 26 through the mounting board 22 1 through 22 m board terminal 32. Each LSI mounting board 22 1 to 22
Each board terminal 37 of m is separately led to the outside.

このように構成されているから、データ処理装置の試
験において、試験したいLSI実装ボードを示す信号をス
キャンボードレジスタ41に設定し、そのLSI実装ボー
ド、例えば222にボードスキャンイネーブル信号を与
え、この状態でスキャンアドレスレジスタ42にボードス
キャンアドレス及びスキャンアドレスを設定して、LSI
実装ボード221〜22m中の一つ、例えば、222を選択し
て、更にそのボード222中の一つのLSI素子を選択し、そ
のLSI素子中の一つの記憶素子を選択し、その記憶内容
をボード端子35からスキャンデータレジスタ手段43に取
り込み、その後、スキャンデータレジスタ手段43からス
キャンデータをその選択した記憶素子に書き込むことが
できる。このようにして、データ処理装置内の実装され
ているスキャンアドレス方式のLSI素子のスキャン端子
を有効に利用して試験をすることができる。
Since such configuration, in the test data processing apparatus, sets a signal indicating the LSI mounting board to be tested to the scan board register 41, giving the board scan enable signal its LSI implementation boards, for example, 22 2, the Set the board scan address and scan address in the scan address register 42 in the
One of the mounting boards 22 1 to 22 m , for example, 22 2 is selected, further, one LSI element in the board 22 2 is selected, and one storage element in the LSI element is selected. The stored contents can be taken into the scan data register means 43 from the board terminal 35, and then the scan data can be written from the scan data register means 43 to the selected storage element. In this manner, a test can be performed by effectively utilizing the scan terminals of the scan address type LSI elements mounted in the data processing device.

スキャンデータレジスタ手段43としては、1個のレジ
スタを用いて、LSI素子から読み出されたスキャンデー
タを格納し、これを制御部38で読み取った後、そのレジ
スタに書き込むべきスキャンデータを格納してもよい
し、読み取ったデータを格納するレジスタと、書き込む
べきスキャンデータを格納するレジスタとを各別に設け
てもよい。
As the scan data register means 43, one register is used to store the scan data read from the LSI element, read this by the control unit 38, and store the scan data to be written in the register. Alternatively, a register for storing read data and a register for storing scan data to be written may be separately provided.

更に、このデータ処理装置により通常のデータ処理を
行っている時も、前述と同様にスキャンボードレジスタ
41に選択すべきLSI実装ボードを示す信号をセットし、
そのボードにボードスキャンイネーブル信号を出力さ
せ、この状態でスキャンアドレスレジスタ42に設定した
ボードスキャンアドレス及びスキャンアドレスにより選
択したLSI実装ボード中の選択したLSI素子中の選択した
記憶素子の状態変化を、ボード端子37の出力を観測する
ことにより知ることができる。LSI実装ボード221〜22m
のすべての端子24にボードスキャンイネーブル信号を同
時に与えて、各ボードにおける選択したLSI素子中の選
択した記憶素子の状態を同時に、各ボード端子37に出力
して同時観測できるようにしてもよい。
Furthermore, when normal data processing is performed by this data processing device, the scan board register
Set the signal indicating the LSI mounting board to be selected in 41,
A board scan enable signal is output to the board, and in this state, the board scan address set in the scan address register 42 and the state change of the selected storage element in the selected LSI element in the LSI mounting board selected by the scan address are determined. It can be known by observing the output of the board terminal 37. LSI mounting board 22 1 to 22 m
, A board scan enable signal may be simultaneously applied to all the terminals 24 so that the state of the selected storage element among the selected LSI elements in each board is simultaneously output to each board terminal 37 so as to be simultaneously observed.

請求項3の発明は第2図に示した実施例において、特
に実際のデータ処理中における選択した記憶素子の内部
状態監視を行うようにした構成を要件とするものであ
る。従って、このスキャン端子を利用した監視機能のみ
を要件とする場合は、第1図中において、スキャンデー
タ書込み回路26を省略でき、第2図においてスキャンデ
ータレジスタ手段43及び読み書き制御部44を省略し、選
択したボードの選択したLSI素子の選択した記憶素子の
状態の監視をする。スキャンボードレジスタ41も省略
し、常時、ボードスキャンイネーブル信号“1"を各ボー
ドの端子24に与え、つまり常時動作可能状態にし、各ボ
ードを同時に観測するようにしてもよい。またスキャン
読出し回路34の出力を直接ボード端子37へ供給してもよ
い。
The third aspect of the present invention requires the configuration shown in FIG. 2 to monitor the internal state of the selected storage element during actual data processing. Therefore, when only the monitoring function using the scan terminal is required, the scan data writing circuit 26 can be omitted in FIG. 1, and the scan data register means 43 and the read / write control unit 44 are omitted in FIG. The status of the selected storage element of the selected LSI element of the selected board is monitored. The scan board register 41 may also be omitted, and the board scan enable signal “1” may be constantly supplied to the terminal 24 of each board, that is, the board may be always operable, and the boards may be simultaneously observed. Further, the output of the scan reading circuit 34 may be directly supplied to the board terminal 37.

「発明の効果」 以上述べたように、請求項1の発明によればスキャン
アドレス方式のLSI素子を実装したボードに、スキャン
アドレスデコーダ回路、スキャンアドレス線、スキャン
データ書込み回路、スキャン読出し回路を実装すること
により、LSI素子のスキャン端子を有効利用して試験を
行うことができる。
[Effects of the Invention] As described above, according to the first aspect of the present invention, a scan address decoder circuit, a scan address line, a scan data write circuit, and a scan read circuit are mounted on a board on which a scan address type LSI element is mounted. By doing so, the test can be performed by effectively using the scan terminal of the LSI element.

請求項2の発明によれば、データ処理装置におけるLS
I実装ボードを請求項1の発明のLSI実装ボードとし、か
つスキャンボードレジスタ、スキャンアドレスレジス
タ、スキャンデータレジスタを設けることにより、デー
タ処理装置の試験の際にLSI素子のスキャン端子を有効
に利用することができる。
According to the invention of claim 2, the LS in the data processing device
By using the I-mounted board as the LSI-mounted board according to the first aspect of the present invention and providing a scan board register, a scan address register, and a scan data register, the scan terminals of the LSI elements can be effectively used when testing the data processing device. be able to.

請求項3の発明によれば、データ処理装置において、
スキャンアドレスLSI素子を実装したボードに対し、ス
キャンアドレスデコーダ回路、スキャンアドレス線、ス
キャン読出し回路を実装することにより、データ処理装
置を実動作中に、LSI素子のスキャン端子を利用して、
選択した内部の記憶素子のデータの状態をモニタするこ
とができる。
According to the invention of claim 3, in the data processing device,
By mounting a scan address decoder circuit, a scan address line, and a scan readout circuit on a board on which a scan address LSI element is mounted, using the scan terminal of the LSI element during actual operation of the data processing device,
The state of the data in the selected internal storage element can be monitored.

【図面の簡単な説明】[Brief description of the drawings]

第1図は請求項1の発明の実施例を示すブロック図、第
2図は請求項2の発明の実施例を示すブロック図、第3
図はスキャンアドレス方式のLSI素子を機能的に示すブ
ロック図である。
FIG. 1 is a block diagram showing an embodiment of the invention of claim 1, FIG. 2 is a block diagram showing an embodiment of the invention of claim 2, and FIG.
The figure is a block diagram functionally showing a scan address type LSI element.

Claims (3)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】アドレススキャン方式のLSI素子が実装さ
れたボードにおいて、 ボードスキャンアドレスをデコードして、上記LSI素子
の一つを試験可能にすることができ、かつボードスキャ
ンイネーブル信号により動作可能となるスキャンアドレ
スデコーダ回路と、 上記各LSI素子のスキャンアドレス端子に共通に接続さ
れたスキャンアドレス線と、 ライトイネーブル信号により制御され、上記各LSI素子
のスキャンデータ書込み端子にスキャンデータを共通に
与えるスキャン書込みデータ回路と、 上記各LSI素子のスキャン読出し端子よりのデータが入
力されるスキャン読出し回路と、が上記ボードに実装さ
れていることを特徴とするLSI実装ボード。
In a board on which an LSI element of an address scan system is mounted, a board scan address can be decoded, one of the LSI elements can be tested, and an operation can be performed by a board scan enable signal. A scan address decoder circuit, a scan address line commonly connected to the scan address terminals of the respective LSI elements, and a scan which is controlled by a write enable signal and provides scan data to the scan data write terminals of the respective LSI elements in common An LSI mounting board comprising: a write data circuit; and a scan read circuit to which data from a scan read terminal of each of the above-described LSI elements is input.
【請求項2】少なくとも一つのLSI実装ボードを制御部
で動作させてデータ処理を行うデータ処理装置におい
て、 上記LSI実装ボードは請求項1に記載されたLSI実装ボー
ドで構成され、 上記LSI実装ボードの一つを選択してこれに上記ボード
スキャンイネーブル信号を与えるスキャンボードレジス
タと、 上記各LSI実装ボードの上記スキャンアドレスデコーダ
回路に上記ボードスキャンアドレスを、上記アドレス線
にスキャンアドレスをそれぞれに与えるスキャンアドレ
スレジスタと、 上記各LSI実装ボードの上記スキャン書込みデータ回路
にスキャンデータを与え、上記スキャン読出し回路の出
力が入力されるスキャンデータレジスタ手段と、 が設けられていることを特徴とするデータ処理装置。
2. A data processing device for performing data processing by operating at least one LSI mounting board by a control unit, wherein the LSI mounting board is constituted by the LSI mounting board according to claim 1. A scan board register that selects one of the above and supplies the board scan enable signal thereto; and a scan that applies the board scan address to the scan address decoder circuit of each of the LSI mounting boards and the scan address to the address line. A data processing device, comprising: an address register; and scan data register means for supplying scan data to the scan write data circuit of each of the LSI mounting boards and receiving an output of the scan read circuit. .
【請求項3】少なくとも一つのLSI実装ボードを制御部
で動作させてデータ処理を行うデータ処理装置におい
て、 上記LSI実装ボードの少なくとも一つにはアドレススキ
ャン方式のLSI素子が実装されてあり、 かつ、ボードスキャンアドレスをデコードして上記LSI
素子の一つを選択することができ、ボードスキャンイネ
ーブル信号により動作可能とされるスキャンアドレスデ
コーダ回路と、 上記各LSI素子のスキャンアドレス端子に共通に接続さ
れたスキャンアドレス線と、 上記各LSI素子のスキャン読出し端子よりのデータが入
力されるスキャン読出し回路とが実装され、 上記各LSI実装ボードの一つを選択してこれに上記ボー
ドスキャンイネーブル信号を与えるスキャンボードレジ
スタと、 上記各LSI実装ボードの上記スキャンアドレスデコーダ
回路に上記ボードスキャンアドレスを、上記スキャンア
ドレス線にスキャンアドレスをそれぞれ与えるスキャン
アドレスレジスタが設けられていることを特徴とするデ
ータ処理装置。
3. A data processing device for performing data processing by operating at least one LSI mounting board by a control unit, wherein at least one of the LSI mounting boards has an LSI element of an address scan system mounted thereon, and , Decode the board scan address and
A scan address decoder circuit capable of selecting one of the elements and operable by a board scan enable signal, a scan address line commonly connected to a scan address terminal of each of the LSI elements, and each of the LSI elements A scan readout circuit to which data from the scan readout terminal is input; a scan board register for selecting one of the above-mentioned LSI mounting boards and supplying the board scan enable signal thereto; A data processing apparatus, further comprising: a scan address register for providing the board scan address to the scan address decoder circuit and a scan address to the scan address line.
JP2336557A 1990-11-30 1990-11-30 LSI mounting board and data processing device Expired - Fee Related JP2877505B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2336557A JP2877505B2 (en) 1990-11-30 1990-11-30 LSI mounting board and data processing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2336557A JP2877505B2 (en) 1990-11-30 1990-11-30 LSI mounting board and data processing device

Publications (2)

Publication Number Publication Date
JPH04204273A JPH04204273A (en) 1992-07-24
JP2877505B2 true JP2877505B2 (en) 1999-03-31

Family

ID=18300374

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2336557A Expired - Fee Related JP2877505B2 (en) 1990-11-30 1990-11-30 LSI mounting board and data processing device

Country Status (1)

Country Link
JP (1) JP2877505B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1997024670A1 (en) * 1995-12-27 1997-07-10 Koken Co., Ltd. Monitoring control device

Also Published As

Publication number Publication date
JPH04204273A (en) 1992-07-24

Similar Documents

Publication Publication Date Title
US7721174B2 (en) Full-speed BIST controller for testing embedded synchronous memories
US6122762A (en) Memory interface device and method for supporting debugging
JPH0773696A (en) Self-time type memory-array and testing method thereof
JPS5853774B2 (en) information processing equipment
KR940004332B1 (en) Data processing device
US5339320A (en) Architecture of circuitry for generating test mode signals
JP2877505B2 (en) LSI mounting board and data processing device
KR100276504B1 (en) Failure-data storage system
US4802133A (en) Logic circuit
JP3479653B2 (en) Test equipment
JPS6044702B2 (en) semiconductor equipment
JPS63173975A (en) Test auxiliary circuit of semiconductor device
JP2583056B2 (en) IC test system
US20050289421A1 (en) Semiconductor chip
JPH01239485A (en) Large-scale integrated circuit
JPH04328475A (en) Semiconductor device with testing circuit
JPH0391195A (en) Memory circuit
JP2824853B2 (en) Pattern data writing method
JPS6144342B2 (en)
JPH05314786A (en) Semiconductor memory
CN116994638A (en) Test circuit and method for reading memory device data in memory dump operation
JP3281898B2 (en) Memory mounted semiconductor device and memory test method
JP2505571B2 (en) Storage device diagnostic method
JPH06160486A (en) Large capacity test vector buffer memory for lsi test system
JPH0526979A (en) Test simplification circuit

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees