JP2795232B2 - DC-DC converter - Google Patents

DC-DC converter

Info

Publication number
JP2795232B2
JP2795232B2 JP7252229A JP25222995A JP2795232B2 JP 2795232 B2 JP2795232 B2 JP 2795232B2 JP 7252229 A JP7252229 A JP 7252229A JP 25222995 A JP25222995 A JP 25222995A JP 2795232 B2 JP2795232 B2 JP 2795232B2
Authority
JP
Japan
Prior art keywords
voltage
circuit
converter
photodiode
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP7252229A
Other languages
Japanese (ja)
Other versions
JPH0993919A (en
Inventor
秀岳 中村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP7252229A priority Critical patent/JP2795232B2/en
Publication of JPH0993919A publication Critical patent/JPH0993919A/en
Application granted granted Critical
Publication of JP2795232B2 publication Critical patent/JP2795232B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Direct Current Feeding And Distribution (AREA)
  • Dc-Dc Converters (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、安定性の高いDC
−DCコンバータに関する。
TECHNICAL FIELD The present invention relates to a highly stable DC
A DC converter;

【0002】[0002]

【従来の技術】従来の一般的なDC−DCコンバータの
一例を図2に示す。この回路はフォワードタイプのスイ
ッチング電源である。図2において、MOSFET3
は、パルス幅変調回路(以下、PWM回路という)23
から出力される方形波によりON−OFFを繰り返され
る。直流電源1からは、MOSFET3のON−OFF
により、トランス4の1次側4aに断続的に電流I11が
供給され、トランス4の変圧比に応じた電圧が2次側4
bに出力される。
2. Description of the Related Art FIG. 2 shows an example of a conventional general DC-DC converter. This circuit is a forward type switching power supply. In FIG. 2, MOSFET3
Is a pulse width modulation circuit (hereinafter referred to as a PWM circuit) 23
ON-OFF is repeated by the square wave output from the. From DC power supply 1, ON-OFF of MOSFET3
As a result, the current I11 is intermittently supplied to the primary side 4a of the transformer 4, and a voltage corresponding to the transformation ratio of the transformer 4 is generated.
b.

【0003】MOSFET3がON時には、トランス4
の2次側4b〜ダイオード5〜コイル7〜負荷9〜2次
側4bのルートで電流が流れる。また、MOSFET3
がOFF時には、コイル7〜負荷9〜ダイオード6〜コ
イル7のルートで電流I20が流れる。さらに、トランス
4の別の2次側補助巻線4cに接続されたダイオード1
1、定電圧回路12及び平滑コンデンサ13、14から
なる補助電源回路で作られた直流電源は、誤差検出回路
10などに給電される。
When the MOSFET 3 is ON, the transformer 4
A current flows through a route from the secondary side 4b, the diode 5, the coil 7, the load 9, and the secondary side 4b. MOSFET3
Is OFF, a current I20 flows through the route of the coil 7, the load 9, the diode 6, and the coil 7. Further, the diode 1 connected to another secondary side auxiliary winding 4c of the transformer 4
1. DC power generated by an auxiliary power supply circuit including a constant voltage circuit 12 and smoothing capacitors 13 and 14 is supplied to an error detection circuit 10 and the like.

【0004】誤差検出回路10では、負荷9の両端に生
ずる2次側出力電圧が、抵抗16、17の接続点から検
出電圧として誤差検出器10の一部を構成するシャント
レギュレータ21の制御入力端子へ加えられる。このシ
ャントレギュレータ21には市販の、例えば型式;TL
431のものが用いられる。この誤差検出回路10の動
作は、特開平5−260743号に詳細に示されてい
る。
In the error detection circuit 10, a secondary output voltage generated at both ends of the load 9 is applied as a detection voltage from a connection point between the resistors 16 and 17 to a control input terminal of a shunt regulator 21 constituting a part of the error detector 10. Added to This shunt regulator 21 is commercially available, for example, model; TL
431 is used. The operation of the error detection circuit 10 is described in detail in Japanese Patent Application Laid-Open No. 5-260743.

【0005】また、抵抗16、17の接続点と定電圧回
路12の出力端子との間に抵抗15を挿入し、その出力
電圧をシャントレギュレータ21に入力する。このシャ
ントレギュレータ21では、出力電圧の検出電圧とシャ
ントレギュレータ21内蔵の基準電圧Vref(略2.5
V)とを比較している。なお、シャントレギュレータ2
1のカソード側は、抵抗18とコンデンサ20との直列
回路を介して抵抗16および17の接続点に接続され、
アノード側は出力端子のグランド側に接続される。
A resistor 15 is inserted between a connection point between the resistors 16 and 17 and an output terminal of the constant voltage circuit 12, and the output voltage is input to a shunt regulator 21. In the shunt regulator 21, the detection voltage of the output voltage and the reference voltage Vref (approximately 2.5
V). Shunt regulator 2
The cathode side of 1 is connected to a connection point of the resistors 16 and 17 via a series circuit of the resistor 18 and the capacitor 20,
The anode side is connected to the ground side of the output terminal.

【0006】ここで、入力電圧が増加した場合について
説明する。入力電圧の増加に伴い、従来の回路では以下
の帰還動作により出力電圧を安定化するように動作す
る。つまり、入力電圧V11の増加〜出力電圧の増加〜出
力検出電圧の増加〜シャントレギュレータのカソード電
圧の低下〜フォトカプラの発光ダイオード電流の増加〜
フォトカプラのフォトトランジスタ電流の増加〜スイッ
チングFETのON幅の縮小〜出力電圧の低下、の手順
で動作する。他方、入力電圧が減少した場合には、上記
の動作がぞれぞれ逆方向となる。
Here, the case where the input voltage increases will be described. As the input voltage increases, the conventional circuit operates to stabilize the output voltage by the following feedback operation. That is, an increase in the input voltage V11, an increase in the output voltage, an increase in the output detection voltage, a decrease in the cathode voltage of the shunt regulator, an increase in the light emitting diode current of the photocoupler,
The operation is performed in the order of increasing the phototransistor current of the photocoupler, reducing the ON width of the switching FET, and decreasing the output voltage. On the other hand, when the input voltage decreases, the above operations are performed in opposite directions.

【0007】[0007]

【発明が解決しようとする課題】しかしながら、上述し
た従来のDC−DCコンバータにおいては、例えば入力
電圧V11の変動幅が大きい場合、帰還回路の位相余裕が
少なくなり発振し易くなり、位相調整が困難であるとい
う問題点を伴う。
However, in the above-described conventional DC-DC converter, for example, when the fluctuation width of the input voltage V11 is large, the phase margin of the feedback circuit is reduced, oscillation is easily performed, and phase adjustment is difficult. With the problem that

【0008】本発明は、入力電圧の変動に対して出力電
圧の安定性の高いDC−DCコンバータを提供すること
を目的とする。
SUMMARY OF THE INVENTION It is an object of the present invention to provide a DC-DC converter having high output voltage stability with respect to input voltage fluctuation.

【0009】[0009]

【課題を解決するための手段】かかる目的を達成するた
め、本発明のDC−DCコンバータは、1次側電圧が変
換された2次側電圧を検出し、この検出電圧を所定の基
準電圧と比較し、比較した誤差信号を出力する誤差検出
回路と、発光ダイオードとトランジスタとフォトダイオ
ードとを有しこのトランジスタのベースとフォトダイオ
ードのアノードとが接続され構成されたフォトカプラを
用いた帰還回路とを具備し、帰還回路は、誤差信号を入
力信号とし、トランジスタが変換動作の制御用の出力を
構成し、且つフォトダイオードのカソードを1次側電圧
に応じた電圧を生ずる地点に接続して形成され、1次側
電圧を帰還回路のフォトダイオードへ直接帰還したこと
を特徴としている。
In order to achieve the above object, a DC-DC converter according to the present invention detects a secondary voltage obtained by converting a primary voltage and converts the detected voltage to a predetermined reference voltage. An error detection circuit for comparing and outputting the compared error signal, a feedback circuit using a photocoupler having a light emitting diode, a transistor, and a photodiode and having a base connected to an anode of the photodiode and an anode of the photodiode; The feedback circuit is formed by connecting the error signal as an input signal, the transistor constituting an output for controlling the conversion operation, and connecting the cathode of the photodiode to a point generating a voltage corresponding to the primary voltage. The primary side voltage is directly fed back to the photodiode of the feedback circuit.

【0010】上記の1次側電圧に応じた電圧の発生、お
よび2次側電圧の検出にはそれぞれ分圧抵抗を用い、ト
ランジスタにはNPNトランジスタを用いるとよい。
It is preferable to use a voltage dividing resistor for generating a voltage corresponding to the primary side voltage and to detect the secondary side voltage, and to use an NPN transistor as a transistor.

【0011】[0011]

【作用】したがって、本発明のDC−DCコンバータに
よれば、1次側電圧が変換された2次側電圧を検出し、
この検出電圧を所定の基準電圧と比較し、比較した誤差
信号を出力する。また、トランジスタのベースとフォト
ダイオードのアノードとが接続され構成されたフォトカ
プラを用いて帰還回路を形成する。この帰還回路は、誤
差信号を入力信号とし、トランジスタが変換動作の制御
用の出力を構成し、且つフォトダイオードのカソードを
1次側電圧に応じた電圧を生ずる地点に接続して形成さ
れる。よって、1次側電圧が帰還回路のフォトダイオー
ドへ直接帰還される。
Therefore, according to the DC-DC converter of the present invention, the secondary voltage converted from the primary voltage is detected,
The detected voltage is compared with a predetermined reference voltage, and a comparison error signal is output. Further, a feedback circuit is formed using a photocoupler configured by connecting the base of the transistor and the anode of the photodiode. This feedback circuit is formed by using an error signal as an input signal, a transistor constituting an output for controlling a conversion operation, and connecting a cathode of a photodiode to a point where a voltage corresponding to a primary side voltage is generated. Therefore, the primary voltage is directly fed back to the photodiode of the feedback circuit.

【0012】[0012]

【実施例】次に添付図面を参照して本発明によるDC−
DCコンバータの実施例を詳細に説明する。図1を参照
すると本発明のDC−DCコンバータの実施例が示され
ている。本実施例を構成する部品において、図2の従来
例を構成する部品と実質的に同一機能であるものには、
同一番号を付している。
BRIEF DESCRIPTION OF THE DRAWINGS FIG.
An embodiment of the DC converter will be described in detail. FIG. 1 shows an embodiment of a DC-DC converter according to the present invention. In the components constituting the present embodiment, those having substantially the same functions as the components constituting the conventional example of FIG.
The same numbers are given.

【0013】図1において、本実施例のDC−DCコン
バータは、1次側の入力回路と、2次側の出力回路およ
び補助電源回路と、誤差信号を出力する誤差検出回路1
0と、フォトカプラ22により2次側の誤差信号を1次
側へ帰還する帰還回路と、スイッチング動作を制御する
パルス幅変調回路(以下、PWM回路という)23とか
ら構成される。
In FIG. 1, a DC-DC converter according to the present embodiment includes a primary-side input circuit, a secondary-side output circuit and an auxiliary power supply circuit, and an error detection circuit 1 for outputting an error signal.
0, a feedback circuit for feeding back the error signal on the secondary side to the primary side by the photocoupler 22, and a pulse width modulation circuit (hereinafter referred to as a PWM circuit) 23 for controlling the switching operation.

【0014】上記の各構成回路の入力回路は、直流電源
1、トランス4の1次側4a、MOSFET3とが直列
に接続され、直流電源1の両端にコンデンサ2と直列接
続の抵抗24、25の両端とが接続されてDC−DCコ
ンバータの1次側回路が構成される。
The input circuit of each of the above constituent circuits includes a DC power supply 1, a primary side 4a of a transformer 4, and a MOSFET 3 connected in series, and a resistor 2 and a resistor 24, 25 connected in series with a capacitor 2 at both ends of the DC power supply 1. Both ends are connected to form a primary circuit of the DC-DC converter.

【0015】2次側の出力回路は、トランス4の2次側
4bとダイオード5、コイル7、負荷9とが直列に接続
され、ダイオード5の出力側とグランドライン(GN
D)間にダイオード6が、コイル7の出力側とグランド
ライン間にコンデンサ8が、それぞれ接続されて構成さ
れる。
The secondary side output circuit includes a secondary side 4b of the transformer 4, a diode 5, a coil 7, and a load 9, which are connected in series, and an output side of the diode 5 and a ground line (GN).
D), and a capacitor 8 is connected between the output side of the coil 7 and the ground line.

【0016】補助電源回路は、トランス4の2次側補助
巻線4cとダイオード11、定電圧回路12とが直列に
接続され、ダイオード11の出力側とCOMライン間に
コンデンサ13が、定電圧回路12の出力端子側とCO
Mライン間にコンデンサ14が、それぞれ接続されて構
成される。
The auxiliary power supply circuit includes a secondary auxiliary winding 4c of the transformer 4, a diode 11, and a constant voltage circuit 12 connected in series. A capacitor 13 is provided between the output side of the diode 11 and the COM line. 12 output terminal side and CO
Capacitors 14 are respectively connected between the M lines.

【0017】誤差検出回路10は、シャントレギュレー
タ21のカソード側が、抵抗18とコンデンサ20の直
列回路を介して、分圧抵抗を形成する抵抗16および1
7の接続点に接続される。また、アノード側は出力端子
のグランド側に接続される。制御入力端子が、分圧抵抗
を形成する抵抗15および17の接続点と接続され、更
にこの接続点は抵抗16を介して出力端子のアクティブ
側と接続される。
The error detection circuit 10 includes a shunt regulator 21 having a cathode connected to a resistor 16 and a resistor 1 forming a voltage dividing resistor via a series circuit of a resistor 18 and a capacitor 20.
7 are connected. The anode side is connected to the ground side of the output terminal. The control input terminal is connected to a connection point between the resistors 15 and 17 forming a voltage dividing resistor, and this connection point is connected via a resistor 16 to the active side of the output terminal.

【0018】帰還回路は、フォトカプラ22により構成
される。このフォトカプラ22は、発光ダイオード22
a、NPNトランジスタ22bおよびフォトダイオード
22cとにより構成され、フォトダイオード22cのア
ノードがNPNトランジスタのベースに接続されたタイ
プのフォトカプラである。発光ダイオード22aのアノ
ード端子は誤差検出回路10の抵抗15端子、カソード
は抵抗19を介して誤差検出回路10を構成するシャン
トレギュレータ21のカソード端子とそれぞれ接続され
る。また、受光側のNPNトランジスタ22bのエミッ
タ端子およびコレクタ端子はPWM回路と、フォトダイ
オード22cのカソード端子が入力回路を構成する直列
接続の抵抗24および25の接続点と、それぞれ接続さ
れる。
The feedback circuit includes a photocoupler 22. This photocoupler 22 includes a light emitting diode 22
a, an NPN transistor 22b and a photodiode 22c, wherein the anode of the photodiode 22c is connected to the base of the NPN transistor. The anode terminal of the light emitting diode 22a is connected to the resistor 15 terminal of the error detection circuit 10, and the cathode is connected to the cathode terminal of the shunt regulator 21 constituting the error detection circuit 10 via the resistor 19. The emitter terminal and the collector terminal of the NPN transistor 22b on the light receiving side are connected to a PWM circuit, and the cathode terminal of the photodiode 22c is connected to a connection point of series-connected resistors 24 and 25 constituting an input circuit.

【0019】PWM回路23は、入力信号端子がフォト
カプラ22のNPNトランジスタ22bのエミッタ端子
およびコレクタ端子と、出力信号端子がMOSFET3
のゲート端子とそれぞれ接続される。
The PWM circuit 23 has an input signal terminal connected to the emitter terminal and the collector terminal of the NPN transistor 22b of the photocoupler 22, and an output signal terminal connected to the MOSFET3.
Are connected to the respective gate terminals.

【0020】上記に構成された本実施例のDC−DCコ
ンバータにおいて、MOSFET3は、PWM回路23
による方形波によりON−OFFを繰り返す。直流電源
1からは、MOSFET3のON−OFFにより、トラ
ンス4の1次側コイル4aに断続的に電流I1が供給さ
れ、トランス4の変圧比に応じた電圧が2次側コイル4
bに出力される。
In the DC-DC converter of the present embodiment configured as described above, the MOSFET 3 is connected to the PWM circuit 23.
ON-OFF is repeated by the square wave. The current I1 is intermittently supplied from the DC power supply 1 to the primary coil 4a of the transformer 4 by turning on and off the MOSFET 3, and a voltage corresponding to the transformer ratio of the transformer 4 is applied to the secondary coil 4a.
b.

【0021】MOSFET3がON時には、トランス4
の2次側4b〜ダイオード5〜コイル7〜負荷9〜2次
側4bのルートで電流I0が流れる。また、MOSFE
T3がOFF時には、コイル7〜負荷9〜ダイオード6
〜コイル7のルートで電流I0が流れる。
When the MOSFET 3 is ON, the transformer 4
The current I0 flows through a route from the secondary side 4b to the diode 5 to the coil 7 to the load 9 to the secondary side 4b. Also, MOSFE
When T3 is OFF, coil 7 to load 9 to diode 6
The current I0 flows through the route of the coil.

【0022】また、トランス4の別の2次側補助巻線4
cに接続されたダイオード11、定電圧回路12及び平
滑コンデンサ13、14からなる補助電源回路で作られ
た直流電源は、誤差検出回路10などに給電される。
Also, another secondary side auxiliary winding 4 of the transformer 4
DC power generated by an auxiliary power supply circuit including a diode 11, a constant voltage circuit 12, and smoothing capacitors 13 and 14 connected to the power supply c is supplied to the error detection circuit 10 and the like.

【0023】負荷9の両端に生ずる2次側出力電圧は、
抵抗16および17の接続点から、検出電圧として誤差
検出器10の一部を構成するシャントレギュレータ21
の制御入力端子に加えられる。
The secondary output voltage generated at both ends of the load 9 is
A shunt regulator 21 constituting a part of the error detector 10 as a detection voltage from a connection point of the resistors 16 and 17
To the control input terminal.

【0024】また、抵抗16および17の接続点と定電
圧回路12の出力端子との間に抵抗15を挿入してシャ
ントレギュレータ21に入力しており、このシャントレ
ギュレータ21により出力電圧検出電圧とシャントレギ
ュレータ21内蔵の基準電圧Vrefとを比較している。
本実施例の内蔵基準電圧Vrefは、2.5Vである。
A resistor 15 is inserted between the connection point of the resistors 16 and 17 and the output terminal of the constant voltage circuit 12 and is input to a shunt regulator 21. The shunt regulator 21 outputs an output voltage detection voltage and a shunt voltage. It is compared with a reference voltage Vref built in the regulator 21.
The internal reference voltage Vref of this embodiment is 2.5V.

【0025】ここで、抵抗24、25の接続点は直流電
源1の電圧V1に比例した電圧となり、フォトカプラ2
2を構成しているフォトダイオード22cのカソード
は、この点に接続されている。よって、フォトダイオー
ド22cには入力電圧V1に応じた逆電流が流れる。
Here, the connection point between the resistors 24 and 25 becomes a voltage proportional to the voltage V1 of the DC power supply 1,
The cathode of the photodiode 22c constituting the second element 2 is connected to this point. Therefore, a reverse current according to the input voltage V1 flows through the photodiode 22c.

【0026】上記の制御の手順は、入力電圧V1の増加
〜抵抗24、25間の電圧の増加〜フォトトランジスタ
電流の増加〜スイッチングFETのON幅の縮小〜出力
電圧の低下、となる。この手順を「従来の技術」の欄で
示した従来例の制御手順と比較すると、短縮されている
ことが解る。上記の逆電流は、入力電圧V1の増加がそ
のままフォトカプラの受光フォトダイオードの逆電流の
増加となり発生する。増加した逆電流は、フォトカプラ
のフォトトランジスタ電流を増加させ、帰還による時間
のディレイがほとんどなくなる。よって、位相余裕不足
に起因する発振等の不安定要因がなくなり、安定した動
作を得ることが可能となる。短縮された制御動作がDC
−DCコンバータの高安定化を生じさせる。
The control procedure is as follows: increase of the input voltage V1, increase of the voltage between the resistors 24 and 25, increase of the phototransistor current, reduction of the ON width of the switching FET, and decrease of the output voltage. When this procedure is compared with the control procedure of the conventional example shown in the column of "Prior Art", it is understood that the procedure is shortened. The above-mentioned reverse current occurs when the increase in the input voltage V1 directly increases the reverse current in the light-receiving photodiode of the photocoupler. The increased reverse current increases the phototransistor current of the photocoupler, and there is almost no time delay due to feedback. Therefore, unstable factors such as oscillation caused by insufficient phase margin are eliminated, and a stable operation can be obtained. Shortened control action is DC
Causing a high stability of the DC converter;

【0027】尚、上述の実施例は本発明の好適な実施の
一例ではあるが本発明はこれに限定されるものではな
く、本発明の要旨を逸脱しない範囲において種々変形実
施可能である。
Although the above embodiment is one preferred embodiment of the present invention, the present invention is not limited to this embodiment, and various modifications can be made without departing from the spirit of the present invention.

【0028】[0028]

【発明の効果】以上の説明より明かなように、本発明の
DC−DCコンバータは、1次側電圧が変換された2次
側電圧を検出し、この検出電圧を所定の基準電圧と比較
し、比較した誤差信号を出力する。また、トランジスタ
のベースとフォトダイオードのアノードとが接続され構
成されたフォトカプラを用いて帰還回路を形成する。こ
の帰還回路は、誤差信号を入力信号とし、トランジスタ
が変換動作の制御用の出力を構成し、且つフォトダイオ
ードのカソードを1次側電圧に応じた電圧を生ずる地点
に接続して形成される。よって、1次側電圧が帰還回路
のフォトダイオードへ直接帰還される。
As is apparent from the above description, the DC-DC converter of the present invention detects the secondary voltage obtained by converting the primary voltage and compares the detected voltage with a predetermined reference voltage. , And outputs the compared error signal. Further, a feedback circuit is formed using a photocoupler configured by connecting the base of the transistor and the anode of the photodiode. This feedback circuit is formed by using an error signal as an input signal, a transistor constituting an output for controlling a conversion operation, and connecting a cathode of a photodiode to a point where a voltage corresponding to a primary side voltage is generated. Therefore, the primary voltage is directly fed back to the photodiode of the feedback circuit.

【0029】この構成によれば、入力電圧の変動がその
ままフォトカプラの受光フォトダイオードの逆電流とな
り、フォトカプラのフォトトランジスタの電流を制御す
る。この制御には、帰還による時間のディレイがほとん
どない。故に、位相余裕不足に起因する発振等の不安定
要因がなくなり、安定した出力動作を得ることが可能と
なる。
According to this configuration, the fluctuation of the input voltage directly becomes the reverse current of the light receiving photodiode of the photocoupler, and controls the current of the phototransistor of the photocoupler. This control has almost no time delay due to feedback. Therefore, unstable factors such as oscillation caused by insufficient phase margin are eliminated, and a stable output operation can be obtained.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明のDC−DCコンバータの実施例を示す
回路図である。
FIG. 1 is a circuit diagram showing an embodiment of a DC-DC converter of the present invention.

【図2】従来のDC−DCコンバータの構成例を示す回
路図である。
FIG. 2 is a circuit diagram showing a configuration example of a conventional DC-DC converter.

【符号の説明】[Explanation of symbols]

1 直流電源 2、8、13、14、20 コンデンサ 3 MOSFE丁 4 トランス 5、6、11 ダイオード 7 コイル 9 負荷 10 誤差検出回路 12 定電圧回路 15〜19、24、25 抵抗 21 シャントレギュレータ 22 フォトカプラ 23 パルス幅変調回路 DESCRIPTION OF SYMBOLS 1 DC power supply 2, 8, 13, 14, 20 Capacitor 3 MOSFE 4 Transformer 5, 6, 11 Diode 7 Coil 9 Load 10 Error detection circuit 12 Constant voltage circuit 15-19, 24, 25 Resistance 21 Shunt regulator 22 Photocoupler 23 Pulse width modulation circuit

Claims (4)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 1次側電圧が変換された2次側電圧を検
出し、該検出電圧を所定の基準電圧と比較し、比較した
誤差信号を出力する誤差検出回路と、 発光ダイオードとトランジスタとフォトダイオードとを
有し、このトランジスタのベースとフォトダイオードの
アノードとが接続され構成されたフォトカプラを用いた
帰還回路とを具備し、 該帰還回路は、前記誤差信号を入力信号とし、前記トラ
ンジスタが前記変換動作の制御用の出力を構成し、且つ
前記フォトダイオードのカソードを前記1次側電圧に応
じた電圧を生ずる地点に接続して形成され、 前記1次側電圧を前記帰還回路のフォトダイオードへ直
接帰還したことを特徴とするDC−DCコンバータ。
1. An error detection circuit for detecting a secondary voltage converted from a primary voltage, comparing the detected voltage with a predetermined reference voltage, and outputting an error signal obtained by the comparison. A feedback circuit using a photocoupler configured by connecting a base of the transistor and an anode of the photodiode, the feedback circuit including the error signal as an input signal, the transistor Constitutes an output for controlling the conversion operation, and is formed by connecting a cathode of the photodiode to a point where a voltage corresponding to the primary side voltage is generated, and connecting the primary side voltage to a photo of the feedback circuit. A DC-DC converter characterized by directly returning to a diode.
【請求項2】 前記1次側電圧に応じた電圧の発生は、
分圧抵抗を用いて行うことを特徴とする請求項1記載の
DC−DCコンバータ。
2. The method according to claim 1, wherein the generation of the voltage corresponding to the primary side voltage includes:
2. The DC-DC converter according to claim 1, wherein the DC-DC converter is performed using a voltage dividing resistor.
【請求項3】 前記2次側電圧の検出は、分圧抵抗を用
いて行うことを特徴とする請求項1または2記載のDC
−DCコンバータ。
3. The DC according to claim 1, wherein the detection of the secondary voltage is performed using a voltage dividing resistor.
-DC converter.
【請求項4】 前記トランジスタは、NPNトランジス
タであることを特徴とする請求項1から3の何れか1項
に記載のDC−DCコンバータ。
4. The DC-DC converter according to claim 1, wherein the transistor is an NPN transistor.
JP7252229A 1995-09-29 1995-09-29 DC-DC converter Expired - Lifetime JP2795232B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7252229A JP2795232B2 (en) 1995-09-29 1995-09-29 DC-DC converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7252229A JP2795232B2 (en) 1995-09-29 1995-09-29 DC-DC converter

Publications (2)

Publication Number Publication Date
JPH0993919A JPH0993919A (en) 1997-04-04
JP2795232B2 true JP2795232B2 (en) 1998-09-10

Family

ID=17234319

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7252229A Expired - Lifetime JP2795232B2 (en) 1995-09-29 1995-09-29 DC-DC converter

Country Status (1)

Country Link
JP (1) JP2795232B2 (en)

Also Published As

Publication number Publication date
JPH0993919A (en) 1997-04-04

Similar Documents

Publication Publication Date Title
US6646848B2 (en) Switching power supply apparatus
US6845019B2 (en) Flyback converter
US6909268B2 (en) Current-mode switching regulator
JPH0357712B2 (en)
JPH07118918B2 (en) DC / DC power supply
US6373730B1 (en) Switching power supply
JPH08317637A (en) Soft start circuit for switching power-supply device
JP2795232B2 (en) DC-DC converter
JP3428008B2 (en) Output voltage detection circuit of switching power supply
JPH11122920A (en) Switching power unit
JP2990482B2 (en) Synchronous rectification PWM converter with mag amplifier circuit
JP3472517B2 (en) DC stabilized power supply
JPS63287364A (en) Auxiliary power circuit for switching regulator
JP2968670B2 (en) DC-DC converter with protection circuit
JP3789362B2 (en) Switching power supply
JPS64917B2 (en)
JP3001057B1 (en) Switching power supply device and control method thereof
JPH043593Y2 (en)
JPH0654525A (en) Dc/dc converter
JPH0357708B2 (en)
JP2563188B2 (en) Self-exciting converter with overcurrent protection
JP2894954B2 (en) Multi-output power supply
JP3518386B2 (en) Switching power supply
JP2006042474A (en) Dc power supply device
JPH04299061A (en) Power supply

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19980526