JP2765154B2 - Driving method of plasma display panel - Google Patents

Driving method of plasma display panel

Info

Publication number
JP2765154B2
JP2765154B2 JP2015195A JP1519590A JP2765154B2 JP 2765154 B2 JP2765154 B2 JP 2765154B2 JP 2015195 A JP2015195 A JP 2015195A JP 1519590 A JP1519590 A JP 1519590A JP 2765154 B2 JP2765154 B2 JP 2765154B2
Authority
JP
Japan
Prior art keywords
discharge
pulse
display panel
plasma display
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2015195A
Other languages
Japanese (ja)
Other versions
JPH03219286A (en
Inventor
與志雄 佐野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=11882079&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JP2765154(B2) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP2015195A priority Critical patent/JP2765154B2/en
Publication of JPH03219286A publication Critical patent/JPH03219286A/en
Application granted granted Critical
Publication of JP2765154B2 publication Critical patent/JP2765154B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、近年進展著しいパーソナルコンピュータや
オフィスワークステーション,ないしは将来の発展が期
待されている壁かけテレビ等に用いられる、ドットマト
リクスタイプのプラズマディスプレイパネルの駆動方法
に関する。
DETAILED DESCRIPTION OF THE INVENTION [Industrial Application Field] The present invention relates to a dot matrix type plasma used in personal computers and office workstations, which are remarkably progressing in recent years, or wall-mounted televisions which are expected to develop in the future. The present invention relates to a method for driving a display panel.

〔従来の技術〕[Conventional technology]

従来のプラズマディスプレイパネルの構造例を第7図
に示す。第7図においてAは平面図,BはAのa−a′断
面図である。第7図において、1はガラス等によりなる
第1絶縁基板、2はガラス等よりなる第2絶縁基板、3
はSnO2やITO,または銀の厚膜等よりなる縞状の行電極、
4はやはりSnO2やITO、または銀の厚膜等よりなり、行
電極3に直交する方向に作製された縞状の列電極,5と6
は厚膜ガラスよりなる絶縁層、7はMgO等よりなる保護
層、8はHeにXeを数%混入した放電ガスが存在する放電
空間、9は蛍光体、10は画素間を区切る隔壁、11は画素
である。このプラズマディスプレイパネルの全体の構成
を第8図に示す。第8図においては行電極3が2つのグ
ループ、すなわち走査電極S1〜Smと共通行電極C1〜Cm+1
に分かれている。また12は第1絶縁基板1と第2絶縁基
板2を接着する低融点ガラス等よりなるシール部であ
る。
FIG. 7 shows a structural example of a conventional plasma display panel. 7A is a plan view, and FIG. 7B is a sectional view taken along the line aa 'of FIG. In FIG. 7, 1 is a first insulating substrate made of glass or the like, 2 is a second insulating substrate made of glass or the like, 3
Is a striped row electrode made of SnO 2 or ITO, or a thick silver film,
4 is a striped column electrode, 5 and 6, which is also made of SnO 2 , ITO, or a thick silver film, and is formed in a direction orthogonal to the row electrode 3.
Is an insulating layer made of thick glass, 7 is a protective layer made of MgO or the like, 8 is a discharge space in which a discharge gas in which He is mixed with Xe by several%, 9 is a phosphor, 10 is a partition separating pixels, 11 Is a pixel. FIG. 8 shows the overall configuration of this plasma display panel. Row electrodes 3 are two groups in FIG. 8, i.e. common and scanning electrodes S 1 to S m row electrodes C 1 ~C m + 1
Divided into Reference numeral 12 denotes a seal portion made of a low-melting glass or the like that bonds the first insulating substrate 1 and the second insulating substrate 2 together.

蛍光体の配列を模式的に第9図Aに示す。これはいわ
ゆる三角画素配列と呼ばれる蛍光体配列である。この配
列では3色で1単位のカラーピクセルが第9図B、Cに
示すような形状となっているので2行の画素並びがカラ
ー表示の1単位行となっている。
The arrangement of the phosphors is schematically shown in FIG. 9A. This is a phosphor array called a so-called triangular pixel array. In this arrangement, since one color pixel of three colors has a shape as shown in FIGS. 9B and 9C, two rows of pixels constitute one unit row of color display.

このプラズマディスプレイパネルの駆動波形の例を第
10図に示す。共通行電極C1〜Cm+1には負の維持パルスが
共通に印加される。また走査電極S1〜Smには、どの電極
にも共通の負の維持パルス以外に、各走査電極に独立
に、走査パネルと消去パネルが線順次に印加される。ま
た、列電極には、発光データに応じて正のパルス電圧が
印加される。たとえば、走査電極S1と列電極D1の交点の
画素を発光させるには、第10図のように走査電極S1に印
加する走査パルスに同期して列電極D1に正のパルスを印
加する。するとこの画素内で放電が発生し、発光を生じ
る。この放電発光は維持パルスが印加されることにより
維持されるが、走査電極S1に幅の狭い低電圧の消去パル
スが印加されると、放電発光は停止する。このような手
段により各画素の発光を全画面にわたって制御できる。
An example of the driving waveform of this plasma display panel is shown in FIG.
Figure 10 shows. Negative sustain pulse is commonly applied to the common row electrode C 1 ~C m + 1. Also the scanning electrodes S 1 to S m, in addition to the common negative sustain pulse to any electrode, independently of each scanning electrode, a scanning panel and erase panel line-sequentially applied. Further, a positive pulse voltage is applied to the column electrodes according to the emission data. For example, to emit the intersection of the pixel of the scanning electrode S 1 and the column electrodes D 1, applying a positive pulse to the column electrodes D 1 in synchronization with the scan pulse applied to the scan electrodes S 1 as FIG. 10 I do. Then, a discharge is generated in this pixel, and light emission is generated. This discharge light emission sustain pulse is maintained by being applied, the erase pulse of narrow scan electrodes S 1 a low voltage is applied, discharge light emission is stopped. By such means, light emission of each pixel can be controlled over the entire screen.

なお、第8図のパルス構成と第10図の駆動波形の説明
からわかるように、たとえば走査電極S1を含む2行の並
びの画素は、走査電極S1に印加する書込パルスのタイミ
ングで同時に発光開始が制御され、また消去パルスのタ
イミングで同時に消灯が行われる。すなわち2行の並び
の画素の発光状態が同時に制御される。これは、第9図
に示したように、カラー表示の1単位行が2行の画素並
びより成っていることと対応している。
As it can be seen from the description of FIG. 8 pulse configuration and the driving waveform of FIG. 10, for example, the arrangement of pixels in two rows, including a scanning electrode S 1 at the timing of the write pulse applied to the scan electrodes S 1 At the same time, the start of light emission is controlled, and the light is simultaneously turned off at the timing of the erase pulse. That is, the light emission states of the pixels arranged in two rows are simultaneously controlled. This corresponds to the fact that one unit row of the color display is composed of two rows of pixels as shown in FIG.

次に階調表示法について説明する。第10図に示したよ
うな駆動波形を用いて、発光回数を制御することにより
階調表示を行うことができる。すなわち、一画面を表示
するいわゆる1フィールド期間をサブフィールドに分割
し、各サブフィールドでの発光回数を変えることによ
り、プラズマディスプレイに階調表示を行わせることが
できる。この場合のタイムチャートを第11図に示す。第
11図において、横軸は時間,たて軸は各走査電極位置を
示し、斜線部が発光可能な時間帯を示す。この例では、
1フィールド期間は6つのサブフィールドに分割されて
いる。各サブフィールドでは、カラー表示の1単位行の
画素を同時に書込んでゆく、いわゆる線順次走査による
書込みが行われる。このタイミングが書込タイミングで
あり、各行を順次書込んでゆくため、行毎に書込タイミ
ングがずれてゆく。同様に、線順次で書込んだ状態を消
去し、発光を停止させるタイミングが消去タイミングで
ある。
Next, a gradation display method will be described. By controlling the number of times of light emission using the driving waveform as shown in FIG. 10, gradation display can be performed. That is, a so-called one-field period for displaying one screen is divided into subfields, and the number of times of light emission in each subfield is changed, so that the plasma display can perform gradation display. A time chart in this case is shown in FIG. No.
In FIG. 11, the horizontal axis indicates time, the vertical axis indicates the position of each scanning electrode, and the hatched portion indicates a time zone in which light emission is possible. In this example,
One field period is divided into six subfields. In each subfield, writing is performed by so-called line-sequential scanning in which pixels in one unit row of color display are written simultaneously. This timing is the write timing, and since each row is sequentially written, the write timing shifts for each row. Similarly, the timing of erasing the state written in line-sequential and stopping the light emission is the erasing timing.

ところで、各サブフィールドの発光回数は2n回となる
ように設定されている。従って、あるドットの輝度B
は、第10図の例では B=28x1+27x2+25x3+25x4+24x5+23x6 となる。ここでx1〜x6は輝度の重みづけをする1または
0の値をとる変数である。従って輝度Bはx1〜x6の組合
せの数である26=64段階の値をとることができる。すな
わち64階調の表示が可能である。
By the way, the number of light emission in each subfield is set to be 2 n times. Therefore, the brightness B of a certain dot
In the example of FIG. 10 becomes B = 2 8 x 1 +2 7 x 2 +2 5 x 3 +2 5 x 4 +2 4 x 5 +2 3 x 6. Wherein x 1 ~x 6 are variables take values 1 or 0 to the weighting of the luminance. Therefore, the luminance B can take a value of 2 6 = 64 levels, which is the number of combinations of x 1 to x 6 . That is, display of 64 gradations is possible.

〔発明が解決しようとする課題〕[Problems to be solved by the invention]

しかしながら、このような階調制御方法を用いてプラ
ズマディスプレイを駆動した場合、ある画素の非点灯状
態(=非放電状態)が長時間にわたると、画素内に存在
する、放電の種となるイオンや電子や再結合して消滅し
てしまい、そのため放電開始電圧が異常に高くなる。従
って、長時間非点灯状態を続けたあと、急に放電発光さ
せようとして発光開始のパルス電圧を印加しても放電が
すぐには発生しないため、点火ミスとなり、点灯スベキ
画素が点灯しないという問題点があった。
However, when a plasma display is driven by using such a gradation control method, if a non-lighting state (= non-discharge state) of a certain pixel is long, ions or ions which are present in the pixel and serve as discharge seeds are present. The electrons and recombination disappear, and the discharge starting voltage becomes abnormally high. Therefore, even if a non-lighting state is continued for a long time, even if a pulse voltage for starting light emission is applied to discharge light suddenly, discharge does not occur immediately. There was a point.

本発明の目的は、このような点火ミスのない、プラズ
マディスプレイの駆動方法を実現することにある。
An object of the present invention is to realize a driving method of a plasma display without such an ignition error.

〔課題を解決するための手段〕[Means for solving the problem]

本発明によれば、AC型ドットマトリクスタイプのプラ
ズマディスプレイパネルを用い、一画面を表示する1フ
ィールド期間を複数のサブフィールドに分割し、各サブ
フィールドにおける発光回数を所定の値に設定するAC型
プラズマディスプレイパネルの駆動方法において、複数
の選択されたサブフィールド毎に全てのセルに対する予
備放電を行わせるための特定の期間を設けたことを特徴
とするプラズマディスプレイの駆動方法が得られる。
According to the present invention, an AC-type dot matrix type plasma display panel is used, wherein one field period for displaying one screen is divided into a plurality of sub-fields, and the number of times of light emission in each sub-field is set to a predetermined value. In the method for driving a plasma display panel, a method for driving a plasma display is provided in which a specific period for performing preliminary discharge for all cells is provided for each of a plurality of selected subfields.

〔作用〕[Action]

本発明は上述の構成を用いることにより従来技術の問
題点を解決した。すなわち、第11図と異なり第1図に示
すように、階調表示用とは別に予備放電用サブフィール
ドを設け、このサブフィールドの期間内に全ての画素で
予備放電を行わせる。このようにすることで、各画素に
は常にイオンや電子が滞留することになる。従って、放
電開始のパルス電圧を印加すると、滞留しているイオン
や電子が放電開始のトリガーとして作用するので、点火
ミスを生じることがなくなった。
The present invention has solved the problems of the prior art by using the above configuration. That is, unlike FIG. 11, as shown in FIG. 1, a sub-field for preliminary discharge is provided separately from that for gradation display, and pre-discharge is performed in all pixels within the period of this sub-field. By doing so, ions and electrons always stay in each pixel. Therefore, when a pulse voltage for starting the discharge is applied, the staying ions and electrons act as a trigger for starting the discharge, so that an ignition mistake does not occur.

なお、この予備放電は、必ずしも各フィールド毎に行
う必要はなく、数フィールドに1回の予備放電でも十分
な効果を得ることができた。以下で予備放電方式の具体
例を詳しく説明する。
The preliminary discharge does not necessarily need to be performed for each field, and a sufficient effect can be obtained even by performing the preliminary discharge once in several fields. Hereinafter, a specific example of the preliminary discharge method will be described in detail.

〔実施例1〕 第2図は本発明の第1の実施例の予備放電用サブフィ
ールド期間中の駆動波形である。ここで維持パルスの周
期は略18.6μs,維持パルス幅,走査パルス幅,データパ
ルス幅,消去パルス幅は各々5μs,4μs,4μs,1μsで
ある。これらの値は全てのサブフィールドに共通であ
る。なお実験に用いたプラズマディスプレイパネルは従
来例で説明したものと同じであり、走査電極数mは120,
列電極数nは480である。
Embodiment 1 FIG. 2 shows driving waveforms during a pre-discharge subfield period according to a first embodiment of the present invention. Here, the period of the sustain pulse is approximately 18.6 μs, and the sustain pulse width, scan pulse width, data pulse width, and erase pulse width are 5 μs, 4 μs, 4 μs, and 1 μs, respectively. These values are common to all subfields. The plasma display panel used in the experiment is the same as that described in the conventional example, and the number m of scanning electrodes is 120,
The number n of column electrodes is 480.

第1〜第6サブフィールドの動作は従来例と同様であ
るので説明は省略する。本実施例の予備放電方式の基本
的動作は、第10図に示した、通常の発光制御を行う第1
〜第6のサブフィールドの動作と変りないが、第10図の
従来例と異なり第2図の本実施例では走査パルスのあと
にすぐ消去パルスを挿入する。また全ての列電極Dj(j
=1〜480)には画素を点灯させるデータパルスを挿入
する。従って、たとえば走査電極S1で制御されるどの画
素においても、放電発光波形は第2図最下段の波形とな
る。
The operation of the first to sixth subfields is the same as that of the conventional example, and the description is omitted. The basic operation of the pre-discharge method according to the present embodiment is similar to the first operation shown in FIG.
Unlike the operation of the sixth to sixth subfields, unlike the conventional example of FIG. 10, in the present embodiment of FIG. 2, an erasing pulse is inserted immediately after the scanning pulse. In addition, all the column electrodes D j (j
= 1 to 480), a data pulse for lighting a pixel is inserted. Thus, for example, in any pixel that is controlled by the scanning electrode S 1, discharge emission waveform is a second view lowermost waveform.

このような予備放電を行うことにより、長時間非点灯
である画素を急に点灯させる場合の点灯ミスをなくすこ
とができるようになった。しかも、駆動方法の基本は、
発光制御を行う他のサブフィールドと変りないので、容
易に実現できる利点がある。
By performing such a preliminary discharge, it is possible to eliminate a lighting mistake when a pixel that has not been lit for a long time is suddenly lit. Moreover, the basic driving method is
There is an advantage that it can be easily realized because it is not different from other subfields that perform light emission control.

なお、本実施例では、走査電極S1〜S120に印加される
維持パルスは、予備放電動作には直接関係しないので、
予備放電用サブフィールド期間中は停止してもよい。ま
た列電極にはデータパルスを印加しているが、必ずしも
パルスとする必要はなく、第2の実施例で述べるように
予備放電用サブフィールドの期間中高電圧に維持してお
くだけでもよい。あるいは、データ電圧は印加せずに、
走査パルス電圧を、予備放電用サブフィールドの期間中
のみ高くしてもよい。
In the present embodiment, sustain pulse applied to the scan electrodes S 1 to S 120, since not directly related to the preliminary discharge operation,
The operation may be stopped during the pre-discharge subfield period. Although the data pulse is applied to the column electrode, the pulse is not necessarily required to be a pulse, but may be maintained at a high voltage during the predischarge subfield as described in the second embodiment. Alternatively, without applying the data voltage,
The scan pulse voltage may be increased only during the predischarge subfield.

〔実施例2〕 第3図は本発明の第2の実施例の予備放電用サブフィ
ールド期間中の駆動波形である。なお、階調表示制御を
行う第1〜第6サブフィールドの動作は第1の実施例と
同じである。
[Embodiment 2] FIG. 3 is a driving waveform during a pre-discharge subfield period according to a second embodiment of the present invention. The operations in the first to sixth subfields for performing the gradation display control are the same as those in the first embodiment.

本実施例が第1の実施例と大きく異なる点は、予備放
電期間中に共通維持電極C1〜C121に印加されれる維持パ
ルスが幅1μsの消去パルスとなっていることである。
これにより、第3図最下段に示したように予備放電の放
電発光回数が2回となり、予備放電による発光強度が第
1の実施例よりさらに弱くなった。従って、画面のコン
トラストがさらに改善される効果があった。
This embodiment is largely different from the first embodiment is that the sustain pulses are applied is in the common sustain electrode C 1 -C 121 during the preliminary discharge period is in the erase pulse width 1 [mu] s.
As a result, as shown in the lowermost part of FIG. 3, the number of times of discharge light emission of the preliminary discharge was two, and the light emission intensity by the preliminary discharge was further weakened as compared with the first embodiment. Therefore, there is an effect that the contrast of the screen is further improved.

なお、全ての列電極には予備放電用サブフィールドの
期間中一定電圧を印加するようにしたが、これと異なり
第2図と同様にデータパルスを印加してもよいことはい
うまでもない。
Although a constant voltage is applied to all the column electrodes during the predischarge subfield, it goes without saying that a data pulse may be applied similarly to FIG.

また、第3図では全走査電極に維持パルスが継続して
印加されているが、これらの維持パルスは予備放電動作
には直接関係しないので、予備放電用サブフィールド期
間中は停止させてもよい。
In FIG. 3, sustain pulses are continuously applied to all scan electrodes. However, since these sustain pulses are not directly related to the preliminary discharge operation, they may be stopped during the preliminary discharge subfield period. .

〔実施例3〕 第4図は本発明の第3の実施例の予備放電用サブフィ
ールド期間中の駆動波形である。なお階調表示制御を行
う第1〜第6サブフィールドの動作は第1の実施例と同
じである。
[Embodiment 3] FIG. 4 shows driving waveforms during a pre-discharge subfield period according to a third embodiment of the present invention. The operations in the first to sixth subfields for performing the gradation display control are the same as those in the first embodiment.

本実施例が、第2の実施例と異なる点は共通行電極に
印加する消去パルスを、第4図に示したように、走査パ
ルスが印加される走査電極の両側の共通行電極に限った
ことである。たとえば、走査電極S1に走査パルスを印加
した場合は、これにひき続いて走査電極S1の両側の共通
行電極C1とC2にのみ消去パルスを印加する。このとき走
査電極S1上の画素の放電発光波形は第4図最下段のよう
になる。このとき他の走査電極上の画素は発光していな
い。
This embodiment differs from the second embodiment in that the erase pulse applied to the common row electrode is limited to the common row electrodes on both sides of the scan electrode to which the scan pulse is applied, as shown in FIG. That is. For example, the case of applying a scanning pulse to the scanning electrodes S 1, is applied only erase pulse to the common row electrode C 1 and C 2 on both sides of the scanning electrode S 1 is followed pull thereto. Discharge light emission waveform of the pixel at this time on the scanning electrode S 1 is as bottom Figure 4. At this time, the pixels on the other scanning electrodes do not emit light.

このような駆動波形を用いることにより、不必要な消
去パルスを印加することがなくなり、消去パルス印加に
伴う電力消費を低減化できた。また走査電極に印加して
いた維持パルスもとり去ることにより、維持パルス印加
に伴う電力消費も削減できた。以上により予備放電に伴
う電力消費を低減することができた。
By using such a drive waveform, unnecessary erasing pulses are not applied, and power consumption accompanying the erasing pulse application can be reduced. Also, by removing the sustain pulse applied to the scan electrode, the power consumption accompanying the application of the sustain pulse could be reduced. As described above, the power consumption due to the preliminary discharge can be reduced.

〔実施例4〕 第5図は本発明の第4の実施例の予備放電期間の駆動
波形である。なお、発光制御を行う第1〜第6サブフィ
ールドの動作は、第1の実施例と同じである。
Embodiment 4 FIG. 5 shows a driving waveform in a preliminary discharge period according to a fourth embodiment of the present invention. The operations in the first to sixth subfields for controlling the light emission are the same as those in the first embodiment.

本実施例では、予備放電を全画面で一括して同時に行
なっている。このとき走査パルス及びデータパルスの幅
は20μs、また共通行電極に印加する消去パルスは1μ
sの幅とした。
In the present embodiment, the preliminary discharge is performed simultaneously and collectively on all the screens. At this time, the width of the scan pulse and the data pulse is 20 μs, and the erase pulse applied to the common row electrode is 1 μs.
s width.

このように全面に一括して予備放電を行わせるので、
第1や第2,第3の実施例にくらべて予備放電期間に費す
時間を大きく短縮できる。従って、より細かい階調表示
を行うために、発光制御のサブフィールド数が増加した
場合、特に時間的な面で有利である。
Since the preliminary discharge is performed on the entire surface at once,
The time spent in the pre-discharge period can be greatly reduced as compared with the first, second and third embodiments. Therefore, when the number of subfields for light emission control is increased in order to perform finer gradation display, it is particularly advantageous in terms of time.

なお、このように全面一括で予備放電を行わせるとか
なり大きな放電電流を流すために、大容量の電源が必要
となる。このような場合には、全画面をいくつかのグル
ープに分割し、各グループ毎に一括して予備放電を行わ
せるようにすればよい。
In addition, if the preliminary discharge is performed on the entire surface in this way, a considerably large discharge current flows, so that a large-capacity power supply is required. In such a case, the entire screen may be divided into several groups, and the preliminary discharge may be performed collectively for each group.

また、本実施例と異なり、共通行電極と走査電極に印
加する電圧をいれかえ、共通行電極と列電極間でまず予
備放電を行い、その後走査電極に消去パルス電圧を印加
してもよい。
Also, different from the present embodiment, the pre-discharge may be performed first between the common row electrode and the column electrode by changing the voltage applied to the common row electrode and the scan electrode, and then the erase pulse voltage may be applied to the scan electrode.

また、本実施例では、最初の予備放電を走査電極と列
電極の間で行わせたが、これと異なり列電極には電圧を
印加せず、走査電極側のみに電圧パルスを印加してもよ
い。このような例を第6図に示す。第6図では全ての走
査電極に共通の走査パルスを印加して予備放電を発生さ
せた後、全ての共通行電極に消去パルスをいれて予備放
電を停止させている。
Further, in the present embodiment, the first preliminary discharge is performed between the scan electrode and the column electrode, but unlike this, no voltage is applied to the column electrode, and a voltage pulse is applied only to the scan electrode side. Good. FIG. 6 shows such an example. In FIG. 6, a pre-discharge is generated by applying a common scan pulse to all the scan electrodes, and then the pre-discharge is stopped by applying an erase pulse to all the common row electrodes.

なお、本実施例では消去パルスの幅を1μsとして、
いわゆる細幅消去を行なったが、これに限らず、より幅
の広い消去パルスを用いて、いわゆる太幅消去を行なっ
てもよい。
In this embodiment, the width of the erase pulse is 1 μs, and
Although so-called narrow erase is performed, the present invention is not limited to this, and so-called wide erase may be performed using a wider erase pulse.

また以上で述べた実施例では、1フィールドに1回の
予備放電期間を設けて予備放電を行なったが、必ずしも
フィールド毎に予備放電を行う必要はなく、たとえば4
フィールドに1回の予備放電でも、点灯ミスの防止に効
果がある。
In the embodiment described above, the preliminary discharge is performed by providing one preliminary discharge period in one field. However, the preliminary discharge does not necessarily need to be performed for each field.
Even one preliminary discharge in the field is effective in preventing lighting errors.

また以上で述べた実施例ではプラズマディスプレイパ
ネルとして第7図〜第9図に示したものを例にとりあげ
て説明したが、必ずしもこのようなプラズマディスプレ
イパネルである必要はなく、いわゆるAC型のプラズマデ
ィスプレイパネルであればいかなる形式のパネルに対し
ても、本発明の駆動方法を適用できる。
In the embodiment described above, the plasma display panel shown in FIGS. 7 to 9 has been described as an example. However, such a plasma display panel is not necessarily required to be a so-called AC type plasma display panel. The driving method of the present invention is applicable to any type of display panel.

また以上で述べた実施例では階調制御のためのサブフ
ィールド数を6として説明したが、必ずしもこれに限ら
ず、たとえば2サブフィールドや8フィールドでもよい
ことはいうまでもない。
In the above-described embodiment, the number of subfields for gradation control is described as 6. However, the number of subfields is not limited to six, and it is needless to say that two or eight subfields may be used.

〔発明の効果〕〔The invention's effect〕

以上で述べたように、本発明を用いれば、点灯ミスを
発生することなく、階調表示可能なプラズマディスプレ
イパネルの駆動方式を得ることができる。従って、階調
再現性が非常に良好で、色彩及び形態再現性の良好な表
示品位の高いプラズマディスプレイを得ることができ、
工業上非常に有益である。
As described above, by using the present invention, it is possible to obtain a driving method of a plasma display panel that can perform gradation display without causing lighting errors. Therefore, it is possible to obtain a plasma display with very good tone reproducibility and high display quality with good color and form reproducibility,
Very useful industrially.

【図面の簡単な説明】[Brief description of the drawings]

第1図は本発明の予備放電用サブフィールドを設けたタ
イムチャート、第2図〜第5図は本発明の予備放電を行
う第1〜第4の実施例の各々の駆動波形を示した図、第
6図は本発明の第4の実施例の異なる形態の駆動波形を
示した図、第7図はプラズマディスプレイパネルの一例
を示した平面図及び断面図、第8図は第7図のプラズマ
ディスプレイパネルの全体構成を示した図、第9図は第
7図のプラズマディスプレイパネルのカラー画素配置を
示した図、第10図はプラズマディスプレイパネルの駆動
波形を示した図、第11図は従来の駆動方式によりプラズ
マディスプレイパネルで階調表示を行う場合の1フィー
ルド期間のタイムチャートである。 1,2……絶縁基板、3……行電極、4……列電極、5,6…
…絶縁層、7……保護層、8……放電空間、9……蛍光
体、10……隔壁、11……画素。
FIG. 1 is a time chart provided with a pre-discharge subfield according to the present invention, and FIGS. 2 to 5 are diagrams showing respective drive waveforms of the first to fourth embodiments for performing a pre-discharge according to the present invention. FIG. 6, FIG. 6 is a diagram showing driving waveforms in a different form of the fourth embodiment of the present invention, FIG. 7 is a plan view and a sectional view showing an example of a plasma display panel, and FIG. FIG. 9 shows the overall configuration of the plasma display panel, FIG. 9 shows the color pixel arrangement of the plasma display panel of FIG. 7, FIG. 10 shows the driving waveform of the plasma display panel, and FIG. 6 is a time chart of one field period when performing grayscale display on a plasma display panel by a conventional driving method. 1,2 ... insulating substrate, 3 ... row electrode, 4 ... column electrode, 5,6 ...
... an insulating layer, 7 ... a protective layer, 8 ... a discharge space, 9 ... a phosphor, 10 ... a partition, 11 ... a pixel.

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】AC型ドットマトリクスタイプのプラズマデ
ィスプレイパネルを用い、一画面を表示する1フィール
ド期間を複数のサブフィールドに分割し、各サブフィー
ルドにおける発光回数を所定の値に設定するAC型プラズ
マディスプレイパネルの駆動方法において、複数の選択
されたサブフィールド毎に全てのセルに対する予備放電
を行わせるための特定の期間を設けたことを特徴とする
プラズマディスプレイの駆動方法。
An AC-type plasma using an AC-type dot matrix type plasma display panel, dividing one field period for displaying one screen into a plurality of sub-fields, and setting the number of times of light emission in each sub-field to a predetermined value. A method for driving a display panel, comprising: providing a specific period for performing a preliminary discharge for all cells in each of a plurality of selected subfields.
JP2015195A 1990-01-24 1990-01-24 Driving method of plasma display panel Expired - Lifetime JP2765154B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2015195A JP2765154B2 (en) 1990-01-24 1990-01-24 Driving method of plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2015195A JP2765154B2 (en) 1990-01-24 1990-01-24 Driving method of plasma display panel

Publications (2)

Publication Number Publication Date
JPH03219286A JPH03219286A (en) 1991-09-26
JP2765154B2 true JP2765154B2 (en) 1998-06-11

Family

ID=11882079

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2015195A Expired - Lifetime JP2765154B2 (en) 1990-01-24 1990-01-24 Driving method of plasma display panel

Country Status (1)

Country Link
JP (1) JP2765154B2 (en)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69229684T2 (en) 1991-12-20 1999-12-02 Fujitsu Ltd Method and device for controlling a display panel
JP2692692B2 (en) * 1991-12-20 1997-12-17 富士通株式会社 Display panel driving method and device
US6787995B1 (en) 1992-01-28 2004-09-07 Fujitsu Limited Full color surface discharge type plasma display device
JPH06175607A (en) * 1992-07-22 1994-06-24 Nec Corp Method for driving plasma display panel
JP3580027B2 (en) * 1996-06-06 2004-10-20 株式会社日立製作所 Plasma display device
JP3468284B2 (en) 1999-06-15 2003-11-17 日本電気株式会社 Driving method of plasma display panel
JP3729318B2 (en) * 1999-09-01 2005-12-21 パイオニア株式会社 Plasma display panel
JP2002072961A (en) 2000-08-30 2002-03-12 Fujitsu Hitachi Plasma Display Ltd Plasma display device and method for driving plasma display panel
JP4271902B2 (en) 2002-05-27 2009-06-03 株式会社日立製作所 Plasma display panel and image display device using the same
JP4415217B2 (en) 2004-01-16 2010-02-17 株式会社日立プラズマパテントライセンシング Driving method of plasma display panel

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03179489A (en) * 1989-12-08 1991-08-05 Nec Corp Driving method for plasma display panel

Also Published As

Publication number Publication date
JPH03219286A (en) 1991-09-26

Similar Documents

Publication Publication Date Title
JP3704813B2 (en) Method for driving plasma display panel and plasma display
US6288693B1 (en) Plasma display panel driving method
JP3266191B2 (en) Plasma display and its image display method
JP3792323B2 (en) Driving method of plasma display panel
JPH0749663A (en) Method for driving plasma display panel
US20040239593A1 (en) Plasma display panel drive method and plasma display panel driver
JPH11338414A (en) Plasma display panel driving method and driving device
US7129912B2 (en) Display device, and display panel driving method
JPH07134565A (en) Method of driving discharge display device
JP2765154B2 (en) Driving method of plasma display panel
JPH1165522A (en) Drive method for plasma display panel
US20080278415A1 (en) Method for driving plasma display panel
US6356249B1 (en) Method of driving plasma display panel
JP2000206926A (en) Plasma display panel drive device
JP2655078B2 (en) Driving method of plasma display
JP3259279B2 (en) Driving method of plasma display panel
JPH08179726A (en) Plasma display panel
US7391392B2 (en) Method and device for driving display panel unit
JP2001166734A (en) Plasma display panel driving method
JP3070552B2 (en) Driving method of AC plasma display
JPH05241528A (en) Method for driving plasma display panel
US8111212B2 (en) Method for driving plasma display panel
JP2003295818A (en) Method of driving plasma display
KR100842550B1 (en) AC Type Plasma Display Panel And Method For Driving The Same
KR100472352B1 (en) Plasma display panel and method of driving the same

Legal Events

Date Code Title Description
S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090403

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090403

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100403

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100403

Year of fee payment: 12

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100403

Year of fee payment: 12

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

EXPY Cancellation because of completion of term