JP2744253B2 - Display driving method of plasma display panel - Google Patents

Display driving method of plasma display panel

Info

Publication number
JP2744253B2
JP2744253B2 JP63226916A JP22691688A JP2744253B2 JP 2744253 B2 JP2744253 B2 JP 2744253B2 JP 63226916 A JP63226916 A JP 63226916A JP 22691688 A JP22691688 A JP 22691688A JP 2744253 B2 JP2744253 B2 JP 2744253B2
Authority
JP
Japan
Prior art keywords
pulse
display
electrode
discharge
sustain
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP63226916A
Other languages
Japanese (ja)
Other versions
JPH0273395A (en
Inventor
外与志 河田
毅 谷岡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP63226916A priority Critical patent/JP2744253B2/en
Publication of JPH0273395A publication Critical patent/JPH0273395A/en
Application granted granted Critical
Publication of JP2744253B2 publication Critical patent/JP2744253B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Description

【発明の詳細な説明】 〔概要〕 本発明はプラズマディスプレイパネル(以下、PDPと
いう。)の表示駆動方法に係り、特にX−Yマトリクス
形AC形PDPへの書き込みパルス、消去パルスの印加方法
の改良に関し、 PDPに階調表示を行う場合の各放電セルに対するアド
レス動作の高速化を図りうるプラズマディスプレイパネ
ルの表示駆動方法を提供することを目的とし、 マトリクス状に配置された複数のX電極とY電極との
交点に形成される複数の放電セルを備えたプラズマディ
スプレイパネルの前記放電セルに、書き込みパルス、消
去パルスおよび維持パルスを印加することにより表示駆
動を行なうプラズマディスプレイパネルの表示駆動方法
において、維持パルスの印加後に一の放電セル領域に属
する放電セルに前記維持パルスと逆極性の消去パルスを
印加するとともに、同じタイミングで他の放電セル領域
に属する放電セルに前記維持パルスと同極性の書き込み
パルスを印加するよう構成する。
DETAILED DESCRIPTION OF THE INVENTION [Overview] The present invention relates to a display driving method for a plasma display panel (hereinafter, referred to as a PDP), and particularly to a method for applying a write pulse and an erase pulse to an XY matrix type AC PDP. With regard to the improvement, it is an object of the present invention to provide a display driving method of a plasma display panel that can speed up an address operation for each discharge cell when performing gradation display on a PDP, and to provide a plurality of X electrodes arranged in a matrix. In a display driving method for a plasma display panel, a display driving is performed by applying a write pulse, an erase pulse, and a sustain pulse to the discharge cells of the plasma display panel having a plurality of discharge cells formed at the intersections with the Y electrodes. After the application of the sustain pulse, erasure of a polarity opposite to that of the sustain pulse is performed on the discharge cells belonging to one discharge cell region. Applies a pulse, configured to apply said sustain pulses of the same polarity as the write pulse to the discharge cells belonging to the other discharge cell area at the same timing.

〔産業上の利用分野〕[Industrial applications]

本発明はプラズマディスプレイパネルの表示駆動方法
に係り、特にX−Yマトリクス形AC形PDPへの書き込み
パルス、消去パルスの印加方法の改良に関する。
The present invention relates to a display driving method of a plasma display panel, and more particularly to an improvement in a method of applying a write pulse and an erase pulse to an XY matrix type AC PDP.

従来では、CRT(Cathod Ray Tube)が表示装置の中心
であったが、最近では情報化社会の進展に伴なう表示装
置の多様化により平面形表示装置の開発が進められてい
る。現在のところ、平面形表示装置としては、エレクト
ロルミネセンス(EL)、発光ダイオード(LED)、PDP等
の能動素子を用いたものや、液晶(LCD)、エレクトロ
クロミック(ECD)等の受動素子を用いたものが知られ
ている。
Conventionally, a CRT (Cathod Ray Tube) has been the main display device, but recently, a flat display device has been developed with the diversification of display devices accompanying the progress of the information society. At present, flat display devices include those using active elements such as electroluminescence (EL), light emitting diode (LED), and PDP, and passive elements such as liquid crystal (LCD) and electrochromic (ECD). The ones used are known.

PDPは放電セルに印加する駆動電圧の形式によってAC
形PDP(間接放電形)とDC形PDP(直接放電形)とに分類
される。また、構造形式によってX−Yマトリクス形と
セグメント形に分類される。本発明は、このうちのX−
Yマトリクス電極構造をもつAC形PDPに関するものであ
る。かかるAC形PDPは、ワードプロセッサ、パーソナル
コンピュータ等の文字、図形表示装置として普及しつつ
ある。そして、最近では、機能の向上が求められ、いわ
ゆる2値画像表示の域を脱して階調表示の段階に進みつ
つある。
PDP depends on the type of drive voltage applied to the discharge cells.
It is classified into PDP (indirect discharge type) and DC PDP (direct discharge type). Further, it is classified into an XY matrix type and a segment type according to the structure type. The present invention relates to X-
The present invention relates to an AC type PDP having a Y matrix electrode structure. Such AC PDPs are becoming popular as character and graphic display devices for word processors, personal computers, and the like. In recent years, improvements in functions have been demanded, and they are moving from the so-called binary image display range to the stage of gradation display.

〔従来の技術〕[Conventional technology]

第5図にAC形PDPを用いた表示装置の概要を示す。こ
の装置は、大別して表示駆動ユニット1と、この表示駆
動ユニット1を制御する表示制御ユニット2とからな
る。
FIG. 5 shows an outline of a display device using an AC type PDP. This device is roughly composed of a display drive unit 1 and a display control unit 2 for controlling the display drive unit 1.

表示制御ユニット2のインタフェイス回路3にアドレ
スデータ制御信号が入力されると、表示アドレスバッフ
ァ4を介して表示駆動ユニット1のY駆動回路5に与え
られる。Y駆動回路5はアドレスデータによりYマトリ
クス回路6を介して指定されるPDP7の複数(例えば、40
0本)のY電極8を駆動する。一方、インタフェイス回
路3に入力されたアドレスデータ制御信号により表示制
御ユニット2の表示制御回路9は表示駆動パルス発生器
10をして表示駆動ユニット1のX駆動回路11に表示駆動
パルスを与える。X駆動回路11はXマトリクス回路12を
介して指定されるPDP7の複数(例えば、640本)のX電
極13を駆動する。このようにしてY電極8とX電極13と
を選択的に駆動することにより、対応するY電極8とX
電極13との交点にある放電セル14が放電してプラズマ発
光が行われ、選択された各放電セル14での発光により、
各種文字、図形等の画像が形成されることとなる。PDP7
上の全放電セルの数は、上記例の場合400(Y)×640
(X)ドットとなる。なお、Y駆動回路5、Yマトリク
ス回路6、X駆動回路11、Xマトリクス回路12がそれぞ
れ2分割されているのは、X−Yの各電極数がm本×n
本と多数である場合に電極間隔が狭くなるので端子の取
出しを容易にするためである。
When an address data control signal is input to the interface circuit 3 of the display control unit 2, it is given to the Y drive circuit 5 of the display drive unit 1 via the display address buffer 4. The Y drive circuit 5 includes a plurality of PDPs 7 (for example, 40) designated by the address data via the Y matrix circuit 6.
(0) Y electrodes 8 are driven. On the other hand, the display control circuit 9 of the display control unit 2 operates according to the address data control signal input to the interface circuit 3.
In step 10, the display drive pulse is given to the X drive circuit 11 of the display drive unit 1. The X drive circuit 11 drives a plurality (for example, 640) of X electrodes 13 of the PDP 7 specified via the X matrix circuit 12. By selectively driving the Y electrode 8 and the X electrode 13 in this manner, the corresponding Y electrode 8 and X
The discharge cell 14 at the intersection with the electrode 13 discharges and emits plasma, and the light emission in each selected discharge cell 14 causes
Images such as various characters and figures are formed. PDP7
The number of all discharge cells above is 400 (Y) × 640 in the above example.
(X) Dots. The Y drive circuit 5, the Y matrix circuit 6, the X drive circuit 11, and the X matrix circuit 12 are each divided into two parts because the number of electrodes of XY is m × n.
This is because if there are a large number of books, the interval between the electrodes becomes narrow, so that the terminals can be easily taken out.

第6図に示すように、PDP7を駆動するための電圧とし
ては、PDP7の各放電セル14に表示データを書き込むため
のパルス(以下、書き込みパルスという。)VWと、書き
込んだ表示データを維持(つまり、放電の維持)するた
めのパルス(以下、維持パルスという。)VSと、一旦書
き込んだ表示データを消去(つまり、放電停止)を行う
ためのパルス(以下、消去パルスという。)VEが用いら
れている。
As shown in FIG. 6, as the voltage for driving the PDP-7, sustain pulses for writing display data to each discharge cell 14 of the PDP-7 (hereinafter, referred to as write pulses.) And V W, the display data written A pulse (hereinafter, referred to as a sustain pulse) V S for maintaining discharge (hereinafter, referred to as a sustain pulse), and a pulse (hereinafter, referred to as an erase pulse) V for erasing (ie, stopping the discharge) the display data once written. E is used.

表示データの書き込み、維持、消去の方法には種々あ
るが、大別して、各放電セル14を個々に選択して放電さ
せる方式と、各X電極13ごとに一旦当該X電極13上の放
電セルを全部放電させたのち、消去パルスVEにより選択
的に放電セル14を消去する方式とがある。ここでの説明
は後者の線順次駆動方式に関して述べている。線順次駆
動方式によれば、選択されたY電極上の全ての放電セル
14は一旦発光したのち、不要な放電セル14が選択的に消
去され、残った放電セル14によって所望の画像が形成さ
れることとなる。このことを第6図を用いてさらに詳述
する。
There are various methods of writing, maintaining, and erasing display data, and roughly classified into a method of individually selecting and discharging each discharge cell 14 and a method of once discharging cells on the X electrode 13 for each X electrode 13. mixture was allowed to total discharge, there is a method of erasing selectively discharge cell 14 by an erase pulse V E. The description here relates to the latter line sequential driving method. According to the line sequential driving method, all the discharge cells on the selected Y electrode
After emitting light once, unnecessary discharge cells 14 are selectively erased, and a desired image is formed by the remaining discharge cells 14. This will be described in more detail with reference to FIG.

第6図は従来の線順次駆動方式による駆動パルスと発
光との対応を示す図である。まず、あるX電極13を選択
しない場合(消去動作)TAにおいては、PDP7の1水平期
間(1H)において、対応するY電極に書き込みパルスVW
が印加され、次のタイミングで同じY電極に消去パルス
VEが印加され、次いで全Y電極に維持パルスVSが印加さ
れる。その結果、対応するX電極13は書き込みパルスVW
と消去パルスVEとによりLAのようにそれぞれ発光する
が、それ以降は次の書き込みパルスVWが印加されるまで
発光しない。
FIG. 6 is a diagram showing the correspondence between driving pulses and light emission by the conventional line sequential driving method. First, when a certain X electrode 13 is not selected (erase operation) TA, in one horizontal period (1H) of the PDP 7, the write pulse V W is applied to the corresponding Y electrode.
Is applied and the erase pulse is applied to the same Y electrode at the next timing.
V E is applied, and then a sustain pulse V S is applied to all Y electrodes. As a result, the corresponding X electrode 13 has the write pulse V W
And the erase pulse V E emits light like LA, but thereafter does not emit light until the next write pulse V W is applied.

一方、X電極13が選択される場合(書き込み動作)TB
においては、PDP7の1H期間において、同様にあるY電極
に書き込みパルスVWが印加されるが、次のタイミングに
消去パルスVEは印加されず、全Y電極に維持パルスVS
印加される。その結果、対応するX電極13はそれ以降次
の書き込みパルスVWと消去パルスVEが印加されるまでLB
のように発光を維持する。すなわち、メモリ機能を発揮
する。
On the other hand, when the X electrode 13 is selected (write operation) TB
In, the 1H period of PDP-7, although the writing pulse V W to the Y electrode in the same manner is applied, the erase pulse V E in the next timing is not applied, the sustain pulse V S is applied to all the Y electrodes . As a result, the corresponding X electrode 13 is thereafter LB until the next write pulse VW and erase pulse VE are applied.
Light emission is maintained as shown in FIG. That is, a memory function is exhibited.

以上の動作が各Y電極ごとに1H同期信号VHに同期して
行われ、1垂直同期(1V)信号のタイミングで1枚の画
面が形成される。
The above operation is performed in synchronization with the 1H synchronizing signal V H for each Y electrode, the one at the timing of one vertical sync (1V) signal screen is formed.

このように、従来の駆動法によれば、一旦1本のY電
極に書き込みパルスVWを印加して当該Y電極上の全放電
セルを発行光させたのち、必要ならば同じY電極に消去
パルスVEを印加して消去するか、あるいは、維持パルス
VSを印加して選択放電セルのみ発光を維持するように駆
動するものであった。
As described above, according to the conventional driving method, once the write pulse VW is applied to one Y electrode to cause all the discharge cells on the Y electrode to emit light, and then erased to the same Y electrode if necessary. or erased by applying a pulse V E, or a sustain pulse
It was to drive so as to maintain the light emission only the selected discharge cells by applying a V S.

一方、PDP7上の画像をより正確にかつ細かなニュアン
スまで表示するためには、中間調(または階調)表示が
必要となる。中間調表示を行う方法には、第一の壁電圧
の相対差を利用する方法(W.D.Petty,H.G.Slottow,“Mu
ltiple states and variable intensity in the plasma
display plasma",IEEE Trans.ED−18,654−658(197
1))、第二の壁電圧の相対差で発光回数を制御する方
法(H.De Jule et al.,Digest of Symps of SID(197
1))、第三のフィールド毎時間分割法(倉橋浩一郎、
他:“プラズマディスプレイにおける中間調表示",第8
回TV学会画像表示システム研究会資料(1972))等が知
られている。
On the other hand, in order to display an image on the PDP 7 more accurately and with fine nuances, a halftone (or gradation) display is required. As a method for displaying a halftone, a method using a relative difference between the first wall voltages (WDPetty, HGSlottow, “Mu
ltiple states and variable intensity in the plasma
display plasma ", IEEE Trans.ED-18, 654-658 (197
1)), a method of controlling the number of times of light emission by the relative difference of the second wall voltage (H. De Jule et al., Digest of Symps of SID (197)
1)), the third field-based time division method (Koichiro Kurahashi,
Others: "Halftone display in plasma display", 8th
The materials of the 1st TV Society Image Display System Study Group (1972)) are known.

現在のところ、AC形PDPで階調表示を実現するには各
放電セルの発光回数を制御することにより多階調表示と
するのが一般的である。
At present, in order to realize gray scale display with an AC PDP, multi-gray scale display is generally performed by controlling the number of light emission of each discharge cell.

〔発明が解決しようとする課題〕[Problems to be solved by the invention]

従来の発光回数制御による多階調表示駆動法によれ
ば、階調数に応じた数の書き込み動作と消去動作が必要
となる。その結果、従来の駆動方法においては書き込み
パルスVWと消去パルスVEとは同一のY電極に印加される
にしても異なるタイミングで印加されているのであり、
多階調表示を行おうとすると書き込み動作と消去動作を
必然的に高速化することが必要となる。つまり、各放電
セルに対する高速アドレス動作が必要となる。しかしな
がら、PDPの駆動の高速化には限界があり、これが多階
調表示のための障害となる。
According to the conventional multi-gray-scale display driving method by controlling the number of times of light emission, a number of writing operations and erasing operations corresponding to the number of gradations are required. As a result, in the conventional driving method is than the erase pulse V E and the write pulse V W is applied at different timings even in the applied to the same Y electrodes,
In order to perform multi-gradation display, it is necessary to speed up the writing operation and the erasing operation inevitably. That is, a high-speed address operation for each discharge cell is required. However, there is a limit to speeding up the driving of the PDP, which is an obstacle for multi-gradation display.

そこで、本発明はPDPに階調表示を行う場合の各放電
セルに対するアドレス動作の高速化を図りうるプラズマ
ディスプレイパネルの表示駆動方法を提供することを目
的とする。
Therefore, an object of the present invention is to provide a display driving method of a plasma display panel which can speed up an address operation for each discharge cell when performing gradation display on a PDP.

〔課題を解決するための手段〕[Means for solving the problem]

上記課題を解決するために、本発明は第1図(a),
(b)に示すように、マトリクス状に配置された複数の
X電極XbとY電極Yb,Ycとの交点に形成される複数の放
電セルC1,C2を備えたプラズマディスプレイパネル7の
前記放電セルC1,C2に、書き込みパルスVW、消去パルスV
Eおよび維持パルスVSを印加することにより表示駆動を
行なうプラズマディスプレイパネルの表示駆動方法にお
いて、維持パルスVSの印加後に一の放電セル領域に属す
る放電セルC1に前記維持パルスVSと逆極性の消去パルス
VEYを印加するとともに、同じタイミングTADRで他の放
電セル領域に属する放電セルC2に前記維持パルスVSと同
極性の書き込みパルスVWを印加するよう構成する。
In order to solve the above-mentioned problems, the present invention is based on FIG.
As shown in (b), a plasma display panel including a plurality of discharge cells C 1 and C 2 formed at intersections of a plurality of X electrodes X b and Y electrodes Y b and Y c arranged in a matrix. 7, a write pulse V W and an erase pulse V are applied to the discharge cells C 1 and C 2.
The display driving method of a plasma display panel for displaying driving by applying the E and sustain pulse V S, the sustain pulse V S opposite to the discharge cell C 1 to after the application of the sustain pulse V S belonging to one discharge cell area Polarity erase pulse
Applies a V EY, configured to apply said sustain pulse V S of the same polarity as the write pulse V W in the discharge cell C 2 belonging to the other discharge cell area at the same timing T ADR.

〔作用〕[Action]

上記本発明の構成によれば、第1図(a),(b)に
示すように、一の放電セル領域(任意のY電極Yc)に属
する放電セルC1に消去パルスVEYが印加される。この消
去パルスVEYはその直前に印加された維持パルスVSと逆
極性である。この消去パルスVEYと同じタイミングで、
前記一の放電セル領域(Yc)とは異なる他の放電セル領
域(Y電極Yb)に属する放電セルC2に書き込みパルスVW
が印加される。この書き込みパルスVWは上記維持パルス
VSと同極性である。
According to the configuration of the present invention, FIG. 1 (a), (b), the erase pulse V EY discharge cells C 1 belonging to one of the discharge cell area (any Y electrode Y c) applying Is done. The erase pulse V EY is a pulse V S polarity opposite maintained applied immediately before. At the same timing as the erase pulse VEY ,
The one discharge cell region (Y c) different from the discharge cell region and (Y electrode Y b) the discharge cells belonging C 2 to the write pulse V W
Is applied. This write pulse VW is the above sustain pulse
It has the same polarity as V S.

放電セルC1は消去パルスVEYによってそれまでの放電
発光を停止し、これとほぼ同時に放電セルC1が書き込み
パルスVWによって新たに放電発光する。
The discharge cell C 1 stops discharge emission to thereby erase pulse V EY, substantially at the same time as this discharge cell C 1 is newly discharge emission by the writing pulse V W.

このように、消去と書き込みとが異なる放電セルにお
いてそれぞれほぼ同時に行なわれるため、従来のように
書き込みと消去が異なるタイミングで行なわれるのに比
べ、駆動に要するアドレス時間の短縮、すなわち高速動
作が可能となる。
As described above, since erasing and writing are performed almost simultaneously in different discharge cells, the address time required for driving can be reduced, that is, high-speed operation can be performed, as compared with the conventional case where writing and erasing are performed at different timings. Becomes

〔実施例〕〔Example〕

次に、本発明に係る実施例を図面に基づいて説明す
る。
Next, an embodiment according to the present invention will be described with reference to the drawings.

第2図に本発明に係るプラズマディスプレイパネルの
表示駆動方法を実施するための表示駆動ユニットを示
す。この表示駆動ユニットは、PDP7の奇数(ODD)X電
極13を駆動するX駆動回路15と偶数(EVEN)X電極13を
駆動するX駆動回路16と、X駆動回路15に維持パルス
VS、消去パルスVEXを与えるスイッチ回路17,18と、PDP7
の奇数Y電極8を駆動するY駆動回路19と、奇数Y電極
8の駆動するY駆動回路20と、Y駆動回路19およびY駆
動回路20に維持パルスVS、書き込みパルスVW、一消去パ
ルスVEYを与えるスイッチ回路21,22と、を備えて構成さ
れる。
FIG. 2 shows a display drive unit for implementing the display drive method of the plasma display panel according to the present invention. The display drive unit includes an X drive circuit 15 for driving an odd (ODD) X electrode 13 of the PDP 7, an X drive circuit 16 for driving an even (EVEN) X electrode 13, and a sustain pulse for the X drive circuit 15.
Switch circuits 17 and 18 for giving V S and erase pulse V EX and PDP7
, A Y drive circuit 20 for driving the odd Y electrode 8, a sustain pulse V S , a write pulse V W , and one erase pulse for the Y drive circuit 19 and the Y drive circuit 20. And switch circuits 21 and 22 for giving V EY .

次に、動作を説明する。 Next, the operation will be described.

第3図に各駆動パルスの波形、第4図に各放電セルの
発光状態を示す。動作説明の前提として、X電極Xa,Xb
とY電極Ya,Yb,Ycとの各交点に形成される放電セルC1
C6を考える。また、維持パルスVSは維持期間TS1,TS2
繰り返しで印加される。因みにこの維持パルスVSの周波
数は、一般に、20〜50kHzである。消去パルスVEX、消去
パルスVEY、書き込みパルスVWは維持期間TS1と維持期間
TS2の間の期間、すなわち、アドレス期間TADRにおいて
印加される。このアドレス期間TADRにおいて各放電セル
C1〜C6の選択・非選択動作が行なわれる。
FIG. 3 shows a waveform of each drive pulse, and FIG. 4 shows a light emitting state of each discharge cell. The explanation of the operation is based on the assumption that the X electrodes Xa and Xb
And Y electrode Y a, Y b, discharge is formed on each intersection of the Y c cells C 1 ~
Consider the C 6. The sustain pulse V S is applied by repeating the sustain periods T S1 and T S2 . Incidentally frequency of the sustain pulse V S is generally 20 to 50 kHz. The erase pulse V EX , erase pulse V EY , and write pulse V W have a sustain period T S1 and a sustain period.
It is applied in the period between T S2 , that is, in the address period T ADR . During this address period T ADR , each discharge cell
The selection / non-selection operation of C 1 to C 6 is performed.

さて、維持期間TS1においては、放電セルC2,C5,C6
書き込まれているもとのする(第4図(a))。この放
電セルC2,C5,C6の選択は維持期間TS1以前の書き込み状
態によって決まる。この維持期間TS1においては、各X
電極Xa,Xb、Y電極Ya,Yb,Ycにそれぞれ維持パルスVS
印加され(第3図(a)〜(e))、各交点の放電セル
C1〜C6にはAC波形の電圧が加わる(第3図(f)〜
(k))。
In the sustain period T S1, it is assumed that the discharge cells C 2 , C 5 and C 6 have been written (FIG. 4A). The selection of the discharge cells C 2 , C 5 and C 6 is determined by the write state before the sustain period T S1 . In this sustain period T S1 , each X
Electrodes X a, X b, Y electrodes Y a, Y b, respectively sustain pulse V S to Y c is applied (FIG. 3 (a) ~ (e)) , each intersection of the discharge cells
An AC waveform voltage is applied to C 1 to C 6 (FIG. 3 (f)).
(K)).

その結果、放電セルC2,C5,C6は維持パルスVSによって
発光状態を維持し、他の放電セルC1,C3,C4は書き込まれ
ていないので非発光状態となっている。
As a result, the discharge cells C 2 , C 5 , and C 6 maintain the light emitting state by the sustain pulse V S , and the other discharge cells C 1 , C 3 , and C 4 are in the non-light emitting state because they are not written. .

次に、アドレス期間TADRにおいて、X電極Xbに消去パ
ルスVEX(第3図(b))、Y電極Ybに書き込みパルスV
W(第3図(d))、Y電極Ycに逆極性の消去パルスVEY
(第3図(e))が印加されたとする。すると、X電極
XaとY電極Ybとの間に書き込みパルスVWがその直前の維
持パルスVSと同極性で印加され(第3図(g))、これ
によって放電セルC3が書き込み状態となって発光する
(第4図(b))。同様にX電極XbとY電極Ybとの間に
書き込みパルスVWが印加され(第3図(j))、これに
よって放電セルC4が書き込み状態となって発光する(第
4図(b))。一方、X電極XbとY電極Ycとの間には、
消去パルスVEXと消去パルスVEYとの重畳パルスがその直
前の維持パルスVSと逆極性で印加される(第3図
(k))。これによって放電セルC6が消去される。した
がって、各放電セルの発光状態は、維持期間TS1の放電
セルC2,C5,C6の発光から放電セルC2,C3,C4,C5の発光へ
と遷移する。
Next, in the address period T ADR, X electrodes X b to erase pulse V EX (FIG. 3 (b)), Y electrodes Y b to the write pulse V
W (FIG. 3 (d)), Y electrodes Y c in the opposite polarity erase pulse V EY
It is assumed that (FIG. 3 (e)) is applied. Then, the X electrode
Writing pulse V W between X a and Y electrodes Y b is applied in the sustain pulse V S of the same polarity of the immediately preceding (FIG. 3 (g)), whereby the discharge cell C 3 in write state Light is emitted (FIG. 4 (b)). Similarly X electrodes X b and the write pulse V W between the Y electrode Y b is applied (FIG. 3 (j)), whereby discharge cells C 4 emits light in write state (FIG. 4 ( b)). On the other hand, between the X electrode X b and Y electrodes Y c,
A superposition pulse of the erasing pulse V EX and the erasing pulse V EY is applied with a polarity opposite to that of the immediately preceding sustain pulse V S (FIG. 3 (k)). This discharge cells C 6 is erased. Therefore, the light emission state of each discharge cell transitions from the light emission of the discharge cells C 2 , C 5 , C 6 in the sustain period T S1 to the light emission of the discharge cells C 2 , C 3 , C 4 , C 5 .

次に、維持期間TS2になると、維持期間TS1と同様な維
持パルスVSが各放電セルC1〜C6に印加され、放電セル
C2,C3,C4,C5の発光状態が維持される(第4図
(c))。
Then at the sustain period T S2, the sustain period T S1 a similar sustain pulse V S is applied to each discharge cell C 1 -C 6, the discharge cells
The light emission state of C 2 , C 3 , C 4 , and C 5 is maintained (FIG. 4C).

このように、アドレス期間TADRにおいて、消去したい
放電セルC6にはその直前の維持パルスVSと逆極性の消去
パルスVEが印加されるように消去パルスVEX、消去パル
スVEYを印加し、書き込みたい放電セルC3,C4にはその直
前の維持パルスVSと同極性の書き込みパルスVWを印加す
る。このことにより、異なる放電セルC6領域の放電セル
C6と放電セルC3,C4をそれぞれ同一タイミングで駆動す
ることになるため、アドレス期間TADRの短縮化が可能と
なり、したがって高速アドレス動作が可能となる。この
ことは階調表示に必要とされるアドレス動作の繁雑な繰
返しに際して有効に作用し、多階調表示を容易化するこ
とに結びつく。
Thus, applied in the address period T ADR, erase pulse V EX as the discharge cells C 6 to erase the erase pulse V E of the sustain pulse V S and opposite polarity immediately before is applied, an erase pulse V EY and, in the discharge cells C 3, C 4 to be written to apply a pulse V S of the same polarity of the write pulse V W maintained immediately before. Thus, different discharge cells C 6 regions of the discharge cells
To become C 6 and the discharge cells C 3, C 4 to each be driven at the same timing, it is possible to shorten the address period T ADR, thus enabling high-speed address operation. This effectively works at the time of complicated repetition of the address operation required for gray scale display, and leads to facilitation of multi-gray scale display.

上述の実施例では、消去パルスの印加方法はX電極
(VEX)とY電極(VEY)とからの合成の消去電圧(VEX
+VEY)で印加する方法で説明したが、これに限定され
るものではなく、従来より行なわれている一方より消去
電圧を印加し、他方より消去キャンセルパルスを印加し
選択消去する消去方法も可能である。
In the above-described embodiment, the method of applying the erase pulse is such that the combined erase voltage (V EX ) from the X electrode (V EX ) and the Y electrode (V EY ) is used.
+ V EY ), but the present invention is not limited to this. The conventional erasing method in which an erasing voltage is applied from one side and an erasing cancel pulse is applied from the other side to selectively erase is also possible. It is.

なお、第3図(j)に示すように、書き込みパルスVW
中に消去半選択電圧VEX分の電圧の“へこみ”が生ずる
が、この値はパルス幅にして1/10、電圧レベルにして1/
3以下であるため、書き込み動作に与える影響は実質上
無視できる。
Incidentally, as shown in FIG. 3 (j), the write pulse V W
While erase "dent" of half-select voltage V EX amount of voltage occurs during this value in the pulse width 1/10, in the voltage level 1 /
Since it is 3 or less, the effect on the write operation can be substantially ignored.

〔発明の効果〕〔The invention's effect〕

以上述べたように、本発明によれば、PDPにおいて階
調表示を行う場合に異なる放電セル領域の放電セルにそ
れぞれ維持パルスと書き込みパルスを同一タイミングで
印加するので、1つのPDP内において書き込みと消去と
をほぼ同時に行うことができ、アドレス動作を高速化す
ることができる。
As described above, according to the present invention, when gradation display is performed in the PDP, the sustain pulse and the write pulse are applied at the same timing to the discharge cells in different discharge cell regions, respectively. Erasing can be performed almost simultaneously, and the address operation can be speeded up.

【図面の簡単な説明】[Brief description of the drawings]

第1図は本発明の原理説明図、 第2図は本発明に係る表示駆動ユニットのブロック図、 第3図は本発明における各駆動パルスのタイミングチャ
ート、 第4図は各駆動パルスと放電セルとの対応図、 第5図はAC形PDPを用いた表示装置の概要図、 第6図は従来の駆動方法を示す波形図である。 1……表示駆動ユニット 2……表示制御ユニット 5……Y駆動回路 6……Yマトリクス回路 7……PDP 8……Y電極 11……X駆動回路 12……Xマトリクス回路 13……X電極 14……放電セル 15,16……X駆動回路 17,18……スイッチ回路 19,20……Y駆動回路 21,22……スイッチ回路 VW……書き込みパルス VS……維持パルス VE,VEX,VEY……消去パルス C1〜C6……放電セル Xa,Xb……X電極 Ya,Yb,Yc……Y電極回路 TS1,TS2……維持期間路 TADR……アドレス期間
FIG. 1 is a view for explaining the principle of the present invention, FIG. 2 is a block diagram of a display drive unit according to the present invention, FIG. 3 is a timing chart of each drive pulse in the present invention, and FIG. FIG. 5 is a schematic diagram of a display device using an AC type PDP, and FIG. 6 is a waveform diagram showing a conventional driving method. 1 Display drive unit 2 Display control unit 5 Y drive circuit 6 Y matrix circuit 7 PDP 8 Y electrode 11 X drive circuit 12 X matrix circuit 13 X electrode 14 discharge cell 15, 16 X drive circuit 17, 18 switch circuit 19, 20 Y drive circuit 21, 22 switch circuit V W write pulse V S sustain pulse V E , V EX , V EY … Erase pulse C 1 to C 6 … Discharge cell X a , X b … X electrode Y a , Y b , Y c … Y electrode circuit T S1 , T S2 … sustain period path T ADR …… Address period

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】マトリクス状に配置された複数のX電極
(Xb)とY電極(Yb,Yc)との交点に形成される複数の
放電セル(C1,C2)を備えたプラズマディスプレイパネ
ル(7)の前記放電セル(C1,C2)に、書き込みパルス
(VW)、消去パルス(VE)および維持パルス(VS)を印
加することにより表示駆動を行なうプラズマディスプレ
イパネルの表示駆動方法において、 維持パルス(VS)の印加後に一の放電セル領域に属する
放電セル(C1)に前記維持パルス(VS)と逆極性の消去
パルス(VEY)を印加するとともに、同じタイミング(T
ADR)で他の放電セル領域に属する放電セル(C2)に前
記維持パルス(VS)と同極性の書き込みパルス(VW)を
印加することを特徴とするプラズマディスプレイパネル
の表示駆動方法。
A plurality of discharge cells (C 1 , C 2 ) formed at intersections of a plurality of X electrodes (X b ) and a plurality of Y electrodes (Y b , Y c ) arranged in a matrix. A plasma display which performs display driving by applying a write pulse (V W ), an erase pulse (V E ), and a sustain pulse (V S ) to the discharge cells (C 1 , C 2 ) of the plasma display panel (7). In the display driving method for a panel, after applying a sustain pulse (V S ), an erase pulse (V EY ) having a polarity opposite to that of the sustain pulse (V S ) is applied to a discharge cell (C 1 ) belonging to one discharge cell region. With the same timing (T
A display driving method for a plasma display panel, wherein a write pulse (V W ) having the same polarity as the sustain pulse (V S ) is applied to a discharge cell (C 2 ) belonging to another discharge cell area by ADR ).
JP63226916A 1988-09-09 1988-09-09 Display driving method of plasma display panel Expired - Lifetime JP2744253B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63226916A JP2744253B2 (en) 1988-09-09 1988-09-09 Display driving method of plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63226916A JP2744253B2 (en) 1988-09-09 1988-09-09 Display driving method of plasma display panel

Publications (2)

Publication Number Publication Date
JPH0273395A JPH0273395A (en) 1990-03-13
JP2744253B2 true JP2744253B2 (en) 1998-04-28

Family

ID=16852611

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63226916A Expired - Lifetime JP2744253B2 (en) 1988-09-09 1988-09-09 Display driving method of plasma display panel

Country Status (1)

Country Link
JP (1) JP2744253B2 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5236258A (en) * 1991-05-07 1993-08-17 Cambridge On-Line Storage, Inc. Tape cartridge data storage library system
US6861803B1 (en) 1992-01-28 2005-03-01 Fujitsu Limited Full color surface discharge type plasma display device
JP3424587B2 (en) 1998-06-18 2003-07-07 富士通株式会社 Driving method of plasma display panel

Also Published As

Publication number Publication date
JPH0273395A (en) 1990-03-13

Similar Documents

Publication Publication Date Title
US5724054A (en) Method and a circuit for gradationally driving a flat display device
US6630916B1 (en) Method and a circuit for gradationally driving a flat display device
KR100769787B1 (en) Plasma display apparatus
JPH1195721A (en) Plasma display panel drive method
KR19980079336A (en) Plasma Display Panel, Plasma Display Device and Plasma Display Panel Driving Method
US4683470A (en) Video mode plasma panel display
KR19980026935A (en) Gradation adjustment method of display system by irregular addressing
JP2001022320A (en) Method and device for driving automatically power- controllable plasma display panel
US6870521B2 (en) Method and device for driving plasma display panel
JP2002023689A (en) Plasma display device
JP2744253B2 (en) Display driving method of plasma display panel
JP3139098B2 (en) Driving method of plasma display panel
JP3047133B2 (en) Flat panel display
JP2692692B2 (en) Display panel driving method and device
KR100278783B1 (en) Driving Method of Plasma Display Panel
JP2690752B2 (en) Brightness control device for plasma display panel
JP2741874B2 (en) Method for adjusting contrast of plasma display panel
JP2755230B2 (en) Control method of plasma display panel drive circuit
JP2682850B2 (en) Display drive circuit for plasma display panel
JP3365614B2 (en) Plasma display panel display device and driving method thereof
JP3117500B2 (en) Driving method of AC type plasma display device
JP2896189B2 (en) Plasma display device
KR20000003386A (en) Method of driving a plasma display panel
JPH05265391A (en) Display device using alternating current discharging type plasma display panel
JP2000206927A (en) Driving method for surface discharge type plasma display panel

Legal Events

Date Code Title Description
S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S131 Request for trust registration of transfer of right

Free format text: JAPANESE INTERMEDIATE CODE: R313131

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080206

Year of fee payment: 10

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090206

Year of fee payment: 11

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090206

Year of fee payment: 11