JP2643908B2 - Ferroelectric memory - Google Patents

Ferroelectric memory

Info

Publication number
JP2643908B2
JP2643908B2 JP7121136A JP12113695A JP2643908B2 JP 2643908 B2 JP2643908 B2 JP 2643908B2 JP 7121136 A JP7121136 A JP 7121136A JP 12113695 A JP12113695 A JP 12113695A JP 2643908 B2 JP2643908 B2 JP 2643908B2
Authority
JP
Japan
Prior art keywords
well
element isolation
word line
bit line
depth
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP7121136A
Other languages
Japanese (ja)
Other versions
JPH08316440A (en
Inventor
武光 國尾
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP7121136A priority Critical patent/JP2643908B2/en
Publication of JPH08316440A publication Critical patent/JPH08316440A/en
Application granted granted Critical
Publication of JP2643908B2 publication Critical patent/JP2643908B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】この発明は、強誘電体材料を利用
した不揮発性メモリに関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a nonvolatile memory using a ferroelectric material.

【0002】[0002]

【従来の技術】ゲート絶縁膜を強誘電体材料とする金属
(Metal)−強誘電体(Ferroerectri
c)−半導体(Semiconductor)電界効果
型トランジスタ(MFSFET)は、図3に示すような
MOSFETに類似した構造を有している。つまり半導
体基板(通常はシリコン基板)95上に離れて形成した
二つの拡散層71と、二つの拡散層の間の基板表面に設
けたゲート絶縁膜61とその上のゲート電極35で構成
される。通常のMOSFETではゲート絶縁膜61がシ
リコン酸化膜であるのを、MFSFETでは強誘電体薄
膜を使う。
2. Description of the Related Art A metal-ferroelectric (Ferroelectric) using a gate insulating film as a ferroelectric material.
c) —Semiconductor A field effect transistor (MFSFET) has a structure similar to a MOSFET as shown in FIG. That is, it is composed of two diffusion layers 71 formed separately on a semiconductor substrate (usually a silicon substrate) 95, a gate insulating film 61 provided on the substrate surface between the two diffusion layers, and a gate electrode 35 thereon. . The gate insulating film 61 is a silicon oxide film in a normal MOSFET, and a ferroelectric thin film is used in an MFSFET.

【0003】MFSFETでは、ゲート絶縁膜61であ
る強誘電体の分極反転に起因するトランジスタのしきい
値Vt1,Vt2の変化を二値情報として利用してい
る。すなわち、図4に示すように、ある一定のゲート電
圧Vg1を印加した際に、トランジスタを流れるドレイ
ン電流85の大きさが異なることにより、二値の情報を
判定する。ゲート絶縁膜の分極反転はゲート電極35と
半導体基板95間に正または負の電圧を印加する事によ
り実現される。
In the MFSFET, changes in the threshold values Vt1 and Vt2 of the transistor due to the polarization inversion of the ferroelectric which is the gate insulating film 61 are used as binary information. That is, as shown in FIG. 4, when a certain gate voltage Vg1 is applied, binary information is determined based on the difference in the magnitude of the drain current 85 flowing through the transistor. The polarization inversion of the gate insulating film is realized by applying a positive or negative voltage between the gate electrode 35 and the semiconductor substrate 95.

【0004】このMFSFETをメモリ素子に応用する
時、MFSFETをマトリクス状に多数個配置する必要
がある。この配置を示す回路図を図5に示す。
When this MFSFET is applied to a memory device, it is necessary to arrange a large number of MFSFETs in a matrix. FIG. 5 is a circuit diagram showing this arrangement.

【0005】一つのウェル領域2内にMFSFETを多
数配置し、FETのゲート電極をワード線31,32,
33・・・に接続し、ソース・ドレインの一方をビット
線41,42,43・・・に接続し、他方を接地(5)
する。基板領域を一定電位に接続する。
A large number of MFSFETs are arranged in one well region 2, and the gate electrodes of the FETs are connected to word lines 31, 32,
33, one of the source and the drain is connected to the bit lines 41, 42, 43,..., And the other is grounded (5).
I do. The substrate area is connected to a constant potential.

【0006】このメモリセルのレイアウトパターンを図
6に示す。ウエル領域2内に素子領域10を規則的に配
置し、ゲート電極であるワード線31,32,33・・
・を形成する。図6の断面構造を図7に示す。図7
(a)は図6のA1−A2断面を、図7(b)は図6の
B1−B2断面である。素子間は通常のLSIと同様に
素子分離領域を形成して分離する。
FIG. 6 shows a layout pattern of the memory cell. The element regions 10 are regularly arranged in the well region 2, and word lines 31, 32, 33,.
・ Form FIG. 7 shows the cross-sectional structure of FIG. FIG.
6A is a cross section taken along line A1-A2 in FIG. 6, and FIG. 7B is a cross section taken along line B1-B2 in FIG. Elements are separated from each other by forming element isolation regions in the same manner as in a normal LSI.

【0007】[0007]

【発明が解決しようとする課題】しかしながら、マトリ
クス状に配置されたMFSFETを同一ウェル領域2内
に配置し、ゲート電極と基板間に電圧を印加するために
同一ワード線、例えばワード線31とウエル領域2に電
圧を印加するとワード線31上に接続された複数個のメ
モリセルに同時にデータを書き込むことになってしまう
という問題があった。
However, the MFSFETs arranged in a matrix are arranged in the same well region 2 and the same word line, for example, the word line 31 and the well are connected to apply a voltage between the gate electrode and the substrate. When a voltage is applied to the region 2, there is a problem that data is simultaneously written to a plurality of memory cells connected on the word line 31.

【0008】また、これを防止する目的で同一ワード線
上のウエルを分離するように、従来の素子分離構造、す
なわちLOCOS素子分離構造を用いるとP−N間分離
幅が大きく、チップサイズが大きくなるという問題があ
った。
In order to prevent this, a conventional element isolation structure, that is, a LOCOS element isolation structure is used to separate wells on the same word line, so that the PN isolation width becomes large and the chip size becomes large. There was a problem.

【0009】上記のような同一ウエル内にメモリセルア
レイが整列された配置では、一つのメモリセルに一つの
情報を書き込み・消去することが不可能である。この発
明では、かかる課題を解決し、各メモリセルに単独にデ
ータを書き込み、消去できるようにすることを目的とし
ている。
In the arrangement in which the memory cell arrays are arranged in the same well as described above, it is impossible to write / erase one information in one memory cell. It is an object of the present invention to solve such a problem and enable data to be independently written and erased in each memory cell.

【0010】[0010]

【課題を解決するための手段】本発明は、複数のワード
線とビット線が交差し、その交差位置にゲート絶縁膜を
強誘電体材料とする金属−強誘電体−半導体電界効果型
トランジスタにより構成されるメモリセルが配置される
メモリセルアレイで、一つのビット線に接続された複数
のメモリセルを一つのウエルで分離している。
According to the present invention, there is provided a metal-ferroelectric-semiconductor field-effect transistor in which a plurality of word lines and bit lines intersect and at which intersections a gate insulating film is a ferroelectric material. In a memory cell array in which configured memory cells are arranged, a plurality of memory cells connected to one bit line are separated by one well.

【0011】また、ビット線方向の素子分離に第1の素
子分離法を用い、ワード線方向の素子分離に前記第1の
素子分離法により得られる素子分離厚さより薄い第2の
素子分離を用いること及び前記第1の素子分離深さより
浅く、前記第2の素子分離深さより深いウエルを用いて
いる。
The first element isolation method is used for element isolation in the bit line direction, and the second element isolation thinner than the element isolation thickness obtained by the first element isolation method is used for element isolation in the word line direction. And a well shallower than the first element isolation depth and deeper than the second element isolation depth.

【0012】さらに、ウエルとワード線に電圧を印加
し、書き込み・消去をする際、ビット線電位をウエル電
位と同一とするようにしている。
Further, when a voltage is applied to the well and the word line to perform writing / erasing, the bit line potential is set to be the same as the well potential.

【0013】[0013]

【作用】MFSFET構造をメモリセルとするとき、ゲ
ート電極と基板領域間に電圧を印加する事により、ゲー
ト絶縁膜である強誘電体材料の分極反転が起こり、MF
SFETの閾値電圧が変化する。これを情報として蓄え
られる。
When the MFSFET structure is used as a memory cell, by applying a voltage between the gate electrode and the substrate region, the polarization inversion of the ferroelectric material as the gate insulating film occurs, and the MF
The threshold voltage of the SFET changes. This is stored as information.

【0014】この時、メモリセルアレイを構成するメモ
リセルにそれぞれ一つずつの情報を蓄積するには、ワー
ド線に接続されている複数のMFSFETのゲート電極
とウエルで分離された複数個のMFSFETの基板領域
がただ一点で交差する必要がある。これをウエルの領域
を制限することにより実現したものである。
At this time, in order to store one piece of information in each of the memory cells constituting the memory cell array, the gate electrodes of a plurality of MFSFETs connected to a word line and a plurality of MFSFETs separated by wells are used. The substrate areas need to intersect at only one point. This is realized by limiting the well area.

【0015】メモリセルアレイに含まれる各メモリセル
はウエル深さより浅い素子分離により電気的分離を行
う。一方ビット線方向の素子分離にウエル深さより深い
素子分離を用いることにより、各ビット線に接続された
メモリセル群のウエルを互いに電気的に分離できる。
Each memory cell included in the memory cell array performs electrical isolation by element isolation shallower than the well depth. On the other hand, by using element isolation deeper than the well depth for element isolation in the bit line direction, the wells of the memory cell group connected to each bit line can be electrically isolated from each other.

【0016】また、書き込みに際して、書き込みを行う
メモリセルの接続されたビット線電位とウエル電位を同
一にすることにより、ゲート絶縁膜下の基板領域表面に
空乏層容量を発生しないようにできるため、ゲート電極
及びウエル間に効果的に電界を印加できる。
Further, at the time of writing, the depletion layer capacitance can be prevented from being generated on the surface of the substrate region below the gate insulating film by making the potential of the bit line connected to the memory cell to be written equal to the well potential. An electric field can be effectively applied between the gate electrode and the well.

【0017】[0017]

【実施例】図1はこの発明の構成を示すメモリセルアレ
イ回路図である。図2(a)は図1の回路を実現するセ
ルアレイのレイアウト図である。さらに、図2(b),
(c)は(a)図に示す2つの位置C1−C2、D1−
D2でのデバイス断面を模式的に示している。
FIG. 1 is a circuit diagram of a memory cell array showing the structure of the present invention. FIG. 2A is a layout diagram of a cell array realizing the circuit of FIG. Further, FIG.
(C) shows two positions C1-C2 and D1- shown in FIG.
The device cross section at D2 is schematically shown.

【0018】図1に示したように、ビット線41、4
2、43にそれぞれ接続されたMFSFET群は各ウエ
ル領域内21、22、23に配置される。すなわち、異
なるビット線に接続されたMFSFETが同一のウエル
中に存在することはない。また、同一のワード線に接続
されたMFSFETは同一のウエル中に存在することは
ない。このとき、同一ビット線に接続されたMFSFE
Tは同一ウエル内に位置するので、基板電位を同一ウエ
ル端子、例えば、221、222、223への電圧印加
で決定できる。
As shown in FIG. 1, the bit lines 41, 4
The MFSFETs connected to 2 and 43, respectively, are located in 21, 22, and 23 in each well region. That is, MFSFETs connected to different bit lines do not exist in the same well. Further, the MFSFETs connected to the same word line do not exist in the same well. At this time, the MFSFE connected to the same bit line
Since T is located in the same well, the substrate potential can be determined by applying a voltage to the same well terminal, for example, 221, 222, 223.

【0019】また、MFSFETのビット線に接続され
ていない方の拡散層は、異なるウエル領域内に位置する
全てのMFSFETも含めて、共通な接地端子5に接続
される。所望のセルに対するデータの書き込みに際して
は所望のセルの位置を規定するワード線とウエル間に、
ゲート絶縁膜となる強誘電体材料の抗電界以上の電圧を
印加し、分極反転を起こさせる。
The diffusion layer of the MFSFET that is not connected to the bit line is connected to the common ground terminal 5 including all the MFSFETs located in different well regions. When writing data to a desired cell, between the word line and the well that define the position of the desired cell,
A voltage higher than the coercive electric field of the ferroelectric material serving as the gate insulating film is applied to cause polarization inversion.

【0020】以下に、この強誘電体メモリの製造方法を
図2を用いて説明する。
Hereinafter, a method of manufacturing the ferroelectric memory will be described with reference to FIG.

【0021】n型Si基板にpウエルを形成し、二種類
の深さの素子分離領域を形成し、その後MFSFETを
作製する。
A p-well is formed on an n-type Si substrate, element isolation regions having two different depths are formed, and then an MFSFET is manufactured.

【0022】素子分離方法について詳述する。素子分離
を形成する前にメモリセルアレイが形成される領域にp
型伝導領域すなわち、pウエルを形成する。このとき、
ウエルの深さは一例として300nm程度にしておく。
The element isolation method will be described in detail. Before forming the element isolation, p is added to the region where the memory cell array is formed.
Form a type conduction region, ie, a p-well. At this time,
The depth of the well is, for example, about 300 nm.

【0023】その後、同一のビット線に接続されたMF
SFET間を電気的に分離するために、ワード線と平行
に、素子分離深さがウエルの深さよりも浅い素子分離領
域8を形成する。具体的には、LOCOS(Local
Oxidation ofSi)素子分離法やトレン
チ分離法を用い、分離深さを200nm程度にしておく。
Thereafter, the MF connected to the same bit line
In order to electrically isolate the SFETs, an element isolation region 8 having an element isolation depth smaller than the well depth is formed in parallel with the word line. Specifically, LOCOS (Local
Oxidation of Si) The isolation depth is set to about 200 nm by using an element isolation method or a trench isolation method.

【0024】次に、同一のワード線に接続されるMFS
FET間を分離するための素子分離9を形成する。この
素子分離深さはウエル深さ300nmより深く形成するこ
とが重要である。本実施例ではトレンチ分離法を使っ
た。
Next, the MFS connected to the same word line
An element isolation 9 for isolating between FETs is formed. It is important that the element isolation depth is formed to be deeper than the well depth of 300 nm. In this embodiment, a trench isolation method is used.

【0025】まず、この深い素子分離領域9となる部分
が開口したフォトレジストパターンを形成する。その
後、ドライエッチ法により、Si基板をエッチングし、
深い素子分離9に対応する深さ約400nmの溝を形成す
る。この溝はウエル深さ300nmより深い必要がある。
First, a photoresist pattern having an opening in a portion to be the deep element isolation region 9 is formed. Then, by dry etching, the Si substrate is etched,
A groove having a depth of about 400 nm corresponding to the deep element isolation 9 is formed. This groove needs to be deeper than the well depth of 300 nm.

【0026】次に、フォトレジストを除去し、ウエル前
面にSi酸化膜を堆積し、深い素子分離9の溝を埋設す
る。その後、エッチバック法や化学機械研磨法を用い
て、溝中のSi酸化膜のみを残し、素子が作製される素
子領域10にはSi酸化膜が残らないようにする。その
後、前述の方法によりMFSFETを作製する。
Next, the photoresist is removed, a Si oxide film is deposited on the front surface of the well, and a trench for deep isolation 9 is buried. Then, only the Si oxide film in the groove is left by using an etch-back method or a chemical mechanical polishing method so that the Si oxide film does not remain in the element region 10 where the element is manufactured. Thereafter, an MFSFET is manufactured by the above-described method.

【0027】素子分離終了後、ゲート絶縁膜6として強
誘電体材料Pb(Zr、Ti)O3(以下略してPZT
とする)をゾルゲル法、又はスパッタ法により成膜す
る。その後、ポリシリコンを成膜後、露光工程、エッチ
ング工程を経て、MFSFETのゲート電極、すなわち
ワード線3を形成する。更に、イオン注入法によりAs
元素をシリコン基板に注入し、ソース・ドレイン領域と
なる拡散層7を形成する。その後、アルミ合金系配線を
形成し、メモリ素子の作製が終了する。
After the completion of element isolation, a ferroelectric material Pb (Zr, Ti) O 3 (hereinafter abbreviated as PZT) is used as the gate insulating film 6.
Is formed by a sol-gel method or a sputtering method. Thereafter, after forming a polysilicon film, an exposure step and an etching step are performed to form a gate electrode of the MFSFET, that is, a word line 3. In addition, As ion implantation is used.
Elements are implanted into a silicon substrate to form diffusion layers 7 serving as source / drain regions. Thereafter, an aluminum alloy-based wiring is formed, and the fabrication of the memory element is completed.

【0028】本実施例では強誘電体材料としてPZTを
用いたが、他の材料、例えばMgBaF4 やSrBiT
2 9 等でもよい。
In this embodiment, PZT is used as the ferroelectric material. However, other materials such as MgBaF 4 and SrBiT are used.
a 2 O 9 or the like may be used.

【0029】また、素子分離方法として、LOCOS法
やトレンチ法を用いたが、分離深さが異なる素子分離法
ならば、シールドプレート法等の他の方法でもよい。
Although the LOCOS method and the trench method are used as the element isolation method, other methods such as a shield plate method may be used as long as the element isolation methods have different isolation depths.

【0030】次に、請求項3に記載した動作方法につい
ての実施例を示す。
Next, an embodiment of the operation method according to the third aspect will be described.

【0031】MFSFETメモリセル11へのデータの
書き込みに際して、ワード線31とウエル221間にゲ
ート絶縁膜を構成する強誘電体材料の抗電界の約2倍程
度を印加することにより強誘電体材料の分極方向を変更
することができる。
At the time of writing data to the MFSFET memory cell 11, the ferroelectric material is applied between the word line 31 and the well 221 by applying a coercive electric field of approximately twice the coercive electric field of the ferroelectric material forming the gate insulating film. The polarization direction can be changed.

【0032】このとき、ビット線電位をウエル電位22
1と同一にする。これにより、MFSFETのチャネル
部に発生する空乏層を制御することができ、ワード線−
ウエル間に印加した電圧を殆ど強誘電体ゲート絶縁膜に
印加することが可能になる。
At this time, the bit line potential is changed to the well potential 22.
Same as 1. As a result, a depletion layer generated in the channel portion of the MFSFET can be controlled, and the word line-
Almost the voltage applied between the wells can be applied to the ferroelectric gate insulating film.

【0033】[0033]

【発明の効果】以上に説明したように構成されたこの発
明は、以下に示すような効果を奏する。
The present invention configured as described above has the following effects.

【0034】同一ビット線に接続されたMFSFET群
が同一ウエル中に位置し、同一ワード線に接続されたM
FSFETは全て異なるウエルに位置するので、ワード
線とウエルの選択のみで書き込むべきメモリセルを一つ
選択出来る。
MFSFETs connected to the same bit line are located in the same well, and MFSFETs connected to the same word line are connected.
Since all FSFETs are located in different wells, one memory cell to be written can be selected only by selecting a word line and a well.

【0035】また、素子分離の深さが異なる2つの素子
分離領域を使うこと及びウエル深さをこれらの分離深さ
の間の深さに調整することにより、異なるビット線に接
続されるMFSFET間の分離幅を最小分離幅に設定す
ることが出来る。
Further, by using two element isolation regions having different element isolation depths and adjusting the well depth to a depth between these isolation depths, MFSFETs connected to different bit lines can be formed. Can be set to the minimum separation width.

【0036】更に、ビット線とウエルの電位を同一にす
ることにより、MFSFETチャネル領域の空乏層発生
を防止できるため、低電圧で強誘電体材料の分極反転を
行える。
Furthermore, by making the potentials of the bit line and the well the same, it is possible to prevent the generation of a depletion layer in the channel region of the MFSFET.

【図面の簡単な説明】[Brief description of the drawings]

【図1】この発明の実施例を示す回路図である。FIG. 1 is a circuit diagram showing an embodiment of the present invention.

【図2】この発明の実施例を示すレイアウト図及び断面
模式図である。
FIG. 2 is a layout diagram and a schematic cross-sectional view showing an embodiment of the present invention.

【図3】一般的なMFSFETの構成図である。FIG. 3 is a configuration diagram of a general MFSFET.

【図4】一般的なMFSFETのヒステリシス特性図で
ある。
FIG. 4 is a hysteresis characteristic diagram of a general MFSFET.

【図5】従来例を示す回路図である。FIG. 5 is a circuit diagram showing a conventional example.

【図6】従来例を示すレイアウト図である。FIG. 6 is a layout diagram showing a conventional example.

【図7】従来例を示す断面模式図である。FIG. 7 is a schematic sectional view showing a conventional example.

【符号の説明】[Explanation of symbols]

21、22、23 ウエル領域 221、222、223 ウエル 3、31、32、33 ワード線 41、42、43 ビット線 5 接地 6、61 ゲート絶縁膜 7 拡散層 8 浅い素子分離 9 深い素子分離 10 素子領域 85 ドレイン電流 35 ゲート電極 95 半導体基板 21, 22, 23 well regions 221, 222, 223 wells 3, 31, 32, 33 word lines 41, 42, 43 bit lines 5 ground 6, 61 gate insulating film 7 diffusion layer 8 shallow device isolation 9 deep device isolation 10 device Region 85 drain current 35 gate electrode 95 semiconductor substrate

Claims (3)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】ゲート絶縁膜を強誘電体材料とする金属−
強誘電体−半導体電界効果型トランジスタをウエル内に
形成したメモリセルが、ワード線とビット線の交差位置
に配置される強誘電体メモリにおいて、一つのウエル内
には、一つのビット線に接続された複数のメモリセルが
設けられていることを特徴とする強誘電体メモリ。
1. A metal having a gate insulating film as a ferroelectric material.
In a ferroelectric memory in which a ferroelectric-semiconductor field-effect transistor is formed in a well at the intersection of a word line and a bit line, one well is connected to one bit line. A ferroelectric memory, wherein a plurality of memory cells are provided.
【請求項2】ビット線方向の素子分離の深さが、ワード
線方向の素子分離より深く、しかもウエルの深さは前記
ビット線方向の素子分離より浅く、前記ワード線方向の
素子分離深さよりも深い請求項1に記載の強誘電体メモ
リ。
2. The element isolation depth in the bit line direction is deeper than the element isolation in the word line direction, and the depth of the well is smaller than the element isolation in the bit line direction, and is smaller than the element isolation depth in the word line direction. 2. The ferroelectric memory according to claim 1, wherein said ferroelectric memory is deeper.
【請求項3】ウエルとワード線に電圧を印加し、書き込
み・消去をする際、ビット線電位をウエル電位と同一と
することを特徴とする請求項1または2に記載の強誘電
体メモリ。
3. The ferroelectric memory according to claim 1, wherein, when a voltage is applied to the well and the word line to perform writing / erasing, the bit line potential is made equal to the well potential.
JP7121136A 1995-05-19 1995-05-19 Ferroelectric memory Expired - Lifetime JP2643908B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7121136A JP2643908B2 (en) 1995-05-19 1995-05-19 Ferroelectric memory

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7121136A JP2643908B2 (en) 1995-05-19 1995-05-19 Ferroelectric memory

Publications (2)

Publication Number Publication Date
JPH08316440A JPH08316440A (en) 1996-11-29
JP2643908B2 true JP2643908B2 (en) 1997-08-25

Family

ID=14803771

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7121136A Expired - Lifetime JP2643908B2 (en) 1995-05-19 1995-05-19 Ferroelectric memory

Country Status (1)

Country Link
JP (1) JP2643908B2 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100325643B1 (en) * 1998-08-06 2002-04-17 박호군 The memory cell for reading and writing data by use of one transister and its fabrication method
JP2002016233A (en) * 2000-06-27 2002-01-18 Matsushita Electric Ind Co Ltd Semiconductor memory and method of driving the same
US9281044B2 (en) 2013-05-17 2016-03-08 Micron Technology, Inc. Apparatuses having a ferroelectric field-effect transistor memory array and related method

Also Published As

Publication number Publication date
JPH08316440A (en) 1996-11-29

Similar Documents

Publication Publication Date Title
US5188976A (en) Manufacturing method of non-volatile semiconductor memory device
US7009243B2 (en) Semiconductor memory device
US6642586B2 (en) Semiconductor memory capable of being driven at low voltage and its manufacture method
JP4262314B2 (en) NAND-type nonvolatile memory device, manufacturing method and driving method thereof
US6903408B2 (en) Flash memory cell with high programming efficiency by coupling from floating gate to sidewall
JP3092140B2 (en) Method for manufacturing semiconductor device
JPH0864699A (en) Nonvolatile semiconductor storage device
WO2000070683A1 (en) Semiconductor memory
US4939558A (en) EEPROM memory cell and driving circuitry
US6555870B1 (en) Nonvolatile semiconductor memory device and method for producing same
JP4027656B2 (en) Nonvolatile semiconductor memory device and operation method thereof
JP2003218242A (en) Non-volatile semiconductor memory device and method of manufacturing the same
TW200301013A (en) Non-volatile semiconductor memory and process of fabricating the same
US6284599B1 (en) Method to fabricate a semiconductor resistor in embedded flash memory application
US20020055228A1 (en) Sidewall process to improve the flash memory cell performance
JP2643908B2 (en) Ferroelectric memory
JP2001077219A (en) Nonvolatile semiconductor storage device and manufacture thereof
CN114497073A (en) Semiconductor device and method for manufacturing the same
JPH0786437A (en) Semiconductor storage circuit device and its manufacture
US6392927B2 (en) Cell array, operating method of the same and manufacturing method of the same
JP3226589B2 (en) Manufacturing method of nonvolatile semiconductor memory device
JPH11312795A (en) Nonvolatile semiconductor memory device
JPH0878544A (en) Nonvolatile semiconductor memory
JPH04253375A (en) Non-voltatile semiconductor memory device and its manufacture
JP2876974B2 (en) Nonvolatile semiconductor memory device and method of manufacturing the same

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19970401