JP2624265B2 - Data transmission equipment - Google Patents

Data transmission equipment

Info

Publication number
JP2624265B2
JP2624265B2 JP62248031A JP24803187A JP2624265B2 JP 2624265 B2 JP2624265 B2 JP 2624265B2 JP 62248031 A JP62248031 A JP 62248031A JP 24803187 A JP24803187 A JP 24803187A JP 2624265 B2 JP2624265 B2 JP 2624265B2
Authority
JP
Japan
Prior art keywords
data
terminal
station
node
control information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP62248031A
Other languages
Japanese (ja)
Other versions
JPH0191552A (en
Inventor
尚雄 小川
精一 安元
政和 岡田
健 大貫
宏 冨沢
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP62248031A priority Critical patent/JP2624265B2/en
Publication of JPH0191552A publication Critical patent/JPH0191552A/en
Application granted granted Critical
Publication of JP2624265B2 publication Critical patent/JP2624265B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Small-Scale Networks (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、共通伝送路に複数のノードステーシヨン及
びそれらに接続される複数の端末間のデータ伝送方法、
特に受信端末でバツフアビジー等の一時的異常状態が発
生した時にもデータ転送を確実に保障するデータ伝送装
置に関する。
The present invention relates to a method for transmitting data between a plurality of node stations and a plurality of terminals connected thereto on a common transmission path,
In particular, the present invention relates to a data transmission device that ensures data transfer even when a temporary abnormal condition such as buffer busy occurs in a receiving terminal.

〔従来の技術〕[Conventional technology]

システムの端末間のデータ伝送においては、従来、一
対一の通信では端末間でACK/NACKのやりとりをして伝送
誤りやバツフアのビジー状態が発生しても端末における
リトライによるデータ転送も確実にしていた。
Conventionally, in data transmission between terminals of a system, in one-to-one communication, ACK / NACK is exchanged between terminals to ensure data transfer by retry at terminals even if a transmission error or a busy state of a buffer occurs. Was.

一方、最近流行の分散処理システムでは一端末から他
の複数の端末に同じデータを送り、各々の端末で種々の
処理をする必要があり、同報通信が有用になつてきてい
る。
On the other hand, in a distributed processing system that has recently become popular, it is necessary to send the same data from one terminal to a plurality of other terminals and perform various processing at each terminal, so that broadcast communication has become useful.

また、上記プロトコルを使用せず、特開昭57−101450
号のように、ループに接続されたノードステーシヨン間
で一巡データの一部に受信先ノードステーシヨンが応答
を書いて送信元ノードステーシヨンに受信元ノードステ
ーシヨンの状態を通知するデータ伝送方法がある。
Also, without using the above protocol,
As shown in FIG. 2, there is a data transmission method in which a destination node station writes a response to a part of loop data between node stations connected to a loop and notifies the source node station of the state of the source node station.

〔発明が解決しようとする問題点〕[Problems to be solved by the invention]

前記同通信に先の一対一の通信と同じ伝送方法を適用
するのは、伝送路の負荷を上げる点や通信時間の増加す
る点で問題があり、一対一通信,一対n通信,同報通信
を効率よく収容できないとの問題点があつた。
Applying the same transmission method to the above-mentioned one-to-one communication is problematic in that the load on the transmission path is increased and the communication time is increased. One-to-one communication, one-to-n communication, and broadcast communication There was a problem that it could not be accommodated efficiently.

更に、最近の大規模ネツトワークシステムがコスト面
等から1つのノードステーシヨンに複数のデータ端末を
接続しており、この場合、特開昭57−101450号ではノー
ドステーシヨン間のやりとりのみであり、それらのデー
タ端末間のデータ伝送及びノードステーシヨン状態とデ
ータ端末状態の切り分けについてまでは言及されていな
い。
Furthermore, a recent large-scale network system connects a plurality of data terminals to one node station in terms of cost and the like. In this case, Japanese Patent Application Laid-Open No. 57-101450 discloses only exchange between node stations. No mention is made of the data transmission between the data terminals and the separation of the node station state and the data terminal state.

本発明の目的は、ループネツトワークにおいて端末
(特にCPU)間の種々の通信方式(同報通信,一対一,
一対n,n対n対等)に対してもデータ通信を確実にする
ためのデータ伝送方法を提供することにある。
An object of the present invention is to provide various communication systems (broadcast, one-to-one,
It is another object of the present invention to provide a data transmission method for ensuring data communication for a pair (n, n: n, etc.).

〔問題点を解決するための手段〕[Means for solving the problem]

第1の発明は、ノードステーシヨンに接続されたデー
タ端末の異常を制御情報として乗せ送信局のステーシヨ
ンに反送することとした。
In the first invention, an abnormality of a data terminal connected to a node station is added as control information and is sent back to a station of a transmitting station.

第2の発明は、データ端末の他にノードステーシヨン
の異常状態をも併せて制御情報の中に組み入れ、これを
送信局ステーシヨンに反送し、送信局ステーシヨンでは
この2つの異常を振り分けるようにした。
According to the second invention, in addition to the data terminal, the abnormal state of the node station is also incorporated into the control information, and this is sent back to the transmitting station, so that the transmitting station can sort out these two abnormalities. .

〔作用〕[Action]

第1の発明によれば、データ端末の異常を送信局が知
ることとなり、回復等の処理を可能にする。
According to the first invention, the transmitting station becomes aware of the abnormality of the data terminal, and enables processing such as recovery.

第2の発明によれば、端末かノードステーシヨンの異
常かを振り分け、それに応じた処理が可能になる。
According to the second aspect, it is possible to determine whether the terminal or the node station is abnormal, and to perform a process in accordance therewith.

〔実施例〕〔Example〕

第4図は、本発明のループシステムの全体構成図で、
共通伝送路2を介して複数のノードステーシヨン1が接
続し、且つノードステーシヨン1には複数のデータ端末
3が接続する。データ端末3は、計算機で構成される例
が多い。データ端末3は自己のノードステーシヨン1→
伝送路2→他のデータ端末3という流れで通信を行う。
その応答は、他のデータ端末3→自己のノードステーシ
ヨン1→伝送路2→データ端末という流れて通信を行
う。第5図は、本実施例で利用する伝送路上を流れるフ
レーム構成例を示す。
FIG. 4 is an overall configuration diagram of the loop system of the present invention.
A plurality of node stations 1 are connected via a common transmission path 2, and a plurality of data terminals 3 are connected to the node stations 1. In many cases, the data terminal 3 is configured by a computer. The data terminal 3 has its own node station 1 →
Communication is performed in the flow of the transmission path 2 → the other data terminal 3.
The response is performed in the order of another data terminal 3 → own node station 1 → transmission line 2 → data terminal. FIG. 5 shows an example of a frame configuration flowing on a transmission line used in the present embodiment.

FH…フレームヘツダであり、本フレームの先頭を示す。
同期コードを兼用する例が多い。
FH: Frame header, indicating the beginning of this frame.
In many cases, a synchronous code is also used.

DA…受信局アドレスである。DA ... Reception station address.

SA…送信局アドレスである。SA is a transmission station address.

C…制御情報であり、ビツト情報C1とC2とより成る。C ... is control information, and more and bit information C 1 and C 2.

INF…データである。INF ... data.

FCS…フレームチエツクシーケンスである。FCS: Frame check sequence.

具体的には、DA〜INFまでのCRCチエツク用である。 Specifically, it is for CRC check from DA to INF.

第1図は本発明のノードステーシヨン1及びデータ端
末3の実施例である。この実施例は以下の構成より成
る。
FIG. 1 shows an embodiment of the node station 1 and the data terminal 3 of the present invention. This embodiment has the following configuration.

ノードステーシヨン1…共通伝送路2を介して他のノー
ドステーシヨンと通信を行う。このノードステーシヨン
1の中で、特に新規なものは、制御情報書き換え回路16
及びステータス制御回路25、及びこれらの回路を通じて
の各種の信号である。
Node station 1... Communicates with other node stations via the common transmission path 2. A particularly novel node station 1 is a control information rewriting circuit 16.
And the status control circuit 25, and various signals through these circuits.

受信路32,送信器33…それぞれで伝送路2上のデータを
受信し、ノードステーシヨン1からのデータを送信す
る。
The data on the transmission path 2 is received by the reception path 32, the transmitter 33, and so on, and the data from the node station 1 is transmitted.

遅延回路4…伝送路2上でのデータの連続性を保障する
回路である。
The delay circuit 4 is a circuit for ensuring continuity of data on the transmission path 2.

デコーダ5…伝送路2上のフレーム構成のデーコード
(FHとかDAとかSAとかの解読)を行う。
Decoder 5... Performs decoding of a frame configuration on the transmission path 2 (decoding of FH, DA, and SA).

エンコーダ6…ノードステーシヨン1内からの各種のデ
ータをエンコードし、第5図のフレーム形式する。パラ
/シリ変換機能が主である。
Encoder 6... Encodes various data from inside the node station 1 and forms the frame format shown in FIG. The main function is the para / serial conversion function.

内部バス7,8…バス7は受信バス,バス8は送信バスで
ある。
Internal buses 7, 8,..., Bus 7 is a reception bus, and bus 8 is a transmission bus.

端末インターフエースモジユール9…ノードステーシヨ
ンの各種のチエツク機構、送出機構,及び端末3との間
でのインターフエース機構より成り、後述するようにこ
れらの機構を実現する各種の構成要素より成る。
Terminal interface module 9... The terminal interface module 9 is composed of various check mechanisms and transmission mechanisms of the node station, and an interface mechanism between the terminal 3 and the terminal 3. As will be described later, it is composed of various components for realizing these mechanisms.

制御情報書き換え回路16…ノードステーシヨン毎に1個
設けたものであり、ノードステーシヨンでの受信状態に
よつて定まる制御情報Cを作る。制御情報Cは、C1とC2
とより成り、受信状態によつて、(C1,C2)を(0,0),
(0,1)(1,0),(1,1)の4つの状態にする。受信状
態の詳細は後述する。
The control information rewriting circuit 16 is provided one for each node station, and creates control information C determined by the reception state at the node station. The control information C includes C 1 and C 2
And (C 1 , C 2 ) is changed to (0,0),
(0,1) (1,0) and (1,1). Details of the reception state will be described later.

アドレスチエツク回路10…DAが自分のアドレスと一致し
たか否かをチエツクする。
Address check circuit 10... Checks whether the DA matches its own address.

アドレス付加回路11…送信に際して、自己アドレスを付
加する。
Address adding circuit 11: At the time of transmission, a self-address is added.

制御情報チエツク回路12…受信したフレーム中の制御情
報Cをチエツクする。
Control information check circuit 12... Checks the control information C in the received frame.

制御情報付加回路13…送信に際して、制御情報Cを付加
する。
Control information adding circuit 13... At the time of transmission, control information C is added.

FCSチエツク回路14…受信したフレーム中のFCSチエツク
を行う。
FCS check circuit 14: Performs FCS check in the received frame.

FCS付加回路15…送信に際して、FCSを付加する。FCS adding circuit 15: At the time of transmission, FCS is added.

受信データバツフア17…受信したフレーム中のデータIN
Fを格納する。
Receive data buffer 17: Data IN in received frame
Stores F.

受信制御回路18…データINFの受信データバツフア17へ
の書込み制御を行う。
A reception control circuit 18 controls writing of the data INF to the reception data buffer 17.

送信データバツフア20…送信用のデータを格納する。Transmission data buffer 20: Stores transmission data.

送信制御回路19…データINFのバツフア20からの読出し
ての送信制御を行う。
Transmission control circuit 19: Controls transmission of data INF by reading it from buffer 20.

端末データ送信制御回路22……受信データバツフア17の
データINFをデータ端末に送出する制御を行う。
Terminal data transmission control circuit 22... Performs control to send data INF of the reception data buffer 17 to the data terminal.

P/S変換器21…データ端末3へのデータINFの送信用にパ
ラ→シリへの変換を行う。
P / S converter 21 ... Converts from para to serial for transmission of data INF to data terminal 3.

S/P変換器24…データ端末3からの送出用データをシリ
→パラへ変換する。
S / P converter 24 ... Converts the transmission data from data terminal 3 from serial to para.

端末データ受信制御回路23…S/P変換器24の制御及び送
信データバッフア20の書き込み制御を行なう。
The terminal data reception control circuit 23 controls the S / P converter 24 and the writing control of the transmission data buffer 20.

ステータス制御回路25…ノードステーシヨンの状態のデ
ータ端末3への連絡、データ端末3の状態のノードステ
ーシヨンへの連絡用の回路である。
A status control circuit 25 is a circuit for communicating the status of the node station to the data terminal 3 and for communicating the status of the data terminal 3 to the node station.

FH検出回路30,FH書替え回路31…前者はフレーム中のFH
の検出,後者は送信時のFHの付加を行う。
FH detection circuit 30, FH rewriting circuit 31 ... The former is FH in the frame
Detection, the latter adds FH at the time of transmission.

以上が第1図の構成要素の内容である。かかるシステ
ムのもとでの送信ノードステーシヨンの一巡データ受信
時の動作フローを第2図に示し、受信ノードステーシヨ
ンの動作フローを第3図に示す。
The above is the contents of the components in FIG. FIG. 2 shows an operation flow at the time of receiving data of one cycle of the transmission node station under such a system, and FIG. 3 shows an operation flow of the reception node station.

以下では、この第2図,第3図とを用いて第1図のシ
ステムの動作を説明する。
The operation of the system shown in FIG. 1 will be described below with reference to FIGS.

ノードステーシヨン1は、端末インターフエースモジ
ユール9を介して端末3を共通伝送路2に接続してい
る。端末からデータを送信する場合はデータは送信デー
タ線27により端末インタフエースモジユール9内の端末
データ受信制御回路23及びS/P変換器24に入力される。
本実施例の場合は端末3とノードステーシヨン1間のデ
ータの授受はHDLCのフレームフオーマツトを使用してシ
リアルで行われている。端末データ受信制御回路23はフ
ラグ検出等を行い、S/P変換器へのタイミング信号や送
信データバツフア20へのアドレス,タイミング信号等を
作成し、端末からのデータを送信データバツフア20へ取
り込む。データがバツフアに取り込まれると制御は端末
データ受信制御回路23から送信制御回路19に移される。
一方、伝送路が空いているか否かはFH検出回路30により
常時モニタされている。FH内にあるこの情報をもとに伝
送路が空いていることを送信制御回路19で検知すると、
送信制御回路19は遅延回路4で伝送路データのバイパス
を停止し、FH書き換え回路31により伝送路を使用してい
ることを示すパターンFHに書き込んだ後、アドレス付加
回路11、制御情報挿入回路13,送信データバツフア20,FC
S付加回路15を制御し、第5図に示すフレームをノード
ステーシヨン内の送信データバス8に送出する。送出さ
れたデータはエンコーダ6及び送信器33を介して伝送路
2へ出力される。なお、遅延回路4での遅延時間はFH検
出回路30で伝送路の空きを検出してからFH書き換え回路
31によつてFHを書き換えるまでの時間に等しく、伝送路
上のデータの連続性を保障している。
The node station 1 connects the terminal 3 to the common transmission line 2 via the terminal interface module 9. When data is transmitted from the terminal, the data is input to the terminal data reception control circuit 23 and the S / P converter 24 in the terminal interface module 9 via the transmission data line 27.
In the case of the present embodiment, the exchange of data between the terminal 3 and the node station 1 is performed serially using an HDLC frame format. The terminal data reception control circuit 23 performs flag detection and the like, generates a timing signal to the S / P converter, an address to the transmission data buffer 20, a timing signal, and the like, and takes in data from the terminal to the transmission data buffer 20. When the data is fetched into the buffer, control is transferred from the terminal data reception control circuit 23 to the transmission control circuit 19.
On the other hand, whether or not the transmission path is free is constantly monitored by the FH detection circuit 30. When the transmission control circuit 19 detects that the transmission line is free based on this information in the FH,
The transmission control circuit 19 stops the bypass of the transmission line data by the delay circuit 4, writes the data into the pattern FH indicating that the transmission line is used by the FH rewriting circuit 31, and then sends the address addition circuit 11 and the control information insertion circuit 13. , Transmission data buffer 20, FC
The S adding circuit 15 is controlled to send the frame shown in FIG. 5 to the transmission data bus 8 in the node station. The transmitted data is output to the transmission path 2 via the encoder 6 and the transmitter 33. Note that the delay time of the delay circuit 4 is determined by detecting the vacancy of the transmission path by the FH detection circuit 30 and then changing the FH rewriting circuit.
31 is equal to the time until FH is rewritten, and continuity of data on the transmission path is guaranteed.

次にノードステーシヨンにおける受信動作について説
明する。伝送路2から受信路32及びデコーダ5を介して
受信データバス7に入力されるとFH検出回路30でまず、
データがあるか否か(空いていない時にはデータがある
ものとみなす。)を調べ、データがある場合には続くDA
をアドレスチエツク回路10により自端末インターフエー
スモジユールアドレス(端末アドレスと同じ)か否かを
調べ、自端末インターフエースモジユール宛の場合はそ
の旨を受信制御回路18に通知する。受信制御回路18は端
末間で授受されるデータINFのみを受信データバツフア1
7に取り込む。これと並行してFCSチエツク回路14により
DA〜INFまでのCRCを計算し、フレームのFCSと比較照合
する。一致しない場合には受信データは廃棄され、一致
した場合には制御は端末データ送信制御回路22に移り、
ここでフラグを作成すると同時にP/S変換器21のタイミ
ング信号や受信データバツフア17のアドレスやタイミン
グ信号を作成し、受信データをHDLCフレームにして端末
3に受信データ線26を介して送られる。
Next, the receiving operation in the node station will be described. When input from the transmission path 2 to the reception data bus 7 via the reception path 32 and the decoder 5, the FH detection circuit 30 first
Check if there is data (if it is not empty, it is assumed that there is data), and if there is data, continue DA
Is checked by the address check circuit 10 as to whether it is the own terminal interface module address (same as the terminal address), and if it is addressed to the own terminal interface module, the reception control circuit 18 is notified of that fact. The reception control circuit 18 receives only the data INF exchanged between the terminals,
Take in to 7. In parallel with this, the FCS check circuit 14
The CRC from DA to INF is calculated and compared with the FCS of the frame. If they do not match, the received data is discarded.If they match, control is transferred to the terminal data transmission control circuit 22,
At this time, at the same time when the flag is created, the timing signal of the P / S converter 21 and the address and the timing signal of the received data buffer 17 are created, and the received data is sent to the terminal 3 via the received data line 26 as an HDLC frame.

以上がノードステーシヨン1におけるデータ送受信の
基本動作である。また、ノードステーシヨン1の送受信
データバスには複数の端末インターフエースモジユール
9が接続可能であり、1つのノードステーシヨンに複数
の端末を収容できる。なお、データ送信時の端末インタ
ーフエースモジユール9間の競合制御についてはここで
は省くものとする。
The above is the basic operation of data transmission / reception in the node station 1. Further, a plurality of terminal interface modules 9 can be connected to the transmission / reception data bus of the node station 1, and a plurality of terminals can be accommodated in one node station. The contention control between the terminal interface modules 9 at the time of data transmission is omitted here.

以上、第1図〜第3図,第5図により本発明の特長と
するノードステーシヨンの動作について説明する。ノー
ドステーシヨン1でフレームを送信する時、制御情報挿
入回路13によりCフイールドに(C1,C2)に(0,0)を書
き込んでおく。このフレームが伝送路2を伝わつてシス
テム内の各端末インタフエースモジユール9に入力され
た時、各端末インタフエースモジユール9ではアドレス
チエツク回路10の情報(DAが自分のアドレスと一致した
か否か)、受信制御回路の情報(受信データバツフア17
が空いているか否か)、端末ステータス線29の情報(端
末3が動作可か否か及び端末3の受信バツフアが空いて
いるか否か)をステータス制御回路25で総合し、制御情
報書き換え回路16に通知する。制御情報書き換え回路16
では以上の情報をもとに(C1,C2)をDAが一致しないが
端末が自動不可の場合(0,0)(送信パターンをそのま
まとして、書き換えない。)、DAが一致し、受信データ
バツフアが空いていない場合(1,0)、DAが一致し、端
末3の受信バツフアが空いていない場合(0,1)DAが一
致し、かつ受信データバツフア及び端末3の受信バツフ
アが空いている場合(1,1)と書き換える。このフレー
ムは伝送路2を伝わり送信元の端末インタフエースに入
力された時、一巡データとして検出される。制御情報書
き換え回路16は1つのノードステーシヨン内の複数の端
末インタフエースモジユール宛のフレームが入力された
場合(同報通信)でも各端末インタフエースモジユール
の状態を反映できるように端末インタフエースモジユー
ルごとではなく、ノードステーシヨンに1つだけ設けら
れている。また、上流のノードステーシヨンで既にCが
書き換えられていることもあるのでこの情報もモニタで
きるようになつている。複数の受信端末インタフエース
モジユールがシステム内に存在する場合、本実施例では
1つでも異常がある場合にはそれを確実に送信元に伝え
られるようにCを書き換えている。例えば一つの端末イ
ンタフエースモジユールの状態が(1,1)でも他に(1,
0)のものがあればCは(1,0)を書き換えられる。
The operation of the node station, which is a feature of the present invention, will be described with reference to FIGS. 1 to 3 and 5. When transmitting a frame in the node stays Chillon 1, it is written to (0, 0) to (C 1, C 2) in the C field by the control information insertion circuit 13. When this frame is input to each terminal interface module 9 in the system via the transmission path 2, each terminal interface module 9 stores information of the address check circuit 10 (whether or not DA matches with its own address). ), Information of the reception control circuit (reception data buffer 17)
The status control circuit 25 integrates information on the terminal status line 29 (whether or not the terminal 3 is operable and whether or not the reception buffer of the terminal 3 is free). Notify. Control information rewriting circuit 16
Then, based on the above information, if the DA does not match (C 1 , C 2 ) but the terminal cannot automatically (0, 0) (the transmission pattern is left as it is, no rewriting is performed), the DA matches and the reception is If the data buffer is not empty (1, 0), the DA matches, and if the receiving buffer of terminal 3 is not empty (0, 1), the DA matches, and the receiving data buffer and the receiving buffer of terminal 3 are empty. Rewrite as (1,1). When this frame is transmitted through the transmission path 2 and input to the terminal interface of the transmission source, it is detected as loop data. The control information rewriting circuit 16 is adapted to reflect the state of each terminal interface module even when frames addressed to a plurality of terminal interface modules in one node station are input (broadcast). Only one is provided for the node station, not for each yule. Further, since C may have already been rewritten in the upstream node station, this information can also be monitored. In the case where a plurality of receiving terminal interface modules exist in the system, in the present embodiment, C is rewritten so that if there is even one abnormality, it is transmitted to the transmission source without fail. For example, if the state of one terminal interface module is (1,1),
If there is (0), C can be rewritten as (1,0).

送信元の端末インタフエースモジユール9では以上の
ようにしてCが書き換えられた一巡フレームをアドレス
チエツク回路10でSAが自分のアドレスと一致することで
検出する。一巡フレームを検出した場合はそのフレーム
のCを制御情報チエツク回路12でチエツクする。この結
果(C1,C2)が(0,0)の場合はノードステーシヨンの半
永久的故障と判断し、ステータス制御回路25からステー
タス通知線28を介して端末に通知される。また、(0,
1)の場合は端末異常として、(1,1)の場合は正常終了
として同様に端末に通知される。一方、(1,0)の場合
及び一巡データのFCSエラーを検出して場合はノードの
一時的異常または伝送路のエラーが発生したものと判断
し、送信制御回路19にその旨を通知し、フレーム送信の
リトライを行う。
In the terminal interface module 9 of the transmission source, the round frame in which C is rewritten as described above is detected by the address check circuit 10 when the SA matches its own address. When a one-round frame is detected, C of that frame is checked by the control information check circuit 12. If the result (C 1 , C 2 ) is (0, 0), it is determined that the node station is a semi-permanent failure, and the status control circuit 25 notifies the terminal via the status notification line 28. Also, (0,
In the case of 1), the terminal is notified as abnormal, and in the case of (1,1), the terminal is notified as normal termination. On the other hand, in the case of (1, 0) and when detecting the FCS error of the loop data, it is determined that a temporary abnormality of the node or an error of the transmission path has occurred, and the transmission control circuit 19 is notified of the fact. Retry frame transmission.

このようにして、受信局(ノードステーシヨン及び端
末)の状態を送信局に通知し、ノードステーシヨン及び
端末からのリトライにより、端末間のデータ転送を確実
なものにすることができる。
In this way, the state of the receiving station (node station and terminal) is notified to the transmitting station, and the data transfer between the terminals can be ensured by the retry from the node station and the terminal.

なお、本実施例は本発明の一例にすぎず受信局状態の
送信局への通知方法や受信局状態の分類は他にも考えら
れる。更に、端末異常例は、バツフアビジー以外の端末
異常も含みうる。
This embodiment is merely an example of the present invention, and other methods of notifying the transmitting station of the state of the receiving station and classifying the state of the receiving station are also conceivable. Further, the terminal abnormality example may include a terminal abnormality other than the buffer busy.

第6図はデータ端末3の実施例を示す。データ端末3
は、送受信器40,送受信器41,通信制御部42,入出力ポー
ト43,MPU(マイクロプロセツサ)45,ROM46,RAM47,DRAM4
8、及びクロツク発振器44より成る。このデータ端末3
はパソコンの事例である。MPU45は、RAM47の内のプログ
ラムに従つて各種のパソコン処理を行う。RAM47は各種
のデータを格納しており、これらの加工,管理処理をMP
U45が行う。DRAM(ダイナミツクラム)48は、データをH
DL形式で、且つDMA転送形式で通信制御部42を介してモ
ジユール9内のデータ送信バツフア20に送る。逆に受信
時にもDRAM48は、DMA転送形式で通信制御42を介してデ
ータ受信バツフア17から受取り、RAM47に格納する。端
末受信バツフアはRAM47の一部が普通であるから、回路4
0,42内にあることもある。DRAM48の一部であることもあ
る。
FIG. 6 shows an embodiment of the data terminal 3. Data terminal 3
Are a transceiver 40, a transceiver 41, a communication control unit 42, an input / output port 43, an MPU (microprocessor) 45, a ROM 46, a RAM 47, and a DRAM 4.
8, and a clock oscillator 44. This data terminal 3
Is an example of a personal computer. The MPU 45 performs various types of personal computer processing according to programs in the RAM 47. The RAM 47 stores various data, and performs these processing and management processing in the MP.
U45 does. DRAM (Dynamic Crump) 48 stores data in H
The data is sent to the data transmission buffer 20 in the module 9 via the communication control unit 42 in the DL format and the DMA transfer format. Conversely, also at the time of reception, the DRAM 48 receives the data from the data reception buffer 17 via the communication control 42 in the DMA transfer format and stores it in the RAM 47. Since the terminal reception buffer normally uses a part of the RAM 47, the circuit 4
It may be within 0,42. It may be part of DRAM48.

更に、各種ステータスは、入出力ポート43を送受信す
る。信号線28は端末3以外のステータスを乗せ、信号線
29は端末3のステータスを乗せる。端末3でのステータ
ス判断は、MPU45が行う。
Further, various statuses are transmitted and received through the input / output port 43. The signal line 28 carries the status other than the terminal 3 and the signal line
29 carries the status of the terminal 3. The status determination in the terminal 3 is performed by the MPU 45.

クロツク発振器44は、通信制御部42用のクロツク及び
インターフエースモジユール9内のP/S変換器21,S/P変
換器24用のクロツクを提供する。
The clock oscillator 44 provides a clock for the communication control section 42 and a clock for the P / S converter 21 and the S / P converter 24 in the interface module 9.

〔発明の効果〕〔The invention's effect〕

本発明によれば、受信局の状態を直接送信局に通知す
ることができ、従来のように送信1回ごとにACK/NACKの
応答のやりとりをしなくても確実に送信局からのリトラ
イが可能である。さらに一対n通信、同報通信といつた
応答をとることが難しい通信方式においても同様に行う
ことができ、これらを効率よく同じネツトワークシステ
ムに収容できる。
According to the present invention, the status of the receiving station can be notified directly to the transmitting station, and the retry from the transmitting station can be reliably performed without having to exchange ACK / NACK responses for each transmission as in the related art. It is possible. Further, it can be similarly performed in a communication method in which it is difficult to take a response such as one-to-n communication and broadcast communication, and these can be efficiently accommodated in the same network system.

【図面の簡単な説明】[Brief description of the drawings]

第1図は、本発明のノードステーシヨンの実施例図、第
2図及び第3図は本発明の特長とするノードステーシヨ
ンの動作フロー、第4図は本発明を適用し得るシステム
構成図、第5図はノードステーシヨン間で授受されるフ
レーム図、第6図はデータ端末の実施例図である。 1……ノードステーシヨン、2……伝送路、3……端
末、10……アドレスチエツク回路、12……制御情報チエ
ツク回路、13……制御情報挿入回路、16……制御情報書
き換え回路、25……ステータス制御回路、28……ステー
タス通知線、29……端末ステータス線。
FIG. 1 is a diagram of an embodiment of a node station according to the present invention, FIGS. 2 and 3 are operation flows of the node station which is a feature of the present invention, FIG. 4 is a system configuration diagram to which the present invention can be applied, FIG. 5 is a diagram showing frames exchanged between node stations, and FIG. 6 is a diagram showing an embodiment of a data terminal. DESCRIPTION OF SYMBOLS 1 ... Node station, 2 ... Transmission path, 3 ... Terminal, 10 ... Address check circuit, 12 ... Control information check circuit, 13 ... Control information insertion circuit, 16 ... Control information rewriting circuit, 25 ... ... status control circuit, 28 ... status notification line, 29 ... terminal status line.

───────────────────────────────────────────────────── フロントページの続き (72)発明者 大貫 健 茨城県日立市大みか町5丁目2番1号 株式会社日立製作所大みか工場内 (72)発明者 冨沢 宏 茨城県日立市大みか町5丁目2番1号 株式会社日立製作所大みか工場内 (56)参考文献 特開 昭61−46649(JP,A) 特開 昭56−60144(JP,A) 特開 昭57−176861(JP,A) 特開 昭62−164338(JP,A) ──────────────────────────────────────────────────続 き Continuing on the front page (72) Inventor Takeshi Ken Onuki 5-2-1 Omikacho, Hitachi City, Ibaraki Prefecture Inside the Omika Plant, Hitachi, Ltd. (72) Inventor Hiroshi Tomizawa 5-2-2 Omikacho, Hitachi City, Ibaraki Prefecture No. 1 Inside the Hitachi, Ltd. Omika Plant (56) References JP-A-61-46649 (JP, A) JP-A-56-60144 (JP, A) JP-A-57-176861 (JP, A) JP-A Sho 62-164338 (JP, A)

Claims (5)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】ループ状の共通伝送路と、該共通伝送路に
接続された複数のノードステーションと、該ステーショ
ンに接続されたデータ端末と、より成るデータ伝送装置
において、 上記ノードステーションは、 受信局の場合に作動し、該受信局ノードステーション接
続の端末が異常か否かを検出し異常の場合に端末異常の
旨を制御情報として上記共通伝送路上に送出する第1の
手段と、 送信局の場合に作動し、伝送路一巡データ上の制御情報
をみて受信先端末異常を検出した場合に端末異常の旨を
該送信局ノードステーション接続のデータ端末に知らせ
る第2の手段と、 を備えてなることを特徴とするデータ伝送装置。
1. A data transmission apparatus comprising: a loop-shaped common transmission line; a plurality of node stations connected to the common transmission line; and a data terminal connected to the station. A first means for operating in the case of a station, detecting whether or not the terminal connected to the receiving station node station is abnormal, and transmitting the terminal abnormality to the common transmission path as control information when the terminal is abnormal; A second means for operating in the case of, and notifying the data terminal connected to the transmitting station node station of a terminal abnormality when detecting a destination terminal abnormality by looking at control information on the transmission path round data, A data transmission device, comprising:
【請求項2】ループ状の共通伝送路と、該共通伝送路に
接続された複数のノードステーションと、該ステーショ
ンに接続されたデータ端末と、より成るデータ伝送装置
において、 上記ノードステーションは、該ステーション接続の端末
からの端末状態を受取る第1の手段と、 受信局の場合に作動し、該第1の手段で受信局端末状態
が異常状態を示す場合及び該受信局ノードステーション
自身が異常の場合はそれぞれの状態を区別して異常の旨
の制御情報を形成し該制御情報を上記共通伝送路上に送
出する第2の手段と、 送信局の場合に作動し、伝送路一巡データ上の制御情報
をみて受信先端末異常の場合にその旨を該送信局ノード
ステーション接続のデータ端末に連絡し、受信先ノード
ステーション異常の場合に該送信局ノードステーション
で対応処理を行う第3の手段と、を備えてなることを特
徴とするデータ伝送装置。
2. A data transmission apparatus comprising: a loop-shaped common transmission line, a plurality of node stations connected to the common transmission line, and a data terminal connected to the station. A first means for receiving a terminal status from a terminal connected to the station, and operating in the case of the receiving station, wherein the first means indicates an abnormal status of the receiving station terminal, and the first node means that the receiving station node station itself is abnormal. A second means for distinguishing each state to form control information indicating an abnormality and transmitting the control information on the common transmission path; Then, if the destination terminal is abnormal, the fact is notified to the data terminal connected to the transmitting station node station, and if the receiving node station is abnormal, the transmitting station node station is notified. Data transmission devices in the third means for performing a corresponding process, characterized in that it comprises a.
【請求項3】上記第1の手段でのデータ端末からのデー
タ端末状態はデータ受信に先立ってデータ端末より受取
ることとした特許請求の範囲第2項記載のデータ伝送装
置。
3. The data transmission apparatus according to claim 2, wherein the status of the data terminal from the data terminal in the first means is received from the data terminal prior to data reception.
【請求項4】上記制御情報は、送信局からデータと共に
送られてくるものとし、制御情報の形成はこの送られて
くる制御情報を書替えることによって行う特許請求の範
囲第2項記載のデータ伝送装置。
4. The data according to claim 2, wherein said control information is transmitted together with data from a transmitting station, and said control information is formed by rewriting said transmitted control information. Transmission equipment.
【請求項5】上記端末異常とは、端末内の受信バッフア
が空いていないことを指し、ノードステーション異常と
は、該ステーション内の受信バッフアが空いていないこ
とを指すこととする特許請求の範囲第2項記載のデータ
伝送装置。
5. The terminal abnormality means that the reception buffer in the terminal is not empty, and the node station abnormality means that the reception buffer in the station is not empty. 3. The data transmission device according to claim 2.
JP62248031A 1987-10-02 1987-10-02 Data transmission equipment Expired - Fee Related JP2624265B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62248031A JP2624265B2 (en) 1987-10-02 1987-10-02 Data transmission equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62248031A JP2624265B2 (en) 1987-10-02 1987-10-02 Data transmission equipment

Publications (2)

Publication Number Publication Date
JPH0191552A JPH0191552A (en) 1989-04-11
JP2624265B2 true JP2624265B2 (en) 1997-06-25

Family

ID=17172169

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62248031A Expired - Fee Related JP2624265B2 (en) 1987-10-02 1987-10-02 Data transmission equipment

Country Status (1)

Country Link
JP (1) JP2624265B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102015104794A1 (en) 2015-03-27 2016-09-29 Epcos Ag Inductive component and method for producing an inductive component

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5660144A (en) * 1979-10-22 1981-05-23 Toshiba Corp Automatic diagnosing method for digital signal transmission line
JPS57176861A (en) * 1981-04-24 1982-10-30 Hitachi Ltd Terminal equipment
JPS6146649A (en) * 1984-08-11 1986-03-06 Showa Electric Wire & Cable Co Ltd Time division multiplex loop transmission system
JPS62164338A (en) * 1986-01-16 1987-07-21 Hitachi Ltd Annular transmitting device

Also Published As

Publication number Publication date
JPH0191552A (en) 1989-04-11

Similar Documents

Publication Publication Date Title
US4441162A (en) Local network interface with control processor & DMA controller for coupling data processing stations to common serial communications medium
US4608700A (en) Serial multi-drop data link
JPH0340543B2 (en)
JPS60148249A (en) Message removing method
JPH0638600B2 (en) Local area network system
EP0862296B1 (en) Data communication system and electronic control unit used therein
JP2953763B2 (en) Optical transceiver
US5537535A (en) Multi-CPU system having fault monitoring facility
KR0174702B1 (en) Apparatus and method for intermodular communications using system bus controllers
EP0064818A1 (en) Data collision avoidance method
JP2624265B2 (en) Data transmission equipment
JPH05252165A (en) Satellite communication equipment
US6912210B1 (en) Data communication system and communication device used
JP3217397B2 (en) Data transmission method of communication control device
RU2691886C1 (en) Complex-functional unit for vlsi-type system on chip
JP3252556B2 (en) Communication device
JP2959860B2 (en) Multiplex transmission method
JP2581238Y2 (en) Data transmission equipment
JPS5812456A (en) Loop transmission system
JP2644558B2 (en) Test apparatus and test method for communication device
CN117978576A (en) Transmission system
JPS62137946A (en) Data transmission system
JP2874983B2 (en) Communication device
JPH063925B2 (en) Shared channel access control circuit
JPH0368230A (en) Synchronization slip preventing device for data bus

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees