JP2571856B2 - Electronic computer - Google Patents

Electronic computer

Info

Publication number
JP2571856B2
JP2571856B2 JP1258386A JP25838689A JP2571856B2 JP 2571856 B2 JP2571856 B2 JP 2571856B2 JP 1258386 A JP1258386 A JP 1258386A JP 25838689 A JP25838689 A JP 25838689A JP 2571856 B2 JP2571856 B2 JP 2571856B2
Authority
JP
Japan
Prior art keywords
display
register
fraction
exponent
displayed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP1258386A
Other languages
Japanese (ja)
Other versions
JPH03119456A (en
Inventor
文彰 川脇
昇 秋月
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP1258386A priority Critical patent/JP2571856B2/en
Priority to US07/589,656 priority patent/US5241489A/en
Priority to CA002026637A priority patent/CA2026637C/en
Priority to EP90118875A priority patent/EP0421351B1/en
Priority to DE69031021T priority patent/DE69031021T2/en
Publication of JPH03119456A publication Critical patent/JPH03119456A/en
Application granted granted Critical
Publication of JP2571856B2 publication Critical patent/JP2571856B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Calculators And Similar Devices (AREA)

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は電子計算機に関し、特に、電子卓上計算機等
の電子計算機の表示の改良に関する。
Description: TECHNICAL FIELD The present invention relates to an electronic computer, and more particularly, to an improvement in display of an electronic computer such as an electronic desk calculator.

(従来の技術) 電子卓上計算機(以下では「電卓」と称する)等の電
子計算機では、内部演算で利用できる桁数に上限がある
こと等の理由から、演算結果は指数形式で求められ、表
示されるのが一般的である。演算結果等の数値を指数形
式で表示するために、従来の電卓は例えば第5図に示す
ような表示装置を備えている。第5図の表示装置は、数
値の仮数部を表示するための仮数表示部51及び数値の指
数部を表示するための指数表示部52を有している。
(Prior Art) In an electronic calculator such as an electronic desk calculator (hereinafter referred to as a "calculator"), the calculation result is obtained in an exponential format because of the upper limit of the number of digits that can be used in internal calculation. It is generally done. In order to display a numerical value such as a calculation result in an exponential format, a conventional calculator is provided with a display device as shown in FIG. 5, for example. The display device of FIG. 5 has a mantissa display section 51 for displaying a mantissa of a numerical value and an exponent display section 52 for displaying an exponent of a numerical value.

第5図の表示装置を有する電卓の操作例及び表示結果
を第6図に示す。第6図のA欄〜C欄は数値1.23456789
1*1099を入力する手順を示している。先ず、仮数部
(1.234567891)が入力される(第6図A欄)。このと
き仮数表示部51に上記仮数部が表示されるが、指数部が
未入力であるため指数表示部52には何も表示されない。
次に[EXP]キーによって指数部の入力状態が設定さ
れ、指数表部52には指数部の入力状態が設定されたこと
を示すために「00」という表示がなされる(第6図B
欄)。第6図C欄は、入力された指数部(99)が指数表
示部52に表示された状態を示している。第6図のD欄
は、 (2の平方根)を計算する手順を示している。計算結果
の指数部は0なので、指数表示部52は無表示状態にな
る。第6図のE欄は、69!(69の階乗)の計算手順を示
している。計算結果は1.711224524*1098となる。第6
図のE欄に示すように、計算結果の仮数部である1.7112
24524が仮数表示部51に表示され、指数部である98が指
数表示部52に表示される。
FIG. 6 shows an operation example of a calculator having the display device of FIG. 5 and a display result. Columns A to C in FIG. 6 are numerical values of 1.23456789.
The procedure for inputting 1 * 10 99 is shown. First, a mantissa (1.234567891) is input (A in FIG. 6). At this time, the mantissa part is displayed on the mantissa display part 51, but nothing is displayed on the exponent display part 52 because the exponent part has not been input.
Next, the input state of the exponent part is set by the [EXP] key, and “00” is displayed on the exponent table part 52 to indicate that the input state of the exponent part has been set (FIG. 6B).
Field). The column C in FIG. 6 shows a state in which the input exponent (99) is displayed on the exponent display 52. Column D in FIG. The procedure for calculating (square root of 2) is shown. Since the exponent part of the calculation result is 0, the exponent display part 52 is in a non-display state. Column E in FIG. 6 shows the procedure for calculating 69! (Factorial of 69). The calculation result is 1.711224524 * 10 98. Sixth
As shown in column E of the figure, the mantissa part of the calculation result, 1.7112
24524 is displayed on the mantissa display section 51, and the exponent part 98 is displayed on the exponent display section 52.

(発明が解決しようとする課題) 上述したように、従来の電卓は指数形式の数値を表示
するために指数部を表示するための専用の表示部を有し
ていた。電卓の分野に於いては、操作性の向上のために
分数を通常の表記形式に近い形で表示することが望まれ
ているが、従来の電卓に更に分数を表示するための表示
部を設けようとするならば、表示装置の構成が非常に複
雑になり、表示装置が高価になるという問題が生じてい
た。
(Problems to be Solved by the Invention) As described above, the conventional calculator has a dedicated display unit for displaying an exponent part in order to display a numerical value in an exponential format. In the field of calculators, it is desired that fractions be displayed in a form similar to a normal notation format in order to improve operability.However, a conventional calculator is provided with a display unit for displaying fractions. If this is the case, the configuration of the display device becomes very complicated, and the display device becomes expensive.

本発明の目的とするところは、分数の表示及び指数形
式の数値の表示を簡単な構成の表示装置を用いて行うこ
とができる電子計算機を提供することにある。
An object of the present invention is to provide an electronic computer capable of displaying a fraction and a numerical value in an exponential format using a display device having a simple configuration.

(課題を解決するための手段) 本発明の電子計算機は、数字等が表示される主表示部
と、該主表示部の向かって右側に設けられ分数の分母と
分子を下段と上段に分けて表示する分数表示部とを有
し、指数表示は該主表示部と分数表示部の上段で表示す
る表示装置を備えており、そのことにより上記目的が達
成される。
(Means for Solving the Problems) An electronic computer according to the present invention includes a main display section on which numbers and the like are displayed, and a denominator and a numerator of a fraction provided on the right side of the main display section, divided into a lower part and an upper part. It has a fraction display unit for displaying, and the exponent display has a display device for displaying the main display unit and the fraction display unit at the upper stage, thereby achieving the above object.

(実施例) 本発明を実施例について以下に説明する。(Examples) The present invention will be described below with reference to examples.

第1図に本発明の一実施例の外観を示す。本実施例は
多種類の関数の計算を実行することができる関数電卓で
あるが、第1図では、本実施例の説明に必要でないキー
の機能表示等の図示は部分的に省略している。本実施例
は、液晶表示装置(LCD)1及びキーボード2を備えて
いる。LCD1は、第1図及び第2図に示すように、数字等
が表示される主表示部1a及び主表示部の向かって右側に
設けられ、分数等が表示される分数表示部1bを備えてい
る。仮分数の表示に於いては、分数表示部1bの上段の分
子表示部1cに分子が表示され、分数表示部1bの下段の分
母表示部1dに分母が表示される。帯分数の表示に於いて
は、更に、帯分数の整数部分が主表示部1aに表示され
る。指数表示を行う場合には、数値の仮数部が主表示部
1aに表示され、指数部が分子表示部1cに表示される。
FIG. 1 shows the appearance of one embodiment of the present invention. Although the present embodiment is a scientific calculator capable of executing calculations of various types of functions, FIG. 1 partially omits illustration of key function displays and the like that are not necessary for the description of the present embodiment. . This embodiment includes a liquid crystal display (LCD) 1 and a keyboard 2. As shown in FIGS. 1 and 2, the LCD 1 includes a main display portion 1a on which numbers and the like are displayed and a fraction display portion 1b provided on the right side of the main display portion and displays fractions and the like. I have. In the display of the provisional fraction, the numerator is displayed on the numerator display section 1c at the upper stage of the fraction display section 1b, and the denominator is displayed on the denominator display section 1d at the lower stage of the fraction display section 1b. In the display of the mixed number, an integer part of the mixed number is further displayed on the main display section 1a. When performing exponential display, the mantissa of the number is the main display
1a, and the exponent part is displayed on the molecule display part 1c.

キーボード2は、第1図に示すように、分数の入力時
及び仮分数・帯分数の変換時に使用される[ab/c]キー
2a、様々なキーの第2機能を選択するために使用される
[2ndF]キー2b、0〜9の数値を入力するための置数キ
ー2c、四則演算を指定するためのキー2d、四則演算等の
演算を実行するための[=]キー−2e、指数部の入力時
に用いられる[EXP]キー2f、数値の平方根を求めるた
めの 2g及び第2機能として階乗計算機能を有している[n!]
キー2hを備えている。
As shown in FIG. 1, the keyboard 2 has an [ab / c] key used for inputting fractions and converting provisional fractions and mixed fractions.
2a, [2ndF] key 2b used to select the second function of various keys, numeric key 2c for inputting numerical values of 0 to 9, key 2d for specifying four arithmetic operations, four arithmetic operations [=] Key-2e for performing operations such as [Exp.] Key 2f used for inputting the exponent part, and for finding the square root of a numerical value 2g and factorial calculation function as second function [n!]
It has a key 2h.

第3図に本実施例の表示に関わる回路の要部を示す。
表示すべき数値データは数値記憶レジスタ31に格納され
る。分数表示フリップフロップ32は分数の表示を行う場
合にセットされて「1」を出力し、それ以外の種類の数
値を表示する場合にはリセットされて「0」を出力す
る。指数表示フリップフロップ33は指数形式の数値を表
示する場合にセットされ、それ以外の種類の数値を表示
する場合にはリセットされる。仮数部表示レジスタ36に
は主表示部1aに表示する表示パターンが格納される。分
子部表示レジスタ37及び分母表示レジスタ38には、分子
表示部1cに表示する表示パターン及び分母表示部1dに表
示する表示パターンがそれぞれ格納される。換言すれ
ば、主表示部1a、分子表示部1c及び分母表示部1dの表示
は、それぞれ仮数部表示レジスタ36、分子部表示レジス
タ37及び分母部表示レジスタ38の内容に基づいて行われ
る。ゲート39は、分数表示フリップフロップ32の出力及
び指数表示フリップフロップ33の出力の少なくとも一方
が「1」である場合に「1」を出力する。ゲート34は、
ゲート39の出力が「1」である場合に数値記憶レジスタ
31からのデータを分子部表示レジスタ37へ出力する。ゲ
ート35は、指数表示フリップフロップ33の出力が「1」
である場合に数値記憶レジスタ31からのデータを分母部
表示レジスタ38へ出力する。
FIG. 3 shows a main part of a circuit related to display of the present embodiment.
The numerical data to be displayed is stored in the numerical value storage register 31. The fraction display flip-flop 32 is set when outputting a fraction and outputs "1", and when displaying other types of numerical values, it is reset and outputs "0". The exponent display flip-flop 33 is set when displaying a numerical value in exponential format, and is reset when displaying other types of numerical values. The mantissa display register 36 stores a display pattern to be displayed on the main display 1a. The numerator display register 37 and the denominator display register 38 store a display pattern to be displayed on the numerator display 1c and a display pattern to be displayed on the denominator display 1d, respectively. In other words, the main display 1a, the numerator display 1c, and the denominator display 1d are displayed based on the contents of the mantissa display register 36, the numerator display register 37, and the denominator display register 38, respectively. The gate 39 outputs “1” when at least one of the output of the fraction display flip-flop 32 and the output of the exponent display flip-flop 33 is “1”. Gate 34
When the output of the gate 39 is "1", the numerical value storage register
The data from 31 is output to the numerator display register 37. In the gate 35, the output of the exponent display flip-flop 33 is "1".
If it is, the data from the numerical value storage register 31 is output to the denominator display register 38.

第3図の回路の動作を説明する。分数の表示を行う場
合には、分数表示フリップフロップ32がセットされ、ゲ
ート39からゲート34に「1」が入力される。従って、数
値記憶レジスタ31のデータがゲート34を介して分子部表
示レジスタ37へ送られ、このデータに基づいて、表示す
べき分子に対応する表示パターンが分子部表示レジスタ
37に形成される。また、分数表示フリップフロップ32か
らゲート35に「1」が入力されるため、数値記憶レジス
タ31のデータがゲート35を介して分母部表示レジスタ38
へ送られ、このデータに基づいて、表示すべき分母に対
応する表示パターンが分母部表示レジスタ38に形成され
る。帯分数を表示する場合には、更に、数値記憶レジス
タ31からのデータに基づいて、帯分数の整数部分に対応
する表示パターンが仮数部表示レジスタ36に形成され
る。
The operation of the circuit shown in FIG. 3 will be described. When displaying a fraction, the fraction display flip-flop 32 is set, and “1” is input from the gate 39 to the gate 34. Accordingly, the data of the numerical value storage register 31 is sent to the numerator display register 37 via the gate 34, and a display pattern corresponding to the molecule to be displayed is based on this data.
Formed at 37. Further, since “1” is input from the fraction display flip-flop 32 to the gate 35, the data of the numerical value storage register 31 is transferred via the gate 35 to the denominator display register 38.
The display pattern corresponding to the denominator to be displayed is formed in the denominator display register 38 based on this data. When displaying mixed fractions, a display pattern corresponding to the integer part of mixed fractions is further formed in the mantissa display register 36 based on the data from the numerical value storage register 31.

指数表示を行う場合には、指数表示フリップフロップ
33がセットされ、分数表示フリップフロップ32がリセッ
トされる。この場合には、ゲート34にはゲート39から
「1」が入力されるが、ゲート35には分数表示フリップ
フロップ32から「0」が入力される。このため、数値記
憶レジスタ31のデータは仮数部表示レジスタ36及び分子
部表示レジスタ37には送られるが、分母部表示レジスタ
38には送られない。従って、分母部表示レジスタ38には
表示パターンが形成されず、分母表示部1dは無表示状態
になる。仮数部表示レジスタ36には、数値記憶レジスタ
31からのデータに基づいて、数値の仮数部に対応する表
示パターンが形成される。また、分子部表示レジスタ37
には、数値記憶レジスタ31からのデータに基づいて、数
値の指数部に対応する表示パターンが形成される。
To display the exponent, use the exponent display flip-flop.
33 is set and the fraction display flip-flop 32 is reset. In this case, “1” is input to the gate 34 from the gate 39, while “0” is input to the gate 35 from the fractional display flip-flop 32. Therefore, the data of the numerical value storage register 31 is sent to the mantissa display register 36 and the numerator display register 37, but the denominator display register
Not sent to 38. Accordingly, no display pattern is formed in the denominator display register 38, and the denominator display 1d enters a non-display state. The mantissa display register 36 has a numerical value storage register
Based on the data from 31, a display pattern corresponding to the mantissa of the numerical value is formed. The numerator display register 37
A display pattern corresponding to the exponent of the numerical value is formed on the basis of the data from the numerical value storage register 31.

指数部が0である数値を表示する場合には、分数表示
フリップフロップ32及び指数表示フリップフロップ33が
共にリセットされる。このため、分子部表示レジスタ37
及び分母部表示レジスタ38には数値記憶レジスタ31のデ
ータが送られない。従って、分子部表示レジスタ37及び
分母部表示レジスタ38には表示パターンが形成されず、
分子表示部1c及び分母表示部1dは無表示状態になる。仮
数部表示レジスタ36には、数値の仮数部に対応する表示
パターンが形成される。
When displaying a numerical value whose exponent is 0, both the fraction display flip-flop 32 and the exponent display flip-flop 33 are reset. Therefore, the numerator display register 37
The data of the numerical value storage register 31 is not sent to the denominator display register 38. Therefore, no display pattern is formed in the numerator display register 37 and the denominator display register 38,
The numerator display section 1c and the denominator display section 1d enter a non-display state. In the mantissa display register 36, a display pattern corresponding to the mantissa of the numerical value is formed.

第4図に本実施例のキー操作例及び表示結果を示す。
第4図のA欄及びB欄は仮分数の入力手順及び帯分数の
入力手順をそれぞれ示している。第4図A欄に示すよう
に、仮分数の分子及び分母は、それぞれ分子表示部1c及
び分母表示部1dに表示される。第4図B欄に示すよう
に、帯分数の表示に於いては、帯分数の整数部分が主表
示部1aに表示される。第4図C欄〜E欄は、指数形式の
数値の入力手順を示している。第4図D欄及びE欄に示
すように、数値の指数部は分子表示部1cに表示される。
第4図F欄及びG欄は、それぞれ平方根の計算手順及び
階乗の計算手順を示している。第4図F欄では、計算結
果の指数部が0であるため、分子表示部1cには何も表示
されない。第4図G欄には、計算結果の指数部が分子表
示部1cに表示されている状態が示されている。
FIG. 4 shows a key operation example and a display result of the present embodiment.
Columns A and B in FIG. 4 show the input procedure of the provisional fraction and the input procedure of the mixed fraction, respectively. As shown in column A of FIG. 4, the numerator and denominator of the provisional fraction are displayed on the numerator display section 1c and the denominator display section 1d, respectively. As shown in the column B of FIG. 4, in the display of the mixed fraction, an integer part of the mixed fraction is displayed on the main display section 1a. Columns C to E in FIG. 4 show the input procedure of numerical values in exponential format. As shown in columns D and E in FIG. 4, the exponent part of the numerical value is displayed on the numerator display part 1c.
Columns F and G in FIG. 4 show a procedure for calculating the square root and a procedure for calculating the factorial, respectively. In column F of FIG. 4, since the exponent part of the calculation result is 0, nothing is displayed in the numerator display part 1c. Column G in FIG. 4 shows a state in which the exponent part of the calculation result is displayed on the molecule display part 1c.

(発明の効果) 本発明の電子計算機によれば、分数の表示及び指数形
式の数値の表示を共に、簡単な構成の表示装置を用い
て、通常の表記形式に近い形でより見やすく表示するこ
とができて、操作性の向上を図ることができる。
(Effect of the Invention) According to the computer of the present invention, both the display of a fraction and the display of a numerical value in an exponential format can be displayed in a form close to a normal notation format using a display device having a simple configuration, so that the display can be easily viewed. Operability can be improved.

【図面の簡単な説明】[Brief description of the drawings]

第1図は本発明の一実施例の概略平面図、第2図はその
実施例の液晶表示装置を示す図、第3図はその実施例の
表示に関わる回路の要部を模式的に示すブロック図、第
4図はその実施例の操作例及び表示結果を示す図、第5
図は従来の電子計算機の一例の表示装置を示す図、第6
図は第5図の電子計算機の操作例及び表示結果を示す図
である。 1……液晶表示装置(LCD)、1a……主表示部、1b……
分数表示部、1c……分子表示部、1d……分母表示部、2
……キーボード、31……数値記憶レジスタ、32……分数
表示フリップフロップ、33……指数表示フリップフロッ
プ、34、35、39……ゲート、36……仮数部表示レジス
タ、37……分子部表示レジスタ、38……分母部表示レジ
スタ。
FIG. 1 is a schematic plan view of an embodiment of the present invention, FIG. 2 is a diagram showing a liquid crystal display device of the embodiment, and FIG. 3 is a schematic view of a main part of a circuit related to display of the embodiment. FIG. 4 is a block diagram showing an operation example of the embodiment and a display result, and FIG.
FIG. 1 is a diagram showing a display device as an example of a conventional computer.
The figure shows an example of operation of the computer shown in FIG. 5 and a display result. 1 .... Liquid crystal display (LCD), 1a ... Main display unit, 1b ...
Fraction display section, 1c: Numerator display section, 1d: Denominator display section, 2
…… Keyboard, 31… Numerical value register, 32… Fraction display flip-flop, 33… Exponential display flip-flop, 34, 35, 39 …… Gate, 36… Mantissa display register, 37… Numerator display Register, 38 ... Denominator display register.

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】数字等が表示される主表示部と、該主表示
部の向かって右側に設けられ分数の分母と分子を下段と
上段に分けて表示する分数表示部とを有し、指数表示は
該主表示部と分数表示部の上段で表示する表示装置を備
えた電子計算機。
1. A main display section for displaying numbers and the like, and a fraction display section provided on the right side of the main display section for displaying a denominator and a numerator of a fraction in a lower row and an upper row separately. An electronic computer provided with a display device for displaying the main display portion and the fraction display portion on the upper stage.
JP1258386A 1989-10-02 1989-10-02 Electronic computer Expired - Lifetime JP2571856B2 (en)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP1258386A JP2571856B2 (en) 1989-10-02 1989-10-02 Electronic computer
US07/589,656 US5241489A (en) 1989-10-02 1990-09-28 Electronic computer with fraction and exponent display
CA002026637A CA2026637C (en) 1989-10-02 1990-10-01 Hand held electronic calculator
EP90118875A EP0421351B1 (en) 1989-10-02 1990-10-02 An electronic computer
DE69031021T DE69031021T2 (en) 1989-10-02 1990-10-02 Electronic calculator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1258386A JP2571856B2 (en) 1989-10-02 1989-10-02 Electronic computer

Publications (2)

Publication Number Publication Date
JPH03119456A JPH03119456A (en) 1991-05-21
JP2571856B2 true JP2571856B2 (en) 1997-01-16

Family

ID=17319522

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1258386A Expired - Lifetime JP2571856B2 (en) 1989-10-02 1989-10-02 Electronic computer

Country Status (1)

Country Link
JP (1) JP2571856B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2832317B2 (en) * 1991-07-31 1998-12-09 シャープ株式会社 How to enter and display mixed fractions on a computer

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52129561A (en) * 1976-04-23 1977-10-31 Seiko Epson Corp Timepiece with computor function
JPS6446828A (en) * 1987-08-17 1989-02-21 Nec Corp Numerical value display part

Also Published As

Publication number Publication date
JPH03119456A (en) 1991-05-21

Similar Documents

Publication Publication Date Title
JP2571856B2 (en) Electronic computer
US7325020B2 (en) Input and evaluation of fractions using a calculator
US20030117447A1 (en) Individually locked cells on a spreadsheet
US7272621B2 (en) Previous calculation reuse in a calculator
US5241489A (en) Electronic computer with fraction and exponent display
JP6521047B2 (en) Formula display control device, formula display control method, formula display control program
CN2376011Y (en) Calculator
JP3058423B2 (en) Document processing device
JPH06168104A (en) Electronic computer
JPH0844298A (en) Display panel of electronic computer
JPH02202230A (en) Keyboard with function key function display
JPH03119454A (en) Electronic computer
JP3076838U (en) Electronic dictionary
JPH0348328A (en) Character processor having justification function
JPH03129555A (en) Character processor with dictionary registering function
JP2743838B2 (en) Input device
JPH07319822A (en) Minicomputer with checking function
JPS63245709A (en) Character input device
JP3006988B2 (en) Spreadsheet apparatus and data management method for spreadsheet apparatus
JPS61256380A (en) Small electronic type computer with graph display function
JPS61261780A (en) Small electronic type computer with graph display function
JP2645174B2 (en) Computer with field display function
JPH0786858B2 (en) Electronic computer
JPH05233119A (en) Keyboard with operation function and display
JPH1131185A (en) Graph processor and storage medium

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071024

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081024

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081024

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091024

Year of fee payment: 13

EXPY Cancellation because of completion of term