JP2514740Y2 - Television receiver - Google Patents
Television receiverInfo
- Publication number
- JP2514740Y2 JP2514740Y2 JP1990056134U JP5613490U JP2514740Y2 JP 2514740 Y2 JP2514740 Y2 JP 2514740Y2 JP 1990056134 U JP1990056134 U JP 1990056134U JP 5613490 U JP5613490 U JP 5613490U JP 2514740 Y2 JP2514740 Y2 JP 2514740Y2
- Authority
- JP
- Japan
- Prior art keywords
- memory
- power supply
- television receiver
- writing
- microcomputer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Description
【考案の詳細な説明】 (イ)産業上の利用分野 本考案は画面表示機能を内蔵した選局用マイクロコン
ピュータ(以下選局用マイコンと称す)及びメモリを有
するテレビジョン受像機に関する。DETAILED DESCRIPTION OF THE INVENTION (a) Field of Industrial Use The present invention relates to a television receiver having a channel selection microcomputer (hereinafter referred to as channel selection microcomputer) having a screen display function and a memory.
(ロ)従来の技術 第3図に従来の画面表示機能を内蔵した選局用マイコ
ン及びその周辺回路のブロック図を示す。同図におい
て、(1)は画面表示機能を備えた選局用マイコン、
(2)はこの選局用マイコン(1)から、選局データ及
び音量、コントラストブライト等のアナログデータが書
込まれる不揮発性のRAMよりなるメモリ、(3)は前記
選局用マイコンからの画面表示出力が供給されCRT(図
示省略)上にオンスクリーン表示をする表示回路、
(4)は前記選局用マイコン及び前記メモリに電源を供
給する電源回路である。(B) Conventional Technology FIG. 3 shows a block diagram of a conventional channel selection microcomputer having a built-in screen display function and its peripheral circuits. In the figure, (1) is a channel selection microcomputer having a screen display function,
(2) is a memory consisting of a nonvolatile RAM in which tuning data and analog data such as volume and contrast bright are written from this tuning microcomputer (1), and (3) is a screen from the tuning microcomputer. A display circuit that is supplied with a display output and performs on-screen display on a CRT (not shown),
(4) is a power supply circuit for supplying power to the tuning microcomputer and the memory.
前記選局用マイコン(1)は演算論理ユニット(1
0)、出力ポート(11)の他に画面表示機能として表示
位置制御回路(12)、表示用発振回路(13)及び表示出
力制御回路(14)を備える。The tuning microcomputer (1) is an arithmetic logic unit (1
0), an output port (11), a display position control circuit (12), a display oscillation circuit (13) and a display output control circuit (14) as screen display functions.
画面表示機能を内蔵した選局用マイコンの画面表示の
方法は、表示位置制御回路(12)にて水平同期信号と垂
直同期信号を基準として文字の表示開始位置を決定し、
表示文字の大きさは、水平方向が選局用マイコンの表示
用発振回路(13)の発振周波数を、垂直方向が走査線数
を基準として表示を行っている。The screen display method of the tuning microcomputer with a built-in screen display function is that the display position control circuit (12) determines the character display start position based on the horizontal and vertical sync signals.
The size of the displayed characters is such that the horizontal direction is based on the oscillation frequency of the display oscillation circuit (13) of the tuning microcomputer and the vertical direction is based on the number of scanning lines.
尚、各種情報をCRT上にオンスクリーン表示する技術
は例えば実公昭63−1502号公報に記載されている。A technique for displaying various information on a CRT on a screen is described in, for example, Japanese Utility Model Publication No. 63-1502.
上述の回路において、メモリ(2)にデータを書込む
時は、電源回路(4)の負荷が大きくなり選局用マイコ
ン(1)の電源電圧が変動する場合がある。In the above circuit, when writing data in the memory (2), the load of the power supply circuit (4) may increase and the power supply voltage of the tuning microcomputer (1) may fluctuate.
一方、表示用発振回路は選局用マイコンに内蔵されて
おり、トランジスタ発振回路で構成されているため選局
用マイコンの電源電圧が変動すると、トランジスタの動
作点が変動し発振周波数も変動する。従って、選局用マ
イコンの電源電圧が変動すると、表示用発振回路の発振
周波数も変動し、表示文字の水平方向の大きさが変化
し、表示文字の揺れが起きる。On the other hand, the display oscillating circuit is built in the tuning microcomputer and is composed of the transistor oscillating circuit. Therefore, if the power supply voltage of the tuning microcomputer fluctuates, the operating point of the transistor also fluctuates and the oscillation frequency also fluctuates. Therefore, when the power supply voltage of the tuning microcomputer fluctuates, the oscillation frequency of the display oscillation circuit also fluctuates, the horizontal size of the displayed character changes, and the displayed character shakes.
そこで、メモリにデータを書き込む際に起きる電源電
圧の変動を抑えるため、電源回路の電流容量を大きくし
たり、不揮発性メモリにデータを書き込む時は表示をし
ないという方法をとっている。電源回路の電流容量を大
きくすることはコストアップとなり、また、表示をしな
いということは、使用者の使い勝手を悪くするという欠
点になっていた。Therefore, in order to suppress fluctuations in the power supply voltage that occur when writing data in the memory, the current capacity of the power supply circuit is increased or no display is performed when writing data in the nonvolatile memory. Increasing the current capacity of the power supply circuit increases the cost, and not displaying the display has been a drawback that the usability of the user is deteriorated.
(ハ)考案が解決しようとする課題 本考案は、電源回路のコストダウンを図り、かつ、メ
モリにデータを書き込む時でもオンスクリーン表示可能
にできることにより使用者の使い勝手の向上を図るもの
である。(C) Problems to be Solved by the Invention The present invention aims to reduce the cost of the power supply circuit and improve the usability for the user by enabling on-screen display even when writing data in the memory.
(ニ)課題を解決するための手段 本考案は、画面表示機能を内蔵した選局用マイクロコ
ンピュータと、この選局用マイクロコンピュータからの
データが記憶されるメモリとを備えるテレビジョン受像
機において、 前記選局用マイクロコンピュータが前記メモリの書込
みを行なう時に発生する書込み制御信号により制御さ
れ、前記メモリの電源ラインとアース間に抵抗を介して
継続接続されるスイッチングトランジスタを備えるテレ
ビジョン受像機である。(D) Means for Solving the Problems The present invention provides a television receiver including a channel selection microcomputer having a screen display function and a memory in which data from the channel selection microcomputer is stored. A television receiver provided with a switching transistor which is controlled by a write control signal generated when the tuning microcomputer writes data in the memory and is continuously connected via a resistor between a power supply line of the memory and ground. .
(ホ)作用 上述の手段によりメモリに書込みをしていない期間に
はスイッチングトランジスタをオンさせ、メモリ書込時
にメモリで消費される電流と同等の電流を抵抗を介して
アースに流すことによって、電源回路の電源容量は一定
に保たれる。(E) Function The switching transistor is turned on while the memory is not being written by the means described above, and a current equivalent to the current consumed by the memory at the time of writing the memory is supplied to the ground through a resistor, thereby supplying power. The power supply capacity of the circuit is kept constant.
(ヘ)実施例 以下、図面に従い本考案の一実施例を説明する。(F) Embodiment One embodiment of the present invention will be described below with reference to the drawings.
第1図は本実施例装置のブロック図を示し、第3図と
同一部分には同一符号を付し説明を省略する。FIG. 1 shows a block diagram of the device of this embodiment, and the same parts as those in FIG.
本実施例の特徴はメモリ(2)の電源ラインとアース
間にスイッチングトランジスタ(Q1)及び負荷抵抗
(R1)を縦続接続すると共に、そのベースに抵抗(R2)
を介して、前記選局用マイコン(1)からの書込み制御
信号の一部が供給される点である。With features of this embodiment are cascaded memory power supply line and a switching transistor (Q 1) between the ground and a load resistor (2) (R 1), the resistance to the base (R 2)
A part of the write control signal is supplied from the tuning microcomputer (1) via the.
次に本実施例回路の動作について第2図と共に説明す
る。Next, the operation of the circuit of this embodiment will be described with reference to FIG.
まず、メモリ(2)にデータを書き込む時は、選局用
マイコン(1)の出力ポート(11)からの書込み制御信
号(イ)は“L"となり、アドレス及びデータ(11)をデ
ータラインを介してメモリ(2)に送信される。尚、第
2図(ロ)はクロックを示し、メモリ(2)はクロック
の立上りに同期してデータを読み込む。First, when writing data to the memory (2), the write control signal (a) from the output port (11) of the tuning microcomputer (1) becomes "L", and the address and data (11) are transferred to the data line. Via memory (2). Incidentally, FIG. 2B shows a clock, and the memory (2) reads data in synchronization with the rising edge of the clock.
一方、前記書込み制御信号はスイッチングトランジス
タ(Q1)のベースに供給されており、常時はベースが
“H"のため前記トランジスタはオン状態にあり、メモリ
(2)の電源ラインは負荷抵抗(R1)を介してアースに
接続される。また、書込時は“L"の制御信号により前記
トランジスタはオフ状態となる。ここで、前記負荷抵抗
(R1)の抵抗値はメモリ(2)にデータが書込まれると
きにこのメモリで消費される電流と同等の電流が流れる
様に設定されているため、電源回路(4)の負荷として
は、メモリ書込時とそれ以外の時とで一定となる。従っ
て、選局用マイコン(1)の電源電圧も一定となるた
め、表示用発振回路(13)の発振周波数も一定に保た
れ、画面に表示される文字が揺れることがない。On the other hand, the write control signal is supplied to the base of the switching transistor (Q 1 ), and since the base is always “H”, the transistor is in the ON state, and the power supply line of the memory (2) has a load resistance (R). 1 ) to ground. Further, at the time of writing, the transistor is turned off by the control signal of "L". Here, since the resistance value of the load resistance (R 1 ) is set so that a current equivalent to the current consumed by the memory (2) when data is written to the memory (2) flows, the power supply circuit ( The load of 4) is constant at the time of writing to the memory and at other times. Therefore, since the power supply voltage of the tuning microcomputer (1) is also constant, the oscillation frequency of the display oscillation circuit (13) is also kept constant and the characters displayed on the screen do not shake.
(ト)考案の効果 本考案によれば、必要最小限の消費電流を発生させる
電源回路でも電源電圧が一定に保たれ、画面表示文字が
揺れることもなくなり、いかなる時でも画面表示を可能
にできるため、電源回路のコストダウンを図りかつ使用
者の使い勝手の向上をも図ることができる。(G) Effect of the Invention According to the present invention, the power supply circuit that generates the minimum necessary current consumption keeps the power supply voltage constant, and the characters displayed on the screen are not shaken, and the screen can be displayed at any time. Therefore, the cost of the power supply circuit can be reduced and the usability for the user can be improved.
第1図は本考案の一実施例におけるテレビジョン受像機
のブロック図、第2図は同要部波形図である。 第3図は従来のテレビジョン受像機のブロック図であ
る。 (1)……選局マイコン、(2)……メモリ、(3)…
…表示回路、(4)……電源回路、(Q1)……スイッチ
ングトランジスタ、(R1)……負荷抵抗。FIG. 1 is a block diagram of a television receiver according to an embodiment of the present invention, and FIG. 2 is a waveform diagram of its main part. FIG. 3 is a block diagram of a conventional television receiver. (1) ... Tuning microcomputer, (2) ... Memory, (3) ...
… Display circuit, (4) …… Power supply circuit, (Q 1 ) …… Switching transistor, (R 1 ) …… Load resistance.
Claims (1)
ンピュータと、この選局用マイクロコンピュータからの
データが記憶されるメモリとを備えるテレビジョン受像
機において、 前記選局用マイクロコンピュータが前記メモリの書込み
を行う時に発生する書込み制御信号により制御され、前
記メモリの電源ラインとアースの間に抵抗を介して継続
接続されるスイッチングトランジスタを備え、前記メモ
リの書込みを行う時と同等の電流が、前記メモリの書込
みを行う時以外の常時に前記抵抗とスイッチングトラン
ジスタを流れること特徴とするテレビジョン受像機。1. A television receiver including a channel selection microcomputer having a double-sided display function and a memory for storing data from the channel selection microcomputer, wherein the channel selection microcomputer includes the memory. Is provided with a switching transistor which is controlled by a write control signal generated at the time of writing, and which is continuously connected through a resistor between a power line of the memory and the ground, and a current equivalent to that at the time of writing the memory, A television receiver characterized in that the resistor and the switching transistor always flow except when writing to the memory.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1990056134U JP2514740Y2 (en) | 1990-05-28 | 1990-05-28 | Television receiver |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1990056134U JP2514740Y2 (en) | 1990-05-28 | 1990-05-28 | Television receiver |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0415369U JPH0415369U (en) | 1992-02-07 |
JP2514740Y2 true JP2514740Y2 (en) | 1996-10-23 |
Family
ID=31579693
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1990056134U Expired - Lifetime JP2514740Y2 (en) | 1990-05-28 | 1990-05-28 | Television receiver |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2514740Y2 (en) |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5642824A (en) * | 1979-09-14 | 1981-04-21 | Nec Corp | Power supply circuit for print type electronic desk computer |
JPS61622U (en) * | 1984-06-05 | 1986-01-06 | ソニー株式会社 | power control circuit |
JP2701266B2 (en) * | 1987-08-25 | 1998-01-21 | セイコーエプソン株式会社 | Electronics |
-
1990
- 1990-05-28 JP JP1990056134U patent/JP2514740Y2/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH0415369U (en) | 1992-02-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7123246B2 (en) | Display device | |
JP2786166B2 (en) | Radio selective call receiver | |
US6812915B2 (en) | Liquid crystal display device | |
JPH03119385A (en) | Liquid crystal display circuit | |
JP2514740Y2 (en) | Television receiver | |
CN103794169A (en) | Display control device and data processing system | |
KR100539531B1 (en) | TV having electronic album function and method for controlling data of the same | |
JPH11344962A (en) | Display device | |
US4961008A (en) | Power reduction during power down | |
JPH0124800Y2 (en) | ||
JP3703731B2 (en) | Display control device, display device, and mobile phone | |
KR20010021306A (en) | Display screen having a variable-geometry display area | |
JPS6336429Y2 (en) | ||
KR100579599B1 (en) | How to Display Television Images on Portable and Portable Computers with Built-in TV Tuner | |
KR100269423B1 (en) | Character display circuit of high definition television receiver | |
KR950004551Y1 (en) | Vertical size control circuit for crt | |
JPH05173521A (en) | Display controller | |
KR940005591Y1 (en) | Lcd control device | |
JPH0561559A (en) | Electronic equipment with operating mode switchable switch | |
KR940020806A (en) | How to adjust and save text size on screen display | |
JPH04195091A (en) | Display controller | |
JPH0394295A (en) | Display device | |
KR19990021128A (en) | Device for flexible change / store of on-screen display fonts | |
JPH0431195U (en) | ||
JPS63564U (en) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
EXPY | Cancellation because of completion of term |