JP2507965B2 - Sample-hold circuit - Google Patents

Sample-hold circuit

Info

Publication number
JP2507965B2
JP2507965B2 JP5165227A JP16522793A JP2507965B2 JP 2507965 B2 JP2507965 B2 JP 2507965B2 JP 5165227 A JP5165227 A JP 5165227A JP 16522793 A JP16522793 A JP 16522793A JP 2507965 B2 JP2507965 B2 JP 2507965B2
Authority
JP
Japan
Prior art keywords
pulse
signal
sampling
hold circuit
sample
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP5165227A
Other languages
Japanese (ja)
Other versions
JPH06349296A (en
Inventor
政美 岡本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP5165227A priority Critical patent/JP2507965B2/en
Publication of JPH06349296A publication Critical patent/JPH06349296A/en
Application granted granted Critical
Publication of JP2507965B2 publication Critical patent/JP2507965B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明はサンプルホールド回路に
関し、特にサンプリング信号に基づいてサンプルホール
ドを行うサンプルホールド回路に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a sample and hold circuit, and more particularly to a sample and hold circuit that performs sample and hold based on a sampling signal.

【0002】[0002]

【従来の技術】一般に、サンプルホールド回路は、制御
工学基礎論(丸善(株)、福島弘毅著)の185〜18
8頁に記載されているように、サンプリングパルスが入
力されると、次の入力があるまでホールド(保持)を行
うものである。
2. Description of the Related Art Generally, a sample and hold circuit is described in 185 to 18 of Basic theory of control engineering (Maruzen Co., Ltd., Hiroki Fukushima).
As described on page 8, when a sampling pulse is input, it is held until the next input.

【0003】従来のサンプルホールド回路の構成例につ
いて図2を参照して説明する。図2において、従来のサ
ンプルホールド回路は、端子aに入力されるパルス信号
Vaの電圧レベルを基準電圧Vbのレベルと比較するコ
ンパレータ1と、この出力を一定時間遅延させる遅延回
路5と、この出力に応答して一定パルス幅のサンプリン
グパルスeを発生するサンプリングパルス発生回路6と
を含んで構成されている。
A configuration example of a conventional sample and hold circuit will be described with reference to FIG. In FIG. 2, the conventional sample hold circuit includes a comparator 1 for comparing the voltage level of the pulse signal Va input to the terminal a with the level of the reference voltage Vb, a delay circuit 5 for delaying this output for a predetermined time, and this output. In response to the sampling pulse generating circuit 6 for generating a sampling pulse e having a constant pulse width.

【0004】また、従来のサンプルホールド回路は、サ
ンプリングパルスeにより駆動されるスイッチ8と、こ
の出力をホールドするコンデンサ10及びオペアンプ1
0とを含んで構成されており、ホールドした電圧レベル
が端子bから出力される。なお、基準電圧Vbは、基準
電圧源4の電圧レベルを抵抗2及び3によって分圧して
作られる。
Further, the conventional sample hold circuit includes a switch 8 driven by a sampling pulse e, a capacitor 10 for holding the output, and an operational amplifier 1.
0, and the held voltage level is output from the terminal b. The reference voltage Vb is generated by dividing the voltage level of the reference voltage source 4 by the resistors 2 and 3.

【0005】かかる構成において、測定対象であるパル
ス信号Vaは、コンパレータ1に入力され、基準電圧V
bとレベル比較される。信号Vaの電圧レベルが基準電
圧Vbより高い場合に、コンパレータ1からパルス検出
信号cが出力される。
In such a configuration, the pulse signal Va to be measured is input to the comparator 1 and the reference voltage V
The level is compared with b. When the voltage level of the signal Va is higher than the reference voltage Vb, the pulse detection signal c is output from the comparator 1.

【0006】パルス検出信号cは、パルス信号Vaの立
上り時間の間だけサンプリングタイミングを遅らせるた
めに遅延回路5で一定時間(Td)だけ遅延され、その
後、サンプリングパルス発生回路6に入力される。サン
プリングパルス発生回路6では、時間Tdだけ遅延され
たパルス検出信号dの立上りに応答してパルス幅Tsの
サンプリングパルスeを発生する。
The pulse detection signal c is delayed by the delay circuit 5 for a fixed time (Td) in order to delay the sampling timing only during the rising time of the pulse signal Va, and then input to the sampling pulse generation circuit 6. The sampling pulse generation circuit 6 generates a sampling pulse e having a pulse width Ts in response to the rise of the pulse detection signal d delayed by the time Td.

【0007】このサンプリングパルスeがスイッチ8に
入力されると、パルス幅Tsに相当する時間だけスイッ
チ8がオン状態になり、この出力によりコンデンサ10
が充電される。そして、スイッチ8がオフ状態になった
時点におけるコンデンサ10の充電電圧レベルがホール
ドされ、オペアンプ10を介して端子bから出力され
る。
When the sampling pulse e is input to the switch 8, the switch 8 is turned on for a time corresponding to the pulse width Ts, and this output causes the capacitor 10 to be turned on.
Is charged. Then, the charging voltage level of the capacitor 10 at the time when the switch 8 is turned off is held and output from the terminal b via the operational amplifier 10.

【0008】[0008]

【発明が解決しようとする課題】上述した従来のサンプ
ルホールド回路では、入力されたパルス信号Vaのパル
ス幅が時間(Td+Ts)より狭い場合は、パルスが存
在しない時点、つまりパルス信号Vaがアクティブでな
い時点でサンプリングが行われる場合があった。すなわ
ち、Td+Tsが最小検出パルス幅であり、入力された
パルス信号Vaのパルス幅がこれより狭い場合には、検
出できず無信号の状態でスイッチ8がオン状態となって
サンプリングが行われ、サンプルホールド回路が正しく
動作しないという欠点があった。
In the above-mentioned conventional sample hold circuit, when the pulse width of the input pulse signal Va is narrower than the time (Td + Ts), the time when there is no pulse, that is, the pulse signal Va is not active. Sometimes sampling was done at that time. That is, when Td + Ts is the minimum detection pulse width and the pulse width of the input pulse signal Va is narrower than this, the switch 8 is turned on in the state of no signal detection and sampling is performed. There was a drawback that the hold circuit did not work properly.

【0009】なお、特開平1ー273422号公報に
は、同様な構成のサンプルホールド回路を含むPLL回
路が開示されているが、かかる回路によっては誤動作を
防止できない。
Incidentally, Japanese Patent Laid-Open No. 1-273422 discloses a PLL circuit including a sample hold circuit having a similar structure, but such a circuit cannot prevent malfunction.

【0010】本発明は上述した従来の欠点を解決するた
めになされたものであり、その目的はサンプリング対象
として入力されたパルス信号のパルス幅が狭い場合でも
誤動作することのないサンプルホールド回路を提供する
ことである。
The present invention has been made to solve the above-mentioned conventional drawbacks, and an object thereof is to provide a sample hold circuit which does not malfunction even when the pulse width of a pulse signal input as a sampling target is narrow. It is to be.

【0011】[0011]

【課題を解決するための手段】本発明によるサンプルホ
ールド回路は、サンプリング対象となるパルス信号の入
力に応答して一定パルス幅のパルスを発生する一定パル
ス発生手段と、この発生したパルス及び前記パルス信号
がアクティブになっているときにサンプリング信号を出
力するサンプリング信号発生手段とを有し、前記サンプ
リング信号に基づいて前記パルス信号のサンプルホール
ドを行うことを特徴とする。
A sample and hold circuit according to the present invention comprises a constant pulse generating means for generating a pulse having a constant pulse width in response to an input of a pulse signal to be sampled, the generated pulse and the pulse. Sampling signal generating means for outputting a sampling signal when the signal is active, and sample-holding the pulse signal based on the sampling signal.

【0012】[0012]

【実施例】以下、本発明について図面を参照して説明す
る。
DESCRIPTION OF THE PREFERRED EMBODIMENTS The present invention will be described below with reference to the drawings.

【0013】図1は、本発明によるサンプルホールド回
路の一実施例の構成を示すブロック図であり、図2と同
等部分は同一符号により示されている。かかる構成にお
いて、本発明の一実施例によるサンプルホールド回路が
従来のものと異なる点は、アンド回路7が設けられてい
る点である。
FIG. 1 is a block diagram showing the configuration of an embodiment of a sample hold circuit according to the present invention, and the same parts as those in FIG. 2 are designated by the same reference numerals. In such a configuration, the sample hold circuit according to the embodiment of the present invention is different from the conventional one in that an AND circuit 7 is provided.

【0014】すなわち、パルス検出信号cとサンプリン
グパルスeとの論理和をとり、その論理和出力fでスイ
ッチ8を駆動するのである。これにより、パルス検出信
号c及びサンプリングパルスeがアクティブになってい
るときにのみ出力fが送出され、これに基づいてサンプ
ルホールドが行われるので、無信号状態でスイッチ8を
オンさせることを避けることができ、サンプルホールド
回路の誤動作を防止できるのである。したがって、たと
えパルス信号Vaのパルス幅が最小検出パルス幅より狭
い場合でも回路が誤動作することはない。
That is, the logical sum of the pulse detection signal c and the sampling pulse e is calculated, and the switch 8 is driven by the logical sum output f. As a result, the output f is sent out only when the pulse detection signal c and the sampling pulse e are active, and the sample hold is performed based on this, so avoid turning on the switch 8 in a no-signal state. Therefore, the malfunction of the sample and hold circuit can be prevented. Therefore, even if the pulse width of the pulse signal Va is narrower than the minimum detection pulse width, the circuit does not malfunction.

【0015】なお、図1及び図2においては遅延回路5
を設け、パルス信号Vaの立上り時間の間だけサンプリ
ングタイミングを遅らせているが、立上り時間が回路を
構成する線路の遅延時間より短い場合は遅延回路5を設
ける必要はない。
In FIG. 1 and FIG. 2, the delay circuit 5
Is provided and the sampling timing is delayed only during the rise time of the pulse signal Va. However, if the rise time is shorter than the delay time of the line that constitutes the circuit, the delay circuit 5 need not be provided.

【0016】[0016]

【発明の効果】以上説明したように本発明は、サンプリ
ング対象となるパルス信号がアクティブになっていると
きにサンプリング信号を出力してそのパルス信号のサン
プルホールドを行うことによりサンプルホールド回路の
誤動作を防止できるという効果がある。
As described above, according to the present invention, when the pulse signal to be sampled is active, the sampling signal is output and the pulse signal is sampled and held. The effect is that it can be prevented.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明によるサンプルホールド回路の一実施例
の構成を示すブロック図である。
FIG. 1 is a block diagram showing a configuration of an embodiment of a sample hold circuit according to the present invention.

【図2】従来のサンプルホールド回路の構成を示すブロ
ック図である。
FIG. 2 is a block diagram showing a configuration of a conventional sample hold circuit.

【符号の説明】[Explanation of symbols]

1 コンパレータ 2、3 抵抗 4 基準電圧源 5 遅延回路 6 サンプリングパルス発生回路 7 アンド回路 8 スイッチ 9 コンデンサ 10 オペアンプ 1 Comparator 2, 3 Resistance 4 Reference voltage source 5 Delay circuit 6 Sampling pulse generation circuit 7 AND circuit 8 Switch 9 Capacitor 10 Operational amplifier

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 サンプリング対象となるパルス信号の入
力に応答して一定パルス幅のパルスを発生する一定パル
ス発生手段と、この発生したパルス及び前記パルス信号
がアクティブになっているときにサンプリング信号を出
力するサンプリング信号発生手段とを有し、前記サンプ
リング信号に基づいて前記パルス信号のサンプルホール
ドを行うことを特徴とするサンプルホールド回路。
1. A constant pulse generating means for generating a pulse having a constant pulse width in response to an input of a pulse signal to be sampled, and the generated pulse and the sampling signal when the pulse signal is active. A sampling and holding circuit for outputting the sampling signal, and sampling and holding the pulse signal based on the sampling signal.
【請求項2】 前記一定パルス発生手段は、前記パルス
信号を一定時間遅延させる遅延手段と、この遅延手段か
らの出力に応答して前記一定パルス幅のパルスを発生す
る手段とを有することを特徴とする請求項1記載のサン
プルホールド回路。
2. The constant pulse generating means includes a delay means for delaying the pulse signal for a constant time, and a means for generating a pulse having the constant pulse width in response to an output from the delay means. The sample hold circuit according to claim 1.
JP5165227A 1993-06-10 1993-06-10 Sample-hold circuit Expired - Lifetime JP2507965B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5165227A JP2507965B2 (en) 1993-06-10 1993-06-10 Sample-hold circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5165227A JP2507965B2 (en) 1993-06-10 1993-06-10 Sample-hold circuit

Publications (2)

Publication Number Publication Date
JPH06349296A JPH06349296A (en) 1994-12-22
JP2507965B2 true JP2507965B2 (en) 1996-06-19

Family

ID=15808278

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5165227A Expired - Lifetime JP2507965B2 (en) 1993-06-10 1993-06-10 Sample-hold circuit

Country Status (1)

Country Link
JP (1) JP2507965B2 (en)

Also Published As

Publication number Publication date
JPH06349296A (en) 1994-12-22

Similar Documents

Publication Publication Date Title
KR930009257A (en) Ripple-Rejection Phase Detector Using Two Sample Hold Circuits
US20020101263A1 (en) Power supply voltage detection circuit
JP4147965B2 (en) Single-phase load overcurrent detection circuit with PWM voltage control by MOS transistor
JP2507965B2 (en) Sample-hold circuit
KR970056990A (en) Correlated Double Sampling Device
US6188264B1 (en) Automatic threshold level control circuit
JP2737680B2 (en) Sample hold circuit
US4370619A (en) Phase comparison circuit arrangement
JPS6351574B2 (en)
JPS58111417A (en) Amplitude controller
KR100271655B1 (en) Duty cycle correction circuit
JP2850618B2 (en) Reset control circuit
SU1739485A1 (en) Single-shot multivibrator
JP2611631B2 (en) Peak hold circuit
JPH11341303A (en) Pseudo vertical synchronizing signal generation circuit
KR950005254B1 (en) Noise compensation of audio pulse
KR100658923B1 (en) offset compensation circuit
JP2888264B2 (en) Peak sample output circuit
JP2940758B2 (en) Clamp circuit
JP3132611B2 (en) Trigger circuit
JPH01141366A (en) Peak detection circuit
KR0120534B1 (en) Pulse compression circuit
KR940002782Y1 (en) Switch signal control circuit with stabilized circuit
JPH02272820A (en) Monostable multivibrator
JP2658112B2 (en) Monostable multivibrator circuit