JP2024521029A - ペンタイル配列を有するamoledにおける奇数行および偶数行の逐次駆動 - Google Patents

ペンタイル配列を有するamoledにおける奇数行および偶数行の逐次駆動 Download PDF

Info

Publication number
JP2024521029A
JP2024521029A JP2023568348A JP2023568348A JP2024521029A JP 2024521029 A JP2024521029 A JP 2024521029A JP 2023568348 A JP2023568348 A JP 2023568348A JP 2023568348 A JP2023568348 A JP 2023568348A JP 2024521029 A JP2024521029 A JP 2024521029A
Authority
JP
Japan
Prior art keywords
color
line driver
subpixels
column
columns
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2023568348A
Other languages
English (en)
Inventor
チェ,サンム
チャン,スン-イル
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Google LLC
Original Assignee
Google LLC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Google LLC filed Critical Google LLC
Publication of JP2024521029A publication Critical patent/JP2024521029A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Control Of El Displays (AREA)

Abstract

表示装置は、第1の色のサブ画素、第2の色のサブ画素、および第3の色のサブ画素、走査線、ならびに列線を備える。サブ画素は、行と列のアレイ状に配置され、列にある各サブ画素は、同じ列線に電気的に接続されている。列にある各サブ画素は、サブ画素の発光素子からの光出力を制御する電気走査信号を走査線およびサブ画素に接続された列線から受信するように構成される。1つ以上の線駆動部は、フレームをレンダリングする期間に、第1の色のサブ画素に先ず提供してから第3の色のサブ画素に提供するよう、第1の列セットに含まれるサブ画素に電気走査信号を提供し、第3の色のサブ画素に先ず提供してから第1の色のサブ画素に提供するよう、第2の列セットに含まれるサブ画素に電気走査信号を提供する。

Description

発明の分野
本開示は、フラットパネルディスプレイに関し、特に、画素がペンタイル配列されたAMOLEDディスプレイの駆動順序に関する。
背景
フラットパネルディスプレイは大型化しており、新しい形状で提供されるようになった。たとえば、モバイル機器用ディスプレイのアスペクト比は、16:9から21:9に大きくなった。これに加えて、これらのディスプレイのリフレッシュ頻度(すなわち、フレームレート)も増えた。たとえば、モバイル機器用ディスプレイのフレームレートは、60ヘルツ(Hz)から120Hzに増えた。これらのディスプレイの傾向はいずれも、電気回路がディスプレイを駆動することによる消費電力の増加に相当する。
ディスプレイの長さを長くした場合、ディスプレイの各列は、追加の画素を含むようになる。各列のすべての画素は、列データ線が運ぶ信号によって制御される。ディスプレイの長さを長くした場合、これらの信号のスイッチング周波数は、追加の画素を制御するために、高くなければならない。すなわち、ディスプレイの長さを長くしつつ、フレームレートを維持(または、増やす)ためには、列線のスイッチング周波数が高い必要がある(たとえば、100キロヘルツよりも大きい)。列信号線にある追加の画素回路がデータ線の静電容量を増加させることに加えて、スイッチング周波数が高くなることで、駆動回路におけるダイナミック消費電力が線形的にさらに増加してしまう。いくつかの例示的なディスプレイについてのこの消費電力の傾向を、表1に示す。
Figure 2024521029000002
概要
全体的な態様では、表示装置は、第1の色の複数のサブ画素と、第2の色の複数のサブ画素と、第3の色の複数のサブ画素と、複数の走査線と、複数の列線とを備える。第1の色の複数のサブ画素、第2の色の複数のサブ画素、および第3の色の複数のサブ画素はアレイ状に配置され、アレイは、複数の行と複数の列とを有し、アレイの行は、第1の色のサブ画素、第2の色のサブ画素、第3の色のサブ画素、第2の色のサブ画素という繰り返しパターンで配置されたサブ画素を含み、アレイの列は、交互に、(a)第1の色のサブ画素と第3の色のサブ画素の繰り返しパターンで配置されたサブ画素と、(b)第2の色の複数のサブ画素のみを有するサブ画素とを含む。アレイの列の各サブ画素は、複数の列線のうち同じ列線に電気的に接続されており、列にある複数のサブ画素の各サブ画素は、走査線からの電気走査信号、および当該サブ画素に接続された列線からの電気走査信号を受信するように構成され、受信した信号は、当該サブ画素の発光素子からの光出力を制御する。表示装置は、表示装置上にフレームをレンダリングするための期間に、サブ画素の第1の列セットに含まれるサブ画素に、第1の色のサブ画素に先ず提供してから第3の色のサブ画素に提供するよう、電気走査信号を提供し、サブ画素の第2の列セットに含まれるサブ画素に、第3の色のサブ画素に先ず提供してから第1の色のサブ画素に提供するよう、電気走査信号を提供するように構成された1つ以上の線駆動部を備える。
実施態様は、下記の特徴のうち1つ以上を単体または互いに組み合わせて含み得る。
たとえば、1つ以上の線駆動部は、第1の列セットに含まれる第1の色のサブ画素、および第2の列セットに含まれる第3の色のサブ画素に走査信号を提供するように構成された第1の線駆動部と、第1の列セットに含まれる第3の色のサブ画素、および第2の列セットに含まれる第1の色のサブ画素に走査信号を提供するように構成された第2の線駆動部とを含み得る。
表示装置第1の線駆動部および第2の線駆動部に電気的に連結されたタイミングコントローラをさらに備え得、タイミングコントローラは、表示装置上にフレームをレンダリングするための期間に、第1の線駆動部に第1の開始パルス信号を提供し、第2の線駆動部に第2の開始パルスを提供し、第1の線駆動部および第2の線駆動部の両方に複数のクロック信号を提供するように構成され、第1の線駆動部は、提供された第1の開始パルス信号、および複数のクロック信号に応答して、第1の列セットに含まれる第1の色のサブ画素および第2の列セットに含まれる第3の色のサブ画素に走査信号を提供するように構成され、第2の線駆動部は、提供された第2の開始パルス信号、および複数のクロック信号に応答して、第1の列セットに含まれる第3の色のサブ画素、および第2の列セットに含まれる第1の色のサブ画素に走査信号を提供するように構成される。
表示装置は、第1の線駆動部および第2の線駆動部に電気的に連結されたタイミングコントローラをさらに備え得、タイミングコントローラは、表示装置上にフレームをレンダリングするための期間に、第1の線駆動部および第2の線駆動部に共通の開始パルス信号を提供し、第1の線駆動部に複数の第1のクロック信号を提供し、第2の線駆動部に複数の第2のクロック信号を提供するように構成され、第1の線駆動部は、提供された共通の開始パルス信号、および複数の第1のクロック信号に応答して、第1の列セットに含まれる第1の色のサブ画素、および第2の列セットに含まれる第3の色のサブ画素に走査信号を提供するように構成され、第2の線駆動部は、提供された共通の開始パルス信号、および複数の第2のクロック信号に応答して、第1の列セットに含まれる第3の色のサブ画素、および第2の列セットに含まれる第1の色のサブ画素に走査信号を提供するように構成される。
表示装置は、第1の線駆動部および第2の線駆動部に電気的に連結されたタイミングコントローラをさらに備え得、タイミングコントローラは、表示装置上にフレームをレンダリングするための期間に、第1の線駆動部に第1の開始パルス信号を提供し、第1の線駆動部に複数の第1のクロック信号を提供し、第2の線駆動部に複数の第2のクロック信号を提供するように構成され、第1の線駆動部は、提供された第1の開始パルス信号、および複数の第1のクロック信号に応答して、第1の列セットに含まれる第1の色のサブ画素、および第2の列セットに含まれる第3の色のサブ画素に走査信号を提供し、第1の線駆動部は、第1の列セットに含まれる第1の色のサブ画素のすべて、および第2の列セットに含まれる第3の色のサブ画素のすべてに走査信号を提供すると、第2の線駆動部に第2の開始パルス信号を提供するように構成され、第2の線駆動部は、提供された第2の開始パルス信号、および複数の第2のクロック信号に応答して、第1の列セットに含まれる第3の色のサブ画素、および第2の列セットに含まれる第1の色のサブ画素に走査信号を提供するように構成される。
第1の線駆動部は、第1の列セットに含まれる第1の色のサブ画素、および第2の列セットに含まれる第3の色のサブ画素に、表示装置の上から下に、各列に順番に走査信号を提供するように構成され得、第2の線駆動部は、第1の列セットに含まれる第3の色のサブ画素、および第2の列セットに含まれる第1の色のサブ画素に、表示装置の下から上に、各列に順番に走査信号を提供するように構成され得る。
表示装置は、第1の線駆動部および第2の線駆動部に電気的に連結されたタイミングコントローラをさらに備え得、タイミングコントローラは、表示装置上にフレームをレンダリングするための期間に、第1の線駆動部に第1の開始パルス信号を提供し、第1の線駆動部に複数の第1のクロック信号を提供し、第2の線駆動部に複数の第2のクロック信号を提供するように構成され、第1の線駆動部は、提供された第1の開始パルス信号、および複数の第1のクロック信号に応答して、第1の列セットに含まれる第1の色のサブ画素、および第2の列セットに含まれる第3の色のサブ画素に走査信号を提供するように構成され、第1の線駆動部は、第1の列セットに含まれる第1の色のサブ画素のすべて、および第2の列セットに含まれる第3の色のサブ画素のすべてに走査信号を提供すると、第2の線駆動部に第2の開始パルス信号を提供するように構成され、第2の線駆動部は、提供された第2の開始パルス信号、および複数の第2のクロック信号に応答して、第1の列セットに含まれる第3の色のサブ画素、および第2の列セットに含まれる第1の色のサブ画素に走査信号を提供するように構成される。
表示装置は、第1の線駆動部および第2の線駆動部に電気的に連結されたタイミングコントローラをさらに備え得、タイミングコントローラは、表示装置上にフレームをレンダリングするための期間に、第1の線駆動部に第1の開始パルス信号を提供し、第1の線駆動部および第2の線駆動部の両方に複数のクロック信号を提供するように構成され、第1の線駆動部は、提供された第1の開始パルス信号、および複数のクロック信号に応答して、第1の列セットに含まれる第1の色のサブ画素、および第2の列セットに含まれる第3の色のサブ画素に走査信号を提供し、第1の線駆動部は、第1の列セットに含まれる第1の色のサブ画素のすべて、および第2の列セットに含まれる第3の色のサブ画素のすべてに走査信号を提供すると、第2の線駆動部に第2の開始パルス信号を提供するように構成され、第2の線駆動部は、提供された第2の開始パルス信号、および複数のクロック信号に応答して、第1の列セットに含まれる第3の色のサブ画素、および第2の列セットに含まれる第1の色のサブ画素に走査信号を提供するように構成される。
第1の色のサブ画素、第2の色のサブ画素、および第3の色のサブ画素は、有機発光ダイオードを含み得、第1の色は、赤色(R)を含み得、第2の色は、緑色(G)を含み得、第3の色は、青色(B)を含み得、第1の色の複数のサブ画素、第2の色の複数のサブ画素、および第3の色の複数のサブ画素は、ペンタイルRGBGアレイ状に配置され得る。
表示装置の複数の行は、1300行よりも多い数の行を含み得、表示装置の複数の列は、700列よりも多い数の列を含み得る。
別の全体的な態様では、ディスプレイパネルを駆動する方法を開示する。ディスプレイパネルは、第1の色の複数のサブ画素と、第2の色の複数のサブ画素と、第3の色の複数のサブ画素とを有し、第1の色の複数のサブ画素、第2の色の複数のサブ画素、および第3の色の複数のサブ画素はアレイ状に配置され、アレイは、複数の行と複数の列とを有し、アレイの行は、第1の色のサブ画素、第2の色のサブ画素、第3の色のサブ画素、第2の色のサブ画素という繰り返しパターンで配置されたサブ画素を含み、アレイの列は、交互に、(a)第1の色のサブ画素と第3の色のサブ画素の繰り返しパターンで配置されたサブ画素と、(b)第2の色の複数のサブ画素のみを含むサブ画素とを含み、ディスプレイパネルは、さらに、複数の走査線と、複数の列線とを備え、アレイの列の各サブ画素は、複数の列線のうち同じ列線に電気的に接続されている。方法は、走査線からの電気信号および列線からの電気信号を各サブ画素に提供することを含み、提供した信号は、当該サブ画素の発光素子からの光出力を制御し、1つ以上の線駆動部から、表示装置上にフレームをレンダリングするための期間に、サブ画素の第1の列セットに含まれるサブ画素に、第1の色のサブ画素に先ず提供してから第3の色のサブ画素に提供するよう、走査信号を提供し、サブ画素の第2の列セットに含まれるサブ画素に、第3の色のサブ画素に先ず提供してから第1の色のサブ画素に提供するよう、走査信号を提供することをさらに含む。
実施態様は、下記の特徴のうち1つ以上を単体または互いに組み合わせて含み得る。
たとえば、方法は、第1の線駆動部から、第1の列セットに含まれる第1の色のサブ画素、および第2の列セットに含まれる第3の色のサブ画素に走査信号を提供することと、第2の線駆動部から、第1の列セットに含まれる第3の色のサブ画素、および第2の列セットに含まれる第1の色のサブ画素に走査信号を提供することとをさらに含み得る。
方法は、第1の線駆動部および第2の線駆動部に電気的に連結されたタイミングコントローラから、表示装置上にフレームをレンダリングするための期間に、第1の線駆動部に第1の開始パルス信号を提供し、第2の線駆動部に第2の開始パルスを提供し、第1の線駆動部および第2の線駆動部の両方に複数のクロック信号を提供することと、提供された第1の開始パルス信号、および複数のクロック信号に応答して、第1の列セットに含まれる第1の色のサブ画素および第2の列セットに含まれる第3の色のサブ画素に走査信号を提供することと、提供された第2の開始パルス信号、および複数のクロック信号に応答して、第1の列セットに含まれる第3の色のサブ画素、および第2の列セットに含まれる第1の色のサブ画素に走査信号を提供することとをさらに含み得る。
方法は、第1の線駆動部および第2の線駆動部に電気的に連結されたタイミングコントローラから、表示装置上にフレームをレンダリングするための期間に、第1の線駆動部および第2の線駆動部に共通の開始パルス信号を提供し、第1の線駆動部に複数の第1のクロック信号を提供し、第2の線駆動部に複数の第2のクロック信号を提供することと、提供された共通の開始パルス信号、および複数の第1のクロック信号に応答して、第1の列セットに含まれる第1の色のサブ画素、および第2の列セットに含まれる第3の色のサブ画素に走査信号を提供することと、提供された共通の開始パルス信号、および複数の第2のクロック信号に応答して、第1の列セットに含まれる第3の色のサブ画素、および第2の列セットに含まれる第1の色のサブ画素に走査信号を提供することとをさらに含み得る。
方法は、第1の線駆動部および第2の線駆動部に電気的に連結されたタイミングコントローラから、表示装置上にフレームをレンダリングするための期間に、第1の線駆動部に第1の開始パルス信号を提供し、第1の線駆動部に複数の第1のクロック信号を提供し、第2の線駆動部に複数の第2のクロック信号を提供することと、提供された第1の開始パルス信号、および複数の第1のクロック信号に応答して、第1の線駆動部から、第1の列セットに含まれる第1の色のサブ画素、および第2の列セットに含まれる第3の色のサブ画素に走査信号を提供することと、第1の線駆動部が第1の列セットに含まれる第1の色のサブ画素のすべて、および第2の列セットに含まれる第3の色のサブ画素のすべてに走査信号を提供すると、第1の線駆動部から、第2の線駆動部に第2の開始パルス信号を提供することと、提供された第2の開始パルス信号、および複数の第2のクロック信号に応答して、第2の線駆動部から、第1の列セットに含まれる第3の色のサブ画素、および第2の列セットに含まれる第1の色のサブ画素に走査信号を提供することとをさらに含み得る。
方法は、第1の線駆動部から、第1の列セットに含まれる第1の色のサブ画素、および第2の列セットに含まれる第3の色のサブ画素に、表示装置の上から下に、各列に順番に走査信号を提供することと、第2の線駆動部から、第1の列セットに含まれる第3の色のサブ画素、および第2の列セットに含まれる第1の色のサブ画素に、表示装置の下から上に、各列に順番に走査信号を提供することとをさらに含み得る。
方法は、第1の線駆動部および第2の線駆動部に電気的に連結されたタイミングコントローラから、表示装置上にフレームをレンダリングするための期間に、第1の線駆動部に第1の開始パルス信号を提供し、第1の線駆動部に複数の第1のクロック信号を提供し、第2の線駆動部に複数の第2のクロック信号を提供することと、提供された第1の開始パルス信号、および複数の第1のクロック信号に応答して、第1の列セットに含まれる第1の色のサブ画素、および第2の列セットに含まれる第3の色のサブ画素に走査信号を提供することと、第1の線駆動部が第1の列セットに含まれる第1の色のサブ画素のすべて、および第2の列セットに含まれる第3の色のサブ画素のすべてに走査信号を提供すると、第1の線駆動部から第2の線駆動部に第2の開始パルス信号を提供することと、提供された第2の開始パルス信号、および複数の第2のクロック信号に応答して、第2の線駆動部から、第1の列セットに含まれる第3の色のサブ画素、および第2の列セットに含まれる第1の色のサブ画素に走査信号を提供することとをさらに含み得る。
方法は、第1の線駆動部および第2の線駆動部に電気的に連結されたタイミングコントローラから、表示装置上にフレームをレンダリングするための期間に、第1の線駆動部に第1の開始パルス信号を提供し、第1の線駆動部および第2の線駆動部の両方に複数のクロック信号を提供することと、提供された第1の開始パルス信号、および複数のクロック信号に応答して、第1の列セットに含まれる第1の色のサブ画素、および第2の列セットに含まれる第3の色のサブ画素に走査信号を提供することと、第1の線駆動部が第1の列セットに含まれる第1の色のサブ画素のすべて、および第2の列セットに含まれる第3の色のサブ画素のすべてに走査信号を提供すると、第1の線駆動部から第2の線駆動部に第2の開始パルス信号を提供することと、提供された第2の開始パルス信号、および複数のクロック信号に応答して、第1の列セットに含まれる第3の色のサブ画素、および第2の列セットに含まれる第1の色のサブ画素に走査信号を提供することとをさらに含み得る。
本開示の上記例示した概要、その他の例示的な目的および/または利点、ならびにこれらが実現される方法について、下記の詳細な説明および添付の図面内でさらに説明する。
ディスプレイを有するモバイル機器の前面を示す図である。 モバイルコンピューティングデバイスの表示システムの可能な実施態様を概略的に示す図である。 ディスプレイの赤色サブ画素、緑色サブ画素、および青色サブ画素からなるペンタイルRGBGアレイの概略図である。 ペンタイルRGBGアレイの個々のサブ画素のアドレス指定を示すタイミング図である。 すべてが赤色である画像が表示される場合のペンタイルRGBGアレイの個々のサブ画素のアドレス指定を示すタイミング図である。 ディスプレイパネルの第1の色、第2の色、および第3の色(たとえば、赤色、緑色、および青色)のサブ画素からなるペンタイルRGBGアレイ、ならびにサブ画素の行を駆動するための走査順序の概略図である。 ペンタイルRGBGアレイの個々のサブ画素のアドレス指定を示すタイミング図である。 先ずアレイの奇数行が上から下に順次走査された後にアレイの偶数行が下から上に順次走査される別の実施態様における、ペンタイルRGBGアレイの個々のサブ画素のアドレス指定を示すタイミング図である。 タイミングコントローラに電気的に接続された奇数線駆動部と偶数線駆動部とを含んだ対の線駆動部の概略図である。 開始パルス信号およびクロック信号が奇数線駆動部および偶数線駆動部に提供されるタイミングを示し、線駆動部によって生成され、ディスプレイパネルに提供される走査信号を示す概略タイミング図である。 タイミングコントローラに各々が電気的に接続された奇数線駆動部と偶数線駆動部とを含んだ対の線駆動部の概略図である。 開始パルス信号およびクロック信号が奇数線駆動部および偶数線駆動部に提供されるタイミングを示し、線駆動部によって生成され、ディスプレイパネルに提供される走査信号を示す概略タイミング図である。 タイミングコントローラ806に各々が電気的に接続された奇数線駆動部と偶数線駆動部とを含んだ対の線駆動部の概略図である。 開始パルス信号およびクロック信号が奇数線駆動部および偶数線駆動部に提供されるタイミングを示し、線駆動部によって生成され、ディスプレイパネルに提供される走査信号を示す概略タイミング図である。 タイミングコントローラ906に電気的に接続された奇数線駆動部と偶数線駆動部とを含んだ対の線駆動部の概略図である。 開始パルス信号およびクロック信号が奇数線駆動部および偶数線駆動部に提供されるタイミングを示し、線駆動部によって生成され、ディスプレイパネルに提供される走査信号を示す概略タイミング図である。 ディスプレイパネルの奇数行が奇数線駆動部によって1方向に走査され、ディスプレイパネルの偶数行が第1方向とは反対方向に走査され、これらの線駆動部がいずれもタイミングコントローラに電気的に接続されている別の実施態様を示す図である。 ディスプレイパネルの奇数行が奇数線駆動部によって1方向に走査され、ディスプレイパネルの偶数行が第1方向とは反対方向に走査され、これらの線駆動部がいずれもタイミングコントローラに電気的に接続されている別の実施態様を示す図である。 本明細書に記載の技術に係る、ディスプレイパネル上に画像をレンダリングするための処理の概略図である。
添付の図面の構成要素は、必ずしも縮尺通りに描かれてはおらず、互いに釣り合いが取れていない場合がある。同じ参照番号は、複数の図面において対応する部分を示す。
詳細な説明
図1は、例示的なモバイルコンピューティングデバイス100を示す図である。モバイル機器100の前面が図示されている。前面は、高さ120と幅130の比として規定された(すなわち、AR=高さ/幅)アスペクト比(AR)を有するディスプレイ110を含む。モバイル機器100のディスプレイ110の高さ(長さとも呼ばれる)120は、幅130の2倍以上であり得る。たとえば、ARが大きなディスプレイは、18.5対9よりも大きなARを有し得る。
図2は、図1のモバイル機器100と合わせて使用できるディスプレイパネル200を概略的に示す図である。ディスプレイパネル200は、発光画素とサブ画素とを有する表示画素アレイ(たとえば、表示アクティブ領域207)を備える。発光画素とサブ画素は、ディスプレイ上にビジュアル出力(たとえば、テキスト、図、動画、画像など)をレンダリングするよう、電気画素回路および/またはサブ画素回路によって制御される。サブ画素は、概して、単色の光出力を有する個々の発光素子として考えられ得、画素は、2つ以上の発光素子の組合せとして考えられ得る。ここで、一定範囲の色を画素から出力するように当該画素を構成するサブ画素を制御できるよう、異なる素子は、異なる色を有する。ディスプレイパネル200は、ディスプレイパネルの画素回路の行に信号を提供する複数の走査信号線を含み得る。走査信号線は、画素回路からなる各行から画素回路を選択するための線、および当該画素回路の発光素子(たとえば、OLED)への電流伝達を制御するための線を含む、複数の線を含む。ディスプレイは、AMOLED(アクティブマトリクス式有機発光ダイオード)ディスプレイなど、任意のアクティブマトリクス式ディスプレイであり得る。
アクティブ領域207の拡大部分210が図示されている。拡大部分210は、複数のサブ画素212を含むサブ画素の行/列構成を示す。いくつかの実施態様では、アクティブ領域207は、700列よりも多い列、および1300行よりも多い行を含み得る。たとえば、デバイスは、少なくとも750列と、少なくとも1334行とを含み得る。たとえば、デバイスは、少なくとも1080列と、少なくとも1920行とを含み得る。各サブ画素212の発光は、走査信号線214(すなわち、水平制御線)上、および列データ線216(すなわち、垂直制御線)上に設けられた信号によって制御され得る。走査信号線214および列データ線216は、サブ画素に電気的に接続されており、提供される信号が、サブ画素の発光素子に提供される電流の駆動量を決定し得る。水平および垂直は、コンピューティングデバイスのディスプレイパネル200が使用される向きにあるときの線の向きを指し得る。水平信号線214および/または画素の行には、ディスプレイパネル200のアクティブ領域207の上部206からディスプレイパネル200のアクティブ領域207の下部208に順次番号が付けられ得る。アクティブ領域207の上部206は、ディスプレイパネル200がユーザに視聴される向きにあるときのアクティブ領域207の上部を指す。いくつかの実施態様では、図2に示すように、1つの行にあるすべてのサブ画素は、同じ走査信号線によって駆動され得、1つの列にあるすべてのサブ画素は、同じ列データ線によって駆動され得る。
表示画素アレイ110の走査信号線214は、線駆動部240によって制御される。列データ線は、列線駆動部220によって制御される。タイミングコントローラ(TC)230は、線駆動部240向けの信号および列線駆動部220向けの信号を制御して、サブ画素からの所望の発光を実現するために個々のサブ画素に信号が適切なタイミングで送られることを保証し得る。
ディスプレイパネル200上に表示される各画像フレームの間、水平走査信号線214は、画素の行に信号を順次および/または逐次提供し得る。1つの実施態様では、画素の最初および/または1番上の行は、フレームの始まりの位置またはその近くの信号を受信し得、画素の最後および/もしくは最も下ならびに/または一番下の行は、フレームの終わりの位置またはその近くの信号を受信し得る。走査線駆動部240によって走査線214でサブ画素に提供された信号は、ディスプレイパネルに新しいフレームが提供されたときに新しいデータ信号を受信するためのサブ画素を初期化およびリセットするために、ならびに画素への駆動電流をオンまたはオフにするために使われ得る。
列データ線216は、(たとえば、サブ画素に対応付けられたサブ画素回路まで画素を駆動するためのデータ電圧を書き込むことによって)各サブ画素列のサブ画素を制御するための信号を提供し得る。分かりやすくするため、拡大部分210には、2つの列データ線が示されているが、ディスプレイパネル200にはそれよりも多くのデータ線が存在する。列データ線216は、ディスプレイパネル200のアクティブ領域207の画素の列に信号を提供し得る。水平走査信号線214および列データ線216は、一緒になってディスプレイパネル200上の個々のサブ画素に信号を提供して、個々のサブ画素に、ユーザに見える特定の量および特定の色の光を出射させる。
ディスプレイパネル200のタイミングコントローラ230は、パネルのアクティブ領域207の画素を駆動するための信号をタイミングコントローラ230に提供できる外部プロセッサ235(たとえば、SoC(System-On-A-Chip)の一部であるGPUまたはプロセッサ)と通信できる。タイミングコントローラ230は、たとえば、CPU(中央処理装置)を備える外部プロセッサ235からの制御信号を受信できる。
サブ画素からの光の発光を制御するためにサブ画素に電気信号を送ることは、走査線および列線上の電圧レベルのタイミングを制御することを含む。前述したように、高フレームレートおよび/または長いディスプレイ(すなわち、ARが大きいディスプレイ)は、走査線および列線上の信号のスイッチング周波数が高くなることにつながり得る。これに加えて、アスペクト比が大きいことにより列線の寄生容量が大きくなることは、ディスプレイパネルを駆動する際のダイナミック消費電力が不必要に高くなることにつながり得る。したがって、1つの列線が多くの画素に接続されるとき、および/またはディスプレイが高フレームレートで動作しているとき、画面上に新しい画像を表示している画素に新しい画像データをプログラムするために実際に必要とされる電圧レベルの変化の回数を減らす/最小限に抑えることが望ましいであろう。
図3Aは、ディスプレイの第1の色、第2の色、および第3の色(たとえば、赤色、緑色、および青色)のサブ画素からなるペンタイルRGBGアレイ300、ならびにサブ画素を駆動する論理積回路の概略図である。赤色サブ画素、緑色サブ画素、および青色サブ画素のそれぞれは、対応する色のLEDを含み得る。ペンタイルRGBGアレイ300の各行では、緑色サブ画素302が、交互に配置されている赤色サブ画素304および青色サブ画素306に挟まれている。図3Aに示すように、緑色サブ画素LEDは、ドット柄のひし形で示され、赤色サブ画素LEDは、横縞模様のひし形で示され、青色サブ画素LEDは、縦縞模様のひし形で示されている。図3Aでは、アレイのLEDを駆動する回路が四角形で示されており、当該回路が駆動するLEDの色に対応する大文字と、2桁のインデックス値とでラベル付けられている。ここで、インデックス値の2桁目は、駆動LEDの番号順(たとえば、上から下)での行番号を示し、インデックス値の1桁目は、指定の行の指定の色のLEDの番号順(たとえば、左から右)での番号を示す。よって、たとえば、R11とラベル付けられた回路は、一番上の行の左端の列の赤色LEDを駆動し、G11とラベル付けられた回路は、一番上の行の2列目の緑色LEDを駆動し、R12とラベル付けられた回路は、一番上から2行目の3列目の赤色LEDを駆動する(これは、左から右に進む場合、2列目の1番目の赤色LEDである)などである。
ペンタイルRGBGアレイ300に含まれる列は、すべてが緑色サブ画素302である列と、赤色サブ画素304と青色サブ画素306とが交互に配置された列とが交互に配置されている。たとえば、列線332上で供給される電圧信号S1によってサブ画素が駆動される図3Aに示す左端の列は、当該列の交互の行に赤色と青色とが交互するサブ画素を含み、左端の列の近隣にある列は、列線334上で供給される電圧信号S2によって駆動されるすべてが緑色サブ画素を含む。
ペンタイルRGBGアレイ300では、ディスプレイの画素308は、赤色サブ画素304と緑色サブ画素302との組合せ、または青色サブ画素306と緑色サブ画素302との組合せを含むと考えることができる。よって、ペンタイルRGBGアレイ300の画素は、色のスペクトルを提供できる。近年の高解像度ディスプレイでは画素が密に束ねられているので、ユーザは、概して、個々の画素308を認識することができず、ユーザが認識するアレイ300の全体的な効果は、ディスプレイ上のあらゆる位置からあらゆる色が出射できる、ということである。さらには、サブ画素のペンタイルRGBGアレイ配置では、サブ画素の従来のRGBストライプ配置(2つの画素に対してRGBRGBのサブ画素)と比較して、特定の色(たとえば、赤色および青色)のサブ画素の数を減らすことができるので、サブ画素のペンタイルRGBGアレイを採用するディスプレイパネルは、同じ解像度の従来のRGBストライプディスプレイよりも1/3少ない数のサブ画素を用いる。よって、サブ画素のペンタイルRGBGアレイ配置では、より高い解像度かつより明るいデバイスが可能になる。
図3Bは、ペンタイルRGBGアレイの個々のサブ画素300のアドレス指定を示すタイミング図350である。タイミング図350では、走査[1]310の状態は、1行目のサブ画素を制御する走査線に印加される電圧を表し、走査[2]312の状態は、2行目のサブ画素を制御する走査線に印加される電圧を表し、走査[3]314の状態は、3行目のサブ画素を制御する走査線に印加される電圧を表す。4行目のサブ画素を制御する走査線の状態は、図3Bに示されていないが、線310、312、および314からの延長であることは理解できるであろう。列線316の状態は、1列目のサブ画素を制御する列線に印加される電圧を表し、列線318の状態は、2列目のサブ画素を制御する列線に印加される電圧を表し、列線320の状態は、3行目の列のサブ画素を制御する列線に印加される電圧を表し、列線322の状態は、4行目の列のサブ画素を制御する列線に印加される電圧を表す。
走査線310、312、314、ならびに列線上で供給される信号S1、S2、S3、およびS4の状態は、1行目、2行目、および3行目に対応する個々の走査線310、312、314上で、電圧が高レベル状態と低レベル状態との間で固定期間切り替えられることを示す。ある行の走査線上の電圧が「ON」である場合(これは、画素回路のPチャネルトランジスタスイッチ用の走査線の電圧レベルが低レベルである場合)、これにより、ONである行のサブ画素用の列線上で供給される信号S1、S2、S3、およびS4によって、当該行のサブ画素回路を新しいデータ電圧で更新できるようになる。この行の走査線上の信号が「OFF」である場合(これは、画素回路のPチャネルトランジスタスイッチ用の走査線の電圧レベルが高レベルである場合)、当該行のサブ画素は、列データ線から切断されて更新できなくなる。
ディスプレイパネル上での画像表示は、多くの場合、隣接する画素が類似した色および明るさを有している必要があるので、パネルのサブ画素を駆動する従来技術は、概して、画像をレンダリングするために列データ線に印加される電圧レベルが比較的大きく変化することにつながる。たとえば、赤色サブ画素(V)に送られる電圧制御信号が最大値(たとえば、V=255。ここで、ディスプレイの領域全体に赤色の画像をレンダリングすることを考えると、Vは、0~255の整数の値を有し得る)になり、青色サブ画素および緑色サブ画素(それぞれ、VおよびV)に送られる電圧制御信号が最小値(たとえば、V=0、V=0。ここでは、VおよびVは、0~255の整数の値を有し得る)になる。
図4は、すべてが赤色である画像が表示される時のペンタイルRGBGアレイの個々のサブ画素のアドレス指定を示すタイミング図450である。タイミング図450では、走査[1]410の状態は、1行目のサブ画素を制御する走査線に印加される電圧を表し、走査[2]412の状態は、2行目のサブ画素を制御する走査線に印加される電圧を表し、走査[3]414の状態は、3行目のサブ画素を制御する走査線に印加される電圧を表す。列線416の状態は、1列目のサブ画素を制御する列線に印加される電圧を表し、列線418の状態は、2列目のサブ画素を制御する列線に印加される電圧を表す。
走査線410、412、414、ならびに列線上で供給される信号S1およびS2の状態は、アレイの交互の行の画素がアドレス指定されると、列線416に印加される電圧が最大値と最小値との間で切り替わるので、赤色サブ画素がオンになり、青色サブ画素がオフになることを示し、列線418に印加される電圧が一定の最小値のままであるので、緑色サブ画素がオフになることを示す。赤色サブ画素および青色サブ画素を交互にアドレス指定する列線416上の電圧の高速スイッチングは、サブ画素がアドレス指定されると寄生容量損失が大きくなってしまうことにつながり得る。
図5Aは、ディスプレイパネルの第1の色、第2の色、および第3の色(たとえば、赤色、緑色、および青色)のサブ画素のアレイ(たとえば、ペンタイルRGBGアレイ)500、およびサブ画素の行を駆動するための走査順序の概略図である。ここで、走査順序は、アレイを備えるディスプレイパネルを操作するときの寄生容量による電力損失を抑えることができる。図3Aのアレイ300のように、アレイ500は、第1の色のサブ画素、第2の色のサブ画素、および第3の色のサブ画素、という繰り返しパターンで複数の画素を含む。アレイ500は、複数のサブ画素行を含み、アレイ500の各行では、緑色サブ画素が、交互に配置されている赤色サブ画素および青色サブ画素に挟まれている。図5Aでは、アレイのLEDを駆動する回路が四角形で示されており、当該回路が駆動するLEDの色に対応する大文字と、2桁のインデックス値とでラベル付けられている。ここで、インデックス値の2桁目は、駆動LEDの行番号(上から下)を示し、インデックス値の1桁目は、指定の行の指定の色のLEDの番号(左から右)を示す。よって、たとえば、R11とラベル付けられた回路は、一番上の行の左端の列の赤色LEDを駆動し、G11とラベル付けられた回路は、一番上の行の2列目の緑色LEDを駆動し、R12とラベル付けられた回路は、一番上から2行目の3列目の赤色LEDを駆動する(これは、左から右に進む場合、2列目の1番目の赤色LEDである)などである。
図5Aに示すサブ画素の行は、第1の色(たとえば、赤色)のサブ画素、第2の色(たとえば、緑色)のサブ画素、第3の色(たとえば、青色)のサブ画素、そして第1の色のサブ画素、という繰り返しパターンで配置されたサブ画素を含む。たとえば、一番上の行は、左から右に、サブ画素R11、G11、B11、G21…を含む。アレイ500の列は、交互に、(a)第1の色のサブ画素と第3の色のサブ画素とを有する列と、(b)第2の色のサブ画素のみを有する列の繰り返しパターンで配置されたサブ画素を含み得る。たとえば、左端の列は、上から下に、サブ画素R11、B12、R13、B14…を含み、左から2列目は、緑色サブ画素のみのサブ画素を含む。
たとえば、図3Bおよび図4で上述したように比較的おおきな寄生容量損失につながってしまう、画素の各行を上から下に順次にアドレス指定するのではなく、先ず、図5Aの画素の奇数行が上から下に順次アドレス指定され得、その後、画素の偶数行が上から下に順次アドレス指定され得る。よって、図5に示す8行の画素からなるアレイの場合、画素の行が走査される順序は、1行目、3行目、5行目、7行目、2行目、4行目、6行目、8行目であり得る。ここで、1番目の行は、アレイの一番上の行であり、8番目の行は、アレイの一番下の行である。このように、ディスプレイパネル上にフレームをレンダリングする期間の間、走査信号は、第1の列セット(たとえば、左端の列と、左から5番目の列とを含むセット)のサブ画素に提供されて先ず第1の色(たとえば、赤色)の(たとえば、すべての)サブ画素、その後、第3の色(たとえば、青色)の(たとえば、すべての)サブ画素に提供され、第2の列セット(たとえば、左から3番目の列と、左から7番目の列とを含むセット)のサブ画素に提供されて先ず第3の色の(たとえば、すべての)サブ画素、その後、第1の色の(たとえば、すべての)サブ画素に提供され得る。
画素の行をこの順序でアドレス指定した場合、共通の列線に接続された列のサブ画素では、共通の色(たとえば、赤色)のサブ画素のすべてが、異なる色(たとえば、青色)のサブ画素よりも先にアドレス指定され、これによって、寄生容量による電力損失を抑えることができる。なぜならば、一般的に、それぞれ異なる色のサブ画素への信号の提供を切り替える際は、列線上の電圧レベルの変化が比較的少ないためである。すなわち、ある1つの色のOLEDからの光出力を制御するすべての回路には、別の色のOLEDを制御する回路に信号よりも前に信号が提供されるので、ディスプレイパネル200上に画像がレンダリングされたときの列線上の電圧レベルの変化はほとんどないであろう。
図5Bは、ペンタイルRGBGアレイ500の個々のサブ画素のアドレス指定を示すタイミング図550である。タイミング図550では、走査[1]510の状態は、1行目のサブ画素を制御する走査線に印加される電圧を表し、走査[2]512の状態は、2行目のサブ画素を制御する走査線に印加される電圧を表し、走査[3]514の状態は、3行目のサブ画素を制御する走査線に印加される電圧を表し、走査[4]516の状態は、4行目のサブ画素を制御する走査線に印加される電圧を表し、走査[5]518の状態は、5行目のサブ画素を制御する走査線に印加される電圧を表し、走査[6]520の状態は、6行目のサブ画素を制御する走査線に印加される電圧を表し、走査[7]522の状態は、7行目のサブ画素を制御する走査線に印加される電圧を表し、走査[8]524の状態は、8行目のサブ画素を制御する走査線に印加される電圧を表す。信号S1の状態は、1列目のサブ画素を制御する列線に印加される電圧を表し、信号S2の状態は、2列目のサブ画素を制御する列線に印加される電圧を表す。
信号S1の状態から分かるように、先ず、赤色サブ画素R11、R13、R15、R17からの発光を制御するための列線に電圧が印加されて、その後、青色サブ画素B12、B14、B16、B18からの発光を制御するための列線に電圧が印加されるので、列線上で赤色画素を制御する電圧から青色画素を制御する電圧への遷移は、フレーム当たり1回しか行われない。これによって、奇数行が先ず走査された後に偶数行が走査されるこの走査順序、または、偶数行が先ず走査された後に奇数行が走査されるこの走査順序で、ディスプレイパネル上に画像をレンダリングするときの寄生容量による電力損失を抑えることができるであろう。
図5Cは、先ずアレイ500の奇数行が上から下に順次走査された後にアレイ500の偶数行が下から上に順次走査される別の実施態様における、ペンタイルRGBGアレイ500の個々のサブ画素のアドレス指定を示すタイミング図570である。信号S1の状態から分かるように、先ず、赤色サブ画素R11、R13、R15、R17からの発光を順番に制御するための列線に電圧が印加され、その後、青色サブ画素B18、B16、B14、B12からの発光を順番に制御するための列線に電圧が印加され、列線上で赤色画素を制御する電圧から青色画素を制御する電圧への遷移がフレーム当たり1回しか行われない。これによって、奇数行が先ず走査された後に偶数行が走査されるこの走査順序、または、偶数行が先ず走査された後に奇数行が走査されるこの走査順序でディスプレイパネル上に画像をレンダリングするときの寄生容量による電力損失も抑えられるであろう。
図6Aは、タイミングコントローラ606に各々が電気的に接続された奇数線駆動部602と偶数線駆動部604とを含んだ対の線駆動部の概略図である。奇数線駆動部602と偶数線駆動部604は、ディスプレイパネル200の線駆動部240のように動作して、ディスプレイパネルの走査線上の信号を駆動し、パネルのサブ画素からの光の発光を制御する。奇数線駆動部602はディスプレイパネルの奇数の線に信号を駆動し、偶数線駆動部604はディスプレイパネルの偶数の線に信号を駆動する。奇数線駆動部602および偶数線駆動部604は、タイミングコントローラ606から受信する開始パルス信号(SP)およびクロック信号(CLK1、CLK2)を受信することでトリガーされて、ディスプレイパネルに提供される走査駆動信号を生成する。
図6Bは、開始パルス信号およびクロック信号が奇数線駆動部602および偶数線駆動部604に提供されるタイミングを示し、線駆動部602、604によって生成され、ディスプレイパネルに提供される走査信号を示す概略タイミング図である。実施態様では、タイミングコントローラ606は、フレーム期間当たり1回、偶数線駆動部604に第1の開始パルス信号(SP_EVEN)を(たとえば、フレーム時間の始めに)提供し得、奇数線駆動部602に第2の開始パルス信号(SP_ODD)を(たとえば、フレーム時間の中間点で)提供し得、奇数線駆動部602と偶数線駆動部604の両方に同じクロック信号(CLK1およびCLK2)を提供し得る。第2の開始パルス信号(SP_ODD)が奇数線駆動部602によって受信されると、クロック信号CLK1およびCLK2によって、奇数線駆動部がディスプレイパネルに提供した走査信号がアクティブ化され得、第1の開始パルス信号(SP_EVEN)が偶数線駆動部604によって受信されると、クロック信号CLK1およびCLK2によって偶数線駆動部によって、ディスプレイパネルに提供された走査信号がアクティブ化され得る。フレーム期間の始めにSP_ODD信号を提供し、フレーム期間の中間点近くでSP_EVEN信号を提供することによって、奇数線駆動部によってアドレス指定されたすべての行に走査信号が提供された後、ディスプレイパネルの全線がアドレス指定されるまでに、奇数線駆動部602が生成した走査信号が順次提供されてディスプレイパネルの奇数の線が走査され得、その後、偶数線駆動部604が生成した走査信号が順次提供されてディスプレイパネルの偶数の線が走査され得る。
図7Aは、タイミングコントローラ606に各々が電気的に接続された奇数線駆動部702と偶数線駆動部704とを含んだ対の線駆動部の概略図である。奇数線駆動部702と偶数線駆動部704は、ディスプレイパネル200にある線駆動部240のように動作して、ディスプレイパネルの走査線上の信号を駆動し、パネルのサブ画素からの光の発光を制御する。奇数線駆動部702はディスプレイパネルの奇数の線に信号を駆動し、偶数線駆動部704はディスプレイパネルの偶数の線に信号を駆動する。奇数線駆動部702および偶数線駆動部704は、タイミングコントローラ706から受信する開始パルス信号(SP)およびクロック信号(CLK1、CLK2)によってトリガーされて、ディスプレイパネルに提供される走査駆動信号を生成する。
図7Bは、開始パルス信号およびクロック信号が奇数線駆動部702および偶数線駆動部704に提供されるタイミングを示し、線駆動部702、704によって生成され、ディスプレイパネルに提供される走査信号を示す概略タイミング図である。実施態様では、タイミングコントローラ706は、奇数線駆動部702および偶数線駆動部704に開始パルス信号(SP_commonまたはSP)をフレーム期間当たり2回(たとえば、フレーム時間の始めと、フレーム時間の中間地点に)提供し得、奇数線駆動部702に第1のクロック信号(CLK1_OおよびCLK2_O)を提供し得、偶数線駆動部704に第2のクロック信号(CLK1_EおよびCLK2_E)を提供し得る。第1のクロック信号(CLK1_OおよびCLK2_O)は、フレーム期間の前半にタイミングコントローラ706から奇数線駆動部702に送られて、ドライバー702からディスプレイパネルの奇数行にあるサブ画素への走査信号の提供を有効化し得、第2のクロック信号(CLK1_EおよびCLK2_E)は、フレーム期間の後半にタイミングコントローラ706から偶数線駆動部704に送られて、ドライバー702からディスプレイパネルの偶数行にあるサブ画素への走査信号の提供を有効化し得る。
フレーム期間の間に奇数および偶数の線駆動部702、704によって第1の開始パルス信号(SP_commonまたはSP)が受信されると、タイミングコントローラ706によって奇数線駆動部702に送られるクロック信号CLK1_OおよびCLK2_Oによって、奇数線駆動部がディスプレイパネルに提供した走査信号がアクティブ化され得る。フレーム期間の間に奇数および偶数の線駆動部702、704によって第2の開始パルス信号(SP_commonまたはSP)が受信されると、タイミングコントローラ706によって偶数線駆動部704に送られるクロック信号CLK1_EおよびCLK2_Eによって、偶数線駆動部がディスプレイパネルに提供した走査信号がアクティブ化され得る。フレーム期間の前半にCLK1_O信号およびCLK2_O信号を提供してディスプレイパネルの奇数行への走査信号をアクティブ化し、奇数線駆動部によってアドレス指定されたすべての行に走査信号が提供された後にフレーム期間の後半にCLK1_E信号およびCLK2_E信号を提供することによって、ディスプレイパネルの全線がアドレス指定されるまでに、奇数線駆動部702が生成した走査信号がディスプレイパネルの奇数走査線に順次提供され、その後、偶数線駆動部704が生成した走査信号がディスプレイパネルの偶数走査線に順次提供され得る。
図8Aおよび図8Bは、図7Aおよび図7Bの実施態様と類似しているが、フレーム期間当たり1つのSP(開始パルス)が使用され得る別の実施態様を示す図である。
図8Aは、タイミングコントローラ806に各々が電気的に接続された奇数線駆動部802および偶数線駆動部804を含んだ対の線駆動部の概略図である。
図8Bは、開始パルス信号およびクロック信号が奇数線駆動部802および偶数線駆動部804に提供されるタイミングを示し、線駆動部802、804によって生成され、ディスプレイパネルに提供される走査信号を示す概略タイミング図である。実施態様では、タイミングコントローラ806は、線駆動部のうち1つに(たとえば、奇数線駆動部802に)開始パルス信号(SP_commonまたはSP)をフレーム期間当たり1回(たとえば、フレーム時間の最初)提供し得、奇数線駆動部802に第1のクロック信号(CLK1_OおよびCLK2_O)を提供し得、偶数線駆動部804に第2のクロック信号(CLK1_EおよびCLK2_E)を提供し得る。第1のクロック信号(CLK1_OおよびCLK2_O)は、フレーム期間の前半にタイミングコントローラ806から開始パルス(たとえば、奇数線駆動部802)を受信する線駆動部に送られて、ドライバー802からディスプレイパネルの奇数行にあるサブ画素への走査信号の提供を有効化し得、第2のクロック信号(CLK1_EおよびCLK2_E)は、フレーム期間の後半にタイミングコントローラ806からその他の線駆動部(たとえば、偶数線駆動部804)に送られて、ドライバー802からディスプレイパネルの偶数行にあるサブ画素への走査信号の提供を有効化し得る。
奇数線駆動部802から出力される最後の走査信号(たとえば、奇数線駆動部から最後の奇数行のディスプレイパネルに送られた走査信号)は、偶数線駆動部804に提供されて偶数線駆動部804からディスプレイパネルへの走査信号の提供を有効化させるためのSP信号としても機能し得る。よって、タイミングコントローラからはフレーム期間当たり1つのSP信号だけを送信するだけでよく、2つの線駆動部802、804のうち一方にだけSP信号が送信され得る。線駆動部のうち1つのみにSP信号が送られることによって、タイミングコントローラ806から線駆動部802、804の両方にSP信号が送られる場合よりもディスプレイパネルのアクティブ領域を囲うベゼルを狭くすることが可能になるであろう。
図9Aおよび図9Bは、図8Aおよび図8Bの実施態様と類似しているが、たとえば、図5Cと関連付けて図示および説明したように、ディスプレイパネルの奇数行が1方向(たとえば、上から下)に走査され、ディスプレイパネルの偶数行が第1方向とは反対方向(たとえば、下から上)に走査される別の実施態様を示す図である。
図9Aは、タイミングコントローラ906に各々が電気的に接続された奇数線駆動部902および偶数線駆動部904を含む対の線駆動部の概略図である。
図9Bは、開始パルス信号およびクロック信号が奇数線駆動部902および偶数線駆動部904に提供されるタイミングを示し、線駆動部902、904によって生成され、ディスプレイパネルに提供される走査信号を示す概略タイミング図である。実施態様では、タイミングコントローラ906は、線駆動部のうち1つに(たとえば、奇数線駆動部902に)開始パルス信号(SP_commonまたはSP)をフレーム期間当たり1回(たとえば、フレーム時間の最初)提供し得、奇数線駆動部902に第1のクロック信号(CLK1_OおよびCLK2_O)を提供し得、偶数線駆動部904に第2のクロック信号(CLK1_EおよびCLK2_E)を提供し得る。第1のクロック信号(CLK1_OおよびCLK2_O)は、フレーム期間の前半にタイミングコントローラ906から開始パルス(たとえば、奇数線駆動部902)を受信する線駆動部に送られて、ドライバー902からディスプレイパネルの奇数行にあるサブ画素への走査信号の提供を有効化し得、第2のクロック信号(CLK1_EおよびCLK2_E)は、フレーム期間の後半にタイミングコントローラ906からその他の線駆動部(たとえば、偶数線駆動部904)に送られて、ドライバー902からディスプレイパネルの偶数行にあるサブ画素への走査信号の提供を有効化し得る。
奇数線駆動部902から出力される最後の走査信号(たとえば、奇数線駆動部から最後の奇数行のディスプレイパネルに送られた走査信号)は、偶数線駆動部904に提供されて偶数線駆動部904からディスプレイパネルへの走査信号の提供を有効化させるためのSP信号としても機能し得る。一番上の奇数行を駆動する奇数線駆動部が備える回路にSP信号が提供されると、ディスプレイパネルの奇数行の走査は1方向(たとえば、上から下)に進み、ディスプレイパネルの一番下にある偶数行を駆動する偶数線駆動部904が備える回路に奇数線駆動部902から出力された最後の走査信号が提供されると、ディスプレイパネルの偶数行の走査は、第1方向(たとえば、下から上)とは反対方向に進む。
図10Aおよび図10Bは、図9Aおよび図9Bの実施態様と類似しているが、ディスプレイパネルの奇数行が奇数線駆動部1002によって1方向(たとえば、上から下)に走査され、ディスプレイパネルの偶数行が偶数線駆動部1004によって第1方向とは反対方向(たとえば、下から上)に走査される別の実施態様を示す図であり、線駆動部の両方がタイミングコントローラ1006に電気的に接続されている。ドライバー1002、1004のそれぞれに、タイミングコントローラ1006によって同じクロック信号CLK1、CLK2が提供され、奇数線駆動部1002から出力された最後の走査信号(たとえば、奇数線駆動部から最後の奇数行のディスプレイパネルに送られた走査信号)は、偶数線駆動部1004に提供されて偶数線駆動部1004からディスプレイパネルへの走査信号の提供を有効化させるためのSP信号としても機能し得る。よって、一番上の奇数行を駆動する奇数線駆動部が備える回路にSP信号が提供されると、ディスプレイパネルの奇数行の走査は1方向(たとえば、上から下)に進み、ディスプレイパネルの一番下にある偶数行を駆動する偶数線駆動部1004が備える回路に奇数線駆動部1002から出力された最後の走査信号が提供されると、ディスプレイパネルの偶数行の走査は、第1方向(たとえば、下から上)とは反対方向に進む。
図11は、本明細書に記載の技術に係る、ディスプレイパネルを駆動するための処理1100の概略図である。ここで、ディスプレイパネルは、第1の色(たとえば、赤色)の複数のサブ画素と、第2の色(たとえば、緑色)の複数のサブ画素と、第3の色(たとえば、青色)の複数のサブ画素とを備える。第1の色の複数のサブ画素、第2の色の複数のサブ画素、および第3の色の複数のサブ画素は、複数の行と複数の列とを有するアレイ状に配置され、アレイの行は、第1の色のサブ画素、第2の色のサブ画素、第3の色のサブ画素、第2の色のサブ画素という繰り返しパターンで配置されたサブ画素を含み、サブ画素を含んだアレイの列は、交互に、(a)第1の色のサブ画素と第3の色のサブ画素の繰り返しパターンで配置されたサブ画素と、(b)第2の色のサブ画素のみを含むサブ画素とを含み、ディスプレイパネルは、さらに、複数の走査線と、複数の列線とを備え、アレイの列の各サブ画素は、複数の列線のうち同じ列線に電気的に接続されている。
処理1100は、走査線からの電気信号および列線からの電気信号を各サブ画素に提供することを含む(1102)。ここで、提供される信号は、サブ画素の発光素子からの光出力を制御する。処理は、表示装置上にフレームをレンダリングするための期間に、1つ以上の線駆動部からサブ画素の第1の列セットに含まれるサブ画素に、第1の色のサブ画素に先ず提供してから第3の色のサブ画素に提供するよう、走査信号を提供し、1つ以上の線駆動部からサブ画素の第2の列セットに含まれるサブ画素に、第3の色のサブ画素に先ず提供してから第1の色のサブ画素に提供するよう、走査信号を提供することをさらに含む(1104)。
明細書および/または添付の図面では、いくつかの実施の形態について開示した。本開示は、このような例示的な実施の形態に限定されない。「および/または」という用語の使用は、記載した関連項目のうちの1つ以上の項目のいかなる組合せも含む。特段の記載が無い限り、専門用語は、一般的かつ記述的意味で使われており、限定ではない。本明細書において使用するとき、空間的に相対的な用語(たとえば、~の前、~の後ろ、~の上方、~の下方など)は、添付の図面に示した向きに加えて、使用中および動作時のデバイスの様々な向きを含む。たとえば、モバイルコンピューティングデバイスの「前面」は、ユーザに面した面であり得、この場合、「~の前」という表現は、ユーザに近い側を意味する。
本明細書に記載したように、上述の実施態様の特定の特徴を例示したが、今では、当業者であれば、多くの変形例、代替例、変更例、および均等物に想到するであろう。そのため、当然ながら、特許請求の範囲は、このような変形例および変更例のすべてを実施態様の範囲に包含するものとする。これらはほんの一例として提示されたに過ぎず、限定ではなく、形式および詳細に様々な変更がなされ得ることを理解されたい。本明細書に記載の装置および/または方法のいずれの部分も、相互に排他的な組み合わせを除くあらゆる組合せに組み合わされ得る。
本明細書に記載の実施態様は、記載の異なる実施態様の機能、構成要素、および/または特徴の様々な組み合わせならびに/もしくは部分的な組み合わせを含み得る。
上記説明では、数多くの詳細を記載した。しかしながら、本開示の実施態様がこれらの具体的な詳細がなくても実現できることは、本開示の恩恵を受ける当業者には明らかになるであろう。場合によっては、説明を曖昧にしてしまわないように、周知の構造およびデバイスは、詳細な図ではなく、ブロック図で示した。
詳細な説明のうちのいくつかの部分は、コンピュータのメモリ内のデータビットに対する操作のアルゴリズムおよびシンボル表現の観点から提示されている。これらのアルゴリズムによる記載および表現は、データ処理技術分野の当業者が自身の仕事内容を、最も効果的に他の当業者に伝えるために用いられる手段である。本明細書におけるアルゴリズムは、概して、所望の結果に導く自己矛盾のないステップのシーケンスであると考えられる。当該ステップは、物理量の物理的な操作を必要とするステップである。通常、必須ではないが、これらの量は、記憶、転送、結合、比較、その他操作が行える電気信号、または磁気信号の形をとる。時には、主に一般的な使用上の理由から、これらの信号を、ビット、値、要素、シンボル、文字、用語、数字などと呼ぶことが好都合であることは明らかである。
しかしながら、これらのおよび同様の用語のすべては、適切な物理量に対応付けられており、これらの量に付された便利な名称に過ぎないことを留意されたい。上記説明から明らかなように特に具体的に明示されていない限り、「識別する(identifying)」、「判断する(determining)」、「算出する(calculating)」、「検出する(detecting)」、「送信する(transmitting)」、「受信する(receiving)」、「生成する(generating)」、「記憶する(storing)」、「ランク付けする(ranking)」、「抽出する(extracting)」、「取得する(obtaining)」、「割り当てる(assigning)」、「分割する(partitioning)」、「計算する(computing)」、「フィルタ処理する(filtering)」、「変更する(changing)」などの用語を用いた記述は、説明全体を通して、コンピュータシステムのレジスタおよびメモリ内の、物理(例えば、電子)量で表されるデータを操作して、コンピュータシステムメモリ、レジスタ、またはその他のこのような情報記憶装置、送信装置もしくは表示装置内の物理量として同様に表されるその他のデータに変換するコンピュータシステムまたは同様の電子コンピューティングデバイスのアクションおよび処理を指すことが分かる。
また、本開示の実施態様は、本明細書に記載の動作を実行するための装置に関してもよい。この装置は、要求される目的を実現するために特別に構成されていてもよく、コンピュータに記憶されたコンピュータプログラムによって選択的に起動または再構成される汎用コンピュータを備えてもよい。このようなコンピュータプログラムは、フロッピー(登録商標)ディスク、光ディスク、CD-ROM、および光磁気ディスクを含む任意の種類のディスク、ROM(Read-Only Memory)、RAM(Random Access Memory)、EPROM、EEPROM、磁気カードもしくは光カード、フラッシュメモリ、または電子命令を記憶するのに適した任意の種類の媒体など、非一時的なコンピュータ読み取り可能な記憶媒体に記憶されてもよいが、これらに限定されない。
「例(example)」または「例示的な(exemplary)」という単語は、本明細書では、実施例、例、または例示として機能することを意味する。「例」または「例示的な」と本明細書に記載される態様および設計のいずれも、その他の態様もしくは設計よりも好ましいまたは有利であると必ずしも解釈されない。むしろ、「例」または「例示的な」という単語を使用することは、概念を詳細に提示することを意図する。本明細書において使用するとき、「または(or)」という単語は、排他的「または」ではなく、包含的「または」を意味する。すなわち、特段の指定のない限り、または文脈から明らかではない限り、「Xは、AまたはBを含む」は、自然な包含的な並び替えのすべてを意味する。すなわち、XがAを含む場合、XがBを含む場合、または、XがAおよびBの両方を含む場合、上記のいずれの例においても「XがAまたはBを含む」が成立する。これに加えて、本明細書および添付のクレームにおいて使用される冠詞「a」および「an」は、単数形を対象とすると特段の指定のない限り、または文脈から明らかではない限り、概して、「1つ以上の」を意味すると解釈されるべきである。また、「実施態様」もしくは「一実施の形態」または「実施態様」もしくは「一実施態様」という用語の全体を通した使用は、そのような説明のない限り、同じ実施の形態または同じ実施態様を意味する訳ではない。さらには、「第1」、「第2」、「第3」、「第4」などの用語は、本明細書において使用するとき、様々な素子間で区別するためのラベルという意味であり、数字表記に従った順序という意味が必ずしもあるわけではない。
本明細書において示したアルゴリズムおよび表示は、特定のコンピュータまたはその他の装置に固有に関連するものではない。本明細書における教示に従って、プログラムとともに様々な汎用システムを利用してもよく、必要な方法ステップを実行するために、より特化した装置を構成することが便利であることが示されるだろう。様々なこうしたシステムに必要な構造は、以下の説明から明らかになるであろう。これに加えて、特定のプログラミング言語を例に本開示を説明していない。本明細書に記載の本開示の教示を実現するために、様々なプログラミング言語を利用してもよいことが分かるであろう。
上記説明では、本開示のいくつもの実施態様をよく理解してもらうために、具体的なシステム、構成要素、方法の例など多くの具体的な詳細について説明した。しかしながら、本開示の少なくともいくつかの実施態様は、これらの具体的な詳細がなくても実施できることは、当業者には明らかになるであろう。その他の例では、本開示を不必要に曖昧にしてしまわないように、周知の構成要素または方法については詳細に説明しておらず、単純なブロック図の形式で提示している。よって、上述した具体的な詳細は、例に過ぎない。特定の実施態様は、これらの具体例とは異なる場合があるが、それでも本開示の範囲に含まれると考えられる。
上記説明は、例示であり、限定ではないと理解されたい。当業者には、上記説明を読んで理解すれば、多くの実施態様が明らかになるであろう。そのため、本開示の範囲は、添付のクレームを参照して、このようなクレームの権利が与えられる均等物の全範囲とともに示されるべきである。

Claims (20)

  1. 表示装置であって、
    第1の色の複数のサブ画素と、
    第2の色の複数のサブ画素と、
    第3の色の複数のサブ画素とを備え、前記第1の色の複数のサブ画素、前記第2の色の複数のサブ画素、および前記第3の色の複数のサブ画素はアレイ状に配置され、前記アレイは、複数の行と複数の列とを有し、前記アレイの行は、前記第1の色のサブ画素、前記第2の色のサブ画素、前記第3の色のサブ画素、前記第2の色のサブ画素という繰り返しパターンで配置されたサブ画素を含み、前記アレイの列は、交互に、(a)前記第1の色のサブ画素と前記第3の色のサブ画素の繰り返しパターンで配置されたサブ画素と、(b)前記第2の色の複数のサブ画素のみを有するサブ画素とを含み、前記表示装置は、さらに、
    複数の走査線と、
    複数の列線とを備え、
    前記アレイの列の各サブ画素は、前記複数の列線のうち同じ列線に電気的に接続されており、列にある前記複数のサブ画素の各サブ画素は、走査線からの電気走査信号、および当該サブ画素に接続された前記列線からの電気走査信号を受信するように構成され、受信した前記信号は、当該サブ画素の発光素子からの光出力を制御し、
    前記表示装置上にフレームをレンダリングするための期間に、サブ画素の第1の列セットに含まれるサブ画素に、前記第1の色のサブ画素に先ず提供してから前記第3の色のサブ画素に提供するよう、前記電気走査信号を提供し、サブ画素の第2の列セットに含まれるサブ画素に、前記第3の色のサブ画素に先ず提供してから前記第1の色のサブ画素に提供するよう、前記電気走査信号を提供するように構成された1つ以上の線駆動部をさらに備える、表示装置。
  2. 前記1つ以上の線駆動部は、
    前記第1の列セットに含まれる前記第1の色のサブ画素、および前記第2の列セットに含まれる前記第3の色のサブ画素に走査信号を提供するように構成された第1の線駆動部と、
    前記第1の列セットに含まれる前記第3の色のサブ画素、および前記第2の列セットに含まれる前記第1の色のサブ画素に走査信号を提供するように構成された第2の線駆動部とを含む、請求項1に記載の表示装置。
  3. 前記第1の線駆動部および前記第2の線駆動部に電気的に連結されたタイミングコントローラをさらに備え、
    前記タイミングコントローラは、前記表示装置上にフレームをレンダリングするための前記期間に、前記第1の線駆動部に第1の開始パルス信号を提供し、前記第2の線駆動部に第2の開始パルスを提供し、前記第1の線駆動部および前記第2の線駆動部の両方に複数のクロック信号を提供するように構成され、
    前記第1の線駆動部は、提供された前記第1の開始パルス信号、および前記複数のクロック信号に応答して、前記第1の列セットに含まれる前記第1の色のサブ画素および前記第2の列セットに含まれる前記第3の色のサブ画素に前記走査信号を提供するように構成され、
    前記第2の線駆動部は、提供された前記第2の開始パルス信号、および前記複数のクロック信号に応答して、前記第1の列セットに含まれる前記第3の色のサブ画素、および前記第2の列セットに含まれる前記第1の色のサブ画素に走査信号を提供するように構成される、請求項2に記載の表示装置。
  4. 前記第1の線駆動部および前記第2の線駆動部に電気的に連結されたタイミングコントローラをさらに備え、
    前記タイミングコントローラは、前記表示装置上にフレームをレンダリングするための期間に、前記第1の線駆動部および前記第2の線駆動部に共通の開始パルス信号を提供し、前記第1の線駆動部に複数の第1のクロック信号を提供し、前記第2の線駆動部に複数の第2のクロック信号を提供するように構成され、
    前記第1の線駆動部は、提供された前記共通の開始パルス信号、および前記複数の第1のクロック信号に応答して、前記第1の列セットに含まれる前記第1の色のサブ画素、および前記第2の列セットに含まれる前記第3の色のサブ画素に前記走査信号を提供するように構成され、
    前記第2の線駆動部は、提供された前記共通の開始パルス信号、および前記複数の第2のクロック信号に応答して、前記第1の列セットに含まれる前記第3の色のサブ画素、および前記第2の列セットに含まれる前記第1の色のサブ画素に走査信号を提供するように構成される、請求項2に記載の表示装置。
  5. 前記第1の線駆動部および前記第2の線駆動部に電気的に連結されたタイミングコントローラをさらに備え、
    前記タイミングコントローラは、前記表示装置上にフレームをレンダリングするための期間に、前記第1の線駆動部に第1の開始パルス信号を提供し、前記第1の線駆動部に複数の第1のクロック信号を提供し、前記第2の線駆動部に複数の第2のクロック信号を提供するように構成され、
    前記第1の線駆動部は、提供された前記第1の開始パルス信号、および前記複数の第1のクロック信号に応答して、前記第1の列セットに含まれる前記第1の色のサブ画素、および前記第2の列セットに含まれる前記第3の色のサブ画素に前記走査信号を提供し、前記第1の線駆動部は、前記第1の列セットに含まれる前記第1の色のサブ画素のすべて、および前記第2の列セットに含まれる前記第3の色のサブ画素のすべてに走査信号を提供すると、前記第2の線駆動部に第2の開始パルス信号を提供するように構成され、
    前記第2の線駆動部は、提供された前記第2の開始パルス信号、および前記複数の第2のクロック信号に応答して、前記第1の列セットに含まれる前記第3の色のサブ画素、および前記第2の列セットに含まれる前記第1の色のサブ画素に走査信号を提供するように構成される、請求項2に記載の表示装置。
  6. 前記第1の線駆動部は、前記第1の列セットに含まれる前記第1の色のサブ画素、および前記第2の列セットに含まれる前記第3の色のサブ画素に、前記表示装置の上から下に、各列に順番に走査信号を提供するように構成され、
    前記第2の線駆動部は、前記第1の列セットに含まれる前記第3の色のサブ画素、および前記第2の列セットに含まれる前記第1の色のサブ画素に、前記表示装置の下から上に、各列に順番に走査信号を提供するように構成される、請求項2に記載の表示装置。
  7. 前記第1の線駆動部および前記第2の線駆動部に電気的に連結されたタイミングコントローラをさらに備え、
    前記タイミングコントローラは、前記表示装置上にフレームをレンダリングするための期間に、前記第1の線駆動部に第1の開始パルス信号を提供し、前記第1の線駆動部に複数の第1のクロック信号を提供し、前記第2の線駆動部に複数の第2のクロック信号を提供するように構成され、
    前記第1の線駆動部は、提供された前記第1の開始パルス信号、および前記複数の第1のクロック信号に応答して、前記第1の列セットに含まれる前記第1の色のサブ画素、および前記第2の列セットに含まれる前記第3の色のサブ画素に前記走査信号を提供するように構成され、前記第1の線駆動部は、前記第1の列セットに含まれる前記第1の色のサブ画素のすべて、および前記第2の列セットに含まれる前記第3の色のサブ画素のすべてに走査信号を提供すると、前記第2の線駆動部に第2の開始パルス信号を提供するように構成され、
    前記第2の線駆動部は、提供された前記第2の開始パルス信号、および前記複数の第2のクロック信号に応答して、前記第1の列セットに含まれる前記第3の色のサブ画素、および前記第2の列セットに含まれる前記第1の色のサブ画素に走査信号を提供するように構成される、請求項6に記載の表示装置。
  8. 前記第1の線駆動部および前記第2の線駆動部に電気的に連結されたタイミングコントローラをさらに備え、
    前記タイミングコントローラは、前記表示装置上にフレームをレンダリングするための期間に、前記第1の線駆動部に第1の開始パルス信号を提供し、前記第1の線駆動部および前記第2の線駆動部の両方に複数のクロック信号を提供するように構成され、
    前記第1の線駆動部は、提供された前記第1の開始パルス信号、および前記複数のクロック信号に応答して、前記第1の列セットに含まれる前記第1の色のサブ画素、および前記第2の列セットに含まれる前記第3の色のサブ画素に前記走査信号を提供し、前記第1の線駆動部は、前記第1の列セットに含まれる前記第1の色のサブ画素のすべて、および前記第2の列セットに含まれる前記第3の色のサブ画素のすべてに走査信号を提供すると、前記第2の線駆動部に第2の開始パルス信号を提供するように構成され、
    前記第2の線駆動部は、提供された前記第2の開始パルス信号、および前記複数のクロック信号に応答して、前記第1の列セットに含まれる前記第3の色のサブ画素、および前記第2の列セットに含まれる前記第1の色のサブ画素に前記走査信号を提供するように構成される、請求項6に記載の表示装置。
  9. 前記第1の色のサブ画素、前記第2の色のサブ画素、および前記第3の色のサブ画素は、有機発光ダイオードを含み、前記第1の色は、赤色(R)を含み、前記第2の色は、緑色(G)を含み、前記第3の色は、青色(B)を含み、前記第1の色の複数のサブ画素、前記第2の色の複数のサブ画素、および前記第3の色の複数のサブ画素は、ペンタイルRGBGアレイ状に配置される、先行する請求項のいずれか1項に記載の表示装置。
  10. 前記複数の行は、1300行よりも多い数の行を含み、前記複数の列は、700列よりも多い数の列を含む、先行する請求項のいずれか1項に記載の表示装置。
  11. ディスプレイパネルを駆動する方法であって、前記ディスプレイパネルは、第1の色の複数のサブ画素と、第2の色の複数のサブ画素と、第3の色の複数のサブ画素とを有し、前記第1の色の複数のサブ画素、前記第2の色の複数のサブ画素、および前記第3の色の複数のサブ画素はアレイ状に配置され、前記アレイは、複数の行と複数の列とを有し、前記アレイの行は、前記第1の色のサブ画素、前記第2の色のサブ画素、前記第3の色のサブ画素、前記第2の色のサブ画素という繰り返しパターンで配置されたサブ画素を含み、前記アレイの列は、交互に、(a)前記第1の色のサブ画素と前記第3の色のサブ画素の繰り返しパターンで配置されたサブ画素と、(b)前記第2の色の複数のサブ画素のみを含むサブ画素とを含み、前記ディスプレイパネルは、さらに、
    複数の走査線と、
    複数の列線とを備え、
    前記アレイの列の各サブ画素は、前記複数の列線のうち同じ列線に電気的に接続されており、前記方法は、
    走査線からの電気信号および列線からの電気信号を各サブ画素に提供することを含み、提供した前記信号は、当該サブ画素の発光素子からの光出力を制御し、
    1つ以上の線駆動部から、前記表示装置上にフレームをレンダリングするための期間に、サブ画素の第1の列セットに含まれるサブ画素に、前記第1の色のサブ画素に先ず提供してから前記第3の色のサブ画素に提供するよう、走査信号を提供し、サブ画素の第2の列セットに含まれるサブ画素に、前記第3の色のサブ画素に先ず提供してから前記第1の色のサブ画素に提供するよう、走査信号を提供することをさらに含む、方法。
  12. 第1の線駆動部から、前記第1の列セットに含まれる前記第1の色のサブ画素、および前記第2の列セットに含まれる前記第3の色のサブ画素に走査信号を提供することと、
    第2の線駆動部から、前記第1の列セットに含まれる前記第3の色のサブ画素、および前記第2の列セットに含まれる前記第1の色のサブ画素に走査信号を提供することとをさらに含む、請求項11に記載の方法。
  13. 前記第1の線駆動部および前記第2の線駆動部に電気的に連結されたタイミングコントローラから、前記表示装置上にフレームをレンダリングするための前記期間に、前記第1の線駆動部に第1の開始パルス信号を提供し、前記第2の線駆動部に第2の開始パルスを提供し、前記第1の線駆動部および前記第2の線駆動部の両方に複数のクロック信号を提供することと、
    提供された前記第1の開始パルス信号、および前記複数のクロック信号に応答して、前記第1の列セットに含まれる前記第1の色のサブ画素および前記第2の列セットに含まれる前記第3の色のサブ画素に前記走査信号を提供することと、
    提供された前記第2の開始パルス信号、および前記複数のクロック信号に応答して、前記第1の列セットに含まれる前記第3の色のサブ画素、および前記第2の列セットに含まれる前記第1の色のサブ画素に走査信号を提供することとをさらに含む、請求項12に記載の方法。
  14. 前記第1の線駆動部および前記第2の線駆動部に電気的に連結されたタイミングコントローラから、前記表示装置上にフレームをレンダリングするための前記期間に、前記第1の線駆動部および前記第2の線駆動部に共通の開始パルス信号を提供し、前記第1の線駆動部に複数の第1のクロック信号を提供し、前記第2の線駆動部に複数の第2のクロック信号を提供することと、
    提供された前記共通の開始パルス信号、および前記複数の第1のクロック信号に応答して、前記第1の列セットに含まれる前記第1の色のサブ画素、および前記第2の列セットに含まれる前記第3の色のサブ画素に走査信号を提供することと、
    提供された前記共通の開始パルス信号、および前記複数の第2のクロック信号に応答して、前記第1の列セットに含まれる前記第3の色のサブ画素、および前記第2の列セットに含まれる前記第1の色のサブ画素に走査信号を提供することとをさらに含む、請求項12に記載の方法。
  15. 前記第1の線駆動部および前記第2の線駆動部に電気的に連結されたタイミングコントローラから、前記表示装置上にフレームをレンダリングするための前記期間に、前記第1の線駆動部に第1の開始パルス信号を提供し、前記第1の線駆動部に複数の第1のクロック信号を提供し、前記第2の線駆動部に複数の第2のクロック信号を提供することと、
    提供された前記第1の開始パルス信号、および前記複数の第1のクロック信号に応答して、前記第1の線駆動部から、前記第1の列セットに含まれる前記第1の色のサブ画素、および前記第2の列セットに含まれる前記第3の色のサブ画素に前記走査信号を提供することと、
    前記第1の線駆動部が前記第1の列セットに含まれる前記第1の色のサブ画素のすべて、および前記第2の列セットに含まれる前記第3の色のサブ画素のすべてに走査信号を提供すると、前記第1の線駆動部から、前記第2の線駆動部に第2の開始パルス信号を提供することと、
    提供された前記第2の開始パルス信号、および前記複数の第2のクロック信号に応答して、前記第2の線駆動部から、前記第1の列セットに含まれる前記第3の色のサブ画素、および前記第2の列セットに含まれる前記第1の色のサブ画素に走査信号を提供することとをさらに含む、請求項12に記載の方法。
  16. 前記第1の線駆動部から、前記第1の列セットに含まれる前記第1の色のサブ画素、および前記第2の列セットに含まれる前記第3の色のサブ画素に、前記表示装置の上から下に、各列に順番に走査信号を提供することと、
    前記第2の線駆動部から、前記第1の列セットに含まれる前記第3の色のサブ画素、および前記第2の列セットに含まれる前記第1の色のサブ画素に、前記表示装置の下から上に、各列に順番に走査信号を提供することとをさらに含む、請求項12に記載の方法。
  17. 前記第1の線駆動部および前記第2の線駆動部に電気的に連結されたタイミングコントローラから、前記表示装置上にフレームをレンダリングするための前記期間に、前記第1の線駆動部に第1の開始パルス信号を提供し、前記第1の線駆動部に複数の第1のクロック信号を提供し、前記第2の線駆動部に複数の第2のクロック信号を提供することと、
    提供された前記第1の開始パルス信号、および前記複数の第1のクロック信号に応答して、前記第1の列セットに含まれる前記第1の色のサブ画素、および前記第2の列セットに含まれる前記第3の色のサブ画素に前記走査信号を提供することと、
    前記第1の線駆動部が前記第1の列セットに含まれる前記第1の色のサブ画素のすべて、および前記第2の列セットに含まれる前記第3の色のサブ画素のすべてに走査信号を提供すると、前記第1の線駆動部から前記第2の線駆動部に第2の開始パルス信号を提供することと、
    提供された前記第2の開始パルス信号、および前記複数の第2のクロック信号に応答して、前記第2の線駆動部から、前記第1の列セットに含まれる前記第3の色のサブ画素、および前記第2の列セットに含まれる前記第1の色のサブ画素に走査信号を提供することとをさらに含む、請求項16に記載の方法。
  18. 前記第1の線駆動部および前記第2の線駆動部に電気的に連結されたタイミングコントローラから、前記表示装置上にフレームをレンダリングするための前記期間に、前記第1の線駆動部に第1の開始パルス信号を提供し、前記第1の線駆動部および前記第2の線駆動部の両方に複数のクロック信号を提供することと、
    提供された前記第1の開始パルス信号、および前記複数のクロック信号に応答して、前記第1の列セットに含まれる前記第1の色のサブ画素、および前記第2の列セットに含まれる前記第3の色のサブ画素に走査信号を提供することと、
    第1の線駆動部が前記第1の列セットに含まれる前記第1の色のサブ画素のすべて、および前記第2の列セットに含まれる前記第3の色のサブ画素のすべてに走査信号を提供すると、前記第1の線駆動部から前記第2の線駆動部に第2の開始パルス信号を提供することと、
    提供された前記第2の開始パルス信号、および前記複数のクロック信号に応答して、前記第1の列セットに含まれる前記第3の色のサブ画素、および前記第2の列セットに含まれる前記第1の色のサブ画素に前記走査信号を提供することとをさらに含む、請求項16に記載の方法。
  19. 前記第1の色のサブ画素、前記第2の色のサブ画素、および前記第3の色のサブ画素は、有機発光ダイオードを含み、前記第1の色は、赤色(R)を含み、前記第2の色は、緑色(G)を含み、前記第3の色は、青色(B)を含み、前記第1の色の複数のサブ画素、前記第2の色の複数のサブ画素、および前記第3の色の複数のサブ画素は、ペンタイルRGBGアレイ状に配置される、請求項11~18のいずれか1項に記載の方法。
  20. 前記複数の行は、1300行よりも多い数の行を含み、前記複数の列は、700列よりも多い数の列を含む、請求項11~19のいずれか1項に記載の方法。
JP2023568348A 2021-05-11 2021-05-11 ペンタイル配列を有するamoledにおける奇数行および偶数行の逐次駆動 Pending JP2024521029A (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/US2021/070530 WO2022240448A1 (en) 2021-05-11 2021-05-11 Odd and even row sequential driving in amoled with pentile arrangement

Publications (1)

Publication Number Publication Date
JP2024521029A true JP2024521029A (ja) 2024-05-28

Family

ID=76270123

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2023568348A Pending JP2024521029A (ja) 2021-05-11 2021-05-11 ペンタイル配列を有するamoledにおける奇数行および偶数行の逐次駆動

Country Status (7)

Country Link
US (1) US20240021164A1 (ja)
EP (1) EP4281959A1 (ja)
JP (1) JP2024521029A (ja)
KR (1) KR20230156385A (ja)
CN (1) CN116982102A (ja)
TW (1) TWI832174B (ja)
WO (1) WO2022240448A1 (ja)

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102135432B1 (ko) * 2014-01-08 2020-07-20 삼성디스플레이 주식회사 표시 장치
US10304411B2 (en) * 2016-08-31 2019-05-28 Apple Inc. Brightness control architecture
KR102379778B1 (ko) * 2017-10-24 2022-03-28 엘지디스플레이 주식회사 표시장치 및 이의 구동방법
US11030968B2 (en) * 2018-07-11 2021-06-08 Nvidia Corporation Middle-out technique for refreshing a display with low latency
KR102482983B1 (ko) * 2018-08-02 2022-12-30 삼성디스플레이 주식회사 표시 패널 및 표시 장치
KR102636630B1 (ko) * 2018-12-28 2024-02-13 엘지디스플레이 주식회사 표시 장치
CN112017570B (zh) * 2019-05-31 2022-08-19 京东方科技集团股份有限公司 栅极驱动电路、显示装置及显示控制方法
KR20210144402A (ko) * 2020-05-22 2021-11-30 엘지디스플레이 주식회사 데이터 구동회로와 이를 이용한 표시장치

Also Published As

Publication number Publication date
CN116982102A (zh) 2023-10-31
TWI832174B (zh) 2024-02-11
TW202244883A (zh) 2022-11-16
US20240021164A1 (en) 2024-01-18
EP4281959A1 (en) 2023-11-29
WO2022240448A1 (en) 2022-11-17
KR20230156385A (ko) 2023-11-14

Similar Documents

Publication Publication Date Title
KR101064466B1 (ko) 유기전계발광 표시장치
CN108694907B (zh) 用于显示面板的控制集成电路、和显示装置
KR101910114B1 (ko) 표시 장치 및 그의 영상 데이터 배열 방법
KR20180122525A (ko) 표시 장치 및 그의 구동 방법
KR101648532B1 (ko) 디스플레이 디바이스
KR101324553B1 (ko) 유기전계발광표시장치 및 그 구동방법
US8810612B2 (en) Display device and memory arranging method for image data thereof
JP5657198B2 (ja) 表示装置
JP2002123212A (ja) 画像表示装置およびその駆動方法
US20130120477A1 (en) Display apparatus light emission control method and display unit
US11908399B2 (en) Column interchangeable demultiplexer structure in displays
KR20190012053A (ko) 전계발광표시장치 및 이의 구동방법
JP2024521029A (ja) ペンタイル配列を有するamoledにおける奇数行および偶数行の逐次駆動
US20220406854A1 (en) Display panel structure with uni-color data lines
US11443693B2 (en) Display control device, display device and method of controlling display device
US20220327999A1 (en) Technique for partial area display
CN113299236A (zh) 一种显示面板的驱动方法、装置和显示面板
CN108257556B (zh) 显示装置及其驱动方法
KR101945924B1 (ko) 화상 표시장치 및 그의 구동방법
JP2009134162A (ja) 発光表示パネルの駆動装置および駆動方法

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20240130

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20231215

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20231215