JP2022143378A - Control apparatus of modulation signal - Google Patents

Control apparatus of modulation signal Download PDF

Info

Publication number
JP2022143378A
JP2022143378A JP2021043855A JP2021043855A JP2022143378A JP 2022143378 A JP2022143378 A JP 2022143378A JP 2021043855 A JP2021043855 A JP 2021043855A JP 2021043855 A JP2021043855 A JP 2021043855A JP 2022143378 A JP2022143378 A JP 2022143378A
Authority
JP
Japan
Prior art keywords
level
signal
low
peak value
eye
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2021043855A
Other languages
Japanese (ja)
Inventor
智久 石川
Tomohisa Ishikawa
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Optical Components Ltd
Original Assignee
Fujitsu Optical Components Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Optical Components Ltd filed Critical Fujitsu Optical Components Ltd
Priority to JP2021043855A priority Critical patent/JP2022143378A/en
Priority to CN202210196518.1A priority patent/CN115118343A/en
Priority to US17/685,043 priority patent/US11689293B2/en
Publication of JP2022143378A publication Critical patent/JP2022143378A/en
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/50Transmitters
    • H04B10/516Details of coding or modulation
    • H04B10/54Intensity modulation
    • H04B10/541Digital intensity or amplitude modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/50Transmitters
    • H04B10/501Structural aspects
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/0121Operation of devices; Circuit arrangements, not otherwise provided for in this subclass
    • G02F1/0123Circuits for the control or stabilisation of the bias voltage, e.g. automatic bias control [ABC] feedback loops
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/29Repeaters
    • H04B10/291Repeaters in which processing or amplification is carried out without conversion of the main signal from optical form
    • H04B10/293Signal power control
    • H04B10/2933Signal power control considering the whole optical path
    • H04B10/2935Signal power control considering the whole optical path with a cascade of amplifiers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/50Transmitters
    • H04B10/501Structural aspects
    • H04B10/503Laser transmitters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/50Transmitters
    • H04B10/516Details of coding or modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/50Transmitters
    • H04B10/516Details of coding or modulation
    • H04B10/54Intensity modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/60Receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/80Optical aspects relating to the use of optical transmission for specific applications, not provided for in groups H04B10/03 - H04B10/70, e.g. optical power feeding or optical transmission through water
    • H04B10/806Arrangements for feeding power
    • H04B10/808Electrical power feeding of an optical transmission system
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/25Arrangements specific to fibre transmission
    • H04B10/2507Arrangements specific to fibre transmission for the reduction or elimination of distortion or dispersion
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/50Transmitters
    • H04B10/516Details of coding or modulation
    • H04B10/524Pulse modulation

Abstract

To adjust a level interval of a modulation light as a multi-value signal without recording a modulation characteristic of a modulator to a memory.SOLUTION: In an optical transmitter 4, a control apparatus 2 of a modulation signal, includes: a high-side signal generation part which generates high-side signals that is set to a level in accordance with a level of an AC component when a polarity of the AC component of an electric signal generated from a modulation light is positive or zero, and it is set to a constant level when the polarity of the AC component is negative; a low-side signal generation part which generates a low-side signal that is set to a constant level when the polarity of the AC component is positive, and is set to a level in accordance with a level of the AC component when the polarity of the AC component is negative or zero; a high-side peak value detection part which generates a signal in a fourth level in accordance with a level that is set by the high-side signal and is the largest absolute value; a low-side peak value detection part which generates a signal of a fifth level in accordance with a level that is set by the low-side signal and is the largest absolute value; and a level adjustment part that adjusts the level of the modulation signal on the basis of the fourth level and the fifth level.SELECTED DRAWING: Figure 1

Description

本発明は、変調信号の制御装置に関する。 The present invention relates to a modulation signal control device.

2値レベル変調(例えば、On-Off-Keying)より大容量で且つ高速通信が可能な多値レベル変調を用いる光伝送技術が検討されている(例えば、特許文献1~2参照)。例えばPAM4(Pulse Amplitude Modulation 4)は、4つのレベルをとる電気信号を変調器に印加して、4つの値を示す4値光信号を生成する変調方式である。 Optical transmission technology using multi-level modulation, which is capable of high-speed communication and has a larger capacity than binary level modulation (eg, On-Off-Keying), is being studied (eg, see Patent Documents 1 and 2). For example, PAM4 (Pulse Amplitude Modulation 4) is a modulation method in which an electric signal having four levels is applied to a modulator to generate a four-level optical signal representing four values.

変調器により生成される多値光信号(例えば、4値光信号)は、光伝送路を介して受信器に入力され、元の電気信号に復調される。多値光信号のレベル間隔が均一でないと、多値光信号が誤って復調される頻度が高くなる。 A multilevel optical signal (for example, a quaternary optical signal) generated by the modulator is input to a receiver via an optical transmission line and demodulated into the original electrical signal. If the level intervals of the multilevel optical signal are not uniform, the frequency of erroneous demodulation of the multilevel optical signal increases.

ところで、電気信号を光信号に変換する変調器の多くは、印加される電気信号(以下、変調信号と呼ぶ)のレベルに対して出力光(以下、変調光と呼ぶ)のレベルが線形に変化しない非線形性を示す。この様な変調器にレベル間隔が均一な変調信号が印加されると、レベル間隔が不均一な多値光信号が生成される。その結果、復調誤りの頻度が高くなる。 By the way, in many modulators that convert electrical signals into optical signals, the level of output light (hereinafter referred to as modulated light) changes linearly with respect to the level of the applied electrical signal (hereinafter referred to as modulated signal). indicates non-linearity. When a modulated signal with uniform level intervals is applied to such a modulator, a multilevel optical signal with non-uniform level intervals is generated. As a result, the frequency of demodulation errors increases.

そこで多値光信号のレベル間隔が均一になるように、メモリに記録された変調特性(すなわち、変調信号の電圧等と生成される変調光の光強度の関係)に基づいて、変調信号のレベルを調節する技術が提案されている(例えば、特許文献1参照)。 Therefore, in order to make the level intervals of the multilevel optical signal uniform, the modulation signal level is determined based on the modulation characteristics recorded in the memory (i.e., the relationship between the voltage of the modulation signal and the light intensity of the generated modulated light). has been proposed (see, for example, Patent Document 1).

特開2017-216681号公報JP 2017-216681 A 米国特許出願公開第2018/0198527号明細書U.S. Patent Application Publication No. 2018/0198527

しかし変調器の特性(すなわち、変調特性)は、変調器の温度によって変化する。近年の光伝送装置では、消費電力を抑制するため、変調器の温度が一定に保たれることは稀である。従って、上記技術を光伝送装置に適用しようとすると、予め多数の温度で変調器ごとに変調特性を測定してメモリに記録しておくことになる。このような技術は煩雑で実用的でない。そこで、本発明は、このような問題を解決することを課題とする。 However, the characteristics of the modulator (ie, modulation characteristics) change with the temperature of the modulator. In recent optical transmission devices, it is rare for the temperature of the modulator to be kept constant in order to suppress power consumption. Therefore, if the above technique is applied to an optical transmission device, the modulation characteristics of each modulator are measured in advance at a number of temperatures and recorded in a memory. Such techniques are cumbersome and impractical. Then, this invention makes it a subject to solve such a problem.

一つの実施の形態では、変調信号の制御装置は、光デバイスに印加されている間に第1レベル、前記第1レベルより高い第2レベル、および前記第1レベルより高く前記第2レベルより低い少なくとも1つの第3レベルをとることで、多値信号である変調光を前記光デバイスに生成させる変調信号を制御する制御装置であって、前記変調光から生成される電気信号の交流成分の極性が正または前記交流成分の大きさがゼロの時には前記交流成分のレベルに応じたレベルをとり、前記交流成分の極性が負の時には一定のレベルをとるハイ側信号を生成するハイ側信号生成部と、前記交流成分の極性が正の時には一定のレベルをとり、前記交流成分の極性が負または前記交流成分の大きさがゼロの時には、前記交流成分のレベルに応じたレベルをとるロー側信号を生成するロー側信号生成部と、前記ハイ側信号がとるレベルのうち最も絶対値が大きいレベルに応じた第4レベルをとるハイ側ピーク値信号を生成するハイ側ピーク値検出部と、前記ロー側信号がとるレベルのうち最も絶対値が大きいレベルに応じた第5レベルをとるロー側ピーク値信号を生成するロー側ピーク値検出部と、前記ハイ側ピーク値信号がとる前記第4レベルと前記ロー側ピーク値信号がとる前記第5レベルとに基づいて、前記変調信号の前記第3レベルを調節するレベル調節部とを有する。 In one embodiment, the controller of the modulating signal has a first level, a second level higher than the first level, and a higher level lower than the second level while being applied to the optical device. A control device for controlling a modulation signal that causes the optical device to generate modulated light, which is a multilevel signal, by taking at least one third level, wherein the polarity of an AC component of an electrical signal generated from the modulated light is positive or the magnitude of the AC component is zero, the level corresponding to the level of the AC component is taken, and when the polarity of the AC component is negative, a high side signal is taken at a constant level. and a low-side signal that takes a constant level when the polarity of the AC component is positive, and takes a level corresponding to the level of the AC component when the polarity of the AC component is negative or the magnitude of the AC component is zero. a high-side peak value detector that generates a high-side peak value signal that takes a fourth level corresponding to the level with the largest absolute value among the levels taken by the high-side signal; a low-side peak value detector for generating a low-side peak value signal having a fifth level corresponding to a level having the largest absolute value among levels taken by the low-side signal; and the fourth level taken by the high-side peak value signal. and a level adjusting section for adjusting the third level of the modulated signal based on the fifth level taken by the low-side peak value signal.

一つの側面では、本発明によれば、変調器の変調特性をメモリに記録せずに、多値光信号のレベル間隔を調節することが可能になる。 In one aspect, according to the present invention, it is possible to adjust the level interval of the multilevel optical signal without recording the modulation characteristics of the modulator in memory.

図1は、実施の形態1の制御装置2を含む光送信機4の一例を示す図である。FIG. 1 is a diagram showing an example of an optical transmitter 4 including a control device 2 according to the first embodiment. 図2は、図1における信号の流れを示す図である。FIG. 2 is a diagram showing the flow of signals in FIG. 図3は、変調信号22の時間変化の一例を示す図である。FIG. 3 is a diagram showing an example of temporal change of the modulated signal 22. As shown in FIG. 図4は、変調器28の変調特性48の一例を示す図である。FIG. 4 is a diagram showing an example of modulation characteristics 48 of modulator 28. In FIG. 図5はバイアス電圧14が、変調特性48の線形領域50の中心に設定された場合に生成される変調光32のアイパターン54aの一例を示す図である。FIG. 5 is a diagram showing an example of an eye pattern 54a of modulated light 32 generated when bias voltage 14 is set at the center of linear region 50 of modulation characteristic 48. In FIG. 図6はバイアス電圧14が、線形領域50の中心より低い電圧に設定された場合に生成される変調光32のアイパターン54bの一例を示す図である。FIG. 6 is a diagram showing an example of eye pattern 54b of modulated light 32 generated when bias voltage 14 is set to a voltage lower than the center of linear region 50. In FIG. 図7は、線形領域50の中心より低いバイアス電圧の設定後に変調信号22を制御装置2が制御した場合に生成される変調光32のアイパターン54cの一例を示す図である。FIG. 7 is a diagram showing an example of the eye pattern 54c of the modulated light 32 generated when the control device 2 controls the modulation signal 22 after setting a bias voltage lower than the center of the linear region 50. As shown in FIG. 図8は、実施の形態の光送信機4におけるドライバー出力20および変調信号22のアイパターンの一例を示す図である。FIG. 8 is a diagram showing an example of eye patterns of the driver output 20 and the modulated signal 22 in the optical transmitter 4 of the embodiment. 図9は、実施の形態の光送信機4における変調光32およびモニタ信号46のアイパターンの一例を示す図である。FIG. 9 is a diagram showing an example of eye patterns of the modulated light 32 and the monitor signal 46 in the optical transmitter 4 of the embodiment. 図10は、ハイ側信号生成部64のハードウエア構成の一例を示す回路図である。FIG. 10 is a circuit diagram showing an example of the hardware configuration of the high-side signal generator 64. As shown in FIG. 図11は、オペアンプOP1が出力する信号のアイパターン78の一例を示す図である。FIG. 11 is a diagram showing an example of the eye pattern 78 of the signal output from the operational amplifier OP1. 図12は、ロー側信号生成部66のハードウエア構成の一例を示す回路図である。FIG. 12 is a circuit diagram showing an example of the hardware configuration of the low-side signal generator 66. As shown in FIG. 図13は、オペアンプOP2が出力する信号のアイパターン86の一例を示す図である。FIG. 13 is a diagram showing an example of the eye pattern 86 of the signal output from the operational amplifier OP2. 図14は、ロー側信号生成部66が出力するロー側信号90のアイパターン92の一例を示す図である。FIG. 14 is a diagram showing an example of the eye pattern 92 of the low-side signal 90 output by the low-side signal generator 66. As shown in FIG. 図15は、ハイ側ピーク値検出部68のハードウエア構成の一例を示す回路図である。FIG. 15 is a circuit diagram showing an example of the hardware configuration of the high-side peak value detector 68. As shown in FIG. 図16は、ハイ側平均値検出部72のハードウエア構成の一例を示す回路図である。FIG. 16 is a circuit diagram showing an example of the hardware configuration of the high-side average value detection section 72. As shown in FIG. 図17は、レベル調節部75のハードウエア構成の一例を示す回路図である。FIG. 17 is a circuit diagram showing an example of the hardware configuration of the level adjustment section 75. As shown in FIG. 図18は、レベル調節部75が実行する変調信号の制御手順の一例を示す図である。FIG. 18 is a diagram showing an example of a modulated signal control procedure executed by the level adjustment section 75. As shown in FIG. 図19は、ステップS2の一例を示すフローチャートである。FIG. 19 is a flow chart showing an example of step S2. 図20は、ハイ側信号76のアイパターン116の一例を示す図である。FIG. 20 is a diagram showing an example of the eye pattern 116 of the high-side signal 76. As shown in FIG. 図21は、ロー側信号90のアイパターン118の一例を示す図である。FIG. 21 is a diagram showing an example of the eye pattern 118 of the low-side signal 90. As shown in FIG. 図22は、ミドルアイの位置制御が行われる前後のドライバー出力および変調信号のアイパターンの一例を示す図である。FIG. 22 is a diagram showing an example of eye patterns of the driver output and the modulated signal before and after the position control of the middle eye is performed. 図23は、ミドルアイの位置制御が行われる前後の変調光およびモニタ信号のアイパターンの一例を示す図である。FIG. 23 is a diagram showing an example of eye patterns of modulated light and monitor signals before and after middle eye position control is performed. 図24は、モニタ信号46におけるミドルアイME2の位置とピーク値差ΔPeakの関係を示す図である。FIG. 24 is a diagram showing the relationship between the position of the middle eye ME2 in the monitor signal 46 and the peak value difference ΔPeak. 図25は、ステップS4の一例を示すフローチャートである。FIG. 25 is a flowchart showing an example of step S4. 図26は、ステップS42が行われる前後のハイ側信号76のアイパターンの一例を示す図である。FIG. 26 is a diagram showing an example of the eye pattern of the high-side signal 76 before and after step S42 is performed. 図27は、ステップS6の一例を示すフローチャートである。FIG. 27 is a flow chart showing an example of step S6. 図28は、ステップS58が行われる前後のロー側信号90のアイパターンの一例を示す図である。FIG. 28 is a diagram showing an example of the eye pattern of the low-side signal 90 before and after step S58. 図29は、ステップS2~S6の繰り返しにより得られるドライバー出力および変調信号のアイパターンの一例を示す図である。FIG. 29 is a diagram showing an example of the driver output and the eye pattern of the modulated signal obtained by repeating steps S2 to S6. 図30は、ステップS2~S6の繰り返しにより得られる変調光およびモニタ信号のアイパターンの一例を示す図である。FIG. 30 is a diagram showing an example of eye patterns of modulated light and monitor signals obtained by repeating steps S2 to S6. 図31は、モニタ信号46のレベルに基づかずに変調光32のレベル間隔を均一する光送信機204の一例を示す図である。FIG. 31 is a diagram showing an example of the optical transmitter 204 that makes the level intervals of the modulated light 32 uniform without being based on the level of the monitor signal 46. As shown in FIG. 図32は、図31における信号の流れを示す図である。32 is a diagram showing the flow of signals in FIG. 31. FIG. 図33は、変形例1の光送信機で行われる変調信号22のレベル調節を説明する図である。33A and 33B are diagrams for explaining the level adjustment of the modulated signal 22 performed in the optical transmitter of Modification 1. FIG. 図34は、変形例1の光送信機で行われる変調信号22のレベル調節を説明する図である。34A and 34B are diagrams for explaining the level adjustment of the modulated signal 22 performed in the optical transmitter of Modification 1. FIG. 図35は、変形例1の光送信機で行われる変調信号22のレベル調節を説明する図である。35A and 35B are diagrams for explaining the level adjustment of the modulated signal 22 performed in the optical transmitter of Modification 1. FIG.

以下、図面にしたがって本発明の実施の形態について説明する。但し、本発明の技術的範囲はこれらの実施の形態に限定されず、特許請求の範囲に記載された事項とその均等物まで及ぶものである。図面が異なっても同じ構造を有する部分等には同一の符号を付し、その説明を省略する。 BEST MODE FOR CARRYING OUT THE INVENTION An embodiment of the present invention will be described below with reference to the drawings. However, the technical scope of the present invention is not limited to these embodiments, but extends to matters described in the claims and equivalents thereof. Parts having the same structure are denoted by the same reference numerals even if the drawings are different, and the description thereof will be omitted.

(実施の形態1)
(1)装置構造および動作
図1は、実施の形態1の制御装置2を含む光送信機4の一例を示す図である。図2は、図1における信号の流れを示す図である。
(Embodiment 1)
(1) Apparatus Structure and Operation FIG. 1 is a diagram showing an example of an optical transmitter 4 including a control apparatus 2 according to the first embodiment. FIG. 2 is a diagram showing the flow of signals in FIG.

光送信機4は例えば、DSP(Digital Signal Processor)6と、DSP6に接続されたドライバー8を有する。DSP6は、デジタル信号10(図2参照)を3つ以上の振幅(amplitude)をとる多値信号12(電気信号)に変換する。ドライバー8は、DSP6が出力する多値信号12を増幅する。 The optical transmitter 4 has, for example, a DSP (Digital Signal Processor) 6 and a driver 8 connected to the DSP 6 . The DSP 6 converts the digital signal 10 (see FIG. 2) into a multilevel signal 12 (electrical signal) having three or more amplitudes. A driver 8 amplifies the multilevel signal 12 output by the DSP 6 .

光送信機4は更に、バイアス電圧14(直流電圧)を出力するバイアス・コントローラ16と、ドライバー8に一端が接続されバイアス・コントローラ16に他端が接続されたDCブロック(direct current block filter)18aを有する。DCブロック18aは、増幅された多値信号12(以下、ドライバー出力20と呼ぶ)の交流成分をバイアス電圧14に重畳して、変調信号22を生成する。交流成分とは、ある信号からその信号を平均化した信号(すなわち、直流成分)を差し引いた信号である。 The optical transmitter 4 further includes a bias controller 16 that outputs a bias voltage 14 (direct current voltage), and a DC block (direct current block filter) 18a having one end connected to the driver 8 and the other end connected to the bias controller 16. have DC block 18 a superimposes the AC component of amplified multilevel signal 12 (hereinafter referred to as driver output 20 ) on bias voltage 14 to generate modulated signal 22 . An AC component is a signal obtained by subtracting a signal obtained by averaging the signal (that is, a DC component) from a certain signal.

光送信機4は更に、電流源21と、電流源21に接続され連続光24を出力する半導体レーザ26を有する。光送信機4は更に、DCブロック18aのバイアス・コントローラ16側の一端に接続された変調器28を有する。図1に示す例では、変調器28は電界吸収型変調器(Electro-Absorption Modulator: EAM)である。 The optical transmitter 4 further comprises a current source 21 and a semiconductor laser 26 connected to the current source 21 for outputting continuous light 24 . The optical transmitter 4 further comprises a modulator 28 connected to one end of the DC block 18a on the bias controller 16 side. In the example shown in FIG. 1, modulator 28 is an Electro-Absorption Modulator (EAM).

半導体レーザ26が出力する連続光24は変調器28に入力され、変調器28に印加される変調信号22のレベル(ここでは、電圧)に応じて光強度が変調される。図1に示す例では、変調信号22は、バイアス電圧14に重畳された、ドライバー出力20(すなわち、増幅された多値信号12)の交流成分である。 A continuous light 24 output from a semiconductor laser 26 is input to a modulator 28, and the light intensity is modulated according to the level (here, voltage) of the modulation signal 22 applied to the modulator 28. FIG. In the example shown in FIG. 1, modulation signal 22 is the AC component of driver output 20 (ie, amplified multilevel signal 12) superimposed on bias voltage 14. In the example shown in FIG.

光送信機4は更に、入力端に変調器28が接続された光分岐器30(例えば、ファイバカプラ)と、光分岐器30の出力端子の一方に接続された光検出器33を有する。 The optical transmitter 4 further has an optical splitter 30 (for example, a fiber coupler) having an input terminal connected to the modulator 28 and a photodetector 33 connected to one output terminal of the optical splitter 30 .

光分岐器30は、変調された連続光24(以下、変調光32と呼ぶ)を、送信光34とモニタ光36に分割する。変調光32は、3つ以上の振幅をとる光信号(すなわち、多値化された光信号)である。 The optical splitter 30 splits the modulated continuous light 24 (hereinafter referred to as modulated light 32 ) into transmission light 34 and monitor light 36 . The modulated light 32 is an optical signal having three or more amplitudes (that is, a multi-valued optical signal).

送信光34は例えば、例えば光伝送路38(例えば、光ファイバ)に送出される。一方、モニタ光36は光検出器33に入力される。光検出器33はモニタ光36を、モニタ光36の光強度に応じて大きさが変化する光電流40に変換する。 The transmitted light 34 is sent, for example, to an optical transmission line 38 (eg, an optical fiber). On the other hand, the monitor light 36 is input to the photodetector 33 . The photodetector 33 converts the monitor light 36 into a photocurrent 40 whose magnitude changes according to the light intensity of the monitor light 36 .

光送信機4は更に、光検出器33に接続された電流電圧変換装置42と、電流電圧変換装置42に一端が接続され、他端が制御装置2に接続されたDCブロック18bとを有する。電流電圧変換装置42は例えば、トランス・インピーダンス・アンプである。 The optical transmitter 4 further includes a current-voltage conversion device 42 connected to the photodetector 33 and a DC block 18b having one end connected to the current-voltage conversion device 42 and the other end connected to the control device 2 . The current-voltage conversion device 42 is, for example, a transimpedance amplifier.

電流電圧変換装置42は光電流40を、光電流40の大きさに応じて電圧(すなわち、基準電位との電位差)が変化する電気信号44に変換する。すなわち電気信号44は、変調光32から生成される信号である。DCブロック18bは、電気信号44の交流成分46を抽出して、制御装置2に入力する。 A current-voltage conversion device 42 converts the photocurrent 40 into an electrical signal 44 whose voltage (that is, potential difference from a reference potential) changes according to the magnitude of the photocurrent 40 . That is, electrical signal 44 is a signal generated from modulated light 32 . The DC block 18b extracts the AC component 46 of the electrical signal 44 and inputs it to the control device 2 .

制御装置2は、DSP6を制御することで、変調信号22を間接的に制御する。図3は、変調信号22の時間変化の一例を示す図である。横軸は時間である。縦軸は、変調信号の電圧である。Vbiasは、バイアス電圧14である。 The control device 2 indirectly controls the modulation signal 22 by controlling the DSP 6 . FIG. 3 is a diagram showing an example of temporal change of the modulated signal 22. As shown in FIG. The horizontal axis is time. The vertical axis is the voltage of the modulated signal. V bias is the bias voltage 14;

図3に示す例では、変調信号22は4値信号である。すなわち、変調信号22の電圧は、互いに異なる4つの電圧V1~V4の一つ(例えば、電圧V2)に保たれた後、4つの電圧V1~V4のうちの別の電圧(例えば、電圧V3)または元の電圧(例えば、電圧V2)に保たれる。すなわち変調信号22は、一定の時間一定に保たれる電圧(すなわち、レベル)の更新(すなわち、変更または維持)が繰り返される信号である。 In the example shown in FIG. 3, the modulated signal 22 is a quaternary signal. That is, the voltage of the modulation signal 22 is maintained at one of the four different voltages V1-V4 (for example, voltage V2), and then is maintained at another voltage among the four voltages V1-V4 (for example, voltage V3). or kept at the original voltage (for example, voltage V2). That is, the modulated signal 22 is a signal that is repeatedly updated (ie changed or maintained) in voltage (ie level) that is kept constant for a certain period of time.

以下に示す例では、変調信号22は4値信号である。変調信号22は、変調器28に印加されている間に4つのレベル(ここでは、4つの電圧V1~V4)とることで、変調器28に4つの値を示す光信号(ここでは、変調光32)を生成させる。ここに示す例では、変調光32の振幅が示す4つ値は、10進数で表すと0,1,2,3である。なお信号の「レベル」とは、信号の離散的な物理量(例えば、電圧や光強度)であって一定時間持続する物理量のことである。 In the example shown below, the modulated signal 22 is a quaternary signal. The modulation signal 22 takes four levels (here, four voltages V1 to V4) while being applied to the modulator 28, thereby producing an optical signal (here, modulated light 32) is generated. In the example shown here, the four values indicated by the amplitude of the modulated light 32 are 0, 1, 2, and 3 in decimal. Note that the "level" of a signal is a discrete physical quantity of a signal (for example, voltage or light intensity) and is a physical quantity that persists for a certain period of time.

あるレベル(例えば、V1)と、このレベルより高いレベルのうち最も低いレベル(ここでは、V2)の差(ここでは、V2-V1)は以下、レベル間隔と呼ばれる。図3に示す変調信号22のレベル間隔は、V2-V1、V3-V2およびV4-V3である。 The difference (here, V2-V1) between a certain level (eg, V1) and the lowest level (here, V2) among higher levels is called the level interval hereinafter. The level intervals of modulated signal 22 shown in FIG. 3 are V2-V1, V3-V2 and V4-V3.

図4は、変調器28の変調特性48の一例を示す図である。横軸は、変調器28に印加される電圧(以下、印加電圧と呼ぶ)である。縦軸は、変調器28から出力される光の相対強度(すなわち、消光比)である。図4に示すように、変調器28(ここでは、電界吸収型変調器)の変調特性は、消光比が印加電圧に対して線形に変化しない非線形性を示す。 FIG. 4 is a diagram showing an example of modulation characteristics 48 of modulator 28. In FIG. The horizontal axis is the voltage applied to the modulator 28 (hereinafter referred to as applied voltage). The vertical axis is the relative intensity (ie, extinction ratio) of light output from modulator 28 . As shown in FIG. 4, the modulation characteristic of the modulator 28 (here, electro-absorption modulator) exhibits nonlinearity in which the extinction ratio does not change linearly with applied voltage.

図5はバイアス電圧14が、変調特性48の線形領域50の中心に設定された場合に生成される変調光32のアイパターン54aの一例を示す図である。「線形領域50」とは、消光比が印加電圧に対して略線形に変化する印加電圧の範囲のことである。変調特性48に示された白抜きのドット51は、変調器28のバイアス点である(以下、同様)。 FIG. 5 is a diagram showing an example of an eye pattern 54a of modulated light 32 generated when bias voltage 14 is set at the center of linear region 50 of modulation characteristic 48. In FIG. The "linear region 50" is a range of applied voltage in which the extinction ratio changes substantially linearly with respect to the applied voltage. A white dot 51 shown in the modulation characteristic 48 is the bias point of the modulator 28 (same below).

図5には、変調器28の変調特性48と、変調信号22のアイパターン52aと、変調光32のアイパターン54aが示されている。変調特性48の横軸は、印加電圧(例えば、変調信号22の電圧)である。変調特性48の縦軸は、変調器28から出力される光(例えば、変調光32)の光強度である。ここでは変調器28に入力される連続光24の光強度は、変調器28の印加電圧が0Vの時に出力光が1mWになるように設定されている。 FIG. 5 shows modulation characteristic 48 of modulator 28, eye pattern 52a of modulated signal 22, and eye pattern 54a of modulated light 32. FIG. The horizontal axis of modulation characteristic 48 is the applied voltage (eg, the voltage of modulation signal 22). The vertical axis of the modulation characteristic 48 is the light intensity of the light (eg, modulated light 32) output from the modulator 28. FIG. Here, the light intensity of the continuous light 24 input to the modulator 28 is set so that the output light is 1 mW when the voltage applied to the modulator 28 is 0V.

変調信号22のアイパターン52aの時間軸56は、上側ほど遅い時間を示している。アイパターン52aの電圧軸58は、変調信号22の電圧を示している。アイパターン52aは、電圧軸58を垂直方向に平行移動して変調特性48の横軸に重ねると、電圧軸58の目盛りと変調特性48の横軸の目盛りが一致するように描かれている。後述する図6等においても同様である。 A time axis 56 of the eye pattern 52a of the modulated signal 22 indicates a later time toward the upper side. A voltage axis 58 of the eye pattern 52 a shows the voltage of the modulated signal 22 . The eye pattern 52a is drawn so that when the voltage axis 58 is vertically translated to overlap the horizontal axis of the modulation characteristic 48, the scale of the voltage axis 58 and the horizontal axis of the modulation characteristic 48 are aligned. The same applies to FIG. 6 and the like, which will be described later.

変調光32のアイパターン54aの時間軸60は、右側ほど遅い時間を示している。アイパターン54aの光強度軸62は、変調光32の光強度を示している。アイパターン54aは、光強度軸62を水平方向に平行移動して変調特性48の縦軸に重ねると、光強度軸62の目盛りと変調特性48の縦軸の目盛りが一致するように描かれている。後述する図6等についても同様である。 A time axis 60 of the eye pattern 54a of the modulated light 32 indicates a later time toward the right side. A light intensity axis 62 of the eye pattern 54 a indicates the light intensity of the modulated light 32 . The eye pattern 54a is drawn so that the scale of the light intensity axis 62 and the scale of the vertical axis of the modulation characteristic 48 are aligned when the light intensity axis 62 is horizontally translated and overlaid on the vertical axis of the modulation characteristic 48. there is The same applies to FIG. 6 and the like, which will be described later.

図5に示すように、変調信号22のレベル(すなわち、変調器28の印加電圧)が、線形領域50内で変化する場合には、変調信号22のアイパターン52aと変調光32のアイパターン54aは略同形になる。従って、変調信号22のレベル間隔(すなわち、アイの高さ)が均一であれば、変調光32のレベル間隔も均一になる。 As shown in FIG. 5, when the level of modulated signal 22 (ie, the voltage applied to modulator 28) varies within linear region 50, eye pattern 52a of modulated signal 22 and eye pattern 54a of modulated light 32 are approximately the same shape. Therefore, if the level interval (that is, eye height) of the modulated signal 22 is uniform, the level interval of the modulated light 32 is also uniform.

図6はバイアス電圧14が、線形領域50の中心より低い電圧に設定された場合に生成される変調光32のアイパターン54bの一例を示す図である。図6には、変調器28の変調特性48と、変調信号22のアイパターン52bと、変調光32のアイパターン54bが示されている。 FIG. 6 is a diagram showing an example of eye pattern 54b of modulated light 32 generated when bias voltage 14 is set to a voltage lower than the center of linear region 50. In FIG. FIG. 6 shows modulation characteristic 48 of modulator 28, eye pattern 52b of modulated signal 22, and eye pattern 54b of modulated light 32. FIG.

図6に示すように、変調信号22のレベルが、線形領域50から食み出して変化すると、変調光32のアイパターン54bは、変調信号22のアイパターン52bを変形したパターンになる。従って、変調信号22のレベル間隔が均一でも、変調光32のレベル間隔は不均一になる。 As shown in FIG. 6, when the level of the modulated signal 22 changes beyond the linear region 50, the eye pattern 54b of the modulated light 32 changes from the eye pattern 52b of the modulated signal 22. As shown in FIG. Therefore, even if the level intervals of the modulated signal 22 are uniform, the level intervals of the modulated light 32 are non-uniform.

変調光32のレベル間隔(すなわち、アイの高さ)が均一でないと、送信光34(図2参照)を受信した光受信機が送信光34を誤って復調する頻度が高くなる。そこで、復調誤りの頻度(すなわち、符号誤り率)が高くならないように、制御装置2は、変調信号22のレベル間隔を調節する。 If the level interval (that is, eye height) of the modulated light 32 is not uniform, the frequency of erroneous demodulation of the transmitted light 34 by the optical receiver that receives the transmitted light 34 (see FIG. 2) increases. Therefore, the control device 2 adjusts the level interval of the modulated signal 22 so that the frequency of demodulation errors (that is, the code error rate) does not increase.

図7は、線形領域50の中心より低いバイアス電圧の設定後に変調信号22を制御装置2が制御した場合に生成される変調光32のアイパターン54cの一例を示す図である。図7には、変調器28の変調特性48と、変調信号22のアイパターン52cと、変調光32のアイパターン54cが示されている。 FIG. 7 is a diagram showing an example of the eye pattern 54c of the modulated light 32 generated when the control device 2 controls the modulation signal 22 after setting a bias voltage lower than the center of the linear region 50. As shown in FIG. FIG. 7 shows modulation characteristic 48 of modulator 28, eye pattern 52c of modulated signal 22, and eye pattern 54c of modulated light 32. FIG.

図6に示す例と同様にバイアス電圧14は、線形領域50の中心より低い電圧に設定される(バイアス点51参照)。制御装置2が変調信号22を制御すると、変調特性48の傾きが小さい領域では変調信号22のレベル間隔が広くなり、変調特性の傾きが大きい領域では変調信号22のレベル間隔が狭くなる。その結果、変調光32のアイパターン54cのレベル間隔は略均一になる(「(1-7)レベル調節部75」参照)。 Similar to the example shown in FIG. 6, the bias voltage 14 is set to a voltage lower than the center of the linear region 50 (see bias point 51). When the controller 2 controls the modulation signal 22, the level interval of the modulation signal 22 widens in the region where the slope of the modulation characteristic 48 is small, and the level interval of the modulation signal 22 narrows in the region where the slope of the modulation characteristic 48 is large. As a result, the level interval of the eye pattern 54c of the modulated light 32 becomes substantially uniform (see "(1-7) Level adjusting section 75").

ところで、光伝送路38を送信光34が伝搬すると、光伝送路38の群速度分散により送信光34の波形が変形する。送信光34の変形が大きくなると、符号誤り率が高くなる。そこで変調器28のバイアス点51は、変調光32の変形が少ない電圧に設定される。 By the way, when the transmission light 34 propagates through the optical transmission line 38 , the waveform of the transmission light 34 is deformed due to the group velocity dispersion of the optical transmission line 38 . As the deformation of the transmitted light 34 increases, the code error rate increases. Therefore, the bias point 51 of the modulator 28 is set to a voltage that causes little deformation of the modulated light 32 .

例えば変調器28のバイアス電圧14は、変調器28のαパラメータが略ゼロになる電圧に設定される。送信光34の変形は伝送距離が長くなるほど大きくなるので、送信光34の変形を小さくするバイアス電圧14(例えば、αパラメータがゼロになる電圧)は、伝送距離が長くなるほど重要になる。 For example, the bias voltage 14 of the modulator 28 is set to a voltage that makes the α parameter of the modulator 28 approximately zero. Since the deformation of the transmitted light 34 increases as the transmission distance increases, the bias voltage 14 (for example, the voltage at which the α parameter becomes zero) that reduces the deformation of the transmitted light 34 becomes more important as the transmission distance increases.

多くの場合、αパラメータがゼロになる電圧は、変調特性48の線形領域50の中心(以下、線形中心と呼ぶ)とは一致しない。従ってαパラメータがゼロになる電圧にバイアス電圧14を設定すると、変調光32のレベル間隔は不均一になる(図6参照)。実施の形態1の制御装置2によれば、バイアス電圧14のこの様な設定により不均一になった変調光32のレベル間隔が均一になるので、受信機における符号誤り率の増加を抑制できる。 In many cases, the voltage at which the α parameter becomes zero does not coincide with the center of the linear region 50 of the modulation characteristic 48 (hereinafter referred to as the linear center). Therefore, if the bias voltage 14 is set to a voltage at which the α parameter becomes zero, the level intervals of the modulated light 32 become uneven (see FIG. 6). According to the control device 2 of Embodiment 1, the uneven level intervals of the modulated light 32 become uniform due to such setting of the bias voltage 14, so that an increase in the bit error rate in the receiver can be suppressed.

図8~9は、実施の形態の光送信機4におけるドライバー出力20、変調信号22、変調光32、および電気信号44の交流成分46(以下、モニタ信号と呼ぶ)のアイパターンの一例を示す図である。図8~9には、バイアス電圧14が線形中心に設定された場合の各信号のアイパターン、およびバイアス電圧14が線形中心より低い電圧に変更された直後の各信号のアイパターンが示されている。図8~9は、シミュレーションにより得られたアイパターンである。後述する図22~23等についても同様である。 8 and 9 show examples of eye patterns of the driver output 20, the modulated signal 22, the modulated light 32, and the AC component 46 of the electrical signal 44 (hereinafter referred to as monitor signal) in the optical transmitter 4 of the embodiment. It is a diagram. 8-9 show the eye pattern of each signal when the bias voltage 14 is set at the linear center and the eye pattern of each signal immediately after the bias voltage 14 is changed to a voltage lower than the linear center. there is 8-9 are eye patterns obtained by simulation. The same applies to FIGS. 22 and 23, which will be described later.

図8(a)には、ドライバー出力20のアイパターンが示されている。左側のパターンは、バイアス電圧14が線形中心に設定された時のアイパターンである(図8(b)~図9(b)についても同様)。右側のパターンは、バイアス電圧14が線形中心より低い電圧に変更された直後のアイパターンが示されている(図8(b)~図9(b)についても同様)。図8(a)の右図に示すように、バイアス電圧14が下がった直後は、ドライバー出力20のアイパターンに変化はない。 The eye pattern of the driver output 20 is shown in FIG. 8(a). The pattern on the left is the eye pattern when the bias voltage 14 is set at the linear center (the same applies to FIGS. 8(b) to 9(b)). The pattern on the right shows the eye pattern immediately after the bias voltage 14 is changed to a voltage lower than the linear center (similar to FIGS. 8(b)-9(b)). As shown in the right diagram of FIG. 8(a), the eye pattern of the driver output 20 does not change immediately after the bias voltage 14 is lowered.

図8(b)には、変調信号22のアイパターンが示されている。図8(b)に示すように、バイアス電圧14が下がると、変調信号22のレベルも下がる。 The eye pattern of the modulated signal 22 is shown in FIG. 8(b). As shown in FIG. 8(b), when the bias voltage 14 is lowered, the level of the modulation signal 22 is also lowered.

図9(a)には、変調光32のアイパターンが示されている。図9(a)に示すようにバイアス電圧14が下がると、変調特性48(図6参照)の非線形性により、変調光32の2番目に低いレベルL1(図9(a)参照)と3番目に低いレベルL2が、最も低いレベルL0に近づく。換言するならば、2番目に低いレベルL1と3番目に低いレベルL2に挟まれたミドルアイME1が、最も低いレベルL0に近づく。 FIG. 9(a) shows the eye pattern of the modulated light 32. FIG. When the bias voltage 14 is lowered as shown in FIG. 9(a), the nonlinearity of the modulation characteristic 48 (see FIG. 6) causes the second lowest level L1 (see FIG. 9(a)) and the third A low level L2 approaches the lowest level L0. In other words, the middle eye ME1 sandwiched between the second lowest level L1 and the third lowest level L2 approaches the lowest level L0.

図9(b)には、モニタ信号46のアイパターンE2が示されている。図9(a)に示すように変調光32のミドルアイME1が最も低いレベルL0に近づくと、モニタ信号46のミドルアイME2も最も低いレベルL30に近づく(図9(b)参照)。 The eye pattern E2 of the monitor signal 46 is shown in FIG. 9(b). As shown in FIG. 9A, when the middle eye ME1 of the modulated light 32 approaches the lowest level L0, the middle eye ME2 of the monitor signal 46 also approaches the lowest level L30 (see FIG. 9B).

変調信号22のレベル間隔を調節する制御装置2(図1参照)は、ハイ側信号生成部64とロー側信号生成部66とハイ側ピーク値検出部68とロー側ピーク値検出部70を有する。制御装置2は更に、ハイ側平均値検出部72とロー側平均値検出部74を有する。制御装置2は更に、レベル調節部75を有する。 The control device 2 (see FIG. 1) for adjusting the level intervals of the modulated signal 22 has a high-side signal generator 64, a low-side signal generator 66, a high-side peak value detector 68, and a low-side peak value detector 70. . The control device 2 further has a high-side average value detection section 72 and a low-side average value detection section 74 . The control device 2 further has a level adjustment section 75 .

(1-1)ハイ側信号生成部64
図10は、ハイ側信号生成部64のハードウエア構成の一例を示す回路図である。ハイ側信号生成部64は例えば、出力端子がハイ側ピーク値検出部68とハイ側平均値検出部72に接続されたオペレーショナル・アンプリファイアOP1を有する。オペレーショナル・アンプリファイアは以下、オペアンプと呼ばれる。ハイ側信号生成部64は更に、オペアンプOP1の反転入力端子と基準電位(すなわち、グラウンド)との間に接続された抵抗R1とを有する。ハイ側信号生成部64は更に、オペアンプOP1の反転入力端子と出力端子の間に接続された抵抗R2と、オペアンプOP1の非反転入力端子とDCブロック18bの間に接続された抵抗R3とを有する。
(1-1) High side signal generator 64
FIG. 10 is a circuit diagram showing an example of the hardware configuration of the high-side signal generator 64. As shown in FIG. The high-side signal generation section 64 has, for example, an operational amplifier OP1 whose output terminals are connected to the high-side peak value detection section 68 and the high-side average value detection section 72 . Operational amplifiers are hereinafter referred to as operational amplifiers. The high-side signal generator 64 further includes a resistor R1 connected between the inverting input terminal of the operational amplifier OP1 and a reference potential (ie, ground). The high-side signal generator 64 further includes a resistor R2 connected between the inverting input terminal and the output terminal of the operational amplifier OP1, and a resistor R3 connected between the non-inverting input terminal of the operational amplifier OP1 and the DC block 18b. .

図11は、オペアンプOP1が出力する信号(以下、ハイ側オペアンプ信号と呼ぶ)のアイパターン78の一例を示す図である。横軸は時間である。縦軸は、ハイ側オペアンプ信号の電圧である。 FIG. 11 is a diagram showing an example of an eye pattern 78 of a signal output from the operational amplifier OP1 (hereinafter referred to as a high-side operational amplifier signal). The horizontal axis is time. The vertical axis is the voltage of the high-side operational amplifier signal.

図10に示すように、オペアンプOP1の正側電源端子には、プラスの電圧を出力する正電源が接続される。オペアンプOP1の負側電源端子には、基準電位が接続される。従って、モニタ信号46の極性が正の時には、オペアンプOP1は、非反転入力端子に入力されるモニタ信号46を増幅した信号を出力する。モニタ信号46の増幅率は、抵抗R1の抵抗値r1と抵抗R2の抵抗値r2によって定まる増幅率A(=(r1+r2)/r1)である。モニタ信号46の極性が負の時には、オペアンプOP1は基準電位Gを出力する。以下の説明では、r1はr2より十分大きいとする。この場合、増幅率Aは略1である。ただし増幅率Aは、1以外の倍率であっても良い。 As shown in FIG. 10, a positive power supply that outputs a positive voltage is connected to the positive power supply terminal of the operational amplifier OP1. A reference potential is connected to the negative power supply terminal of the operational amplifier OP1. Therefore, when the polarity of the monitor signal 46 is positive, the operational amplifier OP1 outputs a signal obtained by amplifying the monitor signal 46 input to the non-inverting input terminal. The amplification factor of the monitor signal 46 is the amplification factor A (=(r1+r2)/r1) determined by the resistance value r1 of the resistor R1 and the resistance value r2 of the resistor R2. The operational amplifier OP1 outputs the reference potential G when the polarity of the monitor signal 46 is negative. In the following explanation, it is assumed that r1 is sufficiently larger than r2. In this case, the amplification factor A is approximately one. However, the amplification factor A may be a magnification other than 1.

ハイ側信号生成部64は、ハイ側オペアンプ信号を出力する。ハイ側信号生成部64が出力する信号は以下、ハイ側信号76(図2参照)と呼ばれる。従って、ここに示す例では、図11のアイパターン78はハイ側信号76のアイパターンでもある。 The high-side signal generator 64 outputs a high-side operational amplifier signal. The signal output by the high-side signal generator 64 is hereinafter referred to as the high-side signal 76 (see FIG. 2). Thus, in the example shown here, eye pattern 78 of FIG. 11 is also the eye pattern of high side signal 76 .

図10~11を参照して例示したように、ハイ側信号76は、モニタ信号46の極性が正またはモニタ信号の大きさがゼロ(例えば、0V)の時には、モニタ信号46のレベルに応じたレベルL12,L11,L10(図11参照)をとる。図10~11を参照して説明した例では、「モニタ信号46のレベルに応じたレベル」は、モニタ信号46のレベルを増幅率A(1を含むゼロより大きい倍率)で増幅したレベルである(以下、同様)。 As illustrated with reference to FIGS. 10-11, the high side signal 76 is responsive to the level of the monitor signal 46 when the polarity of the monitor signal 46 is positive or the magnitude of the monitor signal is zero (eg, 0V). Levels L12, L11, and L10 (see FIG. 11) are taken. In the example described with reference to FIGS. 10 to 11, the "level corresponding to the level of the monitor signal 46" is the level obtained by amplifying the level of the monitor signal 46 with an amplification factor A (multiplication factor greater than zero, including 1). (same below).

ハイ側信号76は、モニタ信号46の極性が負の時には、一定のレベル(以下、ダミーレベルと呼ぶ)をとる。図10~11を参照して説明した例では、ダミーレベルは基準電位Gである。この場合、ダミーレベルは、モニタ信号46の最も低いレベルL10である。 The high-side signal 76 assumes a constant level (hereinafter referred to as dummy level) when the polarity of the monitor signal 46 is negative. In the example described with reference to FIGS. 10-11, the dummy level is the reference potential G. FIG. In this case, the dummy level is the lowest level L10 of the monitor signal 46. FIG.

ダミーレベルは、基準電位でなくても良い。但し、ダミーレベルと基準電位の乖離が大きくなると、後述する「ミドルアイの位置制御」等でレベル調節の誤りや不正確なレベル調節が行われる。従って、ダミーレベルと基準電位の乖離は、小さいほど好ましい(後述するロー側信号90のダミーレベルについても同様)。 The dummy level does not have to be the reference potential. However, if the divergence between the dummy level and the reference potential becomes large, erroneous or inaccurate level adjustment is performed in the later-described "middle eye position control" or the like. Therefore, it is preferable that the difference between the dummy level and the reference potential is as small as possible (the same applies to the dummy level of the low-side signal 90, which will be described later).

ところで、図10に示す回路では、ハイ側信号生成部64はオペアンプOP1の出力を直接出力している。しかしハイ側信号生成部64は、反転回路によってオペアンプOP1の出力を反転(すなわち、極性の逆転)してから出力しても良い。これは、ハイ側信号76(すなわち、ハイ側信号生成部64の出力)に基づく処理で重要な量は、ハイ側信号76のレベルの大きさ(すなわち、絶対値)だからである。後述するロー側信号生成部66等の出力についても、同様である。 By the way, in the circuit shown in FIG. 10, the high-side signal generator 64 directly outputs the output of the operational amplifier OP1. However, the high-side signal generating section 64 may output the output after inverting the output of the operational amplifier OP1 (that is, reversing the polarity) by an inverting circuit. This is because the important quantity in processing based on the high-side signal 76 (ie, the output of the high-side signal generator 64) is the magnitude of the level of the high-side signal 76 (ie, absolute value). The same applies to the output of the low-side signal generator 66 and the like, which will be described later.

図10に示す回路は、アナログ回路である。しかしハイ側信号生成部64は、DSP等のデジタル回路によって実現されても良い。後述するロー側信号生成部66、ハイ側ピーク値検出部68、ロー側ピーク値検出部70、ハイ側平均値検出部72、およびロー側平均値検出部74についても同様である。 The circuit shown in FIG. 10 is an analog circuit. However, the high-side signal generator 64 may be implemented by a digital circuit such as a DSP. The same applies to the low-side signal generation section 66, high-side peak value detection section 68, low-side peak value detection section 70, high-side average value detection section 72, and low-side average value detection section 74, which will be described later.

(1-2)ロー側信号生成部66
図12は、ロー側信号生成部66のハードウエア構成の一例を示す回路図である。ロー側信号生成部66は、ハイ側信号生成部64に類似している。従って、ハイ側信号生成部64と実質的に同じ部分については同一の符号を付して、説明を省略または簡単にする。
(1-2) Low-side signal generator 66
FIG. 12 is a circuit diagram showing an example of the hardware configuration of the low-side signal generator 66. As shown in FIG. Low side signal generator 66 is similar to high side signal generator 64 . Accordingly, portions that are substantially the same as those of the high-side signal generator 64 are denoted by the same reference numerals, and the description thereof is omitted or simplified.

ロー側信号生成部66は例えば、オペアンプOP2と、オペアンプOP2の反転入力端子と基準電位との間に接続された抵抗R1とを有する。ロー側信号生成部66は更に、オペアンプOP2の反転入力端子と出力端子の間に接続された抵抗R2と、オペアンプOP2の非反転入力端子とDCブロック18bの間に接続された抵抗R3を有する。ロー側信号生成部66は更に、入力端子がオペアンプOP2の出力端子に接続され、ロー側ピーク値検出部70およびロー側平均値検出部74に出力端子が接続された反転回路84を有する。 The low-side signal generator 66 has, for example, an operational amplifier OP2 and a resistor R1 connected between the inverting input terminal of the operational amplifier OP2 and the reference potential. The low-side signal generator 66 further includes a resistor R2 connected between the inverting input terminal and the output terminal of the operational amplifier OP2, and a resistor R3 connected between the non-inverting input terminal of the operational amplifier OP2 and the DC block 18b. The low-side signal generator 66 further includes an inverter circuit 84 whose input terminal is connected to the output terminal of the operational amplifier OP2 and whose output terminals are connected to the low-side peak value detector 70 and the low-side average value detector 74 .

図13は、オペアンプOP2が出力する信号(以下、ロー側オペアンプ信号と呼ぶ)のアイパターン86の一例を示す図である。横軸は時間である。縦軸は、電圧である。 FIG. 13 is a diagram showing an example of an eye pattern 86 of a signal output from the operational amplifier OP2 (hereinafter referred to as a low-side operational amplifier signal). The horizontal axis is time. The vertical axis is voltage.

図12に示すように、オペアンプOP2の正側電源端子には、基準電位が接続される。オペアンプOP2の負側電源端子には、マイナスの電圧を出力する負電源が接続される。従って、モニタ信号46の電圧が正の場合には、オペアンプOP2は基準電位Gを出力する。 As shown in FIG. 12, a reference potential is connected to the positive power supply terminal of the operational amplifier OP2. A negative power supply that outputs a negative voltage is connected to the negative power supply terminal of the operational amplifier OP2. Therefore, the operational amplifier OP2 outputs the reference potential G when the voltage of the monitor signal 46 is positive.

モニタ信号46の極性が負の場合には、オペアンプOP2は、非反転入力端子に入力されるモニタ信号46を増幅した信号を出力する。モニタ信号46の増幅率は、「(1-1)ハイ側信号生成部64」で説明した増幅率Aである。ここに示す例では、増幅率Aは略1である。ロー側オペアンプ信号の増幅率は、ハイ側オペアンプ信号の増幅率は同じ増幅率である。 When the monitor signal 46 has a negative polarity, the operational amplifier OP2 outputs a signal obtained by amplifying the monitor signal 46 input to the non-inverting input terminal. The amplification factor of the monitor signal 46 is the amplification factor A described in "(1-1) High side signal generator 64". In the example shown here, the amplification factor A is approximately one. The amplification factor of the low-side operational amplifier signal is the same as that of the high-side operational amplifier signal.

反転回路84は、ロー側オペアンプ信号(すなわち、オペアンプOP2の出力)を反転する。ロー側信号生成部66は、反転されたロー側オペアンプ信号を出力する。ロー側信号生成部66(図2参照)の出力は以下、ロー側信号90と呼ばれる。 The inverting circuit 84 inverts the low-side operational amplifier signal (that is, the output of the operational amplifier OP2). The low-side signal generator 66 outputs the inverted low-side operational amplifier signal. The output of the low side signal generator 66 (see FIG. 2) is hereinafter referred to as the low side signal 90 .

図14は、ロー側信号生成部66が出力するロー側信号90(図2参照)のアイパターン92の一例を示す図である。図14に示すように、ここに示す例では、ロー側信号90のアイパターン92は、ロー側オペアンプ信号のアイパターン86(図13参照)の極性を反転させたパターンである。 FIG. 14 is a diagram showing an example of an eye pattern 92 of the low-side signal 90 (see FIG. 2) output by the low-side signal generator 66. As shown in FIG. As shown in FIG. 14, in the example shown, the eye pattern 92 of the low side signal 90 is a pattern obtained by inverting the polarity of the eye pattern 86 (see FIG. 13) of the low side op amp signal.

図12~14を参照して例示したように、ロー側信号90は、モニタ信号46の極性が負またはモニタ信号レベルの大きさがゼロ(例えば、0V)の時には、モニタ信号のレベルに応じたレベルL22,L21,L20(図14参照)をとる。図12~14を参照して説明した例では、「モニタ信号46のレベルに応じたレベル」は、モニタ信号46のレベルを増幅率Aで増幅し更に反転レベルである。 As illustrated with reference to FIGS. 12-14, the low side signal 90 is responsive to the level of the monitor signal when the polarity of the monitor signal 46 is negative or the magnitude of the monitor signal level is zero (eg, 0V). Levels L22, L21 and L20 (see FIG. 14) are taken. In the examples described with reference to FIGS. 12 to 14, the "level corresponding to the level of the monitor signal 46" is the level obtained by amplifying the level of the monitor signal 46 with the amplification factor A and then inverting it.

ロー側信号90は、モニタ信号46の極性が正の時には、ダミーレベル(すなわち、一定のレベル)をとる。図12~14を参照して説明した例では、ロー側信号90のダミーレベルは基準電位Gである。この場合、ダミーレベルは、モニタ信号46の最も低いレベルL20である。 The low-side signal 90 assumes a dummy level (that is, a constant level) when the polarity of the monitor signal 46 is positive. In the example described with reference to FIGS. 12-14, the dummy level of the low-side signal 90 is the reference potential G. FIG. In this case, the dummy level is the lowest level L20 of monitor signal 46 .

ところで図12に示す回路では、ロー側信号生成部66は反転回路84を有している。しかしロー側信号生成部66は、反転回路84を有さなくても良い。 By the way, in the circuit shown in FIG. However, the low-side signal generator 66 does not have to have the inverter circuit 84 .

(1-3)ハイ側ピーク値検出部68
図15は、ハイ側ピーク値検出部68のハードウエア構成の一例を示す回路図である。ハイ側ピーク値検出部68は例えば、非反転入力端子がハイ側信号生成部64に接続されたオペアンプOP3と、オペアンプOP3の反転入力端子と出力端子との間に接続されたダイオードD1とを有する。ダイオードD1は、オペアンプOP3の出力端子からダイオードD1に向かって流れる電流を通過させ、ダイオードD1からオペアンプOP3の出力端子に向かう電流の流れを阻止するように接続される。
(1-3) High side peak value detector 68
FIG. 15 is a circuit diagram showing an example of the hardware configuration of the high-side peak value detector 68. As shown in FIG. The high-side peak value detection unit 68 includes, for example, an operational amplifier OP3 whose non-inverting input terminal is connected to the high-side signal generating unit 64, and a diode D1 connected between the inverting input terminal and the output terminal of the operational amplifier OP3. . Diode D1 is connected to pass current flowing from the output terminal of operational amplifier OP3 to diode D1 and block current flow from diode D1 to the output terminal of operational amplifier OP3.

ハイ側ピーク値検出部68は更に、ダイオードD1のオペアンプOP3とは反対側の一端と基準電位との間に接続されたキャパシタC1を有する。ハイ側ピーク値検出部68は更に、キャパシタC1に並列接続された抵抗R3を有する。図15に示すように、オペアンプOP3の正側電源端子には、プラスの電圧を出力する正電源が接続される。一方、オペアンプOP3の負側電源端子には、基準電位が接続される。 The high-side peak value detector 68 further has a capacitor C1 connected between one end of the diode D1 opposite to the operational amplifier OP3 and the reference potential. The high-side peak value detector 68 further has a resistor R3 connected in parallel with the capacitor C1. As shown in FIG. 15, a positive power supply that outputs a positive voltage is connected to the positive power supply terminal of the operational amplifier OP3. On the other hand, a reference potential is connected to the negative power supply terminal of the operational amplifier OP3.

オペアンプOP3の非反転入力端子には、ハイ側信号生成部64(図2参照)からのハイ側信号76が入力される。ハイ側信号76の電圧がキャパシタC1の電圧より高い場合には、オペアンプOP3はキャパシタC1を充電する。一方、ハイ側信号76の電圧がキャパシタC1の電圧より低い場合には、ダイオードD1が逆バイアスされ、キャパシタC1からオペアンプOP3には電流が流れない。 A high-side signal 76 from the high-side signal generator 64 (see FIG. 2) is input to the non-inverting input terminal of the operational amplifier OP3. When the voltage of high side signal 76 is higher than the voltage of capacitor C1, op amp OP3 charges capacitor C1. On the other hand, if the voltage of high-side signal 76 is less than the voltage of capacitor C1, diode D1 is reverse biased and no current flows from capacitor C1 to operational amplifier OP3.

オペアンプOP3からの電流によりキャパシタC1に充電された電荷は、抵抗R3を介して徐々に放電される。ハイ側ピーク値検出部68は所謂、ピーク検出器である。図15に示す例では、ハイ側ピーク値検出部68は、キャパシタC1の電圧をそのまま出力する。しかし、ハイ側ピーク値検出部68は、キャパシタC1の両端間の電圧を0以外の倍率で増幅してから出力しても良い。 The charge charged in the capacitor C1 by the current from the operational amplifier OP3 is gradually discharged through the resistor R3. The high-side peak value detector 68 is a so-called peak detector. In the example shown in FIG. 15, the high-side peak value detector 68 outputs the voltage of the capacitor C1 as it is. However, the high-side peak value detection section 68 may amplify the voltage across the capacitor C1 by a factor other than 0 before outputting it.

ハイ側ピーク値検出部68が生成する信号96(以下、ハイ側ピーク値信号と呼ぶ)は、ハイ側信号76がとるレベルのうち最も絶対値が大きいレベル(例えば、図11のレベルL12)に応じたレベルをとる。ハイ側ピーク値信号96のレベルは以下、第4レベルと呼ばれる。ハイ側ピーク値信号96の第4レベルの絶対値は例えば、ハイ側信号76(図11参照)のレベルL12の絶対値(例えば、0.32V)と同じである。 The signal 96 generated by the high-side peak value detector 68 (hereinafter referred to as the high-side peak value signal) is set to the level with the largest absolute value among the levels taken by the high-side signal 76 (for example, level L12 in FIG. 11). take the appropriate level. The level of the high-side peak value signal 96 is hereinafter referred to as the fourth level. The absolute value of the fourth level of the high-side peak value signal 96 is, for example, the same as the absolute value (eg, 0.32 V) of the level L12 of the high-side signal 76 (see FIG. 11).

(1-4)ロー側ピーク値検出部70
ロー側ピーク値検出部70のハードウエア構成は例えば、図15を参照して説明したハイ側ピーク値検出部68のハードウエア構成と実質的に同じである。従って、ロー側ピーク値検出部70のハードウエア構成の説明は省略する。但し,オペアンプOP3の非反転入力端子には、ロー側信号生成部66が接続される。
(1-4) Low-side peak value detector 70
The hardware configuration of the low-side peak value detection section 70 is substantially the same as that of the high-side peak value detection section 68 described with reference to FIG. 15, for example. Therefore, description of the hardware configuration of the low-side peak value detection unit 70 is omitted. However, the low-side signal generator 66 is connected to the non-inverting input terminal of the operational amplifier OP3.

ロー側ピーク値検出部70が生成する信号98(以下、ロー側ピーク値信号と呼ぶ)は、ロー側信号90がとるレベルうち最も絶対値が大きいレベル(例えば、図14のレベルL22)に応じたレベルをとる。ロー側ピーク値信号98のレベルは以下、第5レベルと呼ばれる。ロー側ピーク値信号98の第5レベルの絶対値は例えば、ロー側信号90のレベルL22(図14参照)の絶対値(例えば、0.24V)と同じである。 A signal 98 (hereinafter referred to as a low-side peak value signal) generated by the low-side peak value detection section 70 corresponds to the level having the largest absolute value (for example, level L22 in FIG. 14) among the levels taken by the low-side signal 90. level. The level of the low-side peak value signal 98 is hereinafter referred to as the fifth level. The absolute value of the fifth level of the low-side peak value signal 98 is, for example, the same as the absolute value (eg, 0.24 V) of the level L22 of the low-side signal 90 (see FIG. 14).

ロー側ピーク値検出部70は、ハイ側ピーク値検出部68と同様に、キャパシタC1の両端間の電圧(以下、キャパシタ電圧と呼ぶ)を増幅して出力しても良い。但し、キャパシタ電圧の増幅率は、ハイ側ピーク値検出部68のキャパシタ電圧の増幅率と同じにする。 Similarly to the high-side peak value detection unit 68, the low-side peak value detection unit 70 may amplify and output the voltage across the capacitor C1 (hereinafter referred to as the capacitor voltage). However, the amplification factor of the capacitor voltage is set to be the same as the amplification factor of the capacitor voltage of the high-side peak value detection section 68 .

(1-5)ハイ側平均値検出部72
図16は、ハイ側平均値検出部72のハードウエア構成の一例を示す回路図である。ハイ側平均値検出部72は例えば、一端がハイ側信号生成部64に接続され他端がレベル調節部75に接続された抵抗R4を有する。ハイ側平均値検出部72は更に、一端が基準電位に接続され、他端が抵抗R4のレベル調節部75側の一端に接続されたキャパシタC2を有する。図16に示されたハイ側平均値検出部72は、入力された電圧を平均化するRC回路である。このRC回路の時定数は、キャパシタC2の両端間の電圧がハイ側信号76の電圧の平均値に略比例するように、十分長く設定される。
(1-5) High side average value detector 72
FIG. 16 is a circuit diagram showing an example of the hardware configuration of the high-side average value detection section 72. As shown in FIG. The high-side average value detection section 72 has, for example, a resistor R4 having one end connected to the high-side signal generation section 64 and the other end connected to the level adjustment section 75 . The high-side average value detection section 72 further has a capacitor C2 having one end connected to the reference potential and the other end connected to one end of the resistor R4 on the level adjustment section 75 side. The high side average value detector 72 shown in FIG. 16 is an RC circuit that averages the input voltage. The time constant of this RC circuit is set long enough so that the voltage across capacitor C2 is approximately proportional to the average value of the high side signal 76 voltage.

ハイ側平均値検出部72は、ハイ側信号76がとるレベルの平均値(以下、第1平均値と呼ぶ)に応じたレベル(以下、第6レベルと呼ぶ)をとるハイ側アベレージ信号100を生成する。「ハイ側信号76がとるレベルの第1平均値」は例えば、ハイ側信号76の各レベルL10,L11,L12(図11参照)の平均値である。 The high-side average value detector 72 detects a high-side average signal 100 having a level (hereinafter referred to as a sixth level) corresponding to the average value of the levels of the high-side signal 76 (hereinafter referred to as a first average value). Generate. The "first average value of the levels of the high-side signal 76" is, for example, the average value of the levels L10, L11, and L12 of the high-side signal 76 (see FIG. 11).

(1-6)ロー側平均値検出部74
ロー側平均値検出部74のハードウエア構成は、ハイ側平均値検出部72のハードウエア構成と実質的に同じである。従って、ロー側平均値検出部74のハードウエア構成の説明は省略する。但し抵抗R4のレベル調節部75とは反対側の一端は、ロー側信号生成部66に接続される。
(1-6) Low side average value detector 74
The hardware configuration of the low-side average value detection section 74 is substantially the same as the hardware configuration of the high-side average value detection section 72 . Therefore, description of the hardware configuration of the low-side average value detection unit 74 is omitted. However, one end of the resistor R4 on the side opposite to the level adjustment section 75 is connected to the low side signal generation section 66 .

ロー側平均値検出部74は、ロー側信号90がとるレベルの平均値(以下、第2平均値と呼ぶ)に応じたレベル(以下、第7レベルと呼ぶ)をとるロー側アベレージ信号102を生成する。「ロー側信号90がとるレベルの第2平均値」は例えば、ロー側信号90の各レベルL20,L21,L22(図14参照)の平均値である。 The low-side average value detector 74 detects the low-side average signal 102 having a level (hereinafter referred to as a seventh level) corresponding to the average value of the levels of the low-side signal 90 (hereinafter referred to as a second average value). Generate. The "second average value of the levels of the low-side signal 90" is, for example, the average value of the levels L20, L21, and L22 of the low-side signal 90 (see FIG. 14).

(1-7)レベル調節部75
(1-7―1)レベル調節部75の構造
図17は、レベル調節部75のハードウエア構成の一例を示す回路図である。レベル調節部75は例えば、CPU(Central Processing Unit)104、メモリ106、および不揮発性メモリ108を有する。メモリ106は例えば、RAM(Random Access Memory)である。不揮発性メモリ108は例えば、フラッシュメモリである。
(1-7) Level adjustment section 75
(1-7-1) Structure of Level Adjusting Section 75 FIG. 17 is a circuit diagram showing an example of the hardware configuration of the level adjusting section 75. As shown in FIG. The level adjustment unit 75 has, for example, a CPU (Central Processing Unit) 104, a memory 106, and a non-volatile memory 108. FIG. The memory 106 is, for example, a RAM (Random Access Memory). Non-volatile memory 108 is, for example, flash memory.

レベル調節部75は更に、バス110、およびバス110に接続されたインターフェース112aを有する。レベル調節部75は更に、インターフェース112aとハイ側ピーク値検出部68の間に接続されたアナログ・デジタル変換器114a(以下、ADC114aと呼ぶ;以下同様)を有する。レベル調節部75は更に、バス110に接続されたインターフェース112b、およびインターフェース112bとハイ側平均値検出部72の間に接続されたアナログ・デジタル変換器114bを有する。レベル調節部75は更に、バス110に接続されたインターフェース112c、およびインターフェース112cとロー側ピーク値検出部70の間に接続されたアナログ・デジタル変換器114cを有する。レベル調節部75は更に、バス110に接続されたインターフェース112d、およびインターフェース112dとロー側平均値検出部74の間に接続されたアナログ・デジタル変換器114dを有する。レベル調節部75は更に、DSP6とバス110の間に接続されたインターフェース112eを有する。 The level adjuster 75 further has a bus 110 and an interface 112 a connected to the bus 110 . The level adjuster 75 further has an analog/digital converter 114a (hereinafter referred to as ADC 114a; the same applies hereinafter) connected between the interface 112a and the high-side peak value detector 68 . The level adjuster 75 further has an interface 112b connected to the bus 110 and an analog-to-digital converter 114b connected between the interface 112b and the high side average value detector 72. FIG. The level adjuster 75 further has an interface 112 c connected to the bus 110 and an analog/digital converter 114 c connected between the interface 112 c and the low-side peak value detector 70 . The level adjuster 75 further has an interface 112 d connected to the bus 110 and an analog-to-digital converter 114 d connected between the interface 112 d and the low-side average detector 74 . The level adjuster 75 further has an interface 112 e connected between the DSP 6 and the bus 110 .

CPU104はバス110を介してメモリ106に結合され、例えば不揮発性メモリ108に記録されたプログラムを実行するように構成されている。レベル調節部75のハードウエア構成は、図17に示された回路には限られない。レベル調節部75は例えば、FPGA(Field-Programable Gate Array)であっても良い。 CPU 104 is coupled to memory 106 via bus 110 and is configured to execute programs stored, for example, in non-volatile memory 108 . The hardware configuration of the level adjustment section 75 is not limited to the circuit shown in FIG. The level adjustment unit 75 may be, for example, an FPGA (Field-Programmable Gate Array).

レベル調節部75は、デジタル信号10を多値信号12(ここでは、4値信号)に変換するDSP6を制御する。レベル調節部75は更に、バイアス・コントローラ16を制御する。 The level adjustment section 75 controls the DSP 6 that converts the digital signal 10 into a multilevel signal 12 (here, a quaternary signal). Level adjuster 75 also controls bias controller 16 .

以下の説明では、ここまでの説明と同様に、変調信号22は4値信号とし、ハイ側信号生成部64は、オペアンプOP1(図10参照)の出力信号をそのまま出力するとする。一方、ロー側信号生成部66は、ここまでの説明とは異なり反転回路84(図12参照)を有さずに、オペアンプOP2の出力信号をそのまま出力するとする。 In the following description, as in the description so far, the modulated signal 22 is assumed to be a quaternary signal, and the high-side signal generator 64 directly outputs the output signal of the operational amplifier OP1 (see FIG. 10). On the other hand, the low-side signal generator 66 does not have the inverting circuit 84 (see FIG. 12), unlike the description so far, and outputs the output signal of the operational amplifier OP2 as it is.

(1-7―2)レベル調節部75の動作
図18は、レベル調節部75が実行する変調信号の制御方法の一例を示す図である。
(1-7-2) Operation of Level Adjusting Section 75 FIG. 18 is a diagram showing an example of a modulation signal control method executed by the level adjusting section 75. As shown in FIG.

レベル調節部75は先ず、DSP6が生成する多値信号12のレベルを調節することで、モニタ信号46のミドルアイME2(図9(b)参照)の位置を制御する(ステップS2)。レベル調節部75は更に、DSP6が生成する多値信号12のレベルを調節することで、モニタ信号46のアッパーアイUE2の高さ(すなわち、レベル間隔)を制御する(ステップS4)。レベル調節部75は更に、DSP6が生成する多値信号12のレベルを調節することで、モニタ信号46のローワーアイLE2の高さを制御する(ステップS6)。ステップS6の後、レベル調節部75はステップS2に戻る。レベル調節部75は、ステップS2~S6を繰り返し実行する。 The level adjuster 75 first adjusts the level of the multilevel signal 12 generated by the DSP 6 to control the position of the middle eye ME2 (see FIG. 9B) of the monitor signal 46 (step S2). The level adjuster 75 further adjusts the level of the multilevel signal 12 generated by the DSP 6 to control the height of the upper eye UE2 of the monitor signal 46 (that is, level interval) (step S4). The level adjuster 75 further adjusts the level of the multilevel signal 12 generated by the DSP 6 to control the height of the lower eye LE2 of the monitor signal 46 (step S6). After step S6, the level adjusting section 75 returns to step S2. The level adjustment section 75 repeatedly executes steps S2 to S6.

ここに示す例では、ステップS2~S6の繰り返しにより、ミドルアイME2、アッパーアイUE2およびローワーアイLE2それぞれの高さが略等しくなる。すなわち、ステップS2~S6の繰り返しにより、多値光通信に適した均一なレベル間隔を有する変調光32が生成される。 In the example shown here, the repetition of steps S2 to S6 makes the heights of the middle eye ME2, the upper eye UE2 and the lower eye LE2 substantially equal. That is, by repeating steps S2 to S6, modulated light 32 having uniform level intervals suitable for multilevel optical communication is generated.

但し、光送信機4に適用される変調方式が不均一なレベル間隔を定めている場合には、レベル調節部75はモニタ信号46のアイの高さが不均一になるように多値信号12のレベルを調節しても良い。この様な調節は例えば、後述する第1~第3目標値T1,T2,T3を適合的に設定することで実現できる。 However, if the modulation scheme applied to the optical transmitter 4 defines uneven level intervals, the level adjuster 75 adjusts the multilevel signal 12 so that the eye height of the monitor signal 46 becomes uneven. You can adjust the level of Such adjustment can be realized by, for example, adaptively setting first to third target values T1, T2, and T3, which will be described later.

ローワーアイとは、最も低いレベル(例えば、モニタ信号46のレベルL30)と2番目に低いレベル(例えば、モニタ信号46のレベルL31)に挟まれた開口領域のことである(図9(b)参照)。アッパーアイとは、最も高いレベル(例えば、モニタ信号46のレベルL33)と2番目に高いレベル(例えば、モニタ信号46のレベルL32)に挟まれた開口領域のことである。ミドルアイとは、アッパーアイとローワーアイに挟まれた開口領域のことである。 The lower eye is an open area sandwiched between the lowest level (eg, level L30 of the monitor signal 46) and the second lowest level (eg, level L31 of the monitor signal 46) (see FIG. 9B). ). The upper eye is an open area sandwiched between the highest level (eg, level L33 of monitor signal 46) and the second highest level (eg, level L32 of monitor signal 46). The middle eye is an open area sandwiched between the upper eye and the lower eye.

図18に示す例では、ステップS4の後にステップS6が実行されるが、ステップS6はステップS2とステップS4の間に実行されても良い。ステップS2~S6は、CPU104により実行される。 In the example shown in FIG. 18, step S6 is performed after step S4, but step S6 may be performed between steps S2 and S4. Steps S2 to S6 are executed by the CPU 104. FIG.

ここからは、線形中心(すなわち、線形領域50の中心)に設定されていたバイアス電圧14が下げられ後にレベル調節部75が行う処理に沿って、ステップS2~S6を説明する。バイアス電圧14が線形中心から下げられると、変調光32の2番目と3番目に低いレベルL1,L2は最も低いレベルL0側に移動する(図9(a)の右図参照)。従って、モニタ信号46の2番目と3番目に低いレベルL31,L32も最も低いレベルL30側に移動する(図9(b)の右図参照)。その結果、変調光32およびモニタ信号46のレベル間隔は不均一になる(図9(a)~(b)の右図参照)。バイアス電圧14は例えば、変調器28の周囲温度が変化した場合に、レベル調節部75からの指令を受けたバイアス・コントローラ16によって変更される。 From now on, steps S2 to S6 will be described along with the processing performed by the level adjusting section 75 after the bias voltage 14 set at the center of the linear region (that is, the center of the linear region 50) is lowered. When the bias voltage 14 is lowered from the linear center, the second and third lowest levels L1 and L2 of the modulated light 32 move toward the lowest level L0 (see the right diagram of FIG. 9(a)). Accordingly, the second and third lowest levels L31 and L32 of the monitor signal 46 also move toward the lowest level L30 (see the right diagram of FIG. 9(b)). As a result, the level intervals of the modulated light 32 and the monitor signal 46 become nonuniform (see the right diagrams of FIGS. 9A and 9B). The bias voltage 14 is changed by the bias controller 16 in response to a command from the level adjuster 75, for example, when the ambient temperature of the modulator 28 changes.

(a)ミドルアイの位置制御
図19は、ステップS2(以下、ミドルアイの位置制御と呼ぶ)の一例を示すフローチャートである。ステップS2によれば、モニタ信号46のミドルアイME2(図9(b)参照)の中心とアイパターンE2の中心は略一致する。
(a) Middle Eye Position Control FIG. 19 is a flowchart showing an example of step S2 (hereinafter referred to as middle eye position control). According to step S2, the center of the middle eye ME2 (see FIG. 9B) of the monitor signal 46 substantially coincides with the center of the eye pattern E2.

― ステップS12 ―
CPU104は先ず、ハイ側ピーク値信号96のレベルを取得する。具体的には、ADC114a(図17参照)がハイ側ピーク値信号96のレベルLhigh(すなわち第4レベル)をデジタル信号に変換し、CPU104がデジタル信号に変換されたハイ側ピーク値信号96のレベルLhighを取得する。CPU104が取得する他のレベル(例えば、ロー側ピーク値信号98のレベル)についても同様である。
- Step S12 -
The CPU 104 first acquires the level of the high side peak value signal 96 . Specifically, the ADC 114a (see FIG. 17) converts the level L high (that is, the fourth level) of the high-side peak value signal 96 into a digital signal, and the CPU 104 converts the high-side peak value signal 96 into a digital signal. Get level L high . The same applies to other levels acquired by the CPU 104 (for example, the level of the low-side peak value signal 98).

図20は、ハイ側信号76のアイパターン116の一例を示す図である。ハイ側ピーク値信号96のレベルLhighは上述したように、ハイ側信号76がとるレベルのうち最も絶対値が大きいレベル(図20ではL12)に応じたレベルである。ここに示す例では、CPU104が取得するレベルLhighは、ハイ側信号76のレベルL12(=0.32V)と同じレベルである。 FIG. 20 is a diagram showing an example of the eye pattern 116 of the high-side signal 76. As shown in FIG. As described above, the level L high of the high-side peak value signal 96 is a level corresponding to the level (L12 in FIG. 20) having the largest absolute value among the levels taken by the high-side signal 76 . In the example shown here, the level L high acquired by the CPU 104 is the same level as the level L12 (=0.32 V) of the high side signal 76 .

― ステップS14 ―
ステップS12の後にCPU104は、ロー側ピーク値信号98のレベルLlow(第5レベル)を取得する。図21は、ロー側信号90のアイパターン118の一例を示す図である。ここで説明する例では、ロー側信号生成部66はオペアンプOP2(図12参照)の出力をそのまま出力するので、図21のアイパターン118は、ロー側オペアンプ信号のアイパターン86(図13参照)である。
- Step S14 -
After step S<b>12 , the CPU 104 obtains the level L low (fifth level) of the low-side peak value signal 98 . FIG. 21 is a diagram showing an example of the eye pattern 118 of the low-side signal 90. As shown in FIG. In the example described here, since the low-side signal generator 66 outputs the output of the operational amplifier OP2 (see FIG. 12) as it is, the eye pattern 118 of FIG. is.

CPU104が取得するロー側ピーク値信号98のレベルLlowは、ロー側信号90がとるレベルのうち最も絶対値が大きいレベル(図21ではレベルL22)に応じたレベルである。ここに示す例では、CPU104が取得するレベルLlowは、ロー側信号90がとるレベルのうち最も絶対値が大きいレベルL22(=-0.24V)と同じレベルである。 The level L low of the low-side peak value signal 98 acquired by the CPU 104 is a level corresponding to the level having the largest absolute value (level L22 in FIG. 21) among the levels taken by the low-side signal 90 . In the example shown here, the level L low acquired by the CPU 104 is the same level as the level L22 (=−0.24 V) having the largest absolute value among the levels taken by the low-side signal 90 .

図19に示された例では、ステップS14はステップS12の後に実行されるが、ステップS14はステップS12の前に実行されても良い。 In the example shown in FIG. 19, step S14 is performed after step S12, but step S14 may be performed before step S12.

― ステップS16 ―
ステップS14の後にCPU104は、ハイ側ピーク値信号96のレベルLhighの絶対値(例えば、0.32V)とロー側ピーク値信号98のレベルLlowの絶対値(例えば、0.24V)の差(例えば、0.8V)を算出する。ステップS14で算出される差(=|Lhigh|-|Llow|)は以下、ピーク値差ΔPeakと呼ばれる。
- Step S16 -
After step S14, the CPU 104 determines the difference between the absolute value (eg, 0.32 V) of the level L high of the high-side peak value signal 96 and the absolute value (eg, 0.24 V) of the level L low of the low-side peak value signal 98. (eg, 0.8V). The difference (=|L high |−|L low |) calculated in step S14 is hereinafter referred to as peak value difference ΔPeak.

ここで説明する例では、ハイ側ピーク値信号96の極性は正なので、ハイ側ピーク値信号96のレベルLhighの絶対値|Lhigh|と、ハイ側ピーク値信号96のレベルLhighとは一致する。但し、ハイ側信号生成部64(図10参照)のオペアンプOP1の出力が反転回路により反転される場合には、ハイ側ピーク値信号96のレベルLhighの絶対値|Lhigh|と、ハイ側ピーク値信号96のレベルLhighとは極性が反対になる。 In the example described here, since the polarity of the high-side peak value signal 96 is positive, the absolute value |L high | of the level L high of the high-side peak value signal 96 and the level L high of the high-side peak value signal 96 are match. However, when the output of the operational amplifier OP1 of the high-side signal generator 64 (see FIG. 10) is inverted by an inverting circuit, the absolute value |L high | of the level L high of the high-side peak value signal 96 and the high-side The polarity is opposite to the level L high of the peak value signal 96 .

一方ここで説明する例では、ロー側ピーク値信号98の極性は負なので、ロー側ピーク値信号98のレベルLlowの絶対値|Llow|と、ロー側ピーク値信号98のレベルLlowとは極性が反対である。但し、ロー側信号生成部66が反転回路を有する場合(図12参照)には、ロー側ピーク値信号98のレベルLlowの絶対値|Llow|と、ロー側ピーク値信号98のレベルLlowとは一致する。 On the other hand, in the example described here, since the polarity of the low-side peak value signal 98 is negative, the absolute value |L low | of the level L low of the low-side peak value signal 98 and the level L low of the low-side peak value signal 98 are are opposite in polarity. However, when the low-side signal generator 66 has an inverting circuit (see FIG. 12), the absolute value |L low | of the level L low of the low-side peak value signal 98 and the level L of the low-side peak value signal 98 matches low .

― ステップS18 ―
ステップS16の後CPU104は、ハイ側ピーク値信号96とロー側ピーク値信号98のピーク値差ΔPeak(=|Lhigh|-|Llow|)と第1目標値T1の差分(=ΔPeak-T1)の絶対値が第1許容値ε1以下であるか否か判定する(ステップS18)。第1許容値ε1は、ゼロより大きい数である。
- Step S18 -
After step S16, the CPU 104 calculates the difference (= ΔPeak -T1 ) is equal to or less than the first allowable value ε1 (step S18). The first allowable value ε1 is a number greater than zero.

ここに示す例では、第1目標値T1は0Vである。モニタ信号46のレベル間隔が均一な場合、ピーク値差ΔPeakは0Vになるので、ここに示す例では第1目標値T1を0Vとする。但し第1目標値T1は、0Vより大きい電圧であっても良い。 In the example shown here, the first target value T1 is 0V. When the level interval of the monitor signal 46 is uniform, the peak value difference ΔPeak is 0V, so the first target value T1 is set to 0V in the example shown here. However, the first target value T1 may be a voltage higher than 0V.

上記差分(=ΔPeak-T1)の絶対値が第1許容値ε1以下の場合、CPU104はステップS2を終了する。第1許容値ε1は例えば、ピーク値差ΔPeakが第1目標値に一致する場合のハイ側ピーク値信号96のレベルの絶対値|Lhigh|より十分に小さい値(例えば、|Lhigh|×0.1)である。 If the absolute value of the difference (=ΔPeak−T1) is equal to or smaller than the first allowable value ε1, the CPU 104 ends step S2. The first allowable value ε1 is, for example, a value sufficiently smaller than the absolute value |L high | of the level of the high-side peak value signal 96 when the peak value difference ΔPeak matches the first target value (for example, |L high |× 0.1).

上記差分(=ΔPeak-T1)の絶対値が第1許容値ε1より大きいの場合、CPU104はステップS20に進む。 If the absolute value of the difference (=ΔPeak−T1) is greater than the first allowable value ε1, the CPU 104 proceeds to step S20.

― ステップS20 ―
ステップS20ではCPU104は、ピーク値差ΔPeakが第1目標値T1と第1許容値ε1の和(=T1+ε1)より大きいか否か判定する(ステップS20)。第1目標値T1と第1許容値ε1の和(=T1+ε1)は以下、ΔPeak許容範囲上限と呼ばれる。第1目標値T1と第1許容値ε1の差(=T1-ε1)は以下、ΔPeak許容範囲下限と呼ばれる。
- Step S20 -
In step S20, the CPU 104 determines whether or not the peak value difference ΔPeak is greater than the sum of the first target value T1 and the first allowable value ε1 (=T1+ε1) (step S20). The sum of the first target value T1 and the first allowable value ε1 (=T1+ε1) is hereinafter referred to as the ΔPeak allowable range upper limit. The difference between the first target value T1 and the first allowable value ε1 (=T1−ε1) is hereinafter referred to as the ΔPeak allowable lower limit.

ピーク値差ΔPeakがΔPeak許容範囲上限より大きい場合、CPU104はステップS22に進む。ピーク値差ΔPeakがΔPeak許容範囲上限(=T1+ε1)以下の場合、CPU104はステップS24に進む。 When the peak value difference ΔPeak is greater than the ΔPeak allowable range upper limit, the CPU 104 proceeds to step S22. If the peak value difference ΔPeak is equal to or less than the upper limit of the ΔPeak allowable range (=T1+ε1), the CPU 104 proceeds to step S24.

ステップS20はステップS18の後に行われるので、ステップS20でピーク値差ΔPeakが許容範囲上限(=T1+ε1)以下と判定された場合、ピーク値差ΔPeakは、ΔPeak許容範囲下限(=T1-ε1)より小さい。これは、ステップS18で|Peak-T1|が第1許容値ε1より大きいと判断された場合、ピーク値差ΔPeakは、許容範囲上限(=T1+ε1)より大きいか、許容範囲下限(=T1-ε1)より小さいかの何れかであるからである。 Since step S20 is performed after step S18, if it is determined in step S20 that the peak value difference ΔPeak is equal to or less than the upper limit of the allowable range (=T1+ε1), the peak value difference ΔPeak is less than the lower limit of the allowable range (=T1−ε1). small. is greater than the first permissible value ε1 in step S18, the peak value difference ΔPeak is greater than the upper permissible range (=T1+ε1) or the lower permissible range (=T1-ε1 ) is either less than

― ステップS22 ―
ステップS22ではCPU104は、DSP6を制御して多値信号12の2番目に低いレベル(以下、1levelと呼ぶ)と3番目に低いレベル(以下、2levelと呼ぶ)とを上げる。この際、1levelと2levelのレベル差(=2level-1level)は一定に保たれる。
- Step S22 -
In step S22, the CPU 104 controls the DSP 6 to raise the second lowest level (hereinafter referred to as 1level) and the third lowest level (hereinafter referred to as 2level) of the multilevel signal 12. FIG. At this time, the level difference between 1level and 2level (=2level-1level) is kept constant.

なお、以下の説明では、多値信号12の最も低いレベルは0levelと呼ばれる。多値信号12の最も高いレベルは、3levelと呼ばれる。多値信号12のレベルの大小関係を不等式で表すと、0level<1level<2level<3levelとなる。ステップS22の後、CPU104はステップS12に戻る。 In the following description, the lowest level of the multilevel signal 12 is called 0 level. The highest level of the multilevel signal 12 is called 3level. If the relationship between the levels of the multilevel signal 12 is expressed by an inequality, 0level<1level<2level<3level. After step S22, the CPU 104 returns to step S12.

CPU104は、ピーク値差ΔPeakと第1目標値T1の差分の絶対値(=|ΔPeak-T1|)が第1許容値ε1以下になるまでステップS12~S22を繰り返す。但し、ピーク値差ΔPeakがΔPeak許容範囲下限より小さくなった場合は、後述するステップS24を実行する。 The CPU 104 repeats steps S12 to S22 until the absolute value of the difference between the peak value difference ΔPeak and the first target value T1 (=|ΔPeak−T1|) becomes equal to or less than the first allowable value ε1. However, when the peak value difference ΔPeak becomes smaller than the lower limit of the ΔPeak allowable range, step S24, which will be described later, is executed.

図22~23は、ミドルアイの位置制御が行われる前後の変調信号22等のアイパターンの一例を示す図である。図22~23は、ハイ側ピーク値信号96のレベルの絶対値|Lhigh|がロー側ピーク値信号98のレベルの絶対値|Llow|(正確には、|Llow|+T1+ε1)を超えると判定された後に、変調信号22等のアイパターンに起きる変化を示している。上記判定は、ステップS18~S20で行われる。すなわち図22~23は、|Lhigh|>|Llow|(図23(b)参照)と判定された後に、変調信号22等のアイパターンに起きる変化を示している。ここでは第1目標値T1は上述したように、0Vとする。 22 and 23 are diagrams showing examples of eye patterns such as the modulated signal 22 before and after the position control of the middle eye is performed. 22-23, the absolute value of the level of the high-side peak value signal 96 |L high | exceeds the absolute value of the level of the low-side peak value signal 98 |L low | (more precisely, |L low |+T1+ε1). It shows the change that occurs in the eye pattern of the modulated signal 22 and the like after it is determined that . The determination is made in steps S18 to S20. That is, FIGS. 22 and 23 show changes that occur in the eye pattern of the modulated signal 22 and the like after it is determined that |L high |>|L low | (see FIG. 23(b)). Here, the first target value T1 is set to 0V as described above.

図22(a)には、ドライバー出力20のアイパターンが示されている。左側のパターンは、バイアス電圧14が線形中心から下げられた直後のアイパターンである(図22(b)~23(b)についても同様)。この時点ではミドルアイの位置制御は、始まっていない。右側のパターンは、ミドルアイの位置制御が終了した時点のアイパターンである(図22(b)~23(b)についても同様)。図22(b)には、変調信号22のアイパターンが示されている。図23(a)には、変調光32のアイパターンが示されている。図23(b)には、モニタ信号46のアイパターンが示されている。 The eye pattern of the driver output 20 is shown in FIG. 22(a). The pattern on the left is the eye pattern immediately after the bias voltage 14 is lowered from the linear center (similar to FIGS. 22(b)-23(b)). At this point, the middle eye position control has not started. The pattern on the right is the eye pattern when the position control of the middle eye is completed (the same applies to FIGS. 22(b) to 23(b)). The eye pattern of the modulated signal 22 is shown in FIG. 22(b). FIG. 23( a ) shows the eye pattern of the modulated light 32 . The eye pattern of the monitor signal 46 is shown in FIG. 23(b).

図9(b)に示すように、バイアス電圧14が線形中心から下げられると、ハイ側ピーク値信号96のレベルの絶対値|Lhigh|(=|L33|)は、ロー側ピーク値信号98のレベルの絶対値|Llow|(=|L30|)より大きくなる。するとステップS18~S20により、ハイ側ピーク値信号96のレベルの絶対値|Lhigh|がロー側ピーク値信号98のレベルの絶対値|Llow|(正確には、|Llow|+T1+ε1)より大きいと判定される。その結果、レベル調節部75はステップS22に進み、ステップS12~S22が繰り返される。 As shown in FIG. 9B, when the bias voltage 14 is lowered from the linear center, the absolute value |L high |(=|L33|) of the level of the high-side peak value signal 96 changes to is greater than the absolute value of the level of |L low |(=|L30|). Then, in steps S18 to S20, the absolute value |L high | of the level of the high-side peak value signal 96 is determined from the absolute value |L low | judged to be large. As a result, the level adjusting section 75 proceeds to step S22, and steps S12 to S22 are repeated.

ステップS12~S22により多値信号12の2番目に低いレベル(1level)と3番目に低いレベル(2level)が上がると、ドライバー出力20の2番目に低いレベルL41と3番目に低いレベルL42も上がる(図22(a)の右図参照)。すると、変調信号22の2番目と3番目に低いレベルL51,L52が最も高いレベルL53に近づく(図22(b)の右図参照)。 When the second lowest level (1level) and the third lowest level (2level) of the multilevel signal 12 are raised by steps S12 to S22, the second lowest level L41 and the third lowest level L42 of the driver output 20 are also raised. (Refer to the right figure in FIG. 22(a)). Then, the second and third lowest levels L51 and L52 of the modulated signal 22 approach the highest level L53 (see the right diagram of FIG. 22(b)).

変調信号22のレベルが上記のように変化すると、変調光32の2番目と3番目に低いレベルL1,L2も最も高いレベルL3に近づく(図23(a)参照)。その結果、モニタ信号46の2番目に低いレベルL31と3番目に低いレベルL32も、最も高いレベルL33に近づく(図23(b)参照)。 When the level of the modulated signal 22 changes as described above, the second and third lowest levels L1 and L2 of the modulated light 32 also approach the highest level L3 (see FIG. 23(a)). As a result, the second lowest level L31 and the third lowest level L32 of the monitor signal 46 also approach the highest level L33 (see FIG. 23(b)).

モニタ信号46は電気信号44の交流成分なので、平均電圧は常に0Vである。従ってモニタ信号46の2番目と3番目に低いレベルL31,L32が最も高いレベルL33に近づくとその反作用で、モニタ信号46の最も高いレベルL33(>0V)と最も低いレベルL30(<0V)は下がる。従って、最も高いレベルL33の絶対値は減少し、最も低いレベルL30の絶対値は増加する。その結果、ステップS18の判定式|ΔPeak-T1|の値は減少する。 Since the monitor signal 46 is the AC component of the electrical signal 44, the average voltage is always 0V. Therefore, when the second and third lowest levels L31 and L32 of the monitor signal 46 approach the highest level L33, the reaction causes the highest level L33 (>0V) and the lowest level L30 (<0V) of the monitor signal 46 to become go down. Therefore, the absolute value of the highest level L33 decreases and the absolute value of the lowest level L30 increases. As a result, the value of the determination formula |ΔPeak-T1| in step S18 decreases.

図23(b)の右図は、ステップS12~S24が繰り返され、ピーク値差ΔPeakと第1目標値T1の差分(=ΔPeak-T1)の絶対値が第1許容値ε1以下になった状態を示している。この状態では、モニタ信号46のミドルアイME2の中心とモニタ信号46のアイパターンE2の中心は略一致する。更に、アッパーアイUE2の高さとローワーアイLE2の高さは、略等しくなる。 The right diagram of FIG. 23(b) shows a state in which steps S12 to S24 are repeated, and the absolute value of the difference (=ΔPeak-T1) between the peak value difference ΔPeak and the first target value T1 becomes equal to or less than the first allowable value ε1. is shown. In this state, the center of the middle eye ME2 of the monitor signal 46 and the center of the eye pattern E2 of the monitor signal 46 substantially coincide. Furthermore, the height of the upper eye UE2 and the height of the lower eye LE2 are substantially equal.

― ステップS24 ―
ステップS24は、例えばバイアス電圧14が線形中心から上げられ、ハイ側ピーク値信号96のレベルの絶対値|Lhigh|がロー側ピーク値信号98のレベルの絶対値|Llow|(正確には、|Llow|+T1-ε1)より小さくなった場合に行われる。ここでは、上述したように第1目標値T1は0Vとする。
- Step S24 -
In step S24, for example, the bias voltage 14 is raised from the linear center, and the absolute value |L high | of the level of the high-side peak value signal 96 becomes the absolute value |L low | , |L low |+T1−ε1). Here, as described above, the first target value T1 is set to 0V.

ステップS24ではCPU104はDSP6を制御して、多値信号12の2番目と3番目に低いレベル(すなわち、1levelと2level)を下げる。この時、2番目と3番目に低いレベルのレベル差(=2level-1level)は、ステップS22と同様に一定に保たれる。 In step S24, the CPU 104 controls the DSP 6 to lower the second and third lowest levels (that is, 1level and 2level) of the multilevel signal 12. FIG. At this time, the level difference between the second and third lowest levels (=2level-1level) is kept constant as in step S22.

多値信号12の2番目と3番目に低いレベル1level,2levelが下がると、モニタ信号46の2番目と3番目に低いレベルL31,レベルL32は最も低いレベルL30に近づく。するとモニタ信号46の最も高いレベルL33(>0V)の絶対値(=|Lhigh|)は、増加する。一方、モニタ信号46の最も低いレベルL30(<0V)の絶対値(=|Llow|)は減少する。その結果、ハイ側ピーク値信号96とロー側ピーク値信号98のピーク値差ΔPeak(<0)は0Vに近づき、ステップS18で判定される「ピーク値差ΔPeakと第1目標値T1の差分(=ΔPeak-T1)の絶対値」は小さくなる。 When the second and third lowest levels 1level and 2level of the multilevel signal 12 decrease, the second and third lowest levels L31 and L32 of the monitor signal 46 approach the lowest level L30. Then, the absolute value (=|L high |) of the highest level L33 (>0V) of the monitor signal 46 increases. On the other hand, the absolute value (=|L low |) of the lowest level L30 (<0 V) of the monitor signal 46 decreases. As a result, the peak value difference ΔPeak (<0) between the high-side peak value signal 96 and the low-side peak value signal 98 approaches 0 V, and the "difference between the peak value difference ΔPeak and the first target value T1 ( = ΔPeak-T1)” becomes smaller.

ステップS12~S20,S24が繰り返されるとやがて、ピーク値差ΔPeakと第1目標値T1(ここでは、0V)の差分(=ΔPeak-T1)の絶対値が第1許容値ε1以下になる。この時も、モニタ信号46のミドルアイME2の中心とアイパターンE2の中心は略一致し、アッパーアイUE2の高さとローワーアイLE2の高さは略等しくなる。 When steps S12 to S20 and S24 are repeated, the absolute value of the difference (=ΔPeak−T1) between the peak value difference ΔPeak and the first target value T1 (here, 0 V) becomes equal to or less than the first allowable value ε1. Also at this time, the center of the middle eye ME2 and the center of the eye pattern E2 of the monitor signal 46 are substantially aligned, and the height of the upper eye UE2 and the height of the lower eye LE2 are substantially equal.

以上のようにレベル調節部75は、ハイ側ピーク値信号96がとる第4レベルとロー側ピーク値信号98がとる第5レベルとに基づいて、多値信号12の2番目に低いレベルおよび3番目に低いレベルを調節する(ステップS22,S24参照)。レベルが調節された多値信号12はドライバー8により増幅された後、DCブロック18aを介してバイアス電圧14に重畳されて変調信号22になる。 As described above, the level adjuster 75 adjusts the second lowest level and the third level of the multilevel signal 12 based on the fourth level of the high-side peak value signal 96 and the fifth level of the low-side peak value signal 98 . Adjust the next lowest level (see steps S22 and S24). The level-adjusted multilevel signal 12 is amplified by the driver 8 and then superimposed on the bias voltage 14 via the DC block 18a to become the modulated signal 22. FIG.

すなわちレベル調節部75は、ハイ側ピーク値信号96がとる第4レベルLhighとロー側ピーク値信号98がとる第5レベルLlowに基づいて、変調信号22の2番目と3番目に低いレベルL51,L52を間接的に調節する。具体的にはレベル調節部75は、ハイ側ピーク値信号96の第4レベルの絶対値とロー側ピーク値信号98の第5レベルの絶対値の差であるピーク値差ΔPeakが第1目標値T1に近づくように、変調信号22の2番目と3番目に低いレベルを調節する。 That is, the level adjuster 75 adjusts the second and third lowest levels of the modulated signal 22 based on the fourth level L high of the high-side peak value signal 96 and the fifth level L low of the low-side peak value signal 98 . Indirectly regulates L51 and L52. Specifically, the level adjuster 75 adjusts the peak value difference ΔPeak, which is the difference between the absolute value of the fourth level of the high-side peak value signal 96 and the fifth level of the low-side peak value signal 98, to the first target value. Adjust the second and third lowest levels of modulated signal 22 to approach T1.

― ミドルアイME2の位置とピーク値差ΔPeakの関係 ―
図24は、モニタ信号46におけるミドルアイME2の位置とピーク値差ΔPeakの関係を示す図である。
― Relationship between the position of the middle eye ME2 and the peak value difference ΔPeak ―
FIG. 24 is a diagram showing the relationship between the position of the middle eye ME2 in the monitor signal 46 and the peak value difference ΔPeak.

図24(a)には、レベル間隔が均一な場合のモニタ信号46のアイパターンが示されている。この場合には図24(a)に示すように、モニタ信号46の最も高いレベルL33の絶対値と最も低いレベルL30の絶対値は等しい。従って、ピーク値差ΔPeakはゼロになる。 FIG. 24(a) shows the eye pattern of the monitor signal 46 when the level intervals are uniform. In this case, as shown in FIG. 24(a), the absolute value of the highest level L33 of the monitor signal 46 and the absolute value of the lowest level L30 are equal. Therefore, the peak value difference ΔPeak becomes zero.

図24(b)には、2番目に低いレベルL31と3番目に低いレベルL32が最も低いレベルL30側に偏っている場合のモニタ信号46のアイパターンが示されている。この場合には、モニタ信号46の最も高いレベルL33の絶対値は、最も低いレベルL30の絶対値より大きくなる。従って、ピーク値差ΔPeakはプラスになる。 FIG. 24(b) shows the eye pattern of the monitor signal 46 when the second lowest level L31 and the third lowest level L32 are biased toward the lowest level L30. In this case, the absolute value of the highest level L33 of the monitor signal 46 is greater than the absolute value of the lowest level L30. Therefore, the peak value difference ΔPeak is positive.

図24(c)には、2番目に低いレベルL31と3番目に低いレベルL32が最も高いレベルL33側に偏っている場合のモニタ信号46のアイパターンが示されている。この場合には図24(c)に示すように、モニタ信号46の最も高いレベルL33の絶対値は、最も低いレベルL30の絶対値より小さくなる。従って、ピーク値差ΔPeakはマイナスになる。 FIG. 24(c) shows the eye pattern of the monitor signal 46 when the second lowest level L31 and the third lowest level L32 are biased toward the highest level L33. In this case, as shown in FIG. 24(c), the absolute value of the highest level L33 of the monitor signal 46 is smaller than the absolute value of the lowest level L30. Therefore, the peak value difference ΔPeak becomes negative.

レベル調節部75はこの性質を利用して例えば、ピーク値差ΔPeakがゼロになるように、モニタ信号46の2番目と3番目に低いレベルL31,L32を調節することで、モニタ信号46のレベル間隔を均一にする。換言するならばレベル調節部75は、ミドルアイME2(2番目と3番目に低いレベルL31,L32に挟まれたアイ)の位置を調節することで、モニタ信号46のレベル間隔を均一にする。 The level adjustment unit 75 utilizes this property to adjust the second and third lowest levels L31 and L32 of the monitor signal 46 so that the peak value difference ΔPeak becomes zero, so that the level of the monitor signal 46 Space them evenly. In other words, the level adjusting section 75 makes the level interval of the monitor signal 46 uniform by adjusting the position of the middle eye ME2 (the eye sandwiched between the second and third lowest levels L31 and L32).

(b)アッパーアイの高さ制御
ステップS2(すなわち、ミドルアイの位置制御)により、モニタ信号46のアッパーアイUE2の高さ(すなわち、レベル間隔)とローワーアイLE2の高さは略等しくなる(図23(b)参照)。しかし、ミドルアイME2の高さと、アッパーアイUE2の高さが同じになるとは限らない。同様に、ミドルアイME2の高さと、ローワーアイLE2の高さも同じになるとは限らない。
(b) Upper Eye Height Control By step S2 (ie, middle eye position control), the height (ie, level interval) of the upper eye UE2 of the monitor signal 46 and the height of the lower eye LE2 become substantially equal (FIG. 23). (b)). However, the height of the middle eye ME2 and the height of the upper eye UE2 are not always the same. Similarly, the height of the middle eye ME2 and the height of the lower eye LE2 are not necessarily the same.

図22~23に示す例では、ミドルアイME2の位置制御後のアッパーアイUE2(図23(b)の右図参照)は、ミドルアイME2より低くなっている。ローワーアイLE2についても同様である。 In the examples shown in FIGS. 22 and 23, the upper eye UE2 (see the right diagram of FIG. 23(b)) after the position control of the middle eye ME2 is lower than the middle eye ME2. The same applies to the lower eye LE2.

ステップS4(以下、アッパーアイの高さ制御と呼ぶ)によれば、モニタ信号46のアッパーアイUE2の高さは、ミドルアイME2の高さに近づく。図25は、ステップS4の一例を示すフローチャートである。 According to step S4 (hereinafter referred to as upper eye height control), the height of the upper eye UE2 of the monitor signal 46 approaches the height of the middle eye ME2. FIG. 25 is a flowchart showing an example of step S4.

― ステップS32,S34―
CPU104は先ず、ハイ側アベレージ信号100の第6レベルL6を取得する(ステップS32)。CPU104は更に、ロー側アベレージ信号102の第7レベルL7を取得する(ステップS34)。
- Steps S32, S34 -
The CPU 104 first acquires the sixth level L6 of the high-side average signal 100 (step S32). The CPU 104 further acquires the seventh level L7 of the low-side average signal 102 (step S34).

図25に示された例では、ステップS34はステップS32の後に実行されるが、ステップS34はステップS32の前に実行されても良い。或いはステップS34は、ステップS6(以下、ローワーアイの高さ制御と呼ぶ)の中で実行されても良い。 In the example shown in FIG. 25, step S34 is performed after step S32, but step S34 may be performed before step S32. Alternatively, step S34 may be executed in step S6 (hereinafter referred to as lower eye height control).

― ステップS36 ―
ステップS34の後にCPU104は、ステップS32で取得した第6レベルL6とステップS12(図19参照)で取得した第4レベルLhigh(ハイ側ピーク値信号96のレベル)の第1の比HSR(=L6/Lhigh)を算出する。第1の比HSRは以下、ハイ側レベル比と呼ばれる。
- Step S36 -
After step S34, the CPU 104 calculates the first ratio HSR (= L6/L high ) is calculated. The first ratio HSR is hereinafter referred to as the high-side level ratio.

― ステップS38 ―
ステップS36の後にCPU104は、ステップS36で算出したハイ側レベル比HSRと第2目標値T2の差分(=ΔHSR-T2)の絶対値が第2許容値ε2(>0V)以下であるか否か判定する(ステップS38)。ここに示す例では、第2目標値T2は、0.33である。モニタ信号46の各アイME2,UE2,LE2の高さが等しく且つ各レベルの出現頻度が等しい場合、ハイ側レベル比HSRは0.33になる。但し第2目標値T2は、0.33以外であっても良い。
- Step S38 -
After step S36, the CPU 104 determines whether the absolute value of the difference (=ΔHSR-T2) between the high-side level ratio HSR calculated in step S36 and the second target value T2 is equal to or less than the second allowable value ε2 (>0V). Determine (step S38). In the example shown here, the second target value T2 is 0.33. If the heights of the eyes ME2, UE2, and LE2 of the monitor signal 46 are equal and the frequency of appearance of each level is equal, the high-side level ratio HSR is 0.33. However, the second target value T2 may be other than 0.33.

上記差分(=ΔHSR-T2)の絶対値が第2許容値ε2以下の場合、CPU104はステップS4(すなわち、アッパーアイの高さ制御)を終了する。第2許容値ε2は例えば、第2目標値より十分小さい値(例えば、0.03)に設定される。 If the absolute value of the difference (=ΔHSR−T2) is equal to or smaller than the second allowable value ε2, the CPU 104 terminates step S4 (that is, upper eye height control). The second allowable value ε2 is set, for example, to a value sufficiently smaller than the second target value (eg, 0.03).

上記差分(=ΔHSR-T2)の絶対値が第2許容値ε2より大きいの場合、CPU104はステップS40に進む。 If the absolute value of the difference (=ΔHSR−T2) is greater than the second allowable value ε2, the CPU 104 proceeds to step S40.

― ステップS40 ―
ステップS38の後にCPU104は、ハイ側レベル比HSRが第2目標値T2と第2許容値ε2の和(=T2+ε2)より大きいか否か判定する(ステップS40)。第2目標値T2と第2許容値ε2の和(=T2+ε2)は以下、HSR許容範囲上限と呼ばれる。第2目標値T2と第2許容値ε2の差(=T2-ε2)は以下、HSR許容範囲下限と呼ばれる。ハイ側レベル比HSRがHSR許容範囲上限より大きい場合、CPU104はステップS42に進む。
- Step S40 -
After step S38, the CPU 104 determines whether or not the high-side level ratio HSR is greater than the sum of the second target value T2 and the second allowable value ε2 (=T2+ε2) (step S40). The sum of the second target value T2 and the second allowable value ε2 (=T2+ε2) is hereinafter referred to as the HSR allowable upper limit. The difference (=T2-ε2) between the second target value T2 and the second allowable value ε2 is hereinafter referred to as the HSR allowable lower limit. If the high-side level ratio HSR is greater than the upper limit of the HSR allowable range, the CPU 104 proceeds to step S42.

ハイ側レベル比HSRがHSR許容範囲上限(=T2+ε2)以下の場合、CPU104はステップS44に進む。ステップS40の判定はステップS38の後に行われるので、ステップS40でハイ側レベル比HSRがHSR許容範囲上限(=T2+ε2)以下と判定された場合、ハイ側レベル比HSRは、HSR許容範囲下限(=T2-ε2)より小さい。これは、ステップS38の判定で否と判断された場合、ハイ側レベル比HSRは、HSR許容範囲上限(=T2+ε2)より大きいか、許容範囲下限(=T2-ε2)より小さいかの何れかであるためである。 If the high-side level ratio HSR is equal to or less than the upper limit of the HSR allowable range (=T2+ε2), the CPU 104 proceeds to step S44. Since the determination in step S40 is performed after step S38, when it is determined in step S40 that the high-side level ratio HSR is equal to or less than the upper limit of the HSR allowable range (=T2+ε2), the high-side level ratio HSR is equal to or lower than the lower limit of the allowable HSR range (= less than T2-ε2). This is because, if the determination in step S38 is negative, the high-side level ratio HSR is either larger than the upper limit of the HSR allowable range (=T2+ε2) or smaller than the lower limit of the allowable range (=T2−ε2). Because there is

― ステップS42 ―
ステップS42ではCPU104は、DSP6を制御して多値信号12の3番目に低いレベル(すなわち、2level)を下げる。ステップS42の後、CPU104は、アッパーアイの高さ制御を終了する。
- Step S42 -
At step S42, the CPU 104 controls the DSP 6 to lower the third lowest level (ie, 2level) of the multilevel signal 12. FIG. After step S42, the CPU 104 terminates the upper eye height control.

図26は、ステップS42が行われる前後のハイ側信号76のアイパターンの一例を示す図である。図26の左図は、ステップS42が行われる前のハイ側信号76のアイパターン116aの一例である。図26の右図は、ステップS42が行われた後のハイ側信号76のアイパターン116bの一例である。 FIG. 26 is a diagram showing an example of the eye pattern of the high-side signal 76 before and after step S42 is performed. The left diagram of FIG. 26 is an example of the eye pattern 116a of the high-side signal 76 before step S42 is performed. The right diagram of FIG. 26 is an example of the eye pattern 116b of the high-side signal 76 after step S42 is performed.

ハイ側信号76の2番目に低いレベルL11は、多値信号12の3番目に低いレベル(すなわち、2Level)に応じて生成されるレベルである。ステップS42が実行されると、ハイ側信号76のレベルL11が下がる(図26参照)。その結果、第2目標値T2(正確には、T2+ε2)より高かったハイ側レベル比HSRが減少し、第2目標値T2に近づく。従って、ミドルアイME2より低かったアッパーアイUE2(図23(b)の右図参照)の高さは、ミドルアイME2の高さに近づく。 The second lowest level L11 of the high-side signal 76 is a level generated according to the third lowest level (ie, 2Level) of the multilevel signal 12 . When step S42 is executed, the level L11 of the high-side signal 76 is lowered (see FIG. 26). As a result, the high-side level ratio HSR, which was higher than the second target value T2 (more precisely, T2+ε2), decreases and approaches the second target value T2. Therefore, the height of the upper eye UE2 (see the right diagram of FIG. 23(b)), which was lower than the middle eye ME2, approaches the height of the middle eye ME2.

― ステップS44 ―
ステップS44ではCPU104は、DSP6を制御して多値信号12の3番目に低いレベル(すなわち、2level)を上げる。ステップS44の後、CPU104は、アッパーアイの高さ制御を終了する。
- Step S44 -
At step S44, the CPU 104 controls the DSP 6 to raise the third lowest level (ie, 2level) of the multilevel signal 12. FIG. After step S44, the CPU 104 terminates the upper eye height control.

ステップS44により、ハイ側信号76の2番目に低いレベルL11(図26参照)が上がる。その結果、ハイ側レベル比HSRは増加する。ステップS44はハイ側レベル比HSRが第2目標値T2(正確には、T2-ε2)より小さい場合に行われるので、ステップS44が実行されることで、低すぎたハイ側レベル比HSRは第2目標値T2に近づく。 By step S44, the second lowest level L11 (see FIG. 26) of the high side signal 76 is raised. As a result, the high-side level ratio HSR increases. Step S44 is performed when the high-side level ratio HSR is smaller than the second target value T2 (more precisely, T2-ε2). 2 It approaches the target value T2.

レベル調節部75はステップS32~S44により、多値信号12の3番目に低いレベル(すなわち、2level)を調節することで間接的に、変調信号22の3番目に低いレベルL52を調節する(図22(b)参照)。換言するならばレベル調節部75は、ハイ側アベレージ信号100がとる第6レベルとハイ側ピーク値信号96がとる第4レベルとの比(すなわち、ハイ側レベル比HSR)に基づいて、変調信号22の3番目に低いレベルL52を調節する。 The level adjuster 75 indirectly adjusts the third lowest level L52 of the modulated signal 22 by adjusting the third lowest level (that is, 2level) of the multilevel signal 12 in steps S32 to S44 (Fig. 22(b)). In other words, the level adjuster 75 modulates the modulated signal based on the ratio between the sixth level of the high-side average signal 100 and the fourth level of the high-side peak value signal 96 (that is, the high-side level ratio HSR). 22 third lowest level L52.

具体的には例えば、レベル調節部75は、ハイ側レベル比HSRが第2目標値T2に近づくように、変調信号22の3番目に低いレベルを調節する(ステップS42,S44参照)。この調節により、アッパーアイUE2の高さは、ミドルアイME2の高さに近づく。 Specifically, for example, the level adjuster 75 adjusts the third lowest level of the modulated signal 22 so that the high-side level ratio HSR approaches the second target value T2 (see steps S42 and S44). This adjustment causes the height of the upper eye UE2 to approach the height of the middle eye ME2.

(c)ローワーアイの高さ制御
ステップS4(すなわち、アッパーアイの高さ制御)により、モニタ信号46のアッパーアイUE2の高さ(レベル間隔)は、ミドルアイME2の高さに近づく。しかし、ローワーアイLE2の高さとミドルアイME2の高さの違いは、ステップS4によっては解消されない。ステップS6(すなわち、ローワーアイの高さ制御)によれば、モニタ信号46のローワーアイLE2の高さは、ミドルアイME2の高さに近づく。
(c) Lower eye height control Step S4 (that is, upper eye height control) causes the height (level interval) of the upper eye UE2 of the monitor signal 46 to approach the height of the middle eye ME2. However, the difference between the height of the lower eye LE2 and the height of the middle eye ME2 is not eliminated by step S4. According to step S6 (that is, lower eye height control), the height of the lower eye LE2 of the monitor signal 46 approaches the height of the middle eye ME2.

図27は、ステップS6の一例を示すフローチャートである。 FIG. 27 is a flow chart showing an example of step S6.

― ステップS52 ―
CPU104は先ず、ステップS34(図25参照)で取得した第7レベルL7とステップS14(図19参照)で取得した第5レベルLlow(ロー側ピーク値信号98のレベル)との第2の比LSR(=L7/Llow)を算出する。第7レベルL7は、ロー側アベレージ信号102のレベルである。第2の比LSRは以下、ロー側レベル比と呼ばれる。
- Step S52 -
First, the CPU 104 calculates the second ratio between the seventh level L7 obtained in step S34 (see FIG. 25) and the fifth level L low (the level of the low-side peak value signal 98) obtained in step S14 (see FIG. 19). Calculate LSR (=L7/L low ). A seventh level L7 is the level of the low-side average signal 102 . The second ratio LSR is hereinafter referred to as the low-side level ratio.

― ステップS54 ―
ステップS52の後にCPU104は、ステップS52で算出したロー側レベル比LSRと第3目標値T3の差分(=ΔLSR-T3)の絶対値が第3許容値ε3(>0V)以下であるか否か判定する(ステップS54)。ここに示す例では、第3目標値T3は例えば、0.33である。
- Step S54 -
After step S52, the CPU 104 determines whether the absolute value of the difference (=ΔLSR−T3) between the low-side level ratio LSR calculated in step S52 and the third target value T3 is equal to or less than the third allowable value ε3 (>0V). Determine (step S54). In the example shown here, the third target value T3 is, for example, 0.33.

モニタ信号46の各アイME2,UE2,LE2の高さが等しく且つ各レベルの出現頻度が等しい場合、ロー側レベル比LSRはハイ側レベル比HSRと同じく0.33になる。従って第2目標値T2および第3目標値T3を0.33とすることで、変調光32のレベル間隔が均一になり復調誤りを抑制できる。但し第3目標値T3は、第2目標値T2と同様、0.33以外であっても良い。 When the heights of the eyes ME2, UE2, and LE2 of the monitor signal 46 are equal and the frequency of appearance of each level is equal, the low-side level ratio LSR is 0.33, which is the same as the high-side level ratio HSR. Therefore, by setting the second target value T2 and the third target value T3 to 0.33, the level interval of the modulated light 32 becomes uniform and demodulation errors can be suppressed. However, like the second target value T2, the third target value T3 may be other than 0.33.

上記差分(=ΔLSR-T3)の絶対値が第3許容値ε3以下の場合、CPU104はステップS6(すなわち、ローワーアイの高さ制御)を終了する。第3許容値ε3は例えば、第3目標値より十分小さい値(例えば、0.03)に設定される。 If the absolute value of the difference (=ΔLSR−T3) is equal to or smaller than the third allowable value ε3, the CPU 104 terminates step S6 (that is, lower eye height control). The third allowable value ε3 is set, for example, to a value sufficiently smaller than the third target value (eg, 0.03).

上記差分(=ΔLSR-T3)の絶対値が第3許容値ε3より大きいの場合、CPU104はステップS56に進む。 If the absolute value of the difference (=ΔLSR-T3) is greater than the third allowable value ε3, the CPU 104 proceeds to step S56.

― ステップS56 ―
ステップS54の後にCPU104は、ロー側レベル比LSRが第3目標値T3と第3許容値ε3の和(=T3+ε3)より大きいか否か判定する(ステップS56)。第3目標値T3と第3許容値ε3の和(=T3+ε3)は以下、LSR許容範囲上限と呼ばれる。第3目標値T3と第3許容値ε3の差(=T3-ε3)は以下、LSR許容範囲下限と呼ばれる。ロー側レベル比LSRがLSR許容範囲上限より大きい場合、CPU104はステップS58に進む。
- Step S56 -
After step S54, the CPU 104 determines whether or not the low-side level ratio LSR is greater than the sum of the third target value T3 and the third allowable value ε3 (=T3+ε3) (step S56). The sum of the third target value T3 and the third allowable value ε3 (=T3+ε3) is hereinafter referred to as the LSR allowable range upper limit. The difference between the third target value T3 and the third allowable value ε3 (=T3−ε3) is hereinafter referred to as the LSR allowable lower limit. If the low-side level ratio LSR is greater than the upper limit of the LSR allowable range, the CPU 104 proceeds to step S58.

ロー側レベル比LSRがLSR許容範囲上限(=T3+ε3)以下の場合、CPU104はステップS60に進む。ステップS56の判定はステップS54の後に行われるので、ステップS56でロー側レベル比LSRがLSR許容範囲上限(=T3+ε3)以下と判定された場合、ロー側レベル比LSRは、LSR許容範囲下限(=T3-ε3)より小さい。これは、ステップS54の判定で否と判断された場合、ロー側レベル比LSRは、LSR許容範囲上限(=T3+ε3)より大きいか、LSR許容範囲下限(=T3-ε3)より小さいかの何れかであるためである。 If the low-side level ratio LSR is equal to or less than the upper limit of the LSR allowable range (=T3+ε3), the CPU 104 proceeds to step S60. Since the determination in step S56 is performed after step S54, when it is determined in step S56 that the low-side level ratio LSR is equal to or less than the upper limit of the LSR allowable range (=T3+ε3), the low-side level ratio LSR is equal to or lower than the lower limit of the LSR allowable range (= smaller than T3-ε3). If the determination in step S54 is negative, the low-side level ratio LSR is either larger than the upper limit of the LSR allowable range (=T3+ε3) or smaller than the lower limit of the LSR allowable range (=T3−ε3). Because it is.

― ステップS58 ―
ステップS58ではCPU104は、DSP6を制御して多値信号12の2番目に低いレベル(すなわち、1Level)を上げる。ステップS58の後、CPU104は、ローワーアイの高さ制御を終了する。
- Step S58 -
At step S58, the CPU 104 controls the DSP 6 to raise the second lowest level (ie, 1 Level) of the multilevel signal 12. FIG. After step S58, the CPU 104 terminates the height control of the lower eye.

図28は、ステップS58が行われる前後のロー側信号90のアイパターンの一例を示す図である。図28の左図は、ステップS58が行われる前のロー側信号90のアイパターン118aの一例である。図28の右図は、ステップS58が行われた後のロー側信号90のアイパターン118bの一例を示す図である。 FIG. 28 is a diagram showing an example of the eye pattern of the low-side signal 90 before and after step S58. The left diagram of FIG. 28 is an example of the eye pattern 118a of the low-side signal 90 before step S58 is performed. The right diagram of FIG. 28 is a diagram showing an example of the eye pattern 118b of the low-side signal 90 after step S58 is performed.

ロー側信号90の2番目に低いレベルL21は、多値信号12の2番目に低いレベル(すなわち、1Level)に応じて生成されるレベルである。従ってステップS58の実行により、ロー側信号90のレベルL21が上がる(図28参照)。その結果、第3目標値T3(正確には、T3+ε3)より高かったロー側レベル比LSRが減少し、第3目標値T3に近づく。従って、ミドルアイME2より低かったローワ―アイLE2の高さは、ミドルアイME2の高さに近づく。 The second lowest level L21 of the low-side signal 90 is a level generated according to the second lowest level (ie, 1Level) of the multilevel signal 12. FIG. Accordingly, execution of step S58 raises the level L21 of the low-side signal 90 (see FIG. 28). As a result, the low-side level ratio LSR, which was higher than the third target value T3 (more precisely, T3+ε3), decreases and approaches the third target value T3. Therefore, the height of the lower eye LE2, which was lower than the middle eye ME2, approaches the height of the middle eye ME2.

― ステップS60 ―
ステップS60ではCPU104は、DSP6を制御して多値信号12の2番目に低いレベル(すなわち、1level)を下げる。ステップS60の後、CPU104は、ローワーアイの高さ制御を終了する。
- Step S60 -
At step S60, the CPU 104 controls the DSP 6 to lower the second lowest level (ie, 1 level) of the multilevel signal 12. FIG. After step S60, the CPU 104 terminates the height control of the lower eye.

ステップS60により、ロー側信号90の2番目に低いレベルL21(図28参照)が下がる。その結果、ロー側レベル比LSRは増加する。ステップS60はロー側レベル比LSRが第3目標値T3(正確には、T3-ε3)より小さい場合に行われるので、ステップS60が実行されることで、低すぎたロー側レベル比LSRは第3目標値T3に近づく。 By step S60, the second lowest level L21 (see FIG. 28) of the low-side signal 90 is lowered. As a result, the low-side level ratio LSR increases. Step S60 is performed when the low-side level ratio LSR is smaller than the third target value T3 (more precisely, T3-ε3). 3 It approaches the target value T3.

レベル調節部75はステップS52~S60により、多値信号12の2番目に低いレベル(すなわち、1level)を調節することで間接的に、変調信号22の2番目に低いレベルL51を調節する(図22(b)参照)。換言するならばレベル調節部75は、ロー側アベレージ信号102がとる第7レベルとロー側ピーク値信号98がとる第5レベルとの比(すなわち、ロー側レベル比LSR)に基づいて、変調信号22の2番目に低いレベルL51を調節する。 The level adjuster 75 indirectly adjusts the second lowest level L51 of the modulated signal 22 by adjusting the second lowest level (that is, 1 level) of the multilevel signal 12 in steps S52 to S60 (Fig. 22(b)). In other words, the level adjuster 75 modulates the modulated signal based on the ratio of the seventh level of the low-side average signal 102 to the fifth level of the low-side peak value signal 98 (that is, the low-side level ratio LSR). 22 second lowest level L51.

具体的には例えば、レベル調節部75は、ロー側レベル比LSRが第3目標値T3に近づくように、変調信号22の2番目に低いレベルを調節する。この調節により、ローワーアイLE2の高さは、ミドルアイME2の高さに近づく。 Specifically, for example, the level adjuster 75 adjusts the second lowest level of the modulated signal 22 so that the low-side level ratio LSR approaches the third target value T3. This adjustment causes the height of the lower eye LE2 to approach the height of the middle eye ME2.

ステップS4~S6が実行されると、ステップS2によりモニタ信号46の中心に移動したミドルアイME2の位置は変動する。そこでレベル調節部75は図18に示すように、ステップS6の後にステップS2に戻ってミドルアイME2の位置を再調節する。その後レベル調節部75はステップS4,S6を再度実行し、アッパーアイUE2およびローワーアイLE2それぞれの高さを再度目標値に近づける。図18に示すように、レベル調節部75はステップS2~S6を繰り返し実行するので、各アイの高さ(すなわち、レベル間隔)は、最終的には略均一になる。 When steps S4 to S6 are executed, the position of the middle eye ME2 moved to the center of the monitor signal 46 by step S2 changes. Therefore, as shown in FIG. 18, the level adjustment unit 75 returns to step S2 after step S6 to readjust the position of the middle eye ME2. After that, the level adjustment unit 75 executes steps S4 and S6 again to bring the heights of the upper eye UE2 and the lower eye LE2 closer to the target values again. As shown in FIG. 18, the level adjuster 75 repeats steps S2 to S6, so that the heights of the eyes (ie, the level intervals) eventually become substantially uniform.

ステップS2~S6は、外部からの指令により中止されるまで繰り返されても良いし、予め定められた回数繰り返された後に終了しても良い。或いは、ステップS2~S6は1回だけ実行されても良い。変調器28の非線形性が小さければ、1回の実行でもレベル間隔は略均一になる。 Steps S2 to S6 may be repeated until stopped by an external command, or may be terminated after being repeated a predetermined number of times. Alternatively, steps S2-S6 may be performed only once. If the nonlinearity of modulator 28 is small, the level spacing will be substantially uniform even in one run.

図29~30は、ステップS2~S6の繰り返しにより得られる変調信号22等のアイパターンの一例を示す図である。図29(a)には、ドライバー出力20のアイパターンが示されている。左側のパターンは、最初のミドルアイの位置制御が終了した直後のアイパターンである(図29(b)~30(b)についても同様)。右側のパターンは、ステップS2~S6の繰り返しによりモニタ信号46のレベル間隔が略均一になった時点のアイパターンである(図29(b)~30(b)についても同様)。図29~30には、最初のミドルアイの位置制御が終了した時点で、モニタ信号46のアッパーアイUE2およびローワーアイLE2がミドルアイME2より低い場合が示されている(図30(b)参照)。 29 to 30 are diagrams showing examples of eye patterns such as the modulated signal 22 obtained by repeating steps S2 to S6. The eye pattern of the driver output 20 is shown in FIG. 29(a). The pattern on the left is the eye pattern immediately after the first position control of the middle eye is completed (the same applies to FIGS. 29(b) to 30(b)). The pattern on the right is the eye pattern when the level intervals of the monitor signal 46 become substantially uniform by repeating steps S2 to S6 (the same applies to FIGS. 29(b) to 30(b)). FIGS. 29 and 30 show the case where the upper eye UE2 and the lower eye LE2 of the monitor signal 46 are lower than the middle eye ME2 when the initial position control of the middle eye is completed (see FIG. 30(b)).

図29(b)には、変調信号22のアイパターンが示されている。図30(a)には、変調光32のアイパターンが示されている。図30(b)には、モニタ信号46のアイパターンが示されている。 FIG. 29(b) shows the eye pattern of the modulated signal 22. FIG. FIG. 30(a) shows the eye pattern of the modulated light 32. FIG. The eye pattern of the monitor signal 46 is shown in FIG. 30(b).

図29~30に示す例では、ステップS2~S6の繰り返しにより、多値信号12の3番目に低いレベル(すなわち、2Level)が下がり、2番目に低いレベル(すなわち、1level)が上がる。すると、図29(a)の左図から右図への変化が示すように、ドライバー出力20の3番目に低いレベルL42が下がり、2番目に低いレベルL41が上がる。ドライバー出力20の変化は変調信号22に反映されその結果、変調光32のレベル間隔が変化する(図30(a)参照)。 In the example shown in FIGS. 29-30, the repetition of steps S2-S6 lowers the third lowest level (ie, 2Level) of the multilevel signal 12 and raises the second lowest level (ie, 1level). Then, as shown by the change from left to right in FIG. 29(a), the third lowest level L42 of the driver output 20 drops and the second lowest level L41 rises. A change in the driver output 20 is reflected in the modulated signal 22, and as a result, the level interval of the modulated light 32 changes (see FIG. 30(a)).

すると、図30(b)の左図から右図への変化が示すように、モニタ信号46の3番目に低いレベルL32が下がり2番目に低いレベルL31が上がる。 Then, the third lowest level L32 of the monitor signal 46 decreases and the second lowest level L31 increases, as shown by the change from the left diagram to the right diagram in FIG. 30(b).

その結果、ミドルアイME2より低かったアッパーアイUE2は高くなり、ミドルアイME2とアッパーアイUE2は略同じ高さになる(図30(b)参照)。同様に、ミドルアイME2より低かったローワーアイLE2は高くなり、ミドルアイME2とローワーアイLE2は略同じ高さになる(図30(b)参照)。すなわち、モニタ信号46のレベル間隔は略均一化になる。従って、変調光32のレベル間隔(図30(a)参照)も均一になるので、送信光34の復調誤りが抑制される。 As a result, the upper eye UE2, which was lower than the middle eye ME2, becomes higher, and the middle eye ME2 and the upper eye UE2 become substantially the same height (see FIG. 30(b)). Similarly, the lower eye LE2, which was lower than the middle eye ME2, becomes higher, and the middle eye ME2 and the lower eye LE2 become substantially the same height (see FIG. 30(b)). That is, the level interval of the monitor signal 46 becomes substantially uniform. Therefore, since the level intervals of the modulated light 32 (see FIG. 30(a)) are also uniform, demodulation errors of the transmitted light 34 are suppressed.

ところで以上の例では、ステップS4はアッパーアイUEの高さが1回調節されただけで終了し、次のステップ(すなわち、ステップS6)が実行される。ステップS6についても同様である。従って、アッパーアイUE2およびローワーアイLE2それぞれの高さ調節は、ステップS2~S6の繰り返しの中で交互に行われる。この様にアッパーアイUE2とローワーアイLE2の高さを交互に調節することで、モニタ信号46のレベル間隔が均一化される時間を短縮することができる。 By the way, in the above example, step S4 ends after the height of the upper eye UE is adjusted only once, and the next step (that is, step S6) is executed. The same applies to step S6. Therefore, the height adjustment of each of the upper eye UE2 and the lower eye LE2 alternates during the repetition of steps S2-S6. By alternately adjusting the height of the upper eye UE2 and the height of the lower eye LE2 in this way, it is possible to shorten the time during which the level intervals of the monitor signal 46 are made uniform.

(2)参考例
図1等を参照して説明した例では、モニタ信号46sに基づいて多値信号12のレベルを調節することで、変調光32のレベル間隔を均一にする。しかし、モニタ信号46のレベルに基づかなくても、変調光32のレベル間隔を均一にすることは可能である。図31は、モニタ信号46のレベルに基づかずに変調光32のレベル間隔を均一する光送信機204の一例を示す図である。図32は、図31における信号の流れを示す図である。
(2) Reference Example In the example described with reference to FIG. 1 and the like, the level intervals of the modulated light 32 are made uniform by adjusting the level of the multilevel signal 12 based on the monitor signal 46s. However, it is possible to make the level interval of the modulated light 32 uniform even if it is not based on the level of the monitor signal 46 . FIG. 31 is a diagram showing an example of the optical transmitter 204 that makes the level intervals of the modulated light 32 uniform without being based on the level of the monitor signal 46. As shown in FIG. 32 is a diagram showing the flow of signals in FIG. 31. FIG.

光送信機204の制御装置202は、図1等を参照して説明した制御装置2とは異なりレベル調節部275のみを有し、ハイ側信号生成部64等は有さない。光送信機204は更に、モニタ信号46を生成するための光検出器33等も有さない。 The controller 202 of the optical transmitter 204 has only the level adjuster 275 and does not have the high-side signal generator 64 or the like, unlike the controller 2 described with reference to FIG. Optical transmitter 204 also does not have photodetector 33 or the like for generating monitor signal 46 .

レベル調節部275のハードウエア構成は、図17を参照して説明したレベル調節部75のハードウエア構成と略同じである。但し、図17を参照して説明したインターフェース112a~112dおよびADC114a~114dは有さない。不揮発性メモリ108には、DSP6の制御プログラムと共に変調器28の変調特性48(図4参照)が記録される。 The hardware configuration of the level adjuster 275 is substantially the same as the hardware configuration of the level adjuster 75 described with reference to FIG. However, it does not have the interfaces 112a-112d and the ADCs 114a-114d described with reference to FIG. The control program for the DSP 6 and the modulation characteristics 48 (see FIG. 4) of the modulator 28 are recorded in the nonvolatile memory 108 .

レベル調節部275のCPU104は、バイアス・コントローラ16を制御してバイアス電圧14(図32参照)を設定する。CPU104は更に、不揮発性メモリ108から変調特性48を読出し、読み出した変調特性48に基づいて例えば、変調光32のレベル間隔を均一にする多値信号12のレベル(0level~3level)を算出する。CPU104は、算出した多値信号12のレベルを実現するようにDSP6に指示する。 The CPU 104 of the level adjusting section 275 controls the bias controller 16 to set the bias voltage 14 (see FIG. 32). The CPU 104 further reads out the modulation characteristics 48 from the non-volatile memory 108, and based on the read modulation characteristics 48, for example, calculates the level (0level to 3level) of the multilevel signal 12 that makes the level intervals of the modulated light 32 uniform. The CPU 104 instructs the DSP 6 to realize the calculated level of the multilevel signal 12 .

従って、図31の制御装置202よっても、変調光32のレベル間隔を均一にすることは可能である。しかし変調特性は、変調器28の温度によって変化する。近年の光伝送装置では、消費電力を抑制するため、変調器28の温度を一定に保つことは稀である。従って、変調器28の変調特性に基づいて多値信号12のレベル間隔を算出するためには、予め多数の温度で変調器28ごとに変調特性を測定し、その結果を不揮発性メモリ108に記録することになる。これは、変調器28の周囲温度によって定まる正確な変調特性を用いて、多値信号12のレベルを算出するためである。このような技術(特に、多数の温度における変調特性の測定)は、煩雑で実用的でない。 Therefore, the control device 202 of FIG. 31 can also make the level intervals of the modulated light 32 uniform. However, the modulation characteristics change with the temperature of modulator 28 . In recent optical transmission devices, it is rare to keep the temperature of the modulator 28 constant in order to suppress power consumption. Therefore, in order to calculate the level intervals of the multilevel signal 12 based on the modulation characteristics of the modulator 28, the modulation characteristics of each modulator 28 are measured in advance at a number of temperatures, and the results are recorded in the nonvolatile memory 108. will do. This is because the level of the multilevel signal 12 is calculated using accurate modulation characteristics determined by the ambient temperature of the modulator 28 . Such techniques, especially the measurement of modulation properties at multiple temperatures, are cumbersome and impractical.

一方、図1等を参照して説明した制御装置2は、変調器28の変調特性に基づかずに多値信号12のレベルを調節するので、この様な問題を有さない。 On the other hand, the control device 2 described with reference to FIG. 1 and the like adjusts the level of the multilevel signal 12 without being based on the modulation characteristics of the modulator 28, and thus does not have such a problem.

(3)変形例
(3-1)変形例1
変形例1の光送信機は、変調器28(図2参照)がマッハツェンダー型光変調器(Mach-Zehnder modulator;以下、MZMと呼ぶ)であること以外は、図1等を参照して説明した光送信機4の構造と略同じ構造を有する。
(3) Modification (3-1) Modification 1
The optical transmitter of Modification 1 will be described with reference to FIG. 1, etc., except that the modulator 28 (see FIG. 2) is a Mach-Zehnder modulator (hereinafter referred to as MZM). has substantially the same structure as that of the optical transmitter 4 described above.

図33~35は、変形例1の光送信機で行われる変調信号22のレベル調節を説明する図である。図33は、変調特性348の線形領域350の中心にバイアス電圧14が設定された場合に生成される変調光32のアイパターン354aの一例を示す図である。白抜きのドット351は、MZMのバイアス点を示している(以下、同様)。 33 to 35 are diagrams for explaining the level adjustment of the modulated signal 22 performed in the optical transmitter of Modification 1. FIG. FIG. 33 is a diagram showing an example of an eye pattern 354a of modulated light 32 generated when bias voltage 14 is set at the center of linear region 350 of modulation characteristic 348. In FIG. A white dot 351 indicates the bias point of the MZM (same hereafter).

図33には、MZMの変調特性348と、変調信号22のアイパターン352aと、変調光32のアイパターン354aが示されている。図33に示した時間軸等は図5に示した時間軸56等と同様に描かれている。図34~35の時間軸等についても同様である。 FIG. 33 shows a modulation characteristic 348 of MZM, an eye pattern 352a of modulated signal 22, and an eye pattern 354a of modulated light 32. FIG. The time axis and the like shown in FIG. 33 are drawn in the same manner as the time axis 56 and the like shown in FIG. The same applies to the time axes and the like in FIGS.

図33に示すように、変調信号22のレベル(すなわち、印加電圧)が、線形領域350内で変化する場合には、変調信号22のアイパターン352aと変調光32のアイパターン354aは略同形になる。従って、変調信号22のレベル間隔(すなわち、アイの高さ)が均一でれば、変調光32のレベル間隔も略均一になる。 As shown in FIG. 33, when the level of the modulated signal 22 (that is, the applied voltage) varies within the linear region 350, the eye pattern 352a of the modulated signal 22 and the eye pattern 354a of the modulated light 32 are substantially the same. Become. Therefore, if the level interval (that is, eye height) of the modulated signal 22 is uniform, the level interval of the modulated light 32 is also approximately uniform.

図34はバイアス電圧14が、線形領域350の中心より低い電圧に設定された場合に生成される変調光32のアイパターン354bの一例を示す図である。図34には、MZMの変調特性348と、変調信号22のアイパターン352bと、変調光32のアイパターン354bが示されている。 FIG. 34 is a diagram showing an example of an eye pattern 354b of modulated light 32 generated when bias voltage 14 is set to a voltage lower than the center of linear region 350. FIG. FIG. 34 shows a modulation characteristic 348 of MZM, an eye pattern 352b of modulated signal 22, and an eye pattern 354b of modulated light 32. FIG.

図34に示すように、変調信号22のレベルが、線形領域350から食み出して変化すると、変調光32のアイパターン354bは、変調信号22のアイパターン352bの形から変化したパターンになる。従って、変調信号22のレベル間隔が均一でも、変調光32のレベル間隔は不均一になる。 As shown in FIG. 34, when the level of the modulated signal 22 changes beyond the linear region 350, the eye pattern 354b of the modulated light 32 changes from the eye pattern 352b of the modulated signal 22. FIG. Therefore, even if the level intervals of the modulated signal 22 are uniform, the level intervals of the modulated light 32 are non-uniform.

図35は、制御装置2によりレベル間隔が調節された変調光32のアイパターン354cの一例を示す図である。図35には、MZMの変調特性348と、変調信号22のアイパターン352cと、変調光32のアイパターン354cが示されている。 FIG. 35 is a diagram showing an example of an eye pattern 354c of the modulated light 32 whose level interval is adjusted by the control device 2. FIG. FIG. 35 shows a modulation characteristic 348 of MZM, an eye pattern 352c of modulated signal 22, and an eye pattern 354c of modulated light 32. FIG.

図34に示す例と同様に、バイアス電圧14は、線形領域350の中心より低い電圧に設定される(バイアス点351参照)。制御装置2は、図18,19,25,27に示す手順に従って多値信号12のレベル間隔を調節する。 Similar to the example shown in FIG. 34, bias voltage 14 is set to a voltage lower than the center of linear region 350 (see bias point 351). The controller 2 adjusts the level intervals of the multilevel signal 12 according to the procedures shown in FIGS.

すると、変調特性348の傾きが小さい領域(例えば、バイアス点351の低電圧側)では変調信号22のレベル間隔が広くなり、変調特性の傾きが大きい領域(例えば、バイアス点351の高電圧側)では変調信号22のレベル間隔が狭くなる(図35参照)。その結果、変調光32のアイパターン354cのレベル間隔が略均一になる(図35参照)。 Then, the level interval of the modulation signal 22 becomes wide in the region where the slope of the modulation characteristic 348 is small (for example, the low voltage side of the bias point 351), and the region where the slope of the modulation characteristic is large (for example, the high voltage side of the bias point 351). , the level interval of the modulated signal 22 becomes narrower (see FIG. 35). As a result, the level interval of the eye pattern 354c of the modulated light 32 becomes substantially uniform (see FIG. 35).

電界吸収型変調器の変調特性48(図5参照)とMZMの変調特性348は大きく異なっている。しかし、MZMの線形領域350(図33参照)およびその近傍における変調特性は、電界吸収型変調器の線形領域50(図5参照)およびその近傍における変調特性に類似している。従って、変調器28がMZMであっても、実施の形態の制御装置2によれば、変調光32のレベル間隔の調節(例えば、レベル間隔の均一化)が可能になる。変形例1は、図33~35に示すようにMZMに大振幅動作をさせる場合に、特に有益である。 The modulation characteristic 48 of the electro-absorption modulator (see FIG. 5) and the modulation characteristic 348 of the MZM are significantly different. However, the modulation characteristics in and near the linear region 350 (see FIG. 33) of the MZM are similar to the modulation characteristics in and near the linear region 50 (see FIG. 5) of the electro-absorption modulator. Therefore, even if the modulator 28 is an MZM, according to the control device 2 of the embodiment, it is possible to adjust the level intervals of the modulated light 32 (for example, equalize the level intervals). Variation 1 is particularly beneficial when the MZM has large amplitude operation as shown in FIGS. 33-35.

図33~35に示す例では、バイアス点351は、MZMの出力が印加電圧に対して増加する領域に設定される。しかし、バイアス点351は、MZMの出力が印加電圧に対して減少する領域に設定されても良い。 In the examples shown in FIGS. 33-35, the bias point 351 is set to the region where the output of the MZM increases with applied voltage. However, the bias point 351 may be set in a region where the output of the MZM decreases with respect to the applied voltage.

変形例1によれば、実施の形態の制御装置2が適用される光送信機のバリエーションが増える。 According to Modification 1, variations of optical transmitters to which the control device 2 of the embodiment is applied are increased.

(3-2)変形例2
変形例2の光送信機は、変調器28の代わりに、光変調器と半導体光増幅器を有する光デバイス(以下、増幅器付き光変調器ユニットと呼ぶ)を用いること以外は、図1等を参照して説明した光送信機4と略同じ構造を有する。変形例2の増幅器付き光変調器ユニットは、線形領域で動作させる光変調器(例えば、電界吸収型変調器)と、この光変調器の出力を増幅する半導体光増幅器を有する。
(3-2) Modification 2
The optical transmitter of Modification 2 uses, instead of the modulator 28, an optical device having an optical modulator and a semiconductor optical amplifier (hereinafter referred to as an optical modulator unit with an amplifier), see FIG. has substantially the same structure as the optical transmitter 4 described above. The amplifier-equipped optical modulator unit of modification 2 has an optical modulator (for example, an electro-absorption modulator) that operates in a linear region, and a semiconductor optical amplifier that amplifies the output of this optical modulator.

この様な光デバイスは、半導体光増幅器の利得飽和に基づく非線形性を示す。実施の形態の制御装置2によれば、増幅器付き光変調器ユニットが生成する変調光32のレベル間隔の調節が可能になる。 Such optical devices exhibit nonlinearity due to gain saturation of semiconductor optical amplifiers. According to the control device 2 of the embodiment, it is possible to adjust the level interval of the modulated light 32 generated by the optical modulator unit with amplifier.

変形例2によれば、実施の形態の制御装置2が適用される光送信機のバリエーションが増える。 According to Modification 2, variations of optical transmitters to which the control device 2 of the embodiment is applied are increased.

(3-3)変形例3
変形例3の制御装置2は、3つ又は5つ以上の値を示す多値信号12のレベルを調節すること以外は、図1等を参照して説明した制御装置2と略同じ構造を有し、略同じように動作する。従って変形例3の変調信号22は、第1レベル、第1レベルより高い第2レベル、及び第1レベルより高く第2レベルより低い1つ又は3つ以上の第3レベルをとることで、3つ又は5つ以上の値を示す変調光を変調器に生成させる。
(3-3) Modification 3
The control device 2 of Modification 3 has substantially the same structure as the control device 2 described with reference to FIG. and work in much the same way. Therefore, the modulated signal 22 of Modification 3 has a first level, a second level that is higher than the first level, and one or more third levels that are higher than the first level and lower than the second level. A modulator is caused to produce modulated light exhibiting one or more values.

ミドルアイの位置制御(図19参照)では、この第3レベルが調節される。アッパーアイの高さ制御(図25参照)およびローワーアイの高さ制御(図27参照)でも、この第3レベルが調節される。変型例3によれば、実施の形態の制御装置2が制御する変調信号22のバリエーションが増える。 Middle eye position control (see FIG. 19) adjusts this third level. The upper eye height control (see FIG. 25) and the lower eye height control (see FIG. 27) also adjust this third level. According to Modified Example 3, variations of the modulated signal 22 controlled by the control device 2 of the embodiment are increased.

なお、図1~35を参照して説明した例では、第3レベルは2つのレベルL51,52(図22(b)参照)である。すなわち実施の形態2の変調信号22の第3レベルは、少なくとも1つである。 In the example described with reference to FIGS. 1 to 35, the third level is two levels L51 and 52 (see FIG. 22(b)). That is, the third level of the modulated signal 22 of Embodiment 2 is at least one.

(4)制御方法
図19等には、以下に示す制御方法が示されている。
(4) Control Method FIG. 19 and the like show the following control method.

制御装置2は、モニタ信号46の極性が正またはモニタ信号46の大きさがゼロの時には、モニタ信号46のレベルに応じたレベルをとり、モニタ信号46の極性が負の時には一定のレベルをとるハイ側信号76を生成する。 The controller 2 takes a level corresponding to the level of the monitor signal 46 when the polarity of the monitor signal 46 is positive or the magnitude of the monitor signal 46 is zero, and takes a constant level when the polarity of the monitor signal 46 is negative. A high side signal 76 is generated.

制御装置2は更にモニタ信号46の極性が正の時には一定のレベルをとり、モニタ信号46の極性が負またはモニタ信号46の大きさがゼロの時には、モニタ信号46のレベルに応じたレベルをとるロー側信号90を生成する。 The controller 2 further assumes a constant level when the polarity of the monitor signal 46 is positive, and a level corresponding to the level of the monitor signal 46 when the polarity of the monitor signal 46 is negative or the magnitude of the monitor signal 46 is zero. A low side signal 90 is generated.

制御装置2は更に、生成されたハイ側信号76がとるレベルのうち最も絶対値が大きいレベルに応じた第4レベルをとるハイ側ピーク値信号96を生成する。制御装置2は更に、生成されたロー側信号90がとるレベルのうち最も絶対値が大きいレベルに応じた第5レベルをとるロー側ピーク値信号98を生成する。 The controller 2 further generates a high-side peak value signal 96 having a fourth level corresponding to the level with the largest absolute value among the levels of the generated high-side signal 76 . The controller 2 further generates a low-side peak value signal 98 having a fifth level corresponding to the level having the largest absolute value among the levels of the generated low-side signal 90 .

制御装置2は最後に、ハイ側ピーク値信号96がとる第4レベルとロー側ピーク値信号98がとる第5レベルとに基づいて、変調信号22の第3レベルを調節する。 Controller 2 finally adjusts the third level of modulating signal 22 based on the fourth level taken by high-side peak signal 96 and the fifth level taken by low-side peak signal 98 .

図24を参照して説明したように、ピーク値差ΔPeakはモニタ信号46の第3レベル(図24に示す例では、レベルL31およびレベルL32)に応じて変化する。ハイ側レベル比HSRおよびロー側レベル比LSRについても、同様である。 As described with reference to FIG. 24, the peak value difference ΔPeak changes according to the third level of the monitor signal 46 (level L31 and level L32 in the example shown in FIG. 24). The same applies to high-side level ratio HSR and low-side level ratio LSR.

そこで実施の形態では、ステップS12~S16(図19参照)等により得られるΔPeak等の測定値がΔPeak等の目標値に近づくように、変調信号22の第3レベルを調節する。「ΔPeak等の目標値」とは例えば、目標とするレベル間隔(例えば、均一なレベル間隔)がモニタ信号46において実現された時のΔPeak等の値である。 Therefore, in the embodiment, the third level of the modulated signal 22 is adjusted so that the measured values such as ΔPeak obtained in steps S12 to S16 (see FIG. 19) and the like approach the target values such as ΔPeak. A “target value such as ΔPeak” is, for example, a value such as ΔPeak when a target level interval (for example, a uniform level interval) is realized in the monitor signal 46 .

ΔPeak等の目標値は例えば光伝送システムの方式によって定まる値であって、変調器の特性(すなわち、変調特性)とは無関係である。従って、実施の形態によれば、変調光32を生成する光デバイス(例えば、変調器28)の変調特性に基づかずに、変調光32のレベル間隔を調節できる。このため実施の形態によれば、変調光32を生成する光デバイスの変調特性を不揮発性メモリ等に記録せずに、変調光32のレベル間隔を調節することができる。 Target values such as ΔPeak are values determined by, for example, the system of the optical transmission system, and are irrelevant to the characteristics of the modulator (that is, modulation characteristics). Therefore, according to embodiments, the level spacing of the modulated light 32 can be adjusted without being based on the modulation characteristics of the optical device (eg, modulator 28) that produces the modulated light 32. FIG. Therefore, according to the embodiment, the level interval of the modulated light 32 can be adjusted without recording the modulation characteristics of the optical device that generates the modulated light 32 in a non-volatile memory or the like.

以上、本発明の実施形態について説明したが、実施の形態は、例示であって制限的なものではない。例えば制御装置2は、変調信号22の2番目と3番目に低いレベルL51,L52の差(=L52-L51)を一定に保ちながら、変調信号の2番目と3番目に低いレベルL51,L52を調節する。しかし制御装置2は、変調信号22の2番目に低いレベルL51と3番目に低いレベルL52を互いに独立に調節しても良い。 Although the embodiments of the present invention have been described above, the embodiments are illustrative and not restrictive. For example, the controller 2 adjusts the second and third lowest levels L51 and L52 of the modulated signal 22 while keeping the difference (=L52-L51) between the second and third lowest levels L51 and L52 of the modulated signal 22 constant. Adjust. However, the control device 2 may adjust the second lowest level L51 and the third lowest level L52 of the modulated signal 22 independently of each other.

更に実施の形態では制御装置2は、変調信号22のミドルアイの位置と、アッパーアイの高さと、ローワーアイの高さとを調節する。しかし、制御装置2は、変調信号22のミドルアイの位置だけを調節しても良い。変調器等の変調特性の非線形性が弱ければ、ミドルアイの位置を調節するだけでも、変調光32のレベル間隔は略一定になる。或いは制御装置2は、変調信号22のミドルアイの位置を調節した後に、アッパーアイの高さおよびローワーアイの高さのいずれか一方だけを調節しても良い。 Further, in the embodiment, the controller 2 adjusts the position of the middle eye, the height of the upper eye, and the height of the lower eye of the modulated signal 22 . However, controller 2 may adjust only the position of the middle eye of modulated signal 22 . If the nonlinearity of the modulation characteristics of the modulator or the like is weak, the level interval of the modulated light 32 becomes substantially constant even by adjusting the position of the middle eye. Alternatively, the control device 2 may adjust only one of the height of the upper eye and the height of the lower eye after adjusting the position of the middle eye of the modulated signal 22 .

図2等を参照して説明した例では、DSP6が多値信号12に変換する信号はデジタル信号(すなわち、2値信号)である。しかし、DSP6によって多値信号12に変換される信号は、多値信号(例えば、4値信号)であっても良い。 In the example described with reference to FIG. 2 and the like, the signal that the DSP 6 converts into the multilevel signal 12 is a digital signal (that is, a binary signal). However, the signal converted into the multilevel signal 12 by the DSP 6 may be a multilevel signal (for example, a quaternary signal).

図1等を参照して説明した例では制御装置2には、DSP6、ドライバー8、バイアス・コントローラ16、変調器28,光分岐器30、光検出器33、および電流電圧変換装置42は含まれていない。しかし制御装置2は、これらの装置の一部または全部を含んでも良い。 In the example described with reference to FIG. not However, the controller 2 may include some or all of these devices.

以上の実施の形態に関し、更に以下の付記を開示する。 Further, the following additional remarks are disclosed with respect to the above embodiment.

(付記1)
光デバイスに印加されている間に第1レベル、前記第1レベルより高い第2レベル、および前記第1レベルより高く前記第2レベルより低い少なくとも1つの第3レベルをとることで、多値信号である変調光を前記光デバイスに生成させる変調信号を制御する制御装置であって、
前記変調光から生成される電気信号の交流成分の極性が正または前記交流成分の大きさがゼロの時には、前記交流成分のレベルに応じたレベルをとり、前記交流成分の極性が負の時には一定のレベルをとるハイ側信号を生成するハイ側信号生成部と、
前記交流成分の極性が正の時には一定のレベルをとり、前記交流成分の極性が負または前記交流成分の大きさがゼロの時には、前記交流成分のレベルに応じたレベルをとるロー側信号を生成するロー側信号生成部と、
前記ハイ側信号がとるレベルのうち最も絶対値が大きいレベルに応じた第4レベルをとるハイ側ピーク値信号を、生成するハイ側ピーク値検出部と、
前記ロー側信号がとるレベルのうち最も絶対値が大きいレベルに応じた第5レベルをとるロー側ピーク値信号を、生成するロー側ピーク値検出部と、
前記ハイ側ピーク値信号がとる前記第4レベルと前記ロー側ピーク値信号がとる前記第5レベルとに基づいて、前記変調信号の前記第3レベルを調節するレベル調節部とを有する
変調信号の制御装置。
(Appendix 1)
a multi-level signal having a first level, a second level higher than the first level, and at least one third level higher than the first level lower than the second level while being applied to an optical device A control device for controlling a modulation signal that causes the optical device to generate the modulated light that is
When the polarity of the AC component of the electrical signal generated from the modulated light is positive or the magnitude of the AC component is zero, the level corresponding to the level of the AC component is taken, and when the polarity of the AC component is negative, the level is constant. a high-side signal generator that generates a high-side signal having a level of
generating a low-side signal that has a constant level when the polarity of the AC component is positive and a level corresponding to the level of the AC component when the polarity of the AC component is negative or the magnitude of the AC component is zero; a low-side signal generator for
a high-side peak value detector that generates a high-side peak value signal having a fourth level corresponding to a level having the largest absolute value among levels taken by the high-side signal;
a low-side peak value detector that generates a low-side peak value signal having a fifth level corresponding to a level having the largest absolute value among levels taken by the low-side signal;
a level adjusting section that adjusts the third level of the modulated signal based on the fourth level of the high-side peak value signal and the fifth level of the low-side peak value signal. Control device.

(付記2)
前記レベル調節部は、前記第4レベルの絶対値と前記第5レベルの絶対値の差であるピーク値差が第1目標値に近づくように、前記変調信号の前記第3レベルを調節することを特徴とする
付記1に記載の制御装置。
(Appendix 2)
The level adjustment unit adjusts the third level of the modulated signal such that a peak value difference, which is a difference between the absolute value of the fourth level and the absolute value of the fifth level, approaches a first target value. The control device according to appendix 1, characterized by:

(付記3)
前記第3レベルは、2つのレベルを含み、
前記レベル調節部は、前記2つのレベルの差を一定に保ちながら、前記変調信号の前記第3レベルを調節することを
特徴とする付記1または2に記載の制御装置。
(Appendix 3)
the third level comprises two levels;
3. The control device according to appendix 1 or 2, wherein the level adjustment section adjusts the third level of the modulated signal while maintaining a constant difference between the two levels.

(付記4)
更に、前記ハイ側信号がとるレベルの第1平均値に応じた第6レベルをとるハイ側アベレージ信号を生成するハイ側平均値検出部を有し、
前記レベル調節部は、前記ハイ側ピーク値信号がとる前記第4レベルと前記ロー側ピーク値信号がとる前記第5レベルに基づく前記変調信号の前記第3レベルの調節の後に、前記ハイ側アベレージ信号がとる前記第6レベルと前記ハイ側ピーク値信号がとる前記第4レベルの第1の比に基づいて、前記変調信号の前記第3レベルを更に調節することを
特徴とする付記1~3のいずれか1項に記載の制御装置。
(Appendix 4)
further comprising a high-side average value detection unit for generating a high-side average signal having a sixth level corresponding to a first average value of the levels taken by the high-side signal;
The level adjuster adjusts the high-side average after adjusting the third level of the modulated signal based on the fourth level taken by the high-side peak value signal and the fifth level taken by the low-side peak value signal. Appendices 1 to 3, wherein the third level of the modulated signal is further adjusted based on a first ratio of the sixth level taken by the signal and the fourth level taken by the high-side peak value signal. The control device according to any one of Claims 1 to 3.

(付記5)
前記レベル調節部は、前記第1の比が第2目標値に近づくように、前記変調信号の前記第3レベルを調節することを特徴とする
付記4に記載の制御装置。
(Appendix 5)
The control device according to appendix 4, wherein the level adjustment unit adjusts the third level of the modulated signal so that the first ratio approaches a second target value.

(付記6)
更に、前記ロー側信号がとるレベルの第2平均値に応じた第7レベルをとるロー側アベレージ信号を生成するロー側平均値検出部を有し、
前記レベル調節部は、前記ハイ側ピーク値信号がとる前記第4レベルと前記ロー側ピーク値信号がとる前記第5レベルに基づく前記変調信号の前記第3レベルの調節と前記第1の比に基づく前記変調信号の前記第3レベルの調節との間、または前記第1の比に基づく前記第3レベルの調節の後に、前記ロー側アベレージ信号がとる前記第7レベルと前記ロー側ピーク値信号がとる前記第5レベルの第2の比に基づいて、前記変調信号の前記第3レベルを更に調節すことを
特徴とする付記4または5に記載の制御装置。
(Appendix 6)
further comprising a low-side average value detection unit for generating a low-side average signal having a seventh level corresponding to a second average value of the levels taken by the low-side signal;
The level adjusting section adjusts the third level of the modulated signal based on the fourth level of the high-side peak value signal and the fifth level of the low-side peak value signal, and adjusts the first ratio. or after adjusting the third level based on the first ratio, the seventh level taken by the low-side average signal and the low-side peak value signal. 6. A controller as claimed in claim 4 or 5, further adjusting the third level of the modulated signal based on a second ratio of the fifth level taken by .

(付記7)
前記レベル調節部は、前記第2の比が第3目標値に近づくように、前記変調信号の前記第3レベルを調節することを特徴とする
付記6に記載の制御装置。
(Appendix 7)
The control device according to appendix 6, wherein the level adjustment unit adjusts the third level of the modulated signal so that the second ratio approaches a third target value.

(付記8)
前記レベル調節部は、前記第4レベルと前記第5レベルに基づく前記第3レベルの調節、前記第1の比に基づく前記第3レベルの調節、および前記第2の比に基づく前記第3レベルの調節を繰り返すことを特徴とする
付記6または7に記載の制御装置。
(Appendix 8)
The level adjuster adjusts the third level based on the fourth level and the fifth level, adjusts the third level based on the first ratio, and adjusts the third level based on the second ratio. 8. A control device according to claim 6 or 7, characterized in that it repeats the adjustment of

(付記9)
前記光デバイスは、入力された光の強度を前記変調信号のレベルに応じて変調する変調器であることを
特徴とする付記1~8のいずれか1項に記載の制御装置。
(Appendix 9)
The control device according to any one of appendices 1 to 8, wherein the optical device is a modulator that modulates the intensity of the input light according to the level of the modulated signal.

(付記10)
光デバイスに印加されている間に第1レベル、前記第1レベルより高い第2レベル、および前記第1レベルより高く前記第2レベルより低い少なくとも1つの第3レベルをとることで、多値信号である変調光を前記光デバイスに生成させる変調信号を制御する制御方法であって、
前記変調光から生成される電気信号の交流成分の極性が正または前記交流成分の大きさがゼロの時には、前記交流成分のレベルに応じたレベルをとり、前記交流成分の極性が負の時には一定のレベルをとるハイ側信号を生成し、
前記交流成分の極性が正の時には一定のレベルをとり、前記交流成分の極性が負または大きさがゼロの時には、前記交流成分のレベルに応じたレベルをとるロー側信号を生成し、
生成された前記ハイ側信号がとるレベルのうち最も絶対値が大きいレベルに応じた第4レベルをとるハイ側ピーク値信号を生成し、
生成された前記ロー側信号がとるレベルのうち最も絶対値が大きいレベルに応じた第5レベルをとるロー側ピーク値信号を生成し、
前記ハイ側ピーク値信号がとる前記第4レベルと前記ロー側ピーク値信号がとる前記第5レベルとに基づいて、前記変調信号の前記第3レベルを調節する
変調信号の制御方法。
(Appendix 10)
a multi-level signal having a first level, a second level higher than the first level, and at least one third level higher than the first level lower than the second level while being applied to an optical device A control method for controlling a modulation signal that causes the optical device to generate the modulated light that is
When the polarity of the AC component of the electrical signal generated from the modulated light is positive or the magnitude of the AC component is zero, the level corresponding to the level of the AC component is taken, and when the polarity of the AC component is negative, the level is constant. generates a high-side signal with a level of
generating a low-side signal that takes a constant level when the polarity of the AC component is positive and takes a level corresponding to the level of the AC component when the polarity of the AC component is negative or the magnitude thereof is zero;
generating a high-side peak value signal having a fourth level corresponding to a level having the largest absolute value among levels of the generated high-side signal;
generating a low-side peak value signal having a fifth level corresponding to a level having the largest absolute value among levels of the generated low-side signal;
A modulating signal control method, wherein the third level of the modulating signal is adjusted based on the fourth level of the high-side peak value signal and the fifth level of the low-side peak value signal.

2 :制御装置
22 :変調信号
28 :変調器
32 :変調光
44 :電気信号
46 :モニタ信号
52 :変調光
64 :ハイ側信号生成部
66 :ロー側信号生成部
68 :ハイ側ピーク値検出部
70 :ロー側ピーク値検出部
72 :ハイ側平均値検出部
74 :ロー側平均値検出部
75 :レベル調節部
76 :ハイ側信号
90 :ロー側信号
96 :ハイ側ピーク値信号
98 :ロー側ピーク値信号
100 :ハイ側アベレージ信号
102 :ロー側アベレージ信号
2: Control device 22: Modulated signal 28: Modulator 32: Modulated light 44: Electric signal 46: Monitor signal 52: Modulated light 64: High side signal generator 66: Low side signal generator 68: High side peak value detector 70: low-side peak value detector 72: high-side average value detector 74: low-side average value detector 75: level adjuster 76: high-side signal 90: low-side signal 96: high-side peak value signal 98: low side Peak value signal 100: High side average signal 102: Low side average signal

Claims (7)

光デバイスに印加されている間に第1レベル、前記第1レベルより高い第2レベル、および前記第1レベルより高く前記第2レベルより低い少なくとも1つの第3レベルをとることで、多値信号である変調光を前記光デバイスに生成させる変調信号を制御する制御装置であって、
前記変調光から生成される電気信号の交流成分の極性が正または前記交流成分の大きさがゼロの時には、前記交流成分のレベルに応じたレベルをとり、前記交流成分の極性が負の時には一定のレベルをとるハイ側信号を生成するハイ側信号生成部と、
前記交流成分の極性が正の時には一定のレベルをとり、前記交流成分の極性が負または前記交流成分の大きさがゼロの時には、前記交流成分のレベルに応じたレベルをとるロー側信号を生成するロー側信号生成部と、
前記ハイ側信号がとるレベルのうち最も絶対値が大きいレベルに応じた第4レベルをとるハイ側ピーク値信号を、生成するハイ側ピーク値検出部と、
前記ロー側信号がとるレベルのうち最も絶対値が大きいレベルに応じた第5レベルをとるロー側ピーク値信号を、生成するロー側ピーク値検出部と、
前記ハイ側ピーク値信号がとる前記第4レベルと前記ロー側ピーク値信号がとる前記第5レベルとに基づいて、前記変調信号の前記第3レベルを調節するレベル調節部とを有する
変調信号の制御装置。
a multi-level signal having a first level, a second level higher than the first level, and at least one third level higher than the first level lower than the second level while being applied to an optical device A control device for controlling a modulation signal that causes the optical device to generate the modulated light that is
When the polarity of the AC component of the electrical signal generated from the modulated light is positive or the magnitude of the AC component is zero, the level corresponding to the level of the AC component is taken, and when the polarity of the AC component is negative, the level is constant. a high-side signal generator that generates a high-side signal having a level of
generating a low-side signal that has a constant level when the polarity of the AC component is positive and a level corresponding to the level of the AC component when the polarity of the AC component is negative or the magnitude of the AC component is zero; a low-side signal generator that
a high-side peak value detector that generates a high-side peak value signal having a fourth level corresponding to a level having the largest absolute value among levels taken by the high-side signal;
a low-side peak value detector that generates a low-side peak value signal having a fifth level corresponding to a level having the largest absolute value among levels taken by the low-side signal;
a level adjusting section that adjusts the third level of the modulated signal based on the fourth level of the high-side peak value signal and the fifth level of the low-side peak value signal. Control device.
前記レベル調節部は、前記第4レベルの絶対値と前記第5レベルの絶対値の差であるピーク値差が第1目標値に近づくように、前記変調信号の前記第3レベルを調節することを特徴とする
請求項1に記載の制御装置。
The level adjustment unit adjusts the third level of the modulated signal such that a peak value difference, which is a difference between the absolute value of the fourth level and the absolute value of the fifth level, approaches a first target value. The control device according to claim 1, characterized by:
前記第3レベルは、2つのレベルを含み、
前記レベル調節部は、前記2つのレベルの差を一定に保ちながら、前記変調信号の前記第3レベルを調節することを
特徴とする請求項1または2に記載の制御装置。
the third level comprises two levels;
3. The control device according to claim 1, wherein the level adjuster adjusts the third level of the modulated signal while keeping the difference between the two levels constant.
更に、前記ハイ側信号がとるレベルの第1平均値に応じた第6レベルをとるハイ側アベレージ信号を生成するハイ側平均値検出部を有し、
前記レベル調節部は、前記ハイ側ピーク値信号がとる前記第4レベルと前記ロー側ピーク値信号がとる前記第5レベルに基づく前記変調信号の前記第3レベルの調節の後に、前記ハイ側アベレージ信号がとる前記第6レベルと前記ハイ側ピーク値信号がとる前記第4レベルの第1の比に基づいて、前記変調信号の前記第3レベルを更に調節することを
特徴とする請求項1~3のいずれか1項に記載の制御装置。
further comprising a high-side average value detection unit for generating a high-side average signal having a sixth level corresponding to a first average value of the levels taken by the high-side signal;
The level adjuster adjusts the high-side average after adjusting the third level of the modulated signal based on the fourth level taken by the high-side peak value signal and the fifth level taken by the low-side peak value signal. The third level of the modulated signal is further adjusted based on a first ratio of the sixth level taken by the signal and the fourth level taken by the high-side peak value signal. 4. The control device according to any one of 3.
前記レベル調節部は、前記第1の比が第2目標値に近づくように、前記変調信号の前記第3レベルを調節することを特徴とする
請求項4に記載の制御装置。
5. The control device according to claim 4, wherein the level adjuster adjusts the third level of the modulated signal so that the first ratio approaches a second target value.
更に、前記ロー側信号がとるレベルの第2平均値に応じた第7レベルをとるロー側アベレージ信号を生成するロー側平均値検出部を有し、
前記レベル調節部は、前記ハイ側ピーク値信号がとる前記第4レベルと前記ロー側ピーク値信号がとる前記第5レベルに基づく前記変調信号の前記第3レベルの調節と前記第1の比に基づく前記変調信号の前記第3レベルの調節との間、または前記第1の比に基づく前記第3レベルの調節の後に、前記ロー側アベレージ信号がとる前記第7レベルと前記ロー側ピーク値信号がとる前記第5レベルの第2の比に基づいて、前記変調信号の前記第3レベルを更に調節すことを
特徴とする請求項4または5に記載の制御装置。
further comprising a low-side average value detection unit for generating a low-side average signal having a seventh level corresponding to a second average value of the levels taken by the low-side signal;
The level adjusting section adjusts the third level of the modulated signal based on the fourth level of the high-side peak value signal and the fifth level of the low-side peak value signal, and adjusts the first ratio. or after adjusting the third level based on the first ratio, the seventh level taken by the low-side average signal and the low-side peak value signal. 6. A controller as claimed in claim 4 or 5, further adjusting the third level of the modulated signal based on a second ratio of the fifth level taken by .
前記レベル調節部は、前記第2の比が第3目標値に近づくように、前記変調信号の前記第3レベルを調節することを特徴とする
請求項6に記載の制御装置。
7. The control device according to claim 6, wherein said level adjusting section adjusts said third level of said modulated signal such that said second ratio approaches a third target value.
JP2021043855A 2021-03-17 2021-03-17 Control apparatus of modulation signal Pending JP2022143378A (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2021043855A JP2022143378A (en) 2021-03-17 2021-03-17 Control apparatus of modulation signal
CN202210196518.1A CN115118343A (en) 2021-03-17 2022-03-01 Control device and method for modulating signal
US17/685,043 US11689293B2 (en) 2021-03-17 2022-03-02 Control device of modulating signal and method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2021043855A JP2022143378A (en) 2021-03-17 2021-03-17 Control apparatus of modulation signal

Publications (1)

Publication Number Publication Date
JP2022143378A true JP2022143378A (en) 2022-10-03

Family

ID=83284542

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2021043855A Pending JP2022143378A (en) 2021-03-17 2021-03-17 Control apparatus of modulation signal

Country Status (3)

Country Link
US (1) US11689293B2 (en)
JP (1) JP2022143378A (en)
CN (1) CN115118343A (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2023003580A (en) * 2021-06-24 2023-01-17 住友電工デバイス・イノベーション株式会社 Communication system, optical transceiver, control method for communication system and control method for optical transceiver
US11616578B2 (en) * 2021-08-13 2023-03-28 Macom Technology Solutions Holdings, Inc. Adjusting eye heights and optical power levels of a multi-level optical signal

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3237620B2 (en) 1998-08-25 2001-12-10 日本電気株式会社 Light control device and method of manufacturing the same
US20130170781A1 (en) 2011-12-28 2013-07-04 Karl Kissa Y-branch dual optical phase modulator
US8948609B2 (en) * 2012-02-24 2015-02-03 Cisco Technology, Inc. Pre-distortion techniques for optical modulators to improve constellation point separation
US9197324B1 (en) 2012-04-09 2015-11-24 Inphi Corporation Method and system for transmitter optimization of an optical PAM serdes based on receiver feedback
JP6413265B2 (en) * 2014-03-12 2018-10-31 住友電気工業株式会社 Optical modulator drive circuit
US20160269121A1 (en) * 2015-03-09 2016-09-15 Alcatel-Lucent Usa Inc. Modulator Biasing For Optical Transmission
CN107104736B (en) * 2016-02-19 2019-08-30 光联通讯有限公司 A kind of optical transmission and its operating method with Mach-Zhan De modulator
JP2017216681A (en) 2016-05-27 2017-12-07 住友電工デバイス・イノベーション株式会社 Optical transmitter and drive adjustment method for optical transmitter
US10171172B2 (en) * 2016-05-27 2019-01-01 Sumitomo Electric Device Innovations, Inc. Optical transmitter operable for pulse-amplitude modulation signal
US10038575B1 (en) * 2017-08-31 2018-07-31 Stmicroelectronics S.R.L. Decision feedback equalizer with post-cursor non-linearity correction
US10491436B1 (en) * 2018-06-20 2019-11-26 Xilinx, Inc. Method and system for generating a modulated signal in a transmitter
US10720995B1 (en) * 2019-08-21 2020-07-21 Cisco Technology, Inc. Unequal spacing on multilevel signals

Also Published As

Publication number Publication date
CN115118343A (en) 2022-09-27
US11689293B2 (en) 2023-06-27
US20220303018A1 (en) 2022-09-22

Similar Documents

Publication Publication Date Title
JP2022143378A (en) Control apparatus of modulation signal
US7555226B2 (en) Automatic bias control for an optical modulator
US7308210B2 (en) Optical modulating device, optical transmitting apparatus using the same, method of controlling optical modulating device, and control program recording medium
JP2642499B2 (en) Optical transmitter, optical modulator control circuit, and optical modulation method
JP6413265B2 (en) Optical modulator drive circuit
US7091793B2 (en) Variable decision threshold apparatus
CN107634805B (en) Method for controlling an optical transmitter usable for pulse amplitude modulated signals
JP5724546B2 (en) Optical transmitter and optical waveform compensation method
US6693734B2 (en) Apparatus and method for controlling electro-optic modulator
US20060153256A1 (en) Laser temperature performance compensation
CN113014323B (en) Optical transmission device and optical communication system
US7630651B2 (en) Method and apparatus for controlling bias point of optical transmitter
US11838058B2 (en) Adjusting eye heights and optical power levels of a multi-level optical signal
JP2017216681A (en) Optical transmitter and drive adjustment method for optical transmitter
JP2020046497A (en) Mach-zehnder interference type optical modulator
JP7100432B2 (en) Optical transmission device and optical transmission method
JP3822548B2 (en) Optical modulator controller
CN111835429A (en) Optical module, method for correcting transmitting optical power of optical module and controller
JP2016171363A (en) Optical modulation circuit, optical transmitter and optical modulation method
JP2005091663A (en) Driving voltage control method, driving voltage control program and driving voltage control device for mach-zehnder type optical modulator, and optical transmission device
JP2005057216A (en) Laser diode driving circuit and optical transmitting device
JP2017212683A (en) Optical transmitter and method for activation adjustment of optical transmitter
WO2003067510A1 (en) Laser temperature performance compensation
CN117941290A (en) Adjusting eye height and optical power level of a multi-level optical signal
JPH1152310A (en) Bias voltage control circuit corresponding to mark rate fluctuation

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20231130