JP2020534626A - 混合信号コンピューティングのためのシステムおよび方法 - Google Patents

混合信号コンピューティングのためのシステムおよび方法 Download PDF

Info

Publication number
JP2020534626A
JP2020534626A JP2020536911A JP2020536911A JP2020534626A JP 2020534626 A JP2020534626 A JP 2020534626A JP 2020536911 A JP2020536911 A JP 2020536911A JP 2020536911 A JP2020536911 A JP 2020536911A JP 2020534626 A JP2020534626 A JP 2020534626A
Authority
JP
Japan
Prior art keywords
local
signal
analog
accumulators
reference signals
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2020536911A
Other languages
English (en)
Other versions
JP7338876B2 (ja
Inventor
フィック,ローラ
エル−チャマス,マナー
スカジニア,スカイラー
フィック,デイビッド
Original Assignee
ミシック,インコーポレイテッド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ミシック,インコーポレイテッド filed Critical ミシック,インコーポレイテッド
Publication of JP2020534626A publication Critical patent/JP2020534626A/ja
Application granted granted Critical
Publication of JP7338876B2 publication Critical patent/JP7338876B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/102Program control for peripheral devices where the programme performs an interfacing function, e.g. device driver
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N3/00Computing arrangements based on biological models
    • G06N3/02Neural networks
    • G06N3/06Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons
    • G06N3/063Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons using electronic means
    • G06N3/065Analogue means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/14Time supervision arrangements, e.g. real time clock
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30003Arrangements for executing specific machine instructions
    • G06F9/30007Arrangements for executing specific machine instructions to perform operations on data operands
    • G06F9/3001Arithmetic instructions
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N3/00Computing arrangements based on biological models
    • G06N3/02Neural networks
    • G06N3/04Architecture, e.g. interconnection topology
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/48Servo-type converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/662Multiplexed conversion systems
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/68Digital/analogue converters with conversions of different sensitivity, i.e. one conversion relating to the more significant digital bits and another conversion to the less significant bits

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Health & Medical Sciences (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Biomedical Technology (AREA)
  • Biophysics (AREA)
  • Molecular Biology (AREA)
  • Artificial Intelligence (AREA)
  • Evolutionary Computation (AREA)
  • Computing Systems (AREA)
  • Data Mining & Analysis (AREA)
  • Computational Linguistics (AREA)
  • Mathematical Physics (AREA)
  • General Health & Medical Sciences (AREA)
  • Neurology (AREA)
  • Computational Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • Analogue/Digital Conversion (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

混合信号集積回路を実装するシステムおよび方法は、基準信号源が、複数のローカルアキュムレータに共有信号通信経路に沿って複数のアナログ基準信号を供給すること、複数のアナログ基準信号のそれぞれに基づいて複数のローカルアキュムレータのそれぞれで電荷を生成すること、複数のローカルアキュムレータがそれぞれ、所定の期間にわたって複数のローカルアキュムレータのそれぞれのエネルギー貯蔵デバイスへの電荷を加えるかまたは減らすこと、所定の期間の終わりに、複数のローカルアキュムレータのそれぞれのエネルギー貯蔵デバイスからの電荷を共有通信経路に沿って合計すること、および複数のローカルアキュムレータのそれぞれからの電荷の合計に基づいて出力を発生させること、を含む。【選択図】図1

Description

[関連出願の相互参照]
本出願は、2017年9月15日出願の米国仮特許出願第62/559,354号の利益を主張し、その全体は参照により本明細書に組み込まれる。
本明細書の本発明は、一般に集積回路のアーキテクチャ分野に関し、より詳細には、新規の有用な混合信号集積回路および集積回路のアーキテクチャ分野の混合信号を計算する方法に関する。
今日、人工知能の様々な実装形態が、多くの技術分野で革新の契機になっている。人工知能(AI)システムおよび人工知能のモデル(アルゴリズムを含む)は、機械学習(深層学習)、推論、推理能力、および機械の大規模データ処理能力(例えば、コンピュータおよび/またはコンピューティングサーバ)を可能にする多くのシステムアーキテクチャおよびモデルによって定義される。これらのAIシステムおよびモデルは、自然言語処理、画像認識、企画立案、意思決定などの1つまたは複数の特定のタスクを行うために、集中的に訓練されることが多い。例えば、これらのAIシステムおよびモデルのサブセットは、人工ニューラルネットワークモデルを含む。人工ニューラルネットワークモデルの訓練は、多くの場合、使用前にモデルの関連するニューラルネットワークアルゴリズムを微調整するために、訓練周期全体で数千時間と何テラバイトもの訓練データとを必要とする可能性がある。
しかし、訓練が終わると、ニューラルネットワークモデルまたはニューラルネットワークアルゴリズムを素早く展開して、訓練周期中に使用されるより大きい訓練データに比べると比較的小さいデータセットに基づいて推論して、特定タスクを成し遂げることができる(例えば、音声入力データからの音声を認識して)。小さいデータセットに戻づくニューラルネットワークモデルまたはニューラルネットワークアルゴリズムによる推論は、ニューラルネットワークが計算して、正しい回答になる、または環境についての兆候になるものについての予言になり得る。
さらに、ニューラルネットワークモデルまたはニューラルネットワークアルゴリズムは、訓練フェーズで要求したのと同じ量の計算源を要求しない可能性があるが、その分野のニューラルネットワークモデルまたはニューラルネットワークアルゴリズムを展開して、重要な回路区域、エネルギー、および計算力を要求し続けて、データおよび推論を分類するか、または結果を予言する。なぜなら、ニューラルネットワークモデルを実装するとき、ニューラルネットワークモデルまたはニューラルネットワークアルゴリズムを実装する多くの伝統的なコンピュータおよびシステムは、電力および増加したデータ処理速度の計算のために必要な多くの回路を収容するためにより大型化する傾向があるからであり、回路のサイズが大きいため、多くの回路の電力を計算できるようにより多くのエネルギーが要求される。
人工知能モデル、すなわち、ニューラルネットワークモデルを実装するためのこれらの伝統的なコンピュータおよびシステムは、分散型コンピューティングシステム(例えば、クラウド)において、または多くのオンサイトコンピューティングサービスを使用するときなど、遠隔コンピューティングに適する可能性がある。しかし、これらの遠隔人工知能処理システムを遠隔、エッジコンピューティングデバイスまたはフィールド機器用に推論を計算する際に使用するとき、レイテンシの問題が明白である。すなわち、これらの伝統的な遠隔システムが、遠隔フィールド機器で使用される推論を生成するためにニューラルネットワークモデルの実装を求める場合、遠隔フィールド機器からの入力データを受信する際に回避不能な遅延が存在する。入力データは、バンド幅が変動してネットワーク上で転送されることが必要な場合が多いので、続いて遠隔コンピューティングシステムによって生成される推論は、同じか、または類似のネットワークを介して、遠隔フィールド機器に返信される必要がある。
AI処理システムをフィールドレベルで(例えば、局所的に遠隔フィールド機器で)実装することは、一部のレイテンシの課題を解決するための提案された解決策であってもよい。しかし、一部のこれらの伝統的なAIコンピュータおよびシステムをエッジデバイスで実装する試み(例えば、遠隔フィールド機器)は、データを処理し、推論を生成する際に使用されるコンピューティングシステムの要求される複雑なアーキテクチャにより、上述のように、相当な量のエネルギーを消費する多くの回路を備える、かさばるシステムをもたらす恐れがある。したがって、追加のないこうした提案は、現在の技術で実行できないおよび/また持続できない可能性がある。
したがって、大きく、かさばる(エッジ)デバイスにならず、レイテンシを低減し、省エネルギーでもありながら、リアルタイムまたはほぼリアルタイムで必要な計算パワーを有して予言または推論をする、フィールドの局所に(例えば、ローカルAI)かつエッジデバイスで使用されることが好ましい人工知能モデルを実装する展開可能なシステムに対するニーズがある。
本出願の以下に記載された実施形態は、AIおよび機械学習を実装する伝統的なシステムおよび集積回路アーキテクチャの不備を処理することが可能なこうした先進的かつ改善された集積回路および実装技術を提供する。
一実施形態では、混合信号集積回路は、デジタル入力に基づく複数のアナログ基準信号を生成する基準信号源であって、基準信号源の出力端末が電気的に共有信号経路に接続され、基準信号源が複数のアナログ基準信号を共有信号経路に供給する、基準信号源と、それぞれが、共有信号経路を経由して基準信号源から複数のアナログ基準信号を収集し、所定数のクロックサイクルにわたる複数の電荷の合計を貯蔵する、共有信号経路に沿って配置された複数のローカル信号アキュムレータおよび共有信号経路に電気的に接続された入力端末を有する複数のローカル信号アキュムレータのそれぞれと、を含む。
一実施形態では、複数のローカル信号アキュムレータはそれぞれ、エネルギー貯蔵デバイスへの複数の電荷のそれぞれを増大するまたは減少するための1つまたは複数のバイアス信号入力または制御信号入力をさらに受信する。
一実施形態では、複数のローカル信号アキュムレータそれぞれの出力端末は、ニューラルネットワーク実装の複数の入力端末のうちの一入力端末に電気的に接続され、複数のローカル信号アキュムレータはそれぞれ、複数の電荷の合計をニューラルネットワーク実装の複数の入力端末のうちの一入力端末に出力する。
一実施形態では、ニューラルネットワーク実装の複数の出力端末はそれぞれ、複数のアナログデジタル変換器それぞれの入力端末に電気的に接続され、ニューラルネットワーク実装の複数の出力端末はそれぞれ、アナログ出力信号を複数のアナログデジタル変換器のそれぞれの内部ノードに供給する。
一実施形態では、複数のローカル信号アキュムレータのそれぞれの出力端末は、複数のアナログデジタル変換器のそれぞれの内部ノードの入力端末に電気的に接続され、複数のアナログデジタル変換器はそれぞれ、バイナリバイアス信号をエネルギー貯蔵デバイスへの複数の電荷のそれぞれを増大するまたは減少するための複数のローカル信号アキュムレータのそれぞれに出力する。
一実施形態では、複数のローカルアキュムレータはそれぞれ、共有信号経路を経由して提供された複数のアナログ基準信号に基づいて発生した複数の電流電荷を複製する一対のカレントミラーおよび複数の電荷の合計を貯蔵するエネルギー貯蔵デバイスを備えるデジタルアナログ変換機を備える。
一実施形態では、複数のローカルアキュムレータはそれぞれ、エネルギー貯蔵デバイスおよびエネルギー貯蔵デバイスでの連続するクロックサイクルにわたる複数の電荷を統合する増幅器を備えるデジタルアナログ変換器を備える。
一実施形態では、基準信号源は、バイナリ加重アナログ基準信号を発生させるバイナリ加重デジタルアナログ変換器を備え、複数のアナログ基準信号は、所定数のクロックサイクルにわたって値が変動する複数のバイナリ加重アナログ基準信号を備え、複数のローカルアキュムレータはそれぞれ、所定数のクロックサイクルの各クロックサイクルに対する複数のバイナリ加重アナログ基準信号に基づいてエネルギー貯蔵デバイスの複数の電荷を合計する。
一実施形態では、基準信号源は、Nが複数のビットを表すNビットのバイナリ加重デジタルアナログ変換器を備え、そこでは、所定数のクロックサイクルは、Nクロックサイクルに等しく、複数のローカルアキュムレータはそれぞれ、Nクロックサイクルにわたり複数の電荷を合計する。
一実施形態では、複数のローカルアキュムレータはそれぞれ、複数のアナログ基準信号のそれぞれに基づいて電流電荷を発生させるプログラム可能な電流源を備える。
一実施形態では、基準信号源は、複数のアナログ基準信号を発生させる回路を含む単一グローバルデジタルアナログ変換器を備え、複数のローカルアキュムレータは、単一グローバルデジタルアナログ変換器の回路とは別の回路を有する複数のローカルデジタルアナログ変換器を備える。
一実施形態では、基準信号源は、温度計符号化アナログ基準信号を発生させる温度計符号化グローバルデジタルアナログ変換器を備え、複数のアナログ基準信号は、定数値を有する複数の温度計符号化アナログ基準信号を含み、複数のローカルアキュムレータはそれぞれ、所定数のクロックサイクルの各クロックサイクルに対する複数の温度計符号化アナログ基準信号に基づいてエネルギー貯蔵デバイスの複数の電荷の合計を貯蔵する。
一実施形態では、基準信号源は、組み合わされて高解像度アナログ基準信号を発生させる2つ以上の信号基準源を備える分割型グローバル信号基準源を備え、複数のアナログ基準信号は、複数の高解像度アナログ基準信号を含み、複数のローカルアキュムレータはそれぞれ、所定数のクロックサイクルの各クロックサイクルに対する複数の高解像度アナログ基準信号に基づいてエネルギー貯蔵デバイスの複数の電荷の合計を貯蔵する。
一実施形態では、共有信号経路は、共有信号経路に沿った別の位置の複数のローカルアキュムレータそれぞれを接続する多重接続を有する単一導電信号線を備える。
一実施形態では、基準源によって発生した複数のアナログ基準信号は、複数の電圧基準信号を含み、複数のローカルアキュムレータはそれぞれ、複数の電圧基準信号を複数の電流電荷に変換する。
一実施形態では、基準信号源は、複数の電流源のうちの1つの電流源の選択に基づいて電流基準信号を発生させる電流源グローバルデジタルアナログ変換器を備え、複数のアナログ基準信号は、複数の電流基準信号を含み、複数のローカルアキュムレータはそれぞれ、所定数のクロックサイクルの各クロックサイクルに対する複数の電流基準信号に基づいてエネルギー貯蔵デバイスの複数の電荷の合計を貯蔵する。
一実施形態では、混合信号コンピューティング回路を実装する方法は、グローバル基準信号源が、複数のローカルアキュムレータに共有信号通信経路に沿って複数のアナログ基準信号を供給すること、複数のアナログ基準信号に基づいて複数のローカルアキュムレータのそれぞれで複数の電荷を生成すること、複数のローカルアキュムレータがそれぞれ、所定の期間にわたって複数のローカルアキュムレータのそれぞれに関連付けられたエネルギー貯蔵デバイスに複数の電荷のそれぞれを加えるかまたは減らすこと、および、複数のローカルアキュムレータがそれぞれ、複数の電荷の合計に基づいて出力すること、を含む。
一実施形態では、共有信号経路は、共有信号経路に沿った別の位置の複数のローカルアキュムレータのそれぞれの入力端末を接続する多重接続を有する単一導電信号線を含み、複数のローカルアキュムレータはそれぞれ、グローバル基準限の下流の共有信号経路に沿って連続的に配置される。
一実施形態では、複数のローカル信号アキュムレータのそれぞれの出力端末は、ニューラルネットワーク実装の複数の入力端末のうちの一入力端末に電気的に接続され、複数のローカル信号アキュムレータはそれぞれ、複数の電荷の合計をニューラルネットワーク実装の複数の入力端末のうちの一入力端末に出力する。
一実施形態では、ニューラルネットワーク実装の複数の出力端末はそれぞれ、複数のローカルアナログデジタル変換器のそれぞれの入力端末に電気的に接続され、ニューラルネットワーク実装の複数の出力端末はそれぞれ、アナログ出力信号を複数のローカルアナログデジタル変換器のそれぞれのサブ回路に供給し、複数のローカル信号アキュムレータのそれぞれの出力端末は、複数のローカルアナログデジタル変換器のそれぞれのサブ回路の入力端末と電気的に通信する。
図1は、本出願の1つまたは複数の実施形態による集積回路100の概略図を示す。 図1A〜図1Bは、本出願の1つまたは複数の実施形態によるシステム100の1つ以上の部分の実装形態を示す。 図1A〜図1Bは、本出願の1つまたは複数の実施形態によるシステム100の1つ以上の部分の実装形態を示す。 図2は、本出願の1つまたは複数の実施形態による方法200を示す。 図3は、本出願の1つまたは複数の実施形態による混合信号コンピューティングのためのシステムの実装形態を示す。 図3Aは、本出願の1つまたは複数の実施形態による図3の混合信号コンピューティングのためのシステムの特定の実装形態を示す。 図4は、本出願の1つまたは複数の実施形態による集積回路のサブシステムの概略図を示す。
本出願の好ましい実施形態の以下の説明は、本発明をこれらの好ましい実施形態に制限することを意図するものではなく、むしろ当業者がこれらの発明を作製し使用できるようにすることを意図する。
[概要]
計算集約的プログラムまたはアプリケーション(例えば、深層ニューラルネットワークアルゴリズム)などを実装する際に使用される伝統的な集積回路では、通常の集積回路(IC)アーキテクチャは、大きい面積および電力を必要とする比較的大きい回路を含んで、計算を実行および実施する。これは デジタル信号を処理することは(例えば、バイナリ信号)、大きくて電力消費の激しい回路の実装を要求する場合が多いためである。したがって、人工知能モデルなどの多くの技術的な計算集約的なプログラムの実装に対して、デジタル信号を処理するためのこれらの大型回路を有する結果としてのコンピュータICもまた、大きくて、したがって、空間が制限されたエッジデバイスなどを含むことにあまり適していない。
さらに、ニューラルネットワークモデルなどの計算集約的アプリケーションを実装する集積回路の大多数の計算量は、 数千から数万の行列乗算を実施するものである。さらに、ニューラルネットワークモデルのためのデジタル信号の処理では、2つの数の製品が計算され、その後、その製品はアキュムレータに追加される積和演算も実施され得る。したがって、デジタル回路のみ、または主としてデジタル回路を使用して、ニューラルネットワークモデルを実装する場合、結果としてのデジタル回路は、計算を実施して大量のエネルギーを消費し、神経細胞用重み係数および多くの積和演算の結果として生じる生成物を貯蔵する。
計算のために必要な電力を低減するための技術的な解決策として、計算集約的プロセスができる集積回路の全体的なサイズは、面積効率およびエネルギー効率を達成するため様々な他の電気回路構成の集積回路と並んで極めて面積効率の良いデジタルアナログ変換器(DAC)を使用して(根本的に大きい、または面積集約的な標準DACではなくて)実装できる混合信号コンピューティングアーキテクチャを提供することを含む。しかし、計算集約的実装のための伝統的なDACを用いて実装できる集積回路は、マッチングを達成しかつ要求される速度および雑音性能を達成するために非常に多くのDAC(例えば、数千のDAC)を必ず必要とする可能性がある。したがって、DACアーキテクチャの伝統的な実装は、集積回路が要求するエネルギーおよびその全体的なサイズを低減するために有用であり得るが、計算集約的AIプログラムおよびアプリケーションを処理するために必要であり得る多くのDACにより、DACアーキテクチャのこれらの伝統的な実装は、適していない可能性がある。
しかし、本出願の実施形態は、動作可能に通信し、複数のローカル(出力)DACの制御であるグローバル(基準信号源)DACを様々な形態で実装することにより、少なくとも上述の技術的課題を解決する。本明細書に記載の実施形態は、チップ上で非常に大きい面積を費やさずに、多くの正確なDACの作成を可能にすることにより、混合信号コンピューティングアーキテクチャに関する根本的な技術的課題を解決するように機能する。対照的に、デバイスのサイズに関して低い束縛を要求する様々な構成部品のマッチングの制約により、計算集約的なプログラムを実装する最新のDACなどは、通常大きくなる可能性がある。この技術的課題は、DACの解像度が6〜8ビットを越えると、さらに明らか、かつ解決しがたくなる。その結果、これらの伝統的なDACは、DACのアーキテクチャで雑音や速度が考慮されると、エネルギー効率およびサイズ効率の点で良好でない可能性がある。
本出願の実施形態では、グローバル(基準)DACは、ローカル(ミラー)DACのそれぞれに対する信号源として(一部の実施形態では、基準信号源のみ)機能する。好ましい実施形態では、ローカルDACは、複数のクロックサイクルにわたってグローバルDACによって発生したアナログ基準信号を連続的に蓄積するように機能する。こうした実施形態では、ローカルDACのそれぞれによる蓄積は、新しいまたは全体的な出力(例えば、基準信号の蓄積を表す電荷)を供給するコンデンサ上または他のエネルギー貯蔵デバイス上にある。
したがって、各ローカルDACは、通常基準信号を供給するそれぞれの専用の基準デバイスを必要とするので、上述の方法でグローバルDACおよび複数のローカルDACを実装することにより、ローカルDACを動作させるために必要な多くの高精密基準デバイスの低減が可能になる。伝統的なDACでは、基準信号の発生ならびに出力回路は、一般に単一の大きいDACに組み込まれ得る。したがって、本出願のいくつかの実施形態では、グローバルDACは、複数のローカルDACのそれぞれに信号伝達し、それによって正確なDACを実装するマッチング要求を改善する正確な源(ソース)、より具体的には、複数のローカル出力DACを動作させるための複数の基準信号源DACに対する要求(例えば、1対1のマッチを除く)を提供するように機能する。したがって、DACのアーキテクチャ面積の低減を達成でき、エッジコンピューティングデバイスなどが入力データの源で局所的にAI計算することを含む複雑でコンピュータ集約的な動作を実施することを可能にするコンピュータ効率および電力効率が達成され得る。
1.混合信号コンピューティングのためのシステム
図1に示すように、計算集約的なプログラムおよび/またはアプリケーションのための混合信号コンピューティングを実施するシステム100は、グローバル基準発生器110、複数のローカルアキュムレータ120、および共有信号経路125を含む。一部の実施形態では、図1Aに示すように、ローカルアキュムレータ120はそれぞれ、エネルギー貯蔵デバイス122およびカレントミラー124を含み得る。一部の実施形態では、追加で、または代替で、図1Bに示すように、ローカルアキュムレータ120はそれぞれ、エネルギー貯蔵デバイスおよび増幅器126を含み得る。システム100は、その全体が参照により本明細書に組み込まれる米国仮特許出願第62/694,355号に記載されるように、より包括的なシステムに実装され得るのが好ましい。
システム100は、好ましくはデジタルアナログ変換器の典型的な機能を少なくとも2つの構成要素デバイスに二分割するように機能する。いくつかの実施形態では、第1の構成要素は、グローバル基準発生器110へのデジタル入力に基づいて、電流などの1つまたは複数の(アナログ)基準信号を定義するかまたは発生させるように機能するグローバル基準発生器110を含む。一部の実施形態では、グローバル基準発生器110は、その全体が参照により本明細書に組み込まれる米国仮特許出願第62/644,908号に記載されるように実装できるバイナリ加重グローバル基準発生器を含み得る。いくつかの実施形態では、第2の構成要素は、グローバル基準発生器110から基準信号を共有信号経路125経由で受信するように機能する1組のローカル蓄積デバイスを含み、一部の実施形態では、決められた時間にわたって(例えば、所定数のクロックサイクルにわたって)基準信号の値の演算機能(例えば、足し算、引き算)などの基準信号の一部の統合を実施するようにさらに機能する。本出願の実施形態のいくつかと同様に、演算機能(例えば、合計)および/または増加および減少機能は、ローカルアキュムレータ120で受信されたバイアス信号または制御入力信号によって動作することができる。バイアス信号または制御信号入力は、専用バイアス発生器もしくはバイアス入力源、制御プロセッサ、コンパレータ、および/またはグローバル基準発生器110を含む任意の適切なバイアス入力源または制御信号入力源によって発生し得る。
一部の実施形態では、追加で、または代替で、システム100は、複数のローカルアキュムレータ120のそれぞれに、その出力値を動作させるために、差動信号入力を発生させ、かつ提供するように機能し得る。こうした実施形態では、システム100は、差動対の信号としてアナログ基準信号および/または制御入力信号を複数のローカルアキュムレータそれぞれに、2つの相補信号を介して、電気的に送信するように機能し得る。
システム100は、小さい、ローカル蓄積デバイスのセットを含む第2の構成要素に対して、第1の構成要素を大きくでき、正確な基準信号を発生できるようにすることによって、少なくとも上述の構成で、規模の効率性および面積の効率性を達成するように(例えば、小さい集積回路を作る)機能する。すなわち、第1の構成要素の面積および電力(マッチして、雑音を制限する)が、ここで償却される。したがって、システム100は、極めて高い面積効率および電力効率を持ちながら、計算集約的動作を実施できる集積回路アーキテクチャを可能にする。
グローバル基準発生器110は、複数のローカルアキュムレータ120のそれぞれに対して基準信号を発生させるように機能する。グローバル基準発生器110は、本明細書では、グローバル信号源と呼ばれる場合がある。好ましくは、グローバル基準発生器110は、図3に示すように、グローバルデジタルアナログ変換器(DAC)を備える。こうした場合では、グローバルDACは、外部源、上流層、上流デバイスなどからのデジタル信号(例えば、二進数または入力)を入力として受信するように機能でき、アナログ基準信号 (例えば、電圧または電流信号)を複数のローカルDACに出力するように機能できる。グローバル基準発生器110がデジタルアナログ変換器を備える1つまたは複数の実施形態では、システム100は、抵抗ラダーDAC、R−2RラダーDAC、電流源DAC、バイナリ加重DAC、体温計符号化DAC、分割型DAC、乗算DAC、ハイブリッドDACなどを含むがそれに限定されない任意の適切な型の種類のデジタルアナログ変換器を実装するように機能し得る。
1つまたは複数の実施形態では、グローバル源発生器110は、単純化デジタルアナログ変換器を備え、したがって、通常、256ビットまたはアナログ出力レベルを出力できる完全なデジタルアナログ変換器でなくてもよい。むしろ、1つまたは複数の好ましい実施形態では、グローバル源発生器110の構成は、DACとして実装された場合、DACが、8レベルだけを出力する(すなわち、少ない電流および/または抵抗源を有する8ビットDAC)ことができるように制限されてもよい。こうしたグローバル基準発生器110の単純化された構造および/または構成は、制限された出力レベルを有するDACとして実装された場合、小さい足跡を有する集積回路の実装、したがって、より小さい回路サイズによるより低い電力使用が可能になる。しかし、1つまたは複数の実施形態では、グローバル基準発生器として制限された(回路)DACを使用するのが好ましいが、任意の適切な型および/またはサイズのDACならびに任意の数の出力レベルを有するDACを使用することが可能であってもよいことに留意するべきである。
したがって、グローバルDACは、アナログ基準信号をグローバルDACで受信したデジタル入力に基づいて、ローカルアキュムレータ(例えば、ローカルDAC)に供給するように機能し得る。追加で、または代替で、グローバル基準発生器110によって発生し、各ローカルアキュムレータに送信された基準信号は、ローカルアキュムレータ120の機能を制御するか、または動作させるために使用できる、電流または電圧などのアナログ基準信号であってもよい。したがって、グローバル基準発生器110によって提供されるグローバル基準信号は、ローカルアキュムレータ120を互いにならびに同じグローバル基準発生器110に動作可能に接続する共有信号経路125(例えば、共有、または共通のケーブル)を介してローカルアキュムレータ120に送信されるのが好ましい。
共有信号経路125は、下流のグローバル基準発生器110の出力端末から、そのそれぞれの入力端末で接続される複数のローカルアキュムレータのそれぞれに延びるのが好ましい。最終出力回路(例えば、アナログデジタル変換器など)。追加で、または代替で、複数のローカルアキュムレータ120はそれぞれ、連続的に配置されてもよく、または共有信号経路125に沿って位置付けられてもよい。共有信号経路125は、グローバル基準発生器110の出力端末および複数のローカルアキュムレータ120のそれぞれの各入力端末に接続されるのが好ましい。
図3を参照すると、図は、複数のローカルDAC (LDAC)が、1つまたは複数のアナログ基準信号を単一のグローバルDAC(GDAC)(例えば、グローバル基準発生器110)から受信するように機能し、結果として、各LDACが、ニューラルネットワーク実装に出力するニューラルネットワーク実装のグローバルDACツーローカルDACアーキテクチャの一実装形態を示す。この実装形態では、各LDACによって発生した出力は、ニューラルネットワーク実装のそれぞれの入力端末に入力として受信され得る。こうした実装形態では、各LDACの出力端末は、ニューラルネットワーク実装のそれぞれの入力端末に電気的に接続され得る(直接(例えば、介在ノードなしで)または間接的に)。追加で、または代替で、複数のバイアス入力(例えば、A_入力、B_入力、C_入力など)は、各LDACの増加機能または減少機能を操舵するまたは方向付けるように機能する複数のLDACそれぞれに提供され得る。例えば、一実施形態では、したがって、各ローカルDACで受信され得るニューラルネットワーク実装の入力端末へのバイアス入力源(例えば、専用バイアス入力源またはグローバル基準源)のローカル入力(例えば、A_入力、B_入力など)は、一定量の電荷を発生させる調整可能抵抗器(プログラム可能電流源)に加えることができる。調整可能抵抗器の各列が組み合わせて(ニューラルネットワークの)ニューロン列として作用して、ニューロン列のそれぞれの調整可能な抵抗器で発生した電流出力は、図3Aに示すように集められて(合算されて)、単一の集合した電流(例えば、ニューロン出力)を形成できる。追加で、または代替で、集合した電流出力は、アナログデジタル変換器または任意の他の適切な出力回路を使用してデジタル出力に変換されてもよい。
図4を参照すると、図4は、ニューラルネットワーク実装(または任意の計算集約的実装形態、任意のパラレルデータ処理ネットワーク、および/または任意の適切な出力源)からの出力がアナログデジタル変換器に入力として進む別の実装形態(図3〜図3Aの実装形態に関連する)を示す。この実装形態の一実施形態では、ニューラルネットワーク実装は、それぞれが、それぞれのニューロン出力(すなわち、ニューロン列出力)を生成する複数のニューラルネットワーク列を含み得る。この実施形態では、複数のアナログデジタル変換器(ADC)は、ニューラルネットワーク実装の各ニューロン列からのそれぞれのニューロン出力を受信するように配置できる。
追加で、または代替で、複数のローカルADC410はそれぞれ、ローカルDAC420および内部ノード430と共に構成され得るか、またはそれらと共に設計され得る。したがって、こうした実装形態では、グローバルDACツーローカルDACアーキテクチャは、複数のローカルADC410がそれぞれ、ローカルDACを含み、ローカルDACの各入力端末が、1つまたは複数の基準信号をグローバルDAC415から受信する共有信号経路に沿って配置され得るように、複数のローカルADC410と共に実装されてもよい。一部の実施形態では、グローバルDAC415は、グローバル基準発生器110と同一であってもよく、それにより、複数のローカルアキュムレータ120および複数のローカルDAC420に対する基準信号は、同じ信号源から起きる。ローカルADCのそれぞれの内部ノード430は、コンパレータ回路、増幅器、および/または任意の適切なサブ回路を含んでもよいが、それに限定されないことに留意されたい。1つまたは複数の好ましい実施形態では、内部ノード430はコンパレータ回路などを含む。
動作の際には、複数のローカルADC410はそれぞれ、ニューラルネットワーク実装のそれぞれのニューロン列からアナログニューロン出力を受信し、アナログニューロン出力をデジタル(すなわち、二進値)に変換するように機能し得る。対応するように、 各ローカルDAC420は、各ローカルDAC420がローカルADC410の内部ノード430に供給するように機能し得るグローバルDAC415からの基準信号を受信するように機能し得る。したがって、ローカルDAC420からのニューロン出力および基準信号に基づいて、各ローカルADC410は、二進出力を発生させるように機能し得る。一部の実施形態では、各ローカルADC410によって発生した二進出力は、ローカルDAC420に関連付けられたローカルコンデンサまたは記憶デバイスの電荷を増大または減少させるための各ローカルADC420のそれぞれのローカルDAC420へのバイアス入力信号であってよい。
したがって、ニューラルネットワークモデルを実装するために使用される典型的なデジタル回路では、行列乗算の計算は、デジタル値(二進値)を使用して実施される。比較すると、混合信号コンピューティングアーキテクチャを実装するシステム100の実施形態では、行列乗算の計算は、電流(アナログ)ドメインで実施され、それにより、システムによる電力消費で50倍(50×)以上の改善が可能になる。すなわち、システム100は、50倍以上電力消費を下げるように機能する。
一般に、グローバル基準発生器110は、より良いマッチングおよび雑音性能を備えた高速アナログ設計で構成され得る。追加で、または代替で、グローバル基準発生器110の構成は、グローバル基準発生器110がアナログ基準信号を生成でき、また、グローバル基準発生器110が複数のローカルアキュムレータ120のそれぞれに対して大きくなる基準信号発生デバイスおよび/または回路を含み得る。追加で、または代替で、グローバル基準発生器110は、基準信号を順次(例えば、1つずつ)または同時に(例えば、クロックサイクル毎に多重信号)送信するように構成され得る。グローバル基準発生器110は、本明細書で考えられるか、そうでなければ当業者に既知の任意の適切な方法で、基準信号を発生し、かつ/または送信するように構成され得ることに留意されたい。
共有信号経路125は、単一の(導電性)信号線、信号トレース、または複数のローカルアキュムレータ120への多重接続を有する信号経路であってよい。共有信号経路は、グローバル基準発生器110から、それに接続されるかまたは共有信号経路125に沿って位置付けられる複数のローカルアキュムレータ120のそれぞれへ、基準信号の伝送を可能にするように機能するのが好ましい。共有信号経路125は、共有信号経路125に沿って伝送されるグローバル基準発生器110 から生じる任意の基準信号がコピーされるか、そうでなければ、共有信号経路125に接続されたローカルアキュムレータ120のそれぞれによって反映され得るように構成され得る。
一実装形態では、共有信号経路125は、グローバル基準発生器110によって使用されて、連続した(アナログ)基準信号を提供できる。したがって、こうした実装形態では、共有信号経路125は、単一のビット基準信号をクロックサイクル毎にローカルアキュムレータ120に供給するように機能し得る。例えば、グローバル基準発生器110が、3ビットDACなどを含む場合、共有信号経路125は、3ビットのそれぞれを個別に、順次に複数のローカルアキュムレータ120のそれぞれに、好ましくは、3クロックサイクルで提供できる。このように、共有信号経路125は、単一信号源(例えば、グローバル基準発生器)が、ローカルアキュムレータ120のそれぞれの専用信号源の代わりに、正確な基準信号を多重ローカルアキュムレータに提供できるようにする。こうした構成の技術的利点は、計算集約的アプリケーションおよび/またはプログラム(例えば、ニューラルネットワークモデルなど)を実装する相当により小さい回路である。
ローカルアキュムレータ120は、アナログ出力を図3Aに示すなどのローカル出力受信器(例えば、ローカルアナログデジタル変換器)などに発生させるように機能し得る。好ましい実施形態では、複数のローカルアキュムレータ120は、グローバル基準発生器110からのグローバル基準信号を使用して、いくつかのクロックサイクルにわたってアナログ出力を発生させるように機能し得る複数のローカルデジタルアナログ変換器(LDAC)を備える。グローバル基準発生器110の基準信号発生モードに応じて、複数のローカルアキュムレータ120は、アナログ出力を単一クロックサイクルにわたって生成できることに留意されたい。各LDACの基準信号は、グローバル基準発生器110によって供給される可能性があり、一般に、基準信号発生デバイスおよび/または回路は、大きいため、LDACの構成は、一般に基準信号発生デバイスを除く可能性がある。結果として、この構成により、LDACが、集積回路のプリント回路基板またはパネル上で費やすサイズおよび面積をかなり小さくすることができる。例えば、グローバルDACに比べて、LDACは、10〜20倍以上サイズおよび面積を小さくできる。これは、集積回路またはコンピュータチップの大きな面積効率および電力効率を可能にする。しかし、一部の実施形態では、以下でより詳細に論じるように、複数のLDACのそれぞれは、 結果として生じる基準信号を出力するように機能する1つまたは複数の種類の基準信号の蓄積/集合/合計/再構成回路を含むことができることを留意されたい。すなわち、一部の実施形態では、ローカルアキュムレータ120(またはLDAC)は、基準信号を蓄積するように機能できると同時に、一部の変形例では、ローカルアキュムレータがエネルギー貯蔵デバイスを増やす/減らす、またはグローバル基準発生器110の符号化スキームおよび各ローカルアキュムレータ120の構成に基づいて合計機能を実施することもできる。
上述のように、複数のローカルアキュムレータ120はそれぞれ、エネルギー貯蔵デバイス122、カレントミラー124、および、一部の実施形態では、コンパレータ回路を含み得る。エネルギー貯蔵デバイス122は、局所的にローカルアキュムレータ120で電流または電圧値を含むアナログエネルギー値などのエネルギー値を貯蔵するように機能するのが好ましい。好ましくは、エネルギー貯蔵デバイス122は、コンデンサを備えるが、エネルギー貯蔵デバイス122は、連続して動作するフラッシュトランジスタなどの任意の適切な電気エネルギー貯蔵要素であってよい。一部の実施形態では、複数のローカルアキュムレータ120はそれぞれ、1つまたは複数の信号入力(例えば、順次入力)に基づいて、エネルギー貯蔵デバイス122に対して演算機能を実施するように機能し得る。したがって、ローカルアキュムレータ120は、受信した基準信号の値に応じてエネルギー貯蔵デバイス122に電荷を加える、かつ/または減らすように機能し得る。各ローカルアキュムレータ120は、追加で、または代替で、1つまたは複数の信号入力に基づいてコンデンサの(電圧)電荷を統合するように機能してもよい。
複数のローカルアキュムレータ120のそれぞれのカレントミラー124は、共有信号経路125を通じて提供された基準電流信号を複製する、またはコピーするように機能する。具体的には、一部の実施形態では、グローバル基準発生器110は、共有信号経路125を経由して基準電流信号を提供するように機能する。基準電流信号は、共有信号経路125に接続され、それに沿って位置付けられた各ローカルアキュムレータ120によって受信され得る。したがって、カレントミラー124を各ローカルアキュムレータ120で使用して、ローカルアキュムレータ120は、出力信号を発生させる、または蓄積するため基準電流信号(例えば、グローバル基準信号)をコピーするように機能する。
好ましい実施形態では、カレントミラー124は、ローディングにかかわらず、出力電流を一定に維持しながら一回路の別の能動デバイスの電流を制御することによって、1つの能動デバイスを介して電流をコピーするように設計された回路を含む。カレントミラー124は、(グローバル基準発生器110が、一定のまたは変動するグローバル基準信号を提供するかどうかに応じて)変動する信号電流または一定の信号電流をコピーし、回路へバイアス電流および/またはアクティブロードを提供するように機能し得る。好ましくは、カレントミラー124を定義する回路は、ほとんどの実施形態で、(理想的には)電流の方向を逆にするように機能すると同時に、電流制御型電流源であってもよい反転電流増幅器を含む。しかし、電流ミラーは、基準電流信号をコピーする任意の適切な回路を含むことができることに留意されたい。
図1Aを参照すると、グローバル基準発生器110が、ローカルアキュムレータ120内の2つのカレントミラー124に対してバイアス電圧(例えば、グローバル基準信号)を発生させるように機能するローカルアキュムレータ120の一実装形態が、図示される。グローバル基準発生器110によって提供されるバイアス電圧は、カレントミラー124内でコピーされた電流が加重されるように、発生され得る。例えば、システム100のグローバル基準発生器110のバイナリ加重実装形態では、グローバル基準発生器110によって発生したバイアス電圧は、クロックサイクル毎に更新され得る。このように、カレントミラー124内のコピーされた電流は、二進法で変化する。この実装形態では、連続入力などが、ローカルアキュムレータ120のエネルギー貯蔵デバイス122 (コンデンサ)上の一部の電荷に加えられてもよく、一部の電荷は、エネルギー貯蔵デバイス122から減ぜられてもよい。エネルギー貯蔵デバイス122に加えられるか、またはそこから減らされる電荷の量は、ローカルアキュムレータ120内のコピーされた電流の機能であるのが好ましく、コピーされた電流は、二進法で変化するので、加えられた電荷または減らされた電荷は、同様の方法または同じ方法で変化するように機能する。したがって、Nビット(例えば、8ビット)のグローバルDACなどに対して、N(例えば、N=8)クロックサイクルは、要求された出力をローカルDACで作成するように要求される。
システム100の一変形実装形態では、ローカルアキュムレータ120は、LDACとして実装された場合、グローバル基準発生器110(温度計符号化グローバル基準発生器)によって提供された温度計符号化基準信号に基づいてエネルギー貯蔵デバイス122上の電荷を加える/減らすように機能する。こうした変形実装形態では、エネルギー貯蔵デバイス122から加えられたまたは減らされた電荷の量は、各クロックサイクルで一定であってよい。こうした実装形態では、Nビットのグローバル基準発生器110に対して、2サイクルは、要求された出力をローカルアキュムレータ120(LDAC)で作成するように要求される。
追加で、さらなる実装形態では、2つ以上のグローバル基準発生器(または2つ以上のDAC)が組み合わされて、要求された性能(例えば、より正確な基準信号発生、より良いマッチング、より高性能な雑音性能など)を提供し、高解像度アナログ基準信号(例えば、解像度閾値を満たすか、または超える解像度および/または精度を有するアナログ信号)を発生させるために、単一の、より解像度の高いグローバル基準発生器110を達成する分割型グローバル基準発生器110が実装され得る。使用においては、より解像度の高いグローバル基準発生器の異なる区分を使用して、これらの異なる区分の出力が、組み合わされて単一出力を達成できる様々な信号発生作業を扱うことができる。1つまたは複数の実施形態では、分割型グローバル基準発生器が、8つの電流源を含む2つのバイナリ加重DACの組み合わせを使用して実装され得る。こうした実施形態では、2つのバイナリ加重DACはそれぞれ、要求された電流値の半分を各積分器またはローカルアキュムレータ120に出力できるので、各ローカルアキュムレータに2度積分させる。結果として生じるこうした構成の技術的優位は、分割型グローバル基準発生器の各バイナリ加重DACによって生成されたより精度の高い電流値による全体的なミスマッチの低減であり得る。
追加で、または代替で、システム100は、一部の実施形態では、複数のローカルアキュムレータ120の出力回路からの出力を受信するように機能する複数のアナログデジタル変換器(ADC)(図示せず)を含み得る。具体的には、一部の実施形態では、ローカルアキュムレータ120がコンデンサなどの充分な(貯蔵された)電荷値を達成すると、この電荷値は、それをアナログ基準信号と比べることによってアナログ入力信号を二進出力に変換するローカルADCに対応するアナログ基準信号を出力できるか、または定義できる。こうした実施形態では、その全体が参照により本明細書に組み込まれる米国特許出願第15,890,402号に記載されるように、各ローカルADCは、二進出力を判定するか、または発生させる目的でアナログ入力信号を基準信号と比較するために使用され得るコンパレータ回路を含んでもよい。
本明細書に記載のグローバルDACツーローカルDACアーキテクチャと同様に、グローバル基準信号発生器(例えば、グローバルADC)からローカルADCへのアーキテクチャが実装されてもよい。こうした実装形態では、複数のローカルADCが、共有共通信号経路を通じて1つまたは複数の基準信号をグローバルADCから提供され得る。こうした構成は、回路アーキテクチャのより小さい面積、エネルギー効率(例えば、より低い電力消費)などを含むいくつかの技術的利点を同様に達成できる。
図1Bを参照すると、グローバル基準発生器110が、ローカルアキュムレータ120の増幅器ベースの積分器に対してバイアス電圧(例えば、グローバル基準信号)を発生させるように機能するローカルアキュムレータ120の一実装形態が図示される。こうした実装形態の技術的優位は、単一電流源(2つの電流源よりも)を備えたローカルアキュムレータ120を可能にすることを含む。増幅器ベースの積分器を備えたローカルアキュムレータ120の好ましい構成では、(トランジスタ)スイッチが、オンオフ状態を作動させる場合に起きる電荷注入の効果を低減するダミー経路が実装されてもよい。こうした構成は、追加のトランジスタで達成され得る。
追加で、または代替で、バイアスn−チャンネルMOSFET(nmos)のゲートなどは、(グローバル基準発生器110からのバイアスに接続されるのでなく)接地されてもよい。ローカルアキュムレータ120のこの構成のスイッチの1つまたは複数のドレーンは、以下の方法で接続されてもよく、すなわち、左の(写し)スイッチのドレーンは、右のスイッチのドレーンに接続されてもよく、右の(写し)スイッチのドレーンは、左のスイッチのドレーンに接続されてもよい。
2.混合信号コンピューティングのための方法
図2に示すように、方法200は、共有信号通信経路に沿って送信されるグローバルアナログ基準信号を提供することS210、グローバルアナログ基準信号を共有信号通信経路S215を経由して送信すること、複数のローカルアキュムレータのそれぞれでグローバルアナログ基準信号を複製することS220、および、複数のローカルアキュムレータのそれぞれで出力信号を発生させることS230を含む。
方法200は、グローバルDACなどのグローバル基準発生器が1つまたは複数のグローバル基準信号を共有信号通信経路に沿って提供できるように機能する。共有信号通信経路に沿って、方法100は、ローカルDACなどのそれに接続されたいずれのローカルアキュムレータも1つまたは複数のアナロググローバル基準信号をコピーして、最終出力を発生させるのを可能にする。したがって、方法100では、各グローバルDACに対して、多重ローカルDACのそれぞれで出力信号を発生させる目的で、基準信号のためグローバルDACに依存する多重ローカルDACがあってもよい。
共有信号通信経路に沿って送信される基準信号を提供することを含むS210は、デジタル(バイナリ)入力信号を使用して、アナログ基準信号を複数のローカルアキュムレータに発生させるように機能する。一例では、グローバルDACが、共有信号通信経路を経由して複数のローカルDACのそれぞれに(例えば、ローカルアキュムレータ120)伝播し得るグローバルアナログ基準信号に変換するバイナリまたはデジタル信号入力入力は、グローバルDAC(例えば、グローバル基準発生器110)で受信され得る。グローバルアナログ基準信号が複数のローカルDACそれぞれに送信されるクロックサイクル数は、グローバルDACの構成(例えば、ビット構成および/または信号符号化スキーム)次第であってよい。
第1の実装形態では、グローバルDACが、バイナリ加重アナログ基準信号発生器を含む場合、グローバルDACは、Nクロックサイクルにわたって送信される1つの基準信号(例えば、経時的二進合計)を発生させるように構成され得る。こうした実装形態では、各ローカルDACで出力信号を発生させるのに充分なアナログ基準信号を送信するために、Nクロックサイクルまでかかる(NはグローバルDACのNビットにマッチする)可能性がある。追加で、または代替で、ログ(N)ビットグローバルDACは、出力信号レベルがバイナリ加重であるとき、または場合に使用され得る。例として、8ビットDACは、0〜255の信号レベルを発生させるように機能できるが、グローバルDACのため、信号レベル0、1、2、4、8、16、32、64、および128だけが、要求されてよい。したがって、驚くほど信号出力レベルが低減する。出力信号レベルが2進間隔(すなわち、バイナリ加重出力)であったとしても、たった8の出力信号レベルである。
第2の実装形態では、グローバルDACが、非バイナリ加重アナログ基準信号発生器を含む場合、各ローカルDACで出力信号を発生させるのに充分なアナログ基準信号を送信するために2サイクルまでかかる(NはグローバルDACのNビットにマッチする)可能性がある。
第3の実装形態では、グローバルDACは、単一のサイクルにわたって送信されるN基準信号を発生させるように構成され得る。この方法では、ローカルDACでの出力変換時間は、かなり低減され、ローカルDACは、コンデンサなどのエネルギー貯蔵デバイスに追加の機能を実施することを制限され得る。
第4の実装形態では、グローバルDACは、ceil(N/M)サイクルにわたりM基準信号を発生させるように構成され得る。この方法では、グローバルDACによって発生したアナログ基準信号は、各ローカルDACに対で送信され得る。
追加で、様々な符号化スキームが、ローカルDACで最終出力信号を達成するために方法100を介して実装することができる。例えば、温度計符号化、二進符号化、分割符号化、対数符号化などのうちの1つ以上が、実装され得る。一部の実施形態では、様々な符号化スキームのうちの1つ以上は、グローバルDACの様々なおよび/または組み合わせが、様々な符号化スキームの中から選択された1つまたは複数の符号化の種類にしたがって、基準信号を発生させるように機能する組み合わせで実装され得る。一例では、少なくとも2つのグローバルDACを有するシステムでは、少なくとも2つのグローバルDACはそれぞれ、基準信号をそれに関連付けられた複数のローカルDACに提供するように機能し、2つのグローバルDACのうちの第1は、温度計符号化にしたがって基準信号を発生させるように設計することができ、少なくとも2つのグローバルDACの第2は、バイナリ加重符号化を用いて基準信号を発生させるように設計できる。本明細書に記載のグローバルDACは、任意の既知の、組み合わせ、または合理的な符号化スキームを使用できてもよいことに留意されたい。
追加で、または代替で、S210は、グローバルDACを使用して一定しているかまたは固定化された多重アナログ基準信号を提供すること、変動する、または変化する、または経時的に(例えば、二進合計)単一のアナログ基準信号を提供すること、経時的に変動するなどの多重アナログ信号を提供することを含む、任意の適切な方法で信号を提供および/または送信するように機能し得る。
一実装形態では、S210は、クロックサイクル毎に発生されるパルス幅および/またはパルス数の変動を可能にするパルス変調器などを有するグローバル基準発生器を実装するように機能し得る。したがって、1つまたは複数の実施形態では、S210は、ローカルDACなどのローカルアキュムレータが、エネルギー貯蔵デバイス(コンデンサなど)に貯蔵された電荷(電圧)を相応して変更(増大または低減)できるクロックサイクル中のパルス幅を増大および/または低減するように機能し得る。追加で、または代替で、S210は、ローカルDACなどのローカルアキュムレータが、エネルギー貯蔵デバイス(コンデンサなど)に貯蔵された電荷(電圧)を相応して変更(増大または低減)できるクロックサイクル中の複数のパルスを増大および/または低減するように機能し得る。
追加で、S215は、共有のまたは共通の信号通信経路上に基準信号を提供するように機能し得る。好ましい実施形態では、グローバルDACで始まる共有信号通信経路は、複数のローカルDACのそれぞれに延びることができ、それにより、グローバルDACを複数のローカルDACのそれぞれと動作可能に信号通信させる。この方法では、グローバルDACによって発生した各基準信号は、共有信号経路に沿った複数のローカルDACのそれぞれに沿って進むことができる。
グローバルアナログ基準信号を複製するように機能するS220は、共有信号通信経路に沿って送信されたグローバルアナログ基準信号をコピーするように機能する。具体的には、各ローカルDACは、ローカルDACによって実装されると、グローバルDACによって提供されたグローバルアナログ基準信号または電荷(電圧または電流のいずれか)をコピーするように機能する、カレントミラーを含むことができる。
グローバルDACで実装された符号化スキームまたは信号送信方法に応じて、S220は、共有信号通信経路に沿ってグローバルDACと信号通信する各ローカルDACのエネルギー貯蔵デバイス(例えば、コンデンサ)上にグローバルアナログ基準信号(または結果として生じる電荷)を蓄積するように機能する。具体的には、S220は、ローカルアキュムレータのコンデンサに電荷を加えるか、またはそこから電荷を減らすように機能する。S220は、電荷ポンプ回路を用いること、パルス電流源を用いること、積分増幅器(例えば、積分器)を用いることを含む任意の適切な方法で電荷を貯蔵し、または発生させるように機能し得る。
一部の実施形態では、複数のローカルDACのそれぞれが、所定数のクロックサイクルにわたるエネルギー貯蔵デバイス上の電荷を貯蔵および/または統合する方法は、複数のローカルDACのそれぞれでの1つまたは複数のバイアス入力信号に基づく。したがって、S220は、電荷が、エネルギー貯蔵デバイス(例えば、コンデンサなど)上の電荷に加えられるべきか、またはそれから減らされるべきかをローカルDACに示す、バイアス入力源(例えば、グローバルバイアス入力源または発生器)からの1つまたは複数のバイアス入力信号を複数のローカルDACのぞれぞれで受信するように追加で機能し得る。
出力電荷を発生させることを含むS230は、グローバル基準発生器から1つまたは複数のグローバルアナログ基準信号に基づいて電荷の合計または蓄積を出力するように機能する。ローカルDAC(例えば、ローカルアキュムレータ)のエネルギー貯蔵デバイスが、コンデンサを備える場合、S230は、様々な方法で結果として生じるコンデンサの電荷を出力するように機能し得る。
一実装形態では、S230は、コンデンサを出力先に(端末)接続し、合計のまたは蓄積されたコンデンサの電荷(電流または電圧)を出力先に直接出力するように機能し得る。
第2の実装形態では、S230は、コンデンサを(フラッシュ)トランジスタなどの電流源の入力端末に接続し、コンデンサの電荷を電流源の入力に出力するように機能し得る。追加で、または代替で、第3の実装形態では、S230は、コンデンサを調整可能な抵抗器の入力に接続し、コンデンサの電荷を調整可能な抵抗器の入力に出力するように機能し得る。
追加で、または代替で、さらなる実装形態では、グローバルDACのアナログ信号基準を使用して、抵抗性ランダムアクセスメモリ(RRAM)などの不揮発性メモリデバイスのパルス書き込みを実施できる。こうした実装形態では、S230で発生した出力は、電流信号またはインピーダンスを含んでもよい。
方法200は、本発明および/またはその範囲内で本発明の実施形態を達成するため任意の適切な順序で実装できるか、本明細書に記載の本開示に照らして容易に考えられ得る例示的な方法であることを理解されたい。したがって、順序および工程のステップは、本明細書に記載の例示的な順序に制限されるべきではない。
好ましい実施形態およびその変形の方法は、コンピュータ可読媒体の格納するコンピュータ可読命令を受信するように構成された機械として少なくとも部分的に具現化でき、かつ/または実施できる。命令は、リソグラフィシステムならびにそれにより実装されるプロセッサおよび/またはコントローラの1つまたは複数の部分と統合されるのが好ましいコンピュータ実行可能構成要素によって実行されるのが好ましい。コンピュータ可読媒体は、RAM、ROM、フラッシュメモリ、EEPROM、光デバイス(CDまたはDVD)、ハードドライブ、フロッピドライブ、あるいは任意の適切なデバイスなどの任意の適切なコンピュータ可読媒体に格納できる。コンピュータ実行可能構成要素は、汎用プロセッサまたは特定用途向けプロセッサであるのが好ましいが、任意の適切な専用ハードウェアまたはハードウェア/ファームウェア組み合わせデバイスが、その命令を代替でまたは追加で実行してもよい。
簡潔さのため省略するが、好ましい実施形態は、本明細書に記載の様々な方法、装置、およびシステムの全ての組み合わせおよび順列を含む。
以下の特許請求の範囲に定義される本発明の範囲から逸脱しないかぎり、本発明の好ましい実施形態に修正および変更がなされ得ることが、上述の詳細な説明ならびに図面および特許請求の範囲から、当業者であればわかるであろう。

Claims (20)

  1. 混合信号集積回路であって、
    デジタル入力に基づいて、複数のアナログ基準信号を発生させる基準信号源であって、
    前記基準信号源の出力端末が、共有信号経路に電気的に接続され、前記基準信号源が前記複数のアナログ基準信号を前記共有信号経路に供給する、基準信号源と、
    前記共有信号経路に沿って配置された複数のローカル信号アキュムレータおよび前記共有信号経路に電気的に接続された入力端末を有する前記複数のローカル信号アキュムレータのそれぞれであって、前記複数のローカル信号アキュムレータのそれぞれが、
    前記複数のアナログ基準信号を前記基準信号源から前記共有信号経路経由で収集し、
    所定数のクロックサイクルにわたる複数の電荷の合計を貯蔵する、複数のローカル信号アキュムレータのそれぞれと、を備える混合信号集積回路。
  2. 前記複数のローカル信号アキュムレータのそれぞれがさらに、
    エネルギー貯蔵デバイスへの前記複数の電荷のそれぞれを増大するまたは減少させるための1つまたは複数のバイアス信号入力または制御信号入力を受信する、請求項1に記載の混合信号集積回路。
  3. 前記複数のローカル信号アキュムレータのそれぞれの出力端末が、ニューラルネットワーク実装の複数の入力端末の一入力端末に電気的に接続され、
    前記複数のローカル信号アキュムレータがそれぞれ、前記ニューラルネットワーク実装の前記複数の入力端末の一入力端末に前記複数の電荷の合計を出力する、請求項1に記載の混合信号集積回路。
  4. 前記ニューラルネットワーク実装の複数の出力端末がそれぞれ、複数のローカルアナログデジタル変換器それぞれの入力端末に電気的に接続され、
    前記ニューラルネットワーク実装の前記複数の出力端末がそれぞれ、前記複数のローカルアナログデジタル変換器それぞれの内部ノードにアナログ出力信号を供給する、請求項3に記載の混合信号集積回路。
  5. 前記複数のローカル信号アキュムレータのそれぞれの出力端末が、前記複数のローカルアナログデジタル変換器のそれぞれの前記内部ノードの入力端末に電気的に接続され、
    前記複数のローカルアナログデジタル変換器がそれぞれ、バイナリバイアス信号をエネルギー貯蔵デバイスへの前記複数の電荷のそれぞれを増大するまたは減少させるための前記複数のローカル信号アキュムレータのそれぞれに出力する、請求項4に記載の混合信号集積回路。
  6. 前記複数のローカルアキュムレータがそれぞれ、
    前記共有信号経路を経由して提供された前記複数のアナログ基準信号に基づいて発生した複数の電荷を複製する一対のカレントミラーと、
    前記複数の電荷の合計を貯蔵するエネルギー貯蔵デバイスと、を備えるデジタルアナログ変換器を備える、請求項1に記載の混合信号回路。
  7. 前記複数のローカルアキュムレータがそれぞれ、
    エネルギー貯蔵デバイスと、
    前記エネルギー貯蔵デバイスでの連続するクロックサイクルにわたる前記複数の電荷を統合する増幅器と、を備えるデジタルアナログ変換器を備える、請求項1に記載の混合信号回路。
  8. 前記基準信号源が、バイナリ加重アナログ基準信号を発生させるバイナリ加重デジタルアナログ変換器を備え、
    前記複数のアナログ基準信号が、所定数のクロックサイクルにわたって値が変動する複数のバイナリ加重アナログ基準信号を備え、
    前記複数のローカルアキュムレータがそれぞれ、前記所定数のクロックサイクルの各クロックサイクルに対する前記複数のバイナリ加重アナログ基準信号に基づいてエネルギー貯蔵デバイス上の前記複数の電荷を合計する、請求項1に記載の混合信号回路。
  9. 前記基準信号源が、Nが複数のビットを表すNビットのバイナリ加重デジタルアナログ変換器を備え、前記所定数のクロックサイクルが、Nクロックサイクルに等しく、
    前記複数のローカルアキュムレータはそれぞれ、Nクロックサイクルにわたり前記複数の電荷を合計する、請求項1に記載の混合信号回路。
  10. 前記複数のローカルアキュムレータはそれぞれ、前記複数のアナログ基準信号のそれぞれに基づいて電流電荷を発生させるプログラム可能な電流源を備える、請求項1に記載の混合信号回路。
  11. 前記基準信号源が、前記複数のアナログ基準信号を発生させる回路を含む単一グローバルデジタルアナログ変換器を備え、
    前記複数のローカルアキュムレータが、前記単一グローバルデジタルアナログ変換器の回路とは別の回路を有する複数のローカルデジタルアナログ変換器を備える、請求項1に記載の混合信号回路。
  12. 前記基準信号源が、温度計符号化アナログ基準信号を発生させる温度計符号化グローバルデジタルアナログ変換器を備え、前記複数のアナログ基準信号が、一定の値を有する複数の温度計符号化アナログ基準信号を備え、
    前記複数のローカルアキュムレータがそれぞれ、前記所定数のクロックサイクルの各クロックサイクルに対する前記複数の温度計符号化アナログ基準信号に基づいてエネルギー貯蔵デバイス上の前記複数の電荷の合計を貯蔵する、請求項1に記載の混合信号回路。
  13. 前記基準信号源が、組み合わされて高解像度アナログ基準信号を発生させる2つ以上の信号基準源を備える分割型グローバル信号基準源を備え、前記複数のアナログ基準信号が、複数の高解像度アナログ基準信号を備え、
    前記複数のローカルアキュムレータがそれぞれ、前記所定数のクロックサイクルの各クロックサイクルに対する前記複数の高解像度アナログ基準信号に基づいてエネルギー貯蔵デバイス上の前記複数の電荷の合計を貯蔵する、請求項1に記載の混合信号回路。
  14. 前記共有信号経路が、前記共有信号経路に沿った別の位置の前記複数のローカルアキュムレータのそれぞれを接続する多重接続を有する単一導電信号線を備える、請求項1に記載の混合信号回路。
  15. 前記基準源によって発生した前記複数のアナログ基準信号が、複数の電圧基準信号を含み、
    前記複数のローカルアキュムレータがそれぞれ、前記複数の電圧基準信号を複数の電荷に変換する、請求項1に記載の混合信号回路。
  16. 前記基準信号源が、複数の電流源の一電流源の選択に基づいて電流基準信号を発生させる電流源グローバルデジタルアナログ変換器を備え、前記複数のアナログ基準信号が、複数の電流基準信号を備え、
    前記複数のローカルアキュムレータがそれぞれ、前記所定数のクロックサイクルの各クロックサイクルに対する前記複数の電流基準信号に基づいてエネルギー貯蔵デバイス上の前記複数の電荷の合計を貯蔵する、請求項1に記載の混合信号回路。
  17. 混合信号コンピューティング回路を実装する方法であって、
    グローバル基準信号源によって、複数のローカルアキュムレータに共有信号通信経路に沿って複数のアナログ基準信号を供給することと、
    前記複数のローカルアキュムレータのそれぞれで前記複数のアナログ基準信号に基づいて複数の電荷を生成することと、
    前記複数のローカルアキュムレータのそれぞれによって、所定の期間にわたり前記複数のローカルアキュムレータのそれぞれに関連付けられたエネルギー貯蔵デバイスに前記複数の電荷のそれぞれを加えるかまたは減らすことと、
    前記複数のローカルアキュムレータのそれぞれによって、前記複数の電荷の合計に基づいて出力を発生させることと、を含む方法。
  18. 前記共有信号経路が、前記共有信号経路に沿った別の位置の前記複数のローカルアキュムレータのそれぞれの入力端末を接続する多重接続を有する単一導電信号線を備え、
    前記複数のローカルアキュムレータがそれぞれ、前記グローバル基準源の下流の前記共有信号経路に沿って連続的に配置される、請求項17に記載の方法。
  19. 前記複数のローカル信号アキュムレータのそれぞれの出力端末が、ニューラルネットワーク実装の複数の入力端末の一入力端末に電気的に接続され、
    前記複数のローカル信号アキュムレータがそれぞれ、前記ニューラルネットワーク実装の前記複数の入力端末の前記一入力端末に前記複数の電荷の合計を出力する、請求項17に記載の混合信号集積回路。
  20. 前記ニューラルネットワーク実装の複数の出力端末がそれぞれ、複数のローカルアナログデジタル変換器のそれぞれの入力端末に電気的に接続され、
    前記ニューラルネットワーク実装の前記複数の出力端末がそれぞれ、前記複数のローカルアナログデジタル変換器のそれぞれのサブ回路にアナログ出力信号を供給し、
    前記複数のローカル信号アキュムレータのそれぞれの出力端末が、前記複数のローカルアナログデジタル変換器のそれぞれの前記サブ回路の入力端末と電気的に通信する、請求項19に記載の混合信号集積回路。
JP2020536911A 2017-09-15 2018-09-11 混合信号コンピューティングのためのシステムおよび方法 Active JP7338876B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US201762559354P 2017-09-15 2017-09-15
US62/559,354 2017-09-15
PCT/US2018/050366 WO2019055380A1 (en) 2017-09-15 2018-09-11 SYSTEM AND METHODS FOR MIXED SIGNAL CALCULATION

Publications (2)

Publication Number Publication Date
JP2020534626A true JP2020534626A (ja) 2020-11-26
JP7338876B2 JP7338876B2 (ja) 2023-09-05

Family

ID=65720310

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2020536911A Active JP7338876B2 (ja) 2017-09-15 2018-09-11 混合信号コンピューティングのためのシステムおよび方法

Country Status (7)

Country Link
US (3) US10255205B1 (ja)
EP (1) EP3682377A4 (ja)
JP (1) JP7338876B2 (ja)
KR (1) KR102653822B1 (ja)
CN (1) CN111448573B (ja)
TW (1) TWI762719B (ja)
WO (1) WO2019055380A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11726925B2 (en) 2017-09-15 2023-08-15 Mythic, Inc. System and methods for mixed-signal computing

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019012533A1 (en) * 2017-07-11 2019-01-17 Technion Research & Development Foundation Limited RECONFIGURABLE DAC IMPLEMENTED BY A NEURONAL NETWORK BASED ON A MEMORIST
US10878315B1 (en) * 2019-06-28 2020-12-29 Arm Limited Data converters and methods for memory arrays
WO2021072732A1 (zh) * 2019-10-18 2021-04-22 北京希姆计算科技有限公司 矩阵运算电路、装置以及方法
CN110797067B (zh) * 2019-10-21 2021-10-22 上海闪易半导体有限公司 存储阵列模块及其控制方法、装置、模组
US12118329B2 (en) 2020-01-16 2024-10-15 International Business Machines Corporation Dual capacitor mixed signal mutiplier
US11770130B2 (en) 2020-03-04 2023-09-26 International Business Machines Corporation Mixed-signal dot product processor with single capacitor per multiplier
US11301211B2 (en) 2020-04-13 2022-04-12 International Business Machines Corporation Differential mixed signal multiplier with three capacitors
CN112307703B (zh) * 2020-10-27 2022-08-26 电子科技大学 一种边缘计算智能功率模块
US11621040B2 (en) * 2021-02-17 2023-04-04 Taiwan Semiconductor Manufacturing Company, Ltd. System and method applied with computing-in-memory
US20230083270A1 (en) * 2021-09-14 2023-03-16 International Business Machines Corporation Mixed signal circuitry for bitwise multiplication with different accuracies

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02232725A (ja) * 1989-03-07 1990-09-14 Fujitsu Ltd マルチダミーノードを有するニューロコンピュータ
JP2013118639A (ja) * 2011-12-05 2013-06-13 Commissariat A L'energie Atomique Et Aux Energies Alternatives デジタル−アナログ変換器及びそのような変換器を用いた神経形態学的回路
US20150278681A1 (en) * 2014-04-01 2015-10-01 Boise State University Memory controlled circuit system and apparatus

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5017919A (en) 1990-06-06 1991-05-21 Western Digital Corporation Digital-to-analog converter with bit weight segmented arrays
US5167008A (en) * 1990-12-14 1992-11-24 General Electric Company Digital circuitry for approximating sigmoidal response in a neural network layer
US5336937A (en) * 1992-08-28 1994-08-09 State University Of New York Programmable analog synapse and neural networks incorporating same
US5444446A (en) 1993-07-01 1995-08-22 Texas Instruments Incorporated Apparatus and method for duplicating currents
US5559722A (en) 1993-11-24 1996-09-24 Intel Corporation Process, apparatus and system for transforming signals using pseudo-SIMD processing
GB2373654B (en) 2001-03-21 2005-02-09 Fujitsu Ltd Reducing jitter in mixed-signal integrated circuit devices
US6940744B2 (en) * 2002-10-31 2005-09-06 Unity Semiconductor Corporation Adaptive programming technique for a re-writable conductive memory device
US6690310B1 (en) * 2003-02-13 2004-02-10 Northrop Grumman Corporation Method and apparatus for adaptively compensating for an inaccuracy in an analog-to-digital converter
KR100549872B1 (ko) 2003-12-10 2006-02-06 삼성전자주식회사 차동 스위칭 회로 및 디지털 아날로그 변환기
DE10360241B4 (de) 2003-12-16 2006-04-27 Visteon Global Technologies, Inc., Dearborn Schaltmatrix für ein Eingabegerät
EP2293165B1 (en) 2009-09-02 2018-01-17 ams AG Multi-current-source and method for regulating current
US8264255B2 (en) 2009-11-03 2012-09-11 Silicon Laboratories Inc. Radio frequency (RF) power detector suitable for use in automatic gain control (AGC)
US8275727B2 (en) * 2009-11-13 2012-09-25 International Business Machines Corporation Hardware analog-digital neural networks
US9300462B2 (en) 2013-05-18 2016-03-29 Bernd Schafferer Methods, devices, and algorithms for the linearization of nonlinear time variant systems and the synchronization of a plurality of such systems
US9619749B2 (en) * 2014-03-06 2017-04-11 Progress, Inc. Neural network and method of neural network training
US9991001B2 (en) 2014-05-22 2018-06-05 Cypress Semiconductor Corporation Methods, circuits, devices and systems for sensing an NVM cell
KR101591883B1 (ko) 2014-09-02 2016-02-19 포항공과대학교 산학협력단 하드웨어 기반의 신경망을 이용한 사용자 적응형 언어 보조기기
US9674009B2 (en) * 2014-12-19 2017-06-06 Rambus Inc. Receiver with offset calibration
US9531394B1 (en) * 2015-06-22 2016-12-27 Silicon Laboratories Inc. Calibration of digital-to-time converter
CN110383282A (zh) 2017-02-07 2019-10-25 密执安州立大学董事会 用于混合信号计算的系统和方法
KR102653822B1 (ko) 2017-09-15 2024-04-02 미씩 인크 혼성 신호 컴퓨팅 시스템 및 방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02232725A (ja) * 1989-03-07 1990-09-14 Fujitsu Ltd マルチダミーノードを有するニューロコンピュータ
JP2013118639A (ja) * 2011-12-05 2013-06-13 Commissariat A L'energie Atomique Et Aux Energies Alternatives デジタル−アナログ変換器及びそのような変換器を用いた神経形態学的回路
US20150278681A1 (en) * 2014-04-01 2015-10-01 Boise State University Memory controlled circuit system and apparatus

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
MURRAY A.F.: "Pulse arithmetic in VLSI neural networks", IEEE MICRO [ONLINE], vol. 9, no. 6, JPN6022040820, December 1989 (1989-12-01), pages 64 - 74, XP000381758, ISSN: 0004888352, DOI: 10.1109/40.42988 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11726925B2 (en) 2017-09-15 2023-08-15 Mythic, Inc. System and methods for mixed-signal computing

Also Published As

Publication number Publication date
US20190179776A1 (en) 2019-06-13
KR102653822B1 (ko) 2024-04-02
EP3682377A4 (en) 2021-06-16
US10255205B1 (en) 2019-04-09
US11467984B2 (en) 2022-10-11
TW201933786A (zh) 2019-08-16
EP3682377A1 (en) 2020-07-22
US20190087356A1 (en) 2019-03-21
JP7338876B2 (ja) 2023-09-05
US11726925B2 (en) 2023-08-15
CN111448573B (zh) 2024-01-30
US20220414025A1 (en) 2022-12-29
CN111448573A (zh) 2020-07-24
TWI762719B (zh) 2022-05-01
KR20200062209A (ko) 2020-06-03
WO2019055380A1 (en) 2019-03-21

Similar Documents

Publication Publication Date Title
JP2020534626A (ja) 混合信号コンピューティングのためのシステムおよび方法
US20230359571A1 (en) System and methods for mixed-signal computing
US11615165B2 (en) Systems and methods for mapping matrix calculations to a matrix multiply accelerator
JP7306725B2 (ja) 混合信号コンピューティングのためのシステムおよび方法
US9129220B2 (en) Methods and systems for digital neural processing with discrete-level synapes and probabilistic STDP
US10255551B2 (en) Mixed-signal circuitry for computing weighted sum computation
US11038520B1 (en) Analog-to-digital conversion with reconfigurable function mapping for neural networks activation function acceleration
JP2023547069A (ja) 分散型マルチコンポーネントシナプス計算構造
Cao et al. NeuADC: Neural network-inspired RRAM-based synthesizable analog-to-digital conversion with reconfigurable quantization support
CN114499538A (zh) 多比特输入数据编码方法、装置、电子设备及存储介质
US20190294957A1 (en) Arithmetic device and arithmetic method
Kim Energy efficient and error resilient neuromorphic computing in VLSI
JP3338713B2 (ja) 信号処理装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20210903

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20220829

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20221004

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20221226

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20230301

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20230620

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20230704

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20230725

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20230817

R150 Certificate of patent or registration of utility model

Ref document number: 7338876

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150