JP2018117936A - Game machine - Google Patents

Game machine Download PDF

Info

Publication number
JP2018117936A
JP2018117936A JP2017012561A JP2017012561A JP2018117936A JP 2018117936 A JP2018117936 A JP 2018117936A JP 2017012561 A JP2017012561 A JP 2017012561A JP 2017012561 A JP2017012561 A JP 2017012561A JP 2018117936 A JP2018117936 A JP 2018117936A
Authority
JP
Japan
Prior art keywords
game
state
lottery
shows
internal winning
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2017012561A
Other languages
Japanese (ja)
Inventor
諭史 小林
Satoshi Kobayashi
諭史 小林
慎介 榎戸
Shinsuke Enokido
慎介 榎戸
茂 首藤
Shigeru Shudo
首藤  茂
裕也 中島
Yuya Nakajima
裕也 中島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Universal Entertainment Corp
Original Assignee
Universal Entertainment Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Universal Entertainment Corp filed Critical Universal Entertainment Corp
Priority to JP2017012561A priority Critical patent/JP2018117936A/en
Publication of JP2018117936A publication Critical patent/JP2018117936A/en
Pending legal-status Critical Current

Links

Images

Abstract

PROBLEM TO BE SOLVED: To provide a game machine capable of improving a taste of a game without depending on navigation.SOLUTION: The game machine according to the present invention, when a first condition is established, transfers a game state to a first state and, when a second condition is established, transfers the game state to a second state. In the second state, there is a possibility that a special replay winning combination may be determined as an internal winning combination. Further, when a symbol combination corresponding to a special internal winning combination is stationarily displayed, the game machine starts a special game and, when game media exceeding a prescribed number are assigned, terminates the special game. When the special replay winning combination is determined as the internal winning combination in the special game, regardless of an order of stop operations, the game machine displays a symbol combination relating to assignment of the prescribed number of game media or less and, when the special replay winning combination is not determined as the internal winning combination, regardless of the order of the stop operations, displays a symbol combination relating to assignment of game media exceeding the prescribed number.SELECTED DRAWING: Figure 198

Description

本発明は、遊技機に関する。   The present invention relates to a gaming machine.

従来、複数の図柄がそれぞれの表面に設けられた複数のリールと、スタートスイッチと、ストップスイッチと、各リールに対応して設けられたステッピングモータと、制御部とを備えた、パチスロと呼ばれる遊技機が知られている。スタートスイッチは、メダルやコインなどの遊技媒体が遊技機に投入された後、スタートレバーが遊技者により操作されたこと(以下、「開始操作」ともいう)を検出し、全てのリールの回転の開始を要求する信号を出力する。ストップスイッチは、各リールに対応して設けられたストップボタンが遊技者により押されたこと(以下、「停止操作」ともいう)を検出し、該当するリールの回転の停止を要求する信号を出力する。ステッピングモータは、その駆動力を対応するリールに伝達する。また、制御部は、スタートスイッチ及びストップスイッチにより出力された信号に基づいて、ステッピングモータの動作を制御し、各リールの回転動作及び停止動作を行う。   Conventionally, a game called pachi-slot, comprising a plurality of reels each having a plurality of symbols provided on the surface, a start switch, a stop switch, a stepping motor provided for each reel, and a control unit. The machine is known. The start switch detects that the start lever has been operated by the player (hereinafter also referred to as “start operation”) after a game medium such as a medal or coin has been inserted into the gaming machine, and the rotation of all reels is detected. Outputs a signal requesting start. The stop switch detects that a stop button provided for each reel has been pressed by the player (hereinafter also referred to as “stop operation”), and outputs a signal requesting the rotation of the corresponding reel to stop. To do. The stepping motor transmits the driving force to the corresponding reel. Further, the control unit controls the operation of the stepping motor based on the signals output from the start switch and the stop switch, and performs the rotation operation and stop operation of each reel.

このような遊技機では、開始操作が検出されると、プログラム上で乱数を用いた抽籤処理(以下、「内部抽籤処理」という)が行われ、その抽籤の結果(以下、「内部当籤役」という)と停止操作のタイミングとに基づいてリールの回転の停止を行う。そして、全てのリールの回転が停止され、入賞の成立に係る図柄の組合せ(表示役)が表示されると、その図柄の組合せに対応する特典が遊技者に付与される。なお、遊技者に付与される特典の例としては、遊技媒体(メダル等)の払い出し、遊技媒体を消費することなく再度、内部抽籤処理を行う再遊技(以下、「リプレイ」ともいう)の作動、遊技媒体の払い出し機会が増加するボーナスゲームの作動等を挙げることができる。   In such a gaming machine, when a start operation is detected, lottery processing using random numbers (hereinafter referred to as “internal lottery processing”) is performed on the program, and the result of the lottery (hereinafter referred to as “internal winning combination”). And the rotation of the reel is stopped based on the timing of the stop operation. Then, when the rotation of all the reels is stopped and a symbol combination (display combination) related to the winning of the winning is displayed, a privilege corresponding to the symbol combination is given to the player. As an example of a privilege granted to a player, a replay (hereinafter also referred to as “replay”) in which an internal lottery process is performed again without paying out game media (medals, etc.) or consuming the game media. An operation of a bonus game in which a game medium payout opportunity increases can be cited.

また、従来、上記構成の遊技機において、特定の小役(遊技媒体の払い出しに係る役)の成立をランプ等でナビゲートする機能、すなわち、アシストタイム(以下、「AT」という)の機能を備える遊技機が開発されている。また、従来、特定の図柄組合せが表示された場合にリプレイの当籤確率が通常時より高い遊技状態が作動する機能、すなわち、リプレイタイム(以下、「RT」という)の機能を備える遊技機も開発されている。さらに、従来、ATとRTとが同時に作動するアシストリプレイタイム(以下、「ART」という)の機能を備えたパチスロが開発されている。   Conventionally, in the gaming machine having the above-described configuration, a function of navigating the establishment of a specific small role (a role related to payout of game media) with a lamp, that is, an assist time (hereinafter referred to as “AT”) function. Equipped with a game machine. Conventionally, a game machine having a function of operating a gaming state in which a replay winning probability is higher than normal when a specific symbol combination is displayed, that is, a replay time (hereinafter referred to as “RT”) function has also been developed. Has been. Further, a pachislot having a function of assist replay time (hereinafter referred to as “ART”) in which AT and RT operate simultaneously has been developed.

ART機能を備えた遊技機としては、例えば、特許文献1に記載されている。この特許文献1に記載された遊技機では、例えば、特定の条件が満たされると、特定の当籤役が成立する停止操作の順序を報知する回数を決定する。そして、決定された報知回数を消化するまで、特定の当籤役が成立する停止操作の順序を報知し、特定の当籤役が成立する毎に、予め定められたARTゲーム数を付与する。次に、付与されたARTゲーム数の合計の報知回数を消化するまで、ARTが実行され、ART中は、所定の当籤役が成立する停止操作の順序を報知する。   A gaming machine having an ART function is described in, for example, Patent Document 1. In the gaming machine described in Patent Document 1, for example, when a specific condition is satisfied, the number of times of notification of a stop operation order in which a specific winning combination is established is determined. Then, until the determined number of notifications is exhausted, the order of stop operations in which a specific winning combination is established is notified, and a predetermined number of ART games is given each time a specific winning combination is established. Next, ART is executed until the total number of notifications of the given number of ART games is exhausted, and during the ART, the order of stop operations in which a predetermined winning combination is established is notified.

特開2010−233721号公報JP 2010-233721 A

しかしながら、特許文献1に記載された遊技機では、遊技者が獲得するメダル(いわゆる「出玉」)の殆どがAT(当籤役の成立をナビゲートする機能)に依存している。そのため、遊技者の関心がナビゲートの有無に集中し、内部抽籤の結果や遊技状態への関心が乏しくなってしまう。その結果、遊技が単調になってしまう。   However, in the gaming machine described in Patent Document 1, most of the medals (so-called “development”) acquired by the player depend on the AT (function for navigating the establishment of the winning combination). Therefore, the player's interest concentrates on the presence or absence of navigation, and the interest in the result of the internal lottery and the gaming state becomes poor. As a result, the game becomes monotonous.

本発明は、上記課題を解決するためになされたものであり、本発明の目的は、ナビゲートに依存せずに遊技の興趣を高めることができる遊技機を提供することである。   The present invention has been made to solve the above-described problems, and an object of the present invention is to provide a gaming machine that can enhance the interest of the game without depending on navigation.

上記課題を解決するために、本発明では、以下のような構成の遊技機を提供する。   In order to solve the above problems, the present invention provides a gaming machine having the following configuration.

遊技媒体の投入操作を検出する投入操作検出手段(例えば、後述のBETスイッチ77)と、
前記投入操作検出手段による投入操作の検出に基づいて遊技者による開始操作を検出する開始操作検出手段(例えば、後述のスタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、後述の内部抽籤処理)と、
複数の表示列によって構成され、前記開始操作検出手段による開始操作の検出に基づいて、遊技に必要な図柄を変動表示する変動表示手段(例えば、後述の3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、後述のストップスイッチ基板80)と、
前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、後述のリール停止制御処理)と、
第1の条件(例えば、後述の略称「ベルこぼし目」に係る図柄組合せが有効ライン上に表示されること)が成立すると、遊技状態を第1の状態(例えば、後述のRT1状態)に移行し、第2の条件(例えば、後述の略称「RT3移行リプ」に係る図柄組合せが表示されること)が成立すると、遊技状態を第2の状態(例えば、後述のRT3状態)に移行する遊技状態移行手段(例えば、後述のRTチェック処理)と、
前記複数の表示列における前記変動表示の停止により、前記複数の表示列に亘って延びる入賞判定ラインに沿って表示された図柄の組合せに基づいて遊技媒体を付与する遊技媒体付与手段(例えば、後述の入賞チェック・メダル払出処理)と、
前記内部当籤役決定手段により特別の内部当籤役が決定され、該特別の内部当籤役に対応する図柄組合せが停止表示されると、遊技媒体の付与に係る図柄の組合せに対応する内部当籤役が決定される確率が高い特別遊技(例えば、後述のMB)を開始する特別遊技開始手段(例えば、後述のMB開始時処理)と、
前記遊技媒体付与手段によって規定数(例えば、後述の「12枚」)を超える遊技媒体が付与されると、前記特別遊技を終了する特別遊技終了手段(例えば、後述のMB終了時処理)と、を備え、
前記第2の状態では、再遊技に係る特殊再遊技役(例えば、後述の「F_RT3中転落1」〜「F_RT3中転落3」、「F_RT3中リプ1」〜「F_RT3中リプ5」)が前記内部当籤役として決定される可能性が有り、
前記停止制御手段は、前記特別遊技において前記特殊再遊技役が内部当籤役として決定されていれば、停止操作の順序がいずれであっても前記規定数以下の遊技媒体の付与に係る図柄の組合せ(例えば、後述の略称「CB中12枚出目」に係る図柄組合せ)を表示し、前記特別遊技において前記特殊再遊技役が内部当籤役として決定されていなければ、停止操作の順序がいずれであっても前記規定数を越える遊技媒体の付与に係る図柄の組合せ(例えば、後述の略称「CB中13枚出目」に係る図柄組合せ)を表示する
ことを特徴とする遊技機。
An input operation detecting means (for example, a BET switch 77 described later) for detecting an input operation of the game medium;
Start operation detecting means (for example, a start switch 79 described later) for detecting a start operation by the player based on detection of the input operation by the input operation detecting means;
Internal winning combination determining means (for example, internal lottery processing described later) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Fluctuation display means (for example, three reels 3L, 3C, 3R, which will be described later), which is constituted by a plurality of display rows and variably displays symbols necessary for the game based on detection of the start operation by the start operation detection means,
A stop operation detecting means (for example, a stop switch substrate 80 described later) for detecting a stop operation by the player;
Stop control means (for example, reel stop control process described later) for stopping the change display of the symbol based on the determination result of the internal winning combination determining means and detection of the stop operation by the stop operation detecting means;
When the first condition (for example, a symbol combination related to the abbreviation “bell spilling eye” described later is displayed on the active line), the gaming state is shifted to the first state (for example, RT1 state described later). When the second condition (for example, a symbol combination related to the abbreviation “RT3 transition lip” to be described later is displayed) is established, the game is shifted to the second state (for example, the RT3 state to be described later). State transition means (for example, RT check processing described later);
Due to the suspension of the variable display in the plurality of display columns, game medium provision means (for example, described later) that grants a game medium based on a combination of symbols displayed along a winning determination line extending over the plurality of display columns. Winning check and medal payout processing)
When a special internal winning combination is determined by the internal winning combination determining means and a symbol combination corresponding to the special internal winning combination is stopped and displayed, an internal winning combination corresponding to the combination of symbols related to the provision of the game medium is displayed. Special game starting means (for example, MB start processing described later) for starting a special game (for example, MB described later) having a high probability of being determined;
Special game ending means for ending the special game (for example, MB end processing described later) when a game medium exceeding a prescribed number (for example, “12” described later) is provided by the game medium providing means; With
In the second state, a special re-playing role related to replay (for example, “F_RT3 fall 1” to “F_RT3 fall 3”, “F_RT3 fall 1” to “F_RT3 fall 5” described later) There is a possibility of being determined as an internal winning role,
In the special game, if the special re-playing combination is determined as an internal winning combination, the stop control means is a combination of symbols relating to the provision of the game media of the prescribed number or less regardless of the order of the stop operation. (For example, the symbol combination related to the abbreviation “12 out of CB” described later) is displayed, and if the special re-gamer is not determined as an internal winning combination in the special game, the order of the stop operation is any A gaming machine that displays a combination of symbols (for example, a symbol combination related to the abbreviation “13 out of CBs” described later) related to the provision of gaming media exceeding the specified number even if there is.

また、前記本発明の遊技機では、
遊技者にとって有利な状態を与える図柄の組合せを前記複数の表示列に跨る判定ライン上に表示するための表示補助情報(例えば、後述の停止操作の順序)を報知する報知手段(例えば、後述の表示装置11)を備え、
前記報知手段は、前記第2の状態において所定の終了条件(例えば、後述の略称「ベルこぼし目」又は「RT1移行リプ」に係る図柄組合せが有効ライン上に表示されること)が成立するまで前記表示補助情報を報知し、
前記第2の状態は、前記第1の状態よりも再遊技に係る内部当籤役が決定される確率が高いようにしてもよい。
In the gaming machine of the present invention,
Notification means (for example, described later) for displaying display auxiliary information (for example, the order of a stop operation described later) for displaying a combination of symbols that gives an advantageous state for the player on the determination line across the plurality of display columns. A display device 11),
The informing means until a predetermined end condition is satisfied in the second state (for example, a symbol combination related to the abbreviation “bell spill” or “RT1 transition lip” described later is displayed on the active line). Informing the display auxiliary information,
The second state may have a higher probability that an internal winning combination related to replay is determined than the first state.

さらに、前記本発明の遊技機では、
前記遊技状態移行手段は、前記第1の状態において第3の条件(例えば、後述の略称「RT2移行リプ」に係る図柄組合せが有効ライン上に表示されること)が成立すると、遊技状態を第3の状態(例えば、後述のRT2状態)に移行し、
前記第2の条件は、前記第3の状態で成立可能であり、
前記第2の状態では、前記特殊再遊技役が前記内部当籤役として決定される可能性が有るようにしてもよい。
Furthermore, in the gaming machine of the present invention,
The gaming state transition means changes the gaming state when a third condition (for example, a symbol combination related to an abbreviation “RT2 transition lip” to be described later is displayed on the active line) is established in the first state. 3 (for example, RT2 state described later),
The second condition can be established in the third state,
In the second state, the special re-playing combination may be determined as the internal winning combination.

上記構成の本発明の遊技機によれば、ナビゲートに依存せずに遊技の興趣を高めることができる。   According to the gaming machine of the present invention configured as described above, it is possible to enhance the interest of the game without depending on navigation.

本発明の第1の実施形態における遊技機の機能フローを説明するための図である。It is a figure for demonstrating the function flow of the game machine in the 1st Embodiment of this invention. 本発明の第1の実施形態における遊技機の外観構造を示す斜視図である。It is a perspective view which shows the external appearance structure of the game machine in the 1st Embodiment of this invention. 本発明の第1の実施形態における遊技機の内部構造を示す図である。It is a figure which shows the internal structure of the game machine in the 1st Embodiment of this invention. 本発明の第1の実施形態における遊技機の内部構造を示す図である。It is a figure which shows the internal structure of the game machine in the 1st Embodiment of this invention. 本発明の第1の実施形態のサブ表示装置に表示される各種表示画面の概略構成を示す図である。It is a figure which shows schematic structure of the various display screens displayed on the sub display apparatus of the 1st Embodiment of this invention. 本発明の第1の実施形態におけるサブ表示装置の表示画面の遷移例を示す図である。It is a figure which shows the example of a transition of the display screen of the sub display apparatus in the 1st Embodiment of this invention. 本発明の第1の実施形態の遊技機が備える回路の全体構成を示すブロック図である。It is a block diagram which shows the whole structure of the circuit with which the game machine of the 1st Embodiment of this invention is provided. 本発明の第1の実施形態における主制御回路の内部構成を示すブロック図である。It is a block diagram which shows the internal structure of the main control circuit in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるマイクロプロセッサの内部構成を示すブロック図である。It is a block diagram which shows the internal structure of the microprocessor in the 1st Embodiment of this invention. 本発明の第1の実施形態における副制御回路の内部構成を示すブロック図である。It is a block diagram which shows the internal structure of the sub control circuit in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるメインCPUが有する各種レジスタの構成図である。It is a block diagram of the various registers | resistors which the main CPU in the 1st Embodiment of this invention has. 本発明の第1の実施形態における主制御回路のメモリマップを示す図である。It is a figure which shows the memory map of the main control circuit in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるパチスロのボーナス状態及び非ボーナス状態間における遊技状態の遷移フローを示す図である。It is a figure which shows the transition flow of the game state between the bonus state and non-bonus state of a pachislot in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるパチスロのART遊技状態、非ART遊技状態及びボーナス状態間における遊技状態の遷移フローを示す図である。It is a figure which shows the transition flow of the game state between the ART game state of a pachislot, the non-ART game state, and a bonus state in the 1st Embodiment of this invention. 本発明の第1の実施形態における図柄配置テーブルの一例を示す図である。It is a figure which shows an example of the symbol arrangement | positioning table in the 1st Embodiment of this invention. 本発明の第1の実施形態における内部抽籤テーブルの一例を示す図である。It is a figure which shows an example of the internal lottery table in the 1st Embodiment of this invention. 本発明の第1の実施形態における内部抽籤テーブルの一例を示す図である。It is a figure which shows an example of the internal lottery table in the 1st Embodiment of this invention. 本発明の第1の実施形態における図柄組合せ決定テーブルの一例を示す図である。It is a figure which shows an example of the symbol combination determination table in the 1st Embodiment of this invention. 本発明の第1の実施形態における図柄組合せ決定テーブルの一例を示す図である。It is a figure which shows an example of the symbol combination determination table in the 1st Embodiment of this invention. 本発明の第1の実施形態における図柄組合せ決定テーブルの一例を示す図である。It is a figure which shows an example of the symbol combination determination table in the 1st Embodiment of this invention. 本発明の第1の実施形態における図柄組合せ決定テーブルの一例を示す図である。It is a figure which shows an example of the symbol combination determination table in the 1st Embodiment of this invention. 本発明の第1の実施形態における図柄組合せ決定テーブルの一例を示す図である。It is a figure which shows an example of the symbol combination determination table in the 1st Embodiment of this invention. 本発明の第1の実施形態における図柄組合せ決定テーブルの一例を示す図である。It is a figure which shows an example of the symbol combination determination table in the 1st Embodiment of this invention. 本発明の第1の実施形態における内部当籤役と停止図柄組合せとの対応関係を示す図である。It is a figure which shows the correspondence of the internal winning combination and stop symbol combination in the 1st Embodiment of this invention. 本発明の第1の実施形態における内部当籤役と停止図柄組合せとの対応関係を示す図である。It is a figure which shows the correspondence of the internal winning combination and stop symbol combination in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるリール停止初期設定テーブルの一例を示す図である。It is a figure which shows an example of the reel stop initial setting table in the 1st Embodiment of this invention. 本発明の第1の実施形態における引込優先順位テーブルの一例を示す図である。It is a figure which shows an example of the drawing priority order table in the 1st Embodiment of this invention. 本発明の第1の実施形態における当り要求フラグ格納領域、入賞作動フラグ格納領域の構成(その1)を示す図である。It is a figure which shows the structure (the 1) of the winning request flag storage area | region and winning operation flag storage area | region in the 1st Embodiment of this invention. 本発明の第1の実施形態における当り要求フラグ格納領域、入賞作動フラグ格納領域の構成(その2)を示す図である。It is a figure which shows the structure (the 2) of the winning request flag storage area | region and the winning action flag storage area | region in the 1st Embodiment of this invention. 本発明の第1の実施形態における当り要求フラグ格納領域、入賞作動フラグ格納領域の(その3)を示す図である。It is a figure which shows (the 3) of the winning request flag storage area | region and the winning action flag storage area | region in the 1st Embodiment of this invention. 本発明の第1の実施形態における持越役格納領域の構成を示す図である。It is a figure which shows the structure of the carryover combination storage area | region in the 1st Embodiment of this invention. 本発明の第1の実施形態における遊技状態フラグ格納領域の構成を示す図である。It is a figure which shows the structure of the game state flag storage area in the 1st Embodiment of this invention. 本発明の第1の実施形態における作動ストップボタン格納領域の構成を示す図である。It is a figure which shows the structure of the operation | movement stop button storage area | region in the 1st Embodiment of this invention. 本発明の第1の実施形態における押下順序格納領域の構成を示す図である。It is a figure which shows the structure of the pressing order storage area | region in the 1st Embodiment of this invention. 本発明の第1の実施形態における図柄コード格納領域の構成を示す図である。It is a figure which shows the structure of the symbol code storage area in the 1st Embodiment of this invention. 本発明の第1の実施形態における内部当籤役とサブフラグとの対応表(その1)を示す図である。It is a figure which shows the corresponding table | surface (the 1) with the internal winning combination and subflag in the 1st Embodiment of this invention. 本発明の第1の実施形態における内部当籤役とサブフラグとの対応表(その2)を示す図である。It is a figure which shows the corresponding table | surface (the 2) with the internal winning combination and subflag in the 1st Embodiment of this invention. 本発明の第1の実施形態の遊技機において、サブフラグEX「3連チリリプ」又は「リーチ目リプ」が当籤した際の報知動作を説明するための図である。In the gaming machine of the first embodiment of the present invention, it is a diagram for explaining the notification operation when the sub flag EX "triple lip" or "reach eye lip" wins. 本発明の第1の実施形態における一般遊技状態中の遊技の流れを説明するための図である。It is a figure for demonstrating the flow of the game in the general game state in the 1st Embodiment of this invention. 本発明の第1の実施形態における通常中高確率抽籤テーブルの一例を示す図である。It is a figure which shows an example of the normal medium-high probability lottery table in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるCZ抽籤テーブルの一例を示す図である。It is a figure which shows an example of the CZ lottery table in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるCZ1中モードアップ抽籤テーブルの一例を示す図である。It is a figure which shows an example of the mode up lottery table in CZ1 in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるCZ2中ポイント抽籤テーブルの一例を示す図である。It is a figure which shows an example of the point lottery table in CZ2 in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるCZ中ART抽籤テーブル(CZ1,CZ2用)の一例を示す図である。It is a figure which shows an example of ART lottery table (for CZ1, CZ2) in CZ in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるCZ中ART抽籤テーブル(CZ3用)の一例を示す図である。It is a figure which shows an example of the ART lottery table (for CZ3) in CZ in the 1st Embodiment of this invention. 本発明の第1の実施形態における通常ART中の遊技の流れを説明するための図である。It is a figure for demonstrating the flow of the game in normal ART in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるART中フラグ変換抽籤テーブルの一例を示す図である。It is a figure which shows an example of the flag conversion lottery table during ART in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるARTレベル決定テーブルの一例を示す図である。It is a figure which shows an example of the ART level determination table in the 1st Embodiment of this invention. 本発明の第1の実施形態における通常ART中高確率抽籤テーブルの一例を示す図である。It is a figure which shows an example of the normal ART medium high probability lottery table in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるART中CT抽籤テーブルの一例を示す図である。It is a figure which shows an example of CT lottery table in ART in the 1st Embodiment of this invention. 本発明の第1の実施形態における通常ART中上乗せ抽籤テーブルの一例を示す図である。It is a figure which shows an example of the extra lottery table during normal ART in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるCT状態中の遊技の流れを説明するための図である。It is a figure for demonstrating the flow of the game in CT state in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるCT中テーブル抽籤テーブルの一例を示す図である。It is a figure which shows an example of the table lottery table in CT in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるCT中フラグ変換抽籤テーブルの一例を示す図である。It is a figure which shows an example of the flag conversion lottery table during CT in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるCT中上乗せ抽籤テーブルの一例を示す図である。It is a figure which shows an example of the addition lottery table during CT in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるCT中セット数上乗せ抽籤テーブルの一例を示す図である。It is a figure which shows an example of the lot number table which adds the number of sets in CT in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるボーナス状態中の遊技の流れを説明するための図である。It is a figure for demonstrating the flow of the game in the bonus state in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるボーナス種別抽籤テーブルの一例を示す図である。It is a figure which shows an example of the bonus classification lottery table in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるボーナス中ARTゲーム数上乗せ抽籤テーブルの一例を示す図である。It is a figure which shows an example of the number of bonus ART games and the lottery table in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるボーナス終了時CT抽籤テーブルの一例を示す図である。It is a figure which shows an example of the bonus end time CT lottery table in the 1st Embodiment of this invention. 本発明の第1の実施形態における一般遊技状態中の遊技(その他)の流れを説明するための図である。It is a figure for demonstrating the flow of the game (others) in the general game state in the 1st Embodiment of this invention. 本発明の第1の実施形態における非ART中フラグ変換抽籤テーブルの一例を示す図である。It is a figure which shows an example of the flag conversion lottery table during non-ART in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるメイン側ナビデータとサブ側ナビデータとの対応関係を示す図である。It is a figure which shows the correspondence of the main side navigation data and sub side navigation data in the 1st Embodiment of this invention. 本発明の第1の実施形態における遊技機の主制御回路により実行される電源投入(リセット割込み)時処理の例を示すフローチャートである。It is a flowchart which shows the example of the process at the time of power activation (reset interruption) performed by the main control circuit of the gaming machine in the first embodiment of the present invention. 本発明の第1の実施形態における電源投入時処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the process at the time of power-on in the 1st Embodiment of this invention. 本発明の第1の実施形態における遊技復帰処理の例を示すフローチャートである。It is a flowchart which shows the example of the game return process in the 1st Embodiment of this invention. 本発明の第1の実施形態における遊技復帰処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the game return process in the 1st Embodiment of this invention. 本発明の第1の実施形態における設定変更確認処理の例を示すフローチャートである。It is a flowchart which shows the example of the setting change confirmation process in the 1st Embodiment of this invention. 本発明の第1の実施形態における設定変更確認処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the setting change confirmation process in the 1st Embodiment of this invention. 本発明の第1の実施形態における設定変更コマンド生成格納処理の例を示すフローチャートである。It is a flowchart which shows the example of the setting change command production | generation storage process in the 1st Embodiment of this invention. 本発明の第1の実施形態における設定変更コマンド生成格納処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the setting change command production | generation storage process in the 1st Embodiment of this invention. 本発明の第1の実施形態における通信データ格納処理の例を示すフローチャートである。It is a flowchart which shows the example of the communication data storage process in the 1st Embodiment of this invention. 本発明の第1の実施形態における通信データ格納処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the communication data storage process in the 1st Embodiment of this invention. 本発明の第1の実施形態における通信データポインタ更新処理の例を示すフローチャートである。It is a flowchart which shows the example of the communication data pointer update process in the 1st Embodiment of this invention. 本発明の第1の実施形態における通信データポインタ更新処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the communication data pointer update process in the 1st Embodiment of this invention. 本発明の第1の実施形態における電断時(外部)処理の例を示すフローチャートである。It is a flowchart which shows the example of the process at the time of a power failure (external) in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるチェックサム生成処理(規定外)の例を示すフローチャートである。It is a flowchart which shows the example of the checksum production | generation process (non-regulation) in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるチェックサム生成処理のフローチャート中の各種処理を実行するためのソースプログラムの一例、並びに、チェックサム生成処理で実行されるスタックポインタの更新動作及びレジスタへのデータの読み出し動作の様子を示す図である。An example of a source program for executing various processes in the flowchart of the checksum generation process according to the first embodiment of the present invention, a stack pointer update operation executed in the checksum generation process, and data in the register It is a figure which shows the mode of read-out operation. 本発明の第1の実施形態におけるサムチェック処理(規定外)の例を示すフローチャートである。It is a flowchart which shows the example of the sum check process (non-regulation) in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるサムチェック処理(規定外)の例を示すフローチャートである。It is a flowchart which shows the example of the sum check process (non-regulation) in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるサムチェック処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the sum check process in the 1st Embodiment of this invention. 本発明の第1の実施形態における遊技機の主制御回路により実行されるメイン処理(主要動作処理)の例を示すフローチャートである。It is a flowchart which shows the example of the main process (main operation process) performed by the main control circuit of the gaming machine in the first embodiment of the present invention. 本発明の第1の実施形態におけるメダル受付・スタートチェック処理の例を示すフローチャートである。It is a flowchart which shows the example of the medal acceptance / start check process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるメダル受付・スタートチェック処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the medal acceptance / start check process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるメダル投入処理の例を示すフローチャートである。It is a flowchart which shows the example of the medal insertion process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるメダル投入処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the medal insertion process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるメダル投入チェック処理の例を示すフローチャートである。It is a flowchart which shows the example of the medal insertion check process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるメダル投入チェック処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the medal insertion check process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるエラー処理の例を示すフローチャートである。It is a flowchart which shows the example of the error process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるエラー処理のソースプログラム上で、実際に参照されるエラーテーブルの構成の一例を示す図である。It is a figure which shows an example of a structure of the error table actually referred on the source program of the error processing in the 1st Embodiment of this invention. 本発明の第1の実施形態における乱数取得処理の例を示すフローチャートである。It is a flowchart which shows the example of the random number acquisition process in the 1st Embodiment of this invention. 本発明の第1の実施形態における内部抽籤処理の例を示すフローチャートである。It is a flowchart which shows the example of the internal lottery process in the 1st Embodiment of this invention. 本発明の第1の実施形態における内部抽籤処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the internal lottery process in the 1st Embodiment of this invention. 本発明の第1の実施形態における内部抽籤処理のソースプログラム上で、実際に参照される内部抽籤テーブル(一般遊技用)の構成の一例を示す図である。It is a figure which shows an example of a structure of the internal lottery table (for general games) actually referred on the source program of the internal lottery process in the 1st Embodiment of this invention. 本発明の第1の実施形態における内部抽籤処理のソースプログラム上で、実際に参照されるRT状態別抽籤値選択テーブルの構成の一例を示す図である。It is a figure which shows an example of the structure of the lottery value selection table classified by RT state actually referred on the source program of the internal lottery process in the 1st Embodiment of this invention. 本発明の第1の実施形態における内部抽籤処理のソースプログラム上で、実際に参照される、内部抽籤値テーブル選択テーブル、1バイト内部抽籤値テーブル、2バイト内部抽籤値テーブル、1バイト設定別内部抽籤値テーブル及び2バイト設定別内部抽籤値テーブルの構成の一例を示す図である。The internal lottery value table selection table, the 1-byte internal lottery value table, the 2-byte internal lottery value table, and the internal by byte setting that are actually referred to on the source program of the internal lottery processing in the first embodiment of the present invention It is a figure which shows an example of a structure of a lottery value table and the internal lottery value table classified by 2 bytes setting. 本発明の第1の実施形態における図柄設定処理の例を示すフローチャートである。It is a flowchart which shows the example of the symbol setting process in the 1st Embodiment of this invention. 本発明の第1の実施形態における特賞(ボーナス)当籤番号及び小役当籤番号と、内部当籤役との対応を示す図である。It is a figure which shows a response | compatibility with the special prize (bonus) winning number and the small winning combination number, and an internal winning combination in the 1st Embodiment of this invention. 本発明の第1の実施形態における図柄設定処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the symbol setting process in the 1st Embodiment of this invention. 本発明の第1の実施形態における図柄設定処理のソースプログラム上で、実際に参照される当り要求フラグテーブルの構成の一例を示す図である。It is a figure which shows an example of a structure of the hit request | requirement flag table actually referred on the source program of the symbol setting process in the 1st Embodiment of this invention. 本発明の第1の実施形態における圧縮データ格納処理の例を示すフローチャートである。It is a flowchart which shows the example of the compression data storage process in the 1st Embodiment of this invention. 本発明の第1の実施形態における第2インターフェースボード制御処理(規定外)の例を示すフローチャートである。It is a flowchart which shows the example of the 2nd interface board control process (non-regulation) in the 1st Embodiment of this invention. 本発明の第1の実施形態における第2インターフェースボード出力処理の例を示すフローチャートである。It is a flowchart which shows the example of the 2nd interface board output process in the 1st Embodiment of this invention. 本発明の第1の実施形態における状態別制御処理の例を示すフローチャートである。It is a flowchart which shows the example of the control process classified by state in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるサブフラグ変換処理の例を示すフローチャートである。It is a flowchart which shows the example of the subflag conversion process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるサブフラグ変換処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the subflag conversion process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるサブフラグ変換処理のソースプログラム上で、実際に参照されるサブフラグ変換テーブルの構成の一例を示す図である。It is a figure which shows an example of a structure of the subflag conversion table actually referred on the source program of the subflag conversion process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるナビセット処理の例を示すフローチャートである。It is a flowchart which shows the example of the navigation set process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるナビセット処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the navigation set process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるナビセット処理のソースプログラム上で、実際に参照されるナビデータテーブルの構成の一例を示す図である。It is a figure which shows an example of a structure of the navigation data table actually referred on the source program of the navigation set process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるフラグ変換処理の例を示すフローチャートである。It is a flowchart which shows the example of the flag conversion process in the 1st Embodiment of this invention. 本発明の第1の実施形態における通常中スタート時処理の例を示すフローチャートである。It is a flowchart which shows the example of the process at the time of a normal start in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるCZ中スタート時処理の例を示すフローチャートである。It is a flowchart which shows the example of the process at the time of the start in CZ in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるCZ1(CZ2)中処理の例を示すフローチャートである。It is a flowchart which shows the example of the process in CZ1 (CZ2) in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるCZ1(CZ2)中処理の例を示すフローチャートである。It is a flowchart which shows the example of the process in CZ1 (CZ2) in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるCZ3中処理の例を示すフローチャートである。It is a flowchart which shows the example of the process in CZ3 in the 1st Embodiment of this invention. 本発明の第1の実施形態における通常ART中スタート時処理の例を示すフローチャートである。It is a flowchart which shows the example of the process at the time of start in normal ART in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるCT中スタート時処理の例を示すフローチャートである。It is a flowchart which shows the example of the process at the time of CT start in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるCT中CT抽籤処理の例を示すフローチャートである。It is a flowchart which shows the example of CT lottery processing in CT in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるテーブルデータ取得処理の例を示すフローチャートである。It is a flowchart which shows the example of the table data acquisition process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるテーブルデータ取得処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the table data acquisition process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるテーブルデータ取得処理のソースプログラム上で、実際に参照されるCT中CT抽籤テーブルの構成の一例を示す図である。It is a figure which shows an example of a structure of CT lottery table in CT actually referred on the source program of the table data acquisition process in the 1st Embodiment of this invention. 本発明の第1の実施形態における1バイト抽籤処理の例を示すフローチャートである。It is a flowchart which shows the example of the 1 byte lottery process in the 1st Embodiment of this invention. 本発明の第1の実施形態における1バイト抽籤処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the 1 byte lottery process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるBB中スタート時処理の例を示すフローチャートである。It is a flowchart which shows the example of the process at the time of BB start in the 1st Embodiment of this invention. 本発明の第1の実施形態における引込優先順位格納処理の例を示すフローチャートである。It is a flowchart which shows the example of the drawing priority order storage process in the 1st Embodiment of this invention. 本発明の第1の実施形態における引込優先順位格納処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the drawing priority order storage process in the 1st Embodiment of this invention. 本発明の第1の実施形態における図柄コード取得処理の例を示すフローチャートである。It is a flowchart which shows the example of the symbol code acquisition process in the 1st Embodiment of this invention. 本発明の第1の実施形態における図柄コード取得処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the symbol code acquisition process in the 1st Embodiment of this invention. 本発明の第1の実施形態における図柄コード取得処理のソースプログラム上で、実際に参照される第1回胴(左リール)図柄配置テーブル、及び、第1回胴図柄配置テーブルセット時に参照される図柄対応入賞作動テーブルの構成の一例を示す図である。Reference is made at the time of the first drum (left reel) symbol arrangement table and the first cylinder symbol arrangement table set that are actually referenced on the source program of the symbol code acquisition process in the first embodiment of the present invention. It is a figure which shows an example of a structure of a symbol corresponding winning action table. 本発明の第1の実施形態における図柄コード取得処理のソースプログラム上で、実際に参照される第2回胴(中リール)図柄配置テーブル、及び、第2回胴図柄配置テーブルセット時に参照される図柄対応入賞作動テーブルの構成の一例を示す図である。Referenced at the time of setting the second drum (middle reel) symbol arrangement table and the second drum symbol arrangement table actually referenced on the source program of the symbol code acquisition process in the first embodiment of the present invention. It is a figure which shows an example of a structure of a symbol corresponding winning action table. 本発明の第1の実施形態における図柄コード取得処理のソースプログラム上で、実際に参照される第3回胴(右リール)図柄配置テーブル、及び、第3回胴図柄配置テーブルセット時に参照される図柄対応入賞作動テーブルの構成の一例を示す図である。Reference is made at the time of setting the third drum (right reel) symbol arrangement table and the third drum symbol arrangement table actually referenced on the source program of the symbol code acquisition process in the first embodiment of the present invention. It is a figure which shows an example of a structure of a symbol corresponding winning action table. 本発明の第1の実施形態における論理積演算処理の例を示すフローチャートである。It is a flowchart which shows the example of the AND operation process in the 1st Embodiment of this invention. 本発明の第1の実施形態における引込優先順位取得処理の例を示すフローチャートである。It is a flowchart which shows the example of the acquisition priority acquisition process in the 1st Embodiment of this invention. 本発明の第1の実施形態における引込優先順位取得処理の例を示すフローチャートである。It is a flowchart which shows the example of the acquisition priority acquisition process in the 1st Embodiment of this invention. 本発明の第1の実施形態における引込優先順位取得処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the acquisition priority acquisition process in the 1st Embodiment of this invention. 本発明の第1の実施形態における引込優先順位取得処理のソースプログラム上で、実際に参照される引込優先順位テーブルの構成の一例を示す図である。It is a figure which shows an example of the structure of the drawing priority order table actually referred on the source program of the drawing priority order acquisition process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるリール停止制御処理の例を示すフローチャートである。It is a flowchart which shows the example of the reel stop control process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるリール停止制御処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the reel stop control process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるリール停止制御処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the reel stop control process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるリール停止可能信号OFF処理(規定外)の例を示すフローチャートである。It is a flowchart which shows the example of the reel stop possible signal OFF process (non-regulation) in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるリール停止可能信号ON処理(規定外)の例を示すフローチャートである。It is a flowchart which shows the example of the reel stop possible signal ON process (non-regulation) in the 1st Embodiment of this invention. 本発明の第1の実施形態における規定外ポート出力処理の例を示すフローチャートである。It is a flowchart which shows the example of the non-regular port output process in the 1st Embodiment of this invention. 本発明の第1の実施形態における規定外ポート出力処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the non-regulated port output process in the 1st Embodiment of this invention. 本発明の第1の実施形態における入賞検索処理の例を示すフローチャートである。It is a flowchart which shows the example of the winning search process in the 1st Embodiment of this invention. 本発明の第1の実施形態における入賞検索処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the winning search process in the 1st Embodiment of this invention. 本発明の第1の実施形態における入賞検索処理のソースプログラム上で、実際に参照される払出枚数データテーブルの構成の一例を示す図である。It is a figure which shows an example of a structure of the payout number data table actually referred on the source program of the winning search process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるイリーガルヒットチェック処理の例を示すフローチャートである。It is a flowchart which shows the example of the illegal hit check process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるイリーガルヒットチェック処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the illegal hit check process in the 1st Embodiment of this invention. 本発明の第1の実施形態における入賞チェック・メダル払出処理の例を示すフローチャートである。It is a flowchart which shows the example of a prize check and medal payout process in the 1st Embodiment of this invention. 本発明の第1の実施形態における入賞チェック・メダル払出処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the winning check and medal payout process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるメダル払出枚数チェック処理の例を示すフローチャートである。It is a flowchart which shows the example of the medal payout number check process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるメダル払出枚数チェック処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the medal payout number check process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるBBチェック処理の例を示すフローチャートである。It is a flowchart which shows the example of the BB check process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるRTチェック処理の例を示すフローチャートである。It is a flowchart which shows the example of the RT check process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるRTチェック処理の例を示すフローチャートである。It is a flowchart which shows the example of the RT check process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるCZ・ART終了時処理の例を示すフローチャートである。It is a flowchart which shows the example of the process at the time of CZ * ART completion | finish in the 1st Embodiment of this invention. 本発明の第1の実施形態における遊技機の主制御回路により実行される割込処理の例を示すフローチャートである。It is a flowchart which shows the example of the interruption process performed by the main control circuit of the game machine in the 1st Embodiment of this invention. 本発明の第1の実施形態における7セグLED駆動処理の例を示すフローチャートである。It is a flowchart which shows the example of the 7 segment LED drive process in the 1st Embodiment of this invention. 本発明の第1の実施形態における7セグLED駆動処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the 7 segment LED drive process in the 1st Embodiment of this invention. 本発明の第1の実施形態における7セグ表示データ生成処理の例を示すフローチャートである。It is a flowchart which shows the example of 7 segment display data generation processing in the 1st Embodiment of this invention. 本発明の第1の実施形態における7セグ表示データ生成処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the 7-segment display data generation process in the 1st Embodiment of this invention. 本発明の第1の実施形態における7セグ表示データ生成処理のソースプログラム上で、実際に参照される7セグカソードテーブルの構成の一例を示す図である。It is a figure which shows an example of a structure of the 7 segment cathode table actually referred on the source program of the 7 segment display data generation process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるタイマー更新処理の例を示すフローチャートである。It is a flowchart which shows the example of the timer update process in the 1st Embodiment of this invention. 本発明の第1の実施形態におけるタイマー更新処理のフローチャート中の各種処理を実行するためのソースプログラムの一例を示す図である。It is a figure which shows an example of the source program for performing the various processes in the flowchart of the timer update process in the 1st Embodiment of this invention. 本発明の第1の実施形態における試射試験信号制御処理(規定外)の例を示すフローチャートである。It is a flowchart which shows the example of the trial test signal control process (non-regulation) in the 1st Embodiment of this invention. 本発明の第1の実施形態における回胴制動信号生成処理の例を示すフローチャートである。It is a flowchart which shows the example of the rotation brake signal generation process in the 1st Embodiment of this invention. 本発明の第1の実施形態における特賞信号制御処理の例を示すフローチャートである。It is a flowchart which shows the example of the special prize signal control process in the 1st Embodiment of this invention. 本発明の第1の実施形態における条件装置信号制御処理の例を示すフローチャートである。It is a flowchart which shows the example of the condition apparatus signal control process in the 1st Embodiment of this invention. 本発明の第1の実施形態における条件装置信号制御処理の例を示すフローチャートである。It is a flowchart which shows the example of the condition apparatus signal control process in the 1st Embodiment of this invention. 本発明の第1の実施形態における遊技機の副制御回路により実行されるサブ側ナビ制御処理の例を示すフローチャートである。It is a flowchart which shows the example of the sub side navigation control process performed by the sub control circuit of the game machine in the 1st Embodiment of this invention. 本発明の第1の実施形態における遊技者登録処理の例を示すフローチャートである。It is a flowchart which shows the example of the player registration process in the 1st Embodiment of this invention. 本発明の第1の実施形態における履歴管理処理の例を示すフローチャートである。It is a flowchart which shows the example of the log | history management process in the 1st Embodiment of this invention. 本発明の変形例1におけるCT前兆中の遊技の流れを示す図である。It is a figure which shows the flow of the game in CT precursor in the modification 1 of this invention. 本発明の変形例2における内部当籤役と停止図柄組合せとの対応関係を示す図である。It is a figure which shows the correspondence of the internal winning combination and stop symbol combination in the modification 2 of this invention. 本発明の変形例3におけるメイン側ナビデータとサブ側ナビデータとの対応関係を示す図である。It is a figure which shows the correspondence of the main side navigation data and sub side navigation data in the modification 3 of this invention. 本発明の変形例5における押し順とロック状態との対応関係を示す図である。It is a figure which shows the correspondence of the pushing order in the modification 5 of this invention, and a locked state. 本発明の第2の実施形態におけるパチスロのボーナス状態及び非ボーナス状態間における遊技状態の遷移フローを示す図である。It is a figure which shows the transition flow of the game state between the bonus state and non-bonus state of a pachislot in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるパチスロのART遊技状態、非ART遊技状態及びボーナス状態間における遊技状態の遷移フローを示す図である。It is a figure which shows the transition flow of the game state between the ART game state of a pachislot in the 2nd Embodiment of this invention, a non-ART game state, and a bonus state. 本発明の第2の実施形態における図柄配置テーブルの一例を示す図である。It is a figure which shows an example of the symbol arrangement | positioning table in the 2nd Embodiment of this invention. 本発明の第2の実施形態における内部抽籤テーブルの一例を示す図である。It is a figure which shows an example of the internal lottery table in the 2nd Embodiment of this invention. 本発明の第2の実施形態における内部抽籤テーブルの一例を示す図である。It is a figure which shows an example of the internal lottery table in the 2nd Embodiment of this invention. 本発明の第2の実施形態における図柄組合せ決定テーブルの一例を示す図である。It is a figure which shows an example of the symbol combination determination table in the 2nd Embodiment of this invention. 本発明の第2の実施形態における図柄組合せ決定テーブルの一例を示す図である。It is a figure which shows an example of the symbol combination determination table in the 2nd Embodiment of this invention. 本発明の第2の実施形態における図柄組合せ決定テーブルの一例を示す図である。It is a figure which shows an example of the symbol combination determination table in the 2nd Embodiment of this invention. 本発明の第2の実施形態における図柄組合せ決定テーブルの一例を示す図である。It is a figure which shows an example of the symbol combination determination table in the 2nd Embodiment of this invention. 本発明の第2の実施形態における図柄組合せ決定テーブルの一例を示す図である。It is a figure which shows an example of the symbol combination determination table in the 2nd Embodiment of this invention. 本発明の第2の実施形態における図柄組合せ決定テーブルの一例を示す図である。It is a figure which shows an example of the symbol combination determination table in the 2nd Embodiment of this invention. 本発明の第2の実施形態における図柄組合せ決定テーブルの一例を示す図である。It is a figure which shows an example of the symbol combination determination table in the 2nd Embodiment of this invention. 本発明の第2の実施形態における図柄組合せ決定テーブルの一例を示す図である。It is a figure which shows an example of the symbol combination determination table in the 2nd Embodiment of this invention. 本発明の第2の実施形態における図柄組合せ決定テーブルの一例を示す図である。It is a figure which shows an example of the symbol combination determination table in the 2nd Embodiment of this invention. 本発明の第2の実施形態における図柄組合せ決定テーブルの一例を示す図である。It is a figure which shows an example of the symbol combination determination table in the 2nd Embodiment of this invention. 本発明の第2の実施形態における図柄組合せ決定テーブルの一例を示す図である。It is a figure which shows an example of the symbol combination determination table in the 2nd Embodiment of this invention. 本発明の第2の実施形態における図柄組合せ決定テーブルの一例を示す図である。It is a figure which shows an example of the symbol combination determination table in the 2nd Embodiment of this invention. 本発明の第2の実施形態における図柄組合せ決定テーブルの一例を示す図である。It is a figure which shows an example of the symbol combination determination table in the 2nd Embodiment of this invention. 本発明の第2の実施形態における図柄組合せ決定テーブルの一例を示す図である。It is a figure which shows an example of the symbol combination determination table in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるボーナス作動時テーブルの一例を示す図である。It is a figure which shows an example of the table at the time of the bonus action | operation in the 2nd Embodiment of this invention. 本発明の第2の実施形態における内部当籤役と停止図柄組合せとの対応関係を示す図である。It is a figure which shows the correspondence of the internal winning combination and stop symbol combination in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるリール停止初期設定テーブルの一例を示す図である。It is a figure which shows an example of the reel stop initial setting table in the 2nd Embodiment of this invention. 本発明の第2の実施形態における順押し時第1停止用停止テーブルの一例を示す図である。It is a figure which shows an example of the stop table for the 1st stop at the time of forward pressing in the 2nd Embodiment of this invention. 本発明の第2の実施形態における順押し時制御変更テーブルの一例を示す図である。It is a figure which shows an example of the control change table at the time of a forward press in the 2nd Embodiment of this invention. 本発明の第2の実施形態における順押し時第2・第3停止用停止テーブルの一例を示す図である。It is a figure which shows an example of the stop table for the 2nd and 3rd stop at the time of forward pressing in the 2nd Embodiment of this invention. 本発明の第2の実施形態における変則押し時停止テーブルの一例を示す図である。It is a figure which shows an example of the stop table at the time of an irregular pressing in the 2nd Embodiment of this invention. 本発明の第1の実施形態における引込優先順位テーブル選択テーブルの一例を示す図である。It is a figure which shows an example of the drawing priority order table selection table in the 1st Embodiment of this invention. 本発明の第2の実施形態における引込優先順位テーブルの一例を示す図である。It is a figure which shows an example of the drawing priority order table in the 2nd Embodiment of this invention. 本発明の第2の実施形態における当り要求フラグ格納領域、入賞作動フラグ格納領域の構成(その1)を示す図である。It is a figure which shows the structure (the 1) of the winning request flag storage area | region and the winning action flag storage area | region in the 2nd Embodiment of this invention. 本発明の第2の実施形態における当り要求フラグ格納領域、入賞作動フラグ格納領域の構成(その2)を示す図である。It is a figure which shows the structure (the 2) of the winning request flag storage area | region and winning operation flag storage area | region in the 2nd Embodiment of this invention. 本発明の第2の実施形態における当り要求フラグ格納領域、入賞作動フラグ格納領域の(その3)を示す図である。It is a figure which shows (the 3) of the winning request flag storage area | region and the winning operation flag storage area | region in the 2nd Embodiment of this invention. 本発明の第2の実施形態における当り要求フラグ格納領域、入賞作動フラグ格納領域の構成(その4)を示す図である。It is a figure which shows the structure (the 4) of the winning request flag storage area | region and the winning action flag storage area | region in the 2nd Embodiment of this invention. 本発明の第2の実施形態における当り要求フラグ格納領域、入賞作動フラグ格納領域の構成(その5)を示す図である。It is a figure which shows the structure (the 5) of the winning request flag storage area and the winning action flag storage area in the 2nd Embodiment of this invention. 本発明の第2の実施形態における当り要求フラグ格納領域、入賞作動フラグ格納領域の(その6)を示す図である。It is a figure which shows (the 6) of the winning request flag storage area | region and the winning operation flag storage area | region in the 2nd Embodiment of this invention. 本発明の第2の実施形態における持越役格納領域の構成を示す図である。It is a figure which shows the structure of the carryover combination storage area | region in the 2nd Embodiment of this invention. 本発明の第2の実施形態における遊技状態フラグ格納領域の構成を示す図である。It is a figure which shows the structure of the game state flag storage area in the 2nd Embodiment of this invention. 本発明の第2の実施形態における作動ストップボタン格納領域の構成を示す図である。It is a figure which shows the structure of the action | operation stop button storage area | region in the 2nd Embodiment of this invention. 本発明の第2の実施形態における押下順序格納領域の構成を示す図である。It is a figure which shows the structure of the pressing order storage area | region in the 2nd Embodiment of this invention. 本発明の第2の実施形態における遊技ロックフラグ格納領域の構成を示す図である。It is a figure which shows the structure of the game lock flag storage area | region in the 2nd Embodiment of this invention. 本発明の第2の実施形態における図柄コード格納領域の構成を示す図である。It is a figure which shows the structure of the symbol code storage area in the 2nd Embodiment of this invention. 本発明の第2の実施形態における一般遊技状態中の遊技の流れを説明するための図である。It is a figure for demonstrating the flow of the game in the general game state in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるART遊技状態中の遊技の流れを説明するための図である。It is a figure for demonstrating the flow of the game in the ART game state in the 2nd Embodiment of this invention. 本発明の第2の実施形態における内部当籤役と当籤役コマンドとの対応表を示す図である。It is a figure which shows the correspondence table of the internal winning combination and winning combination command in the 2nd Embodiment of this invention. 本発明の第2の実施形態における当籤役コマンドと抽籤グループとの対応表を示す図である。It is a figure which shows the corresponding table of the winning combination command and lottery group in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるBB当籤時遊技ロック抽籤テーブルの一例を示す図である。It is a figure which shows an example of the BB winning game lock lottery table in the 2nd Embodiment of this invention. 本発明の第2の実施形態における次レバー遊技ロック抽籤テーブルの一例を示す図である。It is a figure which shows an example of the next lever game lock lottery table in the 2nd Embodiment of this invention. 本発明の第2の実施形態における通常時内部モード移行抽籤テーブルの一例を示す図である。It is a figure which shows an example of the normal time internal mode transfer lottery table in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるCZ抽籤テーブルの一例を示す図である。It is a figure which shows an example of the CZ lottery table in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるCZ当籤時モード移行抽籤テーブルの一例を示す図である。It is a figure which shows an example of the CZ winning time mode transfer lottery table in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるCZ前兆モード抽籤テーブルの一例を示す図である。It is a figure which shows an example of the CZ precursor mode lottery table in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるCZ前兆ゲーム数抽籤テーブルの一例を示す図である。It is a figure which shows an example of the CZ precursor game number lottery table in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるCZ前兆中モードアップ抽籤テーブルの一例を示す図である。It is a figure which shows an example of the CZ precursor sign mode up lottery table in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるCZ中直撃抽籤テーブルの一例を示す図である。It is a figure which shows an example of the direct hitting lottery table in CZ in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるCZ中ゲーム数抽籤テーブルの一例を示す図である。It is a figure which shows an example of the game number lottery table in CZ in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるループ継続抽籤テーブルの一例を示す図である。It is a figure which shows an example of the loop continuation lottery table in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるCZ中ポイント抽籤テーブルの一例を示す図である。It is a figure which shows an example of the point lottery table in CZ in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるCZ中コンボポイント抽籤テーブルの一例を示す図である。It is a figure which shows an example of the combo point lottery table in CZ in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるCZ中当籤ポイント抽籤テーブルの一例を示す図である。It is a figure which shows an example of the CZ winning point lottery table in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるCZジャッジゲーム数抽籤テーブルの一例を示す図である。It is a figure which shows an example of the CZ judge game number lottery table in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるSP玉獲得抽籤テーブル(ART準備中)の一例を示す図である。It is a figure which shows an example of SP ball acquisition lottery table (ART preparation) in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるSP玉獲得抽籤テーブル(SBB中)の一例を示す図である。It is a figure which shows an example of SP ball acquisition lottery table (in SBB) in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるSP玉獲得抽籤テーブル(ABB中)の一例を示す図である。It is a figure which shows an example of SP ball acquisition lottery table (in ABB) in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるSP玉個数抽籤テーブルの一例を示す図である。It is a figure which shows an example of SP ball number lottery table in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるWBB中ART抽籤テーブルの一例を示す図である。It is a figure which shows an example of ART lottery table in WBB in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるWBB後モード移行抽籤テーブルの一例を示す図である。It is a figure which shows an example of the mode transfer lottery table after WBB in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるARTテーブル抽籤テーブルの一例を示す図である。It is a figure which shows an example of the ART table lottery table in the 2nd Embodiment of this invention. 本発明の第2の実施形態における初期SSポイント抽籤テーブルの一例を示す図である。It is a figure which shows an example of the initial stage SS point lottery table in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるARTランク移行抽籤テーブルの一例を示す図である。It is a figure which shows an example of the ART rank transfer lottery table in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるARTモード移行抽籤テーブルの一例を示す図である。It is a figure which shows an example of the ART mode transfer lottery table in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるART中モード抽籤テーブルの一例を示す図である。It is a figure which shows an example of the mode lottery table during ART in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるART中前兆ゲーム数抽籤テーブルの一例を示す図である。It is a figure which shows an example of the ART early warning game number lottery table in the 2nd Embodiment of this invention. 本発明の第2の実施形態における停止時ロック契機抽籤テーブルの一例を示す図である。It is a figure which shows an example of the lock opportunity lottery table at the time of a stop in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるBARを狙え演出抽籤テーブルの一例を示す図である。It is a figure which shows an example of the effect lottery table aiming at BAR in the 2nd Embodiment of this invention. 本発明の第2の実施形態における疑似BB振り分け抽籤テーブル(ART残りゲーム数0〜9)の一例を示す図である。It is a figure which shows an example of the pseudo BB distribution lottery table (ART remaining game number 0-9) in the 2nd Embodiment of this invention. 本発明の第2の実施形態における疑似BB振り分け抽籤テーブル(ART残りゲーム数10〜19)の一例を示す図である。It is a figure which shows an example of the pseudo BB distribution lottery table (10 to 19 remaining ART games) in the second embodiment of the present invention. 本発明の第2の実施形態における疑似BB振り分け抽籤テーブル(AR残りゲーム数20〜29)の一例を示す図である。It is a figure which shows an example of the pseudo BB distribution lottery table (AR remaining game numbers 20-29) in the 2nd Embodiment of this invention. 本発明の第2の実施形態における疑似BB振り分け抽籤テーブル(ART残りゲーム数30〜39)の一例を示す図である。It is a figure which shows an example of the pseudo BB distribution lottery table (ART remaining game numbers 30-39) in the 2nd Embodiment of this invention. 本発明の第2の実施形態における疑似BB振り分け抽籤テーブル(ART残りゲーム数40〜49)の一例を示す図である。It is a figure which shows an example of the pseudo BB distribution lottery table (ART remaining game numbers 40-49) in the 2nd Embodiment of this invention. 本発明の第2の実施形態における疑似BB振り分け抽籤テーブル(ART残りゲーム数50〜59)の一例を示す図である。It is a figure which shows an example of the pseudo BB distribution lottery table (ART remaining game numbers 50-59) in the 2nd Embodiment of this invention. 本発明の第2の実施形態における疑似BB振り分け抽籤テーブル(ART残りゲーム数60〜69)の一例を示す図である。It is a figure which shows an example of the pseudo BB distribution lottery table (ART remaining game numbers 60-69) in the 2nd Embodiment of this invention. 本発明の第2の実施形態における疑似BB振り分け抽籤テーブル(ART残りゲーム数70〜79)の一例を示す図である。It is a figure which shows an example of the pseudo BB distribution lottery table (ART remaining game numbers 70-79) in the 2nd Embodiment of this invention. 本発明の第2の実施形態における疑似BB振り分け抽籤テーブル(ART残りゲーム数80〜89)の一例を示す図である。It is a figure which shows an example of the pseudo BB distribution lottery table (ART remaining game numbers 80-89) in the 2nd Embodiment of this invention. 本発明の第2の実施形態における疑似BB振り分け抽籤テーブル(ART残りゲーム数90〜99)の一例を示す図である。It is a figure which shows an example of the pseudo BB distribution lottery table (ART remaining game numbers 90-99) in the 2nd Embodiment of this invention. 本発明の第2の実施形態における疑似BB振り分け抽籤テーブル(ART残りゲーム数100)の一例を示す図である。It is a figure which shows an example of the pseudo BB distribution lottery table (ART remaining game number 100) in the 2nd Embodiment of this invention. 本発明の第2の実施形態における疑似BB振り分け優遇抽籤テーブル(ART残りゲーム数0〜9)の一例を示す図である。It is a figure which shows an example of the pseudo BB distribution preferential lottery table (ART remaining game number 0-9) in the 2nd Embodiment of this invention. 本発明の第2の実施形態における疑似BB振り分け優遇抽籤テーブル(ART残りゲーム数10〜19)の一例を示す図である。It is a figure which shows an example of the pseudo BB distribution preferential lottery table (ART remaining game numbers 10-19) in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるSSポイント抽籤テーブルの一例を示す図である。It is a figure which shows an example of SS point lottery table in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるS8中種別抽籤テーブルの一例を示す図である。It is a figure which shows an example of the classification lottery table in S8 in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるS8中疑似BB抽籤テーブルの一例を示す図である。It is a figure which shows an example of the pseudo BB lottery table in S8 in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるVBB中上乗せ発生抽籤テーブルの一例を示す図である。It is a figure which shows an example of the addition occurrence lottery table in VBB in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるRZ中復帰抽籤テーブルの一例を示す図である。It is a figure which shows an example of the return lottery table in RZ in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるRZ中復帰ゲーム数抽籤テーブルの一例を示す図である。It is a figure which shows an example of the return game number lottery table during RZ in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるRZ中復帰時ロック抽籤テーブル(復帰ゲーム数30)の一例を示す図である。It is a figure which shows an example of the lock lottery table (return game number 30) at the time of return in RZ in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるRZ中復帰時ロック抽籤テーブル(復帰ゲーム数50)の一例を示す図である。It is a figure which shows an example of the lock lottery table (recovery game number 50) at the time of return in RZ in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるRZ中復帰時ロック抽籤テーブル(復帰ゲーム数70)の一例を示す図である。It is a figure which shows an example of the lock lottery table (recovery game number 70) at the time of return in RZ in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるRZ中復帰時ロック抽籤テーブル(疑似BB当籤)の一例を示す図である。It is a figure which shows an example of the lock lottery table (pseudo BB winning) at the time of return in RZ in the 2nd Embodiment of this invention. 本発明の第2の実施形態における設定変更時内部モード抽籤テーブルの一例を示す図である。It is a figure which shows an example of the internal mode lottery table at the time of a setting change in the 2nd Embodiment of this invention. 本発明の第2の実施形態における復帰チャレンジ演出カテゴリ抽籤テーブル(復帰ゲーム数30)の一例を示す図である。It is a figure which shows an example of the return challenge production category lottery table (return game number 30) in the 2nd Embodiment of this invention. 本発明の第2の実施形態における復帰チャレンジ演出カテゴリ抽籤テーブル(復帰ゲーム数50)の一例を示す図である。It is a figure which shows an example of the return challenge production category lottery table (return game number 50) in the 2nd Embodiment of this invention. 本発明の第2の実施形態における復帰チャレンジ演出カテゴリ抽籤テーブル(復帰ゲーム数70)の一例を示す図である。It is a figure which shows an example of the return challenge production category lottery table (return game number 70) in the 2nd Embodiment of this invention. 本発明の第2の実施形態における復帰チャレンジ演出カテゴリ抽籤テーブル(疑似BB)の一例を示す図である。It is a figure which shows an example of the return challenge production category lottery table (pseudo BB) in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるパフォーマンスチャレンジ演出内容抽籤テーブル(復帰ゲーム数30)の一例を示す図である。It is a figure which shows an example of the performance challenge production content lottery table (return game number 30) in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるパフォーマンスチャレンジ演出内容抽籤テーブル(復帰ゲーム数50)の一例を示す図である。It is a figure which shows an example of the performance challenge effect content lottery table (50 return games) in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるパフォーマンスチャレンジ演出内容抽籤テーブル(復帰ゲーム数70)の一例を示す図である。It is a figure which shows an example of the performance challenge production content lottery table (return game number 70) in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるパフォーマンスチャレンジ演出内容抽籤テーブル(疑似BB)の一例を示す図である。It is a figure which shows an example of the performance challenge effect content lottery table (pseudo BB) in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるジャンピングチャレンジ演出内容抽籤テーブル(復帰ゲーム数30)の一例を示す図である。It is a figure which shows an example of the jumping challenge production content lottery table (return game number 30) in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるジャンピングチャレンジ演出内容抽籤テーブル(復帰ゲーム数50)の一例を示す図である。It is a figure which shows an example of the jumping challenge production content lottery table (returning game number 50) in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるジャンピングチャレンジ演出内容抽籤テーブル(復帰ゲーム数70)の一例を示す図である。It is a figure which shows an example of the jumping challenge production content lottery table (70 return games) in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるジャンピングチャレンジ演出内容抽籤テーブル(疑似BB)の一例を示す図である。It is a figure which shows an example of the jumping challenge production content lottery table (pseudo BB) in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるシューティングチャレンジ演出内容抽籤テーブル(復帰ゲーム数30)の一例を示す図である。It is a figure which shows an example of the shooting challenge effect content lottery table (return game number 30) in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるシューティングチャレンジ演出内容抽籤テーブル(復帰ゲーム数50)の一例を示す図である。It is a figure which shows an example of the shooting challenge effect content lottery table (return game number 50) in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるシューティングチャレンジ演出内容抽籤テーブル(復帰ゲーム数70)の一例を示す図である。It is a figure which shows an example of the shooting challenge effect content lottery table (return game number 70) in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるシューティングチャレンジ演出内容抽籤テーブル(疑似BB)の一例を示す図である。It is a figure which shows an example of the shooting challenge production content lottery table (pseudo BB) in the 2nd Embodiment of this invention. 本発明の第2の実施形態における遊技機の主制御回路により実行されるメイン処理(主要動作処理)の例を示すフローチャートである。It is a flowchart which shows the example of the main process (main operation process) performed by the main control circuit of the game machine in the 2nd Embodiment of this invention. 本発明の第2の実施形態における図柄設定処理の例を示すフローチャートである。It is a flowchart which shows the example of the symbol setting process in the 2nd Embodiment of this invention. 本発明の第2の実施形態における遊技ロック抽籤処理の例を示すフローチャートである。It is a flowchart which shows the example of the game lock lottery process in the 2nd Embodiment of this invention. 本発明の第2の実施形態における状態別制御処理の例を示すフローチャートである。It is a flowchart which shows the example of the control process classified by state in the 2nd Embodiment of this invention. 本発明の第2の実施形態における通常中スタート時処理の例を示すフローチャートである。It is a flowchart which shows the example of the process at the time of a normal start in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるCZ前兆処理の例を示すフローチャートである。It is a flowchart which shows the example of the CZ precursor process in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるCZ中スタート時処理の例を示すフローチャートである。It is a flowchart which shows the example of the process at the time of the start in CZ in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるCZ中スタート時処理の例を示すフローチャートである。It is a flowchart which shows the example of the process at the time of the start in CZ in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるCZジャッジゲーム中処理の例を示すフローチャートである。It is a flowchart which shows the example of the process during CZ judge game in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるART準備中スタート時処理の例を示すフローチャートである。It is a flowchart which shows the example of the process at the time of the start in ART preparation in the 2nd Embodiment of this invention. 本発明の第2の実施形態における通常ART中スタート時処理の例を示すフローチャートである。It is a flowchart which shows the example of the process at the time of start in normal ART in the 2nd Embodiment of this invention. 本発明の第2の実施形態における通常ART中スタート時処理の例を示すフローチャートである。It is a flowchart which shows the example of the process at the time of start in normal ART in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるRZ中処理の例を示すフローチャートである。It is a flowchart which shows the example of the process in RZ in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるART中前兆処理の例を示すフローチャートである。It is a flowchart which shows the example of the ART warning sign process in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるART中前兆処理の例を示すフローチャートである。It is a flowchart which shows the example of the ART warning sign process in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるS8中スタート時処理の例を示すフローチャートである。It is a flowchart which shows the example of the process at the time of start in S8 in the 2nd Embodiment of this invention. 本発明の第2の実施形態における疑似BB中スタート時処理の例を示すフローチャートである。It is a flowchart which shows the example of the process at the time of start in pseudo BB in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるBB中スタート時処理の例を示すフローチャートである。It is a flowchart which shows the example of the process at the time of BB start in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるBB中スタート時処理の例を示すフローチャートである。It is a flowchart which shows the example of the process at the time of BB start in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるボーナスチェック処理の例を示すフローチャートである。It is a flowchart which shows the example of the bonus check process in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるRTチェック処理の例を示すフローチャートである。It is a flowchart which shows the example of the RT check process in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるサブCPUにより行われる主基板通信タスクの例を示すフローチャートである。It is a flowchart which shows the example of the main board | substrate communication task performed by the sub CPU in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるサブCPUにより行われる演出登録タスクの例を示すフローチャートである。It is a flowchart which shows the example of the production registration task performed by the sub CPU in the 2nd Embodiment of this invention. 本発明の第2の実施形態における演出内容決定処理の例を示すフローチャートである。It is a flowchart which shows the example of the production content determination process in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるスタートコマンド受信時処理の例を示すフローチャートである。It is a flowchart which shows the example of the process at the time of the start command reception in the 2nd Embodiment of this invention. 本発明の第2の実施形態におけるリール停止コマンド受信時処理の例を示すフローチャートである。It is a flowchart which shows the example of the process at the time of the reel stop command reception in the 2nd Embodiment of this invention.

1.第1の実施形態
以下、本発明の第1の実施形態に係る遊技機としてパチスロを例に挙げ、図面を参照しながら、その構成及び動作について説明する。なお、本実施形態では、ボーナス作動機能及びART機能を備えたパチスロについて説明する。
1. First Embodiment Hereinafter, a pachislot machine will be exemplified as a gaming machine according to a first embodiment of the present invention, and the configuration and operation thereof will be described with reference to the drawings. In the present embodiment, a pachislot machine having a bonus operation function and an ART function will be described.

<機能フロー>
まず、図1を参照して、パチスロの機能フローについて説明する。本実施形態のパチスロでは、遊技を行うための遊技媒体としてメダルを用いる。なお、遊技媒体としては、メダル以外にも、例えば、コイン、遊技球、遊技用のポイントデータ又はトークン等を適用することもできる。
<Function flow>
First, the functional flow of the pachislot will be described with reference to FIG. In the pachislot machine of this embodiment, medals are used as game media for playing games. In addition to medals, for example, coins, game balls, game point data, tokens, or the like can be applied as game media.

遊技者によりパチスロにメダルが投入され、スタートレバーが操作されると、予め定められた数値範囲(例えば、0〜65535)の乱数から1つの値(以下、乱数値という)が抽出される。   When a player inserts a medal into the pachislot and operates the start lever, one value (hereinafter referred to as a random value) is extracted from random numbers in a predetermined numerical range (for example, 0 to 65535).

内部抽籤手段は、抽出された乱数値に基づいて抽籤を行い、内部当籤役を決定する。この内部抽籤手段は、後述の主制御回路が備える各種処理手段(処理機能)の一つである。内部当籤役の決定により、後述の有効ライン(入賞判定ライン)に沿って表示を行うことを許可する図柄の組合せが決定される。なお、図柄の組合せの種別としては、メダルの払い出し、再遊技(リプレイ)の作動、ボーナスの作動等といった特典が遊技者に与えられる「入賞」に係るものと、それ以外のいわゆる「はずれ」に係るものとが設けられる。なお、以下では、メダルの払い出しに係る役を「小役」と称し、再遊技(リプレイ)の作動に係る役を「リプレイ役」と称する。また、ボーナスの作動(ボーナスゲーム)に係る役を「ボーナス役」ともいう。   The internal lottery means performs lottery based on the extracted random number value and determines an internal winning combination. This internal lottery means is one of various processing means (processing functions) provided in a main control circuit described later. By determining the internal winning combination, a combination of symbols that permits display along an after-mentioned effective line (winning determination line) is determined. The types of symbol combinations include those related to “winning” in which benefits such as payout of medals, re-playing (replay) operation, bonus operation, etc. are given to the player, and other so-called “out of”. Such a thing is provided. In the following, a combination relating to the payout of medals is referred to as a “small combination”, and a combination relating to replay (replay) operation is referred to as a “replay combination”. In addition, a combination related to a bonus operation (bonus game) is also referred to as a “bonus combination”.

また、スタートレバーが操作されると、複数のリールの回転が行われる。その後、遊技者により所定のリールに対応するストップボタンが押されると、リール停止制御手段は、内部当籤役とストップボタンが押されたタイミングとに基づいて、該当するリールの回転を停止する制御を行う。このリール停止制御手段は、後述の主制御回路が備える各種処理手段(処理機能)の一つである。   Further, when the start lever is operated, a plurality of reels are rotated. Thereafter, when the player presses the stop button corresponding to the predetermined reel, the reel stop control means performs control to stop the rotation of the corresponding reel based on the internal winning combination and the timing when the stop button is pressed. Do. The reel stop control means is one of various processing means (processing functions) provided in a main control circuit described later.

パチスロでは、基本的に、ストップボタンが押されたときから規定時間(190msec)内に、該当するリールの回転を停止する制御が行われる。本実施形態では、この規定時間内にリールの回転に伴って移動する図柄の数を「滑り駒数」という。そして、本実施形態では、規定期間が190msecである場合には、滑り駒数の最大数(最大滑り駒数)を図柄4個分に定める。   In the pachi-slot, basically, control for stopping the rotation of the corresponding reel is performed within a specified time (190 msec) from when the stop button is pressed. In the present embodiment, the number of symbols that move with the rotation of the reel within the specified time is referred to as “the number of sliding pieces”. In the present embodiment, when the specified period is 190 msec, the maximum number of sliding symbols (maximum number of sliding symbols) is determined for four symbols.

リール停止制御手段は、入賞に係る図柄の組合せ表示を許可する内部当籤役が決定されているときは、通常、190msec(図柄4駒分)の規定時間内に、その図柄の組合せが有効ラインに沿って極力表示されるようにリールの回転を停止させる。また、リール停止制御手段は、規定時間を利用して、内部当籤役によってその表示が許可されていない図柄の組合せが有効ラインに沿って表示されないようにリールの回転を停止させる。   The reel stop control means, when the internal winning combination permitting the symbol combination display related to the winning is determined, normally, the symbol combination is placed on the active line within a specified time of 190 msec (four symbols). The rotation of the reel is stopped so as to display as much as possible. In addition, the reel stop control means stops the rotation of the reel using a specified time so that the combination of symbols that are not permitted to be displayed by the internal winning combination is not displayed along the active line.

このようにして、複数のリールの回転がすべて停止されると、入賞判定手段は、有効ラインに沿って表示された図柄の組合せが、入賞に係るものであるか否かの判定を行う。この入賞判定手段もまた、後述の主制御回路が備える各種処理手段(処理機能)の一つである。そして、表示された図柄の組合せが、入賞判定手段により入賞に係るものであると判定されると、メダルの払い出し等の特典が遊技者に与えられる。パチスロでは、以上のような一連の流れが1回の遊技(単位遊技)として行われる。   In this way, when all the rotations of the plurality of reels are stopped, the winning determination means determines whether or not the combination of symbols displayed along the active line relates to winning. This winning determination means is also one of various processing means (processing functions) provided in the main control circuit described later. Then, when the combination of the displayed symbols is determined to be related to winning by the winning determination means, a bonus such as a medal payout is given to the player. In the pachislot, a series of flows as described above is performed as one game (unit game).

また、パチスロでは、前述した一連の遊技動作の流れの中で、表示装置などによる映像の表示、各種ランプによる光の出力、スピーカによる音の出力、或いは、これらの組合せを利用して様々な演出が行われる。   Also, in the pachislot, in the series of gaming operations described above, various effects can be achieved by displaying images on a display device, outputting light from various lamps, outputting sound from a speaker, or a combination thereof. Is done.

具体的には、スタートレバーが操作されると、上述した内部当籤役の決定に用いられた乱数値とは別に、演出用の乱数値が抽出される。演出用の乱数値が抽出されると、演出内容決定手段は、内部当籤役に対応づけられた複数種類の演出内容の中から今回実行する演出を抽籤により決定する。この演出内容決定手段は、後述の副制御回路が備える各種処理手段(処理機能)の一つである。   Specifically, when the start lever is operated, a random number value for presentation is extracted separately from the random number value used for determining the internal winning combination described above. When the effect random number is extracted, the effect content determination means determines the effect to be executed this time from lots of effect contents associated with the internal winning combination by lottery. This effect content determination means is one of various processing means (processing functions) provided in a sub-control circuit described later.

次いで、演出内容決定手段により演出内容が決定されると、演出実行手段は、リールの回転開始時、各リールの回転停止時、入賞の有無の判定時等の各契機に連動させて対応する演出を実行する。このように、パチスロでは、例えば、内部当籤役に対応づけられた演出内容を実行することによって、決定された内部当籤役(言い換えると、狙うべき図柄の組合せ)を知る機会又は予想する機会が遊技者に提供され、遊技者の興味の向上を図ることができる。   Next, when the content of the effect is determined by the effect content determination means, the effect execution means responds in conjunction with each opportunity such as when the rotation of the reel starts, when the rotation of each reel stops, or when the presence or absence of a prize is determined. Execute. In this way, in the pachislot, for example, by executing the production contents associated with the internal winning combination, there is an opportunity to know or predict the determined internal winning combination (in other words, the combination of symbols to be aimed at) It is provided to the player and the player's interest can be improved.

<パチスロの構造>
次に、図2〜図4を参照して、本発明の第1の実施形態に係るパチスロの構造について説明する。
<Pachislot structure>
Next, the structure of the pachislot machine according to the first embodiment of the present invention will be described with reference to FIGS.

[外観構造]
図2は、パチスロ1の外部構造を示す斜視図である。
[Appearance structure]
FIG. 2 is a perspective view showing the external structure of the pachi-slot 1.

パチスロ1は、図2に示すように、外装体(遊技機本体)2を備える。外装体2は、リールや回路基板等を収容するキャビネット2aと、キャビネット2aの開口を開閉可能に取り付けられるフロントドア2bとを有する。   As shown in FIG. 2, the pachislot 1 includes an exterior body (game machine main body) 2. The exterior body 2 includes a cabinet 2a that houses a reel, a circuit board, and the like, and a front door 2b that is attached so that the opening of the cabinet 2a can be opened and closed.

キャビネット2aの内部には、3つのリール3L,3C,3R(変動表示手段、表示列)が横一列に並べて設けられている。以下、各リール3L,3C,3R(メインリール)を、それぞれ左リール3L、中リール3C、右リール3Rともいう。各リール3L,3C,3Rは、円筒状に形成されたリール本体と、リール本体の周面に装着された透光性のシート材を有する。そして、シート材の表面には、複数(例えば20個)の図柄が周方向(リールの回転方向)に沿って所定の間隔をあけて描かれている。   Inside the cabinet 2a, three reels 3L, 3C, 3R (variable display means, display columns) are provided in a horizontal row. Hereinafter, the reels 3L, 3C, and 3R (main reels) are also referred to as a left reel 3L, a middle reel 3C, and a right reel 3R, respectively. Each reel 3L, 3C, 3R has a reel body formed in a cylindrical shape and a translucent sheet material mounted on the peripheral surface of the reel body. A plurality of (for example, 20) symbols are drawn on the surface of the sheet material at predetermined intervals along the circumferential direction (reel rotation direction).

フロントドア2bは、ドア本体9と、フロントパネル10と、腰部パネル12と、台座部13とを備える。ドア本体9は、ヒンジ(不図示)を用いてキャビネット2aに開閉可能に取り付けられる。ヒンジは、パチスロ1の前方側(遊技者側)から見て、ドア本体9の左側の側端部に設けられる。   The front door 2 b includes a door body 9, a front panel 10, a waist panel 12, and a pedestal portion 13. The door body 9 is attached to the cabinet 2a so as to be openable and closable using a hinge (not shown). The hinge is provided at the left side end of the door body 9 when viewed from the front side (player side) of the pachi-slot 1.

フロントパネル10は、ドア本体9の上部に設けられている。このフロントパネル10は、開口10aを有する枠状部材で構成される。フロントパネル10の開口10aは、表示装置カバー30によって塞がれ、表示装置カバー30は、キャビネット2aの内部に配置された後述の表示装置11と対向して配置される。   The front panel 10 is provided on the upper portion of the door body 9. The front panel 10 is constituted by a frame-like member having an opening 10a. The opening 10a of the front panel 10 is closed by the display device cover 30, and the display device cover 30 is disposed to face a display device 11 described later disposed inside the cabinet 2a.

表示装置カバー30は、黒色の半透明な合成樹脂により形成される。それゆえ、遊技者は、後述の表示装置11により表示された映像(画像)を、表示装置カバー30を介して視認することができる。 また、本実施形態では、表示装置カバー30を黒色の半透明な
合成樹脂で形成することにより、キャビネット2a内への外光の入り込みを抑制して、表示装置11により表示された映像(画像)を鮮明に視認できるようにしている。
The display device cover 30 is formed of a black translucent synthetic resin. Therefore, the player can visually recognize the video (image) displayed on the display device 11 described later via the display device cover 30. In the present embodiment, the display device cover 30 is formed of a black translucent synthetic resin, thereby suppressing the entry of external light into the cabinet 2a and the image (image) displayed by the display device 11. Is clearly visible.

フロントパネル10には、ランプ群21が設けられている。ランプ群21は、例えば、遊技者側から見て、フロントパネル10の上部に設けられたランプ21a、21bを含む。ランプ群21を構成する各ランプは、LED(Light Emitting Diode)等で構成され(後述の図7中のLED群85参照)、演出内容に対応するパターンで、光を点灯及び消灯する。   A lamp group 21 is provided on the front panel 10. The lamp group 21 includes, for example, lamps 21 a and 21 b provided on the upper portion of the front panel 10 when viewed from the player side. Each lamp constituting the lamp group 21 is configured by an LED (Light Emitting Diode) or the like (refer to an LED group 85 in FIG. 7 described later), and turns on and off the light in a pattern corresponding to the contents of effects.

腰部パネル12は、ドア本体9の略中央部に設けられる。腰部パネル12は、任意の画像が描かれた装飾パネルと、この装飾パネルを背面側から照明するための光を出射する光源(後述のLED群85に含まれるLED)とを有する。   The waist panel 12 is provided at a substantially central portion of the door body 9. The waist panel 12 includes a decorative panel on which an arbitrary image is drawn, and a light source (LED included in an LED group 85 described later) that emits light for illuminating the decorative panel from the back side.

台座部13は、フロントパネル10と腰部パネル12との間に設けられる。台座部13には、図柄表示領域4と、遊技者による操作の対象となる各種装置(メダル投入口14、MAXベットボタン15a、1ベットボタン15b、スタートレバー16、3つのストップボタン17L,17C,17R、精算ボタン(不図示)等)とが設けられる。   The pedestal portion 13 is provided between the front panel 10 and the waist panel 12. The pedestal 13 includes a symbol display area 4 and various devices (medal slot 14, MAX bet button 15a, 1 bet button 15b, start lever 16, three stop buttons 17L, 17C, and the like to be operated by the player. 17R, a settlement button (not shown), and the like.

図柄表示領域4は、正面から見て、3つのリール3L,3C,3Rに重畳する領域で、かつ、3つのリール3L,3C,3Rより遊技者側の位置に配置されており、3つのリール3L,3C,3Rを視認可能にするサイズを有する。この図柄表示領域4は、表示窓としての機能を果たすものであり、その背後に設けられた各リール3L,3C,3Rを視認することが可能な構成になっている。以下、図柄表示領域4を、リール表示窓4という。   The symbol display area 4 is an area that overlaps with the three reels 3L, 3C, and 3R when viewed from the front, and is arranged at a position closer to the player than the three reels 3L, 3C, and 3R. 3L, 3C, 3R has a size that enables visual recognition. The symbol display area 4 functions as a display window, and is configured so that each reel 3L, 3C, 3R provided behind the display window 4 can be visually recognized. Hereinafter, the symbol display area 4 is referred to as a reel display window 4.

リール表示窓4は、その背後に設けられた3つのリール3L,3C,3Rの回転が停止されたとき、各リールの周面に設けられた複数の図柄のうち、連続して配置された3つの図柄がその枠内に表示されるように構成されている。すなわち、3つのリール3L,3C,3Rの回転が停止されたとき、リール表示窓4の枠内には、リール毎に上段、中段及び下段の各領域にそれぞれ1個の図柄(合計で3個)が表示される(リール表示窓4の枠内には、3行×3列の態様で図柄が表示される)。そして、本実施形態では、リール表示窓4の枠内において、左リール3Lの中段領域、中リール3Cの中段領域、及び、右リール3Rの中段領域を結ぶ擬似的なライン(センターライン)を、入賞か否かの判定を行う有効ラインとして定義する。   When the rotation of the three reels 3L, 3C, 3R provided behind the reel display window 4 is stopped, the reel display window 4 is continuously arranged among a plurality of symbols provided on the peripheral surface of each reel. Two symbols are displayed in the frame. That is, when the rotation of the three reels 3L, 3C, 3R is stopped, one symbol (three in total) is placed in each of the upper, middle, and lower regions for each reel within the frame of the reel display window 4. ) Is displayed (in the frame of the reel display window 4, symbols are displayed in the form of 3 rows × 3 columns). In the present embodiment, a pseudo line (center line) connecting the middle stage area of the left reel 3L, the middle stage area of the middle reel 3C, and the middle stage area of the right reel 3R within the frame of the reel display window 4, It is defined as an effective line for determining whether or not a prize is won.

リール表示窓4は、台座部13に設けられた枠部材31の開口により形成される。また、リール表示窓4を画成する枠部材31の下方には、略水平面の台座領域が設けられる。そして、遊技者側から見て、台座領域の右側にはメダル投入口14が設けられ、左側にはMAXベットボタン15a及び1ベットボタン15bが設けられる。   The reel display window 4 is formed by an opening of a frame member 31 provided on the pedestal portion 13. A substantially horizontal plane base region is provided below the frame member 31 that defines the reel display window 4. When viewed from the player side, a medal slot 14 is provided on the right side of the pedestal area, and a MAX bet button 15a and a 1 bet button 15b are provided on the left side.

メダル投入口14は、遊技者によって外部からパチスロ1に投下されるメダルを受け入れるために設けられる。メダル投入口14から受け入れられたメダルは、予め設定された所定枚数(例えば3枚)を上限として1回の遊技に使用され、所定枚数を超えたメダルの枚数分は、パチスロ1の内部に預けることができる(いわゆるクレジット機能(遊技媒体貯留手段))。   The medal slot 14 is provided to accept a medal dropped on the pachislot 1 from the outside by the player. The medals accepted from the medal slot 14 are used for one game up to a predetermined number (for example, three) set in advance, and the number of medals exceeding the predetermined number are deposited inside the pachislot 1. (So-called credit function (game medium storage means)).

MAXベットボタン15a及び1ベットボタン15bは、キャビネット2aの内部に預けられているメダルから1回の遊技に使用する枚数を決定するために設けられる。なお、MAXベットボタン15aの内部には、メダル投入が可能な時に点灯するベットボタンLED(不図示)が設けられている。また、精算ボタンは、パチスロ1の内部に預けられているメダルを外部に引き出す(排出する)ために設けられる。   The MAX bet button 15a and the 1 bet button 15b are provided for determining the number of coins used for one game from medals deposited in the cabinet 2a. Note that a bet button LED (not shown) that is lit when a medal can be inserted is provided inside the MAX bet button 15a. The checkout button is provided to draw out (discharge) medals deposited inside the pachislot machine 1 to the outside.

なお、遊技者がMAXベットボタン15aを押下操作すると、単位遊技のベット枚数(3枚)のメダルが投入され、有効ラインが有効化される。一方、1ベットボタン15bが1回、押下操作される度に1枚のメダルが投入される。1ベットボタン15bが3回操作されると、単位遊技のベット枚数(3枚)のメダルが投入され、有効ラインが有効化される。   When the player depresses the MAX bet button 15a, medals corresponding to the number of bets (3) in the unit game are inserted and the effective line is activated. On the other hand, each time the 1-bet button 15b is pressed, one medal is inserted. When the 1-bet button 15b is operated three times, medals for the number of bets (3) in the unit game are inserted and the active line is activated.

なお、以下では、MAXベットボタン15aの操作、1ベットボタン15bの操作及びメダル投入口14にメダルを投入する操作(遊技を行うためにメダルを投入する操作)をいずれも「投入操作」という。   Hereinafter, the operation of the MAX bet button 15a, the operation of the 1 bet button 15b, and the operation of inserting a medal into the medal insertion slot 14 (operation of inserting a medal for playing a game) are all referred to as “insertion operation”.

スタートレバー16は、全てのリール(3L,3C,3R)の回転を開始するために設けられる。ストップボタン17L,17C,17Rは、それぞれ、左リール3L、中リール3C、右リール3Rに対応づけて設けられ、各ストップボタンは対応するリールの回転を停止するために設けられる。以下、ストップボタン17L,17C,17Rを、それぞれ左ストップボタン17L、中ストップボタン17C、右ストップボタン17Rともいう。   The start lever 16 is provided to start rotation of all reels (3L, 3C, 3R). The stop buttons 17L, 17C, and 17R are provided in association with the left reel 3L, the middle reel 3C, and the right reel 3R, respectively, and each stop button is provided to stop the rotation of the corresponding reel. Hereinafter, the stop buttons 17L, 17C, and 17R are also referred to as a left stop button 17L, a middle stop button 17C, and a right stop button 17R, respectively.

また、リール表示窓4の下方の略水平面の台座領域の略中央には、情報表示器6が設けられる。なお、情報表示器6は、透明の窓カバー(不図示)によって覆われている。   In addition, an information display 6 is provided in the approximate center of the pedestal region on a substantially horizontal plane below the reel display window 4. The information display 6 is covered with a transparent window cover (not shown).

情報表示器6には、特典として遊技者に対して払い出されるメダルの枚数(以下、「払出枚数」という)の情報を遊技者に対してデジタル表示(報知)するための2桁の7セグメントLED(以下、「7セグLED」という)や、パチスロ1の内部に預けられているメダルの枚数(以下、「クレジット枚数」という)などの情報を遊技者に対してデジタル表示(報知)するための2桁の7セグLEDが設けられる。なお、本実施形態では、メダルの払出枚数表示用の2桁の7セグLEDは、エラー発生及びエラー種別の情報を遊技者に対してデジタル表示(報知)するための2桁の7セグLEDとしても用いられる。それゆえ、エラー発生時には、メダルの払出枚数表示用の2桁の7セグLEDの表示態様は、払出枚数の表示態様からエラー種別の情報の表示態様に切り替わる。   The information display 6 has a 2-digit 7-segment LED for digitally displaying (notifying) information on the number of medals to be paid out to the player as a privilege (hereinafter referred to as “paid-out number”). (Hereinafter referred to as “7-segment LED”) and information such as the number of medals deposited inside the pachislot machine 1 (hereinafter referred to as “credit number”) for digital display (notification) to the player A 2-digit 7-segment LED is provided. In this embodiment, the 2-digit 7-segment LED for displaying the number of paid-out medals is a 2-digit 7-segment LED for digitally displaying (notifying) information about the occurrence of an error and the error type to the player. Is also used. Therefore, when an error occurs, the display mode of the 2-digit 7-segment LED for displaying the number of paid-out medals is switched from the display mode of the paid-out number to the display mode of the error type information.

さらに、情報表示器6には、内部当籤役として決定された役に応じた図柄組合せを有効ラインに沿って表示するために必要な停止操作の情報を報知する指示モニタ(不図示)が設けられている。指示モニタ(指示表示器)は、例えば、2桁の7セグメントLEDにより構成される。そして、指示モニタでは、報知する停止操作の情報と一義的に対応する態様で、2桁の7セグLEDが点灯、点滅又は消灯することにより、遊技者に対して必要な停止操作の情報を報知する。   Further, the information display 6 is provided with an instruction monitor (not shown) for notifying information on a stop operation necessary for displaying a symbol combination corresponding to the combination determined as the internal winning combination along the effective line. ing. The instruction monitor (instruction display) is composed of, for example, a two-digit 7-segment LED. The instruction monitor informs the player of necessary stop operation information by turning on, blinking, or turning off the 2-digit 7-segment LED in a manner that uniquely corresponds to the stop operation information to be notified. To do.

なお、ここでいう、報知する停止操作の情報と一義的に対応する態様とは、例えば、押し順「1st(第1停止操作を左リール3Lに対して行うこと)」を報知する場合には指示モニタに数値「1」を表示し、押し順「2nd(第1停止操作を中リール3Cに対して行うこと)」を報知する場合には指示モニタに数値「2」を表示し、押し順「3rd(第1停止操作を右リール3Rに対して行うこと)」を報知する場合には指示モニタに数値「3」を表示するなどの態様のことである。なお、指示モニタにおける停止操作の情報の報知態様(後述のメイン側で決定されるナビデータ)については、後述の図63を参照しながら後で詳述する。   Note that the aspect uniquely corresponding to the information of the stop operation to be notified here is, for example, in the case of informing the pressing order “1st (perform the first stop operation on the left reel 3L)”. When the numerical value “1” is displayed on the instruction monitor and the push order “2nd (perform the first stop operation on the middle reel 3C)” is notified, the numerical value “2” is displayed on the instruction monitor and the push order In a case where “3rd (perform the first stop operation on the right reel 3R)” is notified, a numerical value “3” is displayed on the instruction monitor. It should be noted that the notification mode of the stop operation information in the instruction monitor (navigation data determined on the main side described later) will be described in detail later with reference to FIG. 63 described later.

情報表示器6は、後述の図7に示すように、ドア中継基板68及び遊技作動表示基板81を介して主制御基板71に電気的に接続され、情報表示器6の表示動作は、主制御基板71内の後述の主制御回路90により制御される。また、上述した各種7セグLEDの制御方式は、ダイナミック点灯制御である。   The information display 6 is electrically connected to the main control board 71 via a door relay board 68 and a game operation display board 81 as shown in FIG. 7 described later. The display operation of the information display 6 is controlled by the main control board. It is controlled by a later-described main control circuit 90 in the substrate 71. Moreover, the control method of the various 7-segment LEDs described above is dynamic lighting control.

なお、本実施形態のパチスロ1では、主制御基板71により制御される指示モニタに加えて、副制御基板72により制御される他の手段を用いて停止操作の情報を報知する構成を設ける。具体的には、後述のプロジェクタ機構211及び表示ユニット212(図3及び後述の図7参照)により構成される後述の表示装置11により停止操作の情報を報知する。   In the pachislot machine 1 of this embodiment, in addition to the instruction monitor controlled by the main control board 71, a configuration for notifying the stop operation information using other means controlled by the sub control board 72 is provided. Specifically, information on a stop operation is notified by a display device 11 described later configured by a projector mechanism 211 and a display unit 212 (see FIG. 3 and FIG. 7 described later).

このような構成を適用した場合、指示モニタにおける報知の態様と、副制御基板72により制御されるその他の手段における報知の態様とは、互いに異なる態様であってもよい。すなわち、指示モニタでは、報知する停止操作の情報と一義的に対応する態様で報知すればよく、必ずしも、停止操作の情報を直接的に報知する必要はない(例えば、指示モニタにおいて数値「1」が表示されたとしても、遊技者によっては報知内容を特定できない可能性もあり、直接的な報知とは言えない)。一方、後述の表示装置11等のその他の手段によるサブ側(副制御基板側)での報知では、停止操作の情報を直接的に報知してもよい。例えば、押し順「1st」を報知する場合、指示モニタでは報知する押し順と一義的に対応する数値「1」を表示するが、その他の手段(例えば、表示装置11等)では、左リール3Lに対して第1停止操作を行わせるための指示情報を直接的に報知してもよい。   When such a configuration is applied, the notification mode in the instruction monitor and the notification mode in other means controlled by the sub-control board 72 may be different from each other. That is, the instruction monitor may be notified in a manner that uniquely corresponds to the information on the stop operation to be notified, and does not necessarily need to notify the information on the stop operation directly (for example, the numerical value “1” in the instruction monitor). Even if is displayed, there is a possibility that the notification content cannot be specified depending on the player, which is not a direct notification). On the other hand, in the notification on the sub side (sub control board side) by other means such as the display device 11 described later, information on the stop operation may be directly notified. For example, when the push order “1st” is notified, the instruction monitor displays a numerical value “1” that uniquely corresponds to the push order to be notified, but other means (for example, the display device 11) displays the left reel 3L. The instruction information for performing the first stop operation may be directly notified.

このような構成のパチスロ1では、副制御基板72の制御だけでなく、主制御基板71の制御によっても、内部当籤役に応じた必要な停止操作の情報を報知することができる。また、このような停止操作の情報の報知の有無は、遊技状態に応じて制御されるようにしてもよい。例えば、後述の一般遊技状態(非ART遊技状態)では停止操作の情報を報知せずに、後述のART遊技状態(後述の図14参照)において停止操作の情報を報知するようにしてもよい。   In the pachislot machine 1 configured as described above, not only the control of the sub-control board 72 but also the control of the main control board 71 can notify information on necessary stop operation according to the internal winning combination. In addition, the presence / absence of notification of such stop operation information may be controlled according to the gaming state. For example, the stop operation information may be notified in the later-described ART game state (see FIG. 14 described later) without notifying the stop operation information in the later-described general game state (non-ART game state).

また、遊技者側から見て、リール表示窓4の左方には、サブ表示装置18が設けられる。サブ表示装置18は、図2に示すように、ドア本体9の前面部のうち、台座部13の略水平面の台座領域から略垂直に立設するように設けられる。サブ表示装置18は、液晶ディスプレイや有機EL(Electro-Luminescence)ディスプレイで構成され、各種情報を表示する。   Further, a sub display device 18 is provided on the left side of the reel display window 4 when viewed from the player side. As shown in FIG. 2, the sub display device 18 is provided so as to stand substantially vertically from a pedestal region in a substantially horizontal plane of the pedestal portion 13 in the front surface portion of the door body 9. The sub display device 18 includes a liquid crystal display or an organic EL (Electro-Luminescence) display, and displays various types of information.

また、サブ表示装置18の表示面上には、タッチセンサ19が設けられている(後述の図7参照)。タッチセンサ19は、静電容量方式などの所定の動作原理に従い動作し、遊技者の操作を受け付けると、タッチ入力情報として当該操作に応じた信号を出力する。そして、本実施形態のパチスロ1は、タッチセンサ19を介して受け付けた遊技者の操作(タッチセンサ19から出力されるタッチ入力情報)に応じて、サブ表示装置18の表示を切り替え可能にする機能を有する。なお、サブ表示装置18は、タッチセンサ19から出力されるタッチ入力情報に基づいて後述の副制御基板72(後述の図7参照)により制御される。   A touch sensor 19 is provided on the display surface of the sub display device 18 (see FIG. 7 described later). The touch sensor 19 operates in accordance with a predetermined operation principle such as a capacitance method, and when a player's operation is accepted, outputs a signal corresponding to the operation as touch input information. The pachislot machine 1 according to the present embodiment has a function that allows the display of the sub display device 18 to be switched in accordance with the player's operation received via the touch sensor 19 (touch input information output from the touch sensor 19). Have The sub display device 18 is controlled by a later-described sub control board 72 (see FIG. 7 described later) based on touch input information output from the touch sensor 19.

ドア本体9の下部には、メダル払出口24、メダル受皿25、2つのスピーカ用孔20L,20R等が設けられる。メダル払出口24は、後述のメダル払出装置51の駆動により排出されるメダルを外部に導く。メダル受皿25は、メダル払出口24から排出されたメダルを貯める。また、2つのスピーカ用孔20L,20Rからは、演出内容に対応する効果音や楽曲等の音声が出力される。   In the lower part of the door body 9, a medal payout opening 24, a medal tray 25, two speaker holes 20L, 20R, and the like are provided. The medal payout port 24 guides medals discharged by driving a medal payout device 51 described later to the outside. The medal tray 25 stores medals discharged from the medal payout opening 24. Sounds such as sound effects and music corresponding to the contents of the effects are output from the two speaker holes 20L and 20R.

[内部構造]
次に、パチスロ1の内部構造を、図3及び図4を参照しながら説明する。図3は、キャビネット2aの内部構造を示す図であり、図4は、フロントドア2bの裏面側の内部構造を示す図である。
[Internal structure]
Next, the internal structure of the pachislot machine 1 will be described with reference to FIGS. FIG. 3 is a diagram showing the internal structure of the cabinet 2a, and FIG. 4 is a diagram showing the internal structure of the back side of the front door 2b.

キャビネット2aは、図3に示すように、上面板27aと、底面板27bと、左右の側面板27c,27dと、背面板27eとを有する。そして、キャビネット2a内の上部には、表示装置11が配設される。   As shown in FIG. 3, the cabinet 2a includes a top plate 27a, a bottom plate 27b, left and right side plates 27c and 27d, and a back plate 27e. And the display apparatus 11 is arrange | positioned in the upper part in the cabinet 2a.

表示装置11は、プロジェクタ機構211と、プロジェクタ機構211から投射された映像光が投影される箱状の被投影部材212aとを有し、プロジェクションマッピングによる映像表示を行う。具体的には、表示装置11では、立体物となる被投影部材212aの位置(投影距離や角度など)や形状に基づいて映像光を生成し、その映像光が、プロジェクタ機構211により被投影部材212aの表面に投影される。このような演出機能を設けることにより、高度で且つ迫力のある演出を行うことができる。また、図3には示さないが、箱状の被投影部材212aの裏側には、表示面が湾曲した別の被投影部材が設けられ、遊技状態に応じて、どちらか一方の被投影部材が、映像光が投影されるスクリーンとして使用される。それゆえ、キャビネット2a内は、遊技状態に応じて、被投影部材を切り換える機能(不図示)も設けられる。   The display device 11 includes a projector mechanism 211 and a box-shaped projection member 212a onto which the image light projected from the projector mechanism 211 is projected, and displays an image by projection mapping. Specifically, in the display device 11, image light is generated based on the position (projection distance, angle, etc.) and shape of the projection member 212a that is a three-dimensional object, and the image light is projected by the projector mechanism 211 to the projection member. Projected onto the surface of 212a. By providing such an effect function, an advanced and powerful effect can be performed. Although not shown in FIG. 3, another projected member with a curved display surface is provided on the back side of the box-shaped projected member 212 a, and either one of the projected members is provided depending on the gaming state. Used as a screen on which image light is projected. Therefore, the cabinet 2a is also provided with a function (not shown) for switching the projection target member in accordance with the gaming state.

キャビネット2a内の下部には、メダル払出装置(以下、ホッパー装置という)51と、メダル補助収納庫52と、電源装置53とが配設される。   A medal payout device (hereinafter referred to as a hopper device) 51, a medal auxiliary storage 52, and a power supply device 53 are disposed in the lower part of the cabinet 2a.

ホッパー装置51は、キャビネット2aにおける底面板27bの中央部に取り付けられる。このホッパー装置51は、多量のメダルを収容可能で、それらを1枚ずつ排出可能な構造を有する。ホッパー装置51は、貯留されたメダルが例えば50枚を超えたとき、又は、精算ボタンが押下されてメダルの精算が実行されるときに、メダルを払い出す。そして、ホッパー装置51によって払い出されたメダルは、メダル払出口24(図2参照)から排出される。   The hopper device 51 is attached to the central portion of the bottom plate 27b in the cabinet 2a. The hopper device 51 can store a large amount of medals and can discharge them one by one. The hopper device 51 pays out medals when the number of stored medals exceeds 50, for example, or when the settlement button is pressed and settlement of medals is executed. Then, the medals paid out by the hopper device 51 are discharged from the medal payout outlet 24 (see FIG. 2).

メダル補助収納庫52は、ホッパー装置51から溢れ出たメダルを収納する。このメダル補助収納庫52は、キャビネット2a内部を正面から見て、ホッパー装置51の右側に配置される。また、メダル補助収納庫52は、キャビネット2aの底面板27bに対して着脱可能に取り付けられている。   The medal auxiliary storage 52 stores medals overflowing from the hopper device 51. The medal auxiliary storage 52 is disposed on the right side of the hopper device 51 when the inside of the cabinet 2a is viewed from the front. The medal auxiliary storage 52 is detachably attached to the bottom plate 27b of the cabinet 2a.

電源装置53は、電源スイッチ53aと、電源基板53b(電源供給手段)とを有している(後述の図7参照)。この電源装置53は、キャビネット2a内部を正面から見て、ホッパー装置51の左側に配置されており、左側面板27cに取り付けられている。電源装置53は、サブ電源装置(不図示)から供給された交流電圧100Vの電力を各部で必要な直流電圧の電力に変換して、変換した電力を各部へ供給する。   The power supply device 53 includes a power switch 53a and a power supply board 53b (power supply means) (see FIG. 7 described later). The power supply device 53 is disposed on the left side of the hopper device 51 when the inside of the cabinet 2a is viewed from the front, and is attached to the left side plate 27c. The power supply device 53 converts the power of the AC voltage 100V supplied from the sub power supply device (not shown) into the power of the DC voltage necessary for each part, and supplies the converted power to each part.

また、キャビネット2a内の電源装置53の上方には、副制御基板72(後述の図7参照)を収容する副制御基板ケース57が配設される。副制御基板ケース57に収納された副制御基板72には、後述の副制御回路200(後述の図10参照)が搭載されている。この副制御回路200は、映像の表示等による演出の実行を制御する回路である。副制御回路200の具体的な構成については後述する。   Further, a sub control board case 57 that houses a sub control board 72 (see FIG. 7 described later) is disposed above the power supply device 53 in the cabinet 2a. A sub control circuit 72 (see FIG. 10 described later), which will be described later, is mounted on the sub control board 72 accommodated in the sub control board case 57. The sub-control circuit 200 is a circuit that controls the execution of effects by displaying images. A specific configuration of the sub control circuit 200 will be described later.

キャビネット2a内の副制御基板ケース57の上方には、副中継基板61が配設される。この副中継基板61は、副制御基板72と後述の主制御基板71とを接続する配線が実装された中継基板である。また、副中継基板61は、副制御基板72と副制御基板72の周辺に配設された基板や各種装置部(ユニット)などとを接続する配線が実装された中継基板である。   A sub-relay board 61 is disposed above the sub-control board case 57 in the cabinet 2a. The sub relay board 61 is a relay board on which wiring for connecting the sub control board 72 and a main control board 71 described later is mounted. The sub-relay board 61 is a relay board on which wiring for connecting the sub-control board 72, a board disposed around the sub-control board 72, various devices (units), and the like is mounted.

また、図3には示さないが、キャビネット2a内には、キャビネット側中継基板44(後述の図7参照)が配設される。このキャビネット側中継基板44は、主制御基板71(後述の図7参照)と、ホッパー装置51、遊技メダル補助収納庫スイッチ77(後述の図7参照)及びメダル払出カウントスイッチ(不図示)のそれぞれとを接続する配線が実装された中継基板である。   Although not shown in FIG. 3, a cabinet-side relay board 44 (see FIG. 7 described later) is disposed in the cabinet 2a. The cabinet-side relay board 44 includes a main control board 71 (see FIG. 7 described later), a hopper device 51, a game medal auxiliary storage switch 77 (see FIG. 7 described later), and a medal payout count switch (not shown). Is a relay board on which wiring for connecting is mounted.

フロントドア2bの裏面側の中央部には、図4に示すように、ミドルドア41が、配設され、リール表示窓4(図2参照)を裏側から開閉可能に取り付けられている。また、図4には示さないが、ミドルドア41のリール表示窓4側には、3つのリール3L,3C,3Rが取り付けられ、ミドルドア41のリール表示窓4側とは反対側には、主制御基板71(後述の図7参照)が収納された主制御基板ケース55が取り付けられている。なお、3つのリール3L,3C,3Rには、所定の減速比をもったギアを介してステッピングモータ(不図示)が接続されている。   As shown in FIG. 4, a middle door 41 is disposed at the center of the rear side of the front door 2b, and the reel display window 4 (see FIG. 2) is attached so as to be openable and closable from the back side. Although not shown in FIG. 4, three reels 3L, 3C, and 3R are attached to the reel display window 4 side of the middle door 41, and main control is performed on the opposite side of the middle door 41 from the reel display window 4 side. A main control board case 55 in which a board 71 (see FIG. 7 described later) is housed is attached. A stepping motor (not shown) is connected to the three reels 3L, 3C, and 3R through gears having a predetermined reduction ratio.

主制御基板ケース55に収納された主制御基板71は、後述する主制御回路90(後述の図9参照)を有する。主制御回路90(主制御手段)は、内部当籤役の決定、各リール3L,3C,3Rの回転及び停止、入賞の有無の判定といった、パチスロ1における遊技の主な流れを制御する回路である。また、本実施形態では、例えば、ARTの決定の有無の抽籤処理、ナビ情報の指示モニタへの表示処理、各種試験信号の送信処理などの制御も主制御回路90により行われる。なお、主制御回路90の具体的な構成は後述する。   The main control board 71 accommodated in the main control board case 55 has a main control circuit 90 (see FIG. 9 described later) described later. The main control circuit 90 (main control means) is a circuit that controls the main flow of the game in the pachislot 1 such as determination of an internal winning combination, rotation and stop of each of the reels 3L, 3C, 3R, and determination of the presence or absence of winning. . In the present embodiment, the main control circuit 90 also performs control such as lottery processing for determining whether ART is determined, processing for displaying navigation information on an instruction monitor, and processing for transmitting various test signals. The specific configuration of the main control circuit 90 will be described later.

フロントドア2bの裏面側において、ミドルドア41の下方には、スピーカ65L,65Rが配設される。スピーカ65L,65Rは、それぞれスピーカ用孔20L,20R(図2参照)と対向する位置に配置されている。   Speakers 65L and 65R are disposed below the middle door 41 on the back side of the front door 2b. The speakers 65L and 65R are disposed at positions facing the speaker holes 20L and 20R (see FIG. 2), respectively.

また、スピーカ65Lの上方には、セレクタ66と、ドア開閉監視スイッチ67とが配設される。セレクタ66は、メダルの材質や形状等が適正であるか否かを選別する装置であり、メダル投入口14に投入された適正なメダルをホッパー装置51へ案内する。セレクタ66内においてメダルが通過する経路上には、適正なメダルが通過したことを検出するメダルセンサ(遊技媒体検出手段:不図示)が設けられている。   A selector 66 and a door open / close monitoring switch 67 are disposed above the speaker 65L. The selector 66 is a device for selecting whether or not the medal material and shape are appropriate, and guides the appropriate medal inserted into the medal insertion slot 14 to the hopper device 51. A medal sensor (game medium detecting means: not shown) for detecting that an appropriate medal has passed is provided on the path through which the medal passes in the selector 66.

ドア開閉監視スイッチ67は、フロントドア2bを裏面側から見て、セレクタ66の左斜め下に配置される。このドア開閉監視スイッチ67は、フロントドア2bの開閉を報知するためのセキュリティ信号をパチスロ1の外部に出力する。   The door open / close monitoring switch 67 is disposed diagonally to the left of the selector 66 when the front door 2b is viewed from the back side. The door opening / closing monitoring switch 67 outputs a security signal for notifying the opening / closing of the front door 2b to the outside of the pachislot 1.

また、図4には示さないが、フロントドア2bを裏面において、ミドルドア41により開閉された領域であり且つリール表示窓4の下方には、ドア中継端子板68が配設される(後述の図7参照)。このドア中継端子板68は、主制御基板ケース55内の主制御基板71と、各種のボタンやスイッチ、副中継基板61、セレクタ66、遊技動作表示基板81、試験機用第1インターフェースボード301及び試験機用第2インターフェースボード302のそれぞれとを接続する配線が実装された中継基板である。なお、各種のボタン及びスイッチとしては、例えば、MAXベットボタン15a、1ベットボタン15b、ドア開閉監視スイッチ67、後述のBETスイッチ77、スタートスイッチ79等が挙げられる。   Although not shown in FIG. 4, a door relay terminal plate 68 is disposed in the area where the front door 2 b is opened and closed by the middle door 41 on the back surface and below the reel display window 4 (see below). 7). The door relay terminal board 68 includes a main control board 71 in the main control board case 55, various buttons and switches, a sub-relay board 61, a selector 66, a game operation display board 81, a first interface board 301 for a testing machine, This is a relay board on which wiring for connecting each of the second interface boards 302 for the testing machine is mounted. Examples of the various buttons and switches include a MAX bet button 15a, a 1 bet button 15b, a door open / close monitoring switch 67, a BET switch 77 described later, a start switch 79, and the like.

<サブ表示装置の表示例>
ここで、図5A〜図5Eを参照して、サブ表示装置18に表示される各種表示画面について説明する。なお、図5Aは、サブ表示装置18に表示されるトップ画面221を示す図であり、図5Bは、サブ表示装置18に表示されるメニュー画面222を示す図である。また、図5C〜図5Eは、サブ表示装置18に表示される遊技情報画面223,224,225を示す図である。
<Display example of sub display device>
Here, various display screens displayed on the sub display device 18 will be described with reference to FIGS. 5A to 5E. 5A is a diagram showing a top screen 221 displayed on the sub display device 18, and FIG. 5B is a diagram showing a menu screen 222 displayed on the sub display device 18. 5C to 5E are diagrams showing game information screens 223, 224, and 225 displayed on the sub display device 18. FIG.

サブ表示装置18には、遊技者のタッチ操作により様々な表示画面が表示され、図5A〜図5Eに示すように、トップ画面221、メニュー画面222及び遊技情報画面223,224,225を含む各種表示画面が表示される。これらの表示画面は、タッチセンサ19を介して受け付けた遊技者の操作信号に基づいて切り替えられる。   Various display screens are displayed on the sub display device 18 by a player's touch operation, and as shown in FIGS. The display screen is displayed. These display screens are switched based on the player's operation signal received via the touch sensor 19.

トップ画面221は、サブ表示装置18に表示される表示画面のうちの初期画面であり、トップ画面221では、「MENU」ボタン221aと、概要遊技履歴221bとが表示される。「MENU」ボタン221aは、図5Bに示すメニュー画面222を呼び出すための操作ボタンであり、「MENU」ボタン221aに対して遊技者による所定操作(例えばタップ)が行われると、メニュー画面222が呼び出される。また、トップ画面221では、概要遊技履歴221bとして、パチスロ1の一部の遊技履歴(概要遊技履歴)を表示する。本実施形態では、概要遊技履歴221bとして、例えば、ボーナス回数、ART回数及びゲーム数(遊技回数)が表示される。   The top screen 221 is an initial screen among the display screens displayed on the sub display device 18, and on the top screen 221, a “MENU” button 221a and a summary game history 221b are displayed. The “MENU” button 221a is an operation button for calling the menu screen 222 shown in FIG. 5B. When a predetermined operation (for example, tapping) is performed by the player on the “MENU” button 221a, the menu screen 222 is called. It is. On the top screen 221, a part of the game history (outline game history) of the pachislot 1 is displayed as the summary game history 221b. In the present embodiment, for example, the number of bonuses, the number of ARTs, and the number of games (number of games) are displayed as the summary game history 221b.

メニュー画面222は、サブ表示装置18で表示可能なメニューを表示する画面であり、メニュー画面222では、「戻る」ボタン222a、「登録」ボタン222b、「説明」ボタン222c、「配列配当」ボタン222d、「リーチ目」ボタン222e、「WEBサイト」ボタン222f及び「音量」ボタン222gが表示される。「戻る」ボタン222aは、トップ画面221を呼び出すための操作ボタンであり、「戻る」ボタン222aに対して遊技者による操作が行われると、トップ画面221が呼び出される。また、「登録」ボタン222b〜「音量」ボタン222gは、対応するメニュー内容の表示画面を呼び出すための操作ボタンであり、各ボタンに対して遊技者による操作が行われると、対応するメニュー内容の表示画面が呼び出される。   The menu screen 222 is a screen that displays a menu that can be displayed on the sub display device 18. In the menu screen 222, a "return" button 222a, a "registration" button 222b, an "explanation" button 222c, and an "array payout" button 222d. , A “reach eye” button 222e, a “WEB site” button 222f, and a “volume” button 222g are displayed. The “return” button 222a is an operation button for calling the top screen 221. When the player performs an operation on the “return” button 222a, the top screen 221 is called. The “Register” button 222b to “Volume” button 222g are operation buttons for calling up the display screen of the corresponding menu contents. When the player performs an operation on each button, the corresponding menu contents are displayed. The display screen is called up.

例えば、メニュー画面222において「登録」ボタン222bが遊技者により操作された場合、遊技中の遊技者を登録するための登録画面(不図示)がサブ表示装置18の表示画面に呼び出される。近年のパチスロでは、機種ごとに遊技者を登録しておき、当該遊技者のこれまでの遊技履歴から、定められたミッションの達成状況などの様々な情報を管理するサービスが広く行われている。「登録」ボタン222bにより呼び出される登録画面は、このサービスの提供を受ける際に遊技者を登録するための表示画面である。   For example, when the “Register” button 222 b is operated by the player on the menu screen 222, a registration screen (not shown) for registering the player who is playing the game is called up on the display screen of the sub display device 18. In recent pachislot machines, a service is widely used in which a player is registered for each model and various information such as the achievement status of a defined mission is managed based on the player's previous game history. The registration screen called by the “registration” button 222b is a display screen for registering a player when receiving the provision of this service.

また、例えば、メニュー画面222において「説明」ボタン222cが遊技者により操作された場合、パチスロ1の説明画面(不図示)がサブ表示装置18の表示画面に呼び出される。説明画面で表示される情報には、例えば、設定値ごとのボーナス当籤確率やART当籤確率などのパチスロ1の仕様に関する説明や、パチスロ1の演出に登場するキャラクタの紹介説明などが含まれる。   For example, when the “explain” button 222 c is operated by the player on the menu screen 222, an explanation screen (not shown) of the pachislot 1 is called up on the display screen of the sub display device 18. The information displayed on the explanation screen includes, for example, explanation of the specifications of the pachislot 1 such as a bonus winning probability and ART winning probability for each set value, and an introduction explanation of characters appearing in the production of the pachislot 1.

また、例えば、メニュー画面222において「配列配当」ボタン222dが遊技者により操作された場合、パチスロ1の配列配当画面(不図示)がサブ表示装置18の表示画面に呼び出される。配列配当画面には、例えば、パチスロ1において入賞と判定される図柄の組合せと、入賞と判定された際の特典との対応関係(配当表)や、各リール3L,3C,3Rに描かれた図柄列(リール配列)などが表示される。   For example, when the “array payout” button 222 d is operated by the player on the menu screen 222, the array payout screen (not shown) of the pachislot 1 is called on the display screen of the sub display device 18. On the array payout screen, for example, the correspondence (payout table) between the combination of symbols determined to win in the pachislot 1 and the privilege when determined to be a win, and the reels 3L, 3C, and 3R are drawn. A symbol row (reel arrangement) or the like is displayed.

また、例えば、メニュー画面222において「リーチ目」ボタン222eが遊技者により操作された場合、パチスロ1のリーチ目画面(不図示)がサブ表示装置18の表示画面に呼び出される。リーチ目画面には、パチスロ1で設定されている「リーチ目」と称される図柄組合せの情報が表示される。なお、「リーチ目」と称する図柄組合せは、該図柄組合せが有効ラインに沿って表示されることにより、特別な特典が付与される図柄組合せであり、本実施形態のパチスロ1では、後述の図28〜図30の入賞作動フラグ格納領域の内容欄に示す略称「リーチ目リプ」に対応する図柄組合せが該当する。そして、本実施形態では、「リーチ目リプ」に係る図柄組合せが有効ラインに沿って表示された場合、その後、遊技者にとって有利な状態(例えば、ボーナス状態、通常ART又はCT(後述の図14参照))に移行することが確定する。   For example, when the “reach eye” button 222 e is operated by the player on the menu screen 222, the reach eye screen (not shown) of the pachi-slot 1 is called to the display screen of the sub display device 18. On the reach eye screen, information on symbol combinations called “reach eyes” set in the pachi slot 1 is displayed. The symbol combination called “reach eyes” is a symbol combination to which a special privilege is given when the symbol combination is displayed along the active line. In the pachi-slot 1 of this embodiment, the symbol combination described later is provided. 28 to 30 corresponds to the symbol combination corresponding to the abbreviation “reach eye lip” shown in the content column of the winning action flag storage area. In the present embodiment, when the symbol combination related to the “reach eye lip” is displayed along the active line, a state advantageous for the player (for example, bonus state, normal ART or CT (see FIG. 14 described later)). See)) is confirmed.

また、例えば、メニュー画面222において「WEBサイト」ボタン222fが遊技者により操作された場合、パチスロ1のWEB紹介画面(不図示)がサブ表示装置18の表示画面に呼び出される。WEB紹介画面には、例えば、パチスロ1の機種ごとに設けられた特設WEBサイトやパチスロ1のメーカーのWEBサイトなど任意のWEBサイトのURLを示す二次元コード(例えば、QRコード(登録商標))が表示される。遊技者は、携帯電話などでWEB紹介画面に表示される二次元コードを読み込むことにより、対応するWEBサイトにアクセスすることができる。   Further, for example, when the “WEB site” button 222 f is operated by the player on the menu screen 222, the WEB introduction screen (not shown) of the pachislot 1 is called up on the display screen of the sub display device 18. On the WEB introduction screen, for example, a two-dimensional code (for example, QR code (registered trademark)) indicating a URL of an arbitrary WEB site such as a special WEB site provided for each model of the pachislot 1 or a WEB site of the manufacturer of the pachislot 1 Is displayed. The player can access the corresponding WEB site by reading the two-dimensional code displayed on the WEB introduction screen with a mobile phone or the like.

また、例えば、メニュー画面222において「音量」ボタン222gが遊技者により操作された場合、スピーカ65L,65Rから出力する音の音量を調整することが可能な音量調整画面(不図示)がサブ表示装置18の表示画面に呼び出される。遊技者は、音量調整画面を介してパチスロ1の演出音の音量を調整することができる。   Further, for example, when the “volume” button 222g is operated by the player on the menu screen 222, a volume adjustment screen (not shown) that can adjust the volume of the sound output from the speakers 65L and 65R is displayed on the sub display device. Called 18 display screen. The player can adjust the volume of the effect sound of the pachislot 1 via the volume adjustment screen.

なお、サブ表示装置18は、上述した表示装置11(プロジェクタ機構211及び表示ユニット212)とは別体に設けられるため、表示装置11とは別個に制御することができる。それゆえ、本実施形態のパチスロ1では、遊技中(表示装置11による演出の実行中)であっても、サブ表示装置18の表示画面を遊技者の操作により切り替えることができる。その結果、例えば、遊技者が、表示装置11の演出において登場するキャラクタのことを知りたいと思った場合、遊技者は、「説明」ボタン222cを操作して説明画面を呼び出すことにより、キャラクタ間の関係性などの情報を遊技中に把握することができる。また、例えば、遊技者が、遊技中に、いわゆる「レア役」が当籤した場合のリール回転中にレア役を入賞させるために目安とすべき図柄を把握したいと思った場合、遊技者は、「配列配当」ボタン222dを操作して配列配当画面を呼び出すことにより、リール配列を把握することができる。   Since the sub display device 18 is provided separately from the display device 11 (projector mechanism 211 and display unit 212) described above, it can be controlled separately from the display device 11. Therefore, in the pachislot machine 1 of the present embodiment, the display screen of the sub display device 18 can be switched by the player's operation even during the game (during execution of the effect by the display device 11). As a result, for example, when the player wants to know the character appearing in the presentation on the display device 11, the player operates the “explain” button 222 c to call the explanation screen, thereby It is possible to grasp information such as the relationship of the game during the game. Also, for example, if a player wants to grasp the symbol that should be used as a guideline for winning a rare role during reel rotation when a so-called `` rare role '' is won during a game, By operating the “array payout” button 222d to call the array payout screen, the reel arrangement can be grasped.

遊技情報画面223,224,225は、パチスロ1の遊技履歴のうちのトップ画面221に表示する概要遊技履歴を含む詳細遊技履歴情報を表示する表示画面である。   The game information screens 223, 224, and 225 are display screens that display detailed game history information including a summary game history displayed on the top screen 221 of the game history of the pachislot 1.

遊技情報画面223には、「戻る」ボタン223aと、「MENU」ボタン223bと、「前へ」ボタン223cと、「次へ」ボタン223dと、遊技履歴223eとが表示される。「戻る」ボタン223a及び「MENU」ボタン223bは、それぞれトップ画面221及びメニュー画面222をサブ表示装置18の表示画面に呼び出すための操作ボタンであり、各ボタンを遊技者が操作することにより、対応する表示画面が呼び出される。また、「前へ」ボタン223c及び「次へ」ボタン223dは、遊技情報画面を所定の順序で切り替えるための操作ボタンであり、「前へ」ボタン223cが遊技者により操作されると、表示画面が遊技情報画面223から遊技情報画面225に切り替わり、「次へ」ボタン223dが遊技者により操作されると、表示画面が遊技情報画面223から遊技情報画面224に切り替わる。また、遊技履歴223eとしては、図5Cに示すように、ゲーム数(遊技回数)、ボーナス回数、ART回数及びCZ(チャンスゾーン)回数が表示される。   On the game information screen 223, a “return” button 223a, a “MENU” button 223b, a “previous” button 223c, a “next” button 223d, and a game history 223e are displayed. The “return” button 223a and the “MENU” button 223b are operation buttons for calling the top screen 221 and the menu screen 222 to the display screen of the sub display device 18, respectively. The display screen to be called is called. The “Previous” button 223c and the “Next” button 223d are operation buttons for switching the game information screen in a predetermined order. When the “Previous” button 223c is operated by the player, the display screen Is switched from the game information screen 223 to the game information screen 225, and when the “next” button 223d is operated by the player, the display screen is switched from the game information screen 223 to the game information screen 224. As the game history 223e, as shown in FIG. 5C, the number of games (number of games), the number of bonuses, the number of ARTs, and the number of CZ (chance zone) are displayed.

遊技情報画面224には、「戻る」ボタン224aと、「MENU」ボタン224bと、「前へ」ボタン224cと、「次へ」ボタン224dと、遊技履歴214eとが表示される。「戻る」ボタン224a及び「MENU」ボタン224bは、それぞれトップ画面221及びメニュー画面222をサブ表示装置18の表示画面に呼び出すための操作ボタンであり、各ボタンを遊技者が操作することにより、対応する表示画面が呼び出される。また、「前へ」ボタン224c及び「次へ」ボタン224dは、遊技情報画面を所定の順序で切り替える操作ボタンであり、「前へ」ボタン224cが遊技者に操作されると、表示画面が遊技情報画面224から遊技情報画面223に切り替わり、「次へ」ボタン224dが遊技者により操作されると、表示画面が遊技情報画面224から遊技情報画面225に切り替わる。また、遊技履歴224eとしては、後述のCZ(チャンスゾーン)の突入回数及び成功回数が表示される。なお、後述するように、本実施形態では、CZとして、CZ1,CZ2,CZ3の3種類のCZが設けられる。それゆえ、遊技履歴224eとしては、図5Dに示すように、CZ1〜CZ3のそれぞれの突入回数及び成功回数が表示される。   On the game information screen 224, a “return” button 224a, a “MENU” button 224b, a “previous” button 224c, a “next” button 224d, and a game history 214e are displayed. The “return” button 224a and the “MENU” button 224b are operation buttons for calling the top screen 221 and the menu screen 222 to the display screen of the sub display device 18, respectively. The display screen to be called is called. The “Previous” button 224c and the “Next” button 224d are operation buttons for switching the game information screen in a predetermined order. When the “Previous” button 224c is operated by the player, the display screen is changed to the game. When the information screen 224 is switched to the game information screen 223 and the “next” button 224 d is operated by the player, the display screen is switched from the game information screen 224 to the game information screen 225. Further, as the game history 224e, the number of rushes and the number of successes of CZ (chance zone) described later are displayed. As will be described later, in this embodiment, three types of CZs CZ1, CZ2, and CZ3 are provided as CZ. Therefore, as the game history 224e, as shown in FIG. 5D, the number of rushes and the number of successes of CZ1 to CZ3 are displayed.

遊技情報画面225には、「戻る」ボタン225aと、「MENU」ボタン225bと、「前へ」ボタン225cと、「次へ」ボタン225dと、遊技履歴225eとが表示される。「戻る」ボタン225a及び「MENU」ボタン225bは、それぞれトップ画面221及びメニュー画面222をサブ表示装置18の表示画面に呼び出すための操作ボタンであり、各ボタンを遊技者が操作することにより、対応する表示画面が呼び出される。また、「前へ」ボタン225c及び「次へ」ボタン225dは、所定の順序で遊技情報画面を切り替えるための操作ボタンであり、「前へ」ボタン225cが遊技者に操作されると、表示画面が遊技情報画面225から遊技情報画面224に切り替わり、「次へ」ボタン225dが遊技者により操作されると、表示画面が遊技情報画面225から遊技情報画面223に切り替わる。また、遊技履歴225eとしては、図5Eに示すように、小役の当籤回数及び当籤確率(分子が1の分数)が表示される。   On the game information screen 225, a “return” button 225a, a “MENU” button 225b, a “previous” button 225c, a “next” button 225d, and a game history 225e are displayed. The “return” button 225a and the “MENU” button 225b are operation buttons for calling the top screen 221 and the menu screen 222 to the display screen of the sub display device 18, respectively. The display screen to be called is called. The “Previous” button 225c and the “Next” button 225d are operation buttons for switching the game information screen in a predetermined order. When the “Previous” button 225c is operated by the player, the display screen is displayed. Is switched from the game information screen 225 to the game information screen 224, and when the “next” button 225d is operated by the player, the display screen is switched from the game information screen 225 to the game information screen 223. Further, as the game history 225e, as shown in FIG. 5E, the number of wins of the small combination and the winning probability (the fraction in which the numerator is 1) are displayed.

なお、サブ表示装置18に表示される表示画面の切り替え手法としては、例えば、それぞれの表示画面に表示される操作ボタンに対するタップ操作に基づいて切り替える手法を採用してもよいし、また、例えば、表示画面に対するスワイプ操作に基づいて切り替える手法を採用してもよい。   In addition, as a switching method of the display screen displayed on the sub display device 18, for example, a switching method based on a tap operation on an operation button displayed on each display screen may be employed. You may employ | adopt the method of switching based on the swipe operation with respect to a display screen.

<サブ表示装置の表示画面の各種切り替え機能>
次に、本実施形態のパチスロ1におけるサブ表示装置18の表示画面の各種切り替え機能について説明する。
<Various display screen switching functions of the sub display device>
Next, various display screen switching functions of the sub display device 18 in the pachi-slot 1 of the present embodiment will be described.

[サブ表示装置の表示画面の遷移例]
まず、図6A及び6Bを参照して、本実施形態のパチスロ1におけるサブ表示装置18の表示画面の遷移例(切り替え態様)について説明する。なお、図6Aは、遊技者登録状態がセットされていない状況におけるサブ表示装置18の表示画面の遷移例を示す図であり、図6Bは、遊技者登録状態がセットされている状況におけるサブ表示装置18の表示画面の遷移例を示す図である。
[Transition example of the display screen of the sub display device]
First, with reference to FIG. 6A and 6B, the transition example (switching aspect) of the display screen of the sub display apparatus 18 in the pachislot 1 of this embodiment is demonstrated. 6A is a diagram showing an example of transition of the display screen of the sub display device 18 in a situation where the player registration state is not set, and FIG. 6B is a sub display in a situation where the player registration state is set. FIG. 10 is a diagram illustrating a transition example of a display screen of the device 18.

遊技者登録状態がセットされていない状況では、図6Aに示すように、サブ表示装置18の表示画面は、トップ画面221とメニュー画面222との間、並びに、メニュー画面222とメニュー画面222から遷移可能な各種表示画面との間でのみ遷移可能であり、これらの表示画面間の遷移は副制御基板72(後述のサブCPU201)により制御される。例えば、副制御基板72は、タッチセンサ19を介して取得したタッチ操作(例えば、所定のボタンに対するタップ操作や、表示画面上におけるスワイプ操作)に基づいて、トップ画面221及びメニュー画面222間で、表示画面を切り替える。しかしながら、遊技者登録状態がセットされていない状況では、副制御基板72は、遊技情報画面223,224,225の表示が不可能となるように制御する。すなわち、遊技者登録状態がセットされていない状況では、遊技者は、サブ表示装置18に遊技情報画面223,224,225を表示することができない。   In the situation where the player registration state is not set, the display screen of the sub display device 18 transitions between the top screen 221 and the menu screen 222 and from the menu screen 222 and the menu screen 222 as shown in FIG. 6A. Transition is possible only between various possible display screens, and transition between these display screens is controlled by a sub control board 72 (sub CPU 201 described later). For example, the sub-control board 72 is connected between the top screen 221 and the menu screen 222 based on a touch operation acquired via the touch sensor 19 (for example, a tap operation on a predetermined button or a swipe operation on the display screen). Switch the display screen. However, in a situation where the player registration state is not set, the sub-control board 72 performs control so that the display of the game information screens 223, 224, 225 is impossible. That is, in a situation where the player registration state is not set, the player cannot display the game information screens 223, 224, 225 on the sub display device 18.

一方、遊技者登録状態がセットされている状況では、図6Bに示すように、サブ表示装置18の表示画面は、トップ画面221とメニュー画面222との間、並びに、メニュー画面222とメニュー画面222から遷移可能な各種表示画面との間に加え、メニュー画面222と遊技情報画面223,224,225との間においても遷移可能となり、これらの表示画面間の遷移は副制御基板72(後述のサブCPU201)により制御される。すなわち、副制御基板72は、タッチセンサ19を介して取得したタッチ操作に基づいて、トップ画面221とメニュー画面222との間だけでなく、トップ画面221及びメニュー画面222のそれぞれと、遊技情報画面223,224,225との間においても表示画面を切り替えることができる。それゆえ、本実施形態において、遊技者登録状態がセットされている場合、遊技者は、サブ表示装置18に遊技情報画面223,224,225を表示することができる。   On the other hand, in the situation where the player registration state is set, as shown in FIG. 6B, the display screen of the sub display device 18 is between the top screen 221 and the menu screen 222, and between the menu screen 222 and the menu screen 222. In addition to the various display screens that can be shifted from, the transition between the menu screen 222 and the game information screens 223, 224, and 225 is also possible. CPU201). In other words, the sub-control board 72 is configured not only between the top screen 221 and the menu screen 222 but also on each of the top screen 221 and the menu screen 222 based on the touch operation acquired via the touch sensor 19 and the game information screen. The display screen can also be switched between 223, 224 and 225. Therefore, in this embodiment, when the player registration state is set, the player can display the game information screens 223, 224, and 225 on the sub display device 18.

なお、図6Bに示すように、トップ画面221、メニュー画面222及び遊技情報画面223,224,225間における表示画面の遷移順序は任意である。それゆえ、例えば、トップ画面221から遊技情報画面223,224,225に直接遷移可能となる構成にしてもよいし、トップ画面221からメニュー画面222を介してのみ遊技情報画面223,224,225に遷移可能となる構成にしてもよい。   As shown in FIG. 6B, the display screen transition order among the top screen 221, the menu screen 222, and the game information screens 223, 224, and 225 is arbitrary. Therefore, for example, it may be configured such that the top screen 221 can directly transition to the game information screens 223, 224, 225, or the game information screens 223, 224, 225 can be changed only from the top screen 221 via the menu screen 222. You may make it the structure which can be changed.

本実施形態のパチスロ1では、トップ画面221からメニュー画面222を介してのみ遊技情報画面223,224,225に遷移可能な構成(トップ画面221から遊技情報画面223,224,225に直接遷移できない構成)を採用している。なお、本実施形態のパチスロ1では、メニュー画面222において、遊技者が表示画面に対してスワイプ操作(メニュー選択操作ではない)を行うことにより、表示画面をメニュー画面222から遊技情報画面223,224,225に遷移させることができる。   In the pachi-slot 1 of the present embodiment, a configuration that allows transition from the top screen 221 to the game information screens 223, 224, and 225 only via the menu screen 222 (configuration that cannot transition directly from the top screen 221 to the game information screens 223, 224, and 225) ) Is adopted. In the pachi-slot 1 of the present embodiment, when the player performs a swipe operation (not a menu selection operation) on the display screen on the menu screen 222, the display screen is changed from the menu screen 222 to the game information screens 223, 224. , 225.

なお、本実施形態では、遊技情報画面223,224,225は、メニュー画面222とは完全に独立して設けられた表示画面である。すなわち、本実施形態のパチスロ1では、遊技履歴という、遊技者が遊技中に強い関心を抱く遊技の結果を示す情報を、配当配列や音量調節などの遊技の結果とは関係のない情報として独立して表示する。そして、本実施形態では、遊技者登録状態がセットされている状況において、メニュー画面222に対して遊技者がメニュー選択操作を行うことなく、遊技情報画面223,224,225を表示可能にしている。それゆえ、本実施形態では、遊技者登録状態がセットされている場合、遊技者が所望する情遊技履歴情報へのアクセスを容易に行うことができる。   In the present embodiment, the game information screens 223, 224, and 225 are display screens provided completely independently of the menu screen 222. That is, in the pachislot machine 1 of the present embodiment, information indicating a game result that a player has a strong interest in the game, such as a game history, is independent as information that is not related to a game result such as a payout arrangement or volume control. And display. In the present embodiment, the game information screens 223, 224, and 225 can be displayed without the player performing a menu selection operation on the menu screen 222 in a situation where the player registration state is set. . Therefore, in this embodiment, when the player registration state is set, it is possible to easily access the information game history information desired by the player.

また、本実施形態では、メニュー画面222に対するメニュー選択操作では、表示画面を遊技情報画面223,224,225に遷移させることができず、メニュー画面222に対してスワイプ操作(メニュー表示では指定されていない操作)を行わなければ、表示画面を遊技情報画面223,224,225に遷移させることができない。それゆえ、本実施形態のパチスロ1では、表示画面を遊技情報画面223,224,225に遷移させるためのスワイプ操作を、遊技者登録状態がセットされている状況における隠しコマンドとして扱うことができる。この場合、遊技者にとってみれば、パチスロ1に対する自身の知識により、知識の少ない他の遊技者では見ることのできない、より詳細な遊技履歴情報を見ることができるため、当該他の遊技者よりも有利に遊技を行うことができ、結果、遊技者が積極的に遊技を行うことを期待することができる。   In the present embodiment, the menu selection operation on the menu screen 222 cannot change the display screen to the game information screens 223, 224, and 225, and the swipe operation (specified in the menu display) is performed on the menu screen 222. If no operation is performed, the display screen cannot be changed to the game information screens 223, 224, 225. Therefore, in the pachi-slot 1 of the present embodiment, the swipe operation for changing the display screen to the game information screens 223, 224, 225 can be handled as a hidden command in the situation where the player registration state is set. In this case, since the player can see more detailed game history information that cannot be seen by other players with little knowledge due to his / her own knowledge of the pachislot 1, than the other players. The game can be advantageously performed, and as a result, it can be expected that the player actively plays the game.

[遊技情報画面からトップ画面への表示切り替え機能]
本実施形態のパチスロ1は、サブ表示装置18の表示画面を、遊技情報画面223,224,225から、遊技者の手動により、又は、自動的に、トップ画面221に遷移させる機能を有する。具体的には、本実施形態では、遊技情報画面223,224,225において「戻る」ボタンが操作されると、表示画面が遊技情報画面223,224,225からトップ画面221に遷移する(手動遷移機能)。また、本実施形態では、遊技情報画面223,224,225が表示されている状態において所定の条件を満たした場合には、遊技者の操作とは関係なく自動的に表示画面がトップ画面221に遷移する(自動遷移機能)。
[Display switching function from game information screen to top screen]
The pachi-slot 1 of the present embodiment has a function of changing the display screen of the sub display device 18 from the game information screens 223, 224, 225 to the top screen 221 manually or automatically by the player. Specifically, in this embodiment, when the “return” button is operated on the game information screens 223, 224, 225, the display screen transitions from the game information screens 223, 224, 225 to the top screen 221 (manual transition). function). In the present embodiment, when a predetermined condition is satisfied while the game information screens 223, 224, and 225 are displayed, the display screen automatically changes to the top screen 221 regardless of the player's operation. Transition (automatic transition function).

より具体的には、パチスロ1では、遊技情報画面223,224,225が表示されている状態において、投入操作(MAXベットボタン15aへの操作、1ベットボタン15bへの操作及びメダル投入口14にメダルを投入する操作)が行われると、サブ表示装置18の表示画面が自動的にトップ画面221に遷移する。なお、ART遊技状態のように、リプレイ役が内部当籤役として決定される確率が高い遊技状態(高リプ状態)では、リプレイ役入賞に伴う再遊技の作動によりメダルが自動的に投入されてしまう結果、高リプ状態では、遊技情報画面223,224,225を表示する機会が制限されてしまう可能性がある。そこで、本実施形態のパチスロ1では、再遊技の作動によりメダルが自動的に投入された場合には、メダルの投入操作ではなく、開始操作を契機として、自動的に表示画面が遊技情報画面223,224,225からトップ画面221に遷移する。   More specifically, in the pachi-slot 1, in the state where the game information screens 223, 224, and 225 are displayed, the insertion operation (the operation to the MAX bet button 15a, the operation to the 1 bet button 15b and the medal insertion slot 14). When a medal insertion operation is performed, the display screen of the sub display device 18 automatically transitions to the top screen 221. In the gaming state (high lip state) where the probability that a replay role is determined as an internal winning combination is high, such as the ART gaming state, medals are automatically inserted due to the replaying action associated with the replay winning combination. As a result, in the high lip state, the opportunity to display the game information screens 223, 224, 225 may be limited. Therefore, in the pachi-slot 1 of the present embodiment, when a medal is automatically inserted by the re-game operation, the display screen is automatically displayed in response to the start operation instead of the medal insertion operation. , 224, 225 to the top screen 221.

すなわち、本実施形態では、再遊技が作動し、かつ、遊技情報画面223,224,225が表示されている場合には、開始操作を契機として、自動的に表示画面が遊技情報画面223,224,225からトップ画面221に遷移する。一方、再遊技の作動が行われていない場合には、投入操作を契機として、自動的に表示画面が遊技情報画面223,224,225からトップ画面221に遷移する。   That is, in this embodiment, when the re-game is activated and the game information screens 223, 224, 225 are displayed, the display screen is automatically displayed on the game information screens 223, 224 in response to the start operation. , 225 to the top screen 221. On the other hand, when the re-game operation is not performed, the display screen automatically transitions from the game information screens 223, 224, 225 to the top screen 221 in response to the input operation.

[メニュー内容表示画面からトップ画面(又はメニュー画面)への表示切り替え機能]
本実施形態のパチスロ1は、サブ表示装置18の表示画面を、メニュー画面222に対するメニュー選択操作により遷移可能な各種メニュー内容表示画面(登録画面、説明画面、配列配当画面、リーチ目画面、WEB紹介画面及び音量調整画面)から、遊技者の手動により、又は、自動的に、トップ画面221(又はメニュー画面222)に遷移させる機能を有する。具体的には、本実施形態では、メニュー内容表示画面において所定のボタン(例えば、「TOPへ戻る」ボタン)が操作されると、表示画面が当該メニュー内容表示画面からトップ画面221に遷移する(手動遷移機能)。また、本実施形態では、メニュー内容表示画面において特定のボタン(例えば、「戻る」ボタン)が操作されると、表示画面が当該メニュー内容表示画面からメニュー画面222に表示画面を遷移する(手動遷移機能)。
[Display switching function from menu content display screen to top screen (or menu screen)]
The pachi-slot 1 of this embodiment has various menu content display screens (a registration screen, an explanation screen, an array payout screen, a reach eye screen, a WEB introduction) on which the display screen of the sub display device 18 can be changed by a menu selection operation on the menu screen 222 The screen has a function of shifting from the screen and the volume adjustment screen) to the top screen 221 (or the menu screen 222) manually or automatically by the player. Specifically, in this embodiment, when a predetermined button (for example, “Return to TOP” button) is operated on the menu content display screen, the display screen transitions from the menu content display screen to the top screen 221 ( Manual transition function). In this embodiment, when a specific button (for example, a “return” button) is operated on the menu content display screen, the display screen transits from the menu content display screen to the menu screen 222 (manual transition). function).

さらに、本実施形態では、メニュー内容表示画面が表示されている状態において所定の時間が経過すると、遊技者の操作とは関係なく、自動的に表示画面がトップ画面221(又はメニュー画面222)に遷移する(自動遷移機能)。なお、この際、トップ画面221(又はメニュー画面222)に自動遷移する契機となる所定の時間は、現在表示しているメニュー内容表示画面の種類に応じて異なる。例えば、パチスロ1から出力する音量の調整を行う音量調整画面を長時間表示していると、音量が誤操作により意図しない音量に調整されてしまうおそれがあるだけでなく、誤操作により他の遊技者を不快にしてしまうおそれもある。それゆえ、音量調整画面では、他のメニュー内容表示画面よりも短い時間で、自動的にトップ画面221(又はメニュー画面222)に遷移するように設定されている。一方、登録画面は、遊技者の登録を行い易くするために、他のメニュー内容表示画面よりも長い時間で、自動的にトップ画面221(又はメニュー画面222)に遷移するように設定されている。   Furthermore, in the present embodiment, when a predetermined time elapses while the menu content display screen is displayed, the display screen automatically changes to the top screen 221 (or the menu screen 222) regardless of the player's operation. Transition (automatic transition function). At this time, the predetermined time that triggers automatic transition to the top screen 221 (or the menu screen 222) varies depending on the type of the menu content display screen currently displayed. For example, if the volume adjustment screen for adjusting the volume output from the pachislot 1 is displayed for a long time, not only may the volume be adjusted to an unintended volume due to an erroneous operation, but other players may be caused by an erroneous operation. There is also a risk of discomfort. Therefore, the volume adjustment screen is set to automatically transition to the top screen 221 (or the menu screen 222) in a shorter time than other menu content display screens. On the other hand, the registration screen is set to automatically transition to the top screen 221 (or the menu screen 222) in a longer time than other menu content display screens in order to facilitate player registration. .

すなわち、各メニュー内容表示画面には、トップ画面221(又はメニュー画面222)に自動遷移する契機となる経過時間(自動遷移時間)が、当該メニュー内容表示画面の種別に応じて適宜設定されており、音量調整画面には、他のメニュー内容表示画面よりも短い自動遷移時間が設定され、登録画面には、他のメニュー内容表示画面よりも長い自動遷移時間が設定されている。   That is, in each menu content display screen, an elapsed time (automatic transition time) that triggers automatic transition to the top screen 221 (or menu screen 222) is appropriately set according to the type of the menu content display screen. In the volume adjustment screen, an automatic transition time shorter than that of the other menu content display screen is set, and in the registration screen, an automatic transition time longer than that of the other menu content display screen is set.

[メニューの操作可否の選択機能]
本実施形態のパチスロ1では、サブ表示装置18の表示画面を、メニュー画面222から、登録画面、説明画面、配列配当画面、リーチ目画面、WEB紹介画面及び音量調整画面に遷移させることにより、遊技者が、これらのメニュー内容表示画面に応じた各種操作を行うことができ、また、各種情報を確認することができる。なお、このような遊技者がメニュー選択できる機能を遊技店側の設定に応じて制限できるような機能(メニューの操作可否の選択機能)を設けてもよい。
[Function for selecting whether to operate the menu]
In the pachi-slot 1 of this embodiment, the display screen of the sub display device 18 is changed from the menu screen 222 to a registration screen, an explanation screen, an array payout screen, a reach eye screen, a WEB introduction screen, and a volume adjustment screen. A person can perform various operations according to these menu content display screens, and can confirm various information. It should be noted that a function (a function for selecting whether or not to operate the menu) may be provided so that such a function that allows the player to select a menu can be restricted according to the settings on the game store side.

例えば、遊技店側の設定により、表示画面をメニュー画面222から音量調節画面に遷移不可能にする(例えば、メニュー画面222に「音量」ボタン222gを表示しない)ようにしてもよい。この場合、遊技者による音量調節を不可能にすることができる。   For example, the display screen may not be allowed to transition from the menu screen 222 to the volume adjustment screen (for example, the “volume” button 222g is not displayed on the menu screen 222) according to settings at the game store side. In this case, the volume adjustment by the player can be made impossible.

<パチスロが備える制御系>
次に、パチスロ1が備える制御系について、図7を参照して説明する。図7は、パチスロ1の制御系の構成を示す回路ブロック図である。
<Control system for pachislot>
Next, a control system provided in the pachislo 1 will be described with reference to FIG. FIG. 7 is a circuit block diagram showing the configuration of the control system of the pachislot 1.

パチスロ1は、ミドルドア41に設けられた主制御基板71と、フロントドア2bに設けられた副制御基板72とを有する。また、パチスロ1は、主制御基板71に接続された、リール中継端子板74、設定用鍵型スイッチ54(設定スイッチ)及びキャビネット側中継基板44を有する。さらに、パチスロ1は、キャビネット側中継基板44を介して主制御基板71に接続された外部集中端子板47、ホッパー装置51、メダル補助収納庫スイッチ75、リセットスイッチ76及び電源装置53を有する。なお、ホッパー装置51の構成については上述したので、ここでは、その説明を省略する。   The pachi-slot 1 includes a main control board 71 provided on the middle door 41 and a sub-control board 72 provided on the front door 2b. The pachi-slot 1 includes a reel relay terminal board 74, a setting key switch 54 (setting switch), and a cabinet-side relay board 44 connected to the main control board 71. Further, the pachi-slot 1 includes an external concentration terminal board 47, a hopper device 51, a medal auxiliary storage switch 75, a reset switch 76, and a power supply device 53 connected to the main control board 71 via the cabinet-side relay board 44. In addition, since the structure of the hopper apparatus 51 was mentioned above, the description is abbreviate | omitted here.

リール中継端子板74は、各リール3L,3C,3Rのリール本体の内側に配設されている。リール中継端子板74は、各リール3L,3C,3Rのステッピングモータ(不図示)に電気的に接続されており、主制御基板71からステッピングモータに出力される信号を中継する。   The reel relay terminal plate 74 is disposed inside the reel body of each reel 3L, 3C, 3R. The reel relay terminal board 74 is electrically connected to stepping motors (not shown) of the reels 3L, 3C, 3R, and relays signals output from the main control board 71 to the stepping motors.

設定用鍵型スイッチ54は、主制御基板ケース55に設けられる。設定用鍵型スイッチ54は、パチスロ1の設定(設定1〜設定6)を変更するとき、もしくは、パチスロ1の設定を確認するときに使用される。   The setting key type switch 54 is provided on the main control board case 55. The setting key switch 54 is used when changing the setting (setting 1 to setting 6) of the pachi-slot 1 or when checking the setting of the pachi-slot 1.

キャビネット側中継基板44は、主制御基板71と、外部集中端子板47、ホッパー装置51、メダル補助収納庫スイッチ75、リセットスイッチ76及び電源装置53のそれぞれとを接続する配線が実装された中継基板である。外部集中端子板47は、メダル投入信号、メダル払出信号及びセキュリティ信号などの信号をパチスロ1の外部へ出力するために設けられる。メダル補助収納庫スイッチ75は、メダル補助収納庫52に設けられ、メダル補助収納庫52がメダルで満杯になっているか否かを検出する。リセットスイッチ76は、例えば、パチスロ1の設定を変更する際に用いられる。   The cabinet-side relay board 44 is a relay board on which wiring for connecting the main control board 71, the external concentration terminal board 47, the hopper device 51, the medal auxiliary storage switch 75, the reset switch 76, and the power supply device 53 is mounted. It is. The external concentration terminal board 47 is provided for outputting signals such as a medal insertion signal, a medal payout signal, and a security signal to the outside of the pachislot machine 1. The medal auxiliary storage switch 75 is provided in the medal auxiliary storage 52 and detects whether or not the medal auxiliary storage 52 is full of medals. The reset switch 76 is used, for example, when changing the setting of the pachislot 1.

電源装置53は、電源基板53bと、電源基板53bに接続された電源スイッチ53aとを有する。電源スイッチ53aは、パチスロ1に必要な電源を供給するときに押下される。電源基板53bは、キャビネット側中継基板44を介して主制御基板71に接続されるとともに、副中継基板61を介して副制御基板72にも接続される。   The power supply device 53 includes a power supply board 53b and a power switch 53a connected to the power supply board 53b. The power switch 53a is pressed when supplying the necessary power to the pachi-slot 1. The power supply board 53 b is connected to the main control board 71 via the cabinet side relay board 44 and also connected to the sub control board 72 via the sub relay board 61.

また、パチスロ1は、ドア中継端子板68、並びに、該ドア中継端子板68を介して、主制御基板71に接続された、セレクタ66、ドア開閉監視スイッチ67、BETスイッチ77、精算スイッチ78、スタートスイッチ79、ストップスイッチ基板80、遊技動作表示基板81、副中継基板61、試験機用第1インターフェースボード301及び試験機用第2インターフェースボード302を有する。なお、セレクタ66、ドア開閉監視スイッチ67及び副中継基板61については、上述したので、ここでは、それらの説明を省略する。   The pachislot machine 1 includes a door relay terminal plate 68, a selector 66, a door open / close monitoring switch 67, a BET switch 77, a checkout switch 78, which are connected to the main control board 71 via the door relay terminal plate 68. It has a start switch 79, a stop switch board 80, a game operation display board 81, a sub-relay board 61, a first testing machine interface board 301, and a second testing machine interface board 302. Since the selector 66, the door opening / closing monitoring switch 67, and the sub relay board 61 have been described above, the description thereof is omitted here.

BETスイッチ77(投入操作検出手段)は、MAXベットボタン15a又は1ベットボタン15bが遊技者により押下されたことを検出する。精算スイッチ78は、精算ボタン(不図示)が遊技者により押下されたことを検出する。スタートスイッチ79(開始操作検出手段)は、スタートレバー16が遊技者により操作されたこと(開始操作)を検出する。   The BET switch 77 (insertion operation detecting means) detects that the MAX bet button 15a or the 1 bet button 15b has been pressed by the player. The settlement switch 78 detects that a settlement button (not shown) has been pressed by the player. The start switch 79 (start operation detecting means) detects that the start lever 16 has been operated by the player (start operation).

ストップスイッチ基板80(停止操作検出手段)は、回転しているメインリールを停止させるための回路と、停止可能なメインリールをLEDなどにより表示するための回路とを備える。また、ストップスイッチ基板80には、ストップスイッチ(不図示)が設けられる。ストップスイッチは、各ストップボタン17L,17C,17Rが遊技者により押下されたこと(停止操作)を検出する。   The stop switch substrate 80 (stop operation detecting means) includes a circuit for stopping the rotating main reel and a circuit for displaying the stopable main reel by an LED or the like. The stop switch substrate 80 is provided with a stop switch (not shown). The stop switch detects that each stop button 17L, 17C, 17R has been pressed by the player (stop operation).

遊技動作表示基板81は、情報表示器(7セグ表示器)6及びLED82に接続される。LED82には、例えば、今回の遊技に投入されたメダルの枚数(以下、「投入枚数」という)に対応して点灯する、メダル投入枚数表示用の3つのLED(以下、「第1LED」〜「第3LED」という)や、遊技動作表示基板81から入力される信号に基づいて、メダル投入が可能であることを表示するマーク、遊技開始を表示するマーク、再遊技を行うマークなどを点灯させるLEDなどが含まれる。第1LED〜第3LED(表示手段)では、メダルが1枚投入されると、第1LEDが点灯し、メダルが2枚投入されると、第1及び第2LEDが点灯し、メダルが3枚(遊技開始可能枚数)投入されると、第1LED〜第3LEDが点灯する。なお、情報表示器6については、上述したので、ここでは、それらの説明を省略する。   The game operation display board 81 is connected to the information display (7-segment display) 6 and the LED 82. The LED 82 includes, for example, three LEDs for displaying the number of inserted medals (hereinafter referred to as “first LED” to “first LED”) that are turned on in correspondence with the number of medals inserted in the current game (hereinafter referred to as “inserted number”). LED for lighting a medal insertion mark, a game start mark, a replay mark, etc. based on a signal input from the game operation display board 81) Etc. are included. In the first to third LEDs (display means), when one medal is inserted, the first LED is turned on, and when two medals are inserted, the first and second LEDs are turned on, and three medals (game) When the startable number of sheets is inserted, the first to third LEDs are turned on. Since the information display device 6 has been described above, the description thereof is omitted here.

試験機用第1インターフェースボード301及び試験機用第2インターフェースボード302はともに、パチスロ1の検定試験(試射試験)において、遊技に関する各種信号を試験機に出力する際に用いられる中継基板である(なお、販売用のリリース製品としてのパチスロ1にはこれらの中継基板は搭載されていないので、販売用の主制御基板71の主制御回路90には、試験機用第1インターフェースボード301及び試験機用第2インターフェースボード302に接続するために必要な各種電子部品もまた実装されていない)。例えば、遊技に係る主要な動作(例えば、内部抽籤、リール停止制御等)を制御するための試験信号は、試験機用第1インターフェースボード301を介して出力され、例えば、主制御基板71で決定された押し順ナビに係る試験信号などは、試験機用第2インターフェースボード302を介して出力される。   Both the first interface board 301 for testing machine and the second interface board 302 for testing machine are relay boards used when various signals relating to games are output to the testing machine in the pachislot 1 certification test (trial test) ( Since these relay boards are not mounted on the pachislot machine 1 as a release product for sale, the main control circuit 90 of the main control board 71 for sale includes the first interface board 301 for testing machine and the testing machine. Various electronic components necessary for connecting to the second interface board 302 are also not mounted). For example, a test signal for controlling a main operation related to the game (for example, internal lottery, reel stop control, etc.) is output via the first interface board 301 for testing machine, and is determined by the main control board 71, for example. A test signal or the like related to the pushed push navigation is output via the second interface board 302 for the testing machine.

副制御基板72は、ドア中継端子板68及び副中継基板61を介して主制御基板71に接続される。また、パチスロ1は、副中継基板61を介して副制御基板72に接続された、スピーカ群84、LED群85、24hドア開閉監視ユニット63、タッチセンサ19及び表示ユニット212を有する。なお、タッチセンサ19については、上述したので、ここでは、その説明を省略する。   The sub control board 72 is connected to the main control board 71 via the door relay terminal board 68 and the sub relay board 61. The pachislot machine 1 includes a speaker group 84, LED groups 85, a 24h door opening / closing monitoring unit 63, a touch sensor 19, and a display unit 212, which are connected to the sub control board 72 via the sub relay board 61. Since the touch sensor 19 has been described above, the description thereof is omitted here.

スピーカ群84は、スピーカ65L,65Rや図示しない各種スピーカを含んで構成される。LED群85は、フロントパネル10に設けられたランプ群21や、腰部パネル12の装飾パネルを背面側から照明するための光を出射する光源などを含んで構成される。24hドア開閉監視ユニット63は、ミドルドア41の開閉の履歴情報を保存する。また、24hドア開閉監視ユニット63は、ミドルドア41が開放されたときに、表示装置11によりエラー表示を行うための信号を副制御基板72(副制御回路200)に出力する。表示ユニット212は、例えば、表示装置11を構成する被投影部材212a、及び、被投影部材212aの裏側に設けられた表示面が湾曲した別の被投影部材を含んで構成される。   The speaker group 84 includes speakers 65L and 65R and various speakers (not shown). The LED group 85 includes a lamp group 21 provided on the front panel 10 and a light source that emits light for illuminating the decorative panel of the waist panel 12 from the back side. The 24h door opening / closing monitoring unit 63 stores opening / closing history information of the middle door 41. Further, the 24h door opening / closing monitoring unit 63 outputs a signal for displaying an error by the display device 11 to the sub control board 72 (sub control circuit 200) when the middle door 41 is opened. The display unit 212 includes, for example, a projection target 212a constituting the display device 11, and another projection target with a curved display surface provided on the back side of the projection target 212a.

また、パチスロ1は、副制御基板72に接続された、ロムカートリッジ基板86及び液晶中継基板87を有する。なお、ロムカートリッジ基板86及び液晶中継基板87は、副制御基板72とともに副制御基板ケース57に収納されている。   The pachi-slot 1 also includes a ROM cartridge substrate 86 and a liquid crystal relay substrate 87 connected to the sub control substrate 72. The ROM cartridge substrate 86 and the liquid crystal relay substrate 87 are housed in the sub control board case 57 together with the sub control board 72.

ロムカートリッジ基板86は、サブCPU201により実行される各種制御プログラムと、演出用の画像(映像)、音声(スピーカ群84)、光(LED群85)及び通信のデータを管理するための基板である。液晶中継基板87は、副制御基板72と、表示装置11を構成するプロジェクタ機構211、及び、サブ表示装置18との間の接続配線を中継する基板である。なお、プロジェクタ機構211及びサブ表示装置18については、上述したので、ここでは、それらの説明を省略する。   The ROM cartridge substrate 86 is a substrate for managing various control programs executed by the sub CPU 201, production images (video), sound (speaker group 84), light (LED group 85), and communication data. . The liquid crystal relay substrate 87 is a substrate that relays connection wiring between the sub control substrate 72, the projector mechanism 211 constituting the display device 11, and the sub display device 18. Since the projector mechanism 211 and the sub display device 18 have been described above, the description thereof is omitted here.

<主制御回路>
次に、図8を参照して、主制御基板71に実装される主制御回路90の構成について説明する。図8は、パチスロ1の主制御回路90の構成例を示すブロック図である。
<Main control circuit>
Next, the configuration of the main control circuit 90 mounted on the main control board 71 will be described with reference to FIG. FIG. 8 is a block diagram illustrating a configuration example of the main control circuit 90 of the pachi-slot 1.

主制御回路90は、マイクロプロセッサ91と、クロックパルス発生回路92と、電源管理回路93と、スイッチングレギュレータ94(電源供給手段)とを備える。   The main control circuit 90 includes a microprocessor 91, a clock pulse generation circuit 92, a power management circuit 93, and a switching regulator 94 (power supply means).

マイクロプロセッサ91は、遊技機用のセキュリティ機能付きマイクロプロセッサである。なお、本実施形態のマイクロプロセッサ91では、後述するように、ソースプログラム上で規定可能な該マイクロプロセッサ91に特有の様々な命令コード(例えば、後述の「LDQ」命令等:以下、「メインCPU101専用命令コード」という)が設けられている。本実施形態では、このメインCPU101専用命令コードを用いることにより、処理の効率化やプログラム容量の削減などを実現している。マイクロプロセッサ91の内部構成については、後述の図9を参照して詳述し、マイクロプロセッサ91に設けられているメインCPU101専用命令コードについては、後述の主制御回路が実行する各種処理において詳述する。   The microprocessor 91 is a microprocessor with a security function for gaming machines. In the microprocessor 91 of the present embodiment, as will be described later, various instruction codes specific to the microprocessor 91 that can be defined in the source program (for example, “LDQ” instruction described later, etc., hereinafter: “main CPU 101” A dedicated instruction code). In this embodiment, by using the instruction code dedicated to the main CPU 101, the processing efficiency and the program capacity are reduced. The internal configuration of the microprocessor 91 will be described in detail with reference to FIG. 9 described later, and the instruction code dedicated to the main CPU 101 provided in the microprocessor 91 will be described in detail in various processes executed by a main control circuit described later. To do.

クロックパルス発生回路92は、メインCPU作動用のクロックパルス信号を生成し、該生成したクロックパルス信号をマイクロプロセッサ91に出力する。マイクロプロセッサ91は、入力されたクロックパルス信号に基づいて、制御プログラムを実行する。   The clock pulse generation circuit 92 generates a clock pulse signal for operating the main CPU, and outputs the generated clock pulse signal to the microprocessor 91. The microprocessor 91 executes a control program based on the input clock pulse signal.

電源管理回路93は、電源基板53b(図7参照)から供給される直流12Vの電源電圧の変動を管理する。そして、電源管理回路93は、例えば、電源が投入された際(電源電圧が0Vから起動電圧値(10V)を上回った際)には、リセット信号をマイクロプロセッサ91の「XSRST」端子に出力し、電断が発生した際(電源電圧が12Vから停電電圧値(10.5V)を下回った際)には、電断検知信号をマイクロプロセッサ91の「XINT」端子に出力する。すなわち、電源管理回路93は、電源投入時に、マイクロプロセッサ91にリセット信号(起動信号)を出力する手段(起動手段)、及び、電断発生時に、マイクロプロセッサ91に電断検知信号(停電信号)を出力する手段(停電手段)も兼ねる。   The power management circuit 93 manages fluctuations in the DC 12V power supply voltage supplied from the power supply board 53b (see FIG. 7). The power management circuit 93 outputs a reset signal to the “XSRST” terminal of the microprocessor 91, for example, when the power is turned on (when the power supply voltage exceeds the startup voltage value (10V) from 0V). When a power interruption occurs (when the power supply voltage falls below the power failure voltage value (10.5 V) from 12 V), a power interruption detection signal is output to the “XINT” terminal of the microprocessor 91. That is, the power management circuit 93 outputs a reset signal (start signal) to the microprocessor 91 when the power is turned on, and a power failure detection signal (power failure signal) to the microprocessor 91 when a power failure occurs. Also serves as a means to output (power failure means).

スイッチングレギュレータ94は、DC/DC変換回路であり、マイクロプロセッサ91の直流駆動電圧(直流5Vの電源電圧)を生成し、該生成した直流駆動電圧をマイクロプロセッサ91の「VCC」端子に出力する。   The switching regulator 94 is a DC / DC conversion circuit, generates a DC drive voltage (DC power supply voltage of 5 V DC) for the microprocessor 91, and outputs the generated DC drive voltage to the “VCC” terminal of the microprocessor 91.

<マイクロプロセッサ>
次に、図9を参照して、マイクロプロセッサ91の内部構成について説明する。図9は、マイクロプロセッサ91の内部構成を示すブロック図である。
<Microprocessor>
Next, the internal configuration of the microprocessor 91 will be described with reference to FIG. FIG. 9 is a block diagram showing the internal configuration of the microprocessor 91.

マイクロプロセッサ91は、メインCPU101と、メインROM102(第1記憶手段)と、メインRAM103(第2記憶手段)と、外部バスインターフェース104と、クロック回路105と、リセットコントローラ105と、演算回路107と、乱数回路110と、パラレルポート111と、割込みコントローラ112と、タイマー回路113と、第1シリアル通信回路114と、第2シリアル通信回路115と、を有する。そして、マイクロプロセッサ91を構成するこれらの各部は信号バス116を介して互いに接続されている。   The microprocessor 91 includes a main CPU 101, a main ROM 102 (first storage means), a main RAM 103 (second storage means), an external bus interface 104, a clock circuit 105, a reset controller 105, an arithmetic circuit 107, A random number circuit 110, a parallel port 111, an interrupt controller 112, a timer circuit 113, a first serial communication circuit 114, and a second serial communication circuit 115 are included. These units constituting the microprocessor 91 are connected to each other via a signal bus 116.

メインCPU101は、クロック回路105で生成されたクロックパルスに基づいて、各種制御プログラムを実行して、遊技動作全般に係る制御を行う。ここで、メインCPU101の制御動作の一例としてリール停止制御について説明する。   The main CPU 101 executes various control programs based on the clock pulse generated by the clock circuit 105 and performs control related to the overall game operation. Here, reel stop control will be described as an example of the control operation of the main CPU 101.

メインCPU101は、リールインデックスを検出してから各リール3L,3C,3L(メインリール)のステッピングモータに対してパルスを出力した回数をカウントする。これにより、メインCPU101は、各リールの回転角度(主に、リールが図柄何個分だけ回転したか)を管理する。なお、リールインデックスとは、リールが一回転したことを示す情報である。このリールインデックスは、例えば、発光部及び受光部を有する光センサと、各リールの所定の位置に設けられ、各メインリールの回転により発光部と受光部との間に介在される検知片とを備えたリール位置検出部(不図示)により検出される。   The main CPU 101 counts the number of times pulses are output to the stepping motors of the reels 3L, 3C, 3L (main reel) after detecting the reel index. Thereby, the main CPU 101 manages the rotation angle of each reel (mainly, how many symbols the reel has rotated). The reel index is information indicating that the reel has made one revolution. The reel index includes, for example, an optical sensor having a light emitting unit and a light receiving unit, and a detection piece provided at a predetermined position of each reel and interposed between the light emitting unit and the light receiving unit by the rotation of each main reel. It is detected by a provided reel position detector (not shown).

ここで、各リール3L,3C,3L(メインリール)の回転角度の管理について、具体的に説明する。ステッピングモータに対して出力されたパルスの数は、メインRAM103に設けられたパルスカウンタによって計数される。そして、図柄1つ分の回転に必要な所定回数のパルスの出力がパルスカウンタで計数される毎に、メインRAM103に設けられた図柄カウンタが1ずつ加算される。図柄カウンタは、各リールに応じて設けられている。図柄カウンタの値は、リール位置検出部(不図示)によってリールインデックスが検出されるとクリアされる。   Here, management of the rotation angle of each reel 3L, 3C, 3L (main reel) will be specifically described. The number of pulses output to the stepping motor is counted by a pulse counter provided in the main RAM 103. Each time the output of a predetermined number of pulses necessary for the rotation of one symbol is counted by the pulse counter, the symbol counter provided in the main RAM 103 is incremented by one. A symbol counter is provided for each reel. The value of the symbol counter is cleared when a reel index is detected by a reel position detector (not shown).

すなわち、本実施形態では、図柄カウンタを管理することにより、リールインデックスが検出されてから図柄何個分の回転が行われたのかを管理する。したがって、各リールの各図柄の位置は、リールインデックスが検出される位置を基準として検出される。   In other words, in the present embodiment, by managing the symbol counter, it is managed how many symbols have been rotated since the reel index was detected. Therefore, the position of each symbol on each reel is detected with reference to the position where the reel index is detected.

メインROM102には、メインCPU101により実行される各種制御プログラム、各種データテーブル、副制御回路200に対して各種制御指令(コマンド)を送信するためのデータ等が記憶される。メインRAM103には、制御プログラムの実行により決定された内部当籤役等の各種データを格納する格納領域が設けられる。なお、メインROM102及びメインRAM103の内部構成(メモリーマップ)については、後述の図12を参照して詳述する。   The main ROM 102 stores various control programs executed by the main CPU 101, various data tables, data for transmitting various control commands (commands) to the sub control circuit 200, and the like. The main RAM 103 is provided with a storage area for storing various data such as an internal winning combination determined by execution of the control program. The internal configuration (memory map) of the main ROM 102 and the main RAM 103 will be described in detail with reference to FIG.

外部バスインターフェース104は、マイクロプロセッサ91の外部に設けられた各種構成部(例えば、各リール等)が接続された外部信号バス(不図示)と、マイクロプロセッサ104とを電気的に接続するためのインターフェース回路である。クロック回路105は、例えば分周器(不図示)等を含んで構成され、クロックパルス発生回路92から入力されたCPU作動用のクロックパルス信号を、その他の構成部(例えば、タイマー回路113)で使用される周波数のクロックパルス信号に変換する。なお、クロック回路105で生成されたクロックパルス信号は、リセットコントローラ106にも出力される。   The external bus interface 104 electrically connects an external signal bus (not shown) to which various components (for example, each reel) provided outside the microprocessor 91 are connected to the microprocessor 104. It is an interface circuit. The clock circuit 105 includes, for example, a frequency divider (not shown) and the like, and the clock pulse signal for CPU operation input from the clock pulse generation circuit 92 is received by other components (for example, the timer circuit 113). Convert to a clock pulse signal of the frequency used. Note that the clock pulse signal generated by the clock circuit 105 is also output to the reset controller 106.

リセットコントローラ106は、電源管理回路93から入力されたリセット信号に基づいて、IAT(Illegal Address Trap)やWDT(watchdog timer)のリセットを行う。演算回路107は、乗算回路及び除算回路を含んで構成される。例えば、ソースプログラム上において、後述する「MUL(乗算)」命令(後述の図93B参照)を実行するときには、演算回路107がこの「MUL」命令に基づく乗算処理を実行する。   The reset controller 106 resets an IAT (Illegal Address Trap) or WDT (watchdog timer) based on the reset signal input from the power management circuit 93. The arithmetic circuit 107 includes a multiplication circuit and a division circuit. For example, when executing a “MUL (multiplication)” instruction (see FIG. 93B described later) on the source program, the arithmetic circuit 107 executes a multiplication process based on the “MUL” instruction.

乱数回路110は、予め定められた範囲の乱数(例えば、0〜65535又は0〜255)を発生させる。また、図示しないが、乱数回路110は、2バイトのハードラッチ乱数を得るための乱数レジスタ0と、2バイトのソフトラッチ乱数を得るための乱数レジスタ1〜3と、1バイトのソフトラッチ乱数を得るための乱数レジスタ4〜7とで構成されている。なお、メインCPU101は、乱数回路110で発生させた所定範囲の乱数の中から1つの値を、例えば内部抽籤用の乱数値として抽出する。パラレルポート111は、マイクロプロセッサ91と、マイクロプロセッサ91の外部に設けられた各種回路(例えば、電源管理回路93等)との間で入出力される信号のポート(メモリーマップI/O)である。また、パラレルポート111は、乱数回路110及び割込みコントローラ112にも接続される。スタートスイッチ79はパラレルポート111のPI0〜PI4のいずれかの入力ポートに接続され、スタートスイッチ79がオン状態になったタイミング(オンエッジ)で、パラレルポート111から乱数回路110の乱数レジスタ0へラッチ信号が出力される。そして、乱数回路110では、ラッチ信号が入力されることにより乱数レジスタ0がラッチされ、2バイトのハードラッチ乱数が取得される。   The random number circuit 110 generates a random number in a predetermined range (for example, 0 to 65535 or 0 to 255). Although not shown, the random number circuit 110 generates a random number register 0 for obtaining a 2-byte hard latch random number, random number registers 1 to 3 for obtaining a 2-byte soft latch random number, and a 1-byte soft latch random number. It is composed of random number registers 4 to 7 for obtaining. The main CPU 101 extracts one value from a predetermined range of random numbers generated by the random number circuit 110, for example, as a random value for internal lottery. The parallel port 111 is a port (memory map I / O) for signals input / output between the microprocessor 91 and various circuits (for example, the power management circuit 93) provided outside the microprocessor 91. . The parallel port 111 is also connected to the random number circuit 110 and the interrupt controller 112. The start switch 79 is connected to one of the input ports PI0 to PI4 of the parallel port 111, and the latch signal is sent from the parallel port 111 to the random number register 0 of the random number circuit 110 at a timing (on edge) when the start switch 79 is turned on. Is output. In the random number circuit 110, when the latch signal is input, the random number register 0 is latched, and a 2-byte hard latch random number is acquired.

割込みコントローラ112は、パラレルポート111を介して電源管理回路93から入力される電断検知信号、又は、タイマー回路113から1.1172ms周期で入力されるタイムアウト信号に基づいて、メインCPU101による割込処理の実行タイミングを制御する。電源管理回路93から電断検知信号が入力された場合、又は、タイマー回路113からタイムアウト信号が入力された場合には、割込みコントローラ112は、割込処理開始指令を示す割込要求信号をメインCPU101に出力する。メインCPU101は、タイマー回路103からのタイムアウト信号に応じて割込みコントローラ112から入力される割込要求信号に基づいて、入力ポートチェック処理、リール制御処理、通信データ送信処理、7セグLED駆動処理、タイマー更新処理等の各種割込処理(後述の図158参照)を行う。   The interrupt controller 112 performs an interrupt process by the main CPU 101 based on a power interruption detection signal input from the power management circuit 93 via the parallel port 111 or a time-out signal input from the timer circuit 113 at a cycle of 1.1172 ms. Control the execution timing of. When a power failure detection signal is input from the power management circuit 93 or a time-out signal is input from the timer circuit 113, the interrupt controller 112 sends an interrupt request signal indicating an interrupt processing start command to the main CPU 101. Output to. Based on the interrupt request signal input from the interrupt controller 112 in response to the time-out signal from the timer circuit 103, the main CPU 101 performs input port check processing, reel control processing, communication data transmission processing, 7-segment LED drive processing, timer Various interrupt processing such as update processing (see FIG. 158 described later) is performed.

タイマー回路113(PTC)は、クロック回路105で生成されたクロックパルス信号(メインCPU作動用のクロックパルス信号を分周器(不図示)で分周された周波数のクロックパルス信号)で動作する(経過時間をカウントする)。そして、タイマー回路113は、1.1172msecの周期で割込みコントローラ112にタイムアウト信号(トリガー信号)を出力する。   The timer circuit 113 (PTC) operates with a clock pulse signal generated by the clock circuit 105 (clock pulse signal having a frequency obtained by dividing a clock pulse signal for operating the main CPU by a frequency divider (not shown)). Count elapsed time). Then, the timer circuit 113 outputs a timeout signal (trigger signal) to the interrupt controller 112 at a cycle of 1.1172 msec.

第1シリアル通信回路114は、主制御基板71から副制御基板72にデータ(各種制御指令(コマンド))を送信する際のシリアル送信動作を制御する回路である。第2シリアル通信回路115は、主制御基板71から試験機用第2インターフェースボード302にデータを送信する際のシリアル送信動作を制御する回路である。   The first serial communication circuit 114 is a circuit that controls a serial transmission operation when data (various control commands (commands)) is transmitted from the main control board 71 to the sub-control board 72. The second serial communication circuit 115 is a circuit that controls a serial transmission operation when data is transmitted from the main control board 71 to the second interface board 302 for the testing machine.

<副制御回路>
次に、図10を参照して、副制御基板72に実装される副制御回路200(副制御手段)の構成について説明する。図10は、パチスロ1の副制御回路200の構成例を示すブロック図である。
<Sub control circuit>
Next, the configuration of the sub control circuit 200 (sub control means) mounted on the sub control board 72 will be described with reference to FIG. FIG. 10 is a block diagram illustrating a configuration example of the sub control circuit 200 of the pachislot 1.

副制御回路200は、主制御回路90と電気的に接続されており、主制御回路90から送信されるコマンドに基づいて演出内容の決定や実行等の処理を行う。副制御回路200は、基本的に、サブCPU201、サブRAM202、レンダリングプロセッサ203、描画用RAM204、ドライバ205を含んで構成される。   The sub control circuit 200 is electrically connected to the main control circuit 90 and performs processing such as determination and execution of effect contents based on a command transmitted from the main control circuit 90. The sub control circuit 200 basically includes a sub CPU 201, a sub RAM 202, a rendering processor 203, a drawing RAM 204, and a driver 205.

なお、サブCPU201は、ロムカートリッジ基板86に接続される。ドライバ205は、液晶中継基板87に接続される。すなわち、ドライバ205は、液晶中継基板87を介してプロジェクタ機構211及びサブ表示装置18に接続される。   The sub CPU 201 is connected to the ROM cartridge substrate 86. The driver 205 is connected to the liquid crystal relay substrate 87. That is, the driver 205 is connected to the projector mechanism 211 and the sub display device 18 via the liquid crystal relay substrate 87.

サブCPU201は、主制御回路90から送信されたコマンドに応じて、ロムカートリッジ基板86に記憶されている制御プログラムに従い、映像、音、光の出力の制御を行う。ロムカートリッジ基板86は、基本的に、プログラム記憶領域とデータ記憶領域とによって構成される。   The sub CPU 201 controls the output of video, sound, and light according to the control program stored in the ROM cartridge substrate 86 in accordance with the command transmitted from the main control circuit 90. The ROM cartridge substrate 86 basically includes a program storage area and a data storage area.

プログラム記憶領域には、サブCPU201が実行する制御プログラムが記憶される。例えば、制御プログラムには、主制御回路90との通信を制御するための主基板通信タスクや、演出用の乱数値を抽出し、演出内容(演出データ)の決定及び登録を行うための演出登録タスクを実行するための各種プログラムが含まれる。また、制御プログラムには、決定した演出内容に基づいて表示装置11による映像の表示を制御する描画制御タスク、LED群85等の光源による光の出力を制御するランプ制御タスク、スピーカ群84による音の出力を制御する音声制御タスク等を実行するための各種プログラムも含まれる。   In the program storage area, a control program executed by the sub CPU 201 is stored. For example, in the control program, a main board communication task for controlling communication with the main control circuit 90 and a random number value for production are extracted, and production registration for determining and registering production contents (production data). Various programs for executing tasks are included. In addition, the control program includes a drawing control task for controlling the display of video by the display device 11 based on the determined content of the presentation, a lamp control task for controlling the output of light from a light source such as the LED group 85, and a sound by the speaker group 84. Various programs for executing a voice control task or the like for controlling the output of the program are also included.

データ記憶領域には、各種データテーブルを記憶する記憶領域、各演出内容を構成する演出データを記憶する記憶領域、映像の作成に関するアニメーションデータを記憶する記憶領域が含まれる。また、データ記憶領域には、BGMや効果音に関するサウンドデータを記憶する記憶領域、光の点消灯のパターンに関するランプデータを記憶する記憶領域等も含まれる。   The data storage area includes a storage area for storing various data tables, a storage area for storing effect data constituting each effect content, and a storage area for storing animation data related to creation of video. Further, the data storage area includes a storage area for storing sound data related to BGM and sound effects, a storage area for storing lamp data related to a light on / off pattern, and the like.

サブRAM202には、決定された演出内容や演出データを登録する格納領域や、主制御回路90から送信されるサブフラグ(内部当籤役)等の各種データを格納する格納領域が設けられる。   The sub RAM 202 is provided with a storage area for registering the determined contents and effects data, and a storage area for storing various data such as a sub flag (internal winning combination) transmitted from the main control circuit 90.

サブCPU201、レンダリングプロセッサ203、描画用RAM(フレームバッファを含む)204及びドライバ205は、演出内容により指定されたアニメーションデータに従って映像を作成し、作成した映像を表示装置11(プロジェクタ機構211)及び/又はサブ表示装置18に表示させる。なお、表示装置11(プロジェクタ機構211)及びサブ表示装置18は、副制御基板72により、それぞれ個別に制御される。   The sub CPU 201, the rendering processor 203, the drawing RAM (including the frame buffer) 204, and the driver 205 create a video according to the animation data designated by the contents of the presentation, and display the created video on the display device 11 (projector mechanism 211) and / or Alternatively, it is displayed on the sub display device 18. The display device 11 (projector mechanism 211) and the sub display device 18 are individually controlled by the sub control board 72.

また、サブCPU201は、演出内容により指定されたサウンドデータに従ってBGMなどの音をスピーカ群84により出力させる。また、サブCPU201は、演出内容により指定されたランプデータに従ってLED群85の点灯及び消灯を制御する。   Further, the sub CPU 201 causes the speaker group 84 to output a sound such as BGM according to the sound data specified by the contents of the effect. Further, the sub CPU 201 controls lighting and extinguishing of the LED group 85 according to the lamp data designated by the contents of the effect.

<メインCPUが有する各種レジスタ>
次に、図11を参照しながら、メインCPU101が有する各種レジスタについて説明する。なお、図11は、メインCPU101に含まれる各種レジスタの概略構成図である。
<Various registers of main CPU>
Next, various registers included in the main CPU 101 will be described with reference to FIG. FIG. 11 is a schematic configuration diagram of various registers included in the main CPU 101.

メインCPU101は、メイン・レジスタとして、アキュームレータA(以下、「Aレジスタ」という)、フラグ・レジスタF(フラグレジスタ)、汎用レジスタB(以下、「Bレジスタ」という)、汎用レジスタC(以下、「Cレジスタ」という)、汎用レジスタD(以下、「Dレジスタ」という)、汎用レジスタE(以下、「Eレジスタ」という)、汎用レジスタH(以下、「Hレジスタ」という)及び汎用レジスタL(以下、「Lレジスタ」という)を有する。また、メインCPU101は、サブ・レジスタとして、アキュームレータA′、フラグ・レジスタF′、汎用レジスタB′、汎用レジスタC′、汎用レジスタD′、汎用レジスタE′、汎用レジスタH′及び汎用レジスタL′を汎用レジスタとして有する。なお、各レジスタは、1バイトのレジスタで構成される。   The main CPU 101 includes, as main registers, an accumulator A (hereinafter referred to as “A register”), a flag register F (flag register), a general purpose register B (hereinafter referred to as “B register”), and a general purpose register C (hereinafter referred to as “register A”). General purpose register D (hereinafter referred to as “D register”), general purpose register E (hereinafter referred to as “E register”), general purpose register H (hereinafter referred to as “H register”) and general purpose register L (hereinafter referred to as “C register”). , Referred to as “L register”). Further, the main CPU 101 includes, as sub registers, an accumulator A ′, a flag register F ′, a general purpose register B ′, a general purpose register C ′, a general purpose register D ′, a general purpose register E ′, a general purpose register H ′, and a general purpose register L ′. As a general purpose register. Each register is composed of a 1-byte register.

また、本実施形態では、BレジスタとCレジスタとをペアレジスタ(以下、「BCレジスタ」という)として用い、DレジスタとEレジスタとをペアレジスタ(以下、「DEレジスタ」という)として用いる。さらに、本実施形態では、HレジスタとLレジスタとをペアレジスタ(以下、「HLレジスタ」という)として用いる。   In this embodiment, the B register and the C register are used as a pair register (hereinafter referred to as “BC register”), and the D register and the E register are used as a pair register (hereinafter referred to as “DE register”). Furthermore, in this embodiment, the H register and the L register are used as a pair register (hereinafter referred to as “HL register”).

フラグ・レジスタF,F′の各ビットには、図11に示すように、演算処理の結果等を示す所定のフラグ情報がセットされる。例えばビット6(D6)には、演算結果の判定処理において演算結果が「0」であるか否かを示すデータ(ゼロフラグ)がセットされる。具体的には、演算結果が「0」である場合、ビット6にデータ「1」がセットされ、演算結果が「0」でない場合には、ビット6にデータ「0」がセットされる。そして、演算結果の判定処理では、メインCPU101は、ビット6のデータ「0」/「1」を参照して判定(YES/NO)を行う。   As shown in FIG. 11, predetermined flag information indicating the result of the arithmetic processing is set in each bit of the flag registers F and F ′. For example, in bit 6 (D6), data (zero flag) indicating whether or not the calculation result is “0” in the calculation result determination process is set. Specifically, when the operation result is “0”, data “1” is set in bit 6, and when the operation result is not “0”, data “0” is set in bit 6. In the calculation result determination process, the main CPU 101 performs determination (YES / NO) with reference to the data “0” / “1” of bit 6.

また、メインCPU101は、拡張レジスタQ(以下、「Qレジスタ」という)を有する。Qレジスタは、1バイトのレジスタで構成される。なお、本実施形態では、後述の各種処理フローの中で説明するように、ソースプログラム上において、このQレジスタを用いてアドレス指定を行う各種メインCPU101専用命令コードが設けられており、この命令コードの使用により、処理の効率化やメインROM102の容量削減などを実現している。なお、Qレジスタを用いてアドレス指定を行う各種メインCPU101専用命令コードでは、Qレジスタには、アドレスの上位側のアドレスデータ(アドレス値)が格納される。なお、Qレジスタには、メインCPU101のリセット直後に、初期値として「F0H」がセットされる。また、Qレジスタを用いた「LD Q,n(8ビットデータ)」命令において、「n」に任意の1バイトのデータをセットして該命令を実行することにより、Qレジスタの値を変更することができる。   The main CPU 101 has an extension register Q (hereinafter referred to as “Q register”). The Q register is composed of a 1-byte register. In this embodiment, as will be described in the various processing flows described later, various instruction codes dedicated to the main CPU 101 for performing address designation using the Q register are provided on the source program. As a result, the processing efficiency and the capacity of the main ROM 102 are reduced. In various instruction codes dedicated to the main CPU 101 that perform address designation using the Q register, the address data (address value) on the upper side of the address is stored in the Q register. In the Q register, “F0H” is set as an initial value immediately after the main CPU 101 is reset. In addition, in the “LD Q, n (8-bit data)” instruction using the Q register, the value of the Q register is changed by setting arbitrary 1 byte data to “n” and executing the instruction. be able to.

さらに、メインCPU101は、1バイトのレジスタで構成された、インタラプト・ページアドレス・レジスタI及びメモリ・リフレッシュ・レジスタR、並びに、2バイトのレジスタで構成された、インデックス・レジスタIX、インデックス・レジスタIY、スタックポインタSP及びプログラムカウンタPCを専用レジスタとして有する。   Further, the main CPU 101 includes an interrupt page address register I and a memory refresh register R configured by 1-byte registers, and an index register IX and an index register IY configured by 2-byte registers. The stack pointer SP and the program counter PC are provided as dedicated registers.

<メインROM及びメインRAMの内部構成(メモリマップ)>
次に、図12A〜図12Cを参照しながら、主制御回路90(マイクロプロセッサ91)に含まれるメインROM102及びメインRAM103の内部構成(以下「メモリマップ」という)について説明する。なお、図12Aは、メモリ全体のメモリマップを示す図であり、図12Bは、メインROM102のメモリマップを示す図であり、図12Cは、メインRAM103のメモリマップを示す図である。
<Internal configuration of main ROM and main RAM (memory map)>
Next, the internal configuration of the main ROM 102 and the main RAM 103 (hereinafter referred to as “memory map”) included in the main control circuit 90 (microprocessor 91) will be described with reference to FIGS. 12A to 12C. 12A is a diagram showing a memory map of the entire memory, FIG. 12B is a diagram showing a memory map of the main ROM 102, and FIG. 12C is a diagram showing a memory map of the main RAM 103.

主制御回路90(マイクロプロセッサ91)が備えるメモリ全体のメモリマップでは、図12Aに示すように、アドレスの先頭(0000H)側から、メインROM102のメモリ領域、メインRAM103のメモリ領域、内蔵レジスタエリア及びXCSデコードエリアが、不使用領域を間に挟んでこの順で、それぞれ所定のアドレスに配置される。   In the memory map of the entire memory included in the main control circuit 90 (microprocessor 91), as shown in FIG. 12A, from the head (0000H) side of the address, the memory area of the main ROM 102, the memory area of the main RAM 103, the built-in register area, The XCS decode areas are arranged at predetermined addresses in this order with an unused area in between.

メインROM102のメモリマップでは、図12Bに示すように、メインROM102のアドレスの先頭(0000H)側から、プログラムエリア、データエリア、規定外エリア、商標記録エリア、プログラム管理エリア及びセキュリティ設定エリアが、この順で、それぞれ所定のアドレスに配置される。   In the memory map of the main ROM 102, as shown in FIG. 12B, from the head (0000H) side of the address of the main ROM 102, there are a program area, a data area, an unspecified area, a trademark recording area, a program management area, and a security setting area. In order, they are arranged at predetermined addresses.

なお、プログラムエリアには、遊技者により実施される遊技の遊技性に関連する各種制御処理において、メインCPU101により実行される各種処理の制御プログラムが記憶される。データエリアには、遊技者により実施される遊技の遊技性に関連する各種制御処理において、メインCPU101により使用される各種データ(例えば、内部抽籤テーブル等のデータテーブル、副制御回路42に対して各種制御指令(コマンド)を送信するためのデータ等)が記憶される。すなわち、プログラムエリアとデータエリアとからなる遊技用ROM領域(遊技用記憶領域)には、遊技店で遊技者が実際に行う遊技の遊技性に関連する制御処理(遊技性に関する処理)に必要な各種プログラム及び各種データが格納される。   In the program area, control programs for various processes executed by the main CPU 101 in various control processes related to game playability performed by the player are stored. In the data area, various data used by the main CPU 101 (for example, a data table such as an internal lottery table, various sub-control circuits 42, etc.) in various control processes related to game playability performed by the player. Data for transmitting a control command (command), etc.) are stored. In other words, the game ROM area (game storage area) composed of a program area and a data area is necessary for control processing (game-related processing) related to game playability actually performed by the player at the game store. Various programs and various data are stored.

また、規定外エリアには、遊技者により実施される遊技の遊技性に直接関与しない各種処理(遊技性に影響を与えない処理)の制御プログラム及びデータが記憶される。例えば、パチスロ1の検定試験(試射試験)で使用されるプログラム及びデータ、電断時のチェックサム生成処理や電源復帰時のサムチェック処理などで使用される制御プログラム及びデータ、並びに、不正対策プログラム及びそれに必要なデータ等が、規定外エリアに格納される。   The non-regulated area stores control programs and data for various processes (processes that do not affect the game characteristics) that are not directly related to the game performance of the game executed by the player. For example, a program and data used in a pachislot 1 certification test (trial test), a control program and data used in checksum generation processing at power interruption or sum check processing at power recovery, and a fraud countermeasure program In addition, data necessary for the data and the like are stored in an unspecified area.

メインRAM103のメモリマップでは、図12Cに示すように、メインRAM103のアドレスの先頭(F000H)側から、遊技用RAM領域(所定格納領域、遊技用一時記憶領域)及び規定外RAM領域(規定外一時記憶領域)が、この順で、それぞれ所定のアドレスに配置される。   In the memory map of the main RAM 103, as shown in FIG. 12C, from the head (F000H) side of the address of the main RAM 103, a gaming RAM area (predetermined storage area, gaming temporary storage area) and an unspecified RAM area (unspecified temporary area). Storage areas) are arranged at predetermined addresses in this order.

遊技用RAM領域には、遊技者により実施される遊技の遊技性に関連する制御プログラムの実行により決定された例えば内部当籤役等の各種データを一時的に格納する作業領域及びスタックエリアが設けられる。そして、各種データのそれぞれは、遊技用RAM領域内の所定アドレスの作業領域に格納される。   The game RAM area is provided with a work area and a stack area for temporarily storing various data such as an internal winning combination determined by the execution of a control program related to the game performance of the game executed by the player. . Each of the various data is stored in a work area at a predetermined address in the game RAM area.

また、規定外RAM領域には、遊技者により実施される遊技の遊技性に直接関与しない各種処理の作業領域となる規定外作業領域と、規定外スタックとが設けられる。本実施形態では、この規定外RAM領域を使用して、例えばサムチェック処理等の遊技者により実施される遊技の遊技性に直接関与しない各種処理が実行される。   In addition, the non-specified RAM area is provided with a non-standard work area that is a work area for various processes that are not directly related to the game performance of the game executed by the player, and a non-standard stack. In the present embodiment, various processes that are not directly related to the game playability of the game executed by the player, such as a sum check process, are executed using the non-regulated RAM area.

上述のように、本実施形態のパチスロ1では、メインROM102内において、遊技者により実施される遊技の遊技性に直接関与しない各種処理に使用される各種プログラム及び各種データ(テーブル)を、遊技用ROM領域とは異なるアドレスに配置された規定外ROM領域(規定外記憶領域)に格納する。また、そのような遊技者により実施される遊技の遊技性に直接関与しない各種処理は、メインRAM103内において、遊技用RAM領域とは異なるアドレスに配置された規定外RAM領域を使用して行われる。   As described above, in the pachislot machine 1 of the present embodiment, various programs and various data (tables) used for various processes that are not directly related to the game performance of the game performed by the player are stored in the main ROM 102. The data is stored in a non-standard ROM area (non-standard storage area) arranged at an address different from the ROM area. In addition, various processes that are not directly related to game playability performed by such a player are performed in the main RAM 103 using an unspecified RAM area that is arranged at an address different from the game RAM area. .

このようなメインROM102の構成では、従来の規則上においてプログラム等の配置不可とされていたROM領域(規定外ROM領域)に、遊技者が実際に行う遊技そのものには不要なプログラム及びデータを配置することができる。それゆえ、本実施形態では、遊技用ROM領域の容量の圧迫を回避することができる。   In such a configuration of the main ROM 102, programs and data that are not necessary for the game itself actually played by the player are placed in the ROM area (non-specified ROM area) where it is impossible to place a program or the like according to the conventional rules. can do. Therefore, in this embodiment, compression of the capacity of the game ROM area can be avoided.

<遊技状態の遷移フロー>
次に、図13及び図14を参照しながら、本実施形態のパチスロ1の主制御回路90(メインCPU101)により管理される各種遊技状態及びその遷移フローについて説明する。なお、図13Aは、パチスロ1の基本的な遊技状態の遷移フロー図であり、図13Bは、その遊技状態の移行条件をまとめた表である。また、図14Aは、報知(ART)機能の作動の有無を考慮した遊技状態の遷移フロー図であり、図14Bは、その遊技状態の移行条件をまとめた表である。
<Game state transition flow>
Next, various game states managed by the main control circuit 90 (main CPU 101) of the pachi-slot 1 of this embodiment and the transition flow thereof will be described with reference to FIGS. FIG. 13A is a transition flow diagram of the basic gaming state of the pachislot 1, and FIG. 13B is a table summarizing the transition conditions of the gaming state. FIG. 14A is a game state transition flow diagram in consideration of whether or not the notification (ART) function is activated, and FIG. 14B is a table summarizing the game state transition conditions.

[基本的な遊技状態の遷移フロー]
本実施形態のパチスロ1では、ボーナスゲームの種類として、ビッグボーナス(以下、「BB」と記す)が設けられる。BBは、第1種特別役物と呼ばれるレギュラーボーナス(以下、「RB」と記す)に係る役物連続作動装置であり、RBを連続して作動させる。
[Basic game state transition flow]
In the pachi-slot 1 of the present embodiment, a big bonus (hereinafter referred to as “BB”) is provided as a type of bonus game. BB is an accessory continuous operation device related to a regular bonus (hereinafter referred to as “RB”) called a first type special accessory, and continuously operates the RB.

それゆえ、本実施形態では、主制御回路90は、ボーナス役の当籤/作動(入賞)の有無に基づいて遊技状態を管理する。具体的には、図13Aに示すように、主制御回路90は、ボーナス役(後述の名称「F_BB1」,「F_BB2」の内部当籤役)の当籤/作動(入賞)の有無に基づいて、「ボーナス非当籤状態」、「フラグ間状態」及び「ボーナス状態」と称する3種類の遊技状態を管理する。   Therefore, in the present embodiment, the main control circuit 90 manages the gaming state based on whether or not the bonus combination is won / actuated (winning). Specifically, as shown in FIG. 13A, the main control circuit 90 determines whether or not the bonus combination (internal winning combination of names “F_BB1” and “F_BB2” described later) is won / actuated (winning). Three types of gaming states called “bonus non-winning state”, “inter-flag state” and “bonus state” are managed.

なお、ボーナス非当籤状態は、ボーナスに非当籤であり、かつ、ボーナスが作動(入賞)していない状態であり、ボーナス状態は、ボーナスが作動している状態である。また、本実施形態では、ボーナス役が内部当籤役として決定されると、ボーナスが入賞するまで複数回の遊技に渡りボーナス役が内部当籤役として持ち越された状態が発生する。フラグ間状態は、ボーナス役が内部当籤役として持ち越されている状態、すなわち、ボーナス役が当籤し、かつ、ボーナスが作動していない状態である。   Note that the bonus non-winning state is a state where the bonus is non-winning and the bonus is not activated (winning), and the bonus state is a state where the bonus is activated. In this embodiment, when a bonus combination is determined as an internal winning combination, a state in which the bonus combination is carried over as an internal winning combination over a plurality of games until the bonus is won is generated. The inter-flag state is a state where the bonus combination is carried over as an internal winning combination, that is, a state where the bonus combination is won and the bonus is not activated.

なお、ボーナス役の当籤の有無は、メインRAM103に設けられる後述の当り要求フラグ格納領域(後述の図28〜図30参照)及び持越役格納領域(後述の図31参照)に格納されるデータに基づいて管理される。また、ボーナスの作動(入賞)の有無は、メインRAM103に設けられる後述の遊技状態フラグ格納領域(後述の図32参照)に格納されるデータに基づいて管理される。   Whether or not the bonus combination is won is determined by the data stored in the later-described hit request flag storage area (see FIGS. 28 to 30 described later) and the carryover combination storage area (see FIG. 31 described later) provided in the main RAM 103. Managed based on. Further, whether or not a bonus is activated (winning) is managed based on data stored in a later-described game state flag storage area (see FIG. 32 described later) provided in the main RAM 103.

また、本実施形態では、図13Aに示すように、ボーナスが作動していない遊技状態(ボーナス非当籤状態及びフラグ間状態)において、リプレイに係る内部当籤役の種別及びその当籤確率が互いに異なる、RT0遊技状態〜RT5遊技状態の6種類の状態(以下、それぞれ「RT0状態」〜「RT5状態」という)が設けられる。なお、RT0状態、RT2状態及びRT5状態は、リプレイ役が内部当籤役として決定される確率が低確率となる遊技状態であり、RT1状態はリプレイ役が内部当籤役として決定される確率が中程度の中確率となる遊技状態である。また、RT3状態及びRT4状態は、リプレイ役が内部当籤役として決定される確率が高確率となる遊技状態である。なお、本実施形態では、ボーナス非当籤状態のRT状態は、RT0状態〜RT4状態のいずれかとなり、フラグ間状態のRT状態はRT5状態となる。   In the present embodiment, as shown in FIG. 13A, in the gaming state where the bonus is not activated (bonus non-winning state and inter-flag state), the type of internal winning combination related to replay and the winning probability are different from each other. Six types of states, RT0 gaming state to RT5 gaming state (hereinafter referred to as “RT0 state” to “RT5 state”, respectively), are provided. The RT0 state, the RT2 state, and the RT5 state are gaming states in which the probability that a replay role is determined as an internal winning combination is low, and the RT1 state has a medium probability that a replay role is determined as an internal winning combination. It is a gaming state with a medium probability. The RT3 state and the RT4 state are gaming states in which the probability that the replay combination is determined as the internal winning combination is high. In the present embodiment, the RT state in the bonus non-winning state is one of the RT0 state to the RT4 state, and the RT state in the inter-flag state is the RT5 state.

それゆえ、本実施形態では、主制御回路90は、ボーナスが作動していない遊技状態(ボーナス非当籤状態及びフラグ間状態)において、さらに、リプレイに係る内部当籤役の種別及びその当籤確率に基づいて、RT1状態〜RT5状態の6種類の状態も管理する。   Therefore, in this embodiment, the main control circuit 90 is further based on the type of internal winning combination related to replay and its winning probability in a gaming state where the bonus is not activated (bonus non-winning state and inter-flag state). Thus, six types of states from the RT1 state to the RT5 state are also managed.

なお、RT0状態〜RT5状態は、メインRAM103に設けられる後述の遊技状態フラグ格納領域(後述の図32参照)に格納されるデータに基づいて管理される。具体的には、本実施形態のパチスロ1では、RT1状態フラグ〜RT5状態フラグの5つのRT状態を示すフラグが設けられ、これらのフラグのオン/オフ状態をメインRAM103により管理することによりRT状態が管理される。そして、主制御回路90は、オン状態であるRT状態フラグに対応するRT状態を現在のRT状態として特定する。なお、全てのRT状態フラグがオフ状態である場合には、主制御回路90は、現在のRT状態がRT0状態であると特定する。   The RT0 state to RT5 state are managed based on data stored in a game state flag storage area (described later in FIG. 32) provided in the main RAM 103. Specifically, in the pachislot machine 1 of the present embodiment, five flags indicating the RT state of the RT1 state flag to the RT5 state flag are provided, and the on / off state of these flags is managed by the main RAM 103, thereby the RT state. Is managed. Then, the main control circuit 90 specifies the RT state corresponding to the RT state flag that is in the on state as the current RT state. When all the RT state flags are in the off state, the main control circuit 90 specifies that the current RT state is the RT0 state.

図13A及び13Bに示すように、ボーナス非当籤状態においてボーナス役(後述の名称「F_BB1」,「F_BB2」の内部当籤役)が内部当籤役として決定されると(移行条件(1)が成立すると)、主制御回路90は、遊技状態をボーナス非当籤状態からフラグ間状態に移行させる。また、フラグ間状態においてボーナス役が入賞すると(移行条件(2)が成立すると)、主制御回路90は、遊技状態をフラグ間状態からボーナス状態に移行させる。   As shown in FIGS. 13A and 13B, in the bonus non-winning state, when a bonus combination (an internal winning combination of names “F_BB1” and “F_BB2” described later) is determined as an internal winning combination (when transition condition (1) is satisfied) ), The main control circuit 90 shifts the gaming state from the bonus non-winning state to the inter-flag state. When the bonus combination wins in the inter-flag state (when the transition condition (2) is satisfied), the main control circuit 90 shifts the gaming state from the inter-flag state to the bonus state.

また、ボーナス状態において規定枚数(216枚)を超えるメダルが払い出され、ボーナス状態が終了すると(移行条件(3)が成立すると)、主制御回路90は、遊技状態をボーナス状態からRT1状態(ボーナス非当籤状態)に移行させる。   Further, when medals exceeding the prescribed number (216) are paid out in the bonus state and the bonus state is terminated (when the transition condition (3) is satisfied), the main control circuit 90 changes the gaming state from the bonus state to the RT1 state ( Shift to bonus non-winning state).

RT1状態において、20ゲームが経過すると(移行条件(4)が成立すると)、主制御回路90は、遊技状態をRT1状態からRT0状態に移行させる。また、RT1状態において、20ゲームが経過する前に、略称「ベルこぼし目」に係る図柄組合せ(後述の図28参照)が有効ライン上に表示されると(移行条件(5)が成立すると)、主制御回路90は、遊技状態をRT1状態からRT2状態に移行させる。   When 20 games have elapsed in the RT1 state (when the transition condition (4) is satisfied), the main control circuit 90 shifts the gaming state from the RT1 state to the RT0 state. Further, in the RT1 state, before the 20 games have elapsed, when the symbol combination (see FIG. 28 described later) relating to the abbreviation “bell spilled eyes” is displayed on the active line (when the transition condition (5) is satisfied). The main control circuit 90 shifts the gaming state from the RT1 state to the RT2 state.

RT0状態において、略称「ベルこぼし目」に係る図柄組合せが有効ライン上に表示されると(移行条件(5)が成立すると)、主制御回路90は、遊技状態をRT0状態からRT2状態に移行させる。RT2状態において、略称「RT3移行リプ」に係る図柄組合せ(後述の図28参照)が有効ライン上に表示されると(移行条件(6)が成立すると)、主制御回路90は、遊技状態をRT2状態からRT3状態に移行させる。   In the RT0 state, when the symbol combination related to the abbreviation “bell spill” is displayed on the active line (when the transition condition (5) is satisfied), the main control circuit 90 shifts the gaming state from the RT0 state to the RT2 state. Let In the RT2 state, when the symbol combination related to the abbreviation “RT3 transition lip” (see FIG. 28 described later) is displayed on the active line (when the transition condition (6) is satisfied), the main control circuit 90 changes the gaming state. Transition from the RT2 state to the RT3 state.

RT3状態において、略称「RT4移行リプ」に係る図柄組合せ(後述の図28参照)が有効ライン上に表示されると(移行条件(7)が成立すると)、主制御回路90は、遊技状態をRT3状態からRT4状態に移行させる。また、RT3状態において、略称「ベルこぼし目」又は「RT2移行リプ」に係る図柄組合せ(後述の図28参照)が有効ライン上に表示されると(移行条件(8)が成立すると)、主制御回路90は、遊技状態をRT3状態からRT2状態に遊技状態を移行させる。さらに、RT4状態において、略称「ベルこぼし目」又は「RT2移行リプ」に係る図柄組合せが有効ライン上に表示されると(移行条件(8)が成立すると)、主制御回路90は、遊技状態をRT4状態からRT2状態に遊技状態を移行させる。   In the RT3 state, when the symbol combination related to the abbreviation “RT4 transition lip” (see FIG. 28 described later) is displayed on the active line (when the transition condition (7) is satisfied), the main control circuit 90 changes the gaming state. Transition from the RT3 state to the RT4 state. In the RT3 state, when the symbol combination (see FIG. 28 described later) relating to the abbreviation “bell spill” or “RT2 transition lip” is displayed on the active line (when the transition condition (8) is satisfied), The control circuit 90 shifts the gaming state from the RT3 state to the RT2 state. Furthermore, in the RT4 state, when the symbol combination related to the abbreviation “bell spill” or “RT2 transition lip” is displayed on the active line (when the transition condition (8) is satisfied), the main control circuit 90 The gaming state is shifted from the RT4 state to the RT2 state.

なお、略称「ベルこぼし目」に係る図柄組合せは、後述の名称「F_3択ベル_1st」、「F_3択ベル_2nd」又は「F_3択ベル_3rd」に係る内部当籤役(小役)が決定され、かつ、停止操作の順序が該小役の種別ごとに定められた押し順に対して不正解であるときに表示される図柄の組合せである(後述の図24参照)。略称「RT2移行リプ」に係る図柄組合せは、後述の名称「F_維持リプ_1st」、「F_維持リプ_2nd」又は「F_維持リプ_3rd」に係る内部当籤役(リプレイ役)が決定され、かつ、停止操作の順序が該リプレイ役の種別ごとに定められた押し順に対して不正解であるときに表示される図柄の組合せである。   As for the symbol combination related to the abbreviation “bell spilled eyes”, an internal winning combination (small role) related to the name “F_3 selection bell_1st”, “F_3 selection bell_2nd” or “F_3 selection bell_2rd” described later is determined, And it is a combination of symbols displayed when the order of the stop operation is incorrect for the pressing order determined for each type of the small role (see FIG. 24 described later). For the symbol combination related to the abbreviation “RT2 transition lip”, an internal winning combination (replay combination) related to a name “F_maintenance lip_1st”, “F_maintenance lip_2nd” or “F_maintenance lip_3rd” described later is determined, and This is a combination of symbols displayed when the order of the stop operation is incorrect for the pressing order determined for each type of the replay combination.

略称「RT3移行リプ」に係る図柄組合せは、後述の名称「F_RT3リプ_1st」、「F_RT3リプ_213」、「F_RT3リプ_231」又は「F_RT3リプ_3rd」に係る内部当籤役(リプレイ役)が決定され、かつ、停止操作の順序が該リプレイ役の種別ごとに定められた押し順に対して正解であるときに表示される図柄の組合せである。また、略称「RT4移行リプ」に係る図柄組合せは、後述の名称「F_RT4リプ_123」、「F_RT4リプ_132」、「F_RT4リプ_2nd」又は「F_RT4リプ_3rd」に係る内部当籤役(リプレイ役)が決定され、かつ、停止操作の順序が該リプレイ役の種別ごとに定められた押し順に対して正解であるときに表示される図柄の組合せである。   For the symbol combination related to the abbreviation “RT3 transition Lip”, an internal winning combination (replay combination) related to the names “F_RT3 Lip_1st”, “F_RT3 Lip_213”, “F_RT3 Lip_231” or “F_RT3 Lip_3rd” described later is determined. And the combination of symbols displayed when the order of the stop operation is correct with respect to the pressing order determined for each type of the replay combination. In addition, the symbol combination related to the abbreviation “RT4 transition Lip” has an internal winning combination (replay combination) related to the names “F_RT4 Lip_123”, “F_RT4 Lip_132”, “F_RT4 Lip_2nd”, or “F_RT4 Lip_3rd” described later. This is a combination of symbols that is displayed when the order of stop operations is determined and is correct with respect to the pressing order determined for each type of replay combination.

[報知(ART)機能の作動の有無を考慮した遊技状態の遷移フロー]
本実施形態では、主制御回路90(メインCPU101)により、遊技者にとって有利な停止操作を報知する機能(ART機能)の作動の有無が決定される。それゆえ、本実施形態では、ボーナス非作動状態においてART機能の作動/非作動状態も遊技状態として管理する。
[Game State Transition Flow Considering Operation of Notification (ART) Function]
In the present embodiment, the main control circuit 90 (main CPU 101) determines whether or not to activate a function (ART function) that notifies a stop operation that is advantageous to the player. Therefore, in this embodiment, in the bonus inactive state, the operating / inactive state of the ART function is also managed as a gaming state.

本実施形態のパチスロ1では、図14Aに示すように、主制御回路90は、非ボーナス作動状態において、報知(ART)の有無に基づいて「一般遊技状態」と「ART遊技状態」とを別個の遊技状態として管理する。すなわち、報知(ART)の有無を考慮した遊技状態の管理では、図14Aに示すように、主制御回路90は、大きな分類として、「ボーナス状態」、「一般遊技状態」及び「ART遊技状態」の3種類の遊技状態を管理する。   In the pachi-slot 1 of the present embodiment, as shown in FIG. 14A, the main control circuit 90 distinguishes between the “general gaming state” and the “ART gaming state” based on the presence / absence of notification (ART) in the non-bonus operating state. To manage as a gaming state. That is, in the management of the gaming state in consideration of the presence / absence of notification (ART), as shown in FIG. 14A, the main control circuit 90 categorizes the “bonus state”, “general gaming state”, and “ART gaming state” as broad categories. 3 types of gaming state are managed.

なお、一般遊技状態は、基本的には、遊技者にとって有利な停止操作の情報を報知しない遊技状態(非ART)であり、遊技者にとって不利な遊技状態である。また、一般遊技状態は、RT0〜RT4状態のいずれかの状態であり、かつ、ART非当籤の遊技状態である。   Note that the general game state is basically a game state (non-ART) in which information on a stop operation advantageous to the player is not notified, and is a disadvantageous game state for the player. Further, the general gaming state is one of the RT0 to RT4 states, and is an ART non-winning gaming state.

一方、ART遊技状態は、遊技者にとって有利な停止操作の情報を報知する遊技状態であり、遊技者にとって有利な遊技状態である。また、ART遊技状態は、基本的には、RT4状態であり、かつ、ART当籤中の遊技状態である。なお、本実施形態では、ART当籤後、RT状態がRT4状態まで移行すると、ART遊技が開始される。   On the other hand, the ART gaming state is a gaming state in which information on a stop operation advantageous to the player is notified, and is a gaming state advantageous to the player. Further, the ART gaming state is basically a RT4 state and a gaming state in which the ART is won. In this embodiment, when the RT state transitions to the RT4 state after winning the ART, the ART game is started.

また、本実施形態では、図14Aに示すように、一般遊技状態として、「通常遊技状態」及び「CZ(チャンスゾーン)」と称する2種類の状態が設けられる。   In the present embodiment, as shown in FIG. 14A, two types of states called “normal game state” and “CZ (chance zone)” are provided as the general game state.

通常遊技状態は、遊技者にとって最も不利な遊技状態であるが、通常遊技状態の遊技ではCZへの移行抽籤を行っている。そして、図14A及び14Bに示すように、通常遊技状態の遊技において、CZへの移行抽籤に当籤すると(移行条件(A)が成立すると)、主制御回路90は、遊技状態を、通常遊技状態からCZに移行させる。   The normal game state is the most unfavorable game state for the player, but in the game in the normal game state, a lottery to shift to CZ is performed. Then, as shown in FIGS. 14A and 14B, in the game in the normal game state, when the winning lottery to CZ is won (when the transition condition (A) is satisfied), the main control circuit 90 changes the game state to the normal game state. To CZ.

CZは、ART遊技状態への移行に対する期待度が高い遊技状態(チャンスゾーン)であり、CZ中の遊技ではARTへの移行抽籤が行われている。そして、図14A及び14Bに示すように、CZ中の遊技において、ARTへの移行抽籤に非当籤である場合には(移行条件(B)が成立すると)、主制御回路90は、遊技状態を、CZから通常遊技状態に移行させる。一方、CZ中の遊技において、ARTへの移行抽籤に当籤すると(移行条件(C)が成立すると)、主制御回路90は、遊技状態を、CZからART遊技状態に移行させる。この際、図14Aには示さないが、主制御回路90は、遊技状態を、CZから後述のART準備状態を経由してART遊技状態(後述の通常ART又はCT)に移行させる。   CZ is a gaming state (chance zone) with high expectation for the transition to the ART gaming state, and a lottery for transitioning to the ART is performed in the game in the CZ. Then, as shown in FIGS. 14A and 14B, in the game in CZ, when the lottery for shifting to ART is not won (when the transition condition (B) is satisfied), the main control circuit 90 changes the gaming state. , Transition from the CZ to the normal gaming state. On the other hand, in a game during CZ, when winning a lottery for shifting to ART (when the transition condition (C) is satisfied), the main control circuit 90 shifts the gaming state from CZ to the ART gaming state. At this time, although not shown in FIG. 14A, the main control circuit 90 shifts the gaming state from CZ to the ART gaming state (described later, normal ART or CT) via the ART preparation state described later.

ART遊技状態は、上述のように、ART当籤後にRT状態がRT4状態まで移行すると開始される。なお、図13Aで示したように、RT4状態は、RT0〜RT2状態からRT3状態を経由して移行するので、ART当籤後であってもすぐにART遊技状態が開始されない。そこで、本実施形態のパチスロ1では、ART当籤後からRT状態がRT4状態に移行するまでの期間の遊技状態をART準備状態とする。そして、このART準備状態の遊技では、RT状態をRT4状態に移行させるために必要な停止操作の情報が報知される。   As described above, the ART gaming state is started when the RT state shifts to the RT4 state after winning the ART. As shown in FIG. 13A, since the RT4 state shifts from the RT0 to RT2 state via the RT3 state, the ART gaming state is not immediately started even after the ART is won. Therefore, in the pachi-slot 1 of the present embodiment, the gaming state during the period from the winning of the ART to the transition of the RT state to the RT4 state is set to the ART ready state. In this ART ready state game, information on a stop operation necessary to shift the RT state to the RT4 state is notified.

また、本実施形態では、図14Aに示すように、ART遊技状態として、遊技性が互いに異なる、「通常ART」及び「CT(上乗せチャンス)」と称する2種類の状態が設けられる。   Further, in the present embodiment, as shown in FIG. 14A, two types of states called “normal ART” and “CT (additional chance)”, which are different from each other, are provided as the ART gaming state.

通常ARTは、所定ゲーム数の期間、遊技者にとって有利な停止操作(例えば、払い出されるメダルの枚数が多い図柄組合せを表示させるための停止操作や、RT4状態を維持するために必要な停止操作)が報知される遊技状態である。また、通常ART中の遊技では、CTへの移行抽籤が行われる。   The normal ART is a stop operation that is advantageous to the player for a predetermined number of games (for example, a stop operation for displaying a symbol combination with a large number of medals to be paid out or a stop operation necessary for maintaining the RT4 state). Is a gaming state in which is notified. Further, in a game during normal ART, a lottery for transition to CT is performed.

CTは、遊技者にとって有利な停止操作が報知されるとともに、特定期間(1セット8ゲームの期間)、通常ARTの継続期間を上乗せすることが可能となる遊技状態であり、上乗せチャンスゾーンとして機能する遊技状態である。また、CT中では、通常ARTの継続期間を消化せずに遊技が行われる。なお、CT中の遊技性については、後述の図52A〜52Cを参照して後で詳述する。   CT is a gaming state in which a stop operation that is advantageous to the player is notified, and it is possible to add a normal ART continuation period for a specific period (one set of eight games), and functions as an extra chance zone It is a gaming state to play. Also, during CT, a game is usually played without digesting the duration of ART. Note that game play during CT will be described in detail later with reference to FIGS. 52A to 52C described later.

図14A及び14Bに示すように、通常ART中の遊技において、CTへの移行抽籤に当籤すると(移行条件(D)が成立すると)、主制御回路90は、遊技状態を、通常ARTからCTに遊技状態を移行させる。また、通常ARTにおいて、当該通常ARTの継続期間が終了すると(移行条件(E)が成立すると)、主制御回路90は、遊技状態を、通常ARTから一般遊技状態(通常遊技状態又はCZ)に移行させる。なお、本実施形態では、ゲーム数により通常ARTの継続期間を管理するが、本発明はこれに限定されず、通常ARTの継続期間の管理方法は任意である。例えば、通常ARTの継続期間を、通常ART中に払い出されるメダルの枚数や差枚数により管理してもよいし、通常ART中にメダルの払い出しに影響を与える報知を行った回数(ナビ回数)により管理してもよい。   As shown in FIGS. 14A and 14B, in a game during a normal ART, when winning a lottery for transition to CT (when the transition condition (D) is satisfied), the main control circuit 90 changes the game state from normal ART to CT. Transition game state. In the normal ART, when the duration of the normal ART ends (when the transition condition (E) is satisfied), the main control circuit 90 changes the game state from the normal ART to the general game state (normal game state or CZ). Transition. In this embodiment, the duration of the normal ART is managed by the number of games. However, the present invention is not limited to this, and the management method of the duration of the normal ART is arbitrary. For example, the duration of normal ART may be managed based on the number of medals paid out during normal ART or the number of differences, or depending on the number of times of notification (number of navigations) affecting medal payout during normal ART. May be managed.

図14A及び14Bに示すように、CT中の遊技において、CTの継続期間(1セット8ゲーム)が終了すると(移行条件(F)が成立すると)、主制御回路90は、遊技状態を、CTから通常ARTに移行させる。   As shown in FIGS. 14A and 14B, in the game during CT, when the duration of CT (one set of 8 games) ends (when the transition condition (F) is satisfied), the main control circuit 90 changes the game state to CT. To normal ART.

また、図14Aに示すように、一般遊技状態(通常遊技状態又はCZ)又はART遊技状態(通常ART又はCT)において、ボーナス役が入賞すると(図13A及び13B中で説明した移行条件(2)が成立すると)、主制御回路90は、遊技状態を、一般遊技状態又はART遊技状態からボーナス状態に移行させる。   Further, as shown in FIG. 14A, when a bonus combination is won in the general gaming state (normal gaming state or CZ) or the ART gaming state (normal ART or CT) (the transition condition (2) described in FIGS. 13A and 13B). When established, the main control circuit 90 shifts the gaming state from the general gaming state or the ART gaming state to the bonus state.

ボーナス状態の遊技では、上述のように、ARTへの移行抽籤を行っており、ボーナス状態の遊技において、ARTへの移行抽籤が非当籤である場合には(移行条件(G)が成立すると)、主制御回路90は、遊技状態を、ボーナス状態から一般遊技状態(通常遊技状態又はCZ)に移行させる。ただし、ART遊技状態(通常ART又はCT)からボーナス状態に移行していた場合には、ボーナス状態の遊技においてARTの移行抽籤に非当籤であっても、主制御回路90は、遊技状態を、ボーナス状態からART遊技状態(通常ART又はCT)に移行させる。一方、ボーナス状態の遊技において、ARTへの移行抽籤に当籤すると(移行条件(H)が成立すると)、主制御回路90は、遊技状態を、ボーナス状態からART遊技状態(通常ART又はCT)に移行させる。なお、上述のように、ボーナス状態の終了時には、RT状態がRT1状態に移行するので、ボーナス状態からART遊技状態に遊技状態を移行する場合には、主制御回路90は、遊技状態を、ART準備状態を経由してART遊技状態に移行させる。   In the game in the bonus state, as described above, the lottery for the transition to ART is performed. In the game in the bonus state, when the lottery for transition to the ART is non-winning (when the transition condition (G) is satisfied) The main control circuit 90 shifts the gaming state from the bonus state to the general gaming state (normal gaming state or CZ). However, if the ART game state (normal ART or CT) has shifted to the bonus state, the main control circuit 90 will change the game state, Transition from the bonus state to the ART gaming state (normal ART or CT). On the other hand, in the bonus state game, when the lottery for transition to ART is won (when the transition condition (H) is satisfied), the main control circuit 90 changes the game state from the bonus state to the ART game state (normal ART or CT). Transition. As described above, since the RT state shifts to the RT1 state at the end of the bonus state, when the gaming state is shifted from the bonus state to the ART gaming state, the main control circuit 90 changes the gaming state to the ART state. A transition is made to the ART gaming state via the preparation state.

<メインROMに記憶されているデータテーブルの構成>
次に、図15〜図27を参照して、メインROM102に記憶されている各種データテーブルの構成について説明する。なお、一般遊技状態中及びART遊技状態中の遊技性(CZ、通常ART,CTの遊技性)に係る各種抽籤で用いられる各種データテーブルについては、別途、各遊技性の説明と一緒に後述する。
<Configuration of data table stored in main ROM>
Next, the configuration of various data tables stored in the main ROM 102 will be described with reference to FIGS. Various data tables used in various lotteries relating to the gameability (CZ, normal ART, CT gameability) in the general gaming state and the ART gaming state will be described later together with the description of each gaming property. .

[図柄配置テーブル]
まず、図15を参照して、図柄配置テーブルについて説明する。図柄配置テーブルは、左リール3L、中リール3C及び右リール3Rのそれぞれの回転方向における各図柄の位置と、各位置に配置された図柄の種類を特定するデータ(以下、図柄コード(図15中の図柄コード表を参照)という)との対応関係を規定する。
[Design arrangement table]
First, the symbol arrangement table will be described with reference to FIG. The symbol arrangement table is data (hereinafter referred to as symbol code (in FIG. 15) that specifies the position of each symbol in the rotation direction of each of the left reel 3L, the middle reel 3C, and the right reel 3R and the type of symbol arranged at each position. )))).

図柄配置テーブルでは、リールインデックスが検出されたときに、リール表示窓4の枠内における各リールの中段領域に位置する図柄の位置を「0」と規定する。そして、各リールにおいて、図柄位置「0」を基準としてリールの回転方向(図15中の図柄位置「19」から図柄位置「0」に向かう方向)に進む順に、図柄カウンタの値に対応する「0」〜「19」が、図柄位置として、各図柄に割り当てられる。   In the symbol arrangement table, when the reel index is detected, the position of the symbol located in the middle area of each reel within the frame of the reel display window 4 is defined as “0”. Then, in each reel, the symbol counter value “0” corresponds to the value of the symbol counter in the order of advance in the reel rotation direction (the direction from symbol position “19” in FIG. 15 toward symbol position “0”). “0” to “19” are assigned to the symbols as symbol positions.

すなわち、図柄カウンタの値(「0」〜「19」)と、図柄配置テーブルとを参照することにより、リール表示窓4の枠内における各リールの上段領域、中段領域及び下段領域に表示されている図柄の種類を特定することができる。なお、本実施形態では、図柄として、「白7」、「青7」、「チリ上1」、「チリ上2」、「チリ下」、「リプレイ」、「帽子」、「サボテン1」、「サボテン2」及び「サボテン3」の10種類の図柄を用いる。   That is, by referring to the symbol counter values (“0” to “19”) and the symbol arrangement table, the symbols are displayed in the upper, middle, and lower regions of each reel within the frame of the reel display window 4. It is possible to specify the type of design. In this embodiment, the symbols “white 7”, “blue 7”, “top 1”, “top 2”, “bottom”, “replay”, “hat”, “cactus 1”, Ten kinds of symbols “Cactus 2” and “Cactus 3” are used.

また、本実施形態では、図柄コード表に示すように、図柄「白7」(図柄コード1)には、データとして「00000001」が割り当てられ、図柄「青7」(図柄コード2)には、データとして「00000010」が割り当てられている。図柄「チリ上1」(図柄コード3)には、データとして「00000011」が割り当てられ、図柄「チリ上2」(図柄コード4)には、データとして「00000100」が割り当てられている。   In this embodiment, as shown in the symbol code table, symbol “white 7” (symbol code 1) is assigned “00000001” as data, and symbol “blue 7” (symbol code 2) “00000010” is assigned as data. The symbol “Chile top 1” (symbol code 3) is assigned “00000011” as data, and the symbol “Chile above 2” (symbol code 4) is assigned “00000100” as data.

図柄「チリ下」(図柄コード5)には、データとして「00000101」が割り当てられ、図柄「リプレイ」(図柄コード6)には、データとして「00000110」が割り当てられている。図柄「帽子」(図柄コード7)には、データとして「00000111」が割り当てられ、図柄「サボテン1」(図柄コード8)には、データとして「00001000」が割り当てられている。また、図柄「サボテン2」(図柄コード9)には、データとして「00001001」が割り当てられ、図柄「サボテン3」(図柄コード10)には、データとして「00001010」が割り当てられている。   The symbol “Chile under” (symbol code 5) is assigned “00000101” as data, and the symbol “Replay” (symbol code 6) is assigned “00000110” as data. The symbol “hat” (symbol code 7) is assigned “0000011” as data, and the symbol “cactus 1” (symbol code 8) is assigned “00001000” as data. In addition, the symbol “cactus 2” (symbol code 9) is assigned “00000101” as data, and the symbol “cactus 3” (symbol code 10) is assigned “00001010” as data.

[内部抽籤テーブル]
次に、図16及び図17を参照して、内部当籤役を決定する際に参照される内部抽籤テーブルについて説明する。なお、図16は、RT0状態〜RT4状態のそれぞれにおいて参照される内部抽籤テーブルである。また、図17Aは、RT5状態において参照される内部抽籤テーブルであり、図17Bは、ボーナス状態において参照される内部抽籤テーブルである。
[Internal lottery table]
Next, an internal lottery table referred to when determining an internal winning combination will be described with reference to FIGS. 16 and 17. FIG. 16 is an internal lottery table referred to in each of the RT0 state to the RT4 state. FIG. 17A is an internal lottery table referred to in the RT5 state, and FIG. 17B is an internal lottery table referred to in the bonus state.

内部抽籤テーブルは、遊技状態毎に設けられ、各種内部当籤役と、各内部当籤役が決定されるときの抽籤値との対応関係を規定する。なお、抽籤値は、予め設定されたボーナス役や小役等の内部当籤の期待値を調整するための設定(設定1〜6)毎に規定される。この設定は、例えば、リセットスイッチ76及び設定用鍵型スイッチ54(図7参照)を用いて変更される。   The internal lottery table is provided for each gaming state, and defines the correspondence between various internal winning combinations and lottery values when each internal winning combination is determined. Note that the lottery value is defined for each setting (settings 1 to 6) for adjusting the expected value of internal winnings such as a bonus combination and a small combination set in advance. This setting is changed using, for example, the reset switch 76 and the setting key switch 54 (see FIG. 7).

本実施形態の内部抽籤処理では、まず、乱数回路110の乱数レジスタ0により、予め定められた数値の範囲(例えば、0〜65535)から抽出される乱数値を、各内部当籤役に対応して規定された抽籤値で順次加算する。次いで、抽籤結果(抽籤値+乱数値)が65535を超えたか否か(抽籤結果がオーバーフローしたか否か)の判定を行う。そして、所定の内部当籤役において、抽籤結果が65535を超えた場合、該内部当籤役が当籤したと判定される。なお、本実施形態の内部抽籤処理では、抽出した乱数値に抽籤値を加算して抽籤を行う例を説明したが、本発明はこれに限定されず、乱数値から抽籤値を減算して、減算結果(抽籤結果)が「0」を下回ったか否か(抽籤結果がアンダーフローしたか否か)を判定して、内部抽籤の当籤/非当籤を決定してもよい。   In the internal lottery process of this embodiment, first, a random number value extracted from a predetermined numerical range (for example, 0 to 65535) by the random number register 0 of the random number circuit 110 is assigned to each internal winning combination. Sequentially add with the specified lottery value. Next, it is determined whether or not the lottery result (lottery value + random number value) exceeds 65535 (whether or not the lottery result has overflowed). When the lottery result exceeds 65535 in a predetermined internal winning combination, it is determined that the internal winning combination is won. In the internal lottery process of the present embodiment, an example of performing lottery by adding a lottery value to an extracted random number value has been described, but the present invention is not limited thereto, and the lottery value is subtracted from the random number value, It may be determined whether the subtraction result (lottery result) has fallen below “0” (whether the lottery result has underflowed) or not to determine whether the internal lottery is won or not.

それゆえ、本実施形態の内部抽籤処理では、抽籤値として規定されている数値が大きい内部当籤役ほど、決定される確率が高い。なお、各内部当籤役の当籤確率は、「各当籤番号に規定された抽籤値/抽出される可能性のある全ての乱数値の個数(乱数分母:65536)」によって表すことができる。   Therefore, in the internal lottery process of the present embodiment, the probability of being determined is higher for an internal winning combination having a larger numerical value defined as a lottery value. The winning probability of each internal winning combination can be expressed by “the lottery value specified for each winning number / the number of all random numbers that may be extracted (random number denominator: 65536)”.

RT0状態〜RT4状態のそれぞれにおいて参照される内部抽籤テーブルでは、図16に示すように、基本的には、RT状態の種別に応じて、内部当籤役として決定されるリプレイ役の種別及び当籤確率が変化する。例えば、名称「F_チリリプ(No.25)」〜「F_リーチ目リプD(No.31)」に係るリプレイ役は、RT0状態〜RT3状態では内部当籤役として決定されることなく、RT4状態でのみ内部当籤役として決定される。なお、本実施形態のパチスロ1では、RT4状態中に、名称「F_チリリプ(No.25)」〜「F_リーチ目リプD(No.31)」に係るリプレイ役が内部当籤役として決定された場合、特有の制御(後述のフラグ変換)を行う。このフラグ変換については、後で詳述する。   In the internal lottery table referenced in each of the RT0 state to the RT4 state, as shown in FIG. 16, basically, the type of replay combination and the winning probability determined as the internal winning combination according to the type of the RT state Changes. For example, the replay combination relating to the names “F_Chill Lip (No. 25)” to “F_Reach Eye Lip D (No. 31)” is not determined as an internal winning combination in the RT0 state to the RT3 state, but in the RT4 state. Only determined as an internal winning combination. In the pachi-slot 1 of the present embodiment, the replay roles relating to the names “F_Chilelip (No. 25)” to “F_Leach Eye Lip D (No. 31)” are determined as internal winning combinations during the RT4 state. In this case, peculiar control (flag conversion described later) is performed. This flag conversion will be described in detail later.

また、図16に示すように、RT0状態〜RT3状態では、名称「F_リーチ目リプA」〜「F_リーチ目リプD」のそれぞれの内部当籤役は、名称「F_BB1」又は「F_BB2」に係るボーナス役と重複して決定されることはあるが(No.3〜6、15〜18参照)、名称「F_リーチ目リプA」〜「F_リーチ目リプD」のそれぞれの内部当籤役(リプレイ役)が単独で内部当籤役として決定されることはない。それゆえ、本実施形態において、RT0状態〜RT3状態中に名称「F_リーチ目リプA」〜「F_リーチ目リプD」に係るリプレイ役が内部当籤役として決定された場合(遊技者からすると名称「F_リーチ目リプA」〜「F_リーチ目リプD」に係るリプレイ役に応じた図柄組合せが表示された場合)、ボーナス役(名称「F_BB1」又は「F_BB2」)が同時に内部当籤役として決定されていることになる。   Also, as shown in FIG. 16, in the RT0 state to the RT3 state, the internal winning combinations of the names “F_reach eye lip A” to “F_reach eye lip D” are related to the names “F_BB1” or “F_BB2”. Although it may be determined to overlap with the bonus combination (see Nos. 3-6, 15-18), each of the internal winning combinations (replays) of the names “F_reach eye lip A” to “F_reach eye lip D” Is not determined as an internal winning combination alone. Therefore, in the present embodiment, when the replay combination relating to the names “F_reach eye lip A” to “F_reach eye lip D” is determined as the internal winning combination during the RT0 state to the RT3 state (name from the player's point of view) A bonus combination (named “F_BB1” or “F_BB2”) and an internal winning combination are simultaneously determined when a symbol combination corresponding to a replay combination related to “F_reach lip A” to “F_reach lip D” is displayed. Will be.

また、フラグ間状態であるRT5状態は、上述のようにボーナス役を内部当籤役として持ち越す遊技状態である。それゆえ、図17Aに示すように、RT5状態において参照される内部抽籤テーブルでは、持ち越しているボーナス役が必ず内部当籤役として決定されるようになっている。また、図17Bに示すように、ボーナス状態において参照される内部抽籤テーブルでは、名称「F_RB役1」〜「F_RB役4」のいずれかに係る内部当籤役が必ず当籤する構成になっている(「はずれ」が当籤することはない)。   The RT5 state, which is an inter-flag state, is a gaming state in which a bonus combination is carried over as an internal winning combination as described above. Therefore, as shown in FIG. 17A, in the internal lottery table referenced in the RT5 state, the bonus combination carried over is always determined as the internal winning combination. Also, as shown in FIG. 17B, the internal lottery table referred to in the bonus state is configured such that an internal winning combination corresponding to any of the names “F_RB winning 1” to “F_RB winning 4” is always won ( "Out of the box" will not win.)

[内部当籤役と図柄組合せ(入賞役)との対応表(図柄組合せ決定テーブル)]
次に、図18〜図23を参照して、内部当籤役と図柄組合せとの対応表(図柄組合せ決定テーブル)について説明する。図柄組合せ決定テーブルは、各種内部当籤役と、各内部当籤役に対応付けられた、有効ライン(センターライン)上に表示可能な図柄組合せ(コンビネーション)との対応関係を規定する。すなわち、内部当籤役が決定されると、有効ライン上に表示可能な図柄組合せの種別(入賞可能な表示役の種別)が一義的に決定される。
[Correspondence table between internal winning combination and symbol combination (winning combination) (design combination determination table)]
Next, with reference to FIGS. 18 to 23, a correspondence table (symbol combination determination table) between internal winning combinations and symbol combinations will be described. The symbol combination determination table defines the correspondence between various internal winning combinations and symbol combinations (combinations) that can be displayed on the effective line (center line) associated with each internal winning combination. That is, when the internal winning combination is determined, the type of symbol combination that can be displayed on the active line (the type of display combination that can win a prize) is uniquely determined.

各図柄組合せ決定テーブル中の図柄組合せ欄に記載の各種データは、左リール3L、中リール3C及び右リール3Rに渡って設定された有効ラインに沿って表示を許可する図柄組合せを識別するためのデータである。なお、図柄組合せ(表示役)欄に記載の各名称と、具体的な図柄組合せとの関係は、後述の図28〜図30の入賞作動フラグ格納領域に示す。   Various data described in the symbol combination column in each symbol combination determination table is for identifying symbol combinations that are allowed to be displayed along the effective lines set over the left reel 3L, the middle reel 3C, and the right reel 3R. It is data. The relationship between each name described in the symbol combination (display combination) column and a specific symbol combination is shown in a winning action flag storage area of FIGS. 28 to 30 described later.

また、図柄組合せ決定テーブル中に記載の「○」印は、決定された内部当籤役において、有効ライン上に表示可能な図柄組合せ(コンビネーション)、すなわち、入賞可能となる表示役を示す。例えば、内部当籤役「F_チリリプ」が決定された場合、図18及び図19に示すように、コンビネーション名称「C_維持リプA_01」〜「C_維持リプG_01」、「C_チリリプA_01」〜「C_チリリプD_01」に係る図柄組合せが停止表示可能となる。なお、図柄組合せ決定テーブルには、「内部当籤役」が「はずれ」となる場合が規定されていないが、これは、図18〜図23に示した図柄組合せテーブルにより規定されている全ての図柄組合せの表示が許可されないことを示す。   The symbol “◯” described in the symbol combination determination table indicates a symbol combination (combination) that can be displayed on the active line in the determined internal winning combination, that is, a display combination that can be won. For example, when the internal winning combination “F_Chilli Lip” is determined, as shown in FIGS. 18 and 19, the combination names “C_Keep Lip A_01” to “C_Keep Lip G_01”, “C_Chilli Lip A_01” to “C_Chilli Lip” The symbol combination related to “D_01” can be stopped and displayed. In the symbol combination determination table, the case where the “internal winning combination” is “out of” is not defined, but this is because all symbols defined by the symbol combination table shown in FIGS. Indicates that combination display is not allowed.

本実施形態のパチスロ1では、主制御回路90(メインCPU101)は、内部当籤役及び遊技状態に応じて停止制御を異ならせ、所定の役が内部当籤役として決定された場合に、図18〜図23に示す対応関係の図柄組合せ(コンビネーション)を表示可能とするように左リール3L、中リール3C及び右リール3Rの回転停止制御を行う。なお、図18〜図23に示す対応表では、決定された内部当籤役に対して表示可能な全ての図柄組合せを「○」印で列挙しているが、「○」印が付された図柄組合せであっても、表示されないことがある。   In the pachi-slot 1 of the present embodiment, the main control circuit 90 (main CPU 101) changes the stop control according to the internal winning combination and the gaming state, and when the predetermined winning combination is determined as the internal winning combination, FIG. Rotation stop control of the left reel 3L, the middle reel 3C, and the right reel 3R is performed so that the corresponding symbol combination (combination) shown in FIG. 23 can be displayed. In the correspondence tables shown in FIGS. 18 to 23, all the symbol combinations that can be displayed for the determined internal winning combination are listed with “◯” marks, but the symbols with “○” marks are attached. Even a combination may not be displayed.

本実施形態では、停止表示可能な図柄組合せや現在の遊技状態に応じて停止制御(例えば、優先して引き込む図柄)を異ならせる機能を有し、優先して引き込む図柄の関係上、「○」印が付された図柄組合せであっても表示されないことがある。内部当籤役の種別と実際に表示される図柄組合せとの対応関係については、後述の図24及び図25を参照して説明する。   In the present embodiment, there is a function of changing stop control (for example, a drawing to be drawn preferentially) according to a combination of symbols that can be stopped and the current gaming state. Even symbol combinations with marks may not be displayed. The correspondence between the type of internal winning combination and the symbol combination actually displayed will be described with reference to FIGS. 24 and 25 described later.

[非フラグ間状態中の当籤役と停止表示される図柄組合せとの対応関係]
ここで、図24を参照して、フラグ間状態を除く遊技状態(非フラグ間状態)における内部当籤役と停止表示される図柄組合せとの対応関係について説明する。なお、図24は、非フラグ間状態において決定され得る各種内部当籤役と、各内部当籤役決定時に停止表示される図柄組合せ(略称)との対応関係(一部の役については省略)を示す図である。なお、図24中に記載の図柄組合せの名称は、後述の図28〜図30の入賞作動フラグ格納領域に示す内容欄に記載の「略称」である。
[Correspondence between winning combination in non-flag state and symbol combination to be stopped]
Here, with reference to FIG. 24, the correspondence relationship between the internal winning combination in the gaming state (non-flag state) excluding the inter-flag state and the symbol combination that is stopped and displayed will be described. FIG. 24 shows the correspondence between various internal winning combinations that can be determined in the non-flag state and symbol combinations (abbreviated) that are stopped when each internal winning combination is determined (some combinations are omitted). FIG. The name of the symbol combination described in FIG. 24 is an “abbreviation” described in the contents column shown in the winning action flag storage area of FIGS. 28 to 30 described later.

本実施形態のパチスロ1では、遊技者の停止操作の順序(押し順)に応じて表示される図柄組合せが異なる役、いわゆる「押し順役」を設ける。なお、図24に記載の「押し順正解」に対応付けられた図柄組合せは、押し順に応じて表示される図柄組合せのうち、遊技者にとって有利な図柄組合せであり、「押し順不正解」に対応付けられた図柄組合せは、押し順に応じて表示される図柄組合せのうち、遊技者にとって不利な図柄組合せである。遊技者にとって有利な停止操作を報知する場合、正解となる押し順が報知され、その報知に従って停止操作が行われれば、「押し順正解」に対応付けられた図柄組合せが表示される。また、ART遊技状態であっても、不正解となる押し順が報知されることもあるが、その内容については、後で詳述する。   In the pachi-slot 1 of the present embodiment, a so-called “push order” is provided in which the symbol combinations displayed differ according to the order (push order) of the player's stop operation. Note that the symbol combination associated with the “push order correct answer” shown in FIG. 24 is a symbol combination advantageous to the player among the symbol combinations displayed according to the push order, and the “push order incorrect answer” The associated symbol combinations are symbol combinations that are disadvantageous to the player among the symbol combinations displayed according to the pressing order. When notifying a stop operation that is advantageous to the player, the correct push order is notified, and if the stop operation is performed in accordance with the notification, the symbol combination associated with the “push order correct answer” is displayed. In addition, even in the ART gaming state, the push order that becomes an incorrect answer may be notified, but the contents will be described in detail later.

なお、本実施形態では、押し順役の一部に対しては、その名称の末尾に、正解となる押し順を示す。具体的には、内部当籤役の名称の末尾「1st」は、正解となる押し順が、第1停止操作(1番目に行われる停止操作)が左リール3Lに対するものであることを意味し、内部当籤役の名称の末尾「2nd」は、正解となる押し順が、第1停止操作が中リール3Cに対するものであることを意味し、内部当籤役の名称の末尾「3rd」は、正解となる押し順が、第1停止操作が右リール3Rに対するものであることを意味する。また、内部当籤役の名称の末尾「123」は、正解となる押し順が「左、中、右」の順であることを意味し、内部当籤役の名称の末尾「132」は、正解となる押し順が「左、右、中」の順であることを意味し、内部当籤役の名称の末尾「213」は、正解となる押し順が「中、左、右」の順であることを意味し、内部当籤役の名称の末尾「231」は、正解となる押し順が「左、右、中」の順であることを意味する。   In the present embodiment, for some of the push order combinations, the correct push order is shown at the end of the name. Specifically, the end “1st” of the name of the internal winning combination means that the correct pressing order is that the first stop operation (first stop operation) is for the left reel 3L, The end of the name of the internal winning combination “2nd” means that the correct pushing order is that the first stop operation is for the middle reel 3C, and the end of the name of the internal winning combination “3rd” is the correct answer. This pressing order means that the first stop operation is for the right reel 3R. In addition, the last “123” of the name of the internal winning combination means that the pressing order of the correct answer is “left, middle, right”, and the last “132” of the name of the internal winning combination is the correct answer. Means that the order of pressing is “left, right, middle”, and the last “213” of the name of the internal winning combination is the order of “middle, left, right”. And “231” at the end of the name of the internal winning combination means that the correct pressing order is “left, right, middle”.

また、以下では、第1停止操作が左リール3Lに対して行われた場合の停止操作順序、具体的には、「左、中、右」及び「左、右、中」の押し順を「順押し」ともいう。さらに、以下では、第1停止操作が中リール3C又は右リール3Rに対して行われた場合の停止操作順序、具体的には、「中、左、右」、「中、右、左」、「右、中、左」、及び、「右、左、中」の押し順を、「変則押し」ともいう。   In the following, the stop operation sequence when the first stop operation is performed on the left reel 3L, specifically, the pressing order of “left, middle, right” and “left, right, middle” is “ It is also called “pressing forward”. Furthermore, in the following, the stop operation sequence when the first stop operation is performed on the middle reel 3C or the right reel 3R, specifically, “middle, left, right”, “middle, right, left”, The pressing order of “right, middle, left” and “right, left, middle” is also referred to as “anomalous pressing”.

本実施形態では、図24に示すように、内部当籤役「F_チリリプ」は、押し順に応じて表示される図柄組合せが異なる押し順役であり、押し順が正解である場合には、略称「チリリプ」に係る図柄組合せ(後述の図28参照)のうちの図18〜図23に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。一方、押し順が正解でない場合には、略称「リプレイ」に係る図柄組合せ(後述の図28参照)のうちの図18〜図23に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。なお、内部当籤役「F_チリリプ」が決定された場合、図18〜図23に示すように、コンビネーション名称「C_チリリプA_01」、「C_チリリプB_01」又は「C_チリリプC_01」(略称「単チリリプ」又は「2連チリリプ」:後述の図28中の略称「チリリプ(否3連)」に対応)に係る図柄組合せは表示できるが、コンビネーション名称「C_チリリプD_01」〜「C_1確チリリプD_01」(略称「3連チリリプ」:後述の図28中の略称「チリリプ(3連)」に対応)に係る図柄組合せを表示できない。すなわち、内部当籤役「F_チリリプ」は、略称「3連チリリプ」に係る図柄組合せを表示できない役である。   In the present embodiment, as shown in FIG. 24, the internal winning combination “F_Chilelip” is a pressing combination in which the symbol combination displayed according to the pressing order is different, and when the pressing order is correct, the abbreviation “ One of the displayable symbol combinations shown in FIGS. 18 to 23 among the symbol combinations related to “Chilelip” (see FIG. 28 described later) is displayed along the active line. On the other hand, when the pressing order is not correct, any of the displayable symbol combinations shown in FIGS. 18 to 23 among the symbol combinations related to the abbreviation “Replay” (see FIG. 28 described later) is along the active line. Displayed. When the internal winning combination “F_Chilli Lip” is determined, as shown in FIG. 18 to FIG. 23, the combination names “C_Chilli Lip A_01”, “C_Chilli Lip B_01” or “C_Chilli Lip C_01” (abbreviated “Single Chilli Lip”) Or, the symbol combination relating to the abbreviation “Chilelip (no triple)” in FIG. 28 to be described later) can be displayed, but the combination names “C_Chillilip D_01” to “C_1 correct Chilelip D_01” (abbreviation) “Triple Chile Lip”: Corresponding to the abbreviation “Chile Lip (Triple)” in FIG. 28 to be described later). That is, the internal winning combination “F_Chillilip” is a combination that cannot display the symbol combination related to the abbreviation “Triple Chilelip”.

また、内部当籤役「F_確チリリプ」及び「F_1確チリリプ」はともに、押し順に応じて表示される図柄組合せが異なる押し順役であり、押し順が正解である場合には、略称「チリリプ」に係る図柄組合せ(後述の図28参照)のうちの図18〜図23に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。一方、押し順が正解でない場合には、略称「リプレイ」に係る図柄組合せ(後述の図28参照)のうちの図18〜図23に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。なお、内部当籤役「F_確チリリプ」又は「F_1確チリリプ」が決定された場合、図18〜図23に示すように、略称「3連チリリプ」に係る図柄組合せを表示できる。すなわち、内部当籤役「F_確チリリプ」及び「F_1確チリリプ」は、略称「3連チリリプ」に係る図柄組合せを表示できる役である。   In addition, the internal winning combination “F_Challenging Lip” and “F_1 Challenging Lip” are both pushing orders with different symbol combinations displayed according to the pressing order. When the pressing order is correct, the abbreviation “Chile Lip” Among the symbol combinations related to (see FIG. 28 described later), any of the displayable symbol combinations shown in FIGS. 18 to 23 is displayed along the effective line. On the other hand, when the pressing order is not correct, any of the displayable symbol combinations shown in FIGS. 18 to 23 among the symbol combinations related to the abbreviation “Replay” (see FIG. 28 described later) is along the active line. Displayed. In addition, when the internal winning combination “F_accurate Chililip” or “F_1 exact Chililip” is determined, the symbol combination related to the abbreviation “Triple Chililip” can be displayed as shown in FIGS. In other words, the internal winning combination “F_accurate lip” and “F_1 accurate dip” are roles that can display the symbol combination related to the abbreviation “triple dip”.

また、内部当籤役「F_リーチ目リプA」〜「F_リーチ目リプD」は、押し順に応じて表示される図柄組合せが異なる押し順役であり、押し順が正解である場合には、略称「リーチ目リプ」に係る図柄組合せ(後述の図28及び図29参照)のうちの図18〜図23に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。一方、押し順が正解でない場合には、略称「リプレイ」に係る図柄組合せ(後述の図28参照)のうちの図18〜図23に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。   In addition, the internal winning combinations “F_reach eye lip A” to “F_reach eye lip D” are push combinations with different symbol combinations displayed according to the push order, and are abbreviated when the push order is correct. Of the symbol combinations related to “reach eye lip” (see FIGS. 28 and 29 to be described later), any of the displayable symbol combinations shown in FIGS. 18 to 23 is displayed along the active line. On the other hand, when the pressing order is not correct, any of the displayable symbol combinations shown in FIGS. 18 to 23 among the symbol combinations related to the abbreviation “Replay” (see FIG. 28 described later) is along the active line. Displayed.

なお、本実施形態では、内部当籤役「F_チリリプ」、「F_確チリリプ」、「F_1確チリリプ」及び「F_リーチ目リプA」〜「F_リーチ目リプD」の当籤時における正解の押し順は、左リール3Lに対して第1停止操作を行うものである。それゆえ、例えば、内部当籤役「F_リーチ目リプA」が決定されている遊技において、遊技者が左リール3Lに対して第1停止操作を行った場合には、略称「リーチ目リプ」に係る図柄組合せが停止表示される。なお、本発明はこれに限定されず、内部当籤役「F_チリリプ」、「F_確チリリプ」、「F_1確チリリプ」及び「F_リーチ目リプA」〜「F_リーチ目リプD」の当籤時における正解の押し順は、任意に設定することができる。   In the present embodiment, the correct answer push order at the time of winning the internal winning combination “F_Chile Lip”, “F_Challeng Lip”, “F_1 Chilli Lip” and “F_Reach Eye Lip A” to “F_Reach Eye Lip D” Performs a first stop operation on the left reel 3L. Therefore, for example, in a game in which the internal winning combination “F_reach eye lip A” is determined, when the player performs the first stop operation on the left reel 3L, the abbreviation “reach eye lip” is given. Such a symbol combination is stopped and displayed. Note that the present invention is not limited to this, and at the time of winning the internal winning combination "F_Chile Lip", "F_Challenging Lip", "F_1 Chick Lip" and "F_Reach Eye Lip A" to "F_Reach Eye Lip D" The pushing order of correct answers can be arbitrarily set.

また、内部当籤役「F_維持リプA」及び「F_維持リプB」はともに、押し順役ではなく、押し順に関わらず略称「リプレイ」に係る図柄組合せ(後述の図28参照)のうちの図18〜図23に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。   In addition, the internal winning combination “F_Maintenance Lip A” and “F_Maintenance Lip B” are not push order combinations, but are diagrams of symbol combinations related to the abbreviation “Replay” regardless of the press order (see FIG. 28 described later). Any of the displayable symbol combinations shown in FIGS. 18 to 23 is displayed along the effective line.

また、内部当籤役「F_維持リプ_1st」〜「F_維持リプ_3rd」はいずれも、押し順に応じて表示される図柄組合せが異なる押し順役であり、押し順が正解である場合には、略称「リプレイ」に係る図柄組合せ(後述の図28参照)のうちの図18〜図23に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。一方、押し順が正解でない場合には、略称「RT2移行リプ」に係る図柄組合せ(後述の図28参照)のうちの図18〜図23に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。   Also, all of the internal winning combinations “F_Maintenance Lip_1st” to “F_Maintenance Lip_3rd” are pressing combinations with different symbol combinations displayed according to the pressing order, and are abbreviated when the pressing order is correct. Of the symbol combinations related to “Replay” (see FIG. 28 described later), any of the displayable symbol combinations shown in FIGS. 18 to 23 is displayed along the active line. On the other hand, if the pressing order is not correct, one of the displayable symbol combinations shown in FIGS. 18 to 23 in the symbol combination (see FIG. 28 described later) related to the abbreviation “RT2 transition lip” is an effective line. It is displayed along.

また、内部当籤役「F_RT3リプ_1st」〜「F_RT3リプ_3rd」はいずれも、押し順に応じて表示される図柄組合せが異なる押し順役であり、押し順が正解である場合には、略称「RT3移行リプ」に係る図柄組合せ(後述の図28参照)が有効ラインに沿って表示される。一方、押し順が正解でない場合には、略称「リプレイ」に係る図柄組合せ(後述の図28参照)のうちの図18〜図23に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。   Also, all of the internal winning combinations “F_RT3 Lip_1st” to “F_RT3 Lip_1rd” are push combinations having different symbol combinations displayed according to the push order. When the push order is correct, the abbreviation “RT3 The symbol combination related to “Transition Lip” (see FIG. 28 described later) is displayed along the active line. On the other hand, when the pressing order is not correct, any of the displayable symbol combinations shown in FIGS. 18 to 23 among the symbol combinations related to the abbreviation “Replay” (see FIG. 28 described later) is along the active line. Displayed.

また、内部当籤役「F_RT4リプ_123」〜「F_RT4リプ_3rd」はいずれも、押し順に応じて表示される図柄組合せが異なる押し順役であり、押し順が正解である場合には、略称「RT4移行リプ」に係る図柄組合せ(後述の図28参照)が有効ラインに沿って表示される。一方、押し順が正解でない場合には、略称「リプレイ」に係る図柄組合せ(後述の図28参照)のうちの図18〜図23に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。   Also, the internal winning combinations “F_RT4 Lip_123” to “F_RT4 Lip_3rd” are push combinations with different symbol combinations displayed according to the push order. When the push order is correct, the abbreviation “RT4 The symbol combination related to “transition lip” (see FIG. 28 described later) is displayed along the active line. On the other hand, when the pressing order is not correct, any of the displayable symbol combinations shown in FIGS. 18 to 23 among the symbol combinations related to the abbreviation “Replay” (see FIG. 28 described later) is along the active line. Displayed.

また、内部当籤役「F_3択ベル_1st」〜「F_3択ベル_3rd」はいずれも、押し順に応じて表示される図柄組合せが異なる押し順役であり、押し順が正解である場合には、略称「ベル」に係る図柄組合せ(後述の図19参照)が有効ラインに沿って表示される。一方、押し順が正解でない場合には、略称「ベルこぼし目」に係る図柄組合せ(後述の図28参照)、又は、略称「1枚出目」に係る図柄組合せ(後述の図30参照)が表示される。   In addition, the internal winning combinations “F_3 selection bell_1st” to “F_3 selection bell_3rd” are all pressing combinations with different symbol combinations displayed according to the pressing order, and are abbreviated when the pressing order is correct. The symbol combination related to “Bell” (see FIG. 19 described later) is displayed along the active line. On the other hand, when the pressing order is not correct, the symbol combination related to the abbreviation “Bell spilling eyes” (see FIG. 28 described later) or the symbol combination related to the abbreviation “one-shot appearance” (refer to FIG. 30 described later). Is displayed.

また、内部当籤役「F_共通ベル」は、押し順役ではなく、押し順に関わらず略称「ベル」に係る図柄組合せ(後述の図29参照)のうちの図18〜図23に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。また、内部当籤役「F_サボ1」及び「F_サボ2」はいずれも、押し順役ではなく、押し順に関わらず略称「サボテン」に係る図柄組合せ(後述の図30参照)のうちの図18〜図23に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。   Further, the internal winning combination “F_common bell” is not a push order, and can be displayed as shown in FIGS. 18 to 23 in the symbol combination (see FIG. 29 described later) related to the abbreviation “Bell” regardless of the push order. One of the various symbol combinations is displayed along the active line. In addition, the internal winning combination “F_Cabo 1” and “F_Cabo 2” are not in the pressing order, and FIG. 18 of the symbol combinations related to the abbreviation “Cactus” regardless of the pressing order (see FIG. 30 described later). Any one of the displayable symbol combinations shown in FIG. 23 is displayed along the effective line.

また、内部当籤役「弱チェリー」は、押し順役ではなく、押し順に関わらず略称「弱チェリー」に係る図柄組合せ(後述の図30参照)のうちの図18〜図23に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。また、内部当籤役「F_強チリ1」及び「F_強チリ2」はいずれも、押し順役ではなく、押し順に関わらず略称「強チェリー」に係る図柄組合せ(後述の図30参照)のうちの図18〜図23に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。   In addition, the internal winning combination “weak cherry” is not a push order, and can be displayed as shown in FIGS. 18 to 23 in the symbol combination (see FIG. 30 described later) related to the abbreviation “weak cherry” regardless of the push order. One of the various symbol combinations is displayed along the active line. In addition, the internal winning combination “F_Strong Chile 1” and “F_Strong Chile 2” are not pushing orders, and the symbol combination relating to the abbreviation “Strong Cherry” regardless of the pushing order (see FIG. 30 described later). Any one of the displayable symbol combinations shown in FIGS. 18 to 23 is displayed along the effective line.

[フラグ間状態中の当籤役と停止表示される図柄組合せとの対応関係]
次に、図25を参照して、フラグ間状態における、内部当籤役と停止表示される図柄組合せとの対応関係について説明する。なお、図25は、フラグ間状態における、内部当籤役と停止表示される図柄組合せとの対応関係(一部の役については省略)を示す図であり、特に、フラグ間状態中にボーナス役(BB役)に係る図柄組合せ(コンビネーション名称「C_BB1」又は「C_BB2」)を表示可能であるか否を示す図である。
[Correspondence relationship between winning combination in inter-flag state and symbol combination to be stopped]
Next, with reference to FIG. 25, the correspondence between the internal winning combination and the symbol combination that is stopped and displayed in the inter-flag state will be described. FIG. 25 is a diagram showing the correspondence between the internal winning combination and the symbol combination that is displayed in a stopped state in the inter-flag state (some combinations are omitted). In particular, the bonus combination ( It is a figure which shows whether the symbol combination (combination name "C_BB1" or "C_BB2") which concerns on BB role can be displayed.

図25の対応表中の「BBの成立可否」欄に記載の「○」印は、BB役に係る図柄組み合わせが表示可能であることを示し、「×」印は、BB役に係る図柄組合せが表示不可能であることを示す。なお、BB役に係る図柄組合せが表示不可能である場合には、内部当籤役としてボーナス役と重複して決定されている役に係る図柄組合せが表示される。例えば、内部当籤役「F_BB1+F_チリリプ」が当籤した場合(内部当籤役「F_BB1」と、内部当籤役「F_チリリプ」とが重複当籤した場合)、図25に示すように、内部当籤役「F_BB1」に係る図柄組合せを停止表示することはできす、内部当籤役「F_チリリプ」に係る図柄組合せが停止表示される。   In the correspondence table of FIG. 25, “○” mark in the “BB establishment possibility” column indicates that the symbol combination related to the BB role can be displayed, and “X” mark indicates the symbol combination related to the BB role. Indicates that it cannot be displayed. When the symbol combination related to the BB combination cannot be displayed, the symbol combination related to the combination determined to overlap with the bonus combination as the internal winning combination is displayed. For example, when the internal winning combination “F_BB1 + F_Chillilip” is won (when the internal winning combination “F_BB1” and the internal winning combination “F_Chillilip” are duplicated), as shown in FIG. 25, the internal winning combination “F_BB1” The symbol combination related to the internal symbol combination “F_Chillilip” can be stopped and displayed.

また、フラグ間状態中において、BB役に係る図柄組合せが表示不可能であり、かつ、ボーナス役と重複して決定されている役に係る図柄組合せが表示される場合、図24で説明した押し順正解時の図柄組合せのみを表示可能にしてもよいし、押し順不正解時の図柄組合せのみを表示可能にしてもよい。   Further, when the symbol combination related to the BB combination cannot be displayed in the inter-flag state and the symbol combination related to the combination determined to overlap with the bonus combination is displayed, the push described in FIG. Only the symbol combination at the time of the correct answer may be displayed, or only the symbol combination at the time of the incorrect push order may be displayed.

例えば、内部当籤役「F_BB1+F_3択ベル_1st」が当籤した場合、図25に示すように、内部当籤役「F_BB1」に係る図柄組合せを停止表示することはできないので、内部当籤役「F_3択ベル_1st」に係る図柄組合せが停止表示されるが、この際、押し順正解時に表示される略称「ベル」に係る図柄組合せのみを表示可能にし、押し順不正解時に表示される略称「ベルこぼし目」又は「1枚出目」に係る図柄組合せを表示不可能にしてもよい(図24参照)。また、例えば、内部当籤役「F_BB1+F_RT3リプ_1st」が当籤した場合に、押し順不正解時に表示される略称「リプレイ」に係る図柄組合せのみを表示可能にし、押し順正解時に表示される略称「RT3移行リプ」に係る図柄組合せを表示不可能にしてもよい(図24参照)。   For example, when the internal winning combination “F_BB1 + F_3 choice bell_1st” is won, as shown in FIG. 25, the symbol combination related to the internal winning combination “F_BB1” cannot be stopped, so the internal winning combination “F_3 choice bell_1st” is displayed. The symbol combination related to "" is stopped and displayed, but at this time, only the symbol combination related to the abbreviation "Bell" displayed at the correct push order can be displayed, and the abbreviation "Bell spilled" displayed at the incorrect push order Alternatively, the symbol combination relating to “one-shot” may be disabled (see FIG. 24). Also, for example, when the internal winning combination “F_BB1 + F_RT3 Lip_1st” is won, only the symbol combination related to the abbreviation “Replay” displayed when the pressing order is incorrect can be displayed, and the abbreviation “RT3 displayed when the pressing order is correct The symbol combination related to “transition lip” may be disabled (see FIG. 24).

なお、フラグ間状態では、図25に示すように、ボーナス役(BB役)と、内部当籤役「はずれ」、「F_特殊1」、「F_特殊2」及び「F_特殊3」のいずれかとが重複して決定された場合、BB役に係る図柄組合せを停止表示することができる。   In the inter-flag state, as shown in FIG. 25, a bonus combination (BB combination) and any of the internal winning combinations “out”, “F_special 1”, “F_special 2”, and “F_special 3” When it is determined redundantly, the symbol combination relating to the BB combination can be stopped and displayed.

[リール停止初期設定テーブル]
次に、図26を参照して、リール停止初期設定テーブルについて説明する。リール停止初期設定テーブルは、内部当籤役と、後述のリール停止制御処理で用いられる各種データとの対応関係を規定する。
[Reel stop initial setting table]
Next, the reel stop initial setting table will be described with reference to FIG. The reel stop initial setting table defines the correspondence between the internal winning combination and various data used in the reel stop control process described later.

図26に示すリール停止初期設定テーブルは、内部当籤役(小役当籤番号)と、引込優先順位テーブル選択テーブル番号、引込優先順位テーブル番号及び停止テーブル番号との対応関係を規定する。なお、図26には、参照される遊技状態、及び、内部当籤役の名称も併せて記載する。   The reel stop initial setting table shown in FIG. 26 defines a correspondence relationship between an internal winning combination (small winning combination number), a drawing priority table selection table number, a drawing priority table number, and a stop table number. In FIG. 26, the gaming state to be referred to and the name of the internal winning combination are also described.

引込優先順位テーブル選択テーブル番号、及び、引込優先順位テーブル番号は、引込優先順位テーブルの選択処理で用いられるデータである。例えば、リール停止初期設定テーブルにおいて、停止テーブル番号に対応する引込優先順位テーブル番号が規定されていれば、引込優先順位テーブル(後述の図27参照)に規定された引込優先順位テーブル番号に対応する表示役の優先順位に関するデータを取得することができる。一方、リール停止初期設定テーブルにおいて、停止テーブル番号に対応する引込優先順位テーブル番号が規定されていなければ、引込優先順位テーブル選択テーブル(不図示)を参照して、引込優先順位テーブル選択テーブル番号に対応する引込優先順位テーブル番号が決定される。   The pull-in priority table selection table number and the pull-in priority table number are data used in the pull-in priority table selection process. For example, in the reel stop initial setting table, if a pull-in priority table number corresponding to the stop table number is defined, it corresponds to the pull-in priority table number defined in the pull-in priority table (see FIG. 27 described later). Data relating to the priority order of the display combination can be acquired. On the other hand, if the pull-in priority table number corresponding to the stop table number is not defined in the reel stop initial setting table, the pull-in priority table selection table number is referred to by referring to a pull-in priority table selection table (not shown). A corresponding pull-in priority table number is determined.

ここで、本実施形態のパチスロ1におけるリールの停止制御(停止図柄位置の決定手法)について簡単に説明する。本実施形態では、ストップスイッチにより停止操作が検出された後、該当するリールの回転が190msec以内に停止するようにリールの停止制御が行われる。具体的には、停止操作が検出されたときの該当リールに応じた図柄カウンタの値に、滑り駒数「0」〜「4」のうちの何れかを加算し、得られた値に対応する図柄位置を、リールの回転が停止する図柄位置(以下、「停止予定位置」という)として決定する。なお、停止操作が検出されたときの該当リールに応じた図柄カウンタの値に対応する図柄位置は、リールの回転の停止が開始される図柄位置(以下、「停止開始位置」という)である。   Here, the stop control (determination method of the stop symbol position) of the reel in the pachi-slot 1 of the present embodiment will be briefly described. In this embodiment, after the stop operation is detected by the stop switch, the reel stop control is performed so that the rotation of the corresponding reel stops within 190 msec. Specifically, one of the number of sliding symbols “0” to “4” is added to the value of the symbol counter corresponding to the reel when the stop operation is detected, and the value obtained corresponds to the value obtained. The symbol position is determined as the symbol position where the reel rotation stops (hereinafter referred to as “scheduled stop position”). The symbol position corresponding to the value of the symbol counter corresponding to the reel when the stop operation is detected is the symbol position at which the rotation of the reel starts to be stopped (hereinafter referred to as “stop start position”).

すなわち、滑り駒数は、ストップスイッチにより停止操作が検出されてから該当するリールの回転が停止するまでのリールの回転量である。言い換えれば、ストップスイッチにより停止操作が検出されてから該当するリールの回転が停止するまでの期間において、リール表示窓4の該当するリールの中段領域を通過する図柄の数である。これは、ストップスイッチにより停止操作が検出されてから更新された図柄カウンタの値により把握される。   That is, the number of sliding pieces is the amount of rotation of the reel from when the stop operation is detected by the stop switch until the rotation of the corresponding reel stops. In other words, the number of symbols passing through the middle area of the corresponding reel in the reel display window 4 in the period from when the stop operation is detected by the stop switch until the rotation of the corresponding reel stops. This is grasped by the value of the symbol counter updated after the stop operation is detected by the stop switch.

図示しない停止テーブルを参照すると、各リールの停止開始位置に応じて滑り駒数が取得される。なお、本実施形態では、停止テーブルに基づいて滑り駒数が取得されるが、これは仮のものであり、取得した滑り駒数が直ちにリールの停止予定位置が決定されるものではない。本実施形態では、停止テーブルに基づいて取得された滑り駒数(以下、「滑り駒数決定データ」という)より適切な滑り駒数が存在する場合には、後述する引込優先順位テーブル(後述の図27参照)を参照して滑り駒数を変更する。そして、滑り駒数決定データは、停止開始位置から最大滑り駒数である4個先の図柄位置までの各図柄について、優先順位の比較を行う際の検索順序を決定するために参照される。   Referring to a stop table (not shown), the number of sliding pieces is acquired according to the stop start position of each reel. In the present embodiment, the number of sliding pieces is acquired based on the stop table, but this is a tentative one, and the acquired number of sliding pieces does not immediately determine the planned stop position of the reel. In the present embodiment, when there is an appropriate number of sliding pieces than the number of sliding pieces acquired based on the stop table (hereinafter referred to as “sliding piece number determination data”), a pull-in priority table (described later) The number of sliding pieces is changed with reference to FIG. Then, the sliding piece number determination data is referred to in order to determine the search order when the priorities are compared for each of the symbols from the stop start position to the 4th symbol position that is the maximum number of sliding symbols.

[引込優先順位テーブル]
次に、図27を参照して、引込優先順位テーブルについて説明する。引込優先順位テーブルは、引込優先順位テーブル番号「00」〜「05」のそれぞれにおける、後述の入賞作動フラグ格納領域(後述の図28〜図30参照)の種別毎の引込データ(入賞作動フラグデータ)と、予め定められたその優先順位との対応関係を規定する。
[Pull-in priority table]
Next, the drawing priority table will be described with reference to FIG. The pull-in priority table is a pull-in data (winning operation flag data) for each type of payout operation flag storage area (see FIG. 28 through FIG. 30 described later) in the draw priority table numbers “00” to “05”. ) And a predetermined priority order.

引込優先順位テーブルは、停止テーブル(不図示)に基づいて得られた滑り駒数の他に、より適切な滑り駒数が存在するか否かを検索するために使用される。優先順位は、入賞に係る図柄組合せ(入賞作動フラグ)の種別間で優先的に停止表示される(引き込まれる)順位を規定するデータである。また、図27では、説明の便宜上、引込データ(入賞作動フラグデータ)の欄には、入賞作動フラグのコンビネーション名称を記載するが、実際の引込優先順位テーブルでは、各引込データは、後述の入賞作動フラグ格納領域(後述の図28〜図30参照)に示すように、1バイトのデータで表され、該1バイトデータ中の各ビットに対して固有の図柄組合せ(入賞作動フラグ)が割り当てられる。   The pull-in priority order table is used for searching whether there is a more appropriate number of sliding symbols in addition to the number of sliding symbols obtained based on a stop table (not shown). The priority order is data that defines the order of priority stop display (drawn) among the types of symbol combinations (winning operation flag) related to winning. In FIG. 27, for convenience of explanation, the combination data of the winning action flag is described in the drawing data (winning action flag data) column. However, in the actual drawing priority order table, each drawing data is a prize to be described later. As shown in the operation flag storage area (see FIGS. 28 to 30 described later), it is represented by 1-byte data, and a unique symbol combination (winning operation flag) is assigned to each bit in the 1-byte data. .

本実施形態のリール停止制御では、まず、停止テーブル(不図示)に基づいて滑り駒数が取得される。しかしながら、優先順位に基づいて、この滑り駒数の他に、より適切な滑り駒数が存在する場合には、その適切な滑り駒数に変更する。すなわち、本実施形態では、停止テーブルにより取得された滑り駒数に関係なく、内部当籤役によって停止表示を許可する図柄組合せの優先順位に基づいて、より適切な滑り駒数を決定する。   In the reel stop control of this embodiment, first, the number of sliding pieces is acquired based on a stop table (not shown). However, if there is a more appropriate number of sliding pieces in addition to the number of sliding pieces based on the priority, the number is changed to the appropriate number of sliding pieces. That is, in the present embodiment, a more appropriate number of sliding symbols is determined based on the priority order of symbol combinations that allow stop display by an internal winning combination regardless of the number of sliding symbols acquired from the stop table.

本実施形態では、優先順位が上位である図柄組合せの停止表示(引き込み)が、優先順位が下位である図柄組合せの停止表示よりも優先的に行われる。   In the present embodiment, the stop display (withdrawal) of the symbol combination having the higher priority is performed in preference to the stop display of the symbol combination having the lower priority.

また、本実施形態では、図27に示すように、引込優先順位テーブル番号に応じて図柄組合せ(入賞作動フラグ)の優先順位が異なるだけでなく、優先順位の区分数も異なる。具体的には、引込優先順位テーブル番号が「00」である場合には、優先順位の区分数を5とし、引込優先順位テーブル番号が「01」又は「04」である場合には、優先順位の区分数を4とする。また、引込優先順位テーブル番号が「02」又は「03」である場合には、優先順位の区分数を2とし、引込優先順位テーブル番号が「05」である場合には、優先順位の区分数を3とする。   In the present embodiment, as shown in FIG. 27, not only the priority of the symbol combination (winning operation flag) differs depending on the drawing priority table number, but also the number of priority divisions. Specifically, when the pull-in priority table number is “00”, the number of priority categories is set to 5, and when the pull-in priority table number is “01” or “04”, the priority is The number of divisions is 4. Further, when the pull-in priority table number is “02” or “03”, the number of priority divisions is 2, and when the pull-in priority table number is “05”, the number of priority divisions Is 3.

ここでは、引込優先順位テーブル番号が「00」である場合の優先順位について説明し、それ以外の引込優先順位テーブル番号における優先順位の説明は省略する。引込優先順位テーブル番号が「00」である場合の優先順位「1」(最上位の優先順位)には、コンビネーション名称「C_9枚A_01」、「C_1確チリリプC_01」、「C_1確チリリプD_01」及び「C_RT3リプ_01」に対応する引込データが規定される。   Here, the priority when the pull-in priority table number is “00” will be described, and description of priorities in other pull-in priority table numbers will be omitted. The priority order “1” (highest priority order) when the pull-in priority order table number is “00” includes the combination names “C_9 sheets A_01”, “C_1 correct dust C_01”, “C_1 correct dust D_01”, and The pull-in data corresponding to “C_RT3 Lip_01” is defined.

引込優先順位テーブル番号が「00」である場合の優先順位「2」には、コンビネーション名称「C_強2枚C_01」〜「C_強2枚C_09」、「C_弱2枚B_01」〜「C_弱2枚B_03」、「C_3枚E_01」、「C_3枚E_02」、「C_9枚F_01」〜「C_9枚F_03」、「C_1確チリリプB_01」、「C_チリリプD_01」及び「C_チリリプC_01」に対応する引込データが規定される。   The priority order “2” when the pull-in priority table number is “00” includes combination names “C_high 2 sheets C_01” to “C_high 2 sheets C_09”, “C_weak 2 sheets B_01” to “C_weak”. Corresponding to “2 sheets B_03”, “C_3 sheets E_01”, “C_3 sheets E_02”, “C_9 sheets F_01” to “C_9 sheets F_03”, “C_1 exact dust lip B_01”, “C_chili lip D_01” and “C_chili lip C_01” Withdrawal data is specified.

引込優先順位テーブル番号が「00」である場合の優先順位「3」には、コンビネーション名称「C_1確チリリプA_01」、「C_チリリプA_01」、「C_チリリプB_01」及び「C_維持リプE_01」〜「C_維持リプE_04」に対応する引込データが規定される。   The priority order “3” when the pull-in priority table number is “00” includes the combination names “C_1 correct chili lip A_01”, “C_chili lip A_01”, “C_chili lip B_01”, and “C_maintenance lip E_01” to “ Pull-in data corresponding to “C_maintenance lip E_04” is defined.

引込優先順位テーブル番号が「00」である場合の優先順位「4」には、コンビネーション名称「C_SP1_01」、「C_SP2_01」、「C_リーチ目リプP_01」、「C_リーチ目リプP_02」、「C_リーチ目リプO_01」、「C_リーチ目リプO_02」、「C_リーチ目リプN_01」、「C_リーチ目リプN_02」、「C_リーチ目リプM_01」、「C_リーチ目リプM_02」、「C_リーチ目リプL_01」〜「C_リーチ目リプL_03」、「C_リーチ目リプK_01」〜「C_リーチ目リプK_03」、「C_リーチ目リプJ_01」、「C_リーチ目リプI_01」〜「C_リーチ目リプI_09」、「C_リーチ目リプH_01」〜「C_リーチ目リプH_03」、「C_リーチ目リプG_01」、「C_リーチ目リプF_01」、「C_リーチ目リプF_02」、「C_リーチ目リプE_01」、「C_リーチ目リプD_01」、「C_リーチ目リプD_02」、「C_リーチ目リプC_01」〜「C_リーチ目リプC_03」、「C_リーチ目リプB_01」、「C_リーチ目リプB_02」、「C_リーチ目リプA_01」、「C_維持リプF_01」、「C_維持リプF_02」、「C_維持リプD_01」〜「C_維持リプD_04」、「C_維持リプC_01」〜「C_維持リプC_03」、「C_維持リプB_01」、「C_維持リプB_02」及び「C_維持リプA_01」に対応する引込データが規定される。   The priority order “4” when the pull-in priority table number is “00” includes combination names “C_SP1_01”, “C_SP2_01”, “C_reach eye lip P_01”, “C_reach eye lip P_02”, “C_reach”. Eye Lip O_01 "," C_Reach Eye Lip O_02 "," C_Reach Eye Lip N_01 "," C_Reach Eye Lip N_02 "," C_Reach Eye Lip M_01 "," C_Reach Eye Lip M_02 "," C_Reach Eye Lip " L_01 ”to“ C_reach eye lip L_03 ”,“ C_reach eye lip K_01 ”to“ C_reach eye lip K_03 ”,“ C_reach eye lip J_01 ”,“ C_reach eye lip I_01 ”to“ C_reach eye lip I_09 ” , “C_reach eye lip H_01” to “C_reach eye lip H_03”, “C_reach eye lip H_01” , “C_reach eye lip F_01”, “C_reach eye lip F_02”, “C_reach eye lip E_01”, “C_reach eye lip D_01”, “C_reach eye lip D_02”, “C_reach eye lip C_01” ˜ “ C_reach eye lip C_03, “C_reach eye lip B_01”, “C_reach eye lip B_02”, “C_reach eye lip A_01”, “C_maintenance lip F_01”, “C_maintenance lip F_02”, “C_maintenance lip D_01” To “C_maintenance lip D_04”, “C_maintenance lip C_01” to “C_maintenance lip C_03”, “C_maintenance lip B_01”, “C_maintenance lip B_02” and “C_maintenance lip A_01” are defined. Is done.

また、引込優先順位テーブル番号が「00」である場合の優先順位「5」(最下位の優先順位)には、コンビネーション名称「C_BB1」及び「C_BB2」に対応する引込データが規定される。   Further, in the priority order “5” (lowest priority order) when the drawing priority order table number is “00”, the pull-in data corresponding to the combination names “C_BB1” and “C_BB2” are defined.

<メインRAMに設けられている格納領域の構成>
次に、図28〜図35を参照して、メインRAM103に設けられる各種格納領域の構成について説明する。
<Configuration of storage area provided in main RAM>
Next, the configuration of various storage areas provided in the main RAM 103 will be described with reference to FIGS.

[当り要求フラグ格納領域及び入賞作動フラグ格納領域]
まず、図28〜図30を参照して、当り要求フラグ格納領域(内部当籤役格納領域)及び入賞作動フラグ格納領域(表示役格納領域)の構成について説明する。なお、本実施形態では、当り要求フラグ格納領域(フラグデータ格納領域、当籤フラグデータ格納領域)と、入賞作動フラグ格納領域(入賞フラグデータ格納領域)とは、互いに同じ構成を有する。
[Hit request flag storage area and winning action flag storage area]
First, the configuration of the winning request flag storage area (internal winning combination storage area) and the winning action flag storage area (display combination storage area) will be described with reference to FIGS. In the present embodiment, the winning request flag storage area (flag data storage area, winning flag data storage area) and the winning action flag storage area (winning flag data storage area) have the same configuration.

本実施形態では、当り要求フラグ格納領域は、それぞれ1バイトのデータにより表される当り要求格納領域0〜11で構成され、入賞作動フラグ格納領域は、それぞれ1バイトのデータにより表される入賞作動格納領域0〜11で構成される。なお、当り要求フラグ格納領域及び入賞作動フラグ格納領域の各格納領域に格納されるデータは、図28〜図30中の「データ」欄の1バイトデータのみであるが、図28〜図30では、説明の便宜上、各格納領域のビットに対応付けられた、各リールの図柄組合せ(図中では、左リール3Lの図柄、中リール3Cの図柄及び右リール3Rの図柄の順で記載)、その名称(コンビネーション名称)及び略称、並びに、メダルの払出枚数も併せて記載する。   In this embodiment, the winning request flag storage area is composed of winning request storing areas 0 to 11 each represented by 1-byte data, and the winning action flag storing area is each winning operation represented by 1-byte data. It consists of storage areas 0-11. The data stored in the storage areas of the winning request flag storage area and the winning action flag storage area is only 1-byte data in the “data” column in FIGS. 28 to 30, but in FIGS. 28 to 30, For convenience of explanation, the symbol combinations of the reels associated with the bits of each storage area (in the drawing, the symbols of the left reel 3L, the symbols of the middle reel 3C and the symbols of the right reel 3R are described in this order), The name (combination name) and abbreviation, and the number of medals to be paid out are also described.

当り要求フラグ格納領域0〜11のそれぞれにおいて、所定のビットに「1」が格納されているとき、その所定のビットに対応する内部当籤役が内部当籤したことを示す。また、入賞作動格納領域0〜11のそれぞれにおいて、所定のビットに「1」が格納されているとき、その所定のビットに対応する表示役(入賞作動フラグ)が入賞したことを示す。すなわち、所定のビットに「1」が格納されているとき、その所定のビットに対応する内部当籤役の各種図柄組合せが有効ライン上に表示されたことを示す。   In each of the hit request flag storage areas 0 to 11, when “1” is stored in a predetermined bit, it indicates that the internal winning combination corresponding to the predetermined bit has been won internally. In each of the winning action storage areas 0 to 11, when “1” is stored in a predetermined bit, it indicates that a display combination (winning action flag) corresponding to the predetermined bit has won. That is, when “1” is stored in a predetermined bit, it indicates that various symbol combinations of the internal winning combination corresponding to the predetermined bit are displayed on the active line.

また、当り要求フラグ格納領域及び入賞作動フラグ格納領域では、図28〜図30に示すように、各格納領域内の一つのビット(フラグ)に対して、複数の図柄組合せ(コンビネーション)が割り当てられているものもある。すなわち、そのようなフラグに対しては、停止表示可能な図柄組合せ(入賞可能なコンビネーション)が複数存在することを意味する。   In the winning request flag storage area and the winning action flag storage area, as shown in FIGS. 28 to 30, a plurality of symbol combinations (combinations) are assigned to one bit (flag) in each storage area. Some have. That is, for such a flag, it means that there are a plurality of symbol combinations (combination that can be awarded) that can be stopped and displayed.

例えば、当り要求格納領域5及び入賞作動格納領域5のビット5には、図柄組合せ「サボテン2」−「白7」−「帽子」(コンビネーション名称「C_維持リプC_01」)、図柄組合せ「サボテン2」−「チリ上1」−「帽子」(コンビネーション名称「C_維持リプC_02」)、及び、図柄組合せ「サボテン2」−「サボテン2」−「帽子」(コンビネーション名称「C_維持リプC_03」)の3つの図柄組合せが割り当てられている。それゆえ、当り要求格納領域5のビット5に「1」が格納されている場合には、この3つの図柄組合せが有効ライン上に停止表示可能であることを示す。また、入賞作動格納領域5のビット5に「1」が格納されている場合には、この3つの図柄組合せのいずれかが有効ライン上に表示されたことを示す。   For example, in the bit 5 of the winning request storage area 5 and the winning action storage area 5, the symbol combination “cactus 2” − “white 7” − “hat” (combination name “C_maintenance lip C_01”), the symbol combination “cactus 2” -"Chile top 1"-"hat" (combination name "C_maintenance lip C_02") and symbol combination "cactus 2"-"cactus 2"-"hat" (combination name "C_maintenance lip C_03") Three symbol combinations are assigned. Therefore, when “1” is stored in bit 5 of the hit request storage area 5, it indicates that these three symbol combinations can be stopped and displayed on the effective line. When “1” is stored in bit 5 of the winning action storage area 5, it indicates that any one of the three symbol combinations is displayed on the active line.

[持越役格納領域]
次に、図31を参照して、持越役格納領域の構成について説明する。本実施形態では、持越役格納領域は、1バイトのデータ格納領域で構成される。
[Coverage storage area]
Next, the structure of the carryover combination storage area will be described with reference to FIG. In the present embodiment, the carryover combination storage area is composed of a 1-byte data storage area.

内部抽籤の結果、内部当籤役「F_BB1」又は「F_BB2」が決定されたときには、その内部当籤役(BB役)は、持越役として持越役格納領域に格納される。持越役格納領域に格納された持越役は、対応する図柄組合せが有効ライン上に表示されるまでクリアされずに保持される。また、持越役格納領域に持越役が格納されている間、内部抽籤によって決定された内部当籤役に加えて、持越役が当り要求格納領域に格納される。   When the internal winning combination “F_BB1” or “F_BB2” is determined as a result of the internal lottery, the internal winning combination (BB combination) is stored in the carryover combination storage area as a carryover combination. The carryover combination stored in the carryover combination storage area is held without being cleared until the corresponding symbol combination is displayed on the active line. Further, while the carryover combination is stored in the carryover combination storage area, the carryover combination is stored in the hit request storage area in addition to the internal winning combination determined by the internal lottery.

[遊技状態フラグ格納領域]
次に、図32を参照して、遊技状態フラグ格納領域の構成について説明する。遊技状態フラグ格納領域は、1バイトのデータ格納領域で構成される。本実施形態では、図32に示すように、遊技状態フラグ格納領域の各ビットに対して固有のボーナスの種別又はRTの種別が割り当てられる。
[Game state flag storage area]
Next, the configuration of the game state flag storage area will be described with reference to FIG. The gaming state flag storage area is composed of a 1-byte data storage area. In the present embodiment, as shown in FIG. 32, a unique bonus type or RT type is assigned to each bit in the gaming state flag storage area.

遊技状態フラグ格納領域において、所定のビットに「1」が格納されているとき、その所定のビットに該当するボーナスゲーム又はRTの作動が行われていることを示す。例えば、遊技状態フラグ格納領域のビット0に「1」が格納されているときには、ビッグボーナス「BB」の作動が行われており、遊技状態がBB遊技状態であることを示す。また、例えば、遊技状態フラグ格納領域のビット3に「1」が格納されているときは、遊技状態がRT3状態であることを示す。   When “1” is stored in a predetermined bit in the game state flag storage area, it indicates that the bonus game or RT corresponding to the predetermined bit is being operated. For example, when “1” is stored in bit 0 of the game state flag storage area, it indicates that the big bonus “BB” is activated and the game state is the BB game state. For example, when “1” is stored in bit 3 of the gaming state flag storage area, it indicates that the gaming state is the RT3 state.

[作動ストップボタン格納領域]
次に、図33を参照して、作動ストップボタン格納領域の構成について説明する。作動ストップボタン格納領域は、1バイトのデータ格納領域で構成され、1バイトからなる作動ストップボタンフラグを格納する。作動ストップボタンフラグにおいて、各ビットには、ストップボタンの操作状態が割り当てられる。
[Operation stop button storage area]
Next, the configuration of the operation stop button storage area will be described with reference to FIG. The operation stop button storage area is composed of a 1-byte data storage area and stores an operation stop button flag consisting of 1 byte. In the operation stop button flag, the operation state of the stop button is assigned to each bit.

例えば、左ストップボタン17Lが今回押されたストップボタン、つまり、作動ストップボタンである場合には、作動ストップボタン格納領域のビット0に「1」が格納される。また、例えば、左ストップボタン17Lが未だに押されていないストップボタン、つまり、有効ストップボタンである場合には、ビット4に「1」が格納される。メインCPU101は、作動ストップボタン格納領域に格納されているデータに基づいて、今回押されたストップボタンと未だに押されていないストップボタンとを識別する。   For example, if the left stop button 17L is a stop button that has been pressed this time, that is, an operation stop button, “1” is stored in bit 0 of the operation stop button storage area. Also, for example, if the left stop button 17L is a stop button that has not yet been pressed, that is, an effective stop button, “1” is stored in bit 4. Based on the data stored in the operation stop button storage area, the main CPU 101 identifies a stop button that has been pressed this time and a stop button that has not yet been pressed.

[押下順序格納領域]
次に、図34を参照して、押下順序格納領域の構成について説明する。押下順序格納領域は、1バイトのデータ格納領域で構成され、1バイトからなる押下順序フラグを格納する。
[Push order storage area]
Next, the configuration of the pressing order storage area will be described with reference to FIG. The pressing order storage area is composed of a 1-byte data storage area and stores a pressing order flag consisting of 1 byte.

押下順序フラグにおいて、各ビットには、ストップボタンの押下順序の種別が割り当てられる。例えば、ストップボタンの押下順序が「左、中、右」である場合には、押下順序格納領域のビット0に「1」が格納される。   In the pressing order flag, the type of stop button pressing order is assigned to each bit. For example, when the stop button pressing order is “left, middle, right”, “1” is stored in bit 0 of the pressing order storage area.

[図柄コード格納領域]
次に、図35を参照して、図柄コード格納領域の構成について説明する。本実施形態では、図柄コード格納領域は、それぞれ1バイトのデータにより表される図柄コード格納領域0〜11で構成される。なお、図柄コード格納領域は、当り要求フラグ格納領域及び入賞作動フラグ格納領域(図28〜図30参照)と同様の構成となる。
[Design code storage area]
Next, the configuration of the symbol code storage area will be described with reference to FIG. In this embodiment, the symbol code storage area is composed of symbol code storage areas 0 to 11 each represented by 1-byte data. The symbol code storage area has the same configuration as the winning request flag storage area and the winning action flag storage area (see FIGS. 28 to 30).

図柄コード格納領域では、有効ライン上に停止可能な図柄組合せ(コンビネーション)に対応するビットに「1」が格納される。なお、全てのリールが停止後、図柄コード格納領域0〜11には、表示役(入賞作動フラグ)に対応する図柄コードが格納される。   In the symbol code storage area, “1” is stored in the bit corresponding to the symbol combination (combination) that can be stopped on the active line. After all the reels are stopped, the symbol codes corresponding to the display combination (winning operation flag) are stored in the symbol code storage areas 0 to 11.

[内部当籤役と各種サブフラグとの関係]
一般遊技状態やART遊技状態において、主制御回路90による各種抽籤では各種データテーブルを参照するが、この際に用いるパラメータとして、本実施形態では、内部当籤役だけでなく、内部当籤役に対応する別の名称の各種パラメータ(以下、「サブフラグ(第1のサブフラグ)」、「サブフラグEX(第2のサブフラグ)」及び「サブフラグD」という)も用いる。それゆえ、本実施形態では、主制御回路90により、内部当籤役を各種サブフラグに変換する処理を行う(後述の図104中のサブフラグ変換処理、フラグ変換処理、サブフラグ圧縮処理参照)。なお、本実施形態では、内部当籤役に関する情報(通信パラメータ)として、サブフラグがスタートコマンドにセットされ、主制御回路90から副制御回路200に送信される。
[Relationship between internal winning combination and various subflags]
In the general gaming state and the ART gaming state, various data tables are referred to in various lotteries by the main control circuit 90. As parameters used at this time, in the present embodiment, not only the internal winning combination but also the internal winning combination is supported. Various parameters with different names (hereinafter referred to as “sub-flag (first sub-flag)”, “sub-flag EX (second sub-flag)”, and “sub-flag D”)) are also used. Therefore, in the present embodiment, the main control circuit 90 performs processing for converting the internal winning combination into various subflags (see subflag conversion processing, flag conversion processing, and subflag compression processing in FIG. 104 described later). In the present embodiment, as information (communication parameter) regarding the internal winning combination, a sub flag is set in the start command and transmitted from the main control circuit 90 to the sub control circuit 200.

ここで、図36及び図37を参照して、内部当籤役と各種サブフラグとの対応関係について説明する。図36は、内部当籤役(小役当籤番号)と各種サブフラグとの対応関係を示す図であり、図37は、内部当籤役(特賞当籤番号)とサブフラグとの対応関係を示す図である。   Here, with reference to FIG. 36 and FIG. 37, the correspondence between the internal winning combination and various subflags will be described. FIG. 36 is a diagram showing a correspondence relationship between an internal winning combination (small winning number) and various subflags, and FIG. 37 is a diagram showing a correspondence relationship between an internal winning combination (special prize winning number) and a subflag.

本実施形態のフラグ変換処理では、まず、同じ種別に属する複数の内部当籤役を一つのサブフラグにまとめる。本実施形態では、このフラグ変換処理により、図36に示すように、小役及びリプレイ役に関する32種類の内部当籤役(小役当籤番号)が、18種類のサブフラグ(「01」〜「18」:フラグデータ)に変換される。例えば、内部当籤役「F_維持リプ_1st(10:小役当籤番号)」〜「F_維持リプ_3rd(12)」は、サブフラグ「押し順リプ1(09:フラグデータ)」にまとめられる。なお、内部当籤役「はずれ」に対しては、サブフラグ「ハズレ(00)」が割り当てられる。   In the flag conversion process of the present embodiment, first, a plurality of internal winning combinations belonging to the same type are combined into one subflag. In the present embodiment, as shown in FIG. 36, the flag conversion process has 32 types of internal winning combinations (small winning combination numbers) related to the small combination and the replay combination, and 18 types of sub-flags (“01” to “18”). : Flag data). For example, the internal winning combination “F_maintenance lip — 1st (10: small combination winning number)” to “F_maintenance lip — 3rd (12)” are collected into the sub flag “push order lip 1 (09: flag data)”. Note that the sub-flag “losing (00)” is assigned to the internal winning combination “out”.

また、本実施形態のフラグ変換処理では、図36に示すように、サブフラグ「ハズレ(00)」を含む19種類のサブフラグ(「00」〜「18」)が、9種類のサブフラグEX(「00」〜「08」:フラグデータ)に変換される。それゆえ、この変換処理では、サブフラグデータをさらに圧縮することができる。なお、この際、本実施形態では、抽籤(フラグ変換抽籤)によりサブフラグをサブフラグEXに変換する。具体的には、次のように変換される。   In the flag conversion process of the present embodiment, as shown in FIG. 36, 19 types of subflags (“00” to “18”) including the subflag “losing (00)” are converted into 9 types of subflags EX (“00 To “08”: flag data). Therefore, in this conversion process, the subflag data can be further compressed. At this time, in this embodiment, the sub flag is converted into the sub flag EX by lottery (flag conversion lottery). Specifically, it is converted as follows.

サブフラグ「ハズレ(00)」は、フラグ変換抽籤の結果に関係なく、サブフラグEX「ハズレ(00)」に変換され、サブフラグ「2連チリリプ(01)」は、フラグ変換抽籤の結果に関係なく、サブフラグEX「リプレイ(01)」に変換される。   The sub-flag “losing (00)” is converted into the sub-flag EX “losing (00)” regardless of the result of the flag conversion lottery, and the sub-flag “double chili (01)” is irrespective of the result of the flag converting lottery. Sub-flag EX is converted to “Replay (01)”.

サブフラグ「3連チリリプA(02)」及びサブフラグ「3連チリリプB(03)」は、フラグ変換抽籤に当籤した場合(後述の「変換有り」の場合)、サブフラグEX「確定役(06)」又は「3連チリリプ(07)」に変換され、フラグ変換抽籤に非当籤であった場合(後述の「変換無し」の場合)には、サブフラグEX「リプレイ(01)」に変換される。   When the sub-flag “Triple Chile Lip A (02)” and the sub-flag “Triple Chile Lip B (03)” win the flag conversion lottery (in the case of “with conversion” described later), the sub-flag EX “determined role (06)” Or, when it is converted to “triple dust lip (07)” and the flag conversion lottery is non-winning (in the case of “no conversion” described later), it is converted to the sub flag EX “replay (01)”.

サブフラグ「リーチ目リプ1(04)」〜「リーチ目リプ4(07)」は、フラグ変換抽籤に当籤した場合、サブフラグEX「確定役(06)」又は「リーチ目リプ(08)」に変換され、フラグ変換抽籤に非当籤であった場合には、サブフラグEX「リプレイ(01)」に変換される。   When the sub-flag “reach eye lip 1 (04)” to “reach eye lip 4 (07)” wins the flag conversion lottery, it is converted into the sub flag EX “determined combination (06)” or “reach eye lip (08)”. If the flag conversion lottery is not won, it is converted to the sub flag EX “Replay (01)”.

サブフラグ「リプレイ(08)」及び「押し順リプ1(09)」〜「押し順リプ3(11)」は、フラグ変換抽籤の結果に関係なく、サブフラグEX「リプレイ(01)」に変換され、サブフラグ「押し順ベル(12)」及び「共通ベル(13)」は、フラグ変換抽籤の結果に関係なく、サブフラグEX「ベル(02)」に変換される。   The subflags “Replay (08)” and “Push Order Lip 1 (09)” to “Push Order Lip 3 (11)” are converted to the subflag EX “Replay (01)” regardless of the result of the flag conversion lottery, The subflags “push order bell (12)” and “common bell (13)” are converted into the subflag EX “bell (02)” regardless of the result of the flag conversion lottery.

サブフラグ「サボテン(14)」、「弱チェリー(15)」及び「強チェリー(16)」は、フラグ変換抽籤の結果に関係なく、それぞれサブフラグEX「サボテン(03)」、「弱チェリー(04)」及び「強チェリー(05)」に変換される。また、サブフラグ「リーチ目1(17)」及び「リーチ目2(18)」は、フラグ変換抽籤の結果に関係なく、サブフラグEX「ハズレ(00)」に変換される。   The sub-flags “cactus (14)”, “weak cherry (15)”, and “strong cherry (16)” are sub-flags EX “cactus (03)” and “weak cherry (04)” regardless of the result of the flag conversion lottery. And “strong cherry (05)”. Further, the sub-flags “reach eyes 1 (17)” and “reach eyes 2 (18)” are converted into the sub-flag EX “losing (00)” regardless of the result of the flag conversion lottery.

上述のように、本実施形態では、実質、サブフラグ「3連チリリプA(02)」、「3連チリリプB(03)」及び「リーチ目リプ1(04)」〜「リーチ目リプ4(07)」のみがフラグ変換抽籤の対象となる。なお、上述したフラグ変換抽籤に用いられる抽籤テーブルについては、後で詳述する。   As described above, in the present embodiment, the sub-flags “triple lip A (02)”, “triple lip B (03)” and “reach eye lip 1 (04)” to “reach eye lip 4 (07) ) ”Only becomes the target of flag conversion lottery. The lottery table used for the flag conversion lottery described above will be described in detail later.

さらに、本実施形態のフラグ変換処理では、図36に示すように、9種類のサブフラグEX(「00」〜「08」)が7種類のサブフラグD(「00」〜「06」)に変換される。それゆえ、この変換処理では、より一層、サブフラグデータを圧縮することができる。なお、この変換処理では抽籤を行わず、次のようにして、サブフラグEXとサブフラグDとを対応付けて変換を行う。   Further, in the flag conversion process of the present embodiment, as shown in FIG. 36, nine types of subflags EX (“00” to “08”) are converted into seven types of subflags D (“00” to “06”). The Therefore, in this conversion process, the subflag data can be further compressed. In this conversion process, lottery is not performed, and conversion is performed in association with the subflag EX and the subflag D as follows.

サブフラグEX「ハズレ(00)」、「リプレイ(01)」及び「ベル(02)」は、サブフラグD「ハズレ(00)」に変換される。サブフラグEX「サボテン(03)」は、サブフラグD「サボテン(01)」に変換され、サブフラグEX「弱チェリー(04)」は、サブフラグD「弱チェリー(02)」に変換され、サブフラグEX「強チェリー(05)」は、サブフラグD「強チェリー(03)」に変換される。   The subflags EX “losing (00)”, “replay (01)”, and “bell (02)” are converted into subflags D “losing (00)”. Sub flag EX “cactus (03)” is converted to sub flag D “cactus (01)”, sub flag EX “weak cherry (04)” is converted to sub flag D “weak cherry (02)”, and sub flag EX “strong” Cherry (05) "is converted to sub-flag D" strong cherry (03) ".

また、サブフラグEX「確定役(06)」は、サブフラグD「確定役(04)」に変換され、サブフラグEX「3連チリリプ(07)」は、サブフラグD「3連チリリプ(05)」に変換され、サブフラグEX「リーチ目リプ(08)」は、サブフラグD「リーチ目リプ(06)」に変換される。   Further, the subflag EX “determined combination (06)” is converted into a subflag D “determined combination (04)”, and the subflag EX “triple-tilt (07)” is converted into sub-flag D “triple-tilt (05)”. Then, the sub flag EX “reach eye lip (08)” is converted into a sub flag D “reach eye lip (06)”.

また、本実施形態のフラグ変換処理では、図37に示すように、内部当籤役「F_BB1(01:特賞当籤番号)」及び「F_BB2(02)」はいずれも、サブフラグ「BB」に変換される。   Also, in the flag conversion process of the present embodiment, as shown in FIG. 37, both the internal winning combination “F_BB1 (01: special prize winning number)” and “F_BB2 (02)” are converted to the subflag “BB”. .

[サブフラグEX変換時の遊技性]
ここで、上述した内部当籤役をサブフラグ及びサブフラグEXに変換する処理の過程、及び、サブフラグEX変換時の遊技性の一例を、図38A及び38Bを参照して説明する。図38Aは、内部当籤役「F_確チリリプ」又は「F_1確チリリプ」が決定された場合のフラグ変換過程を示す図であり、図38Bは、内部当籤役「F_リーチ目リプA」〜「F_リーチ目リプD」のいずれかが決定された場合のフラグ変換過程を示す図である。
[Gameability during sub-flag EX conversion]
Here, an example of the process of converting the above internal winning combination into the sub flag and the sub flag EX and an example of the game at the time of the sub flag EX conversion will be described with reference to FIGS. 38A and 38B. FIG. 38A is a diagram showing a flag conversion process when the internal winning combination “F_Challenging Lip” or “F_1 Chick Lip” is determined, and FIG. 38B is an internal winning combination “F_Reach Eye Lip A” to “F_ It is a figure which shows the flag conversion process in case one of "reach eyes lip D" is determined.

なお、本実施形態のパチスロ1では、RT4遊技状態中に内部当籤役「F_確チリリプ」、「F_1確チリリプ」及び「F_リーチ目リプA」〜「F_リーチ目リプD」のいずれかが単独で内部当籤役として決定されると、フラグ変換抽籤を行う。そして、本実施形態では、このフラグ変換抽籤に当籤した場合、特別な特典(例えば、ARTゲーム数の上乗せやCT当籤)が付与される。   In the pachi-slot 1 of the present embodiment, any one of the internal winning combination “F_Challenging Lip”, “F_1 Chanting Lip”, and “F_Reach Eye Lip A” to “F_Reach Eye Lip D” is alone during the RT4 gaming state. If it is determined as an internal winning combination, a flag conversion lottery is performed. In the present embodiment, when this flag conversion lottery is won, a special privilege (for example, an additional number of ART games or CT winning) is given.

例えば、内部当籤役「F_確チリリプ」又は「F_1確チリリプ」が決定された場合、図38Aに示すように、内部当籤役「F_確チリリプ」及び「F_1確チリリプ」は、それぞれサブフラグ「3連チリリプA(02)」及び「3連チリリプB(03)」に変換される。   For example, when the internal winning combination “F_Challenging Lip” or “F_1 Chanting Lip” is determined, as shown in FIG. 38A, the internal winning combination “F_Challenging Lip” and “F_1 Chick Lip” are sub-flags “Three consecutive”, respectively. Converted to “Chilli Lip A (02)” and “Triple Chili Lip B (03)”.

次いで、サブフラグ「3連チリリプA(02)」及び「3連チリリプB(03)」は、フラグ変換抽籤に当籤すると、サブフラグEX「3連チリリプ(07)」又は「確定役(06)」に変換される。一方、フラグ変換抽籤に非当籤であった場合には、サブフラグ「3連チリリプA(02)」及び「3連チリリプB(03)」はともに、サブフラグEX「リプレイ(01)」に変換される。   Next, when the sub-flag “triple dust lip A (02)” and “triple dust lip B (03)” win the flag conversion lottery, the sub-flag EX “triple dust lip (07)” or “determined role (06)” Converted. On the other hand, if the flag conversion lottery is non-winning, both the sub-flags “triple chilli lip A (02)” and “triple chilli lip B (03)” are converted to the sub-flag EX “replay (01)”. .

なお、図24で説明したように、内部当籤役「F_確チリリプ」又は「F_1確チリリプ」が当籤した場合、押し順正解時には略称「3連チリリプ」に係る図柄組合せが表示され、押し順不正解時には略称「リプレイ」に係る図柄組合せが表示される。それゆえ、本実施形態では、内部当籤役「F_確チリリプ」又は「F_1確チリリプ」が決定され、かつ、フラグ変換抽籤に当籤した場合、内部当籤役「F_確チリリプ」及び「F_1確チリリプ」はいずれも、サブフラグEX「3連チリリプ(07)」又は「確定役(06)」の役として扱われる。   Note that, as described with reference to FIG. 24, when the internal winning combination “F_Challenging Lip” or “F_1 Chick Lip” is won, the symbol combination related to the abbreviated “Triple Chilli Lip” is displayed at the correct push order, and the push order is not correct. When the answer is correct, the symbol combination related to the abbreviation “Replay” is displayed. Therefore, in the present embodiment, when the internal winning combination “F_Challenging Lip” or “F_1 Chick Lip” is determined and the flag conversion lottery is won, the internal winning combination “F_Challenging Lip” and “F_1 Chanting Lip” Are both treated as a combination of the sub flag EX “Triple Chile Lip (07)” or “Determined Combination (06)”.

そして、このフラグ変換過程によって内部当籤役「F_確チリリプ」又は「F_1確チリリプ」がサブフラグEX「3連チリリプ(07)」又は「確定役(06)」に変換されると、略称「3連チリリプ」に係る図柄組合せを表示するための情報が報知される(例えば、遊技者に対して順押しでチリ図柄を狙わせる旨の情報が報知される)。一方、このフラグ変換過程において、フラグ変換抽籤が非当籤となり、内部当籤役「F_確チリリプ」又は「F_1確チリリプ」がサブフラグEX「リプレイ(01)」に変換されると、略称「リプレイ」に係る図柄組合せを表示するための情報が報知される(例えば、順押し以外の押し順(変則押し)が報知される)。   When the internal winning combination “F_Challenging Lip” or “F_1 Chick Lip” is converted to the sub-flag EX “Triple Chilelip (07)” or “Determining Role (06)” by this flag conversion process, the abbreviation “Triple” Information for displaying the symbol combination related to “Chilelip” is notified (for example, information indicating that the Chile symbol is aimed at the player by pushing forward) is notified. On the other hand, when the flag conversion lottery becomes non-winning in this flag conversion process and the internal winning combination “F_acceptance lip” or “F_1 accuracy dip” is converted to the sub flag EX “Replay (01)”, the abbreviation “Replay” is obtained. Information for displaying such a symbol combination is notified (for example, a pressing order other than forward pressing (anomalous pressing) is notified).

また、例えば、内部当籤役「F_リーチ目リプA」〜「F_リーチ目リプD」のいずれかが決定された場合、図38Bに示すように、内部当籤役「F_リーチ目リプA」〜「F_リーチ目リプD」は、それぞれサブフラグ「リーチ目リプ1(04)」〜「リーチ目リプ4(07)」に変換される。   Further, for example, when any of the internal winning combinations “F_reach eye lip A” to “F_reach eye lip D” is determined, as shown in FIG. 38B, the internal winning combinations “F_reach eye lip A” to “ F_reach eye lip D "is converted into sub-flags" reach eye lip 1 (04) "to" reach eye lip 4 (07) ", respectively.

次いで、サブフラグ「リーチ目リプ1(04)」〜「リーチ目リプ4(07)」は、フラグ変換抽籤に当籤すると、サブフラグEX「リーチ目リプ(08)」又は「確定役(06)」に変換される。一方、フラグ変換抽籤に非当籤であった場合には、サブフラグ「リーチ目リプ1(04)」〜「リーチ目リプ4(07)」は、サブフラグEX「リプレイ(01)」に変換される。   Next, when the sub-flags “reach eye lip 1 (04)” to “reach eye lip 4 (07)” win the flag conversion lottery, the sub flag EX “reach eye lip (08)” or “determined role (06)” Converted. On the other hand, if the flag conversion lottery is not won, the subflags “reach eye lip 1 (04)” to “reach eye lip 4 (07)” are converted to the subflag EX “replay (01)”.

なお、図24で説明したように、内部当籤役「F_リーチ目リプA」〜「F_リーチ目リプD」のいずれかが当籤した場合、押し順正解時には略称「リーチ目リプ」に係る図柄組合せが表示され、押し順不正解時には略称「リプレイ」に係る図柄組合せが表示される。それゆえ、本実施形態では、内部当籤役「F_リーチ目リプA」〜「F_リーチ目リプD」のいずれかが決定され、かつ、フラグ変換抽籤に当籤した場合、内部当籤役「F_リーチ目リプA」〜「F_リーチ目リプD」はいずれも、サブフラグEX「リーチ目リプ(08)」又は「確定役(06)」の役として扱われる。   Note that, as described with reference to FIG. 24, when any of the internal winning combinations “F_reach eye lip A” to “F_reach eye lip D” is won, the symbol combination related to the abbreviation “reach eye lip” when pressing correctly Is displayed, and the symbol combination related to the abbreviation “Replay” is displayed when the pressing order is incorrect. Therefore, in this embodiment, when any of the internal winning combination “F_reach eye lip A” to “F_reach eye lip D” is determined and the flag conversion lottery is won, the internal winning combination “F_reach eye” Any of “Lip A” to “F_reach eye lip D” is treated as a role of the sub flag EX “reach eye lip (08)” or “determined role (06)”.

そして、このフラグ変換過程によって内部当籤役「F_リーチ目リプA」〜「F_リーチ目リプD」が例えばサブフラグEX「リーチ目リプ(08)」又は「確定役(06)」に変換されると、略称「リーチ目リプ」に係る図柄組合せを表示するための情報が報知される(例えば、遊技者に対して順押しで図柄「白7」を狙わせる旨の情報が報知される)。一方、このフラグ変換過程において、フラグ変換抽籤が非当籤となり、内部当籤役「F_リーチ目リプA」〜「F_リーチ目リプD」がサブフラグEX「リプレイ(01)」に変換されると、略称「リプレイ」に係る図柄組合せを表示するための情報が報知される(例えば、順押し以外の押し順(変則押し)が報知される)。   When the internal winning combination “F_reach eye lip A” to “F_reach eye lip D” is converted into, for example, the sub flag EX “reach eye lip (08)” or “determining role (06)” by this flag conversion process. , Information for displaying the symbol combination related to the abbreviation “reach eye lip” is notified (for example, information indicating that the symbol “white 7” is aimed by being pushed forward is notified to the player). On the other hand, in this flag conversion process, when the flag conversion lottery becomes non-winning and the internal winning combination “F_reach eye lip A” to “F_reach eye lip D” is converted to the sub flag EX “replay (01)”, the abbreviation Information for displaying the symbol combination related to “Replay” is notified (for example, a pressing order other than forward pressing (anomalous pressing) is notified).

また、本実施形態では、図38A又は38Bに示すフラグ変換過程において、フラグ変換抽籤に当籤して報知に従い遊技者が停止操作を行うと、略称「3連チリリプ」又は「リーチ目リプ」に係る図柄組合せが有効ライン上に停止表示され、特別な特典が付与される。この付与処理は、実質的には処理上において、パチスロ1がフラグ変換抽籤に当籤したことに応じて特別な特典を遊技者に付与することになるが、遊技者に対しては、略称「3連チリリプ」に係る図柄組合せが表示されたことにより、特別な特典が付与されたと感じさせることができる。   Further, in the present embodiment, in the flag conversion process shown in FIG. 38A or 38B, when the player performs a stop operation according to the notification after winning the flag conversion lottery, the abbreviation “triple lip” or “reach eye lip” is applied. The symbol combination is stopped and displayed on the active line, and a special privilege is given. This granting process substantially gives a special privilege to the player in response to the fact that the pachislot 1 wins the flag conversion lottery, but for the player, the abbreviation “3 By displaying the symbol combination related to “ream chililip”, it can be felt that a special privilege has been given.

パチスロの遊技性を高めるためには、特典が付与される図柄組合せの出現頻度が一定であるよりも、状態に応じて異なる方が好ましい場合がある。停止制御(表示される図柄組合せ)は、内部当籤役の種類によって異なるため、特典が付与される図柄組合せの出現頻度を状態に応じて異ならせる手法としては、内部当籤役の当籤確率を異ならせる手法も考えられる(パチスロ1では、内部当籤役の当籤確率は、ボーナスの作動の有無やRT状態に応じて異ならせることができるため、例えば、ART遊技状態に対応するRT状態として、RT4状態だけでなく、RT6状態やRT7状態などの他のRT状態を設けるという手法も考えられる)。しかしながら、内部当籤役の当籤確率を異ならせる契機(RT状態の移行契機)は限定されているため、遊技性(興趣)の向上という観点では、この手法は柔軟性に欠けている。   In order to improve the gameability of the pachislot, it may be preferable that the appearance frequency of the symbol combination to which a privilege is given is different depending on the state. Stop control (displayed symbol combination) varies depending on the type of internal winning combination. Therefore, as a method of varying the appearance frequency of the symbol combination to which a privilege is given depending on the state, the winning probability of the internal winning combination is varied. (In Pachislot 1, the winning probability of the internal winning combination can be varied depending on whether the bonus is activated or depending on the RT state. For example, as the RT state corresponding to the ART gaming state, only the RT4 state is possible. Alternatively, a method of providing another RT state such as the RT6 state or the RT7 state is also conceivable). However, since the opportunity to change the winning probability of the internal winning combination (RT state transition opportunity) is limited, this method lacks flexibility in terms of improving game play (amusement).

それに対して、本実施形態のパチスロ1では、内部当籤役の当籤確率を変えることなく、内部当籤役を決定するための内部抽籤に加え、フラグ変換抽籤及びその抽籤結果に基づく報知を行うことにより、特典が付与される図柄組合せの出現頻度を状態に応じて柔軟に異ならせることができる。すなわち、フラグ変換抽籤に当籤し易い状態では、特典が付与される図柄組合せの出現頻度を上げることができ、逆に、フラグ変換抽籤に当籤し難い状態では、特典が付与される図柄組合せの出現頻度を下げることができる。   On the other hand, in the pachislot machine 1 of the present embodiment, in addition to the internal lottery for determining the internal winning combination without changing the winning probability of the internal winning combination, the flag conversion lottery and the notification based on the lottery result are performed. The appearance frequency of the symbol combination to which the privilege is given can be flexibly changed according to the state. That is, in a state where it is easy to win the flag conversion lottery, the appearance frequency of the symbol combination to which the privilege is given can be increased, and conversely, in a state where it is difficult to win the flag conversion lottery, the appearance of the symbol combination to which the privilege is given is given. The frequency can be lowered.

<一般遊技状態中の遊技性>
次に、図39A〜39Cを参照して、一般遊技状態中の遊技の流れについて説明する。本実施形態のパチスロ1では、一般遊技状態中において、遊技状態が通常遊技状態からCZに移行し、その後、遊技状態がCZからART遊技状態に移行することにより、一般遊技状態(非ART遊技状態)からART遊技状態への移行が行われる(図14A及び14B参照)。
<Gameability in general gaming state>
Next, with reference to FIGS. 39A to 39C, the flow of the game in the general game state will be described. In the pachi-slot 1 of the present embodiment, in the general gaming state, the gaming state transitions from the normal gaming state to the CZ, and then the gaming state transitions from the CZ to the ART gaming state, so that the general gaming state (non-ART gaming state) ) To the ART gaming state (see FIGS. 14A and 14B).

図39Aは、一般遊技状態中において、遊技状態が通常遊技状態からCZに移行する際の遊技の流れを示す図である。通常遊技状態は、図39Aに示すように、CZの抽籤状態として低確率状態と高確率状態とを有する。この低確率状態及び高確率状態は、通常遊技状態中に行われるCZ抽籤に当籤する期待度が互いに異なる状態であり、低確率状態はCZ抽籤に当籤し難い状態であり、高確率状態はCZ抽籤に当籤し易い状態である。そして、通常遊技状態中の遊技において行われるCZ抽籤に当籤した場合には、遊技状態が通常遊技状態からCZに移行する。   FIG. 39A is a diagram illustrating a game flow when the game state shifts from the normal game state to the CZ during the general game state. As shown in FIG. 39A, the normal gaming state has a low-probability state and a high-probability state as CZ lottery states. The low-probability state and the high-probability state are states in which expectations for winning a CZ lottery performed during the normal gaming state are different from each other. The low-probability state is a state in which it is difficult to win a CZ lottery. It is in a state where it is easy to win a lottery. When the CZ lottery performed in the game in the normal game state is won, the game state shifts from the normal game state to the CZ.

なお、本実施形態のパチスロ1では、CZ(チャンスゾーン)として、「CZ1」、「CZ2」及び「CZ3」の複数のチャンスゾーンを設ける。CZ1〜CZ3は、CZ中の遊技で行われるART抽籤に当籤する期待度が互いに異なるチャンスゾーンであり、CZ3は、ART抽籤に必ず当籤するチャンスゾーンであり、CZ1及びCZ2は、所定の確率でART抽籤に当籤するチャンスゾーンである。通常遊技状態中の遊技で行われるCZ抽籤では、CZの当籤/非当籤だけでなく、当籤時に移行するCZの種別(CZ1〜CZ3のいずれか)も決定される(後述の図41参照)。   In the pachislot machine 1 of the present embodiment, a plurality of chance zones “CZ1”, “CZ2”, and “CZ3” are provided as CZ (chance zone). CZ1 to CZ3 are chance zones with different expectations for winning an ART lottery performed in a game in CZ, CZ3 is a chance zone that must win an ART lottery, and CZ1 and CZ2 have a predetermined probability. This is a chance zone to win the ART lottery. In CZ lottery performed in a game in the normal gaming state, not only CZ winning / non-winning but also the type of CZ (any one of CZ1 to CZ3) to be transferred at the time of winning is determined (see FIG. 41 described later).

図39Bは、遊技状態が一般遊技状態のCZ1及びCZ2からART遊技状態に移行する際の遊技の流れを示す図である。CZ1及びCZ2はともに、前半部と後半部とから構成される。前半部は、CZ中の遊技で行われるART抽籤に当籤する期待度のランクを昇格させる期間であり、後半部は、ランクに基づくART抽籤の抽籤結果を所定の演出(本実施形態では、キャラクタによるバトル演出)により報知する期間である。   FIG. 39B is a diagram illustrating a game flow when the gaming state shifts from the general gaming state CZ1 and CZ2 to the ART gaming state. CZ1 and CZ2 are both composed of a first half and a second half. The first half is a period in which the rank of expectation for winning an ART lottery performed in a game in CZ is promoted, and the second half is a result of a lottery result of an ART lottery based on the rank (in this embodiment, a character It is a period to notify by (battle production).

CZ1中では、ランクとして6段階のモード(モード1〜6)が用意され、モードが上がるほど、ART抽籤に当籤する期待度が高くなる。CZ1の前半部では、第1の所定ゲーム数(例えば、最大で12ゲーム)の期間、継続して遊技が行われ、内部当籤役に基づいてモードの昇格抽籤が行われる。そして、CZ1の後半部の1ゲーム目では、前半部で昇格させたモード(前半部終了時点のモード)に基づいてART抽籤が行われる。   In CZ1, six stages of modes (modes 1 to 6) are prepared as ranks, and the higher the mode, the higher the degree of expectation for winning an ART lottery. In the first half of CZ1, a game is continuously performed for a period of a first predetermined number of games (for example, a maximum of 12 games), and a mode promotion lottery is performed based on an internal winning combination. Then, in the first game of the second half of CZ1, ART lottery is performed based on the mode promoted in the first half (mode at the end of the first half).

また、CZ2中では、ランクとして10段階のポイントが用意され、ポイントが上がるほど、ART抽籤に当籤する期待度が高くなる。CZ2の前半部では、第2の所定ゲーム数(例えば、最大で15ゲーム)の期間、継続して遊技が行われ、内部当籤役に基づいてポイントの昇格抽籤が行われる。そして、CZ2の後半部の1ゲーム目では、前半部で昇格させたポイント(前半部終了時点のポイント)に基づいてART抽籤が行われる。   In CZ2, 10 stages of points are prepared as ranks, and the higher the points, the higher the degree of expectation for winning an ART lottery. In the first half of CZ2, a game is continuously performed for a period of a second predetermined number of games (for example, a maximum of 15 games), and a point lottery is performed based on an internal winning combination. Then, in the first game in the second half of CZ2, ART lottery is performed based on the points promoted in the first half (points at the end of the first half).

CZ1の後半部では、味方キャラクタと敵キャラクタAとが対戦するバトル演出が行われ、CZ2の後半部では、味方キャラクタと敵キャラクタBとが対戦するバトル演出が行われる。このバトル演出は、第3の所定ゲーム数(例えば、最大で4ゲーム)の期間の遊技に渡って行われる。また、バトル演出の勝敗は、ART抽籤の結果に基づいて管理(決定)され、ART抽籤に当籤している場合には、バトル演出で味方キャラクタが勝利し、非当籤である場合には、バトル演出で敵キャラクタが勝利する。   In the second half of CZ1, a battle effect is played in which the teammate character and the enemy character A battle each other. In the second half of CZ2, a battle effect is played in which the teammate character and the enemy character B battle each other. This battle effect is performed over a game for a period of a third predetermined number of games (for example, a maximum of 4 games). In addition, the victory or defeat of the battle effect is managed (determined) based on the result of the ART lottery. When the player wins the ART lottery, the battle character wins the battle effect, and when the player wins the battle, Enemy character wins by directing.

また、CZ1及びCZ2の各後半部(バトル演出中)では、毎ゲーム、内部当籤役に基づいてART抽籤が行われる。そして、このART抽籤に当籤すると、バトル演出の結果が書き換えられる。例えば、バトル演出中にいわゆる「レア」役が内部当籤役として決定されると、ART抽籤が行われ、その結果に基づいてバトル演出の結果が書き換えられる。   In each latter half of CZ1 and CZ2 (during battle production), ART lottery is performed based on each game and internal winning combination. Then, when the ART lottery is won, the result of the battle effect is rewritten. For example, when a so-called “rare” combination is determined as an internal winning combination during a battle presentation, an ART lottery is performed, and the result of the battle presentation is rewritten based on the result.

CZ1及びCZ2において、ARTに非当籤の場合には、後半部のバトル演出で敗北し、基本的には、その後、遊技状態が通常遊技状態に移行する。一方、CZ1及びCZ2において、ARTに当籤している場合には、後半部のバトル演出で勝利し、その後、遊技状態がCZからART準備状態を経由して通常ARTに移行する。なお、本実施形態では、CZ1及びCZ2の前半部の遊技において、フリーズが発生する場合があり、その場合には、遊技状態がCZからART準備状態を経由して、通常ARTではなくCT(上乗せチャンスゾーン)に移行する。   In CZ1 and CZ2, if the ART is not won, the player loses the battle in the latter half, and basically the gaming state shifts to the normal gaming state. On the other hand, in CZ1 and CZ2, when the player wins ART, the player wins in the second half battle effect, and then the gaming state shifts from CZ to normal ART via the ART preparation state. In this embodiment, a freeze may occur in the game in the first half of CZ1 and CZ2, and in this case, the game state passes from the CZ via the ART ready state and is not a normal ART but a CT (addition). (Chance zone).

図39Cは、遊技状態が一般遊技状態のCZ3からART遊技状態に移行する際の遊技の流れを示す図である。CZ3は、第4の所定ゲーム数(例えば、最大で17ゲーム)の期間、継続して遊技が行われる。そして、CZ3では、毎ゲーム、内部当籤役に基づいてART抽籤が行われる。   FIG. 39C is a diagram showing a game flow when the gaming state shifts from the general gaming state CZ3 to the ART gaming state. In CZ3, a game is continuously performed for a period of a fourth predetermined number of games (for example, a maximum of 17 games). In CZ3, an ART lottery is performed based on each game and an internal winning combination.

CZ3は、ART抽籤に当籤した時点で終了し、その次のゲーム以降、遊技状態がCZ3からART準備状態を経由してCT(上乗せチャンスゾーン)に移行する。また、CZ3では、フリーズが発生する場合があり、その場合にも、次ゲーム以降、遊技状態がCZ3からART準備状態を経由してCT(上乗せチャンスゾーン)に移行する。一方、CZ3において、ART抽籤に当籤せずにCZ3の遊技期間(第4の所定ゲーム数)が経過した場合、遊技状態がCZ3からART準備状態を経由して通常ARTに移行する。すなわち、本実施形態では、CZ3は、ART遊技状態への移行が確定しているチャンスゾーンである。   CZ3 ends when the ART lottery is won, and after the next game, the gaming state shifts from CZ3 to the CT (additional chance zone) via the ART preparation state. In CZ3, a freeze may occur. In this case, the game state is transferred from CZ3 to the CT (additional chance zone) via the ART preparation state after the next game. On the other hand, in CZ3, when the game period (fourth predetermined number of games) of CZ3 has passed without winning the ART lottery, the game state shifts from CZ3 to the normal ART via the ART preparation state. That is, in the present embodiment, CZ3 is a chance zone in which the transition to the ART gaming state is confirmed.

<一般遊技状態中に用いる各種データテーブル>
続いて、図40〜図45を参照して、一般遊技状態中に行われる遊技性に関する抽籤処理で用いられる各種データテーブルについて説明する。なお、以下に説明する各種データテーブルは、メインROM102に格納される。
<Various data tables used during the general gaming state>
Next, with reference to FIGS. 40 to 45, various data tables used in the lottery process relating to game play performed in the general game state will be described. Various data tables described below are stored in the main ROM 102.

また、以下に示す各種データテーブルでは、抽籤値の情報を概念的に示す。データテーブル中の「0」は、当籤確率「0%」に相当する抽籤値が規定されていることを意味し、「極々低」は、当籤確率「0%〜1%未満」に相当する抽籤値が規定されていることを意味し、「極低」は、当籤確率「1%〜10%未満」に相当する抽籤値が規定されていることを意味する。また、データテーブル中の「低」は、当籤確率「10%〜30%未満」に相当する抽籤値が規定されていることを意味し、「中」は、当籤確率「30%〜60%未満」に相当する抽籤値が規定されていることを意味し、「高」は、当籤確率「60%〜80%未満」に相当する抽籤値が規定されていることを意味する。さらに、データテーブル中の「極高」は、当籤確率「80%〜99%未満」に相当する抽籤値が規定されていることを意味し、「極々高」は、当籤確率「99%〜100%未満」に相当する抽籤値が規定されていることを意味し、「確定」は、当籤確率「100%」に相当する抽籤値が規定されていることを意味する。   Also, in the various data tables shown below, lottery value information is conceptually shown. “0” in the data table means that a lottery value corresponding to the winning probability “0%” is defined, and “extremely low” means a lottery corresponding to the winning probability “0% to less than 1%”. It means that a value is defined, and “extremely low” means that a lottery value corresponding to a winning probability “less than 1% to 10%” is defined. “Low” in the data table means that a lottery value corresponding to the winning probability “10% to less than 30%” is defined, and “medium” means the winning probability “30% to less than 60%”. ”Means that a lottery value corresponding to the winning probability“ 60% to less than 80% ”is prescribed. Furthermore, “extremely high” in the data table means that a lottery value corresponding to the winning probability “80% to less than 99%” is defined, and “extremely high” means that the winning probability is “99% to 100%”. A lottery value corresponding to “less than%” is defined, and “confirmed” means that a lottery value corresponding to the winning probability “100%” is defined.

そして、以下に示す各種データテーブルでは、乱数回路110の乱数レジスタ1により、予め定められた数値の範囲(0〜65535)から抽出される抽籤用乱数値を、規定された抽籤値で順次減算し、減算の結果が負となったか否か(いわゆる「桁かり」が生じたか否か)の判定を行うことによって内部的な抽籤が行われる。なお、本実施形態では、一般遊技状態中に行われる遊技性に関する抽籤処理において抽籤用乱数値から抽籤値を減算して当籤/非当籤を判定する例を説明したが、本発明はこれに限定されず、抽出した抽籤用乱数値に抽籤値を加算し、加算結果が65536を超えたか否か(いわゆる「桁あふれ」が生じたか否か)を判定して、当籤/非当籤を決定してもよい。   In the various data tables shown below, the random number register 1 of the random number circuit 110 sequentially subtracts the random numbers for lottery extracted from the predetermined numerical range (0 to 65535) by the prescribed lottery value. The internal lottery is performed by determining whether the result of the subtraction is negative (whether a so-called “digit” has occurred). In the present embodiment, the example in which the winning / non-winning is determined by subtracting the lottery value from the random number for lottery in the lottery processing related to the game performance performed in the general gaming state is described, but the present invention is not limited to this. The lottery value is added to the extracted random number for lottery, and whether or not the addition result exceeds 65536 (whether or not so-called “digit overflow” has occurred) is determined, and the winning / non-winning is determined. Also good.

[通常中高確率抽籤テーブル]
まず、図40A及び40Bを参照して、CZの抽籤状態(低確率及び高確率)の移行抽籤で用いられる通常中高確率抽籤テーブルについて説明する。なお、本実施形態のパチスロ1では、毎ゲーム、内部当籤役に基づいてCZの抽籤状態の移行抽籤が行われるだけでなく、例えばボーナス終了時やCZ,ART終了時などの場合にもCZの抽籤状態の移行抽籤が行われる。図40Aは、通常遊技状態中に毎ゲーム参照される通常中高確率抽籤テーブルの構成図であり、図40Bは、例えば設定変更時、ボーナス終了時又はCZ,ART終了時等に参照される通常中高確率抽籤テーブルの構成図である。なお、図40Aに示す内部当籤役の名称は、上述したサブフラグの名称に対応する。
[Normal high probability lottery table]
First, with reference to FIG. 40A and 40B, the normal medium-high probability lottery table used in the transition lottery in the CZ lottery state (low probability and high probability) will be described. In the pachi-slot 1 of the present embodiment, not only the lottery of the CZ lottery state is performed based on each game and the internal winning combination, but also at the end of the bonus or at the end of CZ, ART, etc. A lottery transition lottery is performed. FIG. 40A is a configuration diagram of a normal middle / high probability lottery table that is referred to in each game during the normal gaming state, and FIG. 40B is a normal middle / high probability referred to, for example, when a setting is changed, at the end of a bonus, or at the end of CZ or ART. It is a block diagram of a probability lottery table. Note that the name of the internal winning combination shown in FIG. 40A corresponds to the name of the subflag described above.

図40Aに示す通常中高確率抽籤テーブルは、現在のCZの抽籤状態と内部当籤役との各組合せと、移行後のCZの抽籤状態の抽籤結果(低確率/高確率)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。   The normal medium / high probability lottery table shown in FIG. 40A includes each combination of the current CZ lottery state and the internal winning combination, the lottery result (low probability / high probability) of the CZ lottery state after the transition, and each lottery result. A correspondence relation with the information of the lottery value associated with the prescription is defined.

図40Aに示す通常中高確率抽籤テーブルから明らかなように、現在のCZの抽籤状態が低確率である場合には、内部当籤役がサブフラグ「弱チェリー」に対応する役であるときに、CZの抽籤状態が高確率に移行し易くなる。一方、現在のCZの抽籤状態が高確率である場合には、内部当籤役がサブフラグ「共通ベル」、「サボテン」、「弱チェリー」及び「強チェリー」のいずれかに対応する役であるときに、CZの抽籤状態が高確率に維持される。   As is clear from the normal medium-high probability lottery table shown in FIG. 40A, when the current CZ lottery state has a low probability, when the internal winning combination is a combination corresponding to the sub-flag “weak cherry”, The lottery state easily shifts with high probability. On the other hand, when the current CZ lottery state has a high probability, the internal winning combination is a combination corresponding to any of the sub-flags “common bell”, “cactus”, “weak cherry”, and “strong cherry” In addition, the lottery state of CZ is maintained with high probability.

図40Bに示す通常中高確率抽籤テーブルは、該テーブルを参照する際の各状況と、移行後のCZの抽籤状態の抽籤結果(低確率/高確率)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。図40Bに示す通常中高確率抽籤テーブルから明らかなように、ボーナス終了時にはCZの抽籤状態が必ず高確率に移行する。   The normal middle / high probability lottery table shown in FIG. 40B is a lottery associated with each lottery result, each situation when referring to the table, lottery result (low probability / high probability) of the CZ lottery state after the transition. Specifies the correspondence with value information. As is apparent from the normal medium-high probability lottery table shown in FIG. 40B, the CZ lottery state always shifts to a high probability at the end of the bonus.

[CZ抽籤テーブル]
次に、図41A及び41Bを参照して、CZ抽籤で用いられるCZ抽籤テーブルについて説明する。図41Aは、通常遊技状態中に内部当籤役に基づいてCZ抽籤を行う際に用いられるCZ抽籤テーブルの構成図であり、図41Bは、例えばCZ失敗時やART終了時などにおいて、CZの引き戻しを行うか否かのCZ抽籤を行う際に用いられるCZ抽籤テーブルの構成図である。なお、図41Aに示す内部当籤役の名称は、上述したサブフラグの名称に対応する。
[CZ lottery table]
Next, a CZ lottery table used in the CZ lottery will be described with reference to FIGS. 41A and 41B. FIG. 41A is a configuration diagram of a CZ lottery table used when a CZ lottery is performed based on an internal winning combination during a normal gaming state, and FIG. 41B shows a CZ pullback when, for example, CZ fails or ART ends. It is a block diagram of the CZ lottery table used when performing CZ lottery of whether to perform. Note that the name of the internal winning combination shown in FIG. 41A corresponds to the name of the subflag described above.

図41Aに示すCZ抽籤テーブルは、現在のCZの抽籤状態と内部当籤役との各組合せと、CZ1、CZ2,CZ3の当籤/非当籤(抽籤結果)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。図41Aに示すCZ抽籤テーブルから明らかなように、現在のCZの抽籤状態が高確率中である場合には、現在のCZの抽籤状態が低確率中である場合よりも、CZ抽籤に当籤する確率が高くなる。   The CZ lottery table shown in FIG. 41A includes combinations of the current CZ lottery state and the internal winning combination, CZ1, CZ2, and CZ3 winning / non-winning (lottery results), and lotteries associated with the lottery results. Specifies the correspondence with value information. As is clear from the CZ lottery table shown in FIG. 41A, when the current CZ lottery state has a high probability, the CZ lottery is won more than when the current CZ lottery state has a low probability. Probability increases.

図41Bに示すCZ抽籤テーブルは、CZ失敗時やART終了時における、CZ1、CZ2,CZ3の当籤/非当籤(抽籤結果)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。CZ失敗時(CZ1、CZ2中のART抽籤に非当籤時)やART遊技状態の終了時には、このCZ抽籤テーブルを用いてCZの引き戻し抽籤が行われる。   The CZ lottery table shown in FIG. 41B is a correspondence relationship between winning / non-winning (lottery results) of CZ1, CZ2, and CZ3 and lottery value information associated with each lottery result when CZ fails or ART ends. Is specified. At the time of CZ failure (when the ART lottery in CZ1 and CZ2 is not won) or at the end of the ART gaming state, the CZ pullback lottery is performed using this CZ lottery table.

[CZ1中モードアップ抽籤テーブル]
次に、図42を参照して、CZ1の前半部において行われるCZ1のモードアップ抽籤で用いられるCZ1中モードアップ抽籤テーブルについて説明する。図42は、CZ1中モードアップ抽籤テーブルの構成図である。なお、図42に示す内部当籤役の名称は、上述したサブフラグの名称に対応する。
[Mode up lottery table during CZ1]
Next, with reference to FIG. 42, the CZ1 medium mode lottery table used in the CZ1 mode up lottery performed in the first half of the CZ1 will be described. FIG. 42 is a configuration diagram of the mode-up lottery table during CZ1. Note that the names of the internal winning combinations shown in FIG. 42 correspond to the names of the subflags described above.

CZ1中モードアップ抽籤テーブルは、現在のモードと内部当籤役との各組合せと、モードアップ抽籤の結果(当籤/非当籤)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。後述の図44Aに示すように、CZ1では、モードが上がる(モードの値が高くなる)ほどART抽籤に当籤する確率が上がり、モードがモード6まで上がると、ART抽籤に必ず当籤する。   The mode-up lottery table during CZ1 shows the correspondence between each combination of the current mode and the internal winning combination, the result of mode-up lottery (winning / non-winning), and lottery value information associated with each lottery result. Is specified. As shown in FIG. 44A described later, in CZ1, the probability of winning an ART lottery increases as the mode increases (the mode value increases). When the mode increases to mode 6, the ART lottery is always won.

なお、図42中の抽籤結果「モード1UP」とは、CZ1のモードが1段階上がることを意味し、抽籤結果「モード2UP」とは、CZ1のモードが2段階上がることを意味する。それゆえ、例えば、現在のモードがモード2である状況において、抽籤結果「モード2UP」に当籤すると、CZ1のモードはモード2からモード4に上がる。また、例えば、抽籤結果「モード6UP_フリーズ発生」に当籤すると、フリーズが発生し、ART抽籤の当籤及びCTの付与が決定される。   42. The lottery result “mode 1 UP” in FIG. 42 means that the CZ1 mode is increased by one step, and the lottery result “mode 2 UP” means that the CZ1 mode is increased by two steps. Therefore, for example, in the situation where the current mode is mode 2, if the lottery result “mode 2 UP” is won, the mode of CZ1 is raised from mode 2 to mode 4. Further, for example, when a lottery result “Mode 6 UP_Freeze” is won, a freezing occurs, and the determination of the ART lottery and the grant of CT are determined.

[CZ2中ポイント抽籤テーブル]
次に、図43を参照して、CZ2の前半部において行われるCZ2のポイントアップ抽籤で用いられるCZ2中ポイント抽籤テーブルについて説明する。図43は、CZ2中ポイント抽籤テーブルの構成図である。なお、図43に示す内部当籤役の名称は、上述したサブフラグの名称に対応する。
[CZ2 medium point lottery table]
Next, a CZ2 point lottery table used in the CZ2 point-up lottery performed in the first half of CZ2 will be described with reference to FIG. FIG. 43 is a configuration diagram of the point lottery table in CZ2. Note that the names of the internal winning combinations shown in FIG. 43 correspond to the names of the subflags described above.

CZ2中ポイント抽籤テーブルは、現在のポイントと内部当籤役との各組合せと、ポイントアップ抽籤の結果(当籤/非当籤)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。後述の図44Bに示すように、CZ2では、ポイントが上がるほどART抽籤に当籤する確率が上がり、ポイントが「ポイント10」まで上がると、ART抽籤に必ず当籤する。なお、図43中の抽籤結果「ポイント2UP」とは、現在のCZ2のポイントに「2」が加算されることを意味し、例えば、現在のポイントが「2」である状況において、抽籤結果「ポイント2UP」に当籤すると、CZ2のポイントは「2」から「4」に上がる。また、例えば、抽籤結果の「ポイント10UP_フリーズ発生」に当籤すると、フリーズが発生し、ART抽籤の当籤及びCTの付与が決定される。   The point lottery table in CZ2 shows the correspondence between each combination of the current point and the internal winning combination, the result of the point-up lottery (winning / non-winning), and lottery value information associated with each lottery result. Stipulate. As shown in FIG. 44B, which will be described later, in CZ2, the probability of winning an ART lottery increases as the point increases, and when the point increases to “point 10”, the ART lottery is always won. The lottery result “point 2 UP” in FIG. 43 means that “2” is added to the current CZ2 point. For example, in the situation where the current point is “2”, the lottery result “ When winning “Point 2 UP”, the point of CZ2 increases from “2” to “4”. Further, for example, when a lottery result “point 10 UP_freeze occurrence” is won, a freeze occurs, and the determination of the ART lottery and the grant of CT are determined.

[CZ中ART抽籤テーブル]
次に、図44A〜44C及び図45を参照して、CZ中に実行されるART抽籤で用いられるCZ中ART抽籤テーブルについて説明する。なお、図44Aは、CZ1の後半部の1ゲーム目で用いられるCZ中ART抽籤テーブル(CZ1用)の構成図であり、図44Bは、CZ2の後半部の1ゲーム目で用いられるCZ中ART抽籤テーブル(CZ2用)の構成図であり、図44Cは、CZ1,CZ2の後半部で用いられるCZ中ART抽籤テーブル(CZ1,CZ2共通 後半バトル中用)の構成図である。また、図45は、CZ3中に実行されるART抽籤で用いられるCZ中ART抽籤テーブル(CZ3用)の構成図である。なお、図44C及び図45に示す内部当籤役の名称は、上述したサブフラグの名称に対応する。
[CZ ART lottery table]
Next, with reference to FIGS. 44A to 44C and FIG. 45, an ART lottery table in CZ used in an ART lottery executed during CZ will be described. 44A is a configuration diagram of an ART lottery table in CZ (for CZ1) used in the first game of the second half of CZ1, and FIG. 44B is an ART in CZ used in the first game of the second half of CZ2. FIG. 44C is a block diagram of a lottery table (for CZ2), and FIG. 44C is a block diagram of an ART lottery table for CZ (used in the latter half battle for CZ1 and CZ2) used in the latter half of CZ1 and CZ2. FIG. 45 is a configuration diagram of the CZ ART lottery table (for CZ3) used in the ART lottery executed during CZ3. Note that the names of the internal winning combinations shown in FIGS. 44C and 45 correspond to the names of the subflags described above.

図44Aに示すCZ中ART抽籤テーブル(CZ1用)は、現在のモードと、ART抽籤の結果(当籤の有無)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。また、図44Bに示すCZ中ART抽籤テーブル(CZ2用)は、現在のポイントと、ART抽籤の結果(当籤の有無)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。   The ART lottery table in CZ (for CZ1) shown in FIG. 44A defines the correspondence between the current mode, the ART lottery result (presence / absence of winning), and lottery value information associated with each lottery result. . 44B, the ART lottery table in CZ (for CZ2) shows the correspondence between the current point, the ART lottery result (presence / absence of winning), and lottery value information associated with each lottery result. Stipulate.

CZ中ART抽籤テーブル(CZ1用)及びCZ中ART抽籤テーブル(CZ2用)から明らかなように、CZ1及びCZ2では前半部のランク(モード又はポイント)が上がるほど、ART抽籤に当籤し易くなる。   As is clear from the ART lottery table during CZ (for CZ1) and the ART lottery table during CZ (for CZ2), the higher the rank (mode or point) of the first half of CZ1 and CZ2, the easier it is to win the ART lottery.

図44Cに示すCZ中ART抽籤テーブル(CZ1,CZ2共通 後半バトル中用)は、内部当籤役と、ART抽籤の結果(当籤の有無)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。CZ中ART抽籤テーブル(CZ1,CZ2共通 後半バトル中用)から明らかなように、CZ1及びCZ2の後半部において、レア役(サブフラグ「弱チェリー」、「サボテン」又は「強チェリー」に対応する役)が内部当籤役として決定されると、所定の確率でART抽籤に当籤する。   44C, the ART lottery table during CZ (common for CZ1 and CZ2 during the second half battle) includes an internal winning combination, an ART lottery result (presence / absence of winning), and lottery value information associated with each lottery result. Specify the correspondence of. As is clear from the CZ ART lottery table (common for CZ1 and CZ2 during the latter half of the battle), in the latter half of CZ1 and CZ2, the role corresponding to the sub flag “weak cherry”, “cactus” or “strong cherry” ) Is determined as an internal winning combination, the ART lottery is won with a predetermined probability.

図45に示すCZ中ART抽籤テーブル(CZ3用)は、CZ3の消化ゲーム数と内部当籤役との各組合せと、ART抽籤の結果(当籤の有無)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。CZ中ART抽籤テーブル(CZ3用)から明らかなように、本実施形態では、CZ3中においてART抽籤に当籤すると必ずCTにも当籤する。   The ART lottery table in CZ (for CZ3) shown in FIG. 45 is a combination of the number of CZ3 digest games and an internal winning combination, an ART lottery result (presence / absence of winning), and a lottery associated with each lottery result. Specifies the correspondence with value information. As is clear from the ART lottery table during CZ (for CZ3), in the present embodiment, when the ART lottery is won in CZ3, the CT is always won.

<通常ART中の遊技性>
次に、図46A及び46Bを参照して、遊技ART中の遊技の流れについて説明する。本実施形態のパチスロ1では、上述のように、ART遊技状態として、通常ARTとCTとが設けられ(図14A及び14B参照)、CT中を上乗せチャンスゾーンとしている。それゆえ、本実施形態では、遊技者は、通常ART中の遊技において、CTへの移行を目指して遊技を行うことになる。
<Gameability during normal ART>
Next, with reference to FIG. 46A and 46B, the flow of the game in game ART is demonstrated. In the pachi-slot 1 of the present embodiment, as described above, the ART gaming state is normally provided with ART and CT (see FIGS. 14A and 14B), and the inside of CT is added as a chance zone. Therefore, in this embodiment, the player plays a game aiming at the transition to CT in a game during normal ART.

[通常ARTからCTへの移行態様]
図46Aは、通常ARTからCTへの遊技状態の移行態様を示す図である。本実施形態のパチスロ1では、図46Aに示すように、通常ART中に行われるCT抽籤に当籤した場合、遊技状態が通常ARTからCTに移行する。なお、本実施形態のパチスロ1は、図46Aに示すように、通常ART中に行われる様々な抽籤に影響を与えるパラメータとして、ARTレベル及びCT抽籤状態が設けられる。
[Transition mode from normal ART to CT]
FIG. 46A is a diagram showing a transition state of the gaming state from normal ART to CT. In the pachislot machine 1 of this embodiment, as shown in FIG. 46A, when a CT lottery performed during normal ART is won, the gaming state shifts from normal ART to CT. As shown in FIG. 46A, the pachislot machine 1 of this embodiment is provided with an ART level and a CT lottery state as parameters that affect various lotteries performed during normal ART.

ARTレベルとしては、レベル1〜レベル4の4段階のレベルが設けられ、このARTレベルは、主に通常ART中の継続(消化)ゲーム数に基づいて制御(決定)される。そして、ARTレベルは、CT抽籤状態の決定や後述する通常ART中のフラグ変換抽籤などに対して影響を与える。   As the ART level, four levels of level 1 to level 4 are provided, and this ART level is controlled (determined) mainly based on the number of continuous (digestion) games in normal ART. The ART level affects the determination of the CT lottery state and the flag conversion lottery during normal ART described later.

CT抽籤状態としては、低確率、通常、高確率及び超高確率の4段階の状態が設けられ、CT抽籤状態は、主に、ARTレベルや通常ART中の内部当籤役などに基づいて制御(決定)される。そして、CT抽籤状態は、通常ART中に行うCT抽籤や後述する通常ART中のフラグ変換抽籤などに対して影響を与える。   As the CT lottery state, there are four stages of low probability, normal, high probability, and ultra-high probability. The CT lottery state is controlled mainly based on the ART level or the internal winning combination during normal ART ( It is determined. The CT lottery state affects a CT lottery performed during normal ART, a flag conversion lottery during normal ART, which will be described later, and the like.

[通常ART中のフラグ変換]
上述のように、本実施形態のパチスロ1では、RT4状態中、すなわち、ART遊技状態中に、内部当籤役「F_確チリリプ」、「F_1確チリリプ」及び「F_リーチ目リプA」〜「F_リーチ目リプD」のいずれかが単独で内部当籤役として決定されると、フラグ変換抽籤を行い、その抽籤結果に応じて特別な特典(例えば、ARTゲーム数の上乗せやCT当籤)を付与する。図46Bは、通常ART中に行われるフラグ変換抽籤の手法の概要を示す図である。
[Flag conversion during normal ART]
As described above, in the pachislot machine 1 of the present embodiment, during the RT4 state, that is, during the ART gaming state, the internal winning combination “F_Challenging Lip”, “F_1 Challenging Lip” and “F_Leaching Lip A” to “F_” When any one of the “reach eyes lip D” is determined as an internal winning combination alone, a flag conversion lottery is performed, and a special privilege (for example, an additional number of ART games or CT winning) is given according to the lottery result. . FIG. 46B is a diagram showing an outline of a flag conversion lottery method performed during normal ART.

本実施形態では、図46Bに示すように、通常ART中において、ARTレベル及びCT抽籤状態を参照して、フラグ変換抽籤が行われる。その結果、フラグ変換抽籤に当籤した場合には、特別な特典を付与するとともに、略称「3連チリリプ」に係る図柄組合せや略称「リーチ目リプ」に係る図柄組合せなどを有効ライン上に停止表示させるためのナビ(例えば、順押しで所定の図柄を狙わせる旨の情報の報知)が行われる。一方、フラグ変換抽籤に非当籤であった場合には、略称「リプレイ」に係る図柄組合せを有効ライン上に停止表示させるためのナビ(例えば、順押し以外の押し順の報知)が行われる。   In the present embodiment, as shown in FIG. 46B, flag conversion lottery is performed with reference to the ART level and the CT lottery state during normal ART. As a result, when a flag conversion lottery is won, a special privilege is given and a symbol combination related to the abbreviation “triple chili lip” or a symbol combination related to the abbreviation “reach eye lip” is stopped and displayed on the active line. Navigation (for example, notification of information indicating that a predetermined symbol is aimed by forward pressing) is performed. On the other hand, when the flag conversion lottery is not won, navigation for displaying the symbol combination related to the abbreviation “Replay” on the active line (for example, notification of the pressing order other than the forward pressing) is performed.

そして、遊技者がこの報知(ナビ)に従い停止操作を行うと、報知内容に応じた図柄組合せが有効ライン上に停止表示される。具体的には、フラグ変換抽籤に当籤した場合には略称「3連チリリプ」に係る図柄組合せや略称「リーチ目リプ」に係る図柄組合せなどが有効ライン上に停止表示され、フラグ変換抽籤に非当籤であった場合には略称「リプレイ」に係る図柄組合せが有効ライン上に停止表示される。   And if a player performs stop operation according to this alerting | reporting (navigation), the symbol combination according to the alerting | reporting content will be stopped and displayed on an effective line. Specifically, when winning the flag conversion lottery, the symbol combination related to the abbreviation “triple lip” or the symbol combination related to the abbreviation “reach eye lip” is stopped on the active line, and the flag conversion lottery is not displayed. In the case of winning, the symbol combination related to the abbreviation “Replay” is stopped and displayed on the active line.

<通常ART中に用いる各種データテーブル>
次に、図47〜図51を参照して、通常ART中の抽籤処理で用いられる各種データテーブルについて説明する。なお、以下に説明する各種データテーブルは、メインROM102に格納される。
<Various data tables used during normal ART>
Next, with reference to FIGS. 47 to 51, various data tables used in the lottery process during the normal ART will be described. Various data tables described below are stored in the main ROM 102.

[ART中フラグ変換抽籤テーブル]
図47A及び47Bは、通常ART中に行われるフラグ変換抽籤で用いられるART中フラグ変換抽籤テーブルの構成図である。
[ART flag conversion lottery table]
47A and 47B are configuration diagrams of a flag conversion lottery table during ART used in a flag conversion lottery performed during normal ART.

本実施形態に係るパチスロ1では、通常ART中のフラグ変換抽籤を2段階で行う。具体的には、内部当籤役「F_確チリリプ」又は「F_1確チリリプ」が当籤した場合、まず、1段階目のフラグ変換抽籤が行われ、この1段階目のフラグ変換抽籤に当籤すると、その後、2段階目のフラグ変換抽籤が行われる。そして、この2段階目のフラグ変換抽籤に当籤すると、内部当籤役「F_確チリリプ」又は「F_1確チリリプ」がサブフラグEX「3連チリリプ」に変換される。一方、1段階目のフラグ変換抽籤又は2段階目のフラグ変換抽籤が非当籤であった場合には、内部当籤役「F_確チリリプ」又は「F_1確チリリプ」はサブフラグEX「リプレイ」に変換される(通常のリプレイ役として扱う)。なお、内部当籤役「F_リーチ目リプA」〜「F_リーチ目リプD」のいずれかが当籤した場合には、2段階目のフラグ変換抽籤のみが行われる。   In the pachi-slot 1 according to the present embodiment, flag conversion lottery during normal ART is performed in two stages. More specifically, when the internal winning combination “F_Challenging Lip” or “F_1 Challenging Lip” is won, the first stage flag conversion lottery is performed. A second stage flag conversion lottery is performed. Then, when the second stage flag conversion lottery is won, the internal winning combination “F_accurate lip” or “F_1 credible lip” is converted to the sub flag EX “triple dip”. On the other hand, if the first-stage flag conversion lottery or the second-stage flag conversion lottery is non-winning, the internal winning combination “F_acceptance lip” or “F_1 accuracy dip” is converted to the sub-flag EX “replay”. (Handles as a normal replay role). When any of the internal winning combinations “F_reach eye lip A” to “F_reach eye lip D” wins, only the second-stage flag conversion lottery is performed.

図47Aは、1段階目のフラグ変換抽籤で用いられるART中フラグ変換抽籤テーブルの構成図であり、図47Bは、2段階目のフラグ変換抽籤で用いられるART中フラグ変換抽籤テーブルの構成図である。   47A is a block diagram of an ART flag conversion lottery table used in the first stage flag conversion lottery, and FIG. 47B is a block diagram of an ART flag conversion lottery table used in the second stage flag conversion lottery. is there.

図47Aに示すART中フラグ変換抽籤テーブルは、内部当籤役(「F_確チリリプ」又は「F_1確チリリプ」)と、1段階目のフラグ変換抽籤の抽籤結果(変換無し/変換有り(仮))と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。   The flag conversion lottery table during ART shown in FIG. 47A is an internal winning combination (“F_Challenging Lip” or “F_1 Chanting Lip”) and the lottery result of the first stage flag conversion lottery (no conversion / with conversion (provisional)) And the correspondence between lottery value information associated with each lottery result.

図47Bに示すART中フラグ変換抽籤テーブルは、内部当籤役とARTレベルとCT抽籤状態との各組合せと、2段階目のフラグ変換抽籤の抽籤結果(変換無し/変換有り)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。なお、通常ARTにおいて1回、CTに当籤するまでの遊技では、図47B中の項目「ARTレベル」の「初回(一度CTに当籤するまで)」欄のテーブルが参照される。   47B shows a flag conversion lottery table during ART, each combination of an internal winning combination, an ART level, and a CT lottery state, a lottery result (no conversion / with conversion) of a second stage flag conversion lottery, and each lottery result. A correspondence relationship with lottery value information associated with is defined. Note that in a game until a CT is won once in normal ART, the table in the “first time (until once CT is won)” column of the item “ART level” in FIG. 47B is referred.

本実施形態において、図47A及び47Bに示すように、ART中フラグ変換抽籤テーブルのそれぞれを用いた段階目及び2段階目のフラグ変換抽籤では、確率分母が「256」となる乱数値(0〜255)を用いて抽籤が行われる。それゆえ、本実施形態では、上述した2段階のフラグ変換抽籤は、確率分母が「65536」となる乱数値を用いて一回抽籤を行う場合と実質同一の抽籤であるとみなすことができる。   In this embodiment, as shown in FIGS. 47A and 47B, in the stage and second stage flag conversion lottery using the ART flag conversion lottery table, random values (0 to 0) with a probability denominator of “256” are used. A lottery is performed using (255). Therefore, in the present embodiment, the above-described two-stage flag conversion lottery can be regarded as a lottery that is substantially the same as a lottery performed once using a random number with a probability denominator “65536”.

近年のパチスロでは、従来、副制御基板72側(以下、「サブ側」という)で行っていた出玉に関する抽籤(ART抽籤など)を主制御基板71側(以下、「メイン側」という)で行うことが求められている。しかしながら、メイン側の記憶手段(メインROM102)の容量が小容量に制限されているため、処理容量の増加を抑えつつ遊技性を損なうことのない抽籤を可能にする仕組みが求められている。   In recent pachislot machines, a lottery (ART lottery, etc.) related to a ball that was conventionally performed on the sub-control board 72 side (hereinafter referred to as “sub-side”) is performed on the main control board 71 side (hereinafter referred to as “main-side”). There is a need to do. However, since the capacity of the main storage means (main ROM 102) is limited to a small capacity, there is a demand for a mechanism that enables lottery without reducing the game capacity while suppressing an increase in processing capacity.

この点に関して、本実施形態のパチスロ1では、確率分母が「256」となる抽籤を2段階で行うことにより、確率分母が「65536」となる抽籤を行うことができるので、抽籤処理に係るメイン側の容量の増加を抑えることができる。また、2段階目の抽籤では、ARTレベルやCT抽籤状態などを参照するので、内部当籤役だけでなく現在の状態に応じたフラグ変換抽籤を行うことができ、その結果、多様な遊技性を持ったフラグ変換抽籤を行うことができる。   In this regard, in the pachislot machine 1 of the present embodiment, the lottery with the probability denominator “256” can be performed in two stages, so that the lottery with the probability denominator “65536” can be performed. Side capacity increase can be suppressed. Also, in the second lottery, the ART level, CT lottery status, etc. are referred to, so that it is possible to perform flag conversion lottery according to the current state as well as the internal winning combination. A flag conversion lottery can be performed.

[ARTレベル決定テーブル]
図48A及び48Bは、ARTレベルを決定する際に用いられるARTレベル決定テーブルの構成図である。なお、ARTレベルの決定処理は、ART遊技状態への移行が決まったART当籤時、及び、通常ART中に行われる。図48Aは、ART当籤時に用いられるARTレベル決定テーブルの構成図であり、図48Bは、通常ART中に用いられるARTレベル決定テーブルの構成図である。
[ART level determination table]
48A and 48B are configuration diagrams of an ART level determination table used when determining the ART level. The ART level determination process is performed when the ART is determined to shift to the ART gaming state and during normal ART. FIG. 48A is a configuration diagram of an ART level determination table used at the time of winning the ART, and FIG. 48B is a configuration diagram of an ART level determination table used during normal ART.

図48Aに示すARTレベル決定テーブルは、ARTレベル1〜4(抽籤結果)と、各ARTレベルに対応付けられた抽籤値の情報との対応関係を規定する。なお、本実施形態では、ART当籤時にフリーズが発生している場合には、ARTレベルとしてARTレベル2が決定される。   The ART level determination table shown in FIG. 48A defines the correspondence between ART levels 1 to 4 (lottery results) and lottery value information associated with each ART level. In the present embodiment, ART level 2 is determined as the ART level when freezing occurs when the ART is won.

図48Bに示すARTレベル決定テーブルは、現在のARTレベルと通常ARTの経過(消化)ゲーム数との各組合せと、移行先の各種ARTレベルと、移行先の各ARTレベルに対応付けられた抽籤値の情報との対応関係を規定する。また、図48Bに示すARTレベル決定テーブルは、現在のARTレベルとCT突入時の通常ARTの経過ゲーム数との各組合せと、移行先の各種ARTレベルと、移行先の各ARTレベルに対応付けられた抽籤値の情報との対応関係を規定する。すなわち、通常ART中では、通常ARTの経過(消化)ゲーム数が所定ゲーム数に到達したタイミングでARTレベルが移行可能となるだけでなく、通常ART中においてCTに突入したタイミングにおいてもARTレベルが移行可能となる。   The ART level determination table shown in FIG. 48B is a lottery associated with each combination of the current ART level and the number of elapsed (digested) games of normal ART, the various ART levels of the transfer destination, and each ART level of the transfer destination. Specifies the correspondence with value information. Further, the ART level determination table shown in FIG. 48B is associated with each combination of the current ART level and the number of elapsed games of the normal ART at the time of CT entry, various ART levels of the transfer destination, and each ART level of the transfer destination. The correspondence relationship with the information of the lottery value obtained is defined. In other words, during normal ART, the ART level can be shifted not only when the number of elapsed (digested) games of normal ART reaches a predetermined number of games, but also when the level of CT enters normal ART. Can be migrated.

[通常ART中高確率抽籤テーブル]
図49は、通常ART中においてCT抽籤状態を決定する際に用いられる通常ART中高確率抽籤テーブルの構成図である。
[Normal ART medium-high probability lottery table]
FIG. 49 is a configuration diagram of a normal ART medium high probability lottery table used when determining the CT lottery state during normal ART.

通常ART中高確率抽籤テーブルは、現在のCT抽籤状態と内部当籤役との各組合せと、移行先の各種CT抽籤状態と、各CT抽籤状態に対応付けられた抽籤値の情報との対応関係を規定する。なお、図49に示す内部当籤役の名称は、上述したサブフラグの名称に対応する。   The normal ART medium / high probability lottery table shows the correspondence between each combination of the current CT lottery state and the internal winning combination, various CT lottery states at the transition destination, and lottery value information associated with each CT lottery state. Stipulate. Note that the names of the internal winning combinations shown in FIG. 49 correspond to the names of the subflags described above.

通常ART中高確率抽籤テーブルから明らかなように、サブフラグ「3連チリリプ(3連チリリプA及び3連チリリプB)」やサブフラグ「リーチ目リプ(リーチ目リプ1〜4)」に対応する内部当籤役が当籤している場合、CT抽籤状態が「低確率」に移行(転落)し易くなる。ただし、後述の図50に示すように、サブフラグ「3連チリリプ」や「リーチ目リプ」に対応する内部当籤役が当籤している場合には、CT抽籤状態が転落してしても、CT抽籤に必ず当籤する構成になっている。   As is clear from the normal ART medium / high probability lottery table, the internal winning combination corresponding to the sub-flag “triple chilli lip (triple chilli lip A and triple chilli lip B)” and the sub-flag “reach lip (reach lip 1 to 4)” When is won, the CT lottery state easily shifts (falls) to “low probability”. However, as shown in FIG. 50, which will be described later, when the internal winning combination corresponding to the sub-flag “triple chili lip” or “reach eye lip” is won, even if the CT lottery state falls, The lottery must be won.

[ART中CT抽籤テーブル]
図50は、通常ART中に行われるCT抽籤で用いられるART中CT抽籤テーブルの構成図である。
[CT lottery table during ART]
FIG. 50 is a configuration diagram of a CT lottery table during ART used in CT lottery performed during normal ART.

ART中CT抽籤テーブルは、現在のCT抽籤状態と内部当籤役との各組合せと、CT抽籤の各種抽籤結果(非当籤/通常CT/高確率CT)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。なお、図50に示す内部当籤役の名称は、上述したサブフラグの名称に対応する。   In the ART CT lottery table, each combination of the current CT lottery state and the internal winning combination, various lottery results of CT lottery (non-winning / normal CT / high probability CT), and lottery associated with each lottery result Specifies the correspondence with value information. Note that the names of the internal winning combinations shown in FIG. 50 correspond to the names of the subflags described above.

本実施形態において、内部当籤役として、サブフラグ「サボテン」、「弱チェリー」、「強チェリー」、「3連チリリプ(3連チリリプA及び3連チリリプB)」、「リーチ目リプ(リーチ目リプ1〜4)」又は「BB」に対応する役が決定されている場合、ART中CT抽籤テーブルを用いたCT抽籤処理では、確率分母が「256」となる範囲の乱数値を用いたCT抽籤が行われる。また、内部当籤役としてこれらの役以外の内部当籤役(例えば、サブフラグ「リプレイ」、「共通ベル」、「押し順ベル」などに対応する役)が決定されている場合には、ART中CT抽籤テーブルを用いたCT抽籤処理において、確率分母が「65536」となる範囲の乱数値を用いたCT抽籤が行われる。   In this embodiment, the sub-flag “cactus”, “weak cherry”, “strong cherry”, “triple chilli lip (triple chilli lip A and triple chilli lip B)”, “reach lip (reach lip) 1 to 4) ”or“ BB ”is determined, in the CT lottery process using the CT lottery table during ART, the CT lottery using random numbers in the range where the probability denominator is“ 256 ” Is done. If an internal winning combination other than these combinations is determined as an internal winning combination (for example, a combination corresponding to the sub-flag “replay”, “common bell”, “push order bell”, etc.), the CT during ART In the CT lottery process using the lottery table, a CT lottery using a random number value in a range where the probability denominator is “65536” is performed.

なお、本実施形態のパチスロ1では、CTとして「通常CT」及び「高確率CT」と称する2種類のCTを設ける。通常CTと高確率CTとでは、CT(上乗せチャンスゾーン)中に上乗せされるARTゲーム数の期待度が互いに異なり、高確率CTは、通常CTに比べて多くのARTゲーム数が上乗せされ易いCTである(後述の図55参照)。   In the pachislot machine 1 of the present embodiment, two types of CT called “normal CT” and “high probability CT” are provided as CT. The normal CT and the high probability CT have different expectations of the number of ART games added in the CT (additional chance zone), and the high probability CT is more likely to add a larger number of ART games than the normal CT. (Refer to FIG. 55 described later).

[通常ART中上乗せ抽籤テーブル]
図51は、通常ART中に行われるARTゲーム数の上乗せ抽籤で用いられる通常ART中上乗せ抽籤テーブルの構成図である。なお、図51に示す内部当籤役の名称は、上述したサブフラグの名称に対応する。
[Normal lottery table during ART]
FIG. 51 is a configuration diagram of an extra lottery table during normal ART used in an extra lottery for the number of ART games performed during normal ART. Note that the names of the internal winning combinations shown in FIG. 51 correspond to the names of the subflags described above.

通常ART中上乗せ抽籤テーブルは、内部当籤役と、上乗せ抽籤の各種抽籤結果(非当籤/上乗せ10G〜300G)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。   The extra lottery table during the normal ART defines a correspondence relationship between the internal winning combination, various lottery results of the extra lottery (non-winning / additional 10G to 300G), and lottery value information associated with each lottery result.

<CT中の遊技性>
次に、図52A〜52Cを参照して、CT中の遊技の流れについて説明する。なお、図52A及び52Bは、主に、サブフラグEX「3連チリリプ」当籤時におけるCT中の遊技フローの概要を示す図であり、図52Cは、CT中に行われるフラグ変換処理の概要を示す図である。
<Gameability during CT>
Next, with reference to FIGS. 52A to 52C, the flow of games during CT will be described. 52A and 52B are diagrams showing an outline of the game flow during the CT when the sub flag EX “Triple Chile Lip” is won, and FIG. 52C shows an overview of the flag conversion process performed during the CT. FIG.

[CT中の遊技内容]
本実施形態のパチスロ1において、CTでは、1セット8回(8ゲーム)の遊技が行われる。CT期間中には、毎ゲーム、内部当籤役に基づいて、ARTゲーム数の上乗せ抽籤が行われる。そして、その上乗せ抽籤に当籤した場合には、CT遊技の単位遊技数(ゲーム数)の減算は行われず、一方、上乗せ抽籤が非当籤であった場合には、CT遊技の単位遊技数(ゲーム数)の減算が行われる。それゆえ、CT期間中において、ARTゲーム数が上乗せされた遊技では、CTが終了することはなく、同一のセット内でARTゲーム数が上乗せされない遊技が8回実施されると、CTが終了する。
[Game contents during CT]
In the pachislot machine 1 of the present embodiment, one set of 8 games (8 games) is played in CT. During the CT period, the number of ART games is added and lottery is performed based on each game and internal winning combination. If the extra lottery is won, the number of CT game unit games (number of games) is not subtracted. On the other hand, if the extra lottery is non-winning, the number of CT game unit games (game) Number) is subtracted. Therefore, CT does not end for games with the number of ART games added during the CT period, and CT ends when a game in which the number of ART games is not added is executed eight times in the same set. .

また、本実施形態では、図52A及び52Bに示すように、CT期間中にサブフラグEX「3連チリリプ」が当籤した場合、すなわち、内部当籤役「F_確チリリプ」又は「F_1確チリリプ」が当籤し、かつ、フラグ変換抽籤に当籤した場合、1セット8回のCT遊技が再セット(ストック)される。そして、この再セット(ストック)されたCT遊技のセットは、当該CT遊技のセットが終了した後に開始される。   Further, in this embodiment, as shown in FIGS. 52A and 52B, when the sub flag EX “Triple Chile Lip” is won during the CT period, that is, the internal winning combination “F_Probable Chile Lip” or “F_1 Probable Chile Lip” is won. In addition, when the flag conversion lottery is won, one set of 8 CT games is reset (stocked). Then, the reset (stocked) CT game set is started after the CT game set is completed.

例えば、同一セット内でARTゲーム数の上乗せ抽籤に非当籤である単位遊技が7回行われた後、ARTゲーム数が上乗せされないCT遊技が1回行われるとCTが終了するが、このゲームにおいてサブフラグEX「3連チリリプ」が当籤していると、CT遊技の再セットが行われる。その結果、CT遊技が再セットされた後、ARTゲーム数の上乗せ抽籤に非当籤である単位遊技が8回行われるまでCTが終了しないことになる。それゆえ、CTの遊技期間は、サブフラグEX「3連チリリプ」が当籤するほど長くなる。   For example, after a unit game that is non-winning for the number of ART games in the same set is played 7 times, if a CT game in which the number of ART games is not added is performed once, CT ends. If the sub-flag EX “Triple Chile Lip” is won, the CT game is reset. As a result, after the CT game is reset, the CT does not end until the number of ART games is increased and the unit game that is not won by lottery is performed eight times. Therefore, the CT game period becomes longer as the sub-flag EX “Triple Chile Lip” is won.

[CT中のフラグ変換]
次に、図52Cを参照して、CT中に行われるフラグ変換抽籤の手法について説明する。上述のように、本実施形態では、CT期間中にサブフラグEX「3連チリリプ」が当籤すると(内部当籤役「F_確チリリプ」又は「F_1確チリリプ」が当籤し、かつ、フラグ変換抽籤に当籤すると)、CTが再セット(ストック)される。また、後述の図54のCT中フラグ変換抽籤テーブルに示すように、CT中に内部当籤役「F_確チリリプ」又は「F_1確チリリプ」が当籤すると、フラグ変換抽籤に必ず当籤する(サブフラグEX「3連チリリプ」に必ず変換される)。すなわち、本実施形態では、CT中において、内部当籤役「F_確チリリプ」又は「F_1確チリリプ」が当籤すると、CTが必ず再セットされる。
[Flag conversion during CT]
Next, with reference to FIG. 52C, a method of flag conversion lottery performed during CT will be described. As described above, in the present embodiment, when the sub flag EX “triple dust lip” is won during the CT period (the internal winning combination “F_Challenging Lip” or “F_1 Challenging Lip” is won and the flag conversion lottery is won. Then, the CT is reset (stocked). Further, as shown in a CT flag conversion lottery table in FIG. 54 to be described later, if an internal winning combination “F_acceptance lip” or “F_1 accuracy dip” is won during CT, the flag conversion lottery is always won (sub flag EX “ It is always converted to “Triple Chilelip”). In other words, in the present embodiment, when the internal winning combination “F_accurate lip” or “F_1 accurate lip” is won during CT, CT is always reset.

また、内部当籤役「F_リーチ目リプA」〜「F_リーチ目リプD」のいずれかが当籤した場合におけるフラグ変換抽籤では、3種類のフラグ変換テーブル(テーブル0〜2)に基づいて、フラグ変換抽籤の当籤確率が制御される。具体的には、図52Cに示すように、テーブル0はサブフラグEX「リーチ目リプ」に変換される確率が最も低いフラグ変換テーブルであり、テーブル1はサブフラグEX「リーチ目リプ」に変換される確率が次に低いフラグ変換テーブルであり、テーブル2はサブフラグEX「リーチ目リプ」に変換される確率が最も高いフラグ変換テーブルである。なお、CT中にサブフラグEX「リーチ目リプ」に当籤すると、後述の図56のCT中セット数上乗せ抽籤テーブルに示すように、CTが新たに付与される。   Further, in the flag conversion lottery when any of the internal winning combinations “F_reach eye lip A” to “F_reach eye lip D” is won, the flag is based on three types of flag conversion tables (tables 0 to 2). The winning probability of the conversion lottery is controlled. Specifically, as shown in FIG. 52C, table 0 is a flag conversion table having the lowest probability of being converted to subflag EX “reach eye lip”, and table 1 is converted to subflag EX “reach eye lip”. The flag conversion table with the next lowest probability, and Table 2 is the flag conversion table with the highest probability of being converted to the subflag EX “reach eye lip”. Note that if the sub flag EX “reach eye lip” is won during CT, CT is newly assigned as shown in the lottery table added to the set number in CT of FIG. 56 to be described later.

また、本実施形態において、通常CTでは、図52Cに示すように、ARTレベルに基づいてフラグ変換テーブルが決定される。一方、高確率CTでは、ARTレベルに関係なく、フラグ変換テーブルとして、テーブル0が必ず決定される。   In this embodiment, in normal CT, as shown in FIG. 52C, the flag conversion table is determined based on the ART level. On the other hand, in high probability CT, table 0 is always determined as the flag conversion table regardless of the ART level.

<CT中に用いる各種データテーブル>
次に、図53〜図56を参照して、CT中に行われる抽籤処理で用いられる各種データテーブルについて説明する。なお、以下に説明する各種データテーブルは、メインROM102に格納される。
<Various data tables used during CT>
Next, with reference to FIGS. 53 to 56, various data tables used in the lottery process performed during CT will be described. Various data tables described below are stored in the main ROM 102.

[CT中テーブル抽籤テーブル]
図53は、3段階のフラグ変換テーブル(テーブル0〜2)の中からフラグ変換抽籤に用いるテーブルを決定する際に用いられるCT中テーブル抽籤テーブルの構成図である。
[Table lottery table during CT]
FIG. 53 is a block diagram of a CT table lottery table used when determining a table to be used for flag conversion lottery out of three stages of flag conversion tables (tables 0 to 2).

CT中テーブル抽籤テーブルは、ARTレベルやこれから実行するCTの種別などの各状態と、フラグ変換テーブル(テーブル0〜2)の種別と、各種別に対応付けられた抽籤値の情報との対応関係を規定する。なお、CT中テーブル抽籤テーブルは、CT抽籤に当籤してCTに移行することが決定された時、又は、CTの開始時に参照される。   The CT table lottery table shows the correspondence between each state such as the ART level and the type of CT to be executed, the type of the flag conversion table (tables 0 to 2), and lottery value information associated with each type. Stipulate. The CT table lottery table is referred to when the CT lottery is determined to shift to CT or when CT starts.

[CT中フラグ変換抽籤テーブル]
図54は、CT中に行われるフラグ変換抽籤で用いられるCT中フラグ変換抽籤テーブルの構成図である。
[CT flag lottery table]
FIG. 54 is a configuration diagram of a CT flag conversion lottery table used in flag conversion lottery performed during CT.

CT中フラグ変換抽籤テーブルは、内部当籤役(「F_確チリリプ」、「F_1確チリリプ」及び「F_リーチ目リプA」〜「F_リーチ目リプD」のいずれか)と、各フラグ変換テーブル(テーブル0〜2)におけるフラグ変換抽籤の抽籤結果(変換無し/変換有り)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。CT中フラグ変換抽籤テーブルから明らかなように、CT中に内部当籤役「F_確チリリプ」又は「F_1確チリリプ」が当籤すると、フラグ変換抽籤に必ず当籤する(サブフラグEX「3連チリリプ」に必ず変換される)。   The CT flag conversion lottery table includes an internal winning combination (any one of “F_Correct Lip”, “F_1 Correct Chilli Lip” and “F_Reach Eye Lip A” to “F_Reach Eye Lip D”) and each flag conversion table ( The correspondence relationship between the lottery result (no conversion / with conversion) of the flag conversion lottery in the tables 0 to 2) and lottery value information associated with each lottery result is defined. As is clear from the flag conversion lottery table during CT, if the internal winning combination “F_Challenging Lip” or “F_1 Chick Lip” is won during CT, the flag conversion lottery is always won (the sub flag EX “Triple Chile Lip” must be won). Converted).

[CT中上乗せ抽籤テーブル]
図55は、CT中に行われるARTゲーム数の上乗せ抽籤で用いられるCT中上乗せ抽籤テーブルの構成図である。
[Lottery table during CT]
FIG. 55 is a configuration diagram of the extra lottery table during CT used in the extra lottery for the number of ART games performed during CT.

CT中上乗せ抽籤テーブルは、現在のCT状態と内部当籤役との各組合せと、上乗せ抽籤の各種抽籤結果(非当籤/上乗せ10ゲーム/…/上乗せ300ゲーム)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。なお、図55に示す内部当籤役の名称は、上述したサブフラグの名称に対応し、図55に示す内部当籤役(サブフラグ)以外の役が内部当籤した場合には、CT中の上乗せ抽籤に当籤することはない。   The extra lottery table during the CT is associated with each combination of the current CT state and the internal winning combination, various lottery results of the extra lottery (non-winning / additional 10 games /.../ upper 300 games), and each lottery result. It defines the correspondence with the lottery value information. The names of the internal winning combinations shown in FIG. 55 correspond to the names of the sub-flags described above. If a combination other than the internal winning combination (sub flag) shown in FIG. 55 is won internally, the winning lottery in CT will be won. Never do.

また、本実施形態の通常CT中における上乗せ抽籤では、サブフラグ「3連チリリプ」(内部当籤役「F_確チリリプ」又は「F_1確チリリプ」)の当籤回数に応じて上乗せゲーム数の付与形態が変化する。   In addition, in the extra lottery during the normal CT according to the present embodiment, the number of added games is changed according to the number of wins of the sub-flag “triple chilli lip” (internal winning combination “F_Challenging Lip” or “F_1 Challenging Lip”). To do.

具体的には、同一のCTセット中におけるサブフラグ「3連チリリプ」の当籤回数が1〜8回である場合には、図55中に示す抽籤結果「上乗せ_10G」及び「上乗せ_20G」で付与される上乗せゲーム数はそれぞれ10ゲーム及び20ゲームとなる。それゆえ、この場合には、ARTの上乗せゲーム数として10ゲームが決定され易くなる。また、同一のCTセット中におけるサブフラグ「3連チリリプ」の当籤回数が9〜16回である場合には、図55中に示す抽籤結果「上乗せ_10G」及び「上乗せ_20G」で付与される上乗せゲーム数はともに20ゲームとなる。すなわち、図55中のサブフラグ「3連チリリプ」の抽籤値「極高」に対応する上乗せゲーム数(抽籤結果)が20ゲームに昇格する。それゆえ、この場合には、ARTの上乗せゲーム数として20ゲームが決定され易くなる。   Specifically, when the number of wins of the sub-flag “triple chili lip” in the same CT set is 1 to 8, the lottery results “addition_10G” and “addition_20G” shown in FIG. 55 are given. The number of additional games is 10 games and 20 games, respectively. Therefore, in this case, 10 games are easily determined as the number of additional games of ART. Further, when the number of wins of the sub-flag “triple chili lip” in the same CT set is 9 to 16, the extra game given by the lottery results “addition_10G” and “addition_20G” shown in FIG. Both numbers are 20 games. That is, the number of added games (lottery result) corresponding to the lottery value “extremely high” of the sub-flag “triple chilli lip” in FIG. 55 is promoted to 20 games. Therefore, in this case, 20 games are easily determined as the number of additional games of ART.

また、同一のCTセット中におけるサブフラグ「3連チリリプ」の当籤回数が17〜24回である場合には、図55中に示す抽籤結果「上乗せ_10G」及び「上乗せ_20G」で付与される上乗せゲーム数はともに30ゲームとなる。すなわち、図55中のサブフラグ「3連チリリプ」の抽籤値「極高」及び「極低」に対応する上乗せゲーム数(抽籤結果)が30ゲームに昇格する。それゆえ、この場合には、ARTの上乗せゲーム数として「30ゲーム」が決定され易くなる。さらに、同一のCTセット中におけるサブフラグ「3連チリリプ」の当籤回数が25回以上である場合には、図55中に示す抽籤結果「上乗せ_10G」及び「上乗せ_20G」で付与される上乗せゲーム数はともに50ゲームとなる。すなわち、図55中のサブフラグ「3連チリリプ」の抽籤値「極高」及び「極低」に対応する上乗せゲーム数(抽籤結果)が50ゲームに昇格する。それゆえ、この場合には、ARTの上乗せゲーム数として「50ゲーム」が決定され易くなる。   Further, when the number of wins of the sub flag “triple chili lip” in the same CT set is 17 to 24, the extra game given by the lottery results “addition_10G” and “addition_20G” shown in FIG. Both numbers are 30 games. That is, the number of added games (lottery results) corresponding to the lottery values “extremely high” and “extremely low” of the subflag “triple chililip” in FIG. 55 is promoted to 30 games. Therefore, in this case, “30 games” is easily determined as the number of additional games of ART. Further, when the number of wins of the sub flag “triple chili lip” in the same CT set is 25 times or more, the number of additional games given by the lottery results “addition_10G” and “addition_20G” shown in FIG. Both will be 50 games. That is, the number of extra games (lottery results) corresponding to the lottery values “extremely high” and “extremely low” of the subflag “triple chililip” in FIG. 55 is promoted to 50 games. Therefore, in this case, “50 games” is easily determined as the number of additional games of ART.

上述のように、本実施形態のパチスロ1では、CT中のサブフラグ「3連チリリプ」の当籤回数に応じて1回の上乗せ抽籤により上乗せできるARTゲーム数を増やすことが可能になる。また、上述のように、本実施形態では、ARTゲーム数の上乗せが行われている限り、CTは終了することなく、さらに、サブフラグEX「3連チリリプ」に当籤するとCTの再セット(ストック)が行われる。それゆえ、本実施形態では、遊技者に対して、CTが継続するほど、1ゲーム当りの上乗せ量の増加に対する期待を抱かせることができ、CT中の興趣を向上させることができる。また、1ゲーム当りの上乗せ量を増やす契機となるサブフラグ「3連チリリプ」の当籤回数は、CT1セット分の基本遊技回数(8回)よりも多い回数(9回以上)であるため、遊技者に対して過大な利益を与えてしまうことを防止でき、遊技者及び遊技店間において、利益のバランスをとることができる。   As described above, in the pachi-slot 1 of the present embodiment, it is possible to increase the number of ART games that can be added by one extra lottery according to the number of wins of the sub-flag “triple chilli lip” in CT. Further, as described above, in this embodiment, as long as the number of ART games is added, CT does not end, and if the sub flag EX “triple chili lip” is won, CT is reset (stock). Is done. Therefore, in the present embodiment, as the CT continues, the player can be expected to increase the additional amount per game, and the interest during CT can be improved. In addition, since the number of wins of the sub-flag “triple chili lip”, which is an opportunity to increase the additional amount per game, is greater than the number of basic games (8 times) for CT 1 set (9 times or more), the player It is possible to prevent an excessive profit from being given to the player and to balance the profits between the player and the game store.

なお、本実施形態では、上述したサブフラグ「3連チリリプ」(内部当籤役「F_確チリリプ」又は「F_1確チリリプ」)の当籤回数は、同一のCTセット中において計数された回数とするが、本発明はこれに限定されない。例えば、CT中に行われるセット数上乗せ抽籤に当籤した場合に付与される新たなCTも「同一のCTセット中」に含めるようにしてもよい。   In the present embodiment, the number of wins of the above-mentioned sub-flag “triple lip” (internal winning combination “F_accurate lip” or “F_1 credible lip”) is the number counted in the same CT set. The present invention is not limited to this. For example, a new CT that is given when a lottery is won by adding the number of sets performed during CT may also be included in “in the same CT set”.

[CT中セット数上乗せ抽籤テーブル]
図56は、CT中に行われるCTセットの上乗せ抽籤で用いられるCT中セット数上乗せ抽籤テーブルの構成図である。
[Number of sets in CT, lottery table]
FIG. 56 is a configuration diagram of an extra lottery table for the number of sets in CT used in the extra lottery of CT sets performed during CT.

CT中セット数上乗せ抽籤テーブルは、現在のCT状態と内部当籤役(サブフラグ「リーチ目リプ(リーチ目リプ1〜4)」)との各組合せと、上乗せ抽籤の各種抽籤結果(非当籤/通常CT当籤/高確率CT当籤)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。   The set lottery table for the number of sets during CT includes each combination of the current CT state and the internal winning combination (sub-flag “reach eye lip (reach eye lip 1 to 4)”), and various lottery results of the extra lottery (non-win / normal) CT winning / high probability CT winning) and the lottery value information associated with each lottery result are defined.

CT中セット数上乗せ抽籤テーブルから明らかなように、CT中に内部当籤役「F_リーチ目リプA」〜「F_リーチ目リプD」のいずれかに当籤すると、CTセットの上乗せ抽籤に必ず当籤する(CTのセットが必ずストックされる)。なお、ストックされたCTのセットは、現在作動中のCTのセットが終了した後に開始される。   As is clear from the lottery table for the number of sets during CT, if you win any of the “F_reach eye lip A” to “F_reach eye lip D” during CT, you will win the extra lottery of the CT set. (CT sets are always stocked). The set of stocked CT is started after the currently set CT is finished.

<ボーナス状態中の遊技性>
次に、図57A〜57Cを参照して、ボーナス状態中の遊技の流れについて説明する。図57Aは、一般遊技状態(ART非当籤)中に遊技状態がボーナス状態に移行した場合における遊技の流れを示す図であり、図57Bは、通常ART中に遊技状態がボーナス状態に移行した場合における遊技の流れを示す図であり、図57Cは、CT中に遊技状態がボーナス状態に移行した場合における遊技の流れを示す図である。
<Gameability in bonus state>
Next, with reference to FIGS. 57A to 57C, the flow of the game in the bonus state will be described. FIG. 57A is a diagram showing a game flow when the gaming state shifts to the bonus state during the general gaming state (ART non-winning), and FIG. 57B shows a case where the gaming state shifts to the bonus state during the normal ART. FIG. 57C is a diagram showing a game flow when the game state shifts to a bonus state during CT.

なお、本実施形態のパチスロ1では、図57A〜57Cに示すように、遊技性の面において、ボーナスの種別として通常BBと特殊BBとを設け、ボーナス状態への移行時にこのボーナスの種別が決定される。この際、特殊BBが決定された場合には、ボーナス状態の終了後、遊技状態はART準備状態を経由してCTに移行する。一方、通常BBが決定された場合には、移行先の遊技状態は、ボーナス状態に移行する前の状態に応じて異なる。   In the pachislot machine 1 of the present embodiment, as shown in FIGS. 57A to 57C, in terms of game play, a normal BB and a special BB are provided as bonus types, and this bonus type is determined when shifting to the bonus state. Is done. At this time, if the special BB is determined, after the bonus state is ended, the gaming state shifts to CT via the ART preparation state. On the other hand, when the normal BB is determined, the game state of the transfer destination varies depending on the state before the shift to the bonus state.

遊技状態が一般遊技状態から通常BBに移行した場合、図57Aに示すように、通常BB中の遊技では、内部当籤役に基づいてART抽籤が行われる。そして、このART抽籤に当籤すると、ボーナス状態の終了後、遊技状態がART準備状態を経由して通常ARTに移行する。なお、この場合、ART抽籤に当籤した後のボーナス状態中の遊技では、ARTゲーム数の上乗せ抽籤が行われる。   When the game state shifts from the general game state to the normal BB, as shown in FIG. 57A, in the game in the normal BB, ART lottery is performed based on the internal winning combination. When this ART lottery is won, after the bonus state is over, the gaming state shifts to the normal ART via the ART preparation state. In this case, in the game in the bonus state after winning the ART lottery, the number of ART games is added and lottery is performed.

遊技状態が通常ARTから通常BBに移行した場合、図57Bに示すように、通常BBの終了時にCT抽籤が行われる。このCT抽籤の当籤確率は50%であり、当籤するとボーナス状態の終了後に、遊技状態はART準備状態を経由してCTに移行する。一方、CT抽籤に非当籤である場合には、ボーナス状態の終了後に、遊技状態はART準備状態を経由して通常ARTに移行する。なお、通常ARTから移行したボーナス状態中の遊技では、ARTゲーム数の上乗せ抽籤も行われる。   When the gaming state shifts from normal ART to normal BB, CT lottery is performed at the end of normal BB, as shown in FIG. 57B. The winning probability of this CT lottery is 50%. After winning, the gaming state shifts to CT via the ART preparation state after the bonus state ends. On the other hand, if the CT lottery is not won, after the bonus state is over, the gaming state shifts to the normal ART via the ART ready state. In addition, in the game in the bonus state transferred from the normal ART, the number of ART games is added and lottery is also performed.

遊技状態がCTから通常BB又は特殊BBに移行した場合、図57Cに示すように、ボーナス状態の終了後に、遊技状態はART準備状態を経由してCTに移行する。なお、CTから移行したボーナス状態中の遊技では、ARTゲーム数の上乗せ抽籤も行われる。   When the gaming state shifts from CT to normal BB or special BB, as shown in FIG. 57C, the gaming state shifts to CT via the ART ready state after the bonus state ends. In addition, in the game in the bonus state transferred from the CT, the number of ART games is added and lottery is also performed.

<ボーナス状態中の遊技で用いる各種データテーブル>
続いて、図58〜図60を参照して、ボーナス状態中の遊技で行われる抽籤処理で用いられる各種データテーブルについて説明する。なお、以下に説明する各種データテーブルは、メインROM102に格納される。
<Various data tables used in games in bonus state>
Next, with reference to FIGS. 58 to 60, various data tables used in the lottery process performed in the game in the bonus state will be described. Various data tables described below are stored in the main ROM 102.

[ボーナス種別抽籤テーブル]
図58は、ボーナス種別(通常BB、特殊BB)を決定する際に用いられるボーナス種別抽籤テーブルの構成図である。
[Bonus type lottery table]
FIG. 58 is a configuration diagram of a bonus type lottery table used when determining a bonus type (normal BB, special BB).

ボーナス種別抽籤テーブルは、ボーナス状態に移行する前の各遊技状態(CT及びそれ以外)と、各種抽籤結果(ボーナス種別:通常BB/特殊BB)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。なお、ボーナス種別抽籤テーブルを参照したボーナス種別の決定処理は、ボーナス状態の開始時に行われる。   The bonus type lottery table includes game states (CT and other) before the transition to the bonus state, various lottery results (bonus type: normal BB / special BB), and lottery values associated with the lottery results. Define the correspondence with information. Note that the bonus type determination process with reference to the bonus type lottery table is performed at the start of the bonus state.

[ボーナス中ARTゲーム数上乗せ抽籤テーブル]
図59は、ボーナス状態中の遊技で行われるART抽籤及びARTゲーム数の上乗せ抽籤で用いられるボーナス中ARTゲーム数上乗せ抽籤テーブルの構成図である。
[A lottery table with bonus ART games]
FIG. 59 is a configuration diagram of the bonus lottery table used in the bonus lottery used in the lottery and ART game lottery performed in the game in the bonus state.

ボーナス中ARTゲーム数上乗せ抽籤テーブルは、現在のボーナス種別と内部当籤役との各組合せと、上乗せ抽籤の各種抽籤結果(非当籤/5ゲーム/…/300ゲーム)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。   The bonus lottery table for the number of bonus ART games is associated with each combination of the current bonus type and the internal winning combination, various lottery results for the extra lottery (non-winning / 5 games /... / 300 games), and each lottery result. The correspondence relationship with the information on the lottery value is specified.

本実施形態では、ART非当籤の状態(一般遊技状態から移行した通常BBにおいて、ART抽籤に当籤するまでの状態)では、ボーナス中ARTゲーム数上乗せ抽籤テーブルは、ART抽籤に用いられる。具体的には、ART非当籤の状態において、ボーナス中ARTゲーム数上乗せ抽籤テーブルを用いた抽籤により1ゲーム以上(図59に示す例では50ゲーム以上)の上乗せゲーム数が決定されると、ART抽籤に当籤するとともに、対応するゲーム数がARTゲーム数として付与される。一方、ART当籤後の状態では、ボーナス中ARTゲーム数上乗せ抽籤テーブルは、ARTゲーム数の上乗せ抽籤のみに用いられる。   In the present embodiment, in the ART non-winning state (the state up to winning an ART lottery in the normal BB shifted from the general gaming state), the bonus ART game number adding lottery table is used for the ART lottery. Specifically, when the number of additional games is determined by lottery using the bonus lottery table in the state where the ART is not won, the number of additional games is determined when one or more games (50 games or more in the example shown in FIG. 59) are added. While winning the lottery, the corresponding number of games is given as the number of ART games. On the other hand, in the state after the ART win, the bonus ART game number addition lottery table is used only for the ART game number addition lottery.

[ボーナス終了時CT抽籤テーブル]
図60は、ボーナス状態の終了時に行われるCT抽籤で用いられるボーナス終了時CT抽籤テーブルの構成図である。
[CT lottery table at the end of bonus]
FIG. 60 is a configuration diagram of the bonus end CT lottery table used in the CT lottery performed at the end of the bonus state.

ボーナス終了時CT抽籤テーブルは、ボーナス種別(通常BB、特殊BB)とボーナス状態に移行する前の遊技状態(通常CT中、高確率CT中)との各組合せと、CT抽籤の各種抽籤結果(非当籤/通常CT当籤/高確率CT当籤)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。ボーナス終了時CT抽籤テーブルから明らかなように、例えば、通常ART中に通常BBが行われると、ボーナス状態の終了時に50%の確率でCTに当籤する。   The CT lottery table at the end of the bonus shows each combination of the bonus type (normal BB, special BB) and the game state before transitioning to the bonus state (during normal CT, high probability CT), and various lottery results of CT lottery ( Non-winning / normal CT winning / high probability CT winning) and a lottery value information associated with each lottery result are defined. As is apparent from the bonus end CT lottery table, for example, when a normal BB is performed during a normal ART, a CT is won with a probability of 50% at the end of the bonus state.

<一般遊技状態中の例外的な遊技性>
次に、図61を参照して、一般遊技状態中の例外的な遊技の流れについて説明する。
<Exceptional gameplay in general gaming state>
Next, with reference to FIG. 61, an exceptional game flow during the general game state will be described.

本実施形態のパチスロ1における基本的な遊技状態の流れでは、一般遊技状態中に遊技状態が通常遊技状態からCZに移行し、CZにおいてART抽籤に当籤することにより遊技状態がART遊技状態に移行する。そして、本実施形態では、RT4状態において報知を行うことによりART遊技状態を実現している。また、本実施形態では、図61に示すように、停止表示される図柄組合せに応じてRT状態の移行制御を行う。   In the basic game state flow in the pachislot machine 1 of the present embodiment, the game state shifts from the normal game state to the CZ during the general game state, and the game state shifts to the ART game state by winning the ART lottery in the CZ. To do. In this embodiment, the ART gaming state is realized by performing notification in the RT4 state. Further, in the present embodiment, as shown in FIG. 61, RT state transition control is performed in accordance with the symbol combination to be stopped and displayed.

なお、RT状態を移行させるための図柄組合せは、遊技者の停止操作の順序(押し順)に応じて停止表示されるもの(図24参照)であるので、報知が行われない場合であっても偶然、RT状態がRT4状態に移行することもある。また、RT4状態では、内部当籤役「F_リーチ目リプA」〜「F_リーチ目リプD」のいずれかが決定される可能性があるので、一般遊技状態(非ART)中であっても、特別な特典が付与されるリーチ目(略称「リーチ目リプ」に係る図柄組合せ)を表示することができる。   In addition, since the symbol combination for shifting the RT state is one that is stopped and displayed in accordance with the order of the player's stop operation (pushing order) (see FIG. 24), the notification is not performed. Coincidentally, the RT state may shift to the RT4 state. Further, in the RT4 state, any of the internal winning combination "F_reach eye lip A" to "F_reach eye lip D" may be determined, so even during the general gaming state (non-ART) Reach eyes to which a special privilege is given (a symbol combination related to the abbreviation “reach eye lip”) can be displayed.

そこで、本実施形態のパチスロ1では、図61に示すように、一般遊技状態(非ART)中に偶然、RT状態がRT4状態に移行し、略称「リーチ目リプ」に係る図柄組合せが表示可能な状態になると、CZを経由することなく、遊技状態をART遊技状態(通常ART)に移行可能にする。   Therefore, in the pachi-slot 1 of this embodiment, as shown in FIG. 61, the RT state accidentally shifts to the RT4 state during the general gaming state (non-ART), and the symbol combination related to the abbreviation “reach eye lip” can be displayed. When the game state is changed, the game state can be shifted to the ART game state (normal ART) without going through the CZ.

より具体的には、一般遊技状態で、かつ、RT4状態中に内部当籤役「F_リーチ目リプA」〜「F_リーチ目リプD」のいずれかが決定されると、フラグ変換抽籤を行い、このフラグ変換抽籤に当籤すると、略称「リーチ目リプ」に係る図柄組合せを表示するための報知(ナビ)が行われるとともに、ARTの権利が付与される。一方、一般遊技状態で、かつ、RT4状態中に内部当籤役「F_リーチ目リプA」〜「F_リーチ目リプD」のいずれかが決定された場合において、フラグ変換抽籤に非当籤となると、略称「リプレイ」に係る図柄組合せを表示するための報知が行われ、略称「リーチ目リプ」に係る図柄組合せが表示されないような制御が行われる。   More specifically, when any of the internal winning combination “F_reach eye lip A” to “F_reach eye lip D” is determined in the general gaming state and in the RT4 state, a flag conversion lottery is performed, When the flag conversion lottery is won, a notification (navigation) for displaying a symbol combination related to the abbreviation “reach eye lip” is performed, and an ART right is granted. On the other hand, when any of the internal winning combination “F_reach eye lip A” to “F_reach eye lip D” is determined in the general gaming state and in the RT4 state, if the flag conversion lottery is not won, A notification for displaying the symbol combination related to the abbreviation “Replay” is performed, and control is performed so that the symbol combination related to the abbreviation “Reach Eye Lip” is not displayed.

<一般遊技状態中の例外的な遊技制御で用いる各種データテーブル>
次に、図62を参照して、上述した一般遊技状態中の例外的な遊技制御で行われる抽籤処理で用いるデータテーブルについて説明する。なお、以下に説明するデータテーブルは、メインROM102に格納される。
<Various data tables used in exceptional game control during the general game state>
Next, with reference to FIG. 62, a data table used in the lottery process performed in the exceptional game control during the general game state described above will be described. Note that a data table described below is stored in the main ROM 102.

[非ART中フラグ変換抽籤テーブル]
図62は、一般遊技状態で、かつ、RT4状態中の遊技で行われるフラグ変換抽籤で用いられる非ART中フラグ変換抽籤テーブルの構成図である。
[Non-ART flag conversion lottery table]
FIG. 62 is a configuration diagram of a non-ART flag conversion lottery table used in a flag conversion lottery performed in a game in the general gaming state and in the RT4 state.

非ART中フラグ変換抽籤テーブルは、内部当籤役(「F_リーチ目リプA」〜「F_リーチ目リプD」)と、フラグ変換抽籤の抽籤結果(変換無し/変換あり)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。   The non-ART flag conversion lottery table includes an internal winning combination (“F_reach eye lip A” to “F_reach eye lip D”), a flag conversion lottery result (no conversion / with conversion), and each lottery result. A correspondence relation with the information of the lottery value associated with the prescription is defined.

<メイン側の制御による報知機能>
従来のパチスロでは、ART中にサブ(副制御基板72)側の制御により、リールの停止操作の情報(押し順など)の報知(ナビ)を行っていた。しかしながら、この報知の有無が遊技者の利益(いわゆる、出玉)に影響を与えるため、近年では、遊技者の利益を管理するメイン(主制御基板71)側で報知を行うことが求められている。そこで、本実施形態のパチスロ1では、上述のように、メイン側で制御される情報表示器6に停止操作の情報を報知するための指示モニタ(不図示)を設け、メイン側の制御により、リールの停止操作の情報を報知する機能が設けられている。
<Notification function by main side control>
In the conventional pachislot, information (navigation) of reel stop operation information (push order, etc.) is performed under the control of the sub (sub control board 72) side during ART. However, since the presence / absence of the notification affects the player's profit (so-called “out of ball”), in recent years, it is required to perform notification on the main (main control board 71) side that manages the player's profit. Yes. Therefore, in the pachi-slot 1 of the present embodiment, as described above, an instruction monitor (not shown) for notifying information of the stop operation is provided on the information display 6 controlled on the main side, and by the control on the main side, A function of notifying information on the reel stop operation is provided.

ここで、図63A〜63Dに、本実施形態のパチスロ1において、メイン側で行う報知(ナビ)とサブ側で行う報知(ナビ)との対応関係を示す。なお、図63Aは、ART準備状態における、メイン側で行う報知(ナビ)とサブ側で行う報知(ナビ)との対応関係を示す図であり、図63Bは、ART(通常ART又はCT)中における、メイン側で行う報知(ナビ)とサブ側で行う報知(ナビ)との対応関係を示す図である。また、図63Cは、RT5状態中(BB1フラグ間)における、メイン側で行う報知(ナビ)とサブ側で行う報知(ナビ)との対応関係を示す図であり、図63Dは、RT5状態中(BB2フラグ間)における、メイン側で行う報知(ナビ)とサブ側で行う報知(ナビ)との対応関係を示す図である。   Here, FIGS. 63A to 63D show a correspondence relationship between the notification (navigation) performed on the main side and the notification (navigation) performed on the sub side in the pachi-slot 1 of the present embodiment. 63A is a diagram showing a correspondence relationship between the notification (navigation) performed on the main side and the notification (navigation) performed on the sub side in the ART preparation state, and FIG. 63B is during ART (normal ART or CT). It is a figure which shows the correspondence of the alerting | reporting (navigation) performed on the main side, and the alerting | reporting (navigation) performed on the sub side. FIG. 63C is a diagram illustrating a correspondence relationship between the notification (navigation) performed on the main side and the notification (navigation) performed on the sub side during the RT5 state (between the BB1 flag), and FIG. 63D is illustrated during the RT5 state. It is a figure which shows the correspondence of alerting | reporting (navigation) performed on the main side, and alerting | reporting (navigation) performed on the sub side (between BB2 flags).

本実施形態では、図63A〜63Dに示すように、メイン(主制御基板71)側では、指示モニタに「1」〜「11」の数値を表示することにより、リールの停止操作の情報を報知する。なお、指示モニタに表示されるこの「1」〜「11」の数値は、それぞれが報知する停止操作の内容に一義的に対応している。   In the present embodiment, as shown in FIGS. 63A to 63D, on the main (main control board 71) side, information on the reel stop operation is notified by displaying numerical values “1” to “11” on the instruction monitor. To do. The numerical values “1” to “11” displayed on the instruction monitor uniquely correspond to the contents of the stop operation notified by each.

具体的には、数値「1」〜「3」はそれぞれ、第1停止操作を行うリールの種別を示しており、数値「1」は第1停止操作を左リール3Lに対して行うことを意味し、数値「2」は第1停止操作を中リール3Cに対して行うことを意味し、数値「3」は第1停止操作を右リール3Rに対して行うことを意味する。   Specifically, each of the numerical values “1” to “3” indicates the type of the reel that performs the first stop operation, and the numerical value “1” means that the first stop operation is performed on the left reel 3L. The numerical value “2” means that the first stop operation is performed on the middle reel 3C, and the numerical value “3” indicates that the first stop operation is performed on the right reel 3R.

また、数値「4」〜「9」はそれぞれ、報知する押し順を示しており、数値「4」は押し順が「左、中、右」の順であることを意味し、数値「5」は押し順が「左、右、中」の順であることを意味し、数値「6」は押し順が「中、左、右」の順であることを意味し、数値「7」は押し順が「中、右、左」の順であることを意味し、数値「8」は押し順が「右、左、中」の順であることを意味し、数値「9」は押し順が「右、中、左」の順であることを意味する。   The numerical values “4” to “9” indicate the pressing order to be notified, and the numerical value “4” means that the pressing order is “left, middle, right”, and the numerical value “5”. Means push order is “left, right, middle”, numerical value “6” means push order is “middle, left, right”, numeric value “7” is push This means that the order is “middle, right, left”, the numerical value “8” means that the pressing order is “right, left, middle”, and the numerical value “9” means that the pressing order is It means the order of “right, middle, left”.

また、数値「10」及び「11」はそれぞれ、ボーナス役を報知するものであり、数値「10」は、コンビネーション名称「C_BB1」に係る図柄組合せ(図柄「白7」−図柄「白7」−図柄「白7」)を意味し、数値「11」は、コンビネーション名称「C_BB2」に係る図柄組合せ(図柄「青7」−図柄「青7」−図柄「青7」)を意味する。   The numerical values “10” and “11” respectively notify the bonus combination, and the numerical value “10” is a symbol combination (symbol “white 7” −symbol “white 7” −) associated with the combination name “C_BB1”. Symbol “white 7”), and the numerical value “11” means the symbol combination (symbol “blue 7” -design “blue 7” -design “blue 7”) associated with the combination name “C_BB2”.

なお、メイン側(指示モニタ)で報知する数値「1」〜「11」は、報知する停止操作の内容に一義的に対応しているものの、全ての遊技者が、その数値に基づいて、明確に報知内容を把握できるとは限らない。例えば、メイン側で指示モニタに数値「6」を表示しただけでは、遊技者によっては報知内容を把握できない可能性もある。   In addition, although the numerical values “1” to “11” notified on the main side (instruction monitor) uniquely correspond to the content of the stop operation to be notified, all the players are clearly based on the numerical values. It is not always possible to grasp the contents of notification. For example, there is a possibility that the notification content cannot be grasped by some players just by displaying the numerical value “6” on the instruction monitor on the main side.

そこで、本実施形態のパチスロ1では、メイン側の報知と併せてサブ側でもストップボタンの停止操作に係る情報を報知する。具体的には、サブ側で制御される表示措置11(プロジェクタ機構211及び表示ユニット212)を用いて、サブ側の制御により停止操作に係る情報の報知を行う。   Therefore, in the pachi-slot 1 of the present embodiment, information related to the stop operation of the stop button is also notified on the sub side together with the notification on the main side. Specifically, the display unit 11 (projector mechanism 211 and display unit 212) controlled on the sub side is used to notify information related to the stop operation by the control on the sub side.

例えば、第1停止操作を左リール3Lに対して行う押し順を報知する場合、メイン側で指示モニタに数値「1」を表示するとともに、サブ側では、表示装置11の表示画面内の左リール3Lの上方に数値「1」と表示し、左リール3Lが第1停止操作の対象であることを報知する。また、押し順「中、左、右」を報知する場合、メイン側で指示モニタに数値「6」を表示するとともに、サブ側では、表示装置11の表示画面内の中リール3Cの上方に数値「1」を表示し、左リール3Lの上方に数値「2」を表示し、右リール3Rの上方に数値「3」を表示し、この表示により押し順が「中、左、右」の順であることを報知する。また、内部当籤役「F_BB1」が決定されている場合、メイン側で指示モニタに数値「10」を表示するとともに、サブ側では、表示装置11の表示画面に「白7」−「白7」−「白7」の図柄組合せに関する情報を表示し、遊技者に対して狙うべき図柄を報知する。   For example, when notifying the pressing order of performing the first stop operation on the left reel 3L, the main side displays a numerical value “1” on the instruction monitor, and on the sub side, the left reel in the display screen of the display device 11 is displayed. A numerical value “1” is displayed above 3L to notify that the left reel 3L is the target of the first stop operation. When notifying the push order “middle, left, right”, the main side displays the numerical value “6” on the instruction monitor, and the sub-side displays a numerical value above the middle reel 3C in the display screen of the display device 11. “1” is displayed, a numerical value “2” is displayed above the left reel 3L, a numerical value “3” is displayed above the right reel 3R, and the order of pressing is “middle, left, right”. Notify that. When the internal winning combination “F_BB1” is determined, the main side displays the numerical value “10” on the instruction monitor, and the sub-side displays “white 7” − “white 7” on the display screen of the display device 11. -Display information on the symbol combination of "White 7" and notify the player of the symbol to be aimed at.

なお、メイン側で報知を行うタイミングは、少なくとも報知を行う一遊技の期間であれば任意のタイミングに設定することができる。例えば、遊技者の開始操作を検知した(受け付けた)タイミングでメイン側の報知を行ってもよいし、リールの回転開始時にメイン側の報知を行ってもよいし、第1停止操作〜第3停止操作のいずれかを検知したタイミングでメイン側の報知を行ってもよい。一方、サブ側で報知を行うタイミングは、少なくとも第1停止操作よりも前のタイミングであることが好ましい。それゆえ、本実施形態のパチスロ1では、開始操作を検知したタイミング、又は、リールの回転開始時のタイミングで、メイン側及びサブ側の双方において報知(ナビ)を行う。これにより、遊技者が停止操作を行う前に、メイン側の指示モニタ及びサブ側の表示装置11の双方において停止操作の情報が報知される。   Note that the timing of notification on the main side can be set to any timing as long as it is at least a period of one game in which notification is performed. For example, the main-side notification may be performed at the timing when the player's start operation is detected (accepted), the main-side notification may be performed when the reel starts rotating, or the first stop operation to the third stop operation. The main-side notification may be performed at the timing when any one of the stop operations is detected. On the other hand, it is preferable that the notification timing on the sub side is at least a timing before the first stop operation. Therefore, in the pachi-slot 1 of the present embodiment, notification (navigation) is performed on both the main side and the sub side at the timing when the start operation is detected or the timing at the start of reel rotation. Thereby, before the player performs the stop operation, information on the stop operation is notified on both the main-side instruction monitor and the sub-side display device 11.

ART準備状態では、図63Aに示すように、メイン側の制御により、「ベルナビ」、「維持リプナビ」、「RT3移行リプナビ」及び「RT4移行リプナビ」と称する報知(ナビ)が行われる。「ベルナビ」では、内部当籤役「F_3択ベル_1st」〜「F_3択ベル_3rd」が決定された際に、略称「ベル」に係る図柄組合せ(図29参照)を有効ライン上に停止表示させるための押し順が報知される。「維持リプナビ」では、内部当籤役「F_維持リプ_1st」〜「F_維持リプ_3rd」が決定された際に、略称「リプレイ」に係る図柄組合せ(図28参照)を有効ライン上に停止表示させるための押し順が報知される。「RT3移行リプナビ」では、内部当籤役「F_RT3移行リプ_1st」〜「F_RT3移行リプ_3rd」が決定された際に、略称「RT3移行リプ」に係る図柄組合せ(図28参照)を有効ライン上に停止表示させるための押し順が報知される。また、「RT4移行リプナビ」では、内部当籤役「F_RT4移行リプ_123」〜「F_RT4移行リプ_3rd」が決定された際に、略称「RT4移行リプ」に係る図柄組合せ(図28参照)を有効ライン上に停止表示させるための押し順が報知される。   In the ART preparation state, as shown in FIG. 63A, notification (navigation) called “bell navigation”, “maintenance return navigation”, “RT3 transition return navigation”, and “RT4 transition return navigation” is performed by the control on the main side. In “Bell Navi”, when the internal winning combination “F_3 selection bell_1st” to “F_3 selection bell_3rd” is determined, the symbol combination related to the abbreviation “Bell” (see FIG. 29) is stopped and displayed on the active line. The order of pressing is notified. In “Maintenance Lip Navi”, when the internal winning combination “F_Maintenance Lip_1st” to “F_Maintenance Lip_3rd” is determined, the symbol combination (see FIG. 28) related to the abbreviation “Replay” is stopped and displayed on the active line. The order of pressing is notified. In the “RT3 transition Lip navigator”, when the internal winning combinations “F_RT3 transition Lip_1st” to “F_RT3 transition Lip_3rd” are determined, the symbol combination (see FIG. 28) related to the abbreviation “RT3 transition Lip” is placed on the effective line. The order of pressing for stop display is notified. Also, in the “RT4 transition Lip navigator”, when the internal winning combination “F_RT4 transition Lip_123” to “F_RT4 transition Lip_3rd” is determined, the symbol combination (see FIG. 28) related to the abbreviation “RT4 transition Lip” is activated. The order of pressing for stop display is informed.

また、ART遊技状態(通常ART又はCT)中では、図63Bに示すように、メイン側の制御により、「ベルナビ」、「維持リプナビ」、「RT3移行リプナビ」及び「RT4移行リプナビ」と称する報知(ナビ)が行われる。なお、ART遊技状態(RT4状態)中の遊技は、フラグ変換抽籤が行われ、この抽籤結果に基づいて略称「3連チリリプ」、「リーチ目リプ」又は「リプレイ」に係る図柄組合せを表示させるための押し順が報知されるが、この報知は、サブ側のみで行われ、メイン側では行われない。   Also, in the ART gaming state (normal ART or CT), as shown in FIG. 63B, notifications called “Bell Navi”, “Maintenance Lip Navi”, “RT 3 Transition Lip Navi”, and “RT 4 Transition Lip Navi” are controlled by the main side. (Navigation) is performed. The game in the ART game state (RT4 state) is subjected to flag conversion lottery, and based on the lottery result, a symbol combination related to the abbreviation “triple chili lip”, “reach eye lip” or “replay” is displayed. However, this notification is performed only on the sub side and not on the main side.

上述のように、略称「3連チリリプ」又は「リーチ目リプ」に係る図柄組合せは、特別な特典の付与に関係しているため、報知の有無が遊技者の利益(出玉)に影響を与えるように見えるが、実際には、本実施形態のパチスロ1では、特別な特典は、フラグ変換抽籤の抽籤結果に基づいて付与されるものであるので、表示される図柄組合せは付与する特典に対して影響を与えない。それゆえ、例えば、フラグ変換抽籤に当籤している状態において、仮に、略称「リプレイ」に係る図柄組合せが停止表示されてしまっても、特別な特典が付与される。一方、フラグ変換抽籤に当籤していない状態において、仮に、略称「3連チリリプ」又は「リーチ目リプ」に係る図柄組合せを停止表示できたとしても、特別な特典は付与されない。本実施形態のパチスロ1では、このように表示される図柄組合せが遊技者の利益(出玉)に影響を与えない場合、メイン側の指示モニタでの報知を行わずに、サブ側で制御される表示装置11でのみ報知を行う。   As mentioned above, the symbol combination related to the abbreviation “triple chili lip” or “reach eye lip” is related to the provision of a special privilege, so the presence or absence of notification affects the player's profit (out of play). Although it seems to give, in fact, in the pachislot 1 of this embodiment, since the special privilege is given based on the lottery result of the flag conversion lottery, the displayed symbol combination is given to the privilege to be given. It has no effect on it. Therefore, for example, in the state of winning the flag conversion lottery, even if the symbol combination related to the abbreviation “Replay” is stopped and displayed, a special privilege is given. On the other hand, even if the symbol combination related to the abbreviation “triple chilli lip” or “reach eye lip” can be stopped and displayed in a state where the flag conversion lottery is not won, no special privilege is given. In the pachi-slot 1 of this embodiment, when the symbol combination displayed in this way does not affect the player's profit (out), it is controlled on the sub-side without performing notification on the main-side instruction monitor. Notification is performed only on the display device 11.

また、RT5状態(フラグ間状態)中では、図63C及び63Dに示すように、内部当籤役として持ち越されているボーナス役に係る図柄組合せを遊技者に狙わせる旨の情報が報知される。例えば、内部当籤役「F_BB1」が持ち越されている場合には、図63Cに示すように、メイン側の制御により、「白7ナビ」と称する報知(ナビ)が行われ、内部当籤役「F_BB2」が持ち越されている場合には、図63Dに示すように、メイン側の制御により、「青7ナビ」と称する報知(ナビ)が行われる。   In the RT5 state (inter-flag state), as shown in FIGS. 63C and 63D, information indicating that the player is aimed at the symbol combination related to the bonus combination carried over as the internal winning combination is notified. For example, when the internal winning combination “F_BB1” is carried over, as shown in FIG. 63C, notification (navigation) referred to as “White 7 Navi” is performed under the control of the main side, and the internal winning combination “F_BB2” is performed. ”Is carried over, as shown in FIG. 63D, notification (navigation) called“ blue 7 navigation ”is performed under the control of the main side.

「白7ナビ」では、内部当籤役「F_BB1」に対応する図柄組合せ、すなわち、コンビネーション名称「C_BB1」に係る図柄組合せ(「白7」−「白7」−「白7」:図28参照)を有効ライン上に停止表示させるための停止操作の情報が報知される。また、「青7ナビ」では、内部当籤役「F_BB2」に対応する図柄組合せ、すなわち、コンビネーション名称「C_BB2」に係る図柄組合せ(「青7」−「青7」−「青7」:図28参照)を有効ライン上に停止表示させるための停止操作の情報が報知される。   In “White 7 Navi”, the symbol combination corresponding to the internal winning combination “F_BB1”, that is, the symbol combination related to the combination name “C_BB1” (“White 7”-“White 7”-“White 7”: see FIG. 28) Information on stop operation for stopping and displaying on the active line is notified. In “Blue 7 Navi”, the symbol combination corresponding to the internal winning combination “F_BB2”, that is, the symbol combination related to the combination name “C_BB2” (“Blue 7”-“Blue 7”-“Blue 7”: FIG. 28) Information on stop operation for stopping display on the active line is notified.

フラグ間状態において、ボーナス役と、内部当籤役「はずれ」、「F_特殊1」、「F_特殊2」及び「F_特殊3」のいずれかとが決定されている場合、図24で説明したように、ボーナス役(BB役)に係る図柄組合せを有効ライン上に停止表示することができる。しかしながら、内部当籤役「はずれ」、「F_特殊1」、「F_特殊2」及び「F_特殊3」以外の内部当籤役とボーナス役とが当籤している場合には、ボーナス役に係る図柄組合せを有効ライン上に停止表示することができない。それゆえ、本実施形態では、図63C及び63Dに示すように、持ち越されているボーナス役と、内部当籤役「はずれ」、「F_特殊役1」、「F_特殊役2」及び「F_特殊役3」のいずれかとが当籤としている場合に限り、メイン側の制御による「白7ナビ」又は「青7ナビ」と称する報知が行われる。それゆえ、本実施形態では、メイン側の制御による「白7ナビ」又は「青7ナビ」と称する報知(ナビ)を、ボーナス役を入賞させることのできる適切なタイミングで行うことができる。   In the inter-flag state, when the bonus combination and any of the internal winning combination “out of”, “F_special 1”, “F_special 2” and “F_special 3” are determined, as described in FIG. The symbol combination relating to the bonus combination (BB combination) can be stopped and displayed on the active line. However, if an internal winning combination other than the internal winning combination “Out of”, “F_Special 1”, “F_Special 2” and “F_Special 3” and a bonus combination are won, the symbol combination related to the bonus combination Cannot be stopped on the active line. Therefore, in the present embodiment, as shown in FIGS. 63C and 63D, the bonus combination that has been carried over and the internal winning combination “out”, “F_special combination 1”, “F_special combination 2”, and “F_special combination” Only when one of “3” is winning, a notification referred to as “white 7 navigation” or “blue 7 navigation” by the control on the main side is performed. Therefore, in the present embodiment, notification (navigation) called “white 7 navigation” or “blue 7 navigation” by the control on the main side can be performed at an appropriate timing at which the bonus combination can be won.

なお、本実施形態のパチスロ1には、例えば、ボーナス確定画面を表示することや、ボーナス確定ランプを点灯させることなどにより、ボーナス告知を行う機能も設けられている。そこで、メイン側では、ボーナス役が内部当籤役として決定されていることを告知(ボーナス告知)した後にのみ、「白7ナビ」又は「青7ナビ」と称するナビを行うようにしてもよい。   Note that the pachi-slot 1 of the present embodiment is also provided with a function of giving a bonus notification by, for example, displaying a bonus confirmation screen or lighting a bonus confirmation lamp. Therefore, the main side may perform navigation called “white 7 navigation” or “blue 7 navigation” only after notifying (bonus notification) that the bonus combination is determined as the internal winning combination.

ボーナス告知としては、例えば、複数回の遊技期間に渡って行われる演出(いわゆる連続演出)を行い、この連続演出の結果に応じてボーナス確定画面を表示するような演出が一般的に行われている。このような連続演出の最中にメイン側で「白7ナビ」などを行うと、連続演出の結果が途中で分かってしまうので、興趣を損ねてしまう可能性がある。そこで、本実施形態では、主制御基板71は、ボーナス告知が行われた後に、メイン側の制御による「白7ナビ」又は「青7ナビ」と称する報知(ナビ)が行われる。   As a bonus notification, for example, an effect that is performed over a plurality of game periods (a so-called continuous effect) and an effect of displaying a bonus confirmation screen according to the result of the continuous effect is generally performed. Yes. If “white 7 navigation” or the like is performed on the main side during such a continuous production, the result of the continuous production is known on the way, which may impair interest. Therefore, in the present embodiment, after the bonus notification is made, the main control board 71 performs notification (navigation) called “white 7 navigation” or “blue 7 navigation” under the control of the main side.

なお、ボーナス告知が行われたタイミングをメイン側で把握可能にする手法は任意である。その一手法として、ボーナス役が内部当籤役として決定されると、主制御基板71がボーナス告知終了までに要するゲーム数を決定し、このゲーム数の遊技を消化した後に、「白7ナビ」又は「青7ナビ」と称する報知(ナビ)を行う手法が考えられる。より具体的には、主制御基板71は、ボーナス告知終了までに要するゲーム数を決定すると、このゲーム数を副制御基板72に通知する。副制御基板72は、このゲーム数に従い演出の制御を行い、該ゲーム数の遊技が消化されたタイミングでボーナス確定画面を表示することにより、メイン側においてボーナス告知が行われたタイミングを把握することができる。すなわち、主制御基板71は、ボーナス役が持ち越されていない状態でボーナス役を内部当籤役として決定してからの単位遊技の回数を計数し、その計数結果が所定回数に達した後、ボーナス役と、内部当籤役「はずれ」、「F_特殊役1」、「F_特殊役2」及び「F_特殊役3」のいずれかとが内部当籤役として決定された場合に、「白7ナビ」又は「青7ナビ」を行う。   It should be noted that any method for enabling the main side to grasp the timing at which the bonus notification is made is arbitrary. As one method, when the bonus combination is determined as an internal winning combination, the main control board 71 determines the number of games required until the bonus notification is completed, and after digesting the game of this number of games, A method of performing notification (navigation) called “blue 7 navigation” is conceivable. More specifically, when determining the number of games required until the bonus notification is completed, the main control board 71 notifies the sub control board 72 of the number of games. The sub-control board 72 controls the effect according to the number of games, and displays the bonus confirmation screen at the timing when the game of the number of games is consumed, thereby grasping the timing when the bonus notification is performed on the main side. Can do. That is, the main control board 71 counts the number of unit games since the bonus combination is determined as the internal winning combination in a state where the bonus combination is not carried over, and after the count result reaches a predetermined number, If any of the internal winning combination “Out of”, “F_Special combination 1”, “F_Special combination 2” and “F_Special combination 3” is determined as the internal winning combination “White 7 Navi” or “ Perform "Blue 7 Navigation".

また、他の手法としては、ボーナス告知をサブ側ではなくメイン側において制御する手法が考えられる。より具体的には、主制御基板71は、ボーナス役が持ち越されていない状態でボーナス役を内部当籤役として決定すると、表示装置11で実行する演出(少なくとも演出に要するゲーム数)を決定し、副制御基板72に通知する。副制御基板72が通知された演出を実行し、ボーナス確定画面を表示することにより、メイン側においてボーナス告知が行われたタイミングを把握することができる。   As another method, a method of controlling the bonus notification on the main side instead of the sub side is conceivable. More specifically, when the bonus combination is determined as an internal winning combination when the bonus combination is not carried over, the main control board 71 determines an effect (at least the number of games required for the effect) to be executed on the display device 11, The sub control board 72 is notified. The sub-control board 72 executes the notified effect and displays the bonus confirmation screen, whereby the timing at which the bonus notification is made on the main side can be grasped.

なお上述した2つの手法以外の他の手法によりボーナス告知が行われたタイミングをメイン側で把握可能にする構成にしてもよい。この場合、主制御基板71は、副制御基板72などからの信号を受け付けることができないため、主制御基板71が受け付け可能な信号に基づいてボーナス告知が行われたタイミングを把握する必要がある。例えば、停止操作に伴う信号は、主制御基板71が受け付け可能であるため、ボーナス役が内部当籤役として決定されている状態で、所定の停止操作(例えば、順押し以外)が行われた場合に、ボーナス告知を行う手法も考えられる。具体的には、副制御基板72は、主制御基板71から内部当籤役に関する情報と停止操作に関する情報とを取得し、これらの情報の組合せが所定の組合せである場合にボーナス告知を行う。このようなボーナス告知の手法を採用することにより、ボーナス告知の契機を主制御基板71でも把握することができるため、メイン側においてボーナス告知が行われたタイミングを把握することができる。   Note that the main side may be able to grasp the timing at which the bonus notification is performed by a method other than the two methods described above. In this case, since the main control board 71 cannot accept a signal from the sub-control board 72 or the like, it is necessary to grasp the timing when the bonus notification is made based on the signal that can be accepted by the main control board 71. For example, since the signal accompanying the stop operation can be received by the main control board 71, when a predetermined stop operation (for example, other than forward pressing) is performed in a state where the bonus combination is determined as the internal winning combination In addition, a technique for giving a bonus notification is also conceivable. Specifically, the sub-control board 72 acquires information on the internal winning combination and information on the stop operation from the main control board 71, and performs bonus notification when the combination of these information is a predetermined combination. By adopting such a bonus notification method, the main control board 71 can grasp the trigger of the bonus notification, so that the timing at which the bonus notification is performed on the main side can be grasped.

<主制御回路の動作説明>
次に、図64〜図170を参照して、主制御回路90のメインCPU101が、プログラムを用いて実行する各種処理の内容について説明する。
<Description of main control circuit operation>
Next, contents of various processes executed by the main CPU 101 of the main control circuit 90 using a program will be described with reference to FIGS.

[電源投入(リセット割込)時処理]
まず、メインCPU101の制御により行われるパチスロ1の電源投入(リセット割込)時処理を、図64及び図65を参照して説明する。図64は、電源投入(リセット割込)時処理の手順を示すフローチャートであり、図65A〜65Cは、それぞれ、該フローチャート中のS2、S7及びS8、並びに、S13の処理を実行するためのソースプログラムの一例を示す図である。なお、図64に示す電源投入(リセット割込)時処理は、電源管理回路93が、マイクロプロセッサ91に電源電圧の供給が開始されたことを検知した際に、リセット信号をマイクロプロセッサ91の「XSRST」端子に出力し、それにより、マイクロプロセッサ91の割込みコントローラ112からメインCPU101に出力される割込要求信号に基づいて、実行される。
[Processing at power-on (reset interrupt)]
First, processing at power-on (reset interrupt) of the pachislot 1 performed under the control of the main CPU 101 will be described with reference to FIGS. 64 and 65. FIG. FIG. 64 is a flowchart showing the procedure of power-on (reset interrupt) processing, and FIGS. 65A to 65C are sources for executing the processing of S2, S7 and S8 and S13 in the flowchart, respectively. It is a figure which shows an example of a program. Note that the power-on (reset interrupt) processing shown in FIG. 64 is performed when the power management circuit 93 detects that the supply of power supply voltage to the microprocessor 91 is started. This is executed based on an interrupt request signal output from the interrupt controller 112 of the microprocessor 91 to the main CPU 101.

まず、メインCPU101は、電源監視ポート(電源監視手段)がオン状態であるか否かを判別する(S1)。   First, the main CPU 101 determines whether or not the power monitoring port (power monitoring means) is in an on state (S1).

S1において、メインCPU101が、電源監視ポートがオン状態であると判別したとき(S1がYES判定の場合)、メインCPU101は、S1の処理を繰り返す。なお、ここでいう、電源監視ポートがオン状態とは、メインCPU101に供給されている電源電圧(DC+5V)が安定していない状態のことである。   In S1, when the main CPU 101 determines that the power monitoring port is on (when S1 is YES), the main CPU 101 repeats the process of S1. Here, the power monitoring port being in the ON state is a state where the power supply voltage (DC + 5V) supplied to the main CPU 101 is not stable.

一方、S1において、メインCPU101が、電源監視ポートがオン状態でないと判別したとき(S1がNO判定の場合)、メインCPU101は、タイマー回路113(PTC)の初期化処理を行う(S2)。この処理では、メインCPU101は、タイマー回路113の初期設定を行う。具体的には、メインCPU101は、タイマー用プリスケーラレジスタ(不図示)に分周比をセットし、タイマー用制御レジスタ(不図示)に割り込み可等の設定を行い、タイマー用カウンタ(不図示)の初期カウント値を設定する。   On the other hand, when the main CPU 101 determines in S1 that the power monitoring port is not in the ON state (when S1 is NO), the main CPU 101 performs initialization processing of the timer circuit 113 (PTC) (S2). In this process, the main CPU 101 performs initial setting of the timer circuit 113. Specifically, the main CPU 101 sets a division ratio in a timer prescaler register (not shown), sets an interrupt enable setting in the timer control register (not shown), and sets a timer counter (not shown). Set the initial count value.

次いで、メインCPU101は、主制御回路90及び副制御回路200間用の第1シリアル通信回路114(SCU1)の初期化処理、及び、第2インターフェースボード用の第2シリアル通信回路115(SCU2)の初期化処理を行う(S3)。次いで、メインCPU101は、乱数回路110(RDG)の初期化処理を行う(S4)。次いで、メインCPU101は、メインRAM103の書き込みテストを行う(S5)。   Next, the main CPU 101 initializes the first serial communication circuit 114 (SCU1) between the main control circuit 90 and the sub control circuit 200, and the second serial communication circuit 115 (SCU2) for the second interface board. An initialization process is performed (S3). Next, the main CPU 101 performs initialization processing of the random number circuit 110 (RDG) (S4). Next, the main CPU 101 performs a write test on the main RAM 103 (S5).

次いで、メインCPU101は、書き込みテストの結果、メインRAM103への書き込みが正常に行われたか否かを判別する(S6)。   Next, the main CPU 101 determines whether or not writing to the main RAM 103 has been normally performed as a result of the writing test (S6).

S6において、メインCPU101が、メインRAM103への書き込みが正常に行われなかったと判別したとき(S6がNO判定の場合)、メインCPU101は、後述のS13の処理を行う。一方、S6において、メインCPU101が、メインRAM103への書き込みが正常に行われたと判別したとき(S6がYES判定の場合)、メインCPU101は、タイマー回路113のタイマー用制御レジスタ(不図示)の状態を取得する(S7)。   In S6, when the main CPU 101 determines that the writing to the main RAM 103 has not been performed normally (when S6 is NO), the main CPU 101 performs the process of S13 described later. On the other hand, when the main CPU 101 determines in S6 that the writing to the main RAM 103 has been performed normally (when S6 is YES), the main CPU 101 determines the state of the timer control register (not shown) of the timer circuit 113. Is acquired (S7).

次いで、メインCPU101は、取得したタイマー用制御レジスタの状態に基づいて、現在の状態が割込処理の発生タイミングであるか否かを判別する(S8)。具体的には、メインCPU101は、取得したタイマー用制御レジスタの状態に基づいて、タイマーカウント開始後から1.1172ms経過したか否かを判別する。   Next, the main CPU 101 determines whether or not the current state is the generation timing of the interrupt process based on the acquired state of the timer control register (S8). Specifically, the main CPU 101 determines whether 1.1172 ms has elapsed since the start of the timer count based on the acquired state of the timer control register.

なお、本実施形態では、S2のタイマー回路113の初期化処理によりタイマー時間1.1172msがセットされると、CPU内蔵タイマーのカウント処理が開始される。その後、タイマー用制御レジスタ(不図示)の情報を読み込むことによりタイマー回路113のステータスを取得することができる。そして、本実施形態では、タイマー用制御レジスタに、現在の状態が割込処理の発生タイミングであるか否か(タイマー割込状態であるか否か)を判別(参照)可能なビット(判別ビット)が設けられる。   In the present embodiment, when the timer time 1.1172 ms is set by the initialization process of the timer circuit 113 in S2, the count process of the CPU built-in timer is started. Thereafter, the status of the timer circuit 113 can be acquired by reading information in a timer control register (not shown). In this embodiment, a bit (determination bit) that can determine (refer to) whether or not the current state is the generation timing of an interrupt process (whether or not it is a timer interrupt state) in the timer control register. ) Is provided.

それゆえ、上記S7の処理では、メインCPU101は、タイマー用制御レジスタ(不図示)の情報を読み込み、上記S8の処理では、メインCPU101は、タイマー用制御レジスタ内の判別ビットのオン/オフ状態(「1」/「0」)を参照することにより、現在の状態が割込処理の発生タイミングであるか否かを判別する。なお、タイマー回路113によるカウント開始から1.1172ms経過したとき(タイマー回路113のカウント値が0であれば)、該判別ビットはオン状態となる。   Therefore, in the process of S7, the main CPU 101 reads information in the timer control register (not shown), and in the process of S8, the main CPU 101 turns on / off the discrimination bit in the timer control register ( By referring to “1” / “0”), it is determined whether or not the current state is the generation timing of the interrupt process. When 1.1172 ms elapses from the count start by the timer circuit 113 (if the count value of the timer circuit 113 is 0), the determination bit is turned on.

S8において、メインCPU101が、現在の状態が割込処理の発生タイミングでないと判別したとき(S8がNO判定の場合)、メインCPU101は、処理をS7の処理に戻し、S7以降の処理を繰り返す。   In S8, when the main CPU 101 determines that the current state is not the generation timing of the interrupt process (when S8 is NO), the main CPU 101 returns the process to the process of S7 and repeats the processes after S7.

一方、S8において、メインCPU101が、現在の状態が割込処理の発生タイミングであると判別したとき(S8がYES判定の場合)、メインCPU101は、サムチェック処理(規定外)を行う(S9)。この処理では、メインCPU101は、メインRAM103のサムチェック処理を行うが、この処理の作業は、メインRAM103内の規定外作業領域(図12C参照)で行われる。また、このサムチェック処理で用いられるプログラムはメインROM102内の規定外エリアに格納されている(図12B参照)。なお、サムチェック処理の詳細については、後述の図79及び図80を参照しながら後で説明する。   On the other hand, when the main CPU 101 determines in S8 that the current state is the generation timing of the interrupt process (when S8 is YES), the main CPU 101 performs a sum check process (not specified) (S9). . In this process, the main CPU 101 performs a sum check process of the main RAM 103, and the work of this process is performed in an unspecified work area (see FIG. 12C) in the main RAM 103. The program used in the sum check process is stored in an unspecified area in the main ROM 102 (see FIG. 12B). The details of the sum check process will be described later with reference to FIGS. 79 and 80 described later.

また、S8において、メインCPU101が、現在の状態が割込処理の発生タイミングであると判別したとき(S8がYES判定の場合)には、メインCPU101は、S9の処理の前に、後述の割込処理(後述の図158参照)を実行する。そして、この割込処理により、主制御回路90(主制御基板71)から副制御回路200(副制御基板72)には、無操作コマンドが送信される。   In S8, when the main CPU 101 determines that the current state is the generation timing of the interrupt process (when S8 is YES), the main CPU 101 determines the below-described interrupt before the process of S9. (See FIG. 158 described later). As a result of this interrupt processing, a no-operation command is transmitted from the main control circuit 90 (main control board 71) to the sub control circuit 200 (sub control board 72).

S9の処理後、メインCPU101は、設定用鍵型スイッチ54がオン状態であるか否かを判別する(S10)。   After the process of S9, the main CPU 101 determines whether or not the setting key type switch 54 is in an on state (S10).

S10において、メインCPU101が、設定用鍵型スイッチ54がオン状態であると判別したとき(S10がYES判定の場合)、メインCPU101は、後述のS15の処理を行う。一方、S10において、メインCPU101が、設定用鍵型スイッチ54がオン状態でないと判別したとき(S10がNO判定の場合)、メインCPU101は、S9のサムチェック処理の結果に基づいて、サムチェック判定結果が正常であったか否かを判別する(S11)。   In S10, when the main CPU 101 determines that the setting key type switch 54 is in the ON state (when S10 is YES), the main CPU 101 performs the process of S15 described later. On the other hand, when the main CPU 101 determines in S10 that the setting key switch 54 is not in the ON state (when S10 is NO), the main CPU 101 determines the sum check based on the result of the sum check process in S9. It is determined whether or not the result is normal (S11).

S11において、メインCPU101が、サムチェック判定結果が正常でないと判別したとき(S11がNO判定の場合)、メインCPU101は、後述のS13の処理を行う。一方、S11において、メインCPU101が、サムチェック判定結果が正常であると判別したとき(S11がYES判定の場合)、メインCPU101は、遊技復帰処理を行う(S12)。この処理では、メインCPU101は、遊技の状態を電断検知前の状態に戻す処理を行う。なお、遊技復帰処理の詳細については、後述の図66を参照しながら後で説明する。   In S11, when the main CPU 101 determines that the sum check determination result is not normal (when S11 is NO), the main CPU 101 performs the process of S13 described later. On the other hand, when the main CPU 101 determines in S11 that the sum check determination result is normal (when S11 is YES), the main CPU 101 performs a game return process (S12). In this process, the main CPU 101 performs a process of returning the game state to the state before the power interruption detection. Details of the game return process will be described later with reference to FIG. 66 described later.

S6又はS11がNO判定の場合、メインCPU101は、情報表示器6(7セグLED表示器)に、エラー発生を意味する文字列「rr」を表示する(S13)。その後、メインCPU101は、WDTのクリア処理を繰り返す(S14)。   When S6 or S11 is NO, the main CPU 101 displays a character string “rr” indicating an error occurrence on the information display 6 (7-segment LED display) (S13). Thereafter, the main CPU 101 repeats the WDT clear process (S14).

ここで再度、S10の処理に戻って、S10がYES判定の場合、メインCPU101は、設定変更確認処理を行う(S15)。この処理では、メインCPU101は、主に、設定変更開始時における設定変更コマンドの生成格納処理を行う。なお、設定変更確認処理の詳細については、後述の図68を参照しながら後で説明する。   Here, returning to the process of S10 again, if S10 is YES, the main CPU 101 performs a setting change confirmation process (S15). In this process, the main CPU 101 mainly performs a setting change command generation and storage process at the start of setting change. Details of the setting change confirmation process will be described later with reference to FIG. 68 described later.

次いで、メインCPU101は、RAM初期化処理を行う(S16)。この処理では、メインCPU101は、図12Cに示すメインRAM103の遊技用RAM領域内の「RAM異常時又は設定変更開始時」のアドレスを、初期化開始の先頭アドレスとして設定し、該先頭アドレスから遊技用RAM領域の最終アドレスまでの情報を消去(クリア)する。そして、S16の処理後、メインCPU101は、後述のメイン処理(後述の図82参照)を開始する。   Next, the main CPU 101 performs a RAM initialization process (S16). In this process, the main CPU 101 sets the address “at the time of RAM abnormality or setting change start” in the game RAM area of the main RAM 103 shown in FIG. 12C as the start address of the initialization start, and the game starts from the start address. The information up to the last address in the RAM area is erased (cleared). Then, after the process of S16, the main CPU 101 starts a main process described later (see FIG. 82 described later).

本実施形態では、上述のようにして電源投入(リセット割込)時処理が行われる。そして、上述した電源投入(リセット割込)時処理中のS2の処理は、メインCPU101が、図65Aのソースプログラムで規定されている各ソースコードを順次実行することにより行われる。   In the present embodiment, processing at power-on (reset interrupt) is performed as described above. The process of S2 during the power-on (reset interrupt) process described above is performed by the main CPU 101 sequentially executing each source code defined by the source program of FIG. 65A.

図65Aのソースプログラムでは、CPUクロックとして10MHz(供給クロックは20MHz)が設定され、プリスケーラレジスタ設定値として228が設定され、初期カウント値として49が設定される。この結果、割り込み処理のタイマー時間(実行周期)として、1.1172ms(=1/(10MHz/288)×49)が算出される。   In the source program of FIG. 65A, 10 MHz is set as the CPU clock (supply clock is 20 MHz), 228 is set as the prescaler register setting value, and 49 is set as the initial count value. As a result, 1.1172 ms (= 1 / (10 MHz / 288) × 49) is calculated as the timer time (execution cycle) of the interrupt process.

また、上述した電源投入(リセット割込)時処理中のS7及びS8の処理は、メインCPU101が、図65Bのソースプログラムで規定されている各ソースコードを順次実行することにより行われる。具体的には、S7のタイマー用制御レジスタの状態の取得処理は、図65B中の「LD」命令により実行され、S8の判定処理は、図65B中の「JBIT」命令により実行される。そして、タイマー回路113によるカウント開始から1.1172ms経過するまで、図65B中の「LD」命令及び図65B中の「JBIT」命令が繰り返し行われ、タイマー回路113によるカウント開始から1.1172ms経過すると、タイマー回路113から割込みコントローラ112を介してメインCPU101に割込要求信号が出力される。メインCPU101は、この割込要求信号の入力を契機として、電源復帰後の最初の1.1172ms周期の割込処理を開始する。   Further, the processing of S7 and S8 during the above-described power-on (reset interrupt) processing is performed by the main CPU 101 sequentially executing each source code defined by the source program of FIG. 65B. Specifically, the process of acquiring the state of the timer control register in S7 is executed by the “LD” instruction in FIG. 65B, and the determination process in S8 is executed by the “JBIT” instruction in FIG. 65B. Then, the “LD” instruction in FIG. 65B and the “JBIT” instruction in FIG. 65B are repeatedly performed until 1.1172 ms has elapsed since the timer circuit 113 started counting, and when 1.1172 ms has elapsed since the timer circuit 113 started counting. Then, an interrupt request signal is output from the timer circuit 113 to the main CPU 101 via the interrupt controller 112. The main CPU 101 starts the interrupt process of the first 1.1172 ms cycle after the power is restored, triggered by the input of this interrupt request signal.

なお、この電源復帰直後(電源投入時の初期化後)の最初の1.1172ms周期の割込処理では、遊技動作に関するコマンドはセットされていないので、主制御回路90から副制御回路200には無操作コマンドが送信される。このように電源復帰直後に割込処理を許可することにより、電源復帰後、最短時間で無操作コマンドが送信され、主制御回路90及び副制御回路200間の通信接続を確立することができ、主制御回路90及び副制御回路200間の通信動作を安定化させることができる。   Note that in the first 1.1172 ms interrupt process immediately after the power is restored (after initialization at the time of power-on), no command related to the game operation is set, so that the main control circuit 90 transfers to the sub control circuit 200. A no-operation command is sent. In this way, by permitting the interrupt processing immediately after the power is restored, the no-operation command is transmitted in the shortest time after the power is restored, and the communication connection between the main control circuit 90 and the sub control circuit 200 can be established. The communication operation between the main control circuit 90 and the sub control circuit 200 can be stabilized.

また、この通信動作で送信される無操作コマンドを構成する通信パラメータ1〜5には、電源復帰時に、それぞれLレジスタ、Hレジスタ、Eレジスタ、Dレジスタ及びCレジスタに格納されているデータがセットされる。それゆえ、本実施形態では、電源復帰後の最初の割込処理で送信される無操作コマンドの通信パラメータ1〜5にそれぞれセットされるデータを、電源復帰毎に異ならせる(不定にする)ことができる。すなわち、電源復帰直後(電源投入時の初期化後)の割込処理で送信される無操作コマンドのサム値(BCC)を、電源復帰毎に異ならせることができる。この場合、ゴト等の不正行為を抑制することができる。   In addition, the communication parameters 1 to 5 constituting the no-operation command transmitted in this communication operation are set with data stored in the L register, H register, E register, D register, and C register, respectively, when the power is restored. Is done. Therefore, in the present embodiment, the data set in the communication parameters 1 to 5 of the no-operation command transmitted in the first interrupt process after the power return is made different (undefined) at each power return. Can do. That is, the sum value (BCC) of the no-operation command transmitted in the interrupt process immediately after the power return (after initialization at the time of power-on) can be made different for each power return. In this case, fraudulent acts such as goto can be suppressed.

また、上述した電源投入(リセット割込)時処理中のS13の処理(割込み禁止処理)は、メインCPU101が、図65Cのソースプログラムで規定されている各ソースコードを順次実行することにより行われる。そして、エラーコード「rr」を、情報表示器6内の2桁の7セグLEDに表示する際の制御は、図65Cに示すように、一つのソースコード「LDW HL,100H*cZCHRAR+cBX_PAYSEG」により実行され、2桁の7セグLEDへの7セグコモン出力データの出力動作と7セグカソード出力データの出力動作とが同時に行われる。   Further, the processing of S13 (interrupt prohibition processing) during the above-described power-on (reset interrupt) processing is performed by the main CPU 101 sequentially executing each source code defined in the source program of FIG. 65C. . Then, the control for displaying the error code “rr” on the 2-digit 7-segment LED in the information display 6 is executed by one source code “LDW HL, 100H * cZCHRAR + cBX_PAYSEG” as shown in FIG. 65C. Then, the output operation of the 7-segment common output data to the 2-digit 7-segment LED and the output operation of the 7-segment cathode output data are simultaneously performed.

すなわち、本実施形態のパチスロ1では、2桁の7セグLEDをダイナミック点灯制御する際に、7セグコモン出力データと、7セグカソード出力データとが同時に出力される。この場合、ソースプログラム上において、7セグLEDのダイナミック点灯制御に必要な命令コード数を減らすことができ、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。それゆえ、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることができる。   That is, in the pachi-slot 1 of the present embodiment, when the two-digit 7-segment LED is controlled to be dynamically lit, 7-segment common output data and 7-segment cathode output data are simultaneously output. In this case, it is possible to reduce the number of instruction codes necessary for dynamic lighting control of the 7-segment LED on the source program, and to reduce the capacity of the source program (usage capacity of the main ROM 102). Therefore, in the present embodiment, it is possible to secure (increase) the free space in the main ROM 102, and it is possible to improve the gameability by utilizing the increased free space.

なお、ここでいう、「7セグコモン出力データ」は、7セグLEDをダイナミック制御する際に、7セグLEDのコモン(共通)端子に出力されるLED駆動データであり、「7セグカソード出力データ」は、7セグLEDをダイナミック点灯制御する際に、7セグLEDの各カソード端子に出力されるLED駆動データである。   Here, “7-segment common output data” is LED drive data output to the common (common) terminal of the 7-segment LED when the 7-segment LED is dynamically controlled, and “7-segment cathode output data” is , LED drive data output to each cathode terminal of the 7-segment LED when the 7-segment LED is dynamically controlled.

[遊技復帰処理]
次に、図66及び図67を参照して、電源投入(リセット割込)時処理(図64参照)中のS12で行う遊技復帰処理について説明する。なお、図66は、遊技復帰処理の手順を示すフローチャートであり、図67は、該フローチャート中のS25〜S32の処理を実行するためのソースプログラムの一例を示す図である。
[Game return processing]
Next, with reference to FIGS. 66 and 67, the game return process performed in S12 during the power-on (reset interrupt) process (see FIG. 64) will be described. FIG. 66 is a flowchart showing the procedure of the game return process, and FIG. 67 is a diagram showing an example of a source program for executing the processes of S25 to S32 in the flowchart.

まず、メインCPU101は、スタックポインタ(SP)に、電断時のスタックポインタをセットする(S21)。次いで、メインCPU101は、入力ポートの1割込処理前のオンエッジデータ、及び、現在セットされているオンエッジデータをクリア(オフ)する(S22)。次いで、メインCPU101は、出力ポートのバックアップデータを出力ポートにセットする(S23)。次いで、メインCPU101は、入力ポートのデータを読み込み、該データを、入力ポートの現在及び1割込処理前のデータ格納領域に保存する(S24)。   First, the main CPU 101 sets the stack pointer at the time of power interruption to the stack pointer (SP) (S21). Next, the main CPU 101 clears (turns off) the on-edge data before the interrupt processing of the input port and the currently set on-edge data (S22). Next, the main CPU 101 sets the backup data of the output port to the output port (S23). Next, the main CPU 101 reads the data of the input port and saves the data in the data storage area of the current input port and before the one interrupt process (S24).

次いで、メインCPU101は、回胴制御データ格納領域のアドレスをセットする(S25)。次いで、メインCPU101は、チェックするリール数(本実施形態では「3」)をセットする(S26)。   Next, the main CPU 101 sets the address of the spinning cylinder control data storage area (S25). Next, the main CPU 101 sets the number of reels to be checked (“3” in this embodiment) (S26).

次いで、メインCPU101は、セットされた回胴制御データ格納領域のアドレスに基づいて、所定のリールのリール制御管理情報(電断発生時の表示列の変動制御に関するデータ)を取得する(S27)。なお、リール制御管理情報(表示列の変動制御管理情報)は、各リールの制御状態(回転状況)に関する情報であり、電断時には、バックアップされて保存される。   Next, the main CPU 101 acquires reel control management information (data relating to display row fluctuation control when power interruption occurs) based on the address of the set spinning cylinder control data storage area (S27). Note that the reel control management information (display row variation control management information) is information related to the control state (rotation state) of each reel, and is backed up and stored when power is interrupted.

次いで、メインCPU101は、リール制御管理情報がリールの加速中、定速待ち又は定速中の回転状況に対応する情報であるか否かを判別する(S28)。   Next, the main CPU 101 determines whether or not the reel control management information is information corresponding to the rotation state during the reel acceleration, the constant speed waiting, or the constant speed (S28).

S28において、メインCPU101が、S28の条件を満たさないと判別したとき(S28がNO判定の場合)、メインCPU101は、後述のS31の処理を行う。一方、S28において、メインCPU101が、S28の条件を満たすと判別したとき(S28がYES判定の場合)、メインCPU101は、回胴制御データ(リール制御管理情報)をクリアする(S29)。この処理により、遊技復帰後、リールの回転制御が加速処理から開始される。次いで、メインCPU101は、リールの作動タイミング値(回胴制御データの実行開始タイミング「1」)をセットする(S30)。なお、リールの作動タイミングに「1」がセットされると、リール制御処理(後述の図158中のS903参照)内で、励磁変更タイミングとなるため、メインCPU101は、リールの回転制御を加速処理から開始する。   In S28, when the main CPU 101 determines that the condition of S28 is not satisfied (when S28 is NO), the main CPU 101 performs a process of S31 described later. On the other hand, when the main CPU 101 determines in S28 that the condition of S28 is satisfied (when S28 is YES), the main CPU 101 clears the spinning control data (reel control management information) (S29). With this process, after the game returns, the reel rotation control is started from the acceleration process. Next, the main CPU 101 sets a reel operation timing value (rotation control data execution start timing “1”) (S30). When “1” is set as the reel operation timing, the main CPU 101 accelerates the reel rotation control because the excitation change timing is reached in the reel control processing (see S903 in FIG. 158 described later). Start with

S30の処理後又はS28がNO判定の場合、メインCPU101は、リール数の値を1減算する(S31)。次いで、メインCPU101は、減算後のリール数の値が「0」であるか否かを判別する(S32)。   After the process of S30 or when S28 is NO, the main CPU 101 subtracts 1 from the value of the number of reels (S31). Next, the main CPU 101 determines whether or not the value of the number of reels after subtraction is “0” (S32).

S32において、メインCPU101が、減算後のリール数の値が「0」でないと判別したとき(S32がNO判定の場合)、メインCPU101は、チェック対象のリールを変えて、処理をS27の処理に戻し、S27以降の処理を繰り返す。   In S32, when the main CPU 101 determines that the value of the number of reels after subtraction is not “0” (when S32 is NO), the main CPU 101 changes the reel to be checked and changes the process to the process of S27. Return and repeat the processing from S27.

一方、S32において、メインCPU101が、減算後のリール数の値が「0」であると判別したとき(S32がYES判定の場合)、メインCPU101は、RAM初期化処理を行う(S33)。この処理では、メインCPU101は、図12Cに示すメインRAM103の遊技用RAM領域内の「電源復帰時」のアドレスを、初期化開始の先頭アドレスとして設定し、該先頭アドレスから遊技用RAM領域の最終アドレスまでの情報を消去(クリア)する。   On the other hand, when the main CPU 101 determines in S32 that the value of the number of reels after subtraction is “0” (when S32 is YES), the main CPU 101 performs a RAM initialization process (S33). In this process, the main CPU 101 sets the address at the time of “power recovery” in the game RAM area of the main RAM 103 shown in FIG. 12C as the start address of the start of initialization, and starts from the start address to the end of the game RAM area. Erase (clear) information up to the address.

次いで、メインCPU101は、電断検知時に退避させた全てのレジスタのデータを全てのレジスタに復帰させる(S34)。そして、S34の処理後、メインCPU101は、遊技復帰処理を終了し、処理を電断検知時の処理に戻す。   Next, the main CPU 101 restores all the register data saved at the time of detecting power interruption to all the registers (S34). After the process of S34, the main CPU 101 ends the game return process and returns the process to the process at the time of detecting the power interruption.

本実施形態では、上述のようにして遊技復帰処理が行われる。本実施形態の遊技復帰処理では、上述のように、電断発生時の各ポートの入出力状態を電源復帰時に担保するとともに、電断時にリール回転中の場合には、電源復帰時にリール制御管理情報を取得してリールの再回転開始に必要な処理も行う(S25〜S32の処理参照)。それゆえ、本実施形態では、回胴回転中の電断から復帰したときであっても、安定して、リールの再回転制御を行うことができ、遊技者に不快感を与えることが無くなる。   In the present embodiment, the game return process is performed as described above. In the game return process of the present embodiment, as described above, the input / output state of each port at the time of power failure is ensured at the time of power recovery, and when the reel is rotating at the time of power failure, the reel control management is performed at the time of power recovery. The processing necessary for acquiring the information and starting the reel re-rotation is also performed (refer to the processing of S25 to S32). Therefore, in the present embodiment, even when the power is restored from the power interruption during the rotation of the spinning cylinder, the reel re-rotation control can be stably performed, and the player does not feel uncomfortable.

また、上述した遊技復帰処理中のS25〜S32の処理は、メインCPU101が、図67のソースプログラムで規定されている各ソースコードを順次実行することにより行われる。なお、上述のように、本実施形態のパチスロ1で用いられている遊技機用セキュリティ機能付きのマイクロプロセッサ91では、メインCPU101専用の各種命令コードが設けられている。例えば、図67中の「LDQ」命令(所定の読み出し命令)は、メインCPU101専用命令コードの一つである。   Further, the processes of S25 to S32 during the game return process described above are performed by the main CPU 101 sequentially executing each source code defined by the source program of FIG. As described above, in the microprocessor 91 with a security function for gaming machines used in the pachislot machine 1 of this embodiment, various instruction codes dedicated to the main CPU 101 are provided. For example, an “LDQ” instruction (predetermined read instruction) in FIG. 67 is one of instruction codes dedicated to the main CPU 101.

ソースプログラム上において、例えば、ソースコード「LDQ HL,k」が実行されると、Qレジスタの内容(格納データ)と、1バイトの整数k(直値)とで指定されたアドレスが、HLレジスタにロードされる。この際、Qレジスタの内容が指定先アドレスの上位側のアドレス値となり、整数k(直値)が指定先アドレスの下位側のアドレス値となる。それゆえ、図67中のソースコード「LDQ HL,.LOW.wR1_CTRL」が実行されると、Qレジスタの内容(回胴制御データ格納領域のアドレスの上位側のアドレス値)と、整数値「.LOW.wR1_CTRL」(回胴制御データ格納領域のアドレスの下位側のアドレス値)とで指定されるアドレス(回胴制御データ格納領域のアドレス)が、HLレジスタにロードされる。なお、「.LOW.」は、実際の命令ではなく、擬似命令と呼ばれるものである。この疑似命令の機能では、「.LOW.」に続いて規定される格納領域のアドレスの下位側アドレスのみが有効にされる。また、疑似命令は、実際のROMに格納される命令ではなく、ソースファイルをROMに格納するための形式に変換する際に、変換プログラム(アセンブラ)が参照するための命令である。   For example, when the source code “LDQ HL, k” is executed on the source program, the address specified by the contents (stored data) of the Q register and the 1-byte integer k (direct value) is stored in the HL register. To be loaded. At this time, the contents of the Q register become the address value on the higher side of the designated address, and the integer k (direct value) becomes the address value on the lower side of the designated address. Therefore, when the source code “LDQ HL, .LOW.wR1_CTRL” in FIG. 67 is executed, the contents of the Q register (the address value on the upper side of the address of the drum control data storage area) and the integer value “. The address (address of the spinning cylinder control data storage area) specified by “LOW.wR1_CTRL” (address value on the lower side of the address of the spinning cylinder control data storage area) is loaded into the HL register. “.LOW.” Is not an actual instruction but a pseudo instruction. In this pseudo-instruction function, only the lower address of the storage area address defined following “.LOW.” Is validated. The pseudo instruction is not an instruction stored in the actual ROM, but an instruction for a conversion program (assembler) to refer to when converting the source file into a format for storing in the ROM.

上述のように、本実施形態では、Qレジスタ(拡張レジスタ)を用いてアドレス指定を行うメインCPU101専用命令コードを使用することにより、直値により、メインROM102、メインRAM103やメモリーマップI/Oにアクセスすることができる。この場合、ソースプログラム上において、アドレス設定に係る命令コードを省略することができ、その分、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることが可能になる。   As described above, in the present embodiment, by using the instruction code dedicated to the main CPU 101 that performs addressing using the Q register (extension register), the main ROM 102, the main RAM 103, and the memory map I / O can be directly converted. Can be accessed. In this case, the instruction code relating to the address setting can be omitted in the source program, and the capacity of the source program (usage capacity of the main ROM 102) can be reduced accordingly. As a result, in the present embodiment, it is possible to secure (increase) the free space in the main ROM 102, and it is possible to improve the gameability by utilizing the increased free space.

[設定変更確認処理]
次に、図68及び図69を参照して、電源投入(リセット割込)時処理(図64参照)中のS15で行う設定変更確認処理について説明する。なお、図68は、設定変更確認処理の手順を示すフローチャートであり、図69Aは、該フローチャート中のS44〜S47の処理を実行するためのソースプログラムの一例を示す図であり、図69Bは、該フローチャート中のS57の処理を実行するためのソースプログラムの一例を示す図である。
[Setting change confirmation process]
Next, with reference to FIGS. 68 and 69, the setting change confirmation process performed in S15 during the power-on (reset interrupt) process (see FIG. 64) will be described. 68 is a flowchart showing the procedure of setting change confirmation processing, FIG. 69A is a diagram showing an example of a source program for executing the processing of S44 to S47 in the flowchart, and FIG. It is a figure which shows an example of the source program for performing the process of S57 in this flowchart.

まず、メインCPU101は、メインRAM103内の規定外RAM領域の初期化処理を行う(S41)。次いで、メインCPU101は、1割り込み待ち処理を行う(S42)。この処理では、メインCPU101は、割込処理による無操作コマンドの副制御回路200への送信処理が終了するまで待機する。   First, the main CPU 101 performs an initialization process for an unspecified RAM area in the main RAM 103 (S41). Next, the main CPU 101 performs one interrupt waiting process (S42). In this process, the main CPU 101 stands by until the transmission process of the no-operation command to the sub control circuit 200 by the interrupt process is completed.

次いで、メインCPU101は、RAM初期化処理を行う(S43)。この処理では、メインCPU101は、図12Cに示すメインRAM103の遊技用RAM領域内の「RAM異常時又は設定変更開始時」のアドレスを、初期化開始の先頭アドレスとして設定し、該先頭アドレスから遊技用RAM領域の最終アドレスまでの情報を消去(クリア)する。   Next, the main CPU 101 performs a RAM initialization process (S43). In this process, the main CPU 101 sets the address “at the time of RAM abnormality or setting change start” in the game RAM area of the main RAM 103 shown in FIG. 12C as the start address of the initialization start, and the game starts from the start address. The information up to the last address in the RAM area is erased (cleared).

次いで、メインCPU101は、設定用鍵型スイッチ54がオン状態であるか否かを判別する(S44)。なお、設定用鍵型スイッチ54に差し込まれる設定キー(不図示)は、パチスロ1の設定(設定1〜6)を操作するための操作キーであり、設定キーがオンされていると、設定用鍵型スイッチ54がオン状態となる。   Next, the main CPU 101 determines whether or not the setting key type switch 54 is on (S44). A setting key (not shown) inserted into the setting key switch 54 is an operation key for operating the settings (settings 1 to 6) of the pachislot 1. When the setting key is turned on, the setting key (not shown) is set. The key type switch 54 is turned on.

S44において、メインCPU101が、設定用鍵型スイッチ54がオン状態でないと判別したとき(S44がNO判定の場合)、メインCPU101は、設定変更確認処理を終了し、処理を電源投入(リセット割込)時処理(図64参照)のS16の処理に移す。一方、S44において、メインCPU101が、設定用鍵型スイッチ54がオン状態であると判別したとき(S44がYES判定の場合)、メインCPU101は、メダル受付禁止の処理を行う(S45)。この処理により、セレクタ66(図7参照)のソレノイドの駆動が行われず、投入されたメダルがメダル払出口24(図2参照)から排出される。   In S44, when the main CPU 101 determines that the setting key type switch 54 is not in the ON state (in the case where S44 is NO), the main CPU 101 ends the setting change confirmation processing and turns on the power (reset interrupt). ) The process proceeds to S16 in the time process (see FIG. 64). On the other hand, when the main CPU 101 determines in S44 that the setting key type switch 54 is in the ON state (when S44 is YES), the main CPU 101 performs a medal acceptance prohibition process (S45). By this process, the solenoid of the selector 66 (see FIG. 7) is not driven, and the inserted medal is discharged from the medal payout opening 24 (see FIG. 2).

次いで、メインCPU101は、Lレジスタに設定変更開始又は設定確認開始の情報(005H:第1の値)をセットし、設定変更コマンド(設定変更/設定確認開始)の生成格納処理を行う(S46)。この処理では、メインCPU101は、設定変更処理又は設定確認処理の開始時に主制御回路90から副制御回路200に送信される設定変更コマンドデータ(第1のコマンドデータ)を生成し、該コマンドデータをメインRAM103に設けられた通信データ格納領域に保存する。なお、設定変更コマンド生成格納処理の詳細については、後述の図70を参照しながら後で説明する。また、通信データ格納領域に保存された設定変更コマンド(設定変更/設定確認開始)は、後述の図158で説明する割込処理内の通信データ送信処理により、主制御回路90から副制御回路200に送信される。   Next, the main CPU 101 sets setting change start or setting check start information (005H: first value) in the L register, and generates and stores a setting change command (setting change / setting check start) (S46). . In this process, the main CPU 101 generates setting change command data (first command data) transmitted from the main control circuit 90 to the sub control circuit 200 at the start of the setting change process or the setting confirmation process. The data is stored in a communication data storage area provided in the main RAM 103. Details of the setting change command generation / storage process will be described later with reference to FIG. A setting change command (setting change / setting confirmation start) saved in the communication data storage area is transmitted from the main control circuit 90 to the sub control circuit 200 by communication data transmission processing in interrupt processing described later with reference to FIG. Sent to.

次いで、メインCPU101は、エラーカウントリレーをオン状態にセットする(S47)。次いで、メインCPU101は、設定変更及び設定確認のいずれが行われたかを判別する(S48)。   Next, the main CPU 101 sets the error count relay to an on state (S47). Next, the main CPU 101 determines which setting change or setting confirmation has been performed (S48).

S48において、メインCPU101が、設定変更が行われていない(設定確認が行われた)と判別したとき(S48がNO判定の場合)、メインCPU101は、後述のS55の処理を行う。   In S48, when the main CPU 101 determines that the setting has not been changed (setting has been confirmed) (when S48 is NO), the main CPU 101 performs the process of S55 described later.

一方、S48において、メインCPU101が、設定変更が行われた(設定確認が行われていない)と判別したとき(S48がYES判定の場合)、メインCPU101は、設定値の更新処理を行う(S49)。次いで、メインCPU101は、設定値の7セグ表示設定処理を行う(S50)。この処理により、更新後の設定値が情報表示器6内の7セグLEDで表示可能になる。   On the other hand, when the main CPU 101 determines in S48 that the setting has been changed (the setting has not been confirmed) (when S48 is YES), the main CPU 101 performs a setting value update process (S49). ). Next, the main CPU 101 performs setting value 7-segment display setting processing (S50). By this processing, the updated set value can be displayed by the 7-segment LED in the information display 6.

次いで、メインCPU101は、リセットスイッチ76がオン状態であるか否かを判別する(S51)。   Next, the main CPU 101 determines whether or not the reset switch 76 is on (S51).

S51において、メインCPU101が、リセットスイッチ76がオン状態であると判別したとき(S51がYES判定の場合)、メインCPU101は、処理をS49の処理に戻し、S49以降の処理を繰り返す。一方、S51において、メインCPU101が、リセットスイッチ76がオン状態でないと判別したとき(S51がNO判定の場合)、メインCPU101は、スタートスイッチ79がオン状態であるか否かを判別する(S52)。   When the main CPU 101 determines in S51 that the reset switch 76 is in the on state (when S51 is YES), the main CPU 101 returns the process to the process of S49 and repeats the processes after S49. On the other hand, when the main CPU 101 determines in S51 that the reset switch 76 is not in the on state (when S51 is NO), the main CPU 101 determines whether or not the start switch 79 is in the on state (S52). .

S52において、メインCPU101が、スタートスイッチ79がオン状態でないと判別したとき(S52がNO判定の場合)、メインCPU101は、処理をS51の処理に戻し、S51以降の処理を繰り返す。一方、S52において、メインCPU101が、スタートスイッチ79がオン状態であると判別したとき(S52がYES判定の場合)、メインCPU101は、メインRAM103に設けられた設定値格納領域(不図示)に設定値を格納する(S53)。   In S52, when the main CPU 101 determines that the start switch 79 is not on (when S52 is NO), the main CPU 101 returns the process to the process of S51 and repeats the processes after S51. On the other hand, when the main CPU 101 determines in S52 that the start switch 79 is on (when S52 is YES), the main CPU 101 sets a setting value storage area (not shown) provided in the main RAM 103. The value is stored (S53).

次いで、メインCPU101は、設定用鍵型スイッチ54がオフ状態であるか否かを判別する(S54)。   Next, the main CPU 101 determines whether or not the setting key switch 54 is in an OFF state (S54).

S54において、メインCPU101が、設定用鍵型スイッチ54がオフ状態でないと判別したとき(S54がNO判定の場合)、メインCPU101は、S54の処理を繰り返す。一方、S54において、メインCPU101が、設定用鍵型スイッチ54がオフ状態であると判別したとき(S54がYES判定の場合)、メインCPU101は、後述のS55の処理を行う。   In S54, when the main CPU 101 determines that the setting key switch 54 is not in the OFF state (when S54 is NO), the main CPU 101 repeats the process of S54. On the other hand, when the main CPU 101 determines in S54 that the setting key type switch 54 is in the off state (when S54 is YES), the main CPU 101 performs the process of S55 described later.

S48がNO判定の場合又はS54がYES判定の場合、メインCPU101は、設定変更及び設定確認のいずれが行われたか否かを判別する(S55)。   When S48 is NO or S54 is YES, the main CPU 101 determines whether setting change or setting confirmation has been performed (S55).

S55において、メインCPU101が、設定変更が行われていない(設定確認が行われた)と判別したとき(S55がNO判定の場合)、メインCPU101は、後述のS57の処理を行う。一方、S55において、メインCPU101が、設定変更が行われた(設定確認が行われていない)と判別したとき(S55がYES判定の場合)、メインCPU101は、RAM初期化処理を行う(S56)。この処理では、メインCPU101は、図12Cに示すメインRAM103の遊技用RAM領域内の図示しない「設定変更終了時」のアドレス(設定値格納領域の次のアドレス)を、初期化開始の先頭アドレスとして設定し、該先頭アドレスから遊技用RAM領域の最終アドレスまでの情報を消去(クリア)する。   When the main CPU 101 determines in S55 that the setting has not been changed (setting confirmation has been performed) (when S55 is NO), the main CPU 101 performs the process of S57 described later. On the other hand, when the main CPU 101 determines in S55 that the setting has been changed (the setting has not been confirmed) (when S55 is YES), the main CPU 101 performs a RAM initialization process (S56). . In this process, the main CPU 101 uses, as a start address for starting initialization, an address at the “setting change end” (not shown) in the game RAM area of the main RAM 103 shown in FIG. The information from the head address to the last address of the game RAM area is erased (cleared).

S56の処理後又はS55がNO判定の場合、メインCPU101は、Lレジスタに設定変更終了又は設定確認終了の情報(004H:第2の値)をセットし、設定変更コマンド(設定変更/設定確認終了)の生成格納処理を行う(S57)。この処理では、メインCPU101は、設定変更処理又は設定確認処理の終了時に主制御回路90から副制御回路200に送信される設定変更コマンドデータ(第2のコマンドデータ)を生成し、該コマンドデータをメインRAM103に設けられた通信データ格納領域に保存する。なお、設定変更コマンド生成格納処理の詳細については、後述の図70を参照しながら後で説明する。また、通信データ格納領域に保存された設定変更コマンド(設定変更/設定確認終了)は、後述の図158で説明する割込処理内の通信データ送信処理により、主制御回路90から副制御回路200に送信される。そして、S57の処理後、メインCPU101は、設定変更確認処理を終了し、処理を電源投入(リセット割込)時処理(図64参照)のS16の処理に移す。   After the process of S56 or when S55 is NO, the main CPU 101 sets setting change end information or setting check end information (004H: second value) in the L register, and a setting change command (setting change / setting check end). ) Is generated and stored (S57). In this process, the main CPU 101 generates setting change command data (second command data) transmitted from the main control circuit 90 to the sub control circuit 200 at the end of the setting change process or the setting confirmation process. The data is stored in a communication data storage area provided in the main RAM 103. Details of the setting change command generation / storage process will be described later with reference to FIG. Also, the setting change command (setting change / setting confirmation end) saved in the communication data storage area is transmitted from the main control circuit 90 to the sub control circuit 200 by the communication data transmission process in the interrupt process described later with reference to FIG. Sent to. After the process of S57, the main CPU 101 ends the setting change confirmation process, and moves the process to the process of S16 of the power-on (reset interrupt) process (see FIG. 64).

本実施形態では、上述のようにして、設定変更確認処理が行われる。上述した設定変更確認処理中のS44〜S47の処理は、メインCPU101が、図69Aのソースプログラムで規定されている各ソースコードを順次実行することにより行われる。その中で、例えば、S44の設定キーの状態判定処理は、図69A中のソースコード「BITQ 7,(.LOW.(wIBUF+4))」により実行され、S47のエラーカウントリレーをオン状態にセットする処理は、図69A中のソースコード「SETQ 1,(.LOW.wECRREQ)」により実行される。   In the present embodiment, the setting change confirmation process is performed as described above. The processes of S44 to S47 during the setting change confirmation process described above are performed by the main CPU 101 sequentially executing each source code defined by the source program of FIG. 69A. Among them, for example, the setting key state determination process in S44 is executed by the source code “BITQ 7, (.LOW. (WIBUF + 4))” in FIG. 69A, and sets the error count relay in S47 to the ON state. The processing is executed by the source code “SETQ 1, (.LOW.wECRREQ)” in FIG. 69A.

「BITQ」命令及び「SETQ」命令はともに、Qレジスタ(拡張レジスタ)を用いてアドレス指定を行うメインCPU101専用命令コードである。   Both the “BITQ” instruction and the “SETQ” instruction are instruction codes dedicated to the main CPU 101 for performing addressing using the Q register (extension register).

ソースプログラム上において、例えば、ソースコード「BITQ b,(k)」が実行されると、Qレジスタの格納データ(上位側アドレス値)と、1バイトの整数値k(直値:下位側アドレス値)とで指定されるアドレスのメモリのビットbがチェックされ、該ビットbに「1」が格納されていれば、フラグ・レジスタFのゼロフラグ(ビット6:図11参照)に「0」がセットされ、該ビットbに「0」が格納されていれば、フラグ・レジスタFのゼロフラグ(所定のビット領域)に「1」がセットされる。それゆえ、図69A中のソースコード「BITQ 7,(.LOW.(wIBUF+4))」が実行されると、Qレジスタの格納データと、整数値「.LOW.(wIBUF+4)」とで指定されるアドレスのメモリのビット7がチェックされ、該ビット7に「1」が格納されていれば、フラグ・レジスタFのゼロフラグに「0」がセットされ、該ビット7に「0」が格納されていれば、フラグ・レジスタFのゼロフラグに「1」がセットされる。   For example, when the source code “BITQ b, (k)” is executed on the source program, data stored in the Q register (upper address value) and 1-byte integer value k (direct value: lower address value) ) Is checked, and if the bit b stores “1”, the zero flag (bit 6: see FIG. 11) of the flag register F is set to “0”. If “0” is stored in the bit b, “1” is set in the zero flag (predetermined bit area) of the flag register F. Therefore, when the source code “BITQ 7, (.LOW. (WIBUF + 4))” in FIG. 69A is executed, it is specified by the data stored in the Q register and the integer value “.LOW. (WIBUF + 4)”. Bit 7 of the address memory is checked, and if "1" is stored in bit 7, "0" is set in the zero flag of flag register F, and "0" is stored in bit 7 In this case, “1” is set in the zero flag of the flag register F.

また、ソースプログラム上において、例えば、ソースコード「SETQ b,(k)」が実行されると、Qレジスタの格納データ(上位側アドレス値)と、1バイトの整数値k(直値:下位側アドレス値)とで指定されるアドレスのメモリのビットbに「1」がセットされる。それゆえ、図69A中のソースコード「SETQ 1,(.LOW.wECRREQ)」が実行されると、Qレジスタの格納データと、整数値「.LOW.wECRREQ」とで指定されるアドレスのメモリのビット1に「1」がセットされる。   For example, when the source code “SETQ b, (k)” is executed on the source program, data stored in the Q register (upper address value) and 1-byte integer value k (direct value: lower side) "1" is set in the bit b of the memory at the address specified by (address value). Therefore, when the source code “SETQ 1, (.LOW.wECRRREQ)” in FIG. 69A is executed, the data stored in the Q register and the memory at the address specified by the integer value “.LOW.wECRRREQ” are stored. Bit 1 is set to “1”.

すなわち、本実施形態の設定変更確認処理では、上述のようなQレジスタ(拡張レジスタ)を用いた各種メインCPU101専用命令コードが使用されており、これらのメインCPU101専用命令コードの使用により、直値で、メインROM102、メインRAM103やメモリーマップI/Oにアクセスすることができる。この場合、アドレス設定に係る命令コードを省略することができ、その分、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102の空き容量を増やすことが可能となるとともに、処理の高速化も図ることができる。   That is, in the setting change confirmation process of the present embodiment, various main CPU 101 dedicated instruction codes using the Q register (extended register) as described above are used, and by using these main CPU 101 dedicated instruction codes, a direct value is obtained. Thus, the main ROM 102, the main RAM 103, and the memory map I / O can be accessed. In this case, the instruction code relating to the address setting can be omitted, and the capacity of the source program (usage capacity of the main ROM 102) can be reduced correspondingly. As a result, in the present embodiment, it is possible to increase the free space of the main ROM 102 and to increase the processing speed.

また、上述した設定変更確認処理中のS46の設定変更/設定確認開始時に行う設定変更コマンド(初期化コマンド)の生成格納処理は、メインCPU101が図69A中の「CALLF」命令を実行することにより行われ、上述したS57の設定変更/設定確認終了時に行う設定変更コマンド(初期化コマンド)の生成格納処理は、メインCPU101が図69B中の「CALLF」命令を実行することにより行われる。なお、「CALLF」命令もまた、メインCPU101専用命令コードである。   In addition, the setting change command (initialization command) generation / storage process performed at the start of the setting change / setting check in S46 during the setting change checking process described above is performed by the main CPU 101 executing the “CALLF” instruction in FIG. 69A. The generation / storage processing of the setting change command (initialization command) performed at the end of the setting change / setting confirmation in S57 described above is performed by the main CPU 101 executing the “CALLF” instruction in FIG. 69B. The “CALLF” instruction is also a dedicated instruction code for the main CPU 101.

ソースプログラム上において、例えば、ソースコード「CALLF mn」が実行されると、現在のPCレジスタ(プログラム・カウンタPC:図11参照)の値(格納データ)がスタックポインタ(SP)で指定されているメモリに保存され、スタックポインタが−2更新され、「mn」がPCレジスタに格納されて、「mn」で指定されているアドレスに処理がジャンプする。ただし、「CALLF」命令は、2バイト命令であり、ジャンプできるアドレス範囲は、0000H〜11FFHの範囲となる。それゆえ、例えば、図69A中のソースコード「CALLF SB_PCINIT_00」が実行されると、現在のPCレジスタの値がスタックポインタ(SP)で指定されているメモリに保存され、スタックポインタが−2更新され、「SB_PCINIT_00」のアドレスがPCレジスタに格納されて、「SB_PCINIT_00」で指定されているアドレスに処理がジャンプする。   For example, when the source code “CALLF mn” is executed on the source program, the value (stored data) of the current PC register (program counter PC: see FIG. 11) is designated by the stack pointer (SP). The data is saved in the memory, the stack pointer is updated by -2, "mn" is stored in the PC register, and the process jumps to the address specified by "mn". However, the “CALLF” instruction is a 2-byte instruction, and an address range that can be jumped is a range of 0000H to 11FFH. Therefore, for example, when the source code “CALLF SB_PCINIT_00” in FIG. 69A is executed, the current PC register value is saved in the memory specified by the stack pointer (SP), and the stack pointer is updated by −2. The address of “SB_PCINIT_00” is stored in the PC register, and the process jumps to the address specified by “SB_PCINIT_00”.

なお、本実施形態では、「CALLF」命令と同種の命令コードとして、「CALL」命令と呼ばれる命令コードも用意されている。そして、ソースプログラム上において、例えば、ソースコード「CALL mn」が実行されると、「CALLF」命令と同様に、現在のPCレジスタ(プログラム・カウンタPC:図11参照)の値(格納データ)がスタックポインタ(SP)で指定されているメモリに保存され、スタックポインタが−2更新され、「mn」がPCレジスタに格納されて、「mn」で指定されているアドレスに処理がジャンプする。ただし、「CALL」命令は、3バイト命令であり、ジャンプできるアドレス範囲が、「CALLF」命令のそれと異なり、ジャンプできるアドレス範囲は、0000H〜FFFFHの範囲である。なお、「CALLF」命令は、「CALL」命令に比べてバイト数の少ない命令コードであるので、ソースプログラムの容量(メインROM102の使用容量)を低減することができるとともに、処理の効率化も図ることができる。   In the present embodiment, an instruction code called a “CALL” instruction is also prepared as an instruction code of the same type as the “CALLF” instruction. For example, when the source code “CALL mn” is executed on the source program, the value (stored data) of the current PC register (program counter PC: see FIG. 11) is stored as in the “CALLF” instruction. The data is stored in the memory designated by the stack pointer (SP), the stack pointer is updated by -2, "mn" is stored in the PC register, and the process jumps to the address designated by "mn". However, the “CALL” instruction is a 3-byte instruction, and the address range that can be jumped is different from that of the “CALLF” instruction, and the address range that can be jumped is the range of 0000H to FFFFH. Since the “CALLF” instruction is an instruction code having a smaller number of bytes than the “CALL” instruction, the capacity of the source program (usable capacity of the main ROM 102) can be reduced and the processing efficiency can be improved. be able to.

また、本実施形態の設定変更確認処理では、図69A及び69Bに示すように、S46の「CALLF」命令で指定するジャンプ先のアドレス「SB_PCINIT_00」は、S57の「CALLF」命令で指定するジャンプ先のアドレスと同じである。すなわち、本実施形態では、設定変更時(遊技機起動時)、設定確認開始時(通常動作中)及び設定確認終了時に副制御回路200に送信する設定変更コマンド(初期化コマンド)の生成格納処理を実行するためのソースプログラムが、互いに同じであり、S46及びS57の両処理において用いられる、設定変更コマンド生成格納処理のソースプログラムが共有化(モジュール化)されている。   Further, in the setting change confirmation processing of this embodiment, as shown in FIGS. 69A and 69B, the jump destination address “SB_PCINIT_00” designated by the “CALLF” instruction in S46 is the jump destination designated by the “CALLF” instruction in S57. Is the same address as That is, in the present embodiment, a setting change command (initialization command) generation and storage process to be transmitted to the sub-control circuit 200 at the time of setting change (when a gaming machine is started), at the time of setting check start (during normal operation), and at the end of setting check Are the same as each other, and the source program of the setting change command generation / storage process used in both the processes of S46 and S57 is shared (modularized).

この場合、S46及びS57の両処理において、それぞれ別個に設定変更コマンド生成格納処理のソースプログラムを設ける必要が無くなるので、その分、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることが可能になる。   In this case, since it is not necessary to provide a source program for the setting change command generation / storage process separately in both the processes of S46 and S57, the capacity of the source program (the capacity of the main ROM 102) can be reduced accordingly. . As a result, in the present embodiment, it is possible to secure (increase) the free space in the main ROM 102, and it is possible to improve the gameability by utilizing the increased free space.

[設定変更コマンド生成格納処理]
次に、図70及び図71を参照して、設定変更確認処理(図68参照)中のS46及びS57で行う設定変更コマンド生成格納処理について説明する。なお、図70は、設定変更コマンド生成格納処理の手順を示すフローチャートであり、図71は、設定変更コマンド生成格納処理を実行するためのソースプログラムの一例を示す図である。
[Setting change command generation and storage processing]
Next, the setting change command generation / storage process performed in S46 and S57 in the setting change confirmation process (see FIG. 68) will be described with reference to FIGS. 70 is a flowchart showing the procedure of the setting change command generation / storage process, and FIG. 71 is a diagram showing an example of a source program for executing the setting change command generation / storage process.

まず、メインCPU101は、設定値(1〜6)の情報をEレジスタにセットする(S61)。次いで、メインCPU101は、RT状態の情報をCレジスタにセットする(S62)。次いで、メインCPU101は、設定変更コマンドのコマンド種別情報(02H)をAレジスタにセットする(S63)。   First, the main CPU 101 sets information of setting values (1 to 6) in the E register (S61). Next, the main CPU 101 sets RT state information in the C register (S62). Next, the main CPU 101 sets the command type information (02H) of the setting change command in the A register (S63).

次いで、メインCPU101は、通信データ格納処理を行う(S64)。この処理では、メインCPU101は、S61〜S63で各レジスタにセットされた情報と、S46又はS57(図68参照)でDレジスタにセットされた情報(設定ステータスである設定変更開始/設定変更終了/設定確認開始/設定確認終了)とを用いて、設定変更コマンドデータを生成し、該生成されたコマンドデータを通信データ格納領域に保存する。なお、通信データ格納処理の詳細については、後述の図72を参照しながら後で説明する。   Next, the main CPU 101 performs communication data storage processing (S64). In this processing, the main CPU 101 determines the information set in each register in S61 to S63 and the information set in the D register in S46 or S57 (see FIG. 68) (setting change start / setting change end / setting status). The setting change command data is generated using the setting confirmation start / setting confirmation end), and the generated command data is stored in the communication data storage area. Details of the communication data storage process will be described later with reference to FIG. 72 described later.

S64の処理後、メインCPU101は、設定変更コマンド生成格納処理を終了する。なお、設定変更確認処理(図68参照)中のS46で行う設定変更コマンド生成格納処理を終了する際には、メインCPU101は、S64の処理後、処理を設定変更確認処理(図68参照)のS47の処理に移す。また、設定変更確認処理(図68参照)中のS57で行う設定変更コマンド生成格納処理を終了する際には、メインCPU101は、S64の処理後、設定変更コマンド生成格納処理を終了するとともに、設定変更確認処理(図68参照)も終了する。   After the process of S64, the main CPU 101 ends the setting change command generation / storage process. When ending the setting change command generation / storage process performed in S46 during the setting change confirmation process (see FIG. 68), the main CPU 101 executes the process of the setting change confirmation process (see FIG. 68) after the process in S64. The process proceeds to S47. Further, when ending the setting change command generation / storage process performed in S57 during the setting change confirmation process (see FIG. 68), the main CPU 101 ends the setting change command generation / storage process after the process of S64 and sets the setting. The change confirmation process (see FIG. 68) is also terminated.

本実施形態では、上述のようにして設定変更コマンド生成格納処理が行われる。なお、上述した設定変更コマンド生成格納処理は、メインCPU101が、図71のソースプログラムで規定されている各ソースコードを順次実行することにより行われる。   In the present embodiment, the setting change command generation / storage process is performed as described above. The setting change command generation / storage process described above is performed by the main CPU 101 sequentially executing each source code defined by the source program of FIG.

上述のように、設定変更コマンド生成格納処理では、設定変更コマンド生成格納処理が実行される直前に設定ステータスが通信パラメータ4としてDレジスタに格納され、設定変更コマンド生成格納処理の実行中に設定値が通信パラメータ3としてEレジスタに格納され、RT情報が通信パラメータ5としてCレジスタに格納される。すなわち、設定変更コマンド(初期化コマンド)を構成する通信パラメータ1〜5のうち、通信パラメータ3〜5は副制御回路200側で使用(解析)される通信パラメータ(使用パラメータ)であり、これらの通信パラメータには新たな情報がセットされる。一方、設定変更コマンド(初期化コマンド)を構成するその他の通信パラメータ1及び2は、副制御回路200側で使用(解析)されない通信パラメータ(未使用パラメータ)であり、通信パラメータ1及び2に対しては、現時点でLレジスタ及びHレジスタにそれぞれ格納されている値がセットされる。それゆえ、設定変更コマンド(初期化コマンド)送信時における通信パラメータ1及び2の値は不定値となる。この場合、設定変更コマンドのサム値(BCC)を送信毎に不定値にすることができ、ゴト等の不正行為を抑制することができる。   As described above, in the setting change command generation / storage process, the setting status is stored in the D register as the communication parameter 4 immediately before the setting change command generation / storage process is executed, and the setting value is set during the execution of the setting change command generation / storage process. Is stored in the E register as communication parameter 3, and RT information is stored in the C register as communication parameter 5. That is, among the communication parameters 1 to 5 constituting the setting change command (initialization command), the communication parameters 3 to 5 are communication parameters (use parameters) used (analyzed) on the sub-control circuit 200 side. New information is set in the communication parameter. On the other hand, the other communication parameters 1 and 2 constituting the setting change command (initialization command) are communication parameters (unused parameters) that are not used (analyzed) on the sub-control circuit 200 side. Therefore, the values stored in the L register and the H register at the present time are set, respectively. Therefore, the values of the communication parameters 1 and 2 when the setting change command (initialization command) is transmitted are undefined values. In this case, the sum value (BCC) of the setting change command can be set to an indefinite value for each transmission, and illegal acts such as goto can be suppressed.

[通信データ格納処理]
次に、図72及び図73を参照して、例えば、設定変更コマンド生成格納処理(図70参照)中のS64で行う通信データ格納処理について説明する。なお、通信データ格納処理は、設定変更コマンド生成時だけでなく、他のコマンド生成時にも実行される。図72は、通信データ格納処理の手順を示すフローチャートであり、図73は、通信データ格納処理中のS71〜S76の処理を実行するためのソースプログラムの一例を示す図である。
[Communication data storage processing]
Next, with reference to FIGS. 72 and 73, for example, the communication data storage process performed in S64 in the setting change command generation / storage process (see FIG. 70) will be described. Note that the communication data storage process is executed not only when the setting change command is generated but also when other commands are generated. FIG. 72 is a flowchart showing a procedure of the communication data storage process, and FIG. 73 is a diagram showing an example of a source program for executing the processes of S71 to S76 during the communication data storage process.

まず、メインCPU101は、Aレジスタにセットされているデータを通信コマンド種別のデータとして、メインRAM103内の通信データ一時格納領域(不図示)に格納する(S71)。次いで、メインCPU101は、Hレジスタ及びLレジスタにセットされているデータを、それぞれ通信コマンドのパラメータ1及び2として、メインRAM103内の通信データ一時格納領域(所定の格納領域)に格納する(S72)。   First, the main CPU 101 stores the data set in the A register as communication command type data in a communication data temporary storage area (not shown) in the main RAM 103 (S71). Next, the main CPU 101 stores the data set in the H register and the L register in the communication data temporary storage area (predetermined storage area) in the main RAM 103 as communication command parameters 1 and 2, respectively (S72). .

次いで、メインCPU101は、Dレジスタ及びEレジスタにセットされているデータを、それぞれ通信コマンドのパラメータ3及び4として、メインRAM103内の通信データ一時格納領域に格納する(S73)。次いで、メインCPU101は、Bレジスタ及びCレジスタにセットされているデータを、それぞれ通信コマンドのパラメータ5及びRT状態のデータとして、メインRAM103内の通信データ一時格納領域に格納する(S74)。   Next, the main CPU 101 stores the data set in the D register and E register as communication command parameters 3 and 4 in the communication data temporary storage area in the main RAM 103 (S73). Next, the main CPU 101 stores the data set in the B register and the C register in the communication data temporary storage area in the main RAM 103 as the communication command parameter 5 and the RT state data, respectively (S74).

次いで、メインCPU101は、Aレジスタ〜Lレジスタにセットされているデータ値から通信コマンドのBCCデータ(サム値)を生成する(S75)。次いで、メインCPU101は、生成したBCCデータをメインRAM103内の通信データ一時格納領域に格納する(S76)。   Next, the main CPU 101 generates BCC data (sum value) of the communication command from the data values set in the A register to the L register (S75). Next, the main CPU 101 stores the generated BCC data in a communication data temporary storage area in the main RAM 103 (S76).

S76の処理後、メインCPU101は、メインRAM103内の通信データ格納領域に空きがあるか否かを判別する(S77)。なお、本実施形態では、通信データ格納領域に最大9個のコマンドデータが格納可能である(後述の図75B参照)。   After the process of S76, the main CPU 101 determines whether or not there is an empty communication data storage area in the main RAM 103 (S77). In the present embodiment, a maximum of nine command data can be stored in the communication data storage area (see FIG. 75B described later).

S77において、メインCPU101が、通信データ格納領域に空きがないと判別したとき(S77がNO判定の場合)、メインCPU101は、通信データ格納処理を終了するとともに、例えば、設定変更コマンド生成格納処理(図70参照)も終了する。   In S77, when the main CPU 101 determines that there is no free space in the communication data storage area (when S77 is NO), the main CPU 101 ends the communication data storage process and, for example, a setting change command generation storage process ( The process also ends (see FIG. 70).

一方、S77において、メインCPU101が、通信データ格納領域に空きがあると判別したとき(S77がYES判定の場合)、メインCPU101は、上述したS71〜S76の処理により通信データ一時格納領域に格納された通信データを通信コマンドデータとして、通信データ格納領域に格納する(S78)。   On the other hand, when the main CPU 101 determines in S77 that the communication data storage area is free (when S77 is YES), the main CPU 101 is stored in the communication data temporary storage area by the processes of S71 to S76 described above. The communication data is stored in the communication data storage area as communication command data (S78).

次いで、メインCPU101は、通信データポインタ更新処理を行う(S79)。この処理では、メインCPU101は、主に、通信データ格納領域内における通信データの格納アドレスを示す通信データポインタの更新処理を行う。なお、通信データポインタ更新処理の詳細については、後述の図74を参照しながら後で説明する。   Next, the main CPU 101 performs communication data pointer update processing (S79). In this process, the main CPU 101 mainly performs a process of updating a communication data pointer indicating a storage address of communication data in the communication data storage area. Details of the communication data pointer update process will be described later with reference to FIG. 74 described later.

そして、S79の処理後、メインCPU101は、通信データ格納処理を終了するとともに、例えば、設定変更コマンド生成格納処理(図70参照)も終了する。   Then, after the process of S79, the main CPU 101 ends the communication data storage process and also ends the setting change command generation / storage process (see FIG. 70), for example.

本実施形態では、上述のようにして通信データ格納処理が行われる。なお、上述した通信データ格納処理中のS71〜S76の処理は、メインCPU101が、図73のソースプログラムで規定されている各ソースコードを順次実行することにより行われる。そして、この一連の処理において、コマンドデータに含まれる、通信コマンドの種別データ、各種通信パラメータ、遊技状態フラグデータ及びBCCデータの格納処理は、図73に示すように、ソースプログラム上では、Qレジスタ(拡張レジスタ)を用いてアドレス指定を行うメインCPU101専用命令コードである、「LDQ」命令を用いて実行される。   In the present embodiment, the communication data storage process is performed as described above. Note that the processing of S71 to S76 during the above-described communication data storage processing is performed by the main CPU 101 sequentially executing each source code defined by the source program of FIG. In this series of processes, the storage process of the communication command type data, various communication parameters, gaming state flag data, and BCC data included in the command data is performed in the Q register on the source program as shown in FIG. It is executed using an “LDQ” instruction, which is a dedicated instruction code for the main CPU 101 that performs addressing using (extension register).

具体的には、ソースコード「LDQ (.LOW.(wPDT_TMP+0)),A」の実行により、Aレジスタに格納された通信コマンドの種別データが、Qレジスタの格納データ(上位側アドレス値)と1バイトの整数値「.LOW.(wPDT_TMP+0)」(下位側アドレス値)とで指定されたアドレスの通信データ一時格納領域に格納される。また、ソースコード「LDQ (.LOW.(wPDT_TMP+1)),HL」の実行により、Lレジスタに格納された通信パラメータ1が、Qレジスタの格納データと1バイトの整数値「.LOW.(wPDT_TMP+1)」とで指定されたアドレスの通信データ一時格納領域に格納され、Hレジスタに格納された通信パラメータ2が、その次のアドレスの通信データ一時格納領域に格納される。また、ソースコード「LDQ (.LOW.(wPDT_TMP+3)),DE」の実行により、Eレジスタに格納された通信パラメータ3が、Qレジスタの格納データと1バイトの整数値「.LOW.(wPDT_TMP+3)」とで指定されたアドレスの通信データ一時格納領域に格納され、Dレジスタに格納された通信パラメータ4が、その次のアドレスの通信データ一時格納領域に格納される。そして、ソースコード「LDQ (.LOW.(wPDT_TMP+5)),BC」の実行により、Cレジスタに格納された通信パラメータ5が、Qレジスタの格納データと1バイトの整数値「.LOW.(wPDT_TMP+5)」とで指定されたアドレスの通信データ一時格納領域に格納され、Bレジスタに格納された遊技状態フラグデータが、その次のアドレスの通信データ一時格納領域に格納される。   Specifically, when the source code “LDQ (.LOW. (WPDT_TMP + 0)), A” is executed, the type data of the communication command stored in the A register becomes the stored data (upper address value) of the Q register and 1 It is stored in the communication data temporary storage area at the address specified by the integer value “.LOW. (WPDT_TMP + 0)” (lower address value). Further, when the source code “LDQ (.LOW. (WPDT_TMP + 1)), HL” is executed, the communication parameter 1 stored in the L register is changed to the data stored in the Q register and the 1-byte integer value “.LOW. (WPDT_TMP + 1)”. The communication parameter 2 stored in the communication data temporary storage area at the address designated by "" and stored in the H register is stored in the communication data temporary storage area at the next address. In addition, when the source code “LDQ (.LOW. (WPDT_TMP + 3)), DE” is executed, the communication parameter 3 stored in the E register is stored in the Q register and the integer value “.LOW. (WPDT_TMP + 3) in 1 byte. The communication parameter 4 stored in the communication data temporary storage area of the address designated by “” and stored in the D register is stored in the communication data temporary storage area of the next address. Then, by executing the source code “LDQ (.LOW. (WPDT_TMP + 5)), BC”, the communication parameter 5 stored in the C register is stored in the Q register and the 1-byte integer value “.LOW. (WPDT_TMP + 5)”. The gaming state flag data stored in the communication data temporary storage area of the address designated by “B” and stored in the B register is stored in the communication data temporary storage area of the next address.

さらに、通信データ格納処理でセットされたコマンドデータのサム値となるBCCデータは、一連のソースコード「ADD(加算命令コード) A,H」〜「ADD A,B」の実行により算出され、Aレジスタに格納される。そして、ソースコード「LDQ (.LOW.(wPDT_TMP+7)),A」の実行により、Aレジスタに格納されたBCCデータが、Qレジスタの格納データと1バイトの整数値「.LOW.(wPDT_TMP+7)」とで指定されたアドレスの通信データ一時格納領域に格納される。   Further, the BCC data serving as the sum value of the command data set in the communication data storing process is calculated by executing a series of source codes “ADD (addition instruction code) A, H” to “ADD A, B”. Stored in a register. Then, by executing the source code “LDQ (.LOW. (WPDT_TMP + 7)), A”, the BCC data stored in the A register becomes the stored data in the Q register and the 1-byte integer value “.LOW. (WPDT_TMP + 7)”. And stored in the communication data temporary storage area at the address specified by.

上述のように、本実施形態では、1パケット(8バイト)の通信データ(コマンドデータ)を作成する際に、各種パラメータをレジスタから転送して通信データ一時格納領域(通信バッファ)に格納する。このようなコマンドデータの作成手法では、コマンド生成時に各レジスタに格納されているデータがそのままコマンドデータの各種パラメータとして通信データ一時格納領域に格納される。それゆえ、未使用パラメータを含むコマンドデータを作成した時には、作成時毎に、未使用パラメータの値が不定値となる。この場合、同じ種別のコマンドデータあり、かつ、使用パラメータの値が同一であっても、コマンド作成毎に、コマンドデータのサム値(BCCデータ)が可変可能となる。また、本実施形態では、誤り符号の一つであるサム値の計算をADD(加算命令コード)により算出したが、加算命令コードに換えて、SUB(減算命令コード)、XOR(排他的論理和命令コード)により誤り符号を算出しても同様の効果が得られる。さらに、メインCPU101専用命令である、MUL(乗算命令コード)又はDIV(除算命令コード)を使用して誤り符号を算出しても同様の効果が得られる。   As described above, in this embodiment, when one packet (8 bytes) of communication data (command data) is created, various parameters are transferred from the register and stored in a communication data temporary storage area (communication buffer). In such a command data creation method, data stored in each register at the time of command generation is directly stored in the communication data temporary storage area as various parameters of the command data. Therefore, when command data including an unused parameter is created, the value of the unused parameter becomes an indefinite value every time it is created. In this case, even if there is command data of the same type and the value of the use parameter is the same, the command data sum value (BCC data) can be changed every time the command is created. In this embodiment, the sum value, which is one of the error codes, is calculated by ADD (addition instruction code). However, instead of the addition instruction code, SUB (subtraction instruction code), XOR (exclusive OR) The same effect can be obtained by calculating the error code using the instruction code. Further, the same effect can be obtained by calculating an error code using MUL (multiplication instruction code) or DIV (division instruction code), which is a dedicated instruction for the main CPU 101.

それゆえ、本実施形態では、未使用パラメータを不定値とすることにより、通信データの解析を困難にしてゴト等の不正行為を抑止することができるとともに、不必要なゴト対策処理を加える必要がないため、ゴト対策処理の追加による、主制御回路90のプログラム容量の圧迫を抑制することができる。   Therefore, in this embodiment, by setting the unused parameter to an indefinite value, it is possible to make it difficult to analyze the communication data and suppress illegal acts such as goto, and it is necessary to add unnecessary goth countermeasure processing. Therefore, it is possible to suppress the compression of the program capacity of the main control circuit 90 due to the addition of the anti-going process.

[通信データポインタ更新処理]
次に、図74及び図75を参照して、通信データ格納処理(図72参照)中のS79で行う通信データポインタ更新処理について説明する。なお、図74は、通信データポインタ更新処理の手順を示すフローチャートであり、図75Aは、通信データポインタ更新処理を実行するためのソースプログラムの一例を示す図であり、図75Bは、通信データポインタ更新処理のソースプログラム上で実際にセットされる通信データ格納領域の構成を示す図である。
[Communication data pointer update processing]
Next, with reference to FIGS. 74 and 75, the communication data pointer update process performed in S79 during the communication data storage process (see FIG. 72) will be described. 74 is a flowchart showing a procedure of the communication data pointer update process, FIG. 75A is a diagram showing an example of a source program for executing the communication data pointer update process, and FIG. 75B is a communication data pointer. It is a figure which shows the structure of the communication data storage area | region actually set on the source program of an update process.

まず、メインCPU101は、現在、セットされている通信データポインタの値を取得する(S81)。   First, the main CPU 101 acquires the value of the currently set communication data pointer (S81).

次いで、メインCPU101は、通信データポインタの値を1パケット分(8バイト)加算更新する(S82)。なお、この処理において、更新後の通信データポインタの値が、通信データ格納領域(図75B参照)の上限サイズ以上となる場合には、メインCPU101は、更新後の通信データポインタの値を「0」にセットし、これにより、通信データ格納領域に格納されているコマンドデータを全て無効にする(破棄した状態と同様の状態にする)。   Next, the main CPU 101 adds and updates the value of the communication data pointer for one packet (8 bytes) (S82). In this process, when the updated communication data pointer value is equal to or larger than the upper limit size of the communication data storage area (see FIG. 75B), the main CPU 101 sets the updated communication data pointer value to “0”. Thus, all the command data stored in the communication data storage area are invalidated (the state is the same as the discarded state).

本実施形態では、1回の送信動作で送信されるデータ量(1パケット)は8バイトである。すなわち、本実施形態では、一つの送信動作で一つのコマンドデータを送信することができる。また、本実施形態では、通信データ格納領域に最大9個のコマンドデータを格納可能であるので(図75B参照)、通信データ格納領域の上限サイズは、72バイト(=8バイト×9)となる。それゆえ、本実施形態では、通信データポインタの範囲を「0」〜「71」とし、S82の処理において、更新後(通信データポインタを+8更新した場合)の通信データポインタの値が「71(上限値)」を超えるような値となる場合には、更新後の通信データポインタの値を「0」にセットして(通信データの格納先のアドレスを先頭アドレスに戻して)、通信データ格納領域に格納されているコマンドデータを全て無効にする(破棄した状態と同様の状態にする)。なお、通信データポインタの値を「0」にセットすると、次にコマンドデータを通信データ格納領域に格納する場合には、通信データ格納領域の先頭アドレスから格納されるので、その前に格納されていたコマンドデータは新たなコマンドデータで上書きされることになる。それゆえ、本実施形態では、通信データポインタの値が「71(上限値)」を超えた場合に、通信データ格納領域を初期化(クリア)する必要はない。   In the present embodiment, the amount of data (one packet) transmitted in one transmission operation is 8 bytes. That is, in this embodiment, one command data can be transmitted by one transmission operation. In the present embodiment, since a maximum of nine command data can be stored in the communication data storage area (see FIG. 75B), the upper limit size of the communication data storage area is 72 bytes (= 8 bytes × 9). . Therefore, in this embodiment, the range of the communication data pointer is set to “0” to “71”, and the value of the communication data pointer after the update (when the communication data pointer is updated by +8) is “71 ( If the value exceeds the upper limit value), set the updated communication data pointer value to “0” (return the communication data storage destination address to the top address) and store the communication data. Invalidate all command data stored in the area (similar to the discarded state). If the value of the communication data pointer is set to “0”, the next time command data is stored in the communication data storage area, it is stored from the start address of the communication data storage area. The command data is overwritten with new command data. Therefore, in this embodiment, it is not necessary to initialize (clear) the communication data storage area when the value of the communication data pointer exceeds “71 (upper limit value)”.

そして、S82の処理後、メインCPU101は、通信データポインタ更新処理を終了するとともに、通信データ格納処理(図72参照)も終了する。   After the process of S82, the main CPU 101 ends the communication data pointer update process and also ends the communication data storage process (see FIG. 72).

本実施形態では、上述のようにして通信データポインタ更新処理が行われる。そして、上述した通信データポインタ更新処理は、メインCPU101が、図75Aのソースプログラムで規定されている各ソースコードを順次実行することにより行われる。その中で、S82の通信データポインタの更新処理は、図75A中の「ADD」命令及び「ICPLD」命令(所定の更新命令)により実行されるが、この「ICPLD」命令もまた、メインCPU101専用命令コードである。   In the present embodiment, the communication data pointer update process is performed as described above. The communication data pointer update process described above is performed by the main CPU 101 sequentially executing each source code defined by the source program of FIG. 75A. Among them, the communication data pointer update processing in S82 is executed by the “ADD” instruction and the “ICPLD” instruction (predetermined update instruction) in FIG. 75A. This “ICPLD” instruction is also dedicated to the main CPU 101. Instruction code.

ソースプログラム上において、例えば、ソースコード「ICPLD A,n」が実行されると、Aレジスタの内容(格納データ)と整数nとが比較され、Aレジスタの内容が整数n未満である場合には、Aレジスタの内容に「1」が加算され、Aレジスタの内容が整数n以上である場合には、Aレジスタに「0」がセットされる。   In the source program, for example, when the source code “ICPLD A, n” is executed, the content (stored data) of the A register is compared with the integer n, and the content of the A register is less than the integer n. When “1” is added to the contents of the A register and the contents of the A register are equal to or greater than the integer n, “0” is set in the A register.

それゆえ、S82の通信データポインタの更新処理を実行する場合、図75Aのソースプログラム上では、まず、ソースコード「ADD A,7」が実行され、Aレジスタの内容(更新前の通信データポインタの値)に「7」が加算され、該加算結果がAレジスタに格納される。次いで、ソースコード「ICPLD A,71」が実行され、Aレジスタの内容(7加算後の通信データポインタの値)と整数「71」とを比較し、Aレジスタの内容が整数「71」未満である場合には、Aレジスタの内容に「1」を加算し、Aレジスタの内容が整数「71」以上である場合には、Aレジスタに「0」をセットする。すなわち、S82の処理において、通信データポインタの値を+7更新したときに、更新後の通信データポインタの値が上限値「71」を超えるような場合には、通信データポインタをゼロクリアする処理(通信データの格納アドレスを通信データ格納領域の先頭アドレスに戻す処理)が行われる。一方、更新後の通信データポインタの値が上限値「71」を超えない場合には、「ICPLD」命令でさらに通信データポインタに「1」を加算することにより、トータルで通信データポインタの値を+8更新する。   Therefore, when the communication data pointer update process of S82 is executed, the source code “ADD A, 7” is first executed on the source program of FIG. 75A, and the contents of the A register (the communication data pointer before the update are updated). “7” is added to the value), and the addition result is stored in the A register. Next, the source code “ICPLD A, 71” is executed, and the content of the A register (the value of the communication data pointer after addition of 7) is compared with the integer “71”, and the content of the A register is less than the integer “71”. In some cases, “1” is added to the content of the A register, and when the content of the A register is equal to or greater than the integer “71”, “0” is set in the A register. That is, in the process of S82, when the value of the communication data pointer is updated by +7 and the updated communication data pointer value exceeds the upper limit “71”, the process of clearing the communication data pointer to zero (communication Processing for returning the data storage address to the start address of the communication data storage area is performed. On the other hand, if the updated communication data pointer value does not exceed the upper limit value “71”, “1” is further added to the communication data pointer by the “ICPLD” instruction, so that the communication data pointer value is totaled. Update +8.

上述のように、本実施形態では、通信データポインタ更新処理において、一つの「ICPLD」命令コード(送信バッファの上限判定命令と、判断分岐命令とが一体になっている命令コード)により、通信データポインタの更新(1加算)処理、更新後の通信データポインタの判定チェック処理及び通信データポインタのクリア処理をまとめて実行することができる。この場合、各処理を別個に実行するための命令コードを設ける必要がなくなる。例えば、更新後の通信データポインタの値がその上限値「71」を超えるか否かの判断分岐命令コードを省略することができる。   As described above, in this embodiment, in the communication data pointer update process, communication data is updated by one “ICPLD” instruction code (an instruction code in which a transmission buffer upper limit determination instruction and a determination branch instruction are integrated). The pointer update (addition of 1) process, the updated communication data pointer determination check process, and the communication data pointer clear process can be executed together. In this case, there is no need to provide an instruction code for executing each process separately. For example, it is possible to omit the branch instruction code for determining whether or not the value of the updated communication data pointer exceeds the upper limit “71”.

それゆえ、通信データポインタ更新処理等において、メインCPU101専用の「ICPLD」命令コードを用いることにより、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることが可能になる。   Therefore, by using the “ICPLD” instruction code dedicated to the main CPU 101 in the communication data pointer update processing or the like, the capacity of the source program (the capacity used by the main ROM 102) can be reduced. As a result, in the present embodiment, it is possible to secure (increase) the free space in the main ROM 102, and it is possible to improve the gameability by utilizing the increased free space.

[電断時(外部)処理]
次に、メインCPU101の制御により行われるパチスロ1の電断時(外部)処理を、図76を参照して説明する。図76は、電断時(外部)処理の手順を示すフローチャートである。なお、図76に示す電断時(外部)処理は、電源管理回路93が、マイクロプロセッサ91に供給される電源電圧の低下(電断)を検知した際に、電断検知信号をマイクロプロセッサ91の「XINT」端子に出力し、これにより、マイクロプロセッサ91の割込みコントローラ112からメインCPU101に出力される割込要求信号に基づいて、実行される。
[Power failure (external) processing]
Next, the process at the time of power interruption (external) of the pachislot 1 performed under the control of the main CPU 101 will be described with reference to FIG. FIG. 76 is a flowchart showing a procedure of processing at the time of power interruption (external). 76, when the power supply management circuit 93 detects a decrease (power failure) in the power supply voltage supplied to the microprocessor 91, the power failure detection signal is sent to the microprocessor 91. And is executed based on the interrupt request signal output from the interrupt controller 112 of the microprocessor 91 to the main CPU 101.

まず、メインCPU101は、全てのレジスタにセットされているデータを退避させる(S91)。次いで、メインCPU101は、電断検知ポートにセットされているデータを読み込む(S92)。   First, the main CPU 101 saves data set in all registers (S91). Next, the main CPU 101 reads data set in the power interruption detection port (S92).

次いで、メインCPU101は、電断検知ポートがオン状態であるか否かを判別する(S93)。   Next, the main CPU 101 determines whether or not the power failure detection port is on (S93).

S93において、メインCPU101が、電断検知ポートがオン状態でないと判別したとき(S93がNO判定の場合)、メインCPU101は、割込処理許可をセットする(S94)。そして、S94の処理後、メインCPU101は、電断時(外部)処理を終了する。なお、S93がNO判定である場合に行われるこれらの処理は、電源管理回路93が瞬間的に電断を検知した場合等に発生する瞬停対策の処理に対応する。   In S93, when the main CPU 101 determines that the power interruption detection port is not in the on state (when S93 is NO), the main CPU 101 sets the interrupt processing permission (S94). Then, after the processing of S94, the main CPU 101 terminates the power interruption (external) processing. It should be noted that these processes performed when S93 is NO corresponds to the instantaneous power failure countermeasure process that occurs when the power management circuit 93 instantaneously detects a power interruption.

一方、S93において、メインCPU101が、電断検知ポートがオン状態であると判別したとき(S93がYES判定の場合)、メインCPU101は、メダル投入不可を設定し、ホッパー装置51の停止を設定する(S95)。   On the other hand, when the main CPU 101 determines in S93 that the power failure detection port is in the ON state (when S93 is YES), the main CPU 101 sets the medal insertion impossible and sets the stop of the hopper device 51. (S95).

次いで、メインCPU101は、現在セットされているスタックポインタ(SP)の値をメインRAM103内の遊技用RAM領域のスタックエリアに保存する(S96)。   Next, the main CPU 101 stores the value of the currently set stack pointer (SP) in the stack area of the game RAM area in the main RAM 103 (S96).

次いで、メインCPU101は、メインRAM103のチェックサム生成処理を行う(S97)。なお、この処理は、メインRAM103内の規定外作業領域(図12C参照)で行われる。また、このチェックサム生成処理で用いられるプログラムはメインROM102内の規定外エリアに格納されている(図12B参照)。なお、チェックサム生成処理の詳細については、後述の図77を参照しながら後で説明する。   Next, the main CPU 101 performs checksum generation processing of the main RAM 103 (S97). This process is performed in an unspecified work area (see FIG. 12C) in the main RAM 103. Further, the program used in the checksum generation process is stored in an unspecified area in the main ROM 102 (see FIG. 12B). Details of the checksum generation process will be described later with reference to FIG. 77 described later.

次いで、メインCPU101は、メインRAM103へのアクセス禁止を設定する(S98)。そして、S98の処理後、電源が停止するまで(電源電圧が、メインCPU101が動作できない電圧に達するまで)無限ループ処理が行われる。   Next, the main CPU 101 sets prohibition of access to the main RAM 103 (S98). Then, after the process of S98, an infinite loop process is performed until the power supply stops (until the power supply voltage reaches a voltage at which the main CPU 101 cannot operate).

[チェックサム生成処理(規定外)]
次に、図77及び図78を参照して、電断時(外部)処理(図76参照)中のS97で行うチェックサム生成処理について説明する。なお、図77は、チェックサム生成処理の手順を示すフローチャートであり、図78Aは、チェックサム生成処理を実行するためのソースプログラムの一例を示す図であり、図78Bは、チェックサム生成処理で実行されるスタックポインタの更新動作及びメインRAM103からレジスタへのデータの読み出し動作の様子を示す図である。
[Checksum generation processing (not specified)]
Next, with reference to FIGS. 77 and 78, the checksum generation processing performed in S97 during power interruption (external) processing (see FIG. 76) will be described. 77 is a flowchart showing the procedure of the checksum generation process, FIG. 78A is a diagram showing an example of a source program for executing the checksum generation process, and FIG. 78B is the checksum generation process. It is a figure which shows the mode of the update operation of the stack pointer performed, and the operation | movement of reading the data from the main RAM103 to a register | resistor.

まず、メインCPU101は、現在のスタックポインタ(SP)の値(遊技用RAM領域のスタックエリアの使用中アドレス)をメインRAM103の規定外RAM領域の規定外スタックエリアに保存する(S101)。次いで、メインCPU101は、スタックポインタに規定外スタックエリアのアドレスをセットする(S102)。次いで、メインCPU101は、RAMアドレス(規定外スタックエリアのアドレス)の上位側のアドレス値(F0H)をQレジスタにセットする(S103)。次いで、メインCPU101は、電断発生フラグを設定する(S104)。   First, the main CPU 101 stores the current stack pointer (SP) value (the in-use address of the stack area of the game RAM area) in the non-standard stack area of the non-standard RAM area of the main RAM 103 (S101). Next, the main CPU 101 sets the address of the non-standard stack area in the stack pointer (S102). Next, the main CPU 101 sets an upper address value (F0H) of the RAM address (non-standard stack area address) in the Q register (S103). Next, the main CPU 101 sets a power interruption occurrence flag (S104).

次いで、メインCPU101は、スタックポインタに、遊技用RAM領域内のサム値の計算開始アドレスをセットし、サム算出カウンタに、サム値の算出対象格納領域のバイト数を「2」で除算した値をセットする(S105)。なお、サム算出カウンタは、サム値算出の終了契機を判定するためのカウンタであり、メインRAM103に設けられる。そして、S105で設定されたサム算出カウンタが「0」になれば、メインRAM103の遊技用RAM領域のサム値算出処理を終了する。   Next, the main CPU 101 sets the calculation start address of the sum value in the game RAM area to the stack pointer, and sets the sum calculation counter to the value obtained by dividing the number of bytes in the storage area for the sum value calculation by “2”. Set (S105). The sum calculation counter is a counter for determining the end timing of the sum value calculation, and is provided in the main RAM 103. When the sum calculation counter set in S105 becomes “0”, the game RAM area sum value calculation process of the main RAM 103 ends.

次いで、メインCPU101は、HLレジスタを0クリア(値「0」をセット)する(S106)。この処理により、サム値の初期値「0」がセットされる。   Next, the main CPU 101 clears the HL register to 0 (sets the value “0”) (S106). By this process, the initial value “0” of the sum value is set.

次いで、メインCPU101は、「POP命令」(特定の命令)と呼ばれる命令コード(図78A中に記載のソースコード「POP DE」)を実行し、スタックポインタ(SP)にセットされたメインRAM103の格納領域のアドレスから2バイト分の領域のデータ(保存値)をDEレジスタに読み出す(S107)。   Next, the main CPU 101 executes an instruction code called “POP instruction” (specific instruction) (source code “POP DE” described in FIG. 78A) and stores it in the main RAM 103 set in the stack pointer (SP). Data (stored value) of the area of 2 bytes is read from the area address to the DE register (S107).

なお、「POP」命令が実行されると、スタックポインタで指定されたアドレスの1バイト領域に保存されているデータ(メモリ内容)が、ペアレジスタの下位側のレジスタにロードされ、スタックポインタで指定されたアドレスを1更新したアドレスの1バイト領域に保存されているデータ(メモリ内容)が、ペアレジスタの上位側のレジスタにロードされる。また、「POP」命令が実行されると、スタックポインタ(SP)にセットされたアドレスに対して2バイト分のアドレス更新処理(アドレスを「2」加算する処理)が行われる。   When the “POP” instruction is executed, the data (memory contents) stored in the 1-byte area at the address specified by the stack pointer is loaded into the lower register of the pair register and specified by the stack pointer. The data (memory contents) stored in the 1-byte area of the address obtained by updating the updated address by 1 is loaded into the upper register of the pair register. When the “POP” instruction is executed, an address update process for 2 bytes (a process of adding “2” to the address) is performed on the address set in the stack pointer (SP).

それゆえ、S107の処理では、スタックポインタで指定されたアドレスに保存されているデータ(メモリ内容)がEレジスタにロードされ、スタックポインタで指定されたアドレスに「1」を加算したアドレスに保存されているデータ(メモリ内容)がDレジスタにロードされる。   Therefore, in the process of S107, the data (memory contents) stored at the address specified by the stack pointer is loaded into the E register and stored at the address obtained by adding “1” to the address specified by the stack pointer. Data (memory contents) is loaded into the D register.

図78Bには、「POP」命令実行時における、DEレジスタへのデータの読み込み動作、及び、スタックポインタにセットされるアドレスの更新動作の様子を示す。サム値の算出開始時に、スタックポインタ(SP)にセットされているアドレスが「F010h」である場合には、アドレス「F010h」に保存されているデータ(メモリ内容)がEレジスタにロードされ、アドレス「F011h」に保存されているデータ(メモリ内容)がDレジスタにロードされる。また、この際、スタックポインタ(SP)にセットされているアドレスに2加算する更新処理が行われ、スタックポインタ(SP)にセットされているアドレスが「F010h」から「F012h」に変更される。次いで、再度、「POP」命令が実行されると、アドレス「F012h」に保存されているデータ(メモリ内容)がEレジスタにロードされ、アドレス「F013h」に保存されているデータ(メモリ内容)がDレジスタにロードされる。また、この際、スタックポインタ(SP)にセットされているアドレスの更新処理が行われ、スタックポインタ(SP)にセットされているアドレスが「F012h」から「F014h」に変更される。その後、「POP」命令が実行される度に上述した、DEレジスタへのデータの読み込み動作及びスタックポンタにセットされるアドレスの更新動作が繰り返される。   FIG. 78B shows the state of the data reading operation to the DE register and the updating operation of the address set in the stack pointer when the “POP” instruction is executed. If the address set in the stack pointer (SP) is “F010h” at the start of the calculation of the sum value, the data (memory contents) stored in the address “F010h” is loaded into the E register, and the address Data (memory contents) stored in “F011h” is loaded into the D register. At this time, an update process of adding 2 to the address set in the stack pointer (SP) is performed, and the address set in the stack pointer (SP) is changed from “F010h” to “F012h”. Next, when the “POP” instruction is executed again, the data (memory content) stored at the address “F012h” is loaded into the E register, and the data (memory content) stored at the address “F013h” is loaded. Loaded into the D register. At this time, the address set in the stack pointer (SP) is updated, and the address set in the stack pointer (SP) is changed from “F012h” to “F014h”. Thereafter, every time the “POP” instruction is executed, the above-described operation for reading data into the DE register and the operation for updating the address set in the stack pointer are repeated.

S107の処理後、メインCPU101は、サム値の算出処理を行う(S108)。具体的には、メインCPU101は、HLレジスタに格納されている値にDEレジスタに格納されている値を加算し、該加算された値をサム値としてHLレジスタに格納する。   After the process of S107, the main CPU 101 performs a sum value calculation process (S108). Specifically, the main CPU 101 adds the value stored in the DE register to the value stored in the HL register, and stores the added value in the HL register as a sum value.

次いで、メインCPU101は、サム算出カウンタの値を1減算する(S109)。次いで、メインCPU101は、更新後のサム算出カウンタの値が「0」であるか否かを判別する(S110)。   Next, the main CPU 101 subtracts 1 from the value of the sum calculation counter (S109). Next, the main CPU 101 determines whether or not the updated sum calculation counter value is “0” (S110).

S110において、メインCPU101が、サム算出カウンタの値が「0」でないと判別したとき(S110がNO判定の場合)、メインCPU101は、処理をS107の処理に戻し、S107以降の処理を繰り返す。すなわち、メインRAM103の遊技用RAM領域のサム値算出処理が終了するまで、S107〜S110の処理が繰り返される。   In S110, when the main CPU 101 determines that the value of the sum calculation counter is not “0” (when S110 is NO), the main CPU 101 returns the process to the process of S107 and repeats the processes after S107. That is, the processes of S107 to S110 are repeated until the sum value calculation process of the game RAM area of the main RAM 103 is completed.

一方、S110において、メインCPU101が、サム算出カウンタの値が「0」であると判別したとき(S110がYES判定の場合)、メインCPU101は、DEレジスタに、メインRAM103内の規定外RAM領域のサム値の計算開始アドレスをセットし、サム算出カウンタに、規定外用サムカウント値をセットする(S111)。なお、規定外用サムカウント値は、規定外用格納領域のバイト数となる。それゆえ、S111で設定されたサム算出カウンタが「0」になれば、メインRAM103の規定外RAM領域のサム値算出処理、すなわち、メインRAM103全体のサム値算出処理が終了する。   On the other hand, when the main CPU 101 determines in S110 that the value of the sum calculation counter is “0” (in the case where S110 is YES), the main CPU 101 stores the non-standard RAM area in the main RAM 103 in the DE register. The sum calculation start address is set, and the non-standard sum count value is set in the sum calculation counter (S111). The non-standardized thumb count value is the number of bytes in the non-standardized storage area. Therefore, when the sum calculation counter set in S111 becomes “0”, the sum value calculation process for the non-standard RAM area of the main RAM 103, that is, the sum value calculation process for the entire main RAM 103 is completed.

次いで、メインCPU101は、DEレジスタにセットされた規定外RAM領域のアドレスから1バイト分の領域のデータ(保存値)をAレジスタに読み出す(S112)。   Next, the main CPU 101 reads data (stored value) of an area of 1 byte from the address of the non-regulated RAM area set in the DE register to the A register (S112).

次いで、メインCPU101は、サム値の算出処理を行う(S113)。具体的には、メインCPU101は、HLレジスタに格納されている値にAレジスタに格納されている値を加算し、該加算された値をサム値としてHLレジスタに格納する。   Next, the main CPU 101 performs a sum value calculation process (S113). Specifically, the main CPU 101 adds the value stored in the A register to the value stored in the HL register, and stores the added value in the HL register as a sum value.

次いで、メインCPU101は、DEレジスタに格納されているアドレスを1加算し、サム算出カウンタの値を1減算する(S114)。次いで、メインCPU101は、更新後のサム算出カウンタの値が「0」であるか否かを判別する(S115)。   Next, the main CPU 101 adds 1 to the address stored in the DE register, and subtracts 1 from the value of the sum calculation counter (S114). Next, the main CPU 101 determines whether or not the updated sum calculation counter value is “0” (S115).

S115において、メインCPU101が、サム算出カウンタの値が「0」でないと判別したとき(S115がNO判定の場合)、メインCPU101は、処理をS112の処理に戻し、S112以降の処理を繰り返す。すなわち、メインRAM103の規定外RAM領域のサム値を遊技用RAM領域のサム値に加算する処理が終了するまで、S112〜S115の処理が繰り返される。   In S115, when the main CPU 101 determines that the value of the sum calculation counter is not “0” (when S115 is NO), the main CPU 101 returns the process to the process of S112 and repeats the processes after S112. That is, the processes of S112 to S115 are repeated until the process of adding the sum value of the unspecified RAM area of the main RAM 103 to the sum value of the game RAM area is completed.

一方、S115において、メインCPU101が、サム算出カウンタの値が「0」であると判別したとき(S115がYES判定の場合)、メインCPU101は、HLレジスタに格納されている値を電断発生時のサム値として、メインRAM103内のサム値格納領域(不図示)に保存する(S116)。次いで、メインCPU101は、S101で規定外スタックエリアに保存されたスタックポインタ(SP)の値をスタックポインタにセットする(S117)。そして、S117の処理後、メインCPU101は、チェックサム生成処理を終了し、処理を電断時(外部)処理(図76参照)のS98の処理に移す。   On the other hand, when the main CPU 101 determines in S115 that the value of the sum calculation counter is “0” (in the case where S115 is YES), the main CPU 101 uses the value stored in the HL register when the power interruption occurs. Is stored in a sum value storage area (not shown) in the main RAM 103 (S116). Next, the main CPU 101 sets the value of the stack pointer (SP) stored in the non-standard stack area in S101 to the stack pointer (S117). After the process of S117, the main CPU 101 ends the checksum generation process, and moves the process to the process of S98 of the power interruption (external) process (see FIG. 76).

本実施形態では、上述のようにしてチェックサム生成処理が行われる。そして、上述したチェックサム生成処理は、メインCPU101が、図78Aのソースプログラムで規定されている各ソースコードを順次実行することにより行われる。上述のように、本実施形態では、電断発生時のメインRAM103のチェックサムは、加算式で算出される。この際、遊技用RAM領域のサム値算出では、2バイト単位で加算処理(図78A中のソースコード「ADD HL,DE」参照)が行われ、規定外RAM領域では、1バイト単位で加算処理(図78A中のソースコード「ADDWB HL,A」参照)が行われる。   In the present embodiment, the checksum generation process is performed as described above. The checksum generation process described above is performed by the main CPU 101 sequentially executing each source code defined by the source program of FIG. 78A. As described above, in the present embodiment, the checksum of the main RAM 103 when a power interruption occurs is calculated by an addition formula. At this time, in the calculation of the sum value of the game RAM area, an addition process is performed in units of 2 bytes (refer to the source code “ADD HL, DE” in FIG. 78A), and in the unspecified RAM area, the addition process is performed in units of 1 byte. (See source code “ADDWB HL, A” in FIG. 78A).

[サムチェック処理(規定外)]
次に、図79〜図81を参照して、電源投入時処理(図64参照)中のS9で行うサムチェック処理について説明する。なお、図79及び図80は、サムチェック処理の手順を示すフローチャートであり、図81は、サムチェック処理中のS122〜S132の処理を実行するためのソースプログラムの一例を示す図である。
[Sum check processing (not specified)]
Next, the sum check process performed in S9 during the power-on process (see FIG. 64) will be described with reference to FIGS. 79 and 80 are flowcharts showing the procedure of the sum check process, and FIG. 81 is a diagram showing an example of a source program for executing the processes of S122 to S132 during the sum check process.

まず、メインCPU101は、現在のスタックポインタ(SP)の値を規定外スタックエリアに保存する(S121)。次いで、メインCPU101は、スタックポインタにサム値格納領域のアドレスをセットし、サム算出カウンタに、サム値の算出対象格納領域のバイト数を「2」で除算した値をセットする(S122)。なお、ここでセットされるサム算出カウンタは、サム値算出(サム値の減算処理)の終了契機を判定するためのカウンタであり、メインRAM103に設けられる。次いで、メインCPU101は、サム値格納領域からサム値(チェックサム)を取得する(S123)。この処理により、電断発生時に生成されたチェックサム(減算前の初期値)がHLレジスタに格納される。   First, the main CPU 101 stores the current stack pointer (SP) value in the non-standard stack area (S121). Next, the main CPU 101 sets the address of the sum value storage area in the stack pointer, and sets a value obtained by dividing the number of bytes in the sum value calculation target storage area by “2” in the sum calculation counter (S122). The sum calculation counter set here is a counter for determining the end timing of the sum value calculation (sum value subtraction process), and is provided in the main RAM 103. Next, the main CPU 101 obtains a sum value (check sum) from the sum value storage area (S123). By this process, the checksum (initial value before subtraction) generated when the power interruption occurs is stored in the HL register.

次いで、メインCPU101は、「POP」命令を実行し、スタックポインタ(SP)にセットされたメインRAM103の格納領域のアドレスから2バイト分の領域のデータ(保存値)をDEレジスタに読み出す(S124)。なお、この際、「POP」命令の実行により、スタックポインタで指定されたアドレスの1バイト領域に保存されているデータ(メモリ内容)が、Eレジスタにロードされ、スタックポインタで指定されたアドレスを1更新したアドレスの1バイト領域に保存されているデータ(メモリ内容)が、Dレジスタにロードされる(図78B参照)。また、「POP」命令が実行されると、スタックポインタ(SP)にセットされたアドレスに対して2バイト分のアドレス更新処理(アドレスを2加算する処理)が行われる。   Next, the main CPU 101 executes a “POP” instruction, and reads data (stored value) of 2 bytes from the storage area address of the main RAM 103 set in the stack pointer (SP) to the DE register (S124). . At this time, by executing the “POP” instruction, the data (memory contents) stored in the 1-byte area of the address specified by the stack pointer is loaded into the E register, and the address specified by the stack pointer is set. Data (memory contents) stored in the 1-byte area of the updated address is loaded into the D register (see FIG. 78B). When the “POP” instruction is executed, an address update process for two bytes (a process for adding two addresses) is performed on the address set in the stack pointer (SP).

次いで、メインCPU101は、サム値の算出(減算)処理を行う(S125)。具体的には、メインCPU101は、HLレジスタに格納されている値(サム値の初期値又は前回の減算処理後のサム値)からDEレジスタに格納されている値を減算し、該減算された値をサム値としてHLレジスタに格納する。   Next, the main CPU 101 performs a sum value calculation (subtraction) process (S125). Specifically, the main CPU 101 subtracts the value stored in the DE register from the value stored in the HL register (the initial value of the sum value or the sum value after the previous subtraction process). The value is stored in the HL register as a sum value.

次いで、メインCPU101は、サム算出カウンタの値を1減算する(S126)。次いで、メインCPU101は、更新後のサム算出カウンタの値が「0」であるか否かを判別する(S127)。   Next, the main CPU 101 subtracts 1 from the value of the sum calculation counter (S126). Next, the main CPU 101 determines whether or not the updated sum calculation counter value is “0” (S127).

S127において、メインCPU101が、サム算出カウンタの値が「0」でないと判別したとき(S127がNO判定の場合)、メインCPU101は、処理をS124の処理に戻し、S124以降の処理を繰り返す。すなわち、メインRAM103の遊技用RAM領域の全域に渡ってサム値の減算処理が終了するまで、S124〜S127の処理が繰り返される。   In S127, when the main CPU 101 determines that the value of the sum calculation counter is not “0” (when S127 is NO), the main CPU 101 returns the process to the process of S124 and repeats the processes after S124. That is, the processes of S124 to S127 are repeated until the sum value subtraction process is completed over the entire game RAM area of the main RAM 103.

一方、S127において、メインCPU101が、サム算出カウンタの値が「0」であると判別したとき(S127がYES判定の場合)、メインCPU101は、DEレジスタに、メインRAM103内の規定外RAM領域のサム値の計算開始アドレスをセットし、サム算出カウンタに、規定外用サムカウント値をセットする(S128)。なお、規定外用サムカウント値は、規定外RAM領域のバイト数となる。   On the other hand, when the main CPU 101 determines in S127 that the value of the sum calculation counter is “0” (in the case where S127 is YES), the main CPU 101 stores the non-standard RAM area in the main RAM 103 in the DE register. The sum calculation start address is set, and the non-standard sum count value is set in the sum calculation counter (S128). The non-standard thumb count value is the number of bytes in the non-standard RAM area.

次いで、メインCPU101は、DEレジスタにセットされた規定外RAM領域のアドレスから1バイト分の領域のデータ(保存値)をAレジスタに読み出す(S129)。   Next, the main CPU 101 reads data (stored value) of an area of 1 byte from the address of the non-regulated RAM area set in the DE register to the A register (S129).

次いで、メインCPU101は、サム値の算出(減算)処理を行う(S130)。具体的には、メインCPU101は、HLレジスタに格納されている値からAレジスタに格納されている値を減算し、該減算された値をサム値としてHLレジスタに格納する。   Next, the main CPU 101 performs a sum value calculation (subtraction) process (S130). Specifically, the main CPU 101 subtracts the value stored in the A register from the value stored in the HL register, and stores the subtracted value in the HL register as a sum value.

次いで、メインCPU101は、DEレジスタに格納されているアドレスを1加算し、サム算出カウンタの値を1減算する(S131)。次いで、メインCPU101は、更新後のサム算出カウンタの値が「0」であるか否かを判別する(S132)。   Next, the main CPU 101 adds 1 to the address stored in the DE register and subtracts 1 from the value of the sum calculation counter (S131). Next, the main CPU 101 determines whether or not the updated sum calculation counter value is “0” (S132).

S132において、メインCPU101が、サム算出カウンタの値が「0」でないと判別したとき(S132がNO判定の場合)、メインCPU101は、処理をS129の処理に戻し、S129以降の処理を繰り返す。すなわち、メインRAM103の規定外RAM領域の全域に渡ってサム値の減算処理が終了するまで、S129〜S132の処理が繰り返される。   In S132, when the main CPU 101 determines that the value of the sum calculation counter is not “0” (when S132 is NO), the main CPU 101 returns the process to the process of S129 and repeats the processes after S129. That is, the processes of S129 to S132 are repeated until the subtraction process of the sum value is completed over the entire non-standard RAM area of the main RAM 103.

一方、S132において、メインCPU101が、サム算出カウンタの値が「0」であると判別したとき(S132がYES判定の場合)、メインCPU101は、サムチェック処理の判定結果に「サム異常」をセットする(S133)。次いで、メインCPU101は、算出されたサム値が「0」であるか否かを判別する(S134)。   On the other hand, when the main CPU 101 determines in S132 that the value of the sum calculation counter is “0” (when S132 is YES), the main CPU 101 sets “sum abnormality” in the determination result of the sum check process. (S133). Next, the main CPU 101 determines whether or not the calculated sum value is “0” (S134).

なお、この処理では、メインCPU101は、フラグ・レジスタFのゼロフラグ(ビット6)の状態(1/0)を参照して、サム値が「0」であるか否かを判別する。本実施形態では、S128でセットされたサム算出カウンタの値が「0」になった時点、すなわち、メインRAM103の全域に渡ってサム値の減算処理が終了した時点において、サム値が「0」である場合には、フラグ・レジスタFのゼロフラグには「1」がセットされ、サム値が「0」でない場合には、フラグ・レジスタFのゼロフラグには「0」がセットされている。それゆえ、S134の処理の時点において、フラグ・レジスタFのゼロフラグに「1(オン状態)」がセットされていれば、メインCPU101はサム値が「0」であると判定する。   In this process, the main CPU 101 refers to the state (1/0) of the zero flag (bit 6) of the flag register F to determine whether or not the sum value is “0”. In the present embodiment, the sum value is “0” when the value of the sum calculation counter set in S128 becomes “0”, that is, when the sum value subtraction process is completed over the entire area of the main RAM 103. Is set to “1” in the zero flag of the flag register F, and “0” is set in the zero flag of the flag register F when the sum value is not “0”. Therefore, if “1 (ON state)” is set in the zero flag of the flag register F at the time of the processing of S134, the main CPU 101 determines that the sum value is “0”.

S134において、メインCPU101が、算出されたサム値が「0」でないと判別したとき(S134がNO判定の場合)、メインCPU101は、後述のS139の処理を行う。一方、S134において、メインCPU101が、算出されたサム値が「0」であると判別したとき(S134がYES判定の場合)、メインCPU101は、判定結果に「電断異常」をセットする(S135)。   In S134, when the main CPU 101 determines that the calculated sum value is not “0” (when S134 is NO), the main CPU 101 performs the process of S139 described later. On the other hand, when the main CPU 101 determines in S134 that the calculated sum value is “0” (when S134 is YES), the main CPU 101 sets “power failure abnormality” as the determination result (S135). ).

次いで、メインCPU101は、電断発生フラグを取得する(S136)。次いで、メインCPU101は、電断発生フラグが電断なしの状態(オフ状態)であるか否かを判別する(S137)。   Next, the main CPU 101 acquires a power interruption occurrence flag (S136). Next, the main CPU 101 determines whether or not the power interruption occurrence flag is in a state without power interruption (off state) (S137).

S137において、メインCPU101が、電断発生フラグが電断なしの状態であると判別したとき(S137がYES判定の場合)、メインCPU101は、後述のS139の処理を行う。一方、S137において、メインCPU101が、電断発生フラグが電断なしの状態でないと判別したとき(S137がNO判定の場合)、メインCPU101は、判定結果に「正常」をセットする(S138)。   In S137, when the main CPU 101 determines that the power interruption occurrence flag is in a state where there is no power interruption (when S137 is YES), the main CPU 101 performs a process of S139 described later. On the other hand, when the main CPU 101 determines in S137 that the power interruption occurrence flag is not in the state without power interruption (when S137 is NO), the main CPU 101 sets “normal” as the determination result (S138).

S138の処理後、S134がNO判定の場合、又は、S137がYES判定の場合、メインCPU101は、サムチェック判定結果に判定結果を保存し、電断発生フラグをクリア(オフ)する(S139)。次いで、メインCPU101は、S121で規定外スタックエリアに保存されたスタックポインタ(SP)の値をスタックポインタにセットする(S140)。そして、S140の処理後、メインCPU101は、サムチェック処理を終了し、処理を電源投入時処理(図64参照)のS10の処理に移す。   After S138, if S134 is NO or S137 is YES, the main CPU 101 stores the determination result in the sum check determination result and clears (turns off) the power interruption occurrence flag (S139). Next, the main CPU 101 sets the value of the stack pointer (SP) stored in the non-standard stack area in S121 to the stack pointer (S140). After the process of S140, the main CPU 101 ends the sum check process and moves the process to the process of S10 of the power-on process (see FIG. 64).

本実施形態では、上述のようにしてサムチェック処理が行われる。そして、上述したサムチェック処理中のS122〜S132の処理は、メインCPU101が、図81のソースプログラムで規定されている各ソースコードを順次実行することにより行われる。   In the present embodiment, the sum check process is performed as described above. Then, the processing of S122 to S132 during the above-described sum check processing is performed by the main CPU 101 sequentially executing each source code defined by the source program of FIG.

上述のように、本実施形態における、メインRAM103のサムチョックの判定処理では、まず、電断発生時に生成されたチェックサムの値を、電源復帰時のメインRAM103に格納されたデータで順次減算する。この際、遊技用RAM領域では、2バイト単位で減算処理(図81中のソースコード「SUB HL,DE」参照)が行われ、規定外RAM領域では、1バイト単位で減算処理(図81中のソースコード「SUBWB HL,A」参照)が行われる。次いで、最終的な減算結果が「0」であるか否か(ゼロフラグがオン状態であるか否か)に基づいて、異常の発生の有無を判定する。そして、減算結果が「0」である場合(ゼロフラグがオン状態である場合)には、正常と判定され、減算結果が「0」でない場合(ゼロフラグがオフ状態である場合)には、異常と判定される。   As described above, in the thumbchock determination process of the main RAM 103 in the present embodiment, first, the checksum value generated when the power interruption occurs is sequentially subtracted by the data stored in the main RAM 103 when the power is restored. At this time, subtraction processing (see source code “SUB HL, DE” in FIG. 81) is performed in the gaming RAM area (see source code “SUB HL, DE” in FIG. 81), and subtraction processing (in FIG. 81, in the unspecified RAM area). Source code “SUBWB HL, A”). Next, whether or not an abnormality has occurred is determined based on whether or not the final subtraction result is “0” (whether or not the zero flag is on). When the subtraction result is “0” (when the zero flag is in the on state), it is determined as normal, and when the subtraction result is not “0” (when the zero flag is in the off state), it is determined as abnormal. Determined.

すなわち、本実施形態では、電断発生時のチェックサムの生成処理は加算方式で行われ、電源復帰時のチェックサムの判定処理は減算方式で行われる。そして、チェックサムの最終的な減算結果に基づいて、正常/異常の判定が行われる。このようなチェックサムの生成処理及び判定処理を行った場合、電源復帰時に再度チェックサムを生成して、該チェックサムを電断発生時のチェックサムと照合する処理が不要となる。この場合、ソースプログラム上において、照合命令コードを省略することができ、ソースプログラムの容量を低減することができる。この結果、本実施形態では、メインROM102において、照合命令コードの省略分に対応する空き容量を確保することができ、増えた空き容量を活用して、遊技性を高めることが可能になる。なお、上述の電断発生時のチェックサムの生成処理、及び、電源復帰時のチェックサムの判定処理で実行される「POP」命令は、スタックポインタ(SP)操作専用命令であり、ソースコード「POP DE」以外にもソースコード「POP HL」、「POP AF」等が存在する。   In other words, in the present embodiment, the checksum generation process when power interruption occurs is performed by the addition method, and the checksum determination process when power is restored is performed by the subtraction method. Then, normal / abnormal determination is performed based on the final checksum subtraction result. When such checksum generation processing and determination processing are performed, it is not necessary to generate the checksum again when the power is restored and to check the checksum against the checksum when the power interruption occurs. In this case, the collation instruction code can be omitted on the source program, and the capacity of the source program can be reduced. As a result, in the present embodiment, in the main ROM 102, a free space corresponding to the omission of the collation instruction code can be secured, and the increased free space can be used to improve the game performance. Note that the “POP” instruction executed in the checksum generation process when the power interruption occurs and the checksum determination process when the power is restored is a stack pointer (SP) operation-dedicated instruction, and the source code “ In addition to “POP DE”, source codes “POP HL”, “POP AF”, and the like exist.

[メインCPUの制御によるパチスロのメイン処理]
次に、図82を参照して、メインCPU101の制御により実行されるパチスロ1のメイン処理(主要動作処理)について説明する。なお、図82は、メイン処理の手順を示すフローチャート(以下、メインフローという)である。
[Main processing of pachislot by control of main CPU]
Next, with reference to FIG. 82, the main process (main operation process) of the pachi-slot 1 executed under the control of the main CPU 101 will be described. FIG. 82 is a flowchart showing the procedure of main processing (hereinafter referred to as main flow).

まず、メインCPU101は、RAM初期化処理を行う(S201)。この処理では、メインCPU101は、図12Cに示すメインRAM103の遊技用RAM領域内の「一遊技終了時」のアドレスを、初期化開始の先頭アドレスとして設定し、該先頭アドレスから遊技用RAM領域の最終アドレスまでの情報を消去(クリア)する。なお、この範囲の格納領域は、例えば、内部当籤役格納領域や表示役格納領域などの1回の単位遊技(ゲーム)ごとにデータの消去が必要な格納領域である。   First, the main CPU 101 performs a RAM initialization process (S201). In this process, the main CPU 101 sets the address at the end of one game in the game RAM area of the main RAM 103 shown in FIG. 12C as the start address of the start of initialization, and starts from the start address in the game RAM area. Erase (clear) information up to the last address. The storage area in this range is a storage area that needs to be erased for each unit game (game) such as an internal winning combination storage area or a display combination storage area.

次いで、メインCPU101は、メダル受付・スタートチェック処理を行う(S202)。この処理では、メインCPU101は、メダルセンサ(不図示)やスタートスイッチ79などの入力チェック処理等を行う。なお、メダル受付・スタートチェック処理の詳細については、後述の図83を参照しながら後で説明する。   Next, the main CPU 101 performs medal acceptance / start check processing (S202). In this processing, the main CPU 101 performs input check processing such as a medal sensor (not shown) and the start switch 79. The details of the medal acceptance / start check process will be described later with reference to FIG. 83 described later.

次いで、メインCPU101は、乱数取得処理を行う(S203)。この処理では、メインCPU101は、内部当籤役抽籤用の乱数値(0〜65535:ハードラッチ乱数となる乱数回路110の乱数レジスタ0の値)やART関連の各種抽籤で用いられる演出用乱数値(0〜65535:ソフトラッチ乱数となる乱数回路110の乱数レジスタ1〜3の各値、0〜255:ソフトラッチ乱数となる乱数回路110の乱数レジスタ4〜7の各値)などを抽出し、該抽出した各種乱数値をメインRAM103に設けられた乱数値格納領域(不図示)に格納する。なお、乱数取得処理の詳細については、後述の図91を参照しながら後で説明する。   Next, the main CPU 101 performs random number acquisition processing (S203). In this processing, the main CPU 101 uses a random number value for internal winning combination lottery (0 to 65535: the value of the random number register 0 of the random number circuit 110 to be a hard latch random number) or a random number value for effects used in various lotteries related to ART ( 0 to 65535: each value of the random number registers 1 to 3 of the random number circuit 110 serving as a soft latch random number, 0 to 255: each value of the random number registers 4 to 7 of the random number circuit 110 serving as a soft latch random number) The various random numbers extracted are stored in a random value storage area (not shown) provided in the main RAM 103. Details of the random number acquisition process will be described later with reference to FIG. 91 described later.

次いで、メインCPU101は、内部抽籤処理を行う(S204)。この処理では、メインCPU101は、S203で抽出した乱数値(ハードラッチ乱数)に基づいた抽籤により内部当籤役の決定処理を行う。なお、内部抽籤処理の詳細については、後述の図92を参照しながら後で説明する。   Next, the main CPU 101 performs an internal lottery process (S204). In this process, the main CPU 101 performs an internal winning combination determination process by lottery based on the random number value (hard latch random number) extracted in S203. The details of the internal lottery process will be described later with reference to FIG. 92 described later.

次いで、メインCPU101は、図柄設定処理を行う(S205)。この処理では、メインCPU101は、例えば、当り要求フラグステータス(フラグステータス情報)から内部当籤役を生成する処理、当り要求フラグデータの展開処理、当り要求フラグデータを当り要求フラグ格納領域を格納する処理等を行う。なお、図柄設定処理の詳細については、後述の図97を参照しながら後で説明する。   Next, the main CPU 101 performs a symbol setting process (S205). In this process, the main CPU 101, for example, generates an internal winning combination from the hit request flag status (flag status information), expands the hit request flag data, and stores the hit request flag data in the hit request flag storage area. Etc. Details of the symbol setting process will be described later with reference to FIG. 97 described later.

次いで、メインCPU101は、スタートコマンド生成格納処理を行う(S206)。この処理では、メインCPU101は、副制御回路200に送信するスタートコマンドのデータを生成し、該コマンドデータをメインRAM103に設けられた通信データ格納領域(図75B参照)に保存する。通信データ格納領域に保存されたスタートコマンドは、後述の図158で説明する割込処理内の通信データ送信処理により、主制御回路90から副制御回路200に送信される。なお、スタートコマンドは、内部当籤役等を特定するパラメータ(サブフラグ等)を含んで構成される。   Next, the main CPU 101 performs a start command generation / storage process (S206). In this process, the main CPU 101 generates start command data to be transmitted to the sub control circuit 200 and stores the command data in a communication data storage area (see FIG. 75B) provided in the main RAM 103. The start command stored in the communication data storage area is transmitted from the main control circuit 90 to the sub-control circuit 200 by communication data transmission processing in interrupt processing described later with reference to FIG. Note that the start command includes a parameter (such as a subflag) that identifies an internal winning combination.

次いで、メインCPU101は、第2インターフェースボード制御処理を行う(S207)。なお、第2インターフェースボード制御処理は、メインRAM103の規定外用作業領域で実行される。第2インターフェースボード制御処理の詳細については、後述の図102を参照しながら後で説明する。   Next, the main CPU 101 performs a second interface board control process (S207). Note that the second interface board control process is executed in a non-standard work area of the main RAM 103. Details of the second interface board control process will be described later with reference to FIG.

次いで、メインCPU101は、状態別制御処理を行う(S208)。この処理では、メインCPU101は、主に、遊技状態に応じた遊技開始時処理(スタート処理)を行う。なお、状態別制御処理の詳細については、後述の図104を参照しながら後で説明する。   Next, the main CPU 101 performs state-specific control processing (S208). In this process, the main CPU 101 mainly performs a game start process (start process) according to the game state. The details of the state-specific control processing will be described later with reference to FIG.

次いで、メインCPU101は、リール停止初期設定処理を行う(S209)。この処理では、メインCPU101は、リール停止初期設定テーブル(図26参照)を参照し、内部当籤役及び遊技状態に基づいて、引込優先順位テーブル選択テーブル番号、引込優先順位テーブル番号、停止テーブル番号を取得する処理や、ストップボタン未作動カウンタに「3」を格納する処理などを行う。   Next, the main CPU 101 performs reel stop initial setting processing (S209). In this process, the main CPU 101 refers to the reel stop initial setting table (see FIG. 26), and sets the pull-in priority table selection table number, the pull-in priority table number, and the stop table number based on the internal winning combination and the gaming state. Processing to acquire, processing to store “3” in the stop button non-operation counter, and the like are performed.

次いで、メインCPU101は、リール回転開始処理を行う(S210)。この処理では、メインCPU101は、全リールの回転開始を要求する。そして、全リールの回転開始が要求されると、一定の周期(1.1172msec)で実行される後述の割込処理(後述の図158参照)により、3つのステッピングモータ(不不図示)の駆動が制御され、左リール3L、中リール3C及び右リール3Rの回転が開始される。次いで、各リールは、その回転速度が定速度に達するまで加速制御され、その後、該定速度が維持されるように制御される。   Next, the main CPU 101 performs reel rotation start processing (S210). In this process, the main CPU 101 requests the start of rotation of all reels. When it is requested to start rotation of all reels, three stepping motors (not shown) are driven by an interrupt process (see FIG. 158, which will be described later) executed at a constant cycle (1.1172 msec). Is controlled, and rotation of the left reel 3L, the middle reel 3C, and the right reel 3R is started. Next, each reel is controlled to be accelerated until its rotational speed reaches a constant speed, and then controlled so as to maintain the constant speed.

次いで、メインCPU101は、リール回転開始コマンド生成格納処理を行う(S211)。この処理では、メインCPU101は、副制御回路200に送信するリール回転開始コマンドのデータを生成し、該コマンドデータをメインRAM103に設けられた通信データ格納領域(図75B参照)に保存する。通信データ格納領域に保存されたリール回転開始コマンドは、後述の図158で説明する割込処理内の通信データ送信処理により、主制御回路90から副制御回路200に送信される。なお、リール回転開始コマンドは、リールの回転開始動作開始されたことを示すパラメータを含んで構成される。   Next, the main CPU 101 performs reel rotation start command generation / storage processing (S211). In this process, the main CPU 101 generates reel rotation start command data to be transmitted to the sub control circuit 200, and stores the command data in a communication data storage area (see FIG. 75B) provided in the main RAM 103. The reel rotation start command stored in the communication data storage area is transmitted from the main control circuit 90 to the sub control circuit 200 by a communication data transmission process in an interrupt process described later with reference to FIG. The reel rotation start command includes a parameter indicating that the reel rotation start operation has started.

次いで、メインCPU101は、引込優先順位格納処理を行う(S212)。この処理では、メインCPU101は、引込優先順位データを取得して、引込優先順位データ格納領域に格納する。なお、引込優先順位格納処理の詳細については、後述の図126を参照しながら後で説明する。   Next, the main CPU 101 performs a pull-in priority storage process (S212). In this process, the main CPU 101 acquires the pull-in priority data and stores it in the pull-in priority data storage area. The details of the pull-in priority storage process will be described later with reference to FIG. 126 described later.

次いで、メインCPU101は、リール停止制御処理を行う(S213)。この処理では、メインCPU101は、左ストップボタン17L、中ストップボタン17C及び右ストップボタン17Rがそれぞれ押されたタイミングと内部当籤役とに基づいて該当するリールの回転の停止制御を行う。なお、リール停止制御処理の詳細については、後述の図138を参照しながら後で説明する。   Next, the main CPU 101 performs a reel stop control process (S213). In this process, the main CPU 101 performs stop control of rotation of the corresponding reel based on the timing when the left stop button 17L, the middle stop button 17C, and the right stop button 17R are respectively pressed and the internal winning combination. Details of the reel stop control process will be described later with reference to FIG.

次いで、メインCPU101は、入賞検索処理を行う(S214)。この処理では、メインCPU101は、図柄コード格納領域(図35参照)のデータを入賞作動フラグ格納領域(図28〜図30参照)に格納する。また、この処理では、メインCPU101は、有効ラインに表示役が表示されたか否かを判定し、その判定結果に基づいて、メダルの払出枚数をセットする。なお、入賞検索処理の詳細については、後述の図145を参照しながら後で説明する。   Next, the main CPU 101 performs a winning search process (S214). In this process, the main CPU 101 stores the data in the symbol code storage area (see FIG. 35) in the winning action flag storage area (see FIGS. 28 to 30). In this process, the main CPU 101 determines whether or not a display combination is displayed on the active line, and sets the number of medals to be paid out based on the determination result. Details of the winning search process will be described later with reference to FIG.

次いで、メインCPU101は、イリーガルヒットチェック処理を行う(S215)。この処理では、メインCPU101は、当り要求フラグ(内部当籤役)と入賞作動フラグ(表示役)とを合成し、その合成結果に基づいてイリーガルヒットエラーの有無を判定する。なお、イリーガルヒットチェック処理の詳細については、後述の図148を参照しながら後で説明する。   Next, the main CPU 101 performs an illegal hit check process (S215). In this process, the main CPU 101 combines a winning request flag (internal winning combination) and a winning action flag (display combination), and determines the presence or absence of an illegal hit error based on the combined result. The details of the illegal hit check process will be described later with reference to FIG.

次いで、メインCPU101は、入賞チェック・メダル払出処理を行う(S216)。この処理では、メインCPU101は、入賞作動コマンドの生成処理を行う。また、この処理では、メインCPU101は、S214において決定された表示役の払出枚数に基づいて、ホッパー装置51の駆動やクレジット枚数の更新を行い、メダルの払い出し処理を行う。なお、入賞チェック・メダル払出処理の詳細については、後述の図150を参照しながら後で説明する。   Next, the main CPU 101 performs a winning check / medal payout process (S216). In this process, the main CPU 101 performs a winning operation command generation process. Further, in this process, the main CPU 101 drives the hopper device 51 and updates the number of credits based on the number of display combination payouts determined in S214, and performs a medal payout process. Details of the winning check / medal payout process will be described later with reference to FIG.

次いで、メインCPU101は、BBチェック処理を行う(S217)。この処理では、メインCPU101は、ボーナス状態の作動及び終了を制御する。なお、BBチェック処理の詳細については、後述の図154を参照しながら後で説明する。   Next, the main CPU 101 performs a BB check process (S217). In this process, the main CPU 101 controls the operation and termination of the bonus state. Details of the BB check process will be described later with reference to FIG.

次いで、メインCPU101は、RTチェック処理を行う(S218)。この処理では、メインCPU101は、有効ライン上に停止表示された図柄組合せに基づいてRT状態の移行制御を行う。なお、RTチェック処理の詳細については、後述の図155及び図156を参照しながら後で説明する。   Next, the main CPU 101 performs RT check processing (S218). In this process, the main CPU 101 performs RT state transition control based on the symbol combination that is stopped and displayed on the active line. Details of the RT check process will be described later with reference to FIGS. 155 and 156 described later.

次いで、メインCPU101は、CZ・ART終了時処理を行う(S219)。この処理では、メインCPU101は、主に、CZの引き戻し抽籤処理を行う。なお、CZ・ART終了時処理の詳細については、後述の図157を参照しながら後で説明する。そして、S219の処理後(一遊技終了後)、メインCPU101は、処理をS201の処理に戻す。   Next, the main CPU 101 performs CZ / ART termination processing (S219). In this process, the main CPU 101 mainly performs a CZ pull-back lottery process. Details of the CZ / ART termination process will be described later with reference to FIG. After the process of S219 (after the end of one game), the main CPU 101 returns the process to the process of S201.

[メダル受付・スタートチェック処理]
次に、図83及び図84を参照して、メインフロー(図82参照)中のS202で行うメダル受付・スタートチェック処理について説明する。なお、図83は、メダル受付・スタートチェック処理の手順を示すフローチャートであり、図84は、メダル受付・スタートチェック処理中のS231〜S233の処理を実行するためのソースプログラムの一例を示す図である。
[Medal reception / start check processing]
Next, with reference to FIGS. 83 and 84, the medal acceptance / start check process performed in S202 in the main flow (see FIG. 82) will be described. FIG. 83 is a flowchart showing the procedure of the medal acceptance / start check process, and FIG. 84 is a diagram showing an example of a source program for executing the processes of S231 to S233 during the medal acceptance / start check process. is there.

まず、メインCPU101は、自動投入メダルカウンタの値が「0」であるか否か(自動投入要求はあるか否か)を判別する(S221)。なお、この処理において、自動投入メダルカウンタが「1」以上であるときは、メインCPU101は、自動投入要求があると判別する。また、自動投入メダルカウンタは、前回の単位遊技において再遊技(リプレイ)に係る表示役が成立したか否かを識別するためのデータである。再遊技に係る表示役が成立したときには、前回の単位遊技において投入された枚数分のメダルが自動投入メダルカウンタに自動的に投入される。   First, the main CPU 101 determines whether or not the value of the automatic insertion medal counter is “0” (whether or not there is an automatic insertion request) (S221). In this process, when the automatic insertion medal counter is “1” or more, the main CPU 101 determines that there is an automatic insertion request. The automatic insertion medal counter is data for identifying whether or not a display combination relating to replay (replay) has been established in the previous unit game. When the display combination related to the re-game is established, the medals for the number of coins inserted in the previous unit game are automatically inserted into the automatic insertion medal counter.

S221において、メインCPU101が、自動投入メダルカウンタの値が「0」であると判別したとき(S221がYES判定の場合)、メインCPU101は、後述のS225の処理を行う。   In S221, when the main CPU 101 determines that the value of the automatic insertion medal counter is “0” (when S221 is YES), the main CPU 101 performs the process of S225 described later.

一方、S221において、メインCPU101が、自動投入メダルカウンタの値が「0」でないと判別したとき(S221がNO判定の場合)、メインCPU101は、メダル投入処理を行う(S222)。この処理では、メインCPU101は、メダル投入コマンドの生成格納処理やメダル投入枚数のLED点灯制御処理などを行う。なお、メダル投入処理の詳細については、後述の図85を参照しながら後で説明する。   On the other hand, when the main CPU 101 determines in S221 that the value of the automatic insertion medal counter is not “0” (when S221 is NO), the main CPU 101 performs medal insertion processing (S222). In this process, the main CPU 101 performs a medal insertion command generation / storage process, a medal insertion number LED lighting control process, and the like. The details of the medal insertion process will be described later with reference to FIG.

次いで、メインCPU101は、自動投入メダルカウンタの値を1減算する(S223)。次いで、減算後の自動投入メダルカウンタの値が「0」であるか否かを判別する(S224)。   Next, the main CPU 101 subtracts 1 from the value of the automatic insertion medal counter (S223). Next, it is determined whether or not the value of the automatically inserted medal counter after subtraction is “0” (S224).

S224において、メインCPU101が、自動投入メダルカウンタの値が「0」でないと判別したとき(S224がNO判定の場合)、メインCPU101は、処理をS222の処理に戻し、S222以降の処理を繰り返す。   In S224, when the main CPU 101 determines that the value of the automatic insertion medal counter is not “0” (when S224 is NO), the main CPU 101 returns the process to S222 and repeats the processes after S222.

一方、S224において、メインCPU101が、自動投入メダルカウンタの値が「0」であると判別したとき(S224がYES判定の場合)、又は、S221がYES判定の場合、メインCPU101は、メダル補助収納庫スイッチチェック処理を行う(S225)。この処理では、メインCPU101は、メダル補助収納庫スイッチ75のオン/オフ状態に基づいて、メダル補助収納庫52がメダルで満杯になっているか否かを検出する。   On the other hand, when the main CPU 101 determines in S224 that the value of the automatic insertion medal counter is “0” (when S224 is YES), or when S221 is YES, the main CPU 101 stores the medal auxiliary storage. A warehouse switch check process is performed (S225). In this process, the main CPU 101 detects whether or not the medal auxiliary storage 52 is full of medals based on the on / off state of the medal auxiliary storage switch 75.

次いで、メインCPU101は、メダル投入状態チェック処理を行う(S226)。次いで、メインCPU101は、メダル投入状態チェック処理の結果に基づいて、メダル投入可能な状態であるか否かを判別する(S227)。   Next, the main CPU 101 performs a medal insertion state check process (S226). Next, the main CPU 101 determines whether or not a medal can be inserted based on the result of the medal insertion state check process (S227).

S227において、メインCPU101が、メダル投入可能な状態でないと判別したとき(S227がNO判定の場合)、メインCPU101は、後述のS231の処理を行う。   When the main CPU 101 determines in S227 that the medal cannot be inserted (when S227 is NO), the main CPU 101 performs a process of S231 described later.

一方、S227において、メインCPU101が、メダル投入可能な状態であると判別したとき(S227がYES判定の場合)、メインCPU101は、メダル投入チェック処理を行う(S228)。この処理では、メインCPU101は、例えば、メダルセンサ入力状態に基づいて、メダルが正常に通過したか否かの判定処理や、規定数を超えてメダル投入が行われた場合に該メダルをクレジットする処理などを行う。なお、メダル投入チェック処理の詳細については、後述の図87を参照しながら後で説明する。   On the other hand, when the main CPU 101 determines in S227 that the medal can be inserted (when S227 is YES), the main CPU 101 performs a medal insertion check process (S228). In this process, for example, based on the medal sensor input state, the main CPU 101 determines whether or not a medal has passed normally, and credits the medal when a medal is inserted beyond a prescribed number. Perform processing. The details of the medal insertion check process will be described later with reference to FIG. 87 described later.

次いで、メインCPU101は、メダル投入チェック処理の結果に基づいて、メダル投入又はクレジット可能な状態であるか否かを判別する(S229)。   Next, based on the result of the medal insertion check process, the main CPU 101 determines whether or not a medal can be inserted or credited (S229).

S229において、メインCPU101が、メダル投入又はクレジット可能な状態であると判別したとき(S229がYES判定の場合)、メインCPU101は、後述のS231の処理を行う。一方、S229において、メインCPU101が、メダル投入又はクレジット可能な状態でないと判別したとき(S229がNO判定の場合)、メインCPU101は、メダル受付禁止の処理を行う(S230)。この処理により、セレクタ66(図4参照)のソレノイドの駆動が行われず、投入されたメダルがメダル払出口24から排出される。   When the main CPU 101 determines in S229 that the medal can be inserted or credited (YES in S229), the main CPU 101 performs a process of S231 described later. On the other hand, when the main CPU 101 determines in S229 that the medal cannot be inserted or credited (NO in S229), the main CPU 101 performs a medal acceptance prohibition process (S230). By this process, the solenoid of the selector 66 (see FIG. 4) is not driven, and the inserted medal is discharged from the medal payout opening 24.

S230の処理後、S227がNO判定の場合、又は、S229がYES判定の場合、メインCPU101は、現在のメダルの投入枚数が遊技可能開始枚数であるか否かを判別する(S231)。なお、本実施形態では、遊技開始可能枚数は3枚である(図28〜図30参照)。   After S230, when S227 is NO or when S229 is YES, the main CPU 101 determines whether or not the current number of inserted medals is the game start possible number (S231). In the present embodiment, the number of games that can be started is three (see FIGS. 28 to 30).

S231において、メインCPU101が、現在のメダルの投入枚数が遊技可能開始枚数であると判別したとき(S231がYES判定の場合)、メインCPU101は、後述のS234の処理を行う。一方、S231において、メインCPU101が、現在のメダルの投入枚数が遊技可能開始枚数でないと判別したとき(S231がNO判定の場合)、メインCPU101は、メダル投入があるか否かを判別する(S232)。   In S231, when the main CPU 101 determines that the current number of inserted medals is the game start number (when S231 is YES), the main CPU 101 performs the process of S234 described later. On the other hand, when the main CPU 101 determines in S231 that the current number of inserted medals is not the game start possible number (when S231 is NO), the main CPU 101 determines whether or not there are medals inserted (S232). ).

S232において、メインCPU101が、メダル投入があると判別したとき(S232がYES判定の場合)、メインCPU101は、処理をS226に戻し、S226以降の処理を繰り返す。一方、S232において、メインCPU101が、メダル投入がないと判別したとき(S232がNO判定の場合)、メインCPU101は、図68で説明した設定変更確認処理を行う(S233)。この処理では、メインCPU101は、設定確認開始時の設定変更コマンドの生成格納処理などを行う。   When the main CPU 101 determines in S232 that a medal has been inserted (when S232 is YES), the main CPU101 returns the process to S226 and repeats the processes after S226. On the other hand, when the main CPU 101 determines in S232 that no medal has been inserted (NO in S232), the main CPU 101 performs the setting change confirmation process described in FIG. 68 (S233). In this processing, the main CPU 101 performs processing for generating and storing a setting change command at the start of setting confirmation.

S233の処理後又はS231がYES判定の場合、メインCPU51は、スタートスイッチ79がオン状態であるか否かを判別する(S234)。   After the processing of S233 or when S231 is YES, the main CPU 51 determines whether or not the start switch 79 is on (S234).

S234において、メインCPU101が、スタートスイッチ79がオン状態でないと判別したとき(S234がNO判定の場合)、メインCPU101は、処理をS226に戻し、S226以降の処理を繰り返す。   In S234, when the main CPU 101 determines that the start switch 79 is not in the ON state (when S234 is NO), the main CPU 101 returns the process to S226 and repeats the processes after S226.

一方、S234において、メインCPU101が、スタートスイッチ79がオン状態であると判別したとき(S234がYES判定の場合)、メインCPU101は、メダル受付禁止の処理を行う(S235)。この処理により、セレクタ66(図4参照)のソレノイドの駆動が行われず、投入されたメダルがメダル払出口24から排出される。そして、S235の処理後、メインCPU101は、メダル受付・スタートチェック処理を終了し、処理をメインフロー(図82参照)のS203に移す。   On the other hand, when the main CPU 101 determines in S234 that the start switch 79 is on (when S234 is YES), the main CPU 101 performs a medal acceptance prohibition process (S235). By this process, the solenoid of the selector 66 (see FIG. 4) is not driven, and the inserted medal is discharged from the medal payout opening 24. After the process of S235, the main CPU 101 ends the medal acceptance / start check process, and moves the process to S203 of the main flow (see FIG. 82).

本実施形態では、上述のようにしてメダル受付・スタートチェック処理が行われる。そして、上述したメダル受付・スタートチェック処理中のS231〜S233の処理は、メインCPU101が、図84のソースプログラムで規定されている各ソースコードを順次実行することにより行われる。その中でも、S233の処理では、メインCPU101専用命令コードである「CALLF」命令により、処理を設定変更確認処理の実行プログラムのアドレス「SB_WVSC_00」にジャンプさせ、図68及び図69で説明した設定変更確認処理を行う。   In the present embodiment, the medal acceptance / start check process is performed as described above. The processing in S231 to S233 during the above-described medal acceptance / start check processing is performed by the main CPU 101 sequentially executing each source code defined in the source program of FIG. Among them, in the process of S233, the process is jumped to the address “SB_WVSC_00” of the execution program of the setting change confirmation process by the “CALLF” instruction which is the instruction code dedicated to the main CPU 101, and the setting change confirmation explained in FIG. 68 and FIG. Process.

そして、上述したメダル受付・スタートチェック処理中のS233の処理、すなわち、設定変更確認処理は、遊技状態に関係なく実行される。それゆえ、本実施形態では、遊技状態に関係なく、すなわち、遊技状態がボーナス状態(特賞作動状態)であっても、設定値及びホールメニュー(各種履歴データ(エラー、電断履歴等))を確認することができ、ゴト等の不正行為を抑制することができる。   Then, the processing of S233 during the above-described medal acceptance / start check processing, that is, the setting change confirmation processing is executed regardless of the gaming state. Therefore, in this embodiment, regardless of the gaming state, that is, even if the gaming state is a bonus state (special prize operating state), the set value and the hall menu (various history data (error, power interruption history, etc.)) are displayed. It is possible to confirm, and it is possible to suppress illegal acts such as goto.

[メダル投入処理]
次に、図85及び図86を参照して、メダル受付・スタートチェック処理(図83参照)中のS222で行うメダル投入処理について説明する。なお、図85は、メダル投入処理の手順を示すフローチャートであり、図86は、メダル投入処理を実行するためのソースプログラムの一例を示す図である。
[Medal insertion processing]
Next, with reference to FIGS. 85 and 86, the medal insertion process performed in S222 during the medal acceptance / start check process (see FIG. 83) will be described. FIG. 85 is a flowchart showing a procedure of medal insertion processing, and FIG. 86 is a diagram showing an example of a source program for executing medal insertion processing.

まず、メインCPU101は、メダルカウンタの値に「1」を加算する(S241)。なお、メダルカウンタは、メダルの投入枚数をカウント(計数)するためのカウンタであり、メインRAM103に設けられる。   First, the main CPU 101 adds “1” to the value of the medal counter (S241). The medal counter is a counter for counting the number of inserted medals, and is provided in the main RAM 103.

次いで、メインCPU101は、メダル投入コマンド生成格納処理を行う(S242)。この処理では、メインCPU101は、副制御回路200に送信するメダル投入コマンドのデータを生成し、該コマンドデータをメインRAM103に設けられた通信データ格納領域(図75B参照)に保存する。通信データ格納領域に保存されたメダル投入コマンドは、後述の図158で説明する割込処理内の通信データ送信処理により、主制御回路90から副制御回路200に送信される。すなわち、メダル投入コマンドは、メダルが1枚投入される度に、主制御回路90から副制御回路200に送信される。なお、メダル投入コマンドは、投入枚数等を特定するためのパラメータを含んで構成される。   Next, the main CPU 101 performs medal insertion command generation / storage processing (S242). In this processing, the main CPU 101 generates medal insertion command data to be transmitted to the sub-control circuit 200 and stores the command data in a communication data storage area (see FIG. 75B) provided in the main RAM 103. The medal insertion command stored in the communication data storage area is transmitted from the main control circuit 90 to the sub control circuit 200 by the communication data transmission process in the interrupt process described later with reference to FIG. That is, the medal insertion command is transmitted from the main control circuit 90 to the sub control circuit 200 every time a medal is inserted. The medal insertion command includes a parameter for specifying the number of inserted coins.

次いで、メインCPU101は、LED82(図7参照)に含まれるメダル投入枚数表示用の第1〜第3LEDを消灯させる(S243)。次いで、メインCPU101は、メダル投入枚数(メダルカウンタの値)に基づいて、該メダル投入枚数に対応するLED点灯データ(点灯制御データ)を算出する(S244)。この処理において、例えば、メダル投入枚数が1枚である場合には、メダル投入枚数表示用の第1LEDのみを点灯させるLED点灯データが算出され、また、例えば、メダル投入枚数が3枚である場合には、メダル投入枚数表示用の第1〜第3LEDの全てを点灯させるLED点灯データが算出される。なお、このLED点灯データの算出手法については、後で詳述する。   Next, the main CPU 101 turns off the first to third LEDs for displaying the number of inserted medals included in the LED 82 (see FIG. 7) (S243). Next, the main CPU 101 calculates LED lighting data (lighting control data) corresponding to the medal insertion number based on the medal insertion number (medal counter value) (S244). In this process, for example, when the number of inserted medals is 1, LED lighting data for lighting only the first LED for displaying the number of inserted medals is calculated. For example, the number of inserted medals is 3. LED lighting data for lighting all the first to third LEDs for displaying the number of inserted medals is calculated. The method for calculating the LED lighting data will be described in detail later.

次いで、メインCPU101は、算出されたLED点灯データを用いて、対応するメダル投入枚数表示用のLEDを点灯させる(S245)。そして、S245の処理後、メインCPU101は、メダル投入処理を終了し、処理をメダル受付・スタートチェック処理(図83参照)のS223に移す。   Next, the main CPU 101 uses the calculated LED lighting data to light up the corresponding medal insertion number display LED (S245). After the process of S245, the main CPU 101 ends the medal insertion process, and moves the process to S223 of the medal acceptance / start check process (see FIG. 83).

本実施形態では、上述のようにしてメダル投入処理が行われる。なお、上述したメダル投入処理は、メインCPU101が、図86のソースプログラムで規定されている各ソースコードを順次実行することにより行われる。その中でS244の処理では、メダル投入枚数表示用のLED点灯データがテーブルを参照したループ処理でなく、演算処理により生成される。この演算処理は、メインCPU101が図86に示すソースプログラム中のソースコード「LD A,L」〜「OR L」を順次実行することにより行われる。   In the present embodiment, the medal insertion process is performed as described above. The medal insertion process described above is performed by the main CPU 101 sequentially executing each source code defined in the source program of FIG. In the process of S244, the LED lighting data for displaying the number of inserted medals is generated not by the loop process referring to the table but by the calculation process. This arithmetic processing is performed by the main CPU 101 sequentially executing source codes “LD A, L” to “OR L” in the source program shown in FIG.

この演算処理では、まず、ソースコード「LD A,L」の実行により、Lレジスタに格納されたメダル投入枚数のデータがAレジスタに格納される。例えば、メダル投入枚数が3枚である場合には、「00000011B」(10進数で「3」)がAレジスタに格納される。なお、本実施形態において、1バイトデータを「********B」と記すが、最後の文字「B」は、文字「B」の前に示された「0」又は「1」がビットデータであることを意味する。   In this calculation process, first, by executing the source code “LD A, L”, data of the number of inserted medals stored in the L register is stored in the A register. For example, when the number of inserted medals is 3, “00000011B” (decimal number “3”) is stored in the A register. In the present embodiment, 1-byte data is described as “*******”, but the last character “B” is “0” or “1” indicated before the character “B”. "Means bit data.

次いで、ソースコード「ADD A,A」の実行により、Aレジスタに格納されたデータにAレジスタに格納されたデータが加算され、該加算結果がAレジスタに格納される。例えば、この「ADD」命令の実行前の時点でAレジスタに格納されているデータが「00000011B」である場合(メダル投入枚数が3枚である場合)、この「ADD」命令により、加算結果となる「00000110B」がAレジスタに格納される。   Next, by executing the source code “ADD A, A”, the data stored in the A register is added to the data stored in the A register, and the addition result is stored in the A register. For example, if the data stored in the A register before the execution of the “ADD” instruction is “00000011B” (when the number of inserted medals is three), the addition result is obtained by the “ADD” instruction. “00000110B” is stored in the A register.

次いで、ソースコード「DEC A」の実行により、Aレジスタに格納されているデータが1減算され、該減算結果がAレジスタに格納される。例えば、この「DEC」命令の実行前の時点でAレジスタに格納されているデータが「00000110B」である場合、この「DEC」命令により、減算結果となる「00000101B」がAレジスタに格納される。   Next, by executing the source code “DEC A”, 1 is subtracted from the data stored in the A register, and the subtraction result is stored in the A register. For example, when the data stored in the A register before the execution of the “DEC” instruction is “00000110B”, “00000101B” as a subtraction result is stored in the A register by the “DEC” instruction. .

次いで、ソースコード「OR L」の実行により、Lレジスタに格納されているデータ(メダル投入枚数)とAレジスタに格納されているデータとの論理和演算が行われ、該演算結果がAレジスタに格納される。例えば、この「OR」命令の実行前の時点でAレジスタに格納されているデータが「00000101B」であり、Lレジスタに格納されているデータが「00000011B」である場合(メダル投入枚数が3枚である場合)、この「OR」命令により、両データの論理和演算の結果となる「00000111B」がAレジスタに格納される。そして、「OR」命令の実行によりAレジスタに格納されたデータが、メダル投入枚数表示用のLED点灯データ(メダル投入LEDの点灯状態を示すデータ)となる。   Next, by executing the source code “OR L”, a logical sum operation is performed on the data stored in the L register (the number of inserted medals) and the data stored in the A register, and the operation result is stored in the A register. Stored. For example, when the data stored in the A register before the execution of the “OR” instruction is “00000101B” and the data stored in the L register is “00000011B” (the number of inserted medals is 3) In this case, “000011B”, which is the result of the logical OR operation of both data, is stored in the A register by this “OR” instruction. The data stored in the A register by the execution of the “OR” instruction becomes LED lighting data for displaying the number of medal insertions (data indicating the lighting state of the medal insertion LED).

例えば、メダル投入枚数が3枚である場合には、上述のように、S244のメダル投入枚数表示用のLED点灯データの算出処理により、最終的な算出結果「00000111B」がメダル投入枚数表示用のLED点灯データとなる。そして、本実施形態では、最終的に算出されたLED点灯データのビット0の「1/0」が1枚目のメダル投入枚数表示用のLED(第1LED)への出力ポートの「オン/オフ」状態に対応し、ビット1の「1/0」が2枚目のメダル投入枚数表示用のLED(第2LED)への出力ポートの「オン/オフ」状態に対応し、ビット2の「1/0」が3枚目のメダル投入枚数表示用のLED(第3LED)への出力ポートの「オン/オフ」状態に対応する。それゆえ、メダル投入枚数が3枚である場合には、上述のように、LED点灯データとして「00000111B」が生成されるので、メダル投入枚数表示用の第1〜第3LEDの全ての出力ポートがオン状態にセットされ、メダル投入枚数表示用の第1〜第3LEDが全て点灯状態となる。   For example, when the number of inserted medals is 3, as described above, the final calculation result “00000111B” is displayed for displaying the number of inserted medals by the calculation processing of the LED lighting data for displaying the number of inserted medals in S244. LED lighting data. In this embodiment, “0” of bit 0 of the finally calculated LED lighting data is “ON / OFF” of the output port to the first medal insertion number display LED (first LED). "1/0" of bit 1 corresponds to the "on / off" state of the output port to the LED for displaying the second medal insertion number (second LED), and "1" of bit 2 "/ 0" corresponds to the "ON / OFF" state of the output port to the third medal insertion number display LED (third LED). Therefore, when the number of inserted medals is 3, as described above, “00000111B” is generated as the LED lighting data, so that all output ports of the first to third LEDs for displaying the number of inserted medals are displayed. It is set to the on state, and all the first to third LEDs for displaying the number of inserted medals are turned on.

上述のようにしてメダル投入枚数表示用のLED点灯データを演算処理により生成した場合、メダル投入枚数表示用のLED点灯データを生成する際に参照するテーブルデータが不要となるのでメインROM102のテーブル領域の空き容量を増やすことができるとともに、プログラムの容量増を最小限に抑えることができる。すなわち、本実施形態の上述したメダル投入処理では、メダル投入LED表示の処理を効率化することができるとともに、メインROM102の空き容量を確保し(増やし)、該増えた空き領域を活用して、遊技性を高めることが可能になる。   When the LED lighting data for displaying the number of inserted medals is generated by the arithmetic processing as described above, the table data to be referred to when generating the LED lighting data for displaying the number of inserted medals is unnecessary, so the table area of the main ROM 102 Free space can be increased, and an increase in program capacity can be minimized. That is, in the above-described medal insertion process of the present embodiment, the medal insertion LED display process can be made more efficient, the free capacity of the main ROM 102 is secured (increased), and the increased free area is utilized, It becomes possible to improve game nature.

[メダル投入チェック処理]
次に、図87及び図88を参照して、メダル受付・スタートチェック処理(図83参照)中のS228で行うメダル投入チェック処理について説明する。なお、図87は、メダル投入チェック処理の手順を示すフローチャートであり、図88は、メダル投入チェック処理中のS255〜S258の処理を実行するためのソースプログラムの一例を示す図である。
[Medal insertion check process]
Next, with reference to FIGS. 87 and 88, the medal insertion check process performed in S228 in the medal acceptance / start check process (see FIG. 83) will be described. 87 is a flowchart showing the procedure of the medal insertion check process, and FIG. 88 is a diagram showing an example of a source program for executing the processes of S255 to S258 during the medal insertion check process.

まず、メインCPU101は、再遊技中であるか否かを判別する(S251)。   First, the main CPU 101 determines whether or not replaying is in progress (S251).

S251において、メインCPU101が、再遊技中であると判別したとき(S251がYES判定の場合)、メインCPU101は、メダル投入チェック処理を終了し、処理をメダル受付・スタートチェック処理(図83参照)のS229に移す。   When the main CPU 101 determines in S251 that the game is being replayed (if S251 is YES), the main CPU 101 ends the medal insertion check process, and the process is a medal acceptance / start check process (see FIG. 83). To S229.

一方、S251において、メインCPU101が、再遊技中でないと判別したとき(S251がNO判定の場合)、メインCPU101は、メダル受付許可を行う(S252)。この処理では、セレクタ66(図4参照)のソレノイドの駆動が行われ、メダル投入口24から投入されたメダルが受け入れられる。受け入れられたメダルは計数されてからホッパー装置51へ案内される。   On the other hand, when the main CPU 101 determines in S251 that the game is not being replayed (when S251 is NO), the main CPU 101 permits medal acceptance (S252). In this processing, the solenoid of the selector 66 (see FIG. 4) is driven, and medals inserted from the medal insertion slot 24 are accepted. The received medals are counted and guided to the hopper device 51.

次いで、メインCPU101は、ベットボタンチェック処理を行う(S253)。この処理では、メインCPU101は、BETスイッチ77のオン/オフ状態に基づいて、ベットボタン(MAXベットボタン15a又は1ベットボタン15b)の操作が行われたか否かを判別する。次いで、メインCPU101は、S253のベットボタンチェック処理の結果に基づいて、ベット動作が完了したか否かを判別する(S254)。   Next, the main CPU 101 performs a bet button check process (S253). In this process, the main CPU 101 determines whether or not the bet button (MAX bet button 15a or 1 bet button 15b) has been operated based on the on / off state of the BET switch 77. Next, the main CPU 101 determines whether or not the betting operation is completed based on the result of the bet button check process in S253 (S254).

S254において、メインCPU101が、ベット動作が完了したと判別したとき(S254がYES判定の場合)、メインCPU101は、メダル投入チェック処理を終了し、処理をメダル受付・スタートチェック処理(図83参照)のS229に移す。   When the main CPU 101 determines in S254 that the betting operation has been completed (when S254 is YES), the main CPU 101 ends the medal insertion check process, and the process is a medal acceptance / start check process (see FIG. 83). To S229.

一方、S254において、メインCPU101が、ベット動作が完了していないと判別したとき(S254がNO判定の場合)、メインCPU101は、現処理時のメダルセンサ入力状態(遊技媒体の受付状態)と、前回処理時のメダルセンサ入力状態とを取得する(S255)。なお、メダルセンサ入力状態は、メダル投入口24に受け入れられたメダルのセレクタ66内の通過状況を示す情報であり、セレクタ66に入口及び出口に設けられた各メダルセンサ(不図示)の検知結果により生成される。   On the other hand, when the main CPU 101 determines in S254 that the betting operation has not been completed (in the case where S254 is NO), the main CPU 101 determines the medal sensor input state (game medium acceptance state) during the current process, The medal sensor input state at the time of the previous process is acquired (S255). The medal sensor input state is information indicating the passage status of medals received in the medal insertion slot 24 in the selector 66, and the detection results of each medal sensor (not shown) provided at the entrance and the exit of the selector 66. Is generated by

本実施形態では、メダルセンサ入力状態は、1バイト(8ビット)のデータで表され、セレクタ66の出口にメダルの通過方向に並んで設けられた上流側の第1メダルセンサ(不図示)の検知結果がビット0の情報(「0」又は「1」)に対応し、下流側の第2メダルセンサ(不図示)の検知結果がビット1の情報(「0」又は「1」)に対応する。第1メダルセンサによりメダルの通過が検知された場合には、ビット0に「1」がセットされ、第2メダルセンサによりメダルの通過が検知された場合には、ビット1に「1」がセットされる。それゆえ、メダルセンサ入力状態「00000000B」は、メダル通過前又は通過後(通過時)の状態を示し、メダルセンサ入力状態「00000001B」は、メダル通過開始時の状態を示し、メダルセンサ入力状態「00000011B」は、メダル通過中の状態を示し、メダルセンサ入力状態「00000010B」は、メダル通過完了直前の状態を示す。   In this embodiment, the medal sensor input state is represented by 1-byte (8-bit) data, and the first medal sensor (not shown) on the upstream side provided side by side in the medal passage direction at the exit of the selector 66. The detection result corresponds to the information of bit 0 (“0” or “1”), and the detection result of the second medal sensor (not shown) on the downstream side corresponds to the information of bit 1 (“0” or “1”). To do. When the passage of the medal is detected by the first medal sensor, “1” is set to the bit 0, and when the passage of the medal is detected by the second medal sensor, “1” is set to the bit 1. Is done. Therefore, the medal sensor input state “00000000B” indicates the state before or after passing the medal (at the time of passing), and the medal sensor input state “00000001B” indicates the state when the medal passage starts, and the medal sensor input state “ “00000011B” indicates a state in which a medal is passing, and a medal sensor input state “00000010B” indicates a state immediately before completion of medal passing.

次いで、メインCPU101は、現処理時のメダルセンサ入力状態が前回処理時のメダルセンサ入力状態から変化したか否かを判別する(S256)。   Next, the main CPU 101 determines whether or not the medal sensor input state during the current process has changed from the medal sensor input state during the previous process (S256).

S256において、メインCPU101が、現処理時のメダルセンサ入力状態が前回処理時のメダルセンサ入力状態から変化していないと判別したとき(S256がNO判定の場合)、メインCPU101は、後述のS261の処理を行う。   In S256, when the main CPU 101 determines that the medal sensor input state during the current process has not changed from the medal sensor input state during the previous process (when S256 is NO), the main CPU 101 proceeds to S261 described below. Process.

一方、S256において、メインCPU101が、現処理時のメダルセンサ入力状態が前回処理時のメダルセンサ入力状態から変化したと判別したとき(S256がYES判定の場合)、メインCPU101は、前回処理時のメダルセンサ入力状態に基づいて、演算処理により、現処理時で得られるメダルセンサ入力状態の正常値(正常変化値)を生成する(S257)。   On the other hand, when the main CPU 101 determines in S256 that the medal sensor input state during the current process has changed from the medal sensor input state during the previous process (S256 is YES), the main CPU 101 Based on the medal sensor input state, a normal value (normal change value) of the medal sensor input state obtained in the current process is generated by arithmetic processing (S257).

なお、この処理において、前回処理時のメダルセンサ入力状態が「00000000B」である場合(第1及び第2メダルセンサがともにメダル未検知である場合)には、メダルセンサ入力状態の正常変化値として「00000001B」(第1メダルセンサがメダル検知であり、第2メダルセンサがメダル未検知である場合)が生成され、前回処理時のメダルセンサ入力状態が「00000001B」である場合には、メダルセンサ入力状態の正常変化値として「00000011B」(第1及び第2メダルセンサがともにメダル検知である場合)が生成される。また、この処理において、前回処理時のメダルセンサ入力状態が「00000011B」である場合には、メダルセンサ入力状態の正常変化値として「00000010B」(第1メダルセンサがメダル未検知であり、第2メダルセンサがメダル検知である場合)が生成され、前回処理時のメダルセンサ入力状態が「00000010B」である場合には、メダルセンサ入力状態の正常変化値として「00000000B」(第1及び第2メダルセンサがともにメダル未検知である場合)が生成される。なお、メダルセンサ入力状態の正常変化値の生成(算出)手法については後で詳述する。   In this process, when the medal sensor input state at the time of the previous process is “00000000B” (when both the first and second medal sensors are not detected), the normal change value of the medal sensor input state is used. When “00000001B” (when the first medal sensor is medal detection and the second medal sensor is not medal detection) is generated, and the medal sensor input state at the previous processing is “00000001B”, the medal sensor As a normal change value of the input state, “00000011B” (when both the first and second medal sensors are medal detection) is generated. In this process, if the medal sensor input state at the previous process is “00000011B”, the normal change value of the medal sensor input state is “00000010B” (the first medal sensor is not detected, the second When the medal sensor is medal detection) and the medal sensor input state at the time of the previous process is “00000010B”, the normal change value of the medal sensor input state is “00000000B” (first and second medals). When both medals have not been detected yet). The method for generating (calculating) the normal change value of the medal sensor input state will be described in detail later.

次いで、メインCPU101は、現処理時のメダルセンサ入力状態がS257で生成された正常変化値と同じであるか否かを判別する(S258)。なお、この判定処理では、メダル逆行エラーの発生の有無が判定され、S258の判定条件が満たされない場合には、メインCPU101は、メダル逆行エラーが発生したと判定する。   Next, the main CPU 101 determines whether or not the medal sensor input state at the time of the current process is the same as the normal change value generated in S257 (S258). In this determination process, it is determined whether or not a medal retrograde error has occurred, and if the determination condition in S258 is not satisfied, the main CPU 101 determines that a medal retrograde error has occurred.

S258において、メインCPU101が、現処理時のメダルセンサ入力状態がS257で生成された正常変化値と同じでないと判別したとき(S258がNO判定の場合)、メインCPU101は、後述のS262の処理を行う。   In S258, when the main CPU 101 determines that the medal sensor input state at the time of the current process is not the same as the normal change value generated in S257 (when S258 is NO), the main CPU 101 performs the process of S262 described later. Do.

一方、S258において、メインCPU101が、現処理時のメダルセンサ入力状態がS257で生成された正常変化値と同じであると判別したとき(S258がYES判定の場合)、メインCPU101は、現処理時のメダルセンサ入力状態がメダル通過時の状態(「00000000B」)であるか否かを判別する(S259)。S259において、メインCPU101が、現処理時のメダルセンサ入力状態がメダル通過時の状態であると判別したとき(S259がYES判定の場合)、メインCPU101は、後述のS263の処理を行う。   On the other hand, when the main CPU 101 determines in S258 that the medal sensor input state at the current process is the same as the normal change value generated at S257 (when S258 is YES), the main CPU 101 It is determined whether or not the medal sensor input state is a medal passing state (“00000000B”) (S259). In S259, when the main CPU 101 determines that the medal sensor input state at the time of the current process is a state when the medal passes (when S259 is YES), the main CPU 101 performs the process of S263 described later.

S259において、メインCPU101が、現処理時のメダルセンサ入力状態がメダル通過時の状態でないと判別したとき(S259がNO判定の場合)、メインCPU101は、メダル通過チェックタイマーをセットする(S260)。この処理でメダル通過チェックタイマーにセットされる時間は、メダルがセレクタ66を通過したか否かを判別可能な時間であれば、任意の時間に設定することができる。また、この処理でセットされるタイマー値は、例えば、現処理時のメダルセンサ入力状態に応じて変化させてもよい。   In S259, when the main CPU 101 determines that the medal sensor input state at the time of the current process is not a medal passage state (when S259 is NO), the main CPU 101 sets a medal passage check timer (S260). The time set in the medal passage check timer in this process can be set to any time as long as it is possible to determine whether or not the medal has passed the selector 66. Further, the timer value set in this process may be changed according to the medal sensor input state at the time of the current process, for example.

S260の処理後又はS256がNO判定の場合、メインCPU101は、現処理時のメダルセンサ入力状態がメダル通過中の状態(「00000011B」)であり、かつ、メダル通過チェックタイマーが停止しているか否かを判別する(S261)。この判定処理では、メダル通過エラー(投入メダル通過時間エラー)の発生の有無が判定され、S261の判定条件が満たされた場合、メインCPU101は、メダル通過エラーが発生したと判定する。   After the processing of S260 or when S256 is NO, the main CPU 101 determines whether the medal sensor input state at the time of the current processing is a state in which a medal is passing (“00000011B”) and the medal passing check timer is stopped. Is determined (S261). In this determination process, it is determined whether or not a medal passage error (inserted medal passage time error) has occurred, and when the determination condition of S261 is satisfied, the main CPU 101 determines that a medal passage error has occurred.

S261において、メインCPU101が、S261の判定条件が満たされないと判別したとき(S261がNO判定の場合)、メインCPU101は、処理をS253の処理に戻し、S253以降の処理を繰り返す。   In S261, when the main CPU 101 determines that the determination condition of S261 is not satisfied (when S261 is NO), the main CPU 101 returns the process to the process of S253 and repeats the processes after S253.

一方、S261において、メインCPU101が、S261の判定条件が満たされると判別したとき(S261がYES判定の場合)、又は、S258がNO判定の場合、すなわち、メダル通過エラー又はメダル逆行エラーが発生したと判定された場合、メインCPU101は、エラー処理を行う(S262)。この処理では、メインCPU101は、例えば、エラーコマンド生成格納処理等のエラー発生時の各種処理を行う。なお、エラー処理の詳細については、後述の図89を参照しながら後で説明する。そして、S262の処理後、メインCPU101は、処理をS253の処理に戻し、S253以降の処理を繰り返す。   On the other hand, in S261, when the main CPU 101 determines that the determination condition of S261 is satisfied (when S261 is YES), or when S258 is NO, that is, a medal passing error or a medal retrograde error has occurred. When it is determined that the main CPU 101 performs error processing (S262). In this process, the main CPU 101 performs various processes when an error occurs, such as an error command generation / storage process. Details of error processing will be described later with reference to FIG. 89 described later. After the process of S262, the main CPU 101 returns the process to the process of S253, and repeats the processes after S253.

ここで再度、S259の処理に戻って、S259がYES判定の場合、メインCPU101は、規定数(本実施形態では3枚)のメダルが投入済みの状態であるか否かを判別する(S263)。   Here, returning to the process of S259 again, if S259 is YES, the main CPU 101 determines whether or not a prescribed number (three in this embodiment) of medals has been inserted (S263). .

S263において、メインCPU101が、規定数のメダルが投入済みの状態でないと判別したとき(S263がNO判定の場合)、メインCPU101は、図85で説明したメダル投入処理を行う(S264)。そして、S264の処理後、メインCPU101は、処理をS253の処理に戻し、S253以降の処理を繰り返す。   In S263, when the main CPU 101 determines that the prescribed number of medals has not been inserted (when S263 is NO), the main CPU 101 performs the medal insertion process described with reference to FIG. 85 (S264). After the process of S264, the main CPU 101 returns the process to the process of S253 and repeats the processes after S253.

一方、S263において、メインCPU101が、規定数のメダルが投入済みの状態であると判別したとき(S263がYES判定の場合)、メインCPU101は、クレジットカウンタの値に「1」を加算する(S265)。次いで、メインCPU101は、メダル投入コマンド生成格納処理を行う(S266)。この処理では、メインCPU101は、副制御回路200に送信するメダル投入コマンドのデータを生成し、該コマンドデータをメインRAM103に設けられた通信データ格納領域(図75B参照)に保存する。通信データ格納領域に保存されたメダル投入コマンドは、後述の図158で説明する割込処理内の通信データ送信処理により、主制御回路90から副制御回路200に送信される。   On the other hand, when the main CPU 101 determines in S263 that the specified number of medals has been inserted (when S263 is YES), the main CPU 101 adds “1” to the value of the credit counter (S265). ). Next, the main CPU 101 performs medal insertion command generation storage processing (S266). In this processing, the main CPU 101 generates medal insertion command data to be transmitted to the sub-control circuit 200 and stores the command data in a communication data storage area (see FIG. 75B) provided in the main RAM 103. The medal insertion command stored in the communication data storage area is transmitted from the main control circuit 90 to the sub control circuit 200 by the communication data transmission process in the interrupt process described later with reference to FIG.

次いで、メインCPU101は、クレジットカウンタの値に基づいて、メダルのクレジット枚数が上限値(本実施形態では50枚)であるか否かを判別する(S267)。   Next, the main CPU 101 determines whether or not the credit number of medals is the upper limit value (50 in the present embodiment) based on the value of the credit counter (S267).

S267において、メインCPU101が、メダルのクレジット枚数が上限値でないと判別したとき(S267がNO判定の場合)、メインCPU101は、処理をS253の処理に戻し、S253以降の処理を繰り返す。一方、S267において、メインCPU101が、メダルのクレジット枚数が上限値であると判別したとき(S267がYES判定の場合)、メインCPU101は、メダル投入チェック処理を終了し、処理をメダル受付・スタートチェック処理(図83参照)のS229に移す。   When the main CPU 101 determines that the medal credit number is not the upper limit value in S267 (when S267 is NO), the main CPU 101 returns the process to the process of S253 and repeats the processes after S253. On the other hand, when the main CPU 101 determines in S267 that the credit number of medals is the upper limit value (when S267 is YES), the main CPU 101 ends the medal insertion check process, and the process is a medal acceptance / start check. The process proceeds to S229 in the process (see FIG. 83).

本実施形態では、上述のようにしてメダル投入チェック処理が行われる。そして、上述したメダル投入チェック処理中のS255〜S258の処理は、メインCPU101が、図88のソースプログラムで規定されている各ソースコードを順次実行することにより行われる。その中で、S257のメダルセンサ入力状態の正常変化値の生成処理は、テーブルを参照して取得する処理ではなく、演算処理により行われる。具体的には、正常変化値の生成処理は、メインCPU101が図88に示すソースプログラム中のソースコード「RLA」及び「AND cBX_MDINSW」をこの順で実行することにより行われる。   In the present embodiment, the medal insertion check process is performed as described above. Then, the processing of S255 to S258 during the above-described medal insertion check processing is performed by the main CPU 101 sequentially executing each source code defined by the source program of FIG. Among them, the generation process of the normal change value of the medal sensor input state in S257 is performed not by the process of obtaining with reference to the table but by the calculation process. Specifically, the normal change value generation process is performed by the main CPU 101 executing the source code “RLA” and “AND cBX_MDINSW” in the source program shown in FIG. 88 in this order.

「RLA」命令は、Aレジスタに格納された1バイトのデータを、左(ビット0からビット7に向かう方向)に1回(1ビット分)シフトさせる命令コードである。図88に示す例では、「RLA」命令より前に実行されるソースコード「LD A,B」によりAレジスタに格納された前回のメダルセンサ入力状態を示す1バイトのデータが、「RLA」命令により、左に1回シフトされる。この際、ビット0に新たに格納されるビットデータは、「RLA」命令より前に実行されるソースコード「CP cBX_MDISW2」の実行結果に基づいて決定される。   The “RLA” instruction is an instruction code that shifts 1-byte data stored in the A register to the left (in the direction from bit 0 to bit 7) once (one bit). In the example shown in FIG. 88, 1-byte data indicating the previous medal sensor input state stored in the A register by the source code “LD A, B” executed before the “RLA” instruction is the “RLA” instruction. Shifts to the left once. At this time, the bit data newly stored in bit 0 is determined based on the execution result of the source code “CP cBX_MDISW2” executed before the “RLA” instruction.

「CP」命令は比較動作を実行する命令コードである。また、「cBX_MDISW2」は、1バイトのデータであり、本実施形態では「00000010B」である。ソースコード「CP cBX_MDISW2」が実行されると、Aレジスタに格納された前回のメダルセンサ入力状態を示す1バイトのデータが、「cBX_MDISW2(00000010B)」と比較される。   The “CP” instruction is an instruction code for executing a comparison operation. “CBX_MDISW2” is 1-byte data, and is “00000010B” in the present embodiment. When the source code “CP cBX_MDISW2” is executed, 1-byte data indicating the previous medal sensor input state stored in the A register is compared with “cBX_MDISW2 (00000010B)”.

そして、ソースコード「CP cBX_MDISW2」を実行した結果、前回のメダルセンサ入力状態を示す1バイトのデータが「cBX_MDISW2(00000010B)」未満であるという結果が得られた場合にはフラグレジスタFのキャリーフラグ(図11参照)に「1」がセットされ、「RLA」命令の実行時に、Aレジスタのビット0にフラグレジスタFのキャリーフラグの「1」が格納される。一方、ソースコード「CP cBX_MDISW2」を実行した結果、前回のメダルセンサ入力状態を示す1バイトのデータが「cBX_MDISW2(00000010B)」以上であるという結果が得られた場合にはフラグレジスタFのキャリーフラグ(図11参照)に「0」がセットされ、「RLA」命令の実行時により、Aレジスタのビット0にフラグレジスタFのキャリーフラグの「0」が格納される。   If the result of executing the source code “CP cBX_MDISW2” indicates that the 1-byte data indicating the previous medal sensor input state is less than “cBX_MDISW2 (00000010B)”, the carry flag of the flag register F is obtained. “1” is set in (see FIG. 11), and the carry flag “1” of the flag register F is stored in bit 0 of the A register when the “RLA” instruction is executed. On the other hand, as a result of executing the source code “CP cBX_MDISW2”, if the result that the 1-byte data indicating the previous medal sensor input state is “cBX_MDISW2 (00000010B)” or more is obtained, the carry flag of the flag register F “0” is set in (see FIG. 11), and the carry flag “0” of the flag register F is stored in bit 0 of the A register when the “RLA” instruction is executed.

それゆえ、例えば、前回のメダルセンサ入力状態を示す1バイトのデータが「00000000B(メダル通過前又は通過後(通過時)の状態)」(<「cBX_MDISW2」)であれば、「RLA」命令の実行により、「00000001B」が生成され、前回のメダルセンサ入力状態を示す1バイトのデータが「00000001B(メダル通過開始時の状態)」(<「cBX_MDISW2」)であれば、「RLA」命令の実行により、「00000011B」が生成される。一方、例えば、前回のメダルセンサ入力状態を示す1バイトのデータが「00000011B(メダル通過中の状態)」(>「cBX_MDISW2」)であれば、「RLA」命令の実行により、「00000110B」が生成され、前回のメダルセンサ入力状態を示す1バイトのデータが「00000010B(メダル通過完了直前の状態)」(=「cBX_MDISW2」)であれば、「RLA」命令の実行により、「00000100B」が生成される。   Therefore, for example, if the 1-byte data indicating the previous medal sensor input state is “00000000B (before or after passing medal) (<cBX_MDISW2”), the “RLA” command If “00000001B” is generated by execution, and the 1-byte data indicating the previous medal sensor input state is “00000001B (the state at the start of medal passage)” (<cBX_MDISW2 ”), the“ RLA ”instruction is executed. As a result, “00000011B” is generated. On the other hand, for example, if 1-byte data indicating the previous medal sensor input state is “00000011B (medal passing state)” (> “cBX_MDISW2”), “00000110B” is generated by executing the “RLA” instruction. If the 1-byte data indicating the previous medal sensor input state is “00000010B (state immediately before completion of medal passage)” (= “cBX_MDISW2”), “00000100B” is generated by executing the “RLA” instruction. The

次いで、ソースコード「AND cBX_MDINSW」が実行されると、「RLA」命令の実行により生成された1バイトデータ(Aレジスタの格納データ)が、1バイトのデータ「cBX_MDINSW」と論理積され、メダルセンサ入力状態の正常変化値が算出される。なお、1バイトのデータ「cBX_MDISW」は、本実施形態では「00000011B」である。それゆえ、ソースコード「AND cBX_MDINSW」が実行されれば、Aレジスタの格納データ中のビット0及びビット1のデータだけがマスクされ、その他のビットデータが「0」になる。   Next, when the source code “AND cBX_MDINSW” is executed, 1-byte data (stored data in the A register) generated by executing the “RLA” instruction is logically ANDed with 1-byte data “cBX_MDINSW”, and the medal sensor A normal change value of the input state is calculated. The 1-byte data “cBX_MDISW” is “00000011B” in the present embodiment. Therefore, when the source code “AND cBX_MDINSW” is executed, only the data of bit 0 and bit 1 in the data stored in the A register is masked, and the other bit data becomes “0”.

その結果、例えば、前回のメダルセンサ入力状態を示す1バイトのデータが「00000000B(メダル通過前の状態)」であれば、メダルセンサ入力状態の正常変化値として「00000001B(メダル通過開始時の状態)」が生成され、前回のメダルセンサ入力状態を示す1バイトのデータが「00000001B(メダル通過開始時の状態)」であれば、メダルセンサ入力状態の正常変化値として「00000011B(メダル通過中の状態)」が生成される。一方、例えば、前回のメダルセンサ入力状態を示す1バイトのデータが「00000011B(メダル通過中の状態)」であれば、メダルセンサ入力状態の正常変化値として「00000010B(メダル通過完了直前の状態)」が生成され、前回のメダルセンサ入力状態を示す1バイトのデータが「00000010B」(メダル通過完了直前の状態)であれば、メダルセンサ入力状態の正常変化値として「00000000B(メダル通過後(通過時)の状態)」が生成される。   As a result, for example, if 1-byte data indicating the previous medal sensor input state is “00000000B (the state before passing the medal)”, the normal change value of the medal sensor input state is “00000001B (the state when the medal passage is started). ) ”Is generated, and if 1-byte data indicating the previous medal sensor input state is“ 00000001B (the state at the start of medal passage) ”, the normal change value of the medal sensor input state is“ 00000011B (the medal passing state). Status) "is generated. On the other hand, for example, if 1-byte data indicating the previous medal sensor input state is “00000011B (medal passing state)”, the normal change value of the medal sensor input state is “00000010B (state immediately before completion of medal passing)”. ”Is generated, and if the 1-byte data indicating the previous medal sensor input state is“ 00000010B ”(a state immediately before completion of medal passage), the normal change value of the medal sensor input state is“ 00000000B (after the medal passage (passing) State) ”is generated.

上述のようにして、メダルセンサ入力状態の変化態様の検知処理をテーブル参照処理から演算処理に変更することにより、メインROM102のテーブル格納領域の空き容量を増やすことができるとともに、プログラムの容量増を最小限に抑えることができる。それゆえ、上述した手法を採用することにより、メダル投入センサ状態の検知処理を効率化することができるとともに、メインROM102において増えた空き容量を活用して、遊技性を高めることが可能となる。   As described above, by changing the detection process of the change state of the medal sensor input state from the table reference process to the calculation process, the free space in the table storage area of the main ROM 102 can be increased, and the program capacity can be increased. Can be minimized. Therefore, by adopting the above-described method, it is possible to improve the efficiency of the medal insertion sensor state detection process, and it is possible to improve the gameability by utilizing the increased free space in the main ROM 102.

[エラー処理]
次に、図89及び図90を参照して、例えば、メダル投入チェック処理(図87参照)中のS262で行うエラー処理について説明する。図89は、エラー処理の手順を示すフローチャートであり、図90は、エラー処理のソースプログラム上で、実際に参照されるエラーテーブルの構成の一例を示す図である。
[Error handling]
Next, with reference to FIGS. 89 and 90, for example, the error process performed in S262 during the medal insertion check process (see FIG. 87) will be described. FIG. 89 is a flowchart showing a procedure of error processing, and FIG. 90 is a diagram showing an example of the configuration of an error table that is actually referred to on the error processing source program.

なお、図90に示すエラーテーブルでは、エラー要因の種別を示すポートのオン/オフ状態を表す1バイトデータ(図90中の例えばアドレス「dERR_HE」に格納されている1バイトデータ等)毎に、エラー表示データ(図90中の例えばアドレス「dERR_HE+1」及び「dERR_HE+2」に格納されている1バイトデータ等)が規定される。このエラー表示データは、情報表示器6に含まれる2桁の7セグLED(払出枚数表示用及びエラー表示用兼用)に出力される。   In the error table shown in FIG. 90, for each 1-byte data (eg, 1-byte data stored in the address “dERR_HE” in FIG. 90) indicating the on / off state of the port indicating the type of error factor, Error display data (for example, 1-byte data stored in addresses “dERR_HE + 1” and “dERR_HE + 2” in FIG. 90) is defined. This error display data is output to a 2-digit 7-segment LED (used for both the payout number display and the error display) included in the information display 6.

まず、メインCPU101は、メダルソレノイドのオフ処理を行う(S271)。具体的には、メインCPU101は、セレクタ66(図7参照)のソレノイドの駆動を停止する。次いで、メインCPU101は、メダルの払出枚数表示データの退避処理を行う(S272)。   First, the main CPU 101 performs a medal solenoid off process (S271). Specifically, the main CPU 101 stops driving the solenoid of the selector 66 (see FIG. 7). Next, the main CPU 101 performs evacuation processing of medal payout number display data (S272).

次いで、メインCPU101は、エラーテーブルのセット処理を行う(S273)。この処理により、図90に示すエラーテーブルの先頭アドレスがソースプログラム上にセットされる。   Next, the main CPU 101 performs error table setting processing (S273). By this processing, the head address of the error table shown in FIG. 90 is set on the source program.

次いで、メインCPU101は、エラー要因を取得する(S274)。なお、この処理で取得されるエラー要因は、現在処理中のエラー処理を読み出した処理に応じて変化する。なお、本実施形態で対象とするエラー要因としては、図90に示すように、「ホッパーエンプティエラー」、「ホッパージャムエラー」、「投入メダル通過カウントエラー」、「投入メダル通過チェックエラー」、「投入メダル通過チェックエラー」、「投入メダル通過時間エラー」、「投入メダル逆行エラー」、「投入メダル補助収納庫満杯エラー」、「イリーガルヒットエラー」が規定される。例えば、メダル投入チェック処理中のS258の処理後にエラー処理が読み出された場合には、この処理において、エラー要因として図90中の「投入メダル逆行エラー(Cr)」が取得される。また、例えば、メダル投入チェック処理中のS261の処理後にエラー処理が読み出された場合には、この処理において、エラー要因として図90中の「投入メダル通過時間エラー(CE)」が取得される。   Next, the main CPU 101 acquires an error factor (S274). Note that the error factor acquired in this process varies depending on the process from which the currently processed error process is read. As the error factors to be targeted in the present embodiment, as shown in FIG. 90, “hopper empty error”, “hopper jam error”, “inserted medal passage count error”, “inserted medal passage check error”, “ The “inserted medal passage check error”, “inserted medal passage time error”, “inserted medal retrograde error”, “inserted medal auxiliary storage full error”, and “illegal hit error” are defined. For example, if an error process is read after the process of S258 during the medal insertion check process, “inserted medal retrograde error (Cr)” in FIG. 90 is acquired as an error factor in this process. For example, when an error process is read after the process of S261 during the medal insertion check process, the “inserted medal passage time error (CE)” in FIG. 90 is acquired as an error factor in this process. .

次いで、メインCPU101は、エラーテーブルとエラー要因とから、エラー表示データを取得する(S275)。例えば、エラー要因が「投入メダル逆行エラー(Cr)」である場合、この処理において、2桁の7セグLEDのうち、上位桁の7セグLEDに出力するエラー表示データとして、図90に示すエラーテーブル中のアドレス「dERR_CR+1」に格納されている1バイトデータ「01001110B」が取得され、下位桁の7セグLEDに出力するエラー表示データとして、アドレス「dERR_CR+2」に格納されている1バイトデータ「00001001B」が取得される。この場合、2桁の7セグLEDには、「Cr」の2文字がエラー情報として表示される。   Next, the main CPU 101 acquires error display data from the error table and error factors (S275). For example, when the error factor is “inserted medal retrograde error (Cr)”, the error display data shown in FIG. 90 is output as error display data to be output to the upper 7-segment LED of the 2-digit 7-segment LED in this process. 1-byte data “01001110B” stored at address “dERR_CR + 1” in the table is acquired, and 1-byte data “00001001B” stored at address “dERR_CR + 2” is output as error display data to the 7-segment LED of the lower digit. Is acquired. In this case, two characters “Cr” are displayed as error information on the two-digit 7-segment LED.

次いで、メインCPU101は、エラーコマンド(発生)生成格納処理を行う(S276)。この処理では、メインCPU101は、副制御回路200に送信する、エラー発生時のエラーコマンドのデータを生成し、該コマンドデータをメインRAM103に設けられた通信データ格納領域(図75B参照)に保存する。通信データ格納領域に保存されたエラー発生時のエラーコマンドは、後述の図158で説明する割込処理内の通信データ送信処理により、主制御回路90から副制御回路200に送信される。なお、エラー発生時のエラーコマンドには、エラー発生を示すパラメータを含んで構成される。   Next, the main CPU 101 performs error command (occurrence) generation and storage processing (S276). In this process, the main CPU 101 generates error command data to be transmitted to the sub control circuit 200 when an error occurs, and stores the command data in a communication data storage area (see FIG. 75B) provided in the main RAM 103. . An error command at the time of occurrence of an error stored in the communication data storage area is transmitted from the main control circuit 90 to the sub control circuit 200 by a communication data transmission process in an interrupt process described later with reference to FIG. The error command when an error occurs includes a parameter indicating the error occurrence.

次いで、メインCPU101は、1割込時間(1.1172ms)の待機処理を行う(S277)。次いで、メインCPU101は、エラーが解除されたか否かを判別する(S278)。   Next, the main CPU 101 performs standby processing for one interrupt time (1.1172 ms) (S277). Next, the main CPU 101 determines whether or not the error has been canceled (S278).

S278において、メインCPU101が、エラーが解除されていないと判別したとき(S278がNO判定の場合)、メインCPU101は、処理をS277の処理に戻し、S277以降の処理を繰り返す。   When the main CPU 101 determines in S278 that the error has not been canceled (when S278 is NO), the main CPU 101 returns the process to the process of S277 and repeats the processes after S277.

一方、S278において、メインCPU101が、エラーが解除されたと判別したとき(S278がYES判定の場合)、メインCPU101は、エラー要因のクリア処理を行う(S279)。なお、この処理は、メインRAM103の規定外作業領域で行われる。次いで、メインCPU101は、S272で退避させたメダルの払出枚数表示データの復帰処理を行う(S280)。   On the other hand, when the main CPU 101 determines in S278 that the error has been canceled (in the case where S278 is YES), the main CPU 101 performs error factor clear processing (S279). This process is performed in a non-standard work area of the main RAM 103. Next, the main CPU 101 performs a return process of the payout number display data of medals saved in S272 (S280).

次いで、メインCPU101は、エラーコマンド(解除)生成格納処理を行う(S281)。この処理では、メインCPU101は、副制御回路200に送信する、エラー解除時のエラーコマンドのデータを生成し、該コマンドデータをメインRAM103に設けられた通信データ格納領域(図75B参照)に保存する。通信データ格納領域に保存されたエラー解除時のエラーコマンドは、後述の図158で説明する割込処理内の通信データ送信処理により、主制御回路90から副制御回路200に送信される。なお、エラー解除時のエラーコマンドには、エラー解除を示すパラメータを含んで構成される。そして、S281の処理後、メインCPU101は、エラー処理を終了し、処理を例えばメダル投入チェック処理(図87参照)中のS253に移す。なお、エラー解除では、発生したエラー要因が解除され、リセットスイッチ76が押下されることにより、エラー状態が解除される。   Next, the main CPU 101 performs error command (cancellation) generation and storage processing (S281). In this process, the main CPU 101 generates error command data at the time of error cancellation to be transmitted to the sub-control circuit 200, and stores the command data in a communication data storage area (see FIG. 75B) provided in the main RAM 103. . The error command at the time of error cancellation stored in the communication data storage area is transmitted from the main control circuit 90 to the sub control circuit 200 by the communication data transmission process in the interrupt process described later with reference to FIG. The error command at the time of error cancellation includes a parameter indicating error cancellation. After the process of S281, the main CPU 101 ends the error process, and moves the process to S253 in the medal insertion check process (see FIG. 87), for example. In the error cancellation, the error factor that has occurred is canceled, and the error state is canceled by pressing the reset switch 76.

[乱数取得処理]
次に、図91を参照して、メインフロー(図82参照)中のS203で行う乱数取得処理について説明する。なお、図91は、乱数取得処理の手順を示すフローチャートである。
[Random number acquisition processing]
Next, with reference to FIG. 91, the random number acquisition processing performed in S203 in the main flow (see FIG. 82) will be described. FIG. 91 is a flowchart showing the procedure of random number acquisition processing.

まず、メインCPU101は、乱数回路の乱数レジスタ0のハードラッチ乱数(0〜65535)を取得し、取得した乱数値を内部当籤役抽籤用の乱数値として、メインRAM103内の乱数値格納領域(不図示)に保存する(S291)。   First, the main CPU 101 acquires the hard latch random number (0 to 65535) of the random number register 0 of the random number circuit, and uses the acquired random number value as the random number value for the internal winning combination lottery in the random value storage area (invalid) in the main RAM 103. (S291).

次いで、メインCPU101は、乱数回路の乱数レジスタ1〜7のソフトラッチ乱数(0〜65535:ART関連の抽籤処理で用いられる演出用乱数値、0〜255:1バイト抽籤処理で乱数値)を生成するためのソフトラッチ乱数取得レジスタのセット処理を行う(S292)。次いで、メインCPU101は、ソフトラッチ乱数の取得個数(例えば、7)をセットする(S293)。   Next, the main CPU 101 generates soft latch random numbers (0 to 65535: production random numbers used in ART-related lottery processing, and 0 to 255: 1 byte random processing). To set the soft latch random number acquisition register (S292). Next, the main CPU 101 sets the number of acquired soft latch random numbers (for example, 7) (S293).

次いで、メインCPU101は、取得個数分のソフトラッチ乱数を一括で取得し、取得個数分のソフトラッチ乱数を乱数値格納領域に保存する(S294)。なお、この際、乱数回路110の乱数レジスタ1から取得されるソフトラッチ乱数(演出用乱数値、2バイト乱数値)は、乱数値格納領域内において、乱数回路の乱数レジスタ0から取得されるハードラッチ乱数(内部当籤役抽籤用の乱数値)が格納された領域とは異なる領域に保存される。そして、S294の処理後、メインCPU101は、乱数取得処理を終了し、処理をメインフロー(図82参照)のS204に移す。なお、本実施形態では、4つの2バイト乱数と、4つの1バイト乱数を格納するために、メインRAM103に12バイトの格納領域が乱数格納領域として割り当てられている。   Next, the main CPU 101 obtains the acquired number of soft latch random numbers at once and stores the acquired number of soft latch random numbers in the random number storage area (S294). At this time, the soft latch random number (effect random number value, 2-byte random value) acquired from the random number register 1 of the random number circuit 110 is the hardware acquired from the random number register 0 of the random number circuit in the random value storage area. It is stored in an area different from the area where the latch random number (random number value for internal winning combination lottery) is stored. After the process of S294, the main CPU 101 ends the random number acquisition process, and moves the process to S204 of the main flow (see FIG. 82). In this embodiment, in order to store four 2-byte random numbers and four 1-byte random numbers, a 12-byte storage area is allocated as a random number storage area in the main RAM 103.

[内部抽籤処理]
次に、図92〜図96を参照して、メインフロー(図82参照)中のS204で行う内部抽籤処理について説明する。なお、図92は、内部抽籤処理の手順を示すフローチャートであり、図93Aは、内部抽籤処理中のS302〜S305の処理を実行するためのソースプログラムの一例を示す図であり、図93Bは、内部抽籤処理中のS308〜S309の処理を実行するためのソースプログラムの一例を示す図である。
[Internal lottery processing]
Next, the internal lottery process performed in S204 in the main flow (see FIG. 82) will be described with reference to FIGS. 92 is a flowchart showing the procedure of the internal lottery process, FIG. 93A is a diagram showing an example of a source program for executing the processes of S302 to S305 during the internal lottery process, and FIG. It is a figure which shows an example of the source program for performing the process of S308-S309 in an internal lottery process.

また、図94は、内部抽籤処理のソースプログラム上で、実際に参照される内部抽籤テーブル(一般遊技中用)の構成の一例を示す図であり、図95は、内部抽籤処理のソースプログラム上で、実際に参照されるRT状態別抽籤値選択テーブルの構成の一例を示す図である。さらに、図96は、内部抽籤処理のソースプログラム上で、実際に参照される、内部抽籤値テーブル選択テーブル、1バイト内部抽籤値テーブル、2バイト内部抽籤値テーブル、1バイト設定別内部抽籤値テーブル及び2バイト設定別内部抽籤値テーブルの構成の一例を示す図である。なお、本実施形態では、RB(BB)中用の内部抽籤テーブルも設けられているが、ここでは、内部抽籤処理のソースプログラム上で参照されるRB中用の内部抽籤テーブルの構成の図示は省略する。   FIG. 94 is a diagram showing an example of the configuration of an internal lottery table (for general games) that is actually referred to on the source program for internal lottery processing, and FIG. It is a figure which shows an example of the structure of the lot value selection table classified by RT state actually referred. Further, FIG. 96 shows an internal lottery value table selection table, a 1-byte internal lottery value table, a 2-byte internal lottery value table, and a 1-byte internal lottery value table that are actually referred to on the internal lottery processing source program. It is a figure which shows an example of a structure of the internal lottery value table classified by 2 bytes setting. In the present embodiment, an internal lottery table for RB (BB) is also provided, but here, the configuration of the internal lottery table for RB referred to on the source program of the internal lottery processing is illustrated. Omitted.

まず、メインCPU101は、設定値・メダル投入枚数チェック処理を行う(S301)。この処理では、メインCPU101は、現遊技の設定値(1〜6のいずれか)及びメダル投入枚数(本実施形態では3枚)のチェック処理を行う。   First, the main CPU 101 performs a set value / medal insertion number check process (S301). In this process, the main CPU 101 performs a check process for the current game setting value (any one of 1 to 6) and the number of inserted medals (three in this embodiment).

次いで、メインCPU101は、一般遊技中用の内部抽籤テーブル及び抽籤回数(本実施形態では53回)をセットする(S302)。この処理では、図94に示す内部抽籤テーブル(一般遊技中用)中の「特賞当籤番号+小役当籤番号」の値(当り要求フラグステータス)がCレジスタにセットされ、「抽籤値選択テーブルor抽籤係数テーブル」の値(判定データ:アドレスに関するデータ)がAレジスタにセットされる。なお、当り要求フラグステータスは、図94に示すように、特賞当籤番号(「00H(はずれ)」、「01H(BB1)」、「02H(BB2)」:10進数で0、1、2)に「25H(16進数:10進数では37(後述の特賞番号))」が乗算された値に、小役当籤番号(「00H」〜「24H」:10進数で0〜36)を加算した値である。   Next, the main CPU 101 sets the internal lottery table for general games and the number of lotteries (53 times in this embodiment) (S302). In this process, the value (winning request flag status) of “special prize winning number + small bonus winning number” in the internal lottery table (for general game) shown in FIG. 94 is set in the C register, and “lottery value selection table or The value of “lottery coefficient table” (determination data: data related to the address) is set in the A register. As shown in FIG. 94, the winning request flag status is a special prize winning number (“00H (out)”, “01H (BB1)”, “02H (BB2)”: 0, 1, 2 in decimal number). The value obtained by multiplying the value obtained by multiplying “25H (hexadecimal number: 37 (discussion special prize number) to be described later)” by a small combination winning number (“00H” to “24H”: decimal number 0 to 36). is there.

次いで、メインCPU101は、RB作動中であるか否かを判別する(S303)。S303において、メインCPU101が、RB作動中でないと判別したとき(S303がNO判定の場合)、メインCPU101は、後述のS305の処理を行う。   Next, the main CPU 101 determines whether or not the RB is operating (S303). In S303, when the main CPU 101 determines that the RB is not operating (when S303 is NO), the main CPU 101 performs a process of S305 described later.

一方、S303において、メインCPU101が、RB作動中であると判別したとき(S303がYES判定の場合)、メインCPU101は、RB中用の内部抽籤テーブル及び抽籤回数(本実施形態では5回)をセットする(S304)。この処理では、S302でセットされた一般遊技中用の内部抽籤テーブル及び抽籤回数をRB中用の内部抽籤テーブル及び抽籤回数で上書きする。   On the other hand, when the main CPU 101 determines in S303 that the RB is operating (when S303 is YES), the main CPU 101 determines the internal lottery table for RB and the number of lotteries (in this embodiment, five times). Set (S304). In this process, the internal lottery table and the number of lotteries for the general game set in S302 are overwritten with the internal lottery table for the RB and the number of lotteries.

S304の処理後又はS303がNO判定の場合、メインCPU101は、セットされている内部抽籤テーブルから抽籤対象役の判定データ(アドレスに関するデータ)を取得し、抽籤テーブルアドレスを更新する(S305)。   After the process of S304 or when S303 is NO, the main CPU 101 acquires the determination data (data relating to the address) of the lottery target combination from the set internal lottery table, and updates the lottery table address (S305).

次いで、メインCPU101は、判定データがRT状態別データであるか否かを判別する(S306)。この処理では、メインCPU101は、現在取得されている抽籤対象役がRT状態に応じて抽籤値が変化する内部当籤役であるか否かを判別する。具体的には、メインCPU101は、現在取得されている抽籤対象役の判定データに規定されているアドレスが、図95に示すRT状態別抽籤値選択テーブル内のアドレスであるか否かを判別する。   Next, the main CPU 101 determines whether the determination data is RT state data (S306). In this process, the main CPU 101 determines whether or not the lottery target combination currently acquired is an internal winning combination whose lottery value changes according to the RT state. Specifically, the main CPU 101 determines whether or not the address defined in the currently acquired determination data of the lottery object combination is an address in the RT state-specific lottery value selection table shown in FIG. .

例えば、図94の内部抽籤テーブルにおいて内部当籤役「F_チリリプ」に対応付けられている判定データ「(dRPPTR01−dRTRB_SEL)*2+001H」では、図95に示すRT状態別抽籤値選択テーブル内の内部当籤役「F_チリリプ」のアドレス「dRPPTR01」が規定されているので、内部当籤役「F_チリリプ」に対応付けられている判定データは、RT状態別データに対応する。それゆえ、現在取得されている抽籤対象役が内部当籤役「F_チリリプ」である場合には、S306の処理において、メインCPU101は、判定データがRT状態別データであると判定する。   For example, in the determination data “(dRPPPTR01−dRTRB_SEL) * 2 + 001H” associated with the internal winning combination “F_Chillilip” in the internal lottery table of FIG. Since the address “dRPPPTR01” of the combination “F_Chillilip” is defined, the determination data associated with the internal winning combination “F_Chillilip” corresponds to the RT state-specific data. Therefore, when the lottery target combination that is currently acquired is the internal winning combination “F_Chillilip”, the main CPU 101 determines in the process of S306 that the determination data is RT state-specific data.

S306において、メインCPU101が、判定データがRT状態別データでないと判別したとき(S306がNO判定の場合)、メインCPU101は、後述のS308の処理を行う。一方、S306において、メインCPU101が、判定データがRT状態別データであると判別したとき(S306がYES判定の場合)、メインCPU101は、判定データに基づいて、図95に示すRT状態抽籤値選択テーブルから選択データを取得し、該取得した選択データを判定データにセットする(S307)。   In S306, when the main CPU 101 determines that the determination data is not RT state data (when S306 is NO), the main CPU 101 performs the process of S308 described later. On the other hand, when the main CPU 101 determines in S306 that the determination data is the RT state-specific data (when S306 is YES), the main CPU 101 selects the RT state lottery value shown in FIG. 95 based on the determination data. Selection data is acquired from the table, and the acquired selection data is set as determination data (S307).

S307の処理後又はS306がNO判定の場合、メインCPU101は、抽籤対象役の判定データが設定別データであるか否かを判別する(S308)。この処理では、メインCPU101は、現在取得されている抽籤対象役が、設定値に応じて抽籤値が変化する内部当籤役であるか否かを判別する。具体的には、メインCPU101は、現在取得されている抽籤対象役の判定データに規定されているアドレスが、図96に示す1バイト設定別内部抽籤値テーブル又は2バイト設定別内部抽籤値テーブル内のアドレスであるか否かを判別する。   After the processing of S307 or when S306 is NO, the main CPU 101 determines whether the determination data of the lottery target combination is data by setting (S308). In this process, the main CPU 101 determines whether or not the lottery target combination currently acquired is an internal winning combination whose lottery value changes according to the set value. Specifically, the main CPU 101 determines that the address specified in the currently acquired lottery object combination determination data is in the 1-byte setting internal lottery value table or 2-byte setting internal lottery value table shown in FIG. It is determined whether it is the address.

例えば、図94の内部抽籤テーブルにおいて内部当籤役「F_強チリ1」に対応付けられている判定データ「((dNMLB00F289−dPRB_DB_WV)/06H)*2+080H」では、図96に示す1バイト設定別内部抽籤値テーブル内の内部当籤役「F_強チリ1」のアドレス「dNMLB00F289」が規定されているので、内部当籤役「F_強チリ1」に対応付けられている判定データは、設定別データに対応する。それゆえ、現在取得されている抽籤対象役が内部当籤役「F_強チリ1」である場合には、S308の処理において、メインCPU101は、判定データが設定別データであると判定する。   For example, in the determination data “((dNMLB00F289−dPRB_DB_WV) / 6 + 080H” associated with the internal winning combination “F_strong Chile 1” in the internal lottery table of FIG. Since the address “dNMLB00F289” of the internal winning combination “F_strong Chile 1” in the lottery value table is defined, the determination data associated with the internal winning combination “F_Strong Chile 1” corresponds to the setting-specific data. To do. Therefore, when the lottery target combination currently acquired is the internal winning combination “F_strong Chile 1”, the main CPU 101 determines that the determination data is the setting-specific data in the process of S308.

S308において、メインCPU101が、判定データが設定別データでないと判別したとき(S308がNO判定の場合)、メインCPU101は、後述のS310の処理を行う。一方、S308において、メインCPU101が、判定データが設定別データであると判別したとき(S308がYES判定の場合)、メインCPU101は、判定データに設定値データ(0〜5にいずれか)を加算し、該加算した値を判定データにセットする(S309)。なお、この処理で判定データに加算される設定値データは、設定値に対応付けられたデータであるが、設定値そのものの値ではなく、設定値データ「0」〜「5」は、それぞれ「設定1」〜「設定6」に対応するデータである。   In S308, when the main CPU 101 determines that the determination data is not the setting-specific data (when S308 is NO), the main CPU 101 performs the process of S310 described later. On the other hand, when the main CPU 101 determines in S308 that the determination data is data by setting (when S308 is YES), the main CPU 101 adds the set value data (any of 0 to 5) to the determination data. Then, the added value is set in the determination data (S309). The set value data added to the determination data in this process is data associated with the set value. However, the set value data “0” to “5” is not “the set value itself” but “ Data corresponding to “Setting 1” to “Setting 6”.

S309の処理後又はS308がNO判定の場合、メインCPU101は、セットされている判定データ(アドレスデータ)に基づいて、抽籤対象役の抽籤値が格納された領域のアドレスを算出し、該アドレスに格納された抽籤値を取得する(S310)。   After the processing of S309 or when S308 is NO, the main CPU 101 calculates the address of the area where the lottery value of the lottery target role is stored based on the set determination data (address data), and sets the address The stored lottery value is acquired (S310).

S310の処理において、例えば、抽籤対象役が、その抽籤値がRT状態及び設定値の両方に依存しない内部当籤役「F_サボ2」である場合には、図96に示す1バイト内部抽籤値テーブルからアドレス「dNM_B00F26」に格納された抽籤値「128」が取得される。また、例えば、抽籤対象役が、その抽籤値がRT状態により変化する内部当籤役「F_RT3リプ_1st」であり、RT状態がRT2状態である場合には、図96に示す2バイト内部抽籤値テーブルからアドレス「dRT2B00F13456」に格納された抽籤値「1800」が取得される。   In the process of S310, for example, when the lottery target combination is an internal winning combination “F_Sabo2” whose lottery value does not depend on both the RT state and the set value, the 1-byte internal lottery value table shown in FIG. The lottery value “128” stored in the address “dNM_B00F26” is acquired. For example, when the lottery target combination is an internal winning combination “F_RT3 Lip_1st” whose lottery value changes depending on the RT state, and the RT state is the RT2 state, the 2-byte internal lottery value table shown in FIG. The lottery value “1800” stored in the address “dRT2B00F13456” is acquired.

また、S310の処理において、例えば、抽籤対象役が、その抽籤値が設定値により変化する内部当籤役「F_強チリ1」である場合には、図96に示す1バイト設定別内部抽籤値テーブルに規定されている6種類の抽籤値「150(設定1),150(設定2),150(設定3),150(設定4),160(設定5),170(設定6)」の中から設定値に対応する抽籤値が取得される。この際、設定値に対応する抽籤値の取得は、判定データに設定値データを加算(S309の処理)して求められたアドレスを指定することにより取得される。それゆえ、例えば、抽籤対象役が「F_強チリ1」であり、設定値が「6」(設定値データが「5」)である場合には、アドレス「dNMLB00F289+5」に格納された抽籤値「170」が取得される。   In the process of S310, for example, when the lottery target combination is an internal winning combination “F_strong Chile 1” whose lottery value varies depending on the set value, an internal lottery value table classified by 1 byte setting shown in FIG. 6 types of lottery values “150 (setting 1), 150 (setting 2), 150 (setting 3), 150 (setting 4), 160 (setting 5), 170 (setting 6)” A lottery value corresponding to the set value is acquired. At this time, the lottery value corresponding to the set value is acquired by specifying the address obtained by adding the set value data to the determination data (processing in S309). Therefore, for example, when the lottery target combination is “F_strong 1” and the set value is “6” (set value data is “5”), the lottery value “0” stored in the address “dNMLB00F289 + 5” is stored. 170 "is acquired.

なお、本実施形態では、例えば内部当籤役「F_維持リプA」のように、その抽籤値がRT状態及び設定値の両方に依存する役の場合には、内部抽籤値テーブル及び設定別内部抽籤値テーブルの両方を参照して、抽籤値が取得される。   In the present embodiment, when the lottery value depends on both the RT state and the set value, such as the internal winning combination “F_Maintenance Lip A”, for example, the internal lottery value table and the internal lottery classified by setting are used. The lottery value is acquired with reference to both of the value tables.

次いで、メインCPU101は、乱数格納領域に格納された内部当籤役抽籤用の乱数値(0〜65535のいずれか)を取得する(S311)。   Next, the main CPU 101 acquires a random number value (any one of 0 to 65535) for internal winning combination lottery stored in the random number storage area (S311).

次いで、メインCPU101は、抽籤実行処理を行う(S312)。この処理では、メインCPU101は、S310で取得された抽籤値に、S311で取得された乱数値を加算し、その加算結果を抽籤結果(抽籤対象役の当籤/非当籤)とする。なお、この抽籤実行処理において、抽籤値と乱数値との和が65535を超えた場合(オーバーフローした場合)、抽籤対象役が当籤した(抽籤対象役が内部当籤役として決定された)と判定される。   Next, the main CPU 101 performs lottery execution processing (S312). In this process, the main CPU 101 adds the random number acquired in S311 to the lottery value acquired in S310, and sets the addition result as a lottery result (winning / non-winning for the lottery target role). In this lottery execution process, when the sum of the lottery value and the random number value exceeds 65535 (when overflowing), it is determined that the lottery target combination is won (the lottery target combination is determined as an internal winning combination). The

次いで、メインCPU101は、乱数値に抽籤値を加算した値(抽籤実行後の乱数値)を新たな乱数値として、乱数格納領域に保存する(S313)。次いで、メインCPU101は、抽籤実行処理で当籤したか否か(オーバーフローが発生したか否か)を判別する(S314)。   Next, the main CPU 101 stores a value obtained by adding the lottery value to the random number value (random number value after lottery execution) as a new random number value in the random number storage area (S313). Next, the main CPU 101 determines whether or not a lottery execution process has been won (whether or not an overflow has occurred) (S314).

S314において、メインCPU101が、抽籤実行処理で当籤したと判別したとき(S314がYES判定の場合)、メインCPU101は、内部抽籤テーブルを参照して当籤した内部当籤役に対応する当り要求フラグステータス(「特賞当籤番号+小役当籤番号」の値)を取得する(S315)。例えば、一般遊技中において、抽籤対象役が「F_確チリリプ」であるときの抽籤実行処理で当籤した場合、S315の処理では、当り要求フラグステータス「(00H*25H)+02H」(特賞当籤番号=0、小役当籤番号=2)が取得される。そして、S315の処理後、メインCPU101は、内部抽籤処理を終了し、処理をメインフロー(図82参照)のS205に移す。   In S314, when the main CPU 101 determines that the lottery execution process has been won (when S314 is YES), the main CPU 101 refers to the internal lottery table, and the winning request flag status (corresponding to the internal winning combination won) “Value of special prize winning number + small role winning number”) is acquired (S315). For example, in a general game, when winning the lottery execution process when the lottery target role is “F_definite chip”, the winning request flag status “(00H * 25H) + 02H” (special prize winning number = 0, small winning number = 2) is acquired. Then, after the process of S315, the main CPU 101 ends the internal lottery process and moves the process to S205 of the main flow (see FIG. 82).

一方、S314において、メインCPU101が、抽籤実行処理で当籤していないと判別したとき(S314がNO判定の場合)、メインCPU101は、内部抽籤テーブルにおいて抽籤対象役を次の役に更新し、抽籤回数を1減算する(S316)。次いで、メインCPU101は、減算後の抽籤回数が「0」であるか否かを判別する(S317)。   On the other hand, when it is determined in S314 that the main CPU 101 has not won the lottery execution process (when S314 is NO), the main CPU 101 updates the lottery object combination to the next combination in the internal lottery table, and lottery is performed. The number of times is subtracted by 1 (S316). Next, the main CPU 101 determines whether or not the number of lotteries after subtraction is “0” (S317).

S317において、メインCPU101が、減算後の抽籤回数が「0」でないと判別したとき(S317がNO判定の場合)、メインCPU101は、処理をS305の処理に戻し、S305以降の処理を繰り返す。   In S317, when the main CPU 101 determines that the number of lotteries after subtraction is not “0” (when S317 is NO), the main CPU 101 returns the process to S305 and repeats the processes after S305.

一方、S317において、メインCPU101が、減算後の抽籤回数が「0」であると判別したとき(S317がYES判定の場合)、すなわち、内部当籤役が「はずれ」である場合、メインCPU101は、ハズレステータスをセットする(S318)。なお、「ハズレステータス」は、特賞当籤番号及び小役当籤番号のいずれもが「0」となる当り要求フラグステータスに対応する。そして、S318の処理後、メインCPU101は、内部抽籤処理を終了し、処理をメインフロー(図82参照)のS205に移す。   On the other hand, when the main CPU 101 determines in S317 that the number of lotteries after subtraction is “0” (when S317 is YES), that is, when the internal winning combination is “out”, the main CPU 101 The lose status is set (S318). Note that the “losing status” corresponds to a hit request flag status in which both the special prize winning number and the small bonus winning number are “0”. Then, after the process of S318, the main CPU 101 ends the internal lottery process and moves the process to S205 of the main flow (see FIG. 82).

本実施形態では、上述のようにして内部抽籤処理が行われる。なお、上述した内部抽籤処理中のS302〜S305の処理は、メインCPU101が、図93Aのソースプログラムで規定されている各ソースコードを順次実行することにより行われる。その中でも、S305の判定データの取得処理は、図93A中のソースコード「LDIN AC,(HL)」により実行される。   In the present embodiment, the internal lottery process is performed as described above. Note that the processing of S302 to S305 during the internal lottery processing described above is performed by the main CPU 101 sequentially executing each source code defined by the source program of FIG. 93A. Among them, the determination data acquisition process of S305 is executed by the source code “LDIN AC, (HL)” in FIG. 93A.

ソースプログラム上において、例えば、ソースコード「LDIN ss,(HL)」が実行されると、HLレジスタ(ペアレジスタ)にセットされたアドレス及び該アドレスに「1」を加算したアドレスで指定されるメモリの内容(データ)が、ss(BC、DE、AC、AE又はBD)ペアレジスタにロードされるとともに、HLレジスタにセットされているアドレスが+2更新(2加算)される。それゆえ、図93A中のソースコード「LDIN AC,(HL)」が実行されると、HLレジスタ(ペアレジスタ)にセットされたアドレス及び該アドレスに1加算したアドレスで指定されるメモリの内容(データ)が、ACレジスタにロードされるとともに、HLレジスタにセットされているアドレスが+2更新(2加算)される。なお、S305の判定データの取得処理では、上述のように、この「LDIN」命令(所定の読み出し命令)により、Aレジスタに、判定データ(「抽籤値選択テーブルor抽籤係数テーブル」の値)が格納され、Cレジスタに当り要求フラグステータス(「特賞当籤番号+小役当籤番号」の値)が格納される。   For example, when the source code “LDIN ss, (HL)” is executed on the source program, a memory specified by an address set in the HL register (pair register) and an address obtained by adding “1” to the address. Is loaded into the ss (BC, DE, AC, AE, or BD) pair register, and the address set in the HL register is updated by +2 (added by 2). Therefore, when the source code “LDIN AC, (HL)” in FIG. 93A is executed, the contents of the memory specified by the address set in the HL register (pair register) and the address obtained by adding 1 to the address ( Data) is loaded into the AC register, and the address set in the HL register is updated by +2 (added by 2). In the determination data acquisition process of S305, as described above, the determination data (value of “lottery value selection table or lottery coefficient table”) is stored in the A register by this “LDIN” instruction (predetermined read instruction). Stored and the C flag is stored with a request flag status (value of “special prize winning number + small winning number”).

上述のように、内部抽籤処理中のS305の判定データの取得処理では、一つの命令コード(「LDIN」命令)により、データのロード処理及びアドレスの更新処理の両方を行うことができる。この場合、ソースプログラム上において、アドレス設定に係る命令コードを省略することができ、その分、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることが可能になる。   As described above, in the determination data acquisition process of S305 during the internal lottery process, both the data load process and the address update process can be performed with one instruction code ("LDIN" instruction). In this case, the instruction code relating to the address setting can be omitted in the source program, and the capacity of the source program (usage capacity of the main ROM 102) can be reduced accordingly. As a result, in the present embodiment, it is possible to secure (increase) the free space in the main ROM 102, and it is possible to improve the gameability by utilizing the increased free space.

また、上述した内部抽籤処理中のS308及びS309の処理は、メインCPU101が、図93Bのソースプログラムで規定されている各ソースコードを順次実行することにより行われる。その中で、S309の設定値データ(0〜5のいずれか)の加算処理は、メインCPU101が図93B中のソースコード「MUL A,6」及び「ADDQ A,(.LOW.wWAVENUM)」をこの順で実行することにより行われる。なお、「MUL」命令及び「ADDQ」命令はともに、メインCPU101専用命令コードであり、「ADDQ」命令は、Qレジスタ(拡張レジスタ)を用いてアドレス指定を行うメインCPU101専用命令コードである。   Further, the processing of S308 and S309 during the internal lottery processing described above is performed by the main CPU 101 sequentially executing each source code defined by the source program of FIG. 93B. Among them, the addition processing of the set value data (any one of 0 to 5) in S309 is performed by the main CPU 101 using the source codes “MUL A, 6” and “ADDQ A, (.LOW.wWAVENUM)” in FIG. 93B. This is done by executing in this order. Note that both the “MUL” instruction and the “ADDQ” instruction are instruction codes dedicated to the main CPU 101, and the “ADDQ” instruction is an instruction code dedicated to the main CPU 101 that performs address designation using the Q register (extension register).

ソースプログラム上において、例えば、ソースコード「MUL A,n」が実行されると、Aレジスタの格納データと、1バイトの整数nとを乗算し、その乗算結果をAレジスタに格納する。それゆえ、図93B中のソースコード「MUL A,6」では、Aレジスタの内容(格納データ)に、1バイトの整数6が乗算され、その乗算結果がAレジスタに格納される。なお、この乗算処理は、マイクロプロセッサ91に含まれる演算回路107(図9参照)により実行される。すなわち、本実施形態のパチスロ1では、ソースプログラム上における乗算処理及び除算処理を実行するための演算専用回路(演算回路107)が設けられているので、乗算処理及び除算処理の効率化を図ることができる。   For example, when the source code “MUL A, n” is executed on the source program, the data stored in the A register is multiplied by the 1-byte integer n, and the multiplication result is stored in the A register. Therefore, in the source code “MUL A, 6” in FIG. 93B, the contents (stored data) of the A register are multiplied by the 1-byte integer 6, and the multiplication result is stored in the A register. This multiplication process is executed by the arithmetic circuit 107 (see FIG. 9) included in the microprocessor 91. That is, in the pachislot machine 1 of the present embodiment, an arithmetic dedicated circuit (arithmetic circuit 107) for executing multiplication processing and division processing on the source program is provided, so that the efficiency of the multiplication processing and division processing is improved. Can do.

また、ソースプログラム上において、例えば、ソースコード「ADDQ r,(k)」が実行されると、Qレジスタの格納データ(上位側アドレス値)及び1バイトの整数k(直値:下位側アドレス値)で指定されたアドレスのメモリの内容(格納データ)に、rレジスタ(A、B、C、D、E、H又はLレジスタ)の格納データが加算され、該加算結果がrレジスタに格納される。それゆえ、図93B中のソースコード「ADDQ A,(.LOW.wWAVENUM)」が実行されると、Qレジスタの格納データ及び1バイトの整数値「.LOW.wWAVENUM」で指定されたアドレスのメモリの内容(設定値データ)にAレジスタの内容(格納データ)が加算され、該加算結果がAレジスタに格納される。   For example, when the source code “ADDQ r, (k)” is executed on the source program, the data stored in the Q register (upper address value) and a 1-byte integer k (direct value: lower address value) The data stored in the r register (A, B, C, D, E, H, or L register) is added to the memory contents (stored data) at the address specified in (), and the addition result is stored in the r register. The Therefore, when the source code “ADDQ A, (.LOW.wWAVENUM)” in FIG. 93B is executed, the data stored in the Q register and the memory at the address specified by the 1-byte integer value “.LOW.wWAVENUM” The contents (stored data) of the A register are added to the contents (set value data), and the addition result is stored in the A register.

すなわち、図93Bに示す例では、S309の設定値の加算処理において、抽籤テーブル選択用相対値に係数「6」を乗算して、その乗算値に設定値データを加算することにより、抽籤対象役の抽籤値が格納された抽籤テーブルのアドレスを算出している。   That is, in the example shown in FIG. 93B, in the setting value addition process of S309, the lottery table selection relative value is multiplied by the coefficient “6”, and the setting value data is added to the multiplied value, thereby The address of the lottery table in which the lottery values are stored is calculated.

上述のように、本実施形態では、内部抽籤処理において、Qレジスタ(拡張レジスタ)を用いたメインCPU101専用命令コード(「ADDQ」命令)が用いられており、この命令コードを用いれば、直値により、メインROM102、メインRAM103やメモリーマップI/Oにアクセスすることができる。それゆえ、内部抽籤処理のソースプログラム上において、アドレス設定に係る命令を省略することができ、その分、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることが可能になる。   As described above, in the present embodiment, in the internal lottery process, the main CPU 101 dedicated instruction code (“ADDQ” instruction) using the Q register (extension register) is used. Thus, the main ROM 102, the main RAM 103, and the memory map I / O can be accessed. Therefore, an instruction relating to address setting can be omitted on the source program of the internal lottery process, and the capacity of the source program (usable capacity of the main ROM 102) can be reduced correspondingly. As a result, in the present embodiment, it is possible to secure (increase) the free space in the main ROM 102, and it is possible to improve the gameability by utilizing the increased free space.

[図柄設定処理]
次に、図97〜図100を参照して、メインフロー(図82参照)中のS205で行う図柄設定処理について説明する。
[Design setting processing]
Next, the symbol setting process performed in S205 in the main flow (see FIG. 82) will be described with reference to FIGS.

図97は、図柄設定処理の手順を示すフローチャートである。図98は、特賞(ボーナス)当籤番号及び小役当籤番号と、内部当籤役との対応表である。なお、図98では、「はずれ(00)」に対応する特賞当籤番号及び小役当籤番号の図示は省略している。また、図99は、図柄設定処理中のS324〜S330の処理を実行するためのソースプログラムの一例を示す図であり、図100は、図柄設定処理のソースプログラム上で、実際に参照される当り要求フラグテーブル(フラグデータテーブル、当籤フラグテーブルデータ)の構成の一例を示す図である。   FIG. 97 is a flowchart showing the procedure of the symbol setting process. FIG. 98 is a correspondence table of special prize (bonus) winning numbers and small winning combination numbers and internal winning combinations. In FIG. 98, the special prize winning number and the small bonus winning number corresponding to “out (00)” are not shown. FIG. 99 is a diagram showing an example of a source program for executing the processes of S324 to S330 during the symbol setting process, and FIG. 100 is a hit actually referenced on the source program of the symbol setting process. It is a figure which shows an example of a structure of a request flag table (flag data table, winning flag table data).

まず、メインCPU101は、内部抽籤処理で取得された当り要求フラグステータスに基づいて、特賞当籤番号及び小役当籤番号を抽出し、該抽出された特賞当籤番号及び小役当籤番号をメインRAM103内の当籤番号格納領域(不図示)に保存する(S321)。   First, the main CPU 101 extracts a special prize winning number and a small bonus winning number based on the winning request flag status acquired in the internal lottery process, and the extracted special winning prize number and small bonus winning number are stored in the main RAM 103. It is stored in a winning number storage area (not shown) (S321).

本実施形態では、図98に示すように、特賞(ボーナス)当籤番号「1」及び「2」には、それぞれ、内部当籤役「F_BB1」及び「F_BB2」が対応付けられている。また、小役当籤番号「1」〜「36」には、それぞれ、内部当籤役「F_チリリプ」〜「F_RB役4」が対応付けられている。そして、図94で説明したように、当り要求フラグステータスの値は、特賞当籤番号に特賞番号(本実施形態では「37(16進数では25H)」)を乗算した値に、小役当籤番号を加算した値である。それゆえ、S321の処理において、当り要求フラグステータスの値から特賞当籤番号及び小役当籤番号を抽出するため、本実施形態では、メインCPU101は、当り要求フラグステータスの値を特賞番号(「37」)で除算する。その結果、除算処理により生成された、商の値が特賞当籤番号(10進数で0〜2のいずれか)となり、余りの値が小役当籤番号(10進数で0〜36のいずれか)となる。   In the present embodiment, as shown in FIG. 98, special winning (bonus) winning numbers “1” and “2” are associated with internal winning combinations “F_BB1” and “F_BB2”, respectively. Further, the small winning combination numbers “1” to “36” are associated with the internal winning combinations “F_Chillilip” to “F_RB combination 4”, respectively. As described with reference to FIG. 94, the value of the winning request flag status is obtained by multiplying the special prize number by the special prize number (in the present embodiment, “37 (25H in hexadecimal)”) and the small prize winning number. It is the added value. Therefore, in the process of S321, in order to extract the special prize winning number and the small bonus winning number from the value of the winning request flag status, in this embodiment, the main CPU 101 sets the winning request flag status value as the special prize number (“37”). ). As a result, the value of the quotient generated by the division process becomes the special prize winning number (0 to 2 in decimal number), and the remainder value is the small winning number (any one of 0 to 36 in decimal number). Become.

次いで、メインCPU101は、抽出された小役当籤番号に基づいて、小役が当籤したか否かを判別する(S322)。この処理において、小役当籤番号が1〜36のいずれかである場合には、メインCPU101は、小役が当籤したと判定し、小役当籤番号が0である場合には、メインCPU101は、小役が当籤しなかったと判定する。   Next, the main CPU 101 determines whether or not a small combination is won based on the extracted small combination winning number (S322). In this process, when the small combination winning number is any one of 1 to 36, the main CPU 101 determines that the small combination winning number has been won, and when the small combination winning number is 0, the main CPU 101 It is determined that the small role did not win.

S322において、メインCPU101が、小役が当籤していないと判別したとき(S322がNO判定の場合)、メインCPU101は、後述のS331の処理を行う。一方、S322において、メインCPU101が、小役が当籤したと判別したとき(S322がYES判定の場合)、メインCPU101は、小役当籤番号を減算結果の初期値としてセットする(S323)。   In S322, when the main CPU 101 determines that a small role is not won (when S322 is NO), the main CPU 101 performs processing of S331 described later. On the other hand, when the main CPU 101 determines in S322 that the small combination has been won (when S322 is YES), the main CPU 101 sets the small combination winning number as an initial value of the subtraction result (S323).

次いで、メインCPU101は、当り要求フラグテーブル(図100参照)をセットする(S324)。次いで、メインCPU101は、減算結果を1減算し、該減算結果を更新する(S325)。次いで、メインCPU101は、減算結果が「0」未満であるか否かを判別する(S326)。   Next, the main CPU 101 sets a hit request flag table (see FIG. 100) (S324). Next, the main CPU 101 subtracts 1 from the subtraction result and updates the subtraction result (S325). Next, the main CPU 101 determines whether or not the subtraction result is less than “0” (S326).

S326において、メインCPU101が、減算結果が「0」未満でないと判別したとき(S326がNO判定の場合)、メインCPU101は、ビット数算出処理を行う(S327)。なお、S327のビット数算出処理では、当り要求フラグテーブルに規定されている、小役当籤番号に対応する当り要求フラグデータの格納領域のブロック数を取得する。   When the main CPU 101 determines in S326 that the subtraction result is not less than “0” (when S326 is NO), the main CPU 101 performs a bit number calculation process (S327). In the bit number calculation process of S327, the number of blocks in the storage area of the hit request flag data corresponding to the small combination winning number specified in the hit request flag table is acquired.

なお、本実施形態では、当り要求フラグ格納領域(内部当籤役格納領域)において、当り要求格納領域0〜7のブロックと、当り要求格納領域8〜11のブロックとが設けられている。それゆえ、S327のビット数算出処理で取得される当り要求フラグデータの格納領域のブロック数の最大値は「2」となる。例えば、内部当籤役が「F_確チリリプ」である場合には、当り要求フラグテーブル(図100参照)に示すように、当り要求格納領域0〜7のブロックに含まれる格納領域7と、当り要求格納領域8〜11のブロックに含まれる格納領域9にそれぞれ当り要求フラグデータが規定されているので、S327のビット数算出処理で取得される当り要求フラグデータの格納領域のブロック数は「2」となる。   In the present embodiment, in the hit request flag storage area (internal winning combination storage area), blocks of hit request storage areas 0 to 7 and blocks of hit request storage areas 8 to 11 are provided. Therefore, the maximum value of the number of blocks in the storage area for the hit request flag data acquired in the bit number calculation process of S327 is “2”. For example, when the internal winning combination is “F_definite chip”, as shown in the hit request flag table (see FIG. 100), the storage area 7 included in the blocks of the hit request storage areas 0 to 7 and the hit request Since the hit request flag data is defined for each of the storage areas 9 included in the blocks of the storage areas 8 to 11, the number of blocks in the storage area for the hit request flag data acquired in the bit number calculation process of S327 is “2”. It becomes.

次いで、メインCPU101は、ビット数算出処理を行う(S328)。なお、S328のビット数算出処理では、当り要求フラグテーブル(図100参照)において規定されるブロック単位の当り要求フラグデータのバイト数を算出する。例えば、内部当籤役が「F_確チリリプ」である場合には、当り要求フラグテーブル(図100参照)に示すように格納領域7及び格納領域9ではともに1バイトの当り要求フラグデータが格納されるので、S328のビット数算出処理で取得されるブロック単位の当り要求フラグデータのバイト数は1バイトとなる。なお、図100に記載のテーブルにおいて、格納領域7に格納される当り要求フラグデータには「10000000B |01000000B」と記載されているが、これは、格納領域7に格納される当り要求フラグデータが「10000000B」又は(「|」は論理和の記号)「01000000B」であることを意味する。   Next, the main CPU 101 performs a bit number calculation process (S328). In the bit number calculation process in S328, the number of bytes of hit request flag data in block units defined in the hit request flag table (see FIG. 100) is calculated. For example, when the internal winning combination is “F_definite chip”, both the storage area 7 and the storage area 9 store 1-byte hit request flag data as shown in the hit request flag table (see FIG. 100). Therefore, the number of bytes of the per-block request flag data acquired in the bit number calculation process of S328 is 1 byte. In the table shown in FIG. 100, the hit request flag data stored in the storage area 7 is described as “10000000B | 01000000B”. This is because the hit request flag data stored in the storage area 7 is It means “10000000B” or (“|” is a logical sum symbol) “01000000B”.

なお、上述したS325〜S328の処理は、小役当籤番号の回数だけ繰り返される。例えば、内部当籤役が「F_確チリリプ」(小役当籤番号が「2」)である場合には、上述したS325〜S328の処理は、2回繰り返される。また、S325〜S328の処理が複数回繰り返される場合には、S327及びS328のビット数算出処理でそれぞれ取得されるブロック数及びブロック単位の当り要求フラグデータのバイト数は、別の格納領域に保存される。また、上述したS325〜S328の処理により得られたブロック数及びブロック単位の当り要求フラグデータのバイト数は、当り要求フラグデータの格納先を指定する情報(オンビット情報)となる。   In addition, the process of S325-S328 mentioned above is repeated by the frequency | count of a small winning number. For example, when the internal winning combination is “F_Challenging Lip” (the small winning combination number is “2”), the above-described processing of S325 to S328 is repeated twice. In addition, when the processes of S325 to S328 are repeated a plurality of times, the number of blocks and the number of bytes of the per-block hit request flag data respectively obtained in the bit number calculation processes of S327 and S328 are stored in separate storage areas. Is done. Further, the number of blocks and the number of bytes of hit request flag data in units of blocks obtained by the above-described processing of S325 to S328 are information (on-bit information) for specifying the storage destination of the hit request flag data.

ここで再度、S326の処理に戻って、S326において、メインCPU101が、減算結果が「0」未満であると判別したとき(S326がYES判定の場合)、メインCPU101は、当り要求フラグ格納領域(内部当籤役格納領域)のセット処理を行う(S329)。この際、メインCPU101は、上述したS325〜S328の処理により得られたブロック数及びブロック単位の当り要求フラグデータのバイト数(オンビット情報)に基づいて、チェック(更新)対象となる当り要求フラグ格納領域のみをセットする。具体的には、チェック(更新)対象となる当り要求フラグ格納領域のアドレスをDEレジスタに格納する(図99参照)。   Here, returning to the process of S326 again, when the main CPU 101 determines in S326 that the subtraction result is less than “0” (when S326 is YES), the main CPU 101 determines the hit request flag storage area ( The internal winning combination storage area) is set (S329). At this time, the main CPU 101 determines the hit request flag to be checked (updated) based on the number of blocks obtained by the above-described processing of S325 to S328 and the number of bytes of hit request flag data (on-bit information) in block units. Set only the storage area. Specifically, the address of the hit request flag storage area to be checked (updated) is stored in the DE register (see FIG. 99).

次いで、メインCPU101は、圧縮データ格納処理を行う(S330)。この処理では、メインCPU101は、主に、当り要求フラグデータをチェック(更新)対象となる当り要求フラグ格納領域内の所定の格納領域に転送(展開)する処理を行う。圧縮データ格納処理の詳細については、後述の図101を参照しながら後で説明する。   Next, the main CPU 101 performs compressed data storage processing (S330). In this process, the main CPU 101 mainly performs a process of transferring (developing) the hit request flag data to a predetermined storage area in the hit request flag storage area to be checked (updated). Details of the compressed data storage processing will be described later with reference to FIG.

S330の処理後又はS322がNO判定の場合、メインCPU101は、持越役格納領域(図31参照)を参照して、持越役があるか否かを判別する(S331)。S331において、メインCPU101が、持越役があると判別したとき(S331がYES判定の場合)、メインCPU101は、後述のS334の処理を行う。   After the process of S330 or when S322 is NO, the main CPU 101 refers to the carryover combination storage area (see FIG. 31) and determines whether there is a carryover combination (S331). When the main CPU 101 determines in S331 that there is a carryover combination (when S331 is YES), the main CPU 101 performs a process of S334 described later.

一方、S331において、メインCPU101が、持越役がないと判別したとき(S331がNO判定の場合)、メインCPU101は、S321の処理で抽出された特賞当籤番号に基づいて、ボーナス役(BB1又はBB2)が当籤したか否かを判別する(S332)。   On the other hand, when the main CPU 101 determines in S331 that there is no carryover combination (when S331 is NO), the main CPU 101 determines the bonus combination (BB1 or BB2) based on the special prize winning number extracted in the process of S321. ) Is determined whether or not (S332).

S332において、メインCPU101が、ボーナス役が当籤していないと判別したとき(S332がNO判定の場合)、メインCPU101は、図柄判定処理を終了し、処理をメインフロー(図82参照)のS206に移す。   In S332, when the main CPU 101 determines that the bonus combination is not won (when S332 is NO), the main CPU 101 ends the symbol determination process, and the process proceeds to S206 of the main flow (see FIG. 82). Move.

一方、S332において、メインCPU101が、ボーナス役が当籤したと判別したとき(S332がYES判定の場合)、メインCPU101は、当籤した特賞当籤番号を持越役格納領域に格納する(S333)。   On the other hand, when the main CPU 101 determines that the bonus combination is won in S332 (when S332 is YES), the main CPU 101 stores the winning prize winning number in the carryover combination storage area (S333).

S333の処理後又はS331がYES判定の場合、メインCPU101は、特賞当籤番号を当籤番号格納領域(不図示)にセットし、当り要求フラグ格納領域に当り要求フラグデータをセットし、RT状態をRT5状態にセットし、RT遊技数(RT1状態の消化ゲーム数)をクリア(「0」)する(S334)。そして、S334の処理後、メインCPU101は、図柄設定処理を終了し、処理をメインフロー(図82参照)のS206に移す。   After the processing of S333 or when S331 is YES, the main CPU 101 sets the special prize winning number in the winning number storage area (not shown), sets the winning request flag data in the winning request flag storing area, and sets the RT state to RT5. The state is set, and the RT game number (the number of digested games in the RT1 state) is cleared (“0”) (S334). After the process of S334, the main CPU 101 ends the symbol setting process, and moves the process to S206 of the main flow (see FIG. 82).

本実施形態では、上述のようにして図柄設定処理が行われる。上述した図柄設定処理中のS324〜S330の処理(入賞に係るデータの圧縮・展開処理)は、メインCPU101が、図99のソースプログラムで規定されている各ソースコードを順次実行することにより行われる。その中で、S330の圧縮データ格納処理は、メインCPU101が図99中のソースコード「CALLF SB_BTEP_00」を実行することにより行われる。   In the present embodiment, the symbol setting process is performed as described above. The processing of S324 to S330 (data compression / decompression processing related to winning) during the symbol setting processing described above is performed by the main CPU 101 sequentially executing each source code defined in the source program of FIG. . Among them, the compressed data storage process of S330 is performed by the main CPU 101 executing the source code “CALLF SB_BTEP_00” in FIG.

「CALLF」命令は、上述のようにメインCPU101専用の2バイト命令コードであり、図99中のソースコード「CALLF SB_BTEP_00」が実行されると、「SB_BTEP_00」で指定されているアドレスに、処理をジャンプさせ、圧縮データ格納処理が開始される。なお、S330の圧縮データ格納処理では、上述のように、当り要求フラグテーブルに格納された当り要求フラグデータ(圧縮データ)が、対応する当り要求フラグ格納領域に展開(コピー)される。   The “CALLF” instruction is a 2-byte instruction code dedicated to the main CPU 101 as described above. When the source code “CALLF SB_BTEP_00” in FIG. 99 is executed, the process is performed at the address specified by “SB_BTEP_00”. The jump is made to start the compressed data storage process. In the compressed data storage process of S330, as described above, the hit request flag data (compressed data) stored in the hit request flag table is expanded (copied) into the corresponding hit request flag storage area.

また、上述した図柄設定処理中のS329の当り要求フラグ格納領域のアドレスのセット処理は、メインCPU101が図99中のソースコード「LDQ DE,.LOW.wWAVEBIT」を実行することにより行われる。すなわち、図柄設定処理中のS329の処理は、Qレジスタ(拡張レジスタ)を用いてアドレス指定を行うメインCPU101専用の「LDQ」命令により行われる。この場合、図柄設定処理のソースプログラム上において、アドレス設定に係る命令コードを省略することができ、その分、図柄設定処理のソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることが可能になる。   In addition, the process of setting the address of the hit request flag storage area in S329 during the symbol setting process described above is performed by the main CPU 101 executing the source code “LDQ DE, .LOW.wWAVEBIT” in FIG. That is, the process of S329 during the symbol setting process is performed by an “LDQ” instruction dedicated to the main CPU 101 that performs addressing using the Q register (extension register). In this case, the instruction code related to the address setting can be omitted on the source program for the symbol setting process, and the capacity of the source program for the symbol setting process (the capacity used in the main ROM 102) can be reduced accordingly. As a result, in the present embodiment, it is possible to secure (increase) the free space in the main ROM 102, and it is possible to improve the gameability by utilizing the increased free space.

さらに、本実施形態では、上述した図柄設定処理中のS324〜S330で説明した処理手順で入賞に係るデータの圧縮・展開処理を行い、かつ、その処理の中で上述したメインCPU101専用命令コードを用いることにより、入賞に係るデータの圧縮・展開処理の効率化を図ることができるとともに、限られたメインRAM103の容量を有効活用することができる。   Furthermore, in this embodiment, the compression / decompression processing of the data related to winning is performed according to the processing procedure described in S324 to S330 during the above-described symbol setting processing, and the above-described instruction code dedicated to the main CPU 101 is included in the processing. By using it, it is possible to improve the efficiency of the compression / decompression processing of data related to winning, and it is possible to effectively utilize the limited capacity of the main RAM 103.

[圧縮データ格納処理]
次に、図101を参照して、例えば、図柄判定処理(図97参照)中のS330で行う圧縮データ処理について説明する。図101は、圧縮データ格納処理の手順を示すフローチャートである。
[Compressed data storage processing]
Next, with reference to FIG. 101, for example, the compressed data process performed in S330 during the symbol determination process (see FIG. 97) will be described. FIG. 101 is a flowchart showing the procedure of compressed data storage processing.

なお、図101に示す圧縮データ格納処理は、図柄判定処理(図97参照)中のS330だけでなく、後述の図柄コード取得処理(後述の図128参照)中のS649においても実行される。図柄判定処理(図97参照)中のS330で実行される圧縮データ格納処理では、処理対象となるフラグデータは当り要求フラグデータ(当籤役に係るフラグデータ)となるが、後述の図柄コード取得処理(後述の図128参照)中のS649で実行される圧縮データ格納処理では、処理対象となるフラグデータは入賞作動フラグデータ(入賞役に係るフラグデータ)である。そして、処理対象となるフラグデータの種別が異なること以外は、両者の処理は同じ処理になる。   The compressed data storage process shown in FIG. 101 is executed not only in S330 during the symbol determination process (see FIG. 97) but also in S649 during a symbol code acquisition process (see FIG. 128 described later). In the compressed data storage process executed in S330 during the symbol determination process (see FIG. 97), the flag data to be processed is the hit request flag data (flag data related to the winning combination). In the compressed data storage process executed in S649 (see FIG. 128 described later), the flag data to be processed is winning action flag data (flag data relating to a winning combination). The two processes are the same except that the types of flag data to be processed are different.

それゆえ、図101のフローチャートでは、処理対象とするフラグデータを「処理対象フラグデータ」と記し、処理対象となるフラグテーブルを「処理対象フラグテーブル」と記す。また、この記載に合わせて、以下の圧縮データ格納処理の説明においても、当り要求フラグデータ又は入賞作動フラグデータを「処理対象フラグデータ」と称し、当り要求フラグテーブル(図100参照)又は後述の図柄対応入賞作動テーブル(例えば、後述の図130A等参照)を「処理対象フラグテーブル」と称す。   Therefore, in the flowchart of FIG. 101, flag data to be processed is referred to as “processing target flag data”, and a flag table to be processed is referred to as “processing target flag table”. In accordance with this description, in the following explanation of the compressed data storage process, the winning request flag data or the winning action flag data is referred to as “processing target flag data”, and the winning request flag table (see FIG. 100) or described later. The symbol corresponding winning action table (for example, see FIG. 130A described later) is referred to as a “processing target flag table”.

まず、メインCPU101は、格納先チェックビットをセットする(S341)。この処理では、格納先チェックビットはAレジスタ以外のレジスタに格納される。   First, the main CPU 101 sets a storage location check bit (S341). In this processing, the storage destination check bit is stored in a register other than the A register.

格納先チェックビットは、処理対象フラグデータの格納先(転送先)となるブロックを指定するための1バイトのデータである。本実施形態では、当り要求フラグ格納領域及び入賞作動フラグ格納領域はともに、2つのブロック(格納領域0〜7のブロック及び格納領域8〜11のブロック)で構成される。そして、例えば、内部当籤役「F_確チリリプ」が決定された場合には、図100の当り要求フラグテーブルに示すように格納領域7及び格納領域9のそれぞれに当り要求フラグデータが格納されるので(格納先のブロック数が「2」になるので)、S341の処理では、格納先チェックビットとして、「00000011B」がセットされる。なお、この1バイトのデータのビット0の値(1/0)が格納領域0〜7のブロック内の格納先の有無に対応し、ビット1の値(1/0)が格納領域8〜11のブロック内の格納先の有無に対応する。   The storage destination check bit is 1-byte data for designating a block that is a storage destination (transfer destination) of processing target flag data. In the present embodiment, the winning request flag storage area and the winning action flag storage area are both composed of two blocks (a storage area 0-7 block and a storage area 8-11 block). Then, for example, when the internal winning combination “F_definite chip” is determined, the hit request flag data is stored in each of the storage area 7 and the storage area 9 as shown in the hit request flag table of FIG. (Since the number of storage destination blocks is “2”), in the process of S341, “00000011B” is set as the storage destination check bit. Note that the value of bit 0 (1/0) of the 1-byte data corresponds to the presence or absence of the storage destination in the blocks of the storage areas 0 to 7, and the value of bit 1 (1/0) is the storage areas 8 to 11. This corresponds to the presence or absence of the storage destination in the block.

次いで、メインCPU101は、バイト単位の転送カウンタの値を「8」にセットする(S342)。本実施形態では、各ブロックのバイト数が「8」であるので、転送カウンタの初期値には「8」がセットされる。   Next, the main CPU 101 sets the value of the transfer counter in bytes to “8” (S342). In this embodiment, since the number of bytes in each block is “8”, “8” is set as the initial value of the transfer counter.

次いで、格納先チェックビットから転送指示ビットの値を抽出する(S343)。なお、転送指示ビットは、格納先チェックビット内のビット0のデータに対応し、S343の処理では、1バイトのレジスタに格納されている格納先チェックビットを1回(1ビット分)右シフトすることにより、転送指示ビットが抽出される。具体的には、格納先チェックビットが格納された1バイトのレジスタ(Aレジスタ以外のレジスタ)を1回右シフトすると、ビット7〜ビット1に格納されているデータがそれぞれビット6〜ビット0に移動するとともに、シフト前のビット0のデータが出力される。そして、このシフト処理により出力されたデータが転送指示ビットの値となる。   Next, the value of the transfer instruction bit is extracted from the storage destination check bit (S343). The transfer instruction bit corresponds to the data of bit 0 in the storage destination check bit, and in the process of S343, the storage destination check bit stored in the 1-byte register is right-shifted once (one bit). Thus, the transfer instruction bit is extracted. Specifically, when a 1-byte register (register other than the A register) storing the storage destination check bit is right-shifted once, the data stored in bits 7 to 1 is changed to bits 6 to 0, respectively. While moving, the data of bit 0 before the shift is output. The data output by this shift process becomes the value of the transfer instruction bit.

次いで、メインCPU101は、抽出された転送指示ビットの値に基づいて、転送指示があるか否かを判別する(S344)。この処理では、メインCPU101は、抽出された転送指示ビットの値が「1」である場合に転送指示があると判定する。例えば、格納先チェックビットとして、「00000011B」がセットされた場合、1回目(格納領域の1ブロック目に対応)及び2回目(格納領域の2ブロック目に対応)のS344の判定処理では、転送指示ありの判定となるが、3回目以降のS344の判定処理では、転送指示なしの判定となる。   Next, the main CPU 101 determines whether there is a transfer instruction based on the value of the extracted transfer instruction bit (S344). In this process, the main CPU 101 determines that there is a transfer instruction when the value of the extracted transfer instruction bit is “1”. For example, when “00000011B” is set as the storage destination check bit, transfer processing is performed in the determination process of S344 for the first time (corresponding to the first block of the storage area) and for the second time (corresponding to the second block of the storage area). Although it is determined that there is an instruction, it is determined that there is no transfer instruction in the determination process of S344 after the third time.

S344において、メインCPU101が、転送指示がないと判別したとき(S344がNO判定の場合)、メインCPU101は、後述のS354の処理を行う。   In S344, when the main CPU 101 determines that there is no transfer instruction (when S344 is NO), the main CPU 101 performs the process of S354 described later.

一方、S344において、メインCPU101が、転送指示があると判別したとき(S344がYES判定の場合)、メインCPU101は、処理対象フラグテーブルからバイト単位格納先指定情報を取得する(S345)。この処理では、バイト単位格納先指定情報として、処理対象フラグテーブル内の処理対象役(当籤役又は入賞役)のフラグデータが格納された領域の先頭アドレスに格納されている、転送先を示す1バイトのデータが取得される。例えば、内部当籤役が「F_確チリリプ」である場合には、図100に示す当り要求フラグテーブル内の「F_確チリリプ」のフラグデータが格納された領域の先頭アドレスに格納されている、格納領域7を転送先として指定する1バイトデータ「10000000B」がバイト単位格納先指定情報として取得される。   On the other hand, when the main CPU 101 determines in S344 that there is a transfer instruction (YES in S344), the main CPU 101 acquires byte unit storage location designation information from the processing target flag table (S345). In this processing, 1 indicating the transfer destination, which is stored at the start address of the area in which the flag data of the processing target combination (winning combination or winning combination) in the processing target flag table is stored as the byte unit storage location designation information. Byte data is obtained. For example, when the internal winning combination is “F_acceptance chip”, the storage stored in the head address of the area in which the flag data of “F_acceptance reply” in the hit request flag table shown in FIG. 1-byte data “10000000B” designating the area 7 as a transfer destination is acquired as byte unit storage location designation information.

次いで、メインCPU101は、処理対象フラグテーブル内で参照するアドレスの更新処理(アドレスを1加算する処理)を行う(S346)。また、この処理では、メインCPU101は、処理対象フラグデータの格納(転送)先となるブロックの先頭格納領域を指定するアドレスを初期アドレスとしてセットする。例えば、1ブロック目の処理では、S346の処理において、初期アドレスとして格納領域0のアドレスがセットされ、2ブロック目の処理では、S346の処理において、初期アドレスとして格納領域8のアドレスがセットされる。   Next, the main CPU 101 performs an update process of an address referred to in the process target flag table (a process of adding 1 to the address) (S346). In this process, the main CPU 101 sets an address that designates the head storage area of the block that is the storage (transfer) destination of the processing target flag data as an initial address. For example, in the process of the first block, the address of the storage area 0 is set as the initial address in the process of S346, and in the process of the second block, the address of the storage area 8 is set as the initial address in the process of S346. .

次いで、メインCPU101は、バイト単位格納先指定情報から転送指示ビットの値を抽出する(S347)。なお、ここでいう転送指示ビットは、バイト単位格納先指定情報のビット0に対応し、S347の処理では、1バイトのレジスタに格納されているバイト単位格納先指定情報を1回右シフトすることにより、転送指示ビットの値を抽出する(ビット0のデータを出力する)。   Next, the main CPU 101 extracts the value of the transfer instruction bit from the byte unit storage location designation information (S347). Note that the transfer instruction bit here corresponds to bit 0 of the byte unit storage location designation information, and in the process of S347, the byte unit storage location designation information stored in the 1 byte register is shifted once to the right. Thus, the value of the transfer instruction bit is extracted (bit 0 data is output).

次いで、メインCPU101は、S347の処理で抽出された転送指示ビットの値に基づいて、転送指示があるか否かを判別する(S348)。この処理では、メインCPU101は、抽出された転送指示ビットの値が「1」である場合、転送指示があると判定する。例えば、バイト単位格納先指定情報として、「00000010B」がセットされた場合、2回目(1ブロック目の格納領域1又は2ブロック目の格納領域9)のS347の処理でビット1のデータ「1」が転送指示ビットの値として出力され転送指示ありの判定となるが、1回目及び3〜8回目のS347の処理では、転送指示なしの判定となる。   Next, the main CPU 101 determines whether there is a transfer instruction based on the value of the transfer instruction bit extracted in the process of S347 (S348). In this process, the main CPU 101 determines that there is a transfer instruction when the value of the extracted transfer instruction bit is “1”. For example, when “00000010B” is set as the byte unit storage location designation information, the data “1” of bit 1 in the processing of S347 for the second time (storage area 1 of the first block or storage area 9 of the second block). Is output as the value of the transfer instruction bit, and it is determined that there is a transfer instruction, but in the first and third to eighth processes of S347, it is determined that there is no transfer instruction.

S348において、メインCPU101が、転送指示がないと判別したとき(S348がNO判定の場合)、メインCPU101は、後述のS351の処理を行う。   When the main CPU 101 determines in S348 that there is no transfer instruction (when S348 is NO), the main CPU 101 performs the process of S351 described later.

一方、S348において、メインCPU101が、転送指示があると判別したとき(S348がYES判定の場合)、メインCPU101は、現在セットされている処理対象フラグテーブル内のアドレスに格納されている処理対象フラグデータ(当り要求フラグデータ又は入賞作動フラグデータ)を、指定された格納領域に転送(コピー)する(S349)。   On the other hand, when the main CPU 101 determines that there is a transfer instruction in S348 (when S348 is YES), the main CPU 101 determines the processing target flag stored at the address in the currently set processing target flag table. Data (winning request flag data or winning action flag data) is transferred (copied) to the designated storage area (S349).

例えば、内部当籤役が「F_確チリリプ」であり、現在の処理が1ブロック目の格納領域(格納領域0〜7)に対して行われている場合には、バイト単位格納先指定情報が「10000000B」(格納領域7を格納先として指定するデータ)となるので、8回目のS347の処理で転送指示があると判定され、その後のS349の処理で、当り要求フラグデータ「10000000B」、「01000000B」、「00100000B」及び「00010000B」のいずれかが、当り要求フラグ格納領域の格納領域7に転送(コピー)される。   For example, if the internal winning combination is “F_definite chip” and the current process is being performed on the storage area (storage areas 0 to 7) of the first block, the byte unit storage location designation information is “ 10000000B "(data designating the storage area 7 as the storage destination), it is determined that there is a transfer instruction in the process of S347 for the eighth time, and in the subsequent process of S349, the hit request flag data" 10000000B "," 01000000B " ”,“ 00100000B ”, and“ 00010000B ”are transferred (copied) to the storage area 7 of the hit request flag storage area.

次いで、メインCPU101は、処理対象フラグテーブル内で参照するアドレスの更新処理(アドレスを1加算する処理)を行う(S350)。   Next, the main CPU 101 performs an update process of an address referred to in the process target flag table (a process of adding 1 to the address) (S350).

S350の処理後又はS348がNO判定の場合、メインCPU101は、処理対象フラグデータの格納先となる格納領域を指定するアドレスの更新処理(アドレスを1加算する処理)を行う(S351)。次いで、メインCPU101は、転送カウンタの値を1減算する(S352)。   After the process of S350 or when S348 is NO, the main CPU 101 performs an address update process (a process of adding 1 address) that specifies a storage area that is a storage destination of the processing target flag data (S351). Next, the main CPU 101 subtracts 1 from the value of the transfer counter (S352).

次いで、メインCPU101は、転送カウンタの値が「0」であるか否かを判別する(S353)。S353において、メインCPU101が、転送カウンタの値が「0」でないと判別したとき(S353がNO判定の場合)、メインCPU101は、処理をS347の処理に戻し、S347以降の処理を繰り返す。   Next, the main CPU 101 determines whether or not the value of the transfer counter is “0” (S353). In S353, when the main CPU 101 determines that the value of the transfer counter is not “0” (when S353 is NO), the main CPU 101 returns the process to the process of S347 and repeats the processes after S347.

一方、S353において、メインCPU101が、転送カウンタの値が「0」であると判別したとき(S353がYES判定の場合)、メインCPU101は、現在の格納先チェックビットに転送指示対象が残っているか否かを判別する(S354)。この処理では、メインCPU101は、現処理時点において、格納先チェックビット内に「1」が格納されているビットが残っているか否かを判別する。そして、メインCPU101は、格納先チェックビット内に「1」が格納されているビットが残っている場合、すなわち、処理対象となるブロックが存在する場合には、現在の格納先チェックビットに転送指示対象が残っていると判定する。   On the other hand, in S353, when the main CPU 101 determines that the value of the transfer counter is “0” (in the case of YES determination in S353), the main CPU 101 determines whether the transfer instruction target remains in the current storage destination check bit. It is determined whether or not (S354). In this process, the main CPU 101 determines whether or not there remains a bit storing “1” in the storage destination check bit at the time of the current process. Then, the main CPU 101 instructs to transfer to the current storage destination check bit when there is a bit storing “1” in the storage destination check bit, that is, when there is a block to be processed. It is determined that the target remains.

S354において、メインCPU101が、現在の格納先チェックビットに転送指示対象が残っていると判別したとき(S354がYES判定の場合)、メインCPU101は、処理をS342の処理に戻し、S342以降の処理を繰り返す。一方、S354において、メインCPU101が、現在の格納先チェックビットに転送指示対象が残っていないと判別したとき(S354がNO判定の場合)、メインCPU101は、圧縮データ格納処理を終了し、処理を例えば図柄判定処理(図97参照)中のS331に移す。   When the main CPU 101 determines in S354 that the transfer instruction target remains in the current storage location check bit (when S354 is YES), the main CPU 101 returns the process to the process of S342, and the processes after S342 repeat. On the other hand, when the main CPU 101 determines in S354 that there is no transfer instruction target remaining in the current storage destination check bit (when S354 is NO), the main CPU 101 ends the compressed data storage process and performs the process. For example, the process proceeds to S331 in the symbol determination process (see FIG. 97).

[第2インターフェースボード制御処理(規定外)]
次に、図102を参照して、メインフロー(図82参照)中のS207で行う第2インターフェースボード制御処理について説明する。図102は、第2インターフェースボード制御処理の手順を示すフローチャートである。なお、この処理は、メインRAM103内の規定外作業領域(図12C参照)で行われる。また、この第2インターフェースボード制御処理で用いられるプログラムはメインROM102内の規定外エリアに格納されている(図12B参照)。
[Second interface board control processing (not specified)]
Next, the second interface board control process performed in S207 in the main flow (see FIG. 82) will be described with reference to FIG. FIG. 102 is a flowchart showing the procedure of the second interface board control process. This process is performed in an unspecified work area (see FIG. 12C) in the main RAM 103. The program used in the second interface board control process is stored in an unspecified area in the main ROM 102 (see FIG. 12B).

まず、メインCPU101は、スタックポインタ(SP)にセットされているメインRAM103内のスタックエリアのアドレスデータを退避させる(S361)。次いで、メインCPU101は、メインRAM103内の規定外スタックエリアのアドレスデータをスタックポインタ(SP)にセットする(S362)。   First, the main CPU 101 saves the address data of the stack area in the main RAM 103 set in the stack pointer (SP) (S361). Next, the main CPU 101 sets the address data of the non-standard stack area in the main RAM 103 to the stack pointer (SP) (S362).

次いで、メインCPU101は、ナビデータを取得する(S363)。次いで、メインCPU101は、ナビ変換テーブルをメインRAM103内の規定外作業領域にセットする(S364)。   Next, the main CPU 101 acquires navigation data (S363). Next, the main CPU 101 sets the navigation conversion table in an unspecified work area in the main RAM 103 (S364).

次いで、メインCPU101は、ナビ変換テーブルを参照して第2インターフェース用押し順番号を取得する(S365)。次いで、メインCPU101は、取得した第2インターフェース用押し順番号を、規定外作業領域に設けられた規定外押し順番号格納領域(不図示)に格納する(S366)。次いで、メインCPU101は、規定外作業領域に設けられた押下位置テーブル選択カウンタの値に「0」をセットする(S367)。   Next, the main CPU 101 refers to the navigation conversion table and acquires the second interface push order number (S365). Next, the main CPU 101 stores the acquired second interface push order number in a specified extra push order number storage area (not shown) provided in the extra work area (S366). Next, the main CPU 101 sets “0” to the value of the pressed position table selection counter provided in the non-standard work area (S367).

次いで、メインCPU101は、取得したナビデータが押し順ナビ(押し順小役用のナビデータ)であるか否かを判別する(S368)。S368において、メインCPU101が、取得したナビデータが押し順ナビであると判別したとき(S368がYES判定の場合)、メインCPU101は、後述のS372の処理を行う。   Next, the main CPU 101 determines whether or not the acquired navigation data is push order navigation (navigation data for a push order small combination) (S368). In S368, when the main CPU 101 determines that the acquired navigation data is push order navigation (when S368 is YES), the main CPU 101 performs the process of S372 described later.

一方、S368において、メインCPU101が、取得したナビデータが押し順ナビでないと判別したとき(S368がNO判定の場合)、メインCPU101は、取得したナビデータがBB1停止操作用のナビデータ(10)であるか否かを判別する(S369)。   On the other hand, when the main CPU 101 determines in S368 that the acquired navigation data is not push order navigation (when S368 is NO), the main CPU 101 determines that the acquired navigation data is navigation data for BB1 stop operation (10). It is determined whether or not (S369).

S369において、メインCPU101が、取得したナビデータがBB1停止操作用のナビデータであると判別したとき(S369がYES判定の場合)、メインCPU101は、後述のS371の処理を行う。一方、S369において、メインCPU101が、取得したナビデータがBB1停止操作用のナビデータでないと判別したとき(S369がNO判定の場合)、メインCPU101は、押下位置テーブル選択カウンタの値に「1」を加算する(S370)。S370において、押下位置テーブル選択カウンタの値に「1」を加算する処理は、押下位置テーブル(不図示)からBB2の押下位置を取得するために行われる処理である。   In S369, when the main CPU 101 determines that the acquired navigation data is navigation data for BB1 stop operation (when S369 is YES), the main CPU 101 performs the process of S371 described later. On the other hand, when the main CPU 101 determines in S369 that the acquired navigation data is not navigation data for the BB1 stop operation (when S369 is NO), the main CPU 101 sets “1” to the value of the pressed position table selection counter. Are added (S370). In S370, the process of adding “1” to the value of the pressed position table selection counter is a process performed to acquire the pressed position of BB2 from the pressed position table (not shown).

S370の処理後又はS369がYES判定の場合、メインCPU101は、押下位置テーブル選択カウンタの値に「1」を加算する(S371)。S371において、押下位置テーブル選択カウンタの値に「1」を加算する処理は、押下位置テーブル(不図示)からBB1又はBB2の押下位置を取得するために行われる処理である。   After the process of S370 or when S369 is YES, the main CPU 101 adds “1” to the value of the pressed position table selection counter (S371). In S371, the process of adding “1” to the value of the pressed position table selection counter is a process performed to acquire the pressed position of BB1 or BB2 from the pressed position table (not shown).

S371の処理後又はS368がYES判定の場合、メインCPU101は、押下位置テーブル選択カウンタの値に基づいて、押下位置テーブル(不図示)を選択する(S372)。次いで、メインCPU101は、選択した押下位置テーブルを参照して、3リール分(左リール3L、中リール3C及び右リール3R)の押下位置データを取得する(S373)。次いで、メインCPU101は、取得した押下位置データを規定外作業領域に設けられた規定外押下位置格納領域(不図示)に格納する(S374)。S367〜S371の処理により、ナビデータが押し順ナビであれば、押下位置テーブル選択カウンタの値は「0」となり、ナビデータがBB1停止操作用のナビデータであれば、押下位置テーブル選択カウンタの値は「1」となり、ナビデータがBB2停止操作用のナビデータであれば、押下位置テーブル選択カウンタの値は「2」となる。すなわち、ナビデータに基づいて、押下位置データが取得される。   After the process of S371 or when S368 is YES, the main CPU 101 selects a pressed position table (not shown) based on the value of the pressed position table selection counter (S372). Next, the main CPU 101 refers to the selected pressing position table, and acquires pressing position data for three reels (left reel 3L, middle reel 3C, and right reel 3R) (S373). Next, the main CPU 101 stores the acquired pressing position data in a non-standard pressing position storage area (not shown) provided in the non-standard working area (S374). If the navigation data is push order navigation by the processing of S367 to S371, the value of the pressed position table selection counter is “0”, and if the navigation data is navigation data for BB1 stop operation, the value of the pressed position table selection counter is set. The value is “1”, and if the navigation data is navigation data for BB2 stop operation, the value of the pressed position table selection counter is “2”. That is, the pressed position data is acquired based on the navigation data.

次いで、メインCPU101は、第2インターフェースボード出力処理を行う(S375)。なお、第2インターフェースボード出力処理の詳細については、後述の図103を参照しながら後で説明する。   Next, the main CPU 101 performs a second interface board output process (S375). The details of the second interface board output process will be described later with reference to FIG. 103 described later.

次いで、メインCPU101は、全レジスタの復帰処理を行う(S376)。次いで、メインCPU101は、S361で退避させたスタックエリアのアドレスデータをスタックポインタ(SP)にセットする(S377)。そして、S377の処理後、メインCPU101は、第2インターフェースボード制御処理を終了し、処理をメインフロー(図82参照)のS208に移す。   Next, the main CPU 101 performs restoration processing for all registers (S376). Next, the main CPU 101 sets the address data of the stack area saved in S361 to the stack pointer (SP) (S377). After the process of S377, the main CPU 101 ends the second interface board control process, and moves the process to S208 of the main flow (see FIG. 82).

[第2インターフェースボード出力処理]
次に、図103を参照して、第2インターフェースボード制御処理(図102参照)中のS375で行う第2インターフェースボード出力処理について説明する。図103は、第2インターフェースボード出力処理の手順を示すフローチャートである。なお、この第2インターフェースボード出力処理は、メインRAM103の規定外作業領域で行われる。
[Second interface board output processing]
Next, the second interface board output process performed in S375 in the second interface board control process (see FIG. 102) will be described with reference to FIG. FIG. 103 is a flowchart showing the procedure of the second interface board output process. The second interface board output process is performed in a non-standard work area of the main RAM 103.

まず、メインCPU101は、第2インターフェース用シリアル回線(第2シリアル通信回路115:SCU2)を介して送信動作が行われているか否かを判別する(S381)。S381において、メインCPU101が、第2インターフェース用シリアル回線を介して送信動作が行われていると判別したとき(S381がYES判定の場合)、メインCPU101は、第2インターフェースボード出力処理を終了し、処理を第2インターフェースボード制御処理(図102参照)のS376に移す。   First, the main CPU 101 determines whether or not a transmission operation is being performed via the second interface serial line (second serial communication circuit 115: SCU2) (S381). When the main CPU 101 determines in S381 that the transmission operation is being performed via the second interface serial line (when S381 is YES), the main CPU 101 ends the second interface board output process, The process moves to S376 of the second interface board control process (see FIG. 102).

一方、S381において、メインCPU101が、第2インターフェース用シリアル回線を介して送信動作が行われていないと判別したとき(S381がNO判定の場合)、メインCPU101は、規定外作業領域に設けられたループカウンタの値に「3」(リールの個数)をセットし、シリアル通信用サム値に初期値「1」をセットする(S382)。次いで、メインCPU101は、第2インターフェース用シリアル回線(第2シリアル通信回路115:SCU2)を介して、送信開始データを送信する(S383)。   On the other hand, when the main CPU 101 determines in S381 that the transmission operation is not performed via the second interface serial line (when S381 is NO), the main CPU 101 is provided in an unspecified work area. “3” (the number of reels) is set to the value of the loop counter, and the initial value “1” is set to the serial communication thumb value (S382). Next, the main CPU 101 transmits transmission start data via the second interface serial line (second serial communication circuit 115: SCU2) (S383).

次いで、メインCPU101は、所定のリール(回胴)の規定外押下位置格納領域を参照し、所定のリールの押下位置データを取得する(S384)。次いで、メインCPU101は、参照する規定外押下位置格納領域を次の対象リール(回胴)のそれに更新する(S385)。   Next, the main CPU 101 refers to the non-regulated pressing position storage area of the predetermined reel (rotating cylinder), and acquires the pressing position data of the predetermined reel (S384). Next, the main CPU 101 updates the non-regulated pressing position storage area to be referred to that of the next target reel (rotor) (S385).

次いで、メインCPU101は、パルス変換データ(不図示)及び取得した押下位置データに基づいて、押下位置データ(図柄位置)に対応するパルス数データを取得する(S386)。なお、押下位置データ(図柄位置)とパルス数データとの対応関係の詳細については省略するが、例えば、取得した押下位置データ(図柄位置)が「3」(左リール3Lでは図柄「白7」)である場合には、パルス数データとして「38」が取得され、押下位置データ(図柄位置)が「10」(左リール3Lでは図柄「リプレイ」)である場合には、パルス数データとして「155」が取得される。また、例えば、取得した押下位置データ(図柄位置)が「12」(左リール3Lでは図柄「青7」)である場合には、パルス数データとして「189」が取得され、押下位置データ(図柄位置)が「15」(左リール3Lでは図柄「リプレイ」)である場合には、パルス数データとして「239」が取得される。   Next, the main CPU 101 acquires pulse number data corresponding to the pressed position data (design position) based on the pulse conversion data (not shown) and the acquired pressed position data (S386). The details of the correspondence between the pressed position data (symbol position) and the pulse number data are omitted. For example, the acquired pressed position data (symbol position) is “3” (the symbol “white 7” in the left reel 3L). ), “38” is acquired as the pulse number data, and when the pressed position data (design position) is “10” (design “replay” in the left reel 3L), “38” is obtained as the pulse number data. 155 "is acquired. Further, for example, when the acquired pressing position data (symbol position) is “12” (symbol “blue 7” in the left reel 3L), “189” is acquired as the pulse number data, and the pressing position data (symbol) If the (position) is “15” (the symbol “replay” in the left reel 3L), “239” is acquired as the pulse number data.

次いで、メインCPU101は、取得したパルス数データを第2インターフェース用シリアル回線(第2シリアル通信回路115:SCU2)を介して送信する(S387)。次いで、メインCPU101は、シリアル通信用サム値にパルス数データを加算する(S388)。次いで、メインCPU101は、ループカウンタの値を1減算する(S389)。   Next, the main CPU 101 transmits the acquired pulse number data via the second interface serial line (second serial communication circuit 115: SCU2) (S387). Next, the main CPU 101 adds pulse number data to the serial communication sum value (S388). Next, the main CPU 101 subtracts 1 from the value of the loop counter (S389).

次いで、メインCPU101は、ループカウンタの値が「0」であるか否かを判別する(S390)。S390において、メインCPU101が、ループカウンタの値が「0」でないと判別したとき(S390がNO判定の場合)、メインCPU101は、対象リールを次のリールに変更するとともに、処理をS384に戻し、S384以降の処理を繰り返す。   Next, the main CPU 101 determines whether or not the value of the loop counter is “0” (S390). In S390, when the main CPU 101 determines that the value of the loop counter is not “0” (when S390 is NO), the main CPU 101 changes the target reel to the next reel and returns the process to S384. The processes after S384 are repeated.

一方、S390において、メインCPU101が、ループカウンタの値が「0」であると判別したとき(S390がYES判定の場合)、メインCPU101は、シリアル通信用サム値を第2インターフェース用シリアル回線(第2シリアル通信回路115:SCU2)を介して送信する(S391)。そして、S391の処理後、メインCPU101は、第2インターフェースボード出力処理を終了し、処理を第2インターフェースボード制御処理(図102参照)のS376に移す。   On the other hand, when the main CPU 101 determines in S390 that the value of the loop counter is “0” (in the case where S390 is YES), the main CPU 101 converts the serial communication sum value to the second interface serial line (second interface). 2 serial communication circuit 115: SCU2) (S391). After the process of S391, the main CPU 101 ends the second interface board output process, and moves the process to S376 of the second interface board control process (see FIG. 102).

[状態別制御処理]
次に、図104を参照して、メインフロー(図82参照)中のS208で行う状態別制御処理について説明する。図104は、状態別制御処理の手順を示すフローチャートである。
[Control processing by status]
Next, referring to FIG. 104, the state-specific control process performed in S208 in the main flow (see FIG. 82) will be described. FIG. 104 is a flowchart showing the procedure of the state-specific control process.

まず、メインCPU101は、サブフラグ変換処理を行う(S401)。この処理では、メインCPU101は、内部当籤役をサブフラグ(図36及び図37参照)に変換する処理を行う。なお、サブフラグ変換処理の詳細については、後述の図105を参照しながら後で説明する。   First, the main CPU 101 performs sub-flag conversion processing (S401). In this process, the main CPU 101 performs a process of converting the internal winning combination into a sub flag (see FIGS. 36 and 37). Details of the subflag conversion process will be described later with reference to FIG.

次いで、メインCPU101は、ナビセット処理を行う(S402)。この処理では、メインCPU101は、RT状態、遊技状態及び小役当籤番号に基づいてナビデータを取得する。なお、ナビセット処理の詳細については、後述の図108を参照しながら後で説明する。   Next, the main CPU 101 performs a navigation set process (S402). In this process, the main CPU 101 acquires navigation data based on the RT state, the gaming state, and the small combination winning number. Details of the navigation set process will be described later with reference to FIG.

次いで、メインCPU101は、現在のRT状態がRT4状態であるか否かを判別する(S403)。S403において、メインCPU101が、現在のRT状態がRT4状態でないと判別したとき(S403がNO判定の場合)、メインCPU101は、後述のS406の処理を行う。   Next, the main CPU 101 determines whether or not the current RT state is the RT4 state (S403). In S403, when the main CPU 101 determines that the current RT state is not the RT4 state (when S403 is NO), the main CPU 101 performs a process of S406 described later.

一方、S403において、メインCPU101が、現在のRT状態がRT4状態であると判別したとき(S403がYES判定の場合)、メインCPU101は、フラグ変換処理を行う(S404)。この処理では、メインCPU101は、サブフラグをサブフラグEX(図36参照)に変換するためのフラグ変換抽籤処理(サブフラグデータの圧縮処理)を行う。このフラグ変換処理により、19種類(ハズレも含む)のサブフラグが、9種類(ハズレも含む)のサブフラグEXに変換(圧縮)される。なお、フラグ変換処理の詳細については、後述の図111を参照しながら後で説明する。   On the other hand, when the main CPU 101 determines in S403 that the current RT state is the RT4 state (when S403 is YES), the main CPU 101 performs flag conversion processing (S404). In this process, the main CPU 101 performs a flag conversion lottery process (sub-flag data compression process) for converting the sub-flag into the sub-flag EX (see FIG. 36). By this flag conversion process, 19 types (including loss) of sub-flags are converted (compressed) into 9 types (including loss) of sub-flags EX. The details of the flag conversion process will be described later with reference to FIG.

次いで、メインCPU101は、サブフラグ圧縮処理を行う(S405)。この処理では、メインCPU101は、サブフラグEXをサブフラグD(図36参照)に変換し、サブフラグデータのさらなる圧縮処理を行う。このサブフラグ圧縮処理により、9種類(ハズレも含む)のサブフラグEXが、7種類(ハズレも含む)のサブフラグDに変換(圧縮)される。   Next, the main CPU 101 performs sub-flag compression processing (S405). In this process, the main CPU 101 converts the sub flag EX into a sub flag D (see FIG. 36), and further compresses the sub flag data. By this sub-flag compression processing, nine types (including loss) of sub-flags EX are converted (compressed) into seven types (including loss) of sub-flags D.

S405の処理後又はS403がNO判定の場合、メインCPU101は、現在の遊技状態が通常遊技状態であるか否かを判別する(S406)。   After the processing of S405 or when S403 is NO, the main CPU 101 determines whether or not the current gaming state is the normal gaming state (S406).

S406において、メインCPU101が、現在の遊技状態が通常遊技状態であると判別したとき(S406がYES判定の場合)、メインCPU101は、通常中スタート時処理を行う(S407)。なお、通常中スタート時処理の詳細については、後述の図112を参照しながら後で説明する。そして、S407の処理後、メインCPU101は、状態別制御処理を終了し、処理をメインフロー(図82参照)のS209に移す。   In S406, when the main CPU 101 determines that the current gaming state is the normal gaming state (when S406 is YES), the main CPU 101 performs normal start processing (S407). The details of the normal start process will be described later with reference to FIG. Then, after the processing of S407, the main CPU 101 ends the state-specific control processing, and moves the processing to S209 of the main flow (see FIG. 82).

一方、S406において、メインCPU101が、現在の遊技状態が通常遊技状態でないと判別したとき(S406がNO判定の場合)、メインCPU101は、現在の遊技状態がCZであるか否かを判別する(S408)。   On the other hand, when the main CPU 101 determines in S406 that the current gaming state is not the normal gaming state (when S406 is NO), the main CPU 101 determines whether or not the current gaming state is CZ ( S408).

S408において、メインCPU101が、現在の遊技状態がCZであると判別したとき(S408がYES判定の場合)、メインCPU101は、CZ中スタート時処理を行う(S409)。なお、CZ中スタート時処理の詳細については、後述の図113を参照しながら後で説明する。そして、S409の処理後、メインCPU101は、状態別制御処理を終了し、処理をメインフロー(図82参照)のS209に移す。   In S408, when the main CPU 101 determines that the current gaming state is CZ (when S408 is YES), the main CPU 101 performs start processing during CZ (S409). The details of the CZ start process will be described later with reference to FIG. 113 described later. Then, after the processing of S409, the main CPU 101 ends the state-specific control processing, and moves the processing to S209 of the main flow (see FIG. 82).

一方、S408において、メインCPU101が、現在の遊技状態がCZでないと判別したとき(S408がNO判定の場合)、メインCPU101は、現在の遊技状態が通常ARTであるか否かを判別する(S410)。   On the other hand, when the main CPU 101 determines in S408 that the current gaming state is not CZ (when S408 is NO), the main CPU 101 determines whether or not the current gaming state is normal ART (S410). ).

S410において、メインCPU101が、現在の遊技状態が通常ARTであると判別したとき(S410がYES判定の場合)、メインCPU101は、通常ART中スタート時処理を行う(S411)。なお、通常ART中スタート時処理の詳細については、後述の図117を参照しながら後で説明する。そして、S411の処理後、メインCPU101は、状態別制御処理を終了し、処理をメインフロー(図82参照)のS209に移す。   In S410, when the main CPU 101 determines that the current gaming state is the normal ART (when S410 is YES), the main CPU 101 performs a start process during the normal ART (S411). Details of the start processing during normal ART will be described later with reference to FIG. 117 described later. Then, after the processing of S411, the main CPU 101 ends the state-specific control processing, and moves the processing to S209 of the main flow (see FIG. 82).

一方、S410において、メインCPU101が、現在の遊技状態が通常ARTでないと判別したとき(S410がNO判定の場合)、メインCPU101は、現在の遊技状態がCTであるか否かを判別する(S412)。   On the other hand, when the main CPU 101 determines in S410 that the current gaming state is not the normal ART (when S410 is NO), the main CPU 101 determines whether or not the current gaming state is CT (S412). ).

S412において、メインCPU101が、現在の遊技状態がCTであると判別したとき(S412がYES判定の場合)、メインCPU101は、CT中スタート時処理を行う(S413)。なお、CT中スタート時処理の詳細については、後述の図118を参照しながら後で説明する。そして、S413の処理後、メインCPU101は、状態別制御処理を終了し、処理をメインフロー(図82参照)のS209に移す。   In S412, when the main CPU 101 determines that the current gaming state is CT (when S412 is YES), the main CPU 101 performs start processing during CT (S413). The details of the CT start process will be described later with reference to FIG. 118 described later. Then, after the processing of S413, the main CPU 101 ends the state-specific control processing, and moves the processing to S209 of the main flow (see FIG. 82).

一方、S412において、メインCPU101が、現在の遊技状態がCTでないと判別したとき(S412がNO判定の場合)、メインCPU101は、現在の遊技状態がボーナス状態であるか否かを判別する(S414)。   On the other hand, when the main CPU 101 determines in S412 that the current gaming state is not CT (when S412 is NO), the main CPU 101 determines whether or not the current gaming state is a bonus state (S414). ).

S414において、メインCPU101が、現在の遊技状態がボーナス状態であると判別したとき(S414がYES判定の場合)、メインCPU101は、BB中スタート時処理を行う(S415)。なお、BB中スタート時処理の詳細については、後述の図125を参照しながら後で説明する。そして、S415の処理後、メインCPU101は、状態別制御処理を終了し、処理をメインフロー(図82参照)のS209に移す。   In S414, when the main CPU 101 determines that the current gaming state is a bonus state (when S414 is YES), the main CPU 101 performs a start-time process during BB (S415). The details of the start processing during BB will be described later with reference to FIG. 125 described later. Then, after the processing of S415, the main CPU 101 ends the state-specific control processing, and moves the processing to S209 of the main flow (see FIG. 82).

一方、S414において、メインCPU101が、現在の遊技状態がボーナス状態でないと判別したとき(S414がNO判定の場合)、メインCPU101は、その他処理を行う(S416)。この処理では、メインCPU101は、上記各種判定処理で対象となった遊技状態以外の遊技状態に応じた処理を行う。例えば、現在の遊技状態がART準備状態である場合には、ART準備状態に対応した処理を行う。そして、S416の処理後、メインCPU101は、状態別制御処理を終了し、処理をメインフロー(図82参照)のS209に移す。   On the other hand, when the main CPU 101 determines that the current gaming state is not the bonus state in S414 (when S414 is NO), the main CPU 101 performs other processing (S416). In this process, the main CPU 101 performs a process according to a gaming state other than the gaming state targeted by the various determination processes. For example, when the current gaming state is the ART ready state, processing corresponding to the ART ready state is performed. Then, after the processing of S416, the main CPU 101 ends the state-based control processing, and moves the processing to S209 of the main flow (see FIG. 82).

[サブフラグ変換処理]
次に、図105〜図107を参照して、状態別制御処理(図104参照)中のS401で行うサブフラグ変換処理について説明する。図105は、サブフラグ変更処理の手順を示すフローチャートである。また、図106は、サブフラグ変更処理を実行するためのソースプログラムの一例を示す図であり、図107は、サブフラグ変換処理のソースプログラム上で、実際に参照されるサブフラグ変換テーブル(変換テーブル)の構成の一例を示す図である。
[Sub flag conversion processing]
Next, with reference to FIGS. 105 to 107, the subflag conversion process performed in S401 in the state-specific control process (see FIG. 104) will be described. FIG. 105 is a flowchart showing the sub-flag changing process. FIG. 106 is a diagram showing an example of a source program for executing the subflag change process. FIG. 107 shows a subflag conversion table (conversion table) actually referred to on the source program of the subflag conversion process. It is a figure which shows an example of a structure.

まず、メインCPU101は、小役当籤番号(0〜36)を取得する(S421)。次いで、メインCPU101は、現在、ボーナス作動中であるか否かを判別する(S422)。   First, the main CPU 101 acquires a small combination winning number (0 to 36) (S421). Next, the main CPU 101 determines whether or not a bonus is currently being operated (S422).

S422において、メインCPU101が、現在、ボーナス作動中であると判別したとき(S422がYES判定の場合)、メインCPU101は、小役当籤番号をボーナス作動中のサブフラグに変換して保存する(S423)。この小役当籤番号をボーナス作動中のサブフラグに変換する処理は、メインCPU101が図106中のソースコード「SUB(減算命令) cNHT_RBST−c7HT1_FLA」を実行することにより行われる。そして、本実施形態では、この「SUB」命令の実行により、一律、小役当籤番号をサブフラグ「サボテン(14)」に変換する。そして、S423の処理後、メインCPU101は、サブフラグ変換処理を終了し、処理を状態別制御処理(図104参照)のS402に移す。   In S422, when the main CPU 101 determines that the bonus operation is currently being performed (in the case where S422 is YES), the main CPU 101 converts the small role winning number into a bonus operating sub-flag and saves it (S423). . The main CPU 101 executes the source code “SUB (subtraction instruction) cNHT_RBST-c7HT1_FLA” in FIG. 106 to convert the small role winning number into a sub flag during bonus operation. In the present embodiment, by executing this “SUB” instruction, the winning combination number is uniformly converted to the subflag “cactus (14)”. Then, after the processing of S423, the main CPU 101 ends the subflag conversion processing, and shifts the processing to S402 of the state-specific control processing (see FIG. 104).

一方、S422において、メインCPU101が、現在、ボーナス作動中でないと判別したとき(S422がNO判定の場合)、メインCPU101は、図107に示すサブフラグ変換テーブルをセットする(S424)。この処理では、判定対象とするサブフラグの初期値を「ハズレ(00)」にセットするとともの参照対象とする図107に示すサブフラグ変換テーブル内のブロックの初期アドレスとして、サブフラグ「ハズレ(00)」が格納されているアドレス(「dSBCVTB+1」)をセットする。   On the other hand, when it is determined in S422 that the main CPU 101 is not currently operating the bonus (when S422 is NO), the main CPU 101 sets the sub flag conversion table shown in FIG. 107 (S424). In this process, the initial value of the subflag to be determined is set to “losing (00)”, and the subflag “losing (00)” is used as the initial address of the block in the subflag conversion table shown in FIG. Is stored (“dSBCVTB + 1”).

次いで、メインCPU101は、現在、参照対象となっているサブフラグ変換テーブル内のブロックに規定されている小役当籤番号のデータが、現ゲームで取得された小役当籤番号に対応するデータであるか否かを判別する(S425)。   Next, the main CPU 101 determines whether the data of the small role winning number specified in the block in the subflag conversion table currently being referred to is data corresponding to the small bonus winning number acquired in the current game. It is determined whether or not (S425).

S425において、メインCPU101が、参照対象となっているサブフラグ変換テーブル内のブロックに規定されている小役当籤番号のデータが、現ゲームで取得された小役当籤番号に対応するデータでないと判別したとき(S425がNO判定の場合)、メインCPU101は、参照対象とするサブフラグ変換テーブル内のブロックを次のアドレスのブロックに更新する(S426)。次いで、メインCPU101は、サブフラグの値に「1」を加算する(S427)。そして、S427の処理後、メインCPU101は、処理をS425の処理に戻し、S425以降の処理を繰り返す。   In S425, the main CPU 101 determines that the data of the small role winning number specified in the block in the subflag conversion table to be referred to is not data corresponding to the small bonus winning number acquired in the current game. When (NO in S425), the main CPU 101 updates the block in the subflag conversion table to be referenced to the block of the next address (S426). Next, the main CPU 101 adds “1” to the value of the subflag (S427). After the process of S427, the main CPU 101 returns the process to the process of S425, and repeats the processes after S425.

一方、S425において、メインCPU101が、参照対象となっているサブフラグ変換テーブル内のブロックに規定されている小役当籤番号のデータが、現ゲームで取得された小役当籤番号に対応するデータであると判別したとき(S425がYES判定の場合)、メインCPU101は、図107に示すサブフラグ変換テーブルを参照して、小役当籤番号に対応付けられたサブフラグ変換制御データ(小役当籤番号のアドレスの次のアドレスに格納された1バイトデータ)を取得し、該サブフラグ変換制御データをメインRAM103に設けられたサブフラグ変換制御データ格納領域(不図示)に格納する(S428)。この処理において、例えば、現ゲームで取得された小役当籤番号が「03」(内部当籤役「F_3連チリリプ」)である場合には、図107に示すサブフラグ変換テーブルを参照して、サブフラグ変換制御データ「00000011B」が取得される。そして、S428の処理後、メインCPU101は、サブフラグ変換処理を終了し、処理を状態別制御処理(図104参照)のS402に移す。   On the other hand, in S425, the data of the small combination winning number specified in the block in the sub flag conversion table that is the reference target of the main CPU 101 is data corresponding to the small combination winning number acquired in the current game. (S425 is YES), the main CPU 101 refers to the sub-flag conversion table shown in FIG. 107, sub-flag conversion control data associated with the small-combination winning number (the address of the small-combination winning number) 1-byte data stored at the next address) is acquired, and the sub-flag conversion control data is stored in a sub-flag conversion control data storage area (not shown) provided in the main RAM 103 (S428). In this processing, for example, when the small winning combination number acquired in the current game is “03” (internal winning combination “F — 3 consecutive chips”), sub flag conversion is performed with reference to the sub flag conversion table shown in FIG. Control data “00000011B” is acquired. After the process of S428, the main CPU 101 ends the subflag conversion process, and moves the process to S402 of the control process for each state (see FIG. 104).

本実施形態では、上述のようにしてサブフラグ変換処理が行われる。なお、上述したサブフラグ変換処理は、メインCPU101が、図106のソースプログラムで規定されている各ソースコードを順次実行することにより行われる。また、サブフラグ変換処理のソースプログラム上で実際に参照される、図107に示すサブフラグ変換テーブルでは、各サブフラグに対してサブフラグ変換制御データ(制御ステータス)が対応付けられている。この際、同種のサブフラグに対しては、同じサブフラグ変換制御データ(制御ステータス)が対応付けられている。   In the present embodiment, the subflag conversion process is performed as described above. Note that the sub-flag conversion process described above is performed by the main CPU 101 sequentially executing each source code defined by the source program of FIG. In the subflag conversion table shown in FIG. 107 that is actually referred to in the source program of the subflag conversion process, subflag conversion control data (control status) is associated with each subflag. At this time, the same subflag conversion control data (control status) is associated with the same type of subflag.

例えば、サブフラグ「3連チリリプA」及び「3連チリリプB」に対しては、サブフラグ変換制御データ(制御ステータス)「00000011B」が共通して割り付けられている。また、例えば、サブフラグ「リーチ目リプ1」〜「リーチ目リプ4」に対しては、サブフラグ変換制御データ(制御ステータス)「00000001B」が共通して割り付けられている。そして、上述した内部当籤役(サブフラグ)をサブフラグEXに変換する際のフラグ変換抽籤処理では、サブフラグ変換制御データ格納領域に格納されたサブフラグ変換制御データ(制御ステータス)に基づいて、抽籤が行われる。   For example, the subflag conversion control data (control status) “00000011B” is commonly assigned to the subflags “triple dust A” and “triple dust B”. For example, subflag conversion control data (control status) “00000001B” is commonly allocated to the subflags “reach eye lip 1” to “reach eye lip 4”. In the flag conversion lottery process when converting the internal winning combination (sub flag) to the sub flag EX, lottery is performed based on the sub flag conversion control data (control status) stored in the sub flag conversion control data storage area. .

メイン側で管理するフラグ(内部当籤役)をサブ側で管理可能なフラグに変換するためのサブフラグ変換テーブルにおいて、同種の内部当籤役(サブフラグ)に対して共通のサブフラグ変換制御データを設けることにより、該変換テーブルの汎用性が高くなり、機種変更に伴う変換プログラムの変更も軽微な変更で対応可能となるので、開発コストの増大を抑制することができる。   By providing common sub-flag conversion control data for the same type of internal winning combination (sub flag) in the sub flag conversion table for converting the flag (internal winning combination) managed on the main side into a flag manageable on the sub side Therefore, the versatility of the conversion table is increased, and the conversion program change accompanying the model change can be dealt with with a slight change, thereby suppressing an increase in development cost.

[ナビセット処理]
次に、図108〜図110を参照して、状態別制御処理(図104参照)中のS402で行うナビセット処理について説明する。図108は、ナビセット処理の手順を示すフローチャートである。また、図109は、ナビセット処理中の後述のS434〜S436の処理を実行するためのソースプログラムの一例を示す図であり、図110は、ナビセット処理のソースプログラム上で、実際に参照されるナビデータテーブルの構成の一例を示す図である。
[Naviset processing]
Next, with reference to FIGS. 108 to 110, the navigation set process performed in S402 in the state-specific control process (see FIG. 104) will be described. FIG. 108 is a flowchart showing the procedure of the navigation set process. FIG. 109 is a diagram showing an example of a source program for executing the processes of S434 to S436 described later during the navigation set process, and FIG. 110 is actually referred to on the source program of the navigation set process. It is a figure which shows an example of a structure of a navigation data table.

まず、メインCPU101は、サブフラグ変換制御データ格納領域(不図示)にナビセットフラグがセットされているか否かを判別する(S431)。具体的には、メインCPU101は、サブフラグ変換制御データ格納領域を参照し、セットされているサブフラグ変換制御データが、押し順ナビを発生させる小役当籤番号(10〜23)に対応するデータであるか否かを判別する。S431において、メインCPU101が、サブフラグ変換制御データ格納領域にナビセットフラグがセットされていないと判別したとき(S431がNO判定の場合)、メインCPU101は、ナビセット処理を終了し、処理を状態別制御処理(図104参照)のS403に移す。   First, the main CPU 101 determines whether or not a navigation set flag is set in a sub-flag conversion control data storage area (not shown) (S431). Specifically, the main CPU 101 refers to the sub-flag conversion control data storage area, and the set sub-flag conversion control data is data corresponding to the small combination winning numbers (10 to 23) that generate the push order navigation. It is determined whether or not. In S431, when the main CPU 101 determines that the navigation set flag is not set in the sub-flag conversion control data storage area (when S431 is NO), the main CPU 101 ends the navigation set process, and the process is classified by state. Control proceeds to S403 of the control process (see FIG. 104).

一方、S431において、メインCPU101が、サブフラグ変換制御データ格納領域にナビセットフラグがセットされていると判別したとき(S431がYES判定の場合)、メインCPU101は、RT状態がRT0又はRT1状態であるか否かを判別する(S432)。S432において、メインCPU101が、RT状態がRT0又はRT1状態でないと判別したとき(S432がNO判定の場合)、メインCPU101は、ナビセット処理を終了し、処理を状態別制御処理(図104参照)のS403に移す。   On the other hand, when the main CPU 101 determines in S431 that the navigation set flag is set in the sub-flag conversion control data storage area (when S431 is YES), the main CPU 101 is in the RT0 or RT1 state. Whether or not (S432). In S432, when the main CPU 101 determines that the RT state is not the RT0 or RT1 state (when S432 is NO), the main CPU 101 ends the navigation set process, and the process is controlled according to the state (see FIG. 104). To S403.

一方、S432において、メインCPU101が、RT状態がRT0又はRT1状態であると判別したとき(S432がYES判定の場合)、メインCPU101は、遊技状態が一般遊技状態であるか否かを判別する(S433)。S433において、メインCPU101が、遊技状態が一般遊技状態であると判別したとき(S433がYES判定の場合)、メインCPU101は、ナビセット処理を終了し、処理を状態別制御処理(図104参照)のS403に移す。   On the other hand, in S432, when the main CPU 101 determines that the RT state is the RT0 or RT1 state (when S432 is YES), the main CPU 101 determines whether or not the gaming state is the general gaming state ( S433). In S433, when the main CPU 101 determines that the gaming state is the general gaming state (when S433 is YES), the main CPU 101 ends the navigation set process, and the process is controlled according to the state (see FIG. 104). To S403.

一方、S433において、メインCPU101が、遊技状態が一般遊技状態でないと判別したとき(S433がNO判定の場合)、メインCPU101は、小役当籤番号を取得する(S434)。次いで、メインCPU101は、図110に示すナビデータテーブルを参照し、小役当籤番号に基づいて、ナビデータ(1〜9のいずれか)を取得する(S435)。   On the other hand, when the main CPU 101 determines in S433 that the gaming state is not the general gaming state (when S433 is NO), the main CPU 101 acquires the small role winning number (S434). Next, the main CPU 101 refers to the navigation data table shown in FIG. 110 and acquires navigation data (any one of 1 to 9) based on the small role winning number (S435).

次いで、メインCPU101は、取得したナビデータ(複数の表示列の変動表示の停止操作に関する情報)をメインRAM103内の図示しないナビデータ格納領域(停止操作指示情報格納領域)に格納する(S436)。そして、S436の処理後、メインCPU101は、ナビセット処理を終了し、処理を状態別制御処理(図104参照)のS403に移す。   Next, the main CPU 101 stores the acquired navigation data (information related to the stop operation of the variable display of the plurality of display columns) in a navigation data storage area (stop operation instruction information storage area) (not shown) in the main RAM 103 (S436). After the process of S436, the main CPU 101 ends the navigation set process, and moves the process to S403 of the state-specific control process (see FIG. 104).

本実施形態では、上述のようにしてナビセット処理が行われる。なお、上述したナビセット処理中のS434〜S436の処理は、メインCPU101が、図109のソースプログラムで規定されている各ソースコードを順次実行することにより行われる。この一連の処理では、図109に示すように、ソースプログラム上において、Qレジスタ(拡張レジスタ)を用いてアドレス指定を行うメインCPU101専用の「LDQ」命令が用いられる。   In the present embodiment, the navigation set process is performed as described above. Note that the processing of S434 to S436 during the navigation set processing described above is performed by the main CPU 101 sequentially executing each source code defined in the source program of FIG. In this series of processing, as shown in FIG. 109, a “LDQ” instruction dedicated to the main CPU 101 that uses the Q register (extension register) for addressing is used on the source program.

ソースプログラム上において、例えば、ソースコード「LDQ A,(k)」が実行されると、Qレジスタの格納データ(上位側アドレス値)と、1バイトの整数k(直値:下位側アドレス値)とで指定されたアドレスのメモリの内容(格納データ)がAレジスタにロードされる。それゆえ、例えば、図109中のソースコード「LDQ A,(wHITFRT)」が実行されると、Qレジスタの格納データと、整数値「wHITFRT」とで指定されるアドレスのメモリの内容がAレジスタにロードされる。   For example, when the source code “LDQ A, (k)” is executed on the source program, the data stored in the Q register (upper address value) and a 1-byte integer k (direct value: lower address value) The contents (stored data) of the memory at the address specified by are loaded into the A register. Therefore, for example, when the source code “LDQ A, (wHITFRT)” in FIG. 109 is executed, the data stored in the Q register and the memory contents at the address specified by the integer value “wHITFRT” are stored in the A register. To be loaded.

また、ソースプログラム上において、例えば、ソースコード「LDQ (k),A」が実行されると、Aレジスタの格納データが、Qレジスタの格納データ(上位側アドレス値)と、1バイトの整数k(直値:下位側アドレス値)とで指定されたアドレスのメモリにロードされる。それゆえ、例えば、図109中のソースコード「LDQ (wNAVIPTN),A」の実行により、Aレジスタに格納されたデータ(ナビデータ)が、Qレジスタの格納データ(上位側アドレス値)と1バイトの整数値「wNAVIPTN」(下位側アドレス値)とで指定されたアドレスのナビデータ格納領域に格納される。   For example, when the source code “LDQ (k), A” is executed on the source program, the data stored in the A register is stored in the data stored in the Q register (upper address value) and a 1-byte integer k. It is loaded into the memory at the address specified by (direct value: lower address value). Therefore, for example, by executing the source code “LDQ (wNAVIPTN), A” in FIG. 109, the data (navigation data) stored in the A register is changed to the data stored in the Q register (upper address value) and 1 byte. Is stored in the navigation data storage area of the address designated by the integer value “wNAVIPTN” (lower address value).

上述のように、本実施形態では、ナビセット処理において、Qレジスタ(拡張レジスタ)を用いたメインCPU101専用命令コードが用いられ、直値により、メインROM102、メインRAM103やメモリーマップI/Oにアクセスすることができる。この場合、ナビセット処理のソースプログラム上において、アドレス設定に係る命令を省略することができ、その分、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることが可能になる。   As described above, in this embodiment, the main CPU 101 dedicated instruction code using the Q register (extension register) is used in the navigation set process, and the main ROM 102, the main RAM 103, and the memory map I / O are accessed by direct values. can do. In this case, an instruction relating to address setting can be omitted on the source program of the navigation set process, and the capacity of the source program (the capacity used by the main ROM 102) can be reduced accordingly. As a result, in the present embodiment, it is possible to secure (increase) the free space in the main ROM 102, and it is possible to improve the gameability by utilizing the increased free space.

[フラグ変換処理]
次に、図111を参照して、状態別制御処理(図104参照)中のS404で行うフラグ変換処理について説明する。なお、図111は、フラグ変換処理の手順を示すフローチャートである。
[Flag conversion process]
Next, with reference to FIG. 111, the flag conversion process performed in S404 in the state-specific control process (see FIG. 104) will be described. FIG. 111 is a flowchart showing the procedure of flag conversion processing.

まず、メインCPU101は、CT開始時であるか否かを判別する(S441)。   First, the main CPU 101 determines whether or not it is the CT start time (S441).

S441において、メインCPU101が、CT開始時でないと判別したとき(S441がNO判定の場合)、メインCPU101は、後述のS443の処理を行う。一方、S441において、メインCPU101が、CT開始時であると判別したとき(S441がYES判定の場合)、メインCPU101は、CT中のフラグ変換抽籤に用いるフラグ変換抽籤テーブルのテーブル番号を抽籤で決定し、セットする(S442)。   In S441, when the main CPU 101 determines that it is not the CT start time (when S441 is NO), the main CPU 101 performs the process of S443 described later. On the other hand, when it is determined in S441 that the main CPU 101 is at the start of CT (when S441 is YES), the main CPU 101 determines the table number of the flag conversion lottery table used for the flag conversion lottery during CT by lottery. And set (S442).

S442の処理後又はS441がNO判定の場合、メインCPU101は、現在の状態に応じたフラグ変換抽籤テーブルをセットする(S443)。例えば、現在の状態が非ART中のRT4状態である場合には、非ART中フラグ変換抽籤テーブル(図62参照)がセットされ、現在の状態が通常ART中のRT4状態である場合には、ART中フラグ変換抽籤テーブル(図47A及び47B参照)がセットされ、現在の状態がCT中のRT4状態である場合には、CT中フラグ変換抽籤テーブル(図54参照)がセットされる。   After the processing of S442 or when S441 is NO, the main CPU 101 sets a flag conversion lottery table corresponding to the current state (S443). For example, when the current state is a non-ART RT4 state, a non-ART flag conversion lottery table (see FIG. 62) is set, and when the current state is a normal ART RT4 state, An ART flag conversion lottery table (see FIGS. 47A and 47B) is set. If the current state is the RT4 state during CT, a CT flag conversion lottery table (see FIG. 54) is set.

次いで、メインCPU101は、セットされたフラグ変換抽籤テーブルを参照し、内部当籤役に基づいてフラグ変換抽籤処理を行う(S444)。なお、実際、この処理では、メインCPU101は、内部当籤役に対応するサブフラグに基づいて、図107に示すサブフラグ変換テーブルから取得されるサブフラグ変換制御データを用いてフラグ変換抽籤処理を行う。   Next, the main CPU 101 refers to the set flag conversion lottery table and performs flag conversion lottery processing based on the internal winning combination (S444). Actually, in this process, the main CPU 101 performs the flag conversion lottery process using the sub flag conversion control data acquired from the sub flag conversion table shown in FIG. 107, based on the sub flag corresponding to the internal winning combination.

次いで、メインCPU101は、S444のフラグ変換抽籤に当籤したか否かを判別する(S445)。   Next, the main CPU 101 determines whether or not the flag conversion lottery of S444 has been won (S445).

S445において、メインCPU101が、フラグ変換抽籤に当籤したと判別したとき(S445がYES判定の場合)、メインCPU101は、サブフラグ変換処理を行う(S446)。この処理において、例えば、内部当籤役が「F_1確チリリプ」である場合、すなわち、サブフラグが「3連チリリプB(03)」である場合、フラグ変換抽籤処理に当籤すると、S446のサブフラグ変換処理により、サブフラグ「3連チリリプB(03)」が、サブフラグEX「確定役(06)」又はサブフラグEX「3連チリリプ(07)」に変換される(図36参照)。   When the main CPU 101 determines in S445 that the flag conversion lottery has been won (when S445 is YES), the main CPU 101 performs sub-flag conversion processing (S446). In this process, for example, when the internal winning combination is “F_1 correct Chile Lip”, that is, when the sub flag is “Triple Chile Lip B (03)”, when the flag conversion lottery process is won, the sub flag conversion process of S446 is performed. Then, the subflag “triple dust B (03)” is converted into the subflag EX “determined combination (06)” or subflag EX “triple dust (07)” (see FIG. 36).

S446の処理後、メインCPU101は、現在の遊技状態が非ART状態であるか否かを判別する(S447)。S447において、メインCPU101が、現在の遊技状態が非ART状態でないと判別したとき(S447がNO判定の場合)、メインCPU101は、フラグ変換処理を終了し、処理を状態別制御処理(図104参照)のS405に移す。   After the processing of S446, the main CPU 101 determines whether or not the current gaming state is a non-ART state (S447). In S447, when the main CPU 101 determines that the current gaming state is not the non-ART state (when S447 is NO), the main CPU 101 ends the flag conversion process, and the process is controlled according to the state (see FIG. 104). ) To S405.

一方、S447において、メインCPU101が、現在の遊技状態が非ART状態であると判別したとき(S447がYES判定の場合)、メインCPU101は、ARTセット数に「1」を加算する(S448)。次いで、メインCPU101は、次遊技の遊技状態にART準備状態をセットする(S449)。そして、S449の処理後、メインCPU101は、フラグ変換処理を終了し、処理を状態別制御処理(図104参照)のS405に移す。   On the other hand, when the main CPU 101 determines in S447 that the current gaming state is the non-ART state (when S447 is YES), the main CPU 101 adds “1” to the number of ART sets (S448). Next, the main CPU 101 sets the ART preparation state to the game state of the next game (S449). Then, after the process of S449, the main CPU 101 ends the flag conversion process, and moves the process to S405 of the state-specific control process (see FIG. 104).

ここで再度、S445の処理に戻って、S445において、メインCPU101が、フラグ変換抽籤に当籤しなかったと判別したとき(S445がNO判定の場合)、メインCPU101は、サブフラグ維持処理を行う(S450)。この処理において、例えば、内部当籤役が「F_1確チリリプ」である場合、すなわち、サブフラグが「3連チリリプB(03)」である場合、フラグ変換抽籤に非当籤であると、S450のサブフラグ維持処理により、サブフラグ「3連チリリプB(03)」が、サブフラグEX「リプレイ(01)」に変換(維持)される。そして、S450の処理後、メインCPU101は、フラグ変換処理を終了し、処理を状態別制御処理(図104参照)のS405に移す。   Here, returning to the process of S445 again, when it is determined in S445 that the main CPU 101 has not won the flag conversion lottery (when S445 is NO), the main CPU 101 performs the sub flag maintaining process (S450). . In this process, for example, when the internal winning combination is “F_1 exact Chile Lip”, that is, when the sub flag is “Triple Chile Lip B (03)”, if the flag conversion lottery is non-winning, the sub flag is maintained in S450. Through the processing, the subflag “triple lip B (03)” is converted (maintained) into the subflag EX “replay (01)”. After the process of S450, the main CPU 101 ends the flag conversion process, and moves the process to S405 of the control process for each state (see FIG. 104).

[通常中スタート時処理]
次に、図112を参照して、状態別制御処理(図104参照)中のS407で行う通常中スタート時処理について説明する。なお、図112は、通常中スタート時処理の手順を示すフローチャートである。
[Normal start processing]
Next, with reference to FIG. 112, the normal start process performed in S407 during the state-specific control process (see FIG. 104) will be described. FIG. 112 is a flowchart showing the procedure of normal start processing.

まず、メインCPU101は、CZ抽籤テーブル(図41A参照)を参照し、現在のCZの抽籤状態及び内部当籤役(サブフラグ)に基づいてCZ抽籤処理を行う(S461)。次いで、メインCPU101は、S461のCZ抽籤に当籤したか否かを判別する(S462)。   First, the main CPU 101 refers to the CZ lottery table (see FIG. 41A) and performs CZ lottery processing based on the current CZ lottery state and internal winning combination (sub flag) (S461). Next, the main CPU 101 determines whether or not the CZ lottery of S461 has been won (S462).

S462において、メインCPU101が、CZ抽籤に当籤しなかったと判別したとき(S462がNO判定の場合)、メインCPU101は、後述のS465の処理を行う。   In S462, when the main CPU 101 determines that the CZ lottery has not been won (when S462 is NO), the main CPU 101 performs a process of S465 described later.

一方、S462において、メインCPU101が、CZ抽籤に当籤したと判別したとき(S462がYES判定の場合)、メインCPU101は、次遊技の遊技状態に当籤した種別のCZをセットする(S463)。次いで、メインCPU101は、当籤した種別のCZゲーム数をCZゲーム数カウンタにセットする(S464)。なお、CZゲーム数カウンタは、CZの継続期間を計数するカウンタであり、メインRAM103に設けられる。S464の処理において、例えば、CZ1が当籤している場合には、CZゲーム数カウンタ(前半部)に第1の所定ゲーム数(例えば、「12」)がセットされ、CZ2が当籤している場合には、CZゲーム数カウンタ(前半部)に第2の所定ゲーム数(例えば、「15」)がセットされ、CZ3が当籤している場合には、CZゲーム数カウンタに第4の所定ゲーム数(例えば、「17」)がセットされる。   On the other hand, when it is determined in S462 that the main CPU 101 has won the CZ lottery (when S462 is YES), the main CPU 101 sets the type of CZ that has won the game state of the next game (S463). Next, the main CPU 101 sets the number of CZ games of the winning type in the CZ game number counter (S464). The CZ game number counter is a counter that counts the duration of CZ and is provided in the main RAM 103. In the process of S464, for example, when CZ1 is won, the first predetermined game number (for example, “12”) is set in the CZ game number counter (first half), and CZ2 is won. When the second predetermined game number (for example, “15”) is set in the CZ game number counter (first half) and CZ3 is won, the fourth predetermined game number is displayed in the CZ game number counter. (For example, “17”) is set.

S464の処理後又はS462がNO判定の場合、メインCPU101は、通常中高確率抽籤テーブル(図40A参照)を参照し、内部当籤役(サブフラグ)に基づいてCZの抽籤状態の移行抽籤を行う(S465)。次いで、メインCPU101は、移行抽籤の結果に基づいて、CZの抽籤状態を更新する(S466)。そして、S466の処理後、メインCPU101は、通常中スタート時処理を終了するとともに、状態別制御処理(図104参照)も終了する。   After the processing of S464 or when S462 is NO, the main CPU 101 refers to the normal medium / high probability lottery table (see FIG. 40A) and performs the lottery of the CZ lottery state based on the internal winning combination (sub flag) (S465). ). Next, the main CPU 101 updates the lottery state of the CZ based on the result of the transfer lottery (S466). Then, after the process of S466, the main CPU 101 ends the normal start process and also ends the state-specific control process (see FIG. 104).

[CZ中スタート時処理]
次に、図113を参照して、状態別制御処理(図104参照)中のS409で行うCZ中スタート時処理について説明する。なお、図113は、CZ中スタート時処理の手順を示すフローチャートである。
[Process during start during CZ]
Next, with reference to FIG. 113, the start process during CZ performed in S409 during the state-specific control process (see FIG. 104) will be described. FIG. 113 is a flowchart showing a procedure of a start time process during CZ.

まず、メインCPU101は、現在の遊技状態がCZ1であるか否かを判別する(S471)。   First, the main CPU 101 determines whether or not the current gaming state is CZ1 (S471).

S471において、メインCPU101が、現在の遊技状態がCZ1であると判別したとき(S471がYES判定の場合)、メインCPU101は、CZ1(CZ2)中処理を行う(S472)。なお、CZ1(CZ2)中処理の詳細については、後述の図114及び図115を参照しながら後で説明する。そして、S472の処理後、メインCPU101は、CZ中スタート時処理を終了するとともに、状態別制御処理(図104参照)も終了する。   In S471, when the main CPU 101 determines that the current gaming state is CZ1 (when S471 is YES), the main CPU 101 performs processing during CZ1 (CZ2) (S472). The details of the intermediate processing in CZ1 (CZ2) will be described later with reference to FIGS. 114 and 115 described later. Then, after the process of S472, the main CPU 101 ends the start-time process during CZ and also ends the control process by state (see FIG. 104).

一方、S471において、メインCPU101が、現在の遊技状態がCZ1でないと判別したとき(S471がNO判定の場合)、メインCPU101は、現在の遊技状態がCZ2であるか否かを判別する(S473)。   On the other hand, when the main CPU 101 determines in S471 that the current gaming state is not CZ1 (when S471 is NO), the main CPU 101 determines whether or not the current gaming state is CZ2 (S473). .

S473において、メインCPU101が、現在の遊技状態がCZ2であると判別したとき(S473がYES判定の場合)、メインCPU101は、CZ1(CZ2)中処理を行う(S474)。CZ1(CZ2)中処理の詳細については、後述の図114及び図115を参照しながら後で説明する。そして、S474の処理後、メインCPU101は、CZ中スタート時処理を終了するとともに、状態別制御処理(図104参照)も終了する。なお、本実施形態では、CZ1中処理とCZ2中処理との間ではART抽籤に当籤する期待度を示すランク(モード又はポイント)が異なるだけであり、基本的な処理内容は同じである。そこで、本実施形態では、CZ1中処理及びCZ2中処理をCZ1(CZ2)中処理として一つの処理で説明する。   In S473, when the main CPU 101 determines that the current gaming state is CZ2 (when S473 is YES), the main CPU 101 performs processing during CZ1 (CZ2) (S474). Details of the intermediate processing in CZ1 (CZ2) will be described later with reference to FIGS. 114 and 115 described later. Then, after the processing of S474, the main CPU 101 ends the start-time processing during CZ and also ends the state-specific control processing (see FIG. 104). In the present embodiment, only the rank (mode or point) indicating the degree of expectation for winning the ART lottery is different between the CZ1 middle processing and the CZ2 middle processing, and the basic processing content is the same. Therefore, in the present embodiment, the CZ1 mid-process and the CZ2 mid-process are described as one process as CZ1 (CZ2) mid-process.

一方、S473において、メインCPU101が、現在の遊技状態がCZ2でないと判別したとき(S473がNO判定の場合)、メインCPU101は、CZ3中処理を行う(S475)。なお、CZ3中処理の詳細については、後述の図116を参照しながら後で説明する。そして、S475の処理後、メインCPU101は、CZ中スタート時処理を終了するとともに、状態別制御処理(図104参照)も終了する。   On the other hand, when the main CPU 101 determines in S473 that the current gaming state is not CZ2 (when S473 is NO), the main CPU 101 performs CZ3 mid-process (S475). Details of the CZ3 intermediate process will be described later with reference to FIG. 116 described later. Then, after the processing of S475, the main CPU 101 ends the start-time processing during CZ and also ends the state-specific control processing (see FIG. 104).

[CZ1(CZ2)中処理]
次に、図114及び図115を参照して、CZ中スタート時処理(図113参照)中のS472又はS474で行うCZ1(CZ2)中処理について説明する。なお、図114及び図115は、CZ1(CZ2)中処理の手順を示すフローチャートである。
[CZ1 (CZ2) medium processing]
Next, with reference to FIG. 114 and FIG. 115, the process during CZ1 (CZ2) performed in S472 or S474 during the process during start during CZ (see FIG. 113) will be described. FIG. 114 and FIG. 115 are flowcharts showing the procedure of the process during CZ1 (CZ2).

まず、メインCPU101は、現遊技がCZ1(又はCZ2)の前半部の遊技であるか否かを判別する(S481)。S481において、メインCPU101が、現遊技がCZ1(又はCZ2)の前半部の遊技でないと判別したとき(S481がNO判定の場合)、メインCPU101は、後述のS490の処理を行う。   First, the main CPU 101 determines whether or not the current game is a game in the first half of CZ1 (or CZ2) (S481). In S481, when the main CPU 101 determines that the current game is not a game in the first half of CZ1 (or CZ2) (when S481 is NO), the main CPU 101 performs the process of S490 described later.

一方、S481において、メインCPU101が、現遊技がCZ1の前半部の遊技であると判別したとき(S481がYES判定の場合)、メインCPU101は、CZ1中モードアップ抽籤テーブル(図42参照)を参照し、内部当籤役(サブフラグ)に基づいてモードアップ抽籤処理を行う(S482)。また、S481において、メインCPU101が、現遊技がCZ2の前半部の遊技であると判別したとき(S481がYES判定の場合)、メインCPU101は、CZ2中ポイント抽籤テーブル(図43参照)を参照し、内部当籤役(サブフラグ)に基づいてポイントアップ抽籤を行う(S482)。   On the other hand, when the main CPU 101 determines in S481 that the current game is a game in the first half of CZ1 (when S481 is YES), the main CPU 101 refers to the mode-up lottery table during CZ1 (see FIG. 42). Then, a mode-up lottery process is performed based on the internal winning combination (sub flag) (S482). In S481, when the main CPU 101 determines that the current game is a game in the first half of CZ2 (when S481 is YES), the main CPU 101 refers to the point lottery table during CZ2 (see FIG. 43). Then, point-up lottery is performed based on the internal winning combination (sub flag) (S482).

次いで、メインCPU101は、S482の抽籤結果に基づいて、ランク(モード又はポイント)を更新する(S483)。次いで、メインCPU101は、S482の抽籤においてフリーズに当籤したか否かを判別する(S484)。   Next, the main CPU 101 updates the rank (mode or point) based on the lottery result in S482 (S483). Next, the main CPU 101 determines whether or not the freezing is won in the lottery of S482 (S484).

S484において、メインCPU101が、フリーズに当籤したと判別したとき(S484がYES判定の場合)、メインCPU101は、遊技の進行を一時的に停止するフリーズ処理を行うとともに、ARTセット数及びCTセット数に「1」を加算する(S485)。また、この処理では、メインCPU101は、ARTレベル決定テーブル(図48A参照)を参照してARTレベルを決定し、セットする。なお、フリーズ発生時には、ARTレベルとして「ARTレベル2」が決定される。   When it is determined in S484 that the main CPU 101 has won the freeze (when S484 is YES), the main CPU 101 performs a freeze process for temporarily stopping the progress of the game, and also includes the number of ART sets and the number of CT sets. "1" is added to (S485). In this process, the main CPU 101 determines and sets the ART level with reference to the ART level determination table (see FIG. 48A). When freeze occurs, “ART level 2” is determined as the ART level.

次いで、メインCPU101は、次遊技の遊技状態にART準備状態をセットする(S486)。そして、S486の処理後、メインCPU101は、CZ1(CZ2)中処理を終了するとともに、CZ中スタート時処理(図113参照)も終了する。   Next, the main CPU 101 sets the ART preparation state to the game state of the next game (S486). Then, after the processing of S486, the main CPU 101 ends the processing during CZ1 (CZ2) and also ends the processing during start during CZ (see FIG. 113).

ここで再度、S484の処理に戻って、S484において、メインCPU101が、フリーズに当籤しなかったと判別したとき(S484がNO判定の場合)、メインCPU101は、CZゲーム数カウンタ(前半部)の値を1減算する(S487)。次いで、メインCPU101は、CZゲーム数カウンタ(前半部)の値が「0」であるか否かを判別する(S488)。   Here, returning to the processing of S484 again, when it is determined in S484 that the main CPU 101 has not won the freeze (when S484 is NO), the main CPU 101 determines the value of the CZ game number counter (first half). 1 is subtracted (S487). Next, the main CPU 101 determines whether or not the value of the CZ game number counter (first half) is “0” (S488).

S488において、メインCPU101が、CZゲーム数カウンタ(前半部)の値が「0」でないと判別したとき(S488がNO判定の場合)、メインCPU101は、CZ1(CZ2)中処理を終了するとともに、CZ中スタート時処理(図113参照)も終了する。   In S488, when the main CPU 101 determines that the value of the CZ game number counter (first half) is not “0” (when S488 is NO), the main CPU 101 ends the processing in CZ1 (CZ2). The start process during CZ (see FIG. 113) is also terminated.

一方、S488において、メインCPU101が、CZゲーム数カウンタ(前半部)の値が「0」であると判別したとき(S488がYES判定の場合)、メインCPU101は、次遊技の遊技状態にCZ1又はCZ2の後半部をセットする(S489)。そして、S489の処理後、メインCPU101は、CZ1(CZ2)中処理を終了するとともに、CZ中スタート時処理(図113参照)も終了する。   On the other hand, in S488, when the main CPU 101 determines that the value of the CZ game number counter (first half) is “0” (when S488 is YES), the main CPU 101 determines that the game state of the next game is CZ1 or The latter half of CZ2 is set (S489). Then, after the processing of S489, the main CPU 101 ends the processing during CZ1 (CZ2) and also ends the processing during start during CZ (see FIG. 113).

ここで再度、S481の処理に戻って、S481がNO判定の場合、メインCPU101は、現ゲームがCZ1又はCZ2の後半部の1ゲーム目であるか否かを判別する(S490)。S490において、メインCPU101が、現ゲームがCZ1又はCZ2の後半部の1ゲーム目でないと判別したとき(S490がNO判定の場合)、メインCPU101は、後述のS495の処理を行う。   Here, returning to the processing of S481 again, if S481 is NO, the main CPU 101 determines whether or not the current game is the first game in the second half of CZ1 or CZ2 (S490). In S490, when the main CPU 101 determines that the current game is not the first game in the second half of CZ1 or CZ2 (when S490 is NO), the main CPU 101 performs the process of S495 described later.

一方、S490において、メインCPU101が、現ゲームがCZ1又はCZ2の後半部の1ゲーム目であると判別したとき(S490がYES判定の場合)、メインCPU101は、CZ中ART抽籤テーブル(図44A及び44B参照)を参照し、前半部のランク(モード又はポイント)に基づいてART抽籤処理を行う(S491)。   On the other hand, when the main CPU 101 determines in S490 that the current game is the first game in the second half of CZ1 or CZ2 (when S490 is YES), the main CPU 101 determines that the ART lottery table during CZ (FIG. 44A and FIG. 44). 44B), an ART lottery process is performed based on the rank (mode or point) of the first half (S491).

次いで、メインCPU101は、ART抽籤に当籤したか否かを判別する(S492)。S492において、メインCPU101が、ART抽籤に当籤しなかったと判別したとき(S492がNO判定の場合)、メインCPU101は、後述のS494の処理を行う。   Next, the main CPU 101 determines whether or not the ART lottery has been won (S492). In S492, when the main CPU 101 determines that the ART lottery has not been won (when S492 is NO), the main CPU 101 performs a process of S494 described later.

一方、S492において、メインCPU101が、ART抽籤に当籤したと判別したとき(S492がYES判定の場合)、メインCPU101は、ARTセット数に「1」を加算し、ARTレベル決定テーブル(図48A参照)を参照してARTレベルの抽籤を行い、その抽籤結果をセットする(S493)。   On the other hand, when the main CPU 101 determines that the ART lottery has been won in S492 (when S492 is YES), the main CPU 101 adds “1” to the number of ART sets, and the ART level determination table (see FIG. 48A). ) To perform ART level lottery and set the lottery result (S493).

S493の処理後又はS492がNO判定の場合、メインCPU101は、CZゲーム数カウンタ(後半部)に所定値をセットする(S494)。なお、S494の処理において、例えば、ART抽籤に当籤している場合には、CZゲーム数カウンタ(後半部)に「4」がセットされ、ART抽籤に非当籤である場合には、CZゲーム数カウンタ(後半部)に「3」がセットされる。   After the processing of S493 or when S492 is NO, the main CPU 101 sets a predetermined value in the CZ game number counter (second half) (S494). In the process of S494, for example, when the ART lottery is won, “4” is set in the CZ game number counter (second half), and when the ART lottery is not won, the number of CZ games is set. “3” is set in the counter (second half).

S494の処理後又はS490がNO判定の場合、メインCPU101は、CZ中ART抽籤テーブル(図44C参照)を参照して、内部当籤役(サブフラグ)に基づいてART抽籤処理を行う(S495)。   After the process of S494 or when S490 is NO, the main CPU 101 refers to the ART lottery table in CZ (see FIG. 44C) and performs the ART lottery process based on the internal winning combination (sub flag) (S495).

次いで、メインCPU101は、ART抽籤に当籤したか否かを判別する(S496)。S496において、メインCPU101が、ART抽籤に当籤しなかったと判別したとき(S496がNO判定の場合)、メインCPU101は、後述のS498の処理を行う。   Next, the main CPU 101 determines whether or not the ART lottery has been won (S496). When the main CPU 101 determines in S496 that the ART lottery has not been won (when S496 is NO), the main CPU 101 performs a process of S498 described later.

一方、S496において、メインCPU101が、ART抽籤に当籤したと判別したとき(S496がYES判定の場合)、メインCPU101は、ARTセット数に「1」を加算し、ARTレベル決定テーブル(図48A参照)を参照してARTレベルの抽籤を行い、その抽籤結果をセットする(S497)。   On the other hand, when it is determined in S496 that the main CPU 101 has won the ART lottery (when S496 is YES), the main CPU 101 adds “1” to the number of ART sets and determines the ART level determination table (see FIG. 48A). ), The ART level lottery is performed, and the lottery result is set (S497).

S497の処理後又はS496がNO判定の場合、メインCPU101は、CZゲーム数カウンタ(後半部)の値を1減算する(S498)。次いで、メインCPU101は、CZゲーム数カウンタ(後半部)の値が「0」であるか否かを判別する(S499)。   After the processing of S497 or when S496 is NO, the main CPU 101 subtracts 1 from the value of the CZ game number counter (second half) (S498). Next, the main CPU 101 determines whether or not the value of the CZ game number counter (second half) is “0” (S499).

S499において、メインCPU101が、CZゲーム数カウンタ(後半部)の値が「0」でないと判別したとき(S499がNO判定の場合)、メインCPU101は、CZ1(CZ2)中処理を終了するとともに、CZ中スタート時処理(図113参照)も終了する。   In S499, when the main CPU 101 determines that the value of the CZ game number counter (second half) is not “0” (when S499 is NO), the main CPU 101 ends the CZ1 (CZ2) process, The start process during CZ (see FIG. 113) is also terminated.

一方、S499において、メインCPU101が、CZゲーム数カウンタ(後半部)の値が「0」であると判別したとき(S499がYES判定の場合)、メインCPU101は、ARTセット数が「1」以上であるか否かを判別する(S500)。   On the other hand, when the main CPU 101 determines in S499 that the value of the CZ game number counter (second half) is “0” (when S499 is YES), the main CPU 101 determines that the number of ART sets is “1” or more. It is determined whether or not (S500).

S500において、メインCPU101が、ARTセット数が「1」以上であると判別したとき(S500がYES判定の場合)、メインCPU101は、次遊技の遊技状態にART準備状態をセットする(S501)。そして、S501の処理後、メインCPU101は、CZ1(CZ2)中処理を終了するとともに、CZ中スタート時処理(図113参照)も終了する。   In S500, when the main CPU 101 determines that the number of ART sets is “1” or more (when S500 is YES), the main CPU 101 sets the ART ready state to the game state of the next game (S501). Then, after the processing of S501, the main CPU 101 ends the processing during CZ1 (CZ2), and also ends the processing at start during CZ (see FIG. 113).

一方、S500において、メインCPU101が、ARTセット数が「1」以上でないと判別したとき(S500がNO判定の場合)、メインCPU101は、次遊技の遊技状態にCZ失敗時の状態をセットする(S502)。そして、S502の処理後、メインCPU101は、CZ1(CZ2)中処理を終了するとともに、CZ中スタート時処理(図113参照)も終了する。   On the other hand, when the main CPU 101 determines in S500 that the number of ART sets is not “1” or more (when S500 is NO), the main CPU 101 sets the CZ failure state to the gaming state of the next game ( S502). Then, after the processing of S502, the main CPU 101 ends the processing during CZ1 (CZ2) and also ends the processing during start during CZ (see FIG. 113).

[CZ3中処理]
次に、図116を参照して、CZ中スタート時処理(図113参照)中のS475で行うCZ3中処理について説明する。なお、図116は、CZ3中処理の手順を示すフローチャートである。
[CZ3 medium processing]
Next, with reference to FIG. 116, the process during CZ3 performed in S475 during the process during start during CZ (see FIG. 113) will be described. FIG. 116 is a flowchart showing the procedure of the CZ3 middle process.

まず、メインCPU101は、CZ中ART抽籤テーブル(図45参照)を参照し、内部当籤役(サブフラグ)に基づいてART抽籤処理を行う(S511)。   First, the main CPU 101 refers to the ART lottery table in CZ (see FIG. 45) and performs ART lottery processing based on the internal winning combination (sub flag) (S511).

次いで、メインCPU101は、ART抽籤に当籤したか否かを判別する(S512)。S512において、メインCPU101が、ART抽籤に当籤しなかったと判別したとき(S512がNO判定の場合)、メインCPU101は、後述のS518の処理を行う。   Next, the main CPU 101 determines whether or not the ART lottery has been won (S512). When the main CPU 101 determines in S512 that the ART lottery has not been won (when S512 is NO), the main CPU 101 performs a process of S518 described later.

一方、S512において、メインCPU101が、ART抽籤に当籤したと判別したとき(S512がYES判定の場合)、メインCPU101は、ARTセット数に「1」を加算し、CTセット数に「1」を加算する(S513)。次いで、メインCPU101は、S512のART抽籤においてフリーズに当籤したか否かを判別する(S514)。   On the other hand, when it is determined in S512 that the main CPU 101 has won the ART lottery (when S512 is YES), the main CPU 101 adds “1” to the number of ART sets and “1” to the number of CT sets. Addition is performed (S513). Next, the main CPU 101 determines whether or not the freezing is won in the ART lottery of S512 (S514).

S514において、メインCPU101が、フリーズに当籤しなかったと判別したとき(S514がNO判定の場合)、メインCPU101は、後述のS516の処理を行う。一方、S514において、メインCPU101が、フリーズに当籤したと判別したとき(S514がYES判定の場合)、メインCPU101は、遊技の進行を一時的に停止するフリーズ処理を行う(S515)。   In S514, when the main CPU 101 determines that it has not won the freeze (when S514 is NO), the main CPU 101 performs a process of S516 described later. On the other hand, when it is determined in S514 that the main CPU 101 has won the freeze (when S514 is YES), the main CPU 101 performs a freeze process for temporarily stopping the progress of the game (S515).

S515の処理後又はS514がNO判定の場合、メインCPU101は、ARTレベル決定テーブル(図48A参照)を参照してARTレベルの抽籤処理を行い、その抽籤結果(ARTレベル)をセットする(S516)。次いで、メインCPU101は、次遊技の遊技状態にART準備状態をセットする(S517)。そして、S517の処理後、メインCPU101は、CZ3中処理を終了するとともに、CZ中スタート時処理(図113参照)も終了する。   After the processing of S515 or when S514 is NO, the main CPU 101 performs ART level lottery processing with reference to the ART level determination table (see FIG. 48A) and sets the lottery result (ART level) (S516). . Next, the main CPU 101 sets the ART preparation state to the game state of the next game (S517). Then, after the processing of S517, the main CPU 101 ends the processing during CZ3 and also ends the processing during start during CZ (see FIG. 113).

ここで再度、S512の処理に戻って、S512がNO判定の場合、メインCPU101は、CZゲーム数カウンタの値を1減算する(S518)。次いで、メインCPU101は、CZゲーム数カウンタの値が「0」であるか否かを判別する(S519)。   Here, returning to the processing of S512 again, if S512 is NO, the main CPU 101 subtracts 1 from the value of the CZ game number counter (S518). Next, the main CPU 101 determines whether or not the value of the CZ game number counter is “0” (S519).

S519において、メインCPU101が、CZゲーム数カウンタの値が「0」でないと判別したとき(S519がNO判定の場合)、メインCPU101は、CZ3中処理を終了するとともに、CZ中スタート時処理(図113参照)も終了する。   In S519, when the main CPU 101 determines that the value of the CZ game number counter is not “0” (in the case of NO determination in S519), the main CPU 101 ends the processing during CZ3 and starts the processing during CZ (FIG. 113) also ends.

一方、S519において、メインCPU101が、CZゲーム数カウンタの値が「0」であると判別したとき(S519がYES判定の場合)、メインCPU101は、ARTセット数に「1」を加算し、ARTレベル決定テーブル(図48A参照)を参照してARTレベルの抽籤を行い、その抽籤結果をセットする(S520)。次いで、メインCPU101は、次遊技の遊技状態にART準備状態をセットする(S521)。そして、S521の処理後、メインCPU101は、CZ3中処理を終了するとともに、CZ中スタート時処理(図113参照)も終了する。   On the other hand, when the main CPU 101 determines in S519 that the value of the CZ game number counter is “0” (when S519 is YES), the main CPU 101 adds “1” to the number of ART sets, and ART The ART level lottery is performed with reference to the level determination table (see FIG. 48A), and the lottery result is set (S520). Next, the main CPU 101 sets the ART preparation state to the game state of the next game (S521). Then, after the processing of S521, the main CPU 101 ends the processing during CZ3 and also ends the processing during start during CZ (see FIG. 113).

[通常ART中スタート時処理]
次に、図117を参照して、状態別制御処理(図104参照)中のS411で行う通常ART中スタート時処理について説明する。なお、図117は、通常ART中スタート時処理の手順を示すフローチャートである。
[Normal start processing during ART]
Next, with reference to FIG. 117, the normal ART start process performed in S411 in the state-specific control process (see FIG. 104) will be described. FIG. 117 is a flowchart showing a procedure of a start-time process during normal ART.

まず、メインCPU101は、ART継続ゲーム数カウンタの値に「1」を加算する(S531)。なお、ART継続ゲーム数カウンタは、通常ARTが継続したゲーム数(消化ゲーム数)を計数するカウンタである。また、本実施形態では、ART継続ゲーム数カウンタの他に、通常ARTが継続可能なゲーム数を計数するART終了ゲーム数カウンタも設ける。そして、本実施形態のパチスロ1では、ART継続ゲーム数カウンタの値とART終了ゲーム数カウンタの値とを比較し、ART継続ゲーム数カウンタの値がART終了ゲーム数カウンタの値に到達すると、ART遊技状態が終了する。   First, the main CPU 101 adds “1” to the value of the ART continuing game number counter (S531). The ART continued game number counter is a counter that counts the number of games (the number of digested games) that the normal ART has continued. In the present embodiment, in addition to the ART continuing game number counter, an ART end game number counter that counts the number of games that the normal ART can continue is provided. Then, in the pachi-slot 1 of the present embodiment, the value of the ART continuing game number counter is compared with the value of the ART ending game number counter, and when the value of the ART continuing game number counter reaches the value of the ART ending game number counter, The gaming state ends.

次いで、メインCPU101は、ART中CT抽籤テーブル(図50参照)を参照し、現在のCT抽籤状態及び内部当籤役(サブフラグ)に基づいてCT抽籤処理を行う(S532)。次いで、メインCPU101は、CT抽籤に当籤したか否かを判別する(S533)。S533において、メインCPU101が、CT抽籤に当籤しなかったと判別したとき(S533がNO判定の場合)、メインCPU101は、後述のS536の処理を行う。   Next, the main CPU 101 refers to the CT lottery table during ART (see FIG. 50), and performs CT lottery processing based on the current CT lottery state and the internal winning combination (sub flag) (S532). Next, the main CPU 101 determines whether or not a CT lottery has been won (S533). In S533, when the main CPU 101 determines that the CT lottery has not been won (when S533 is NO), the main CPU 101 performs the process of S536 described later.

一方、S533において、メインCPU101が、CT抽籤に当籤したと判別したとき(S533がYES判定の場合)、メインCPU101は、CTセット数に「1」を加算し、CTゲーム数カウンタの値に「8」をセットする(S534)。次いで、メインCPU101は、次遊技の遊技状態に当籤した種別のCTをセットする(S535)。   On the other hand, when it is determined in S533 that the main CPU 101 has won the CT lottery (when S533 is YES), the main CPU 101 adds “1” to the number of CT sets and sets the value of the CT game number counter to “ 8 ”is set (S534). Next, the main CPU 101 sets the type of CT that won the gaming state of the next game (S535).

S535の処理後又はS533がNO判定の場合、メインCPU101は、ARTレベル決定テーブル(図48B参照)を参照し、ART継続ゲーム数カウンタの値に基づいてARTレベルを抽籤し、その抽籤結果をセットする(S536)。次いで、メインCPU101は、通常ART中高確率抽籤テーブル(図49参照)を参照し、現在のCT抽籤状態及び内部当籤役(サブフラグ)に基づいて、移行先のCT抽籤状態を抽籤し、その抽籤結果をセットする(S537)。   After the processing of S535 or when S533 is NO, the main CPU 101 refers to the ART level determination table (see FIG. 48B), lotteries the ART level based on the value of the ART continuing game number counter, and sets the lottery result. (S536). Next, the main CPU 101 refers to the normal ART medium / high probability lottery table (see FIG. 49), lottery the destination CT lottery state based on the current CT lottery state and the internal winning combination (subflag), and the lottery result. Is set (S537).

次いで、メインCPU101は、通常ART中上乗せ抽籤テーブル(図51参照)を参照し、内部当籤役(サブフラグ)に基づいてARTゲーム数の上乗せ抽籤処理を行う(S538)。次いで、メインCPU101は、上乗せ抽籤に当籤したか否かを判別する(S539)。   Next, the main CPU 101 refers to the extra lottery table during normal ART (see FIG. 51), and performs an extra lottery process for the number of ART games based on the internal winning combination (sub flag) (S538). Next, the main CPU 101 determines whether or not the extra lottery is won (S539).

S539において、メインCPU101が、上乗せ抽籤に当籤しなかったと判別したとき(S539がNO判定の場合)、メインCPU101は、後述のS541の処理を行う。一方、S539において、メインCPU101が、上乗せ抽籤に当籤したと判別したとき(S539がYES判定の場合)、メインCPU101は、当籤結果をART終了ゲーム数カウンタに加算する(S540)。   When the main CPU 101 determines in S539 that the winning lottery has not been won (when S539 is NO), the main CPU 101 performs the process of S541 described later. On the other hand, when the main CPU 101 determines in S539 that the winning lottery has been won (when S539 is YES), the main CPU 101 adds the winning result to the ART end game number counter (S540).

S540の処理後又はS539がNO判定の場合、メインCPU101は、ART継続ゲーム数カウンタの値が、ART終了ゲーム数カウンタの値に達したか否かを判定する(S541)。S541において、メインCPU101が、ART継続ゲーム数カウンタの値が、ART終了ゲーム数カウンタの値に達していないと判別したとき(S541がNO判定の場合)、メインCPU101は、通常ART中スタート時処理を終了するとともに、状態別制御処理(図104参照)も終了する。   After the processing of S540 or when S539 is NO, the main CPU 101 determines whether or not the value of the ART continuing game number counter has reached the value of the ART end game number counter (S541). In S541, when the main CPU 101 determines that the value of the ART continued game number counter has not reached the value of the ART end game number counter (when S541 is NO), the main CPU 101 performs normal start processing during ART. And the state-specific control process (see FIG. 104) are also terminated.

一方、S541において、メインCPU101が、ART継続ゲーム数カウンタの値が、ART終了ゲーム数カウンタの値に達したと判別したとき(S541がYES判定の場合)、メインCPU101は、ARTセット数を1減算する(S542)。次いで、メインCPU101は、ART終了時の状態をセットする(S543)。そして、S543の処理後、メインCPU101は、通常ART中スタート時処理を終了するとともに、状態別制御処理(図104参照)も終了する。   On the other hand, when the main CPU 101 determines in S541 that the value of the ART continued game number counter has reached the value of the ART end game number counter (when S541 is YES), the main CPU 101 sets the ART set number to 1. Subtraction is performed (S542). Next, the main CPU 101 sets the state at the end of ART (S543). Then, after the processing of S543, the main CPU 101 ends the start processing during normal ART, and also ends the state-specific control processing (see FIG. 104).

[CT中スタート時処理]
次に、図118を参照して、状態別制御処理(図104参照)中のS413で行うCT中スタート時処理について説明する。なお、図118は、CT中スタート時処理の手順を示すフローチャートである。
[Processing at start during CT]
Next, with reference to FIG. 118, the start process during CT performed in S413 during the state-specific control process (see FIG. 104) will be described. FIG. 118 is a flowchart showing a procedure of a start time process during CT.

まず、メインCPU101は、CT中上乗せ抽籤テーブル(図55参照)を参照し、内部当籤役(サブフラグ)に基づいてARTゲーム数の上乗せ抽籤を行う(S551)。次いで、メインCPU101は、上乗せ抽籤に当籤したか否かを判別する(S552)。   First, the main CPU 101 refers to the extra lottery table during CT (see FIG. 55), and performs extra lottery for the number of ART games based on the internal winning combination (subflag) (S551). Next, the main CPU 101 determines whether or not the extra lottery is won (S552).

S552において、メインCPU101が、上乗せ抽籤に当籤しなかったと判別したとき(S552がNO判定の場合)、メインCPU101は、後述のS556の処理を行う。一方、S552において、メインCPU101が、上乗せ抽籤に当籤したと判別したとき(S552がYES判定の場合)、メインCPU101は、当籤結果をART終了ゲーム数カウンタに加算する(S553)。なお、上述したように、本実施形態のパチスロ1では、同一のCT中にサブフラグ「3連チリリプ(3連チリリプA又は3連チリリプB)」に当籤した回数が増えるほど、1回の抽籤当りの上乗せ量が増える。   When the main CPU 101 determines in S552 that the winning lottery has not been won (when S552 is NO), the main CPU 101 performs the process of S556 described later. On the other hand, when the main CPU 101 determines in S552 that the winning lottery has been won (when S552 is YES), the main CPU 101 adds the winning result to the ART end game number counter (S553). As described above, in the pachislot machine 1 of this embodiment, as the number of wins for the sub-flag “triple chilli lip (triple chilli lip A or triple chilli lip B)” increases during the same CT, The amount of addition increases.

S553の処理後、メインCPU101は、内部当籤役がサブフラグEX「3連チリリプ」(又は「確定役」)に対応する役であるか否か、すなわち、内部当籤役「F_確チリリプ」又は「F_1確チリリプ」であり、かつ、図111中のS444のフラグ変換抽籤処理に当籤したか否かを判別する(S554)。   After the processing of S553, the main CPU 101 determines whether or not the internal winning combination is a combination corresponding to the sub flag EX “triple combination” (or “determined combination”), that is, the internal winning combination “F_acceptance combination” or “F_1”. It is determined whether or not it is “probable dust” and the flag conversion lottery process of S444 in FIG. 111 has been won (S554).

S554において、メインCPU101が、内部当籤役がサブフラグEX「3連チリリプ」に対応する役でないと判別したとき(S554がNO判定の場合)、メインCPU101は、CT中スタート時処理を終了するとともに、状態別制御処理(図104参照)も終了する。   When the main CPU 101 determines in S554 that the internal winning combination is not a combination corresponding to the sub flag EX “triple chip” (when S554 is NO), the main CPU 101 ends the start processing during CT, The state-specific control process (see FIG. 104) is also terminated.

一方、S554において、メインCPU101が、内部当籤役がサブフラグEX「3連チリリプ」に対応する役であると判別したとき(S554がYES判定の場合)、メインCPU101は、CTゲーム数カウンタの値に「1」を加算する(S555)。そして、S555の処理後、メインCPU101は、CT中スタート時処理を終了するとともに、状態別制御処理(図104参照)も終了する。   On the other hand, when the main CPU 101 determines in S554 that the internal winning combination is a combination corresponding to the sub flag EX “triple chip” (when S554 is YES), the main CPU 101 sets the value of the CT game number counter to “1” is added (S555). Then, after the process of S555, the main CPU 101 ends the start-time process during CT and also ends the control process for each state (see FIG. 104).

ここで再度、S552の処理に戻って、S552がNO判定の場合、メインCPU101は、CT中CT抽籤処理を行う(S556)。この処理では、メインCPU101は、主に、CTセット数の上乗せ抽籤を行う。なお、CT中CT抽籤処理の詳細については、後述の図119を参照しながら後で説明する。   Here, returning to the processing of S552 again, when S552 is NO, the main CPU 101 performs CT lottery processing during CT (S556). In this process, the main CPU 101 mainly performs lottery by adding the number of CT sets. Details of the CT lottery process during CT will be described later with reference to FIG. 119 described later.

次いで、メインCPU101は、CTゲーム数カウンタの値を1減算する(S557)。次いで、メインCPU101は、CTゲーム数カウンタの値が「0」であるか否かを判別する(S558)。   Next, the main CPU 101 subtracts 1 from the value of the CT game number counter (S557). Next, the main CPU 101 determines whether or not the value of the CT game number counter is “0” (S558).

S558において、メインCPU101が、CTゲーム数カウンタの値が「0」でないと判別したとき(S558がNO判定の場合)、メインCPU101は、CT中スタート時処理を終了するとともに、状態別制御処理(図104参照)も終了する。一方、S558において、メインCPU101が、CTゲーム数カウンタの値が「0」であると判別したとき(S558がYES判定の場合)、メインCPU101は、CTセット数が「1」以上であるか否かを判別する(S559)。   In S558, when the main CPU 101 determines that the value of the CT game number counter is not “0” (when S558 is NO), the main CPU 101 ends the start-up process during CT and also controls each state ( The process also ends (see FIG. 104). On the other hand, when the main CPU 101 determines in S558 that the value of the CT game number counter is “0” (when S558 is YES), the main CPU 101 determines whether or not the number of CT sets is “1” or more. Is discriminated (S559).

S559において、メインCPU101が、CTセット数が「1」以上であると判別したとき(S559がYES判定の場合)、メインCPU101は、CTセット数を1減算する(S560)。次いで、メインCPU101は、CTゲーム数カウンタの値に「8」をセットする(S561)。そして、S561の処理後、メインCPU101は、CT中スタート時処理を終了するとともに、状態別制御処理(図104参照)も終了する。   In S559, when the main CPU 101 determines that the number of CT sets is “1” or more (when S559 is YES), the main CPU 101 subtracts 1 from the number of CT sets (S560). Next, the main CPU 101 sets “8” to the value of the CT game number counter (S561). Then, after the processing of S561, the main CPU 101 ends the start-time processing during CT and also ends the state-specific control processing (see FIG. 104).

一方、S559において、メインCPU101が、CTセット数が「1」以上でないと判別したとき(S559がNO判定の場合)、メインCPU101は、次遊技の遊技状態に通常ARTをセットする(S562)。そして、S562の処理後、メインCPU101は、CT中スタート時処理を終了するとともに、状態別制御処理(図104参照)も終了する。   On the other hand, when the main CPU 101 determines in S559 that the number of CT sets is not “1” or more (when S559 is NO), the main CPU 101 sets the normal ART in the gaming state of the next game (S562). After the process of S562, the main CPU 101 ends the start-time process during CT and also ends the control process for each state (see FIG. 104).

[CT中CT抽籤処理]
次に、図119を参照して、CT中スタート時処理(図118参照)中のS556で行うCT中CT抽籤処理について説明する。なお、図119は、CT中CT抽籤処理の手順を示すフローチャートである。
[CT lottery processing during CT]
Next, with reference to FIG. 119, the CT lottery process during CT performed in S556 during the CT start time process (see FIG. 118) will be described. FIG. 119 is a flowchart showing the procedure of CT lottery processing during CT.

まず、メインCPU101は、CT中CT抽籤テーブルをセットする(S571)。なお、ここで、セットされるCT中CT抽籤テーブルは、上記図56で説明したCT中セット数上乗せ抽籤テーブルであるが、ソースプログラム上で実際にセットされるCT中CT抽籤テーブル(CT中セット数上乗せ抽籤テーブル)の構成については、後述の図122を参照しながら後で説明する。   First, the main CPU 101 sets a CT lottery table during CT (S571). Here, the CT lottery table set during CT is the lottery table added with the number of sets during CT explained with reference to FIG. 56, but the CT lottery table during CT (set during CT) actually set on the source program. The configuration of the number addition lottery table will be described later with reference to FIG. 122 described later.

次いで、メインCPU101は、テーブルデータ取得処理を行う(S572)。この処理では、メインCPU101は、CT中CT抽籤処理で参照する抽籤テーブルのアドレスを取得する。なお、テーブルデータ取得処理の詳細については、後述の図120を参照しながら後で説明する。   Next, the main CPU 101 performs table data acquisition processing (S572). In this process, the main CPU 101 acquires the address of the lottery table to be referred to in the CT lottery process during CT. Details of the table data acquisition process will be described later with reference to FIG. 120 described later.

次いで、メインCPU101は、1バイト抽籤処理を行う(S573)。この処理では、メインCPU101は、CTセットの上乗せ抽籤を行う。なお、1バイト抽籤処理の詳細については、後述の図123を参照しながら後で説明する。   Next, the main CPU 101 performs a 1-byte lottery process (S573). In this process, the main CPU 101 performs lottery addition on the CT set. Details of the 1-byte lottery process will be described later with reference to FIG. 123 described later.

次いで、メインCPU101は、1バイト抽籤処理に当籤したか否かを判別する(S574)。S574において、メインCPU101が、1バイト抽籤処理に当籤しなかったと判別したとき(S574がNO判定の場合)、メインCPU101は、CT中CT抽籤処理を終了し、処理をCT中スタート時処理(図118参照)のS557に移す。   Next, the main CPU 101 determines whether or not a 1-byte lottery process has been won (S574). In S574, when the main CPU 101 determines that the 1-byte lottery process has not been won (when S574 is NO), the main CPU 101 ends the CT lottery process during CT and starts the process during CT (FIG. 118).

一方、S574において、メインCPU101が、1バイト抽籤処理に当籤したと判別したとき(S574がYES判定の場合)、メインCPU101は、CTセット数に「1」を加算する(S575)。そして、S575の処理後、メインCPU101は、CT中CT抽籤処理を終了し、処理をCT中スタート時処理(図118参照)のS557に移す。   On the other hand, when it is determined in S574 that the main CPU 101 has won the 1-byte lottery process (when S574 is YES), the main CPU 101 adds “1” to the number of CT sets (S575). After the process of S575, the main CPU 101 ends the CT lottery process during CT, and moves the process to S557 of the start time process during CT (see FIG. 118).

[テーブルデータ取得処理]
次に、図120〜図122を参照して、CT中CT抽籤処理(図119参照)中のS572で行うテーブルデータ取得処理について説明する。図120は、テーブルデータ取得処理の手順を示すフローチャートである。また、図121は、テーブルデータ取得処理を実行するためのソースプログラムの一例を示す図であり、図122は、CT中CT抽籤処理及びテーブルデータ取得処理のソースプログラム上で、実際に参照されるCT中CT抽籤テーブル(図56で説明したCT中セット数上乗せ抽籤テーブルに対応)の構成の一例を示す図である。なお、図122に示すCT中CT抽籤テーブルに格納されている具体的な各種抽籤値は一例である。
[Table data acquisition processing]
Next, with reference to FIGS. 120 to 122, the table data acquisition process performed in S572 during the CT lottery process during CT (see FIG. 119) will be described. FIG. 120 is a flowchart illustrating the procedure of the table data acquisition process. FIG. 121 is a diagram showing an example of a source program for executing table data acquisition processing, and FIG. 122 is actually referred to on the source program for CT lottery processing during CT and table data acquisition processing. FIG. 57 is a diagram illustrating an example of a configuration of a CT lottery table during CT (corresponding to the lottery table added with the number of sets during CT described in FIG. 56); The specific various lottery values stored in the CT lottery table during CT shown in FIG. 122 are examples.

なお、本実施形態において、CT中CT抽籤処理で参照する抽籤値を取得する際、2段階のアドレス算出処理(1段階目及び2段階目のテーブルデータ取得処理)を経て、抽籤値が格納されているアドレスを算出する。まず、1段階目のテーブルデータ取得処理(後述のS582及びS583の処理)では、内部当籤役(実際にはサブフラグD)に対応付けられた「選択値(1バイト)」が取得される。なお、選択値には、内部当籤役の種別毎に設けられ、内部当籤役が抽籤対象であるか否かが判別可能であり且つ内部当籤役に対応付けられた抽籤テーブルの配置先を指定可能な値(相対値)が規定される。また、本実施形態では、CT中CT抽籤処理の抽籤結果が非当籤となる内部当籤役(実際にはサブフラグD)に対して予め選択値「0」を規定し、それらの内部当籤役を1段階目のテーブルデータ取得処理の時点で「ハズレ」として扱う。そして、2段階目のテーブルデータ取得処理(後述のS585〜S587の処理)では、「0」以外の選択値が規定された内部当籤役の抽籤値が格納されたアドレスが算出される(抽籤テーブルの基準アドレス(2バイト)から相対値(選択値)を加算したアドレスが算出される)。   In this embodiment, when acquiring lottery values to be referred to in CT CT lottery processing during CT, lottery values are stored through two-stage address calculation processing (first and second stage table data acquisition processing). The current address is calculated. First, in the first-stage table data acquisition process (the processes of S582 and S583 described later), the “selection value (1 byte)” associated with the internal winning combination (actually the subflag D) is acquired. In addition, the selection value is provided for each type of internal winning combination, it is possible to determine whether the internal winning combination is a lottery target, and can specify the location of the lottery table associated with the internal winning combination Value (relative value) is specified. In the present embodiment, a selection value “0” is defined in advance for internal winning combinations (actually, subflag D) in which the lottery result of CT lottery processing during CT is non-winning, and those internal winning combinations are set to 1. Treated as “lost” at the stage of the table data acquisition process. In the second-stage table data acquisition process (the processes of S585 to S587 described later), the address storing the lottery value of the internal winning combination in which the selection value other than “0” is defined is calculated (the lottery table). The address obtained by adding the relative value (selection value) from the reference address (2 bytes) of the above is calculated.

まず、メインCPU101は、CT中CT抽籤選択テーブル(不図示)を参照して、CT中CT抽籤テーブルのアドレスを算出するための1段階目及び2段階目の加算選択データのアドレス、並びに、CT抽籤の抽籤回数(本実施形態では、2回)を取得する(S581)。次いで、メインCPU101は、1段階目の加算選択データのアドレスをCT中CT抽籤テーブルのアドレスに加算して、1段階目の選択アドレスを算出する(S582)。   First, the main CPU 101 refers to a CT lottery selection table during CT (not shown), calculates the addresses of the CT lottery table during CT, the addresses of the first stage and second stage addition selection data, and CT The number of lotteries for lottery (in this embodiment, twice) is acquired (S581). Next, the main CPU 101 adds the address of the first stage addition selection data to the address of the CT lottery table during CT to calculate the first stage selection address (S582).

次いで、メインCPU101は、算出した1段階目の選択アドレスに格納されている選択値を取得する(S583)。次いで、メインCPU101は、選択値が「0」であるか否かを判別する(S584)。   Next, the main CPU 101 acquires the selection value stored in the calculated first stage selection address (S583). Next, the main CPU 101 determines whether or not the selection value is “0” (S584).

S584において、メインCPU101が、選択値が「0」であると判別したとき(S584がYES判定の場合)、メインCPU101は、テーブルデータ取得処理を終了し、処理をCT中CT抽籤処理(図119参照)のS573に移す。   In S584, when the main CPU 101 determines that the selection value is “0” (when S584 is YES), the main CPU 101 ends the table data acquisition process, and the CT lottery process during CT (FIG. 119). (See step S573).

一方、S584において、メインCPU101が、選択値が「0」でないと判別したとき(S584がNO判定の場合)、メインCPU101は、選択アドレスに選択値を加算して、2段階目の選択アドレスを算出する(S585)。次いで、メインCPU101は、2段階目の選択アドレスに2段階目の加算選択データのアドレスを加算して、選択アドレスを算出する(S586)。   On the other hand, when the main CPU 101 determines that the selection value is not “0” in S584 (when S584 is NO), the main CPU 101 adds the selection value to the selection address and sets the second-stage selection address. Calculate (S585). Next, the main CPU 101 adds the address of the second stage addition selection data to the second stage selection address to calculate the selection address (S586).

次いで、メインCPU101は、S586で算出した選択アドレスに格納されている選択値を取得し、該選択値を選択アドレスに加算して、CT中CT抽籤テーブル内において参照するアドレスを算出する(S587)。そして、S587の処理後、メインCPU101は、テーブルデータ取得処理を終了し、処理をCT中CT抽籤処理(図119参照)のS573に移す。   Next, the main CPU 101 acquires the selection value stored in the selection address calculated in S586, adds the selection value to the selection address, and calculates an address to be referred to in the CT lottery table during CT (S587). . After the process of S587, the main CPU 101 ends the table data acquisition process, and moves the process to S573 of the CT lottery process during CT (see FIG. 119).

本実施形態では、上述のようにしてテーブルデータ取得処理が行われる。そして、上述したテーブルデータ取得処理は、メインCPU101が、図121のソースプログラムで規定されている各ソースコードを順次実行することにより行われる。   In the present embodiment, the table data acquisition process is performed as described above. The table data acquisition process described above is performed by the main CPU 101 sequentially executing each source code defined in the source program of FIG.

その中で、1段階目のテーブルデータ取得処理(S581〜S584の処理)では、図122に示すCT中CT当籤抽籤テーブル中のアドレス「dCTCTSTTB」〜「dCTCTS_RER−1」までの領域に格納されたテーブル(当籤役別テーブル選択相対テーブル)が参照される。また、当籤役別テーブル選択相対テーブル(抽籤テーブル選択テーブル)内において、CT当籤がハズレとなる各役(サブフラグD「ハズレ」、「サボテン」、「弱チェリー」、「強チェリー」、「確定役」、「3連チリリプ」)の選択テーブルのアドレスには、上述した選択値(相対値)として「0」が格納される。そして、1段階目のテーブルデータ取得処理(アドレス算出処理)では、選択値が「0」である場合には、抽籤結果を「ハズレ」にする(上記S584の判定処理参照)。   Among them, in the first stage table data acquisition processing (processing of S581 to S584), the data is stored in the area from the address “dCTCTSTTB” to “dCTCTS_RER-1” in the CT winning CT lottery table shown in FIG. A table (a table selection relative table by winning combination) is referred to. In addition, in each winning combination table selection relative table (lottery table selection table), each winning combination (sub-flag D “losing”, “cactus”, “weak cherry”, “strong cherry”, “determining winning combination”) “0” is stored as the above-described selection value (relative value) at the address of the selection table of “3”. In the first-stage table data acquisition process (address calculation process), if the selected value is “0”, the lottery result is set to “losing” (see the determination process in S584 above).

上記構成のCT中CT当籤抽籤テーブルでは、1段階目のテーブルデータ取得処理で参照する当籤役別テーブル選択相対テーブルにおいて、役の種別だけで「ハズレ」を設定することができるので、抽籤テーブルに「ハズレ」役の抽籤値を規定する必要がなくなる。それゆえ、本実施形態では、CT中CT当籤抽籤テーブルにおいて、「ハズレ」役の抽籤値データ(「0」)を格納する必要が無くなり、メインROM102のテーブル領域の容量を節約することができる。   In the CT CT winning lottery table with the above configuration, in the winning combination table selection relative table referred to in the first-stage table data acquisition process, “losing” can be set only by the type of the combination. It is no longer necessary to specify the lottery value for the “losing” role. Therefore, in the present embodiment, it is not necessary to store lottery value data (“0”) for “losing” in the CT winning lottery table during CT, and the capacity of the table area of the main ROM 102 can be saved.

また、2段階目(サブフラグD「リーチ目リプ」取得時)のテーブルデータ取得処理(S585〜S587の処理)中のS587の処理では、算出された抽籤テーブルアドレスに基づいて、図122に示すCT中CT当籤抽籤テーブル(図56のCT中セット数上乗せ抽籤テーブルに対応)内から、通常CT状態時に用いる抽籤テーブル(先頭アドレス「dNMCTCTS_RER」)又は高確率CT状態の抽籤テーブル(先頭アドレス「dSPCTCTS_RER」)の一方が選択される。   Further, in the process of S587 during the table data acquisition process (the process of S585 to S587) at the second stage (when sub flag D “reach eye lip” is acquired), the CT shown in FIG. 122 is based on the calculated lottery table address. From the medium CT winning lottery table (corresponding to the lottery table added with the number of sets in CT of FIG. 56), the lottery table used in the normal CT state (first address “dNMTCTCS_RER”) or the high probability CT state lottery table (first address “dSPCTCTS_RER” ) Is selected.

高確率CT状態時に用いる抽籤テーブルでは、図122に示すように、先頭アドレス「dSPCTCTS_RER」の次のアドレス領域に1バイトデータからなる「判定ビット」(判定データ)が格納される。判定ビットには、抽籤対象の抽籤値が格納されたアドレスの範囲を示すデータが格納される。図122に示す例のように、高確率CT状態の抽籤テーブルの「判定ビット」の格納領域の次のアドレスにのみ抽籤対象(高確CT)の抽籤値が格納されている場合には、判定ビットの格納領域には、ビット0にのみ「1」が格納された1バイトデータ「00000001B」が判定ビットとして格納される。一方、通常CT状態時に用いる抽籤テーブルのように、判定ビットの格納領域の次のアドレス及び次々アドレスに抽籤対象(高確CT及び通常CT)の抽籤値が格納されている場合には、図122に示すように、判定ビットの格納領域には、ビット0及び1にのみ「1」が格納された1バイトデータ「00000011B」が判定ビットとして格納される。このような判定ビットを設けた場合、抽籤テーブルにおいて、判定ビットにおいてビットデータが「0」となるアドレスの領域に抽籤対象外の抽籤値データを格納する必要が無くなる。   In the lottery table used in the high-probability CT state, as shown in FIG. 122, “determination bit” (determination data) consisting of 1-byte data is stored in the address area next to the head address “dSPCTCTS_RER”. The determination bit stores data indicating an address range in which the lottery value to be lottery is stored. As in the example shown in FIG. 122, when the lottery value of the lottery target (highly accurate CT) is stored only at the address next to the storage area of the “determination bit” in the lottery table in the high probability CT state, In the bit storage area, 1-byte data “00000001B” in which “1” is stored only in bit 0 is stored as a determination bit. On the other hand, when the lottery value of the lottery object (highly accurate CT and normal CT) is stored at the next address and the next address of the determination bit storage area as in the lottery table used in the normal CT state, FIG. In the determination bit storage area, 1-byte data “00000011B” in which “1” is stored only in bits 0 and 1 is stored as a determination bit. When such a determination bit is provided, it is not necessary to store lottery value data that is not subject to lottery in an area of an address where the bit data is “0” in the determination bit in the lottery table.

さらに、高確率CT状態時に用いる抽籤テーブルでは、図122に示すように、「判定ビット」の次のアドレス「dSPCTCTS_RER+2」に高確率CT当籤の抽籤値が格納され、高確率CT当籤の抽籤値としてアドレス「cABS_HIT」に規定されたデータが格納される。本実施形態では、このアドレス「cABS_HIT」に規定されているデータは、当籤確定(100%当籤)を示すデータ(以下、「確定データ」という)である。また、本実施形態では、CT中CT当籤抽籤テーブルにおいてハズレ用の抽籤値データ(「0」)を設ける必要がないので、図122に示すように、アドレス「cABS_HIT」に規定されている確定データに「0」を規定することができる。すなわち、上記構成のCT中CT当籤抽籤テーブルでは、抽籤値「0」を確定データとして使用することができる。   Furthermore, in the lottery table used in the high probability CT state, as shown in FIG. 122, the lottery value for the high probability CT is stored at the address “dSPCTCTS_RER + 2” next to the “judgment bit”, and the lottery value for the high probability CT win Data defined in the address “cABS_HIT” is stored. In the present embodiment, the data defined in the address “cABS_HIT” is data indicating the winning determination (100% winning) (hereinafter referred to as “determining data”). In the present embodiment, since it is not necessary to provide lottery value data (“0”) for losing in the CT winning lottery table during CT, as shown in FIG. 122, the fixed data defined in the address “cABS_HIT” “0” can be defined in That is, in the CT CT winning lottery table having the above configuration, the lottery value “0” can be used as the confirmed data.

なお、図56のCT中セット数上乗せ抽籤テーブルに説明したように、本実施形態では、高確率CT状態時のCT中セット数上乗せ抽籤では、必ず、「高確率CT当籤」が決定される。それゆえ、本実施形態では、ソースプログラム上では、図122に示すCT中CT当籤抽籤テーブルにおいて、高確率CT当籤の抽籤値として確定データを格納することができる。   Note that, as explained in the CT set number addition lottery table in FIG. 56, in this embodiment, “high probability CT winning” is always determined in the CT set number addition lottery in the high probability CT state. Therefore, in the present embodiment, on the source program, in the CT winning CT lottery table shown in FIG. 122, the determined data can be stored as the lottery value for the high probability CT winning.

上述した2段階目(サブフラグD「リーチ目リプ」取得時)の抽籤テーブルのように、判定ビットを構成する各ビットデータの値により、CT抽籤の抽籤対象役及び抽籤対象外の役(サブフラグD)を判別することにより、抽籤対象外の役の抽籤値データ(ハズレデータ)をテーブルに格納する必要が無くなる。また、抽籤対象役の当籤確率が100%である確定データとしては、抽籤値「0」を用いることができる。これらのことから、本実施形態では、CT中CT当籤抽籤テーブル(CT中セット数上乗せ抽籤テーブル)の容量を圧縮することができ、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることが可能になる。また、本実施形態では、この技術をCT中CT当籤処理で使用する例を説明したが、本発明はこれに限定されず、ART抽籤(図115参照)、ARTゲーム数上乗せ抽籤(図117参照)、後述のCT抽籤(後述の図154参照)及び後述のCZの引き戻し抽籤(後述の図157参照)等で使用してもよい。   As in the lottery table at the second stage (when the sub flag D “reach eye lip” is acquired), depending on the value of each bit data constituting the determination bit, the lottery target part and the non-lottery part of the CT lottery (sub flag D ) Is eliminated, it is not necessary to store lottery value data (losing data) of a combination not subject to lottery in the table. In addition, a lottery value “0” can be used as the confirmed data in which the winning probability of the lottery target combination is 100%. For these reasons, in the present embodiment, the capacity of the CT winning lottery table during CT (the lottery table added with the number of sets during CT) can be compressed, and free space can be secured (increased) in the main ROM 102. It is possible to improve the gameability by utilizing the increased free space. Further, in this embodiment, an example in which this technique is used in the CT winning process during CT has been described. However, the present invention is not limited to this, and an ART lottery (see FIG. 115) and an ART game number extra lottery (see FIG. 117). ), A later-described CT lottery (see FIG. 154 described later), a later-described CZ pull-back lottery (see later-described FIG. 157), and the like.

[1バイト抽籤処理]
次に、図123及び図124を参照して、CT中CT抽籤処理(図119参照)中のS573で行う1バイト抽籤処理について説明する。図123は、1バイト抽籤処理の手順を示すフローチャートである。また、図124は、1バイト抽籤処理を実行するためのソースプログラムの一例を示す図である。
[1-byte lottery processing]
Next, the 1-byte lottery process performed in S573 during the CT lottery process during CT (see FIG. 119) will be described with reference to FIGS. FIG. 123 is a flowchart showing the procedure of the 1-byte lottery process. FIG. 124 is a diagram showing an example of a source program for executing the 1-byte lottery process.

まず、メインCPU101は、メインRAM103内の乱数格納領域(不図示)に格納されているCT中CT抽籤用の1バイト乱数値(0〜255:乱数回路110の乱数レジスタ4のソフトラッチ乱数)をセットする(S591)。次いで、メインCPU101は、テーブルデータ取得処理中のS587で算出したアドレスに基づいて、CT中CT抽籤テーブルから抽籤判定データ(図122の2段階目に規定されている抽籤テーブル中の判定ビット)を取得する(S592)。また、この処理では、メインCPU101は、抽籤回数の初期値として、判定ビットのビット数「8」をセットする。   First, the main CPU 101 stores a 1-byte random number value (0 to 255: soft latch random number of the random number register 4 of the random number circuit 110) for CT lottery in CT stored in a random number storage area (not shown) in the main RAM 103. Set (S591). Next, the main CPU 101 obtains the lottery determination data (the determination bit in the lottery table defined in the second stage in FIG. 122) from the CT lottery table during CT based on the address calculated in S587 during the table data acquisition process. Obtain (S592). Further, in this process, the main CPU 101 sets the number of determination bits “8” as the initial value of the number of lotteries.

次いで、メインCPU101は、抽籤判定データが抽籤対象であるか否かを判別する(S593)。この判定処理では、メインCPU101は、現在の抽籤回数に対応付けられた判定ビット内のビットデータを参照し、該ビットデータが「1」であれば、抽籤対象であると判定する。なお、本実施形態では、判定ビット内のビット0〜ビット7が、抽籤回数「8」〜「1」にそれぞれ対応付けられている。   Next, the main CPU 101 determines whether the lottery determination data is a lottery target (S593). In this determination process, the main CPU 101 refers to bit data in a determination bit associated with the current number of lotteries, and determines that the bit data is “1” if the bit data is “1”. In this embodiment, bits 0 to 7 in the determination bits are associated with the number of lotteries “8” to “1”, respectively.

S593において、メインCPU101が、抽籤判定データが抽籤対象でないと判別したとき(S593がNO判定の場合)、メインCPU101は、後述のS599の処理を行う。一方、S593において、メインCPU101が、抽籤判定データが抽籤対象であると判別したとき(S593がYES判定の場合)、メインCPU101は、CT中CT抽籤テーブルから抽籤値を取得する(S594)。   In S593, when the main CPU 101 determines that the lottery determination data is not a lottery target (when S593 is NO), the main CPU 101 performs a process of S599 described later. On the other hand, in S593, when the main CPU 101 determines that the lottery determination data is a lottery target (when S593 is YES), the main CPU 101 acquires a lottery value from the CT CT lottery table during CT (S594).

次いで、メインCPU101は、抽籤値が「0」(当籤確定データ)であるか否かを判別する(S595)。   Next, the main CPU 101 determines whether or not the lottery value is “0” (winning determination data) (S595).

S595において、メインCPU101が、抽籤値が「0」であると判別したとき(S595がYES判定の場合)、メインCPU101は、1バイト抽籤処理を終了し、処理をCT中CT抽籤処理(図119参照)のS574に移す。一方、S595において、メインCPU101が、抽籤値が「0」でないと判別したとき(S595がNO判定の場合)、メインCPU101は、CT抽籤(CTセット数の上乗せ抽籤)処理を行う(S596)。具体的には、メインCPU101は、乱数値(1バイト乱数値)から抽籤値を減算し、その減算結果を乱数値とする。   In S595, when the main CPU 101 determines that the lottery value is “0” (in the case where S595 is YES), the main CPU 101 ends the 1-byte lottery process, and the process is the CT CT lottery process during CT (FIG. 119). (See step S574). On the other hand, when the main CPU 101 determines that the lottery value is not “0” in S595 (when S595 is NO), the main CPU 101 performs a CT lottery (an addition lottery for the number of CT sets) (S596). Specifically, the main CPU 101 subtracts the lottery value from the random value (1-byte random value) and sets the subtraction result as the random value.

次いで、メインCPU101は、S596のCT抽籤に当籤したか否かを判別する(S597)。なお、S596のCT抽籤では、メインCPU101は、S596の減算結果が「0」以下となった場合(いわゆる「桁かり」が生じた場合)に、当籤したと判定する。   Next, the main CPU 101 determines whether or not the CT lottery of S596 has been won (S597). In the CT lottery in S596, the main CPU 101 determines that the winning is made when the subtraction result in S596 is equal to or less than “0” (so-called “digit” occurs).

S597において、メインCPU101が、CT抽籤に当籤したと判別したとき(S597がYES判定の場合)、メインCPU101は、1バイト抽籤処理を終了し、処理をCT中CT抽籤処理(図119参照)のS574に移す。一方、S597において、メインCPU101が、CT抽籤に当籤しなかったと判別したとき(S597がNO判定の場合)、メインCPU101は、CT中CT抽籤テーブル内において参照する抽籤値の格納アドレス(抽籤アドレス)を次の抽籤アドレスに更新する(S598)。   When the main CPU 101 determines in S597 that the CT lottery has been won (when S597 is YES), the main CPU 101 ends the 1-byte lottery process, and the process is a CT lottery process during CT (see FIG. 119). Move to S574. On the other hand, when the main CPU 101 determines in S597 that the CT lottery has not been won (when S597 is NO), the main CPU 101 stores the lottery value storage address (lottery address) referred to in the CT lottery table during CT. Is updated to the next lottery address (S598).

S598の処理後又はS593がNO判定の場合、メインCPU101は、抽籤回数を1減算する(S599)。次いで、メインCPU101は、抽籤回数が「0」であるか否かを判別する(S600)。   After the processing of S598 or when S593 is NO, the main CPU 101 subtracts 1 from the number of lotteries (S599). Next, the main CPU 101 determines whether or not the number of lotteries is “0” (S600).

S600において、メインCPU101が、抽籤回数が「0」でないと判別したとき(S600がNO判定の場合)、メインCPU101は、処理をS593に戻し、S593以降の処理を繰り返す。一方、S600において、メインCPU101が、抽籤回数が「0」であると判別したとき(S600がYES判定の場合)、メインCPU101は、1バイト抽籤処理を終了し、処理をCT中CT抽籤処理(図119参照)のS574に移す。   In S600, when the main CPU 101 determines that the number of lotteries is not “0” (when S600 is NO), the main CPU 101 returns the process to S593 and repeats the processes after S593. On the other hand, when the main CPU 101 determines in S600 that the number of lotteries is “0” (when S600 is YES), the main CPU 101 ends the 1-byte lottery process, and the process is a CT lottery process during CT ( The process proceeds to S574 in FIG.

本実施形態では、上述のようにして1バイト抽籤処理が行われる。なお、上述した1バイト抽籤処理は、メインCPU101が、図124のソースプログラムで規定されている各ソースコードを順次実行することにより行われる。   In the present embodiment, the 1-byte lottery process is performed as described above. The 1-byte lottery process described above is performed by the main CPU 101 sequentially executing each source code defined by the source program of FIG.

1バイト抽籤処理中のS591の乱数取得処理では、図124に示すように、ソースプログラム上において、Qレジスタ(拡張レジスタ)を用いてアドレス指定を行うメインCPU101専用命令コードである「LDQ」命令が用いられる。それゆえ、本実施形態では、1バイト抽籤処理においても、Qレジスタ(拡張レジスタ)を用いた命令コードが用いることにより、直値により、メインROM102、メインRAM103やメモリーマップI/Oにアクセスすることができるので、アドレス設定に係る命令コードを省略することができ、その分、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることが可能になる。   In the random number acquisition process of S591 during the 1-byte lottery process, as shown in FIG. 124, an “LDQ” instruction, which is an instruction code dedicated to the main CPU 101 for performing address designation using the Q register (extension register), is generated on the source program. Used. Therefore, in this embodiment, even in the 1-byte lottery process, the main ROM 102, the main RAM 103, and the memory map I / O are accessed by direct values by using an instruction code using the Q register (extension register). Therefore, the instruction code relating to the address setting can be omitted, and the capacity of the source program (the capacity of the main ROM 102) can be reduced accordingly. As a result, in the present embodiment, it is possible to secure (increase) the free space in the main ROM 102, and it is possible to improve the gameability by utilizing the increased free space.

[BB中スタート時処理]
次に、図125を参照して、状態別制御処理(図104参照)中のS415で行うBB中スタート時処理について説明する。なお、図125は、BB中スタート時処理の手順を示すフローチャートである。
[Process during start during BB]
Next, with reference to FIG. 125, the BB start-time process performed in S415 during the state-specific control process (see FIG. 104) will be described. FIG. 125 is a flowchart showing the procedure of the start-time processing during BB.

まず、メインCPU101は、ボーナス中ARTゲーム数上乗せ抽籤テーブル(図59参照)を参照し、内部当籤役に基づいてARTゲーム数の上乗せ抽籤処理を行う(S611)。次いで、メインCPU101は、上乗せ抽籤に当籤したか否かを判別する(S612)。   First, the main CPU 101 refers to the bonus ART game number addition lottery table (see FIG. 59), and performs an ART game number addition lottery process based on the internal winning combination (S611). Next, the main CPU 101 determines whether or not the extra lottery is won (S612).

S612において、メインCPU101が、上乗せ抽籤に当籤しなかったと判別したとき(S612がNO判定の場合)、メインCPU101は、BB中スタート時処理を終了するとともに、状態別制御処理(図104参照)も終了する。一方、S612において、メインCPU101が、上乗せ抽籤に当籤したと判別したとき(S612がYES判定の場合)、メインCPU101は、当籤結果(上乗せゲーム数)をART終了ゲーム数カウンタに加算する(S613)。   In S612, when the main CPU 101 determines that the extra lottery has not been won (when S612 is NO), the main CPU 101 ends the BB start-time processing and also performs control processing by state (see FIG. 104). finish. On the other hand, when it is determined in S612 that the main CPU 101 has won the extra lottery (when S612 is YES), the main CPU 101 adds the winning result (the number of added games) to the ART end game number counter (S613). .

次いで、メインCPU101は、ARTセット数が「0」であるか否かを判別する(S614)。S614において、メインCPU101が、ARTセット数が「0」でないと判別したとき(S614がNO判定の場合)、メインCPU101は、BB中スタート時処理を終了するとともに、状態別制御処理(図104参照)も終了する。   Next, the main CPU 101 determines whether or not the number of ART sets is “0” (S614). In S614, when the main CPU 101 determines that the number of ART sets is not “0” (in the case where S614 is NO), the main CPU 101 ends the BB start-time processing and also controls by state (see FIG. 104). ) Also ends.

一方、S614において、メインCPU101が、ARTセット数が「0」であると判別したとき(S614がYES判定の場合)、メインCPU101は、ARTセット数に「1」を加算する(S615)。そして、S615の処理後、メインCPU101は、BB中スタート時処理を終了するとともに、状態別制御処理(図104参照)も終了する。   On the other hand, when the main CPU 101 determines in S614 that the number of ART sets is “0” (when S614 is YES), the main CPU 101 adds “1” to the number of ART sets (S615). Then, after the processing of S615, the main CPU 101 ends the start-time processing during BB and also ends the state-specific control processing (see FIG. 104).

[引込優先順位格納処理]
次に、図126及び図127を参照して、メインフロー(図82参照)中のS212で行う引込優先順位格納処理について説明する。図126は、引込優先順位格納処理の手順を示すフローチャートである。また、図127は、引込優先順位格納処理中の後述のS625及びS626の処理を実行するためのソースプログラムの一例を示す図である。
[Retrieve priority storage processing]
Next, with reference to FIG. 126 and FIG. 127, the drawing priority order storing process performed in S212 in the main flow (see FIG. 82) will be described. FIG. 126 is a flowchart illustrating a procedure of the pull-in priority storage process. FIG. 127 is a diagram showing an example of a source program for executing the later-described processing of S625 and S626 during the pull-in priority storage process.

まず、メインCPU101は、検索リール数に「3」をセットする(S621)。次いで、メインCPU101は、引込優先順位テーブル選択処理を行う(S622)。この処理では、内部当籤役及び作動ストップボタンに基づいて、引込優先順位テーブル(図27参照)が選択される。   First, the main CPU 101 sets “3” as the number of search reels (S621). Next, the main CPU 101 performs a pull-in priority table selection process (S622). In this process, the pull-in priority table (see FIG. 27) is selected based on the internal winning combination and the operation stop button.

次いで、メインCPU101は、引込優先順位格納領域選択処理を行う(S623)。この処理では、検索対象のリールの引込優先順位データ格納領域が選択される。次いで、メインCPU101は、図柄チェック数(回数)として「20」をセットする(S624)。   Next, the main CPU 101 performs a pull-in priority storage area selection process (S623). In this process, the pull-in priority data storage area of the search target reel is selected. Next, the main CPU 101 sets “20” as the number of symbol checks (number of times) (S624).

次いで、メインCPU101は、図柄コード取得処理を行う(S625)。この処理では、図柄チェック数に対応した入賞作動フラグ格納領域及び図柄コード格納領域を参照して、図柄コードを取得する。なお、図柄コード取得処理の詳細については、後述の図128を参照しながら後で説明する。   Next, the main CPU 101 performs symbol code acquisition processing (S625). In this process, a symbol code is acquired with reference to a winning action flag storage region and a symbol code storage region corresponding to the number of symbol checks. Details of the symbol code acquisition process will be described later with reference to FIG. 128 described later.

次いで、メインCPU101は、論理積演算処理を行う(S626)。この処理では、メインCPU101は、入賞作動フラグデータの生成処理を行う。論理積演算処理の詳細については、後述の図133を参照しながら後で説明する。   Next, the main CPU 101 performs a logical product operation process (S626). In this processing, the main CPU 101 performs winning operation flag data generation processing. Details of the AND operation processing will be described later with reference to FIG. 133 described later.

次いで、メインCPU101は、引込優先順位取得処理を行う(S627)。この処理では、メインCPU101は、入賞作動フラグ(入賞役)格納領域(図28〜図30参照)内においてビットが「1」にセットされており、かつ、当り要求フラグ格納領域でビットが「1」にされている役について、引込優先順位テーブル(図27参照)を参照して、引込優先順位データを取得する。なお、引込優先順位取得処理の詳細については、後述の図134及び図135を参照しながら後で説明する。   Next, the main CPU 101 performs a drawing priority order acquisition process (S627). In this processing, the main CPU 101 sets the bit to “1” in the winning action flag (winning combination) storage area (see FIGS. 28 to 30), and sets the bit to “1” in the winning request flag storage area. Referring to the drawing priority order table (see FIG. 27), the drawing priority order data is acquired for the combination indicated by “”. The details of the acquisition priority order acquisition process will be described later with reference to FIGS. 134 and 135 described later.

次いで、メインCPU101は、取得した引込優先順位データをメインRAM103内の引込優先順位データ格納領域(不図示)に格納する(S628)。この際、引込優先順位データは、各優先順位の値と、格納領域のビットとが対応するように引込優先順位データ格納領域に格納される。   Next, the main CPU 101 stores the acquired pull-in priority data in a pull-in priority data storage area (not shown) in the main RAM 103 (S628). At this time, the pull-in priority data is stored in the pull-in priority data storage area so that each priority value corresponds to a bit in the storage area.

なお、引込優先順位データ格納領域には、メインリールの種類毎に優先順位データの格納領域が設けられる。各引込優先順位データ格納領域には、対応するメインリールの各図柄位置「0」〜「19」に応じて決定された引込優先順位データが格納される。本実施形態では、この引込優先順位データ格納領域を参照することにより、停止テーブルに基づいて決定された滑り駒数の他に、より適切な滑り駒数が存在するか否かを検索する。   The pull-in priority data storage area is provided with a priority data storage area for each main reel type. Each drawing priority data storage area stores drawing priority data determined according to the symbol positions “0” to “19” of the corresponding main reel. In the present embodiment, by referring to this pull-in priority data storage area, it is searched whether there is a more appropriate number of sliding symbols in addition to the number of sliding symbols determined based on the stop table.

引込優先順位データ格納領域に格納される優先順位引込データの内容は、引込優先順位データを決定する際に参照された引込優先順位テーブル内の引込優先順位テーブル番号の種類によって異なる。また、引込優先順位データは、その値が大きいほど優先順位が高いことを表す。引込優先順位データを参照することにより、メインリールの周面に配された各図柄間における優先順位の相対的な評価が可能となる。すなわち、引込優先順位データとして最も大きい値が決定されている図柄が最も優先順位の高い図柄となる。したがって、引込優先順位データは、メインリールの周面に配された各図柄間の順位を示すものともいえる。なお、引込優先順位データの値が等しい図柄が複数存在する場合には、優先順序テーブルが規定する優先順序に従って1つの図柄が決定される。   The contents of the priority pull-in data stored in the pull-in priority data storage area differ depending on the type of the pull-in priority table number in the pull-in priority table referenced when determining the pull-in priority data. The pull-in priority data indicates that the higher the value, the higher the priority. By referring to the pull-in priority data, it is possible to relatively evaluate the priority among the symbols arranged on the peripheral surface of the main reel. That is, the symbol for which the largest value is determined as the pull-in priority data becomes the symbol with the highest priority. Therefore, it can be said that the pull-in priority data indicates the rank between the symbols arranged on the peripheral surface of the main reel. When there are a plurality of symbols having the same value of the pull-in priority data, one symbol is determined according to the priority order defined by the priority order table.

次いで、メインCPU101は、引込優先順位格納領域の更新処理を行う(S629)。この処理では、メインCPU101は、次のチェック図柄の引込優先順位データ格納領域をセットする。次いで、メインCPU101は、図柄チェック数を1減算する(S630)。次いで、メインCPU101は、図柄チェック数が「0」であるか否かを判別する(S631)。   Next, the main CPU 101 performs an update process of the pull-in priority storage area (S629). In this process, the main CPU 101 sets a pull-in priority data storage area for the next check symbol. Next, the main CPU 101 subtracts 1 from the number of symbol checks (S630). Next, the main CPU 101 determines whether or not the number of symbol checks is “0” (S631).

S631において、メインCPU101が、図柄チェック数が「0」でないと判別したとき(S631がNO判定の場合)、メインCPU101は、処理をS625の処理に戻し、S625以降の処理を繰り返す。一方、S631において、メインCPU101が、図柄チェック数が「0」であると判別したとき(S631がYES判定の場合)、メインCPU101は、検索対象リールの変更処理を行う(S632)。   In S631, when the main CPU 101 determines that the number of symbol checks is not “0” (when S631 is NO), the main CPU 101 returns the process to the process of S625, and repeats the processes after S625. On the other hand, when the main CPU 101 determines in S631 that the number of symbol checks is “0” (when S631 is YES), the main CPU 101 performs a search target reel changing process (S632).

次いで、メインCPU101は、検索リール数を1減算する(S633)。次いで、メインCPU101は、検索リール数が「0」であるか否か、すなわち、全てのメインリールに対して上述した一連の処理が行われたか否かを判別する(S634)。   Next, the main CPU 101 subtracts 1 from the number of search reels (S633). Next, the main CPU 101 determines whether or not the number of search reels is “0”, that is, whether or not the above-described series of processing has been performed on all main reels (S634).

S634において、メインCPU101が、検索リール数が「0」でないと判別したとき(S634がNO判定の場合)、メインCPU101は、処理をS622の処理に戻し、S622以降の処理を繰り返す。一方、S634において、メインCPU101が、検索リール数が「0」であると判別したとき(S634がYES判定の場合)、メインCPU101は、引込優先順位格納処理を終了し、処理をメインフロー(図82参照)のS213に移す。   In S634, when the main CPU 101 determines that the number of search reels is not “0” (when S634 is NO), the main CPU 101 returns the process to the process of S622 and repeats the processes after S622. On the other hand, when the main CPU 101 determines in S634 that the number of search reels is “0” (in the case where S634 is YES), the main CPU 101 terminates the pull-in priority storage process, and the process proceeds to the main flow (FIG. 82).

本実施形態では、上述のようにして引込優先順位格納処理が行われる。上述した引込優先順位格納処理中のS625及びS626の処理は、メインCPU101が、図127のソースプログラムで規定されている各ソースコードを順次実行することにより行われる。   In the present embodiment, the pull-in priority storage process is performed as described above. The processing of S625 and S626 during the above-described pull-in priority storage processing is performed by the main CPU 101 sequentially executing each source code defined by the source program of FIG.

その中で、S626の論理積演算処理は、メインCPU101が図127中のソースコード「CALLF SB_DAND_00」を実行することにより行われる。「CALLF」命令は、上述のようにメインCPU101専用の2バイト命令コードであり、図127中のソースコード「CALLF SB_DAND_00」が実行されると、「SB_DAND_00」で指定されているアドレスに、処理をジャンプさせ、論理積演算処理が開始される。   Among them, the logical product operation processing of S626 is performed by the main CPU 101 executing the source code “CALLF SB_DAND_00” in FIG. The “CALLF” instruction is a 2-byte instruction code dedicated to the main CPU 101 as described above. When the source code “CALLF SB_DAND_00” in FIG. 127 is executed, the process is performed at the address specified by “SB_DAND_00”. The jump is performed, and the logical product operation process is started.

[図柄コード取得処理]
次に、図128〜図132を参照して、引込優先順位格納処理(図126参照)中のS625で行う図柄コード取得処理について説明する。図128は、図柄コード取得処理の手順を示すフローチャートであり、図129は、図柄コード取得処理を実行するためのソースプログラムの一例を示す図である。図130Aは、図柄コード取得処理のソースプログラム上で、実際に参照される第1リール(左リール)図柄配置テーブルの構成の一例を示す図であり、図130Bは、第1リール図柄配置テーブルセット時に参照される図柄対応入賞作動テーブルの構成の一例を示す図である。図131Aは、図柄コード取得処理のソースプログラム上で、実際に参照される第2リール(中リール)図柄配置テーブルの構成の一例を示す図であり、図131Bは、第2リール図柄配置テーブルセット時に参照される図柄対応入賞作動テーブルの構成の一例を示す図である。また、図132Aは、図柄コード取得処理のソースプログラム上で、実際に参照される第3リール(右リール)図柄配置テーブルの構成の一例を示す図であり、図132Bは、第3リール図柄配置テーブルセット時に参照される図柄対応入賞作動テーブルの構成の一例を示す図である。
[Design code acquisition processing]
Next, with reference to FIG. 128 to FIG. 132, the symbol code acquisition process performed in S625 in the pull-in priority storage process (see FIG. 126) will be described. 128 is a flowchart showing the procedure of the symbol code acquisition process, and FIG. 129 is a diagram showing an example of a source program for executing the symbol code acquisition process. FIG. 130A is a diagram showing an example of the configuration of a first reel (left reel) symbol arrangement table that is actually referred to in the symbol code acquisition process source program, and FIG. 130B is a first reel symbol arrangement table set. It is a figure which shows an example of a structure of the symbol corresponding winning action table referred sometimes. FIG. 131A is a diagram showing an example of the configuration of a second reel (medium reel) symbol arrangement table that is actually referred to in the symbol code acquisition process source program, and FIG. 131B shows a second reel symbol arrangement table set. It is a figure which shows an example of a structure of the symbol corresponding winning action table referred sometimes. 132A is a diagram showing an example of the configuration of a third reel (right reel) symbol arrangement table that is actually referred to in the symbol code acquisition process source program, and FIG. 132B is a third reel symbol arrangement. It is a figure which shows an example of a structure of the symbol corresponding winning action table referred at the time of table setting.

まず、メインCPU101は、入賞作動フラグ格納領域のクリア処理を行う(S641)。この処理では、メインCPU101は、入賞作動フラグ格納領域(図28〜図30参照)内の全ての格納領域に「0」をセットする。次いで、メインCPU101は、第1リール図柄配置テーブル(図130A参照)をセットする(S642)。   First, the main CPU 101 performs clear processing of the winning operation flag storage area (S641). In this process, the main CPU 101 sets “0” in all the storage areas in the winning action flag storage area (see FIGS. 28 to 30). Next, the main CPU 101 sets the first reel symbol arrangement table (see FIG. 130A) (S642).

次いで、メインCPU101は、第1リール(左リール3L)の停止時であるか否かを判別する(S643)。   Next, the main CPU 101 determines whether or not the first reel (left reel 3L) is stopped (S643).

S643において、メインCPU101が、第1リール(左リール3L)の停止時であると判別したとき(S643がYES判定の場合)、メインCPU101は、後述のS647の処理を行う。一方、S643において、メインCPU101が、第1リール(左リール3L)の停止時でないと判別したとき(S643がNO判定の場合)、メインCPU101は、第2リール図柄配置テーブル(図131A参照)をセットする(S644)。この処理では、S642の処理でセットされた第1リール図柄配置テーブルが、第2リール図柄配置テーブルで上書きされる。   In S643, when the main CPU 101 determines that the first reel (left reel 3L) is stopped (when S643 is YES), the main CPU 101 performs the process of S647 described later. On the other hand, when the main CPU 101 determines in S643 that it is not when the first reel (left reel 3L) is stopped (when S643 is NO), the main CPU 101 uses the second reel symbol arrangement table (see FIG. 131A). Set (S644). In this process, the first reel symbol arrangement table set in S642 is overwritten with the second reel symbol arrangement table.

次いで、メインCPU101は、第2リール(中リール3C)の停止時であるか否かを判別する(S645)。   Next, the main CPU 101 determines whether or not the second reel (medium reel 3C) is stopped (S645).

S645において、メインCPU101が、第2リール(中リール3C)の停止時であると判別したとき(S645がYES判定の場合)、メインCPU101は、後述のS647の処理を行う。一方、S645において、メインCPU101が、第2リール(中リール3C)の停止時でないと判別したとき(S645がNO判定の場合)、メインCPU101は、第3リール図柄配置テーブル(図132A参照)をセットする(S646)。この処理では、S644の処理でセットされた第2リール図柄配置テーブルが、第3リール図柄配置テーブルで上書きされる。   In S645, when the main CPU 101 determines that the second reel (medium reel 3C) is stopped (when S645 is YES), the main CPU 101 performs the process of S647 described later. On the other hand, when the main CPU 101 determines in S645 that it is not when the second reel (medium reel 3C) is stopped (when S645 is NO), the main CPU 101 displays the third reel symbol arrangement table (see FIG. 132A). Set (S646). In this process, the second reel symbol arrangement table set in S644 is overwritten with the third reel symbol arrangement table.

S646の処理後、又は、S643或いはS645がYES判定の場合、メインCPU101は、停止制御対象のリールに対する停止操作実行時の図柄チェック処理を行い、図柄チェック処理により取得された図柄に対応する図柄対応入賞作動テーブルを取得する(S647)。例えば、第1リール(左リール3L)停止時であり、停止操作時に有効ライン上に位置する図柄が「白7」である場合、メインCPU101は、図130B中のアドレス「dR1_SVN1」〜アドレス「dR1_SVN2−1」の範囲のブロックに規定された図柄対応入賞作動テーブルの先頭アドレスを取得する。   After the process of S646, or when S643 or S645 is YES, the main CPU 101 performs a symbol check process when the stop operation is performed on the reel to be stopped and corresponds to the symbol corresponding to the symbol acquired by the symbol check process. A winning action table is acquired (S647). For example, when the first reel (left reel 3L) is stopped and the symbol located on the active line is “white 7” during the stop operation, the main CPU 101 determines that the address “dR1_SVN1” to the address “dR1_SVN2” in FIG. The head address of the symbol corresponding winning action table defined in the block in the range of “−1” is acquired.

次いで、メインCPU101は、入賞作動フラグ格納領域をセットする(S648)。次いで、メインCPU81は、図101で説明した圧縮データ格納処理を行う(S649)。この処理では、メインCPU101は、主に、図柄対応入賞作動テーブルに格納された入賞可能な入賞作動フラグデータを、入賞作動フラグ格納領域内の対応する格納領域に転送(展開)する処理を行う。   Next, the main CPU 101 sets a winning operation flag storage area (S648). Next, the main CPU 81 performs the compressed data storage process described with reference to FIG. 101 (S649). In this process, the main CPU 101 mainly performs a process of transferring (developing) winning winning action flag data stored in the symbol corresponding winning action table to a corresponding storage area in the winning action flag storage area.

例えば、第1リール(左リール3L)停止時であり、停止操作時に有効ライン上に位置する図柄が「白7」である場合には、入賞可能な図柄組合せ(コンビネーション)は、図28〜図30に示すように、第2格納領域に規定されるコンビネーション名称「C_2nd_A_01」、「C_2nd_A_01」及び「C_SP1_01」、第3格納領域に規定されるコンビネーション名称「C_9枚C_01」〜「C_9枚C_03」、「C_9枚C_07」〜「C_9枚C_09」及び「C_9枚E_01」、第4格納領域に規定されるコンビネーション名称「C_RB役A_01」、「C_RB役A_02」、「C_RB役B_01」〜「C_RB役B_04」、「C_RB役C_01」及び「C_RB役C_02」、第6格納領域に規定されるコンビネーション名称「C_リーチ目リプC_01」〜「C_リーチ目リプC_03」、「C_リーチ目リプD_01」、「C_リーチ目リプD_02」及び「C_リーチ目リプE_01」、並びに、第10格納領域に規定されるコンビネーション名称「C_BB1」である。   For example, when the first reel (left reel 3L) is stopped and the symbol positioned on the active line at the time of the stop operation is “white 7”, the symbol combinations (combinations) that can be won are shown in FIGS. 30, combination names “C_2nd_A_01”, “C_2nd_A_01” and “C_SP1_01” defined in the second storage area, combination names “C_9 sheets C_01” to “C_9 sheets C_03” defined in the third storage area, “C_9 sheets C_07” to “C_9 sheets C_09” and “C_9 sheets E_01”, combination names “C_RB role A_01”, “C_RB role A_02”, “C_RB role B_01” to “C_RB role B_04” defined in the fourth storage area ”,“ C_RB combination C_01 ”and“ C_RB combination C_02 ”, and the sixth storage area Combination names “C_reach eye lip C_01” to “C_reach eye lip C_03”, “C_reach eye lip D_01”, “C_reach eye lip D_02” and “C_reach eye lip D_01”, and the tenth storage area Is a combination name “C_BB1”.

この場合、図柄対応入賞作動テーブルに格納された入賞可能な入賞作動フラグデータの第1ブロック(第0〜第7格納領域)の格納先は、図130Bに示すテーブル内のアドレス「dR1_SVN1+1」に格納されている1バイトの指定データ「01011100B」により指定される(図130B中のコメント「格納領域 +2, +3, +4, +6」欄参照)。また、図柄対応入賞作動テーブルに格納された入賞可能な入賞作動フラグデータの第2ブロック(第8〜第11格納領域)の格納先は、図130Bに示すテーブル内のアドレス「dR1_SVN1+6」に格納されている1バイトの指定データ「10000000B」により指定される(図130B中のコメント「格納領域 +10」欄参照)。   In this case, the storage destination of the first block (0th to 7th storage areas) of the winable winning action flag data stored in the symbol corresponding winning action table is stored at the address “dR1_SVN1 + 1” in the table shown in FIG. 130B. Is designated by the designated data “01011100B” (see the column “Comment storage area +2, +3, +4, +6” in FIG. 130B). Further, the storage destination of the second block (eighth to eleventh storage areas) of the winning action flag data stored in the symbol corresponding winning action table is stored at the address “dR1_SVN1 + 6” in the table shown in FIG. 130B. 1 byte of designated data “10000000B” (refer to the comment “storage area + 10” column in FIG. 130B).

なお、本実施形態では、第1ブロックの指定データのビット0〜ビット7が、格納先として、それぞれ第1ブロックの第0〜第7格納領域を指定するビットであり、第2ブロックの指定データのビット0〜ビット3が、格納先として、それぞれ第2ブロックの第8〜第11格納領域を指定するビットである。そして、各ブロックの1バイトの指定データでは、入賞作動フラグデータの格納先となる入賞作動フラグ格納領域内の格納領域に対応するビットに「1」が格納される。   In this embodiment, bits 0 to 7 of the designated data of the first block are bits that designate the 0th to 7th storage areas of the first block as storage destinations, respectively, and the designated data of the second block Bit 0 to Bit 3 are bits that specify the eighth to eleventh storage areas of the second block as storage destinations, respectively. In the 1-byte designation data of each block, “1” is stored in the bit corresponding to the storage area in the winning action flag storage area which is the storage destination of the winning action flag data.

それゆえ、例えば、第1リール(左リール3L)停止時であり、停止操作時に有効ライン上に位置する図柄が「白7」である場合、S649の処理において、図130Bに示すテーブル内のアドレス「dR1_SVN1+2」に格納されている入賞作動フラグデータ「00010000B」又は「00000100B」が、図柄対応入賞作動テーブルから入賞作動フラグ格納領域内の第2格納領域に転送され、アドレス「dR1_SVN1+3」に格納されている入賞作動フラグデータ「00100000B」又は「00000100B」が、図柄対応入賞作動テーブルから入賞作動フラグ格納領域内の第3格納領域に転送される。また、この場合、S649の処理において、図130Bに示すテーブル内のアドレス「dR1_SVN1+4」に格納されている入賞作動フラグデータ「10000000B」、「01000000B」又は「00100000B」が、図柄対応入賞作動テーブルから入賞作動フラグ格納領域内の第4格納領域に転送され、アドレス「dR1_SVN1+5」に格納されている入賞作動フラグデータ「00100000B」、「00010000B」又は「00001000B」が、図柄対応入賞作動テーブルから入賞作動フラグ格納領域内の第6格納領域に転送される。さらに、この場合、S649の処理において、図130Bに示すテーブル内のアドレス「dR1_SVN1+8」に格納されている入賞作動フラグデータ「10000000B」が、図柄対応入賞作動テーブルから入賞作動フラグ格納領域内の第10格納領域に転送される。   Therefore, for example, when the first reel (left reel 3L) is stopped and the symbol located on the active line is “white 7” at the time of the stop operation, the address in the table shown in FIG. The winning action flag data “00010000B” or “00000100B” stored in “dR1_SVN1 + 2” is transferred from the symbol corresponding winning action table to the second storage area in the winning action flag storage area, and stored in the address “dR1_SVN1 + 3”. The winning action flag data “00100000B” or “00000100B” is transferred from the symbol corresponding winning action table to the third storage area in the winning action flag storage area. In this case, in the process of S649, the winning operation flag data “10000000B”, “01000000B” or “00100000B” stored at the address “dR1_SVN1 + 4” in the table shown in FIG. 130B is received from the symbol corresponding winning operation table. The winning action flag data “00100000B”, “00010000B” or “00001000B” transferred to the fourth storage area in the action flag storage area and stored at the address “dR1_SVN1 + 5” is stored from the symbol corresponding winning action table. It is transferred to the sixth storage area in the area. Further, in this case, in the process of S649, the winning action flag data “10000000B” stored at the address “dR1_SVN1 + 8” in the table shown in FIG. 130B is changed from the symbol corresponding winning action table to the tenth in the winning action flag storage area. Transferred to storage area.

S649の処理後、メインCPU101は、圧縮データ格納処理により更新された入賞作動フラグ格納領域をセットし、図柄コード格納領域をセットし、入賞作動フラグ格納領域のデータ長(本実施形態では12バイト)をセットする(S650)。そして、S650の処理後、メインCPU101は、図柄コード取得処理を終了し、処理を引込優先順位格納処理(図126参照)のS626に移す。   After the process of S649, the main CPU 101 sets the winning action flag storage area updated by the compressed data storing process, sets the symbol code storage area, and the data length of the winning action flag storage area (12 bytes in this embodiment). Is set (S650). After the process of S650, the main CPU 101 ends the symbol code acquisition process, and moves the process to S626 of the pull-in priority storage process (see FIG. 126).

本実施形態では、上述のようにして図柄コード取得処理が行われる。なお、上述した図柄コード取得処理は、メインCPU101が、図129のソースプログラムで規定されている各ソースコードを順次実行することにより行われる。その中でも、S649の圧縮データ格納処理は、メインCPU101が図129中のソースコード「CALLF SB_BTEP_00」を実行することにより行われる。   In the present embodiment, the symbol code acquisition process is performed as described above. The above-described symbol code acquisition process is performed by the main CPU 101 sequentially executing each source code defined by the source program of FIG. Among them, the compressed data storage process of S649 is performed by the main CPU 101 executing the source code “CALLF SB_BTEP_00” in FIG.

「CALLF」命令は、上述のようにメインCPU101専用の2バイト命令コードであり、図129中のソースコード「CALLF SB_BTEP_00」が実行されると、「SB_BTEP_00」で指定されているアドレスに、処理をジャンプさせ、圧縮データ格納処理が開始される。そして、この圧縮データ格納処理では、上述のように、各リールの図柄対応入賞作動フラグテーブルに格納された入賞作動フラグデータ(圧縮データ)が、入賞作動フラグ格納領域に展開(コピー)される。   The “CALLF” instruction is a 2-byte instruction code dedicated to the main CPU 101 as described above. When the source code “CALLF SB_BTEP_00” in FIG. 129 is executed, the process is performed at the address specified by “SB_BTEP_00”. The jump is made to start the compressed data storage process. In this compressed data storing process, as described above, the winning action flag data (compressed data) stored in the symbol corresponding winning action flag table of each reel is expanded (copied) in the winning action flag storage area.

なお、本実施形態では、上述した図柄コード取得処理中のS647〜S649で説明した処理手順で入賞に係るデータの圧縮・展開処理を行い、かつ、その処理の中で上述したメインCPU101専用命令コードを用いることにより、入賞に係るデータの圧縮・展開処理の効率化を図ることができるとともに、限られたメインRAM103の容量を有効活用することができる。   In this embodiment, the compression / decompression processing of the data related to winning is performed according to the processing procedure described in S647 to S649 during the above-described symbol code acquisition processing, and the above-described instruction code dedicated to the main CPU 101 is included in the processing. By using this, it is possible to increase the efficiency of the data compression / decompression processing related to winning, and to effectively utilize the limited capacity of the main RAM 103.

また、本実施形態では、図柄コード取得処理中のS649の圧縮データ格納処理において、「CALLF」命令で指定するジャンプ先のアドレス「SB_BTEP_00」は、図97で説明した図柄設定処理中のS330の圧縮データ格納処理において、「CALLF」命令で指定するジャンプ先のアドレスと同じである。すなわち、本実施形態では、図柄コード取得処理で行う圧縮データ格納処理を実行するためのソースプログラムが、図柄設定処理で行う圧縮データ格納処理を実行するためのソースプログラムと同じであり、S649及びS330の両処理において、圧縮データ格納処理のソースプログラムが共有化(モジュール化)されている。この場合、S649及びS330の両処理において、それぞれ別個に圧縮データ格納処理のソースプログラムを設ける必要が無くなるので、その分、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることが可能になる。   In this embodiment, in the compressed data storage process of S649 during the symbol code acquisition process, the jump destination address “SB_BTEP_00” specified by the “CALLF” instruction is the compression of S330 during the symbol setting process described with reference to FIG. In the data storage process, it is the same as the jump destination address specified by the “CALLF” instruction. That is, in this embodiment, the source program for executing the compressed data storage process performed in the symbol code acquisition process is the same as the source program for executing the compressed data storage process performed in the symbol setting process, and S649 and S330 In both processes, the source program for the compressed data storage process is shared (modularized). In this case, since it is not necessary to provide a source program for the compressed data storage process separately in both the processes of S649 and S330, the capacity of the source program (usage capacity of the main ROM 102) can be reduced accordingly. As a result, in the present embodiment, it is possible to secure (increase) the free space in the main ROM 102, and it is possible to improve the gameability by utilizing the increased free space.

[論理積演算処理]
次に、図133を参照して、例えば、引込優先順位格納処理(図126参照)中のS626で行う論理積演算処理について説明する。図133は、論理積演算処理の手順を示すフローチャートである。なお、図133に示す論理積演算処理は、引込優先順位格納処理(図126参照)中のS626だけでなく、後述の引込優先順位取得処理(後述の図134及び図135参照)中のS687においても実行される。
[AND operation]
Next, with reference to FIG. 133, for example, the AND operation process performed in S626 in the pull-in priority storage process (see FIG. 126) will be described. FIG. 133 is a flowchart illustrating a procedure of logical product operation processing. The logical product calculation process shown in FIG. 133 is performed not only in S626 in the pull-in priority storage process (see FIG. 126) but also in S687 in the pull-in priority acquisition process (see FIGS. 134 and 135 described later). Is also executed.

引込優先順位格納処理(図126参照)中のS626で実行される論理積演算処理において、論理積演算される2つのデータは、上述した図柄コード取得処理中のS650でセットされた入賞作動フラグ格納領域のデータ、及び、図柄コード格納領域のデータである。そして、前者のデータが後述の「論理積先データ」に対応し、後者のデータが後述の「論理積元データ」に対応する。また、この場合、上述した図柄コード取得処理中のS650でセットされたデータ長(12バイト)のバイト数「12」が後述の「論理積回数」に対応する。   In the logical product operation process executed in S626 during the pull-in priority storage process (see FIG. 126), the two data subjected to the logical product operation are stored in the winning action flag set in S650 during the above-described symbol code acquisition process. Area data and symbol code storage area data. The former data corresponds to “logical product destination data” described later, and the latter data corresponds to “logical product source data” described later. In this case, the number of bytes “12” of the data length (12 bytes) set in S650 during the above-described symbol code acquisition process corresponds to “number of logical products” described later.

一方、後述の引込優先順位取得処理(後述の図134及び図135参照)中のS687で実行される論理積演算処理において、論理積演算される2つのデータは、当り(引込)要求フラグ格納領域のデータ、及び、入賞作動フラグ格納領域のデータである。そして、前者のデータが後述の「論理積先データ」に対応し、後者のデータが後述の「論理積元データ」に対応する。また、この場合、後述の図136B中に記載のRT作動組み合わせ表示フラグのデータ長(1バイト)のバイト数「1」が後述の「論理積回数」に対応する。   On the other hand, in the AND operation executed in S687 in the below-described pull-in priority acquisition process (see FIG. 134 and FIG. 135 described later), two data to be AND-operated are hit (withdraw) request flag storage areas. And data of a winning action flag storage area. The former data corresponds to “logical product destination data” described later, and the latter data corresponds to “logical product source data” described later. In this case, the number of bytes “1” of the data length (1 byte) of the RT operation combination display flag described in FIG. 136B described later corresponds to the “number of logical products” described later.

まず、メインCPU101は、論理積元データ(例えば、図柄コード格納領域のデータ)を取得する(S661)。次いで、メインCPU101は、論理積元データと論理積先データ(例えば、入賞作動フラグ格納領域のデータ)との論理積演算を行い、その演算結果を論理積先データとして保存する(S662)。   First, the main CPU 101 acquires logical product source data (for example, data in a symbol code storage area) (S661). Next, the main CPU 101 performs a logical product operation on the logical product source data and the logical product destination data (for example, data in the winning operation flag storage area), and stores the calculation result as the logical product destination data (S662).

次いで、メインCPU101は、取得する論理積元データのアドレスを1加算する(S663)。次いで、メインCPU101は、参照する論理積先データのアドレスを1加算する(S664)。   Next, the main CPU 101 adds 1 to the address of the logical product data to be acquired (S663). Next, the main CPU 101 adds 1 to the address of the logical product destination data to be referred to (S664).

次いで、メインCPU101は、論理積回数を1減算する(S665)。次いで、メインCPU101は、論理積回数が「0」であるか否かを判別する(S666)。   Next, the main CPU 101 subtracts 1 from the number of logical products (S665). Next, the main CPU 101 determines whether or not the number of logical products is “0” (S666).

S666において、メインCPU101が、論理積回数が「0」でないと判別したとき(S666がNO判定の場合)、メインCPU101は、処理をS661の処理に戻し、S661以降の処理を繰り返す。一方、S666において、メインCPU101が、論理積回数が「0」であると判別したとき(S666がYES判定の場合)、メインCPU101は、論理積演算処理を終了し、処理を例えば引込優先順位格納処理(図126参照)のS627に移す。   In S666, when the main CPU 101 determines that the number of logical products is not “0” (when S666 is NO), the main CPU 101 returns the process to the process of S661 and repeats the processes after S661. On the other hand, in S666, when the main CPU 101 determines that the number of logical products is “0” (in the case where S666 is YES), the main CPU 101 ends the logical product operation processing and stores the processing, for example, the drawing priority order storage. The process proceeds to S627 in the process (see FIG. 126).

[引込優先順位取得処理]
次に、図134〜図137を参照して、引込優先順位格納処理(図126参照)中のS627で行う引込優先順位取得処理について説明する。なお、図134及び図135は、引込優先順位取得処理の手順を示すフローチャートである。図136Aは、引込優先順位取得処理中の後述のS680〜S683の処理を実行するためのソースプログラムの一例を示す図であり、図136Bは、引込優先順位取得処理中の後述のS686の処理を実行するためのソースプログラムの一例を示す図であり、図136Cは、引込優先順位取得処理中の後述のS687の処理を実行するためのソースプログラムの一例を示す図である。また、図137は、引込優先順位取得処理のソースプログラム上で、実際に参照される引込優先順位テーブルの構成の一例を示す図である。
[Withdrawal priority acquisition processing]
Next, with reference to FIGS. 134 to 137, description will be given of the pull-in priority acquisition process performed in S627 in the pull-in priority storage process (see FIG. 126). FIG. 134 and FIG. 135 are flowcharts showing the procedure of the acquisition priority order acquisition process. FIG. 136A is a diagram showing an example of a source program for executing the processing of S680 to S683, which will be described later, during the pull-in priority acquisition process, and FIG. 136B shows the processing of S686, described later, during the pull-in priority acquisition process. FIG. 136C is a diagram illustrating an example of a source program for executing, and FIG. 136C is a diagram illustrating an example of a source program for executing processing of S687 described later during the pull-in priority acquisition processing. FIG. 137 is a diagram showing an example of the configuration of a pull-in priority table that is actually referred to on the source program of the pull-in priority acquiring process.

まず、メインCPU101は、右リール3R(特定の表示列)のチェック時であるか否かを判別する(S671)。   First, the main CPU 101 determines whether or not the right reel 3R (specific display column) is being checked (S671).

S671において、メインCPU101が、右リール3Rのチェック時でないと判別したとき(S671がNO判定の場合)、メインCPU101は、後述のS674の処理を行う。一方、S671において、メインCPU101が、右リール3Rのチェック時であると判別したとき(S671がYES判定の場合)、メインCPU101は、内部当籤役に係る図柄組合せ(入賞役)に「ANY役」(所定の図柄の組合せ)が含まれるか否かを判別する(S672)。なお、ここでいう「ANY役」とは、少なくとも右リール3Rの停止図柄に関係なく入賞が確定する役(少なくとも右リール3Rの停止図柄が任意の図柄である入賞役)のことをいう。   In S671, when the main CPU 101 determines that it is not at the time of checking the right reel 3R (when S671 is NO), the main CPU 101 performs the process of S674 described later. On the other hand, when the main CPU 101 determines in S671 that the right reel 3R is being checked (when S671 is YES), the main CPU 101 determines “ANY combination” as the symbol combination (winning combination) related to the internal winning combination. It is determined whether or not (predetermined symbol combination) is included (S672). Here, the “ANY combination” refers to a combination in which a winning is determined regardless of at least the stop design of the right reel 3R (a winning combination in which at least the stop design of the right reel 3R is an arbitrary design).

S672において、メインCPU101が、内部当籤役に係る図柄組合せに「ANY役」が含まれないと判別したとき(S672がNO判定の場合)、メインCPU101は、後述のS674の処理を行う。一方、S672において、メインCPU101が、内部当籤役に係る図柄組合せに「ANY役」が含まれると判別したとき(S672がYES判定の場合)、メインCPU101は、入賞作動フラグ格納領域内の「ANY役」に対応する格納領域をマスクする(S673)。具体的には、メインCPU101は、入賞作動フラグ格納領域内の「ANY役」に対応するビットに「1」をセットする。   In S672, when the main CPU 101 determines that “ANY combination” is not included in the symbol combination related to the internal winning combination (when S672 is NO), the main CPU 101 performs the process of S674 described later. On the other hand, in S672, when the main CPU 101 determines that “ANY combination” is included in the symbol combination related to the internal winning combination (when S672 is YES), the main CPU 101 determines “ANY combination” in the winning action flag storage area. The storage area corresponding to “comb” is masked (S673). Specifically, the main CPU 101 sets “1” to a bit corresponding to “ANY combination” in the winning action flag storage area.

S673の処理後、又は、S671或いはS672がNO判定の場合、メインCPU101は、入賞作動フラグ格納領域(図28〜図30参照)のアドレスとして、その最後尾の格納領域のアドレスに「1」を加算したアドレスをセットし、停止禁止データをセットし、入賞作動フラグデータ長(入賞作動フラグ格納領域のデータ長:本実施形態では、12バイト)をセットする(S674)。次いで、メインCPU101は、ストックボタン作動カウンタの値、及び、ストップボタン作動状態を取得する(S675)。なお、ストップボタン作動カウンタは、停止操作が検出されているストップボタンの数を管理するためのカウンタである。また、ストップボタン作動状態は、作動ストップボタン格納領域(図33参照)を参照することにより取得される。   After the process of S673, or when S671 or S672 is NO, the main CPU 101 sets “1” as the address of the last storage area as the address of the winning action flag storage area (see FIGS. 28 to 30). The added address is set, stop prohibition data is set, and a winning action flag data length (data length of the winning action flag storage area: 12 bytes in this embodiment) is set (S674). Next, the main CPU 101 acquires the value of the stock button operation counter and the stop button operation state (S675). The stop button operation counter is a counter for managing the number of stop buttons for which a stop operation has been detected. Further, the stop button operation state is acquired by referring to the operation stop button storage area (see FIG. 33).

次いで、メインCPU101は、セットされている入賞作動フラグ格納領域のアドレスを1減算(−1更新)する(S676)。次いで、メインCPU101は、セットされている入賞作動フラグ格納領域とそれに対応する当り要求フラグ格納領域(図28〜図30参照)とから当り要求フラグデータを生成し、該生成された当り要求フラグデータに基づいて禁止入賞作動位置を生成する(S677)。   Next, the main CPU 101 subtracts 1 (-1 update) the address of the set winning operation flag storage area (S676). Next, the main CPU 101 generates winning request flag data from the set winning operation flag storage area and the corresponding winning request flag storage area (see FIGS. 28 to 30), and the generated winning request flag data. The prohibited winning action position is generated based on (S677).

次いで、メインCPU101は、停止操作位置が禁止入賞作動位置であるか否かを判別する(S678)。   Next, the main CPU 101 determines whether or not the stop operation position is a prohibited winning action position (S678).

S678において、メインCPU101が、停止操作位置が禁止入賞作動位置でないと判別したとき(S678がNO判定の場合)、メインCPU101は、後述のS684の処理を行う。一方、S678において、メインCPU101が、停止操作位置が禁止入賞作動位置であると判別したとき(S678がYES判定の場合)、メインCPU101は、ストップボタン作動カウンタの値が第3停止の値であるか否かを判別する(S679)。   In S678, when the main CPU 101 determines that the stop operation position is not the prohibited winning action position (when S678 is NO), the main CPU 101 performs a process of S684 described later. On the other hand, when the main CPU 101 determines in S678 that the stop operation position is the prohibited winning operation position (when S678 is YES), the main CPU 101 has the value of the stop button operation counter being the value of the third stop. Whether or not (S679).

S679において、メインCPU101が、ストップボタン作動カウンタの値が第3停止の値であると判別したとき(S679がYES判定の場合)、メインCPU101は、後述のS705の処理を行う。一方、S679において、メインCPU101が、ストップボタン作動カウンタの値が第3停止の値でないと判別したとき(S679がNO判定の場合)、メインCPU101は、ストップボタン作動カウンタの値が第2停止の値であるか否かを判別する(S680)。   In S679, when the main CPU 101 determines that the value of the stop button operation counter is the value of the third stop (when S679 is YES), the main CPU 101 performs a process of S705 described later. On the other hand, when the main CPU 101 determines in S679 that the value of the stop button operation counter is not the value of the third stop (when S679 is NO), the main CPU 101 determines that the value of the stop button operation counter is the second stop. Whether it is a value or not is discriminated (S680).

S680において、メインCPU101が、ストップボタン作動カウンタの値が第2停止の値でないと判別したとき(S680がNO判定の場合)、メインCPU101は、後述のS684の処理を行う。一方、S680において、メインCPU101が、ストップボタン作動カウンタの値が第2停止の値であると判別したとき(S680がYES判定の場合)、メインCPU101は、右リール3Rの停止後であるか否かを判別する(S681)。   In S680, when the main CPU 101 determines that the value of the stop button operation counter is not the second stop value (when S680 is NO), the main CPU 101 performs the process of S684 described later. On the other hand, when the main CPU 101 determines in S680 that the value of the stop button operation counter is the second stop value (when S680 is YES), the main CPU 101 determines whether or not the right reel 3R has stopped. Is discriminated (S681).

S681において、メインCPU101が、右リール3Rの停止後であると判別したとき(S681がYES判定の場合)、メインCPU101は、後述のS684の処理を行う。一方、S681において、メインCPU101が、右リール3Rの停止後でないと判別したとき(S681がNO判定の場合)、メインCPU101は、当り要求フラグが「ANY役」の干渉を受ける可能性があるフラグでないか否か(内部当籤役に係る図柄組合せ(入賞役)に「ANY役」が含まれないか否か)を判別する(S682)。   When the main CPU 101 determines in S681 that the right reel 3R has been stopped (when S681 is YES), the main CPU 101 performs a process of S684 described later. On the other hand, when the main CPU 101 determines in S681 that the right reel 3R has not been stopped (NO in S681), the main CPU 101 determines that the hit request flag may be subject to interference “ANY role”. Or not (whether or not “ANY combination” is included in the symbol combination (winning combination) related to the internal winning combination) (S682).

S682において、メインCPU101が、当り要求フラグが「ANY役」の干渉を受ける可能性があるフラグでないと判別したとき(S682がYES判定の場合)、メインCPU101は、後述のS684の処理を行う。一方、S682において、メインCPU101が、当り要求フラグが「ANY役」の干渉を受ける可能性があるフラグであると判別したとき(S682がNO判定の場合)、メインCPU101は、現チェックが「ANY役」を含む当り要求フラグのチェック時であるか否かを判別する(S683)。   In S682, when the main CPU 101 determines that the hit request flag is not a flag that may receive the “ANY role” interference (YES in S682), the main CPU 101 performs the process of S684 described later. On the other hand, in S682, when the main CPU 101 determines that the hit request flag is a flag that may be subject to interference of “ANY role” (when S682 is NO), the main CPU 101 determines that the current check is “ANY”. It is determined whether or not it is time to check the hit request flag including “combination” (S683).

S683において、メインCPU101が、現チェックが「ANY役」を含む当り要求フラグのチェック時であると判別したとき(S683がYES判定の場合)、メインCPU101は、後述のS705の処理を行う。   In S683, when the main CPU 101 determines that the current check is a check of the hit request flag including “ANY role” (when S683 is YES), the main CPU 101 performs a process of S705 described later.

一方、S683において、メインCPU101が、現チェックが「ANY役」を含む当り要求フラグのチェック時でないと判別したとき(S683がNO判定の場合)、S678或いはS680がNO判定の場合、又は、S681或いはS682がYES判定の場合、メインCPU101は、入賞作動フラグデータ長を1減算する(S684)。次いで、メインCPU101は、入賞作動フラグデータ長が「0」であるか否かを判別する(S685)。   On the other hand, when the main CPU 101 determines in S683 that the current check is not at the time of checking the hit request flag including “ANY role” (S683 is NO), S678 or S680 is NO, or S681. Alternatively, when S682 is YES, the main CPU 101 subtracts 1 from the winning operation flag data length (S684). Next, the main CPU 101 determines whether or not the winning action flag data length is “0” (S685).

S685において、メインCPU101が、入賞作動フラグデータ長が「0」でないと判別したとき(S685がNO判定の場合)、メインCPU101は、処理をS676の処理に戻し、S676以降の処理を繰り返す。   In S685, when the main CPU 101 determines that the winning action flag data length is not “0” (when S685 is NO), the main CPU 101 returns the process to the process of S676 and repeats the processes after S676.

一方、S685において、メインCPU101が、入賞作動フラグデータ長が「0」であると判別したとき(S685がYES判定の場合)、メインCPU101は、停止制御用引込要求フラグ設定処理を行う(S686)。この処理は、メインCPU101により、図136Bのソースプログラムで規定されている各処理が順次実行されることにより行われる。それゆえ、この処理の中では、図133で説明した論理積演算処理が行われる。なお、S686の処理内で実行される論理積演算処理では、上述のように、当り(引込)要求フラグ格納領域のデータが「論理積先データ」にセットされ、入賞作動フラグ格納領域のデータが「論理積元データ」にセットされ、「論理積回数」には、RT作動組み合わせ表示フラグのデータ長(1バイト)のバイト数「1」がセットされる。RT作動組み合わせ表示フラグは、入賞作動フラグ格納領域において、RT移行に係る図柄組合せが規定された格納領域のことであり、本実施形態では、図28〜図30に示すように格納領域11のみとなる。   On the other hand, when the main CPU 101 determines in S685 that the winning action flag data length is “0” (when S685 is YES), the main CPU 101 performs a stop control pull-in request flag setting process (S686). . This process is performed by the main CPU 101 sequentially executing each process defined by the source program in FIG. 136B. Therefore, in this process, the AND operation process described with reference to FIG. 133 is performed. In the logical product calculation process executed in the process of S686, as described above, the data in the winning (withdrawal) request flag storage area is set to “logical product destination data”, and the data in the winning action flag storage area is In the “logical product source data”, the number of bytes “1” of the data length (1 byte) of the RT operation combination display flag is set in the “logical product number”. The RT action combination display flag is a storage area in which a symbol combination related to the RT transition is defined in the winning action flag storage area. In the present embodiment, only the storage area 11 as shown in FIGS. Become.

次いで、メインCPU101は、引込優先順位テーブルアドレス格納領域を参照して、引込優先順位テーブルを取得する(S687)。この処理は、メインCPU101により、図136Cのソースプログラムで規定されている各処理が順次実行されることにより行われる。それゆえ、この処理では、現在セットされているアドレスに、引込優先順位データの初期値「1(001H)」が設定されるとともに、図137に示す、先頭アドレスが「dPLVLTB00」〜「dPLVLTB05」のいずれかとなるブロックに格納された引込優先順位テーブルが取得される。なお、図137に示す、先頭アドレスが「dPLVLTB00」〜「dPLVLTB05」となるブロックに格納された引込優先順位テーブルは、それぞれ、図27に記載の引込優先順位テーブル番号「00」〜「05」の引込優先順位テーブルに対応する。   Next, the main CPU 101 refers to the pull-in priority table address storage area and acquires the pull-in priority table (S687). This process is performed by the main CPU 101 sequentially executing each process defined by the source program in FIG. 136C. Therefore, in this process, the initial value “1 (001H)” of the pull-in priority data is set to the currently set address, and the top addresses shown in FIG. 137 are “dPLVLTB00” to “dPLVLTB05”. The pull-in priority table stored in one of the blocks is acquired. Note that the pull-in priority table stored in the blocks whose head addresses are “dPLVLTB00” to “dPLVLTB05” shown in FIG. 137 are the pull-in priority table numbers “00” to “05” described in FIG. 27, respectively. Corresponds to the pull-in priority table.

次いで、メインCPU101は、現在セットされているアドレスに格納されている引込優先順位テーブルのデータが、エンドコード(000H)であるか否かを判別する(S688)。   Next, the main CPU 101 determines whether or not the data in the pull-in priority table stored at the currently set address is an end code (000H) (S688).

S688において、メインCPU101が、現在セットされているアドレスに格納されている引込優先順位テーブルのデータが、エンドコードであると判別したとき(S688がYES判定の場合)、メインCPU101は、後述のS705の処理を行う。一方、S688において、メインCPU101が、現在セットされているアドレスに格納されている引込優先順位テーブルのデータが、エンドコードでないと判別したとき(S688がNO判定の場合)、メインCPU101は、入賞作動フラグ格納領域をセットする(S689)。   In S688, when the main CPU 101 determines that the data in the pull-in priority order table stored at the currently set address is an end code (when S688 is YES), the main CPU 101 determines that S705 to be described later. Perform the process. On the other hand, when the main CPU 101 determines in S688 that the data in the drawing priority table stored at the currently set address is not an end code (when S688 is NO), the main CPU 101 A flag storage area is set (S689).

次いで、メインCPU101は、現在セットされているアドレスに基づいて、引込優先順位テーブルから引込優先順位データを取得する(S690)。次いで、メインCPU101は、引込優先順位テーブルのブロックカウンタをセットする(S691)。本実施形態では、この処理において、メインCPU101は、引込優先順位テーブルのブロックカウンタの値に「2」をセットする。   Next, the main CPU 101 acquires pull-in priority data from the pull-in priority table based on the currently set address (S690). Next, the main CPU 101 sets a block counter in the pull-in priority table (S691). In this embodiment, in this process, the main CPU 101 sets “2” to the value of the block counter in the pull-in priority table.

次いで、メインCPU101は、引込優先順位テーブルのチェック回数をセットし、参照する引込優先順位テーブルのアドレスを1加算(+1更新)する(S692)。本実施形態では、この処理において、メインCPU101は、引込優先順位テーブルのチェック回数に「8」(図137に示す引込優先順位テーブルに規定されているチェックデータのビット数)をセットする。   Next, the main CPU 101 sets the number of checks in the pull-in priority table, and adds 1 (+1 update) to the address of the pull-in priority table to be referred to (S692). In the present embodiment, in this processing, the main CPU 101 sets “8” (the number of bits of check data defined in the pull-in priority table shown in FIG. 137) as the number of checks in the pull-in priority table.

次いで、メインCPU101は、更新された引込優先順位テーブルのアドレスに基づいて、チェックデータ(図137参照)を取得し、チェックデータからチェックビットを抽出する(S693)。なお、本実施形態では、ここで抽出するチェックビットは、チェックデータのビット0に対応する。例えば、S690の処理において、先頭アドレスが「dPLVLTB00」であるブロックに規定された引込優先順位テーブルから引込優先順位データ「03EH」が取得された場合、S693の処理では、チェックデータとして「10001000B」が取得され、チェックビットの値として「0」が抽出される。   Next, the main CPU 101 acquires check data (see FIG. 137) based on the updated address of the drawing priority table, and extracts check bits from the check data (S693). In this embodiment, the check bit extracted here corresponds to bit 0 of the check data. For example, in the process of S690, when the pull-in priority data “03EH” is acquired from the pull-in priority data table specified for the block whose head address is “dPLVLTB00”, “10001000B” is used as the check data in the process of S693. Acquired and “0” is extracted as the value of the check bit.

次いで、メインCPU101は、抽出されたチェックビットの値が「1」であるか否かを判別する(S694)。   Next, the main CPU 101 determines whether or not the value of the extracted check bit is “1” (S694).

S694において、メインCPU101が、抽出されたチェックビットの値が「1」でないと判別したとき(S694がNO判定の場合)、メインCPU101は、後述のS699の処理を行う。一方、S694において、メインCPU101が、抽出されたチェックビットの値が「1」であると判別したとき(S694がYES判定の場合)、メインCPU101は、参照する引込優先順位テーブルのアドレスを1加算(+1更新)し、更新後のアドレスに基づいて、引込優先順位テーブルから判定データ(図137中の「フラグ判定データ」)を取得する(S695)。   In S694, when the main CPU 101 determines that the value of the extracted check bit is not “1” (when S694 is NO), the main CPU 101 performs the process of S699 described later. On the other hand, when the main CPU 101 determines in S694 that the value of the extracted check bit is “1” (when S694 is YES), the main CPU 101 adds 1 to the address of the pull-in priority table to be referenced. (+1 update), and based on the updated address, determination data (“flag determination data” in FIG. 137) is acquired from the pull-in priority table (S695).

次いで、メインCPU101は、S695で取得した判定データに基づいて、現在取得されている入賞作動フラグデータが判定対象であるか否かを判別する(S696)。この処理では、メインCPU101は、現在取得されている入賞作動フラグデータと、判定データとを比較し、前者が後者に対応するものである否かを判定し、前者が後者に対応するものである場合には、現在取得されている入賞作動フラグデータが判定対象であると判定する。   Next, the main CPU 101 determines based on the determination data acquired in S695 whether or not the currently acquired winning action flag data is a determination target (S696). In this process, the main CPU 101 compares the currently acquired winning action flag data with the determination data, determines whether or not the former corresponds to the latter, and the former corresponds to the latter. In this case, it is determined that the currently acquired winning action flag data is a determination target.

S696において、メインCPU101が、入賞作動フラグデータが判定対象でないと判別したとき(S696がNO判定の場合)、メインCPU101は、後述のS699の処理を行う。一方、S696において、メインCPU101が、入賞作動フラグデータが判定対象であると判別したとき(S696がYES判定の場合)、メインCPU101は、引込優先順位データの更新処理を行う(S697)。この処理では、メインCPU101は、S697で取得した判定データに対応付けられた引込優先順位データで、現在セットされている引込優先順位データを更新(上書き)する。   In S696, when the main CPU 101 determines that the winning action flag data is not a determination target (when S696 is NO), the main CPU 101 performs a process of S699 described later. On the other hand, when the main CPU 101 determines in S696 that the winning operation flag data is the determination target (when S696 is YES), the main CPU 101 performs the update processing of the drawing priority data (S697). In this process, the main CPU 101 updates (overwrites) the currently set pull-in priority data with the pull-in priority data associated with the determination data acquired in S697.

次いで、メインCPU101は、チェックデータの更新処理を行う(S698)。この処理では、メインCPU101は、チェックデータを1ビットだけ右方向(ビット7からビット0に向かう方向)にシフトする。なお、この処理において、シフト後のチェックデータのビット7には、「0」がセットされる。   Next, the main CPU 101 performs check data update processing (S698). In this process, the main CPU 101 shifts the check data rightward by 1 bit (in the direction from bit 7 to bit 0). In this process, “0” is set in bit 7 of the check data after the shift.

S698の処理後、又は、S694或いはS696がNO判定の場合、メインCPU101は、チェックデータにチェック対象のビット(「1」がセットされているビット)があるか否かを判別する(S699)。   After the processing of S698, or when S694 or S696 is NO, the main CPU 101 determines whether or not there is a bit to be checked (bit in which “1” is set) in the check data (S699).

S699において、メインCPU101が、チェックデータにチェック対象のビットがないと判別したとき(S699がNO判定の場合)、メインCPU101は、後述のS702の処理を行う。一方、S699において、メインCPU101が、チェックデータにチェック対象のビットがあると判別したとき(S699がYES判定の場合)、メインCPU101は、チェックする入賞作動フラグ格納領域のアドレスを1加算(+1更新)し、チェック回数を1減算する(S700)。   In S699, when the main CPU 101 determines that there is no check target bit in the check data (when S699 is NO), the main CPU 101 performs a process of S702 described later. On the other hand, when the main CPU 101 determines in S699 that there is a bit to be checked in the check data (when S699 is YES), the main CPU 101 adds 1 to the address of the winning action flag storage area to be checked (+1 update) And 1 is subtracted from the number of checks (S700).

次いで、メインCPU101は、チェック回数が「0」であるか否かを判別する(S701)。S701において、メインCPU101が、チェック回数が「0」でないと判別したとき(S701がNO判定の場合)、メインCPU101は、処理をS698の処理に戻し、S698以降の処理を繰り返す。   Next, the main CPU 101 determines whether or not the number of checks is “0” (S701). In S701, when the main CPU 101 determines that the number of checks is not “0” (when S701 is NO), the main CPU 101 returns the process to the process of S698 and repeats the processes after S698.

一方、S701において、メインCPU101が、チェック回数が「0」であると判別したとき(S701がYES判定の場合)、メインCPU101は、現在参照している入賞作動フラグ格納領域のアドレスにチェック回数の初期値「8」を加算して入賞作動フラグ格納領域のアドレスを更新し、ブロックカウンタの値を1減算する(S702)。次いで、メインCPU101は、ブロックカウンタの値が「0」であるか否かを判別する(S703)。   On the other hand, when the main CPU 101 determines in S701 that the number of checks is “0” (in the case where S701 is YES), the main CPU 101 sets the number of checks in the address of the winning action flag storage area that is currently referenced. The initial value “8” is added to update the address of the winning action flag storage area, and the value of the block counter is decremented by 1 (S702). Next, the main CPU 101 determines whether or not the value of the block counter is “0” (S703).

S703において、メインCPU101が、ブロックカウンタの値が「0」でないと判別したとき(S703がNO判定の場合)、メインCPU101は、処理をS692の処理に戻し、S692以降の処理を繰り返す。   In S703, when the main CPU 101 determines that the value of the block counter is not “0” (when S703 is NO), the main CPU 101 returns the process to the process of S692 and repeats the processes after S692.

一方、S703において、メインCPU101が、ブロックカウンタの値が「0」であると判別したとき(S703がYES判定の場合)、メインCPU101は、参照する引込優先順位テーブルのアドレスを1加算(+1更新)する(S704)。例えば、現在参照している引込優先順位テーブルが、先頭アドレスが「dPLVLTB00」であるブロックに規定された引込優先順位テーブルである場合、この処理により、参照する引込優先順位テーブルが、先頭アドレスが「dPLVLTB01」であるブロックに規定された引込優先順位テーブルに変更される。そして、S704の処理後、メインCPU101は、処理をS688の処理に戻し、S688以降の処理を繰り返す。   On the other hand, in S703, when the main CPU 101 determines that the value of the block counter is “0” (when S703 is YES), the main CPU 101 adds 1 to the address of the pull-in priority table to be referenced (+1 update). (S704). For example, when the pull-in priority table currently being referred to is a pull-in priority table defined for a block whose head address is “dPLVLTB00”, the pull-in priority table to be referred to has a leading address “ It is changed to the pull-in priority table defined for the block “dPLVLTB01”. After the process of S704, the main CPU 101 returns the process to the process of S688, and repeats the processes after S688.

ここで再度、S679、S683又はS688の処理に戻って、S679、S683又はS688がYES判定の場合、メインCPU101は、この時点でセットされている引込順位データを、最終的な引込優先順位データとしてセットする(S705)。なお、S679又はS683がYES判定の場合、メインCPU101は、最終的な引込優先順位データとして「0(00H)」をセットする。この場合、引込優先順位データ「0(00H)」にはエンドコードが割り付けられているので、引込データ無し(停止禁止)がセットされる。そして、S705の処理後、メインCPU101は、引込優先順位取得処理を終了し、処理を引込優先順位格納処理(図126参照)のS628に移す。   Here, returning to the processing of S679, S683, or S688 again, if S679, S683, or S688 is YES, the main CPU 101 uses the pulling order data set at this time as the final pulling priority data. Set (S705). If S679 or S683 is YES, the main CPU 101 sets “0 (00H)” as final pull-in priority data. In this case, since the end code is assigned to the pull-in priority data “0 (00H)”, no pull-in data (stop prohibition) is set. After the process of S705, the main CPU 101 ends the pull-in priority order acquisition process, and moves the process to S628 in the pull-in priority order storing process (see FIG. 126).

本実施形態では、上述のようにして引込優先順位取得処理が行われる。なお、上述した引込優先順位取得処理中のS680〜S683の「ANY役」の引込優先対応処理は、メインCPU101が、図136Aのソースプログラムで規定されている各ソースコードを順次実行することにより行われる。その中で、例えば、S683の判定処理は、ソースプログラム上において、「JCP」命令(所定の判定命令)により実行される。なお、「JCP」命令は、比較命令相当の動作を実行する命令であり、メインCPU101専用命令コードである。   In the present embodiment, the pull-in priority acquisition process is performed as described above. Note that the “ANY role” pull-in priority handling process of S680 to S683 during the pull-in priority acquisition process described above is performed by the main CPU 101 sequentially executing each source code defined in the source program of FIG. 136A. Is called. Among them, for example, the determination process of S683 is executed by a “JCP” instruction (predetermined determination instruction) on the source program. The “JCP” instruction is an instruction for executing an operation equivalent to a comparison instruction, and is a dedicated instruction code for the main CPU 101.

ソースプログラム上において、例えば、ソースコード「JCP cc,A,n,e」が実行されると、Aレジスタの内容(格納データ)と、整数nとを比較し、その比較結果が、ccの条件となれば、処理をeで指定されるアドレスにジャンプさせる。なお、「JCP」命令の「ccの条件」には、フラグ・レジスタF内のキャリーフラグの状態及びゼロフラグの状態の一方が指定される(図11参照)。例えば、ccに「C」が指定されていれば、ccの条件はキャリーフラグが「1」(オン状態)であることを意味し、ccに「NC」が指定されていれば、ccの条件はキャリーフラグが「0」(オフ状態)であることを意味する。また、例えば、ccに「Z」が指定されていれば、ccの条件はゼロフラグが「1」(オン状態)であることを意味し、ccに「NZ」が指定されていれば、ccの条件はゼロフラグが「0」(オフ状態)であることを意味する。   For example, when the source code “JCP cc, A, n, e” is executed on the source program, the contents (stored data) of the A register are compared with the integer n, and the comparison result is the condition of cc. Then, the process is jumped to the address designated by e. In the “cc condition” of the “JCP” instruction, one of a carry flag state and a zero flag state in the flag register F is designated (see FIG. 11). For example, if “C” is specified for cc, the condition of cc means that the carry flag is “1” (ON state), and if “NC” is specified for cc, the condition of cc Means that the carry flag is “0” (off state). For example, if “Z” is specified for cc, the condition of cc means that the zero flag is “1” (ON state), and if “NZ” is specified for cc, The condition means that the zero flag is “0” (off state).

「ANY役」の引込優先対応処理のソースプログラム上において、図136Aに示すように、「JCP」命令を用いた場合、アドレス設定に係る命令を省略することができる(アドレス設定に係る命令を別途設ける必要がなくなる)ので、「ANY役」の引込優先対応処理の処理効率を高めることができるとともに、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。   When the “JCP” instruction is used as shown in FIG. 136A on the source program of the “ANY role” pull-in priority handling process, the instruction relating to the address setting can be omitted (the instruction relating to the address setting is separately provided). Therefore, the processing efficiency of the “ANY role” pull-in priority handling process can be increased, and the capacity of the source program (the capacity of the main ROM 102) can be reduced.

また、上述した引込優先順位取得処理中のS686の停止制御用引込要求フラグ設定処理は、メインCPU101が、図136Bのソースプログラムで規定されている各ソースコードを順次実行することにより行われる。S686の停止制御用引込要求フラグ設定処理では、図136Bに示すように、メインCPU101専用命令コードである、Qレジスタ(拡張レジスタ)を用いてアドレス指定を行う「LDQ」命令、及び、「CALLF」命令が利用される。   Further, the stop control pull-in request flag setting process of S686 during the pull-in priority acquisition process described above is performed by the main CPU 101 sequentially executing each source code defined by the source program in FIG. 136B. In the stop control pull-in request flag setting process in S686, as shown in FIG. 136B, an “LDQ” instruction for specifying an address using the Q register (extension register), which is a dedicated instruction code for the main CPU 101, and “CALLF” Instructions are used.

それゆえ、S686の停止制御用引込要求フラグ設定処理において、Qレジスタ(拡張レジスタ)を用いた「LDQ」命令を用いることにより、直値により、メインROM102、メインRAM103やメモリーマップI/Oにアクセスすることができる。この場合、ソースプログラム上において、アドレス設定に係る命令を省略することができ、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。また、「CALLF」命令は、上述のように、2バイトの命令コードである。それゆえ、停止制御用引込要求フラグ設定処理において、これらのメインCPU101専用命令コードを使用することにより、処理の効率化を図ることができ、限られたメインRAM103の容量を有効活用することができる。   Therefore, by using the “LDQ” instruction using the Q register (extension register) in the stop request pull-in request flag setting process in S686, the main ROM 102, the main RAM 103, and the memory map I / O are accessed by direct values. can do. In this case, an instruction relating to address setting can be omitted in the source program, and the capacity of the source program (usage capacity of the main ROM 102) can be reduced. The “CALLF” instruction is a 2-byte instruction code as described above. Therefore, by using these instruction codes dedicated to the main CPU 101 in the stop control pull-in request flag setting process, the processing efficiency can be improved, and the limited capacity of the main RAM 103 can be effectively utilized. .

さらに、本実施形態では、優先引込順位取得処理中のS686の停止制御用引込要求フラグ設定処理において、「CALLF」命令で指定するジャンプ先の論理積演算処理のアドレス「SB_DAND_00」は、上記図126で説明した引込優先順位格納処理中のS626の論理積演算処理において「CALLF」命令で指定するジャンプ先のアドレスと同じである(図127参照)。すなわち、本実施形態では、優先引込順位取得処理中のS686の停止制御用引込要求フラグ設定処理で行う論理積演算処理を実行するためのソースプログラムが、引込優先順位格納処理中のS626で行う論理積演算処理を実行するためのソースプログラムと同じであり、S686及びS626の両処理において、論理積演算処理のソースプログラムが共有化(モジュール化)されている。この場合、S686及びS626の両処理において、それぞれ別個に論理積演算処理のソースプログラムを設ける必要が無くなるので、その分、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることが可能になる。   Furthermore, in the present embodiment, in the stop request pull-in request flag setting process in S686 during the priority pull-in order acquisition process, the jump destination logical product operation process address “SB_DAND_00” specified by the “CALLF” instruction is the above-described FIG. This is the same as the jump destination address specified by the “CALLF” instruction in the logical product operation process of S626 during the pull-in priority storage process described in (1). That is, in the present embodiment, the source program for executing the AND operation performed in the stop request pull-in request flag setting process in S686 during the priority pull-in order acquisition process is the logic performed in S626 during the pull-in priority storage process. It is the same as the source program for executing the product operation process, and the source program for the AND operation process is shared (modularized) in both processes of S686 and S626. In this case, since it is not necessary to separately provide a source program for the logical product operation process in both the processes of S686 and S626, the capacity of the source program (the capacity of the main ROM 102) can be reduced accordingly. As a result, in the present embodiment, it is possible to secure (increase) the free space in the main ROM 102, and it is possible to improve the gameability by utilizing the increased free space.

また、上述した引込優先順位取得処理中のS687の引込優先順位テーブル(図137参照)の取得処理は、メインCPU101が、図136Cのソースプログラムで規定されている各ソースコードを順次実行することにより行われる。そして、S687の引込優先順位テーブルの取得処理では、図136Cに示すように、メインCPU101専用命令コードである、Qレジスタ(拡張レジスタ)を用いてアドレス指定を行う「LDQ」命令が利用される。   In addition, the acquisition processing of the acquisition priority table (see FIG. 137) in S687 during the above-described acquisition priority acquisition processing is performed by the main CPU 101 sequentially executing each source code defined in the source program of FIG. 136C. Done. Then, in the acquisition processing of the pull-in priority order table in S687, as shown in FIG. 136C, an “LDQ” instruction that performs address designation using the Q register (extended register), which is a main CPU 101 dedicated instruction code, is used.

それゆえ、S687の引込優先順位テーブルの取得処理においても、「LDQ」命令の使用により、ソースプログラム上において、アドレス設定に係る命令を省略することができる。その結果、引込優先順位テーブルの取得処理の効率化を図ることができるとともに、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。   Therefore, even in the acquisition processing of the pull-in priority table in S687, an instruction relating to address setting can be omitted on the source program by using the “LDQ” instruction. As a result, it is possible to increase the efficiency of the acquisition priority table acquisition process and reduce the capacity of the source program (the capacity of the main ROM 102).

上述のように、本実施形態の優先引込順位取得処理中の上記各種処理では、上述したメインCPU101専用の各種命令コードが適宜用いられ、対応する処理の効率化及びソースプログラムの容量の削減を実現している。その結果、本実施形態では、主制御回路90のプログラム処理速度の効率化と容量の削減とを図ることができ、削減した容量に対応する空き領域を活用して、遊技性を高めることが可能となる。   As described above, in the various processes during the priority pull-in order acquisition process of the present embodiment, the above-described various instruction codes dedicated to the main CPU 101 are used as appropriate, realizing the efficiency of the corresponding process and the reduction in the capacity of the source program. doing. As a result, in this embodiment, the efficiency of the program processing of the main control circuit 90 and the reduction of the capacity can be achieved, and it is possible to improve the gameability by utilizing the free space corresponding to the reduced capacity. It becomes.

[リール停止制御処理]
次に、図138〜図140を参照して、メインフロー(図82参照)中のS213で行うリール停止制御処理について説明する。なお、図138は、リール停止制御処理の手順を示すフローチャートである。図139は、リール停止制御処理中の後述のS711〜S716の処理を実行するためのソースプログラムの一例を示す図であり、図140は、リール停止制御処理中の後述のS726の処理を実行するためのソースプログラムの一例を示す図である。
[Reel stop control process]
Next, the reel stop control process performed in S213 in the main flow (see FIG. 82) will be described with reference to FIGS. FIG. 138 is a flowchart showing the reel stop control process. FIG. 139 is a diagram illustrating an example of a source program for executing processes of S711 to S716 described later during the reel stop control process, and FIG. 140 executes a process of S726 described later during the reel stop control process. It is a figure which shows an example of the source program for this.

まず、メインCPU101は、リール停止可能信号OFF処理を行う(S711)。この処理では、メインCPU101は、主に、リール停止可能信号OFFデータのポート出力処理を行う。また、この処理は、メインRAM103の規定外作業領域を使用して行われる。なお、リール停止可能信号OFF処理の詳細については、後述の図141を参照しながら後で説明する。   First, the main CPU 101 performs a reel stop possible signal OFF process (S711). In this process, the main CPU 101 mainly performs a port output process of the reel stop possible signal OFF data. Further, this process is performed using an unspecified work area in the main RAM 103. Details of the reel stop enable signal OFF process will be described later with reference to FIG. 141 described later.

次いで、メインCPU101は、全リールの回転速度が所定の一定速度に到達したか否か(「定速」になったか否か)を判別する(S712)。S712において、メインCPU101が、全リールの回転速度が「定速」になっていないと判別したとき(S712がNO判定の場合)、メインCPU101は、S712の処理を繰り返す。   Next, the main CPU 101 determines whether or not the rotation speeds of all the reels have reached a predetermined constant speed (whether or not it has become “constant speed”) (S712). In S712, when the main CPU 101 determines that the rotation speeds of all the reels are not “constant speed” (when S712 is NO), the main CPU 101 repeats the process of S712.

一方、S712において、メインCPU101が、全リールの回転速度が「定速」になったと判別したとき(S712がYES判定の場合)、メインCPU101は、リール停止可能信号ON処理を行う(S713)。この処理では、メインCPU101は、主に、リール停止可能信号ONデータのポート出力処理を行う。また、この処理は、メインRAM103の規定外作業領域を使用して行われる。なお、リール停止可能信号ON処理の詳細については、後述の図142を参照しながら後で説明する。   On the other hand, when the main CPU 101 determines in S712 that the rotation speeds of all the reels have become “constant speed” (when S712 is YES), the main CPU 101 performs a reel stop enable signal ON process (S713). In this processing, the main CPU 101 mainly performs port output processing of the reel stop enable signal ON data. Further, this process is performed using an unspecified work area in the main RAM 103. Details of the reel stop enable signal ON process will be described later with reference to FIG. 142 described later.

次いで、メインCPU101は、有効なストップボタンが押されたか否かを判別する(S714)。   Next, the main CPU 101 determines whether or not a valid stop button has been pressed (S714).

S714において、メインCPU101が、有効なストップボタンが押されていないと判別したとき(S714がNO判定の場合)、メインCPU101は、処理をS713の処理に戻し、S713以降の処理を繰り返す。一方、S714において、メインCPU101が、有効なストップボタンが押されたと判別したとき(S714がYES判定の場合)、メインCPU101は、作動ストップボタン格納領域(図33参照)を更新し、ストップボタン未作動カウンタの値を1減算する(S715)。   When the main CPU 101 determines in S714 that a valid stop button has not been pressed (in the case where S714 is NO), the main CPU 101 returns the process to the process of S713 and repeats the processes after S713. On the other hand, when the main CPU 101 determines in S714 that a valid stop button has been pressed (in the case where S714 is YES), the main CPU 101 updates the operation stop button storage area (see FIG. 33), and the stop button has not been pressed. The value of the operation counter is decremented by 1 (S715).

次いで、メインCPU101は、作動ストップボタンから検索対象リールを決定する(S716)。また、この処理では、検索対象リールのリール制御管理情報が格納される回胴制御データ格納領域のアドレス(先頭アドレス)セット処理も行われる(図139中のソースコード「LDQ IX,wR1_CTRL−(wR2_CTRL−wR1_CTRL)」参照)。   Next, the main CPU 101 determines a search target reel from the operation stop button (S716). In addition, in this process, an address (head address) setting process of the spinning control data storage area in which the reel control management information of the search target reel is stored is also performed (source code “LDQ IX, wR1_CTRL− (wR2_CTRL in FIG. 139) -WR1_CTRL) ").

次いで、メインCPU101は、リール停止可能信号OFF処理を行う(S717)。この処理は、上記S711と同様に、メインRAM103の規定外作業領域を使用して行われる。なお、リール停止可能信号OFF処理の詳細については、後述の図141を参照しながら後で説明する。次いで、メインCPU101は、図柄カウンタの値に基づいて停止開始位置をメインRAM103に格納する(S718)。   Next, the main CPU 101 performs a reel stop possible signal OFF process (S717). This process is performed using an unspecified work area of the main RAM 103, as in S711. Details of the reel stop enable signal OFF process will be described later with reference to FIG. 141 described later. Next, the main CPU 101 stores the stop start position in the main RAM 103 based on the value of the symbol counter (S718).

次いで、メインCPU101は、リール停止選択処理を行う(S719)。詳細な説明は省略するが、この処理では、メインCPU101は、滑り駒数の選択処理を行う。   Next, the main CPU 101 performs reel stop selection processing (S719). Although a detailed description is omitted, in this process, the main CPU 101 performs the number of sliding pieces selection process.

次いで、メインCPU101は、停止開始位置と、S719で決定された滑り駒数とに基づいて停止予定位置を決定し、該決定した停止予定位置をメインRAM103に格納する(S720)。この処理では、メインCPU101は、停止開始位置に滑り駒数を加算し、その加算結果を停止予定位置とする。   Next, the main CPU 101 determines a planned stop position based on the stop start position and the number of sliding pieces determined in S719, and stores the determined planned stop position in the main RAM 103 (S720). In this process, the main CPU 101 adds the number of sliding frames to the stop start position, and sets the addition result as the planned stop position.

次いで、メインCPU101は、図柄コード格納処理を実行する(S721)。この処理では、停止予定位置に対応する図柄コードが図柄コード格納領域に格納される。次いで、メインCPU101は、制御対象のリールが最終停止(第3停止)のリールであるか否かを判別する(S722)。この処理では、メインCPU101は、ストップボタン未作動カウンタの値に基づいて、制御対象のリールが最終停止(第3停止)のリールであるか否かを判別し、ストップボタン未作動カウンタの値が「0」であるときには、制御対象のリールが最終停止のリールであるかを判定する。   Next, the main CPU 101 executes symbol code storage processing (S721). In this process, the symbol code corresponding to the scheduled stop position is stored in the symbol code storage area. Next, the main CPU 101 determines whether or not the reel to be controlled is the final stop (third stop) reel (S722). In this process, the main CPU 101 determines whether or not the reel to be controlled is the final stop (third stop) reel based on the value of the stop button non-operating counter. When it is “0”, it is determined whether the reel to be controlled is the final stop reel.

S722において、メインCPU101が、制御対象のリールが最終停止のリールでないと判別したとき(S722がNO判定の場合)、メインCPU101は、制御変更処理を行う(S723)。この処理では、特定の停止位置にあった場合に、リールの停止に用いる停止情報群が更新される。次いで、メインCPU101は、図126で説明した引込優先順位格納処理を行う(S724)。   In S722, when the main CPU 101 determines that the reel to be controlled is not the final stop reel (when S722 is NO), the main CPU 101 performs a control change process (S723). In this process, the stop information group used for stopping the reel is updated when the stop position is at a specific stop position. Next, the main CPU 101 performs the pull-in priority storage process described with reference to FIG. 126 (S724).

次いで、メインCPU101は、停止間隔残時間待機処理を行う(S725)。この処理では、メインCPU101は、予め設定された所定のリール停止間隔時間が経過するまで、待機処理を行う。そして、S725の処理後、メインCPU101は、処理をS711の処理に戻し、S711以降の処理を繰り返す。   Next, the main CPU 101 performs standby interval remaining time standby processing (S725). In this process, the main CPU 101 performs a standby process until a predetermined reel stop interval time has elapsed. After the process of S725, the main CPU 101 returns the process to the process of S711, and repeats the processes after S711.

ここで再度、S722の処理に戻って、S722において、メインCPU101が、制御対象のリールが最終停止のリールであると判別したとき(S722がYES判定の場合)、メインCPU101は、全リールの励磁が停止状態であるか否かを判別する(S726)。S726において、メインCPU101が、全リールの励磁が停止状態でないと判別したとき(S726がNO判定の場合)、メインCPU101は、S726の処理を繰り返す。   Here, the process returns to S722 again, and when the main CPU 101 determines in S722 that the reel to be controlled is the final stop reel (when S722 is YES), the main CPU 101 energizes all reels. It is determined whether or not is in a stopped state (S726). In S726, when the main CPU 101 determines that the excitation of all the reels is not stopped (when S726 is NO), the main CPU 101 repeats the process of S726.

一方、S726において、メインCPU101が、全リールの励磁が停止状態であると判別したとき(S726がYES判定の場合)、メインCPU101は、第3停止操作されたストップボタンがオン状態のままである(ストップボタンが放されていない)か否かを判別する(S727)。S727において、メインCPU101が、第3停止操作されたストップボタンがオン状態のままであると判別したとき(S727がYES判定の場合)、メインCPU101は、S727の処理を繰り返す。一方、S727において、メインCPU101が、第3停止操作されたストップボタンがオン状態のままでないと判別したとき(S727がNO判定の場合)、メインCPU101は、リール停止制御処理を終了し、処理をメインフロー(図82参照)のS214に移す。   On the other hand, when the main CPU 101 determines in S726 that the excitation of all the reels is in a stopped state (when S726 is YES), the main CPU 101 remains in the on state in which the stop button operated for the third stop is on. It is determined whether or not (the stop button has not been released) (S727). In S727, when the main CPU 101 determines that the stop button subjected to the third stop operation remains on (when S727 is YES), the main CPU 101 repeats the process of S727. On the other hand, when the main CPU 101 determines in S727 that the stop button for which the third stop operation has been performed is not in the on state (when S727 is NO), the main CPU 101 ends the reel stop control process and performs the process. The process proceeds to S214 in the main flow (see FIG. 82).

本実施形態では、上述のようにしてリール停止制御処理が行われる。なお、上述したリール停止制御処理中のS711〜S716の処理は、メインCPU101が、図139のソースプログラムで規定されている各ソースコードを順次実行することにより行われる。図139に示すように、本実施形態のリール停止制御処理のソースプログラムでは、メインCPU101専用命令コードである、例えば、Qレジスタ(拡張レジスタ)を用いてアドレス指定を行う「LDQ」命令や、「CALLF」命令が用いられる。   In the present embodiment, the reel stop control process is performed as described above. Note that the processing of S711 to S716 during the reel stop control processing described above is performed by the main CPU 101 sequentially executing each source code defined by the source program of FIG. As shown in FIG. 139, in the reel stop control processing source program of the present embodiment, the main CPU 101 dedicated instruction code, for example, an “LDQ” instruction for addressing using a Q register (extension register), “ The “CALLF” instruction is used.

それゆえ、リール停止制御処理において、このようなメインCPU101専用命令コードを用いることにより、リール制御処理のソースプログラムの容量を削減することができるともに、リール停止制御処理の処理効率を向上させることができる。すなわち、本実施形態では、主制御回路90におけるプログラム処理速度の効率化と容量の削減とを行うことが可能となり、削減した容量に応じて増加したメインROM102の空き領域を活用して、遊技性を高めることが可能となる。   Therefore, by using such an instruction code dedicated to the main CPU 101 in the reel stop control process, it is possible to reduce the capacity of the source program for the reel control process and improve the processing efficiency of the reel stop control process. it can. That is, in the present embodiment, it is possible to increase the efficiency of the program processing speed and reduce the capacity in the main control circuit 90, and to utilize the free space of the main ROM 102 increased according to the reduced capacity, Can be increased.

また、上述したリール停止制御処理中のS726の判定処理は、メインCPU101が、図140のソースプログラムで規定されている各ソースコードを順次実行することにより行われる。この処理は、図140に示すように、ソースコード上では、「LDQ」命令、「ORQ」命令(所定の論理和演算命令)を用いて実行される。   Further, the determination process of S726 during the reel stop control process described above is performed by the main CPU 101 sequentially executing each source code defined by the source program of FIG. As shown in FIG. 140, this processing is executed using “LDQ” instruction and “ORQ” instruction (predetermined OR operation instruction) on the source code.

なお、「ORQ」命令は、論理和演算を行う命令コードであり、Qレジスタ(拡張レジスタ)を用いてアドレス指定を行うメインCPU101専用命令コードである。そして、ソースプログラム上において、例えば、ソースコード「ORQ (k)」が実行されると、Qレジスタの格納データ(上位側アドレス値)及び1バイトの整数k(直値:下位側アドレス値)で指定されたアドレスのメモリの内容(格納データ)と、Aレジスタの内容(格納データ)との論理和演算が行われ、その演算結果がAレジスタに記憶される。   The “ORQ” instruction is an instruction code for performing an OR operation, and is a dedicated instruction code for the main CPU 101 for performing address designation using a Q register (extension register). For example, when the source code “ORQ (k)” is executed on the source program, the data stored in the Q register (upper address value) and 1-byte integer k (direct value: lower address value) are used. A logical OR operation is performed on the contents (stored data) of the memory at the specified address and the contents (stored data) of the A register, and the calculation result is stored in the A register.

それゆえ、リール停止制御処理中のS726の判定処理において、まず、図140中のソースコード「LDQ A,(.LOW.wR1_TIM)」が実行されると、Qレジスタの格納データと、整数値「.LOW.wR1_TIM」とで指定されるアドレスのメモリの内容(第1リールの励磁タイマー値)がAレジスタにロードされる。なお、本実施形態では、メインRAM103内における第1リールの励磁タイマー値が格納された領域のアドレスは、「F032h」である。そして、上述したS726の判定処理では、LDQ命令実行時に予めQレジスタに、アドレス「wR1_TIM(F032h)」の上位側アドレス値「F0h」がセットされ、kの値(直値)には、下位側アドレス値(「.LOW.wR2_TIM」=32h)が代入される。   Therefore, in the determination process of S726 during the reel stop control process, first, when the source code “LDQ A, (.LOW.wR1_TIM)” in FIG. 140 is executed, the data stored in the Q register and the integer value “ . LOW.wR1_TIM ”is loaded into the A register at the address specified by“ LOW.wR1_TIM ”. In the present embodiment, the address of the area storing the excitation timer value of the first reel in the main RAM 103 is “F032h”. In the determination processing of S726 described above, the upper address value “F0h” of the address “wR1_TIM (F032h)” is set in advance in the Q register when the LDQ instruction is executed, and the lower value is set to the value of k (direct value). The address value (“.LOW.wR2_TIM” = 32h) is substituted.

次いで、図140中のソースコード「ORQ (.LOW.wR2_TIM)」が実行されると、Qレジスタの格納データ(F0h)と、第2リールの励磁タイマー値が格納された領域のアドレス「wR2_TIM(F03Dh)」の下位側アドレス値(3Dh)で指定されたアドレスのメモリの内容(第2リールの励磁タイマー値)と、Aレジスタの内容(第1リールの励磁タイマー値)との論理和演算が行われ、その演算結果(第1リールの励磁タイマー値と第2リールの励磁タイマー値との合成結果)がAレジスタに記憶される。次いで、図140中のソースコード「ORQ (.LOW.wR3_TIM)」が実行されると、Qレジスタの格納データ(F0h)と、第3リールの励磁タイマー値が格納された領域のアドレス「wR3_TIM(F048h)」の下位側アドレス値(48h)で指定されたアドレスのメモリの内容(第3リールの励磁タイマー値)と、Aレジスタの内容(第1リールの励磁タイマー値と第2リールの励磁タイマー値との合成結果)との論理和演算が行われ、その演算結果(第1〜第3リールの励磁タイマー値の合成結果)がAレジスタに記憶される。   Next, when the source code “ORQ (.LOW.wR2_TIM)” in FIG. 140 is executed, the address “wR2_TIM () of the storage data (F0h) of the Q register and the excitation timer value of the second reel are stored. F03Dh) ”is obtained by performing an OR operation between the memory contents (excitation timer value of the second reel) at the address specified by the lower address value (3Dh) and the contents of the A register (excitation timer value of the first reel). The calculation result (combination result of the excitation timer value of the first reel and the excitation timer value of the second reel) is stored in the A register. Next, when the source code “ORQ (.LOW.wR3_TIM)” in FIG. 140 is executed, the address “wR3_TIM () of the storage data (F0h) of the Q register and the excitation timer value of the third reel are stored. F048h) ”lower address value (48h), the memory contents (third reel excitation timer value) and the A register contents (first reel excitation timer value and second reel excitation timer). OR operation with the value (combination result with the value) is performed, and the operation result (combination result of the excitation timer values of the first to third reels) is stored in the A register.

上述のように、本実施形態では、リール(回胴)の停止状態のチェック処理において、Qレジスタ(拡張レジスタ)を用いた各種メインCPU101専用命令コードが用いられる。それゆえ、これらのメインCPU101専用命令コードを用いることにより、直値により、メインROM102、メインRAM103やメモリーマップI/Oにアクセスすることができ、ソースプログラム上において、アドレス設定に係る命令を省略することができ、その分、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることが可能になる。   As described above, in the present embodiment, various main CPU 101 dedicated instruction codes using the Q register (extension register) are used in the reel (rotating cylinder) stop state check process. Therefore, by using these dedicated instruction codes for the main CPU 101, the main ROM 102, the main RAM 103, and the memory map I / O can be accessed by direct values, and instructions relating to address setting are omitted from the source program. Accordingly, the capacity of the source program (the capacity used by the main ROM 102) can be reduced accordingly. As a result, in the present embodiment, it is possible to secure (increase) the free space in the main ROM 102, and it is possible to improve the gameability by utilizing the increased free space.

上述のように、本実施形態のリール停止制御処理中の上記各種処理では、上述したメインCPU101専用の各種命令コードが適宜用いられ、対応する処理の効率化及びソースプログラムの容量の削減を実現している。その結果、本実施形態では、主制御回路90のプログラム処理速度の効率化と容量の削減とを図ることができ、削減した容量に対応する空き領域を活用して、遊技性を高めることが可能となる。   As described above, in the various processes during the reel stop control process of the present embodiment, the above-described various instruction codes dedicated to the main CPU 101 are used as appropriate, thereby realizing the efficiency of the corresponding process and the reduction of the capacity of the source program. ing. As a result, in this embodiment, the efficiency of the program processing of the main control circuit 90 and the reduction of the capacity can be achieved, and it is possible to improve the gameability by utilizing the free space corresponding to the reduced capacity. It becomes.

[リール停止可能信号OFF処理]
次に、図141を参照して、リール停止制御処理(図138参照)中のS711又はS717で行うリール停止可能信号OFF処理について説明する。なお、図141は、リール停止可能信号OFF処理の手順を示すフローチャートである。
[Reel stop enable signal OFF processing]
Next, with reference to FIG. 141, the reel stop enable signal OFF process performed in S711 or S717 during the reel stop control process (see FIG. 138) will be described. FIG. 141 is a flowchart showing a procedure of reel stop possible signal OFF processing.

まず、メインCPU101は、スタックポインタ(SP)にセットされているメインRAM103のスタックエリア(図12C参照)のアドレスを退避させる(S731)。次いで、メインCPU101は、スタックポインタ(SP)に規定外スタックエリアのアドレスをセットする(S732)。   First, the main CPU 101 saves the address of the stack area (see FIG. 12C) of the main RAM 103 set in the stack pointer (SP) (S731). Next, the main CPU 101 sets the address of the non-standard stack area in the stack pointer (SP) (S732).

次いで、メインCPU101は、全てのレジスタにセットされているデータを退避させる(S733)。次いで、メインCPU101は、リール停止可能信号OFFデータのセット処理を行う(S734)。   Next, the main CPU 101 saves the data set in all the registers (S733). Next, the main CPU 101 performs a reel stop enable signal OFF data setting process (S734).

次いで、メインCPU101は、規定外ポート出力処理を行う(S735)。この処理では、メインCPU101は、リール停止可能信号OFFデータに基づいて、後述のOFF出力データ(出力オフモードデータ)の生成及び出力処理を行う。なお、この処理は、メインRAM103の規定外作業領域を使用して行われる。規定外ポート出力処理の詳細については、後述の図143を参照しながら後で説明する。   Next, the main CPU 101 performs non-standard port output processing (S735). In this process, the main CPU 101 generates and outputs OFF output data (output off mode data), which will be described later, based on the reel stop enable signal OFF data. This process is performed using an unspecified work area in the main RAM 103. Details of the non-standard port output processing will be described later with reference to FIG.

次いで、メインCPU101は、S733で退避させた全レジスタのデータを復帰させる(S736)。次いで、メインCPU101は、S731で退避させたスタックエリアのアドレスをスタックポインタ(SP)にセットする(S737)。   Next, the main CPU 101 restores all register data saved in S733 (S736). Next, the main CPU 101 sets the address of the stack area saved in S731 in the stack pointer (SP) (S737).

そして、S737の処理後、メインCPU101は、リール停止可能信号OFF処理を終了する。この際、実行したリール停止可能信号OFF処理がリール停止制御処理(図138参照)中のS711の処理である場合には、メインCPU101は、処理をリール停止制御処理中のS712の処理に移す。一方、実行したリール停止可能信号OFF処理がリール停止制御処理(図138参照)中のS717の処理である場合には、メインCPU101は、処理をリール停止制御処理中のS718の処理に移す。   Then, after the process of S737, the main CPU 101 ends the reel stop possible signal OFF process. At this time, if the executed reel stop enable signal OFF process is the process of S711 during the reel stop control process (see FIG. 138), the main CPU 101 shifts the process to the process of S712 during the reel stop control process. On the other hand, when the executed reel stop enable signal OFF process is the process of S717 during the reel stop control process (see FIG. 138), the main CPU 101 shifts the process to the process of S718 during the reel stop control process.

[リール停止可能信号ON処理]
次に、図142を参照して、リール停止制御処理(図138参照)中のS713で行うリール停止可能信号ON処理について説明する。なお、図142は、リール停止可能信号ON処理の手順を示すフローチャートである。
[Reel stop enable signal ON process]
Next, with reference to FIG. 142, the reel stop possible signal ON process performed in S713 during the reel stop control process (see FIG. 138) will be described. FIG. 142 is a flowchart showing the procedure of reel stop enable signal ON processing.

まず、メインCPU101は、スタックポインタ(SP)にセットされているメインRAM103のスタックエリア(図12C参照)のアドレスを退避させる(S741)。次いで、メインCPU101は、スタックポインタ(SP)に規定外スタックエリアのアドレスをセットする(S742)。   First, the main CPU 101 saves the address of the stack area (see FIG. 12C) of the main RAM 103 set in the stack pointer (SP) (S741). Next, the main CPU 101 sets the address of the non-standard stack area in the stack pointer (SP) (S742).

次いで、メインCPU101は、全てのレジスタにセットされているデータを退避させる(S743)。次いで、メインCPU101は、作動ストップボタン格納領域(図33参照)を参照し、ストップボタン状態を取得する(S744)。次いで、メインCPU101は、リール停止可能信号ONデータのセット処理を行う(S745)。   Next, the main CPU 101 saves the data set in all the registers (S743). Next, the main CPU 101 refers to the operation stop button storage area (see FIG. 33) and acquires the stop button state (S744). Next, the main CPU 101 performs a reel stop enable signal ON data setting process (S745).

次いで、メインCPU101は、規定外ポート出力処理を行う(S746)。この処理では、メインCPU101は、リール停止可能信号ONデータに基づいて、後述のON出力データ(出力オンモードデータ)の生成及び出力処理を行う。なお、この処理は、メインRAM103の規定外作業領域を使用して行われる。規定外ポート出力処理の詳細については、後述の図143を参照しながら後で説明する。   Next, the main CPU 101 performs non-standard port output processing (S746). In this process, the main CPU 101 generates and outputs ON output data (output on mode data), which will be described later, based on the reel stop enable signal ON data. This process is performed using an unspecified work area in the main RAM 103. Details of the non-standard port output processing will be described later with reference to FIG.

次いで、メインCPU101は、S743で退避させた全レジスタのデータを復帰させる(S747)。次いで、メインCPU101は、S741で退避させたスタックエリアのアドレスをスタックポインタ(SP)にセットする(S748)。そして、S748の処理後、メインCPU101は、リール停止可能信号ON処理を終了し、処理をリール停止制御処理(図138参照)中のS714の処理に移す。   Next, the main CPU 101 restores all register data saved in S743 (S747). Next, the main CPU 101 sets the address of the stack area saved in S741 to the stack pointer (SP) (S748). After the process of S748, the main CPU 101 ends the reel stop enable signal ON process, and moves the process to the process of S714 in the reel stop control process (see FIG. 138).

[規定外ポート出力処理]
次に、図143及び図144を参照して、リール停止可能信号OFF処理(図141参照)中のS735及びリール停止可能信号ON処理(図142参照)中のS746で行う規定外ポート出力処理について説明する。なお、図143は、規定外ポート出力処理の手順を示すフローチャートである。また、図144は、規定外ポート出力処理を実行するためのソースプログラムの一例を示す図である。
[Non-standard port output processing]
Next, with reference to FIG. 143 and FIG. 144, the non-specified port output processing performed in S735 during the reel stop enable signal OFF process (see FIG. 141) and S746 during the reel stop enable signal ON process (see FIG. 142). explain. FIG. 143 is a flowchart illustrating the procedure of non-standard port output processing. In addition, FIG. 144 is a diagram illustrating an example of a source program for executing non-standard port output processing.

まず、メインCPU101は、ポート出力設定がON出力モードであるか否かを判別する(S751)。この処理において、メインCPU101は、リール停止可能信号ONデータがセットされている場合には、ポート出力設定がON出力モードであると判定し、リール停止可能信号OFFデータがセットされている場合には、ポート出力設定がON出力モードでないと判定する。   First, the main CPU 101 determines whether or not the port output setting is the ON output mode (S751). In this process, the main CPU 101 determines that the port output setting is the ON output mode when the reel stop enable signal ON data is set, and when the reel stop enable signal OFF data is set. It is determined that the port output setting is not the ON output mode.

S751において、メインCPU101が、ポート出力設定がON出力モードであると判別したとき(S751がYES判定の場合)、メインCPU101は、後述のS753の処理を行う。一方、S751において、メインCPU101が、ポート出力設定がON出力モードでないと判別したとき(S751がNO判定の場合)、メインCPU101は、OFF出力データ(出力オフモードデータ)の生成処理を行う(S752)。この処理では、現在、出力オン状態となっているポート(ビット)のうち、オフ状態にしたいポート(ビット)をオフ状態にするとともに、現在、出力オフ状態となっているポート(ビット)をオフ状態に維持するためのOFF出力データが生成される。   In S751, when the main CPU 101 determines that the port output setting is the ON output mode (when S751 is YES), the main CPU 101 performs the process of S753 described later. On the other hand, when the main CPU 101 determines in S751 that the port output setting is not in the ON output mode (when S751 is NO), the main CPU 101 performs processing for generating OFF output data (output off mode data) (S752). ). In this process, among the ports (bits) that are currently in the output on state, the ports (bits) that are to be turned off are turned off, and the ports (bits) that are currently in the output off state are turned off. OFF output data for maintaining the state is generated.

S752の処理後又はS751がNO判定の場合、メインCPU101は、ON出力データ(出力オンモードデータ)の生成処理を行う(S753)。この処理では、現在、出力オフ状態となっているポート(ビット)のうち、オン状態にしたいポート(ビット)をオン状態にするとともに、現在、出力オン状態となっているポート(ビット)をオン状態に維持するためのON出力データが生成される。次いで、メインCPU101は、生成された出力データを指定ポートから出力する(S754)。   After the processing of S752 or when S751 is NO, the main CPU 101 performs processing for generating ON output data (output on mode data) (S753). In this process, among the ports (bits) that are currently in the output off state, the ports (bits) that are to be turned on are turned on, and the ports (bits) that are currently in the output on state are turned on. ON output data for maintaining the state is generated. Next, the main CPU 101 outputs the generated output data from the designated port (S754).

そして、S754の処理後、メインCPU101は、規定外ポート出力処理を終了する。この際、実行した規定外ポート出力処理がリール停止可能信号OFF処理(図141参照)中のS735の処理である場合には、メインCPU101は、処理をリール停止可能信号OFF処理中のS736の処理に移す。一方、実行した規定外ポート出力処理がリール停止可能信号ON処理(図142参照)中のS746の処理である場合には、メインCPU101は、処理をリール停止可能信号ON処理中のS747の処理に移す。   Then, after the processing of S754, the main CPU 101 ends the non-standard port output processing. At this time, if the executed non-regulated port output process is the process of S735 during the reel stop enable signal OFF process (see FIG. 141), the main CPU 101 executes the process of S736 during the reel stop enable signal OFF process. Move to. On the other hand, if the executed non-regulated port output process is the process of S746 during the reel stop enable signal ON process (see FIG. 142), the main CPU 101 shifts the process to the process of S747 during the reel stop enable signal ON process. Move.

本実施形態では、上述のようにして規定外ポート出力処理が行われる。そして、上述した規定外ポート出力処理は、メインCPU101が、図144のソースプログラムで規定されている各ソースコードを順次実行することにより行われる。   In the present embodiment, the non-specified port output process is performed as described above. The non-specified port output process described above is performed by the main CPU 101 sequentially executing each source code specified by the source program of FIG.

その中で、上述した規定外ポート出力処理中のS752のOFF出力データの生成処理は、図144中のソースコード「XOR (HL)」及び「AND (HL)」をこの順で実行することに行われる。また、上述した規定外ポート出力処理中のS753のON出力データの生成処理は、図144中のソースコード「OR (HL)」を実行することに行われる。   Among them, the OFF output data generation process of S752 during the non-regulated port output process described above executes the source codes “XOR (HL)” and “AND (HL)” in FIG. 144 in this order. Done. Further, the generation processing of the ON output data in S753 during the non-standard port output processing described above is performed by executing the source code “OR (HL)” in FIG.

ソースプログラム上において、このような各出力データの生成処理を行うことにより、S752のOFF出力データの生成処理後に、S753のON出力データの生成処理が行われてもS752で生成されたOFF出力データは変化しない。   By performing such output data generation processing on the source program, the OFF output data generated in S752 even if the ON output data generation processing in S753 is performed after the OFF output data generation processing in S752. Does not change.

例えば、ポート出力設定がOFF出力モードであり、今回の処理でオフ状態にしたい規定外ポートを示す出力データが「00010111」(「1」がオフ状態にしたいビット)であり、現在、規定外ポートに出力されている出力データ(バックアップデータ)が「01010011」(「1」が現在、オン状態のビット)である場合、バックアップデータのビット0、ビット1及びビット5のデータを「1」から「0」にするためのOFF出力データが生成される。この場合、まず、図144中のソースコード「XOR (HL)」が実行されると、出力データ「00010111」と、バックアップデータ「01010011」との排他的論理和演算が行われ、演算結果として「01000100」が得られる。次いで、図144中のソースコード「AND (HL)」が実行されると、演算結果「01000100」とバックアップデータ「01010011」との論理積演算が行われ、演算結果「01000000」がOFF出力データとして生成される。   For example, the port output setting is the OFF output mode, the output data indicating the non-standard port to be turned off in this processing is “000111011” (“1” is the bit to be turned off), and the non-standard port is currently set. When the output data (backup data) output to is “01010011” (“1” is currently an on-state bit), the data of bit 0, bit 1 and bit 5 of the backup data is changed from “1” to “1”. OFF output data for generating “0” is generated. In this case, first, when the source code “XOR (HL)” in FIG. 144 is executed, an exclusive OR operation between the output data “00010111” and the backup data “01010011” is performed. 01000100 "is obtained. Next, when the source code “AND (HL)” in FIG. 144 is executed, a logical product operation of the operation result “01000100” and the backup data “01010011” is performed, and the operation result “01000000” is set as OFF output data. Generated.

その後、S753のON出力データの生成処理が(図144中のソースコード「OR (HL)」)が実行されると、演算結果「01000000」(OFF出力データ)と、今回の処理でオン状態にしたい規定外ポートを示す出力データ「00000000」(ポート出力設定がOFF出力モードであるので、出力データの各ビットには「0」がセットされる)との論理和演算が行われ、演算結果として「01000000」が得られ、OFF出力データは変化しない。定性的には、ポート出力設定がOFF出力モードである場合、S753のON出力データの生成処理では、OFF出力データにおいて出力オン状態となっているポート(ビット)をオン状態に維持するための出力データが生成されるので、S752のOFF出力データの生成処理後に、S753のON出力データの生成処理が行われてもS752で生成されたOFF出力データは変化しない。   After that, when the ON output data generation process of S753 (source code “OR (HL)” in FIG. 144) is executed, the calculation result “01000000” (OFF output data) is turned on in this process. An OR operation is performed on the output data “00000000” indicating the non-standard port to be set (the port output setting is the OFF output mode, so each bit of the output data is set to “0”). “01000000” is obtained, and the OFF output data does not change. Qualitatively, when the port output setting is the OFF output mode, the output for maintaining the port (bit) that is in the output ON state in the OFF output data in the ON output data generation processing in S753 is maintained in the ON state. Since the data is generated, the OFF output data generated in S752 does not change even if the ON output data generation processing in S753 is performed after the OFF output data generation processing in S752.

[入賞検索処理]
次に、図145〜図147を参照して、メインフロー(図82参照)中のS214で行う入賞検索処理について説明する。なお、図145は、入賞検索処理の手順を示すフローチャートである。図146は、入賞検索処理を実行するためのソースプログラムの一例を示す図である。また、図147は、入賞検索処理のソースプログラム上で、実際に参照される払出枚数データテーブルの構成の一例を示す図である。
[Winning Search Process]
Next, with reference to FIGS. 145 to 147, the winning search process performed in S <b> 214 in the main flow (see FIG. 82) will be described. FIG. 145 is a flowchart showing the procedure of the winning search process. FIG. 146 is a diagram illustrating an example of a source program for executing a winning search process. FIG. 147 is a diagram showing an example of the configuration of a payout number data table that is actually referred to on the winning search source program.

まず、メインCPU101は、図柄コード格納領域(図35参照)に格納された各格納領域のデータを、入賞作動フラグ格納領域(図28〜図30参照)の対応する格納領域に転送して保存する(S761)。そして、この処理終了時点では、DEレジスタに入賞作動フラグ格納領域の最後尾のアドレスがセットされる。   First, the main CPU 101 transfers and stores the data of each storage area stored in the symbol code storage area (see FIG. 35) to the corresponding storage area in the winning action flag storage area (see FIGS. 28 to 30). (S761). At the end of this process, the last address of the winning operation flag storage area is set in the DE register.

次いで、メインCPU101は、払出枚数データテーブルのアドレス(図147に示す払出枚数データテーブルの先頭アドレス「dPAYNUMTB」)をHLレジスタにセットする(S762)。次いで、メインCPU101は、払出枚数テーブル数(本実施形態では「5」)を入賞検索カウンタの初期値とし、該初期値をBレジスタにセットする(S763)。   Next, the main CPU 101 sets the address of the payout number data table (the start address “dPAYNUMB” of the payout number data table shown in FIG. 147) in the HL register (S762). Next, the main CPU 101 sets the number of payout number tables (“5” in this embodiment) as the initial value of the winning search counter, and sets the initial value in the B register (S763).

次いで、メインCPU101は、HLレジスタにセットされたアドレスに基づいて、メダルの払出枚数(本実施形態では、1枚、2枚、3枚及び9枚のいずれか)のデータをCレジスタにセットし、判定対象データをAレジスタにセットし、HLレジスタにセットされているアドレスに「2」を加算(+2更新)する(S764)。なお、図147に示す払出枚数データテーブルにおいて、メダルの払出枚数のデータは、「払出枚数(1,2,3又は9)*2+0」であり、判定対象データは、払出枚数のデータの次のアドレスに格納されている1バイトのデータ(例えば「11111000B」等)である。また、以下では、Cレジスタにセットされたメダルの払出枚数のデータ「払出枚数(1,2,3又は9)*2+0」内のデータ「0」を「判定ビット」という。この判定ビットは入賞検索の判定対象ブロックであるか否かを示す情報である。   Next, based on the address set in the HL register, the main CPU 101 sets data on the number of medals to be paid out (in this embodiment, one, two, three, or nine) in the C register. The determination target data is set in the A register, and “2” is added (+2 update) to the address set in the HL register (S764). In the payout number data table shown in FIG. 147, the payout number data of medals is “payout number (1, 2, 3 or 9) * 2 + 0”, and the determination target data is the next to the payout number data. 1-byte data (for example, “11111000B”) stored in the address. Hereinafter, the data “0” in the data “payout number (1, 2, 3, or 9) * 2 + 0” of the medal payout number set in the C register is referred to as “determination bit”. This determination bit is information indicating whether or not it is a determination target block for winning search.

次いで、メインCPU101は、Cレジスタにセットされたメダルの払出枚数のデータから判定ビットの値を抽出する(S765)。次いで、メインCPU101は、抽出した判定ビットの値に基づいて、判定対象ブロックであるか否かを判別する(S766)。この処理において、メインCPU101は、抽出した判定ビットの値が「1」である場合に、判定対象ブロックであると判定する。なお、本実施形態では、図147に示すように、メダルの払出枚数に関係なく、判定ビットの値は、常に「0」であるので、S766の処理は必ずNO判定となる。   Next, the main CPU 101 extracts the value of the determination bit from the medal payout number data set in the C register (S765). Next, the main CPU 101 determines whether the block is a determination target block based on the extracted determination bit value (S766). In this process, the main CPU 101 determines that the block is a determination target block when the value of the extracted determination bit is “1”. In the present embodiment, as shown in FIG. 147, the value of the determination bit is always “0” regardless of the number of medals paid out, and therefore the process of S766 is always NO.

S766において、メインCPU101が、判定対象ブロックでないと判別したとき(S766がNO判定の場合)、メインCPU101は、後述のS768の処理を行う。一方、S766において、メインCPU101が、判定対象ブロックであると判別したとき(S766がYES判定の場合)、メインCPU101は、DEレジスタにセットされている入賞作動フラグ格納領域のアドレスを1減算(−1更新)する(S767)。   In S766, when the main CPU 101 determines that the block is not a determination target block (when S766 is NO), the main CPU 101 performs a process of S768 described later. On the other hand, when the main CPU 101 determines in S766 that the block is a determination target block (when S766 is YES), the main CPU 101 subtracts 1 from the address of the winning action flag storage area set in the DE register (- 1 update) (S767).

S767の処理後又はS766がNO判定の場合、メインCPU101は、DEレジスタにセットされた入賞作動フラグ格納領域のアドレスで指定される格納領域のデータを判定データとして抽出する(S768)。   After the process of S767 or when S766 is NO, the main CPU 101 extracts the data in the storage area specified by the address of the winning action flag storage area set in the DE register as the determination data (S768).

次いで、メインCPU101は、S764でAレジスタにセットされた判定対象データと、S768で抽出した判定データとに基づいて、判定の結果が入賞であるか否かを判別する(S769)。この処理において、メインCPU101は、S764でAレジスタにセットされた判定対象データが、S768で抽出した判定データと同じであれば、判定の結果が入賞であると判定する。   Next, the main CPU 101 determines whether or not the determination result is a win based on the determination target data set in the A register in S764 and the determination data extracted in S768 (S769). In this process, if the determination target data set in the A register in S764 is the same as the determination data extracted in S768, the main CPU 101 determines that the determination result is a win.

S769において、メインCPU101が、判定の結果が入賞でないと判別したとき(S769がNO判定の場合)、メインCPU101は、後述のS776の処理を行う。一方、S769において、メインCPU101が、判定の結果が入賞であると判別したとき(S769がYES判定の場合)、メインCPU101は、現遊技が3枚遊技(メダルのベット枚数が3枚である遊技)であるか否かを判別する(S770)。   In S769, when the main CPU 101 determines that the result of the determination is not a win (when S769 is NO), the main CPU 101 performs a process of S776 described later. On the other hand, when the main CPU 101 determines in S769 that the result of the determination is a win (when S769 is YES), the main CPU 101 determines that the current game is three games (the number of medals bet is three). ) Is determined (S770).

S770において、メインCPU101が、現遊技が3枚遊技であると判別したとき(S770がYES判定の場合)、メインCPU101は、後述のS772の処理を行う。一方、S770において、メインCPU101が、現遊技が3枚遊技でないと判別したとき(S770がNO判定の場合)、メインCPU101は、2枚遊技(メダルのベット枚数が2枚である遊技)の払出枚数(2枚)をCレジスタにセットする(S771)。   In S770, when the main CPU 101 determines that the current game is a three-game game (when S770 is YES), the main CPU 101 performs the process of S772 described later. On the other hand, when the main CPU 101 determines in S770 that the current game is not a three-game (when S770 is NO), the main CPU 101 pays out a two-game (a game with two medal bets). The number of sheets (2 sheets) is set in the C register (S771).

S771の処理後又はS770がYES判定の場合、メインCPU101は、払出枚数の更新処理を行う(S772)。具体的には、メインCPU101は、現在の入賞枚数カウンタの値に、Cレジスタにセットされたメダルの払出枚数を加算し、加算後の値を払出枚数にセットする。   After the processing of S771 or when S770 is YES, the main CPU 101 performs payout number update processing (S772). Specifically, the main CPU 101 adds the payout number of medals set in the C register to the current value of the winning number counter, and sets the value after the addition as the payout number.

次いで、メインCPU101は、払出枚数の値が最大払出枚数「10」未満であるか否かを判別する(S773)。   Next, the main CPU 101 determines whether or not the value of the payout number is less than the maximum payout number “10” (S773).

S773において、メインCPU101が、払出枚数の値が最大払出枚数「10」未満であると判別したとき(S773がYES判定の場合)、メインCPU101は、後述のS775の処理を行う。一方、S773において、メインCPU101が、払出枚数の値が最大払出枚数「10」未満でないと判別したとき(S773がNO判定の場合)、メインCPU101は、払出枚数に最大払出枚数「10」をセットする(S774)。   In S773, when the main CPU 101 determines that the value of the payout number is less than the maximum payout number “10” (when S773 is YES), the main CPU 101 performs a process of S775 described later. On the other hand, when the main CPU 101 determines in S773 that the value of the payout number is not less than the maximum payout number “10” (when S773 is NO), the main CPU 101 sets the maximum payout number “10” as the payout number. (S774).

S774の処理後又はS773がYES判定の場合、メインCPU101は、払出枚数を入賞枚数カウンタに保存する(S775)。   After the processing of S774 or if S773 is YES, the main CPU 101 stores the payout number in the winning number counter (S775).

S775の処理後又はS769がNO判定の場合、メインCPU101は、他の入賞があるか否かを判別する(S776)。S776において、メインCPU101が、他の入賞があると判別したとき(S776がYES判定の場合)、メインCPU101は、処理をS769の処理に戻し、S769以降の処理を繰り返す。   After the processing of S775 or when S769 is NO, the main CPU 101 determines whether or not there is another winning (S776). When the main CPU 101 determines that there is another winning in S776 (when S776 is YES), the main CPU 101 returns the process to the process of S769 and repeats the processes after S769.

一方、S776において、メインCPU101が、他の入賞がないと判別したとき(S776がNO判定の場合)、メインCPU101は、入賞検索カウンタの値を1減算(−1更新)する(S777)。なお、本実施形態のように、有効ラインが1本である場合には、複数の小役が重複して入賞することがないので、S776の判定処理は必ずNO判定となる。   On the other hand, when the main CPU 101 determines in S776 that there are no other winnings (when S776 is NO), the main CPU 101 subtracts 1 from the winning search counter (-1 update) (S777). Note that when there is one active line as in the present embodiment, a plurality of small roles will not be won in duplicate, so the determination process in S776 is always NO.

次いで、メインCPU101は、入賞検索カウンタの値が「0」であるか否かを判別する(S778)。   Next, the main CPU 101 determines whether or not the value of the winning search counter is “0” (S778).

S778において、メインCPU101が、入賞検索カウンタの値が「0」でないと判別したとき(S778がNO判定の場合)、メインCPU101は、処理をS764の処理に戻し、S764以降の処理を繰り返す。一方、S778において、メインCPU101が、入賞検索カウンタの値が「0」であると判別したとき(S778がYES判定の場合)、メインCPU101は、入賞検索処理を終了し、処理をメインフロー(図82参照)中のS215の処理に移す。   In S778, when the main CPU 101 determines that the value of the winning search counter is not “0” (when S778 is NO), the main CPU 101 returns the process to the process of S764 and repeats the processes after S764. On the other hand, when the main CPU 101 determines in S778 that the value of the winning search counter is “0” (in the case where S778 is YES), the main CPU 101 ends the winning search process, and the process proceeds to the main flow (FIG. 82), the process proceeds to S215.

本実施形態では、上述のようにして入賞検索処理が行われる。そして、上述した入賞検索処理は、メインCPU101が、図146のソースプログラムで規定されている各ソースコードを順次実行することにより行われる。その中でも、S764の払出枚数及び判定対象データのセット処理は、メインCPU101がソースコード「LDIN AC,(HL)」を実行することにより行われる。   In the present embodiment, the winning search process is performed as described above. The winning search process described above is performed by the main CPU 101 sequentially executing each source code defined by the source program of FIG. Among these, the payout number and determination target data setting processing in S764 is performed by the main CPU 101 executing the source code “LDIN AC, (HL)”.

ソースプログラム上において、例えば、ソースコード「LDIN ss,(HL)」が実行されると、HLレジスタ(ペアレジスタ)にセットされたアドレス及び該アドレスに1加算したアドレスで指定されるメモリの内容(データ)がss(BC、DE、AC、AE又はBD)ペアレジスタにロードされるとともに、HLレジスタにセットされているアドレスが+2更新(2加算)される。それゆえ、図146中のソースコード「LDIN AC,(HL)」が実行されると、HLレジスタ(ペアレジスタ)にセットされたアドレス及び該アドレスに1加算したアドレスで指定されるメモリの内容(払出枚数及び判定対象データ)が、ACレジスタにロードされるとともに、HLレジスタにセットされているアドレスが+2更新(2加算)される。なお、S764の処理では、この「LDIN」命令により、Aレジスタに払出枚数のデータが格納され、Cレジスタに判定対象データが格納され、HLレジスタにセットされているアドレスが+2更新される。   For example, when the source code “LDIN ss, (HL)” is executed on the source program, the contents of the memory specified by the address set in the HL register (pair register) and the address obtained by adding 1 to the address ( Data) is loaded into the ss (BC, DE, AC, AE or BD) pair register, and the address set in the HL register is updated by +2 (added by 2). Therefore, when the source code “LDIN AC, (HL)” in FIG. 146 is executed, the contents of the memory specified by the address set in the HL register (pair register) and the address obtained by adding 1 to the address ( The payout number and determination target data) are loaded into the AC register, and the address set in the HL register is updated by +2 (added by 2). In the process of S764, in accordance with the “LDIN” instruction, the payout number data is stored in the A register, the determination target data is stored in the C register, and the address set in the HL register is updated by +2.

上述のように、本実施形態の入賞検索処理では、一つの「LDIN」命令により、データのロード処理及びアドレスの更新処理の両方を行うことができる。この場合、ソースプログラム上において、アドレス設定に係る命令を省略することができ、その分、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることが可能になる。   As described above, in the winning search process of the present embodiment, both the data load process and the address update process can be performed by one “LDIN” instruction. In this case, an instruction relating to address setting can be omitted in the source program, and the capacity of the source program (usage capacity of the main ROM 102) can be reduced correspondingly. As a result, in the present embodiment, it is possible to secure (increase) the free space in the main ROM 102, and it is possible to improve the gameability by utilizing the increased free space.

また、上述した入賞検索処理中のS770の判定処理で参照するメダルカウンタの値の取得処理、S772の処理で参照する入賞枚数カウンタの値の取得処理、及び、S775の処理で行う入賞枚数カウンタの保存(更新)処理はいずれも、図146に示すように、Qレジスタ(拡張レジスタ)を用いてアドレス指定を行う「LDQ」命令(メインCPU101専用命令コード)により実行される。それゆえ、本実施形態の入賞検索処理では、「LDQ」命令を用いることにより、直値により、メインROM102、メインRAM103やメモリーマップI/Oにアクセスすることができるので、ソースプログラム上において、アドレス設定に係る命令を省略することができ(アドレス設定に係る命令を別途設ける必要がなくなる)、その分、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることが可能になる。   In addition, the medal counter value acquisition process referred to in the determination process of S770 during the above-described winning search process, the winning sheet counter value acquisition process referred to in the process of S772, and the winning number counter executed in the process of S775. As shown in FIG. 146, all of the storage (update) processing is executed by an “LDQ” instruction (instruction code dedicated to the main CPU 101) that performs addressing using the Q register (extended register). Therefore, in the winning search process of this embodiment, the main ROM 102, the main RAM 103, and the memory map I / O can be accessed by direct values by using the “LDQ” instruction. A command related to the setting can be omitted (there is no need to separately provide a command related to the address setting), and accordingly, the capacity of the source program (used capacity of the main ROM 102) can be reduced. As a result, in the present embodiment, it is possible to secure (increase) the free space in the main ROM 102, and it is possible to improve the gameability by utilizing the increased free space.

また、上述した入賞検索処理中のS769の判定処理は、図146に示すように、ソースプログラム上において、「JSLAA」命令(所定の判定命令)により実行される。なお、「JSLAA」命令は、左シフト(SLA)命令相当の動作を実行する命令である。   Further, the determination process of S769 during the above-described winning search process is executed by a “JSLAA” instruction (predetermined determination instruction) on the source program as shown in FIG. The “JSLAA” instruction is an instruction for executing an operation equivalent to a left shift (SLA) instruction.

ソースプログラム上において、例えば、ソースコード「JSLAA cc,e」が実行されると、ccの条件が成立すれば、処理をeで指定されるアドレスにジャンプさせる。なお、「JSLAA」命令で規定される「ccの条件」には、フラグ・レジスタF内のキャリーフラグの状態が指定される。例えば、ccに「C」が指定されていれば、ccの条件はキャリーフラグが「1」(オン状態)であることを意味し、ccに「NC」が指定されていれば、ccの条件はキャリーフラグが「0」(オフ状態)であることを意味する。それゆえ、図146中のソースコード「JSLAA NC,MN_CKLN_06」では、キャリーフラグが「0」(オフ状態)であれば、「MN_CKLN_06」で指定されるアドレスに処理がジャンプする。   For example, when the source code “JSLAA cc, e” is executed on the source program, if the condition of cc is satisfied, the process is jumped to the address specified by e. The “cc condition” defined by the “JSLAA” instruction specifies the state of the carry flag in the flag register F. For example, if “C” is specified for cc, the condition of cc means that the carry flag is “1” (ON state), and if “NC” is specified for cc, the condition of cc Means that the carry flag is “0” (off state). Therefore, in the source code “JSLAA NC, MN_CKLN — 06” in FIG. 146, if the carry flag is “0” (off state), the process jumps to the address specified by “MN_CKLN — 06”.

また、上述した入賞検索処理中のS770及びS773の判定処理は、図146に示すように、ソースプログラム上において、「JCP」命令により実行される。なお、「JCP」命令は、上述のように、比較命令相当の動作を実行する命令であり、メインCPU101専用命令コードである。   Further, the determination processing of S770 and S773 during the above-described winning search processing is executed by the “JCP” instruction on the source program as shown in FIG. As described above, the “JCP” instruction is an instruction for executing an operation corresponding to the comparison instruction, and is a dedicated instruction code for the main CPU 101.

それゆえ、入賞検索処理のソースプログラム上において、上述した「JSLAA」命令及び「JCP」命令を用いた場合、アドレス設定に係る命令を省略することができ(アドレス設定に係る命令を別途設ける必要がなくなる)、その分、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることが可能になる。   Therefore, when the above-described “JSLAA” instruction and “JCP” instruction are used in the source program for winning search processing, the instruction for address setting can be omitted (the instruction for address setting needs to be provided separately). Therefore, the capacity of the source program (capacity of the main ROM 102) can be reduced accordingly. As a result, in the present embodiment, it is possible to secure (increase) the free space in the main ROM 102, and it is possible to improve the gameability by utilizing the increased free space.

[イリーガルヒットチェック処理]
次に、図148及び図149を参照して、メインフロー(図82参照)中のS215で行うイリーガルヒットチェック処理について説明する。なお、図148は、イリーガルヒットチェック処理の手順を示すフローチャートである。また、図149は、イリーガルヒットチェック処理を実行するためのソースプログラムの一例を示す図である。なお、イリーガルヒットとは、内部抽籤処理(図92参照)で抽籤され、図柄設定処理(図97参照)で当籤番号格納領域に格納されたBB当籤番号及び小役当籤番号(内部当籤役)に基づいて、左リール3L、中リール3C及び右リール3Rが、成立しえない図柄の組合せで有効ライン上に停止(図柄組合せ不成立)したことを示す用語である。
[Illegal hit check processing]
Next, the illegal hit check process performed in S215 in the main flow (see FIG. 82) will be described with reference to FIGS. 148 and 149. FIG. FIG. 148 is a flowchart showing the procedure of the illegal hit check process. FIG. 149 is a diagram illustrating an example of a source program for executing illegal hit check processing. An illegal hit is a lottery in an internal lottery process (see FIG. 92), and a BB winning number and a small bonus winning number (internal winning combination) stored in a winning number storage area in a symbol setting process (see FIG. 97). This is a term indicating that the left reel 3L, the middle reel 3C, and the right reel 3R are stopped on a valid line with a combination of symbols that cannot be established (design combination is not established).

まず、メインCPU101は、入賞作動フラグ格納領域(図28〜図30参照)のアドレスをセットする(S781)。次いで、メインCPU101は、入賞作動フラグ格納領域のサイズ(バイト数、本実施形態では「12」)を、チェックカウンタの値にセットする(S782)。   First, the main CPU 101 sets the address of the winning action flag storage area (see FIGS. 28 to 30) (S781). Next, the main CPU 101 sets the size (number of bytes, “12” in the present embodiment) of the winning action flag storage area to the value of the check counter (S782).

次いで、メインCPU101は、現在セットされている入賞作動フラグ格納領域のアドレスに基づいて、該アドレスに対応する当り要求フラグ格納領域(内部当籤役格納領域)内の格納領域に格納された内部当籤役のデータ(当り要求フラグデータ)を取得する(S783)。次いで、メインCPU101は、現在セットされている入賞作動フラグ格納領域のアドレスに格納された入賞役のデータ(入賞作動フラグデータ)と、内部当籤役のデータ(当り要求フラグデータ)とを合成する(S784)。   Next, the main CPU 101, based on the address of the currently set winning action flag storage area, stores the internal winning combination stored in the storage area in the winning request flag storage area (internal winning combination storage area) corresponding to the address. (Hit request flag data) is acquired (S783). Next, the main CPU 101 synthesizes the winning combination data (winning operation flag data) stored at the address of the currently set winning operation flag storage area and the internal winning combination data (winning request flag data) ( S784).

なお、この合成処理では、まず、メインCPU101は、入賞役のデータ(入賞作動フラグデータ)と内部当籤役のデータ(当り要求フラグデータ)との排他的論理和を求める(図149に示すソースプログラム中のソースコード「XOR (HL)」)。次いで、メインCPU101は、求められた排他的論理和の算出結果と入賞役のデータ(入賞作動フラグデータ)との論理積を求め(図149に示すソースプログラム中のソースコード「AND (HL)」)、論理積の算出結果を合成結果とする。なお、イリーガルヒットエラーが発生していない場合、この合成結果の値は「0」となる。   In this synthesis process, first, the main CPU 101 obtains an exclusive OR of the winning combination data (winning operation flag data) and the internal winning combination data (winning request flag data) (source program shown in FIG. 149). Source code "XOR (HL)"). Next, the main CPU 101 obtains a logical product of the obtained exclusive OR calculation result and winning combination data (winning operation flag data) (source code “AND (HL)” in the source program shown in FIG. 149). ), The calculation result of the logical product is taken as the synthesis result. If an illegal hit error has not occurred, the value of the synthesis result is “0”.

次いで、メインCPU101は、S784の合成処理の結果に基づいて、イリーガルヒットエラーが発生しているか否かを判別する(S785)。   Next, the main CPU 101 determines whether an illegal hit error has occurred based on the result of the synthesis process in S784 (S785).

S785において、メインCPU101が、イリーガルヒットエラーが発生していないと判別したとき(S785がNO判定の場合)、メインCPU101は、参照する入賞作動フラグ格納領域のアドレスを+1更新する(S786)。次いで、メインCPU101は、チェックカウンタの値を1減算する(S787)。次いで、メインCPU101は、チェックカウンタの値が「0」であるか否かを判別する(S788)。   In S785, when the main CPU 101 determines that an illegal hit error has not occurred (when S785 is NO), the main CPU 101 updates the address of the winning action flag storage area to be referred to by +1 (S786). Next, the main CPU 101 subtracts 1 from the value of the check counter (S787). Next, the main CPU 101 determines whether or not the value of the check counter is “0” (S788).

S788において、メインCPU101が、チェックカウンタの値が「0」でないと判別したとき(S788がNO判定の場合)、メインCPU101は、処理をS783の処理に戻し、S783以降の処理を繰り返す。一方、S788において、メインCPU101が、チェックカウンタの値が「0」であると判別したとき(S788がYES判定の場合)、メインCPU101は、イリーガルヒットチェック処理を終了し、処理をメインフロー(図82参照)中のS216の処理に移す。   In S788, when the main CPU 101 determines that the value of the check counter is not “0” (when S788 is NO), the main CPU 101 returns the process to the process of S783 and repeats the processes after S783. On the other hand, in S788, when the main CPU 101 determines that the value of the check counter is “0” (when S788 is YES), the main CPU 101 ends the illegal hit check process, and the process proceeds to the main flow (FIG. 82), the process proceeds to S216.

ここで再度、S785の処理に戻って、S785において、メインCPU101が、イリーガルヒットエラーが発生していると判別したとき(S785がYES判定の場合)、メインCPU101は、図89で説明したエラー処理を行う(S789)。この処理により、情報表示器6に含まれる2桁の7セグLED(払出枚数表示用及びエラー表示用兼用)に、イリーガルヒットエラーの発生を示す2文字「EE」をエラー情報として表示するためのエラー表示データが出力される。なお、イリーガルヒットエラーの発生状態(エラー状態)は、リセットスイッチ76(図7参照)を押下することにより解除される。   Here, the process returns to S785 again. When the main CPU 101 determines in S785 that an illegal hit error has occurred (YES in S785), the main CPU 101 determines that the error processing described with reference to FIG. (S789). By this process, the two characters “EE” indicating the occurrence of the illegal hit error are displayed as error information on the 2-digit 7-segment LED (used for displaying the number of payouts and for error display) included in the information display 6. Error display data is output. The occurrence state (error state) of the illegal hit error is canceled by pressing the reset switch 76 (see FIG. 7).

次いで、メインCPU101は、入賞枚数カウンタの値及び当り要求フラグ格納領域のデータをクリアする(S790)。そして、S790の処理後、メインCPU101は、イリーガルヒットチェック処理を終了し、処理をメインフロー(図82参照)中のS216の処理に移す。   Next, the main CPU 101 clears the value of the winning number counter and the data in the winning request flag storage area (S790). After the process of S790, the main CPU 101 ends the illegal hit check process, and moves the process to the process of S216 in the main flow (see FIG. 82).

本実施形態では、上述のようにしてイリーガルヒットチェック処理が行われる。そして、上述したイリーガルヒットチェック処理は、メインCPU101が、図149のソースプログラムで規定されている各ソースコードを順次実行することにより行われる。   In the present embodiment, the illegal hit check process is performed as described above. The illegal hit check process described above is performed by the main CPU 101 sequentially executing each source code defined by the source program of FIG.

なお、本実施形態では、図28〜図30に示すように、入賞作動フラグ格納領域(表示役格納領域)の構成が当り要求フラグ格納領域(内部当籤役格納領域)のそれと同じであるので、入賞作動フラグ格納領域の役と内部当籤役との合成処理時にメインRAM103に配置される当り要求フラグ格納領域と入賞作動フラグ格納領域とを同一構成にすることができる。それゆえ、本実施形態のイリーガルヒットチェック処理におけるS784の演算結果(入賞役のデータと内部当籤役のデータとを合成結果)は、上述のように、ソースプログラム上において、入賞役のデータと内部当籤役のデータとを単純に論理積(「AND」命令で実行する)することにより求められる。その結果、本実施形態では、イリーガルヒットチェック処理を効率化及び簡略化することができ、主制御プログラムの空き容量を確保する(増やす)ことができ、増えた空き容量を使用して遊技性を高めることが可能になる。   In the present embodiment, as shown in FIGS. 28 to 30, the configuration of the winning action flag storage area (display combination storage area) is the same as that of the winning request flag storage area (internal winning combination storage area). The winning request flag storage area and the winning action flag storage area arranged in the main RAM 103 during the combination processing of the combination of the winning action flag storage area and the internal winning combination can be configured identically. Therefore, the calculation result of S784 in the illegal hit check process of the present embodiment (the result of combining the winning combination data and the internal winning combination data) is, as described above, the winning combination data and the internal It is obtained by simply ANDing (executing with an “AND” instruction) with the winning data. As a result, in this embodiment, the illegal hit check process can be streamlined and simplified, the free capacity of the main control program can be secured (increased), and the increased free capacity can be used to increase game play. It becomes possible to increase.

[入賞チェック・メダル払出処理]
次に、図150及び図151を参照して、メインフロー(図82参照)中のS216で行う入賞チェック・メダル払出処理について説明する。なお、図150は、入賞チェック・メダル払出処理の手順を示すフローチャートである。また、図151は、入賞チェック・メダル払出処理中の後述のS804〜S808の処理を実行するためのソースプログラムの一例を示す図である。
[Winning check / medal payout processing]
Next, with reference to FIG. 150 and FIG. 151, the winning check / medal payout process performed in S216 in the main flow (see FIG. 82) will be described. FIG. 150 is a flowchart showing a procedure of a winning check / medal payout process. FIG. 151 is a diagram showing an example of a source program for executing the processes of S804 to S808 described later during the winning check / medal payout process.

まず、メインCPU101は、入賞作動コマンド生成処理を行う(S801)。この処理では、メインCPU101は、副制御回路200に送信する入賞作動コマンドに含まれる、種別データおよび各種通信パラメータを生成する。なお、入賞作動コマンドは、入賞作動フラグ(表示役)等を特定するパラメータを含んで構成される。   First, the main CPU 101 performs a winning operation command generation process (S801). In this process, the main CPU 101 generates type data and various communication parameters included in the winning action command transmitted to the sub control circuit 200. The winning action command includes a parameter for specifying a winning action flag (display combination) and the like.

次いで、メインCPU101は、図72で説明した通信データ格納処理を行う(S802)。この処理により、入賞作動コマンドデータがメインRAM103に設けられた通信データ格納領域(図75B参照)に保存される。なお、入賞作動コマンドは、後述の図158で説明する割込処理内の通信データ送信処理により、主制御回路90から副制御回路200に送信される。   Next, the main CPU 101 performs the communication data storage process described with reference to FIG. 72 (S802). With this processing, the winning operation command data is stored in the communication data storage area (see FIG. 75B) provided in the main RAM 103. The winning operation command is transmitted from the main control circuit 90 to the sub control circuit 200 by communication data transmission processing in the interrupt processing described later with reference to FIG.

次いで、メインCPU101は、入賞枚数カウンタの値が「0」であるか否かを判別する(S803)。S803において、メインCPU101が、入賞枚数カウンタの値が「0」であると判別したとき(S803がYES判定の場合)、メインCPU101は、入賞チェック・メダル払出処理を終了し、処理をメインフロー(図82参照)中のS217の処理に移す。   Next, the main CPU 101 determines whether or not the value of the winning number counter is “0” (S803). In S803, when the main CPU 101 determines that the value of the winning number counter is “0” (in the case of YES determination in S803), the main CPU 101 ends the winning check / medal payout process, and the process proceeds to the main flow ( The process proceeds to S217 in FIG.

一方、S803において、メインCPU101が、入賞枚数カウンタの値が「0」でないと判別したとき(S803がNO判定の場合)、メインCPU101は、メダルのクレジット枚数(貯留枚数)がその上限枚数(本実施形態では50枚)以上であるか否かを判別する(S804)。   On the other hand, in S803, when the main CPU 101 determines that the value of the winning number counter is not “0” (NO in S803), the main CPU 101 determines that the number of credits (stored number) of medals is the upper limit number (the number of books). It is determined whether or not the number is 50 or more in the embodiment (S804).

S804において、メインCPU101が、メダルのクレジット枚数がその上限枚数以上でないと判別したとき(S804がNO判定の場合)、メインCPU101は、クレジットカウンタの値に「1」を加算(+1更新)する(S805)。加算されたクレジットカウンタの値は、情報表示器6に含まれる貯留枚数表示用の2桁の7セグLED(不図示)により表示される。次いで、メインCPU101は、メダル払出枚数チェック処理を行う(S806)。なお、メダル払出枚数チェック処理の詳細については、後述の図152を参照しながら後で説明する。   In S804, when the main CPU 101 determines that the number of credits of the medal is not equal to or greater than the upper limit (when S804 is NO), the main CPU 101 adds “1” to the value of the credit counter (+1 update) ( S805). The added credit counter value is displayed by a two-digit 7-segment LED (not shown) for displaying the number of stored sheets included in the information display 6. Next, the main CPU 101 performs a medal payout number check process (S806). Details of the medal payout number check process will be described later with reference to FIG. 152 described later.

次いで、メインCPU101は、メダルの払い出しが終了したか否かを判別する(S807)。S807において、メインCPU101が、メダルの払い出しが終了したと判別したとき(S807がYES判定の場合)、メインCPU101は、入賞チェック・メダル払出処理を終了し、処理をメインフロー(図82参照)中のS217の処理に移す。   Next, the main CPU 101 determines whether or not the medals have been paid out (S807). When the main CPU 101 determines in S807 that the payout of medals has ended (when S807 is YES), the main CPU 101 ends the winning check / medal payout process, and the process is in the main flow (see FIG. 82). The process proceeds to S217.

一方、S807において、メインCPU101が、メダルの払い出しが終了していないと判別したとき(S807がNO判定の場合)、メインCPU101は、払出間隔待機処理を行う(S808)。この処理では、メインCPU101は、予め設定されたメダル払出間隔時間(本実施形態では60.33msec:後述の図158で説明する割込処理(1.1172msec周期)の54周期分)が経過するまでウェイトする。そして、S808の処理後、メインCPU101は、処理をS803の処理に戻し、S803以降の処理を繰り返す。   On the other hand, when the main CPU 101 determines in S807 that the payout of medals has not ended (when S807 is NO), the main CPU 101 performs payout interval waiting processing (S808). In this process, the main CPU 101 waits until a preset medal payout interval time (in this embodiment, 60.33 msec: 54 cycles of an interrupt process (1.1172 msec period) described later with reference to FIG. 158). Wait. After the process of S808, the main CPU 101 returns the process to the process of S803 and repeats the processes after S803.

ここで再度、S804の処理に戻って、S804において、メインCPU101が、メダルのクレジット枚数がその上限枚数(50枚)以上であると判別したとき(S804がYES判定の場合)、メインCPU101は、メダルの払出処理を行う(S809)。この処理により、メダルが1枚、払い出される。そして、S809の処理後、メインCPU101は、入賞チェック・メダル払出処理を終了し、処理をメインフロー(図82参照)中のS217の処理に移す。   Here, returning to the processing of S804 again, when the main CPU 101 determines in S804 that the number of credits of medals is equal to or greater than the upper limit number (50) (when S804 is YES), the main CPU 101 A medal payout process is performed (S809). Through this process, one medal is paid out. After the processing of S809, the main CPU 101 ends the winning check / medal payout processing, and moves the processing to S217 in the main flow (see FIG. 82).

本実施形態では、上述のようにして入賞チェック・メダル払出処理が行われる。なお、上述した入賞チェック・メダル払出処理中のS804〜S808の処理は、メインCPU101が、図151のソースプログラムで規定されている各ソースコードを順次実行することにより行われる。   In the present embodiment, the winning check / medal payout process is performed as described above. Note that the processing of S804 to S808 during the above-described winning check / medal payout processing is performed by the main CPU 101 sequentially executing each source code defined in the source program of FIG.

なお、本実施形態では、クレジットカウンタの更新(+1)後、払出動作を継続する場合、メインCPU101は、S808の処理で60.33ms間のウェイト(払出間隔待ち)処理を行うが、この処理は、ソースプログラム上では、メインCPU101がソースコード「LD BC,cTM_PAYC」及び「RST SB_W1BC_00」をこの順で実行することにより実現されている。このように、入賞チェック・メダル払出処理において、クレジットカウンタの更新(+1)後、払出動作を継続するときに60.33ms間のウェイト(払出間隔待ち)を行った場合、無駄な待ち時間を減らすことができ、遊技者の精神的負担を軽減することができる。   In this embodiment, when the payout operation is continued after the credit counter is updated (+1), the main CPU 101 performs a wait (payout interval waiting) process for 60.33 ms in the process of S808. On the source program, the main CPU 101 executes the source codes “LD BC, cTM_PAYC” and “RST SB_W1BC_00” in this order. In this way, in the winning check / medal payout process, when the payout operation is continued after the credit counter is updated (+1), when waiting for 60.33 ms (waiting for payout interval) is performed, useless waiting time is reduced. Can reduce the mental burden of the player.

[メダル払出枚数チェック処理]
次に、図152及び図153を参照して、入賞チェック・メダル払出処理(図150参照)中のS806で行うメダル払出枚数チェック処理について説明する。なお、図152は、メダル払出枚数チェック処理の手順を示すフローチャートである。また、図153Aは、メダル払出枚数チェック処理中の後述のS811〜S814の処理を実行するためのソースプログラムの一例を示す図であり、図153Bは、メダル払出枚数チェック処理中の後述のS816及びS817の処理を実行するためのソースプログラムの一例を示す図である。
[Medal payout number check process]
Next, with reference to FIGS. 152 and 153, the medal payout number check process performed in S806 during the winning check / medal payout process (see FIG. 150) will be described. FIG. 152 is a flowchart showing the procedure of the medal payout number check process. FIG. 153A is a diagram showing an example of a source program for executing the later-described processing of S811 to S814 during the medal payout number check process, and FIG. 153B shows later-described S816 and the medal payout number check process during the medal payout number check process. It is a figure which shows an example of the source program for performing the process of S817.

まず、メインCPU101は、メダルOUTカウンタの値に「1」を加算(+1更新)する(S811)。なお、メダルOUTカウンタは、メダルの払出回数を計数するためのカウンタである。次いで、メインCPU101は、払出枚数カウンタの値に「1」を加算(+1更新)する(S812)。なお、払出枚数カウンタは、メダルの払出枚数を計数するためのカウンタである。   First, the main CPU 101 adds “1” to the value of the medal OUT counter (+1 update) (S811). The medal OUT counter is a counter for counting the number of medals paid out. Next, the main CPU 101 adds “1” to the value of the payout number counter (+1 update) (S812). The payout number counter is a counter for counting the number of medals to be paid out.

次いで、メインCPU101は、払出枚数7SEG表示処理を行う(S813)。この処理では、メインCPU101は、払出枚数カウンタの値を、情報表示器6に含まれる払出枚数表示用の2桁の7セグLED(不図示)により表示させる制御処理を行う。   Next, the main CPU 101 performs a payout number 7 SEG display process (S813). In this process, the main CPU 101 performs a control process for displaying the value of the payout number counter by a 2-digit 7-segment LED (not shown) for displaying the payout number included in the information display 6.

次いで、メインCPU101は、役連終了枚数カウンタの更新処理を行う(S814)。なお、役連終了枚数カウンタは、入賞役に対応するメダルの払出枚数の残り枚数を計数するためのカウンタである。この処理では、メインCPU101は、役連終了枚数カウンタの値とその下限値「0」とを比較し、役連終了枚数カウンタの値が下限値「0」より大きい場合には、役連終了枚数カウンタの値を1減算(−1更新)し、役連終了枚数カウンタの値が下限値「0」以下である場合には、役連終了枚数カウンタの値を「0」に保持する。   Next, the main CPU 101 performs update processing of the combination end number counter (S814). The consecutive end number counter is a counter for counting the remaining number of medals to be paid out corresponding to the winning combination. In this process, the main CPU 101 compares the value of the consecutive end number counter with its lower limit “0”, and when the value of the end of consecutive number counter is greater than the lower limit “0”, The counter value is decremented by 1 (-1 is updated), and when the value of the combination end number counter is equal to or lower than the lower limit “0”, the value of the combination end number counter is held at “0”.

次いで、メインCPU101は、入賞枚数カウンタの値を1減算(−1更新)する(S815)。   Next, the main CPU 101 subtracts 1 (updates -1) the value of the winning number counter (S815).

次いで、メインCPU101は、クレジット情報コマンド生成処理を行う(S816)。この処理では、メインCPU101は、副制御回路200に送信するクレジット情報コマンドに含まれる、種別データ及び各種通信パラメータを生成する。なお、クレジット情報コマンドは、メダルのクレジット枚数を特定するパラメータを含んで構成される。   Next, the main CPU 101 performs a credit information command generation process (S816). In this process, the main CPU 101 generates type data and various communication parameters included in the credit information command transmitted to the sub control circuit 200. The credit information command includes a parameter for specifying the number of medals for credit.

次いで、メインCPU101は、図72で説明した通信データ格納処理を行う(S817)。この処理により、クレジット情報コマンドデータがメインRAM103に設けられた通信データ格納領域(図75B参照)に保存される。なお、クレジット情報コマンドは、後述の図158で説明する割込処理内の通信データ送信処理により、主制御回路90から副制御回路200に送信される。そして、S817の処理後、メインCPU101は、メダル払出枚数チェック処理を終了し、処理を入賞チェック・メダル払出処理(図150参照)中のS807の処理に移す。   Next, the main CPU 101 performs the communication data storage process described with reference to FIG. 72 (S817). By this processing, the credit information command data is stored in the communication data storage area (see FIG. 75B) provided in the main RAM 103. The credit information command is transmitted from the main control circuit 90 to the sub control circuit 200 by a communication data transmission process in an interrupt process described later with reference to FIG. After the process of S817, the main CPU 101 ends the medal payout number check process, and moves the process to the process of S807 in the winning check / medal payout process (see FIG. 150).

本実施形態では、上述のようにしてメダル払出枚数チェック処理が行われる。なお、上述したメダル払出枚数チェック処理中のS811〜S814の処理は、メインCPU101が、図153Aのソースプログラムで規定されている各ソースコードを順次実行することにより行われる。その中で、S814の役連終了枚数カウンタの更新処理は、図153A中の「DCPLD」命令(所定の更新命令)により実行される。なお、「DCPLD」命令は、メインCPU101専用命令コードである。   In the present embodiment, the medal payout number check process is performed as described above. Note that the processing of S811 to S814 during the above-described medal payout number check processing is performed by the main CPU 101 sequentially executing each source code defined in the source program of FIG. 153A. Among them, the update processing of the combination end number counter in S814 is executed by the “DCPLD” command (predetermined update command) in FIG. 153A. The “DCPLD” instruction is an instruction code dedicated to the main CPU 101.

ソースプログラム上において、例えば、ソースコード「DCPLD (HL),n」が実行されると、HLレジスタで指定されたアドレスのメモリの内容(格納データ)と整数nとが比較され、メモリの内容が整数nより大きい場合には、メモリの内容が1減算され、メモリの内容が整数n以下である場合には、HLレジスタで指定されたアドレスのメモリに整数nが格納される。それゆえ、図153A中のソースコード「DCPLD (HL),0」が実行されると、HLレジスタで指定されたアドレスのメモリの内容(役連終了枚数カウンタの値)と整数0(下限値)とが比較され、メモリの内容(役連終了枚数カウンタの値)が整数0より大きい場合には、メモリの内容が1減算され、メモリの内容が整数0以下である場合には、メモリの内容(役連終了枚数カウンタの値)に「0」がセットされる。すなわち、現時点の役連終了枚数カウンタの値が「0」より大きい場合には、役連終了枚数カウンタの更新処理が行われ、現時点の役連終了枚数カウンタの値が「0」以下であれば、役連終了枚数カウンタの値を「0」に保持する処理が行われる。   For example, when the source code “DCPLD (HL), n” is executed on the source program, the contents (stored data) of the memory at the address specified by the HL register are compared with the integer n, and the contents of the memory are If it is larger than the integer n, 1 is subtracted from the contents of the memory, and if the memory content is less than or equal to the integer n, the integer n is stored in the memory at the address specified by the HL register. Therefore, when the source code “DCPLD (HL), 0” in FIG. 153A is executed, the contents of the memory at the address specified by the HL register (value of the consecutive end number counter) and the integer 0 (lower limit) Are compared, and if the memory content (the value of the combination end number counter) is larger than the integer 0, the memory content is decremented by 1, and if the memory content is less than or equal to the integer 0, the memory content “0” is set to (the value of the counter end number counter). In other words, if the current value of the consecutive end number counter is greater than “0”, the update process of the consecutive end number counter is performed, and if the current end of number counter value is “0” or less. Then, a process of holding the value of the combination end number counter at “0” is performed.

上述のように、メダル払出枚数チェック処理中のS814の処理では、一つの「DCPLD」命令(枚数管理カウンタの下限判定命令と、判断分岐命令が一体になっている命令)により、役連終了枚数カウンタの更新(減算)処理及び連終了枚数カウンタの値を「0」に保持する処理の両方を実行することができる。この場合、両処理を別個に実行するための命令コードを設ける必要がなくなる。例えば、連終了枚数カウンタの値が「0」であるか否かを判別するための判断分岐命令コードを省略することができる。それゆえ、本実施形態のメダル払出枚数チェック処理では、ソースプログラムの容量(メインROM102の使用容量)を低減することができ、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることが可能になる。   As described above, in the process of S814 during the medal payout number check process, the number of consecutively completed sheets is determined by one “DCPLD” command (a command that combines the lower limit determination command of the number management counter and the determination branch command). Both the counter update (subtraction) process and the process of holding the value of the consecutive end number counter at “0” can be executed. In this case, there is no need to provide an instruction code for executing both processes separately. For example, the determination branch instruction code for determining whether or not the value of the consecutive end number counter is “0” can be omitted. Therefore, in the medal payout number check process according to the present embodiment, the capacity of the source program (usage capacity of the main ROM 102) can be reduced, and a free capacity can be secured (increased) in the main ROM 102. It is possible to improve the playability by utilizing the free space.

また、上述したメダル払出枚数チェック処理中のS816及びS817の処理は、メインCPU101が、図153Bのソースプログラムで規定されている各ソースコードを順次実行することにより行われる。   Further, the processing of S816 and S817 during the above-described medal payout number check processing is performed by the main CPU 101 sequentially executing each source code defined in the source program of FIG. 153B.

その中で、S816の処理では、図153Bに示すように、クレジット情報コマンドの通信パラメータ1にはLレジスタを介して払出枚数カウンタの値がセットされ、通信パラメータ5にはCレジスタを介してクレジットカウンタの値がセットされる。しかしながら、クレジット情報コマンドを構成するその他の通信パラメータ2〜4には、現時点においてHレジスタ、Eレジスタ及びDレジスタにそれぞれ格納されている値(不定値)がセットされる。それゆえ、クレジット情報コマンド送信時における通信パラメータ2〜4の値は不定値となる。その結果、本実施形態では、クレジット情報コマンドのサム値(BCC)を送信毎に不定値にすることができ、ゴト等の不正行為を抑制することができる。   In the processing of S816, as shown in FIG. 153B, the communication parameter 1 of the credit information command is set to the value of the payout number counter via the L register, and the communication parameter 5 is credited via the C register. The counter value is set. However, values (undefined values) stored in the H register, E register, and D register at the present time are set in the other communication parameters 2 to 4 constituting the credit information command. Therefore, the values of the communication parameters 2 to 4 at the time of transmitting the credit information command are indefinite values. As a result, in the present embodiment, the sum value (BCC) of the credit information command can be set to an indefinite value for each transmission, and illegal acts such as goto can be suppressed.

[BBチェック処理]
次に、図154を参照して、メインフロー(図82参照)中のS217で行うBBチェック処理について説明する。なお、図154は、BBチェック処理の手順を示すフローチャートである。
[BB check processing]
Next, with reference to FIG. 154, the BB check process performed in S217 in the main flow (see FIG. 82) will be described. FIG. 154 is a flowchart showing the procedure of the BB check process.

まず、メインCPU101は、現在の遊技状態がボーナス状態であるか否かを判別する(S821)。S821において、メインCPU101が、現在の遊技状態がボーナス状態でないと判別したとき(S821がNO判定の場合)、メインCPU101は、後述のS832の処理を行う。   First, the main CPU 101 determines whether or not the current gaming state is a bonus state (S821). In S821, when the main CPU 101 determines that the current gaming state is not a bonus state (when S821 is NO), the main CPU 101 performs a process of S832 described later.

一方、S821において、メインCPU101が、現在の遊技状態がボーナス状態であると判別したとき(S821がYES判定の場合)、メインCPU101は、ボーナス状態中に払い出し可能なメダルの枚数を計数するためのBB中払出枚数カウンタの値から、入賞チェック・メダル払出処理において払い出されたメダルの払出枚数を減算する(S822)。   On the other hand, when the main CPU 101 determines in S821 that the current gaming state is the bonus state (when S821 is YES), the main CPU 101 counts the number of medals that can be paid out during the bonus state. The number of medals paid out in the winning check / medal payout process is subtracted from the value of the BB payout number counter (S822).

次いで、メインCPU101は、BB中払出枚数カウンタの値が「0」未満であるか否かを判別する(S823)。S823において、メインCPU101が、BB中払出枚数カウンタの値が「0」未満でないと判別したとき(S823がNO判定の場合)、メインCPU101は、BBチェック処理を終了し、処理をメインフロー(図82参照)中のS218の処理に移す。   Next, the main CPU 101 determines whether or not the value of the BB payout number counter is less than “0” (S823). In S823, when the main CPU 101 determines that the value of the BB payout number counter is not less than “0” (when S823 is NO), the main CPU 101 ends the BB check process, and the process proceeds to the main flow (FIG. 82), the process proceeds to S218.

一方、S823において、メインCPU101が、BB中払出枚数カウンタの値が「0」未満であると判別したとき(S823がYES判定の場合)、メインCPU101は、ボーナス終了時処理を行う(S824)。この処理では、メインCPU101は、ボーナス状態中の各種情報をクリアするとともに、RT1状態フラグをオン状態にセットする。   On the other hand, when the main CPU 101 determines in S823 that the value of the BB payout number counter is less than “0” (when S823 is YES), the main CPU 101 performs a bonus end process (S824). In this process, the main CPU 101 clears various information in the bonus state and sets the RT1 state flag to the on state.

次いで、メインCPU101は、ボーナス終了時CT抽籤テーブル(図60参照)を参照して、ボーナス終了時のCT抽籤を行う(S825)。次いで、メインCPU91は、ボーナス終了時のCT抽籤に当籤したか否かを判別する(S826)。   Next, the main CPU 101 refers to the bonus end CT lottery table (see FIG. 60), and performs the CT lottery at the end of the bonus (S825). Next, the main CPU 91 determines whether or not a CT lottery at the end of the bonus has been won (S826).

S826において、メインCPU101が、CT抽籤に当籤しなかったと判別したとき(S826がNO判定の場合)、メインCPU101は、後述のS828の処理を行う。一方、S826において、メインCPU101が、CT抽籤に当籤したと判別したとき(S826がYES判定の場合)、メインCPU101は、CTセット数に「1」を加算する(S827)。なお、ARTセット数が「0」であるときにCT抽籤に当籤した場合には、S827の処理において、CTセット数に「1」を加算するとともに、ARTセット数にも「1」を加算する。   In S826, when the main CPU 101 determines that the CT lottery has not been won (when S826 is NO), the main CPU 101 performs a process of S828 described later. On the other hand, when it is determined in S826 that the main CPU 101 has won the CT lottery (when S826 is YES), the main CPU 101 adds “1” to the number of CT sets (S827). If the CT lottery is won when the number of ART sets is “0”, “1” is added to the number of CT sets and “1” is also added to the number of ART sets in the process of S827. .

S827の処理後又はS826がNO判定の場合、メインCPU101は、ARTセット数又はCTセット数が「1」以上であるか否かを判別する(S828)。   After the processing of S827 or when S826 is NO, the main CPU 101 determines whether the number of ART sets or the number of CT sets is “1” or more (S828).

S828おいて、メインCPU101が、ARTセット数又はCTセット数が「1」以上であると判別したとき(S828がYES判定の場合)、メインCPU101は、次遊技の遊技状態にART準備状態をセットする(S829)。そして、S829の処理後メインCPU101は、BBチェック処理を終了し、処理をメインフロー(図82参照)中のS218の処理に移す。   In S828, when the main CPU 101 determines that the number of ART sets or the number of CT sets is “1” or more (when S828 is YES), the main CPU 101 sets the ART ready state to the game state of the next game. (S829). Then, after the process of S829, the main CPU 101 ends the BB check process, and shifts the process to the process of S218 in the main flow (see FIG. 82).

一方、S828において、メインCPU101が、ARTセット数又はCTセット数が「1」以上でないと判別したとき(S828がNO判定の場合)、メインCPU101は、次遊技の遊技状態に通常遊技状態をセットする(S830)。次いで、メインCPU101は、通常中高確率抽籤テーブル(図40B参照)を参照して、CZの抽籤状態を抽籤し、抽籤結果をセットする(S831)。そして、S831の処理後、メインCPU101は、BBチェック処理を終了し、処理をメインフロー(図82参照)中のS218の処理に移す。   On the other hand, when the main CPU 101 determines in S828 that the number of ART sets or the number of CT sets is not “1” or more (when S828 is NO), the main CPU 101 sets the normal gaming state to the gaming state of the next game. (S830). Next, the main CPU 101 refers to the normal medium / high probability lottery table (see FIG. 40B), lottery the CZ lottery state, and sets the lottery result (S831). After the process of S831, the main CPU 101 ends the BB check process, and moves the process to the process of S218 in the main flow (see FIG. 82).

ここで再度、S821の処理に戻って、S821がNO判定の場合、メインCPU101は、BB役に係る図柄組合せ(コンビネーション「C_BB1」又は「C_BB2」の図柄組合せ)が表示されたか否かを判定する(S832)。S832において、メインCPU101が、BB役に係る図柄組合せが表示されなかったと判別したとき(S832がNO判定の場合)、メインCPU101は、BBチェック処理を終了し、処理をメインフロー(図82参照)中のS218の処理に移す。   Here, returning to the processing of S821 again, if S821 is NO, the main CPU 101 determines whether or not the symbol combination related to the BB combination (the combination of symbols “C_BB1” or “C_BB2”) is displayed. (S832). When the main CPU 101 determines in S832 that the symbol combination related to the BB combination has not been displayed (NO in S832), the main CPU 101 ends the BB check process, and the process proceeds to the main flow (see FIG. 82). The process proceeds to S218.

一方、S832において、メインCPU101が、BB役に係る図柄組合せが表示されたと判別したとき(S832がYES判定の場合)、メインCPU101は、ボーナス種別抽籤テーブル(図58参照)を参照して、ボーナス種別を抽籤し、抽籤結果をセットする(S833)。次いで、メインCPU101は、BB中払出枚数カウンタの値に所定値(ボーナス終了契機となる払出枚数:本実施形態では、「216」)をセットする(S834)。   On the other hand, when the main CPU 101 determines in S832 that the symbol combination related to the BB combination has been displayed (YES in S832), the main CPU 101 refers to the bonus type lottery table (see FIG. 58), The type is lottery and the lottery result is set (S833). Next, the main CPU 101 sets a predetermined value (the number of payouts that triggers the end of the bonus: “216” in this embodiment) as the value of the payout amount counter during BB (S834).

次いで、メインCPU101は、ボーナス開始時処理を行う(S835)。この処理では、メインCPU101は、例えば、次遊技の遊技状態にボーナス状態をセットするなどのボーナスの作動開始に必要な各種処理を行う。そして、S835の処理後、メインCPU101は、BBチェック処理を終了し、処理をメインフロー(図82参照)中のS218の処理に移す。   Next, the main CPU 101 performs bonus start processing (S835). In this process, the main CPU 101 performs various processes necessary for starting the bonus operation, such as setting a bonus state in the game state of the next game. After the process of S835, the main CPU 101 ends the BB check process, and moves the process to S218 in the main flow (see FIG. 82).

[RTチェック処理]
次に、図155及び図156を参照して、メインフロー(図82参照)中のS218で行うRTチェック処理について説明する。なお、図155及び図156は、RTチェック処理の手順を示すフローチャートである。
[RT check processing]
Next, the RT check process performed in S218 in the main flow (see FIG. 82) will be described with reference to FIGS. 155 and 156. FIG. 155 and 156 are flowcharts showing the procedure of the RT check process.

まず、メインCPU101は、RT状態がRT5状態であるか否かを判別する(S841)。S841において、メインCPU101が、RT状態がRT5状態であると判別したとき(S841がYES判定の場合)、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図82参照)中のS219の処理に移す。   First, the main CPU 101 determines whether or not the RT state is the RT5 state (S841). In S841, when the main CPU 101 determines that the RT state is the RT5 state (when S841 is YES), the main CPU 101 ends the RT check process, and the process proceeds to S219 in the main flow (see FIG. 82). Move on to processing.

一方、S841において、メインCPU101が、RT状態がRT5状態でないと判別したとき(S841がNO判定の場合)、メインCPU101は、RT状態がRT0状態であるか否かを判別する(S842)。S842において、メインCPU101が、RT状態がRT0状態でないと判別したとき(S842がNO判定の場合)、メインCPU101は、後述のS845の処理を行う。   On the other hand, when the main CPU 101 determines that the RT state is not the RT5 state in S841 (when S841 is NO), the main CPU 101 determines whether or not the RT state is the RT0 state (S842). In S842, when the main CPU 101 determines that the RT state is not the RT0 state (when S842 is NO), the main CPU 101 performs a process of S845 described later.

一方、S842において、メインCPU101が、RT状態がRT0状態であると判別したとき(S842がYES判定の場合)、メインCPU101は、略称「ベルこぼし目」の図柄組合せ(図28参照)が表示されたか否かを判別する(S843)。S843において、メインCPU101が、略称「ベルこぼし目」の図柄組合せが表示されなかったと判別したとき(S843がNO判定の場合)、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図82参照)中のS219の処理に移す。   On the other hand, when the main CPU 101 determines that the RT state is the RT0 state in S842 (when S842 is YES), the main CPU 101 displays the symbol combination of the abbreviation “bell spilled eyes” (see FIG. 28). It is determined whether or not (S843). In S843, when the main CPU 101 determines that the symbol combination of the abbreviation “bell spilled eyes” has not been displayed (when S843 is NO), the main CPU 101 ends the RT check process, and the process proceeds to the main flow (FIG. 82), the process proceeds to S219.

一方、S843において、メインCPU101が、略称「ベルこぼし目」の図柄組合せが表示されたと判別したとき(S843がYES判定の場合)、メインCPU101は、RT2状態フラグをオン状態にセットする(S844)。この処理により、RT状態がRT0状態からRT2状態に移行する。そして、S844の処理後、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図82参照)中のS219の処理に移す。   On the other hand, when the main CPU 101 determines in S843 that the symbol combination of the abbreviation “bell spilled eyes” is displayed (when S843 is YES), the main CPU 101 sets the RT2 state flag to the on state (S844). . By this process, the RT state shifts from the RT0 state to the RT2 state. Then, after the process of S844, the main CPU 101 ends the RT check process and moves the process to the process of S219 in the main flow (see FIG. 82).

ここで再度、S842の処理に戻って、S842がNO判定の場合、メインCPU101は、RT状態がRT1状態であるか否かを判別する(S845)。S845において、メインCPU101が、RT状態がRT1状態でないと判別したとき(S845がNO判定の場合)、メインCPU101は、後述のS850の処理を行う。   Here, returning to the process of S842 again, if S842 is NO, the main CPU 101 determines whether or not the RT state is the RT1 state (S845). In S845, when the main CPU 101 determines that the RT state is not the RT1 state (when S845 is NO), the main CPU 101 performs the process of S850 described later.

一方、S845において、メインCPU101が、RT状態がRT1状態であると判別したとき(S845がYES判定の場合)、メインCPU101は、略称「ベルこぼし目」の図柄組合せが表示されたか否かを判別する(S846)。   On the other hand, when the main CPU 101 determines that the RT state is the RT1 state in S845 (when S845 is YES), the main CPU 101 determines whether or not the symbol combination of the abbreviation “bell spill” is displayed. (S846).

S846において、メインCPU101が、略称「ベルこぼし目」の図柄組合せが表示されたと判別したとき(S846がYES判定の場合)、メインCPU101は、RT1状態フラグをオフ状態にセットするとともに、RT2状態フラグをオン状態にセットする(S847)。この処理により、RT状態がRT1状態からRT2状態に移行する。そして、S847の処理後、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図82参照)中のS219の処理に移す。   In S846, when the main CPU 101 determines that the symbol combination of the abbreviation “bell spilled eyes” is displayed (when S846 is YES), the main CPU 101 sets the RT1 status flag to the OFF state and the RT2 status flag. Is set to the ON state (S847). With this process, the RT state shifts from the RT1 state to the RT2 state. After the process of S847, the main CPU 101 ends the RT check process, and moves the process to the process of S219 in the main flow (see FIG. 82).

一方、S846において、メインCPU101が、略称「ベルこぼし目」の図柄組合せが表示されなかったと判別したとき(S846がNO判定の場合)、メインCPU101は、RT1状態の遊技が20ゲーム経過したか否かを判別する(S848)。   On the other hand, when the main CPU 101 determines in S846 that the symbol combination of the abbreviation “bell spilled eyes” has not been displayed (when S846 is NO), the main CPU 101 determines whether or not 20 games have elapsed in the RT1 state. Is determined (S848).

S848において、メインCPU101が、RT1状態の遊技が20ゲーム経過していないと判別したとき(S848がNO判定の場合)、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図82参照)中のS219の処理に移す。一方、S848において、メインCPU101が、RT1状態の遊技が20ゲーム経過したと判別したとき(S848がYES判定の場合)、メインCPU101は、RT1状態フラグをオフ状態にセットする(S849)。この処理により、RT状態がRT1状態からRT0状態に移行する。そして、S849の処理後、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図82参照)中のS219の処理に移す。   In S848, when the main CPU 101 determines that 20 games have not elapsed in the RT1 state (NO in S848), the main CPU 101 ends the RT check process, and the process proceeds to the main flow (see FIG. 82). ) To S219. On the other hand, in S848, when the main CPU 101 determines that 20 games have elapsed in the RT1 state (when S848 is YES), the main CPU 101 sets the RT1 state flag to the off state (S849). With this process, the RT state shifts from the RT1 state to the RT0 state. After the process of S849, the main CPU 101 ends the RT check process and moves the process to S219 in the main flow (see FIG. 82).

ここで再度、S845の処理に戻って、S845がNO判定の場合、メインCPU101は、RT状態がRT2状態であるか否かを判別する(S850)。S850において、メインCPU101が、RT状態がRT2状態でないと判別したとき(S850がNO判定の場合)、メインCPU101は、後述のS853の処理を行う。   Here, returning to the process of S845 again, when S845 is NO, the main CPU 101 determines whether or not the RT state is the RT2 state (S850). In S850, when the main CPU 101 determines that the RT state is not the RT2 state (when S850 is NO), the main CPU 101 performs a process of S853 described later.

一方、S850において、メインCPU101が、RT状態がRT2状態であると判別したとき(S850がYES判定の場合)、メインCPU101は、略称「RT3移行リプ」の図柄組合せ(図28参照)が表示されたか否かを判別する(S851)。S851において、メインCPU101が、略称「RT3移行リプ」の図柄組合せが表示されなかったと判別したとき(S851がNO判定の場合)、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図82参照)中のS219の処理に移す。   On the other hand, when the main CPU 101 determines that the RT state is the RT2 state in S850 (when S850 is YES), the main CPU 101 displays the symbol combination of the abbreviation “RT3 transition lip” (see FIG. 28). It is determined whether or not (S851). In S851, when the main CPU 101 determines that the symbol combination of the abbreviation “RT3 transition lip” has not been displayed (when S851 is NO), the main CPU 101 ends the RT check process, and the process proceeds to the main flow (FIG. 82), the process proceeds to S219.

一方、S851において、メインCPU101が、略称「RT3移行リプ」の図柄組合せが表示されたと判別したとき(S851がYES判定の場合)、メインCPU101は、RT2状態フラグをオフ状態にセットするとともに、RT3状態フラグをオン状態にセットする(S852)。この処理により、RT状態がRT2状態からRT3状態に移行する。そして、S852の処理後、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図82参照)中のS219の処理に移す。   On the other hand, when the main CPU 101 determines in S851 that the symbol combination of the abbreviation “RT3 transition lip” has been displayed (when S851 is YES), the main CPU 101 sets the RT2 state flag to the OFF state and RT3. A state flag is set to an on state (S852). With this process, the RT state shifts from the RT2 state to the RT3 state. After the process of S852, the main CPU 101 ends the RT check process, and moves the process to the process of S219 in the main flow (see FIG. 82).

ここで再度、S850の処理に戻って、S850がNO判定の場合、メインCPU101は、RT状態がRT3状態であるか否かを判別する(S853)。S853において、メインCPU101が、RT状態がRT3状態でないと判別したとき(S853がNO判定の場合)、メインCPU101は、後述のS862の処理を行う。   Here, returning to the processing of S850 again, if S850 is NO, the main CPU 101 determines whether or not the RT state is the RT3 state (S853). In S853, when the main CPU 101 determines that the RT state is not the RT3 state (when S853 is NO), the main CPU 101 performs a process of S862 described later.

一方、S853において、メインCPU101が、RT状態がRT3状態であると判別したとき(S853がYES判定の場合)、メインCPU101は、略称「ベルこぼし目」又は「RT2移行リプ」の図柄組合せが表示されたか否かを判別する(S854)。   On the other hand, when the main CPU 101 determines that the RT state is the RT3 state in S853 (when S853 is YES), the main CPU 101 displays the symbol combination of the abbreviation “bell spill” or “RT2 transition lip”. It is determined whether or not it has been done (S854).

S854において、メインCPU101が、略称「ベルこぼし目」又は「RT2移行リプ」の図柄組合せが表示されたと判別したとき(S854がYES判定の場合)、メインCPU101は、RT3状態フラグをオフ状態にセットするとともに、RT2状態フラグをオン状態にセットする(S855)。この処理により、RT状態がRT3状態からRT2状態に移行する。そして、S855の処理後、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図82参照)中のS219の処理に移す。   In S854, when the main CPU 101 determines that the symbol combination of the abbreviation “bell spill” or “RT2 transition lip” is displayed (when S854 is YES), the main CPU 101 sets the RT3 state flag to the off state. At the same time, the RT2 state flag is set to the on state (S855). With this process, the RT state shifts from the RT3 state to the RT2 state. After the process of S855, the main CPU 101 ends the RT check process, and moves the process to the process of S219 in the main flow (see FIG. 82).

一方、S854において、メインCPU101が、略称「ベルこぼし目」又は「RT2移行リプ」の図柄組合せが表示されていないと判別したとき(S854がNO判定の場合)、メインCPU101は、略称「RT4移行リプ」の図柄組合せ(図28参照)が表示されたか否かを判別する(S856)。   On the other hand, when the main CPU 101 determines in S854 that the symbol combination of the abbreviation “bell spilled eyes” or “RT2 transition lip” is not displayed (when S854 is NO), the main CPU 101 transitions to the abbreviation “RT4 transition”. It is determined whether or not the “Rip” symbol combination (see FIG. 28) is displayed (S856).

S856において、メインCPU101が、略称「RT4移行リプ」の図柄組合せが表示されていないと判別したとき(S856がNO判定の場合)、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図82参照)中のS219の処理に移す。一方、S856において、メインCPU101が、略称「RT4移行リプ」の図柄組合せが表示されたと判別したとき(S856がYES判定の場合)、メインCPU101は、RT3状態フラグをオフ状態にセットするとともに、RT4状態フラグをオン状態にセットする(S857)。この処理により、RT状態がRT3状態からRT4状態に移行する。   In S856, when the main CPU 101 determines that the symbol combination of the abbreviation “RT4 transition lip” is not displayed (when S856 is NO), the main CPU 101 ends the RT check process, and the process proceeds to the main flow ( The process proceeds to S219 in FIG. On the other hand, when the main CPU 101 determines in S856 that the symbol combination of the abbreviation “RT4 transition lip” has been displayed (when S856 is YES), the main CPU 101 sets the RT3 state flag to the OFF state and RT4. The state flag is set to the on state (S857). With this process, the RT state shifts from the RT3 state to the RT4 state.

S857の処理後、メインCPU101は、遊技状態がART準備状態であるか否かを判別する(S858)。S858において、メインCPU101が、遊技状態がART準備状態でないと判別したとき(S858がNO判定の場合)、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図82参照)中のS219の処理に移す。   After the processing of S857, the main CPU 101 determines whether or not the gaming state is the ART preparation state (S858). In S858, when the main CPU 101 determines that the gaming state is not the ART ready state (when S858 is NO), the main CPU 101 ends the RT check process, and the process is S219 in the main flow (see FIG. 82). Move on to processing.

一方、S858において、メインCPU101が、遊技状態がART準備状態であると判別したとき(S858がYES判定の場合)、メインCPU101は、CTセット数が「1」以上であるか否かを判別する(S859)。   On the other hand, when the main CPU 101 determines in S858 that the gaming state is the ART preparation state (when S858 is YES), the main CPU 101 determines whether or not the number of CT sets is “1” or more. (S859).

S859において、メインCPU101が、CTセット数が「1」以上であると判別したとき(S859がYES判定の場合)、メインCPU101は、次遊技の遊技状態にCTをセットし、CTゲーム数カウンタに「8」をセットする(S860)。そして、S860の処理後、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図82参照)中のS219の処理に移す。   In S859, when the main CPU 101 determines that the number of CT sets is “1” or more (when S859 is YES), the main CPU 101 sets CT to the game state of the next game and sets the CT game number counter. “8” is set (S860). After the process of S860, the main CPU 101 ends the RT check process, and moves the process to the process of S219 in the main flow (see FIG. 82).

一方、S859において、メインCPU101が、CTセット数が「1」以上でないと判別したとき(S859がNO判定の場合)、メインCPU101は、次遊技の遊技状態に通常ARTをセットし、ART終了ゲーム数カウンタに所定値をセットする(S861)。そして、S861の処理後、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図82参照)中のS219の処理に移す。   On the other hand, when the main CPU 101 determines in S859 that the CT set number is not “1” or more (when S859 is NO), the main CPU 101 sets the normal ART to the game state of the next game, and the ART end game. A predetermined value is set in the number counter (S861). Then, after the process of S861, the main CPU 101 ends the RT check process and shifts the process to the process of S219 in the main flow (see FIG. 82).

ここで再度、S853の処理に戻って、S853がNO判定の場合、メインCPU101は、略称「ベルこぼし目」又は「RT2移行リプ」の図柄組合せが表示されたか否かを判別する(S862)。S862において、メインCPU101が、略称「ベルこぼし目」又は「RT2移行リプ」の図柄組合せが表示されていないと判別したとき(S862がNO判定の場合)、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図82参照)中のS219の処理に移す。   Here, returning to the processing of S853 again, if S853 is NO, the main CPU 101 determines whether or not a symbol combination of abbreviation “bell spilled eyes” or “RT2 transition lip” is displayed (S862). In S862, when the main CPU 101 determines that the symbol combination of the abbreviation “bell spill” or “RT2 transition lip” is not displayed (when S862 is NO), the main CPU 101 ends the RT check process. Then, the process proceeds to the process of S219 in the main flow (see FIG. 82).

一方、S862において、メインCPU101が、略称「ベルこぼし目」又は「RT2移行リプ」の図柄組合せが表示されたと判別したとき(S862がYES判定の場合)、メインCPU101は、RT4状態フラグをオフ状態にセットするとともに、RT2状態フラグをオン状態にセットする(S863)。この処理により、RT状態がRT4状態からRT2状態に移行する。そして、S863の処理後、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図82参照)中のS219の処理に移す。   On the other hand, in S862, when the main CPU 101 determines that the symbol combination of the abbreviation “bell spill” or “RT2 transition lip” is displayed (when S862 is YES), the main CPU 101 sets the RT4 status flag to the off state. And the RT2 state flag is set to the on state (S863). With this process, the RT state shifts from the RT4 state to the RT2 state. Then, after the process of S863, the main CPU 101 ends the RT check process, and moves the process to the process of S219 in the main flow (see FIG. 82).

[CZ・ART終了時処理]
次に、図157を参照して、メインフロー(図82参照)中のS219で行うCZ・ART終了時処理について説明する。なお、図157は、CZ・ART終了時処理の手順を示すフローチャートである。
[CZ / ART end processing]
Next, with reference to FIG. 157, the CZ / ART termination process performed in S219 in the main flow (see FIG. 82) will be described. FIG. 157 is a flowchart showing the procedure of CZ / ART termination processing.

まず、メインCPU101は、現在の遊技状態がCZ失敗時及びART終了時のいずれかであるか否かを判別する(S871)。S871において、メインCPU101が、現在の遊技状態がCZ失敗時及びART終了時のいずれかでないと判別したとき(S871がNO判定の場合)、メインCPU101は、CZ・ART終了時処理を終了し、処理をメインフロー(図82参照)中のS201の処理に移す。   First, the main CPU 101 determines whether or not the current gaming state is either when CZ fails or when ART ends (S871). In S871, when the main CPU 101 determines that the current gaming state is not CZ failure or ART end (when S871 is NO), the main CPU 101 ends the CZ / ART end processing, The process proceeds to S201 in the main flow (see FIG. 82).

一方、S871において、メインCPU101が、現在の遊技状態がCZ失敗時及びART終了時のいずれかであると判別したとき(S871がYES判定の場合)、メインCPU101は、CZ抽籤テーブル(図41B参照)を参照して、CZの引き戻し抽籤を行う(S872)。次いで、メインCPU101は、CZの引き戻し抽籤に当籤したか否かを判別す(S873)。   On the other hand, when the main CPU 101 determines in S871 that the current gaming state is either CZ failure or ART end (when S871 is YES), the main CPU 101 determines the CZ lottery table (see FIG. 41B). ), CZ pull-back lottery is performed (S872). Next, the main CPU 101 determines whether or not a CZ pullback lottery has been won (S873).

S873において、メインCPU101が、CZの引き戻し抽籤に当籤したと判別したとき(S873がYES判定の場合)、メインCPU101は、次遊技の遊技状態に当籤した種別のCZをセットする(S874)。次いで、メインCPU101は、当籤した種別のCZに応じた値をCZゲーム数カウンタにセットする(S875)。そして、S875の処理後、メインCPU101は、CZ・ART終了時処理を終了し、処理をメインフロー(図82参照)中のS201の処理に移す。   In S873, when the main CPU 101 determines that the CZ pullback lottery has been won (when S873 is YES), the main CPU 101 sets the type of CZ that has won the game state of the next game (S874). Next, the main CPU 101 sets a value corresponding to the winning type of CZ in the CZ game number counter (S875). After the process of S875, the main CPU 101 ends the CZ / ART end process, and moves the process to the process of S201 in the main flow (see FIG. 82).

一方、S873において、メインCPU101が、CZの引き戻し抽籤に当籤しなかったと判別したとき(S873がNO判定の場合)、メインCPU101は、次遊技の遊技状態に通常遊技状態をセットする(S876)。次いで、メインCPU101は、通常中高確率抽籤テーブル(図40B参照)を参照して、CZの抽籤状態を抽籤し、抽籤結果をセットする(S877)。そして、S877の処理後、メインCPU101は、CZ・ART終了時処理を終了し、処理をメインフロー(図82参照)中のS201の処理に移す。   On the other hand, when the main CPU 101 determines in S873 that the CZ pull-back lottery has not been won (when S873 is NO), the main CPU 101 sets the normal gaming state to the gaming state of the next game (S876). Next, the main CPU 101 refers to the normal medium / high probability lottery table (see FIG. 40B), lotteries the lottery state of CZ, and sets the lottery result (S877). Then, after the processing of S877, the main CPU 101 ends the CZ / ART termination processing, and shifts the processing to S201 in the main flow (see FIG. 82).

[メインCPUの制御による割込処理(1.1172msec)]
次に、図158を参照して、1.1172msec周期で、メインCPU101が行う割込処理について説明する。なお、図158は、割込処理の手順を示すフローチャートである。1.1172msec周期で繰り返し実行される割込処理は、タイマー回路113(PTC)の初期化処理(図64中のS2参照)で設定されたタイマー回路113のタイムアウト信号の出力タイミングに基づいて発生する割込みコントローラ112からの割込要求信号がメインCPU101に入力された際に実行される処理である。
[Interrupt processing under the control of the main CPU (1.1172 msec)]
Next, an interrupt process performed by the main CPU 101 at a cycle of 1.1172 msec will be described with reference to FIG. FIG. 158 is a flowchart showing the procedure of interrupt processing. 1. Interrupt processing repeatedly executed at a period of 1172 msec is generated based on the output timing of the time-out signal of the timer circuit 113 set in the initialization processing of the timer circuit 113 (PTC) (see S2 in FIG. 64). This is a process executed when an interrupt request signal from the interrupt controller 112 is input to the main CPU 101.

まず、メインCPU101は、レジスタの退避処理を行う(S901)。次いで、メインCPU101は、入力ポートチェック処理を行う(S902)。この処理では、ストップスイッチ等の各種スイッチから入力される信号がチェックされる。   First, the main CPU 101 performs a register saving process (S901). Next, the main CPU 101 performs input port check processing (S902). In this process, signals input from various switches such as a stop switch are checked.

次いで、メインCPU101は、リール制御処理を行う(S903)。この処理では、メインCPU101は、全リールの回転開始が要求されたときに、左リール3L、中リール3C及び右リール3Rの回転を開始し、その後、各リールが一定速度で回転するように、3つのステッピングモータを駆動制御する。また、滑り駒数が決定されたときは、メインCPU101は、該当するリールの図柄カウンタを滑り駒数分だけ更新する。そして、メインCPU101は、更新された図柄カウンタが停止予定位置に対応する値に一致する(停止予定位置の図柄が表示窓の有効ライン上の領域に到達する)のを待って、該当するリールの回転の減速及び停止が行われるように、対応するステッピングモータを駆動制御する。   Next, the main CPU 101 performs a reel control process (S903). In this process, the main CPU 101 starts rotation of the left reel 3L, the middle reel 3C, and the right reel 3R when the start of rotation of all reels is requested, and thereafter, each reel rotates at a constant speed. Three stepping motors are driven and controlled. When the number of sliding symbols is determined, the main CPU 101 updates the symbol counter of the corresponding reel by the number of sliding symbols. Then, the main CPU 101 waits for the updated symbol counter to match the value corresponding to the planned stop position (the symbol at the planned stop position reaches the area on the effective line of the display window), and The corresponding stepping motor is driven and controlled so that the rotation is decelerated and stopped.

次いで、メインCPU101は、通信データ送信処理を行う(S904)。この処理では、主に、通信データ格納領域に格納された各種コマンドを主制御回路90の第1シリアル通信回路114(図9参照)を介して副制御回路200に送信する。メインCPU101は、副制御回路200にコマンドを送信した後、通信データポインタを1パケット分減算更新し(不図示)、通信データ格納領域の送信済みのコマンドデータをクリアする。なお、通信データ格納領域に複数のコマンドデータが格納されている場合には、格納された古い順で、コマンドデータを副制御回路200に送信する。また、通信データ格納領域にコマンドデータが格納されていない場合、すなわち、通信データポインタの値が「0」である場合には、無操作コマンドを生成して副制御回路200に送信する。次いで、メインCPU101は、投入メダル通過チェック処理を行う(S905)。この処理では、メインCPU101は、メダルセンサ(不図示)の検出結果(メダルセンサ入力状態)に基づいて、投入メダルがセレクタ66を通過したか否かのチェック処理を行う。次いで、メインCPU101は、WDTのリスタート処理を行う(S906)。   Next, the main CPU 101 performs communication data transmission processing (S904). In this processing, various commands stored in the communication data storage area are mainly transmitted to the sub control circuit 200 via the first serial communication circuit 114 (see FIG. 9) of the main control circuit 90. After transmitting a command to the sub control circuit 200, the main CPU 101 subtracts and updates the communication data pointer by one packet (not shown), and clears the transmitted command data in the communication data storage area. If a plurality of command data is stored in the communication data storage area, the command data is transmitted to the sub-control circuit 200 in the oldest stored order. When no command data is stored in the communication data storage area, that is, when the value of the communication data pointer is “0”, a no-operation command is generated and transmitted to the sub-control circuit 200. Next, the main CPU 101 performs inserted medal passage check processing (S905). In this process, the main CPU 101 checks whether or not the inserted medal has passed through the selector 66 based on the detection result (medal sensor input state) of the medal sensor (not shown). Next, the main CPU 101 performs a WDT restart process (S906).

次いで、メインCPU101は、7セグLED駆動処理を行う(S907)。この処理では、メインCPU101は、情報表示器6に含まれる各種7セグLEDを駆動制御して、例えば、メダルの払出枚数やクレジット枚数、ストップボタンの押し順データなどを表示する。なお、7セグLED駆動処理の詳細については、後述の図159を参照しながら後で説明する。   Next, the main CPU 101 performs a 7-segment LED drive process (S907). In this process, the main CPU 101 drives and controls various 7-segment LEDs included in the information display 6 and displays, for example, the number of medals paid out, the number of credits, stop button pressing order data, and the like. The details of the 7-segment LED driving process will be described later with reference to FIG. 159 described later.

次いで、メインCPU101は、タイマー更新処理を行う(S908)。この処理では、メインCPU101は、セットされた各種タイマーのカウント(減算)処理を行う。なお、タイマー更新処理の詳細については、後述の図164を参照しながら後で説明する。   Next, the main CPU 101 performs timer update processing (S908). In this processing, the main CPU 101 performs count (subtraction) processing for various timers that have been set. Details of the timer update process will be described later with reference to FIG. 164 described later.

次いで、メインCPU101は、エラー検知処理を行う(S909)。次いで、メインCPU101は、ドア開閉チェック処理を行う(S910)。ドア開閉チェック処理では、メインCPU101は、ドア開閉監視スイッチ67のオン(ドア閉)/オフ(ドア開)状態をチェックすることにより、フロントドア2b(図2参照)の開閉状態をチェックする。   Next, the main CPU 101 performs error detection processing (S909). Next, the main CPU 101 performs a door open / close check process (S910). In the door open / close check process, the main CPU 101 checks the open / closed state of the front door 2b (see FIG. 2) by checking the on / off (door closed) / off (door open) state of the door open / close monitoring switch 67.

次いで、メインCPU101は、試射試験信号制御処理を行う(S911)。この処理では、第2インターフェースボート等を介して試験機に各種試験信号の出力する際の制御処理が行われる。また、この処理は、メインRAM103の規定外作業領域(図12C参照)を用いて実行される。なお、本実施形態では、この処理は、試射試験時以外のとき(パチスロ1が遊技店に設置された後)にも行われるが、この時には、主制御基板71が第2インターフェースボート等を介して試験機に接続されていないので、各種試験信号は生成されても出力はされない。試射試験信号制御処理の詳細については、後述の図166を参照しながら後で説明する。   Next, the main CPU 101 performs a test firing test signal control process (S911). In this processing, control processing is performed when various test signals are output to the testing machine via the second interface boat or the like. Further, this process is executed by using an unspecified work area (see FIG. 12C) of the main RAM 103. In the present embodiment, this process is also performed at times other than during the test firing test (after the pachislot 1 is installed in the amusement store). At this time, the main control board 71 is connected via the second interface boat or the like. Since it is not connected to a testing machine, various test signals are generated but not output. Details of the test test signal control process will be described later with reference to FIG.

次いで、メインCPU101は、レジスタの復帰処理を行う(S912)。そして、S912の処理後、メインCPU101は、割込処理を終了する。   Next, the main CPU 101 performs a register restoration process (S912). Then, after the process of S912, the main CPU 101 ends the interrupt process.

[7セグLED駆動処理]
次に、図159及び図160を参照して、割込処理(図158参照)中のS907で行う7セグLED駆動処理について説明する。なお、図159は、7セグLED駆動処理の手順を示すフローチャートである。また、図160Aは、7セグLED駆動処理中の後述のS923〜S925の処理を実行するためのソースプログラムの一例を示す図であり、図160Bは、7セグLED駆動処理中の後述のS931〜S936の処理を実行するためのソースプログラムの一例を示す図である。
[7-segment LED drive processing]
Next, with reference to FIGS. 159 and 160, the 7-segment LED driving process performed in S907 during the interrupt process (see FIG. 158) will be described. FIG. 159 is a flowchart illustrating the procedure of the 7-segment LED driving process. FIG. 160A is a diagram illustrating an example of a source program for executing the processes of S923 to S925 described later during the 7-segment LED driving process, and FIG. 160B illustrates the process of S931 described later during the 7-segment LED driving process. It is a figure which shows an example of the source program for performing the process of S936.

まず、メインCPU101は、割込カウンタの値に「1」を加算(+1更新)する(S921)。次いで、メインCPU101は、割込カウンタの値が奇数であるか否かを判別する(S922)。   First, the main CPU 101 adds “1” to the value of the interrupt counter (+1 update) (S921). Next, the main CPU 101 determines whether or not the value of the interrupt counter is an odd number (S922).

S922において、メインCPU101が、割込カウンタの値が奇数でないと判別したとき(S922がNO判定の場合)、メインCPU101は、7セグLED駆動処理を終了し、処理を割込処理(図158参照)中のS908の処理に移す。すなわち、本実施形態では、2回の割込周期毎に、7セグLED駆動処理が行われる。なお、本実施形態では、7セグLED駆動処理を割込みカウンタの値が偶数の場合に実行する例を説明したが、本発明はこれに限定されず、割込みカウンタの値が奇数の場合に7セグLED駆動処理を実行してもよいし、また、任意の整数で割込みカウンタの値を除算したときの商又は余りを用いて、7セグLED駆動処理の実行タイミングを決定してもよい。   In S922, when the main CPU 101 determines that the value of the interrupt counter is not an odd number (when S922 is NO), the main CPU 101 ends the 7-segment LED driving process, and the process is interrupted (see FIG. 158). ) In S908. That is, in this embodiment, the 7-segment LED driving process is performed every two interrupt cycles. In this embodiment, the example in which the 7-segment LED driving process is executed when the interrupt counter value is an even number has been described. However, the present invention is not limited to this, and the 7-segment LED drive process is performed when the interrupt counter value is an odd number. The LED driving process may be executed, or the execution timing of the 7-segment LED driving process may be determined using the quotient or the remainder when the value of the interrupt counter is divided by an arbitrary integer.

一方、S922において、メインCPU101が、割込カウンタの値が奇数であると判別したとき(S922がYES判定の場合)、メインCPU101は、ナビデータ格納領域からナビデータを取得する(S923)。次いで、メインCPU101は、7セグLEDの各カソードに出力される押し順表示データを格納するための押し順表示データ格納領域のアドレスをセットする(S924)。   On the other hand, when the main CPU 101 determines in S922 that the value of the interrupt counter is an odd number (when S922 is YES), the main CPU 101 acquires navigation data from the navigation data storage area (S923). Next, the main CPU 101 sets the address of the push order display data storage area for storing the push order display data output to each cathode of the 7-segment LED (S924).

次いで、メインCPU101は、7セグ表示データ生成処理を行う(S925)。この処理では、メインCPU101は、ナビデータに基づいて、押し順表示データ(7セグ表示データ)を作成し、生成された押し順表示データを押し順表示データ格納領域に格納する。なお、7セグ表示データ生成処理の詳細については、後述の図161を参照しながら後で説明する。   Next, the main CPU 101 performs 7-segment display data generation processing (S925). In this process, the main CPU 101 creates push order display data (7-segment display data) based on the navigation data, and stores the generated push order display data in the push order display data storage area. The details of the 7-segment display data generation process will be described later with reference to FIG. 161 described later.

次いで、メインCPU101は、クレジットカウンタの値を取得する(S926)。次いで、メインCPU101は、7セグLEDの各カソードに出力されるクレジット表示データを格納するためのクレジット表示データ格納領域のアドレスをセットする(S927)。   Next, the main CPU 101 acquires the value of the credit counter (S926). Next, the main CPU 101 sets an address of a credit display data storage area for storing credit display data output to each cathode of the 7-segment LED (S927).

次いで、メインCPU101は、7セグ表示データ生成処理を行う(S928)。この処理では、メインCPU101は、クレジットカウンタの値に基づいて、クレジット表示データ(7セグ表示データ)を生成し、生成されたクレジット表示データをクレジット表示データ格納領域に格納する。なお、7セグ表示データ生成処理の詳細については、後述の図161を参照しながら後で説明する。   Next, the main CPU 101 performs a 7-segment display data generation process (S928). In this process, the main CPU 101 generates credit display data (7-segment display data) based on the value of the credit counter, and stores the generated credit display data in the credit display data storage area. The details of the 7-segment display data generation process will be described later with reference to FIG. 161 described later.

次いで、メインCPU101は、後述の7セグコモンカウンタの値を格納するための7セグコモンカウンタ格納領域のアドレスをセットする(S929)。次いで、メインCPU101は、7セグコモンカウンタの値に「1」を加算(+1更新)する(S930)。なお、この処理において、更新後の7セグコモンカウンタの値が「8」となった場合には、メインCPU101は、7セグコモンカウンタの値に「0」をセットする。本実施形態では、7セグLEDをダイナミック制御するため、8回周期で7セグコモンカウンタの値が更新される。   Next, the main CPU 101 sets an address of a 7-segment common counter storage area for storing a value of a 7-segment common counter described later (S929). Next, the main CPU 101 adds “1” to the value of the 7-segment common counter (+1 update) (S930). In this process, when the updated 7-segment common counter value is “8”, the main CPU 101 sets the 7-segment common counter value to “0”. In the present embodiment, since the 7-segment LED is dynamically controlled, the value of the 7-segment common counter is updated every 8 cycles.

次いで、メインCPU101は、7セグコモンカウンタの値に基づいて、コモン選択データを作成し、対象のカソードデータ格納領域(押し順表示データ格納領域又はクレジット表示データ格納領域内の対象格納領域)のアドレスをセットする(S931)。次いで、メインCPU101は、7セグLEDのカソードにクリアデータを出力する(S932)。この処理は、7セグLEDを一旦消灯して、残像の影響を無くすために行われる。   Next, the main CPU 101 creates common selection data based on the value of the 7-segment common counter, and the address of the target cathode data storage area (the target storage area in the push order display data storage area or the credit display data storage area). Is set (S931). Next, the main CPU 101 outputs clear data to the cathode of the 7-segment LED (S932). This process is performed to turn off the 7-segment LED and eliminate the influence of afterimages.

次いで、メインCPU101は、対象のカソードデータ格納領域から7セグカソード出力データを取得してセットする(S933)。次いで、メインCPU101は、7セグコモンバックアップデータとコモン選択データとから、7セグコモン出力データを生成する(S934)。   Next, the main CPU 101 acquires and sets 7-segment cathode output data from the target cathode data storage area (S933). Next, the main CPU 101 generates 7-segment common output data from the 7-segment common backup data and the common selection data (S934).

次いで、メインCPU101は、7セグコモンバックアップデータ及び7セグカソードバックアップデータにそれぞれ7セグコモン出力データ及び7セグカソード出力データを保存する(S935)。次いで、メインCPU101は、7セグカソード出力データ及び7セグコモン出力データを出力する(S936)。そして、S936の処理後、メインCPU101は、7セグLED駆動処理を終了し、処理を割込処理(図158参照)中のS908の処理に移す。   Next, the main CPU 101 stores the 7-segment common output data and the 7-segment cathode output data in the 7-segment common backup data and the 7-segment cathode backup data, respectively (S935). Next, the main CPU 101 outputs 7-segment cathode output data and 7-segment common output data (S936). After the process of S936, the main CPU 101 ends the 7-segment LED drive process, and moves the process to the process of S908 in the interrupt process (see FIG. 158).

本実施形態では、上述のようにして7セグLED駆動処理が行われる。なお、上述した7セグLED駆動処理中のS923〜S925の処理は、メインCPU101が、図160Aのソースプログラムで規定されている各ソースコードを順次実行することにより行われる。また、上述した7セグLED駆動処理中のS931〜S936の処理は、メインCPU101が、図160Bのソースプログラムで規定されている各ソースコードを順次実行することにより行われる。   In the present embodiment, the 7-segment LED driving process is performed as described above. Note that the processing of S923 to S925 during the 7-segment LED driving processing described above is performed by the main CPU 101 sequentially executing each source code defined in the source program of FIG. 160A. Further, the processing of S931 to S936 during the 7-segment LED driving processing described above is performed by the main CPU 101 sequentially executing each source code defined in the source program of FIG. 160B.

その中で、S936の各7セグ出力データの出力処理は、図160Bに示すように、一つのソースコード「LD (cPA_SEGCOM),BC」により実行される。それゆえ、本実施形態の7セグLED駆動処理では、2桁の7セグLEDをダイナミック点灯制御する際に、7セグコモン出力(選択)データと、7セグカソード出力データとが同時に出力される。すなわち、指示モニタで押し順ナビを実施する際の7セグLEDをダイナミック点灯制御、及び、2桁の7セグLEDでクレジット情報を表示する際の7セグLEDをダイナミック点灯制御では、7セグコモン出力(選択)データと、7セグカソード出力データとが同時に出力される。   Among them, the output processing of each 7-segment output data in S936 is executed by one source code “LD (cPA_SEGCOM), BC” as shown in FIG. 160B. Therefore, in the 7-segment LED driving process of the present embodiment, 7-segment common output (selection) data and 7-segment cathode output data are output simultaneously when dynamic lighting control is performed on a 2-digit 7-segment LED. That is, in the 7-segment LED dynamic lighting control when carrying out the push order navigation on the instruction monitor, and in the 7-segment LED dynamic lighting control when displaying credit information with the 2-digit 7-segment LED, the 7-segment common output ( Selection) data and 7-segment cathode output data are output simultaneously.

この場合、ソースプログラム上において、7セグLEDのダイナミック点灯制御に必要な命令コード数を減らすことができる。それゆえ、本実施形態では、ソースプログラムの容量(メインROM102の使用容量)を低減することができ、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることが可能になる。また、本実施形態では、7セグLED駆動処理を行う7セグ駆動回路(不図示)をカソードコモン回路で構成し、カソードで制御する例を説明したが、本発明はこれに限定されず、7セグ駆動回路をアノードコモン回路で構成し、アノードで7セグLEDの制御を行ってもよい。   In this case, the number of instruction codes necessary for dynamic lighting control of the 7-segment LED can be reduced on the source program. Therefore, in this embodiment, it is possible to reduce the capacity of the source program (usage capacity of the main ROM 102), to secure (increase) the free capacity in the main ROM 102, and to utilize the increased free capacity. Therefore, it becomes possible to improve game playability. In this embodiment, an example in which a 7-segment drive circuit (not shown) that performs 7-segment LED drive processing is configured by a cathode common circuit and controlled by the cathode has been described. However, the present invention is not limited to this, The segment drive circuit may be configured by an anode common circuit, and the 7-segment LED may be controlled by the anode.

また、上述した7セグLED駆動処理中のS923のナビデータの取得処理及びS924の押し表示データ格納領域のアドレスセット処理はいずれも、図160Aに示すように、Qレジスタ(拡張レジスタ)を用いてアドレス指定を行う「LDQ」命令(メインCPU101専用命令コード)により実行される。それゆえ、本実施形態の7セグLED駆動処理では、「LDQ」命令を用いることにより、直値により、メインROM102、メインRAM103やメモリーマップI/Oにアクセスすることができるので、ソースプログラム上において、アドレス設定に係る命令を省略することができ(アドレス設定に係る命令を別途設ける必要がなくなる)、その分、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることが可能になる。   In addition, the navigation data acquisition process of S923 and the address setting process of the push display data storage area of S924 during the 7-segment LED driving process described above both use a Q register (extension register) as shown in FIG. 160A. This is executed by an “LDQ” instruction (instruction code dedicated to the main CPU 101) for specifying an address. Therefore, in the 7-segment LED driving process of this embodiment, the main ROM 102, the main RAM 103, and the memory map I / O can be accessed by direct values by using the “LDQ” instruction. The command for address setting can be omitted (there is no need to separately provide the command for address setting), and accordingly, the capacity of the source program (capacity of the main ROM 102) can be reduced. As a result, in the present embodiment, it is possible to secure (increase) the free space in the main ROM 102, and it is possible to improve the gameability by utilizing the increased free space.

[7セグ表示データ生成処理]
次に、図161〜図163を参照して、7セグLED駆動処理(図159参照)中のS925及びS928で行う7セグ表示データ生成処理について説明する。なお、図161は、7セグ表示データ生成処理の手順を示すフローチャートである。図162は、7セグ表示データ生成処理を実行するためのソースプログラムの一例を示す図である。また、図163は、7セグ表示データ生成処理のソースプログラム上で、実際に参照される7セグカソードテーブルの構成の一例を示す図である。
[7-segment display data generation processing]
Next, the 7-segment display data generation process performed in S925 and S928 in the 7-segment LED drive process (see FIG. 159) will be described with reference to FIGS. FIG. 161 is a flowchart showing the procedure of the 7-segment display data generation process. FIG. 162 is a diagram illustrating an example of a source program for executing the 7-segment display data generation process. FIG. 163 is a diagram illustrating an example of the configuration of a 7-segment cathode table that is actually referred to on the source program of the 7-segment display data generation process.

なお、7セグLED駆動処理(図159参照)中のS925で行われる7セグ表示データ生成処理で生成される後述の「表示データ」は押し順表示データに対応し、7セグLED駆動処理(図159参照)中のS928で行われる7セグ表示データ生成処理で生成される後述の「表示データ」はクレジット表示データに対応する。   Note that “display data”, which will be described later, generated in the 7-segment display data generation process performed in S925 in the 7-segment LED drive process (see FIG. 159) corresponds to the push order display data, and the 7-segment LED drive process (see FIG. 159), “display data” described later generated in the 7-segment display data generation process performed in S928 corresponds to the credit display data.

まず、メインCPU101は、カソードデータ格納領域にセットされた表示データを「10」で除算し、その除算結果の商の値を、2桁の7セグLEDの上位桁の表示データとして取得し、除算結果の余の値を下位桁の表示データとして取得する(S941)。次いで、メインCPU101は、取得した上位桁の表示データに基づいて、上位桁表示を行うか否かを判別する(S942)。   First, the main CPU 101 divides the display data set in the cathode data storage area by “10”, obtains the quotient value of the division result as the display data of the upper digits of the 2-digit 7-segment LED, and divides the data. The remainder of the result is acquired as display data for the lower digits (S941). Next, the main CPU 101 determines whether or not to perform upper digit display based on the acquired upper digit display data (S942).

S942において、メインCPU101が、上位桁表示を行うと判別したとき(S942がYES判定の場合)、メインCPU101は、後述のS944の処理を行う。一方、S942において、メインCPU101が、上位桁表示を行わないと判別したとき(S942がNO判定の場合)、メインCPU101は、上位桁の表示無しをセットする(S943)。   In S942, when the main CPU 101 determines to display the upper digits (when S942 is YES), the main CPU 101 performs the process of S944 described later. On the other hand, when the main CPU 101 determines in S942 that the upper digit display is not performed (when S942 is NO), the main CPU 101 sets no upper digit display (S943).

S943の処理後又はS942がYES判定の場合、メインCPU101は、7セグカソードテーブル(図163参照)を参照して、上位桁の表示データを取得する(S944)。次いで、メインCPU101は、上位桁の表示データ格納領域(不図示)に取得した上位桁の表示データを保存する(S945)。   After the processing of S943 or when S942 is YES, the main CPU 101 refers to the 7-segment cathode table (see FIG. 163) and acquires the display data of the upper digits (S944). Next, the main CPU 101 stores the acquired upper digit display data in the upper digit display data storage area (not shown) (S945).

次いで、メインCPU101は、7セグカソードテーブル(図163参照)を参照して、下位桁の表示データを取得する(S946)。次いで、メインCPU101は、下位桁の表示データ格納領域(不図示)に取得した下位桁の表示データを保存する(S947)。   Next, the main CPU 101 refers to the 7-segment cathode table (see FIG. 163) and acquires display data for the lower digits (S946). Next, the main CPU 101 stores the acquired lower-digit display data in a lower-digit display data storage area (not shown) (S947).

そして、S947の処理後、メインCPU101は、7セグ表示データ生成処理を終了する。この際、実行した7セグ表示データ生成処理が7セグLED駆動処理(図158参照)中のS925の処理である場合には、メインCPU101は、処理を7セグLED駆動処理中のS926の処理に移す。一方、実行した7セグ表示データ生成処理が7セグLED駆動処理(図158参照)中のS928の処理である場合には、メインCPU101は、処理を7セグLED駆動処理中のS929の処理に移す。   After the process of S947, the main CPU 101 ends the 7-segment display data generation process. At this time, if the executed 7-segment display data generation process is the process of S925 during the 7-segment LED drive process (see FIG. 158), the main CPU 101 shifts the process to the process of S926 during the 7-segment LED drive process. Move. On the other hand, when the executed 7-segment display data generation process is the process of S928 during the 7-segment LED drive process (see FIG. 158), the main CPU 101 shifts the process to the process of S929 during the 7-segment LED drive process. .

本実施形態では、上述のようにして7セグ表示データ生成処理が行われる。なお、上述した7セグ表示データ生成処理は、メインCPU101が、図162のソースプログラムで規定されている各ソースコードを順次実行することにより行われる。   In the present embodiment, the 7-segment display data generation process is performed as described above. The 7-segment display data generation process described above is performed by the main CPU 101 sequentially executing each source code defined by the source program of FIG.

[タイマー更新処理]
次に、図164及び図165を参照して、割込処理(図158参照)中のS908で行うタイマー更新処理について説明する。なお、図164は、タイマー更新処理の手順を示すフローチャートである。また、図165は、タイマー更新処理中の後述のS951〜S954の処理を実行するためのソースプログラムの一例を示す図である。
[Timer update processing]
Next, the timer update process performed in S908 during the interrupt process (see FIG. 158) will be described with reference to FIGS. 164 and 165. FIG. Note that FIG. 164 is a flowchart showing the procedure of the timer update process. FIG. 165 is a diagram showing an example of a source program for executing the processes of S951 to S954 described later during the timer update process.

まず、メインCPU101は、HLレジスタに2バイトタイマー格納領域(不図示)の更新開始アドレスをセットし、Bレジスタに2バイトタイマー数をセットする(S951)。   First, the main CPU 101 sets an update start address of a 2-byte timer storage area (not shown) in the HL register, and sets a 2-byte timer number in the B register (S951).

次いで、メインCPU101は、2バイトタイマー数とその下限値「0」とを比較し、2バイトタイマー数が下限値「0」より大きい場合には、2バイトタイマー数を1減算(−1更新)し、2バイトタイマー数が下限値「0」以下である場合には、2バイトタイマー数を「0」に保持する(S952)。さらに、S952の処理では、メインCPU101は、HLレジスタにセットされている2バイトタイマー格納領域の更新開始アドレスを2減算(−2更新)する。   Next, the main CPU 101 compares the number of 2-byte timers with the lower limit value “0”. When the number of 2-byte timers is greater than the lower limit value “0”, the main CPU 101 subtracts 1 from the 2-byte timer number (-1 update). If the 2-byte timer number is less than or equal to the lower limit “0”, the 2-byte timer number is held at “0” (S952). Further, in the process of S952, the main CPU 101 subtracts 2 (-2 update) the update start address of the 2-byte timer storage area set in the HL register.

次いで、メインCPU101は、Bレジスタにセットされた2バイトタイマー数を1減算(−1更新)する(S953)。次いで、メインCPU101は、Bレジスタにセットされた2バイトタイマー数が「0」であるか否かを判別する(S954)。   Next, the main CPU 101 subtracts 1 (updates -1) the 2-byte timer number set in the B register (S953). Next, the main CPU 101 determines whether or not the number of 2-byte timers set in the B register is “0” (S954).

S954において、メインCPU101が、Bレジスタにセットされた2バイトタイマー数が「0」でないと判別したとき(S954がNO判定の場合)、メインCPU101は、処理をS952の処理に戻し、S952以降の処理を繰り返す。   In S954, when the main CPU 101 determines that the number of 2-byte timers set in the B register is not “0” (when S954 is NO), the main CPU 101 returns the process to the process of S952, and after S952 Repeat the process.

一方、S954において、メインCPU101が、Bレジスタにセットされた2バイトタイマー数が「0」であると判別したとき(S954がYES判定の場合)、メインCPU101は、HLレジスタに1バイトタイマー格納領域の更新開始アドレスをセットし、Bレジスタに1バイトタイマー数をセットする(S955)。   On the other hand, when the main CPU 101 determines in S954 that the number of 2-byte timers set in the B register is “0” (when S954 is YES), the main CPU 101 stores the 1-byte timer storage area in the HL register. The update start address is set, and the 1-byte timer number is set in the B register (S955).

次いで、メインCPU101は、1バイトタイマー数とその下限値「0」とを比較し、1バイトタイマー数が下限値「0」より大きい場合には、1バイトタイマー数を1減算(−1更新)し、1バイトタイマー数が下限値「0」以下である場合には、1バイトタイマー数を「0」に保持する(S956)。さらに、S956の処理では、メインCPU101は、HLレジスタにセットされている1バイトタイマー格納領域の更新開始アドレスを1減算(−1更新)する。   Next, the main CPU 101 compares the number of 1-byte timers with the lower limit value “0”. When the number of 1-byte timers is larger than the lower limit value “0”, the main CPU 101 subtracts 1 (1 update) the number of 1-byte timers. If the number of 1-byte timers is less than or equal to the lower limit “0”, the number of 1-byte timers is held at “0” (S956). Further, in the process of S956, the main CPU 101 subtracts 1 (-1 update) the update start address of the 1-byte timer storage area set in the HL register.

次いで、メインCPU101は、Bレジスタにセットされた1バイトタイマー数を1減算(−1更新)する(S957)。次いで、メインCPU101は、Bレジスタにセットされた1バイトタイマー数が「0」であるか否かを判別する(S958)。   Next, the main CPU 101 subtracts 1 (-1 update) the number of 1-byte timers set in the B register (S957). Next, the main CPU 101 determines whether or not the number of 1-byte timers set in the B register is “0” (S958).

S958において、メインCPU101が、Bレジスタにセットされた1バイトタイマー数が「0」でないと判別したとき(S958がNO判定の場合)、メインCPU101は、処理をS956の処理に戻し、S956以降の処理を繰り返す。   In S958, when the main CPU 101 determines that the number of 1-byte timers set in the B register is not “0” (when S958 is NO), the main CPU 101 returns the process to the process of S956, and after S956 Repeat the process.

一方、S958において、メインCPU101が、Bレジスタにセットされた1バイトタイマー数が「0」であると判別したとき(S958がYES判定の場合)、メインCPU101は、電磁カウンタ制御処理を行う(S959)。この処理では、メダルのIN/OUTを示す信号を外部集中端子板47に出力する際の出力制御処理が行われる。そして、S959の処理後、メインCPU101は、タイマー更新処理を終了し、処理を割込処理(図158参照)中のS909の処理に移す。   On the other hand, when the main CPU 101 determines in S958 that the number of 1-byte timers set in the B register is “0” (when S958 is YES), the main CPU 101 performs electromagnetic counter control processing (S959). ). In this process, an output control process when a signal indicating IN / OUT of medals is output to the external concentration terminal board 47 is performed. After the process of S959, the main CPU 101 ends the timer update process and shifts the process to the process of S909 during the interrupt process (see FIG. 158).

本実施形態では、上述のようにしてタイマー更新処理が行われる。なお、上述したタイマー更新処理中のS951〜S954の処理(2バイトタイマーの更新処理)は、メインCPU101が、図165のソースプログラムで規定されている各ソースコードを順次実行することにより行われる。   In the present embodiment, the timer update process is performed as described above. Note that the processing of S951 to S954 (2-byte timer update processing) during the timer update processing described above is performed by the main CPU 101 sequentially executing each source code defined in the source program of FIG.

その中で、S952の処理(2バイトタイマーの更新処理)は、図165中の「DCPWLD」命令(所定の更新命令)により実行される。なお、「DCPWLD」命令は、メインCPU101専用命令コードである。   Among them, the process of S952 (2-byte timer update process) is executed by a “DCPWLD” instruction (predetermined update instruction) in FIG. The “DCPWLD” instruction is an instruction code dedicated to the main CPU 101.

ソースプログラム上において、例えば、ソースコード「DCPWLD (HL),n」が実行されると、HLレジスタで指定されたアドレスから2バイト分のメモリの内容(格納データ)と整数nとが比較され、2バイト分のメモリの内容が整数nより大きい場合には、2バイト分のメモリの内容が1減算され、2バイト分のメモリの内容が整数n以下である場合には、HLレジスタで指定されたアドレスから2バイト分のメモリに整数nが格納される。   On the source program, for example, when the source code “DCPWLD (HL), n” is executed, the memory content (stored data) for 2 bytes from the address specified by the HL register is compared with the integer n, If the memory content for 2 bytes is larger than the integer n, 1 is subtracted from the memory content for 2 bytes. If the memory content for 2 bytes is less than or equal to the integer n, it is specified by the HL register. An integer n is stored in a 2-byte memory from the address.

それゆえ、図165中のソースコード「DCPWLD (HL),0」では、HLレジスタで指定されたアドレスから2バイト分のメモリの内容(2バイトタイマー数)と整数「0」(下限値)とが比較され、2バイト分のメモリの内容が整数「0」より大きい場合には、2バイト分のメモリの内容が1減算され、2バイト分のメモリの内容が整数「0」以下である場合には、2バイト分のメモリの内容に「0」がセットされる。すなわち、現時点の2バイトタイマー数が「0」より大きい場合には、2バイトタイマーの更新処理が行われ、現時点の2バイトタイマー数が「0」以下であれば、2バイトタイマー数が「0」に保持される。   Therefore, in the source code “DCPWLD (HL), 0” in FIG. 165, the memory contents (2-byte timer number) for 2 bytes from the address specified by the HL register and the integer “0” (lower limit value) When the contents of the memory for 2 bytes are larger than the integer “0”, the contents of the memory for 2 bytes are decremented by 1 and the contents of the memory for 2 bytes are less than the integer “0”. “0” is set in the memory contents of 2 bytes. That is, when the current 2-byte timer number is larger than “0”, the 2-byte timer update process is performed. When the current 2-byte timer number is “0” or less, the 2-byte timer number is “0”. Is held.

上述のように、本実施形態のタイマー更新処理では、メインCPU101専用命令コードである「DCPWLD」命令により、タイマー数の更新(減算)処理及びタイマー数を「0」に保持する処理の両方を実行することができる。この場合、両処理を別個に実行するための命令コードを設ける必要がなくなる。また、タイマー数が「0」であるか否かを判別するための判断分岐命令コードも省略することができる。それゆえ、本実施形態では、ソースプログラムの容量(メインROM102の使用容量)を低減することができ、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることが可能になる。なお、本実施形態では、2バイトタイマーの更新処理においてのみ「DCPWLD」命令を使用する例を説明したが、本発明はこれに限定されず、1バイトタイマーの更新処理においても「DCPWLD」命令を使用してもよい。   As described above, in the timer update process of the present embodiment, both the update (subtraction) process of the timer number and the process of holding the timer number to “0” are executed by the “DCPWLD” instruction that is the instruction code dedicated to the main CPU 101. can do. In this case, there is no need to provide an instruction code for executing both processes separately. Also, the decision branch instruction code for determining whether or not the number of timers is “0” can be omitted. Therefore, in this embodiment, it is possible to reduce the capacity of the source program (usage capacity of the main ROM 102), to secure (increase) the free capacity in the main ROM 102, and to utilize the increased free capacity. Therefore, it becomes possible to improve game playability. In this embodiment, an example in which the “DCPWLD” instruction is used only in the update process of the 2-byte timer has been described. However, the present invention is not limited to this, and the “DCPWLD” instruction is also used in the update process of the 1-byte timer. May be used.

[試射試験信号制御処理(規定外)]
次に、図166を参照して、割込処理(図158参照)中のS911で行う試射試験信号制御処理について説明する。なお、図166は、試射試験信号制御処理の手順を示すフローチャートである。
[Trial test signal control processing (not specified)]
Next, with reference to FIG. 166, the test firing test signal control process performed in S911 during the interrupt process (see FIG. 158) will be described. FIG. 166 is a flowchart showing the procedure of the test test signal control process.

まず、メインCPU101は、メインRAM103のスタックエリアのアドレスを退避させる(S961)。次いで、メインCPU101は、スタックポインタ(SP)に規定外スタックエリアのアドレスをセットする(S962)。次いで、メインCPU101は、全レジスタのデータを退避させる(S963)。   First, the main CPU 101 saves the address of the stack area of the main RAM 103 (S961). Next, the main CPU 101 sets the address of the non-standard stack area in the stack pointer (SP) (S962). Next, the main CPU 101 saves data in all registers (S963).

次いで、メインCPU101は、回胴制動信号生成処理を行う(S964)。この処理では、メインCPU101は、第2インターフェースボート等を介して試験機に出力される、各リールの回転制御信号(駆動信号)の生成及び出力処理を行う。なお、回胴制動信号生成処理の詳細については、後述の図167を参照しながら後で説明する。   Next, the main CPU 101 performs a rotating brake signal generation process (S964). In this process, the main CPU 101 generates and outputs a rotation control signal (drive signal) for each reel that is output to the testing machine via the second interface boat or the like. The details of the rotation brake signal generation process will be described later with reference to FIG. 167 described later.

次いで、メインCPU101は、特賞信号制御処理を行う(S965)。この処理では、メインCPU101は、試験機に出力される、ボーナス(特賞)のON/OFF信号(試験信号)の出力処理を行う。なお、特賞信号制御処理の詳細については、後述の図168を参照しながら後で説明する。   Next, the main CPU 101 performs a special signal control process (S965). In this process, the main CPU 101 performs an output process of a bonus (special prize) ON / OFF signal (test signal) output to the testing machine. Details of the special signal control process will be described later with reference to FIG.

次いで、メインCPU101は、条件装置信号制御処理を行う(S966)。この処理では、メインCPU101は、条件装置信号制御フラグの状態に対応する制御信号の出力処理を行う。なお、条件装置信号制御処理の詳細については、後述の図169及び図170を参照しながら後で説明する。   Next, the main CPU 101 performs a conditional device signal control process (S966). In this process, the main CPU 101 performs a control signal output process corresponding to the state of the conditional device signal control flag. Details of the condition device signal control processing will be described later with reference to FIGS. 169 and 170 described later.

次いで、メインCPU101は、S963の処理で退避させた全レジスタのデータの復帰処理を行う(S967)。次いで、メインCPU101は、S961の処理で退避させたスタックエリアのアドレスをスタックポインタ(SP)にセットする(S968)。そして、S968の処理後、メインCPU101は、試射試験信号制御処理を終了し、処理を割込処理(図158参照)中のS912の処理に移す。   Next, the main CPU 101 performs a process for restoring the data of all registers saved in the process of S963 (S967). Next, the main CPU 101 sets the address of the stack area saved in the process of S961 in the stack pointer (SP) (S968). Then, after the process of S968, the main CPU 101 ends the test fire test signal control process, and shifts the process to the process of S912 in the interrupt process (see FIG. 158).

[回胴制動信号生成処理]
次に、図167を参照して、試射試験信号制御処理(図166参照)中のS964で行う回胴制動信号生成処理について説明する。なお、図167は、回胴制動信号生成処理の手順を示すフローチャートである。
[Rotating brake signal generation processing]
Next, with reference to FIG. 167, the rotation brake signal generation process performed in S964 in the test fire test signal control process (see FIG. 166) will be described. In addition, FIG. 167 is a flowchart showing the procedure of the rotation brake signal generation process.

まず、メインCPU101は、規定外作業領域に回胴制御データ格納領域(不図示)をセットする(S971)。次いで、メインCPU101は、リール数に「3」をセットし、回胴制御信号及びその生成状態(1バイトデータ)をクリアする(S972)。   First, the main CPU 101 sets a spinning cylinder control data storage area (not shown) in an unspecified work area (S971). Next, the main CPU 101 sets “3” as the number of reels, and clears the spinning cylinder control signal and its generation state (1 byte data) (S972).

次いで、メインCPU101は、回胴制御データが「停止中未満」のデータであるか否かを判別する(S973)。なお、ここでいう「停止中未満」の回胴制御データとは、リールを停止するための回胴制御データ以外の回胴制御データ、すなわち、リールを回転駆動するための回胴制御データ(加速準備、加速中、定速待ち、定速中及び停止開始位置待ちのいずれかの状態)のことである。   Next, the main CPU 101 determines whether or not the rotation control data is “less than stopped” data (S973). Note that the “less than stop” rotation control data here refers to rotation control data other than the rotation control data for stopping the reel, that is, rotation control data (acceleration for rotating the reel). Preparation, acceleration, waiting for constant speed, waiting for constant speed, and waiting for stop start position).

S973において、メインCPU101が、回胴制御データが「停止中未満」のデータであると判別したとき(S973がYES判定の場合)、メインCPU101は、後述のS975の処理を行う。一方、S973において、メインCPU101が、回胴制御データが「停止中未満」のデータでないと判別したとき(S973がNO判定の場合)、メインCPU101は、回胴制御データが「静定ホールド制御終了」のデータであるか否かを判別する(S974)。なお、ここでいう「静定ホールド制御終了」の回胴制御データとは、リールの全相全停止状態を示す回胴制御データのことである。   In S973, when the main CPU 101 determines that the rotation control data is “less than stopped” data (when S973 is YES), the main CPU 101 performs the process of S975 described later. On the other hand, in S973, when the main CPU 101 determines that the rotation control data is not “less than stopped” data (when S973 is NO), the main CPU 101 determines that the rotation control data is “end of static hold control”. It is determined whether or not the data is “S” (S974). Note that the “rotation control data” of “end of static hold control” here is the rotation control data indicating the all-phase all-stop state of the reels.

S974において、メインCPU101が、回胴制御データが「静定ホールド制御終了」のデータであると判別したとき(S974がYES判定の場合)、メインCPU101は、後述のS976の処理を行う。一方、S974において、メインCPU101が、回胴制御データが「静定ホールド制御終了」のデータでないと判別したとき(S974がNO判定の場合)、又は、S973がYES判定の場合、メインCPU101は、回胴制御信号の生成状態(1バイトデータ)のビット3をオン状態(「1」)にする(S975)。   In S974, when the main CPU 101 determines that the spinning cylinder control data is “end of static hold control” (when S974 is YES), the main CPU 101 performs the process of S976 described later. On the other hand, in S974, when the main CPU 101 determines that the rotation control data is not “end of the static hold control” (when S974 is NO), or when S973 is YES, the main CPU 101 Bit 3 of the rotation control signal generation state (1-byte data) is turned on (“1”) (S975).

S975の処理後又はS974がNO判定の場合、メインCPU101は、生成状態の各ビットのデータを1ビット分、右(ビット7からビット0に向かう方向)にシフトする(S976)。次いで、メインCPU101は、回胴制御データ格納領域のアドレスを次の制御対象のリールのアドレスに更新する(S977)。   After the process of S975 or when S974 is NO, the main CPU 101 shifts the data of each bit in the generated state by one bit to the right (in the direction from bit 7 to bit 0) (S976). Next, the main CPU 101 updates the address of the spinning cylinder control data storage area to the address of the next reel to be controlled (S977).

次いで、メインCPU101は、リール数を1減算する(S978)。次いで、メインCPU101は、リール数が「0」であるか否かを判別する(S979)。   Next, the main CPU 101 subtracts 1 from the number of reels (S978). Next, the main CPU 101 determines whether or not the number of reels is “0” (S979).

S979において、メインCPU101が、リール数が「0」でないと判別したとき(S979がNO判定の場合)、メインCPU101は、処理をS973の処理に戻し、S973以降の処理を繰り返す。   In S979, when the main CPU 101 determines that the number of reels is not “0” (when S979 is NO), the main CPU 101 returns the process to the process of S973 and repeats the processes after S973.

一方、S979において、メインCPU101が、リール数が「0」であると判別したとき(S979がYES判定の場合)、メインCPU101は、生成状態のデータを回胴制動信号出力ポートを介して試験機用第1インターフェースボード301(図7参照)へ出力する(S980)。そして、S980の処理後、メインCPU101は、回胴制動信号生成処理を終了し、処理を試射試験信号制御処理(図166参照)中のS965の処理に移す。   On the other hand, when the main CPU 101 determines in S979 that the number of reels is “0” (in the case where S979 is YES), the main CPU 101 sends the generated state data to the testing machine via the rotating brake signal output port. To the first interface board 301 (see FIG. 7) (S980). Then, after the process of S980, the main CPU 101 ends the rotation brake signal generation process, and shifts the process to the process of S965 in the test firing test signal control process (see FIG. 166).

[特賞信号制御処理]
次に、図168を参照して、試射試験信号制御処理(図166参照)中のS965で行う特賞信号制御処理について説明する。なお、図168は、特賞信号制御処理の手順を示すフローチャートである。
[Special signal control processing]
Next, with reference to FIG. 168, the special prize signal control process performed in S965 in the test fire test signal control process (see FIG. 166) will be described. FIG. 168 is a flowchart showing the procedure of the special signal control process.

まず、メインCPU101は、遊技状態フラグ格納領域(図32参照)を参照して、遊技状態フラグを取得する(S991)。次いで、メインCPU101は、遊技状態がRB遊技状態であるか否かを判別する(S992)。   First, the main CPU 101 refers to the gaming state flag storage area (see FIG. 32) and acquires a gaming state flag (S991). Next, the main CPU 101 determines whether or not the gaming state is an RB gaming state (S992).

S992において、メインCPU101が、遊技状態がRB遊技状態であると判別したとき(S992がYES判定の場合)、メインCPU101は、試験信号用のRB中信号ポートからON信号を試験機用第1インターフェースボード301(図7参照)へ出力する(S993)。一方、S992において、メインCPU101が、遊技状態がRB遊技状態でないと判別したとき(S992がNO判定の場合)、メインCPU101は、試験信号用のRB中信号ポートからOFF信号を試験機用第1インターフェースボード301(図7参照)へ出力する(S994)。   In S992, when the main CPU 101 determines that the gaming state is the RB gaming state (when S992 is YES), the main CPU 101 sends an ON signal from the RB signal port for the test signal to the first interface for the testing machine. The data is output to the board 301 (see FIG. 7) (S993). On the other hand, when the main CPU 101 determines in S992 that the gaming state is not the RB gaming state (when S992 is NO), the main CPU 101 sends an OFF signal from the RB signal port for the test signal to the first for testing machine. The data is output to the interface board 301 (see FIG. 7) (S994).

S993又はS994の処理後、メインCPU101は、遊技状態フラグ格納領域(図32参照)を参照して、遊技状態がBB遊技状態であるか否かを判別する(S995)。   After the processing of S993 or S994, the main CPU 101 refers to the gaming state flag storage area (see FIG. 32) to determine whether or not the gaming state is the BB gaming state (S995).

S995において、メインCPU101が、遊技状態がBB遊技状態であると判別したとき(S995がYES判定の場合)、メインCPU101は、試験信号用のBB中信号ポートからON信号を試験機用第1インターフェースボード301(図7参照)へ出力する(S996)。一方、S995において、メインCPU101が、遊技状態がBB遊技状態でないと判別したとき(S995がNO判定の場合)、メインCPU101は、試験信号用のBB中信号ポートからOFF信号を試験機用第1インターフェースボード301(図7参照)へ出力する(S997)。   In S995, when the main CPU 101 determines that the gaming state is the BB gaming state (when S995 is YES), the main CPU 101 sends an ON signal from the BB medium signal port for the test signal to the first interface for the testing machine. The data is output to the board 301 (see FIG. 7) (S996). On the other hand, when the main CPU 101 determines in S995 that the gaming state is not the BB gaming state (when S995 is NO), the main CPU 101 sends an OFF signal from the BB medium signal port for the test signal to the first for testing machine. The data is output to the interface board 301 (see FIG. 7) (S997).

そして、S996又はS997の処理後、メインCPU101は、特賞信号制御処理を終了し、処理を試射試験信号制御処理(図166参照)中のS966の処理に移す。   After the process of S996 or S997, the main CPU 101 ends the special signal control process, and moves the process to the process of S966 in the test test signal control process (see FIG. 166).

[条件装置信号制御処理]
次に、図169及び図170を参照して、試射試験信号制御処理(図166参照)中のS966で行う条件装置信号制御処理について説明する。なお、図169及び図170は、条件装置信号制御処理の手順を示すフローチャートである。
[Condition device signal control processing]
Next, with reference to FIG. 169 and FIG. 170, the condition device signal control process performed in S966 in the test fire test signal control process (see FIG. 166) will be described. 169 and 170 are flowcharts showing the procedure of the condition device signal control process.

まず、メインCPU101は、条件装置信号制御フラグが初期状態であるか否かを判別する(S1001)。S1001において、メインCPU101が、条件装置信号制御フラグが初期状態であると判別したとき(S1001がYES判定の場合)、メインCPU101は、条件装置信号制御処理を終了し、処理を試射試験信号制御処理(図166参照)中のS967の処理に移す。   First, the main CPU 101 determines whether or not the conditional device signal control flag is in the initial state (S1001). In S1001, when the main CPU 101 determines that the condition device signal control flag is in the initial state (when S1001 is YES), the main CPU 101 ends the condition device signal control process, and the process is a test test signal control process. The process proceeds to S967 in (see FIG. 166).

一方、S1001において、メインCPU101が、条件装置信号制御フラグが初期状態でないと判別したとき(S1001がNO判定の場合)、メインCPU101は、条件装置信号制御フラグが再遊技状態識別信号のオン状態を示すものであるか否かを判別する(S1002)。   On the other hand, when the main CPU 101 determines in S1001 that the condition device signal control flag is not in the initial state (when S1001 is NO), the main CPU 101 determines that the condition device signal control flag indicates that the re-game state identification signal is on. It is determined whether or not it is to be shown (S1002).

S1002において、メインCPU101が、条件装置信号制御フラグが再遊技状態識別信号のオン状態を示すものであると判別したとき(S1002がYES判定の場合)、メインCPU101は、条件装置信号制御状態に役物条件装置信号のオン状態をセットする(S1003)。次いで、メインCPU101は、条件装置1〜6信号ポートからRT状態の情報を試験機用第1インターフェースボード301(図7参照)へ出力する(S1004)。そして、S1004の処理後、メインCPU101は、条件装置信号制御処理を終了し、処理を試射試験信号制御処理(図166参照)中のS967の処理に移す。   In S1002, when the main CPU 101 determines that the conditional device signal control flag indicates the ON state of the re-playing state identification signal (when S1002 is YES), the main CPU 101 serves the conditional device signal control state. The on state of the object condition apparatus signal is set (S1003). Next, the main CPU 101 outputs information on the RT state from the condition device 1-6 signal port to the first interface board 301 for tester (see FIG. 7) (S1004). After the process of S1004, the main CPU 101 ends the condition device signal control process, and moves the process to the process of S967 in the test firing test signal control process (see FIG. 166).

一方、S1002において、メインCPU101が、条件装置信号制御フラグが再遊技状態識別信号のオン状態を示すものでないと判別したとき(S1002がNO判定の場合)、メインCPU101は、条件装置信号制御フラグが再遊技状態識別信号のオフ状態を示すものであるか否かを判別する(S1005)。   On the other hand, when the main CPU 101 determines in S1002 that the conditional device signal control flag does not indicate the ON state of the re-playing state identification signal (when S1002 is NO), the main CPU 101 determines that the conditional device signal control flag is It is determined whether or not the re-playing state identification signal indicates an off state (S1005).

S1005において、メインCPU101が、条件装置信号制御フラグが再遊技状態識別信号のオフ状態を示すものであると判別したとき(S1005がYES判定の場合)、メインCPU101は、条件装置1〜8信号ポートからOFF信号を試験機用第1インターフェースボード301(図7参照)へ出力する(S1006)。そして、S1006の処理後、メインCPU101は、条件装置信号制御処理を終了し、処理を試射試験信号制御処理(図166参照)中のS967の処理に移す。   In S1005, when the main CPU 101 determines that the conditional device signal control flag indicates the off state of the re-playing state identification signal (when S1005 is YES), the main CPU 101 detects the conditional device 1-8 signal port. The OFF signal is output to the first interface board 301 for testing machine (see FIG. 7) (S1006). After the process of S1006, the main CPU 101 ends the condition device signal control process, and moves the process to the process of S967 in the test firing test signal control process (see FIG. 166).

一方、S1005において、メインCPU101が、条件装置信号制御フラグが再遊技状態識別信号のオフ状態を示すものでないと判別したとき(S1005がNO判定の場合)、メインCPU101は、条件装置信号制御状態が役物条件装置信号のオン状態であるか否かを判別する(S1007)。   On the other hand, when the main CPU 101 determines in S1005 that the conditional device signal control flag does not indicate the off state of the re-gaming state identification signal (when S1005 is NO), the main CPU 101 indicates that the conditional device signal control state is It is determined whether or not the accessory condition device signal is in an ON state (S1007).

S1007において、メインCPU101が、条件装置信号制御状態が役物条件装置信号のオン状態であると判別したとき(S1007がYES判定の場合)、メインCPU101は、条件装置1〜8信号ポートから特賞当籤番号の情報を試験機用第1インターフェースボード301(図7参照)へ出力し、この際、条件装置8信号ポートからON信号を試験機用第1インターフェースボード301(図7参照)へ出力する(S1008)。次いで、メインCPU101は、条件装置信号出力待ちタイマーに所定の待ち時間(本実施形態では、24.58ms)をセットする(S1009)。次いで、メインCPU101は、条件装置信号制御状態に条件装置信号出力待ちの状態をセットする(S1010)。そして、S1010の処理後、メインCPU101は、条件装置信号制御処理を終了し、処理を試射試験信号制御処理(図166参照)中のS967の処理に移す。   In S1007, when the main CPU 101 determines that the condition device signal control state is the ON state of the accessory condition device signal (when S1007 is YES), the main CPU 101 receives the special prize winning from the condition devices 1 to 8 signal port. The number information is output to the first interface board 301 for tester (see FIG. 7), and at this time, the ON signal is output from the condition device 8 signal port to the first interface board 301 for tester (see FIG. 7) (see FIG. 7). S1008). Next, the main CPU 101 sets a predetermined waiting time (24.58 ms in this embodiment) to the conditional device signal output waiting timer (S1009). Next, the main CPU 101 sets the condition device signal output waiting state to the condition device signal control state (S1010). Then, after the process of S1010, the main CPU 101 ends the condition device signal control process, and shifts the process to the process of S967 in the test firing test signal control process (see FIG. 166).

一方、S1007において、メインCPU101が、条件装置信号制御状態が役物条件装置信号のオン状態でないと判別したとき(S1007がNO判定の場合)、メインCPU101は、条件装置信号制御状態が条件装置信号出力待ちの状態であるか否かを判別する(S1011)。   On the other hand, when the main CPU 101 determines in S1007 that the condition device signal control state is not the ON state of the accessory condition device signal (when S1007 is NO), the main CPU 101 determines that the condition device signal control state is the condition device signal. It is determined whether or not the output is waiting (S1011).

S1011において、メインCPU101が、条件装置信号制御状態が条件装置信号出力待ちの状態であると判別したとき(S1011がYES判定の場合)、メインCPU101は、条件装置信号出力待ちタイマーの値が「0」であるか否かを判別する(S1012)。   In S1011, when the main CPU 101 determines that the condition device signal control state is the condition device signal output waiting state (when S1011 is YES), the main CPU 101 sets the value of the condition device signal output waiting timer to “0”. Is determined (S1012).

S1012において、メインCPU101が、条件装置信号出力待ちタイマーの値が「0」でないと判別したとき(S1012がNO判定の場合)、メインCPU101は、条件装置信号制御処理を終了し、処理を試射試験信号制御処理(図166参照)中のS967の処理に移す。一方、S1012において、メインCPU101が、条件装置信号出力待ちタイマーの値が「0」であると判別したとき(S1012がYES判定の場合)、メインCPU101は、条件装置信号制御状態に小役条件装置信号のオン状態又は条件装置信号のオフ状態をセットする(S1013)。そして、S1013の処理後、メインCPU101は、条件装置信号制御処理を終了し、処理を試射試験信号制御処理(図166参照)中のS967の処理に移す。   In S1012, when the main CPU 101 determines that the value of the conditional device signal output waiting timer is not “0” (when S1012 is NO), the main CPU 101 ends the conditional device signal control processing and performs the test test. The process proceeds to S967 in the signal control process (see FIG. 166). On the other hand, when the main CPU 101 determines in S1012 that the value of the conditional device signal output waiting timer is “0” (when S1012 is YES), the main CPU 101 enters the small device condition device in the conditional device signal control state. The signal on state or the condition device signal off state is set (S1013). Then, after the process of S1013, the main CPU 101 ends the condition device signal control process, and shifts the process to the process of S967 in the test firing test signal control process (see FIG. 166).

ここで再度、S1011の処理に戻って、S1011において、メインCPU101が、条件装置信号制御状態が条件装置信号出力待ちの状態でないと判別したとき(S1011がNO判定の場合)、メインCPU101は、条件装置信号制御状態が小役条件装置信号のオン状態であるか否かを判別する(S1014)。   Here, returning to the processing of S1011 again, in S1011, when the main CPU 101 determines that the condition device signal control state is not a condition device signal output waiting state (when S1011 is NO), the main CPU 101 It is determined whether or not the device signal control state is the ON state of the small role condition device signal (S1014).

S1014において、メインCPU101が、条件装置信号制御状態が小役条件装置信号のオン状態であると判別したとき(S1014がYES判定の場合)、メインCPU101は、条件装置1〜8信号ポートから小役当籤番号の情報を試験機用第1インターフェースボード301(図7参照)へ出力し、この際、条件装置7信号ポートからON信号を試験機用第1インターフェースボード301(図7参照)へ出力する(S1015)。次いで、条件装置信号出力待ちタイマーに所定の待ち時間(本実施形態では、24.58ms)をセットする(S1016)。次いで、メインCPU101は、条件装置信号制御状態に条件装置信号出力待ちの状態をセットする(S1017)。そして、S1017の処理後、メインCPU101は、条件装置信号制御処理を終了し、処理を試射試験信号制御処理(図166参照)中のS967の処理に移す。   In S1014, when the main CPU 101 determines that the condition device signal control state is the ON state of the small role condition device signal (when S1014 is YES), the main CPU 101 starts the small role from the condition devices 1 to 8 signal port. The information of the winning number is output to the first interface board 301 for tester (see FIG. 7), and at this time, the ON signal is output from the condition device 7 signal port to the first interface board 301 for tester (see FIG. 7). (S1015). Next, a predetermined waiting time (24.58 ms in this embodiment) is set to the conditional device signal output waiting timer (S1016). Next, the main CPU 101 sets the condition device signal output waiting state to the condition device signal control state (S1017). Then, after the process of S1017, the main CPU 101 ends the condition device signal control process, and shifts the process to the process of S967 in the test firing test signal control process (see FIG. 166).

一方、S1014において、メインCPU101が、条件装置信号制御状態が小役条件装置信号のオン状態でないと判別したとき(S1014がNO判定の場合)、メインCPU101は、条件装置1〜8信号ポートからOFF信号を試験機用第1インターフェースボード301(図7参照)へ出力する(S1018)。そして、S1018の処理後、メインCPU101は、条件装置信号制御処理を終了し、処理を試射試験信号制御処理(図166参照)中のS967の処理に移す。   On the other hand, when the main CPU 101 determines in S1014 that the condition device signal control state is not the ON state of the small role condition device signal (when S1014 is NO), the main CPU 101 turns OFF from the condition devices 1 to 8 signal port. The signal is outputted to the first interface board 301 for tester (see FIG. 7) (S1018). Then, after the process of S1018, the main CPU 101 ends the condition device signal control process, and shifts the process to the process of S967 in the test firing test signal control process (see FIG. 166).

<副制御回路の動作説明>
次に、図171〜図173を参照して、副制御回路200のサブCPU201が、プログラムを用いて実行する各種処理の内容について説明する。
<Description of operation of sub-control circuit>
Next, contents of various processes executed by the sub CPU 201 of the sub control circuit 200 using a program will be described with reference to FIGS. 171 to 173.

[サブ側ナビ制御処理]
最初に、図171を参照して、サブ側ナビ制御処理について説明する。なお、図171は、サブ側ナビ制御処理の手順を示すフローチャートである。
[Sub-side navigation control processing]
First, the sub-side navigation control process will be described with reference to FIG. In addition, FIG. 171 is a flowchart showing a procedure of sub-side navigation control processing.

まず、サブCPU201は、ナビデータを取得したか否かを判定する(S1101)。サブCPU201は、主制御基板71から受信したスタートコマンドデータの中から主制御基板71で決定されたナビデータを取得する。それゆえ、S1101の処理では、サブCPU201は、受信したスタートコマンドデータの中にナビデータが含まれていたか否かを判定する。   First, the sub CPU 201 determines whether navigation data has been acquired (S1101). The sub CPU 201 acquires navigation data determined by the main control board 71 from the start command data received from the main control board 71. Therefore, in the process of S1101, the sub CPU 201 determines whether or not navigation data is included in the received start command data.

S1101において、サブCPU201が、ナビデータを取得したと判別したとき(S1101がYES判定の場合)、サブCPU201は、ナビデータに応じたサブ側ナビデータをセットする(S1102)。例えば、サブCPU201がナビデータ「4」を取得した場合、図63に示すように、サブ側ナビデータとして押し順「左、中、右」を報知するためのナビデータが、この処理でセットされる。この結果、メイン側及びサブ側の双方において停止操作の内容を報知することができる。そして、S1102の処理後、サブCPU201は、サブ側ナビ制御処理を終了する。   When the sub CPU 201 determines in S1101 that the navigation data has been acquired (when S1101 is YES), the sub CPU 201 sets sub navigation data corresponding to the navigation data (S1102). For example, when the sub CPU 201 acquires the navigation data “4”, as shown in FIG. 63, the navigation data for informing the push order “left, middle, right” is set as the sub-side navigation data in this process. The As a result, the contents of the stop operation can be notified on both the main side and the sub side. Then, after the process of S1102, the sub CPU 201 ends the sub-side navigation control process.

一方、S1101において、サブCPU201が、ナビデータを取得していないと判別したとき(S1101がNO判定の場合)、サブCPU201は、ナビ(停止操作の報知)の必要があるか否かを判定する(S1103)。本実施形態では、サブCPU201は、例えば、主制御基板71においてフラグ変換抽籤が行われた場合や、主制御基板71において所定の役が内部当籤役として決定された場合に、ナビの必要があると判定する。なお、フラグ変換抽籤の結果や、内部当籤役の種別は、スタートコマンドデータに含まれている。それゆえ、S1103の処理では、サブCPU201は、スタートコマンドデータに含まれるこれらの各種情報に基づいて、ナビの必要があるか否かを判定する。   On the other hand, when it is determined in S1101 that the sub CPU 201 has not acquired navigation data (NO in S1101), the sub CPU 201 determines whether navigation (notification of stop operation) is necessary. (S1103). In the present embodiment, the sub CPU 201 needs to navigate, for example, when a flag conversion lottery is performed on the main control board 71 or when a predetermined combination is determined as an internal winning combination on the main control board 71. Is determined. Note that the result of the flag conversion lottery and the type of the internal winning combination are included in the start command data. Therefore, in the processing of S1103, the sub CPU 201 determines whether or not navigation is necessary based on the various information included in the start command data.

S1103において、サブCPU201が、ナビの必要がないと判別したとき(S1103がNO判定の場合)、サブCPU201は、サブ側ナビ制御処理を終了する。   When the sub CPU 201 determines that the navigation is not necessary in S1103 (when S1103 is NO), the sub CPU 201 ends the sub-side navigation control process.

一方、S1103において、サブCPU201が、ナビの必要があると判別したとき(S1103がYES判定の場合)、サブCPU201は、各種抽籤結果に応じたサブ側ナビデータをセットする(S1104)。例えば、内部当籤役「F_確チリリプ」が決定され、かつ、フラグ変換抽籤に当籤している場合、サブCPU201は、この処理において、略称「3連チリリプ」に係る図柄組合せを表示するためのナビデータ(例えば、順押しでチリ図柄を狙わせるナビデータ)をセットする。また、例えば、内部当籤役「F_確チリリプ」が決定され、かつ、フラグ変換抽籤に非当籤であった場合、サブCPU201は、この処理において、略称「リプレイ」に係る図柄組合せを表示するためのナビデータ(例えば、順押し以外の押し順を示すナビデータ)をセットする。これらの処理により、メイン側で停止操作の内容を報知しない場合であっても、サブ側単独で停止操作の内容を報知することができる。そして、S1104の処理後、サブCPU201は、サブ側ナビ制御処理を終了する。   On the other hand, when the sub CPU 201 determines that navigation is necessary in S1103 (when S1103 is YES), the sub CPU 201 sets sub-side navigation data according to various lottery results (S1104). For example, if the internal winning combination “F_Chief Lip” is determined and the flag conversion lottery is won, the sub CPU 201 uses this processing to display a symbol combination related to the abbreviation “Triple Chile Lip”. Set the data (for example, navigation data that targets the Chile symbol by pushing forward). In addition, for example, when the internal winning combination “F_acceptance lip” is determined and the flag conversion lottery is non-winning, the sub CPU 201 displays a symbol combination related to the abbreviation “Replay” in this process. Navigation data (for example, navigation data indicating a pressing order other than the forward pressing) is set. By these processes, even if the main side does not notify the details of the stop operation, the sub-side alone can notify the details of the stop operation. Then, after the process of S1104, the sub CPU 201 ends the sub-side navigation control process.

[遊技者登録処理]
次に、図172を参照して、遊技者登録処理について説明する。なお、図172は、遊技者登録処理の手順を示すフローチャートである。
[Player registration process]
Next, a player registration process will be described with reference to FIG. FIG. 172 is a flowchart showing the procedure of player registration processing.

まず、サブCPU201は、登録操作を受け付けたか否かを判別する(S1111)。例えば、サブ表示装置18のメニュー画面222(図5B参照)において登録ボタン222bの操作を受け付け、その場合に表示される登録画面(不図示)において所定の操作を受け付けると、サブCPU201は、登録操作を受け付けたと判定する。   First, the sub CPU 201 determines whether or not a registration operation has been accepted (S1111). For example, when the operation of the registration button 222b is accepted on the menu screen 222 (see FIG. 5B) of the sub display device 18 and a predetermined operation is accepted on the registration screen (not shown) displayed in that case, the sub CPU 201 performs the registration operation. Is determined to have been accepted.

S1111において、サブCPU201が、登録操作を受け付けたと判別したとき(S1111がYES判定の場合)、サブCPU201は、遊技者登録状態をセットする(S1112)。なお、遊技者登録状態がセットされている状況では、サブCPU201は、サブ表示装置18に遊技情報画面223,224,225(図5C〜5E参照)が表示可能となるようにサブ表示装置18の表示画面を制御する。そして、S1112の処理後、サブCPU201は、遊技者登録処理を終了する。   In S1111, when the sub CPU 201 determines that a registration operation has been received (when S1111 is YES), the sub CPU 201 sets a player registration state (S1112). In the situation where the player registration state is set, the sub CPU 201 sets the sub display device 18 so that the game information screens 223, 224, and 225 (see FIGS. 5C to 5E) can be displayed on the sub display device 18. Control the display screen. Then, after the process of S1112, the sub CPU 201 ends the player registration process.

一方、S1111において、サブCPU201が、登録操作を受け付けていないと判別したとき(S1111がNO判定の場合)、サブCPU201は、登録削除操作を受け付けたか否かを判別する(S1113)。例えば、サブ表示装置18の登録画面において特定の操作を受け付けると、サブCPU201は、登録削除操作を受け付けたと判定する。   On the other hand, when the sub CPU 201 determines in S1111 that the registration operation has not been received (when S1111 is NO), the sub CPU 201 determines whether or not a registration deletion operation has been received (S1113). For example, when a specific operation is accepted on the registration screen of the sub display device 18, the sub CPU 201 determines that a registration deletion operation has been accepted.

S1113において、サブCPU201が、登録削除操作を受け付けていないと判別したとき(S1113がNO判定の場合)、サブCPU201は、遊技者登録処理を終了する。   When the sub CPU 201 determines in S1113 that the registration deletion operation has not been accepted (NO in S1113), the sub CPU 201 ends the player registration process.

一方、S1113において、サブCPU201が、登録削除操作を受け付けたと判別したとき(S1113がYES判定の場合)、サブCPU201は、遊技者登録状態をクリアする(S1114)。なお、遊技者登録状態がクリアされている状況では、サブCPU201は、サブ表示装置18に遊技情報画面223,224,225(図5C〜5E参照)が表示不可能となるようにサブ表示装置18の表示画面を制御する。そして、S1114の処理後、サブCPU201は、遊技者登録処理を終了する。   On the other hand, when it is determined in S1113 that the sub CPU 201 has accepted the registration deletion operation (when S1113 is YES), the sub CPU 201 clears the player registration state (S1114). In the situation where the player registration state is cleared, the sub CPU 201 causes the sub display device 18 so that the game information screens 223, 224, and 225 (see FIGS. 5C to 5E) cannot be displayed on the sub display device 18. Control the display screen. Then, after the processing of S1114, the sub CPU 201 ends the player registration processing.

[履歴管理処理]
次に、図173を参照して、履歴管理処理について説明する。なお、図173は、履歴管理処理の手順を示すフローチャートである。
[History management processing]
Next, the history management process will be described with reference to FIG. FIG. 173 is a flowchart showing the procedure of history management processing.

まず、サブCPU201は、主制御基板71から受信した各種コマンドデータから遊技結果を取得する(S1121)。例えば、サブCPU201は、この処理において、スタートコマンドデータから内部当籤役として決定された役の種類を把握することができる。また、例えば、サブCPU201は、この処理において、入賞作動コマンドデータから表示された図柄組合せ(すなわち、内部当籤役として決定された役の入賞の有無)を把握することができる。さらに、例えば、サブCPU201は、この処理において、スタートコマンドデータなどから現在の遊技状態や遊技状態の移行状況を把握することができる。   First, the sub CPU 201 acquires a game result from various command data received from the main control board 71 (S1121). For example, in this process, the sub CPU 201 can grasp the type of the combination determined as the internal winning combination from the start command data. Further, for example, in this process, the sub CPU 201 can grasp the symbol combination displayed from the winning action command data (that is, whether or not a winning combination is determined as an internal winning combination). Further, for example, in this process, the sub CPU 201 can grasp the current gaming state and the transition state of the gaming state from the start command data or the like.

次いで、サブCPU201は、取得した遊技結果に基づいて、遊技履歴の更新処理を行う(S1122)。この処理により、サブCPU201は、各種コマンドデータから取得した遊技結果に基づいて、例えば、ボーナス回数、ART回数、ゲーム数(遊技回数)、CZ回数、CZ成功回数、それぞれの役の当籤回数及び当籤確率などの様々な遊技履歴を管理することができる。そして、S1122の処理後、サブCPU201は、履歴管理処理を終了する。   Next, the sub CPU 201 performs a game history update process based on the acquired game result (S1122). By this processing, the sub CPU 201, for example, based on the game results acquired from the various command data, for example, the number of bonuses, the number of ARTs, the number of games (games), the number of CZs, the number of successful CZs, Various game histories such as probabilities can be managed. Then, after the process of S1122, the sub CPU 201 ends the history management process.

<各種効果>
本実施形態のパチスロ1では、その遊技性において、次のような各種効果が得られる。
<Various effects>
In the pachi-slot 1 of the present embodiment, the following various effects are obtained in the game playability.

[CT中の継続期間の管理]
本実施形態のパチスロ1では、通常ARTの継続期間を延長可能な上乗せチャンスゾーンとしてCTを設け、このCT中の内部当籤役(サブフラグ)に基づいてARTゲーム数の上乗せを行う。なお、CTでは、1セット8回の遊技が行われるが、CT中にARTゲーム数の上乗せを行うことができた場合には遊技回数の減算を行わずに、上乗せできない場合に限り遊技回数を減算する。それゆえ、遊技者にとってみれば、CTがいつまで続くか分からず、また、上乗せが行われている限りCTが終了することがないため、CT中の遊技の興趣を高めることができる。
[Management of duration during CT]
In the pachi-slot 1 of this embodiment, CT is provided as an extra chance zone that can extend the duration of normal ART, and the number of ART games is added based on the internal winning combination (subflag) in this CT. In CT, one set of 8 games is played, but if the number of ART games can be added during CT, the number of games is not subtracted without adding the number of games, and the number of games is set only when it cannot be added. Subtract. Therefore, for the player, it is not known how long the CT will continue, and since the CT will not end as long as the addition is performed, the interest of the game during the CT can be enhanced.

また、本実施形態において、CT中にサブフラグEX「3連チリリプ」に当籤(サブフラグ変換抽籤に当籤)して上乗せが行われた場合には、1セット8回のCT遊技も再セット(ストック)される。この場合、例えば、CTの遊技期間が終了直前になっても、サブフラグEX「3連チリリプ」当籤時には、上乗せが行われ、CTが初めから再開されることになるので、CT中の遊技に対して強い関心を抱くことになり、退屈することなく遊技を継続できるとともに、CT中の遊技の興趣を高めることができる。   In the present embodiment, when CT is won by winning the sub-flag EX “Triple Chile Lip” (winning the sub-flag conversion lottery) during the CT, one set of 8 CT games is also reset (stock). Is done. In this case, for example, even if the CT game period is just before the end, when the sub flag EX “Triple Chile Lip” is won, the addition is performed and the CT is restarted from the beginning. As a result, the game can be continued without being bored and the interest of the game during CT can be enhanced.

また、サブフラグEX「3連チリリプ」当籤時の上乗せは、内部当籤役「F_確チリリプ」又は「F_1確チリリプ」が内部当籤役として決定され、かつ、フラグ変換抽籤に当籤した場合に限り行われる。それゆえ、遊技者に対して過大な利益を与えてしまうことを防止することができ、遊技者と遊技店との間の利益のバランスをとることができる。なお、上記実施形態では、CT中に、内部当籤役「F_確チリリプ」又は「F_1確チリリプ」が決定された際にはフラグ変換抽籤に必ず当籤する例(図54参照)を説明したが、本発明はこれに限定されず、フラグ変換抽籤の当籤確率は、遊技者及び遊技店間の利益のバランスに応じて適宜設定することができる。   In addition, the addition at the time of winning the sub flag EX “Triple Chile Lip” is performed only when the internal winning combination “F_Challenging Lip” or “F_1 Chilli Lip” is determined as the internal winning combination and the flag conversion lottery is won. . Therefore, it is possible to prevent an excessive profit from being given to the player and to balance the profit between the player and the game store. In the above-described embodiment, an example (see FIG. 54) in which a flag conversion lottery is always won when the internal winning combination “F_Correct Lip” or “F_1 Accurate Lip” is determined during CT has been described. The present invention is not limited to this, and the winning probability of the flag conversion lottery can be appropriately set according to the profit balance between the player and the game store.

[CT中の「3連チリリプ」当籤時の上乗せゲーム数]
上記実施形態のパチスロ1では、CT中にサブフラグ「3連チリリプ」に当籤し、該サブフラグ「3連チリリプ」に基づく上乗せが行われた回数が所定回数を超えると、1回の上乗せ抽籤あたりに当籤するARTの上乗せゲーム数が増加する(図55参照)。また、上述のように、ARTゲーム数の上乗せが行われている限り、CTは終了することなく、また、サブフラグEX「3連チリリプ」に当籤するとCTの再セットが行われる。それゆえ、遊技者からすると、CTが継続するほど1回(1ゲーム)当りの上乗せ量が増えることについての期待を持つことができ、CT中の興趣が向上する。さらに、1回(1ゲーム)当りの上乗せ量を増やす契機となる回数は、CTの1セット分の基本遊技回数(8回)よりも多い回数(9回以上)であるため、遊技者に対して過大な利益を与えてしまうことを防止でき、遊技者及び遊技店間の利益のバランスをとる(良好に保つ)ことができる。
[Number of games added at the time of winning “Triple Chile Lip” in CT]
In the pachislot machine 1 of the above-described embodiment, when the sub-flag “Triple Chile Lip” is won during CT and the number of times of addition based on the sub-flag “Triple Chile Lip” exceeds a predetermined number, The number of games added to the winning ART increases (see FIG. 55). Further, as described above, as long as the number of ART games is added, CT does not end, and CT is reset when the sub flag EX “Triple Chile Lip” is hit. Therefore, the player can have an expectation that the additional amount per time (one game) increases as the CT continues, and the interest during CT is improved. Furthermore, the number of times that the amount of addition per game (one game) is increased is the number of times (9 times or more) larger than the number of basic games (8 times) for one set of CT. Thus, it is possible to prevent an excessive profit from being given and to balance (keep good) the profit between the player and the game store.

[メイン側で行うボーナス報知]
上記実施形態のパチスロ1では、情報表示器6の指示モニタ(不図示)に、ボーナス役(BB役)に係る図柄組合せを表示させるための停止操作の情報に一義的に対応付けた数値「10」(又は「11」)を表示することにより、メイン側でボーナス報知を行う(図63参照)。しかしながら、通常、パチスロでは、有効ライン上に引き込む(停止表示する)図柄の優先順位が定められており、ボーナス役とその他の役とが重複して内部当籤役として決定されている場合、優先順位により、ボーナス役に係る図柄組合せを引き込めることもあれば、引き込めないこともある。
[Bonus notification on the main side]
In the pachi-slot 1 of the above embodiment, the numerical value “10” uniquely associated with the stop operation information for displaying the symbol combination related to the bonus combination (BB combination) on the instruction monitor (not shown) of the information display 6. "(Or" 11 ") is displayed, bonus notification is performed on the main side (see FIG. 63). However, in the pachislot, the priority order of the symbols to be drawn (stopped display) on the active line is usually set, and if the bonus combination and other combinations are determined as internal winning combinations, Thus, the symbol combination related to the bonus combination may be withdrawn or may not be withdrawn.

例えば、本実施形態のパチスロ1において、ボーナス役と、内部当籤役「はずれ」、「F_特殊役1」、「F_特殊役2」及び「F_特殊役3」のいずれかとが重複して決定されている場合には、ボーナス役に係る図柄組合せを引き込むことができるが、ボーナス役と、内部当籤役「はずれ」、「F_特殊役1」、「F_特殊役2」及び「F_特殊役3」以外の役とが重複して決定されている場合には、ボーナス役に係る図柄組合せを引き込むことができない。それゆえ、本実施形態において、ボーナス役と、内部当籤役「はずれ」、「F_特殊役1」、「F_特殊役2」及び「F_特殊役3」のいずれかとが重複して決定されている場合に限り、指示モニタに数値「10」(又は「11」)を表示する。この場合、メイン側のナビ(ボーナス報知)を、ボーナス役を入賞させることのできる適切なタイミングで行うことができる。   For example, in the pachi-slot 1 of this embodiment, the bonus combination and any of the internal winning combination “out of”, “F_special combination 1”, “F_special combination 2”, and “F_special combination 3” are determined in an overlapping manner. If it is, the combination of symbols related to the bonus combination can be drawn, but the bonus combination and the internal winning combination “out”, “F_special combination 1”, “F_special combination 2” and “F_special combination 3” When a combination other than is determined in duplicate, the symbol combination related to the bonus combination cannot be drawn. Therefore, in the present embodiment, the bonus combination and any of the internal winning combination “out of”, “F_special combination 1”, “F_special combination 2”, and “F_special combination 3” are determined in an overlapping manner. Only in some cases, the numerical value “10” (or “11”) is displayed on the instruction monitor. In this case, navigation on the main side (bonus notification) can be performed at an appropriate timing at which a bonus combination can be won.

また、本実施形態のパチスロ1において、ボーナス役と、内部当籤役「はずれ」、「F_特殊役1」、「F_特殊役2」及び「F_特殊役3」のいずれかとが重複して決定されたとしても、ボーナス役が最初に当籤してから所定回数の遊技が経過するまでは、指示モニタに数値「10」(又は「11」)を表示せず(ナビをせず)、所定回数の遊技が経過したことを条件に、指示モニタに数値「10」(又は「11」)を表示する。   Also, in the pachislot 1 of the present embodiment, the bonus combination and any of the internal winning combination “out”, “F_special combination 1”, “F_special combination 2”, and “F_special combination 3” are determined in an overlapping manner. Even if the bonus combination is won for the first time until the predetermined number of games have elapsed, the numerical value “10” (or “11”) is not displayed on the instruction monitor (no navigation), and the predetermined number of times. On condition that the game has passed, a numerical value “10” (or “11”) is displayed on the instruction monitor.

なお、例えば、ボーナス役に当籤したことを契機として複数回の遊技にわたり行われる演出(いわゆる連続演出)が行われた場合、この連続演出の最中に、指示モニタに数値「10」(又は「11」)を表示すると、連続演出の意味が薄れてしまい、興趣を損ねてしまう可能性がある。それゆえ、本実施形態のパチスロ1では、所定回数の遊技が経過するまでは、指示モニタによる表示を行わず、所定回数の遊技が経過した後に、指示モニタによる表示を行う。その結果、演出効果を損ねることなく、メイン側でのボーナス報知を行うことができる。   For example, when an effect (so-called continuous effect) is performed over a plurality of games triggered by winning the bonus combination, a numerical value “10” (or “ If 11 ") is displayed, the meaning of the continuous performance may be lost and the interest may be impaired. Therefore, in the pachislot machine 1 of this embodiment, the display by the instruction monitor is not performed until a predetermined number of games have elapsed, and the display by the instruction monitor is performed after the predetermined number of games have elapsed. As a result, the bonus notification on the main side can be performed without impairing the effect.

[メイン側及びサブ側の両方で行う報知とサブ側単独で行う報知]
本実施形態のパチスロ1では、停止操作の態様(押し順)に応じて表示される図柄組合せが異なる役を複数種類設けるとともに(図24参照)、これら複数種類の役には、表示される図柄組合せによって異なる特典が付与される役と、表示される図柄組合せが異なったとしても同一の特典が付与される役とが含まれる。
[Notification performed on both the main side and the sub side and notification performed on the sub side alone]
In the pachi-slot 1 of the present embodiment, a plurality of types of symbols having different symbol combinations displayed according to the mode (push order) of the stop operation are provided (see FIG. 24), and the symbols to be displayed are displayed on these multiple types of symbols. A combination to which a different privilege is given depending on the combination and a combination to which the same privilege is given even if the displayed symbol combination is different are included.

例えば、略称「ベル」に係る図柄組合せが表示された場合と略称「ベルこぼし目」に係る図柄組合せが表示された場合とでは払い出されるメダルの枚数が異なり、これらの役は、表示される図柄組合せによって異なる特典が付与される役である。また、略称「リプレイ」に係る図柄組合せが表示された場合と略称「RT2移行リプ」に係る図柄組合せが表示された場合とでは再遊技の作動に加えてRT状態の移行が行われるか否かが異なるため、内部当籤役「F_3択ベル_1st」や「F_維持リプ_1st」もまた、表示される図柄組合せによって異なる特典が付与される役である。   For example, the number of medals to be paid out is different between the case where the symbol combination related to the abbreviation “Bell” is displayed and the case where the symbol combination related to the abbreviation “Bell spill” is displayed. It is a role to which different privileges are given depending on the combination. Whether or not the transition of the RT state is performed in addition to the re-game operation when the symbol combination related to the abbreviation “Replay” is displayed and when the symbol combination related to the abbreviation “RT2 transition lip” is displayed. Therefore, the internal winning combination “F_3 selection bell_1st” and “F_maintenance lip_1st” are also roles to which different privileges are given depending on the displayed symbol combination.

一方、略称「3連チリリプ」に係る図柄組合せが表示された場合と略称「リプレイ」に係る図柄組合せが表示された場合とでは、両者ともに再遊技の作動が行われるだけである。それゆえ、内部当籤役「F_確チリリプ」又は「F_1確チリリプ」は、表示される図柄組合せが異なったとしても同一の特典が付与される役である。なお、内部当籤役「F_確チリリプ」又は「F_1確チリリプ」は、上述のように、フラグ変換抽籤の結果に応じて付与する特典が異なる役であるが、表示される図柄組合せが付与する特典に影響を与える役ではない。   On the other hand, in the case where the symbol combination related to the abbreviation “Triple Chile Lip” is displayed and the case where the symbol combination related to the abbreviation “Replay” is displayed, both only re-actuate. Therefore, the internal winning combination “F_Challenging Lip” or “F_1 Chicking Lip” is a role to which the same privilege is given even if the displayed symbol combinations are different. As described above, the internal winning combination “F_Challenging Lip” or “F_1 Challenging Lip” has different privileges depending on the result of the flag conversion lottery. It is not a role that affects.

本実施形態のパチスロ1では、表示される図柄組合せによって異なる特典が付与される役に対して、メイン側及びサブ側の両方で報知を行うが、表示される図柄組合せが異なったとしても同一の特典が付与される役に対しては、メイン側の指示モニタでは報知を行わずに、サブ側の表示装置11のみで報知を行う。このような報知機能を設けることにより、特典に影響する報知は、特典を管理するメイン側の指示モニタで適切に行いつつ、特典に影響しない報知は、サブ側の表示装置11で多様性のあるナビで行うことができる。   In the pachi-slot 1 of the present embodiment, notification is given on both the main side and the sub-side for a role that is given a different privilege depending on the displayed symbol combination, but even if the displayed symbol combination is different, the same For the combination to which a privilege is given, notification is not performed on the instruction monitor on the main side, but only on the display device 11 on the sub side. By providing such a notification function, notification that affects the privilege is appropriately performed on the instruction monitor on the main side that manages the privilege, while notification that does not affect the privilege is diverse on the display device 11 on the sub side. Can be done with navigation.

[遊技履歴の表示機能]
本実施形態のパチスロ1では、表示装置11(プロジェクタ機構211及び表示ユニット212)とは別にサブ表示装置18を設け、このサブ表示装置18により遊技者に役立つ様々な情報を表示する。例えば、図5A〜5Eに示すように、概要遊技履歴を表すトップ画面221、パチスロ1に対する様々な操作が可能なメニュー画面222、詳細遊技履歴を表す遊技情報画面223,224,225をサブ表示装置18に表示することができる。
[Game history display function]
In the pachi-slot 1 of the present embodiment, a sub display device 18 is provided separately from the display device 11 (projector mechanism 211 and display unit 212), and various information useful to the player is displayed by the sub display device 18. For example, as shown in FIGS. 5A to 5E, a top screen 221 representing an outline game history, a menu screen 222 capable of various operations on the pachislot 1, and game information screens 223, 224, and 225 representing a detailed game history are displayed as sub-display devices. 18 can be displayed.

また、本実施形態のパチスロ1は、サブ表示装置18を介して、遊技を行う遊技者を登録可能にする機能、及び、登録された遊技者に対して固有のサービスを提供する機能を備える。例えば、本実施形態では、遊技者の登録を受け付けていない場合には、詳細遊技履歴を表す遊技情報画面223,224,225をサブ表示装置18に表示不可能にするが、遊技者の登録を受け付けている場合には、詳細遊技履歴を表す遊技情報画面223,224,225をサブ表示装置201に表示可能にする。より詳細な遊技履歴を確認できるようにすることは、遊技者の利便性の向上につながるので、本実施形態では、遊技者の登録を受け付けている場合に、利便性を向上させることができる。   Further, the pachislot machine 1 of the present embodiment has a function of enabling registration of a player who performs a game and a function of providing a unique service to the registered player via the sub display device 18. For example, in this embodiment, when the player registration is not accepted, the game information screens 223, 224, and 225 showing the detailed game history are not displayed on the sub display device 18, but the player registration is not performed. If it is received, the game information screens 223, 224, and 225 showing the detailed game history are displayed on the sub display device 201. Making it possible to confirm a more detailed game history leads to an improvement in the convenience of the player. Therefore, in the present embodiment, the convenience can be improved when registration of the player is accepted.

また、本実施形態のパチスロ1では、サブ表示装置18は、演出を行う表示装置11とは別体に設けられる。サブ表示装置18は、液晶中継基板87を介して副制御基板72(サブCPU201)により制御される。また、表示装置11を構成する表示ユニット212は、役物中継基板(不図示せ)を介して副制御基板72(サブCPU201)により制御される。それゆえ、本実施形態では、サブ表示装置18を、表示装置11とは別個に制御することができる。具体的には、遊技中(すなわち、表示装置11による演出の実行中)であっても、サブ表示装置18の表示画面を切り替えることができる。それゆえ、遊技中であっても、表示装置11により実行されている演出を邪魔することなく、サブ表示装置18の表示を切り替えることにより、遊技者は様々な情報を取得することができる。   Further, in the pachislot machine 1 of the present embodiment, the sub display device 18 is provided separately from the display device 11 that produces effects. The sub display device 18 is controlled by the sub control board 72 (sub CPU 201) via the liquid crystal relay board 87. Moreover, the display unit 212 which comprises the display apparatus 11 is controlled by the sub control board 72 (sub CPU201) via the accessory relay board | substrate (not shown). Therefore, in the present embodiment, the sub display device 18 can be controlled separately from the display device 11. Specifically, the display screen of the sub display device 18 can be switched even during the game (that is, during the performance of the display device 11). Therefore, even during the game, the player can acquire various information by switching the display of the sub display device 18 without interfering with the effect performed by the display device 11.

また、本実施形態のパチスロ1の表示装置11では、プロジェクタ機構211からの照射光の照射により映像を出現させる複数のスクリーン機構(表示ユニット212)を切り替えることにより、平面状の映像表示を用いた演出、奥行き感(立体感)のある映像表示を用いた演出、及び、湾曲した映像表示を用いた演出を実行する場合、演出効果を著しく高めることができる。しかしながら、このような情報の表示形態は、演出中に遊技履歴などの演出とは関係ない情報を表示することには適さない。それゆえ、本実施形態のパチスロ1では、表示装置11とは別個に設けられたサブ表示装置18に演出とは関係ない情報を表示することができるので、演出効果を損なうことなく、かつ、遊技履歴などの各種情報を適切に表示することができる。   Further, in the display device 11 of the pachislot machine 1 of the present embodiment, a planar image display is used by switching a plurality of screen mechanisms (display units 212) that cause an image to appear by irradiation of irradiation light from the projector mechanism 211. When performing an effect, an effect using an image display with a sense of depth (stereoscopic effect), and an effect using a curved image display, the effect can be remarkably enhanced. However, such a display form of information is not suitable for displaying information that is not related to an effect such as a game history during the effect. Therefore, in the pachi-slot 1 of the present embodiment, information that is not related to the effect can be displayed on the sub display device 18 provided separately from the display device 11, so that the effect of the effect is not impaired and the game Various information such as history can be displayed appropriately.

ところで、一般的なパチスロでは、遊技者側から見て、台座部13の右側にメダル投入口14が設けられ、台座部13の左側にベットボタン15a,15bやスタートレバー16が設けられる。それゆえ、通常、遊技を進行させる際、遊技者は台座部13の右側又は左側(側方)の操作部を操作することになる。   By the way, in a general pachislot machine, when viewed from the player side, a medal slot 14 is provided on the right side of the pedestal portion 13, and bet buttons 15 a and 15 b and a start lever 16 are provided on the left side of the pedestal portion 13. Therefore, usually, when the game is advanced, the player operates the operation unit on the right side or the left side (side) of the pedestal unit 13.

それに対して、本実施形態のパチスロ1では、台座部13から略垂直に立設する面の側方(左側)にサブ表示装置18を設け、このサブ表示装置18の画面上にサブ表示装置18の表示画面を切り替えるためのタッチセンサ19が設けられる。それゆえ、本実施形態では、遊技中に遊技者の手が位置する場所にサブ表示装置18やその表示を制御する入力装置(タッチセンサ19)が設けられることになるので、遊技者の操作性を向上させることができる。特に、本実施形態のように、タッチセンサ19付きのサブ表示装置18を、台座部13の水平面から立設する面に設けた場合には、遊技者は、台座部13に自身の手を置きながら、サブ表示装置18を操作することができる。この場合、遊技者の操作性が向上するだけでなく、操作に伴う遊技者の疲労も軽減することができ、この結果、稼働率の向上も期待することができる。   On the other hand, in the pachislot machine 1 of the present embodiment, the sub display device 18 is provided on the side (left side) of the surface erected substantially vertically from the pedestal portion 13, and the sub display device 18 is displayed on the screen of the sub display device 18. A touch sensor 19 for switching the display screen is provided. Therefore, in this embodiment, the sub display device 18 and the input device (touch sensor 19) for controlling the display are provided at a place where the player's hand is located during the game. Can be improved. In particular, as in this embodiment, when the sub display device 18 with the touch sensor 19 is provided on the surface of the pedestal portion 13 that is erected from the horizontal plane, the player places his / her hand on the pedestal portion 13. However, the sub display device 18 can be operated. In this case, not only the operability of the player is improved, but also the fatigue of the player accompanying the operation can be reduced, and as a result, an improvement in the operating rate can be expected.

[規定外ROM領域及び規定外RAM領域]
本実施形態のパチスロ1では、図12Bに示すように、遊技者により実施される遊技の遊技性に直接関与しない各種処理(遊技性に影響を与えない各種処理)に使用される各種プログラム及び各種データ(テーブル)を、メインROM102内において、遊技用ROM領域とは異なるアドレスに配置された規定外ROM領域に格納する。
[Non-standard ROM area and non-standard RAM area]
In the pachi-slot 1 of this embodiment, as shown in FIG. 12B, various programs and various types used for various processes (various processes that do not affect the game characteristics) that are not directly related to the game performance of the game performed by the player. Data (table) is stored in a non-specified ROM area located at an address different from the game ROM area in the main ROM 102.

このようなメインROM102の構成では、従来の規則上では、プログラム等の配置不可とされていたROM領域(規定外ROM領域)に、遊技者が実際に行う遊技そのものに不要なプログラム及びデータを配置することができる。それゆえ、本実施形態では、主制御基板71のメインROM102内において、遊技用ROM領域の容量の圧迫を回避することができるとともに、メインROM102内におけるプログラム及びテーブルの拡張性を高めることができる。   In such a configuration of the main ROM 102, programs and data that are not necessary for the game itself actually performed by the player are placed in the ROM area (non-regulated ROM area) where it is impossible to place a program or the like according to conventional rules. can do. Therefore, in the present embodiment, it is possible to avoid compression of the capacity of the game ROM area in the main ROM 102 of the main control board 71, and it is possible to improve the expandability of programs and tables in the main ROM 102.

[電源投入(リセット割込)時処理により得られる効果]
本実施形態のパチスロ1の電源投入(リセット割込)時処理では、図64に示すように、電源復帰直後(サムチェック前)に最初の1.1172ms周期の割込処理を行い(S7及びS8)、主制御回路90から副制御回路200に無操作コマンドが送信される。このように電源復帰直後に割込処理を許可することにより、電源復帰後、最短時間で無操作コマンドが送信され、主制御回路90及び副制御回路200間の通信接続を確立することができ、主制御回路90及び副制御回路200間の通信動作を安定化させることができる。
[Effects obtained by processing at power-on (reset interrupt)]
In the power-on (reset interrupt) process of the pachislot machine 1 of this embodiment, as shown in FIG. 64, the first 1.1172 ms cycle interrupt process is performed immediately after power recovery (before the sum check) (S7 and S8). ), A no-operation command is transmitted from the main control circuit 90 to the sub-control circuit 200. In this way, by permitting the interrupt processing immediately after the power is restored, the no-operation command is transmitted in the shortest time after the power is restored, and the communication connection between the main control circuit 90 and the sub control circuit 200 can be established. The communication operation between the main control circuit 90 and the sub control circuit 200 can be stabilized.

また、電源復帰直後に送信される無操作コマンドを構成する通信パラメータ1〜5には、電源復帰時に、それぞれLレジスタ、Hレジスタ、Eレジスタ、Dレジスタ及びCレジスタに格納されているデータがセットされる。それゆえ、本実施形態では、電源復帰直後の割込処理で送信される無操作コマンドのサム値(BCC)を、電源復帰毎に異ならせることができ、ゴト等の不正行為を抑制することができる。   Further, the communication parameters 1 to 5 constituting the no-operation command transmitted immediately after the power is restored are set with the data stored in the L register, H register, E register, D register and C register, respectively, when the power is restored. Is done. Therefore, in the present embodiment, the sum value (BCC) of the no-operation command transmitted in the interrupt process immediately after the power recovery can be made different every time the power is recovered, thereby suppressing illegal acts such as goto. it can.

さらに、電源投入(リセット割込)時処理中のS13の処理において行われる、エラーコード「rr」を情報表示器6内の2桁の7セグLEDに表示する際の制御は、一つの「LDW」命令(所定の読み出し命令)により実行され、2桁の7セグLEDへの7セグコモン出力(選択)データの出力動作と7セグカソード出力データの出力動作とが同時に行われる(図65C参照)。すなわち、本実施形態のパチスロ1では、電源投入(リセット割込)時処理において、2桁の7セグLEDをダイナミック点灯制御する際に、7セグコモン出力(選択)データと、7セグカソード出力データとが同時に出力される。   Furthermore, the control for displaying the error code “rr” on the 2-digit 7-segment LED in the information display 6 performed in the process of S13 during the process of turning on the power (reset interrupt) is performed by one “LDW”. ”Command (predetermined read command), the 7-segment common (selection) data output operation to the 2-digit 7-segment LED and the 7-segment cathode output data output operation are performed simultaneously (see FIG. 65C). That is, in the pachislot machine 1 of the present embodiment, when the 2-digit 7-segment LED is dynamically controlled in the power-on (reset interrupt) process, the 7-segment common output (selection) data and the 7-segment cathode output data are Output simultaneously.

この場合、ソースプログラム上において、7セグLEDのダイナミック点灯制御に必要な命令コード数を減らすことができる。それゆえ、本実施形態では、ソースプログラムの容量(メインROM102の使用容量)を低減することができ、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることができる。   In this case, the number of instruction codes necessary for dynamic lighting control of the 7-segment LED can be reduced on the source program. Therefore, in this embodiment, it is possible to reduce the capacity of the source program (usage capacity of the main ROM 102), to secure (increase) the free capacity in the main ROM 102, and to utilize the increased free capacity. Thus, the playability can be improved.

[遊技復帰処理で得られる効果]
本実施形態のパチスロ1の遊技復帰処理では、図66に示すように、電断発生時の各ポートの入出力状態を電源復帰時に担保するとともに、電断時に回胴回転中の場合には、電源復帰時にリール制御管理情報を取得してリールの再回転開始に必要な処理も行う(S25〜S32参照)。それゆえ、本実施形態では、リール回転中の電断から復帰したときであっても、安定して、リールの再回転制御を行うことが可能となり、遊技者に不快感を与えることが無くなる。
[Effects obtained by game return processing]
In the game return process of the pachi-slot 1 of this embodiment, as shown in FIG. 66, while ensuring the input / output state of each port at the time of power interruption at the time of power recovery, The reel control management information is acquired when the power is restored, and processing necessary for starting the reel re-rotation is also performed (see S25 to S32). Therefore, in this embodiment, even when the power is restored from the power interruption during the reel rotation, the reel re-rotation control can be stably performed, and the player is not discomforted.

また、本実施形態のパチスロ1は、上述のように、遊技機用のセキュリティ機能付きマイクロプロセッサ91を備える。そして、このマイクロプロセッサ91には、ソースプログラム上において規定可能な該マイクロプロセッサ91に特有の命令コード(メインCPU101専用命令コード)が各種設けられており、このメインCPU101専用命令コードを各種処理において用いることにより、処理の効率化やプログラム容量の削減などを可能にしている。   Moreover, the pachislot 1 of this embodiment is provided with the microprocessor 91 with the security function for game machines as mentioned above. The microprocessor 91 is provided with various kinds of instruction codes (instruction codes dedicated to the main CPU 101) specific to the microprocessor 91 that can be defined in the source program, and the instruction codes dedicated to the main CPU 101 are used in various processes. As a result, processing efficiency and program capacity can be reduced.

例えば、遊技復帰処理では、図67に示すように、ソースプログラム上において、メインCPU101専用命令コードの一つである「LDQ」命令が用いられる。「LDQ」命令は、Qレジスタ(拡張レジスタ)を用いてアドレス指定を行う命令コードであり、上述のように、直値でメインROM102、メインRAM103やメモリーマップI/Oにアクセスすることができる。この場合、アドレス設定に係る命令コードを省略することができ、その分、遊技復帰処理のソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることができる。   For example, in the game return process, as shown in FIG. 67, the “LDQ” instruction, which is one of the instruction codes dedicated to the main CPU 101, is used on the source program. The “LDQ” instruction is an instruction code for specifying an address using a Q register (extension register), and can access the main ROM 102, the main RAM 103, and the memory map I / O as direct values as described above. In this case, the instruction code relating to the address setting can be omitted, and the capacity of the source program for the game return process (the capacity used for the main ROM 102) can be reduced accordingly. As a result, in the present embodiment, free space can be secured (increased) in the main ROM 102, and the increased free space can be utilized to improve game play.

[設定変更確認処理で得られる効果]
本実施形態のパチスロ1の設定変更確認処理では、図69Aに示すように、ソースプログラム上において、メインCPU101専用命令コードである、「BITQ」命令及び「SETQ」命令(所定の命令)が用いられる。「BITQ」命令及び「SETQ」命令はいずれも、Qレジスタ(拡張レジスタ)を用いてアドレス指定を行う命令コードであり、これらの命令コードを使用した場合、上述のように、直値でメインRAM103やメモリーマップI/Oにアクセスすることができる。この場合、アドレス設定に係る命令コードを省略することができ、その分、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102の空き容量を増やすことが可能となるとともに、処理の高速化も図ることができる。
[Effects obtained by setting change confirmation process]
In the setting change confirmation process of the pachi-slot 1 of the present embodiment, as shown in FIG. 69A, the “BITQ” instruction and the “SETQ” instruction (predetermined instructions), which are instruction codes dedicated to the main CPU 101, are used on the source program. . Both the “BITQ” instruction and the “SETQ” instruction are instruction codes for addressing using the Q register (extension register). When these instruction codes are used, as described above, the main RAM 103 And memory map I / O. In this case, the instruction code relating to the address setting can be omitted, and the capacity of the source program (usage capacity of the main ROM 102) can be reduced correspondingly. As a result, according to the present embodiment, it is possible to increase the free capacity of the main ROM 102 and to increase the processing speed.

また、設定変更確認処理中のS46の設定変更/設定確認開始時及びS57の設定変更/設定確認終了時で行う設定変更コマンド(初期化コマンド)の生成格納処理は、図69A及び69Bに示すように、ソースプログラム上において、メインCPU101専用命令コードである「CALLF」命令により実行される。そして、S46の「CALLF」命令で指定するジャンプ先のアドレスは、S57の「CALLF」命令で指定するジャンプ先のアドレスと同じである。すなわち、本実施形態では、設定変更時(遊技機起動時)、設定確認開始時(通常動作中)及び設定確認終了時に副制御回路200に送信する設定変更コマンド(初期化コマンド)の生成格納処理を実行するためのソースプログラムが、互いに同じであり、S46及びS57の両処理において、そのソースプログラムが共有化(モジュール化)されている。   69A and 69B shows the setting change command (initialization command) generation / storage process performed at the time of setting change / setting check start in S46 and at the time of setting change / setting check end in S57 during the setting change checking process. In addition, it is executed by a “CALLF” instruction which is an instruction code dedicated to the main CPU 101 on the source program. The jump destination address designated by the “CALLF” instruction in S46 is the same as the jump destination address designated by the “CALLF” instruction in S57. That is, in the present embodiment, a setting change command (initialization command) generation and storage process to be transmitted to the sub-control circuit 200 at the time of setting change (when a gaming machine is started), at the time of setting check start (during normal operation), and at the end of setting check Are the same as each other, and the source program is shared (modularized) in both processes of S46 and S57.

この場合、S46及びS57の両処理において、それぞれ別個に設定変更コマンドの生成格納処理のソースプログラムを設ける必要が無くなるので、その分、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることができる。   In this case, since it is not necessary to provide a source program for generating and storing the setting change command separately in both the processes of S46 and S57, the capacity of the source program (the capacity of the main ROM 102) can be reduced correspondingly. it can. As a result, in the present embodiment, free space can be secured (increased) in the main ROM 102, and the increased free space can be utilized to improve game play.

[設定変更コマンド生成格納処理で得られる効果]
本実施形態のパチスロ1の設定変更コマンド生成格納処理では、図70に示すように、設定値が通信パラメータ3としてEレジスタに格納され、RT情報が通信パラメータ5としてCレジスタに格納される。すなわち、設定変更コマンド(初期化コマンド)を構成する通信パラメータ1〜5のうち、通信パラメータ3及び5は副制御回路200側で使用(解析)される通信パラメータ(使用パラメータ)であり、これらの通信パラメータには新たな情報がセットされる。一方、設定変更コマンド(初期化コマンド)を構成するその他の通信パラメータ1,2及び4は、副制御回路200側で使用(解析)されない通信パラメータ(未使用パラメータ)であり、通信パラメータ1,2及び4に対しては、現時点でLレジスタ、Hレジスタ及びDレジスタにそれぞれ格納されている値がセットされる。それゆえ、設定変更コマンド(初期化コマンド)送信時における通信パラメータ1,2及び4の値は不定値となる。この場合、設定変更コマンドのサム値(BCC)を送信毎に不定値にすることができ、ゴト等の不正行為を抑制することができる。
[Effects of setting change command generation / storage processing]
In the setting change command generation / storage processing of the pachi-slot 1 of this embodiment, the setting value is stored in the E register as the communication parameter 3 and the RT information is stored in the C register as the communication parameter 5 as shown in FIG. That is, among the communication parameters 1 to 5 constituting the setting change command (initialization command), communication parameters 3 and 5 are communication parameters (use parameters) used (analyzed) on the sub-control circuit 200 side. New information is set in the communication parameter. On the other hand, the other communication parameters 1, 2, and 4 constituting the setting change command (initialization command) are communication parameters (unused parameters) that are not used (analyzed) on the sub-control circuit 200 side. And 4 are set to values currently stored in the L register, H register, and D register, respectively. Therefore, the values of the communication parameters 1, 2, and 4 when the setting change command (initialization command) is transmitted are undefined values. In this case, the sum value (BCC) of the setting change command can be set to an indefinite value for each transmission, and illegal acts such as goto can be suppressed.

[通信データ格納処理で得られる効果]
本実施形態のパチスロ1の通信データ格納処理では、図72に示すように、Aレジスタに格納されたデータが通信コマンドの種別データとしてセットされ、Lレジスタ、Hレジスタ、Eレジスタ、Dレジスタ及びCレジスタに格納されたデータがそれぞれ通信コマンドの通信パラメータ1〜5としてセットされ、Bレジスタに格納されたデータが通信コマンドの遊技状態フラグデータとしてセットされる。すなわち、本実施形態では、1パケット(8バイト)の通信データ(コマンドデータ)を作成する際に、各種パラメータをレジスタから転送して通信データ一時格納領域(通信バッファ)に格納する。
[Effects of communication data storage processing]
In the communication data storing process of the pachi-slot 1 of this embodiment, as shown in FIG. 72, the data stored in the A register is set as the type data of the communication command, and the L register, H register, E register, D register, and C The data stored in the register is set as communication parameters 1 to 5 of the communication command, and the data stored in the B register is set as gaming state flag data of the communication command. That is, in this embodiment, when creating communication data (command data) of one packet (8 bytes), various parameters are transferred from the register and stored in a communication data temporary storage area (communication buffer).

この場合、未使用パラメータを含むコマンドデータを作成した時には、作成時毎に、未使用パラメータの値が不定値となる。すなわち、未使用パラメータを含むコマンドデータでは、同じ種別のコマンドデータあり、かつ、使用パラメータの値が同一であっても、コマンド作成毎に、コマンドデータのサム値(BCCデータ)が可変可能となる。それゆえ、本実施形態では、未使用パラメータを不定値とすることにより、通信データの解析を困難にしてゴト等の不正行為を抑止することができるとともに、不必要なゴト対策処理を加える必要がないため、ゴト対策処理の追加による、主制御回路90のプログラム容量の圧迫を抑制することができる。   In this case, when command data including an unused parameter is created, the value of the unused parameter becomes an indefinite value every time it is created. That is, in command data including unused parameters, even if there is command data of the same type and the values of the used parameters are the same, the command data sum value (BCC data) can be changed every time the command is created. . Therefore, in this embodiment, by setting the unused parameter to an indefinite value, it is possible to make it difficult to analyze the communication data and suppress illegal acts such as goto, and it is necessary to add unnecessary goth countermeasure processing. Therefore, it is possible to suppress the compression of the program capacity of the main control circuit 90 due to the addition of the anti-going process.

[通信データポインタ更新処理で得られる効果]
本実施形態のパチスロ1の通信データポインタ更新処理では、図75Aに示すように、ソースプログラム上において、メインCPU101専用命令コードである、「ICPLD」命令が用いられる。
[Effects obtained by communication data pointer update processing]
In the communication data pointer update process of the pachi-slot 1 of this embodiment, as shown in FIG. 75A, an “ICPLD” instruction that is an instruction code dedicated to the main CPU 101 is used on the source program.

通信データポインタ更新処理において、「ICPLD」命令は、送信バッファの上限判定命令と、判断分岐命令とが一体になっている命令コードであるので、各命令処理を別個に実行するための命令コードを設ける必要がなくなる。それゆえ、「ICPLD」命令を用いることにより、通信データポインタ更新処理のソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることができる。   In the communication data pointer update process, the “ICPLD” instruction is an instruction code in which the upper limit determination instruction of the transmission buffer and the determination branch instruction are integrated. Therefore, an instruction code for executing each instruction process separately is provided. There is no need to provide it. Therefore, by using the “ICPLD” instruction, it is possible to reduce the capacity of the source program for the communication data pointer update process (the capacity used by the main ROM 102). As a result, in the present embodiment, free space can be secured (increased) in the main ROM 102, and the increased free space can be utilized to improve game play.

[チェックサム生成処理及びサムチェック処理で得られる効果]
本実施形態のパチスロ1において、電断時に行われるチェックサム生成処理(規定外)では、図77に示すように、メインRAM103のデータを順次加算することにより、チェックサムが算出される。一方、電源投入時(電源復帰時)に行われるサムチェック処理(規定外)では、図79に示すように、電断発生時に生成されたチェックサムの値を、電源復帰時のメインRAM103に格納されたデータで順次減算し、最終的な減算結果が「0」であるか否かに基づいて、異常の発生の有無を判定する。すなわち、本実施形態では、電断発生時のチェックサムの生成処理は加算方式で行われ、電源復帰時のチェックサムの判定処理は減算方式で行われる。
[Effects obtained by checksum generation processing and sumcheck processing]
In the pachi-slot 1 of the present embodiment, in the checksum generation process (not specified) performed at the time of power interruption, as shown in FIG. 77, the checksum is calculated by sequentially adding data in the main RAM 103. On the other hand, in the sum check process (not specified) performed when the power is turned on (when the power is restored), as shown in FIG. 79, the checksum value generated when the power interruption occurs is stored in the main RAM 103 when the power is restored. The data is sequentially subtracted, and whether or not an abnormality has occurred is determined based on whether or not the final subtraction result is “0”. In other words, in the present embodiment, the checksum generation process when power interruption occurs is performed by the addition method, and the checksum determination process when power is restored is performed by the subtraction method.

このようなチェックサムの生成処理及び判定処理を採用した場合、電源復帰時に再度チェックサムを生成して、該チェックサムを電断発生時のチェックサムと照合する処理が不要となる。この場合、ソースプログラム上において、照合命令コードを省略することができ、ソースプログラムの容量を低減することができる。この結果、本実施形態では、メインROM102において、照合命令コードの省略分に対応する空き容量を確保する(増やす)ことができ、増えた空き容量を活用して、遊技性を高めることが可能になる。   When such checksum generation processing and determination processing are employed, it is not necessary to generate the checksum again when the power is restored and to check the checksum with the checksum when the power interruption occurs. In this case, the collation instruction code can be omitted on the source program, and the capacity of the source program can be reduced. As a result, in the present embodiment, in the main ROM 102, it is possible to secure (increase) the free space corresponding to the omission of the collation instruction code, and it is possible to improve the gameability by utilizing the increased free space. Become.

[メダル受付・スタートチェック処理で得られる効果]
本実施形態のパチスロ1のメダル受付・スタートチェック処理では、図83に示すように、設定変更確認処理(S233の処理)が行われるが、この処理は、遊技状態に関係なく実行される。それゆえ、本実施形態では、遊技状態がボーナス状態(特賞作動状態)であっても、設定値及びホールメニュー(各種履歴データ(エラー、電断履歴等))を確認することができ、ゴト等の不正行為を抑制することができる。
[Effects obtained by medal reception / start check processing]
In the medal acceptance / start check process of the pachi-slot 1 of this embodiment, as shown in FIG. 83, a setting change confirmation process (the process of S233) is performed. This process is executed regardless of the gaming state. Therefore, in this embodiment, even if the gaming state is a bonus state (special prize operating state), the set value and the hall menu (various history data (error, power interruption history, etc.)) can be confirmed, Can be suppressed.

[メダル投入処理で得られる効果]
本実施形態のパチスロ1のメダル投入処理では、図85に示すように、S244の処理において、メダル投入枚数表示用のLED点灯データが、テーブルを参照したループ処理でなく、演算処理により生成される。具体的には、図86に示すソースプログラム中の一連のソースコード「LD A,L」〜「OR L」が順次実行されるにより、メダル投入枚数表示用のLED点灯データが生成される。
[Effects obtained by medal insertion processing]
In the medal insertion process of the pachislot 1 of this embodiment, as shown in FIG. 85, in the process of S244, the LED lighting data for displaying the number of medal insertions is generated not by the loop process referring to the table but by the calculation process. . Specifically, a series of source codes “LD A, L” to “OR L” in the source program shown in FIG. 86 are sequentially executed to generate LED lighting data for displaying the number of inserted medals.

メダル投入枚数表示用のLED点灯データを演算処理により生成した場合、メインROM102のテーブル領域の空き容量を増やすことができるとともに、プログラムの容量増を最小限に抑えることができる。すなわち、本実施形態のメダル投入処理では、メダル投入LED表示の処理を効率化することができるとともに、メインROM102の空き容量を確保し(増やし)、増えた空き領域を活用して、遊技性を高めることができる。   When the LED lighting data for displaying the number of inserted medals is generated by calculation processing, the free space in the table area of the main ROM 102 can be increased and the increase in the program capacity can be minimized. That is, in the medal insertion process of the present embodiment, the medal insertion LED display process can be made more efficient, the free capacity of the main ROM 102 is secured (increased), and the increased free area is utilized to increase the game performance. Can be increased.

[メダル投入チェック処理で得られる効果]
本実施形態のパチスロ1のメダル投入チェック処理(図87参照)において、S257のメダルセンサ入力状態の正常変化値の生成処理は、テーブルを参照して取得する処理ではなく、演算処理により行われる。具体的には、図88に示すソースプログラム中のソースコード「RLA」及び「AND cBX_MDINSW」が順次実行されることにより、メダルセンサ入力状態正常変化値が算出される。
[Effects obtained by medal insertion check processing]
In the medal insertion check process (see FIG. 87) of the pachi-slot 1 of the present embodiment, the normal change value generation process of the medal sensor input state in S257 is performed by an arithmetic process, not a process of obtaining with reference to a table. Specifically, the medal sensor input state normal change value is calculated by sequentially executing the source code “RLA” and “AND cBX_MDINSW” in the source program shown in FIG.

メダルセンサ入力状態の変化態様の検知処理をテーブル参照処理から演算処理に変更することにより、メインROM102のテーブル格納領域の空き容量を増やすことができるとともに、プログラムの容量増を最小限に抑えることができる。それゆえ、上述した処理手法を採用することにより、メダル投入センサ状態の変化態様の検知処理を効率化することができるとともに、メインROM102において増えた空き容量を活用して、遊技性を高めることができる。   By changing the detection process of the change state of the medal sensor input state from the table reference process to the calculation process, the free space in the table storage area of the main ROM 102 can be increased and the increase in the program capacity can be minimized. it can. Therefore, by adopting the processing method described above, it is possible to increase the efficiency of the detection process of the change state of the medal insertion sensor state, and it is possible to improve the gameability by utilizing the increased free space in the main ROM 102. it can.

[内部抽籤処理で得られる効果]
本実施形態のパチスロ1の内部抽籤処理(図92参照)において、S305の判定データの取得処理は、図93A中のソースコード「LDIN AC,(HL)」により実行される。この「LDIN」命令の実行により、S305の処理では、Aレジスタに、判定データ(「抽籤値選択テーブルor抽籤計数テーブル」の値)が格納され、Cレジスタに当り要求フラグステータス(「特賞当籤番号+小役当籤番号」の値)が格納される。また、「LDIN」命令の実行により、HLレジスタにセットされているアドレスが+2更新(2加算)される。
[Effects obtained by internal lottery processing]
In the internal lottery process (see FIG. 92) of the pachi-slot 1 of this embodiment, the determination data acquisition process of S305 is executed by the source code “LDIN AC, (HL)” in FIG. 93A. As a result of the execution of the “LDIN” instruction, determination data (value of “lottery value selection table or lottery counting table”) is stored in the A register in the process of S305, and a request flag status (“special prize winning number” is stored in the C register. + Small Bonus Winning Number ”) is stored. Further, by executing the “LDIN” instruction, the address set in the HL register is updated by +2 (added by 2).

すなわち、内部抽籤処理中のS305の判定データの取得処理では、一つの命令コード(「LDIN」命令)により、データのロード処理及びアドレスの更新処理の両方を行うことができる。この場合、ソースプログラム上において、アドレス設定に係る命令コードを省略することができ、その分、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることができる。   That is, in the determination data acquisition process of S305 during the internal lottery process, both the data load process and the address update process can be performed with one instruction code ("LDIN" instruction). In this case, the instruction code relating to the address setting can be omitted in the source program, and the capacity of the source program (usage capacity of the main ROM 102) can be reduced accordingly. As a result, in the present embodiment, free space can be secured (increased) in the main ROM 102, and the increased free space can be utilized to improve game play.

また、内部抽籤処理のS309の設定値データ(0〜5のいずれか)の加算処理は、メインCPU101が図93B中のソースコード「MUL A,6」及びを「ADDQ A,(.LOW.wWAVENUM)」をこの順で実行することにより行われる。   Further, the addition processing of the set value data (any one of 0 to 5) in S309 of the internal lottery processing is performed by the main CPU 101 using the source codes “MUL A, 6” and “ADDQ A, (.LOW.wWAVENUM) in FIG. 93B. ) "In this order.

「MUL」命令は、メインCPU101専用の乗算処理の命令コードであり、この命令の実行は、マイクロプロセッサ91に含まれる演算回路107(図9参照)により実行される。すなわち、本実施形態のパチスロ1では、ソースプログラム上における乗算処理及び除算処理を実行するための演算専用回路(演算回路107)が設けられているので、乗算処理及び除算処理の効率化を図ることができる。   The “MUL” instruction is an instruction code for multiplication processing dedicated to the main CPU 101, and the execution of this instruction is executed by the arithmetic circuit 107 (see FIG. 9) included in the microprocessor 91. That is, in the pachislot machine 1 of the present embodiment, an arithmetic dedicated circuit (arithmetic circuit 107) for executing multiplication processing and division processing on the source program is provided, so that the efficiency of the multiplication processing and division processing is improved. Can do.

また、「ADDQ」命令(所定の加算命令)は、メインCPU101専用命令コードであり、Qレジスタ(拡張レジスタ)を用いてアドレス指定を行う命令コードである。そして、この「ADDQ」命令を用いれば、直値により、メインROM102、メインRAM103やメモリーマップI/Oにアクセスすることができる。それゆえ、「ADDQ」命令の使用により、内部抽籤処理のソースプログラム上において、アドレス設定に係る命令を省略することができ、その分、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることができる。   The “ADDQ” instruction (predetermined addition instruction) is an instruction code dedicated to the main CPU 101, and is an instruction code for performing address designation using the Q register (extension register). By using this “ADDQ” instruction, the main ROM 102, the main RAM 103, and the memory map I / O can be accessed by direct values. Therefore, by using the “ADDQ” instruction, an instruction relating to address setting can be omitted on the source program of the internal lottery process, and the capacity of the source program (usage capacity of the main ROM 102) is reduced correspondingly. Can do. As a result, in the present embodiment, free space can be secured (increased) in the main ROM 102, and the increased free space can be utilized to improve game play.

[図柄設定処理で得られる効果]
本実施形態のパチスロ1の図柄設定処理(図97参照)において、S330の圧縮データ格納処理は、メインCPU101が図99中のソースコード「CALLF SB_BTEP_00」を実行することにより行われる。「CALLF」命令は、上述のようにメインCPU101専用の2バイト命令コードであり、図99中のソースコード「CALLF
SB_BTEP_00」が実行されると、「SB_BTEP_00」で指定されているアドレスに、処理をジャンプさせ、圧縮データ格納処理が開始される。
[Effects obtained by the symbol setting process]
In the symbol setting process (see FIG. 97) of the pachislot 1 of the present embodiment, the compressed data storage process of S330 is performed by the main CPU 101 executing the source code “CALLF SB_BTEP_00” in FIG. The “CALLF” instruction is a 2-byte instruction code dedicated to the main CPU 101 as described above, and the source code “CALLF” in FIG.
When “SB_BTEP_00” is executed, the process is jumped to the address specified by “SB_BTEP_00”, and the compressed data storage process is started.

また、図柄設定処理中のS329の当り要求フラグ格納領域のアドレスのセット処理は、メインCPU101が図99中のソースコード「LDQ DE,.LOW.wWAVEBIT」を実行することにより行われる。すなわち、S329の処理は、Qレジスタ(拡張レジスタ)を用いたメインCPU101専用の「LDQ」命令により行われる。この場合、図柄設定処理のソースプログラム上において、アドレス設定に係る命令コードを省略することができ、その分、図柄設定処理のソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることができる。   Also, the process of setting the address of the hit request flag storage area in S329 during the symbol setting process is performed by the main CPU 101 executing the source code “LDQ DE, .LOW.wWAVEBIT” in FIG. That is, the process of S329 is performed by the “LDQ” instruction dedicated to the main CPU 101 using the Q register (extension register). In this case, the instruction code related to the address setting can be omitted on the source program for the symbol setting process, and the capacity of the source program for the symbol setting process (the capacity used in the main ROM 102) can be reduced accordingly. As a result, in the present embodiment, free space can be secured (increased) in the main ROM 102, and the increased free space can be utilized to improve game play.

また、本実施形態では、上述した図柄設定処理中のS324〜S330で説明した処理手順で入賞に係るデータの圧縮・展開処理を行い、かつ、その処理の中で上述したメインCPU101専用命令コードを用いることにより、入賞に係るデータの圧縮・展開処理の効率化を図ることができるとともに、限られたメインRAM103の容量を有効活用することができる。   In the present embodiment, the data compression / decompression processing for winning is performed according to the processing procedure described in S324 to S330 during the above-described symbol setting processing, and the above-described instruction code dedicated to the main CPU 101 is included in the processing. By using it, it is possible to improve the efficiency of the compression / decompression processing of data related to winning, and it is possible to effectively utilize the limited capacity of the main RAM 103.

[サブフラグ変換処理で得られる効果]
本実施形態のパチスロ1において、サブフラグ変換処理のソースプログラム上で実際に参照される、図107に示すサブフラグ変換テーブルでは、各サブフラグに対してサブフラグ変換制御データ(制御ステータス)が対応付けられている。この際、同種のサブフラグに対しては、同じサブフラグ変換制御データ(制御ステータス)が対応付けられている。
[Effects obtained by sub-flag conversion processing]
In the pachislot 1 of this embodiment, in the subflag conversion table shown in FIG. 107 that is actually referred to on the source program of the subflag conversion process, subflag conversion control data (control status) is associated with each subflag. . At this time, the same subflag conversion control data (control status) is associated with the same type of subflag.

例えば、サブフラグ「3連チリリプA」及び「3連チリリプB」に対しては、サブフラグ変換制御データ(制御ステータス)「00000011B」が共通して割り付けられている。そして、内部当籤役(サブフラグ)をサブフラグEXに変換する際のフラグ変換抽籤処理では、サブフラグに対応付けられたサブフラグ変換制御データ(制御ステータス)に基づいて、抽籤が行われる。   For example, the subflag conversion control data (control status) “00000011B” is commonly assigned to the subflags “triple dust A” and “triple dust B”. Then, in the flag conversion lottery process when converting the internal winning combination (sub flag) to the sub flag EX, lottery is performed based on the sub flag conversion control data (control status) associated with the sub flag.

このように、メイン側で管理するサブフラグ変換テーブルにおいて、同種の内部当籤役(サブフラグ)に対して共通のサブフラグ変換制御データを設けることにより、該変換テーブルの汎用性が高くなり、機種変更に伴う変換プログラムの変更も軽微な変更で対応可能となるので、開発コストの増大を抑制することができる。   As described above, in the sub flag conversion table managed on the main side, by providing common sub flag conversion control data for the same type of internal winning combination (sub flag), the versatility of the conversion table is increased, and accompanying the model change Since the conversion program can be changed with a slight change, an increase in development cost can be suppressed.

[ナビセット処理で得られる効果]
本実施形態のパチスロ1のナビセット処理では、図109に示すように、ソースプログラム上において、Qレジスタ(拡張レジスタ)を用いてアドレス指定を行う「LDQ」命令(メインCPU101専用命令コード)が用いられる。
[Effects obtained by navigator set processing]
In the navigation set process of the pachislot 1 according to the present embodiment, as shown in FIG. 109, an “LDQ” instruction (instruction code dedicated to the main CPU 101) for specifying an address using a Q register (extension register) is used on the source program. It is done.

それゆえ、本実施形態のナビセット処理では、ソースプログラム上において、アドレス設定に係る命令を省略することができ、その分、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることができる。   Therefore, in the navigation set process according to the present embodiment, an instruction relating to address setting can be omitted from the source program, and the capacity of the source program (the capacity used by the main ROM 102) can be reduced accordingly. As a result, in the present embodiment, free space can be secured (increased) in the main ROM 102, and the increased free space can be utilized to improve game play.

[テーブルデータ取得処理で得られる効果]
本実施形態のパチスロ1のテーブルデータ取得処理(図120参照)において、S581〜S584の1段階目のテーブルデータ取得処理では、CT中CT当籤抽籤テーブル(図122参照)中の当籤役別テーブル選択相対テーブルが参照される。そして、この1段階目のテーブルデータ取得処理で参照する当籤役別テーブル選択相対テーブルでは、内部当籤役(サブフラグD)の種別毎に設けられた選択値によりCT抽籤の「ハズレ」が設定されているので、抽籤テーブルに「ハズレ」役の抽籤値を規定する必要がなくなる。それゆえ、本実施形態では、CT中CT当籤抽籤テーブルにおいて、「ハズレ」役の抽籤値データを格納する必要が無くなり、メインROM102のテーブル領域の容量を節約することができる。
[Effects obtained by table data acquisition processing]
In the table data acquisition process (see FIG. 120) of the pachislot 1 of this embodiment, in the first-stage table data acquisition process of S581 to S584, the winning combination table selection in the CT CT lottery table during CT (see FIG. 122) is selected. A relative table is referenced. In the winning combination table selection relative table to be referred to in the first stage table data acquisition process, the CT lottery “losing” is set by the selection value provided for each type of the internal winning combination (sub flag D). Therefore, it is not necessary to specify the lottery value for the “losing” role in the lottery table. Therefore, in the present embodiment, it is not necessary to store lottery value data for “losing” in the CT winning lottery table during CT, and the capacity of the table area of the main ROM 102 can be saved.

また、CT中CT当籤抽籤テーブル内の2段階目(サブフラグD「リーチ目リプ」取得時)の抽籤テーブルでは、判定ビットを構成する各ビットの値により抽籤対象役又は抽籤対象外の役を判別することができ、抽籤対象外の役に対して抽籤値データ(ハズレデータ)をテーブルに格納する必要が無くなる。さらに、CT中CT当籤抽籤テーブル内では、抽籤対象役の当籤確率が100%である確定データとしては、抽籤値「0」を用いることができる。これらのことから、本実施形態では、CT中CT当籤抽籤テーブル(CT中セット数上乗せ抽籤テーブル)の容量を圧縮することができ、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることができる。   Also, in the lottery table at the second stage in the CT winning lottery table during CT (when the sub flag D “reach eye lip” is acquired), a lottery target role or a non-lottery target role is determined by the value of each bit constituting the determination bit Therefore, it is not necessary to store lottery value data (loss data) in a table for a combination that is not subject to lottery. Further, in the CT winning CT lottery table during CT, a lottery value “0” can be used as the confirmed data in which the winning probability of the lottery object combination is 100%. For these reasons, in the present embodiment, the capacity of the CT winning lottery table during CT (the lottery table added with the number of sets during CT) can be compressed, and free space can be secured (increased) in the main ROM 102. , You can increase the playability by utilizing the increased free space.

[図柄コード取得処理で得られる効果]
本実施形態のパチスロ1の図柄コード取得処理(図128参照)では、S647〜S649で説明した処理手順で入賞に係るデータの圧縮・展開処理を行い、かつ、その処理の中のメインCPU101専用命令コード(「CALLF」命令等)を用いることにより、入賞に係るデータの圧縮・展開処理の効率化を図ることができるとともに、限られたメインRAM103の容量を有効活用することができる。
[Effects obtained by symbol code acquisition processing]
In the symbol code acquisition process (see FIG. 128) of the pachi-slot 1 of the present embodiment, the data related to winning is compressed / decompressed according to the processing procedure described in S647 to S649, and the instruction dedicated to the main CPU 101 in the process By using a code (“CALLF” instruction or the like), it is possible to improve the efficiency of compression / decompression processing of data related to winning, and to effectively utilize the limited capacity of the main RAM 103.

また、本実施形態では、図柄コード取得処理中のS649の圧縮データ格納処理において、「CALLF」命令で指定するジャンプ先のアドレスは、図柄設定処理(図97参照)中のS330の圧縮データ格納処理において、「CALLF」命令で指定するジャンプ先のアドレスと同じである。すなわち、本実施形態では、図柄コード取得処理及び図柄設定処理の両処理において、圧縮データ格納処理を実行するためのソースプログラムが共有化(モジュール化)されている。この場合、各処理において、それぞれ別個に圧縮データ格納処理のソースプログラムを設ける必要が無くなるので、その分、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることができる。   In the present embodiment, in the compressed data storage process of S649 during the symbol code acquisition process, the jump destination address specified by the “CALLF” instruction is the compressed data storage process of S330 during the symbol setting process (see FIG. 97). Are the same as the jump destination address designated by the “CALLF” instruction. That is, in the present embodiment, the source program for executing the compressed data storage process is shared (modularized) in both the symbol code acquisition process and the symbol setting process. In this case, since it is not necessary to provide a source program for compressed data storage processing separately in each process, the capacity of the source program (usable capacity of the main ROM 102) can be reduced accordingly. As a result, in the present embodiment, free space can be secured (increased) in the main ROM 102, and the increased free space can be utilized to improve game play.

[引込優先順位取得処理で得られる効果]
本実施形態のパチスロ1の引込優先順位取得処理(図134及び図135参照)において、「ANY役」の引込優先対応処理中のS683の判定処理は、ソースプログラム上において、メインCPU101専用命令コードである「JCP」命令(比較命令)により実行される(図136A参照)。
[Effects obtained by pull-in priority acquisition processing]
In the pull-in priority acquisition process (see FIGS. 134 and 135) of the pachislot 1 of the present embodiment, the determination process of S683 during the pull-in priority corresponding process of “ANY role” is based on the instruction code dedicated to the main CPU 101 on the source program. It is executed by a certain “JCP” instruction (comparison instruction) (see FIG. 136A).

「ANY役」の引込優先対応処理のソースプログラム上において、「JCP」命令を用いた場合、上述のように、アドレス設定に係る命令を省略することができので、「ANY役」の引込優先対応処理の処理効率を高めることができるとともに、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。   When the “JCP” instruction is used in the “ANY role” pull-in priority processing, the address setting command can be omitted as described above. The processing efficiency of the processing can be increased, and the capacity of the source program (used capacity of the main ROM 102) can be reduced.

また、引込優先順位取得処理中のS686の停止制御用引込要求フラグ設定処理では、ソースプログラム上において、図136Bに示すように、メインCPU101専用命令コードである、Qレジスタ(拡張レジスタ)を用いてアドレス指定を行う「LDQ」命令、及び、「CALLF」命令が利用される。   In addition, in the stop request pull-in request flag setting process in S686 during the pull-in priority acquisition process, as shown in FIG. 136B, the Q register (extended register), which is a dedicated instruction code for the main CPU 101, is used in the source program. An “LDQ” instruction and “CALLF” instruction for addressing are used.

それゆえ、S686の停止制御用引込要求フラグ設定処理では、「LDQ」命令を用いることにより、ソースプログラム上において、アドレス設定に係る命令を省略することができ、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。また、「CALLF」命令は、上述のように、2バイトの命令コードである。それゆえ、停止制御用引込要求フラグ設定処理において、これらのメインCPU101専用命令コードを使用することにより、処理の効率化を図ることができ、限られたメインRAM103の容量を有効活用することができる。   Therefore, in the stop control pull-in request flag setting process of S686, by using the “LDQ” instruction, an instruction for address setting can be omitted on the source program, and the capacity of the source program (use of the main ROM 102) can be omitted. Capacity) can be reduced. The “CALLF” instruction is a 2-byte instruction code as described above. Therefore, by using these instruction codes dedicated to the main CPU 101 in the stop control pull-in request flag setting process, the processing efficiency can be improved, and the limited capacity of the main RAM 103 can be effectively utilized. .

さらに、本実施形態では、優先引込順位取得処理中のS686の停止制御用引込要求フラグ設定処理において、「CALLF」命令で指定するジャンプ先の論理積演算処理のアドレスは、引込優先順位格納処理(図126参照)中のS626の論理積演算処理において「CALLF」命令で指定するジャンプ先のアドレスと同じである(図127参照)。すなわち、本実施形態では、優先引込順位取得処理及び引込優先順位格納処理の両処理において、論理積演算処理を実行するためのソースプログラムが共有化(モジュール化)されている。   Further, in the present embodiment, in the stop request pull-in request flag setting process in S686 during the priority pull-in order acquisition process, the address of the logical product operation process of the jump destination specified by the “CALLF” instruction is the pull-in priority storage process ( This is the same as the jump destination address designated by the “CALLF” instruction in the logical product operation processing of S626 in FIG. 126 (see FIG. 127). That is, in this embodiment, the source program for executing the AND operation processing is shared (modularized) in both the priority pull-in order acquisition process and the pull-in priority order storage process.

この場合、優先引込順位取得処理及び引込優先順位格納処理の両処理において、それぞれ別個に論理積演算処理のソースプログラムを設ける必要が無くなるので、その分、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることができる。   In this case, since it is not necessary to provide a source program for logical product operation processing separately in both the priority pull-in order acquisition process and the pull-in priority order storage process, the capacity of the source program (the capacity used in the main ROM 102) correspondingly. Can be reduced. As a result, in the present embodiment, free space can be secured (increased) in the main ROM 102, and the increased free space can be utilized to improve game play.

また、引込優先順位取得処理中のS687の引込優先順位テーブル(図137参照)の取得処理では、図136Cに示すように、「LDQ」命令(メインCPU101専用命令コード)が利用される。それゆえ、S687の引込優先順位テーブルの取得処理においても、ソースプログラム上において、アドレス設定に係る命令を省略することができる。その結果、引込優先順位テーブルの取得処理の効率化を図ることができるとともに、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。   In addition, in the acquisition processing of the acquisition priority table (see FIG. 137) in S687 during the acquisition priority acquisition processing, as shown in FIG. 136C, an “LDQ” instruction (instruction code dedicated to the main CPU 101) is used. Therefore, even in the acquisition process of the pull-in priority table in S687, an instruction for address setting can be omitted on the source program. As a result, it is possible to increase the efficiency of the acquisition priority table acquisition process and reduce the capacity of the source program (the capacity of the main ROM 102).

[リール停止制御処理で得られる効果]
本実施形態のパチスロ1のリール停止制御処理(図138参照)において、S711〜S715の処理では、図139に示すように、ソースプログラム上において、Qレジスタ(拡張レジスタ)を用いてアドレス指定を行う「LDQ」命令、及び、「CALLF」命令が利用される。
[Effects obtained by reel stop control processing]
In the reel stop control process (see FIG. 138) of the pachi-slot 1 of this embodiment, in the processes of S711 to S715, as shown in FIG. An “LDQ” instruction and a “CALLF” instruction are used.

それゆえ、本実施形態では、これらのメインCPU101専用命令コードを用いることにより、リール制御処理のソースプログラムの容量を削減することができるともに、リール停止制御処理の処理効率を向上させることができる。すなわち、本実施形態では、主制御回路90におけるプログラム処理速度の効率化と容量の削減を行うことが可能となり、削減した容量に応じて増加したメインROM102の空き領域を活用して、遊技性を高めることができる。   Therefore, in this embodiment, by using these instruction codes dedicated to the main CPU 101, it is possible to reduce the capacity of the source program of the reel control process and improve the processing efficiency of the reel stop control process. That is, in this embodiment, it is possible to increase the efficiency of the program processing speed and reduce the capacity in the main control circuit 90, and to utilize the free area of the main ROM 102 that increases according to the reduced capacity, Can be increased.

また、リール停止制御処理中のS726の判定処理(リール(回胴)の停止状態のチェック処理)では、図140に示すように、ソースプログラム上において、「LDQ」命令及び「ORQ」命令(Qレジスタ(拡張レジスタ)を用いてアドレス指定を行うメインCPU101専用命令コード)が用いられる。   Further, in the determination processing of S726 (reel (rotating drum) stop state check processing) during the reel stop control processing, as shown in FIG. 140, the “LDQ” instruction and the “ORQ” instruction (Q An instruction code dedicated to the main CPU 101 that performs addressing using a register (extended register) is used.

それゆえ、本実施形態では、リール停止制御処理のソースプログラム上において、アドレス設定に係る命令を省略することができ、その分、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることができる。   Therefore, in the present embodiment, an instruction for address setting can be omitted on the source program of the reel stop control process, and the capacity of the source program (usable capacity of the main ROM 102) can be reduced accordingly. . As a result, in the present embodiment, free space can be secured (increased) in the main ROM 102, and the increased free space can be utilized to improve game play.

[入賞検索処理で得られる効果]
本実施形態のパチスロ1の入賞検索処理(図145参照)において、S764の払出枚数及び判定対象データのセット処理では、図146に示すように、ソースプログラム上において、「LDIN」命令が用いられる。
[Effects obtained by winning search processing]
In the payout search process (see FIG. 145) of the pachislot 1 of the present embodiment, the “LDIN” instruction is used on the source program as shown in FIG. 146 in the payout number and determination target data setting process in S764.

それゆえ、本実施形態の入賞検索処理では、一つの「LDIN」命令により、データのロード処理及びアドレスの更新処理の両方を行うことができる。この場合、入賞検索処理のソースプログラム上において、アドレス設定に係る命令を省略することができ、その分、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることができる。   Therefore, in the winning search process of this embodiment, both the data load process and the address update process can be performed by one “LDIN” instruction. In this case, an instruction relating to address setting can be omitted from the source program of the winning search process, and the capacity of the source program (the capacity used by the main ROM 102) can be reduced accordingly. As a result, in the present embodiment, free space can be secured (increased) in the main ROM 102, and the increased free space can be utilized to improve game play.

また、入賞検索処理中のS770の判定処理で参照するメダルカウンタの値の取得処理、S772の処理で参照する入賞枚数カウンタの値の取得処理、及び、S775の処理で行う入賞枚数カウンタの保存(更新)処理では、いずれも、図146に示すように、Qレジスタ(拡張レジスタ)を用いてアドレス指定を行う「LDQ」命令が用いられる。それゆえ、本実施形態の入賞検索処理では、ソースプログラム上において、アドレス設定に係る命令を省略することができ、その分、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることができる。   Further, the medal counter value acquisition process referred to in the determination process of S770 during the winning search process, the winning sheet counter value acquisition process referred to in the process of S772, and the winning number counter stored in the process of S775 ( In each of the (update) processing, as shown in FIG. 146, an “LDQ” instruction for specifying an address using a Q register (extended register) is used. Therefore, in the winning search process of the present embodiment, an instruction relating to address setting can be omitted on the source program, and the capacity of the source program (usage capacity of the main ROM 102) can be reduced correspondingly. As a result, in the present embodiment, free space can be secured (increased) in the main ROM 102, and the increased free space can be utilized to improve game play.

さらに、入賞検索処理中のS769の判定処理では、図146に示すように、ソースプログラム上において、「JSLAA」命令が用いられ、S770及びS773の判定処理では、「JCP」命令が用いられる。入賞検索処理のソースプログラム上において、「JSLAA」命令及び「JCP」命令を用いた場合、上述のように、アドレス設定に係る命令を省略することができ、その分、ソースプログラムの容量(メインROM102の使用容量)を低減することができる。この結果、本実施形態では、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることができる。   Furthermore, in the determination process of S769 during the winning search process, as shown in FIG. 146, the “JSLAA” instruction is used in the source program, and in the determination processes of S770 and S773, the “JCP” instruction is used. When the “JSLAA” instruction and the “JCP” instruction are used on the source program of the winning search process, as described above, the address setting instruction can be omitted, and the capacity of the source program (main ROM 102) Used capacity) can be reduced. As a result, in the present embodiment, free space can be secured (increased) in the main ROM 102, and the increased free space can be utilized to improve game play.

[イリーガルヒットチェック処理で得られる効果]
本実施形態では、図28〜図30に示すように、入賞作動フラグ格納領域(表示役格納領域)の構成が当り要求フラグ格納領域(内部当籤役格納領域)のそれと同じである。それゆえ、本実施形態のイリーガルヒットチェック処理におけるS784の演算処理では、ソースプログラム(図149参照)上において、入賞役のデータと内部当籤役のデータとを単純に論理積(「AND」命令で実行する)するだけで、入賞役のデータと内部当籤役のデータとの合成結果を得ることができる。
[Effects obtained by illegal hit check processing]
In this embodiment, as shown in FIGS. 28 to 30, the configuration of the winning action flag storage area (display combination storage area) is the same as that of the winning request flag storage area (internal winning combination storage area). Therefore, in the arithmetic processing of S784 in the illegal hit check processing of the present embodiment, the winning combination data and the internal winning combination data are simply ANDed (“AND” instruction) on the source program (see FIG. 149). Just execute it, you can get the result of combining the winning combination data and the internal winning combination data.

それゆえ、本実施形態では、イリーガルヒットチェック処理を効率化及び簡略化することができ、その結果、主制御プログラムの空き容量を確保することができ、該空き容量を使用して遊技性を高めることができる。   Therefore, in this embodiment, the illegal hit check process can be made efficient and simplified, and as a result, the free space of the main control program can be secured, and the free space is used to improve the game performance. be able to.

[入賞チェック・メダル払出処理で得られる効果]
本実施形態のパチスロ1の入賞チェック・メダル払出処理(図150参照)では、クレジットカウンタの更新(+1)後、払出動作を継続する場合、S808の処理において、60.33ms間のウェイト(払出間隔待ち)処理が行われる。この場合、無駄な待ち時間を減らすことができ、遊技者の精神的負担を軽減することができる。
[Effects obtained by winning check / medal payout processing]
In the winning check / medal payout process (see FIG. 150) of the pachislot 1 of the present embodiment, when the payout operation is continued after the credit counter is updated (+1), the wait (payout interval) in the process of S808 is 60.33 ms. Wait) processing is performed. In this case, useless waiting time can be reduced, and the mental burden on the player can be reduced.

[メダル払出枚数チェック処理で得られる効果]
本実施形態のパチスロ1のメダル払出枚数チェック処理(図152参照)中のS814の役連終了枚数カウンタの更新処理では、図153Aに示すように、ソースプログラム上において、メインCPU101専用命令コードである「DCPLD」命令が用いられる。
[Effects obtained by the medal payout number check process]
In the update processing of the combination end number counter in S814 during the medal payout number check process (see FIG. 152) of the pachislot 1 of this embodiment, as shown in FIG. 153A, the instruction code dedicated to the main CPU 101 is displayed on the source program. A “DCPLD” instruction is used.

S814の処理において、「DCPLD」命令は、枚数管理カウンタの下限判定命令と、判断分岐命令とが一体になった命令コードでなるので、役連終了枚数カウンタの更新(減算)処理及び連終了枚数カウンタの値を「0」に保持する処理の両方を実行することができる。この場合、両処理を別個に実行するための命令コードを設ける必要がなくなる。それゆえ、本実施形態のメダル払出枚数チェック処理では、ソースプログラムの容量(メインROM102の使用容量)を低減することができ、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることができる。   In the process of S814, the “DCPLD” instruction is an instruction code in which the lower limit determination instruction of the number management counter and the determination branch instruction are integrated. Both processes for holding the value of the counter at “0” can be executed. In this case, there is no need to provide an instruction code for executing both processes separately. Therefore, in the medal payout number check process according to the present embodiment, the capacity of the source program (usage capacity of the main ROM 102) can be reduced, and a free capacity can be secured (increased) in the main ROM 102. The free space can be used to improve gameplay.

また、メダル払出枚数チェック処理中のS816の処理では、図153Bに示すように、クレジット情報コマンドの通信パラメータ1には払出枚数カウンタの値がセットされ、通信パラメータ5にはクレジットカウンタの値がセットされる。しかしながら、クレジット情報コマンドを構成するその他の通信パラメータ2〜4(未使用パラメータ)には、現時点においてHレジスタ、Eレジスタ及びDレジスタにそれぞれ格納されている値がセットされる。それゆえ、クレジット情報コマンド送信時における通信パラメータ2〜4の値は不定値となる。その結果、本実施形態では、クレジット情報コマンドのサム値(BCC)を送信毎に不定値にすることができ、ゴト等の不正行為を抑制することができる。   In the process of S816 during the medal payout number check process, as shown in FIG. 153B, the payout number counter value is set in the communication parameter 1 of the credit information command, and the credit counter value is set in the communication parameter 5. Is done. However, values stored in the H register, E register, and D register at the present time are set in the other communication parameters 2 to 4 (unused parameters) constituting the credit information command. Therefore, the values of the communication parameters 2 to 4 at the time of transmitting the credit information command are indefinite values. As a result, in the present embodiment, the sum value (BCC) of the credit information command can be set to an indefinite value for each transmission, and illegal acts such as goto can be suppressed.

[7セグLED駆動処理で得られる効果]
本実施形態のパチスロ1の7セグLED駆動処理(図159参照)中のS936で行われる7セグコモン出力(選択)データ及び7セグカソード出力データの出力処理は、図160Bに示すように、一つのソースコード「LD (cPA_SEGCOM),BC」により実行される。すなわち、本実施形態では、7セグLED駆動処理において、2桁の7セグLEDをダイナミック点灯制御する際に、7セグコモン出力データと、7セグカソード出力データとが同時に出力される。この出力制御は、情報表示器6内の指示モニタに押し順表示データを表示する際にも行われる。
[Effects obtained by 7-segment LED drive processing]
The output processing of 7-segment common output (selection) data and 7-segment cathode output data performed in S936 during the 7-segment LED drive processing (see FIG. 159) of the pachislot 1 of this embodiment is performed as one source as shown in FIG. 160B. It is executed by the code “LD (cPA_SEGCOM), BC”. That is, in the present embodiment, in the 7-segment LED driving process, 7-segment common output data and 7-segment cathode output data are simultaneously output when dynamic lighting control is performed on a 2-digit 7-segment LED. This output control is also performed when the push order display data is displayed on the instruction monitor in the information display 6.

この場合、7セグLED駆動処理のソースプログラム上において、7セグLEDのダイナミック点灯制御に必要な命令コード数を減らすことができる。それゆえ、本実施形態では、ソースプログラムの容量(メインROM102の使用容量)を低減することができ、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることができる。   In this case, the number of instruction codes necessary for dynamic lighting control of the 7-segment LED can be reduced on the source program of the 7-segment LED driving process. Therefore, in this embodiment, it is possible to reduce the capacity of the source program (usage capacity of the main ROM 102), to secure (increase) the free capacity in the main ROM 102, and to utilize the increased free capacity. Thus, the playability can be improved.

[タイマー更新処理で得られる効果]
本実施形態のパチスロ1のタイマー更新処理(図164参照)中のS952の処理(2バイトタイマーの更新処理)では、図165に示すように、ソースプログラム上において、メインCPU101専用命令コードである「DCPWLD」命令が用いられる。
[Effects obtained by timer update processing]
In the process of S952 (2-byte timer update process) in the timer update process (see FIG. 164) of the pachislot 1 of the present embodiment, as shown in FIG. DCPWLD "instruction is used.

タイマー更新処理において、「DCPWLD」命令を実行した場合、上述のように、タイマー数(2バイトタイマー数)の更新(減算)処理及びタイマー数を「0」に保持する処理の両方を実行することができる。この場合、両処理を別個に実行するための命令コードを設ける必要がなくなる。それゆえ、本実施形態では、ソースプログラムの容量(メインROM102の使用容量)を低減することができ、メインROM102において、空き容量を確保する(増大させる)ことができ、増えた空き容量を活用して、遊技性を高めることができる。   When the “DCPWLD” instruction is executed in the timer update process, both the update (subtraction) process of the timer number (2-byte timer number) and the process of holding the timer number at “0” are executed as described above. Can do. In this case, there is no need to provide an instruction code for executing both processes separately. Therefore, in this embodiment, it is possible to reduce the capacity of the source program (usage capacity of the main ROM 102), to secure (increase) the free capacity in the main ROM 102, and to utilize the increased free capacity. Thus, the playability can be improved.

<各種変形例>
以上、本発明に係る遊技機の構成及び動作について、その作用効果も含めて説明した。しかしながら、本発明は、上述した実施形態に限定されるものではなく、特許請求の範囲に記載した本発明の要旨を逸脱しない限り、その他の種々の実施形態及び変形例が含まれる。
<Various modifications>
Heretofore, the configuration and operation of the gaming machine according to the present invention have been described including the effects thereof. However, the present invention is not limited to the above-described embodiments, and includes various other embodiments and modifications without departing from the gist of the present invention described in the claims.

[変形例1:通常ART中のCT前兆遊技と報知抽籤]
上記実施形態のパチスロ1では、理解を容易にするために、遊技者にとって有利な状態(例えば、CT)に当籤した場合に、遊技状態を次遊技(次ゲーム)から有利な状態に移行させる例を説明したが、本発明はこれに限定されない。例えば、遊技者に対して有利な状態の遊技制御を行う場合に、いわゆる「前兆遊技」などと呼ばれている、所定回数の遊技を行った後に当該有利な状態の遊技制御を行ってもよい。
[Variation 1: CT sign game and notification lottery during normal ART]
In the pachislot machine 1 of the above-described embodiment, in order to facilitate understanding, when the player wins a state advantageous to the player (for example, CT), the game state is changed from the next game (next game) to an advantageous state. However, the present invention is not limited to this. For example, when performing game control in an advantageous state for a player, the game control in the advantageous state may be performed after a predetermined number of games, which is referred to as a so-called “predictive game” or the like. .

ここでは、図174A及び174Bを参照して、その一例として、遊技状態が、通常ARTから所定回数の前兆遊技を介してCTに移行する例を説明する。なお、図174Aは、変形例1におけるCT抽籤当籤時の遊技フローを示す図であり、図174Bは、前兆遊技中に行われるフラグ変換抽籤で用いられるフラグ変換抽籤テーブルの構成図である。   Here, with reference to FIGS. 174A and 174B, an example will be described in which the gaming state shifts from normal ART to CT via a predetermined number of precursor games. In addition, FIG. 174A is a diagram showing a game flow at the time of CT lottery winning in Modification 1, and FIG. 174B is a configuration diagram of a flag conversion lottery table used in a flag conversion lottery performed during a precursor game.

この例の通常ART中の遊技では、まず、図174Aに示すように、上記実施形態と同様に、ART中CT抽籤テーブル(図50参照)を用い、内部当籤役(サブフラグ)に基づいてCT抽籤を行う。このCT抽籤に当籤すると、遊技状態が、CT(上乗せチャンスゾーン)という遊技者にとって有利な状態に移行することが決定されるので、CTに当籤するまでの期間において、CT抽籤のための各種抽籤は、メイン側(主制御基板71)で行われる。例えば、主制御基板71(メインCPU101)は、内部当籤役を決めるための内部抽籤を行うとともに、内部当籤役として内部当籤役「F_確チリリプ」、「F_1確チリリプ」及び「F_リーチ目リプA」〜「F_リーチ目リプD」のいずれかが決定された場合には、ART中フラグ変換抽籤テーブル(図47A及び47B参照)を用いてフラグ変換抽籤を行う。   In the game during the normal ART in this example, first, as shown in FIG. 174A, the CT lottery table (see FIG. 50) is used as in the above embodiment, and the CT lottery is based on the internal winning combination (sub flag). I do. When this CT lottery is won, it is determined that the gaming state shifts to an advantageous state for the player called CT (additional chance zone), so various lotteries for CT lottery are used in the period until the CT is won. Is performed on the main side (main control board 71). For example, the main control board 71 (main CPU 101) performs an internal lottery for determining the internal winning combination, and as the internal winning combination, the internal winning combination “F_Challenging Lip”, “F_1 Correcting Chilli Lip”, and “F_Reach Eye Lip A”. ”To“ F_reach eye lip D ”, flag conversion lottery is performed using the ART flag conversion lottery table (see FIGS. 47A and 47B).

次いで、通常ART中の遊技においてCT抽籤に当籤すると、この例では、CT移行前に所定期間の前兆遊技(CT前兆遊技)が行われる。なお、この例では、CT前兆遊技において、例えば、フラグ変換抽籤により決定されたサブフラグEX(「3連チリリプ」、「リーチ目リプ」、「リプレイ」等)に基づくCT抽籤などの遊技者にとって特典を付与するような抽籤を行わないこととする。しかしながら、この例では、CT前兆遊技において、例えば、図174Bに示すフラグ変換抽籤テーブルを用いたフラグ変換抽籤をサブ側(副制御基板72側)で行い、このサブ側で行ったフラグ変換抽籤の結果に基づいて、サブ側で行う報知内容が制御(決定)される。例えば、サブ側で行ったフラグ変換抽籤に当籤した場合には、略称「リーチ目リプ」に係る図柄組合せを表示するための情報を表示装置11(プロジェクタ機構211及び表示ユニット212)で報知し、フラグ変換抽籤に非当籤であった場合には、略称「リプレイ」に係る図柄組合せを表示するための情報を表示装置11で報知する。   Next, when a CT lottery is won in a game during a normal ART, in this example, a precursor game (CT precursor game) for a predetermined period is performed before the transition to CT. In this example, in the CT sign game, for example, a bonus for a player such as a CT lottery based on the sub-flag EX determined by flag conversion lottery (“triple chili lip”, “reach eye lip”, “replay”, etc.), etc. The lottery that gives However, in this example, in CT precursor game, for example, flag conversion lottery using the flag conversion lottery table shown in FIG. 174B is performed on the sub side (sub control board 72 side), and flag conversion lottery performed on this sub side is performed. Based on the result, the notification content to be performed on the sub side is controlled (determined). For example, when winning the flag conversion lottery performed on the sub side, information for displaying the symbol combination related to the abbreviation “reach eye lip” is notified on the display device 11 (projector mechanism 211 and display unit 212), When the flag conversion lottery is non-winning, the display device 11 notifies the display device 11 of information for displaying the symbol combination related to the abbreviation “Replay”.

上述のように近年のパチスロでは、遊技者の利益(出玉)に影響を与える抽籤をメイン側で行うことが求められているが、この例のパチスロ1では、フラグ変換抽籤の抽籤結果が遊技者の利益に何ら影響を与えない期間(CT前兆遊技の期間)を設け、この期間に限り、サブ側でフラグ変換抽籤を行う。それゆえ、この例では、例えば、CT前兆中という特典の付与が決まっている状況において、例えば、略称「リーチ目リプ」に係る図柄組合せ等の特別な図柄組合せを表示する機会を増やすことができるとともに、図柄組合せの見せ方のバリエーションも増加させることができる。その結果、この例の構成によれば、遊技性をより向上させることが可能になる。   As described above, in recent pachislot machines, it is required to perform a lottery that affects the player's profit (out), but in the pachislot machine 1 of this example, the lottery result of the flag conversion lottery is a game. A period (CT precursor game period) that does not affect the profits of the player is provided, and flag conversion lottery is performed on the sub side only during this period. Therefore, in this example, for example, in a situation where the grant of a privilege that is CT precursor is decided, for example, the opportunity to display a special symbol combination such as a symbol combination related to the abbreviation “reach eye lip” can be increased. At the same time, variations in how to show symbol combinations can be increased. As a result, according to the configuration of this example, it is possible to further improve the playability.

なお、図174Bに示す抽籤テーブルは、サブ側で行うフラグ変換抽籤に用いられるCT前兆中のフラグ変換抽籤テーブルであり、ロムカートリッジ基板86に記憶されている。CT前兆中のフラグ変換抽籤テーブルは、内部当籤役「F_リーチ目リプA」〜「F_リーチ目リプD」と、サブ側で行うフラグ変換抽籤の抽籤結果(非当籤/当籤)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。   Note that the lottery table shown in FIG. 174B is a flag conversion lottery table for CT precursors used for flag conversion lottery performed on the sub side, and is stored in the ROM cartridge substrate 86. The flag conversion lottery table during the CT sign shows the internal winning combination “F_reach eye lip A” to “F_reach eye lip D”, the lottery result (non-winning / winning) of the flag conversion lottery performed on the sub side, and each lottery. The correspondence relationship with the lottery value information associated with the result is defined.

図174Bに示すフラグ変換抽籤テーブルから明らかなように、この例では、CT前兆遊技において、内部当籤役「F_リーチ目リプA」〜「F_リーチ目リプD」が非常に高い確率でサブフラグEX「リーチ目リプ」に変換される(フラグ変換抽籤に当籤する)。すなわち、CT前兆遊技において、内部当籤役「F_リーチ目リプA」〜「F_リーチ目リプD」のいずれかが決定されると、高い確率で略称「リーチ目リプ」の図柄組合せが停止表示されることになり、遊技者に対して、現在の遊技がCT前兆遊技中であることを示唆することができる。この際、上述のように、CT前兆遊技においてサブ側で行うフラグ変換抽籤に当籤した場合、略称「リーチ目リプ」に係る図柄組合せを表示するための報知は行われるものの、特典を付与することはない。   As is clear from the flag conversion lottery table shown in FIG. 174B, in this example, in the CT precursor game, the internal winning combination “F_reach eye lip A” to “F_reach eye lip D” has a very high probability of sub-flag EX “ It is converted to “reach eye lip” (winning flag conversion lottery). That is, in the CT sign game, when any of the internal winning combination “F_reach eye lip A” to “F_reach eye lip D” is determined, the symbol combination of the abbreviation “reach eye lip” is stopped and displayed with high probability. As a result, it can be suggested to the player that the current game is a CT precursor game. At this time, as described above, when winning the flag conversion lottery performed on the sub side in CT precursor game, a notification is given to display the symbol combination related to the abbreviation “reach eye lip”, but a privilege is given There is no.

なお、この例において、CT前兆遊技中のフラグ変換抽籤をメイン側で行ってもよい。しかしながら、図174A及び174Bで説明した例のように、遊技者の利益に何ら影響を与えない期間における抽籤をサブ側で行うことにより、メイン側のデータ容量や処理負荷を軽減することができる。   In this example, a flag conversion lottery during CT sign game may be performed on the main side. However, as in the example described with reference to FIGS. 174A and 174B, by performing lottery on the sub-side during a period that does not affect the player's profit, the data capacity and processing load on the main side can be reduced.

[変形例2:3連チリリプ表示用の押し順の別例]
上記実施形態のパチスロ1では、内部当籤役「F_確チリリプ」又は「F_1確チリリプ」が決定された場合、ストップボタンの押し順が正解であると、略称「3連チリリプ」に係る図柄組合せが表示され、押し順が不正解であると、略称「リプレイ」に係る図柄組合せが表示される例を説明した(図24参照)。また、上記実施形態では、内部当籤役「F_確チリリプ」及び「F_1確チリリプ」に対応付けられた正解の押し順が「順押し」である例を説明した。しかしながら、本発明はこれに限定されない。
[Variation 2: Another example of pressing order for triple-tilt display]
In the pachi-slot 1 of the above embodiment, when the internal winning combination “F_accurate lip” or “F_1 accurate lip” is determined, if the stop button is pressed in the correct order, the symbol combination related to the abbreviation “triple chill” is The example in which the symbol combination related to the abbreviation “Replay” is displayed when the displayed order and the pressing order is incorrect has been described (see FIG. 24). In the above-described embodiment, an example in which the push order of the correct answers associated with the internal winning combination “F_Challenging Lip” and “F_1 Chick Lip” is “Forward”. However, the present invention is not limited to this.

例えば、内部当籤役「F_確チリリプ」又は「F_1確チリリプ」が決定された場合における、押し順が不正解である場合に表示される図柄組合せの種類を増やすとともに、内部当籤役「F_確チリリプ」が決定された際の正解の押し順を、内部当籤役「F_1確チリリプ」が決定された場合のそれと異ならせてもよい。その一例(変形例2)を、図175A及び175Bを参照して説明する。なお、図175Aは、変形例2における、内部当籤役と停止表示される図柄組合せ(停止図柄(略称))との対応関係を示す図であり、図175Bは、変形例2における、通常ART中のフラグ変換抽籤の結果とサブ側で行われるナビ種別との対応関係を示す図である。   For example, when the internal winning combination “F_Challenging Lip” or “F_1 Challenging Lip” is determined, the number of symbol combinations displayed when the push order is incorrect is increased, and the internal winning combination “F_Challenging Lip” The order of pushing correct answers when "" is determined may be different from that when the internal winning combination "F_1 correct chililip" is determined. One example (Modification 2) will be described with reference to FIGS. 175A and 175B. 175A is a diagram showing a correspondence relationship between the internal winning combination and the symbol combination to be stopped (stop symbol (abbreviation)) in the second modification, and FIG. 175B is a normal ART in the second variation. It is a figure which shows the correspondence of the result of this flag conversion lottery, and the navigation classification performed by the sub side.

この例では、図175Aに示すように、内部当籤役「F_確チリリプ」が決定された場合における、正解の押し順は「順押し(左リール3Lを第1停止)」とし、不正解の押し順は「中リール3Cを第1停止(以下「中押し」という)又は右リール3Rを第1停止(以下、「逆押し」という)」、すなわち、「変則押し」とする。そして、この例では、内部当籤役「F_確チリリプ」が決定された場合に、順押しされると、略称「3連チリリプ」に係る図柄組合せが表示され、中押しされると、略称「リプレイ」に係る図柄組合せが表示され、逆押しされると、略称「2連チリリプ」に係る図柄組合せが表示される。   In this example, as shown in FIG. 175A, in the case where the internal winning combination “F_acceptance lip” is determined, the correct pressing order is “forward pressing (the left reel 3L is first stopped)”, and the incorrect answer is pressed. The order is “middle reel 3C first stop (hereinafter referred to as“ middle push ”) or right reel 3R first stop (hereinafter referred to as“ reverse push ”), that is,“ anomalous push ”. In this example, when the internal winning combination “F_Chili Lip” is determined, the symbol combination related to the abbreviation “Triple Chilli Lip” is displayed when pressed forward, and when the key is pressed, the abbreviation “Replay” is displayed. When the symbol combination related to is displayed and pressed backwards, the symbol combination related to the abbreviation “Dual Chilli Lip” is displayed.

また、この例では、内部当籤役「F_1確チリリプ」が決定された場合における、正解の押し順は逆押しとし、不正解の押し順は順押し及び中押しとする。そして、この例では、内部当籤役「F_1確チリリプ」が決定された場合に、逆押しされると、略称「3連チリリプ」に係る図柄組合せが表示され、中押しされると、略称「リプレイ」に係る図柄組合せが表示され、順押しされると、略称「2連チリリプ」に係る図柄組合せが表示される。   Further, in this example, when the internal winning combination “F_1 certainty lip” is determined, the correct answer push order is reverse push, and the incorrect answer push order is forward push and middle push. In this example, when the internal winning combination “F_1 correct chili lip” is determined, the symbol combination related to the abbreviation “triple chili lip” is displayed when pressed backward, and the abbreviation “replay” when pressed in the middle. When the symbol combination related to is displayed and pressed forward, the symbol combination related to the abbreviation “two-line chili lip” is displayed.

この例のパチスロ1では、内部当籤役「F_確チリリプ」及び「F_1確チリリプ」のいずれかが決定された場合、順押しすると、内部当籤役の種類に応じて、略称「3連チリリプ」又は「2連チリリプ」に係る図柄組合せが表示される。また、内部当籤役「F_確チリリプ」及び「F_1確チリリプ」のいずれかが決定された場合に、逆押しすると、内部当籤役の種類に応じて、略称「3連チリリプ」又は「2連チリリプ」に係る図柄組合せが表示される。さらに、この例では、内部当籤役「F_確チリリプ」及び「F_1確チリリプ」のいずれかが決定された場合に、中押しすると、内部当籤役の種類に関係なく、略称「リプレイ」に係る図柄組合せが表示される。   In the case of the pachislot 1 in this example, when either of the internal winning combination “F_Challenging Lip” and “F_1 Chick Lip” is determined, depending on the type of internal winning combination, A symbol combination related to “double lip” is displayed. In addition, when either of the internal winning combination “F_Challenging Lip” or “F_1 Accuracy Chilli Lip” is determined, if the reverse pressing is performed, the abbreviation “Triple Chilli Lip” or “Dual Chilli Lip” or “Dual Chilli Lip” ”Is displayed. Furthermore, in this example, when either of the internal winning combination “F_Challenging Lip” and “F_1 Chick Lip” is determined, the combination of symbols related to the abbreviation “Replay” regardless of the type of the internal winning combination. Is displayed.

内部当籤役と停止表示される図柄組合せ(停止図柄(略称))との対応関係を図175Aに示す関係に設定すると、例えば、内部当籤役「F_確チリリプ」又は「F_1確チリリプ」が決定された場合に、遊技者にチリ図柄を狙わせるための様々なナビ(報知)を実施することが可能になる。   When the correspondence relationship between the internal winning combination and the symbol combination to be stopped (stopped symbol (abbreviation)) is set to the relationship shown in FIG. 175A, for example, the internal winning combination “F_accurate lip” or “F_1 accurate dip” is determined. In this case, it is possible to perform various navigations (notifications) for causing the player to aim for the Chile symbol.

例えば、「順押しでチリ図柄を狙わせるナビ」と「逆押しでチリ図柄を狙わせるナビ」との双方を行うことができる。なお、内部当籤役「F_確チリリプ」が決定されている場合には、「順押しでチリ図柄を狙わせるナビ」は略称「3連チリリプ」に係る図柄組合せを表示させるためのナビとなり、「逆押しでチリ図柄を狙わせるナビ」は略称「3連チリリプ」に係る図柄組合せを表示させないためのナビ(略称「2連チリリプ」に係る図柄組合せが表示されるナビ)となる。一方、内部当籤役「F_1確チリリプ」が決定されている場合には、「順押しでチリ図柄を狙わせるナビ」は略称「3連チリリプ」に係る図柄組合せを表示させないためのナビ(略称「2連チリリプ」に係る図柄組合せが表示されるナビ)となり、「逆押しでチリ図柄を狙わせるナビ」は略称「3連チリリプ」に係る図柄組合せを表示させるためのナビとなる。   For example, it is possible to perform both “navigation that targets a Chile symbol by pressing forward” and “navigation that targets a Chile symbol by pressing backward”. In addition, when the internal winning combination “F_Chili Lip” is determined, “Navi that targets the Chile symbol by pressing forward” becomes a navigation for displaying the symbol combination related to the abbreviation “Triple Chile Lip”. The “navigation that targets the Chile symbol by reverse pressing” is a navigation for not displaying the symbol combination related to the abbreviation “Triple Chile Lip” (the navigation in which the symbol combination related to the “Two Chilli Lip” is displayed). On the other hand, when the internal winning combination “F_1 Chilli Lip” is determined, “Navi that targets the Chile symbol by pushing forward” is a navigation for not displaying the symbol combination related to the abbreviation “Triple Chilli Lip” (abbreviated “Abbreviation“ "Navi that displays the symbol combination related to" Two Chilli Lips "is displayed, and" Navigation that targets the Chile symbol by reverse pressing "is a navigation for displaying the symbol combinations related to the abbreviation" Triple Chilli Lip ".

この例において、上述したナビを行うか否かの決定は、メイン側で行うフラグ変換抽籤により管理され、このメイン側のフラグ変換抽籤の結果に基づいて、サブ側の制御によりナビが実行される。この際、通常ART中にメイン側で行われるフラグ変換抽籤の抽籤結果と、サブ側で制御されるナビ種別との対応関係は、図175Bに示す対応関係となる。   In this example, whether or not to perform the navigation described above is managed by a flag conversion lottery performed on the main side, and navigation is executed by the control on the sub side based on the result of the flag conversion lottery on the main side. . At this time, the correspondence between the lottery result of the flag conversion lottery performed on the main side during the normal ART and the navigation type controlled on the sub side is the correspondence shown in FIG. 175B.

この例においても、通常ART中の遊技において内部当籤役「F_確チリリプ」又は「F_1確チリリプ」が決定されると、主制御基板71(メインCPU101)は、2段階のフラグ変換抽籤を行う(図47参照)。一方、サブ側では、この2段階のフラグ変換抽籤の結果を、スタートコマンドデータから取得し、2段階のフラグ変換抽籤の結果に基づいて、表示装置11で行うナビを決定する。   Also in this example, when the internal winning combination “F_Challenging Lip” or “F_1 Chanting Lip” is determined in the game during the normal ART, the main control board 71 (main CPU 101) performs a two-stage flag conversion lottery ( (See FIG. 47). On the other hand, the sub-side obtains the result of the two-stage flag conversion lottery from the start command data, and determines the navigation to be performed on the display device 11 based on the result of the two-stage flag conversion lottery.

そこで、この例において、1段階目のフラグ変換抽籤の時点で抽籤結果が非当籤であった場合には、副制御基板72(サブCPU201)は、図175Bに示すように、「リプレイナビ」と称するナビを行う。なお、「リプレイナビ」では、遊技者に対して中押しするように指示する情報が報知される。この例では、図174Aに示すように、内部当籤役が「F_確チリリプ」及び「F_1確チリリプ」のいずれであっても、中押し時には略称「リプレイ」に係る図柄組合せが表示されることになる。   Therefore, in this example, when the lottery result is non-winning at the time of the first-stage flag conversion lottery, the sub control board 72 (sub CPU 201) displays “Replay Navi” as shown in FIG. 175B. To perform navigation. In “Replay Navi”, information instructing the player to press the middle is informed. In this example, as shown in FIG. 174A, the symbol combination related to the abbreviation “Replay” is displayed when the internal winning combination is “F_accurate lip” or “F_1 credible lip”, even when the center is pressed. .

また、この例において、1段階目のフラグ変換抽籤に当籤し、かつ、2段階目のフラグ変換抽籤の抽籤結果が非当籤である場合には、副制御基板72(サブCPU201)は、図175Bに示すように、「チリリプ煽りナビ」と称するナビを行う。なお、「チリリプ煽りナビ」では、内部当籤役「F_確チリリプ」が決定されている場合、遊技者に対して逆押しでチリ図柄を狙わせるような指示情報が報知される。一方、「チリリプ煽りナビ」では、内部当籤役「F_1確チリリプ」が決定されている場合、遊技者に対して順押しでチリ図柄を狙わせるような指示情報が報知される。そして、このような「チリリプ煽りナビ」では、図174Aに示すように、内部当籤が「F_確チリリプ」である場合には、逆押し時に略称「2連チリリプ」に係る図柄組合せが表示され、内部当籤役が「F_1確チリリプ」である場合には、順押し時に略称「2連チリリプ」に係る図柄組合せが表示されることになる。   Also, in this example, when the first-stage flag conversion lottery is won and the lottery result of the second-stage flag conversion lottery is non-winning, the sub control board 72 (sub CPU 201) displays FIG. 175B. As shown in FIG. 5, navigation called “chili lip slewing navigation” is performed. It should be noted that, in the “Chilli Lip Scrolling Navi”, when the internal winning combination “F_Probable Chilli Lip” has been determined, instruction information is provided so that the player can aim for the Chile symbol by reverse pressing. On the other hand, in the “Chilli Lip Scrolling Navi”, when the internal winning combination “F_1 Chilli Lip” is determined, the player is informed of instruction information that allows the player to aim the Chile symbol by pushing forward. Then, in such “Chile Lip Rotation Navi”, as shown in FIG. 174A, when the internal winning is “F_accurate Chili Lip”, the symbol combination related to the abbreviation “Double Chile Lip” is displayed at the time of reverse pressing, In the case where the internal winning combination is “F — 1 Chilli Lip”, the symbol combination related to the abbreviation “Dual Chilli Lip” is displayed when pressed forward.

また、この例において、1段階目及び2段階目のフラグ変換抽籤の両方に当籤した場合には、副制御基板72(サブCPU201)は、図175Bに示すように、「チリリプ揃いナビ」と称するナビを行う。なお、「チリリプ揃いナビ」では、内部当籤役「F_確チリリプ」が決定されている場合、遊技者に対して順押しでチリ図柄を狙わせるような指示情報が報知される。一方、「チリリプ揃いナビ」では、内部当籤役「F_1確チリリプ」が決定されている場合、遊技者に対して逆押しでチリ図柄を狙わせるような指示情報が報知される。そして、このような「チリリプ揃いナビ」では、図174Aに示すように、内部当籤が「F_確チリリプ」である場合には、順押し時に略称「3連チリリプ」に係る図柄組合せが表示され、内部当籤役が「F_1確チリリプ」である場合には、逆押し時に略称「3連チリリプ」に係る図柄組合せが表示されることになる。   Further, in this example, when both the first-stage and second-stage flag conversion lotteries are won, the sub control board 72 (sub CPU 201) is referred to as “chili lip uniform navigation” as shown in FIG. 175B. Navigate. It should be noted that in the “Chilli Lip Matching Navi”, when the internal winning combination “F_Challenging Chili Lip” is determined, instruction information that allows the player to aim the Chile symbol by pushing forward is notified. On the other hand, in the “Chilli Lip Uniform Navi”, when the internal winning combination “F_1 Chilli Lip” is determined, instruction information for making the player aim the Chile symbol by reverse pressing is notified. Then, in such “Chilli Lip Matching Navi”, as shown in FIG. 174A, when the internal winning is “F_accurate Chili Lip”, the symbol combination related to the abbreviation “Triple Chili Lip” is displayed at the time of forward pressing, When the internal winning combination is “F_1 correct Chile Lip”, the symbol combination related to the abbreviation “Triple Chile Lip” is displayed at the time of reverse pressing.

この例における、上述したフラグ変換抽籤の抽籤結果に基づく報知は、利益に影響を与えるものではない(フラグ変換抽籤自体は利益に影響を与えるものの、結果として表示される図柄組合せは利益に影響を与えない)ので、この例の上記報知動作は、メイン側(指示モニタ)では行わず、サブ側(表示装置11)でのみ行う。また、この例では、上述のように、「チリリプ揃いナビ」だけでなく、「チリリプ煽りナビ」も併せて行うことで、利益に影響しないナビを多様な態様でサブ側により制御することができる。その結果、遊技の興趣を向上させることができる。   In this example, the notification based on the lottery result of the flag conversion lottery described above does not affect profits (the flag conversion lottery itself affects profits, but the symbol combination displayed as a result does not affect profits. Therefore, the notification operation in this example is not performed on the main side (instruction monitor) but only on the sub side (display device 11). In addition, in this example, as described above, not only “chili lip matching navigation” but also “chili lip navigation” can be performed on the sub-side in various manners so that navigation that does not affect profits can be controlled. . As a result, the interest of the game can be improved.

[変形例3:フラグ間中及び非フラグ間中のベルナビ態様の別例]
上記実施形態のパチスロ1では、上述のように、リールの停止操作の情報と一義的に対応する数値を、指示モニタ(不図示)に表示することにより、メイン側での報知を行う。この際、図63A〜63Dで説明したナビデータの対応関係が参照される。そして、上記実施形態では、BBフラグ間状態(RT5状態)中に「白7ナビ」や「青7ナビ」を行うが、「ベルナビ」などを行わない例を説明したが、本発明はこれに限定されない。BBフラグ間状態(RT5)中に、「白7ナビ」や「青7ナビ」以外に「ベルナビ」などを行う構成にしてもよい。
[Variation 3: Another example of a bell navigation mode between flags and non-flags]
In the pachi-slot 1 of the above-described embodiment, as described above, a numerical value uniquely corresponding to the information on the reel stop operation is displayed on the instruction monitor (not shown), thereby performing notification on the main side. At this time, the correspondence relationship of the navigation data described with reference to FIGS. In the above embodiment, an example has been described in which “white 7 navigation” or “blue 7 navigation” is performed during the BB flag state (RT5 state), but “bell navigation” is not performed. It is not limited. In the state between the BB flags (RT5), “bell navigation” may be performed in addition to “white 7 navigation” and “blue 7 navigation”.

この場合、指示モニタに表示する数値は、BBフラグ間状態中と非BBフラグ間状態中とで互いに異ならせることとしてもよい。ここで、図176A及び176Bに、変形例3における、BBフラグ間状態中にメイン側で行う報知(ナビ)とサブ側で行う報知(ナビ)との対応関係を示す。なお、図176Aは、RT5状態中(BB1フラグ間)における、メイン側で行う報知(ナビ)とサブ側で行う報知(ナビ)との対応関係を示す図であり、図176Bは、RT5状態中(BB2フラグ間)における、メイン側で行う報知(ナビ)とサブ側で行う報知(ナビ)との対応関係を示す図である。   In this case, the numerical values displayed on the instruction monitor may be different from each other during the BB flag state and during the non-BB flag state. Here, FIGS. 176A and 176B show a correspondence relationship between the notification (navigation) performed on the main side and the notification (navigation) performed on the sub side in the state between the BB flags in the third modification. 176A is a diagram showing a correspondence relationship between notification (navigation) performed on the main side and notification (navigation) performed on the sub side during the RT5 state (between the BB1 flags), and FIG. 176B is a diagram during the RT5 state. It is a figure which shows the correspondence of alerting | reporting (navigation) performed on the main side, and alerting | reporting (navigation) performed on the sub side (between BB2 flags).

また、この例において、非BBフラグ間状態中にメイン側で行う報知(ナビ)とサブ側で行う報知(ナビ)との対応関係は、上記実施形態と同様である(図63A及び63B参照)。それゆえ、非BBフラグ間状態において「ベルナビ」が行われる場合、指示モニタには「1」〜「3」の数値(押し順役第2指示情報)が表示される。   In this example, the correspondence between the notification (navigation) performed on the main side and the notification (navigation) performed on the sub side during the non-BB flag state is the same as in the above embodiment (see FIGS. 63A and 63B). . Therefore, when “Bell Navi” is performed in the non-BB flag state, numerical values “1” to “3” (push order second instruction information) are displayed on the instruction monitor.

この例では、図176A及び176Bに示すように、BBフラグ間状態において「ベルナビ」が行われる場合、指示モニタに「12」〜「14」の数値(押し順役第1指示情報)が表示される。なお、本発明はこれに限定されず、BBフラグ間状態において「ベルナビ」が行われる場合に、指示モニタに表示される数値は適宜変更することができる。なお、この例において、表示装置11を用いて行うサブ側のナビは、BBフラグ間状態及び非BBフラグ間状態の両方において共通のものが設けられていてもよい。   In this example, as shown in FIGS. 176A and 176B, when “Bell Navi” is performed in the state between the BB flags, numerical values “12” to “14” (push order first instruction information) are displayed on the instruction monitor. The Note that the present invention is not limited to this, and the numerical value displayed on the instruction monitor can be changed as appropriate when “bell navigation” is performed in the state between the BB flags. In this example, the sub-side navigation performed using the display device 11 may be provided in common in both the BB flag state and the non-BB flag state.

[変形例4:特典付与の別例]
上記実施形態のパチスロ1では、メイン側で行われるフラグ変換抽籤の結果に基づいて報知内容が制御されるので、報知に従い停止操作を行った場合には表示される図柄組合せが異なる。すなわち、上記実施形態では、メイン側で行われるフラグ変換抽籤の結果に基づいて特典を付与するか否かが決定される例を説明したが、本発明はこれに限定されない。例えば、メイン側(主制御基板71)において、実際に表示された図柄組合せに基づいて特典を付与する構成にしてもよい。
[Variation 4: Another example of privilege grant]
In the pachi-slot 1 of the above-described embodiment, the notification content is controlled based on the result of the flag conversion lottery performed on the main side. That is, in the above-described embodiment, the example in which it is determined whether or not to grant a privilege based on the result of the flag conversion lottery performed on the main side has been described, but the present invention is not limited to this. For example, the main side (main control board 71) may be configured to give a privilege based on the actually displayed symbol combination.

この場合、主制御基板71(メインCPU101)は、フラグ変換抽籤の結果に応じて行われる報知に従って所定の図柄組合せが表示された場合には、特典を付与し、報知に従わなかった場合には、所定の図柄組合せが表示されても特典を付与しない構成にしてもよい。上記実施形態のパチスロ1では、押し順に応じて表示される図柄組合せが異なるが、遊技者が報知を無視して停止操作を行ってしまった場合にも、略称「3連チリリプ」に係る図柄組合せ等の特別な図柄組合せが表示されてしまう可能性がある。それゆえ、この例では、報知を無視して特別な図柄組合せが表示されたとしても、特典を付与することなく、報知に従って特別な図柄組合せが表示された場合に限り、特典を付与するようにしてもよい。   In this case, the main control board 71 (main CPU 101) gives a privilege when a predetermined symbol combination is displayed according to the notification performed according to the result of the flag conversion lottery, and when the predetermined control combination is not followed, Even if a predetermined symbol combination is displayed, it may be configured not to give a privilege. In the pachi-slot 1 of the above embodiment, the symbol combinations displayed according to the pressing order are different, but the symbol combination related to the abbreviation “triple chili lip” also when the player ignores the notification and performs the stop operation There is a possibility that a special symbol combination such as the above will be displayed. Therefore, in this example, even if a special symbol combination is displayed ignoring the notification, the privilege is granted only when the special symbol combination is displayed according to the notification without giving the privilege. May be.

[変形例5:利益(特典)に影響を与えない報知制御の別例]
上記変形例1(図174A及び174B参照)のパチスロ1では、利益に影響を与える報知を行うか否かは、メイン側での報知抽籤(フラグ変換抽籤)により決定され、利益に影響を与えない報知を行うか否かは、サブ側での報知抽籤で決定される例を説明した。そして、この利益に影響を与えない報知の一例として、前兆遊技中に略称「リーチ目リプ」に係る図柄組合せを表示するための報知を行う例を説明したが、利益に影響を与えない報知は、この例に限定されるものではない。
[Variation 5: Another example of notification control that does not affect profit (privilege)]
In the pachislot 1 of the first modification example (see FIGS. 174A and 174B), whether or not to make a notification affecting the profit is determined by a notification lottery (flag conversion lottery) on the main side, and does not affect the profit. An example in which whether or not to perform notification is determined by a notification lottery on the sub-side has been described. And as an example of the notification that does not affect the profit, an example of performing the notification for displaying the symbol combination related to the abbreviation “reach eye lip” during the precursor game has been described, but the notification that does not affect the profit is However, the present invention is not limited to this example.

近年のパチスロでは、停止操作の順序に応じて遊技ロックを行い易い(難い)状態に遷移させることがある。例えば、「左、中、右」の押し順である場合に遊技ロックを行い易い状態に遷移し、「右、中、左」の押し順である場合に遊技ロックを行い難い状態に遷移することがある。このようなパチスロでは、押し順を報知することで、遊技ロックを行い易い(難い)状態に遷移させることができる。しかしながら、遊技ロックを行うか否かが利益に対して影響を与える場合には、この報知をメイン側で制御する必要がある。なお、遊技ロックを行うか否かが利益に対して影響を与えない場合には、この報知をサブ側で制御してもよい。   In recent pachislot machines, there is a case where the game is shifted to a state where it is easy (hard) to perform game lock depending on the order of stop operations. For example, transition to a state where it is easy to perform game lock when the order is “left, middle, right”, and transition to a state where it is difficult to perform game lock when the order is “right, middle, left” There is. In such a pachislot, it is possible to make a transition to a state where it is easy (hard) to perform the game lock by notifying the pressing order. However, in the case where whether or not to perform a game lock affects the profit, it is necessary to control this notification on the main side. In the case where whether or not to perform the game lock does not affect the profit, this notification may be controlled on the sub side.

また、遊技ロックを行うか否かが利益に対して影響を与える場合としては、例えば、遊技ロックが行われることで、ART抽籤に当籤するといった場合が考えられる。一方、遊技ロックを行うか否かが利益に対して影響を与えない場合は、遊技ロックを演出として行う場合である。例えば、利益(特典)を付与することが決まっている前兆遊技中に遊技ロックを頻繁に行うようにすることにより、この後の遊技において利益が付与されることを演出で示すことが可能になる。   Further, as a case where whether or not the game lock is performed affects the profit, for example, a case where the game lottery is performed and the ART lottery is won can be considered. On the other hand, when the game lock does not affect the profit, the game lock is performed as an effect. For example, by performing frequent game locks during a precursor game where it is decided to give profits (privileges), it becomes possible to show that the profits will be given in subsequent games .

ここで、図177A及び117Bを参照して、変形例5における、押し順とロック状態とを対応付ける構成例を説明する。なお、図177Aは、押し順とロック状態との対応関係を示す図であり、図177Bは、遊技ロックによる利益への影響の有無と、報知態様との関係を示す図である。   Here, with reference to FIG. 177A and 117B, the structural example which matches the pushing order and the locked state in the modification 5 is demonstrated. Note that FIG. 177A is a diagram illustrating a correspondence relationship between the pressing order and the locked state, and FIG. 177B is a diagram illustrating a relationship between presence / absence of an influence on the profit due to the game lock and a notification mode.

図177Aに示す例では、内部当籤役「F_維持リプA」が決定された時に「左、中、右」の押し順で停止操作が行われると、ロック状態が「0」(ロックし難い状態)から「1」(ロックし易い状態)に遷移し、「左、右、中」、「中、左、右」又は「中、右、左」の押し順で停止操作が行われると、現在のロック状態が維持され、「右、左、中」又は「右、中、左」の押し順で停止操作が行われると、ロック状態が「1」から「0」に遷移する。また、内部当籤役「F_維持リプB」が決定された時には、「中、左、右」の押し順で停止操作が行われると、ロック状態が「0」(ロックし難い状態)から「1」(ロックし易い状態)に遷移し、それ以外の押し順で停止操作が行われると、現在のロック状態が維持される。   In the example shown in FIG. 177A, when the internal winning combination “F_Maintenance Lip A” is determined, if the stop operation is performed in the order of “left, middle, right”, the lock state is “0” (the state that is difficult to lock). ) To “1” (easy to lock), and when the stop operation is performed in the order of “left, right, middle”, “middle, left, right” or “middle, right, left” When the stop operation is performed in the pressing order of “right, left, middle” or “right, middle, left”, the lock state transits from “1” to “0”. In addition, when the internal winning combination “F_Maintenance Lip B” is determined, if the stop operation is performed in the order of “middle, left, right”, the lock state is changed from “0” (a state in which locking is difficult) to “1”. ”(A state where it is easy to lock), and when a stop operation is performed in the other pressing order, the current locked state is maintained.

なお、図117Aに示す例では、説明を単純にするために、ロック状態を「0(ロックし難い状態)」及び「1(ロックし易い状態)」の2段階にする例を説明するが、本発明はこれに限定されない。例えば、3段階以上のロック状態を設けてもよい。また、この場合には、ロック状態が1段階ずつ遷移するのではなく、多段階を1回で遷移する構成にしてもよい。   In the example shown in FIG. 117A, in order to simplify the description, an example in which the lock state is set in two stages of “0 (a state that is difficult to lock)” and “1 (a state that is easy to lock)” will be described. The present invention is not limited to this. For example, three or more lock states may be provided. Further, in this case, the lock state may not be changed one step at a time, but may be configured to change multiple steps at a time.

そして、この例では、図117Bに示すように、遊技ロックが利益に影響を与える場合には、報知を行うか否かの報知抽籤をメイン(主制御基板71)側で行うとともに、その抽籤結果に基づいてメイン側及びサブ側の両方で所定の押し順を報知する。一方、遊技ロックが利益に影響を与えない場合には、報知を行うか否かの報知抽籤をサブ(副制御基板72)側で行うとともに、その抽籤結果に基づいてサブ側で所定の押し順を報知する。   In this example, as shown in FIG. 117B, when a game lock affects profits, a notification lottery on whether or not to perform notification is performed on the main (main control board 71) side, and the lottery result Based on the above, a predetermined pressing order is notified on both the main side and the sub side. On the other hand, if the game lock does not affect profits, the sub lot (sub control board 72) performs a lottery for determining whether or not to make a notification, and the sub side determines a predetermined push order based on the lottery result. Is notified.

なお、パチスロとしては、遊技の全期間にわたり遊技ロックが利益に影響を与えるパチスロもあれば、遊技の全期間にわたり遊技ロックが利益に影響を与えないパチスロもある。また、パチスロとしては、遊技の所定期間では遊技ロックが利益に影響を与えるが、遊技の特定期間では遊技ロックが利益に影響を与えないパチスロもある。それゆえ、遊技ロックが利益に影響を与える期間では、報知を行うか否かの報知抽籤をメイン側で行い、その抽籤結果に基づいてメイン側及びサブ側の両方で所定の押し順を報知し、一方、遊技ロックが利益に影響を与えない期間では、報知を行うか否かの報知抽籤をサブ側で行い、その抽籤結果に基づいてサブ側で所定の押し順を報知するようにしてもよい。   Note that there are pachislots in which the game lock affects the profit over the entire period of the game, and there are pachislots in which the game lock does not affect the profit over the entire period of the game. In addition, as a pachislot, there is a pachislot where the game lock affects the profit during a predetermined period of the game, but the game lock does not affect the profit during a specific period of the game. Therefore, during the period in which the game lock affects profits, a notification lottery on whether to perform notification is performed on the main side, and a predetermined push order is notified on both the main side and the sub side based on the lottery result. On the other hand, during a period when the game lock does not affect profits, a notification lottery on whether or not to perform notification is performed on the sub side, and a predetermined push order is notified on the sub side based on the lottery result. Good.

なお、遊技ロックの制御は、通常、メイン側(主制御基板71)で行われるので、図117Aに示す押し順に応じてロック状態を遷移する機能は、主制御基板71に設けられる。すなわち、主制御基板71は、検出した停止操作の順序に基づいてロック状態を設定するロック状態設定手段、ロック状態設定手段が設定したロック状態に応じた確率で遊技ロックを行うか否かを抽籤により決定する遊技ロック判定手段、及び、遊技ロック判定手段が遊技ロックを行うと判定すると、遊技の進行を一時的に停止するロック実行手段、としても機能する。また、主制御基板71及び/又は副制御基板72は、遊技ロックし易い(し難い)ロック状態をロック状態設定手段が設定する際に、押し順を報知するか否かの報知抽籤を行う報知抽籤手段、及び、報知抽籤手段の抽籤結果に基づいて所定の押し順を報知する報知手段としても機能する。   Since the game lock is normally controlled on the main side (main control board 71), the main control board 71 has a function of changing the lock state in accordance with the pressing order shown in FIG. 117A. That is, the main control board 71 determines whether or not to perform the game lock with a probability corresponding to the lock state set by the lock state setting unit that sets the lock state based on the detected order of stop operations. It also functions as a game lock determining means determined by the above and a lock executing means for temporarily stopping the progress of the game when the game lock determining means determines that the game is locked. In addition, the main control board 71 and / or the sub-control board 72 performs a notification lottery for determining whether or not to notify the pressing order when the lock state setting means sets a lock state in which the game lock is easy (hard) to lock. It also functions as notifying means for notifying the predetermined pushing order based on the lottery means and the lottery result of the notifying lottery means.

[変形例6:通常ARTやCTの終了条件の別例]
通常ARTやCTの終了条件は、上記実施形態で説明した例に限定されず、任意の終了条件を採用することができる。例えば、通常ART中やCT中に付与されたメダルの枚数、通常ART中やCT中の単位遊技の消化回数、通常ART中やCT中に行われた遊技者にとって有利な情報の報知の回数、所定ゲーム数(例えば50ゲーム)を1セットとする場合のセット数、1セット終了時の継続率等の終了条件を採用することができる。
[Modification 6: Another example of termination conditions for normal ART and CT]
The termination conditions of normal ART and CT are not limited to the examples described in the above embodiment, and any termination conditions can be adopted. For example, the number of medals awarded during normal ART or CT, the number of unit games consumed during normal ART or CT, the number of notifications of information advantageous to players performed during normal ART or CT, End conditions such as the number of sets when the predetermined number of games (for example, 50 games) is one set, the continuation rate at the end of one set, and the like can be adopted.

また、通常ART中やCT中に付与されたメダルの枚数の計数手法としては、例えば、単位遊技において払い出されたメダルの枚数を計数する手法を採用してもよいし、単位遊技において払い出されたメダルの枚数から当該単位遊技に用いられたメダルのベット(掛け)枚数を減算した差枚数(純増枚数)を計数する手法を採用してもよい。また、通常ART中やCT中に付与されたメダルの枚数の計数手法としては、実際に増加したメダルに基づき算出する手法(実値による算出)を採用してもよいし、実際に増加したか否かに関わらず、報知に従った場合に増加する予定のメダルの枚数に基づき算出する手法(理想値による算出)を採用してもよい。   In addition, as a method of counting the number of medals awarded during normal ART or CT, for example, a method of counting the number of medals paid out in a unit game may be adopted, or in a unit game A method of counting the difference number (pure increase number) obtained by subtracting the bet number of the medals used in the unit game from the number of medals obtained may be employed. In addition, as a method for counting the number of medals granted during normal ART or CT, a method of calculating based on the actually increased medals (calculation based on actual values) may be adopted, or whether the number actually increased Regardless of whether or not, a method of calculating based on the number of medals scheduled to increase when the notification is followed (calculation based on an ideal value) may be employed.

また、内部当籤役の種別によって、付与されたメダルの枚数を増加しない構成、すなわち、付与されたメダルの枚数の終了条件となるメダルの枚数又は差枚数にはカウントしない構成を採用してもよい。例えば、内部当籤役として決定される確率が低い一部の役(レア役)や、停止操作のタイミングに応じて図柄組合せの表示/非表示が切り替わる役などが内部当籤役として決定されたとしても、付与されたメダルの枚数の増減(カウント)を行わないようにしてもよい。   Further, a configuration in which the number of awarded medals is not increased depending on the type of the internal winning combination, that is, a configuration in which the number of medals or the difference number as an end condition of the number of awarded medals is not counted may be employed. . For example, even if a part of a combination (rare combination) with a low probability of being determined as an internal winning combination or a combination of switching between display / non-display of the symbol combination depending on the timing of the stop operation is determined as an internal winning combination The number of awarded medals may not be increased / decreased (counted).

[変形例7:その他]
通常ART中やCT中に行われる報知の内容は上述した例に限定されず、任意である。例えば、遊技者にとって有利な状態となる特別な図柄組合せが表示される停止操作の順序(押し順)を報知してもよいし、当該図柄組合せが表示されるために必要な停止操作のタイミング(狙うべき図柄)を報知するようにしてもよい。
[Modification 7: Others]
The content of the notification normally performed during ART or CT is not limited to the above-described example, but is arbitrary. For example, the stop operation order (push order) in which a special symbol combination that is advantageous to the player is displayed may be notified, or the timing of the stop operation necessary for displaying the symbol combination ( You may make it alert | report the symbol which should aim.

遊技者にとって有利な状態としては、再遊技に係る内部当籤役の当籤確率は変化しない(又は遊技性に影響を与えない程度の範囲で変化する)が、遊技者にとって有利な停止操作の態様を報知する機能、すなわち、AT機能が作動する遊技状態であってもよい。また、遊技者にとって有利な状態としては、再遊技に係る内部当籤役の当籤確率が高くなる再遊技高確率状態(リプレイタイム)が作動するとともに、遊技者にとって有利な停止操作の態様を報知する機能が作動する、すなわち、ART機能が作動する遊技状態であってもよい。   As an advantageous state for the player, the winning probability of the internal winning combination relating to the re-game does not change (or changes within a range not affecting the game performance), but the mode of the stop operation which is advantageous for the player is It may be a gaming state in which the function to notify, that is, the AT function is activated. Further, as a state advantageous to the player, a re-game high probability state (replay time) in which the winning probability of the internal winning combination relating to re-game is activated, and a mode of a stop operation advantageous to the player is notified. It may be a gaming state in which the function is activated, that is, the ART function is activated.

また、上記実施形態のパチスロ1では、遊技者側から見て、リール表示窓4の左側に設けたサブ表示装置18において各種表示画面を表示する例を説明したが、本発明はこれに限定されない。例えば、遊技者側から見て、リール表示窓4の右側にも別のサブ表示装置を設け、このサブ表示装置においても各種表示画面を表示する構成にしてもよい。この場合、リール表示窓4の右側に設けられたサブ表示装置の表示面上にタッチセンサを設け、このタッチセンサから出力されるタッチ入力情報に基づいて、当該サブ表示装置の表示画面を切り替える構成にしてもよい。   Further, in the pachislot machine 1 of the above embodiment, an example in which various display screens are displayed on the sub display device 18 provided on the left side of the reel display window 4 as viewed from the player side has been described, but the present invention is not limited to this. . For example, another sub display device may be provided on the right side of the reel display window 4 when viewed from the player side, and various display screens may be displayed on this sub display device. In this case, the touch sensor is provided on the display surface of the sub display device provided on the right side of the reel display window 4, and the display screen of the sub display device is switched based on the touch input information output from the touch sensor. It may be.

また、上記実施形態及び各種変形例では、遊技機としてパチスロを例に挙げて説明したが、本発明はこれに限定されない。本発明のリール制御に係る特徴や設定変更及び確認に係る特徴などのパチスロ1に特有の特徴以外の特徴は、「パチンコ」と呼ばれる遊技機にも適用可能であり、同様の効果が得られる。例えば、チェックサムの生成及び判定処理、メインCPU101専用命令コードを使用した各種処理(Qレジスタを用いたアドレスの指定処理、ソフトタイマーの更新処理、7セグLED駆動処理、通信データの生成格納処理等)、規定外ROM領域及び規定外RAM領域を使用した各種処理などの特徴は、「パチンコ」にも適用可能である。   Moreover, in the said embodiment and various modifications, the pachislot was mentioned as an example as a game machine, However, This invention is not limited to this. Features other than the features peculiar to the pachislot machine 1 such as features relating to reel control and features relating to setting changes and confirmation according to the present invention can also be applied to a gaming machine called “pachinko”, and similar effects can be obtained. For example, checksum generation and determination processing, various processing using an instruction code dedicated to the main CPU 101 (address designation processing using a Q register, soft timer update processing, 7 segment LED drive processing, communication data generation and storage processing, etc. ), Features such as various processes using the non-standard ROM area and the non-standard RAM area are also applicable to “pachinko”.

<主制御基板及び副制御基板が有する各種機能>
以上、本発明に係るパチスロ1の実施形態及び各種変形例について説明した。ここで、本発明に係るパチスロ1の主制御基板71(主制御回路90,メインCPU101)及び副制御基板72(副制御回路200,サブCPU201)が有する各種機能をまとめて説明する。
<Various functions of main control board and sub-control board>
The embodiment and various modifications of the pachislot machine 1 according to the present invention have been described above. Here, various functions of the main control board 71 (main control circuit 90, main CPU 101) and the sub control board 72 (sub control circuit 200, sub CPU 201) of the pachislot machine 1 according to the present invention will be described together.

主制御基板71は、スタートスイッチ79やストップスイッチ基板80と接続され、図1に示す遊技の進行を制御する。それゆえ、主制御基板72は、開始操作検出手段、図柄変動手段、内部当籤役決定手段、停止操作検出手段、リール停止制御手段(停止制御手段)及び入賞判定手段として機能する。   The main control board 71 is connected to the start switch 79 and the stop switch board 80, and controls the progress of the game shown in FIG. Therefore, the main control board 72 functions as start operation detection means, symbol variation means, internal winning combination determination means, stop operation detection means, reel stop control means (stop control means), and winning determination means.

また、主制御基板71は、通常ART中に内部当籤役「F_確チリリプ」又は「F_1確チリリプ」が決定されると、フラグ変換抽籤を行い、このフラグ変換抽籤の結果やその他の内部当籤役に基づくCT抽籤に当籤すると、通常ARTの継続期間を延長するCTを開始する。それゆえ、主制御基板71は、変換抽籤手段及び上乗せ遊技開始手段としても機能する。   The main control board 71 performs a flag conversion lottery when an internal winning combination “F_accurate lipping” or “F_1 accurate lipping” is determined during normal ART, and the result of this flag conversion lottery and other internal winning combinations When a CT lottery based on the above is won, a CT for extending the duration of the normal ART is started. Therefore, the main control board 71 also functions as conversion lottery means and extra game start means.

また、主制御基板71は、CT中に内部当籤役に応じて通常ARTの継続期間を示すARTゲーム数を上乗せ(延長)する。具体的には、主制御基板71は、サブフラグ「サボテン」、「弱チェリー」又は「強チェリー」に対応する内部当籤役が決定された場合に、通常ARTのARTゲーム数を所定量上乗せし、サブフラグ「3連チリリプ(3連チリリプA又は3連チリリプB)」に対応する内部当籤役が決定された場合に、通常ARTのARTゲーム数を特定量上乗せする。さらに、主制御基板71は、サブフラグ「3連チリリプ」に基づくARTゲーム数の上乗せが行われた回数が、CTの1セットの基本ゲーム数である8回を超える9回以上になると、上乗せ1回あたりの上乗せ量を増加する。それゆえ、主制御基板71は、上乗せ制御手段としても機能する。   In addition, the main control board 71 adds (extends) the number of ART games indicating the duration of the normal ART according to the internal winning combination during CT. Specifically, when the internal winning combination corresponding to the sub flag “cactus”, “weak cherry” or “strong cherry” is determined, the main control board 71 adds the number of normal ART ART games to a predetermined amount, When the internal winning combination corresponding to the sub-flag “triple chilli lip (triple chilli lip A or triple chilli lip B)” is determined, the number of normal ART ART games is added by a specific amount. Further, the main control board 71 adds 1 when the number of times of adding the number of ART games based on the sub-flag “triple chip” exceeds 9 times, which is the basic game number of one set of CT. Increase the amount added per time. Therefore, the main control board 71 also functions as an addition control means.

また、主制御基板71は、CT中にARTゲーム数が上乗せされない遊技の回数を、CTゲーム数カウンタを用いて計数し、CTゲーム数カウンタが「8」を計数すると、CTを終了する。このとき、サブフラグEX「3連チリリプ」が当籤(すなわち、フラグ変換抽籤に当籤)すると、主制御基板71は、1セット8回(8ゲーム)のCT遊技を再セットする(CTゲーム数カウンタの値を初期値に戻す)。それゆえ、主制御基板71は、計数手段及び上乗せ遊技終了手段としても機能する。   Further, the main control board 71 counts the number of games in which the number of ART games is not added during CT using the CT game number counter, and terminates CT when the CT game number counter counts “8”. At this time, if the sub flag EX “triple reel” is won (that is, the flag conversion lottery is won), the main control board 71 resets the CT game of one set eight times (eight games) (in the CT game number counter). Reset the value to the initial value). Therefore, the main control board 71 also functions as a counting means and an extra game ending means.

また、主制御基板71は、ボーナス役(内部当籤役「F_BB1」,「F_BB2」)が内部当籤役として決定されると、遊技状態をBBフラグ間状態(RT5状態)に移行させるとともに、BBフラグ間状態ではボーナスが作動するまで(ボーナス役が入賞するまで)ボーナス役を内部当籤役として持ち越す。それゆえ、主制御基板71は、ボーナス持越手段としても機能する。また、主制御基板71は、BBフラグ間状態においてボーナス役が入賞すると、ボーナスを作動させ、遊技状態をボーナス状態に移行させる。それゆえ、主制御基板71は、ボーナス開始手段及び有利遊技手段としても機能する。   Further, when the bonus combination (internal winning combination “F_BB1”, “F_BB2”) is determined as the internal winning combination, the main control board 71 shifts the gaming state to the state between the BB flags (RT5 state) and the BB flag. In the interim state, the bonus combination is carried over as an internal winning combination until the bonus is activated (until the bonus combination is won). Therefore, the main control board 71 also functions as a bonus carry-over means. When the bonus combination is won in the state between the BB flags, the main control board 71 operates the bonus and shifts the gaming state to the bonus state. Therefore, the main control board 71 also functions as bonus starting means and advantageous game means.

また、主制御基板71は、図25に示すように、BBフラグ間状態において、ボーナス役と所定の内部当籤定役(「はずれ」、「F_特殊1」〜「F_特殊3」)とが重複して決定されている場合には、ボーナス役に係る図柄組合せ(「C_BB1」,「C_BB2」)を表示可能となるように停止制御を行い、ボーナス役と所定の内部当籤役以外の内部当籤役とが重複して決定されている場合には、ボーナス役に係る図柄組合せを表示不可能となるように停止制御を行う。そして、BBフラグ間状態中にボーナス役に係る図柄組合せが表示可能な場合には、主制御基板71は、情報表示器6の指示モニタ(不図示)を制御して、ボーナス役を入賞させるための停止操作の態様を一義的に示す数値「10」又は「11」を表示してボーナス指示情報を報知する。一方、BBフラグ間状態中にボーナス役に係る図柄組合せが表示不可能な場合には、主制御基板71は、指示モニタに数値「10」及び「11」を表示(報知)しない。それゆえ、主制御基板71及び情報表示器6の指示モニタは、指示情報報知手段として機能する。   Further, as shown in FIG. 25, in the state between the BB flags, the main control board 71 overlaps the bonus combination and a predetermined internal winning fixed combination (“out”, “F_special 1” to “F_special 3”). If it is determined, stop control is performed so that the symbol combination (“C_BB1”, “C_BB2”) related to the bonus combination can be displayed, and an internal winning combination other than the bonus combination and the predetermined internal winning combination is performed. Is determined to overlap, the stop control is performed so that the symbol combination related to the bonus combination cannot be displayed. When the symbol combination related to the bonus combination can be displayed during the state between the BB flags, the main control board 71 controls the instruction monitor (not shown) of the information display 6 to win the bonus combination. The numerical value “10” or “11” uniquely indicating the mode of the stop operation is displayed to notify the bonus instruction information. On the other hand, when the symbol combination related to the bonus combination cannot be displayed during the state between the BB flags, the main control board 71 does not display (notify) the numerical values “10” and “11” on the instruction monitor. Therefore, the main control board 71 and the instruction monitor of the information display 6 function as instruction information notification means.

また、この際、主制御基板71は、ボーナス告知をした後に限り指示モニタを介して数値「10」又は「11」を報知する。具体的には、主制御基板71は、ボーナス役を持ち越していない状態でボーナス役を内部当籤役として決定すると、その後の遊技の回数を計数して、当該計数結果が所定回数になった後にボーナス役と所定の内部当籤役(「はずれ」、「F_特殊1」〜「F_特殊3」)とが重複して決定されると、指示モニタを介して数値「10」又は「11」を報知する。それゆえ、主制御基板71は、ボーナス役を内部当籤役として決定してからの単位遊技の回数を計数する計数手段としても機能する。   At this time, the main control board 71 notifies the numerical value “10” or “11” via the instruction monitor only after the bonus notification. Specifically, when the main control board 71 determines that the bonus combination is an internal winning combination without carrying over the bonus combination, it counts the number of subsequent games, and the bonus after the count result reaches a predetermined number. When a combination and a predetermined internal winning combination (“out of”, “F_special 1” to “F_special 3”) are determined to overlap, a numerical value “10” or “11” is notified via the instruction monitor. . Therefore, the main control board 71 also functions as a counting means for counting the number of unit games since the bonus combination is determined as the internal winning combination.

副制御基板72は、主制御基板71から受信した各種コマンドデータに基づいて遊技履歴を管理するとともに、遊技者からの登録操作を受け付けると、遊技を行う遊技者の登録を受け付ける。それゆえ、副制御基板72は、履歴管理手段及び登録受付手段として機能する。   The sub control board 72 manages the game history based on the various command data received from the main control board 71, and accepts the registration of the player who performs the game when accepting the registration operation from the player. Therefore, the sub control board 72 functions as a history management unit and a registration receiving unit.

また、本発明に係るパチスロ1は、遊技の進行に応じた演出を行う表示装置11と、表示装置11とは別個に設けられ、トップ画面221や遊技情報画面223,224,225などを含む複数の表示画面を表示するサブ表示装置18と、サブ表示装置18の表示部上に設けられたタッチセンサ19とを有し、副制御基板72は、表示装置11及びサブ表示装置18の動作を制御する。具体的には、副制御基板72は、遊技者の登録を受け付けている場合には、サブ表示装置18に遊技情報画面223,224,225を表示可能となるようにサブ表示装置18を制御し、遊技者の登録を受け付けていない場合には、サブ表示装置18に遊技情報画面223,224,225を表示不可能とするよう制御する。それゆえ、副制御基板72は、制御手段としても機能する。   In addition, the pachislot machine 1 according to the present invention is provided separately from the display device 11 that produces effects according to the progress of the game and the display device 11, and includes a top screen 221, game information screens 223, 224, 225, and the like. The sub-display device 18 for displaying the display screen and the touch sensor 19 provided on the display unit of the sub-display device 18, and the sub-control board 72 controls the operations of the display device 11 and the sub-display device 18. To do. Specifically, the sub control board 72 controls the sub display device 18 so that the game information screens 223, 224, and 225 can be displayed on the sub display device 18 when registration of the player is accepted. When the registration of the player is not accepted, control is performed so that the game information screens 223, 224, and 225 cannot be displayed on the sub display device 18. Therefore, the sub control board 72 also functions as a control means.

また、主制御基板71は、遊技の結果に応じて様々な特典を付与するため、特典付与手段としても機能する。具体的には、主制御基板71は、有効ラインに沿って表示された図柄組合せに応じて特典を付与する。   The main control board 71 also functions as a privilege granting means because it grants various privileges according to the game results. Specifically, the main control board 71 gives a privilege according to the symbol combination displayed along the effective line.

例えば、内部当籤役「F_3択ベル_1st」が決定された遊技において、略称「ベル」に係る図柄組合せが有効ライン上に表示されると、主制御基板71は、9枚のメダルを付与し、略称「ベルこぼし目」に係る図柄組合せが有効ライン上に表示されると、主制御基板71は、0枚のメダルを付与する。また、例えば、内部当籤役「F_確チリリプ」が決定された遊技において、略称「3連チリリプ」又は略称「リプレイ」に係る図柄組合せが有効ライン上に表示されると、主制御基板71は、再遊技の作動という同一の特典を付与する。また、主制御基板71は、有効ラインに沿って表示された図柄組合せではなく、フラグ変換抽籤の結果に基づいても特典を付与する。例えば、主制御基板71は、内部当籤役「F_確チリリプ」が決定されるとフラグ変換抽籤を行い、フラグ変換抽籤に当籤すると、CT抽籤に当籤するなどの特典を付与する。   For example, in the game in which the internal winning combination “F_3 selection bell_1st” is determined, when the symbol combination related to the abbreviation “Bell” is displayed on the active line, the main control board 71 gives nine medals, When the symbol combination related to the abbreviation “bell spill” is displayed on the active line, the main control board 71 gives 0 medals. In addition, for example, in a game in which the internal winning combination “F_Challenging Lip” is determined, when the symbol combination related to the abbreviation “Triple Chile Lip” or the abbreviation “Replay” is displayed on the active line, the main control board 71 Grants the same privilege of replay activation. Moreover, the main control board 71 gives a privilege not based on the symbol combination displayed along the effective line but also based on the result of the flag conversion lottery. For example, the main control board 71 performs a flag conversion lottery when the internal winning combination “F_Challenging Lip” is determined, and gives a privilege such as winning a CT lottery when winning the flag conversion lottery.

また、副制御基板72は、表示装置11を介して停止操作の態様に応じた演出を実行する。それゆえ、副制御基板72及び表示装置11は、演出実行手段としても機能する。この際、有効ラインに沿って表示された図柄組合せによって付与する特典が異なる場合には、主制御基板71は、指示モニタを介して遊技者にとって有利な停止操作の態様を一義的に示す情報を報知し、有効ラインに沿って表示された図柄組合せによって付与する特典が同一である場合には、遊技者にとって有利な停止操作の態様を報知しない。これに対して、副制御基板72は、表示された図柄組合せによって付与する特典が同一/異なるかに関係なく、停止操作の順序を示す演出を実行する。   In addition, the sub control board 72 performs an effect corresponding to the mode of the stop operation via the display device 11. Therefore, the sub control board 72 and the display device 11 also function as effect execution means. At this time, if the privilege to be given differs depending on the symbol combination displayed along the active line, the main control board 71 provides information uniquely indicating the mode of the stop operation advantageous to the player via the instruction monitor. When the privilege provided by the symbol combination displayed along the active line is the same, the mode of the stop operation advantageous to the player is not notified. On the other hand, the sub-control board 72 executes an effect indicating the order of the stop operation regardless of whether the privilege to be given by the displayed symbol combination is the same or different.

また、主制御基板71は、CTを開始するか否かのCT抽籤を行い、CT抽籤に当籤した場合には、当籤してから例えば所定回数の前兆遊技が行われた後にCTを開始する。それゆえ、主制御基板71は、有利状態抽籤手段及び有利状態開始手段としても機能する。さらに、この際、CT前兆遊技中に内部当籤役「F_確チリリプ」又は「F_1確チリリプ」が決定されると、副制御基板72は、サブ側でのフラグ変換抽籤を行う。それゆえ、副制御基板72は、報知抽籤手段としても機能する。   In addition, the main control board 71 performs a CT lottery to determine whether or not to start CT. When a CT lottery is won, the main control board 71 starts CT after, for example, a predetermined number of precursor games have been won. Therefore, the main control board 71 also functions as an advantageous state lottery means and an advantageous state start means. Further, at this time, if the internal winning combination “F_Challenging Lip” or “F_1 Chanting Lip” is determined during the CT sign game, the sub-control board 72 performs a flag conversion lottery on the sub side. Therefore, the sub control board 72 also functions as a notification lottery means.

また、本発明に係るパチスロ1では、フラグ変換抽籤の結果に基づいて、主制御基板71は特典を付与するとともに、主制御基板71及び副制御基板72は、指示モニタ及び表示装置11を介して押し順を報知する。それゆえ、主制御基板71は、特典付与手段としても機能する。また、主制御基板71、副制御基板72、指示モニタ及び表示装置11は、報知手段としても機能する。   Further, in the pachislot machine 1 according to the present invention, the main control board 71 gives a privilege based on the result of the flag conversion lottery, and the main control board 71 and the sub control board 72 are connected via the instruction monitor and the display device 11. Announces the pressing order. Therefore, the main control board 71 also functions as privilege provision means. Further, the main control board 71, the sub control board 72, the instruction monitor and the display device 11 also function as notification means.

さらに、本発明に係るパチスロ1では、主制御基板71(主制御回路90、メインCPU101)は、遊技動作全般に渡って、各種制御処理を行う。それゆえ、主制御基板71は演算制御手段としても機能する。また、本発明に係るパチスロ1では、主制御基板71(主制御回路90、メインCPU101)は、以下に示す各種処理の実行手段としても機能する。   Furthermore, in the pachislot machine 1 according to the present invention, the main control board 71 (main control circuit 90, main CPU 101) performs various control processes over the entire game operation. Therefore, the main control board 71 also functions as a calculation control means. Further, in the pachislot machine 1 according to the present invention, the main control board 71 (main control circuit 90, main CPU 101) also functions as means for executing various processes described below.

主制御基板71(主制御回路90、メインCPU101)は、電断発生時のチェックサム生成処理(図77参照)及び電源復帰時のサムチェック処理(図79及び図80参照)を行う。それゆえ、主制御基板71はサム値算出手段、サム値減算手段及びサム値判定手段としても機能する。   The main control board 71 (the main control circuit 90 and the main CPU 101) performs a checksum generation process (see FIG. 77) when a power interruption occurs (see FIGS. 77 and 80). Therefore, the main control board 71 also functions as sum value calculation means, sum value subtraction means, and sum value determination means.

主制御基板71(主制御回路90、メインCPU101)は、入賞検索処理(図145参照)を行う。それゆえ、主制御基板71は、特典付与判定手段及び入賞役決定手段としても機能する。   The main control board 71 (main control circuit 90, main CPU 101) performs a winning search process (see FIG. 145). Therefore, the main control board 71 also functions as a privilege grant determination unit and a winning combination determining unit.

主制御基板71(主制御回路90、メインCPU101)は、通信データ送信処理(図158の割込処理中のS904)を行う。それゆえ、主制御基板71は、データ送信手段としても機能する。   The main control board 71 (main control circuit 90, main CPU 101) performs communication data transmission processing (S904 during interrupt processing in FIG. 158). Therefore, the main control board 71 also functions as data transmission means.

主制御基板71(主制御回路90、メインCPU101)は、設定変更確認処理(図68参照)を行う。それゆえ、主制御基板71は設定変更確認手段、開始時コマンド生成手段及び終了時コマンド生成手段としても機能する。   The main control board 71 (main control circuit 90, main CPU 101) performs a setting change confirmation process (see FIG. 68). Therefore, the main control board 71 also functions as a setting change confirmation unit, a start command generation unit, and an end command generation unit.

主制御基板71(主制御回路90、メインCPU101)は、通信データ格納処理(図72参照)及び通信データポインタ更新処理(図74参照)を行う。それゆえ、主制御基板71は、通信データ生成手段及び通信データ生成格納手段としても機能する。   The main control board 71 (main control circuit 90, main CPU 101) performs communication data storage processing (see FIG. 72) and communication data pointer update processing (see FIG. 74). Therefore, the main control board 71 also functions as communication data generation means and communication data generation storage means.

主制御基板71(主制御回路90、メインCPU101)は、7セグLED駆動処理(図159参照)を行う。それゆえ、主制御基板71は、7セグLED駆動手段、LED駆動制御手段としても機能する。   The main control board 71 (main control circuit 90, main CPU 101) performs 7-segment LED drive processing (see FIG. 159). Therefore, the main control board 71 also functions as 7-segment LED drive means and LED drive control means.

主制御基板71(主制御回路90、メインCPU101)は、遊技復帰処理(図68参照)を行う。それゆえ、主制御基板71は、遊技復帰手段としても機能する。   The main control board 71 (main control circuit 90, main CPU 101) performs a game return process (see FIG. 68). Therefore, the main control board 71 also functions as a game return means.

主制御基板71(主制御回路90、メインCPU101)は、メダル受付・スタートチェック処理(図83参照)を行う。それゆえ、主制御基板71は、遊技開始判定手段及び設定確認手段(S233)としても機能する。   The main control board 71 (main control circuit 90, main CPU 101) performs medal acceptance / start check processing (see FIG. 83). Therefore, the main control board 71 also functions as a game start determination unit and a setting confirmation unit (S233).

主制御基板71(主制御回路90、メインCPU101)は、メダル投入チェック処理(図87参照)を行う。それゆえ、主制御基板71は、遊技媒体受付状態判別手段(S255〜S258)としても機能する。   The main control board 71 (main control circuit 90, main CPU 101) performs a medal insertion check process (see FIG. 87). Therefore, the main control board 71 also functions as game medium reception state determination means (S255 to S258).

主制御基板71(主制御回路90、メインCPU101)は、1.1172msec周期で割込処理(図158参照)を繰り返し実行する。それゆえ、主制御基板71は、割込処理実行手段、定周期処理手段としても機能する。   The main control board 71 (main control circuit 90, main CPU 101) repeatedly executes the interrupt process (see FIG. 158) at a cycle of 1.1172 msec. Therefore, the main control board 71 also functions as interrupt processing execution means and fixed cycle processing means.

主制御基板71(主制御回路90、メインCPU101)は、電源投入時処理(図64参照)を行う。それゆえ、主制御基板71は、電源復帰処理実行手段としても機能する。   The main control board 71 (main control circuit 90, main CPU 101) performs power-on processing (see FIG. 64). Therefore, the main control board 71 also functions as a power recovery process execution means.

主制御基板71(主制御回路90、メインCPU101)は、内部抽籤処理(図92参照)を行う。それゆえ、主制御基板71は、内部抽籤手段としても機能する。   The main control board 71 (main control circuit 90, main CPU 101) performs an internal lottery process (see FIG. 92). Therefore, the main control board 71 also functions as internal lottery means.

主制御基板71(主制御回路90、メインCPU101)は、図柄設定処理(図97参照)を行う。それゆえ、主制御基板71は、内部当籤役生成手段(S321)、フラグテーブル展開手段,当籤フラグテーブル展開手段(S324)、フラグ格納領域指定手段,当籤フラグ格納領域指定手段(S329)及びフラグデータ格納手段,当籤フラグデータ格納手段(S330)としても機能する。   The main control board 71 (main control circuit 90, main CPU 101) performs symbol setting processing (see FIG. 97). Therefore, the main control board 71 includes an internal winning combination generating means (S321), a flag table expanding means, a winning flag table expanding means (S324), a flag storage area specifying means, a winning flag storage area specifying means (S329), and flag data. It also functions as storage means and winning flag data storage means (S330).

主制御基板71(主制御回路90、メインCPU101)は、図柄コード取得処理(図28参照)を行う。それゆえ、主制御基板71は、入賞フラグ格納領域指定手段(S648)及び図柄コード格納領域設定手段(S650)としても機能する。   The main control board 71 (main control circuit 90, main CPU 101) performs symbol code acquisition processing (see FIG. 28). Therefore, the main control board 71 also functions as a winning flag storage area designating means (S648) and a symbol code storage area setting means (S650).

主制御基板71(主制御回路90、メインCPU101)は、リール停止制御処理(図139参照)を行う。それゆえ、主制御基板71は、停止操作検出結果取得手段(S714)及び停止制御データ格納領域設定手段(図139中のソースコード「LDQ IX,wR1_CTRL−(wR2_CTRL−wR1_CTRL)」)としても機能する。   The main control board 71 (main control circuit 90, main CPU 101) performs a reel stop control process (see FIG. 139). Therefore, the main control board 71 also functions as stop operation detection result acquisition means (S714) and stop control data storage area setting means (source code “LDQ IX, wR1_CTRL- (wR2_CTRL-wR1_CTRL)” in FIG. 139). .

主制御基板71(主制御回路90、メインCPU101)は、引込優先順位取得処理(図134及び図135参照)を行う。それゆえ、主制御基板71は、優先停止図柄決定手段、任意役対応処理手段(S680〜S683)、当籤フラグ格納領域指定手段(S686)、入賞フラグ格納領域指定手段(S686)、論理積演算手段(S686)及び優先順位データテーブル取得手段(S687)としても機能する。   The main control board 71 (the main control circuit 90, the main CPU 101) performs a pull-in priority acquisition process (see FIGS. 134 and 135). Therefore, the main control board 71 includes priority stop symbol determination means, arbitrary combination handling means (S680 to S683), winning flag storage area designation means (S686), winning flag storage area designation means (S686), logical product calculation means. It also functions as (S686) and priority data table acquisition means (S687).

主制御基板71(主制御回路90、メインCPU101)は、イリーガルヒットチェック処理(図148参照)を行う。それゆえ、主制御基板71は、エラー検出手段、エラー処理手段、入賞フラグ格納領域指定手段(S781)、論理積演算手段(S784)及びエラー判定手段(S785)としても機能する。   The main control board 71 (main control circuit 90, main CPU 101) performs illegal hit check processing (see FIG. 148). Therefore, the main control board 71 also functions as error detection means, error processing means, winning flag storage area designation means (S781), AND operation means (S784), and error determination means (S785).

主制御基板71(主制御回路90、メインCPU101)は、入賞チェック・メダル払出処理(図150参照)を行う。それゆえ、主制御基板71は、遊技媒体払出手段、遊技媒体加算手段(S805)、払出終了判定手段(S807)及びウェイト発生手段(S808)としても機能する。   The main control board 71 (main control circuit 90, main CPU 101) performs a winning check / medal payout process (see FIG. 150). Therefore, the main control board 71 also functions as a game medium payout means, a game medium addition means (S805), a payout end determination means (S807), and a weight generation means (S808).

主制御基板71(主制御回路90、メインCPU101)は、CT中CT抽籤処理(図119参照)を行う。それゆえ、主制御基板71は、特典付与決定手段としても機能する。   The main control board 71 (main control circuit 90, main CPU 101) performs CT lottery processing during CT (see FIG. 119). Therefore, the main control board 71 also functions as privilege provision determining means.

主制御基板71(主制御回路90、メインCPU101)は、サブフラグ変換処理(図105参照)を行う。それゆえ、主制御基板71は、第1サブフラグ変換手段としても機能する。   The main control board 71 (main control circuit 90, main CPU 101) performs sub-flag conversion processing (see FIG. 105). Therefore, the main control board 71 also functions as the first sub flag conversion means.

また、主制御基板71(主制御回路90、メインCPU101)は、フラグ変換処理(図111参照)を行う。それゆえ、主制御基板71は、第2サブフラグ変換手段としても機能する。   The main control board 71 (main control circuit 90, main CPU 101) performs flag conversion processing (see FIG. 111). Therefore, the main control board 71 also functions as a second sub-flag conversion unit.

<付記(本発明のまとめ)>
[第1の遊技機]
従来、上述した構成の遊技機において、電断時にRAMに記憶されているデータのチェックサムを求め、電源復帰時に、電断時に求めたチェックサムの判定処理を行う遊技機が知られている(例えば、特開2009−011375号公報参照)。特開2009−011375号公報の遊技機では、電源復帰時のチェックサムの判定処理において、電源復帰時に求めたチェックサムが電断時に求めたチェックサムが一致しない場合にエラー報知が行われる。
<Appendix (summary of the present invention)>
[First gaming machine]
Conventionally, in the gaming machine having the above-described configuration, a gaming machine that obtains a checksum of data stored in a RAM at the time of power interruption and performs a determination process of the checksum obtained at the time of power interruption is known ( For example, refer to JP2009-011375). In the gaming machine disclosed in Japanese Patent Laid-Open No. 2009-011375, in the checksum determination process at the time of power recovery, if the checksum determined at the time of power recovery does not match the checksum determined at the time of power interruption, an error notification is performed.

ところで、従来、上述した遊技機特有の制限として、主制御回路のプログラム容量が、規則により小容量に制限されている。さらに、近年、遊技性の複雑化により主制御回路のROMの容量が圧迫されており、主制御回路で管理する遊技性以外の処理プログラムやテーブルなどの容量削減が求められている。   By the way, conventionally, as a restriction peculiar to the gaming machine described above, the program capacity of the main control circuit is restricted to a small capacity by a rule. Further, in recent years, the ROM capacity of the main control circuit has been squeezed due to the complexity of the game, and there is a demand for capacity reduction of processing programs and tables other than the game management managed by the main control circuit.

本発明は、上記第1の課題を解決するためになされたものであり、本発明の第1の目的は、主制御回路で管理する遊技性以外の処理プログラムやテーブルなどの容量を削減して主制御回路のROMの空き容量を増やし、該増えた容量分のROMの空き領域を利用して遊技性を高めることが可能な遊技機を提供することである。   The present invention has been made to solve the first problem, and a first object of the present invention is to reduce the capacity of processing programs and tables other than the game management managed by the main control circuit. It is an object of the present invention to provide a gaming machine capable of increasing the free space of a ROM of a main control circuit and enhancing the gameability by utilizing the free space of the ROM for the increased capacity.

上記第1の課題を解決するために、本発明では、以下のような構成の第1の遊技機を提供する。   In order to solve the first problem, the present invention provides a first gaming machine having the following configuration.

遊技動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段(例えば、メインROM102)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段(例えば、メインRAM103)と、
電源電圧を供給する電源供給手段(例えば、電源基板53b及びスイッチングレギュレータ94)と、
前記電源電圧が予め定められた起動電圧値(例えば、10V)を上回った場合に、前記演算処理手段に起動信号を出力する起動手段(例えば、電源管理回路93のリセット信号の出力処理)と、
前記電源電圧が予め定められた停電電圧値(例えば、10.5V)を下回った場合に、前記演算処理手段に停電信号を出力する停電手段(例えば、電源管理回路93の電断検知信号の出力処理)と、を備え、
前記演算処理手段は、
演算処理の結果に対応するデータを格納するフラグレジスタ(例えば、フラグ・レジスタF)と、
前記停電手段が前記停電信号を出力したことを契機として、前記第2記憶手段内の所定格納領域(例えば、遊技用RAM領域)に記憶された全ての情報を累積加算してサム値を算出するサム値算出手段(例えば、チェックサム生成処理)と、
前記起動手段が前記起動信号を出力したことを契機として、直近の電断発生時に前記サム値算出手段により生成された前記サム値から、前記所定格納領域に記憶された情報を順次減算するサム値減算手段(例えば、サムチェック処理中のS122〜S131)と、
前記所定格納領域に記憶された全ての情報に対して、前記サム値減算手段による減算処理が終了したときに、前記フラグレジスタ内の所定のビット領域(例えば、ゼロフラグ)にセットされた減算結果に対応するデータに基づいて、異常の発生の有無を判定するサム値判定手段(例えば、サムチェック処理中のS134)と、を有する
ことを特徴とする遊技機。
Arithmetic processing means (for example, the main CPU 101) for performing arithmetic processing for controlling game operations;
First storage means (for example, main ROM 102) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Second storage means (for example, main RAM 103) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Power supply means for supplying a power supply voltage (for example, the power supply substrate 53b and the switching regulator 94);
Starting means for outputting a starting signal to the arithmetic processing means when the power supply voltage exceeds a predetermined starting voltage value (for example, 10V) (for example, reset signal output processing of the power management circuit 93);
When the power supply voltage falls below a predetermined power failure voltage value (for example, 10.5 V), a power failure means for outputting a power failure signal to the arithmetic processing means (for example, output of a power failure detection signal of the power management circuit 93) Processing), and
The arithmetic processing means includes:
A flag register (eg, flag register F) that stores data corresponding to the result of the arithmetic processing;
When the power failure means outputs the power failure signal, the sum value is calculated by accumulating all the information stored in a predetermined storage area (for example, the game RAM area) in the second storage means. Sum value calculation means (for example, checksum generation processing);
A sum value that sequentially subtracts the information stored in the predetermined storage area from the sum value generated by the sum value calculation means at the time of the most recent power interruption when the activation means outputs the activation signal. Subtraction means (for example, S122 to S131 during the sum check process);
When the subtraction processing by the sum value subtracting unit is completed for all information stored in the predetermined storage area, the subtraction result set in the predetermined bit area (for example, zero flag) in the flag register is displayed. Summing value judgment means (for example, S134 during sum check processing) for judging whether or not an abnormality has occurred based on corresponding data.

また、前記本発明の第1の遊技機では、前記サム値算出手段は、前記所定格納領域に記憶された情報を加算するときに、特定の命令(例えば、POP命令)を実行することにより、連続して記憶された2バイト分の情報を取得して加算するとともに、前記情報の読み出し開始アドレスの情報を2バイト分更新し、
前記サム値減算手段は、電断発生時に生成された前記サム値から前記所定格納領域に記憶された情報を減算するときに、前記特定の命令を実行することにより、連続して記憶された2バイト分の情報を取得して減算するとともに、前記情報の読み出し開始アドレスの情報を2バイト分更新するようにしてもよい。
In the first gaming machine of the present invention, the sum value calculation means executes a specific instruction (for example, a POP instruction) when adding the information stored in the predetermined storage area, Obtain and add 2 bytes of information stored in succession, update 2 bytes of information on the read start address of the information,
The sum value subtracting means executes the specific instruction when subtracting the information stored in the predetermined storage area from the sum value generated at the time of occurrence of power interruption, thereby continuously storing 2 While acquiring and subtracting information for bytes, the information of the read start address of the information may be updated for two bytes.

さらに、前記本発明の第1の遊技機では、前記演算処理手段は、前記第2記憶手段の前記所定格納領域のアドレスを設定可能なスタックポインタを有し、
前記サム値算出手段が前記所定格納領域に記憶された情報を加算するときに実行する前記特定の命令は、前記スタックポインタを操作するための専用命令(例えば、POP命令)であるようにしてもよい。
Furthermore, in the first gaming machine of the present invention, the arithmetic processing means has a stack pointer capable of setting an address of the predetermined storage area of the second storage means,
The specific instruction executed when the sum value calculating means adds the information stored in the predetermined storage area may be a dedicated instruction (for example, a POP instruction) for operating the stack pointer. Good.

上記構成の本発明の第1の遊技機によれば、遊技性以外の処理プログラムやテーブルなどの容量を削減して主制御回路のROM(第1記憶手段)の空き容量を増やし、該増えた容量分のROMの空き領域を利用して遊技性を高めることができる。   According to the first gaming machine of the present invention configured as described above, the capacity of processing programs and tables other than gaming is reduced to increase the free capacity of the ROM (first storage means) of the main control circuit. The playability can be improved by utilizing the free space in the ROM for the capacity.

[第2〜第5の遊技機]
従来、上述した構成の遊技機において、スタックポインタを操作命令で使用して、数値データを処理する主制御装置が搭載された遊技機が提案されている(例えば、特開2005−237737号公報参照)。
[Second to fifth gaming machines]
Conventionally, in the gaming machine having the above-described configuration, a gaming machine in which a main controller that processes numerical data by using a stack pointer as an operation instruction is mounted (see, for example, JP-A-2005-237737). ).

ところで、従来、上述した遊技機特有の制限として、主制御回路のプログラム容量が、規則により小容量に制限されている。さらに、近年、遊技性の複雑化により主制御回路のROMの容量が圧迫されており、主制御回路で管理する処理プログラムやテーブルなどの容量削減が求められている。   By the way, conventionally, as a restriction peculiar to the gaming machine described above, the program capacity of the main control circuit is restricted to a small capacity by a rule. Further, in recent years, the ROM capacity of the main control circuit has been squeezed due to the complexity of the game, and the capacity of processing programs and tables managed by the main control circuit is required to be reduced.

本発明は、上記第2の課題を解決するためになされたものであり、本発明の第2の目的は、主制御回路で管理する処理プログラムやテーブルなどの容量を削減して主制御回路のROMの空き容量を増やし、該増えた容量分のROMの空き領域を利用して遊技性を高めることが可能な遊技機を提供することである。   The present invention has been made to solve the second problem, and a second object of the present invention is to reduce the capacity of processing programs and tables managed by the main control circuit to reduce the capacity of the main control circuit. It is an object of the present invention to provide a gaming machine capable of increasing the free space of a ROM and enhancing the playability by using the free space of the ROM corresponding to the increased capacity.

上記第2の課題を解決するために、本発明では、以下のような構成の第2の遊技機を提供する。   In order to solve the second problem, the present invention provides a second gaming machine having the following configuration.

遊技動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段(例えば、メインROM102)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段(例えば、メインRAM103)と、を備え、
前記演算処理手段は、
前記演算処理手段による前記演算処理の実行時にデータが格納される汎用レジスタと、
前記演算処理手段による前記演算処理の実行時にデータが格納される専用レジスタと、
前記演算処理手段による前記演算処理の実行時にデータが格納され、該格納されたデータにより前記第1記憶手段又は前記第2記憶手段内のアドレスの一部を指定可能な拡張レジスタ(例えば、Qレジスタ)と、を有し、
前記演算処理手段は、前記拡張レジスタを用いて前記第2記憶手段内のアドレス指定を行うことができる所定の命令(例えば、「BITQ」命令、「SETQ」命令、「LDQ」命令等)を実行可能である
ことを特徴とする遊技機。
Arithmetic processing means (for example, the main CPU 101) for performing arithmetic processing for controlling game operations;
First storage means (for example, main ROM 102) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Second storage means (for example, main RAM 103) for storing information necessary for execution of the arithmetic processing by the arithmetic processing means,
The arithmetic processing means includes:
A general-purpose register in which data is stored when the arithmetic processing unit executes the arithmetic processing;
A dedicated register in which data is stored when the arithmetic processing unit executes the arithmetic processing;
An extension register (for example, a Q register) that stores data when the arithmetic processing means executes the arithmetic processing, and can specify a part of the address in the first storage means or the second storage means by the stored data ) And
The arithmetic processing means executes a predetermined instruction (for example, a “BITQ” instruction, a “SETQ” instruction, an “LDQ” instruction, etc.) that can perform address designation in the second storage means by using the extension register. A gaming machine characterized by being capable.

また、前記本発明の第2の遊技機では、前記拡張レジスタで指定可能な前記アドレスの一部が、前記アドレスを構成する上位側のアドレス値であるようにしてもよい。   In the second gaming machine of the present invention, a part of the address that can be specified by the extension register may be an upper address value constituting the address.

また、上記第2の課題を解決するために、本発明では、以下のような構成の第3の遊技機を提供する。   In order to solve the second problem, the present invention provides a third gaming machine having the following configuration.

遊技媒体の投入操作を検出する投入操作検出手段(例えば、BETスイッチ77)と、
前記投入操作検出手段による投入操作の検出された後、遊技者による開始操作を検出する開始操作検出手段(例えば、スタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、内部抽籤処理)と、
複数の表示列を含み、前記開始操作検出手段による開始操作の検出に基づいて、各表示列に設けられた図柄を変動表示する変動表示手段(例えば、3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、ストップスイッチ基板80)と、
前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、リール停止制御処理)と、
前記停止制御手段による前記表示列の停止動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段(例えば、メインROM102)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段(例えば、メインRAM103)と、を備え、
前記演算処理手段は、
前記演算処理手段による前記演算処理の実行時にデータが格納される汎用レジスタと、
前記演算処理手段による前記演算処理の実行時にデータが格納される専用レジスタと、
前記演算処理手段による前記演算処理の実行時にデータが格納され、該格納されたデータにより前記第1記憶手段又は前記第2記憶手段内のアドレスの一部を指定可能な拡張レジスタ(例えば、Qレジスタ)と、を有し、
前記演算処理手段は、
前記表示列の停止状態をチェックする処理において、
前記拡張レジスタを用いて前記第2記憶手段内のアドレス指定を行うことができる所定の読み出し命令(例えば、「LDQ」命令)を実行して、前記第2記憶手段に記憶されている所定の前記表示列の変動表示の状態を示す情報を読み出し、
次いで、前記拡張レジスタを用いて前記第2記憶手段内のアドレス指定を行うことができる所定の論理和演算命令(例えば、「ORQ」命令)を実行して、前記第2記憶手段に記憶されている他の一つの表示列の変動表示の状態を示す情報を読み出すとともに、当該情報と、前記所定の前記表示列の変動表示の状態を示す情報との論理和演算を行い、
その後、前記所定の論理和演算命令の実行を繰り返して、論理和演算の結果と、残りの各表示列の変動表示の状態を示す情報との論理和演算を繰り返し、全ての表示列に対する論理和演算が終了した際に得られる演算和演算の結果に基づいて、全ての表示列が停止状態にあるか否かを判定する
ことを特徴とする遊技機。
A loading operation detecting means (for example, a BET switch 77) for detecting a gaming medium loading operation;
A start operation detecting means (for example, a start switch 79) for detecting a start operation by the player after the input operation is detected by the input operation detecting means;
Internal winning combination determining means (for example, internal lottery processing) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Fluctuation display means (for example, three reels 3L, 3C, 3R) that includes a plurality of display rows and variably displays symbols provided in each display row based on detection of the start operation by the start operation detection means;
Stop operation detecting means (for example, stop switch board 80) for detecting stop operation by the player;
Stop control means (for example, reel stop control process) for stopping the change display of the symbol based on the determination result of the internal winning combination determining means and detection of the stop operation by the stop operation detecting means;
Arithmetic processing means (for example, the main CPU 101) for performing arithmetic processing for controlling the stop operation of the display row by the stop control means;
First storage means (for example, main ROM 102) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Second storage means (for example, main RAM 103) for storing information necessary for execution of the arithmetic processing by the arithmetic processing means,
The arithmetic processing means includes:
A general-purpose register in which data is stored when the arithmetic processing unit executes the arithmetic processing;
A dedicated register in which data is stored when the arithmetic processing unit executes the arithmetic processing;
An extension register (for example, a Q register) that stores data when the arithmetic processing means executes the arithmetic processing, and can specify a part of the address in the first storage means or the second storage means by the stored data ) And
The arithmetic processing means includes:
In the process of checking the stop state of the display column,
A predetermined read instruction (for example, an “LDQ” instruction) capable of performing addressing in the second storage means by using the extension register is executed, and the predetermined stored in the second storage means Read the information indicating the status of the variable display in the display column,
Next, a predetermined OR operation instruction (for example, an “ORQ” instruction) that can perform addressing in the second storage means is executed using the extension register, and is stored in the second storage means Reading information indicating the state of the variable display of the other one display column, and performing an OR operation on the information and information indicating the state of the variable display of the predetermined display column,
Thereafter, the execution of the predetermined logical sum operation instruction is repeated, and the logical sum operation of the result of the logical sum operation and the information indicating the change display state of each remaining display column is repeated, and the logical sum for all the display columns is performed. A game machine characterized by determining whether or not all display columns are in a stopped state based on a result of an arithmetic sum operation obtained when the operation is completed.

また、前記本発明の第3の遊技機では、前記拡張レジスタで指定可能な前記アドレスの一部が、前記アドレスを構成する上位側のアドレス値であるようにしてもよい。   In the third gaming machine of the present invention, a part of the address that can be specified by the extension register may be an upper address value constituting the address.

また、上記第2の課題を解決するために、本発明では、以下のような構成の第4の遊技機を提供する。   In order to solve the second problem, the present invention provides a fourth gaming machine having the following configuration.

遊技媒体の投入操作を検出する投入操作検出手段(例えば、BETスイッチ77)と、
前記投入操作検出手段による投入操作の検出された後、遊技者による開始操作を検出する開始操作検出手段(例えば、スタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、内部抽籤処理)と、
複数の表示列を含み、前記開始操作検出手段による開始操作の検出に基づいて、各表示列に設けられた図柄を変動表示する変動表示手段(例えば、3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、ストップスイッチ基板80)と、
前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、リール停止制御処理)と、
前記内部当籤役決定手段による前記内部当籤役の決定動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段(例えば、メインROM102)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段(例えば、メインRAM103)と、を備え、
前記演算処理手段は、
前記演算処理手段による前記演算処理の実行時にデータが格納される汎用レジスタと、
前記演算処理手段による前記演算処理の実行時にデータが格納される専用レジスタと、
前記演算処理手段による前記演算処理の実行時にデータが格納され、該格納されたデータにより前記第1記憶手段又は前記第2記憶手段内のアドレスの一部を指定可能な拡張レジスタ(例えば、Qレジスタ)と、を有し、
前記内部当籤役決定手段により決定される前記内部当籤役には、特典付与に係る内部当籤役が決定される期待値を調整するための設定値に応じて当籤確率が変化する設定別内部当籤役が設けられ、
前記演算処理手段は、
前記内部当籤役を決定する処理において、
前記拡張レジスタを用いて前記第2記憶手段内のアドレス指定を行うことができる所定の加算命令(例えば、「ADDQ」命令)を実行することにより、抽籤対象となる前記設定別内部当籤役の設定値毎の抽籤値が格納された領域の先頭アドレスに現在の設定値を加算して、現在の設定値に対応付けられた前記設定別内部当籤役の抽籤値が格納されたアドレスを指定し、当該抽籤値を取得する
ことを特徴とする遊技機。
A loading operation detecting means (for example, a BET switch 77) for detecting a gaming medium loading operation;
A start operation detecting means (for example, a start switch 79) for detecting a start operation by the player after the input operation is detected by the input operation detecting means;
Internal winning combination determining means (for example, internal lottery processing) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Fluctuation display means (for example, three reels 3L, 3C, 3R) that includes a plurality of display rows and variably displays symbols provided in each display row based on detection of the start operation by the start operation detection means;
Stop operation detecting means (for example, stop switch board 80) for detecting stop operation by the player;
Stop control means (for example, reel stop control process) for stopping the change display of the symbol based on the determination result of the internal winning combination determining means and detection of the stop operation by the stop operation detecting means;
Arithmetic processing means (for example, main CPU 101) for performing arithmetic processing for controlling the internal winning combination determining operation by the internal winning combination determining means;
First storage means (for example, main ROM 102) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Second storage means (for example, main RAM 103) for storing information necessary for execution of the arithmetic processing by the arithmetic processing means,
The arithmetic processing means includes:
A general-purpose register in which data is stored when the arithmetic processing unit executes the arithmetic processing;
A dedicated register in which data is stored when the arithmetic processing unit executes the arithmetic processing;
An extension register (for example, a Q register) that stores data when the arithmetic processing means executes the arithmetic processing, and can specify a part of the address in the first storage means or the second storage means by the stored data ) And
The internal winning combination determined by the internal winning combination determining means includes an internal winning combination for each setting whose winning probability changes in accordance with a setting value for adjusting an expected value for determining the internal winning combination related to the grant of a privilege. Is provided,
The arithmetic processing means includes:
In the process of determining the internal winning combination,
By setting a predetermined addition instruction (for example, “ADDQ” instruction) capable of performing address designation in the second storage means using the extension register, setting of the internal winning combination by setting to be a lottery target Add the current setting value to the top address of the area where the lottery value for each value is stored, and specify the address where the lottery value of the internal winning combination for each setting associated with the current setting value is stored, A gaming machine characterized by obtaining the lottery value.

また、前記本発明の第4の遊技機では、前記拡張レジスタで指定可能な前記アドレスの一部が、前記アドレスを構成する上位側のアドレス値であるようにしてもよい。   In the fourth gaming machine of the present invention, a part of the address that can be specified by the extension register may be an upper address value constituting the address.

また、上記第2の課題を解決するために、本発明では、以下のような構成の第5の遊技機を提供する。   In order to solve the second problem, the present invention provides a fifth gaming machine having the following configuration.

遊技媒体の投入操作を検出する投入操作検出手段(例えば、BETスイッチ77)と、
前記投入操作検出手段による投入操作の検出された後、遊技者による開始操作を検出する開始操作検出手段(例えば、スタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、内部抽籤処理)と、
複数の表示列を含み、前記開始操作検出手段による開始操作の検出に基づいて、各表示列に設けられた図柄を変動表示する変動表示手段(例えば、3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、ストップスイッチ基板80)と、
前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、リール停止制御処理)と、
前記停止制御手段により前記複数の表示列の変動表示が停止された場合に、前記複数の表示列に跨って設定された判定ライン上に、前記遊技媒体の払い出しに係る内部当籤役に対応する図柄の組合せが停止表示されたか否かを判定する特典付与判定手段(例えば、入賞検索処理)と、
前記特典付与判定手段による判定動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段(例えば、メインROM102)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段(例えば、メインRAM103)と、を備え、
前記演算処理手段は、
前記演算処理手段による前記演算処理の実行時にデータが格納される汎用レジスタを有し、
前記演算処理手段は、
前記遊技媒体の払い出しに係る内部当籤役に対応する図柄の組合せが前記判定ライン上に停止表示されたか否かを判定する処理において、
所定の読み出し命令(例えば、「LDIN」命令)を実行して、前記遊技媒体の払い出しに係る内部当籤役に対応する図柄の組合せが前記判定ライン上に停止表示された場合に付与され得る前記遊技媒体の払出数のデータと、該払出数のデータに対応付けられた、前記遊技媒体の払い出しに係る内部当籤役に対応する図柄の組合せの種別を示す判定データとを同時に取得する
ことを特徴とする遊技機。
A loading operation detecting means (for example, a BET switch 77) for detecting a gaming medium loading operation;
A start operation detecting means (for example, a start switch 79) for detecting a start operation by the player after the input operation is detected by the input operation detecting means;
Internal winning combination determining means (for example, internal lottery processing) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Fluctuation display means (for example, three reels 3L, 3C, 3R) that includes a plurality of display rows and variably displays symbols provided in each display row based on detection of the start operation by the start operation detection means;
Stop operation detecting means (for example, stop switch board 80) for detecting stop operation by the player;
Stop control means (for example, reel stop control process) for stopping the change display of the symbol based on the determination result of the internal winning combination determining means and detection of the stop operation by the stop operation detecting means;
When the variable display of the plurality of display columns is stopped by the stop control means, the symbol corresponding to the internal winning combination relating to the payout of the game medium on the determination line set across the plurality of display columns Bonus granting determination means (for example, winning search process) for determining whether or not the combination of is stopped and displayed,
Arithmetic processing means (for example, main CPU 101) for performing arithmetic processing for controlling the determination operation by the privilege grant determination means;
First storage means (for example, main ROM 102) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Second storage means (for example, main RAM 103) for storing information necessary for execution of the arithmetic processing by the arithmetic processing means,
The arithmetic processing means includes:
A general-purpose register in which data is stored when the arithmetic processing unit executes the arithmetic processing;
The arithmetic processing means includes:
In the process of determining whether or not the combination of symbols corresponding to the internal winning combination relating to the payout of the game medium is stopped and displayed on the determination line,
The game that can be given when a combination of symbols corresponding to an internal winning combination relating to the payout of the game medium is stopped and displayed on the determination line by executing a predetermined read command (for example, “LDIN” command) It is characterized by simultaneously obtaining data on the number of paid-out media and determination data indicating the type of symbol combination corresponding to the internal winning combination related to the payout of the game media, which is associated with the data on the paid-out amount To play.

また、前記本発明の第5の遊技機では、前記演算処理手段は、
前記遊技媒体の払い出しに係る内部当籤役に対応する図柄の組合せが前記判定ライン上に停止表示されたか否かを判定する処理において、
判定命令、処理のジャンプ先アドレスの指定命令及び処理のジャンプ動作命令を一つの命令で実行可能な所定の判定命令(例えば、「JSLAA」命令)を実行して、前記遊技媒体の払い出しに係る内部当籤役に対応する図柄の組合せが停止表示されたか否かを判定するようにしてもよい。
In the fifth gaming machine of the present invention, the arithmetic processing means is
In the process of determining whether or not the combination of symbols corresponding to the internal winning combination relating to the payout of the game medium is stopped and displayed on the determination line,
A predetermined determination instruction (for example, a “JSLAA” instruction) that can execute a determination instruction, a process jump destination address designation instruction, and a process jump operation instruction with a single instruction is executed, and an internal portion related to payout of the game medium It may be determined whether or not a combination of symbols corresponding to the winning combination is stopped and displayed.

上記構成の本発明の第2〜第5の遊技機によれば、主制御回路で管理する処理プログラムやテーブルなどの容量を削減して主制御回路のROM(第1記憶手段)の空き容量を増やし、該増えた容量分のROMの空き領域を利用して遊技性を高めることができる。   According to the second to fifth gaming machines of the present invention configured as described above, the capacity of processing programs and tables managed by the main control circuit is reduced, and the free capacity of the ROM (first storage means) of the main control circuit is reduced. It is possible to increase the playability by utilizing the ROM free area corresponding to the increased capacity.

[第6及び第7の遊技機]
従来、上述した構成の遊技機において、メイン制御部のRAMに記憶されているデータに異常が生じた場合に、RAM異常エラー状態に制御され、ゲームの進行が不能化されるとともに、設定変更モードに移行し、設定変更操作に基づいて設定値が新たに選択・設定されたときには、ゲームの進行の不能化状態を解除し、ゲームの進行が可能な状態にする遊技機が提案されている(例えば、特開2007−209810号公報参照)。
[Sixth and seventh gaming machines]
Conventionally, in the gaming machine having the above-described configuration, when an abnormality occurs in the data stored in the RAM of the main control unit, it is controlled to a RAM abnormality error state, and the progress of the game is disabled. When a setting value is newly selected and set based on a setting change operation, a gaming machine has been proposed in which the game progress disabled state is canceled and the game progress enabled state ( For example, refer to JP 2007-209810 A).

ところで、従来、上述した遊技機特有の制限として、主制御回路のプログラム容量が、規則により小容量に制限されている。さらに、近年、遊技性の複雑化により主制御回路のROMの容量が圧迫されており、主制御回路で管理する処理プログラムやテーブルなどの容量削減が求められている。   By the way, conventionally, as a restriction peculiar to the gaming machine described above, the program capacity of the main control circuit is restricted to a small capacity by a rule. Further, in recent years, the ROM capacity of the main control circuit has been squeezed due to the complexity of the game, and the capacity of processing programs and tables managed by the main control circuit is required to be reduced.

本発明は、上記第3の課題を解決するためになされたものであり、本発明の第3の目的は、主制御回路で管理する処理プログラムやテーブルなどの容量を削減して主制御回路のROMの空き容量を増やし、該増えた容量分のROMの空き領域を利用して遊技性を高めることが可能な遊技機を提供することである。   The present invention has been made to solve the above third problem, and a third object of the present invention is to reduce the capacity of processing programs and tables managed by the main control circuit to reduce the capacity of the main control circuit. It is an object of the present invention to provide a gaming machine capable of increasing the free space of a ROM and enhancing the playability by using the free space of the ROM corresponding to the increased capacity.

上記第3の課題を解決するために、本発明では、以下のような構成の第6の遊技機を提供する。   In order to solve the third problem, the present invention provides a sixth gaming machine having the following configuration.

遊技媒体の投入操作を検出する投入操作検出手段(例えば、BETスイッチ77)と、
前記投入操作検出手段による投入操作の検出された後、遊技者による開始操作を検出する開始操作検出手段(例えば、スタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、内部抽籤処理)と、
複数の表示列を含み、前記開始操作検出手段による開始操作の検出に基づいて、各表示列に設けられた図柄を変動表示する変動表示手段(例えば、3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、ストップスイッチ基板80)と、
前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、リール停止制御処理)と、
前記遊技動作に関するコマンドデータを送信するデータ送信手段(例えば、割込処理中のS904(通信データ送信処理))と、
特典付与に係る内部当籤役が決定される期待値を調整するための設定値の変更処理及び設定値の確認処理を実行可能な設定変更確認手段(例えば、設定変更確認処理)と、
前記設定変更確認手段による設定値の変更動作又は確認動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段(例えば、メインROM102)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段(例えば、メインRAM103)と、を備え、
前記演算処理手段は、
前記設定値の変更処理又は設定値の確認処理の開始時において、第1のコマンドデータを生成する開始時コマンド生成手段(例えば、設定変更確認処理中のS43)と、
前記設定値の変更処理又は設定値の確認処理の終了時において、第2のコマンドデータを生成する終了時コマンド生成手段(例えば、設定変更確認処理中のS57)と、を有し、
前記開始時コマンド生成手段により実行される前記第1のコマンドデータの生成処理と、前記終了時コマンド生成手段により実行される前記第2のコマンドデータの生成処理とは、共有化されている
ことを特徴とする遊技機。
A loading operation detecting means (for example, a BET switch 77) for detecting a gaming medium loading operation;
A start operation detecting means (for example, a start switch 79) for detecting a start operation by the player after the input operation is detected by the input operation detecting means;
Internal winning combination determining means (for example, internal lottery processing) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Fluctuation display means (for example, three reels 3L, 3C, 3R) that includes a plurality of display rows and variably displays symbols provided in each display row based on detection of the start operation by the start operation detection means;
Stop operation detecting means (for example, stop switch board 80) for detecting stop operation by the player;
Stop control means (for example, reel stop control process) for stopping the change display of the symbol based on the determination result of the internal winning combination determining means and detection of the stop operation by the stop operation detecting means;
Data transmission means for transmitting command data related to the gaming operation (for example, S904 (communication data transmission processing) during interrupt processing);
A setting change confirmation means (for example, a setting change confirmation process) capable of executing a setting value change process and a setting value confirmation process for adjusting an expected value for determining an internal winning combination related to the privilege grant;
Arithmetic processing means (for example, the main CPU 101) for performing arithmetic processing for controlling the setting value changing operation or checking operation by the setting change confirmation means;
First storage means (for example, main ROM 102) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Second storage means (for example, main RAM 103) for storing information necessary for execution of the arithmetic processing by the arithmetic processing means,
The arithmetic processing means includes:
A start command generation means for generating first command data at the start of the setting value change process or the setting value confirmation process (for example, S43 during the setting change confirmation process);
An end-time command generation means for generating second command data at the end of the setting value change process or the setting value confirmation process (for example, S57 during the setting change confirmation process);
The first command data generation process executed by the start time command generation means and the second command data generation process executed by the end command generation means are shared. A featured gaming machine.

また、前記本発明の第6の遊技機では、前記演算処理手段は、前記演算処理手段による前記演算処理の実行時にデータが格納される汎用レジスタを有し、
前記演算処理手段は、
前記第1のコマンドデータを生成する場合には、前記汎用レジスタの所定のレジスタ(例えば、Lレジスタ)に第1の値(例えば、「005H」)を設定して、前記生成処理を実行し、
前記第2のコマンドデータを生成する場合には、前記汎用レジスタの所定のレジスタに第2の値(例えば、「004H」)を設定して、前記生成処理を実行するようにしてもよい。
In the sixth gaming machine of the present invention, the arithmetic processing means has a general-purpose register in which data is stored when the arithmetic processing is executed by the arithmetic processing means,
The arithmetic processing means includes:
When generating the first command data, a first value (for example, “005H”) is set in a predetermined register (for example, the L register) of the general-purpose register, and the generation process is executed.
When generating the second command data, a second value (for example, “004H”) may be set in a predetermined register of the general-purpose register, and the generation process may be executed.

また、上記第3の課題を解決するために、本発明では、以下のような構成の第7の遊技機を提供する。   In order to solve the third problem, the present invention provides a seventh gaming machine having the following configuration.

遊技媒体の投入操作を検出する投入操作検出手段(例えば、BETスイッチ77)と、
前記投入操作検出手段による投入操作の検出された後、遊技者による開始操作を検出する開始操作検出手段(例えば、スタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、内部抽籤処理)と、
複数の表示列を含み、前記開始操作検出手段による開始操作の検出に基づいて、各表示列に設けられた図柄を変動表示する変動表示手段(例えば、3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、ストップスイッチ基板80)と、
前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、リール停止制御処理)と、
前記遊技動作に関するコマンドデータを送信するデータ送信手段(例えば、割込処理中のS904(通信データ送信処理))と、
前記コマンドデータを作成する通信データ生成手段(例えば、設定変更コマンド生成格納処理及び通信データ格納処理)と、
特典付与に係る内部当籤役が決定される期待値を調整するための設定値の変更処理及び設定値の確認処理を実行可能な設定変更確認手段(例えば、設定変更確認処理)と、
前記通信データ生成手段によるコマンドデータの生成動作、及び、前記設定変更確認手段による設定値の変更動作又は確認動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段(例えば、メインROM102)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段(例えば、メインRAM103)と、を備え、
前記演算処理手段は、
前記設定値の変更処理又は設定値の確認処理の開始時において、開始時コマンドデータを生成する開始時コマンド生成手段(例えば、設定変更確認処理中のS43)と、
前記設定値の変更処理又は設定値の確認処理の終了時において、終了時コマンドデータを生成する終了時コマンド生成手段(例えば、設定変更確認処理中のS57)と、を有し、
前記開始時コマンド生成手段により実行される前記開始時コマンドデータの生成処理と、前記終了時コマンド生成手段により実行される前記終了時コマンドデータの生成処理とは、共有化されており、
前記演算処理手段は、前記演算処理手段による前記演算処理の実行時に複数種のデータがそれぞれ格納される複数の汎用レジスタを有し、
前記演算処理手段は、
前記コマンドデータの生成処理において、
前記コマンドデータを構成する複数種の通信パラメータのうち、使用される通信パラメータを、前記複数の汎用レジスタのうちの対応する汎用レジスタにセットし、
前記汎用レジスタにセットされた使用される通信パラメータを、前記第2記憶手段内の所定の格納領域(例えば、通信データ一時格納領域)に格納し、
前記複数種の通信パラメータのうち、使用されない通信パラメータがある場合には、前記コマンドデータの生成時に当該未使用の通信パラメータに対応付けられた汎用レジスタに格納されているデータを通信パラメータとして前記所定の格納領域に格納し、
通信パラメータに対応付けられた前記汎用レジスタに格納されたデータに基づいて、前記コマンドデータのサム値を生成する
ことを特徴とする遊技機。
A loading operation detecting means (for example, a BET switch 77) for detecting a gaming medium loading operation;
A start operation detecting means (for example, a start switch 79) for detecting a start operation by the player after the input operation is detected by the input operation detecting means;
Internal winning combination determining means (for example, internal lottery processing) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Fluctuation display means (for example, three reels 3L, 3C, 3R) that includes a plurality of display rows and variably displays symbols provided in each display row based on detection of the start operation by the start operation detection means;
Stop operation detecting means (for example, stop switch board 80) for detecting stop operation by the player;
Stop control means (for example, reel stop control process) for stopping the change display of the symbol based on the determination result of the internal winning combination determining means and detection of the stop operation by the stop operation detecting means;
Data transmission means for transmitting command data related to the gaming operation (for example, S904 (communication data transmission processing) during interrupt processing);
Communication data generation means for creating the command data (for example, setting change command generation storage processing and communication data storage processing);
A setting change confirmation means (for example, a setting change confirmation process) capable of executing a setting value change process and a setting value confirmation process for adjusting an expected value for determining an internal winning combination related to the privilege grant;
Arithmetic processing means (for example, the main CPU 101) that performs arithmetic processing for controlling command data generation operation by the communication data generation means and setting value change operation or confirmation operation by the setting change confirmation means;
First storage means (for example, main ROM 102) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Second storage means (for example, main RAM 103) for storing information necessary for execution of the arithmetic processing by the arithmetic processing means,
The arithmetic processing means includes:
At the start of the setting value change process or the setting value confirmation process, start command generation means for generating start command data (for example, S43 during the setting change confirmation process);
End-time command generation means (for example, S57 during the setting change confirmation process) that generates end-time command data at the end of the setting value change process or the setting value confirmation process;
The start command data generation process executed by the start command generation means and the end command data generation process executed by the end command generation means are shared,
The arithmetic processing means has a plurality of general-purpose registers in which a plurality of types of data are respectively stored when the arithmetic processing is executed by the arithmetic processing means.
The arithmetic processing means includes:
In the command data generation process,
Among a plurality of types of communication parameters constituting the command data, a communication parameter to be used is set in a corresponding general-purpose register among the plurality of general-purpose registers,
Storing the communication parameters used in the general-purpose register in a predetermined storage area (for example, a communication data temporary storage area) in the second storage unit;
If there is a communication parameter that is not used among the plurality of types of communication parameters, the data stored in the general-purpose register associated with the unused communication parameter when the command data is generated is used as the communication parameter. Stored in the storage area of
A gaming machine, wherein a sum value of the command data is generated based on data stored in the general-purpose register associated with a communication parameter.

また、前記本発明の第7の遊技機において、前記コマンドデータの生成処理では、前記汎用レジスタのアキュームレータに格納された値に、通信パラメータに対応付けられた前記汎用レジスタに格納された値を加算することにより、前記コマンドデータのサム値を生成し、該生成したサム値を前記所定の格納領域に格納するようにしてもよい。   In the seventh gaming machine of the present invention, in the command data generation process, the value stored in the general-purpose register associated with the communication parameter is added to the value stored in the accumulator of the general-purpose register. By doing so, a sum value of the command data may be generated, and the generated sum value may be stored in the predetermined storage area.

上記構成の本発明の第6及び第7の遊技機によれば、主制御回路で管理する処理プログラムやテーブルなどの容量を削減して主制御回路のROMの空き容量を増やし、該増えた容量分のROMの空き領域を利用して遊技性を高めることができる。   According to the sixth and seventh gaming machines of the present invention configured as described above, the capacity of the processing program and table managed by the main control circuit is reduced to increase the ROM capacity of the main control circuit, and the increased capacity It is possible to improve the playability by using the free space of the ROM.

[第8及び第9の遊技機]
従来、上述した構成の遊技機において、遊技制御基板(主制御回路)から演出制御基板(副制御回路)にコマンドを送信する遊技機が知られている(例えば、特開2002−360766号公報参照)。
[Eighth and ninth gaming machines]
Conventionally, in the gaming machine having the above-described configuration, a gaming machine that transmits a command from a game control board (main control circuit) to an effect control board (sub control circuit) is known (see, for example, JP-A-2002-360766). ).

ところで、従来、上述した遊技機特有の制限として、主制御回路のプログラム容量が、規則により小容量に制限されている。さらに、近年、遊技性の複雑化により主制御回路のROMの容量が圧迫されており、主制御回路で管理する処理プログラムやテーブルなどの容量削減が求められている。   By the way, conventionally, as a restriction peculiar to the gaming machine described above, the program capacity of the main control circuit is restricted to a small capacity by a rule. Further, in recent years, the ROM capacity of the main control circuit has been squeezed due to the complexity of the game, and the capacity of processing programs and tables managed by the main control circuit is required to be reduced.

本発明は、上記第4の課題を解決するためになされたものであり、本発明の第4の目的は、主制御回路で管理する処理プログラムやテーブルなどの容量を削減して主制御回路のROMの空き容量を増やし、該増えた容量分のROMの空き領域を利用して遊技性を高めることが可能な遊技機を提供することである。   The present invention has been made to solve the above fourth problem, and a fourth object of the present invention is to reduce the capacity of processing programs and tables managed by the main control circuit to reduce the capacity of the main control circuit. It is an object of the present invention to provide a gaming machine capable of increasing the free space of a ROM and enhancing the playability by using the free space of the ROM corresponding to the increased capacity.

上記第4の課題を解決するために、本発明では、以下のような構成の第8の遊技機を提供する。   In order to solve the fourth problem, the present invention provides an eighth gaming machine having the following configuration.

遊技動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段(例えば、メインROM102)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段(例えば、メインRAM103)と、
遊技動作に関する通信データを送信するデータ送信手段(例えば、割込処理中のS904(通信データ送信処理))と、
前記通信データを作成して、該生成した通信データを前記第2記憶手段内の所定のアドレス範囲に設けられた通信データ格納領域に格納する通信データ生成格納手段(例えば、通信データ格納処理及び通信データポインタ更新処理)と、を備え、
前記通信データ生成格納手段は、
前記所定のアドレス範囲の先頭アドレスの格納領域から最後尾アドレスの格納領域に向かって順次、前記通信データを前記通信データ格納領域に格納する際に、更新命令、上限判定命令及び判断分岐命令を一つの命令で実行可能な所定の更新命令(例えば、「ICPLD」命令)を実行することにより、前記通信データ格納領域内のアドレス指定に関するパラメータである通信データポインタの現在の値と、前記最後尾アドレスに対応する前記通信データポインタの上限値とを比較するとともに、現在の前記通信データポインタが前記上限値未満であれば、前記通信データポインタを加算更新し、現在の前記通信データポインタが前記上限値以上であれば、前記通信データポインタを前記先頭アドレスに対応する前記通信データポインタの下限値に変更する
ことを特徴とする遊技機。
Arithmetic processing means (for example, the main CPU 101) for performing arithmetic processing for controlling game operations;
First storage means (for example, main ROM 102) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Second storage means (for example, main RAM 103) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Data transmission means for transmitting communication data relating to gaming operations (for example, S904 (communication data transmission processing) during interrupt processing);
Communication data generation and storage means (for example, communication data storage processing and communication) for creating the communication data and storing the generated communication data in a communication data storage area provided in a predetermined address range in the second storage means Data pointer update processing), and
The communication data generation storage means
When the communication data is sequentially stored in the communication data storage area from the storage area of the start address of the predetermined address range to the storage area of the last address, an update instruction, an upper limit determination instruction, and a determination branch instruction are combined. By executing a predetermined update instruction (for example, “ICPLD” instruction) that can be executed by one instruction, the current value of the communication data pointer, which is a parameter for addressing in the communication data storage area, and the last address And the communication data pointer is added and updated if the current communication data pointer is less than the upper limit, and the current communication data pointer is updated to the upper limit value. If it is above, the communication data pointer is below the communication data pointer corresponding to the head address. Gaming machine and changing the value.

また、前記本発明の第8の遊技機では、前記通信データ生成格納手段は、前記通信データポインタを前記先頭アドレスに対応する前記通信データポインタの下限値に変更した場合に、前記通信データ格納領域に格納された前記通信データを無効にするようにしてもよい。   In the eighth gaming machine of the present invention, the communication data generation and storage means may change the communication data storage area when the communication data pointer is changed to a lower limit value of the communication data pointer corresponding to the head address. The communication data stored in the network may be invalidated.

また、上記第4の課題を解決するために、本発明では、以下のような構成の第9の遊技機を提供する。   In order to solve the fourth problem, the present invention provides a ninth gaming machine having the following configuration.

遊技動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段(例えば、メインROM102)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段(例えば、メインRAM103)と、を備え、
前記演算処理手段は、
遊技動作の進行に関連する所定のデータの値の計数処理(例えば、メダル払出枚数チェック処理)において、
前記所定のデータの値を更新する際に、更新命令、下限判定命令及び判断分岐命令を一つの命令で実行可能な所定の更新命令(例えば、「DCPLD」命令)を実行することにより、現在の前記所定のデータの値と前記所定のデータの値の下限値とを比較するとともに、現在の前記所定のデータの値が前記所定のデータの値の下限値より大きければ、前記所定のデータの値を減算更新し、現在の前記所定のデータの値が前記所定のデータの値の下限値以下であれば、前記所定のデータの値を前記下限値に保持する
ことを特徴とする遊技機。
Arithmetic processing means (for example, the main CPU 101) for performing arithmetic processing for controlling game operations;
First storage means (for example, main ROM 102) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Second storage means (for example, main RAM 103) for storing information necessary for execution of the arithmetic processing by the arithmetic processing means,
The arithmetic processing means includes:
In a counting process (for example, a medal payout number check process) of a predetermined data value related to the progress of a game operation,
When updating the value of the predetermined data, by executing a predetermined update instruction (for example, “DCPLD” instruction) that can execute the update instruction, the lower limit determination instruction, and the determination branch instruction with one instruction, The predetermined data value is compared with the lower limit value of the predetermined data value, and if the current predetermined data value is greater than the lower limit value of the predetermined data value, the predetermined data value The game machine is characterized in that if the current value of the predetermined data is equal to or lower than the lower limit value of the predetermined data value, the predetermined data value is held at the lower limit value.

また、前記本発明の第9の遊技機では、前記所定のデータが、前記遊技媒体の払出数であるようにしてもよい。   In the ninth gaming machine of the present invention, the predetermined data may be the number of payouts of the game medium.

上記構成の本発明の第8及び第9の遊技機によれば、主制御回路で管理する処理プログラムやテーブルなどの容量を削減して主制御回路のROM(第1記憶手段)の空き容量を増やし、該増えた容量分のROMの空き領域を利用して遊技性を高めることができる。   According to the eighth and ninth gaming machines of the present invention configured as described above, the capacity of processing programs and tables managed by the main control circuit is reduced, and the free capacity of the ROM (first storage means) of the main control circuit is reduced. It is possible to increase the playability by utilizing the ROM free area corresponding to the increased capacity.

[第10の遊技機]
従来、上述した構成の遊技機において、ソフトウエアによるタイマー減算処理で制御される遊技機が知られている(例えば、特開2004−041261号公報参照)。
[Tenth gaming machine]
Conventionally, in the gaming machine having the above-described configuration, a gaming machine controlled by software timer subtraction processing is known (for example, see Japanese Patent Application Laid-Open No. 2004-041261).

ところで、従来、上述した遊技機特有の制限として、主制御回路のプログラム容量が、規則により小容量に制限されている。さらに、近年、遊技性の複雑化により主制御回路のROMの容量が圧迫されており、主制御回路で管理する処理プログラムやテーブルなどの容量削減が求められている。   By the way, conventionally, as a restriction peculiar to the gaming machine described above, the program capacity of the main control circuit is restricted to a small capacity by a rule. Further, in recent years, the ROM capacity of the main control circuit has been squeezed due to the complexity of the game, and the capacity of processing programs and tables managed by the main control circuit is required to be reduced.

本発明は、上記第5の課題を解決するためになされたものであり、本発明の第5の目的は、主制御回路で管理する処理プログラムやテーブルなどの容量を削減して主制御回路のROMの空き容量を増やし、該増えた容量分のROMの空き領域を利用して遊技性を高めることが可能な遊技機を提供することである。   The present invention has been made to solve the fifth problem, and a fifth object of the present invention is to reduce the capacity of processing programs and tables managed by the main control circuit to reduce the capacity of the main control circuit. It is an object of the present invention to provide a gaming machine capable of increasing the free space of a ROM and enhancing the playability by using the free space of the ROM corresponding to the increased capacity.

上記第5の課題を解決するために、本発明では、以下のような構成の第10の遊技機を提供する。   In order to solve the fifth problem, the present invention provides a tenth gaming machine having the following configuration.

遊技動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段(例えば、メインROM102)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段(例えば、メインRAM103)と、を備え、
前記演算処理手段は、
ソフトタイマーのタイマー数の計数処理(例えば、タイマー更新処理)において、
更新命令、下限判定命令及び判断分岐命令を一つの命令で実行可能な所定の更新命令(例えば、「DCPWLD」命令)を実行することにより、現在の前記ソフトタイマーのタイマー数と前記タイマー数の下限値とを比較するとともに、現在の前記ソフトタイマーのタイマー数が前記下限値より大きければ、前記ソフトタイマーのタイマー数を減算更新し、現在の前記ソフトタイマーのタイマー数が前記下限値以下であれば、前記ソフトタイマーのタイマー数を前記下限値に保持する
ことを特徴とする遊技機。
Arithmetic processing means (for example, the main CPU 101) for performing arithmetic processing for controlling game operations;
First storage means (for example, main ROM 102) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Second storage means (for example, main RAM 103) for storing information necessary for execution of the arithmetic processing by the arithmetic processing means,
The arithmetic processing means includes:
In the count process (for example, timer update process) of the number of soft timers,
By executing a predetermined update instruction (for example, “DCPWLD” instruction) that can execute the update instruction, the lower limit determination instruction, and the determination branch instruction with one instruction, the current timer number of the soft timer and the lower limit of the timer number When the current timer number of the soft timer is larger than the lower limit value, the soft timer timer number is subtracted and updated, and if the current soft timer timer number is less than or equal to the lower limit value, The gaming machine is characterized in that the number of timers of the soft timer is held at the lower limit value.

前記本発明の第10の遊技機では、前記ソフトタイマーが、2バイトのソフトタイマーであるようにしてもよい。   In the tenth gaming machine of the present invention, the soft timer may be a 2-byte soft timer.

また、前記本発明の第10の遊技機では、前記演算処理手段は、一定の周期で処理を行う定周期処理手段(例えば、1.1172msec周期で繰り返し実行される割込処理)を有し、
前記ソフトタイマーによる前記タイマー数の計数処理は、前記定周期処理手段により実され、
前記定周期処理手段が処理を行う周期と前記タイマー数とに基づいて、前記ソフトタイマーの経過時間が決定されるようにしてもよい。
Further, in the tenth gaming machine of the present invention, the arithmetic processing means has a fixed-cycle processing means (for example, an interrupt process repeatedly executed at a cycle of 1.1172 msec) that performs processing at a constant cycle,
The counting process of the number of timers by the soft timer is realized by the periodic processing means,
The elapsed time of the soft timer may be determined on the basis of the cycle in which the fixed cycle processing means performs processing and the number of timers.

さらに、前記本発明の第10の遊技機では、前記定周期処理手段による処理は、前記演算処理手段に内蔵されたタイマー機能(例えば、タイマー回路113)が発生する割込信号に基づいて実行されるようにしてもよい。   Further, in the tenth gaming machine of the present invention, the processing by the fixed cycle processing means is executed based on an interrupt signal generated by a timer function (for example, timer circuit 113) built in the arithmetic processing means. You may make it do.

上記構成の本発明の第10の遊技機によれば、主制御回路で管理する処理プログラムやテーブルなどの容量を削減して主制御回路のROM(第1記憶手段)の空き容量を増やし、該増えた容量分のROMの空き領域を利用して遊技性を高めることが可能な遊技機を提供することができる。   According to the tenth gaming machine of the present invention configured as described above, the capacity of the processing program and table managed by the main control circuit is reduced to increase the free capacity of the ROM (first storage means) of the main control circuit, It is possible to provide a gaming machine capable of enhancing the gameability by using the ROM free space for the increased capacity.

[第11及び第12の遊技機]
従来、上述した構成の遊技機において、主制御回路の制御により内部抽籤結果を7セグメントLEDで表示する遊技機が知られている(例えば、特開2008−237337号公報参照)。
[Eleventh and twelfth gaming machines]
Conventionally, in the gaming machine having the above-described configuration, there is known a gaming machine that displays an internal lottery result with a 7-segment LED under the control of a main control circuit (see, for example, JP 2008-237337 A).

ところで、従来、上述した遊技機特有の制限として、主制御回路のプログラム容量が、規則により小容量に制限されている。さらに、近年、遊技性の複雑化により主制御回路のROMの容量が圧迫されており、主制御回路で管理する処理プログラムやテーブルなどの容量削減が求められている。   By the way, conventionally, as a restriction peculiar to the gaming machine described above, the program capacity of the main control circuit is restricted to a small capacity by a rule. Further, in recent years, the ROM capacity of the main control circuit has been squeezed due to the complexity of the game, and the capacity of processing programs and tables managed by the main control circuit is required to be reduced.

本発明は、上記第6の課題を解決するためになされたものであり、本発明の第6の目的は、主制御回路で管理する処理プログラムやテーブルなどの容量を削減して主制御回路のROMの空き容量を増やし、該増えた容量分のROMの空き領域を利用して遊技性を高めることが可能な遊技機を提供することである。   The present invention has been made to solve the sixth problem, and a sixth object of the present invention is to reduce the capacity of a processing program or a table managed by the main control circuit to reduce the capacity of the main control circuit. It is an object of the present invention to provide a gaming machine capable of increasing the free space of a ROM and enhancing the playability by using the free space of the ROM corresponding to the increased capacity.

上記第6の課題を解決するために、本発明では、以下のような構成の第11の遊技機を提供する。   In order to solve the sixth problem, the present invention provides an eleventh gaming machine having the following configuration.

遊技動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101)と、
遊技に関する特定の情報を報知する複数の7セグLEDと、
前記複数の7セグLEDを駆動する7セグLED駆動手段(例えば、7セグLED駆動処理)と、
前記7セグLED駆動手段による前記複数の7セグLEDの駆動動作の制御を行うLED駆動制御手段と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段(例えば、メインROM102)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段(例えば、メインRAM103)と、を備え、
前記LED駆動制御手段は、
前記複数の7セグLEDに対してダイナミック駆動制御を行い、所定の読み出し命令(例えば、「LDW」命令)を実行して、前記複数の7セグLEDに対してコモン選択データ及びカソードデータを同時に出力する
ことを特徴とする遊技機。
Arithmetic processing means (for example, the main CPU 101) for performing arithmetic processing for controlling game operations;
A plurality of 7-segment LEDs for notifying specific information about the game;
7-segment LED driving means for driving the plurality of 7-segment LEDs (for example, 7-segment LED drive processing);
LED drive control means for controlling the drive operation of the plurality of 7-segment LEDs by the 7-segment LED drive means;
First storage means (for example, main ROM 102) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Second storage means (for example, main RAM 103) for storing information necessary for execution of the arithmetic processing by the arithmetic processing means,
The LED drive control means includes
Dynamic drive control is performed on the plurality of 7-segment LEDs, a predetermined read command (eg, “LDW” command) is executed, and common selection data and cathode data are simultaneously output to the plurality of 7-segment LEDs. A gaming machine characterized by that.

また、前記本発明の第11の遊技機では、前記演算処理手段は、一定の周期で処理を行う定周期処理手段(例えば、1.1172msec周期で繰り返し実行される割込処理)を有し、
前記定周期処理手段は、前記定周期処理手段による処理の実行回数をカウントし、
前記カウントされた値が偶数である場合に、前記LED駆動制御手段による制御処理が実行されるようにしてもよい。
Further, in the eleventh gaming machine of the present invention, the arithmetic processing means has a fixed cycle processing means (for example, an interrupt process repeatedly executed at a cycle of 1.1172 msec) that performs processing at a constant cycle,
The periodic processing means counts the number of executions of processing by the periodic processing means,
When the counted value is an even number, the control process by the LED drive control means may be executed.

また、上記第6の課題を解決するために、本発明では、以下のような構成の第12の遊技機を提供する。   In order to solve the sixth problem, the present invention provides a twelfth gaming machine having the following configuration.

遊技媒体の投入操作を検出する投入操作検出手段(例えば、BETスイッチ77)と、
前記投入操作検出手段による投入操作の検出された後、遊技者による開始操作を検出する開始操作検出手段(例えば、スタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、内部抽籤処理)と、
複数の表示列を含み、前記開始操作検出手段による開始操作の検出に基づいて、各表示列に設けられた図柄を変動表示する変動表示手段(例えば、3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、ストップスイッチ基板80)と、
前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、リール停止制御処理)と、
前記複数の表示列の変動表示の停止操作に関する情報を報知する複数の7セグLEDを含む指示表示器(例えば、指示モニタ)と、
前記複数の7セグLEDを駆動する7セグLED駆動手段(例えば、7セグLED駆動処理)と、
前記7セグLED駆動手段による前記複数の7セグLEDの駆動動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段(例えば、メインROM102)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段(例えば、メインRAM103)と、を備え、
前記演算処理手段は、
前記複数の7セグLEDに対してダイナミック駆動制御を行い、所定の読み出し命令(例えば、「LDW」命令)を実行して、前記複数の7セグLEDに対してコモン選択データ及びカソードデータを同時に出力する
ことを特徴とする遊技機。
A loading operation detecting means (for example, a BET switch 77) for detecting a gaming medium loading operation;
A start operation detecting means (for example, a start switch 79) for detecting a start operation by the player after the input operation is detected by the input operation detecting means;
Internal winning combination determining means (for example, internal lottery processing) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Fluctuation display means (for example, three reels 3L, 3C, 3R) that includes a plurality of display rows and variably displays symbols provided in each display row based on detection of the start operation by the start operation detection means;
Stop operation detecting means (for example, stop switch board 80) for detecting stop operation by the player;
Stop control means (for example, reel stop control process) for stopping the change display of the symbol based on the determination result of the internal winning combination determining means and detection of the stop operation by the stop operation detecting means;
An indication display (for example, an indication monitor) including a plurality of 7-segment LEDs for informing information related to a stop operation of the variable display of the plurality of display rows;
7-segment LED driving means for driving the plurality of 7-segment LEDs (for example, 7-segment LED drive processing);
Arithmetic processing means (for example, main CPU 101) for performing arithmetic processing for controlling the driving operation of the plurality of 7-segment LEDs by the 7-segment LED driving means;
First storage means (for example, main ROM 102) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Second storage means (for example, main RAM 103) for storing information necessary for execution of the arithmetic processing by the arithmetic processing means,
The arithmetic processing means includes:
Dynamic drive control is performed on the plurality of 7-segment LEDs, a predetermined read command (eg, “LDW” command) is executed, and common selection data and cathode data are simultaneously output to the plurality of 7-segment LEDs. A gaming machine characterized by that.

また、前記本発明の第12の遊技機では、前記演算処理手段は、
前記演算処理手段による前記演算処理の実行時にデータが格納される汎用レジスタと、
前記演算処理手段による前記演算処理の実行時にデータが格納され、該格納されたデータにより前記第2記憶手段内のアドレスの一部を指定可能な拡張レジスタ(例えば、Qレジスタ)と、有し、
前記演算処理手段は、前記拡張レジスタを用いて前記第2記憶手段内のアドレス指定を行うことができる所定の読み出し命令(例えば、「LDQ」命令)を実行することにより、前記第2記憶手段内に配置され且つ前記複数の表示列の変動表示の停止操作に関する情報を格納する停止操作指示情報格納領域(例えば、ナビデータ格納領域)のアドレスを指定するとともに、前記複数の表示列の変動表示の停止操作に関する情報を前記停止操作指示情報格納領域に格納するようにしてもよい。
In the twelfth gaming machine of the present invention, the arithmetic processing means is
A general-purpose register in which data is stored when the arithmetic processing unit executes the arithmetic processing;
An extension register (for example, a Q register) that stores data when the arithmetic processing unit executes the arithmetic processing, and that can specify a part of the address in the second storage unit by the stored data;
The arithmetic processing means executes a predetermined read instruction (for example, “LDQ” instruction) that can perform address designation in the second storage means by using the extension register, thereby causing the second storage means to And an address of a stop operation instruction information storage area (for example, a navigation data storage area) that stores information related to the stop operation of the variable display of the plurality of display columns, and a variable display of the plurality of display columns Information regarding the stop operation may be stored in the stop operation instruction information storage area.

上記構成の本発明の第11及び第12の遊技機によれば、主制御回路で管理する処理プログラムやテーブルなどの容量を削減して主制御回路のROM(第1記憶手段)の空き容量を増やし、該増えた容量分のROMの空き領域を利用して遊技性を高めることができる。   According to the eleventh and twelfth gaming machines of the present invention configured as described above, the capacity of processing programs and tables managed by the main control circuit is reduced, and the free capacity of the ROM (first storage means) of the main control circuit is reduced. It is possible to increase the playability by utilizing the ROM free area corresponding to the increased capacity.

[第13の遊技機]
従来、上述した構成の遊技機において、遊技制御基板(主制御基板)が、リールユニットを制御する遊技機が知られている(例えば、特開2012−034914号公報参照)。
[13th game machine]
Conventionally, in the gaming machine having the above-described configuration, a gaming machine in which a gaming control board (main control board) controls a reel unit is known (see, for example, JP 2012-034914 A).

ところで、リール(回胴)の回転制御において、リールの回転動作の安定感の欠如は、遊技者(特に熟練者)にとって不快感を与えることとなり、不快感から遊技の興趣が削がれる可能性がある。この場合、遊技店の不利益となるとともに、遊技機自体の販売にも影響を及ぼす恐れがある。   By the way, in the rotation control of the reel (rotor), the lack of a sense of stability of the rotation operation of the reel may cause discomfort for the player (especially an expert), and the interest of the game may be cut off from the discomfort. There is. In this case, it is disadvantageous for the game store and may affect the sales of the game machine itself.

本発明は、上記第7の課題を解決するためになされたものであり、本発明の第7の目的は、リールの回転動作の安定感の欠如を抑制し、遊技者に不快感を与えないようにすることが可能な遊技機を提供することである。   The present invention has been made to solve the seventh problem described above, and a seventh object of the present invention is to suppress the lack of a sense of stability of the rotation operation of the reel and to prevent the player from feeling uncomfortable. It is providing the game machine which can be made to do.

上記第7の課題を解決するために、本発明では、以下のような構成の第13の遊技機を提供する。   In order to solve the seventh problem, the present invention provides a thirteenth gaming machine having the following configuration.

遊技媒体の投入操作を検出する投入操作検出手段(例えば、BETスイッチ77)と、
前記投入操作検出手段による投入操作の検出された後、遊技者による開始操作を検出する開始操作検出手段(例えば、スタートスイッチ79)と、
複数の表示列を含み、前記開始操作検出手段による開始操作の検出に基づいて、各表示列に設けられた図柄を変動表示する変動表示手段(例えば、3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、ストップスイッチ基板80)と、
遊技動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段(例えば、メインROM102)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段(例えば、メインRAM103)と、
前記第2記憶手段の所定の領域を初期化するための設定スイッチ(例えば、設定用鍵型スイッチ54)と、を備え、
前記演算処理手段は、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、内部抽籤処理)と、
前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、リール停止制御処理)と、
電源復帰時に電断発生時の入力ポートの入力状態及び出力ポートの出力状態をセットするとともに、電断発生時に前記表示列が変動中であった場合には、前記第2記憶手段に格納された電断発生時の前記表示列の変動制御管理情報(例えば、リール制御管理情報)をクリアするとともに、前記表示列の変動制御管理情報に前記表示列の変動開始を指示する情報をセットする遊技復帰手段(例えば、遊技復帰処理)と、を有する
ことを特徴とする遊技機。
A loading operation detecting means (for example, a BET switch 77) for detecting a gaming medium loading operation;
A start operation detecting means (for example, a start switch 79) for detecting a start operation by the player after the input operation is detected by the input operation detecting means;
Fluctuation display means (for example, three reels 3L, 3C, 3R) that includes a plurality of display rows and variably displays symbols provided in each display row based on detection of the start operation by the start operation detection means;
Stop operation detecting means (for example, stop switch board 80) for detecting stop operation by the player;
Arithmetic processing means (for example, the main CPU 101) for performing arithmetic processing for controlling game operations;
First storage means (for example, main ROM 102) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Second storage means (for example, main RAM 103) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
A setting switch (for example, a setting key type switch 54) for initializing a predetermined area of the second storage means,
The arithmetic processing means includes:
Internal winning combination determining means (for example, internal lottery processing) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Stop control means (for example, reel stop control process) for stopping the change display of the symbol based on the determination result of the internal winning combination determining means and detection of the stop operation by the stop operation detecting means;
The input state of the input port and the output state of the output port at the time of power failure at the time of power recovery are set, and if the display row is changing at the time of power failure, it is stored in the second storage means The game return that clears the variation control management information (for example, reel control management information) of the display row at the time of occurrence of power interruption, and sets information instructing the start of variation of the display row to the variation control management information of the display row And a means (for example, a game return process).

また、前記本発明の第13の遊技機では、前記演算処理手段は、
前記設定スイッチがオフ状態である場合には、前記遊技復帰手段による処理を実行し、
前記設定スイッチがオン状態である場合には、前記遊技復帰手段による処理を実行することなく、前記第2記憶手段の所定の領域を初期化するようにしてもよい。
In the thirteenth gaming machine of the present invention, the arithmetic processing means is
When the setting switch is in the off state, the processing by the game return means is executed,
When the setting switch is in the ON state, a predetermined area of the second storage unit may be initialized without executing the process by the game return unit.

上記構成の本発明の第13の遊技機によれば、リールの回転動作(表示列の変動表示動作)の安定感の欠如を抑制し、遊技者に不快感を与えないようにすることができる。   According to the thirteenth gaming machine of the present invention having the above-described configuration, it is possible to suppress the lack of stability of the reel rotation operation (display row variation display operation) and to prevent the player from feeling uncomfortable. .

[第14の遊技機]
従来、上述した構成の遊技機において、設定変更スイッチを操作することにより、設定値(1〜6)を表示可能な遊技機が知られている(例えば、特開2008−245704号公報及び特開2013−042870号公報参照)。
[14th game machine]
2. Description of the Related Art Conventionally, in gaming machines having the above-described configuration, gaming machines that can display setting values (1 to 6) by operating a setting change switch are known (for example, Japanese Patent Application Laid-Open No. 2008-245704 and Japanese Patent Application Laid-Open No. 2008-245704). 2013-042870).

ところで、従来、例えばボーナス遊技中、ART遊技中等の、遊技者に有利な遊技状態で遊技が行われている最中では、設定値の確認が行えない遊技機が主流である。このような遊技機では、「ゴト」と呼ばれる不正行為直後にボーナス遊技やART遊技が開始された場合、その不正行為を確認することができず、遊技店に不利益を与えてしまう可能性がある。   By the way, conventionally, while a game is being played in a game state advantageous to the player, such as during a bonus game or an ART game, a gaming machine in which the set value cannot be confirmed is mainly used. In such a gaming machine, if a bonus game or an ART game is started immediately after an illegal act called “Goto”, the illegal act cannot be confirmed, which may cause a disadvantage to the game store. is there.

本発明は、上記第8の課題を解決するためになされたものであり、本発明の第8の目的は、遊技者に有利な遊技状態で遊技が行われている最中であっても、設定値等の情報を確認することができ、ゴト等の不正行為を抑止することが可能な遊技機を提供することである。   The present invention has been made to solve the above eighth problem, and the eighth object of the present invention is to provide a game state that is advantageous to the player even during the game. It is an object of the present invention to provide a gaming machine capable of confirming information such as a set value and suppressing illegal acts such as goto.

上記第8の課題を解決するために、本発明では、以下のような構成の第14の遊技機を提供する。   In order to solve the eighth problem, the present invention provides a fourteenth gaming machine having the following configuration.

遊技機本体内部の所定の位置に配置された設定スイッチと、
遊技動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段(例えば、メインROM102)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段(例えば、メインRAM103)と、
遊技媒体の投入操作を検出する投入操作検出手段(例えば、BETスイッチ77)と、
前記投入操作検出手段による投入操作の検出された後、遊技者による開始操作を検出する開始操作検出手段(例えば、スタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、内部抽籤処理)と、
前記内部当籤役決定手段により決定された内部当籤役に基づいて、遊技者にとって有利な遊技状態を実行する有利遊技手段(例えば、後述のボーナスゲーム)と、
前記設定スイッチの操作に応じて、内部当籤役が決定される確率に係る設定値を変更又は確認可能な設定変更確認手段(例えば、メダル受付・スタートチェック処理中のS233)と、
複数の表示列を含み、前記開始操作検出手段による開始操作の検出に基づいて、各表示列に設けられた図柄を変動表示する変動表示手段(例えば、3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、ストップスイッチ基板80)と、
前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、リール停止制御処理)と、
遊技が開始可能であるか否かを判定する遊技開始判定手段(例えば、メダル受付・スタートチェック処理)と、を備え、
前記設定変更確認手段は、電源投入時に前記設定スイッチの操作に応じて、内部当籤役が決定される確率に係る設定値を変更可能であり、
前記遊技開始判定手段により遊技が開始可能であると判定され且つ前記設定スイッチを操作された場合には、遊技状態に関係なく、内部当籤役が決定される確率に係る設定値を前記設定変更確認手段による処理により確認可能にする
ことを特徴とする遊技機。
A setting switch arranged at a predetermined position inside the gaming machine body;
Arithmetic processing means (for example, the main CPU 101) for performing arithmetic processing for controlling game operations;
First storage means (for example, main ROM 102) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Second storage means (for example, main RAM 103) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
A loading operation detecting means (for example, a BET switch 77) for detecting a gaming medium loading operation;
A start operation detecting means (for example, a start switch 79) for detecting a start operation by the player after the input operation is detected by the input operation detecting means;
Internal winning combination determining means (for example, internal lottery processing) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Based on the internal winning combination determined by the internal winning combination determining means, advantageous gaming means (for example, bonus game described later) for executing a gaming state advantageous to the player;
A setting change confirmation means (for example, S233 during the medal acceptance / start check process) capable of changing or confirming a setting value related to the probability that an internal winning combination is determined according to the operation of the setting switch;
Fluctuation display means (for example, three reels 3L, 3C, 3R) that includes a plurality of display rows and variably displays symbols provided in each display row based on detection of the start operation by the start operation detection means;
Stop operation detecting means (for example, stop switch board 80) for detecting stop operation by the player;
Stop control means (for example, reel stop control process) for stopping the change display of the symbol based on the determination result of the internal winning combination determining means and detection of the stop operation by the stop operation detecting means;
Game start determining means (for example, medal reception / start check processing) for determining whether or not the game can be started,
The setting change confirmation means can change a setting value related to a probability that an internal winning combination is determined according to an operation of the setting switch at power-on,
When it is determined by the game start determining means that the game can be started and the setting switch is operated, a setting value related to the probability that an internal winning combination is determined regardless of the gaming state is confirmed as the setting change. A gaming machine characterized by being able to be confirmed by processing by means.

また、前記本発明の第14の遊技機では、前記設定変更確認手段は、前記設定スイッチが操作された状態で遊技機に電源投入された場合には、前記第2記憶手段の所定の記憶領域を初期化するとともに、前記設定値を変更し、該変更した前記設定値を前記第2記憶手段に格納するようにしてもよい。   Further, in the fourteenth gaming machine of the present invention, the setting change confirmation means, when the gaming machine is powered on while the setting switch is operated, a predetermined storage area of the second storage means. May be initialized, the set value may be changed, and the changed set value may be stored in the second storage means.

上記構成の本発明の第14の遊技機によれば、例えばボーナス遊技中、ART遊技中等の、遊技者に有利な遊技状態で遊技が行われている最中であっても、設定値等の情報を確認することができ、ゴト等の不正行為を抑止することができる。   According to the fourteenth gaming machine of the present invention configured as described above, even when a game is being played in a gaming state advantageous to the player, such as during a bonus game or an ART game, Information can be confirmed and fraudulent acts such as goto can be suppressed.

[第15及び第16の遊技機]
従来、上述した構成の遊技機において、メダルの投入枚数を表示するための表示装置を備えた遊技機が知られている(例えば、特開1999−178983号公報参照)。
[15th and 16th game machines]
Conventionally, a gaming machine having a display device for displaying the number of inserted medals is known in the gaming machine having the above-described configuration (see, for example, JP-A-1999-178983).

ところで、従来、上述した遊技機特有の制限として、主制御回路のプログラム容量が、規則により小容量に制限されている。さらに、近年、遊技性の複雑化により主制御回路のROMの容量が圧迫されており、主制御回路で管理する処理プログラムやテーブルなどの容量削減が求められている。   By the way, conventionally, as a restriction peculiar to the gaming machine described above, the program capacity of the main control circuit is restricted to a small capacity by a rule. Further, in recent years, the ROM capacity of the main control circuit has been squeezed due to the complexity of the game, and the capacity of processing programs and tables managed by the main control circuit is required to be reduced.

本発明は、上記第9の課題を解決するためになされたものであり、本発明の第9の目的は、主制御回路で管理する処理プログラムやテーブルなどの容量を削減して主制御回路のROMの空き容量を増やし、該増えた容量分のROMの空き領域を利用して遊技性を高めることが可能な遊技機を提供することである。   The present invention has been made to solve the ninth problem, and a ninth object of the present invention is to reduce the capacity of processing programs and tables managed by the main control circuit to reduce the capacity of the main control circuit. It is an object of the present invention to provide a gaming machine capable of increasing the free space of a ROM and enhancing the playability by using the free space of the ROM corresponding to the increased capacity.

上記第9の課題を解決するために、本発明では、以下のような構成の第15の遊技機を提供する。   In order to solve the ninth problem, the present invention provides a fifteenth gaming machine having the following configuration.

遊技媒体の投入操作を検出する投入操作検出手段(例えば、BETスイッチ77)と、
前記投入操作検出手段による投入操作の検出された後、遊技者による開始操作を検出する開始操作検出手段(例えば、スタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、内部抽籤処理)と、
複数の表示列を含み、前記開始操作検出手段による開始操作の検出に基づいて、各表示列に設けられた図柄を変動表示する変動表示手段(例えば、3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、ストップスイッチ基板80)と、
前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、リール停止制御処理)と、
前記遊技媒体の受付状態(例えば、メダルセンサ入力状態)を検出する遊技媒体検出手段(例えば、メダルセンサ)と、
前記遊技媒体検出手段により検出されている現在の前記遊技媒体の受付状態の変化態様が正常であるか否かを、前回処理で検出された前記遊技媒体の受付状態に基づいて、演算処理により判別する遊技媒体受付状態判別手段(例えば、メダル投入チェック処理中のS255〜S258)と、を備える
遊技機。
A loading operation detecting means (for example, a BET switch 77) for detecting a gaming medium loading operation;
A start operation detecting means (for example, a start switch 79) for detecting a start operation by the player after the input operation is detected by the input operation detecting means;
Internal winning combination determining means (for example, internal lottery processing) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Fluctuation display means (for example, three reels 3L, 3C, 3R) that includes a plurality of display rows and variably displays symbols provided in each display row based on detection of the start operation by the start operation detection means;
Stop operation detecting means (for example, stop switch board 80) for detecting stop operation by the player;
Stop control means (for example, reel stop control process) for stopping the change display of the symbol based on the determination result of the internal winning combination determining means and detection of the stop operation by the stop operation detecting means;
Game medium detecting means (for example, medal sensor) for detecting the reception state of the game medium (for example, medal sensor input state);
Based on the reception state of the game medium detected in the previous process, whether or not the change state of the current reception state of the game medium detected by the game medium detection means is normal is determined by calculation processing. A game medium reception state determination means (for example, S255 to S258 during the medal insertion check process).

前記本発明の第15の遊技機では、前記遊技媒体受付状態判別手段は、前回処理で検出された前記遊技媒体の受付状態に基づいて今回処理で検出され得る前記遊技媒体の受付状態の正常値を論理演算で算出し、前記正常値と、現在の前記遊技媒体の受付状態とを比較して、前記遊技媒体の受付状態の変化態様が正常であるか否かを判別するようにしてもよい。   In the fifteenth gaming machine of the present invention, the game medium reception state determination means is a normal value of the reception state of the game medium that can be detected in the current process based on the reception state of the game medium detected in the previous process. May be calculated by a logical operation, and the normal value may be compared with the current reception state of the game medium to determine whether or not the change state of the reception state of the game medium is normal. .

また、前記本発明の第15の遊技機では、前記遊技媒体受付状態判別手段は、1バイトの情報内の2ビットにより、前記遊技媒体の受付状態の変化態様が正常である否かを判別するようにしてもよい。   In the fifteenth gaming machine of the present invention, the game medium reception state determination means determines whether the change state of the reception state of the game medium is normal or not based on 2 bits in 1-byte information. You may do it.

上記第9の課題を解決するために、本発明では、以下のような構成の第16の遊技機を提供する。   In order to solve the ninth problem, the present invention provides a sixteenth gaming machine having the following configuration.

遊技媒体の投入操作を検出する投入操作検出手段(例えば、BETスイッチ77)と、
前記投入操作検出手段による投入操作の検出された後、遊技者による開始操作を検出する開始操作検出手段(例えば、スタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、内部抽籤処理)と、
複数の表示列を含み、前記開始操作検出手段による開始操作の検出に基づいて、各表示列に設けられた図柄を変動表示する変動表示手段(例えば、3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、ストップスイッチ基板80)と、 前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、リール停止制御処理)と、
前記遊技媒体の投入数を示す情報を、前記遊技媒体の投入数に対応する表示態様で報知する表示手段(例えば、第1LED〜第3LED)と、
前記表示手段による報知動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101、メダル投入処理)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段(例えば、メインROM102)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段(例えば、メインRAM103)と、を備え、
前記演算処理手段は、
前記遊技媒体の投入数を示す情報を前記遊技媒体の投入数に対応する表示態様で報知するための点灯制御データを、前記遊技媒体の投入数に基づいて論理演算処理により生成する
ことを特徴とする遊技機。
A loading operation detecting means (for example, a BET switch 77) for detecting a gaming medium loading operation;
A start operation detecting means (for example, a start switch 79) for detecting a start operation by the player after the input operation is detected by the input operation detecting means;
Internal winning combination determining means (for example, internal lottery processing) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Fluctuation display means (for example, three reels 3L, 3C, 3R) that includes a plurality of display rows and variably displays symbols provided in each display row based on detection of the start operation by the start operation detection means;
Based on the stop operation detecting means (for example, the stop switch substrate 80) for detecting the stop operation by the player, the determination result of the internal winning combination determining means and the detection of the stop operation by the stop operation detecting means. Stop control means (for example, reel stop control processing) for stopping the fluctuation display of
Display means for notifying information indicating the number of inserted game media in a display mode corresponding to the number of inserted game media (for example, a first LED to a third LED);
Arithmetic processing means (for example, main CPU 101, medal insertion processing) for performing arithmetic processing for controlling the notification operation by the display means;
First storage means (for example, main ROM 102) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Second storage means (for example, main RAM 103) for storing information necessary for execution of the arithmetic processing by the arithmetic processing means,
The arithmetic processing means includes:
Lighting control data for notifying information indicating the number of inserted game media in a display mode corresponding to the number of inserted game media is generated by logical operation processing based on the number of inserted game media. To play.

また、前記本発明の第16の遊技機において、前記論理演算処理では、前記遊技媒体の点灯制御データは、1バイト内の情報の3ビットのデータから生成されるようにしてもよい。   In the sixteenth gaming machine of the present invention, in the logical operation process, the lighting control data of the game medium may be generated from 3-bit data of information in one byte.

上記構成の本発明の第15及び第16の遊技機によれば、主制御回路で管理する処理プログラムやテーブルなどの容量を削減して主制御回路のROMの空き容量を増やし、該増えた容量分のROMの空き領域を利用して遊技性を高めることができる。   According to the fifteenth and sixteenth game machines of the present invention configured as described above, the capacity of the processing program and table managed by the main control circuit is reduced to increase the ROM capacity of the main control circuit, and the increased capacity It is possible to improve the playability by using the free space of the ROM.

[第17及び第18の遊技機]
従来、上述した構成の遊技機において、メイン基板(主制御基板)とサブ基板(副制御基板)とが通信により接続され、メイン基板からサブ基板へコマンドが送信される遊技機が知られている(例えば、特許第5725590号公報参照)。
[17th and 18th gaming machines]
Conventionally, in the gaming machine having the above-described configuration, a gaming machine in which a main board (main control board) and a sub board (sub control board) are connected by communication and a command is transmitted from the main board to the sub board is known. (For example, refer to Japanese Patent No. 5725590).

ところで、従来、遊技に係る制御を行う主制御基板と演出に係る制御を行う副制御基板との間における通信は、主制御基板から副制御基板への一方向通信であり、また、電源投入時における主制御基板の起動時間と副制御基板のそれとの間には大きな隔たりがある。それゆえ、電源投入時における主制御基板及び副制御基板間の通信接続が不安定になる恐れがある。   By the way, conventionally, communication between the main control board that performs control related to the game and the sub control board that performs control related to the effect is one-way communication from the main control board to the sub control board. There is a large gap between the start time of the main control board and that of the sub control board. Therefore, there is a possibility that the communication connection between the main control board and the sub-control board when the power is turned on becomes unstable.

本発明は、上記第10の課題を解決するためになされたものであり、本発明の第10の目的は、電源投入時における主制御基板(主制御手段)及び副制御基板(副制御手段)間の通信を安定動作させることが可能な遊技機を提供することである。   The present invention has been made to solve the tenth problem, and a tenth object of the present invention is to provide a main control board (main control means) and a sub control board (sub control means) at the time of power-on. It is to provide a gaming machine capable of stably operating communication between the two.

上記第10の課題を解決するために、本発明では、以下のような構成の第17の遊技機を提供する。   In order to solve the tenth problem, the present invention provides a seventeenth gaming machine having the following configuration.

遊技動作に関する通信データを送信する主制御手段(例えば、主制御回路90)を備え、
前記主制御手段は、
前記主制御手段による制御処理中に、所定周期で割込処理を実行し、割込処理実行時に、遊技動作に関する通信データが無い場合には、無操作コマンドを送信する割込処理実行手段(例えば、割込処理)と、
電源復帰時に所定の電源復帰処理を実行する電源復帰処理実行手段(例えば、電源投入時処理)と、を有し、
前記電源復帰処理実行手段は、前記電源復帰処理開始後、前記割込処理実行手段による前記割込処理の実行が可能になるまで待機する処理(例えば、電源投入時処理中のS7及びS8)を行い、
前記割込処理実行手段は、前記電源復帰処理実行手段による前記待機の終了時に、前記割込処理を実行して前記無操作コマンドを前記副制御手段に送信する
ことを特徴とする遊技機。
Comprising main control means (for example, main control circuit 90) for transmitting communication data relating to gaming operations;
The main control means includes
During the control process by the main control means, an interrupt process is executed at a predetermined cycle, and when there is no communication data related to the game operation at the time of executing the interrupt process, an interrupt process execution means for transmitting a no-operation command (for example, , Interrupt processing)
Power recovery processing execution means (for example, power-on processing) for executing a predetermined power recovery processing at the time of power recovery,
The power recovery process execution means waits until the interrupt process execution means can execute the interrupt process after starting the power recovery process (for example, S7 and S8 during the power-on process). Done
The game machine according to claim 1, wherein the interrupt process execution means executes the interrupt process and transmits the no-operation command to the sub-control means at the end of the standby by the power recovery process execution means.

また、前記本発明の第17の遊技機では、前記主制御手段は、
前記所定周期を計測するタイマー回路(例えば、タイマー回路113)と、
前記タイマー回路のタイムアウト信号に基づいて前記割込処理を実行させるための割込信号を発生させる割込回路(例えば、割込みコントローラ112)と、を有し、
前記電源復帰処理実行手段は、
前記所定周期で前記タイムアウト信号を発生させるための初期設定を前記タイマー回路に設定した後、前記割込処理実行手段による前記割込処理の実行が可能になるまで待機する処理を行い、
前記待機の終了を、前記タイマー回路の前記タイムアウト信号の発生の有無に基づいて判断するようにしてもよい。
In the seventeenth gaming machine of the present invention, the main control means is
A timer circuit (for example, timer circuit 113) that measures the predetermined period;
An interrupt circuit (for example, an interrupt controller 112) that generates an interrupt signal for executing the interrupt processing based on a timeout signal of the timer circuit,
The power recovery processing execution means is
After setting the initial setting for generating the timeout signal in the predetermined cycle in the timer circuit, performing a process of waiting until the interrupt process can be executed by the interrupt process execution means,
The end of the standby may be determined based on whether or not the timer circuit has generated the timeout signal.

また、上記第10の課題を解決するために、本発明では、以下のような構成の第18の遊技機を提供する。   In order to solve the tenth problem, the present invention provides an eighteenth gaming machine having the following configuration.

遊技動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101)と、
遊技動作に関するコマンドデータを作成する通信データ生成手段(例えば、設定変更コマンド生成格納処理及び通信データ格納処理)と、
前記演算処理手段による制御処理中に、所定周期で割込処理を実行し、割込処理実行時に、遊技動作に関するコマンドデータが無い場合には、無操作コマンドを送信する割込処理実行手段(例えば、割込処理)と、
電源復帰時に所定の電源復帰処理を実行する電源復帰処理実行手段(例えば、電源投入時処理)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段(例えば、メインROM102)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段(例えば、メインRAM103)と、を備え、
前記電源復帰処理実行手段は、前記電源復帰処理開始後、前記割込処理実行手段による前記割込処理の実行が可能になるまで待機する処理(例えば、電源投入時処理中のS7及びS8)を行い、
前記割込処理実行手段は、前記電源復帰処理実行手段による前記待機の終了時に、前記割込処理を実行して前記無操作コマンドを送信し、
前記演算処理手段は、
前記演算処理手段による前記演算処理の実行時に複数種のデータがそれぞれ格納される複数の汎用レジスタを有し、
前記コマンドデータは、コマンド種別と複数の通信パラメータとサム値とにより構成され、
複数の前記通信パラメータは、それぞれ複数の前記汎用レジスタに割り当てられ、
前記通信データ生成手段は、
前記コマンドデータの前記コマンド種別に応じて、前記通信パラメータに割り当てられた前記汎用レジスタに通信パラメータをセットした後、前記汎用レジスタにセットされた通信パラメータを、前記第2記憶手段内の所定の格納領域(例えば、通信データ一時格納領域)に格納し、
前記複数の通信パラメータのうち、前記コマンドデータの前記コマンド種別に基づいて使用されない通信パラメータがある場合にも、当該未使用の通信パラメータに対応付けられた汎用レジスタに格納されているデータを通信パラメータとして前記所定の格納領域に格納し、
前記コマンド種別と、通信パラメータに割り当てられた前記汎用レジスタに格納されているデータとに基づいて、前記コマンドデータのサム値を生成する
ことを特徴とする遊技機。
Arithmetic processing means (for example, the main CPU 101) for performing arithmetic processing for controlling game operations;
Communication data generation means for creating command data related to gaming operations (for example, setting change command generation storage processing and communication data storage processing);
During the control process by the arithmetic processing means, an interrupt process is executed at a predetermined cycle, and when there is no command data related to a game operation at the time of executing the interrupt process, an interrupt process execution means for transmitting a no-operation command (for example, , Interrupt processing)
Power recovery processing execution means (for example, power-on processing) for executing a predetermined power recovery processing at the time of power recovery;
First storage means (for example, main ROM 102) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Second storage means (for example, main RAM 103) for storing information necessary for execution of the arithmetic processing by the arithmetic processing means,
The power recovery process execution means waits until the interrupt process execution means can execute the interrupt process after starting the power recovery process (for example, S7 and S8 during the power-on process). Done
The interrupt process execution means executes the interrupt process and transmits the no-operation command at the end of the standby by the power recovery process execution means,
The arithmetic processing means includes:
A plurality of general-purpose registers each storing a plurality of types of data when the arithmetic processing unit performs the arithmetic processing;
The command data includes a command type, a plurality of communication parameters, and a sum value.
The plurality of communication parameters are respectively assigned to the plurality of general purpose registers,
The communication data generating means
In accordance with the command type of the command data, after setting the communication parameter in the general-purpose register assigned to the communication parameter, the communication parameter set in the general-purpose register is stored in a predetermined storage in the second storage means Stored in an area (for example, a temporary communication data storage area)
Even if there is a communication parameter that is not used based on the command type of the command data among the plurality of communication parameters, the data stored in the general-purpose register associated with the unused communication parameter is used as the communication parameter. Stored in the predetermined storage area as
A gaming machine, wherein a sum value of the command data is generated based on the command type and data stored in the general-purpose register assigned to a communication parameter.

また、前記本発明の第18の遊技機では、電源電圧の状態を監視する電源監視手段(例えば、電源監視ポート)を備え、
前記演算処理手段は、
前記電源電圧の状態が安定していない場合には、前記電源電圧の状態が安定するまで待機し、
前記電源電圧の状態が安定していることを条件に、前記演算処理手段のタイマー回路、シリアル通信回路及び乱数回路を初期化した後、前記第2記憶手段の所定の領域を使用して前記第2記憶手段が正常であるか否かを確認し、
前記第2記憶手段が正常であることを条件に、前記無操作コマンドを送信するようにしてもよい。
The eighteenth gaming machine of the present invention further includes power supply monitoring means (for example, a power supply monitoring port) for monitoring the state of the power supply voltage,
The arithmetic processing means includes:
If the state of the power supply voltage is not stable, wait until the state of the power supply voltage is stable,
After initializing the timer circuit, serial communication circuit and random number circuit of the arithmetic processing means on condition that the state of the power supply voltage is stable, the predetermined area of the second storage means is used to 2 Check whether the storage means is normal,
The no-operation command may be transmitted on condition that the second storage means is normal.

上記構成の本発明の第17及び第18の遊技機によれば、電源投入時における主制御基板及び副制御基板間の通信を安定動作させることができる。   According to the seventeenth and eighteenth game machines of the present invention configured as described above, the communication between the main control board and the sub-control board when the power is turned on can be stably operated.

[第19及び第20の遊技機]
従来、上述した構成の遊技機において、抽籤結果に基づいて、例えば、リールの入賞図柄の引き込み制御と呼ばれる制御や、リールの入賞図柄の蹴飛ばし制御と呼ばれる制御を実行する遊技機が知られている(例えば、特開2002−219213号公報参照)。
[19th and 20th game machines]
Conventionally, in the gaming machine having the above-described configuration, based on the lottery result, for example, a gaming machine that executes a control called a reel winning symbol drawing control or a control called a reel winning symbol kicking control is known. (For example, refer to JP 2002-219213 A).

ところで、従来、上述した遊技機特有の制限として、主制御回路のプログラム容量が、規則により小容量に制限されている。さらに、近年、遊技性が複雑になるとともに、成立役(入賞役)の図柄組合せパターンが増大したため、主制御回路のRAM容量が圧迫されており、主制御回路で実行する処理の効率化を図り、主制御回路の限られたRAM容量を有効活用可能な技術の開発が求められている。   By the way, conventionally, as a restriction peculiar to the gaming machine described above, the program capacity of the main control circuit is restricted to a small capacity by a rule. Furthermore, in recent years, the gameability has become more complex and the number of winning combinations (winning combinations) has increased. As a result, the RAM capacity of the main control circuit is under pressure, and the processing executed by the main control circuit is made more efficient. Therefore, development of a technology capable of effectively utilizing the limited RAM capacity of the main control circuit is demanded.

本発明は、上記第11の課題を解決するためになされたものであり、本発明の第11の目的は、主制御回路で実行する処理の効率化を図り、主制御回路のRAM容量を有効活用することが可能な遊技機を提供することである。   The present invention has been made to solve the eleventh problem, and an eleventh object of the present invention is to improve the efficiency of processing executed by the main control circuit and to effectively use the RAM capacity of the main control circuit. It is to provide a gaming machine that can be utilized.

上記第11の課題を解決するために、本発明では、以下のような構成の第19の遊技機を提供する。   In order to solve the eleventh problem, the present invention provides a nineteenth gaming machine having the following configuration.

遊技動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段(例えば、メインROM102)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段(例えば、メインRAM103)と、を備え、
前記演算処理手段は、
予め定められた確率で、内部当籤役に関するフラグステータス情報(例えば、当り要求フラグステータス)を決定する内部抽籤手段(例えば、内部抽籤処理)と、 前記内部抽籤手段により取得された前記フラグステータス情報から内部当籤役を生成する内部当籤役生成手段(例えば、図柄設定処理中のS321)と、
前記内部当籤役と、それに対応するフラグデータと、前記第2記憶手段内の前記フラグデータの格納先を指定する格納先データとの対応関係を規定し且つ前記第1記憶手段に記憶されたフラグデータテーブル(例えば、当り要求フラグテーブル)を前記第2記憶手段内に展開するフラグテーブル展開手段(例えば、図柄設定処理中のS324)と、
前記第2記憶手段内に配置され且つ前記フラグデータを格納するフラグデータ格納領域(例えば、当り要求フラグ格納領域)のアドレスを指定するフラグ格納領域指定手段(例えば、図柄設定処理中のS329)と、
前記内部当籤役生成手段により生成された前記内部当籤役に対応する前記フラグデータを、対応する前記格納先データに基づいて、前記フラグテーブルから前記フラグデータ格納領域内に転送して格納するフラグデータ格納手段(例えば、図柄設定処理中のS330)と、を有する
ことを特徴とする遊技機。
Arithmetic processing means (for example, the main CPU 101) for performing arithmetic processing for controlling game operations;
First storage means (for example, main ROM 102) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Second storage means (for example, main RAM 103) for storing information necessary for execution of the arithmetic processing by the arithmetic processing means,
The arithmetic processing means includes:
From internal lottery means (for example, internal lottery processing) for determining flag status information (for example, winning request flag status) regarding the internal winning combination with a predetermined probability, and from the flag status information acquired by the internal lottery means An internal winning combination generating means for generating an internal winning combination (for example, S321 during the symbol setting process);
Flags defining a correspondence relationship between the internal winning combination, flag data corresponding to the internal winning combination, and storage destination data for specifying a storage destination of the flag data in the second storage unit, and stored in the first storage unit A flag table expansion means (for example, S324 during the symbol setting process) for expanding a data table (for example, a hit request flag table) in the second storage means;
Flag storage area designating means (for example, S329 during the symbol setting process) for designating an address of a flag data storage area (for example, a hit request flag storage area) that is arranged in the second storage means and stores the flag data; ,
Flag data for transferring and storing the flag data corresponding to the internal winning combination generated by the internal winning combination generating means from the flag table in the flag data storage area based on the corresponding storage destination data And a storage means (for example, S330 during the symbol setting process).

また、前記本発明の第19の遊技機では、前記演算処理手段は、前記フラグデータテーブルの前記格納先データを示すオンビット情報を算出して、転送対象となる前記オンビット情報に設定されている前記フラグデータを前記フラグデータ格納領域に転送するようにしてもよい。   In the nineteenth gaming machine of the present invention, the arithmetic processing means calculates on-bit information indicating the storage destination data in the flag data table and sets the on-bit information to be transferred. The flag data may be transferred to the flag data storage area.

また、上記第11の課題を解決するために、本発明では、以下のような構成の第20の遊技機を提供する。   In order to solve the eleventh problem, the present invention provides a twentieth gaming machine having the following configuration.

遊技媒体の投入操作を検出する投入操作検出手段(例えば、BETスイッチ77)と、
前記投入操作検出手段による投入操作の検出された後、遊技者による開始操作を検出する開始操作検出手段(例えば、スタートスイッチ79)と、
複数の表示列を含み、前記開始操作検出手段による開始操作の検出に基づいて、各表示列に設けられた図柄を変動表示する変動表示手段(例えば、3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、ストップスイッチ基板80)と、
遊技動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段(例えば、メインROM102)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段(例えば、メインRAM103)と、を備え、
前記演算処理手段は、
前記演算処理手段による前記演算処理の実行時にデータが格納される汎用レジスタと、
前記演算処理手段による前記演算処理の実行時にデータが格納され、該格納されたデータにより前記第1記憶手段又は前記第2記憶手段内のアドレスの一部を指定可能な拡張レジスタ(例えば、Qレジスタ)と、
予め定められた確率で、内部当籤役に関するフラグステータス情報(例えば、当り要求フラグステータス)を決定する内部抽籤手段(例えば、内部抽籤処理)と、
前記内部抽籤手段により取得された前記フラグステータス情報から内部当籤役を生成する内部当籤役生成手段(例えば、図柄設定処理中のS321)と、
前記内部当籤役と、それに対応する当籤フラグデータと、前記第2記憶手段内の前記当籤フラグデータの格納先を指定する格納先データとの対応関係を規定した当籤フラグデータテーブル(例えば、当り要求フラグテーブル)を前記第2記憶手段内に展開する当籤フラグテーブル展開手段(例えば、図柄設定処理中のS324)と、 前記拡張レジスタを用いて前記第2記憶手段内のアドレス指定を行うことができる所定の読み出し命令(例えば、「LDQ」命令)を実行することにより、前記第2記憶手段内に配置され且つ前記当籤フラグデータを格納する当籤フラグデータ格納領域(例えば、当り要求フラグ格納領域)のアドレスを指定する当籤フラグ格納領域指定手段(例えば、図柄設定処理中のS329)と、
前記内部当籤役生成手段により生成された前記内部当籤役に対応する前記当籤フラグデータを、対応する前記格納先データに基づいて、前記当籤フラグテーブルから前記当籤フラグデータ格納領域内に転送して格納する当籤フラグデータ格納手段(例えば、図柄設定処理中のS330)と、
前記内部抽籤手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、リール停止制御処理)と、
前記停止制御手段により前記複数の表示列の変動表示が停止された場合に、前記複数の表示列に跨って設定された判定ライン上に、前記内部当籤役に対応する図柄の組合せが停止表示されたか否かを判定する入賞役決定手段(例えば、入賞検索処理)と、
前記所定の読み出し命令を実行することにより、前記第2記憶手段内に配置され且つ前記判定ライン上に停止表示された図柄の組合せに対応する入賞フラグデータを格納する入賞フラグデータ格納領域(例えば、入賞作動フラグ格納領域)のアドレスを指定する入賞フラグ格納領域指定手段(例えば、図柄コード取得処理中のS648)と、
前記所定の読み出し命令を実行することにより、前記第2記憶手段内に配置され且つ前記判定ライン上に停止表示された図柄の組合せに対応する図柄コードデータを格納する図柄コード格納領域のアドレスを指定する図柄コード格納領域設定手段(例えば、図柄コード取得処理中のS650)と、を有する
ことを特徴とする遊技機。
A loading operation detecting means (for example, a BET switch 77) for detecting a gaming medium loading operation;
A start operation detecting means (for example, a start switch 79) for detecting a start operation by the player after the input operation is detected by the input operation detecting means;
Fluctuation display means (for example, three reels 3L, 3C, 3R) that includes a plurality of display rows and variably displays symbols provided in each display row based on detection of the start operation by the start operation detection means;
Stop operation detecting means (for example, stop switch board 80) for detecting stop operation by the player;
Arithmetic processing means (for example, the main CPU 101) for performing arithmetic processing for controlling game operations;
First storage means (for example, main ROM 102) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Second storage means (for example, main RAM 103) for storing information necessary for execution of the arithmetic processing by the arithmetic processing means,
The arithmetic processing means includes:
A general-purpose register in which data is stored when the arithmetic processing unit executes the arithmetic processing;
An extension register (for example, a Q register) that stores data when the arithmetic processing means executes the arithmetic processing, and can specify a part of the address in the first storage means or the second storage means by the stored data )When,
An internal lottery means (for example, an internal lottery process) for determining flag status information (for example, a hit request flag status) related to the internal winning combination with a predetermined probability;
An internal symbol combination generating unit that generates an internal symbol combination from the flag status information acquired by the internal lottery unit (for example, S321 during the symbol setting process);
A winning flag data table (for example, a hit request) that defines the correspondence between the internal winning combination, the winning flag data corresponding to the internal winning combination, and the storage destination data that specifies the storage destination of the winning flag data in the second storage means. The winning flag table expanding means (for example, S324 during the symbol setting process) for expanding the flag table) in the second storage means, and the address specification in the second storage means can be performed using the extension register. By executing a predetermined read instruction (for example, “LDQ” instruction), a winning flag data storage area (for example, a hit request flag storage area) arranged in the second storage means and storing the winning flag data is stored. A winning flag storage area specifying means for specifying an address (for example, S329 during the symbol setting process);
The winning flag data corresponding to the internal winning combination generated by the internal winning combination generating means is transferred from the winning flag table to the winning flag data storage area based on the corresponding storage destination data and stored. Winning flag data storage means (for example, S330 during the symbol setting process),
Stop control means (for example, reel stop control process) for stopping the symbol variation display based on the determination result of the internal lottery means and detection of the stop operation by the stop operation detection means;
When the variable display of the plurality of display columns is stopped by the stop control means, the combination of symbols corresponding to the internal winning combination is stopped and displayed on the determination line set across the plurality of display columns. A winning combination determining means for determining whether or not (for example, winning search processing);
By executing the predetermined read command, a winning flag data storage area for storing winning flag data corresponding to a combination of symbols arranged in the second storage means and stopped and displayed on the determination line (for example, A winning flag storage area specifying means (for example, S648 during the symbol code acquisition process) for specifying the address of the winning action flag storage area);
By executing the predetermined read command, an address of a symbol code storage area for storing symbol code data corresponding to a symbol combination arranged in the second storage means and stopped and displayed on the determination line is designated. And a symbol code storage area setting means (for example, S650 during symbol code acquisition processing).

また、前記本発明の第20の遊技機では、前記拡張レジスタで指定可能な前記アドレスの一部が、前記アドレスを構成する上位側のアドレス値であるようにしてもよい。   In the twentieth gaming machine of the present invention, a part of the address that can be specified by the extension register may be an upper address value constituting the address.

上記構成の本発明の第19及び第20の遊技機によれば、主制御回路で実行する処理の効率化を図り、主制御回路のRAM(第2記憶手段)容量を有効活用することができる。   According to the nineteenth and twentieth gaming machines of the present invention configured as described above, the processing executed by the main control circuit can be made more efficient, and the RAM (second storage means) capacity of the main control circuit can be effectively utilized. .

[第21及び第22の遊技機]
従来、上述した構成の遊技機において、内部当籤役と遊技者の停止操作とに基づきリール図柄の可変表示の停止制御を行い、図柄の組合せにより入賞判定を行い、入賞判定の結果に基づいてホッパー(メダル払出装置)を制御して、メダルの払出制御を行う遊技機が知られている(例えば、特開2008−119498号公報参照)。
[21st and 22nd game machines]
Conventionally, in the gaming machine having the above-described configuration, the reel symbol variable display stop control is performed based on the internal winning combination and the player's stop operation, the winning combination is determined based on the combination of symbols, and the hopper is determined based on the winning determination result. A gaming machine that controls a medal payout device to control payout of medals is known (see, for example, JP-A-2008-119498).

ところで、従来、上述した遊技機特有の制限として、主制御回路のプログラム容量が、規則により小容量に制限されている。さらに、近年、遊技性の複雑化により主制御回路のROMの容量が圧迫されており、主制御回路で管理する処理プログラムやテーブルなどの容量削減が求められている。   By the way, conventionally, as a restriction peculiar to the gaming machine described above, the program capacity of the main control circuit is restricted to a small capacity by a rule. Further, in recent years, the ROM capacity of the main control circuit has been squeezed due to the complexity of the game, and the capacity of processing programs and tables managed by the main control circuit is required to be reduced.

本発明は、上記第12の課題を解決するためになされたものであり、本発明の第12の目的は、主制御回路で管理する処理プログラムやテーブルなどの容量を削減して主制御回路のROMの空き容量を増やし、該増えた容量分のROMの空き領域を利用して遊技性を高めることが可能な遊技機を提供することである。   The present invention has been made to solve the twelfth problem, and a twelfth object of the present invention is to reduce the capacity of processing programs and tables managed by the main control circuit to reduce the capacity of the main control circuit. It is an object of the present invention to provide a gaming machine capable of increasing the free space of a ROM and enhancing the playability by using the free space of the ROM corresponding to the increased capacity.

上記第12の課題を解決するために、本発明では、以下のような構成の第21の遊技機を提供する。   In order to solve the twelfth problem, the present invention provides a twenty-first gaming machine having the following configuration.

遊技媒体の投入操作を検出する投入操作検出手段(例えば、BETスイッチ77)と、 前記投入操作検出手段による投入操作の検出された後、遊技者による開始操作を検出する開始操作検出手段(例えば、スタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、内部抽籤処理)と、
複数の表示列を含み、前記開始操作検出手段による開始操作の検出に基づいて、各表示列に設けられた図柄を変動表示する変動表示手段(例えば、3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、ストップスイッチ基板80)と、
前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、リール停止制御処理)と、
前記停止制御手段による前記表示列の停止動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段(例えば、メインROM102)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段(例えば、メインRAM103)と、を備え、
前記演算処理手段は、
前記演算処理手段による前記演算処理の実行時にデータが格納される汎用レジスタと、
前記演算処理手段による前記演算処理の実行時にデータが格納され、該格納されたデータにより前記第2記憶手段内のアドレスの一部を指定可能な拡張レジスタ(例えば、Qレジスタ)と、
前記拡張レジスタを用いて前記第2記憶手段内のアドレス指定を行うことができる所定の読み出し命令(例えば、「LDQ」命令)を実行することにより、前記停止操作検出手段による停止操作の検出結果を取得する停止操作検出結果取得手段(例えば、リール停止制御処理中のS714)と、
前記停止操作検出手段により所定の表示列に対する遊技者の停止操作が検出された場合に、前記所定の読み出し命令を実行することにより、前記第2記憶手段内に配置され且つ前記所定の表示列の変動表示の停止制御データを格納する停止制御データ格納領域のアドレスを指定する停止制御データ格納領域設定手段(例えば、図139中のソースコード「LDQ IX,wR1_CTRL−(wR2_CTRL−wR1_CTRL)」)と、を有する
ことを特徴とする遊技機。
An input operation detecting means (for example, a BET switch 77) for detecting an input operation of the game medium, and a start operation detecting means (for example, detecting a start operation by the player after the input operation is detected by the input operation detecting means) Start switch 79),
Internal winning combination determining means (for example, internal lottery processing) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Fluctuation display means (for example, three reels 3L, 3C, 3R) that includes a plurality of display rows and variably displays symbols provided in each display row based on detection of the start operation by the start operation detection means;
Stop operation detecting means (for example, stop switch board 80) for detecting stop operation by the player;
Stop control means (for example, reel stop control process) for stopping the change display of the symbol based on the determination result of the internal winning combination determining means and detection of the stop operation by the stop operation detecting means;
Arithmetic processing means (for example, the main CPU 101) for performing arithmetic processing for controlling the stop operation of the display row by the stop control means;
First storage means (for example, main ROM 102) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Second storage means (for example, main RAM 103) for storing information necessary for execution of the arithmetic processing by the arithmetic processing means,
The arithmetic processing means includes:
A general-purpose register in which data is stored when the arithmetic processing unit executes the arithmetic processing;
An extension register (for example, a Q register) that stores data when the arithmetic processing means executes the arithmetic processing, and can specify a part of the address in the second storage means by the stored data;
By executing a predetermined read instruction (for example, “LDQ” instruction) that can perform address designation in the second storage means by using the extension register, the detection result of the stop operation by the stop operation detecting means is obtained. Stop operation detection result acquisition means (for example, S714 during reel stop control processing) to be acquired;
When a stop operation of a player for a predetermined display row is detected by the stop operation detecting means, by executing the predetermined read command, it is arranged in the second storage means and the predetermined display row Stop control data storage area setting means (for example, source code “LDQ IX, wR1_CTRL- (wR2_CTRL-wR1_CTRL)” in FIG. 139) for designating the address of the stop control data storage area for storing the variable display stop control data; A gaming machine characterized by comprising:

また、前記本発明の第21の遊技機では、前記拡張レジスタで指定可能な前記アドレスの一部が、前記アドレスを構成する上位側のアドレス値であるようにしてもよい。   In the twenty-first gaming machine of the present invention, a part of the address that can be specified by the extension register may be a higher-order address value constituting the address.

また、上記第12の課題を解決するために、本発明では、以下のような構成の第22の遊技機を提供する。   In order to solve the twelfth problem, the present invention provides a twenty-second gaming machine having the following configuration.

遊技媒体の投入操作を検出する投入操作検出手段(例えば、BETスイッチ77)と、
前記投入操作検出手段による投入操作の検出された後、遊技者による開始操作を検出する開始操作検出手段(例えば、スタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、内部抽籤処理)と、
複数の表示列を含み、前記開始操作検出手段による開始操作の検出に基づいて、各表示列に設けられた図柄を変動表示する変動表示手段(例えば、3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、ストップスイッチ基板80)と、
前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、リール停止制御処理)と、
前記内部当籤役決定手段により複数種の内部当籤役が決定された場合に、前記複数種の内部当籤役にそれぞれ対応する複数種の図柄の組合せの中なら、前記複数の表示列に跨って設定された判定ライン上に、優先して停止表示させる図柄の組合せを決定する優先停止図柄決定手段(例えば、引込優先順位取得処理)と、
前記停止制御手段による前記表示列の停止動作、及び、前記優先停止図柄決定手段による停止表示させる図柄の組合せの決定動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段(例えば、メインROM102)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段(例えば、メインRAM103)と、を備え、
前記演算処理手段は、
前記演算処理手段による前記演算処理の実行時にデータが格納される汎用レジスタと、
前記演算処理手段による前記演算処理の実行時にデータが格納され、該格納されたデータにより前記第2記憶手段内のアドレスの一部を指定可能な拡張レジスタ(例えば、Qレジスタ)と、
前記拡張レジスタを用いて前記第2記憶手段内のアドレス指定を行うことができる所定の読み出し命令(例えば、「LDQ」命令)を実行することにより、前記停止操作検出手段による停止操作の検出結果を取得する停止操作検出結果取得手段(例えば、リール停止制御処理中のS714)と、
前記停止操作検出手段により所定の表示列に対する遊技者の停止操作が検出された場合に、前記所定の読み出し命令を実行することにより、前記第2記憶手段内に配置され且前記所定の表示列の変動表示の停止制御データを格納する停止制御データ格納領域のアドレスを指定する停止制御データ格納領域設定手段(例えば、図139中のソースコード「LDQ IX,wR1_CTRL−(wR2_CTRL−wR1_CTRL)」)と、
前記優先停止図柄決定手段により、優先して、前記判定ライン上に停止表示させる図柄の組合せを決定する処理において、比較判定命令、処理のジャンプ先アドレスの指定命令及び処理のジャンプ動作命令を一つの命令で実行可能な所定の判定命令(例えば、「JCP」命令)を実行することにより、判定対象となる前記内部当籤役に対応する図柄の組合せに、現在判定対象中の特定の表示列(例えば、右リール3R)における前記判定ライン上の停止図柄が任意となる所定の図柄の組合せ(例えば、「ANY」役)が含まれるか否かを判定するとともに、判定対象となる前記内部当籤役に対応する図柄の組合せに前記所定の図柄の組合せが含まれると判定された場合に、判定対象となる前記内部当籤役に対応する図柄の組合せの停止表示を禁止する任意役対応処理手段(例えば、引込優先順位取得処理中のS683)と、を有する
ことを特徴とする遊技機。
A loading operation detecting means (for example, a BET switch 77) for detecting a gaming medium loading operation;
A start operation detecting means (for example, a start switch 79) for detecting a start operation by the player after the input operation is detected by the input operation detecting means;
Internal winning combination determining means (for example, internal lottery processing) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Fluctuation display means (for example, three reels 3L, 3C, 3R) that includes a plurality of display rows and variably displays symbols provided in each display row based on detection of the start operation by the start operation detection means;
Stop operation detecting means (for example, stop switch board 80) for detecting stop operation by the player;
Stop control means (for example, reel stop control process) for stopping the change display of the symbol based on the determination result of the internal winning combination determining means and detection of the stop operation by the stop operation detecting means;
When a plurality of types of internal winning combinations are determined by the internal winning combination determining means, if the combinations are of a plurality of types corresponding to the plurality of types of internal winning combinations, they are set across the plurality of display columns. A priority stop symbol determination means (for example, a drawing priority order acquisition process) for determining a combination of symbols to be stopped and displayed preferentially on the determined determination line;
Arithmetic processing means (for example, main CPU 101) for performing arithmetic processing for controlling the stop operation of the display row by the stop control means and the determination operation of the combination of symbols to be stopped and displayed by the priority stop symbol determining means;
First storage means (for example, main ROM 102) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Second storage means (for example, main RAM 103) for storing information necessary for execution of the arithmetic processing by the arithmetic processing means,
The arithmetic processing means includes:
A general-purpose register in which data is stored when the arithmetic processing unit executes the arithmetic processing;
An extension register (for example, a Q register) that stores data when the arithmetic processing means executes the arithmetic processing, and can specify a part of the address in the second storage means by the stored data;
By executing a predetermined read instruction (for example, “LDQ” instruction) that can perform address designation in the second storage means by using the extension register, the detection result of the stop operation by the stop operation detecting means is obtained. Stop operation detection result acquisition means (for example, S714 during reel stop control processing) to be acquired;
When a stop operation of a player for a predetermined display row is detected by the stop operation detecting means, by executing the predetermined read command, it is arranged in the second storage means and the predetermined display row Stop control data storage area setting means (for example, source code “LDQ IX, wR1_CTRL- (wR2_CTRL-wR1_CTRL)” in FIG. 139) for designating the address of the stop control data storage area for storing the variable display stop control data;
In the process of preferentially determining the combination of symbols to be stopped and displayed on the determination line by the priority stop symbol determination means, a comparison determination command, a process jump destination address designation command, and a process jump operation command By executing a predetermined determination instruction (for example, “JCP” instruction) executable by the instruction, a combination of symbols corresponding to the internal winning combination to be determined is added to a specific display sequence (for example, currently determined) In addition, it is determined whether or not a predetermined symbol combination (for example, “ANY” combination) in which the stop symbol on the determination line in the right reel 3R) is arbitrary is included, and the internal winning combination to be determined When it is determined that the predetermined symbol combination is included in the corresponding symbol combination, a stop display of the symbol combination corresponding to the internal winning combination to be determined is displayed. Gaming machine, characterized in that it comprises any combination corresponding processing means for locking (e.g., S683 in attraction priority acquisition processing), the.

また、前記本発明の第22の遊技機では、前記拡張レジスタで指定可能な前記アドレスの一部が、前記アドレスを構成する上位側のアドレス値であるようにしてもよい。   In the twenty-second gaming machine of the present invention, a part of the address that can be designated by the extension register may be an upper address value constituting the address.

上記構成の本発明の第21及び第22の遊技機によれば、主制御回路で管理する処理プログラムやテーブルなどの容量を削減して主制御回路のROMの空き容量を増やし、該増えた容量分のROMの空き領域を利用して遊技性を高めることができる。   According to the twenty-first and twenty-second gaming machines of the present invention configured as described above, the capacity of the processing programs and tables managed by the main control circuit is reduced to increase the free capacity of the ROM of the main control circuit, and the increased capacity It is possible to improve the playability by using the free space of the ROM.

[第23〜第25の遊技機]
従来、上述した構成の遊技機において、図柄の停止制御時に引込優先順位テーブルを使用して図柄の停止制御を行う遊技機が知られている(例えば、特開2007−175450号公報参照)。
[23rd to 25th game machines]
2. Description of the Related Art Conventionally, in gaming machines having the above-described configuration, there is known a gaming machine that performs symbol stop control using a pull-in priority table during symbol stop control (see, for example, Japanese Patent Application Laid-Open No. 2007-175450).

ところで、従来、上述した遊技機特有の制限として、主制御回路のプログラム容量が、規則により小容量に制限されている。さらに、近年、遊技性の複雑化により主制御回路のROMの容量が圧迫されており、主制御回路で管理する処理プログラムやテーブルなどの容量削減が求められている。   By the way, conventionally, as a restriction peculiar to the gaming machine described above, the program capacity of the main control circuit is restricted to a small capacity by a rule. Further, in recent years, the ROM capacity of the main control circuit has been squeezed due to the complexity of the game, and the capacity of processing programs and tables managed by the main control circuit is required to be reduced.

本発明は、上記第13の課題を解決するためになされたものであり、本発明の第13の目的は、主制御回路で管理する処理プログラムやテーブルなどの容量を削減して主制御回路のROMの空き容量を増やし、該増えた容量分のROMの空き領域を利用して遊技性を高めることが可能な遊技機を提供することである。   The present invention has been made to solve the thirteenth problem, and a thirteenth object of the present invention is to reduce the capacity of processing programs and tables managed by the main control circuit and reduce the capacity of the main control circuit. It is an object of the present invention to provide a gaming machine capable of increasing the free space of a ROM and enhancing the playability by using the free space of the ROM corresponding to the increased capacity.

上記第13の課題を解決するために、本発明では、以下のような構成の第23の遊技機を提供する。   In order to solve the thirteenth problem, the present invention provides a twenty-third gaming machine having the following configuration.

遊技媒体の投入操作を検出する投入操作検出手段(例えば、BETスイッチ77)と、
前記投入操作検出手段による投入操作の検出された後、遊技者による開始操作を検出する開始操作検出手段(例えば、スタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、内部抽籤処理)と、
複数の表示列を含み、前記開始操作検出手段による開始操作の検出に基づいて、各表示列に設けられた図柄を変動表示する変動表示手段(例えば、3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、ストップスイッチ基板80)と、
前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、リール停止制御処理)と、
前記内部当籤役決定手段により複数種の内部当籤役が決定された場合に、前記複数種の内部当籤役にそれぞれ対応する複数種の図柄の組合せの中なら、前記複数の表示列に跨って設定された判定ライン上に、優先して停止表示させる図柄の組合せを決定する優先停止図柄決定手段(例えば、引込優先順位取得処理)と、
前記優先停止図柄決定手段による優先して停止表示させる図柄の組合せの決定動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段(例えば、メインROM102)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段(例えば、メインRAM103)と、を備え、
前記演算処理手段は、
前記演算処理手段による前記演算処理の実行時にデータが格納される汎用レジスタと、
前記演算処理手段による前記演算処理の実行時にデータが格納され、該格納されたデータにより前記第2記憶手段内のアドレスの一部を指定可能な拡張レジスタ(例えば、Qレジスタ)と、を有し、
前記優先停止図柄決定手段により、優先して停止表示させる図柄の組合せを決定する処理において、
前記演算処理手段は、
前記拡張レジスタを用いて前記第2記憶手段内のアドレス指定を行うことができる所定の読み出し命令(例えば、「LDQ」命令)を実行することにより、前記第2記憶手段内に配置され且つ前記内部当籤役に対応する当籤フラグデータを格納する当籤フラグデータ格納領域(例えば、当り要求フラグ格納領域)のアドレスを指定する当籤フラグ格納領域指定手段(例えば、引込優先順位取得処理中のS686)と、
前記所定の読み出し命令を実行することにより、前記第2記憶手段内に配置され且つ前記判定ライン上に停止表示された図柄の組合せに対応する入賞フラグデータを格納する入賞フラグデータ格納領域(例えば、入賞作動フラグ格納領域)のアドレスを指定する入賞フラグ格納領域指定手段(例えば、引込優先順位取得処理中のS686)と、
前記当籤フラグデータとそれに対応する前記入賞フラグデータとの論理積演算を行う論理積演算手段(例えば、引込優先順位取得処理中のS686)と、を有する
ことを特徴とする遊技機。
A loading operation detecting means (for example, a BET switch 77) for detecting a gaming medium loading operation;
A start operation detecting means (for example, a start switch 79) for detecting a start operation by the player after the input operation is detected by the input operation detecting means;
Internal winning combination determining means (for example, internal lottery processing) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Fluctuation display means (for example, three reels 3L, 3C, 3R) that includes a plurality of display rows and variably displays symbols provided in each display row based on detection of the start operation by the start operation detection means;
Stop operation detecting means (for example, stop switch board 80) for detecting stop operation by the player;
Stop control means (for example, reel stop control process) for stopping the change display of the symbol based on the determination result of the internal winning combination determining means and detection of the stop operation by the stop operation detecting means;
When a plurality of types of internal winning combinations are determined by the internal winning combination determining means, if the combinations are of a plurality of types corresponding to the plurality of types of internal winning combinations, they are set across the plurality of display columns. A priority stop symbol determination means (for example, a drawing priority order acquisition process) for determining a combination of symbols to be stopped and displayed preferentially on the determined determination line;
Arithmetic processing means (for example, the main CPU 101) for performing arithmetic processing for controlling the determination operation of the combination of symbols to be preferentially stopped and displayed by the priority stop symbol determining means;
First storage means (for example, main ROM 102) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Second storage means (for example, main RAM 103) for storing information necessary for execution of the arithmetic processing by the arithmetic processing means,
The arithmetic processing means includes:
A general-purpose register in which data is stored when the arithmetic processing unit executes the arithmetic processing;
An extension register (for example, a Q register) that stores data when the arithmetic processing means executes the arithmetic processing, and that can specify a part of the address in the second storage means by the stored data; ,
In the process of determining a combination of symbols to be preferentially stopped and displayed by the priority stop symbol determining means,
The arithmetic processing means includes:
By executing a predetermined read instruction (for example, “LDQ” instruction) capable of performing addressing in the second storage means using the extension register, the internal memory is arranged in the second storage means and the internal A winning flag storage area designating unit (for example, S686 during the pull-in priority acquisition process) for designating an address of a winning flag data storage area (for example, a hit request flag storing area) for storing the winning flag data corresponding to the winning combination;
By executing the predetermined read command, a winning flag data storage area for storing winning flag data corresponding to a combination of symbols arranged in the second storage means and stopped and displayed on the determination line (for example, A winning flag storage area specifying means (for example, S686 during the drawing priority order acquisition process) for specifying an address of the winning action flag storage area);
A gaming machine, comprising: AND operation means (for example, S686 during the drawing priority order acquisition process) that performs an AND operation between the winning flag data and the corresponding winning flag data.

また、前記本発明の第23の遊技機では、前記優先停止図柄決定手段により、優先して停止表示させる図柄の組合せを決定する処理において、判定対象となる前記内部当籤役に対応する図柄の組合せに、現在判定対象中の特定の表示列(例えば、右リール3R)における前記判定ライン上の停止図柄が任意となる所定の図柄の組合せ(例えば、「ANY」役)が含まれる場合には、
前記演算処理手段は、前記当籤フラグ格納領域指定手段による前記当籤フラグデータ格納領域のアドレス指定処理、前記入賞フラグ格納領域指定手段による前記入賞フラグデータ格納領域のアドレス指定処理、及び、前記論理積演算手段による論理積演算処理が実行されないようにしてもよい。
In the twenty-third gaming machine of the present invention, the combination of symbols corresponding to the internal winning combination to be determined in the process of determining the combination of symbols to be preferentially stopped and displayed by the priority stop symbol determining means. When a predetermined symbol combination (for example, “ANY” combination) in which a stop symbol on the determination line in a specific display row (for example, right reel 3R) currently being determined is included is included in
The arithmetic processing means includes: an address specifying process for the winning flag data storage area by the winning flag storage area specifying means, an address specifying process for the winning flag data storage area by the winning flag storage area specifying means, and the AND operation The AND operation processing by the means may not be executed.

また、上記第13の課題を解決するために、本発明では、以下のような構成の第24の遊技機を提供する。   In order to solve the thirteenth problem, the present invention provides a twenty-fourth gaming machine having the following configuration.

遊技媒体の投入操作を検出する投入操作検出手段(例えば、BETスイッチ77)と、
前記投入操作検出手段による投入操作の検出された後、遊技者による開始操作を検出する開始操作検出手段(例えば、スタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、内部抽籤処理)と、
複数の表示列を含み、前記開始操作検出手段による開始操作の検出に基づいて、各表示列に設けられた図柄を変動表示する変動表示手段(例えば、3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、ストップスイッチ基板80)と、
前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、リール停止制御処理)と、
前記内部当籤役決定手段により複数種の内部当籤役が決定された場合に、前記複数種の内部当籤役にそれぞれ対応する複数種の図柄の組合せの中なら、前記複数の表示列に跨って設定された判定ライン上に、優先して停止表示させる図柄の組合せを決定する優先停止図柄決定手段(例えば、引込優先順位取得処理)と、
前記優先停止図柄決定手段による優先して停止表示させる図柄の組合せの決定動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段(例えば、メインROM102)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段(例えば、メインRAM103)と、を備え、
前記演算処理手段は、
前記演算処理手段による前記演算処理の実行時にデータが格納される汎用レジスタと、
前記演算処理手段による前記演算処理の実行時にデータが格納され、該格納されたデータにより前記第1記憶手段又は前記第2記憶手段内のアドレスの一部を指定可能な拡張レジスタ(例えば、Qレジスタ)と、を有し、
前記優先停止図柄決定手段により、優先して停止表示させる図柄の組合せを決定する処理において、
前記演算処理手段は、
前記拡張レジスタを用いて前記第2記憶手段内のアドレス指定を行うことができる所定の読み出し命令(例えば、「LDQ」命令)を実行することにより、前記第2記憶手段内に配置され且つ前記内部当籤役に対応する当籤フラグデータを格納する当籤フラグデータ格納領域(例えば、当り要求フラグ格納領域)のアドレスを指定する当籤フラグ格納領域指定手段(例えば、引込優先順位取得処理中のS686)と、
前記所定の読み出し命令を実行することにより、前記第2記憶手段内に配置され且つ前記判定ライン上に停止表示された図柄の組合せに対応する入賞フラグデータを格納する入賞フラグデータ格納領域(例えば、入賞作動フラグ格納領域)のアドレスを指定する入賞フラグ格納領域指定手段(例えば、引込優先順位取得処理中のS686)と、
前記当籤フラグデータとそれに対応する前記入賞フラグデータとの論理積演算を行う論理積演算手段(例えば、引込優先順位取得処理中のS686)と、
前記所定の読み出し命令を実行することにより、前記複数種の図柄の組合せ間における、停止表示させる図柄の組合せの優先順位を規定したデータテーブルを取得する優先順位データテーブル取得手段(例えば、引込優先順位取得処理中のS687)と、を有する
ことを特徴とする遊技機。
A loading operation detecting means (for example, a BET switch 77) for detecting a gaming medium loading operation;
A start operation detecting means (for example, a start switch 79) for detecting a start operation by the player after the input operation is detected by the input operation detecting means;
Internal winning combination determining means (for example, internal lottery processing) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Fluctuation display means (for example, three reels 3L, 3C, 3R) that includes a plurality of display rows and variably displays symbols provided in each display row based on detection of the start operation by the start operation detection means;
Stop operation detecting means (for example, stop switch board 80) for detecting stop operation by the player;
Stop control means (for example, reel stop control process) for stopping the change display of the symbol based on the determination result of the internal winning combination determining means and detection of the stop operation by the stop operation detecting means;
When a plurality of types of internal winning combinations are determined by the internal winning combination determining means, if the combinations are of a plurality of types corresponding to the plurality of types of internal winning combinations, they are set across the plurality of display columns. A priority stop symbol determination means (for example, a drawing priority order acquisition process) for determining a combination of symbols to be stopped and displayed preferentially on the determined determination line;
Arithmetic processing means (for example, the main CPU 101) for performing arithmetic processing for controlling the determination operation of the combination of symbols to be preferentially stopped and displayed by the priority stop symbol determining means;
First storage means (for example, main ROM 102) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Second storage means (for example, main RAM 103) for storing information necessary for execution of the arithmetic processing by the arithmetic processing means,
The arithmetic processing means includes:
A general-purpose register in which data is stored when the arithmetic processing unit executes the arithmetic processing;
An extension register (for example, a Q register) that stores data when the arithmetic processing means executes the arithmetic processing, and can specify a part of the address in the first storage means or the second storage means by the stored data ) And
In the process of determining a combination of symbols to be preferentially stopped and displayed by the priority stop symbol determining means,
The arithmetic processing means includes:
By executing a predetermined read instruction (for example, “LDQ” instruction) capable of performing addressing in the second storage means using the extension register, the internal memory is arranged in the second storage means and the internal A winning flag storage area designating unit (for example, S686 during the pull-in priority acquisition process) for designating an address of a winning flag data storage area (for example, a hit request flag storing area) for storing the winning flag data corresponding to the winning combination;
By executing the predetermined read command, a winning flag data storage area for storing winning flag data corresponding to a combination of symbols arranged in the second storage means and stopped and displayed on the determination line (for example, A winning flag storage area specifying means (for example, S686 during the drawing priority order acquisition process) for specifying an address of the winning action flag storage area);
AND operation means for performing an AND operation between the winning flag data and the corresponding winning flag data (for example, S686 during the drawing priority acquisition process);
Priority data table acquisition means (for example, pull-in priority) that acquires a data table that defines the priority of the combination of symbols to be stopped and displayed among the combinations of the plurality of types of symbols by executing the predetermined read command S687) during the acquisition process.

また、前記本発明の第24の遊技機では、前記優先停止図柄決定手段により、優先して停止表示させる図柄の組合せを決定する処理において、判定対象となる前記内部当籤役に対応する図柄の組合せに、現在判定対象中の特定の表示列(例えば、右リール3R)における前記判定ライン上の停止図柄が任意となる所定の図柄の組合せ(例えば、「ANY」役)が含まれる場合には、
前記演算処理手段は、前記当籤フラグ格納領域指定手段による前記当籤フラグデータ格納領域のアドレス指定処理、前記入賞フラグ格納領域指定手段による前記入賞フラグデータ格納領域のアドレス指定処理、及び、前記論理積演算手段による論理積演算処理が実行されないようにしてもよい。
In the twenty-fourth gaming machine of the present invention, the combination of symbols corresponding to the internal winning combination to be determined in the process of determining the combination of symbols to be preferentially stopped and displayed by the priority stop symbol determining means. When a predetermined symbol combination (for example, “ANY” combination) in which a stop symbol on the determination line in a specific display row (for example, right reel 3R) currently being determined is included is included in
The arithmetic processing means includes: an address specifying process for the winning flag data storage area by the winning flag storage area specifying means, an address specifying process for the winning flag data storage area by the winning flag storage area specifying means, and the AND operation The AND operation processing by the means may not be executed.

また、上記第13の課題を解決するために、本発明では、以下のような構成の第25の遊技機を提供する。   In order to solve the thirteenth problem, the present invention provides a twenty-fifth gaming machine having the following configuration.

遊技媒体の投入操作を検出する投入操作検出手段(例えば、BETスイッチ77)と、
前記投入操作検出手段による投入操作の検出された後、遊技者による開始操作を検出する開始操作検出手段(例えば、スタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、内部抽籤処理)と、
複数の表示列を含み、前記開始操作検出手段による開始操作の検出に基づいて、各表示列に設けられた図柄を変動表示する変動表示手段(例えば、3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、ストップスイッチ基板80)と、
前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、リール停止制御処理)と、
イリーガルヒットエラーの発生の有無を判定するエラー検出手段(例えば、イリーガルヒットチェック処理)と、
前記エラー検出手段による判定動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101)と、 前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段(例えば、メインROM102)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段(例えば、メインRAM103)と、を備え、
前記演算処理手段は、
前記演算処理手段による前記演算処理の実行時にデータが格納される汎用レジスタと、
前記演算処理手段による前記演算処理の実行時にデータが格納され、該格納されたデータにより前記第2記憶手段内のアドレスの一部を指定可能な拡張レジスタ(例えば、Qレジスタ)と、を有し、
前記エラー検出手段により、イリーガルヒットエラーの発生の有無を判定処理において、
前記演算処理手段は、
前記拡張レジスタを用いて前記第2記憶手段内のアドレス指定を行うことができる所定の読み出し命令(例えば、「LDQ」命令)を実行することにより、前記第2記憶手段内に配置され且つ前記複数の表示列に跨って設定された判定ライン上に停止表示された図柄の組合せに対応する入賞フラグデータを格納する入賞フラグデータ格納領域(例えば、入賞作動フラグ格納領域)のアドレスを指定する入賞フラグ格納領域指定手段(例えば、イリーガルヒットチェック処理中のS781)と、
前記入賞フラグデータ格納領域に格納された前記入賞フラグデータと、それに対応する前記内部当籤役を示す当籤フラグデータとの論理積演算を行う論理積演算手段(例えば、イリーガルヒットチェック処理中のS784)と、
前記論理積演算手段による演算結果に基づいて、イリーガルヒットエラーの発生の有無を判定するエラー判定手段(例えば、イリーガルヒットチェック処理中のS785)と、を有し、
前記当籤フラグデータが格納される当籤フラグデータ格納領域(例えば、当り要求フラグ格納領域)の構成が、前記入賞フラグデータ格納領域の構成と同一である
ことを特徴とする遊技機。
A loading operation detecting means (for example, a BET switch 77) for detecting a gaming medium loading operation;
A start operation detecting means (for example, a start switch 79) for detecting a start operation by the player after the input operation is detected by the input operation detecting means;
Internal winning combination determining means (for example, internal lottery processing) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Fluctuation display means (for example, three reels 3L, 3C, 3R) that includes a plurality of display rows and variably displays symbols provided in each display row based on detection of the start operation by the start operation detection means;
Stop operation detecting means (for example, stop switch board 80) for detecting stop operation by the player;
Stop control means (for example, reel stop control process) for stopping the change display of the symbol based on the determination result of the internal winning combination determining means and detection of the stop operation by the stop operation detecting means;
Error detection means for determining whether or not an illegal hit error has occurred (for example, an illegal hit check process);
Arithmetic processing means (for example, main CPU 101) that performs arithmetic processing for controlling the determination operation by the error detection means, and first storage means (information necessary for execution of the arithmetic processing by the arithmetic processing means) For example, the main ROM 102)
Second storage means (for example, main RAM 103) for storing information necessary for execution of the arithmetic processing by the arithmetic processing means,
The arithmetic processing means includes:
A general-purpose register in which data is stored when the arithmetic processing unit executes the arithmetic processing;
An extension register (for example, a Q register) that stores data when the arithmetic processing means executes the arithmetic processing, and that can specify a part of the address in the second storage means by the stored data; ,
In the process of determining whether or not an illegal hit error has occurred by the error detection means,
The arithmetic processing means includes:
By executing a predetermined read instruction (for example, “LDQ” instruction) capable of performing address designation in the second storage means by using the extension register, the plurality of instructions are arranged in the second storage means and the plurality A winning flag that specifies an address of a winning flag data storage area (for example, a winning action flag storage area) that stores winning flag data corresponding to a combination of symbols stopped and displayed on the determination line set across the display line Storage area designating means (for example, S781 during illegal hit check processing);
AND operation means for performing an AND operation between the winning flag data stored in the winning flag data storage area and the corresponding winning flag data indicating the internal winning combination (for example, S784 during illegal hit check processing) When,
Error determination means (for example, S785 during the illegal hit check process) for determining whether or not an illegal hit error has occurred based on the calculation result by the logical product calculation means;
A gaming machine, wherein the structure of a winning flag data storage area (for example, a winning request flag storage area) in which the winning flag data is stored is the same as that of the winning flag data storage area.

また、前記本発明の第25の遊技機では、前記拡張レジスタで指定可能な前記アドレスの一部が、前記アドレスを構成する上位側のアドレス値であるようにしてもよい。   In the twenty-fifth gaming machine of the present invention, a part of the address that can be specified by the extension register may be an upper address value constituting the address.

さらに、前記本発明の第25の遊技機では、前記演算処理手段は、前記エラー検出手段により、イリーガルヒットエラーが有ると判定された場合には、エラー処理を行うエラー処理手段を有し、
前記エラー処理手段は、前記イリーガルヒットエラーを視認可能に報知するとともに、前記イリーガルヒットエラーが解除されるまで、遊技を停止するようにしてもよい。
Further, in the twenty-fifth gaming machine of the present invention, the arithmetic processing means has error processing means for performing error processing when the error detection means determines that there is an illegal hit error,
The error processing means may notify the illegal hit error in a visually recognizable manner and stop the game until the illegal hit error is canceled.

上記構成の本発明の第23〜第25の遊技機によれば、主制御回路で管理する処理プログラムやテーブルなどの容量を削減して主制御回路のROMの空き容量を増やし、該増えた容量分のROMの空き領域を利用して遊技性を高めることができる。   According to the twenty-third to twenty-fifth gaming machines of the present invention configured as described above, the capacity of the processing programs and tables managed by the main control circuit is reduced to increase the free capacity of the ROM of the main control circuit, and the increased capacity. It is possible to improve the playability by using the free space of the ROM.

[第26の遊技機]
従来、上述した構成の遊技機において、遊技制御基板(主制御基板)から演出制御基板(副制御基板)にコマンドデータを送信する遊技機が知られている(例えば、特開2013−027655号公報及び特開2014−033751号公報参照)。
[26th game machine]
Conventionally, in the gaming machine having the above-described configuration, a gaming machine that transmits command data from a gaming control board (main control board) to an effect control board (sub control board) is known (for example, Japanese Patent Application Laid-Open No. 2013-027655). And Japanese Patent Application Laid-Open No. 2014-033751).

ところで、近年、遊技性の多様化に伴い、副制御回路による演出制御において遊技性に係る処理が増える傾向がある。そのため、主制御回路から副制御回路に送信される通信データを改ざんする、「ゴト」と呼ばれる不正行為が発生しており、遊技店に損害を与えている。それに対して、従来、例えば上記特開2014−033751号公報等で提案されているように、主制御回路において送信データにゴト防止処理を施す対策も実施されている。しかしながら、このようなゴト防止処理の追加により、主制御回路のプログラム容量が圧迫されるという課題が発生している。   By the way, in recent years, with diversification of game playability, there is a tendency that processing related to game play increases in effect control by the sub control circuit. For this reason, an illegal act called “Goto” that tampers communication data transmitted from the main control circuit to the sub-control circuit has occurred, causing damage to the game shop. On the other hand, conventionally, as proposed in, for example, the above-mentioned Japanese Patent Application Laid-Open No. 2014-033751 and the like, countermeasures for performing anti-going processing on transmission data in the main control circuit have also been implemented. However, there is a problem that the program capacity of the main control circuit is compressed by the addition of such anti-going processing.

本発明は、上記第14の課題を解決するためになされたものであり、本発明の第14の目的は、送信データに不正(ゴト)防止処理を施すことなく、不正行為を抑止するとともに、不正防止処理による主制御回路のプログラム容量の圧迫を無くすことが可能な遊技機を提供することである。   The present invention has been made to solve the fourteenth problem, and a fourteenth object of the present invention is to suppress fraud without performing fraud prevention processing on transmission data, It is an object of the present invention to provide a gaming machine that can eliminate the compression of the program capacity of a main control circuit due to fraud prevention processing.

上記第14の課題を解決するために、本発明では、以下のような構成の第26の遊技機を提供する。   In order to solve the fourteenth problem, the present invention provides a twenty-sixth gaming machine having the following configuration.

前記遊技動作に関する通信データを送信するデータ送信手段(例えば、主制御回路90)と、
前記通信データを作成する通信データ生成手段(例えば、通信データ格納処理)と、
前記通信データ生成手段による通信データの生成動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段(例えば、メインROM102)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段(例えば、メインRAM103)と、を備え、
前記演算処理手段は、
前記演算処理手段による前記演算処理の実行時に複数種のデータがそれぞれ格納される複数の汎用レジスタを有し、
前記演算処理手段は、
前記通信データ生成手段による通信データの生成処理において、
前記通信データを構成する複数種の通信パラメータをそれぞれ前記複数の汎用レジスタに割り当て、
前記通信データを構成する複数種の通信パラメータのうち、前記通信データの種別に基づいて通信パラメータを、前記複数の汎用レジスタのうちの対応する汎用レジスタにセットし、
前記汎用レジスタにセットされた通信パラメータを、前記第2記憶手段内の所定の格納領域(通信データ一時格納領域)に格納し、
前記複数種の通信パラメータのうち、通信データの生成時に未使用の通信パラメータに対応付けられた汎用レジスタに格納されているデータを通信パラメータとして前記所定の格納領域に格納し、
前記複数種の通信パラメータに応じて前記複数の汎用レジスタにセットされたデータに基づいて、前記通信データのサム値を生成する
ことを特徴とする遊技機。
Data transmission means (for example, main control circuit 90) for transmitting communication data relating to the gaming operation;
Communication data generation means for generating the communication data (for example, communication data storage processing);
Arithmetic processing means (for example, main CPU 101) for performing arithmetic processing for controlling communication data generating operation by the communication data generating means;
First storage means (for example, main ROM 102) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Second storage means (for example, main RAM 103) for storing information necessary for execution of the arithmetic processing by the arithmetic processing means,
The arithmetic processing means includes:
A plurality of general-purpose registers each storing a plurality of types of data when the arithmetic processing unit performs the arithmetic processing;
The arithmetic processing means includes:
In the communication data generation process by the communication data generation means,
A plurality of types of communication parameters constituting the communication data are assigned to the plurality of general purpose registers, respectively.
Among a plurality of types of communication parameters constituting the communication data, a communication parameter is set in a corresponding general-purpose register among the plurality of general-purpose registers based on the type of the communication data,
Storing the communication parameters set in the general-purpose register in a predetermined storage area (communication data temporary storage area) in the second storage means;
Among the plurality of types of communication parameters, data stored in a general-purpose register associated with an unused communication parameter when generating communication data is stored as a communication parameter in the predetermined storage area,
A gaming machine, wherein a sum value of the communication data is generated based on data set in the plurality of general-purpose registers according to the plurality of types of communication parameters.

また、前記本発明の第26の遊技機では、前記通信データ生成手段は、前記第2記憶手段内の所定の格納領域に空きが無い場合には、前記複数の汎用レジスタにセットされた前記通信パラメータを前記第2記憶手段内の所定の格納領域に格納することなく通信データの生成処理を終了するようにしてもよい。   Further, in the twenty-sixth gaming machine of the present invention, the communication data generation means, when there is no vacancy in a predetermined storage area in the second storage means, the communication data set in the plurality of general purpose registers. You may make it complete | finish a production | generation process of communication data, without storing a parameter in the predetermined storage area in the said 2nd memory | storage means.

上記構成の本発明の第26の遊技機によれば、送信データ(通信データ)に不正防止処理を施すことなく、不正行為を抑止することができるとともに、不正防止処理による主制御回路のプログラム容量の圧迫も無くすことができる。   According to the twenty-sixth gaming machine of the present invention configured as described above, fraudulent acts can be suppressed without performing fraud prevention processing on transmission data (communication data), and the program capacity of the main control circuit by fraud prevention processing can be suppressed. The pressure of can be eliminated.

[第27の遊技機]
従来、上述した構成の遊技機において、主制御回路の制御により払い出されたメダルの枚数に応じて、クレジット数を更新する機能を備えた遊技機が知られている(例えば、特開2009−077977号公報参照)。
[The 27th game machine]
Conventionally, in the gaming machine having the above-described configuration, a gaming machine having a function of updating the number of credits according to the number of medals paid out under the control of a main control circuit is known (for example, Japanese Patent Application Laid-Open No. 2009-2009). No. 079777).

ところで、従来、ART中やボーナス中の遊技では、メダルの払い出しが発生する頻度が高くなるが、この際、メダル1枚単位の払出間隔は一律(一定)で制御されることが多い。この場合、メダル払出期間において無駄な待ち時間が発生する。それゆえ、例えば、ARTのように長時間の遊技では、遊技期間が無駄に長くなり、遊技者にとって精神的負担となる可能性がある。   Conventionally, in games during ART or bonuses, medals are often paid out. At this time, the payout interval for each medal is often controlled uniformly (fixed). In this case, useless waiting time occurs in the medal payout period. Therefore, for example, in a long-time game such as ART, the game period becomes uselessly long, which may be a mental burden on the player.

本発明は、上記第15の課題を解決するためになされたものであり、本発明の第15の目的は、メダル払出期間において、無駄な待ち時間を減らし、遊技者の精神的負担を軽減することが可能な遊技機を提供することである。   The present invention has been made to solve the fifteenth problem, and a fifteenth object of the present invention is to reduce useless waiting time and reduce a player's mental burden during a medal payout period. It is to provide a gaming machine capable of doing so.

上記第15の課題を解決するために、本発明では、以下のような構成の第27の遊技機を提供する。   In order to solve the fifteenth problem, the present invention provides a twenty-seventh gaming machine having the following configuration.

遊技媒体の投入操作を検出する投入操作検出手段(例えば、BETスイッチ77)と、
前記投入操作検出手段による投入操作の検出された後、遊技者による開始操作を検出する開始操作検出手段(例えば、スタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、内部抽籤処理)と、
複数の表示列を含み、前記開始操作検出手段による開始操作の検出に基づいて、各表示列に設けられた図柄を変動表示する変動表示手段(例えば、3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、ストップスイッチ基板80)と、
前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、リール停止制御処理)と、
前記停止制御手段により前記複数の表示列の変動表示が停止された場合に、前記複数の表示列に跨って設定された判定ライン上に、前記遊技媒体の払い出しに係る内部当籤役に対応する図柄の組合せが停止表示されたか否かを判定する特典付与判定手段(例えば、入賞検索処理)と、
前記特典付与判定手段により前記遊技媒体の払い出しに係る内部当籤役に対応する図柄の組合せが前記判定ライン上に停止表示されたと判定された場合に、前記遊技媒体を払い出す遊技媒体払出手段(例えば、入賞チェック・メダル払出処理)と、
前記遊技媒体を貯留する遊技媒体貯留手段(例えば、クレジット機能)と、
前記遊技媒体払出手段による前記遊技媒体の払出動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101)と、を備え、
前記演算処理手段は、
前記特典付与判定手段により前記遊技媒体の払い出しに係る内部当籤役に対応する図柄の組合せが前記判定ライン上に停止表示されたと判定され、且つ、前記遊技媒体貯留手段に貯留されている前記遊技媒体の貯留数がその上限値未満である場合には、前記遊技媒体の貯留数に1を加算する遊技媒体加算手段(例えば、入賞チェック・メダル払出処理中のS805)と、
前記遊技媒体加算手段により前記遊技媒体の貯留数に前記遊技媒体が1加算された後、前記遊技媒体の払い出しに係る内部当籤役に対応する図柄の組合せが停止表示された際に付与される前記遊技媒体の全払出数の払い出しが終了したか否かを判定する払出終了判定手段(例えば、入賞チェック・メダル払出処理中のS807)と、
前記払出終了判定手段により前記遊技媒体の全払出数の払い出しが終了していないと判定された場合に、所定期間、遊技に関する操作が無効になるウェイトを発生させるウェイト発生手段(例えば、入賞チェック・メダル払出処理中のS808)と、を有する
ことを特徴とする遊技機。
A loading operation detecting means (for example, a BET switch 77) for detecting a gaming medium loading operation;
A start operation detecting means (for example, a start switch 79) for detecting a start operation by the player after the input operation is detected by the input operation detecting means;
Internal winning combination determining means (for example, internal lottery processing) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Fluctuation display means (for example, three reels 3L, 3C, 3R) that includes a plurality of display rows and variably displays symbols provided in each display row based on detection of the start operation by the start operation detection means;
Stop operation detecting means (for example, stop switch board 80) for detecting stop operation by the player;
Stop control means (for example, reel stop control process) for stopping the change display of the symbol based on the determination result of the internal winning combination determining means and detection of the stop operation by the stop operation detecting means;
When the variable display of the plurality of display columns is stopped by the stop control means, the symbol corresponding to the internal winning combination relating to the payout of the game medium on the determination line set across the plurality of display columns Bonus granting determination means (for example, winning search process) for determining whether or not the combination of is stopped and displayed,
A game medium payout means for paying out the game medium when the combination of symbols corresponding to the internal winning combination relating to the payout of the game medium is stopped and displayed on the determination line by the bonus grant determination means (for example, , Winning check / medal payout processing),
Game medium storage means for storing the game medium (for example, a credit function);
Arithmetic processing means (for example, main CPU 101) for performing arithmetic processing for controlling the game medium payout operation by the game medium payout means,
The arithmetic processing means includes:
The game medium determined by the bonus granting determination means that the combination of symbols corresponding to the internal winning combination relating to the payout of the game medium is stopped and displayed on the determination line, and stored in the game medium storage means If the storage number of the game medium is less than the upper limit value, game medium addition means for adding 1 to the number of storage of the game medium (for example, S805 during the winning check / medal payout process);
After the game medium is added to the number of stored game media by the game medium adding means, the combination of symbols corresponding to the internal winning combination related to the payout of the game medium is stopped and displayed. A payout end determination means for determining whether or not the payout of the total payout number of game media has ended (for example, S807 during the winning check / medal payout process);
When the payout end determination means determines that the payout of the total payout amount of the game medium has not ended, a weight generation means (for example, a prize check A game machine characterized by having a medal payout process (S808).

また、前記本発明の第27の遊技機では、前記演算処理手段は、所定周期で割込処理を実行する割込処理実行手段を有し、
前記ウェイト発生手段による遊技に関する操作が無効となる前記ウェイトでは、前記割込処理実行手段による割込処理が予め定められた回数実行されるようにしてもよい。
In the twenty-seventh gaming machine of the present invention, the arithmetic processing means has an interrupt processing execution means for executing an interrupt process at a predetermined cycle,
The interrupt processing by the interrupt processing execution means may be executed a predetermined number of times with the weight where the operation related to the game by the weight generation means is invalid.

上記構成の本発明の第27の遊技機によれば、メダル(遊技媒体)払出期間において、無駄な待ち時間を減らし、遊技者の精神的負担を軽減することができる。   According to the twenty-seventh gaming machine of the present invention configured as described above, in the medal (game medium) payout period, useless waiting time can be reduced and the mental burden on the player can be reduced.

[第28及び第29の遊技機]
従来、上述した構成の遊技機において、内部当籤役やAT遊技を決定するための抽籤テーブルがROMに記憶された遊技機が知られている(例えば、特開2009−125459号公報参照)。
[28th and 29th game machines]
Conventionally, in the gaming machine having the above-described configuration, a gaming machine in which a lottery table for determining an internal winning combination or an AT game is stored in a ROM is known (see, for example, JP 2009-12559 A).

ところで、上記特開2009−125459号公報に記載の遊技機では、AT遊技の抽籤テーブルや抽籤処理プログラムは、記憶容量に余裕のある、副制御基板に設けられたROMに保存されている。しかしながら、近年の遊技機業界に特有の理由から、AT遊技の抽籤に係るテーブル及びプログラムも主制御基板に設けられたROMに記憶する必要がある。このため、小容量に制限されている主制御基板のROM容量が圧迫されることになる。   By the way, in the gaming machine described in JP 2009-12559 A, the lottery table and the lottery processing program for AT games are stored in a ROM provided on the sub-control board with sufficient storage capacity. However, for reasons specific to the gaming machine industry in recent years, tables and programs related to AT game lottery need to be stored in the ROM provided on the main control board. For this reason, the ROM capacity of the main control board, which is limited to a small capacity, is pressed.

本発明は、上記第16の課題を解決するためになされたものであり、本発明の第16の目的は、主制御回路の処理で用いるデータの容量を削減し、主制御回路のROMの空き容量を増やすことが可能な遊技機を提供することである。   The present invention has been made to solve the above sixteenth problem, and a sixteenth object of the present invention is to reduce the capacity of data used in processing of the main control circuit and to free up ROM in the main control circuit. It is to provide a gaming machine capable of increasing the capacity.

上記第16の課題を解決するために、本発明では、以下のような構成の第28の遊技機を提供する。   In order to solve the sixteenth problem, the present invention provides a twenty-eighth gaming machine having the following configuration.

遊技者による開始操作を検出する開始操作検出手段(例えば、スタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、内部抽籤処理)と、
前記内部当籤役決定手段により決定された内部当籤役に基づいて、遊技者にとって有利な遊技状態を特典として付与するか否かを抽籤により決定する特典付与決定手段(例えば、CT中CT抽籤処理)と、
前記特典付与決定手段により参照される抽籤テーブル(例えば、CT中CT当籤抽籤テーブル)と、を備え、
前記抽籤テーブルでは、
抽籤対象となる前記内部当籤役の種別を指定する判定データ(例えば、判定ビット)と、前記判定データで指定される抽籤対象の前記内部当籤役の抽籤値とが規定され、
抽籤対象外となる前記内部当籤役の抽籤値は規定されず、
当籤確率が100%未満である抽籤対象の前記内部当籤役の抽籤値には0以外の値が規定され、当籤確率が100%である抽籤対象の前記内部当籤役の抽籤値には0が規定されている
ことを特徴とする遊技機。
Start operation detecting means for detecting a start operation by the player (for example, a start switch 79);
Internal winning combination determining means (for example, internal lottery processing) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Based on the internal winning combination determining means determined by the internal winning combination determining means, a bonus grant determining means (for example, CT lottery processing during CT) for determining whether or not a gaming state advantageous to the player is granted as a bonus. When,
A lottery table (for example, a CT winning lottery table during CT) referred to by the privilege grant determining means,
In the lottery table,
Determination data (for example, a determination bit) that specifies the type of the internal winning combination to be a lottery target and the lottery value of the internal winning combination that is specified by the determination data are defined.
The lottery value of the internal winning combination that is not subject to lottery is not specified,
A value other than 0 is defined for the lottery value of the internal winning combination for a lottery subject whose winning probability is less than 100%, and 0 is defined for the lottery value of the internal winning combination for a lottery target having a winning probability of 100% A gaming machine characterized by being.

また、前記本発明の第28の遊技機では、前記特典付与決定手段は、
ソフトラッチ乱数から1バイトの乱数値を取得し、
取得した前記乱数値と前記抽籤値とを用いて抽籤することにより、前記遊技者にとって有利な遊技状態を特典として付与するか否かを決定するようにしてもよい。
In the twenty-eighth gaming machine of the present invention, the privilege grant determining means is
Get a 1-byte random value from the soft latch random number,
It may be determined whether or not to give a gaming state advantageous to the player as a privilege by lottery using the obtained random number value and the lottery value.

上記第16の課題を解決するために、本発明では、以下のような構成の第29の遊技機を提供する。   In order to solve the sixteenth problem, the present invention provides a twenty-ninth gaming machine having the following configuration.

遊技者による開始操作を検出する開始操作検出手段(例えば、スタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、内部抽籤処理)と、
前記内部当籤役決定手段により決定された内部当籤役に基づいて、遊技者にとって有利な遊技状態を特典として付与するか否かを抽籤により決定する特典付与決定手段(例えば、CT中CT抽籤処理)と、
前記特典付与決定手段により参照され、前記内部当籤役の種別毎に設けられた抽籤テーブル(例えば、CT中CT当籤抽籤テーブル)と、
現在決定されている内部当籤役に対応付けられた前記抽籤テーブルを選択するための抽籤テーブル選択テーブル(例えば、当籤役別テーブル選択相対テーブル)と、を備え、
前記抽籤テーブル選択テーブルでは、
前記内部当籤役の種別毎に、該種別の内部当籤役が抽籤対象であるか否かを判別可能であり且つ該種別の内部当籤役に対応付けられた前記抽籤テーブルの配置先を指定可能な選択値が規定され、
抽籤対象外となる前記内部当籤役の前記選択値には、前記特典付与決定手段による抽籤結果をハズレ扱いとする0が規定され、
抽籤対象となる前記内部当籤役の前記選択値には、0以外のデータが規定されている
ことを特徴とする遊技機。
Start operation detecting means for detecting a start operation by the player (for example, a start switch 79);
Internal winning combination determining means (for example, internal lottery processing) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Based on the internal winning combination determining means determined by the internal winning combination determining means, a bonus grant determining means (for example, CT lottery processing during CT) for determining whether or not a gaming state advantageous to the player is granted as a bonus. When,
A lottery table (for example, a CT winning lottery table during CT) which is referred to by the privilege grant determining means and provided for each type of the internal winning combination;
A lottery table selection table (for example, a table selection relative table for each winning combination) for selecting the lottery table associated with the currently determined internal winning combination;
In the lottery table selection table,
For each type of the internal winning combination, it can be determined whether or not the internal winning combination of the type is a lottery target, and the arrangement location of the lottery table associated with the internal winning combination of the type can be designated Selection value is defined,
The selection value of the internal winning combination that is not subject to lottery is defined as 0, in which the lottery result by the privilege grant determining means is treated as lost,
Data other than 0 is defined in the selection value of the internal winning combination to be a lottery target.

また、前記本発明の第29の遊技機では、前記抽籤テーブル選択テーブルの前記選択値は、選択する前記抽籤テーブルまでの相対値であり、該相対値が1バイトの値であるようにしてもよい。   In the 29th gaming machine of the present invention, the selection value of the lottery table selection table is a relative value up to the lottery table to be selected, and the relative value is a value of 1 byte. Good.

上記構成の本発明の第28及び第29の遊技機によれば、主制御回路の処理で用いるデータの容量を削減し、主制御回路のROMの空き容量を増やすことができる。   According to the twenty-eighth and twenty-ninth gaming machines of the present invention configured as described above, it is possible to reduce the capacity of data used in the processing of the main control circuit and increase the free space of the ROM of the main control circuit.

[第30の遊技機]
従来、上述した構成の遊技機では、主制御基板に搭載されたROM内の決まった領域にプログラム及びテーブルがそれぞれ配置されている(例えば、特開2012−110635号公報参照)。
[30th game machine]
Conventionally, in the gaming machine having the above-described configuration, a program and a table are respectively arranged in predetermined areas in a ROM mounted on a main control board (see, for example, JP 2012-110635 A).

ところで、上記特開2012−110635号公報に記載の遊技機のように、主制御基板のROMに配置可能なプログラム及びテーブルは、遊技機業界の規則上、制限されており、主制御基板のROM内におけるプログラム及びテーブルの拡張性は著しく乏しい。   By the way, as in the gaming machine described in JP 2012-110635 A, the programs and tables that can be arranged in the ROM of the main control board are limited by the rules of the gaming machine industry, and the ROM of the main control board The program and table expandability is extremely poor.

本発明は、上記第17の課題を解決するためになされたものであり、本発明の第17の目的は、主制御基板のROM内におけるプログラム及びテーブルの拡張性を高めることが可能な遊技機を提供することである。   The present invention has been made to solve the seventeenth problem, and a seventeenth object of the present invention is a gaming machine capable of enhancing the expandability of programs and tables in the ROM of the main control board. Is to provide.

上記第17の課題を解決するために、本発明では、以下のような構成の第30の遊技機を提供する。   In order to solve the seventeenth problem, the present invention provides a thirtieth gaming machine having the following configuration.

遊技動作を制御するための演算処理を行う演算処理手段(例えば、メインCPU101)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶された第1記憶手段(例えば、メインROM102)と、
前記演算処理手段による前記演算処理の実行に必要な情報が記憶される第2記憶手段(例えば、メインRAM103)と、を備え、
前記第1記憶手段には、遊技者により実施される遊技の遊技性に関与する処理の実行に必要な情報が記憶された遊技用記憶領域(例えば、遊技用ROM領域)と、前記遊技用記憶領域とは異なる領域に配置され且つ遊技者により実施される遊技の遊技性に関与しない処理の実行に必要な情報が記憶された規定外記憶領域(例えば、規定外ROM領域)とが設けられている
ことを特徴とする遊技機。
Arithmetic processing means (for example, the main CPU 101) for performing arithmetic processing for controlling game operations;
First storage means (for example, main ROM 102) in which information necessary for execution of the arithmetic processing by the arithmetic processing means is stored;
Second storage means (for example, main RAM 103) for storing information necessary for execution of the arithmetic processing by the arithmetic processing means,
In the first storage means, a game storage area (for example, a game ROM area) in which information necessary for executing a process related to the game performance of a game executed by a player is stored, and the game storage An unspecified storage area (for example, an unspecified ROM area) in which information necessary for execution of processing that is arranged in an area different from the area and is not related to the game performance of the game executed by the player is provided. A gaming machine characterized by

また、前記本発明の第30の遊技機では、前記第2記憶手段には、遊技者により実施される遊技の遊技性に関与する処理の実行に必要な情報が一時的に記憶される遊技用作業領域及び遊技用スタック領域を含む遊技用一時記憶領域(例えば、遊技用RAM領域)と、前記遊技用一時記憶領域とは異なる領域に配置され、且つ、遊技者により実施される遊技の遊技性に関与しない処理の実行に必要な情報が一時的に記憶される規定外作業領域及び規定外スタック領域を含む規定外一時記憶領域(例えば、規定外RAM領域)とが設けられているようにしてもよい。   In the thirtieth gaming machine of the present invention, the second storage means temporarily stores information necessary for execution of processing related to game playability performed by the player. A game temporary storage area including a work area and a game stack area (for example, a game RAM area) and a game playability that is arranged in a different area from the game temporary storage area and executed by the player A non-standard temporary storage area (for example, a non-standard RAM area) including a non-standard work area and a non-standard stack area in which information necessary for execution of processes not involved in the process is temporarily stored. Also good.

さらに、前記本発明の第30の遊技機では、前記演算処理手段は、専用レジスタとしてスタックポインタを有し、
前記演算処理手段は、
前記第1記憶手段の前記規定外記憶領域に記憶されたプログラムを実行する場合には、前記スタックポインタに前記第2記憶手段の規定外スタック領域のアドレスを設定し、
前記第1記憶手段の前記規定外記憶領域に記憶されたプログアムを終了する場合には、前記規定外記憶領域に記憶されたプログラムを実行するときに退避させた前記第2記憶手段の前記遊技用スタック領域のアドレスを前記スタックポインタに設定して、前記第1記憶領域の前記遊技用記憶領域に記憶されたプログラムに戻すようにしてもよい。
Furthermore, in the thirtieth gaming machine of the present invention, the arithmetic processing means has a stack pointer as a dedicated register,
The arithmetic processing means includes:
When executing the program stored in the non-standard storage area of the first storage unit, the address of the non-standard stack area of the second storage unit is set in the stack pointer,
When the program stored in the non-specified storage area of the first storage means is to be terminated, the game of the second storage means saved when the program stored in the non-standard storage area is executed An address of the stack area may be set in the stack pointer to return to the program stored in the game storage area of the first storage area.

上記構成の本発明の第30の遊技機によれば、主制御基板のROM内におけるプログラム及びテーブルの拡張性を高めることができる。   According to the thirtieth gaming machine of the present invention configured as described above, the expandability of the program and table in the ROM of the main control board can be enhanced.

[第31の遊技機]
従来、上述した構成の遊技機において、主制御回路で決定された内部当籤役の情報を副制御回路の演出制御で用いるために、内部当籤役を、その種別をグループ単位でまとめるサブフラグに変換する機能を備えた遊技機が知られている(例えば、特開2010−051471号公報参照)。
[31st game machine]
Conventionally, in the gaming machine having the above-described configuration, in order to use the information of the internal winning combination determined by the main control circuit in the production control of the sub control circuit, the internal winning combination is converted into a subflag that categorizes the types in groups. A gaming machine having a function is known (for example, see JP 2010-051471 A).

上記特開2010−051471号公報に記載の遊技機では、内部当籤役をサブフラグに変換するための変換テーブルや変換処理プログラムは、記憶容量に余裕のある、副制御基板に設けられたROMに保存されている。しかしながら、近年の遊技機業界に特有の理由から、主制御回路で決定された内部当籤役の情報を副制御回路に送信できなくなり、サブフラグに係る変換テーブルや変換処理プログラムも主制御基板に設けられたROMに記憶する必要がある。この場合、これらのテーブルやプログラムにより、小容量に制限されている主制御基板のROM容量が圧迫されることになる。そこで、サブフラグに係る変換テーブルや変換処理プログラムによる主制御基板のROM容量への圧迫を抑制するとともに、遊技機の機種、企画、仕様等の変更への対応を効率良く行える技術の開発が求められている。   In the gaming machine described in the above-mentioned Japanese Patent Application Laid-Open No. 2010-05471, the conversion table and conversion processing program for converting the internal winning combination into a subflag are stored in a ROM provided on the sub-control board with sufficient storage capacity. Has been. However, for reasons specific to the recent gaming machine industry, the information on the internal winning combination determined by the main control circuit cannot be transmitted to the sub control circuit, and the conversion table and conversion processing program related to the subflag are also provided on the main control board. Need to be stored in ROM. In this case, the ROM capacity of the main control board, which is limited to a small capacity, is pressed by these tables and programs. Therefore, it is necessary to develop a technology that can suppress the pressure on the ROM capacity of the main control board by the conversion table and conversion processing program related to the subflag, and can efficiently cope with changes in the model, planning, and specifications of the gaming machine. ing.

本発明は、上記第18の課題を解決するためになされたものであり、本発明の第18の目的は、主制御基板のROM容量の圧迫を抑制するとともに、遊技機の機種、企画、仕様等の変更への対応を効率良く行えることが可能な遊技機を提供することである。   The present invention has been made to solve the eighteenth problem, and an eighteenth object of the present invention is to suppress the compression of the ROM capacity of the main control board and to make the model, plan, and specifications of the gaming machine. It is an object of the present invention to provide a gaming machine capable of efficiently responding to such changes.

上記第18の課題を解決するために、本発明では、以下のような構成の第31の遊技機を提供する。   In order to solve the eighteenth problem, the present invention provides a thirty-first gaming machine having the following configuration.

遊技者による開始操作を検出する開始操作検出手段(例えば、スタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、内部抽籤処理)と、
前記内部当籤役決定手段により決定された内部当籤役を、変換テーブルを参照して、第1のサブフラグ(例えば、サブフラグ)に変換する第1サブフラグ変換手段(例えば、サブフラグ変換処理)と、
前記第1サブフラグ変換手段による変換処理で得られた前記第1のサブフラグを、抽籤テーブル(例えば、各種フラグ変換抽籤テーブル)を参照して、抽籤により第2のサブフラグ(例えば、サブフラグEX)に変換する第2サブフラグ変換手段(例えば、フラグ変換処理)と、を備え、
前記変換テーブルでは、前記内部当籤役と、前記内部当籤役に対応付けられた制御ステータスデータと、前記第1のサブフラグとの対応関係が規定され、同じ種別の前記第1のサブフラグに対して、同じ値の前記制御ステータスデータが割り付けられ、
前記第2サブフラグ変換手段による抽籤は、前記制御ステータスデータに基づいて行われる
ことを特徴とする遊技機。
Start operation detecting means for detecting a start operation by the player (for example, a start switch 79);
Internal winning combination determining means (for example, internal lottery processing) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
First sub-flag conversion means (for example, sub-flag conversion process) for converting the internal winning combination determined by the internal winning combination determination means to a first sub-flag (for example, sub-flag) with reference to a conversion table;
The first subflag obtained by the conversion process by the first subflag converting means is converted into a second subflag (for example, subflag EX) by lottery with reference to a lottery table (for example, various flag conversion lottery tables). Second sub-flag conversion means (for example, flag conversion processing),
In the conversion table, a correspondence relationship between the internal winning combination, the control status data associated with the internal winning combination, and the first subflag is defined, and for the first subflag of the same type, The control status data with the same value is assigned,
The gaming machine, wherein the lottery by the second sub-flag conversion means is performed based on the control status data.

また、前記本発明の遊技機では、前記遊技動作に関するコマンドデータを送信するデータ送信手段を備え、
前記データ送信手段は、前記開始操作検出手段が開始操作を検出したことを契機として、前記第1のサブフラグをコマンドデータの通信パラメータとして送信するようにしてもよい。
The gaming machine of the present invention further includes data transmission means for transmitting command data related to the gaming operation,
The data transmission unit may transmit the first sub-flag as a communication parameter of command data when the start operation detection unit detects the start operation.

上記構成の本発明の第31の遊技機によれば、主制御基板のROM容量の圧迫を抑制するとともに、遊技機の機種、企画、仕様等の変更への対応を効率良く行えることができる。   According to the thirty-first gaming machine of the present invention configured as described above, the ROM capacity of the main control board can be suppressed, and changes in the gaming machine model, planning, specifications, and the like can be efficiently performed.

2.第2の実施形態
以下、本発明の第2の実施形態に係る遊技機としてパチスロを例に挙げ、図面を参照しながら、その構成及び動作について説明する。なお、本実施形態では、ボーナス作動機能及びART機能を備えたパチスロについて説明する。
2. Second Embodiment Hereinafter, a pachislot machine is taken as an example of a gaming machine according to a second embodiment of the present invention, and the configuration and operation thereof will be described with reference to the drawings. In the present embodiment, a pachislot machine having a bonus operation function and an ART function will be described.

第2の実施形態に係るパチスロの機能フローは、第1の実施形態に係るパチスロと同じである。パチスロでは、基本的に、ストップボタンが押されたときから規定時間(190msec)内に、該当するリールの回転を停止する制御が行われる。本実施形態では、この規定時間内にリールの回転に伴って移動する図柄の数を「滑り駒数」という。そして、本実施形態では、規定期間が190msec(第1最大遅延時間)である場合には、滑り駒数の最大数(最大滑り駒数)を図柄4個分に定め、規定期間が75msec(第2最大遅延時間)である場合には、最大滑り駒数を図柄1個分に定める。   The functional flow of the pachislot according to the second embodiment is the same as that of the pachislot according to the first embodiment. In the pachi-slot, basically, control for stopping the rotation of the corresponding reel is performed within a specified time (190 msec) from when the stop button is pressed. In the present embodiment, the number of symbols that move with the rotation of the reel within the specified time is referred to as “the number of sliding pieces”. In the present embodiment, when the specified period is 190 msec (first maximum delay time), the maximum number of sliding symbols (maximum number of sliding symbols) is set to four symbols, and the specified period is 75 msec (first time). (2 maximum delay time), the maximum number of sliding symbols is set to one symbol.

<パチスロの構造>
また、第2の実施形態に係るパチスロの構造は、第1の実施形態に係るパチスロ1と同じである。すなわち、第2の実施形態に係るパチスロの外部構造及び内部構造は、第1の実施形態に係るパチスロ1の外部構造及び内部構造と同じである。
<Pachislot structure>
The structure of the pachislot machine according to the second embodiment is the same as that of the pachislot machine 1 according to the first embodiment. That is, the external structure and internal structure of the pachislot machine according to the second embodiment are the same as the external structure and internal structure of the pachislot machine 1 according to the first embodiment.

<パチスロが備える制御系>
第2の実施形態に係るパチスロが備える制御系は、第1の実施形態に係るパチスロ1と同じである。すなわち、第2の実施形態に係るパチスロは、主制御回路90と、副制御回路200を備えている。
<Control system for pachislot>
The control system provided in the pachislot machine according to the second embodiment is the same as that of the pachislot machine 1 according to the first embodiment. That is, the pachislot according to the second embodiment includes a main control circuit 90 and a sub control circuit 200.

<遊技状態の遷移フロー>
次に、図178及び図179を参照しながら、第2の実施形態のパチスロの主制御回路90(メインCPU101)により管理される各種遊技状態及びその遷移フローについて説明する。なお、図178は、パチスロ1の基本的な遊技状態の遷移フロー図である。また、図179Aは、報知(ART)機能の作動の有無を考慮した遊技状態の遷移フロー図であり、図179Bは、その遊技状態の移行条件をまとめた表である。
<Game state transition flow>
Next, with reference to FIGS. 178 and 179, various gaming states managed by the main control circuit 90 (main CPU 101) of the pachislot of the second embodiment and the transition flow thereof will be described. In addition, FIG. 178 is a transition flow diagram of the basic gaming state of the pachislot 1. Further, FIG. 179A is a game state transition flow diagram in consideration of whether or not the notification (ART) function is activated, and FIG. 179B is a table summarizing the game state transition conditions.

[基本的な遊技状態の遷移フロー]
第2の実施形態のパチスロでは、ボーナスゲームの種類として、ビッグボーナス(以下、「BB」と記す)と、ミドルボーナス(以下、「MB」と記す)が設けられる。なお、「BB」は、本発明に係る「特定遊技」に対応し、「MB」は、本発明に係る「特別遊技」に対応する。
[Basic game state transition flow]
In the pachi-slot according to the second embodiment, a big bonus (hereinafter referred to as “BB”) and a middle bonus (hereinafter referred to as “MB”) are provided as bonus game types. “BB” corresponds to “specific game” according to the present invention, and “MB” corresponds to “special game” according to the present invention.

BBは、第1種特別役物と呼ばれるレギュラーボーナス(以下、「RB」と記す)に係る役物連続作動装置であり、RBを連続して作動させる。MBは、第2種特別役物と呼ばれるチャレンジボーナス(以下、「CB」と記す)に係る役物連続作動装置であり、CBを連続して作動させる。MB(CB)において、リール停止制御手段は、1つ以上のリールに対して、規定時間75msec(図柄1駒分)内に、その図柄の組合せが入賞判定ラインに沿って極力表示されるようにリールの回転を停止させる。さらに、リール停止制御手段は、遊技状態に対応する各種規定時間を利用して、内部当籤役によってその表示が許可されていない図柄の組合せが入賞判定ラインに沿って表示されないようにリールの回転を停止させる。   BB is an accessory continuous operation device related to a regular bonus (hereinafter referred to as “RB”) called a first type special accessory, and continuously operates the RB. The MB is an accessory continuous operation device related to a challenge bonus (hereinafter referred to as “CB”) called a type 2 special accessory, and continuously operates the CB. In MB (CB), the reel stop control means displays the combination of symbols as much as possible along the winning determination line within a specified time of 75 msec (one symbol) for one or more reels. Stop reel rotation. Furthermore, the reel stop control means uses various specified times corresponding to the gaming state to rotate the reels so that combinations of symbols that are not permitted to be displayed by the internal winning combination are not displayed along the winning determination line. Stop.

それゆえ、本実施形態では、主制御回路90は、ボーナス役の当籤/作動(入賞)の有無に基づいて遊技状態を管理する。具体的には、図178に示すように、主制御回路90は、ビッグボーナス役(後述の名称「BB」を含む内部当籤役)の当籤/作動(入賞)の有無に基づいて、「ボーナス非当籤状態(不内部中)」、「フラグ間状態(BB内部中)」及び「ボーナス状態(BB作動時、MB作動時)」と称する3種類の遊技状態を管理する。   Therefore, in the present embodiment, the main control circuit 90 manages the gaming state based on whether or not the bonus combination is won / actuated (winning). Specifically, as shown in FIG. 178, the main control circuit 90 determines whether or not a bonus bonus (non-bonus bonus) (internal winning combination including the name “BB” described later) is won / actuated (winning). Three types of game states are managed, which are referred to as “winning state (non-internal state)”, “inter-flag state (internal state of BB)” and “bonus state (when BB is activated, MB is activated)”.

なお、ボーナス非当籤状態は、ボーナスに非当籤であり、かつ、ボーナスが作動(入賞)していない状態であり、ボーナス状態は、ボーナスが作動している状態である。また、本実施形態では、ビッグボーナス役が内部当籤役として決定されると、ビッグボーナスが入賞するまで複数回の遊技に渡りビッグボーナス役が内部当籤役として持ち越された状態が発生する。フラグ間状態は、ビッグボーナス役が内部当籤役として持ち越されている状態、すなわち、ボーナス役が当籤し、かつ、ビッグボーナスが作動していない状態である。   Note that the bonus non-winning state is a state where the bonus is non-winning and the bonus is not activated (winning), and the bonus state is a state where the bonus is activated. Further, in the present embodiment, when the big bonus combination is determined as the internal winning combination, a state occurs in which the big bonus combination is carried over as an internal winning combination over a plurality of games until the big bonus is won. The inter-flag state is a state in which the big bonus combination is carried over as an internal winning combination, that is, a state in which the bonus combination is won and the big bonus is not activated.

なお、第2の実施形態では、ミドルボーナス役に対応する図柄の組合せを構成する各リールの図柄が、規定時間190msec(図柄4駒分)内に配置されている。そのため、遊技者がいずれのタイミングで停止操作を行っても、ミドルボーナス役に対応する図柄の組合せが入賞判定ラインに沿って表示される。すなわち、ミドルボーナス役が内部当籤役として決定されると、その遊技において、ミドルボーナスが入賞する。したがって、第2の実施形態では、ミドルボーナスに係るフラグ間状態は存在しない。   In the second embodiment, the symbols of each reel constituting the symbol combination corresponding to the middle bonus combination are arranged within a specified time of 190 msec (4 symbols). Therefore, regardless of the timing when the player performs the stop operation, the combination of symbols corresponding to the middle bonus combination is displayed along the winning determination line. That is, when the middle bonus combination is determined as the internal winning combination, the middle bonus is won in the game. Therefore, in the second embodiment, there is no inter-flag state related to the middle bonus.

ボーナス役の当籤の有無は、メインRAM103に設けられる後述の当り要求フラグ格納領域(後述の図206〜図211参照)及び持越役格納領域(後述の図212参照)に格納されるデータに基づいて管理される。また、ボーナスの作動(入賞)の有無は、メインRAM103に設けられる後述の遊技状態フラグ格納領域(後述の図32参照)に格納されるデータに基づいて管理される。   Whether or not the bonus combination is won is determined based on data stored in a later-described hit request flag storage area (refer to FIGS. 206 to 211 described later) and a carryover combination storage area (refer to FIG. 212 described later) provided in the main RAM 103. Managed. Further, whether or not a bonus is activated (winning) is managed based on data stored in a later-described game state flag storage area (see FIG. 32 described later) provided in the main RAM 103.

また、本実施形態では、図178に示すように、ボーナスが作動していない遊技状態(ボーナス非当籤状態及びフラグ間状態)において、リプレイに係る内部当籤役の種別及びその当籤確率が互いに異なる、RT0遊技状態〜RT3遊技状態の4種類の状態(以下、それぞれ「RT0状態」〜「RT3状態」という)が設けられる。なお、RT0状態及びRT1状態は、リプレイ役が内部当籤役として決定される確率が低確率となる遊技状態であり、RT2状態はリプレイ役が内部当籤役として決定される確率が中程度の中確率となる遊技状態である。また、RT3状態は、リプレイ役が内部当籤役として決定される確率が高確率となる遊技状態である。   Further, in the present embodiment, as shown in FIG. 178, in the gaming state where the bonus is not activated (bonus non-winning state and inter-flag state), the type of internal winning combination related to replay and the winning probability are different from each other. Four types of states, RT0 gaming state to RT3 gaming state (hereinafter referred to as “RT0 state” to “RT3 state”, respectively), are provided. The RT0 state and the RT1 state are gaming states in which the probability that a replay role is determined as an internal winning combination is low, and the RT2 state is a medium probability that the probability that a replay role is determined as an internal winning combination is moderate. It is a gaming state that becomes. The RT3 state is a gaming state in which the probability that a replay combination is determined as an internal winning combination is high.

それゆえ、本実施形態では、主制御回路90は、ボーナスが作動していない遊技状態(ボーナス非当籤状態及びフラグ間状態)において、さらに、リプレイに係る内部当籤役の種別及びその当籤確率に基づいて、RT0状態〜RT3状態の4種類の状態も管理する。   Therefore, in this embodiment, the main control circuit 90 is further based on the type of internal winning combination related to replay and its winning probability in a gaming state where the bonus is not activated (bonus non-winning state and inter-flag state). Thus, it manages four types of states from RT0 state to RT3 state.

なお、RT0状態〜RT5状態は、メインRAM103に設けられる後述の遊技状態フラグ格納領域(後述の図32参照)に格納されるデータに基づいて管理される。具体的には、本実施形態のパチスロ1では、RT0状態フラグ〜RT3状態フラグの4つのRT状態を示すフラグが設けられ、これらのフラグのオン/オフ状態をメインRAM103により管理することによりRT状態が管理される。そして、主制御回路90は、オン状態であるRT状態フラグに対応するRT状態を現在のRT状態として特定する。   The RT0 state to RT5 state are managed based on data stored in a game state flag storage area (described later in FIG. 32) provided in the main RAM 103. Specifically, in the pachislot machine 1 of the present embodiment, four flags indicating the RT state of the RT0 state flag to the RT3 state flag are provided, and the on / off state of these flags is managed by the main RAM 103, thereby the RT state. Is managed. Then, the main control circuit 90 specifies the RT state corresponding to the RT state flag that is in the on state as the current RT state.

図178に示すように、ボーナス非当籤状態においてビッグボーナス役(後述の名称「BB」を含む内部当籤役)が内部当籤役として決定されると(「C_BB」に係る条件装置作動になると)、主制御回路90は、遊技状態をボーナス非当籤状態からフラグ間状態(BB内部中)に移行させる。また、フラグ間状態においてボーナス役が入賞すると(「C_BB」の図柄組合せが表示されると)、主制御回路90は、遊技状態をフラグ間状態からビッグボーナス状態(BB作動時のRB作動中)に移行させる。   As shown in FIG. 178, when a big bonus combination (an internal winning combination including the name “BB” described later) is determined as an internal winning combination in the bonus non-winning state (when the condition device operation relating to “C_BB” is activated). The main control circuit 90 shifts the gaming state from the bonus non-winning state to the inter-flag state (inside the BB). Further, when the bonus combination is won in the inter-flag state (when the symbol combination “C_BB” is displayed), the main control circuit 90 changes the gaming state from the inter-flag state to the big bonus state (in the RB operation during the BB operation). To migrate.

また、ビッグボーナス状態において規定枚数(245枚)を超えるメダルが払い出され、ボーナス状態が終了すると、主制御回路90は、遊技状態をボーナス状態からRT0状態(ボーナス非当籤状態)に移行させる。   Further, when medals exceeding the prescribed number (245) are paid out in the big bonus state and the bonus state is ended, the main control circuit 90 shifts the gaming state from the bonus state to the RT0 state (bonus non-winning state).

RT0状態において、略称「ベルこぼし目」に係る図柄組合せ(後述の図206参照)が有効ライン上に表示されると、主制御回路90は、遊技状態をRT0状態からRT1状態に移行させる。RT1状態において、略称「RT2移行リプ」に係る図柄組合せ(後述の図206参照)が有効ライン上に表示されると、主制御回路90は、遊技状態をRT1状態からRT2状態に移行させる。   In the RT0 state, when a symbol combination related to the abbreviation “bell spill” (see FIG. 206 described later) is displayed on the active line, the main control circuit 90 shifts the gaming state from the RT0 state to the RT1 state. In the RT1 state, when a symbol combination related to the abbreviation “RT2 transition lip” (see FIG. 206 described later) is displayed on the active line, the main control circuit 90 shifts the gaming state from the RT1 state to the RT2 state.

RT2状態において、略称「RT3移行リプ」に係る図柄組合せ(後述の図206参照)が有効ライン上に表示されると、主制御回路90は、遊技状態をRT2状態からRT3状態に移行させる。また、RT2状態において、略称「ベルこぼし目」又は「RT1移行リプ」に係る図柄組合せ(後述の図206参照)が有効ライン上に表示されると、主制御回路90は、遊技状態をRT2状態からRT1状態に遊技状態を移行させる。さらに、RT3状態において、略称「ベルこぼし目」又は「RT1移行リプ」に係る図柄組合せが有効ライン上に表示されると、主制御回路90は、遊技状態をRT3状態からRT1状態に遊技状態を移行させる。   In the RT2 state, when a symbol combination related to the abbreviation “RT3 transition lip” (see FIG. 206 described later) is displayed on the active line, the main control circuit 90 shifts the gaming state from the RT2 state to the RT3 state. Further, in the RT2 state, when the symbol combination (see FIG. 206 described later) relating to the abbreviation “bell spill” or “RT1 transition lip” is displayed on the active line, the main control circuit 90 sets the gaming state to the RT2 state. The gaming state is shifted from the RT1 state to the RT1 state. Further, in the RT3 state, when the symbol combination related to the abbreviation “bell spill” or “RT1 transition lip” is displayed on the active line, the main control circuit 90 changes the gaming state from the RT3 state to the RT1 state. Transition.

なお、略称「ベルこぼし目」に係る図柄組合せは、後述の名称「F_打順1ベルA」、「F_打順1ベルB」、「F_打順2ベルA」、「F_打順2ベルB」、「F_打順3ベルA」、「F_打順3ベルB」、「F_打順4ベルA」、「F_打順4ベルB」、「F_打順5ベルA」、「F_打順5ベルB」、「F_打順6ベルA」又は「F_打順6ベルB」に係る内部当籤役(小役)が決定され、かつ、停止操作の順序が該小役の種別ごとに定められた押し順に対して不正解であるときに表示される図柄の組合せである(後述の図198参照)。また、「ベルこぼし目」に係る図柄組合せが有効ライン上に表示されることは、本発明に係る「第1の条件」に対応する。そして、RT1状態及びRT2状態は、本発明に係る「第1の状態」に対応する。また、停止操作の順序は、本ン発明に係る「表示補助情報」に対応する。さらに、   The symbol combinations related to the abbreviation “bell spill” include the names “F_batting order 1 bell A”, “F_batting order 1 bell B”, “F_batting order 2 bell A”, “F_batting order 2 bell B”, “ “F_batting order 3 bell B”, “F_batting order 4 bell A”, “F_batting order 4 bell B”, “F_batting order 5 bell A”, “F_batting order 5 bell B”, “F_batting order” The internal winning combination (small role) related to “6 bell A” or “F_batting order 6 bell B” is determined, and the order of the stop operation is incorrect for the pressing order determined for each type of small role. It is a combination of symbols displayed at times (see FIG. 198 described later). Further, the fact that the symbol combination related to “bell spilled eyes” is displayed on the effective line corresponds to the “first condition” according to the present invention. The RT1 state and the RT2 state correspond to the “first state” according to the present invention. The order of the stop operation corresponds to “display auxiliary information” according to the present invention. further,

略称「RT1移行リプ」に係る図柄組合せは、後述の名称「F_RT2中リプ1」、「F_RT2中リプ2」、「F_RT2中リプ3」、「F_RT2中リプ4」、「F_RT2中リプ5」、「F_RT3中転落1」、「F_RT3中転落2」又は「F_RT3中転落3」に係る内部当籤役(リプレイ役)が決定され、かつ、停止操作の順序が該リプレイ役の種別ごとに定められた押し順に対して不正解であるときに表示される図柄の組合せである。なお、RT3状態において、略称「ベルこぼし目」又は「RT1移行リプ」に係る図柄組合せが有効ライン上に表示されることは、本発明に係る「所定の終了条件」に対応する。   The symbol combinations related to the abbreviation “RT1 transition lip” include the following names “Lip 1 in F_RT2”, “Lip 2 in F_RT2”, “Lip 3 in F_RT2”, “Lip 4 in F_RT2”, “Lip 5 in F_RT2”, An internal winning combination (replay combination) related to "F_RT3 fall 1", "F_RT3 fall 2" or "F_RT3 fall 3" was determined, and the order of stop operations was determined for each type of replay combination This is a combination of symbols displayed when the answer is incorrect for the pressing order. In the RT3 state, the fact that the symbol combination related to the abbreviation “bell spill” or “RT1 transition lip” is displayed on the active line corresponds to the “predetermined end condition” according to the present invention.

略称「RT2移行リプ」に係る図柄組合せは、後述の名称「F_RT1中リプ0」、「F_RT1中リプ1」、「F_RT1中リプ2」、「F_RT1中リプ3」、「F_RT1中リプ4」、「F_RT1中リプ5」又は「F_RT1中リプ6」に係る内部当籤役(リプレイ役)が決定され、かつ、停止操作の順序が該リプレイ役の種別ごとに定められた押し順に対して正解であるときに表示される図柄の組合せである。また、「RT2移行リプ」に係る図柄組合せが有効ライン上に表示されることは、本発明に係る「第3の条件」に対応する。そして、RT2状態は、本発明に係る「第3の状態」に対応する。   The symbol combinations related to the abbreviation “RT2 transition lip” include the following names “Lip 0 in F_RT1”, “Lip 1 in F_RT1”, “Lip 2 in F_RT1”, “Lip 3 in F_RT1”, “Lip 4 in F_RT1”, The internal winning combination (replay combination) related to “Flip in F_RT1” or “Rip in F_RT1” is determined, and the order of the stop operations is correct with respect to the pressing order determined for each type of the replay combination It is a combination of symbols displayed at times. Further, the fact that the symbol combination related to “RT2 transition lip” is displayed on the effective line corresponds to the “third condition” according to the present invention. The RT2 state corresponds to the “third state” according to the present invention.

略称「RT3移行リプ」に係る図柄組合せは、後述の名称「F_RT2中リプ1」、「F_RT2中リプ2」、「F_RT2中リプ3」、「F_RT2中リプ4」又は「F_RT2中リプ5」に係る内部当籤役(リプレイ役)が決定され、かつ、停止操作の順序が該リプレイ役の種別ごとに定められた押し順に対して正解であるときに表示される図柄の組合せである。また、「RT3移行リプ」に係る図柄組合せが有効ライン上に表示されることは、本発明に係る「第2の条件」に対応する。そして、RT3状態は、本発明に係る「第2の状態」に対応する。   The symbol combination relating to the abbreviation “RT3 transition lip” is given in the following names “Lip 1 in F_RT2”, “Lip 2 in F_RT2”, “Lip 3 in F_RT2”, “Lip 3 in F_RT2” or “Lip 5 in F_RT2”. This combination of symbols is displayed when such an internal winning combination (replay combination) is determined and the order of the stop operation is correct with respect to the pressing order determined for each type of the replay combination. Moreover, the fact that the symbol combination related to “RT3 transition lip” is displayed on the active line corresponds to the “second condition” according to the present invention. The RT3 state corresponds to the “second state” according to the present invention.

[報知(ART)機能の作動の有無を考慮した遊技状態の遷移フロー]
第2の実施形態では、主制御回路90(メインCPU101)により、遊技者にとって有利な停止操作を報知する機能(ART機能)の作動の有無が決定される。それゆえ、本実施形態では、ボーナス非作動状態においてART機能の作動/非作動状態も遊技状態として管理する。
[Game State Transition Flow Considering Operation of Notification (ART) Function]
In the second embodiment, the main control circuit 90 (main CPU 101) determines whether or not to activate a function (ART function) that notifies a stop operation that is advantageous to the player. Therefore, in this embodiment, in the bonus inactive state, the operating / inactive state of the ART function is also managed as a gaming state.

第2の実施形態のパチスロでは、図179に示すように、主制御回路90は、非ボーナス作動状態において、報知(ART)の有無に基づいて「一般遊技状態」と「ART遊技状態」とを別個の遊技状態として管理する。すなわち、報知(ART)の有無を考慮した遊技状態の管理では、図179に示すように、主制御回路90は、大きな分類として、「ボーナス状態」、「一般遊技状態」及び「ART遊技状態」の3種類の遊技状態を管理する。   In the pachislot machine according to the second embodiment, as shown in FIG. 179, the main control circuit 90 performs the “general game state” and “ART game state” based on the presence / absence of notification (ART) in the non-bonus operating state. Manage as a separate gaming state. That is, in the management of the gaming state in consideration of the presence / absence of notification (ART), as shown in FIG. 179, the main control circuit 90 categorizes the “bonus state”, “general gaming state”, and “ART gaming state” as broad categories. 3 types of gaming state are managed.

なお、一般遊技状態は、基本的には、遊技者にとって有利な停止操作の情報を報知しない遊技状態(非ART)であり、遊技者にとって不利な遊技状態である。また、一般遊技状態は、RT0〜RT2状態のいずれかの状態であり、かつ、ART非当籤の遊技状態である。   Note that the general game state is basically a game state (non-ART) in which information on a stop operation advantageous to the player is not notified, and is a disadvantageous game state for the player. Further, the general gaming state is one of the RT0 to RT2 states, and is an ART non-winning gaming state.

一方、ART遊技状態は、遊技者にとって有利な停止操作の情報を報知する遊技状態であり、遊技者にとって有利な遊技状態である。また、ART遊技状態は、基本的には、RT3状態であり、かつ、ART当籤中の遊技状態である。なお、本実施形態では、ART当籤後、RT状態がRT3状態まで移行すると、ART遊技が開始される。   On the other hand, the ART gaming state is a gaming state in which information on a stop operation advantageous to the player is notified, and is a gaming state advantageous to the player. The ART gaming state is basically the RT3 state and the gaming state in which the ART is won. In this embodiment, when the RT state shifts to the RT3 state after winning the ART, the ART game is started.

また、本実施形態では、図179に示すように、一般遊技状態として、「通常遊技状態」及び「CZ(チャンスゾーン)」と称する2種類の状態が設けられる。   In the present embodiment, as shown in FIG. 179, two types of states called “normal game state” and “CZ (chance zone)” are provided as the general game state.

通常遊技状態は、遊技者にとって最も不利な遊技状態であるが、通常遊技状態の遊技ではCZへの移行抽籤を行っている。そして、図179A及び図179Bに示すように、通常遊技状態の遊技において、CZへの移行抽籤に当籤すると(移行条件(A)が成立すると)、主制御回路90は、遊技状態を、通常遊技状態からCZに移行させる。   The normal game state is the most unfavorable game state for the player, but in the game in the normal game state, a lottery to shift to CZ is performed. Then, as shown in FIGS. 179A and 179B, in the game in the normal game state, when winning the lottery to shift to CZ (when the transition condition (A) is satisfied), the main control circuit 90 changes the game state to the normal game. Transition from state to CZ.

CZは、ART遊技状態への移行に対する期待度が高い遊技状態(チャンスゾーン)であり、CZ中の遊技ではARTへの移行抽籤が行われている。そして、図179A及び図179Bに示すように、CZ中の遊技において、ARTへの移行抽籤に非当籤である場合には(移行条件(B)が成立すると)、主制御回路90は、遊技状態を、CZから通常遊技状態に移行させる。一方、CZ中の遊技において、ARTへの移行抽籤に当籤すると(移行条件(C)が成立すると)、主制御回路90は、遊技状態を、CZからART遊技状態に移行させる。この際、図179Aには示さないが、主制御回路90は、遊技状態を、CZから後述のART準備状態を経由してART遊技状態(後述の通常ART又は特別Z)に移行させる。   CZ is a gaming state (chance zone) with high expectation for the transition to the ART gaming state, and a lottery for transitioning to the ART is performed in the game in the CZ. Then, as shown in FIGS. 179A and 179B, in the game in CZ, when the lottery for shifting to ART is not won (when the transition condition (B) is satisfied), the main control circuit 90 Is shifted from CZ to the normal gaming state. On the other hand, in a game during CZ, when winning a lottery for shifting to ART (when the transition condition (C) is satisfied), the main control circuit 90 shifts the gaming state from CZ to the ART gaming state. At this time, although not shown in FIG. 179A, the main control circuit 90 shifts the gaming state from CZ to the ART gaming state (described later, normal ART or special Z) via the ART preparation state described later.

ART遊技状態は、上述のように、ART当籤後にRT状態がRT3状態まで移行すると開始される。なお、図178に示したように、RT3状態は、RT1状態からRT2状態を経由して移行するので、ART当籤後であってもすぐにART遊技状態が開始されない。そこで、第2の実施形態のパチスロでは、ART当籤後からRT状態がRT3状態に移行するまでの期間の遊技状態をART準備状態とする。そして、このART準備状態の遊技では、RT状態をRT3状態に移行させるために必要な停止操作の情報が報知される。   As described above, the ART gaming state is started when the RT state shifts to the RT3 state after winning the ART. As shown in FIG. 178, since the RT3 state shifts from the RT1 state via the RT2 state, the ART gaming state is not started immediately even after the ART is won. Therefore, in the pachislot machine of the second embodiment, the gaming state during the period from the winning of the ART to the transition of the RT state to the RT3 state is set as the ART ready state. In this ART ready state game, information on a stop operation necessary for shifting the RT state to the RT3 state is notified.

また、本実施形態では、図179Aに示すように、ART遊技状態として、遊技性が互いに異なる、「通常ART」、「特別Z(疑似ボーナス)」及び「復帰Z」と称する3種類の状態が設けられる。   Further, in the present embodiment, as shown in FIG. 179A, as the ART gaming state, there are three types of states called “normal ART”, “special Z (pseudo bonus)”, and “return Z”, which have different game characteristics. Provided.

通常ART(アシストタイム)は、所定ゲーム数(100ゲーム)の期間、遊技者にとって有利な停止操作(例えば、払い出されるメダルの枚数が多い図柄組合せを表示させるための停止操作や、RT3状態を維持するために必要な停止操作)が報知される遊技状態である。また、通常ART中の遊技では、特別Z(疑似BB(疑似ボーナス))への移行抽籤が行われる。   The normal ART (assist time) is a stop operation that is advantageous to the player for a predetermined number of games (100 games) (for example, a stop operation for displaying a symbol combination having a large number of medals to be paid out, or an RT3 state is maintained. This is a gaming state in which a stop operation necessary to do this is notified. Further, in a game during a normal ART, a lottery for shifting to a special Z (pseudo BB (pseudo bonus)) is performed.

特別Z(疑似BB)は、遊技者にとって有利な停止操作が報知されるとともに、特定期間(20ゲームの期間)、後述のSP玉(復帰抽籤権利)を獲得することが可能となる遊技状態である。また、特別Z(疑似BB)へ移行した場合は、通常ARTの残りの遊技数がリセットされる。つまり、通常ARTの途中で特別Z(疑似BB)へ移行すると、残りの遊技を消化せずに通常ARTが終了し、特別Z(疑似BB)が終了すると、通常ARTが初めから開始される。なお、特別Z(疑似BB)は、本発明に係る「復帰抽籤権利獲得タイム」に対応する。   The special Z (pseudo BB) is a gaming state in which a stop operation advantageous to the player is notified and an SP ball (return lottery right) described later can be acquired for a specific period (20 game period). is there. In addition, when a transition is made to special Z (pseudo BB), the remaining number of games in the normal ART is reset. That is, when the transition to the special Z (pseudo BB) is made during the normal ART, the normal ART is terminated without digesting the remaining games, and when the special Z (pseudo BB) is terminated, the normal ART is started from the beginning. The special Z (pseudo BB) corresponds to the “return lottery right acquisition time” according to the present invention.

復帰Zは、それまでに獲得したSP玉(復帰抽籤権利)の数と同じ回数の遊技を行うことが可能となる遊技状態である。復帰Zへ移行した場合は、遊技毎に復帰抽籤が行われる。そして、復帰抽籤に当籤した場合は、通常ARTに移行し、残っているSP玉(復帰抽籤権利)は、次の復帰Zに移行するまで持越される。一方、SP玉(復帰抽籤権利)が無くなる(0になる)までに、復帰抽籤に当籤しなかった場合は、ART遊技状態を終了させ、一般遊技状態へ移行させる。   The return Z is a gaming state in which a game can be performed as many times as the number of SP balls (return lottery rights) acquired so far. When the process moves to return Z, a return lottery is performed for each game. When the winning lottery is won, the process shifts to the normal ART, and the remaining SP ball (return lottery right) is carried over until the shift to the next return Z. On the other hand, if the return lottery is not won by the time the SP ball (return lottery right) is lost (becomes 0), the ART gaming state is terminated and a transition is made to the general gaming state.

図179A及び図179Bに示すように、通常ART中の遊技において、特別Z(疑似BB)への移行抽籤に当籤すると(移行条件(D)が成立すると)、主制御回路90は、遊技状態を、通常ARTから特別Z(疑似BB)に遊技状態を移行させる。また、特別Z(疑似BB)の遊技において、特別Z(疑似BB)の継続期間(20ゲーム)が終了すると(移行条件(E)が成立すると)、主制御回路90は、遊技状態を、特別Z(疑似BB)から通常ARTに移行させる。   As shown in FIGS. 179A and 179B, in the game during the normal ART, when the winning lottery to the special Z (pseudo BB) is won (when the transition condition (D) is satisfied), the main control circuit 90 changes the gaming state. The game state is shifted from normal ART to special Z (pseudo BB). In the special Z (pseudo BB) game, when the special Z (pseudo BB) duration (20 games) ends (when the transition condition (E) is satisfied), the main control circuit 90 changes the game state to the special game state. Transition from Z (pseudo BB) to normal ART.

図179A及び図179Bに示すように、、通常ARTにおいて、当該通常ARTの継続期間(100ゲーム)が終了すると(移行条件(F)が成立すると)、主制御回路90は、遊技状態を、通常ARTから復帰Zに移行させる。また、復帰Zの遊技において、復帰抽籤に当籤すると(移行条件(G)が成立すると)、主制御回路90は、遊技状態を、復帰Zから通常ARTに移行させる。一方、復帰Zの遊技において、SP玉(復帰抽籤権利)が無くなるまで復帰抽籤に非当籤である場合には(移行条件(H)が成立すると)、主制御回路90は、遊技状態を、通常ARTから一般遊技状態(通常遊技状態又はCZ)に移行させる。   As shown in FIGS. 179A and 179B, in the normal ART, when the duration of the normal ART (100 games) ends (when the transition condition (F) is satisfied), the main control circuit 90 changes the game state to the normal state. Transition from ART to return Z. In the return Z game, when the return lottery is won (when the transition condition (G) is satisfied), the main control circuit 90 shifts the gaming state from the return Z to the normal ART. On the other hand, in the game of return Z, when the return lottery is non-winning until the SP ball (return lottery right) is lost (when the transition condition (H) is satisfied), the main control circuit 90 changes the game state to the normal state. Transition from ART to the general gaming state (normal gaming state or CZ).

なお、本実施形態では、ゲーム数により通常ARTの継続期間を管理するが、本発明はこれに限定されず、通常ARTの継続期間の管理方法は任意である。例えば、通常ARTの継続期間を、通常ART中に払い出されるメダルの枚数や差枚数により管理してもよいし、通常ART中にメダルの払い出しに影響を与える報知を行った回数(ナビ回数)により管理してもよい。   In this embodiment, the duration of the normal ART is managed by the number of games. However, the present invention is not limited to this, and the management method of the duration of the normal ART is arbitrary. For example, the duration of normal ART may be managed based on the number of medals paid out during normal ART or the number of differences, or depending on the number of times of notification (number of navigations) affecting medal payout during normal ART. May be managed.

また、図179Aに示すように、一般遊技状態(通常遊技状態又はCZ)又はART遊技状態(通常ART、特別Z(疑似BB)又は復帰Z)において、ボーナス役(後述の名称「BB」を含む内部当籤役、MBの内部当籤役)が入賞すると、主制御回路90は、遊技状態を、一般遊技状態又はART遊技状態からボーナス状態に移行させる。   Further, as shown in FIG. 179A, in the general gaming state (normal gaming state or CZ) or the ART gaming state (normal ART, special Z (pseudo BB) or return Z), a bonus combination (name “BB” described later) is included. When the internal winning combination (MB internal winning combination) wins, the main control circuit 90 shifts the gaming state from the general gaming state or the ART gaming state to the bonus state.

ボーナス状態の遊技において、ARTへの移行抽籤が非当籤である場合には(移行条件(J)が成立すると)、主制御回路90は、遊技状態を、ボーナス状態から一般遊技状態(通常遊技状態又はCZ)に移行させる。ただし、ART遊技状態(通常ART、特別Z(疑似BB)又は復帰Z)からボーナス状態に移行していた場合には、ボーナス状態の遊技においてARTの移行抽籤に非当籤であっても、主制御回路90は、遊技状態を、ボーナス状態からART遊技状態(通常ART、特別Z(疑似BB)又は復帰Z)に移行させる。   In the game in the bonus state, when the lottery for shifting to the ART is non-winning (when the transition condition (J) is satisfied), the main control circuit 90 changes the gaming state from the bonus state to the general gaming state (the normal gaming state). Or CZ). However, if the ART game state (normal ART, special Z (pseudo BB) or return Z) has been shifted to the bonus state, the main control is performed even if the game is in the bonus state and the ART transition lottery is not won. The circuit 90 shifts the gaming state from the bonus state to the ART gaming state (normal ART, special Z (pseudo BB), or return Z).

一方、ボーナス状態の遊技において、ARTへの移行抽籤に当籤すると(移行条件(K)が成立すると)、主制御回路90は、遊技状態を、ボーナス状態からART遊技状態(通常ART、特別Z(疑似BB)又は復帰Z)に移行させる。なお、上述のように、ボーナス状態の終了時には、RT状態がRT0状態に移行するので、ボーナス状態からART遊技状態に遊技状態を移行する場合には、主制御回路90は、遊技状態を、ART準備状態を経由してART遊技状態に移行させる。   On the other hand, in the bonus state game, when the lottery for transition to ART is won (when the transition condition (K) is satisfied), the main control circuit 90 changes the game state from the bonus state to the ART game state (normal ART, special Z ( Transition to pseudo BB) or return Z). As described above, since the RT state shifts to the RT0 state at the end of the bonus state, when the gaming state is shifted from the bonus state to the ART gaming state, the main control circuit 90 changes the gaming state to the ART state. A transition is made to the ART gaming state via the preparation state.

<メインROMに記憶されているデータテーブルの構成>
次に、図180〜図274を参照して、メインROM102に記憶されている各種データテーブルの構成について説明する。なお、一般遊技状態中及びART遊技状態中の遊技性(CZ、通常ART、特別Z(疑似BB)、復帰Zの遊技性)に係る各種抽籤で用いられる各種データテーブルについては、別途、各遊技性の説明と一緒に後述する。
<Configuration of data table stored in main ROM>
Next, the configuration of various data tables stored in the main ROM 102 will be described with reference to FIGS. 180 to 274. In addition, various data tables used in various lotteries relating to gameability (CZ, normal ART, special Z (pseudo BB), return Z gameability) during the general game state and the ART game state are separately described for each game. It will be described later together with a description of sex.

[図柄配置テーブル]
まず、図180を参照して、図柄配置テーブルについて説明する。図柄配置テーブルは、左リール3L、中リール3C及び右リール3Rのそれぞれの回転方向における各図柄の位置と、各位置に配置された図柄の種類を特定するデータ(以下、図柄コード(図180中の図柄コード表を参照)という)との対応関係を規定する。
[Design arrangement table]
First, the symbol arrangement table will be described with reference to FIG. The symbol arrangement table is data (hereinafter referred to as symbol code (in FIG. 180) that specifies the position of each symbol in the rotation direction of each of the left reel 3L, the middle reel 3C, and the right reel 3R and the type of symbol arranged at each position. )))).

図柄配置テーブルでは、リールインデックスが検出されたときに、リール表示窓4の枠内における各リールの中段領域に位置する図柄の位置を「0」と規定する。そして、各リールにおいて、図柄位置「0」を基準としてリールの回転方向(図180中の図柄位置「19」から図柄位置「0」に向かう方向)に進む順に、図柄カウンタの値に対応する「0」〜「19」が、図柄位置として、各図柄に割り当てられる。   In the symbol arrangement table, when the reel index is detected, the position of the symbol located in the middle area of each reel within the frame of the reel display window 4 is defined as “0”. Then, in each reel, the symbol counter value “0” corresponds to the value of the symbol counter in the order of advance in the reel rotation direction (the direction from symbol position “19” in FIG. 180 toward symbol position “0”). “0” to “19” are assigned to the symbols as symbol positions.

すなわち、図柄カウンタの値(「0」〜「19」)と、図柄配置テーブルとを参照することにより、リール表示窓4の枠内における各リールの上段領域、中段領域及び下段領域に表示されている図柄の種類を特定することができる。なお、本実施形態では、図柄として、「赤7A」、「赤7B」、「青7」、「リプレイ」、「チェリー」、「スイカ」、「ベルA」、「ベルB」、「ブランク」の9種類の図柄を用いる。   That is, by referring to the symbol counter values (“0” to “19”) and the symbol arrangement table, the symbols are displayed in the upper, middle, and lower regions of each reel within the frame of the reel display window 4. It is possible to specify the type of design. In the present embodiment, “Red 7A”, “Red 7B”, “Blue 7”, “Replay”, “Cherry”, “Watermelon”, “Bell A”, “Bell B”, “Blank” are used as symbols. 9 types of symbols are used.

また、本実施形態では、図柄コード表に示すように、図柄「赤7A」(図柄コード1)には、データとして「00000001」が割り当てられ、図柄「赤7B」(図柄コード2)には、データとして「00000010」が割り当てられている。図柄「青7」(図柄コード3)には、データとして「00000011」が割り当てられ、図柄「リプレイ」(図柄コード4)には、データとして「00000100」が割り当てられている。   In this embodiment, as shown in the symbol code table, the symbol “red 7A” (symbol code 1) is assigned “00000001” as data, and the symbol “red 7B” (symbol code 2) “00000010” is assigned as data. The symbol “blue 7” (symbol code 3) is assigned “00000011” as data, and the symbol “replay” (symbol code 4) is assigned “00000100” as data.

図柄「チェリー」(図柄コード5)には、データとして「00000101」が割り当てられ、図柄「スイカ」(図柄コード6)には、データとして「00000110」が割り当てられている。図柄「ベルA」(図柄コード7)には、データとして「00000111」が割り当てられ、図柄「ベルB」(図柄コード8)には、データとして「00001000」が割り当てられている。また、図柄「ブランク」(図柄コード9)には、データとして「00001001」が割り当てられている。   The symbol “Cherry” (symbol code 5) is assigned “00000101” as data, and the symbol “watermelon” (symbol code 6) is assigned “00000110” as data. The symbol “Bell A” (symbol code 7) is assigned “0000011” as data, and the symbol “Bell B” (symbol code 8) is assigned “00001000” as data. Further, “00000101” is assigned as data to the symbol “blank” (symbol code 9).

[内部抽籤テーブル]
次に、図181及び図182を参照して、内部当籤役を決定する際に参照される内部抽籤テーブルについて説明する。なお、図181は、設定1であって、RT0状態〜RT3状態、BB内部中(フラグ間)、BB中のそれぞれにおいて参照される内部抽籤テーブルである。また、図182は、設定1であって、MB中RT0状態〜MB中RT3状態において参照される内部抽籤テーブルである。
[Internal lottery table]
Next, with reference to FIG. 181 and FIG. 182, an internal lottery table referred to when determining an internal winning combination will be described. FIG. 181 is an internal lottery table which is set 1 and is referred to in each of the RT0 state to the RT3 state, inside the BB (between flags), and inside the BB. FIG. 182 is an internal lottery table which is set 1 and is referred to in the MB RT0 state to the MB RT3 state.

内部抽籤テーブルは、遊技状態毎に設けられ、各種内部当籤役と、各内部当籤役が決定されるときの抽籤値との対応関係を規定する。なお、抽籤値は、予め設定されたボーナス役や小役等の内部当籤の期待値を調整するための設定(設定1〜6)毎に規定される。この設定は、例えば、リセットスイッチ76及び設定用鍵型スイッチ54(図7参照)を用いて変更される。   The internal lottery table is provided for each gaming state, and defines the correspondence between various internal winning combinations and lottery values when each internal winning combination is determined. Note that the lottery value is defined for each setting (settings 1 to 6) for adjusting the expected value of internal winnings such as a bonus combination and a small combination set in advance. This setting is changed using, for example, the reset switch 76 and the setting key switch 54 (see FIG. 7).

本実施形態の内部抽籤処理では、まず、乱数回路110の乱数レジスタ0により、予め定められた数値の範囲(例えば、0〜65535)から抽出される乱数値を、各内部当籤役に対応して規定された抽籤値で順次加算する。次いで、抽籤結果(抽籤値+乱数値)が65535を超えたか否か(抽籤結果がオーバーフローしたか否か)の判定を行う。そして、所定の内部当籤役において、抽籤結果が65535を超えた場合、該内部当籤役が当籤したと判定される。なお、本実施形態の内部抽籤処理では、抽出した乱数値に抽籤値を加算して抽籤を行う例を説明したが、本発明はこれに限定されず、乱数値から抽籤値を減算して、減算結果(抽籤結果)が「0」を下回ったか否か(抽籤結果がアンダーフローしたか否か)を判定して、内部抽籤の当籤/非当籤を決定してもよい。   In the internal lottery process of this embodiment, first, a random number value extracted from a predetermined numerical range (for example, 0 to 65535) by the random number register 0 of the random number circuit 110 is assigned to each internal winning combination. Sequentially add with the specified lottery value. Next, it is determined whether or not the lottery result (lottery value + random number value) exceeds 65535 (whether or not the lottery result has overflowed). When the lottery result exceeds 65535 in a predetermined internal winning combination, it is determined that the internal winning combination is won. In the internal lottery process of the present embodiment, an example of performing lottery by adding a lottery value to an extracted random number value has been described, but the present invention is not limited thereto, and the lottery value is subtracted from the random number value, It may be determined whether the subtraction result (lottery result) has fallen below “0” (whether the lottery result has underflowed) or not to determine whether the internal lottery is won or not.

それゆえ、本実施形態の内部抽籤処理では、抽籤値として規定されている数値が大きい内部当籤役ほど、決定される確率が高い。なお、各内部当籤役の当籤確率は、「各当籤番号に規定された抽籤値/抽出される可能性のある全ての乱数値の個数(乱数分母:65536)」によって表すことができる。   Therefore, in the internal lottery process of the present embodiment, the probability of being determined is higher for an internal winning combination having a larger numerical value defined as a lottery value. The winning probability of each internal winning combination can be expressed by “the lottery value specified for each winning number / the number of all random numbers that may be extracted (random number denominator: 65536)”.

RT0状態〜RT3状態のそれぞれにおいて参照される内部抽籤テーブルでは、図181及び図182に示すように、基本的には、RT状態の種別に応じて、内部当籤役として決定されるリプレイ役の種別及び当籤確率が変化する。例えば、名称「F_通常リプ2(当籤番号2)」に係るリプレイ役は、RT1状態では内部当籤役として決定されることなく、RT1状態、RT2状態、RT3状態で内部当籤役として決定される。なお、本実施形態のパチスロ1では、決定された内部当籤役を抽籤グループの種別(例えば、「リプレイ」、「弱チェ」、「強チェ&確定役」等)に変換する。この抽籤グループ変換については、後で詳述する。   In the internal lottery table referenced in each of the RT0 state to the RT3 state, as shown in FIGS. 181 and 182, basically, the type of the replay combination determined as the internal winning combination according to the type of the RT state And the winning probability changes. For example, the replay combination related to the name “F_normal lip 2 (winning number 2)” is not determined as the internal winning combination in the RT1 state, but is determined as the internal winning combination in the RT1, RT2 and RT3 states. In the pachi-slot 1 of the present embodiment, the determined internal winning combination is converted into a lottery group type (for example, “Replay”, “Weak Cho”, “Strong Cho & Definitive”, etc.). This lottery group conversion will be described in detail later.

また、図181に示すように、RT0状態〜RT3状態では、名称「BB」に係るボーナス役は、名称「F_RT1中リプ0」〜「F_RT1中リプ2」、「F_RT2中リプ1」〜「F_RT2中リプ3」、「F_特殊1枚」、「F_特殊12枚」、「F_特殊13枚1」に係る内部当籤役と重複して決定されることはあるが(当籤番号50〜58参照)、名称「BB」に係るボーナス役が単独で内部当籤役として決定されることはない。それゆえ、本実施形態において、RT0状態〜RT3状態中に名称「BB」に係るボーナス役が内部当籤役として決定された場合、名称「F_RT1中リプ0」〜「F_RT1中リプ2」、「F_RT2中リプ1」〜「F_RT2中リプ3」、「F_特殊1枚」、「F_特殊12枚」、「F_特殊13枚1」が同時に内部当籤役として決定されていることになる。   Also, as shown in FIG. 181, in the RT0 state to the RT3 state, the bonus combination related to the name “BB” has the names “Lip 0 in F_RT1” to “Lip 2 in F_RT1”, “Lip 1 in F_RT2” to “F_RT2”. Although it may be determined redundantly with the internal winning combination related to “Medium Lip 3”, “F_Special 1”, “F_Special 12”, “F_Special 13” 1 (refer to winning numbers 50 to 58) The bonus combination relating to the name “BB” is not determined as an internal winning combination alone. Therefore, in the present embodiment, when the bonus combination related to the name “BB” is determined as the internal winning combination during the RT0 state to the RT3 state, the names “F_RT1 Lip 0” to “F_RT1 Lip 2”, “F_RT2” "Medium Lip 1" to "F_RT2 Medium Lip 3", "F_Special 1 Sheet", "F_Special 12 Sheets", and "F_Special 13 Sheet 1" are simultaneously determined as internal winning combinations.

また、フラグ間状態であるBB内部中は、上述のようにボーナス役を内部当籤役として持ち越す遊技状態である。それゆえ、BB内部中では、持ち越しているボーナス役が必ず内部当籤役として決定されている。また、ビッグボーナス(BB)中において参照される内部抽籤テーブルでは、名称「F_チャンスリプ2」、「F_チャンスリプ3」、「F_共通ベル2」、「F_共通ベル3」、「F_特殊C」、「F_特殊D」のいずれかに係る内部当籤役が必ず当籤する構成になっている(「はずれ」が当籤することはない)。   Further, the inside of the BB which is in the inter-flag state is a gaming state in which the bonus combination is carried over as an internal winning combination as described above. Therefore, within the BB, the bonus combination carried over is always determined as the internal winning combination. In the internal lottery table referred to in the big bonus (BB), the names “F_Chance Lip 2”, “F_Chance Lip 3”, “F_Common Bell 2”, “F_Common Bell 3”, “F_Special C” ”Or“ F_special D ”, the internal winning combination is surely won (the“ missing ”will not win).

なお、名称「F_弱チェリプ」、「F_強チェリプ1」、「F_強チェリプ2」は、本発明に係る「特定再遊技役」に対応する。   Note that the names “F_weak chelip”, “F_strong chelip 1”, and “F_strong chelip 2” correspond to the “specific replay player” according to the present invention.

[内部当籤役と図柄組合せ(入賞役)との対応表(図柄組合せ決定テーブル)]
次に、図183〜図196を参照して、内部当籤役と図柄組合せとの対応表(図柄組合せ決定テーブル)について説明する。図柄組合せ決定テーブルは、各種内部当籤役と、各内部当籤役に対応付けられた、有効ライン(センターライン)上に表示可能な図柄組合せ(コンビネーション)との対応関係を規定する。すなわち、内部当籤役が決定されると、有効ライン上に表示可能な図柄組合せの種別(入賞可能な表示役の種別)が一義的に決定される。
[Correspondence table between internal winning combination and symbol combination (winning combination) (design combination determination table)]
Next, with reference to FIGS. 183 to 196, a correspondence table (symbol combination determination table) between internal winning combinations and symbol combinations will be described. The symbol combination determination table defines the correspondence between various internal winning combinations and symbol combinations (combinations) that can be displayed on the effective line (center line) associated with each internal winning combination. That is, when the internal winning combination is determined, the type of symbol combination that can be displayed on the active line (the type of display combination that can win a prize) is uniquely determined.

各図柄組合せ決定テーブル中の図柄組合せ欄に記載の各種データは、左リール3L、中リール3C及び右リール3Rに渡って設定された有効ラインに沿って表示を許可する図柄組合せを識別するためのデータである。なお、図柄組合せ(表示役)欄に記載の各名称と、具体的な図柄組合せとの関係は、後述の図206〜図211の入賞作動フラグ格納領域に示す。   Various data described in the symbol combination column in each symbol combination determination table is for identifying symbol combinations that are allowed to be displayed along the effective lines set over the left reel 3L, the middle reel 3C, and the right reel 3R. It is data. The relationship between each name described in the symbol combination (display combination) column and a specific symbol combination is shown in a winning action flag storage area in FIGS. 206 to 211 described later.

また、図柄組合せ決定テーブル中に記載の「○」印は、決定された内部当籤役において、有効ライン上に表示可能な図柄組合せ(コンビネーション)、すなわち、入賞可能となる表示役を示す。例えば、内部当籤役「F_弱チェリプ」が決定された場合、図206及び図207に示すように、コンビネーション名称「C_弱チェリプ1」、「C_弱チェリプ2_01」〜「C_弱チェリプ2_03」、「C_弱チェリプ3」、「C_変則チェリプ1_01」〜「C_変則チェリプ1_08」に係る図柄組合せが停止表示可能となる。   The symbol “◯” described in the symbol combination determination table indicates a symbol combination (combination) that can be displayed on the active line in the determined internal winning combination, that is, a display combination that can be won. For example, when the internal winning combination “F_weak chelip” is determined, as shown in FIGS. 206 and 207, the combination names “C_weak chelip 1”, “C_weak chelip 2_01” to “C_weak chelip 2_03”, “ The symbol combinations related to “C_weak chelip 3”, “C_anomalous chelip 1_01” to “C_anomalous chelip 1_08” can be stopped and displayed.

第2の実施形態のパチスロでは、主制御回路90(メインCPU101)は、内部当籤役及び遊技状態に応じて停止制御を異ならせ、所定の役が内部当籤役として決定された場合に、図183〜図196に示す対応関係の図柄組合せ(コンビネーション)を表示可能とするように左リール3L、中リール3C及び右リール3Rの回転停止制御を行う。なお、図183〜図196に示す対応表では、決定された内部当籤役に対して表示可能な全ての図柄組合せを「○」印で列挙しているが、「○」印が付された図柄組合せであっても、表示されないことがある。   In the pachi-slot of the second embodiment, the main control circuit 90 (main CPU 101) changes the stop control according to the internal winning combination and the gaming state, and when the predetermined winning combination is determined as the internal winning combination, FIG. Rotation stop control of the left reel 3L, the middle reel 3C, and the right reel 3R is performed so that the corresponding symbol combination (combination) shown in FIG. 196 can be displayed. In the correspondence tables shown in FIGS. 183 to 196, all symbol combinations that can be displayed for the determined internal winning combination are listed with “◯” marks, but the symbols with “○” marks are attached. Even a combination may not be displayed.

本実施形態では、停止表示可能な図柄組合せや現在の遊技状態に応じて停止制御(例えば、優先して引き込む図柄)を異ならせる機能を有し、優先して引き込む図柄の関係上、「○」印が付された図柄組合せであっても表示されないことがある。内部当籤役の種別と実際に表示される図柄組合せとの対応関係については、後述の図198及び図[199]を参照して説明する。   In the present embodiment, there is a function of changing stop control (for example, a drawing to be drawn preferentially) according to a combination of symbols that can be stopped and the current gaming state. Even symbol combinations with marks may not be displayed. The correspondence relationship between the type of internal winning combination and the symbol combination actually displayed will be described with reference to FIG. 198 and FIG.

[ボーナス作動時テーブル]
次に、図197を参照して、ボーナス作動時テーブルについて説明する。ボーナス作動時テーブルは、ボーナスの作動が行われるときに、メインRAM103に設けられた遊技状態フラグ格納領域(後述の図213参照)、ボーナス終了枚数カウンタ、遊技可能回数カウンタ及び入賞可能回数カウンタに格納されるデータを規定する。
[Bonus operating table]
Next, the bonus operation time table will be described with reference to FIG. The bonus operation time table is stored in a game state flag storage area (see FIG. 213 described later) provided in the main RAM 103, a bonus end number counter, a game possible number counter, and a winning number counter when a bonus operation is performed. Specify the data to be processed.

なお、遊技状態フラグは、作動中のボーナスゲームの種類を識別するためのデータである。ボーナス終了枚数カウンタは、メダルの払出枚数が、ボーナスゲームの終了の契機となる規定数を超えたか否かを管理するためのカウンタ(データ)である。本実施形態では、図183〜図196に示す図柄組合せテーブル中のコンビネーション名称「C_BB」に係る図柄組合せが有効ライン上に停止表示された場合に「BB」が作動し、その後、規定数「245」を超えるメダルの払い出しが行われた場合に、「BB」は終了する。   The game state flag is data for identifying the type of bonus game that is in operation. The bonus end number counter is a counter (data) for managing whether or not the number of medals paid out exceeds a specified number that triggers the end of the bonus game. In the present embodiment, when the symbol combination related to the combination name “C_BB” in the symbol combination table shown in FIGS. 183 to 196 is stopped and displayed on the active line, “BB” is activated, and then the specified number “245”. "BB" ends when medals exceeding "" are paid out.

また、図183〜図196に示す図柄組合せテーブル中のコンビネーション名称「C_MB_01」、「C_MB_02」に係る図柄組合せが有効ライン上に停止表示された場合に「MB」が作動し、その後、規定数「12」を超えるメダルの払い出しが行われた場合に、「MB」は終了する。   In addition, when the symbol combination related to the combination names “C_MB — 01” and “C_MB — 02” in the symbol combination table shown in FIGS. 183 to 196 is stopped and displayed on the active line, “MB” is activated. If a medal greater than “12” is paid out, “MB” ends.

「BB」、「MB」の作動では、まず、ボーナス開始時に、ボーナス作動時テーブルに規定されている数値(規定数)がボーナス終了枚数カウンタに格納される。次いで、ボーナス作動中にメダルの払い出しが行われるたびに、ボーナス終了枚数カウンタの値が、減算される。そして、ボーナス終了枚数カウンタの値が「0」未満の値に更新されたときに、作動中のボーナスが終了する。   In the operation of “BB” and “MB”, first, at the time of starting the bonus, the numerical value (specified number) defined in the bonus operation time table is stored in the bonus end number counter. Next, every time a medal is paid out during the bonus operation, the value of the bonus end number counter is subtracted. When the value of the bonus end number counter is updated to a value less than “0”, the active bonus is ended.

遊技可能回数カウンタは、「RB」、「CB」作動時における、遊技可能な残りのゲームの回数、いわゆる遊技可能回数を管理するためのカウンタ(データ)である。入賞可能回数カウンタは、「BB(RB)」作動時における、入賞に係る図柄の組合せを表示することが可能な残りのゲームの回数、いわゆる入賞可能回数を管理するためのカウンタ(データ)である。なお、本実施形態では、「MB(CB)」作動時における入賞可能回数カウンタは規定されない。   The game possible number counter is a counter (data) for managing the number of remaining games that can be played at the time of “RB” and “CB” operation, that is, the so-called possible number of games. The winning possible number counter is a counter (data) for managing the number of remaining games that can display a combination of symbols related to winning at the time of operating “BB (RB)”, so-called winning possible number. . In the present embodiment, a winning possible number counter when the “MB (CB)” operation is not defined.

[非フラグ間状態中の当籤役と停止表示される図柄組合せとの対応関係]
ここで、図198を参照して、フラグ間状態を除く遊技状態(非フラグ間状態)における内部当籤役と停止表示される図柄組合せとの対応関係について説明する。なお、図198は、非フラグ間状態において決定され得る各種内部当籤役と、各内部当籤役決定時に停止表示される図柄組合せ(略称)との対応関係(一部の役については省略)を示す図である。なお、図198中に記載の図柄組合せの名称は、後述の図206〜図211の入賞作動フラグ格納領域に示す内容欄に記載の「略称」である。
[Correspondence between winning combination in non-flag state and symbol combination to be stopped]
Here, with reference to FIG. 198, the correspondence relationship between the internal winning combination in the gaming state (non-flag state) excluding the inter-flag state and the symbol combination that is stopped and displayed will be described. FIG. 198 shows the correspondence between various internal winning combinations that can be determined in the non-flagged state and symbol combinations (abbreviated) that are stopped when each internal winning combination is determined (some combinations are omitted). FIG. In addition, the name of the symbol combination described in FIG. 198 is “abbreviation” described in the contents column shown in the winning action flag storage area of FIGS. 206 to 211 described later.

第2の実施形態のパチスロでは、遊技者の停止操作の順序(押し順)に応じて表示される図柄組合せが異なる役、いわゆる「押し順役」を設ける。なお、図198に記載の「押し順正解」に対応付けられた図柄組合せは、押し順に応じて表示される図柄組合せのうち、遊技者にとって有利な図柄組合せであり、「押し順不正解」に対応付けられた図柄組合せは、押し順に応じて表示される図柄組合せのうち、遊技者にとって不利な図柄組合せである。遊技者にとって有利な停止操作を報知する場合、正解となる押し順が報知され、その報知に従って停止操作が行われれば、「押し順正解」に対応付けられた図柄組合せが表示される。また、ART遊技状態であっても、不正解となる押し順が報知されることもあるが、その内容については、後で詳述する。   In the pachi-slot according to the second embodiment, a combination having different symbol combinations displayed according to the order of the player's stop operation (push order), so-called “push order combination”, is provided. Note that the symbol combination associated with “correct answer in pushing order” shown in FIG. 198 is a symbol combination advantageous to the player among the symbol combinations displayed in accordance with the pushing order, The associated symbol combinations are symbol combinations that are disadvantageous to the player among the symbol combinations displayed according to the pressing order. When notifying a stop operation that is advantageous to the player, the correct push order is notified, and if the stop operation is performed in accordance with the notification, the symbol combination associated with the “push order correct answer” is displayed. In addition, even in the ART gaming state, the push order that becomes an incorrect answer may be notified, but the contents will be described in detail later.

なお、本実施形態では、押し順役の一部に対しては、その名称の末尾に、正解となる押し順を示す。具体的には、内部当籤役の名称の末尾「1st」は、正解となる押し順が、第1停止操作(1番目に行われる停止操作)が左リール3Lに対するものであることを意味し、内部当籤役の名称の末尾「2nd」は、正解となる押し順が、第1停止操作が中リール3Cに対するものであることを意味し、内部当籤役の名称の末尾「3rd」は、正解となる押し順が、第1停止操作が右リール3Rに対するものであることを意味する。また、内部当籤役の名称の末尾「123」は、正解となる押し順が「左、中、右」の順であることを意味し、内部当籤役の名称の末尾「132」は、正解となる押し順が「左、右、中」の順であることを意味し、内部当籤役の名称の末尾「213」は、正解となる押し順が「中、左、右」の順であることを意味し、内部当籤役の名称の末尾「231」は、正解となる押し順が「左、右、中」の順であることを意味する。   In the present embodiment, for some of the push order combinations, the correct push order is shown at the end of the name. Specifically, the end “1st” of the name of the internal winning combination means that the correct pressing order is that the first stop operation (first stop operation) is for the left reel 3L, The end of the name of the internal winning combination “2nd” means that the correct pushing order is that the first stop operation is for the middle reel 3C, and the end of the name of the internal winning combination “3rd” is the correct answer. This pressing order means that the first stop operation is for the right reel 3R. In addition, the last “123” of the name of the internal winning combination means that the pressing order of the correct answer is “left, middle, right”, and the last “132” of the name of the internal winning combination is the correct answer. Means that the order of pressing is “left, right, middle”, and the last “213” of the name of the internal winning combination is the order of “middle, left, right”. And “231” at the end of the name of the internal winning combination means that the correct pressing order is “left, right, middle”.

また、以下では、第1停止操作が左リール3Lに対して行われた場合の停止操作順序、具体的には、「左、中、右」及び「左、右、中」の押し順を「順押し」ともいう。さらに、以下では、第1停止操作が中リール3C又は右リール3Rに対して行われた場合の停止操作順序、具体的には、「中、左、右」、「中、右、左」、「右、中、左」、及び、「右、左、中」の押し順を、「変則押し」ともいう。   In the following, the stop operation sequence when the first stop operation is performed on the left reel 3L, specifically, the pressing order of “left, middle, right” and “left, right, middle” is “ It is also called “pressing forward”. Furthermore, in the following, the stop operation sequence when the first stop operation is performed on the middle reel 3C or the right reel 3R, specifically, “middle, left, right”, “middle, right, left”, The pressing order of “right, middle, left” and “right, left, middle” is also referred to as “anomalous pressing”.

本実施形態では、図198に示すように、内部当籤役「F_RT1中リプ0」〜「F_RT1中リプ6」は、押し順に応じて表示される図柄組合せが異なる押し順役であり、押し順が正解である場合には、略称「RT2移行リプ」に係る図柄組合せ(後述の図206参照)のうちの図183〜図196に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。一方、押し順が正解でない場合には、略称「リプレイ」に係る図柄組合せ(後述の図207及び図208参照)のうちの図183〜図196に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。   In the present embodiment, as shown in FIG. 198, the internal winning combinations “Lip 0 in F_RT1” to “Lip 6 in F_RT1” are the pressing combinations having different symbol combinations displayed according to the pressing order. If the answer is correct, one of the displayable symbol combinations shown in FIGS. 183 to 196 in the symbol combination (refer to FIG. 206 described later) related to the abbreviation “RT2 transition lip” is displayed along the active line. Is done. On the other hand, when the pressing order is not correct, any of the displayable symbol combinations shown in FIGS. 183 to 196 in the symbol combinations related to the abbreviation “Replay” (see FIGS. 207 and 208 described later) is valid. Displayed along the line.

また、内部当籤役「F_RT2中リプ1」〜「F_RT1中リプ5」はともに、押し順に応じて表示される図柄組合せが異なる押し順役であり、押し順が正解である場合には、略称「RT3移行リプ」に係る図柄組合せ(後述の図206参照)のうちの図183〜図196に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。一方、押し順が正解でない場合には、略称「RT1移行リプ」に係る図柄組合せ(後述の図206参照)のうちの図183〜図196に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。   In addition, the internal winning combinations “Lip 1 in F_RT2” to “Lip 5 in F_RT1” are pressing combinations having different symbol combinations displayed according to the pressing order, and when the pressing order is correct, the abbreviation “ Of the symbol combinations related to “RT3 transition lip” (see FIG. 206 described later), any of the displayable symbol combinations shown in FIGS. 183 to 196 is displayed along the active line. On the other hand, if the pressing order is not correct, one of the displayable symbol combinations shown in FIGS. 183 to 196 in the symbol combinations related to the abbreviation “RT1 transition lip” (see FIG. 206 described later) is an effective line. It is displayed along.

また、内部当籤役「F_RT3中転落1」〜「F_RT3中転落3」は、押し順に応じて表示される図柄組合せが異なる押し順役であり、押し順が正解である場合には、略称「リプレイ」に係る図柄組合せ(後述の図207及び図208参照)のうちの図183〜図196に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。一方、押し順が正解でない場合には、略称「RT1移行リプ」に係る図柄組合せ(後述の図206参照)のうちの図183〜図196に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。   Also, the internal winning combinations “F_RT3 fall 1” to “F_RT3 fall 3” are push combinations with different symbol combinations displayed according to the push order. When the push order is correct, the abbreviation “Replay” Among the symbol combinations related to "" (see FIGS. 207 and 208 described later), any of the displayable symbol combinations shown in FIGS. 183 to 196 is displayed along the active line. On the other hand, if the pressing order is not correct, one of the displayable symbol combinations shown in FIGS. 183 to 196 in the symbol combinations related to the abbreviation “RT1 transition lip” (see FIG. 206 described later) is an effective line. It is displayed along.

また、内部当籤役「F_打順ベル1A」、「F_打順ベル1B」、「F_打順ベル2A」、「F_打順ベル2B」、「F_打順ベル3A」、「F_打順ベル3B」、「F_打順ベル4A」、「F_打順ベル4B」、「F_打順ベル5A」、「F_打順ベル5B」、「F_打順ベル6A」、「F_打順ベル6B」はいずれも、押し順に応じて表示される図柄組合せが異なる押し順役であり、押し順が正解である場合には、略称「8枚ベル」に係る図柄組合せ(後述の図209参照)のうちの図183〜図196に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。一方、押し順が正解でない場合には、略称「1枚出目」に係る図柄組合せ(後述の図209及び図210参照)又は「ベルこぼし目」に係る図柄組合せ(後述の図206参照)のうちの図183〜図196に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。   Also, the internal winning combination “F_batting bell 1A”, “F_batting bell 1B”, “F_batting bell 2A”, “F_batting bell 2B”, “F_batting bell 3A”, “F_batting bell 3B”, “F_batting order” “Bell 4A”, “F_Strike Order Bell 4B”, “F_Strike Order Bell 5A”, “F_Strike Order Bell 5B”, “F_Strike Order Bell 6A”, and “F_Strike Order Bell 6B” are all displayed according to the pressing order. When the combinations have different push order combinations and the push order is correct, the display is possible as shown in FIGS. 183 to 196 in the symbol combination related to the abbreviation “eight bells” (see FIG. 209 described later). One of the symbol combinations is displayed along the active line. On the other hand, when the pressing order is not correct, the symbol combination related to the abbreviation “1st sheet” (see FIGS. 209 and 210 described later) or the symbol combination related to “bell spilled eyes” (refer to FIG. 206 described later). Any of the displayable symbol combinations shown in FIGS. 183 to 196 is displayed along the effective line.

また、内部当籤役「F_共通ベル1」は、押し順役ではなく、押し順に関わらず略称「3枚ベル」に係る図柄組合せ(後述の図209参照)のうちの図183〜図196に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。また、内部当籤役「F_共通ベル2」、「F_共通ベル3」は、押し順役ではなく、押し順に関わらず略称「8枚ベル」に係る図柄組合せ(後述の図209参照)のうちの図183〜図196に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。   Also, the internal winning combination “F_Common Bell 1” is not a push order, and is shown in FIGS. 183 to 196 in the symbol combination (see FIG. 209 described later) related to the abbreviation “3 bells” regardless of the push order. One of the displayable symbol combinations is displayed along the active line. In addition, the internal winning combination “F_common bell 2” and “F_common bell 3” are not in the push order, but are included in the symbol combination related to the abbreviation “8 bells” regardless of the push order (see FIG. 209 described later). One of the displayable symbol combinations shown in FIGS. 183 to 196 is displayed along the effective line.

また、内部当籤役「F_特殊A」は、押し順役ではなく、押し順に関わらず略称「1枚出目」に係る図柄組合せ(後述の図209及び図210参照)のうちの図183〜図196に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。   Further, the internal winning combination “F_special A” is not a push order, but the symbol combination (see FIGS. 209 and 210 to be described later) of FIG. 183 to FIG. One of the displayable symbol combinations shown in 196 is displayed along the active line.

例えば、名称「BB+F_特殊A(当籤番号56)」は非MB中に当籤可能である(図181参照)。名称「BB+F_特殊A(当籤番号56)」に当籤すると、略称「BB」又は略称「1枚出目」に係る図柄組合せが有効ラインに沿って表示可能である。この場合は、停止操作のタイミングに応じて略称「BB」に係る図柄組合せ(ボーナスに係る図柄組合せ)が有効ラインに沿って表示されるが、基本的には、押し順に関わらず略称「1枚出目」に係る図柄組合せが有効ラインに沿って表示される。すなわち、非MB中に表示される「1枚出目」に係る図柄組合せは、BB(ボーナス)当籤時に表示可能な図柄組合せ(所謂、リーチ目)となる。   For example, the name “BB + F_special A (winning number 56)” can be won during non-MB (see FIG. 181). When the name “BB + F_special A (winning number 56)” is won, the symbol combination related to the abbreviation “BB” or the abbreviation “one-shot” can be displayed along the effective line. In this case, depending on the timing of the stop operation, the symbol combination related to the abbreviation “BB” (the symbol combination related to the bonus) is displayed along the active line. The symbol combination related to “out” is displayed along the active line. That is, the symbol combination related to “1st place” displayed in the non-MB is a symbol combination (so-called reach eye) that can be displayed when BB (bonus) is won.

また、内部当籤役「F_特殊B」は、押し順役ではなく、押し順に関わらず略称「CB中12枚出目」に係る図柄組合せ(後述の図211参照)のうちの図183〜図196に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。   Further, the internal winning combination “F_special B” is not a push order, and regardless of the push order, the symbol combinations related to the abbreviation “12 out of CB” (see FIG. 211 described later), FIGS. 183 to 196. Any one of the displayable symbol combinations shown in (1) is displayed along the active line.

例えば、名称「BB+F_特殊B(当籤番号57)」は非MB中に当籤可能である(図181参照)。名称「BB+F_特殊B(当籤番号57)」に当籤すると、略称「BB」又は略称「CB中12枚出目」に係る図柄組合せが有効ラインに沿って表示可能である。この場合は、停止操作のタイミングに応じて略称「BB」に係る図柄組合せが有効ラインに沿って表示されるが、基本的には、押し順に関わらず略称「CB中12枚出目」に係る図柄組合せが有効ラインに沿って表示される。すなわち、非MB中に表示される「CB中12枚出目」に係る図柄組合せは、BB(ボーナス)当籤時に表示可能な図柄組合せ(所謂、リーチ目)となる。   For example, the name “BB + F_special B (winning number 57)” can be won during non-MB (see FIG. 181). When the name “BB + F_special B (winning number 57)” is won, the symbol combination related to the abbreviation “BB” or the abbreviation “12 out of CB” can be displayed along the effective line. In this case, the symbol combination related to the abbreviation “BB” is displayed along the effective line in accordance with the timing of the stop operation, but basically the abbreviation “12 out of CB” regardless of the pressing order. The symbol combination is displayed along the active line. That is, the symbol combination related to “12 out of CB” displayed in the non-MB is a symbol combination (so-called reach eye) that can be displayed when BB (bonus) is won.

また、MB中は、内部当籤役「F_特殊B」を含めた全ての小役に当籤したことになり、略称「CB12枚出目」に係る図柄組合せが有効ラインに沿って表示可能である。しかし、MB中において、略称「CB12枚出目」に係る図柄組合せは、内部当籤役「F_RT3中転落1」〜「F_RT3中転落3」、「F_RT3中リプ1」〜「F_RT3中リプ1」のいずれかと、「F_特殊B」とが重複して当籤した場合に停止表示される。   In the MB, all winning combinations including the internal winning combination “F_special B” are won, and the symbol combination related to the abbreviation “CB 12 items” can be displayed along the effective line. However, in MB, the symbol combination related to the abbreviation “CB 12 cards” is an internal winning combination “F_RT3 fall 1” to “F_RT3 fall 3”, “F_RT3 Lip 1” to “F_RT3 Lip 1”. If either “F_special B” wins in duplicate, it is stopped and displayed.

内部当籤役「F_RT3中転落1」〜「F_RT3中転落3」、「F_RT3中リプ1」〜「F_RT3中リプ1」は、RT3状態である場合に当籤可能である。また、MB中は、内部抽籤の結果に関わらず全ての小役に係る図柄組合せが停止表示可能となる。したがって、RT3状態中のMBであり、内部当籤役「F_RT3中転落1」〜「F_RT3中転落3」、「F_RT3中リプ1」〜「F_RT3中リプ1」のいずれかに当籤した場合に、「CB12枚出目」に係る図柄組合せが停止表示され、12枚(規定数)のメダルの払出し(付与)が行われる。   Internal winning combinations “F_RT3 fall 1” to “F_RT3 fall 3”, “F_RT3 fall 1” to “F_RT3 fall 1” can be won in the RT3 state. In addition, during MB, symbol combinations related to all small combinations can be stopped and displayed regardless of the result of the internal lottery. Therefore, when the MB is in the RT3 state and hits any of the internal winning combinations "F_RT3 fall 1" to "F_RT3 fall 3", "F_RT3 Lip 1" to "F_RT3 Lip 1" The symbol combination relating to “CB 12 cards” is stopped and displayed, and 12 (specified number) medals are paid out (given).

第2の実施形態では、12枚(規定数)を超えるメダルの払出しが行われた場合に、「MB」が終了する。したがって、略称「CB中12枚出目」に係る図柄組合せが停止表示されて、12枚のメダルが払い出された場合は、もう1回「MB」が作動する。したがって、RT3状態(基本的にはART遊技状態)のMBでは、RT0〜RT2状態(非ART状態)のMBよりもメダルの払出し枚数が多くなる可能性があり、遊技の興趣を高めることができる。   In the second embodiment, “MB” ends when medals exceeding 12 cards (specified number) are paid out. Therefore, when the symbol combination related to the abbreviation “12 out of CB” is stopped and displayed and 12 medals are paid out, “MB” is activated once more. Therefore, in the MB in the RT3 state (basically the ART gaming state), there is a possibility that the number of medals to be paid out is larger than the MB in the RT0 to RT2 state (non-ART state), and the interest of the game can be enhanced. .

また、メダルの払出しが増える期間と、そうでない期間(メダルの払出しが増えない通常の期間)とをナビゲートに依存せずに生じさせることができ、遊技の興趣を向上させることができる。また、RT3状態は、基本的にART遊技状態であるが、RT状態の遷移条件を満たして偶発的にRT3状態に移行した場合であっても、MBに当籤すると、2ゲーム(遊技)においてメダルの払出しが行われる可能性がある。その結果、遊技者が偶発的に恩恵を受けることができ、遊技の興趣を高めることができる。   In addition, a period in which medals are paid out and a period in which the medals are not paid out (a normal period in which medals are not paid out) can be generated without depending on navigation, and the fun of the game can be improved. In addition, the RT3 state is basically an ART gaming state, but even if the transition condition of the RT state is satisfied and the RT3 state is accidentally shifted to the RT3 state, a medal is awarded in two games (games) when winning the MB. May be paid out. As a result, the player can receive an accidental benefit, and the fun of the game can be enhanced.

略称「CB中12枚出目」に係る図柄組合せのうち、例えば、コンビネーション名称「C_CB用2_01」〜「C_CB用2_24」に係る図柄組合せ(後述の図211参照)は、左リール3L(特定の表示列)の中段領域に「赤7A」の図柄が表示され、左リール3Lの上段領域に「チェリー」の図柄(特定図柄)が表示される。そのため、左リール3Lに対して第1停止操作を行うと、チェリーに係るレア役が当籤したという誤解を招く虞がある。   Among the symbol combinations related to the abbreviation “12 out of CB”, for example, the symbol combinations related to the combination names “2_01 for C_CB” to “2_24 for C_CB” (see FIG. 211 described later) include the left reel 3L (specific The “red 7A” symbol is displayed in the middle area of the display column), and the “cherry” symbol (specific symbol) is displayed in the upper area of the left reel 3L. For this reason, when the first stop operation is performed on the left reel 3L, there is a possibility of causing a misunderstanding that the rare role related to the cherry is won.

そこで、第2の実施形態に係るパチスロでは、略称「CB中12枚出目」に係る図柄組合せを停止表示する場合に、押し順に関わらず停止表示されるにも関わらず、所定の押し順を報知(ナビゲート)する。これにより、左リール3Lに「チェリー」の図柄が表示されても、MB中のメダルの払出しに係る図柄組合せを停止表示させるための報知(ナビゲート)が行われたと遊技者に認識させることができ、チェリーに係るレア役が当籤したと誤解されないようにすることができる。また、MB中の左リール3Lに「チェリー」の図柄が表示されないようにする必要がないため、図柄組合せ、配列、停止制御等の設計を容易にすることができる。   Therefore, in the pachislot machine according to the second embodiment, when the symbol combination related to the abbreviation “12 out of CB” is displayed in a stopped state, the predetermined pressing order is set regardless of the pressing order. Notification (navigation). Thereby, even if the symbol “cherry” is displayed on the left reel 3L, the player can recognize that the notification (navigation) for stopping and displaying the symbol combination related to the payout of medals in the MB is performed. It is possible to prevent misunderstanding that the rare role related to cherry is won. Further, since it is not necessary to prevent the “cherry” symbol from being displayed on the left reel 3L in the MB, the design of symbol combination, arrangement, stop control, etc. can be facilitated.

内部当籤役「F_特殊C」は、押し順役ではなく、押し順に関わらず略称「CB中13枚出目」に係る図柄組合せ(後述の図211参照)のうちの図183〜図196に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。なお、略称「CB中13枚出目」に係る図柄組合せは、本発明に係る「特定の図柄の組合せ」に対応する。   The internal winning combination “F_Special C” is not a push order, and is shown in FIGS. 183 to 196 in the symbol combination (see FIG. 211 described later) of the abbreviation “13 out of CB” regardless of the push order. One of the displayable symbol combinations is displayed along the active line. Note that the symbol combination related to the abbreviation “13 out of CBs” corresponds to “specific symbol combination” according to the present invention.

例えば、名称「BB+F_特殊C(当籤番号58)」は非MB中に当籤可能である(図181参照)。名称「BB+F_特殊B(当籤番号58)」に当籤すると、略称「BB」又は略称「CB13枚出目」に係る図柄組合せが有効ラインに沿って表示可能である。この場合は、停止操作のタイミングに応じて略称「BB」に係る図柄組合せが有効ラインに沿って表示されるが、基本的には、押し順に関わらず略称「CB13枚出目」に係る図柄組合せが有効ラインに沿って表示される。すなわち、非MB中に表示される「CB13枚出目」に係る図柄組合せは、BB(ボーナス)当籤時に表示可能な図柄組合せ(所謂、リーチ目)となる。   For example, the name “BB + F_special C (winning number 58)” can be won during non-MB (see FIG. 181). When the name “BB + F_special B (winning number 58)” is won, the symbol combination related to the abbreviation “BB” or the abbreviation “CB 13-item appearance” can be displayed along the effective line. In this case, the symbol combination related to the abbreviation “BB” is displayed along the effective line according to the timing of the stop operation, but basically, the symbol combination related to the abbreviation “CB 13” is displayed regardless of the pressing order. Is displayed along the active line. In other words, the symbol combination related to “CB 13 items” displayed in the non-MB is a symbol combination (so-called reach eye) that can be displayed when BB (bonus) is won.

また、MB中は、内部当籤役「F_特殊C」を含めた全ての小役に対応する図柄組合せが表示可能となるため、略称「CB12枚出目」に係る図柄組合せも有効ラインに沿って表示可能である。しかし、略称「CB13枚出目」に係る図柄組合せは、内部当籤役「F_RT3中転落1」〜「F_RT3中転落3」、「F_RT3中リプ1」〜「F_RT3中リプ1」以外のリプレイ役のいずれかと重複して当籤した場合に停止表示される。   In addition, in the MB, the symbol combinations corresponding to all the small combinations including the internal winning combination “F_Special C” can be displayed. Therefore, the symbol combination related to the abbreviation “CB 12 pieces” is also along the effective line. It can be displayed. However, the symbol combination relating to the abbreviation “CB 13” is an internal winning combination “F_RT3 Falling 1” to “F_RT3 Falling 3”, “F_RT3 Lip 1” to “F_RT3 Lip 1”. If you win with any of them, it will be stopped.

したがって、略称「CB中13枚出目」に係る図柄組合せが停止表示されて、13枚のメダルが払い出された場合は、「MB」の作動が終了する。そして、内部当籤役「F_RT3中転落1」〜「F_RT3中転落3」、「F_RT3中リプ1」〜「F_RT3中リプ1」以外のリプレイ役は、RT3状態以外のRT0〜RT2状態である場合に当籤可能である。その結果、RT0〜RT2状態であり、内部当籤役「F_RT3中転落1」〜「F_RT3中転落3」、「F_RT3中リプ1」〜「F_RT3中リプ1」以外のリプレイ役に当籤した場合は、押し順に関わらず規定数(12枚)を越えるメダルの払出し(付与)に係る図柄組合せが表示される。   Therefore, when the symbol combination related to the abbreviation “13 out of CB” is stopped and 13 medals are paid out, the operation of “MB” is ended. When the replay roles other than the internal winning combination “F_RT3 fall 1” to “F_RT3 fall 3” and “F_RT3 Lip 1” to “F_RT3 Lip 1” are in the RT0 to RT2 state other than the RT3 state. It is possible to win. As a result, in the state of RT0 to RT2, when the internal winning combination “F_RT3 falling 1” to “F_RT3 falling 3”, “F_RT3 Lip 1” to “F_RT3 Lip 1” is won, Regardless of the order of pressing, symbol combinations related to payout (granting) of medals exceeding the specified number (12) are displayed.

また、内部当籤役「F_特殊D」は、押し順役ではなく、押し順に関わらず略称「BB中13枚出目」に係る図柄組合せ(後述の図211参照)のうちの図183〜図196に示した表示可能な図柄組合せのいずれかが有効ラインに沿って表示される。なお、内部当籤役「F_特殊D」は、BB中のみに当籤する(図181及び図182参照)。そして、内部当籤役「F_特殊D」が当籤した場合は、リプレイ役に係る図柄組合せを有効ラインに沿って停止表示不可能であり、コンビネーション名称「C_JAC_01」、「C_JAC_02」に係る図柄組合せのみが停止表示可能となる(図183〜図189参照)。   Also, the internal winning combination “F_special D” is not a push order, and regardless of the push order, the symbol combination related to the abbreviation “13 out of BB” (see FIG. 211 described later), FIGS. Any one of the displayable symbol combinations shown in (1) is displayed along the active line. The internal winning combination “F_special D” is won only during BB (see FIGS. 181 and 182). When the internal winning combination “F_special D” is won, the symbol combination related to the replay combination cannot be stopped and displayed along the active line, and only the symbol combinations related to the combination names “C_JAC_01” and “C_JAC_02” are displayed. Stop display is possible (see FIGS. 183 to 189).

一方、MB中は、内部抽籤の結果に関わらず全ての小役に係る図柄組合せが停止表示可能となり、内部当籤役内部当籤役「F_特殊D」に係る図柄組合せも停止表示可能となる。しかし、この場合は、その他の停止表示可能な図柄組合せの停止表示が優先されるため、コンビネーション名称「C_JAC_01」、「C_JAC_02」に係る図柄組合せのみが停止表示されることはない。   On the other hand, in the MB, regardless of the result of the internal lottery, the symbol combinations related to all the small combinations can be stopped and displayed, and the symbol combination related to the internal winning combination “F_Special D” can also be stopped and displayed. However, in this case, since the stop display of other symbol combinations that can be stopped and displayed is prioritized, only the symbol combinations related to the combination names “C_JAC_01” and “C_JAC_02” are not stopped and displayed.

[リール停止初期設定テーブル]
次に、図199を参照して、リール停止初期設定テーブルについて説明する。リール停止初期設定テーブルは、内部当籤役と、後述のリール停止制御処理で用いられる各種データとの対応関係を規定する。
[Reel stop initial setting table]
Next, the reel stop initial setting table will be described with reference to FIG. The reel stop initial setting table defines the correspondence between the internal winning combination and various data used in the reel stop control process described later.

図199に示すリール停止初期設定テーブルは、内部当籤役(小役当籤番号)と、引込優先順位テーブル選択テーブル番号、引込優先順位テーブル番号、順押し時テーブル選択データ、順押し時テーブル変更データ、順押し時テーブル変更初期データ及び変則押し時テーブル選択データとの対応関係を規定する。なお、図199には、参照される状態(フラグ間状態又は非フラグ間状態)、及び、内部当籤役の名称も併せて記載する。   The reel stop initial setting table shown in FIG. 199 includes an internal winning combination (small winning combination number), a pull-in priority table selection table number, a pull-in priority table number, forward push table selection data, forward push table change data, It defines the correspondence between the table change initial data at the time of forward pressing and the table selection data at the time of irregular pressing. In FIG. 199, the state to be referred to (inter-flag state or non-flag state) and the name of the internal winning combination are also described.

引込優先順位テーブル選択テーブル番号、及び、引込優先順位テーブル番号は、引込優先順位テーブル選択処理に用いられるデータである。例えば、リール停止初期設定テーブルにおいて、回胴停止用番号に対応する引込優先順位テーブル番号が規定されていれば、後述の引込優先順位テーブル(後述の図205参照)に規定された引込優先順位テーブル番号に対応する表示役の優先順位に関するデータを取得することができる。   The pull-in priority table selection table number and the pull-in priority table number are data used for the pull-in priority table selection process. For example, in the reel stop initial setting table, if a pull-in priority table number corresponding to the rotation stop number is defined, a pull-in priority table defined in a pull-in priority table (see FIG. 205) described later. Data relating to the priority order of the display combination corresponding to the number can be acquired.

また、リール停止初期設定テーブルにおいて、回胴停止用番号に対応する引込優先順位テーブル番号が規定されていなければ、後述の引込優先順位テーブル選択テーブル(後述の図204参照)を参照して、引込優先順位テーブル選択テーブル番号に対応する引込優先順位テーブル番号が決定される。   In addition, in the reel stop initial setting table, if a drawing priority table number corresponding to the number for turning stop is not defined, a drawing priority table selection table (see FIG. 204, described later) is referred to The pull-in priority table number corresponding to the priority table selection table number is determined.

順押し時テーブル選択データ、順押し時テーブル変更データ、及び、順押し時テーブル変更初期データは、順押しが行われた場合に参照する停止テーブル(後述の図200〜図202参照)を指定するためのデータである。なお、本実施形態に係る、「順押し」は、第1停止操作(1番目に行われる停止操作)が左リール3Lに対して行われた場合の停止操作であり、具体的には、「左中右」及び「左右中」の押し順に対応する。   The forward selection table selection data, the forward push table change data, and the forward push table change initial data designate a stop table (see FIGS. 200 to 202 described later) to be referred to when the forward push is performed. It is data for. Note that the “forward push” according to the present embodiment is a stop operation when the first stop operation (first stop operation) is performed on the left reel 3L. Corresponds to the pressing order of “middle left” and “middle left”.

変則押し時テーブル選択データは、変則押しが行われた場合に参照するための停止テーブル(後述の図203参照)を指定するデータである。なお、本明細書でいう、「変則押し」は、第1停止操作が中リール3C又は右リール3Rに対して行われた場合の停止操作であり、「中左右」、「中右左」、「右中左」、及び、「右左中」の押し順に対応する。   The irregular pressing table selection data is data for designating a stop table (see FIG. 203 described later) to be referred to when irregular pressing is performed. In this specification, “anomalous push” is a stop operation when the first stop operation is performed on the middle reel 3C or the right reel 3R, and “middle left / right”, “middle right / left”, “ It corresponds to the order of pressing “middle right” and “middle right”.

本実施形態では、例えば、非MB状態では、ストップスイッチにより停止操作が検出された後、該当するリールの回転は190msec以内に、所定の位置に停止される。このリールの停止動作では、停止操作が行われたリールにおいて、停止操作が検出されたときの該リールの図柄カウンタの値に、滑り駒数「0」〜「4」のうちの何れかを加算し、該加算により得られた値に対応する図柄位置を、該リールの回転を停止させる図柄位置(これを「停止予定位置」という)として決定する。なお、停止操作が検出されたときの該リールの図柄カウンタの値に対応する図柄位置は、リールの回転の停止が開始される図柄位置であり、これを「停止開始位置」という。   In the present embodiment, for example, in the non-MB state, after a stop operation is detected by the stop switch, the rotation of the corresponding reel is stopped at a predetermined position within 190 msec. In this reel stop operation, one of the number of sliding symbols “0” to “4” is added to the value of the symbol counter of the reel when the stop operation is detected. Then, the symbol position corresponding to the value obtained by the addition is determined as the symbol position at which the rotation of the reel is stopped (this is referred to as “scheduled stop position”). The symbol position corresponding to the value of the symbol counter of the reel when the stop operation is detected is the symbol position at which the rotation of the reel starts to be stopped, and this is referred to as “stop start position”.

つまり、滑り駒数は、ストップスイッチにより所定のリールに対する停止操作が検出されてから該所定のリールの回転が停止するまでの該所定のリールの回転量である。言い換えれば、ストップスイッチにより所定のリールに対する停止操作が検出されてから該所定のリールの回転が停止するまでの期間において、表示窓の該所定のリールの中段領域を通過する図柄の数である。これは、ストップスイッチによる停止操作が検出されてから更新された図柄カウンタの値により把握される。   In other words, the number of sliding pieces is the amount of rotation of the predetermined reel from when the stop operation for the predetermined reel is detected by the stop switch until the rotation of the predetermined reel stops. In other words, the number of symbols that pass through the middle region of the predetermined reel of the display window in the period from when the stop operation for the predetermined reel is detected by the stop switch until the rotation of the predetermined reel stops. This is grasped by the value of the symbol counter updated after the stop operation by the stop switch is detected.

後述の停止テーブルを参照すると、各リールの停止開始位置に応じて滑り駒数が取得される。なお、本実施形態では、停止テーブルに基づいて滑り駒数が取得されるが、これは仮のものであり、取得した滑り駒数により直ちにリールの停止予定位置が決定されるものではない。   Referring to a stop table described later, the number of sliding pieces is acquired according to the stop start position of each reel. In the present embodiment, the number of sliding pieces is acquired based on the stop table, but this is temporary, and the planned stop position of the reel is not immediately determined by the acquired number of sliding pieces.

また、本実施形態では、後述の停止テーブル(後述の図200参照)に基づいて取得された滑り駒数(以下、「滑り駒数決定データ」という)より適切な滑り駒数が存在する場合は、後述する引込優先順位テーブル(後述の図205参照)を参照して滑り駒数を変更する。そして、滑り駒数決定データは、停止開始位置から最大滑り駒数である4個先又は1個先の図柄位置までの各図柄について、優先順位の比較を行う際の検索順序を決定するために用いられる。   Further, in the present embodiment, when there is an appropriate number of sliding pieces from the number of sliding pieces (hereinafter referred to as “sliding piece number determination data”) acquired based on a stop table described later (see FIG. 200 described later). Then, the number of sliding frames is changed with reference to a drawing priority table (described later with reference to FIG. 205). The sliding piece number determination data is used to determine the search order when the priorities are compared for each symbol from the stop start position to the symbol position that is four or one symbol ahead of the maximum number of sliding symbols. Used.

本実施形態では、順押し及び変則押しのストップボタンの押下順序に応じて、それぞれ異なる停止テーブルを用いる。具体的には、順押しであれば、後述の順押し時第1停止用停止テーブル(後述の図205参照)と、後述の順押し時第2・第3停止用停止テーブル(後述の図202参照)とを参照する。一方、変則押しであれば、後述の変則押し時停止テーブル(後述の図203参照)を参照する。   In the present embodiment, different stop tables are used according to the pressing order of stop buttons for forward pressing and irregular pressing. Specifically, in the case of a forward push, a first stop stop table at the time of forward push (described later with reference to FIG. 205) and a second / third stop stop table at the time of forward push (described later in FIG. Reference). On the other hand, in the case of an irregular pressing, a later-described irregular pressing stop table (see FIG. 203 described later) is referred to.

なお、本実施形態では、実質的に同じ当籤役である場合は、引込優先順位テーブル選択テーブル番号、引込優先順位テーブル番号等が同じになり、同じ停止制御が行われる。例えば、当籤番号50である場合は、名称「BB+F_RT1中リプ0」が内部当籤役として決定する。また、フラグ間(BB持越し)中に当籤番号3であった場合は、名称「RT1中リプ0」が内部当籤役として決定する。この場合は、BBを持ち越しているため、実質的に、名称「BB+F_RT1中リプ0」と同じ内部当籤役が決定されていることになり、名称「BB+F_RT1中リプ0」が内部当籤役として決定された場合と同じ停止制御が行われる。   In this embodiment, when the winning combination is substantially the same, the pull-in priority table selection table number, the pull-in priority table number, and the like are the same, and the same stop control is performed. For example, if the winning number is 50, the name “BB + F_RT1 Lip 0” is determined as the internal winning combination. If the winning number is 3 between the flags (BB carryover), the name “RT1 Lip 0” is determined as the internal winning combination. In this case, since the BB is carried over, the internal winning combination which is substantially the same as the name “BB + F_RT1 Lip 0” is determined, and the name “BB + F_RT1 Lip 0” is determined as the internal winning combination. The same stop control as in the case is performed.

[順押し時第1停止用停止テーブル]
次に、図200を参照して、順押し時第1停止用停止テーブルについて説明する。なお、図200に示す順押し時第1停止用停止テーブルは、順押し時テーブル選択データが「01」であるときに参照される停止テーブルである。順押し時第1停止用停止テーブルは、左リール3Lの停止開始位置「0」〜「19」と、滑り駒数決定データ及びチェンジステータスとの対応関係を規定する。
[Stop table for first stop when pushing forward]
Next, with reference to FIG. 200, the first stop table for forward pressing will be described. The forward stop first stop table shown in FIG. 200 is a stop table that is referred to when the forward press table selection data is “01”. The first stop table at the time of forward pressing defines the correspondence relationship between the stop start positions “0” to “19” of the left reel 3L, the number of sliding pieces determination data, and the change status.

例えば、左リール3Lの停止開始位置が「15」であれば、滑り駒数決定データが「0」になり、チェンジステータスが「1」になる。チェンジステータスは、後述する順押し時制御変更テーブル(後述の図201参照)を参照するときに用いられる。   For example, if the stop start position of the left reel 3L is “15”, the number-of-sliding piece determination data is “0”, and the change status is “1”. The change status is used when referring to a forward pressing control change table (see FIG. 201 described later).

[順押し時制御変更テーブル]
次に、図201を参照して、順押し時制御変更テーブルについて説明する。なお、図201に示す順押し時制御変更テーブルは、順押し時テーブル変更データが「00」であるときに参照される変更テーブルである。順押し時制御変更テーブルは、変更対象ポジション(左リール3Lの停止予定位置)と、チェンジステータス、変更ステータス及び順押し時第2・第3停止用停止テーブル番号との対応関係を規定する。
[Control change table when pressing forward]
Next, with reference to FIG. 201, the forward pressing control change table will be described. Note that the forward push control change table shown in FIG. 201 is a change table that is referred to when the forward push table change data is “00”. The forward pressing control change table defines the correspondence between the change target position (scheduled stop position of the left reel 3L), the change status, the change status, and the second and third stop table numbers for forward pressing.

例えば、順押し時第1停止用停止テーブル(図200参照)に基づいて取得されたチェンジステータスが「1」であり、左リール3Lの停止予定位置が「15」であれば、変更ステータスが「0」になり、順押し時第2・第3停止用停止テーブル番号は「12」になる。なお、順押し時制御変更テーブルにおいて、対象位置に変更ステータス及び順押し時第2・第3停止用停止テーブル番号が登録されていない場合には、停止テーブル番号は変更しない。   For example, if the change status acquired based on the first stop table for forward pressing (see FIG. 200) is “1” and the planned stop position of the left reel 3L is “15”, the change status is “ The stop table number for the second and third stops is “12” at the time of forward pressing. In the forward push control change table, if the change status and the second and third stop stop table numbers for forward push are not registered in the target position, the stop table number is not changed.

[順押し時第2・第3停止用停止テーブル及び変則押し時停止テーブル]
次に、図202及び図203を参照して、順押し時第2・第3停止用停止テーブル及び変則押し時停止テーブルについて説明する。順押し時第2・第3停止用停止テーブル及び変則時停止テーブルは、図柄位置「0」〜「19」のそれぞれに応じて1バイトの停止データを規定する。
[Stop table for 2nd and 3rd stop when pushing forward and stop table when pushing irregularly]
Next, with reference to FIG. 202 and FIG. 203, the second and third stop tables for forward pressing and the stop table for irregular pressing will be described. The stop table for the second and third stops and the stop table for irregularity at the time of forward pressing define stop data of 1 byte according to each of the symbol positions “0” to “19”.

なお、図202に示す順押し時第2・第3停止用停止テーブルは、順押し時第2・第3停止用停止テーブル番号が「08」のときに参照される。また、図203に示す変則押し時停止テーブルは、変則押し時テーブル選択データが「07」のときに参照される。   202 is referred to when the second and third stop table numbers for stoppage are “08”. The irregular pressing stop table shown in FIG. 203 is referred to when the irregular pressing table selection data is “07”.

順押し時第2・第3停止用停止テーブル及び変則時停止テーブルの各停止テーブルで規定される停止データは、それ自身が対応付けられている図柄位置がリールの回転を停止する位置として適切か否かの情報を有する。そして、この停止データは、対応する図柄位置がリールの回転を停止する位置として適切か否かの情報を、各停止テーブル中の「Aライン」の列に対応するビット及び「Bライン」の列に対応するビットに割り当てる。また、停止データは、これら2種類の情報のうち何れを採用すべきかの情報を、各停止テーブル中の「ライン変更」の列に対応するビットに割り当てて規定される。   In the stop data specified by the stop tables of the second and third stop tables at the time of forward pressing and the stop table at the time of irregularity, is the symbol position associated with the stop data appropriate as the position at which the rotation of the reel is stopped? Has information on whether or not. The stop data includes information indicating whether or not the corresponding symbol position is appropriate as a position to stop the rotation of the reel, the bit corresponding to the “A line” column and the “B line” column in each stop table. Assign to the bit corresponding to. The stop data is defined by assigning information about which of these two types of information should be adopted to the bit corresponding to the “line change” column in each stop table.

すなわち、順押し時第2・第3停止用停止テーブル及び変則時停止テーブルは、リールの回転を停止する位置の決め方を複数通り規定している。したがって、停止開始位置が同じ図柄位置であっても、第1停止時の停止位置などに基づいてリールの回転を停止する位置を異ならせることが可能となる。このような構成を採用することにより、情報の圧縮化を図ることができる。   In other words, the second and third stop tables for stoppages and the stop table for anomalies at the time of forward pressing define a plurality of methods for determining the position at which the rotation of the reel is stopped. Therefore, even if the stop start position is the same symbol position, the position where the reel rotation is stopped can be varied based on the stop position at the time of the first stop. By adopting such a configuration, it is possible to compress information.

なお、滑り駒数決定データの決定は、次のようにして行われる。まず、停止操作が検出されたストップボタンの種別に応じて停止データを構成する8つのビット列(図中の左端の列のデータがビット1に対応)の何れを参照するかを指定する。例えば、中ストップボタン17Cが押されたとき、ビット4の「中リールAラインデータ」の列が指定される。   The determination of the number of sliding piece determination data is performed as follows. First, it is specified which of the eight bit strings (the data in the leftmost column in the figure corresponds to bit 1) constituting the stop data is referred to according to the type of the stop button in which the stop operation is detected. For example, when the middle stop button 17C is pressed, a column of “middle reel A line data” of bit 4 is designated.

そして、指定されたビット列を参照し、停止開始位置から最大の滑り駒数の範囲までの各図柄位置について、対応するデータとして「1」が規定されているか否かの検索を順次行う。この検索の結果、停止開始位置から、対応するデータとして「1」が規定されている図柄位置までの差分を算出し、該差分を滑り駒数決定データとする。   Then, referring to the designated bit string, a search is sequentially performed as to whether or not “1” is defined as the corresponding data for each symbol position from the stop start position to the range of the maximum number of sliding symbols. As a result of this search, the difference from the stop start position to the symbol position where “1” is defined as the corresponding data is calculated, and this difference is used as the number of sliding piece determination data.

なお、参照するビット列を「Aライン」の列から「Bライン」の列へ変更するか否かは、「ライン変更」の列を参照し、停止開始位置に対応するデータに「1」が規定されているか否かによって決定される。そして、ライン変更を行うと決定されたときには、それ以降、「Bライン」の列が指定され、上記検索が行われる。   Whether or not the bit string to be referred to is changed from the “A line” column to the “B line” column refers to the “line change” column and “1” is defined in the data corresponding to the stop start position. It is determined by whether or not. When it is determined that the line is to be changed, the column “B line” is designated thereafter, and the above search is performed.

[引込優先順位テーブル選択テーブル]
次に、図204を参照して、引込優先順位テーブル選択テーブルについて説明する。引込優先順位テーブル選択テーブルは、引込優先順位テーブル選択テーブル番号とストップボタンの押下順との組合せと、各組合せにおける引込優先順位テーブル番号との対応関係を規定する。なお、引込優先順位テーブル番号は、後述の引込優先順位テーブル(後述の図34参照)に規定された表示役の優先順位に関する情報を取得するためのデータである。
[Pull-in priority table selection table]
Next, the pull-in priority table selection table will be described with reference to FIG. The pull-in priority table selection table defines the correspondence between the pull-in priority table selection table number and stop button pressing order, and the pull-in priority table number in each combination. The pull-in priority table number is data for acquiring information related to the priority order of display combinations defined in a pull-in priority table (see FIG. 34 described later).

左リール3Lを第1停止した場合には、引込優先順位テーブル選択テーブルにおける「左回胴第1停止」の欄のデータが参照される。また、中リール3Cを第1停止した場合には、引込優先順位テーブル選択テーブルにおける「中回胴第1停止」の欄のデータが参照される。また、右リール3Rを第1停止した場合には、引込優先順位テーブル選択テーブルにおける「右回胴第1停止」の欄のデータが参照される。   When the left reel 3L is stopped for the first time, the data in the column of “first left-handed stop” in the pull-in priority order table selection table is referred to. Further, when the middle reel 3C is stopped for the first time, the data in the column of “middle cylinder first stop” in the pull-in priority order table selection table is referred to. In addition, when the right reel 3R is stopped for the first time, the data in the column of “right cylinder first stop” in the pull-in priority order table selection table is referred to.

例えば、左リール3Lを第1停止し、引込優先順位テーブル選択テーブル番号が「01」である場合には、まず、引込優先順位テーブル番号「00」が取得される。そして、中リール3Cを第2停止した場合は、引込優先順位テーブル番号「00」が取得され、右リール3Rを第2停止した場合は、引込優先順位テーブル番号「01」が取得される。   For example, when the left reel 3L is first stopped and the drawing priority table selection table number is “01”, the drawing priority table number “00” is first acquired. Then, when the middle reel 3C is stopped for the second time, the pull-in priority table number “00” is acquired, and when the right reel 3R is stopped for the second time, the pull-in priority table number “01” is acquired.

また、引込優先順位テーブル選択テーブルにおいて、テーブル内の対象位置の欄に引込優先順位テーブル番号が登録されていない場合には、右リール第1停止の欄の右側の欄に示された番号が、引込優先順位テーブル番号として取得される。例えば、中リール3Cを第1停止し、引込優先順位テーブル選択テーブル番号が「00」である場合には、押下順序に対応した対象位置の欄に引込優先順位テーブル番号が登録されていない。したがって、この場合は、引込優先順位テーブル選択テーブル番号が「00」に対応する右回胴第1停止の欄の右側の欄が参照され、引込優先順位テーブル番号として「01」が取得される。   Also, in the pull-in priority table selection table, when the pull-in priority table number is not registered in the target position column in the table, the number shown in the right column of the right reel first stop column is Acquired as the pull-in priority table number. For example, when the middle reel 3C is first stopped and the drawing priority table selection table number is “00”, the drawing priority table number is not registered in the column of the target position corresponding to the pressing order. Therefore, in this case, the right column of the right-turn cylinder first stop column corresponding to the pull-in priority table selection table number “00” is referred to, and “01” is acquired as the pull-in priority table number.

[引込優先順位テーブル]
次に、図205を参照して、引込優先順位テーブルについて説明する。引込優先順位テーブルは、引込優先順位テーブル番号「00」〜「36」のそれぞれにおける、後述の入賞作動フラグ格納領域(後述の図206〜図211参照)の種別毎の引込データ(入賞作動フラグデータ)と、予め定められたその優先順位との対応関係を規定する。
[Pull-in priority table]
Next, the drawing priority table will be described with reference to FIG. The pull-in priority table is a pull-in data (winning operation flag data) for each type in a winning operation flag storage area (see FIGS. 206 to 211 described later) in each of the drawing priority table numbers “00” to “36”. ) And a predetermined priority order.

引込優先順位テーブルは、停止テーブル(不図示)に基づいて得られた滑り駒数の他に、より適切な滑り駒数が存在するか否かを検索するために使用される。優先順位は、入賞に係る図柄組合せ(入賞作動フラグ)の種別間で優先的に停止表示される(引き込まれる)順位を規定するデータである。また、図205では、説明の便宜上、引込データ(入賞作動フラグデータ)の欄には、入賞作動フラグのコンビネーション名称を記載するが、実際の引込優先順位テーブルでは、各引込データは、後述の入賞作動フラグ格納領域(後述の図206〜図211参照)に示すように、1バイトのデータで表され、該1バイトデータ中の各ビットに対して固有の図柄組合せ(入賞作動フラグ)が割り当てられる。   The pull-in priority order table is used for searching whether there is a more appropriate number of sliding symbols in addition to the number of sliding symbols obtained based on a stop table (not shown). The priority order is data that defines the order of priority stop display (drawn) among the types of symbol combinations (winning operation flag) related to winning. In FIG. 205, for convenience of explanation, the combination data of the winning action flag is described in the drawing data (winning action flag data) column. However, in the actual drawing priority order table, each drawing data is a prize to be described later. As shown in the operation flag storage area (see FIGS. 206 to 211 described later), it is represented by 1-byte data, and a unique symbol combination (winning operation flag) is assigned to each bit in the 1-byte data. .

本実施形態のリール停止制御では、まず、上述した停止テーブルに基づいて滑り駒数が取得される。しかしながら、優先順位に基づいて、この滑り駒数の他に、より適切な滑り駒数が存在する場合には、その適切な滑り駒数に変更する。すなわち、本実施形態では、停止テーブルにより取得された滑り駒数に関係なく、内部当籤役によって停止表示を許可する図柄組合せの優先順位に基づいて、より適切な滑り駒数を決定する。   In the reel stop control of the present embodiment, first, the number of sliding pieces is acquired based on the stop table described above. However, if there is a more appropriate number of sliding pieces in addition to the number of sliding pieces based on the priority, the number is changed to the appropriate number of sliding pieces. That is, in the present embodiment, a more appropriate number of sliding symbols is determined based on the priority order of symbol combinations that allow stop display by an internal winning combination regardless of the number of sliding symbols acquired from the stop table.

本実施形態では、優先順位が上位である図柄組合せの停止表示(引き込み)が、優先順位が下位である図柄組合せの停止表示よりも優先的に行われる。   In the present embodiment, the stop display (withdrawal) of the symbol combination having the higher priority is performed in preference to the stop display of the symbol combination having the lower priority.

また、本実施形態では、図205に示すように、引込優先順位テーブル番号に応じて図柄組合せ(入賞作動フラグ)の優先順位が異なるだけでなく、優先順位の区分数も異なる。具体的には、引込優先順位テーブル番号が「00」である場合には、優先順位の区分数を3とし、引込優先順位テーブル番号が「01」〜「03」、「36」である場合には、優先順位の区分数を2とする。   Further, in the present embodiment, as shown in FIG. 205, not only does the priority of the symbol combination (winning operation flag) differ according to the drawing priority table number, but also the number of priority divisions differs. Specifically, when the pull-in priority table number is “00”, the priority division number is 3, and when the pull-in priority table number is “01” to “03”, “36”. The number of priority divisions is 2.

ここでは、引込優先順位テーブル番号が「00」である場合の優先順位について説明し、それ以外の引込優先順位テーブル番号における優先順位の説明は省略する。引込優先順位テーブル番号が「00」である場合の優先順位「1」(最上位の優先順位)には、コンビネーション名称「C_RT2リプ_01」及び「C_RT2リプ_02」に対応する引込データが規定される。   Here, the priority when the pull-in priority table number is “00” will be described, and description of priorities in other pull-in priority table numbers will be omitted. In the priority order “1” (the highest priority order) when the pull-in priority table number is “00”, the pull-in data corresponding to the combination names “C_RT2 Lip_01” and “C_RT2 Lip_02” are defined. .

引込優先順位テーブル番号が「00」である場合の優先順位「2」には、コンビネーション名称「C_維持リプ」に対応する引込データが規定される。また、優先順位「3」には、コンビネーション名称「C_中段リプ_01」〜「C_中段リプ_04」、「C_特殊リプ1_01」、「C_特殊リプ1_02」、「C_特殊リプ2_01」〜「C_特殊リプ2_08」、「C_特殊リプ3」、「C_特殊リプ4」、「C_特殊リプ5_01」〜「C_特殊リプ5_04」、「C_特殊リプ6_01」〜「C_特殊リプ6_04」、「C_特殊リプ7_01」、「C_特殊リプ7_02」、「C_弱チェリプ1」、「C_RT2リプ_01」、「C_RT2リプ_02」に対応する引込データが規定される。   For the priority “2” when the pull-in priority table number is “00”, the pull-in data corresponding to the combination name “C_maintenance lip” is defined. The priority “3” includes combination names “C_middle lip_01” to “C_middle lip_04”, “C_special lip 1_01”, “C_special lip 1_02”, “C_special lip 2_01” to “C_special”. Lip 2_08 "," C_Special Lip 3 "," C_Special Lip 4 "," C_Special Lip 5_01 "-" C_Special Lip 5_04 "," C_Special Lip 6_01 "-" C_Special Lip 6_04 "," C_Special Lip " 7_01 "," C_Special Lip 7_02 "," C_Weak Chelip 1 "," C_RT2 Lip_01 ", and" C_RT2 Lip_02 "are defined.

<メインRAMに設けられている格納領域の構成>
次に、図206〜図217を参照して、メインRAM103に設けられる各種格納領域の構成について説明する。
<Configuration of storage area provided in main RAM>
Next, the configuration of various storage areas provided in the main RAM 103 will be described with reference to FIGS. 206 to 217.

[当り要求フラグ格納領域及び入賞作動フラグ格納領域]
まず、図206〜図211を参照して、当り要求フラグ格納領域(内部当籤役格納領域)及び入賞作動フラグ格納領域(表示役格納領域)の構成について説明する。なお、本実施形態では、当り要求フラグ格納領域(フラグデータ格納領域、当籤フラグデータ格納領域)と、入賞作動フラグ格納領域(入賞フラグデータ格納領域)とは、互いに同じ構成を有する。
[Hit request flag storage area and winning action flag storage area]
First, with reference to FIG. 206 to FIG. 211, the configuration of the winning request flag storage area (internal winning combination storage area) and the winning action flag storage area (display combination storage area) will be described. In the present embodiment, the winning request flag storage area (flag data storage area, winning flag data storage area) and the winning action flag storage area (winning flag data storage area) have the same configuration.

本実施形態では、当り要求フラグ格納領域は、それぞれ1バイトのデータにより表される当り要求格納領域0〜11で構成され、入賞作動フラグ格納領域は、それぞれ1バイトのデータにより表される入賞作動格納領域0〜10で構成される。なお、当り要求フラグ格納領域及び入賞作動フラグ格納領域の各格納領域に格納されるデータは、図206〜図211中の「データ」欄の1バイトデータのみであるが、図206〜図211では、説明の便宜上、各格納領域のビットに対応付けられた、各リールの図柄組合せ(図中では、左リール3Lの図柄、中リール3Cの図柄及び右リール3Rの図柄の順で記載)、その名称(コンビネーション名称)及び略称、並びに、メダルの払出枚数も併せて記載する。   In this embodiment, the winning request flag storage area is composed of winning request storing areas 0 to 11 each represented by 1-byte data, and the winning action flag storing area is each winning operation represented by 1-byte data. It consists of storage areas 0-10. The data stored in the storage areas of the winning request flag storage area and the winning action flag storage area is only 1-byte data in the “data” column in FIGS. 206 to 211, but in FIGS. 206 to 211, For convenience of explanation, the symbol combinations of the reels associated with the bits of each storage area (in the drawing, the symbols of the left reel 3L, the symbols of the middle reel 3C and the symbols of the right reel 3R are described in this order), The name (combination name) and abbreviation, and the number of medals to be paid out are also described.

当り要求フラグ格納領域0〜11のそれぞれにおいて、所定のビットに「1」が格納されているとき、その所定のビットに対応する内部当籤役が内部当籤したことを示す。また、入賞作動格納領域0〜11のそれぞれにおいて、所定のビットに「1」が格納されているとき、その所定のビットに対応する表示役(入賞作動フラグ)が入賞したことを示す。すなわち、所定のビットに「1」が格納されているとき、その所定のビットに対応する内部当籤役の各種図柄組合せが有効ライン上に表示されたことを示す。   In each of the hit request flag storage areas 0 to 11, when “1” is stored in a predetermined bit, it indicates that the internal winning combination corresponding to the predetermined bit has been won internally. In each of the winning action storage areas 0 to 11, when “1” is stored in a predetermined bit, it indicates that a display combination (winning action flag) corresponding to the predetermined bit has won. That is, when “1” is stored in a predetermined bit, it indicates that various symbol combinations of the internal winning combination corresponding to the predetermined bit are displayed on the active line.

また、当り要求フラグ格納領域及び入賞作動フラグ格納領域では、図206〜図211に示すように、各格納領域内の一つのビット(フラグ)に対して、複数の図柄組合せ(コンビネーション)が割り当てられているものもある。すなわち、そのようなフラグに対しては、停止表示可能な図柄組合せ(入賞可能なコンビネーション)が複数存在することを意味する。   In the winning request flag storage area and the winning action flag storage area, as shown in FIGS. 206 to 211, a plurality of symbol combinations (combinations) are assigned to one bit (flag) in each storage area. Some have. That is, for such a flag, it means that there are a plurality of symbol combinations (combination that can be awarded) that can be stopped and displayed.

例えば、当り要求格納領域5及び入賞作動格納領域5のビット4には、図柄組合せ「リプレイ」−「スイカ」−「リプレイ」(コンビネーション名称「C_チャンスリプ1_01」)、及び、図柄組合せ「リプレイ」−「ブランク」−「リプレイ」(コンビネーション名称「C_チャンスリプ1_02」)の2つの図柄組合せが割り当てられている。それゆえ、当り要求格納領域5のビット4に「1」が格納されている場合には、この2つの図柄組合せが有効ライン上に停止表示可能であることを示す。また、入賞作動格納領域5のビット4に「1」が格納されている場合には、この2つの図柄組合せのいずれかが有効ライン上に表示されたことを示す。   For example, in the bit 4 of the winning request storage area 5 and the winning action storage area 5, the symbol combination “Replay”-“Watermelon”-“Replay” (combination name “C_Chance Lip 1_01”) and the symbol combination “Replay” -Two symbol combinations of "blank"-"replay" (combination name "C_chance lip 1_02") are assigned. Therefore, when “1” is stored in bit 4 of the hit request storage area 5, it indicates that the two symbol combinations can be stopped and displayed on the effective line. When “1” is stored in bit 4 of the winning action storage area 5, it indicates that one of the two symbol combinations is displayed on the active line.

[持越役格納領域]
次に、図212を参照して、持越役格納領域の構成について説明する。本実施形態では、持越役格納領域は、1バイトのデータ格納領域で構成される。
[Coverage storage area]
Next, the structure of the carryover combination storage area will be described with reference to FIG. In the present embodiment, the carryover combination storage area is composed of a 1-byte data storage area.

内部抽籤の結果、内部当籤役「BB」が決定されたときには、その内部当籤役(BB役)は、持越役として持越役格納領域に格納される。持越役格納領域に格納された持越役は、対応する図柄組合せが有効ライン上に表示されるまでクリアされずに保持される。また、持越役格納領域に持越役が格納されている間、内部抽籤によって決定された内部当籤役に加えて、持越役が当り要求格納領域に格納される。   When the internal winning combination “BB” is determined as a result of the internal lottery, the internal winning combination (BB combination) is stored as a carryover combination in the carryover combination storage area. The carryover combination stored in the carryover combination storage area is held without being cleared until the corresponding symbol combination is displayed on the active line. Further, while the carryover combination is stored in the carryover combination storage area, the carryover combination is stored in the hit request storage area in addition to the internal winning combination determined by the internal lottery.

[遊技状態フラグ格納領域]
次に、図213を参照して、遊技状態フラグ格納領域の構成について説明する。遊技状態フラグ格納領域は、1バイトのデータ格納領域で構成される。本実施形態では、図213に示すように、遊技状態フラグ格納領域の各ビットに対して固有のボーナスの種別又はRTの種別が割り当てられる。
[Game state flag storage area]
Next, the configuration of the game state flag storage area will be described with reference to FIG. The gaming state flag storage area is composed of a 1-byte data storage area. In this embodiment, as shown in FIG. 213, a unique bonus type or RT type is assigned to each bit in the gaming state flag storage area.

遊技状態フラグ格納領域において、所定のビットに「1」が格納されているとき、その所定のビットに該当するボーナスゲーム又はRTの作動が行われていることを示す。例えば、遊技状態フラグ格納領域のビット0に「1」が格納されているときには、ビッグボーナス「BB」の作動が行われており、遊技状態がBB遊技状態であることを示す。また、例えば、遊技状態フラグ格納領域のビット7に「1」が格納されているときは、遊技状態がRT3状態であることを示す。   When “1” is stored in a predetermined bit in the game state flag storage area, it indicates that the bonus game or RT corresponding to the predetermined bit is being operated. For example, when “1” is stored in bit 0 of the game state flag storage area, it indicates that the big bonus “BB” is activated and the game state is the BB game state. For example, when “1” is stored in bit 7 of the gaming state flag storage area, it indicates that the gaming state is the RT3 state.

[作動ストップボタン格納領域]
次に、図214を参照して、作動ストップボタン格納領域の構成について説明する。作動ストップボタン格納領域は、1バイトのデータ格納領域で構成され、1バイトからなる作動ストップボタンフラグを格納する。作動ストップボタンフラグにおいて、各ビットには、ストップボタンの操作状態が割り当てられる。
[Operation stop button storage area]
Next, the configuration of the operation stop button storage area will be described with reference to FIG. The operation stop button storage area is composed of a 1-byte data storage area and stores an operation stop button flag consisting of 1 byte. In the operation stop button flag, the operation state of the stop button is assigned to each bit.

例えば、左ストップボタン17Lが今回押されたストップボタン、つまり、作動ストップボタンである場合には、作動ストップボタン格納領域のビット0に「1」が格納される。また、例えば、左ストップボタン17Lが未だに押されていないストップボタン、つまり、有効ストップボタンである場合には、ビット4に「1」が格納される。メインCPU101は、作動ストップボタン格納領域に格納されているデータに基づいて、今回押されたストップボタンと未だに押されていないストップボタンとを識別する。   For example, if the left stop button 17L is a stop button that has been pressed this time, that is, an operation stop button, “1” is stored in bit 0 of the operation stop button storage area. Also, for example, if the left stop button 17L is a stop button that has not yet been pressed, that is, an effective stop button, “1” is stored in bit 4. Based on the data stored in the operation stop button storage area, the main CPU 101 identifies a stop button that has been pressed this time and a stop button that has not yet been pressed.

[押下順序格納領域]
次に、図215を参照して、押下順序格納領域の構成について説明する。押下順序格納領域は、1バイトのデータ格納領域で構成され、1バイトからなる押下順序フラグを格納する。
[Push order storage area]
Next, the configuration of the pressing order storage area will be described with reference to FIG. The pressing order storage area is composed of a 1-byte data storage area and stores a pressing order flag consisting of 1 byte.

押下順序フラグにおいて、各ビットには、ストップボタンの押下順序の種別が割り当てられる。例えば、ストップボタンの押下順序が「左、中、右」である場合には、押下順序格納領域のビット0に「1」が格納される。   In the pressing order flag, the type of stop button pressing order is assigned to each bit. For example, when the stop button pressing order is “left, middle, right”, “1” is stored in bit 0 of the pressing order storage area.

[遊技ロックフラグ格納領域]
次に、図216を参照して、遊技ロックフラグ格納領域の構成について説明する。
遊技ロックフラグ格納領域は、1バイトのデータにより表される遊技ロックフラグ格納領域1で構成される。本実施形態では、遊技ロックフラグにおいて、遊技ロックフラグ格納領域1のビット0〜6に対して各種遊技ロックが割り当てられている。すなわち、本実施形態では、後述の各種遊技ロック抽籤においていずれかの遊技ロックの当籤が決定されると、遊技ロックフラグ格納領域1の対応するビットに「1」が格納(セット)される。
[Game lock flag storage area]
Next, the configuration of the game lock flag storage area will be described with reference to FIG.
The game lock flag storage area is composed of a game lock flag storage area 1 represented by 1-byte data. In the present embodiment, in the game lock flag, various game locks are assigned to bits 0 to 6 of the game lock flag storage area 1. In other words, in this embodiment, when any game lock win is determined in various game lock lotteries described later, “1” is stored (set) in the corresponding bit of the game lock flag storage area 1.

[図柄コード格納領域]
次に、図217を参照して、図柄コード格納領域の構成について説明する。本実施形態では、図柄コード格納領域は、それぞれ1バイトのデータにより表される図柄コード格納領域0〜11で構成される。なお、図柄コード格納領域は、当り要求フラグ格納領域及び入賞作動フラグ格納領域(図206〜図211参照)と同様の構成となる。
[Design code storage area]
Next, the configuration of the symbol code storage area will be described with reference to FIG. In this embodiment, the symbol code storage area is composed of symbol code storage areas 0 to 11 each represented by 1-byte data. The symbol code storage area has the same configuration as the winning request flag storage area and the winning action flag storage area (see FIGS. 206 to 211).

図柄コード格納領域では、有効ライン上に停止可能な図柄組合せ(コンビネーション)に対応するビットに「1」が格納される。なお、全てのリールが停止後、図柄コード格納領域0〜11には、表示役(入賞作動フラグ)に対応する図柄コードが格納される。   In the symbol code storage area, “1” is stored in the bit corresponding to the symbol combination (combination) that can be stopped on the active line. After all the reels are stopped, the symbol codes corresponding to the display combination (winning operation flag) are stored in the symbol code storage areas 0 to 11.

<一般遊技状態中の遊技性>
次に、図218を参照して、一般遊技状態中の遊技の流れについて説明する。第2の実施形態のパチスロでは、一般遊技状態中において、遊技状態が通常遊技状態からCZに移行し、その後、遊技状態がCZからART遊技状態に移行することにより、一般遊技状態からART遊技状態への移行が行われる(図179参照)。
<Gameability in general gaming state>
Next, with reference to FIG. 218, the flow of the game during the general gaming state will be described. In the pachislot machine of the second embodiment, during the general gaming state, the gaming state transitions from the normal gaming state to CZ, and then the gaming state transitions from CZ to the ART gaming state, so that the general gaming state changes to the ART gaming state. (See FIG. 179).

図218に示すように、通常遊技状態は、CZの抽籤状態として通常状態、低確率状態及び高確率状態とを有する。この通常状態、低確率状態及び高確率状態は、通常遊技状態中に行われるCZ抽籤に当籤する期待度が互いに異なる状態であり、低確率状態はCZ抽籤に当籤し難い状態であり、通常状態は、低確率状態よりもCZ抽籤に当籤し易い状態である。高確率状態は、低確率状態及び通常状態よりもCZ抽籤に当籤し易い状態である。そして、通常遊技状態中の遊技において行われるCZ抽籤に当籤した場合には、遊技状態が通常遊技状態からCZに移行する。   As shown in FIG. 218, the normal gaming state has a normal state, a low probability state, and a high probability state as the lottery state of CZ. The normal state, the low probability state, and the high probability state are states in which expectations for winning the CZ lottery performed during the normal gaming state are different from each other, and the low probability state is a state in which it is difficult to win the CZ lottery. Is a state where it is easier to win the CZ lottery than in the low probability state. The high probability state is a state where it is easier to win the CZ lottery than the low probability state and the normal state. When the CZ lottery performed in the game in the normal game state is won, the game state shifts from the normal game state to the CZ.

CZは、開始ゲームと、前半部と後半部とから構成される。CZの開始ゲームでは、ARTの直撃抽籤が行われ、ARTの当籤が決定すると、前半部及び後半部を省略してARTへの移行が決定される。また、ARTの直撃抽籤で非当籤であった場合は、前半部の基本的なゲーム数を決定する。   CZ is composed of a start game, a first half, and a second half. In the CZ start game, an ART direct lottery is performed, and when the ART win is determined, the first half and the second half are omitted and the transition to the ART is determined. Further, if the direct hit lottery of ART is non-winning, the basic number of games in the first half is determined.

CZの前半部は、基本的に11G(ゲーム)又は21G(ゲーム)で構成されており、ARTの当籤に係るCZ中ポイントを獲得する期間である。この前半部で獲得したCZ中ポイントの合計値に基づいて、ARTの当籤の有無が決定される。後半部は、基本的に3G(ゲーム)又は(4ゲーム)で構成されており、ARTの当籤の有無を所定の演出(本実施形態では、複数の遊技に亘って行われる連続演出)により報知する期間である。   The first half of CZ is basically composed of 11G (game) or 21G (game), and is a period for acquiring points during CZ according to the winning of ART. Based on the total value of points in CZ acquired in the first half, whether or not ART is won is determined. The latter half is basically composed of 3G (game) or (4 game), and notifies the presence / absence of ART by a predetermined effect (in this embodiment, a continuous effect performed over a plurality of games). It is a period to do.

CZの前半部における最終ゲームでは、ARTが当籤する判定ラインとなる当籤ポイントが抽籤され、前半部で獲得したCZ中ポイントの合計値が当籤ポイント以上であれば、ARTの当籤が決定する。一方、CZ中ポイントの合計値が当籤ポイント未満であれば、ARTの非当籤が決定する。   In the final game in the first half of the CZ, the winning points that will be the determination line that the ART wins are determined, and if the total value of the points in the CZ acquired in the first half is greater than or equal to the winning points, the winning of the ART is determined. On the other hand, if the total value of the points in CZ is less than the winning point, the ART non-winning is determined.

CZの後半部(ジャッジゲーム)では、遊技毎にARTの直撃抽籤が行われる。そのため、CZの前半部でARTの非当籤が決定されている場合であっても、CZの後半部においてARTの当籤が決定される場合がある。CZの前半部又は後半部でARTの当籤が決定された場合は、CZの後半部における最終ゲームにおいて、ARTの当籤が報知される。CZにおいて、ARTに当籤している場合には、その後、遊技状態がCZからART準備状態を経由して通常ARTに移行する。   In the second half of the CZ (judge game), an ART direct lottery is performed for each game. Therefore, even if the ART non-winning is determined in the first half of the CZ, the ART winning may be determined in the second half of the CZ. When the ART winning is determined in the first half or the second half of the CZ, the ART winning is notified in the final game in the second half of the CZ. In CZ, when the player wins ART, the gaming state subsequently shifts from CZ to normal ART via the ART preparation state.

また、一般遊技状態(通常遊技状態又はCZ)の遊技における内部抽籤によって、内部当籤役「BB」が当籤し、内部当籤役「BB」に係る図柄組合せが停止表示されると、「BB」が作動する。第2の実施形態では、一般遊技状態中に当籤した「BB」を「WBB」とする。WBBでは、遊技毎にART抽籤が行われる。ART抽籤によりARTの当籤が決定された以降のWBBでは、SP玉(復帰抽籤権利)獲得抽籤が行われる。   In addition, when the internal winning combination “BB” is won by the internal lottery in the game in the general gaming state (normal gaming state or CZ), and the symbol combination related to the internal winning combination “BB” is stopped and displayed, “BB” Operate. In the second embodiment, “BB” won during the general gaming state is referred to as “WBB”. In WBB, ART lottery is performed for each game. In the WBB after the ART winning is determined by the ART lottery, the SP ball (return lottery right) acquisition lottery is performed.

<ART遊技状態中の遊技性>
次に、図219を参照して、ART遊技状態中の遊技の流れについて説明する。遊技状態がCZからART準備状態を経由してART遊技状態に移行すると、通常ARTが開始される。第2の実施形態における通常ARTは、1セット100ゲーム(G)で終了する。
<Gameability in ART gaming state>
Next, with reference to FIG. 219, the flow of the game during the ART game state will be described. When the gaming state shifts from CZ to the ART gaming state via the ART preparation state, normal ART is started. The normal ART in the second embodiment ends with one set of 100 games (G).

通常ARTでは、遊技毎に疑似ボーナス抽籤が行われ、疑似ボーナスに当籤した場合は、通常ARTを終了し、前述の特別Zとしての疑似ボーナス(復帰抽籤権利獲得タイム)が開始される。疑似ボーナスは、予め定められた所定数の遊技(20ゲーム)を消化すると終了する。この疑似ボーナスでは、遊技毎にSP玉獲得抽籤が行われる。SP玉獲得抽籤で獲得したSP玉は、後述の復帰Zにおいて1遊技に1つ消費される。   In the normal ART, a pseudo bonus lottery is performed for each game, and when the pseudo bonus is won, the normal ART is terminated and the pseudo bonus (return lottery right acquisition time) as the special Z is started. The pseudo bonus ends when a predetermined number of games (20 games) are consumed. With this pseudo bonus, an SP ball acquisition lottery is performed for each game. One SP ball acquired by the SP ball acquisition lottery is consumed for one game at a return Z described later.

第2の実施形態では、疑似ボーナスとして「SBB」と「ABB」とを設けている。疑似ボーナスのABBでは、擬似ボーナスのSBBよりもSP玉獲得抽籤によってSP玉を獲得し易い。SBBとABBは、疑似ボーナスに当籤したときの通常ARTの残りの遊技数に応じて振り分けられる。SBBは、本発明に係る「第1の復帰抽籤権利獲得タイム」に対応し、ABBは、本発明に係る「第2の復帰抽籤権利獲得タイム」に対応する。   In the second embodiment, “SBB” and “ABB” are provided as pseudo bonuses. In the pseudo bonus ABB, it is easier to acquire the SP ball by the SP ball acquisition lottery than the pseudo bonus SBB. SBB and ABB are distributed according to the number of remaining games of the normal ART when the pseudo bonus is won. The SBB corresponds to the “first return lottery right acquisition time” according to the present invention, and the ABB corresponds to the “second return lottery right acquisition time” according to the present invention.

疑似ボーナスが終了すると、通常ARTが新しく開始される。すなわち、100ゲーム消化するまで通常ARTが行われる。通常ARTにおいて100ゲーム消化するまでに疑似ボーナスに当籤しなかった場合は、通常ARTを終了し、復帰Zが開始される。復帰Zは、それまでに獲得したSP玉の個数と同じ遊技数を行うことが可能であり、遊技毎に復帰抽籤が行われる。   When the pseudo bonus ends, the normal ART is newly started. That is, normal ART is performed until 100 games are consumed. If the pseudo bonus is not won before 100 games are consumed in the normal ART, the normal ART is terminated and the return Z is started. In the return Z, it is possible to perform the same number of games as the number of SP balls acquired so far, and a return lottery is performed for each game.

復帰Zにおいて、SP玉が0になるまでに復帰抽籤に当籤した場合は、通常ARTに復帰する。この際、復帰する通常ARTの消化遊技数が抽籤により決定される。すなわち、CZ又は疑似BBから通常ARTに移行した場合は、通常ARTの消化遊技数が所定ゲーム数(100ゲーム)に設定され、復帰Zから通常ARTに移行した場合は、通常ARTの消化遊技数を抽籤により決定する。また、復帰Zにおいて、SP玉が0になるまでに復帰抽籤に当籤しなかった(復帰抽籤に非当籤であった)場合は、遊技状態が一般遊技状態へ移行する。   In the return Z, if the return lottery is won before the SP ball reaches 0, the normal return to ART is made. At this time, the number of digestion games of the normal ART to be returned is determined by lottery. That is, when shifting from CZ or pseudo-BB to normal ART, the number of normal ART digested games is set to a predetermined number of games (100 games), and when returning from return Z to normal ART, the number of normal ART digested games Is determined by lottery. Further, in the return Z, when the return lottery is not won before the SP ball becomes 0 (the return lottery is non-winning), the gaming state shifts to the general gaming state.

また、ART遊技状態(通常ART、疑似ボーナス、復帰Z)の遊技における内部抽籤によって、内部当籤役「BB」が当籤し、内部当籤役「BB」に係る図柄組合せが停止表示されると、「BB」が作動する。第2の実施形態では、ART遊技状態中に当籤した「BB」を「VBB」とする。VBBでは、遊技毎にSP玉獲得抽籤が行われる。VBBでは、擬似ボーナスのABBよりもSP玉獲得抽籤によってSP玉を獲得し易い。   Further, when the internal winning combination “BB” is won by the internal lottery in the game in the ART gaming state (normal ART, pseudo bonus, return Z), and the symbol combination related to the internal winning combination “BB” is stopped and displayed. BB "is activated. In the second embodiment, “BB” won in the ART gaming state is assumed to be “VBB”. In VBB, SP ball acquisition lottery is performed for each game. In VBB, it is easier to acquire SP balls by SP ball acquisition lottery than pseudo-BB ABB.

[内部当籤役と当籤役コマンド及び抽籤グループとの関係]
一般遊技状態やART遊技状態において、主制御回路90による各種抽籤では各種データテーブルを参照するが、この際に用いるパラメータとして、本実施形態では、内部当籤役だけでなく、内部当籤役に対応する別の名称の各種パラメータ(以下、「当籤役コマンド」、「抽籤グループ」(図221参照)という)も用いる。それゆえ、本実施形態では、主制御回路90により、内部当籤役を抽籤グループに変換する処理を行う(後述の図294中の抽籤グループ変換処理参照)。なお、本実施形態では、内部当籤役に関する情報(通信パラメータ)として、各種当籤役コマンドがスタートコマンドにセットされ、主制御回路90から副制御回路200に送信される。
[Relationship between internal winning combination, winning combination command and lottery group]
In the general gaming state and the ART gaming state, various data tables are referred to in various lotteries by the main control circuit 90. As parameters used at this time, in the present embodiment, not only the internal winning combination but also the internal winning combination is supported. Various parameters with different names (hereinafter referred to as “winning combination command” and “lottery group” (see FIG. 221)) are also used. Therefore, in the present embodiment, the main control circuit 90 performs a process of converting the internal winning combination into a lottery group (see the lottery group conversion process in FIG. 294 described later). In the present embodiment, various winning combination commands are set as start commands as information (communication parameters) related to the internal winning combination and transmitted from the main control circuit 90 to the sub control circuit 200.

ここで、図220及び図221を参照して、内部当籤役と各種当籤役コマンドとの対応関係について説明する。図220は、内部当籤役(小役当籤番号)と各種当籤役コマンドとの対応関係を示す図であり、図221は、各種当籤役コマンドと抽籤グループとの対応関係を示す図である。   Here, with reference to FIG. 220 and FIG. 221, the correspondence between the internal winning combination and various winning combination commands will be described. FIG. 220 is a diagram showing the correspondence between internal winning combination (small winning combination number) and various winning combination commands, and FIG. 221 is a diagram showing the correspondence between various winning combination commands and lottery groups.

本実施形態の抽籤グループ変換処理では、まず、同じ種別に属する複数の内部当籤役を一つの抽籤グループにまとめる。本実施形態では、この抽籤グループ変換処理により、図220に示すように、小役及びリプレイ役に関する59種類の内部当籤役(小役当籤番号)が、32種類の当籤役コマンド(「0」〜「31」)に変換される。この当籤役コマンドは、上記第1実施形態に係る「サブフラグ」に相当する。例えば、通常時(MB中以外)における内部当籤役「F_通常リプ1(1:当籤番号)」及び「F_通常リプ2(2:当籤番号)」は、当籤役コマンド「1(通常リプ)」にまとめられる。一方、MB中における内部当籤役「F_通常リプ1(1:当籤番号)」は、通常時と同じように、当籤役コマンド「1(通常リプ)」に変換され、「F_通常リプ2(2:当籤番号)」は、当籤役コマンド「16(スイカ)」に変換される。   In the lottery group conversion process of the present embodiment, first, a plurality of internal winning combinations belonging to the same type are collected into one lottery group. In the present embodiment, by this lottery group conversion process, as shown in FIG. 220, 59 kinds of internal winning combinations (small winning combination numbers) related to the small combination and the replay combination are changed to 32 types of winning combination commands (“0” to “0”). “31”). This winning combination command corresponds to the “sub flag” according to the first embodiment. For example, the internal winning combination “F_normal lip 1 (1: winning number)” and “F_normal lip 2 (2: winning number)” in normal time (except during MB) are the winning combination command “1 (normal lip)”. Are summarized in On the other hand, the internal winning combination “F_normal lip 1 (1: winning number)” in the MB is converted into a winning combination command “1 (normal lip)” in the same way as in the normal state, and “F_normal lip 2 (2) : Winning number) ”is converted into a winning combination command“ 16 (watermelon) ”.

また、通常時(MB中以外)における内部当籤役「F_RT1中リプ0(3:当籤番号)」〜「F_RT1中リプ6(9:当籤番号)」は、当籤役コマンド「2(RT1中リプ)」にまとめられる。一方、MB中における内部当籤役「F_RT1中リプ0(3:当籤番号)」は、当籤役コマンド「16(スイカ)」に変換され、内部当籤役「F_RT1中リプ1(4:当籤番号)」〜「F_RT1中リプ6(9:当籤番号)」は、当籤役コマンド「23(MB中通常役)」に変換される。   Also, the internal winning combination “Rip 0 in F_RT1 (3: Winning number)” to “Lip 6 in F_RT1 (9: Winning number)” in normal time (except during MB) is the winning combination command “2 (Lip during RT1)” Are summarized. On the other hand, the internal winning combination “Lip 0 in F_RT1 (3: winning number)” in the MB is converted to the winning combination command “16 (watermelon)” and the internal winning combination “Lip 1 in F_RT1 (4: winning number)” ~ "Lip 6 in F_RT1 (9: winning number)" is converted to a winning combination command "23 (ordinary combination in MB)".

また、本実施形態では、内部当籤役に関する情報(通信パラメータ)として、当籤役コマンドが主制御回路90から副制御回路200に送信される。つまり、本実施形態では、正解の押し順が分かるような情報(当籤番号等)を副制御回路200に送信しない。例えば、当籤番号29は、停止操作が「左中右」の順序である場合に8枚のベルが払出される図柄組合せが表示されるため、正解の押し順が分かる情報になる。   In the present embodiment, a winning combination command is transmitted from the main control circuit 90 to the sub control circuit 200 as information (communication parameter) regarding the internal winning combination. That is, in the present embodiment, information (such as a winning number) that indicates the correct pushing order is not transmitted to the sub-control circuit 200. For example, the winning number 29 is information indicating the correct pressing order because the symbol combination in which eight bells are paid out is displayed when the stop operation is in the order of “left middle right”.

一方、本実施形態では、正解の押し順が分からないように複数の内部当籤役がまとめられた情報である当籤役コマンドを副制御回路200に送信する。例えば、当籤役コマンド「15(打順ベル)」は、当籤番号29〜40,45,46がまとめられた情報である。上述した当籤番号29は、正解の押し順が「左中右」であり、当籤番号31は、正解の押し順が「左右中」であるため、当籤役コマンド「15(打順ベル)」から正解の押し順が分からない。   On the other hand, in the present embodiment, a winning combination command, which is information in which a plurality of internal winning combinations are collected so that the correct answer pressing order is not known, is transmitted to the sub-control circuit 200. For example, the winning combination command “15 (batting order bell)” is information in which the winning numbers 29 to 40, 45, and 46 are collected. The winning number 29 described above has the correct pushing order of “left middle right”, and the winning number 31 has the right pushing order of “left and right middle”, so the correct answer from the winning combination command “15 (batting order bell)” is correct. I don't know the order of pressing.

また、本実施形態の抽籤グループ変換処理では、図221に示すように、当籤役コマンド「0(不当籤)」を含む24種類の当籤役コマンド(「0」〜「23」)が、8種類の抽籤グループ(「0」〜「7」)に変換される。それゆえ、この変換処理では、当籤役コマンドデータをさらに圧縮することができる。   In the lottery group conversion process according to the present embodiment, as shown in FIG. 221, 24 types of winning combination commands (“0” to “23”) including the winning combination command “0 (unauthorized)” are 8 types. To lottery groups ("0" to "7"). Therefore, in this conversion process, the winning combination command data can be further compressed.

例えば、当籤役コマンド「1(通常リプ)」〜「9(RT3中リプ5)」は、抽籤グループ「1(リプレイ)」に変換される。上述したように、通常時(MB中以外)における内部当籤役「F_通常リプ2(2:当籤番号)」は、当籤役コマンド「1(通常リプ)」に変換されるため、抽籤グループ「1(リプレイ)」に変換される。一方、MB中における内部当籤役「F_通常リプ2(2:当籤番号)」は、当籤役コマンド「16(スイカ)」に変換され、抽籤グループ「4(スイカ)」に変換される。   For example, the winning combination commands “1 (normal lip)” to “9 (lip 5 in RT3)” are converted into the lottery group “1 (replay)”. As described above, the internal winning combination “F_normal lip 2 (2: winning number)” in the normal time (except during the MB) is converted into the winning combination command “1 (normal lip)”. (Replay) ". On the other hand, the internal winning combination “F_normal lip 2 (2: winning number)” in the MB is converted into a winning combination command “16 (watermelon)” and converted into a lottery group “4 (watermelon)”.

また、図220に示すように、通常時(MB中以外)における内部当籤役「F_スイカ(41:当籤番号)」は、当籤役コマンド「16(スイカ)」に変換され、抽籤グループ「4(スイカ)」に変換される。一方、MB中は、内部当籤役「F_スイカ(41:当籤番号)」に当籤しない(図182参照)。   As shown in FIG. 220, the internal winning combination “F_watermelon (41: winning number)” at normal time (except during MB) is converted into a winning combination command “16 (watermelon)”, and lottery group “4 ( Watermelon) ”. On the other hand, during the MB, the internal winning combination “F_watermelon (41: winning number)” is not won (see FIG. 182).

MB中は、全ての小役が内部当籤役として決定された状態になるため、MB中と通常時(MB中以外)とでは、小役の当籤確率が異なってしまう。これにより、例えば、内部当籤役「F_スイカ(41:当籤番号)」が当籤した場合におけるARTに係る各種抽籤(例えば、CZ抽籤、CZ前兆モード抽籤、疑似BBの振り分け抽籤等)などの確率が、MB中と通常時(MB中以外)とで異なってしまう。なお、ARTに係る各種抽籤(例えば、CZ抽籤、CZ前兆モード抽籤、疑似BBの振り分け抽籤等)は、本発明に係る「有利状態決定手段」に対応する。   During the MB, all the small combinations are determined as internal winning combinations, so that the winning probabilities of the small combinations differ between the MB and the normal time (except during the MB). Thereby, for example, the probability of various lotteries (for example, CZ lottery, CZ precursor mode lottery, pseudo BB sorting lottery, etc.) related to ART when the internal winning combination “F_watermelon (41: winning number)” is won, etc. , It differs between MB and normal time (except during MB). Various lotteries relating to ART (for example, CZ lottery, CZ precursor mode lottery, pseudo BB sorting lottery, etc.) correspond to the “advantageous state determination means” according to the present invention.

そこで、本実施形態では、MB中に内部当籤役「F_通常リプ2(2:当籤番号)」又は「F_RT1中リプ0(3:当籤番号)」に当籤した場合に、抽籤グループ「4(スイカ)」に変換し、通常時(MB中以外)に内部当籤役「F_スイカ(41:当籤番号)」に当籤した場合と同じ確率でARTに係る各種抽籤(例えば、CZ抽籤、CZ前兆モード抽籤、疑似BBの振り分け抽籤等)を行うようにしている。   Therefore, in the present embodiment, when an internal winning combination “F_normal lip 2 (2: winning number)” or “Lip 0 in F_RT1 (3: winning number)” is won during MB, the lottery group “4 (watermelon) ) ”, And various lotteries related to ART (for example, CZ lottery, CZ precursor mode lottery) with the same probability as when winning the internal winning combination“ F_watermelon (41: winning number) ”during normal time (except during MB) , Pseudo BB sorting lottery, etc.).

MB中における内部当籤役「F_通常リプ2(2:当籤番号)」又は「F_RT1中リプ0(3:当籤番号)」の抽籤値は、「983」である(図182参照)。また、通常時(MB中以外)における内部当籤役「F_スイカ(41:当籤番号)」の抽籤値は、「819」である(図181参照)。これらの抽籤値は、同じ値、又は、上述のように近い値に設定することが好ましい。   The lottery value of the internal winning combination “F_normal lip 2 (2: winning number)” or “Lip 0 in F_RT1 (3: winning number)” in the MB is “983” (see FIG. 182). In addition, the lottery value of the internal winning combination “F_watermelon (41: winning number)” at normal time (except during MB) is “819” (see FIG. 181). These lottery values are preferably set to the same value or close values as described above.

これにより、MB中と通常時(MB中以外)に抽籤グループ「4(スイカ)」に係る内部当籤役に当籤する確率が等しく、又は略等しくすることができ、ARTに係る各種抽籤(例えば、CZ抽籤、CZ前兆モード抽籤、疑似BBの振り分け抽籤等)で遊技者にとって有利な状態(例えば、CZやARTの当籤)が与えられる確率を等しく又は略等しくすることができる。   As a result, the probability of winning the internal winning combination related to the lottery group “4 (watermelon)” during the MB and the normal time (except during the MB) can be made equal or substantially equal, and various lotteries related to the ART (for example, CZ lottery, CZ precursor mode lottery, pseudo BB sorting lottery, etc.) can be made equal or approximately equal in the probability that a state advantageous to the player (for example, CZ or ART winning) is given.

なお、「F_通常リプ1(1:当籤番号)」又は「F_RT1中リプ1(3:当籤番号)」は、本発明に係る「特別再遊技役」に対応する。また、「F_スイカ(41:当籤番号)」は、本発明に係る「所定役」に対応する。   Note that “F_normal lip 1 (1: winning number)” or “F_RT1 lip 1 (3: winning number)” corresponds to the “special re-game player” according to the present invention. “F_watermelon (41: winning number)” corresponds to the “predetermined combination” according to the present invention.

また、図220に示すように、通常時(MB中以外)及びMB中における内部当籤役「F_弱チェリプ(23:当籤番号)」は、当籤役コマンド「10(弱チェリプ)」に変換され、抽籤グループ「5(弱チェ)」に変換される。したがって、内部当籤役「F_弱チェリプ(23:当籤番号)」に当籤した場合は、MB中であっても、通常時(MB中以外)と同じ確率でARTに係る各種抽籤(例えば、CZ抽籤、CZ前兆モード抽籤、疑似BBの振り分け抽籤等)を行う。   In addition, as shown in FIG. 220, the internal winning combination “F_weak chelip (23: winning number)” in the normal time (except during MB) and in the MB is converted into the winning combination command “10 (weak chelip)” It is converted into a lottery group “5 (weak check)”. Therefore, when the internal winning combination “F_Weak Chelip (23: Winning Number)” is won, various lotteries (for example, CZ lottery) related to ART with the same probability as during normal times (except during MB) even during MB. , CZ precursor mode lottery, pseudo BB sorting lottery, etc.).

これにより、MB中であっても、通常時(MB中以外)と同じ確率で各種抽籤が行われるようにするために、MB中における当籤役の抽籤値や、ARTに係る各種抽籤(例えば、CZ抽籤、CZ前兆モード抽籤、疑似BBの振り分け抽籤等)の抽籤値を調整(所謂、出玉率を調整)する必要がなくなる。なお、出玉率は、メダル(遊技媒体)の投入枚数に対する払出し枚数の比率である。その結果、各種データテーブル等の削減を図ることができると共に、設計開発を容易にすることができる。   Thereby, even in the MB, in order to perform various lotteries with the same probability as during normal times (except during the MB), the lottery value of the winning combination in the MB and various lotteries related to the ART (for example, There is no need to adjust the lottery value (so-called adjustment of the payout rate) of CZ lottery, CZ precursor mode lottery, pseudo BB sorting lottery, etc.). The payout rate is the ratio of the number of payouts to the number of medals (game media) inserted. As a result, various data tables can be reduced, and design and development can be facilitated.

MB中は、略称「CB中12枚出目」又は略称「CB中13枚出目」に係る図柄組合せが有効ラインに沿って表示される。そのため、MB中に内部当籤役「F_通常リプ2(2:当籤番号)」又は「F_RT1中リプ0(3:当籤番号)」に当籤したことや、MB中に内部当籤役「F_弱チェリプ(23:当籤番号)」したことを遊技者が認識することができない。   In the MB, symbol combinations related to the abbreviation “12 out of CB” or abbreviation “13 out of CB” are displayed along the active line. Therefore, the internal winning combination “F_Normal Lip 2 (2: Winning Number)” or “F_RT1 Lip 0 (3: Winning Number)” was won during the MB, and the internal winning combination “F_Weak Chelip ( 23: Winning number) ”cannot be recognized by the player.

そこで、第2の実施形態に係るパチスロでは、MB中にレア役(抽籤グループ「4(スイカ)」、「5(弱チェ)」、「6(強チェ&確定役)」又は「7(チャンス目)」に対応する役)に当籤した場合は、略称「CB中12枚出目」に係る図柄組合せ又は略称「CB中13枚出目」に係る図柄組合せが有効ラインに沿って表示されてメダルの払出しが行われているときに出力する音(払出し音)を、レア役以外の当籤役に当籤した場合と異ならせる。   Therefore, in the pachislot machine according to the second embodiment, a rare role (lottery group “4 (watermelon)”, “5 (weak Choi)”, “6 (strong Choi & definitive role)” or “7 (Chance) When winning the role corresponding to “eye)”, the symbol combination related to the abbreviation “12 out of CB” or the symbol combination related to the abbreviation “13 out of CB” is displayed along the active line. The sound (payout sound) that is output when a medal is paid out is different from the case where a winning role other than a rare role is won.

これにより、レア役が当籤した場合は、レア役以外が当籤した場合と停止態様が同じになり、払出し音のみが異なるようになる。その結果、レア役に当籤した遊技であることを遊技者に認識させることができる。   As a result, when a rare combination is won, the stop mode is the same as when a non-rare combination is won, and only the payout sound is different. As a result, the player can recognize that the game has won the rare role.

<各種データテーブル>
続いて、図222〜図290を参照して、遊技性に関する抽籤処理で用いられる各種データテーブルについて説明する。なお、以下に説明する各種データテーブルは、メインROM102に格納される。
<Various data tables>
Next, with reference to FIGS. 222 to 290, various data tables used in lottery processing relating to game play will be described. Various data tables described below are stored in the main ROM 102.

また、以下に示す各種データテーブルでは、乱数回路110の乱数レジスタ1により、予め定められた数値の範囲(0〜65535或いは0〜255)から抽出される抽籤用乱数値を、規定された抽籤値で順次減算し、減算の結果が負となったか否か(いわゆる「桁かり」が生じたか否か)の判定を行うことによって内部的な抽籤が行われる。なお、本実施形態では、遊技性に関する抽籤処理において抽籤用乱数値から抽籤値を減算して当籤/非当籤を判定する例を説明したが、本発明はこれに限定されず、抽出した抽籤用乱数値に抽籤値を加算し、加算結果が65536或いは256を超えたか否か(いわゆる「桁あふれ」が生じたか否か)を判定して、当籤/非当籤を決定してもよい。   Further, in the various data tables shown below, a random number for lottery extracted from a predetermined numerical range (0 to 65535 or 0 to 255) by the random number register 1 of the random number circuit 110 is used as a specified lottery value. The internal lottery is performed by sequentially subtracting and determining whether the result of the subtraction is negative (whether a so-called “digit” has occurred). In the present embodiment, the example in which the lottery value is subtracted from the random number value for lottery in the lottery process relating to gameability to determine the winning / non-winning is described, but the present invention is not limited to this, and the extracted lottery value The lottery value may be added to the random number value, and whether the addition result exceeds 65536 or 256 (whether a so-called “overflow” has occurred) may be determined to determine the winning / non-winning.

[BB当籤時遊技ロック抽籤テーブル]
まず、図222を参照して、BB当籤時の遊技ロック抽籤で用いられるBB当籤時遊技ロック抽籤テーブルについて説明する。なお、第2の実施形態に係るパチスロでは、BB当籤時における内部当籤役(当籤番号)に基づいて遊技ロック抽籤が行われる。
[BB winning game lock lottery table]
First, with reference to FIG. 222, a BB winning game lock lottery table used in a game lock lottery at BB winning will be described. In the pachislot machine according to the second embodiment, a game lock lottery is performed based on the internal winning combination (winning number) at the time of BB winning.

BB当籤時遊技ロック抽籤テーブルは、BBが内部当籤役として決定される当籤番号(当籤番号「50」〜「58」)と、BB当籤時の遊技ロックの当籤/非当籤(抽籤結果)と、抽選結果に対応付けられた抽籤値の情報との対応関係を規定する。BB当籤時遊技ロック抽籤の抽籤結果が「当籤」の場合は、遊技ロックが行われる。一方、BB当籤時遊技ロック抽籤の抽籤結果が「非当籤」の場合は、遊技ロックが行われない。   The BB winning game lock lottery table includes a winning number (winning number “50” to “58”) determined as an internal winning combination of BB, a winning / non-winning game lottery (lottery result) at the time of BB winning, A correspondence relationship with lottery value information associated with the lottery result is defined. When the lottery result of the BB winning game lock lottery is “winning”, the game lock is performed. On the other hand, when the lottery result of the BB winning game lock lottery is “non-winning”, the game lock is not performed.

図222に示すように、第2の実施形態に係るパチスロでは、当籤番号「55」と、当籤番号「50」〜「54」、「56」〜「58」とで抽籤値を異ならせている。例えば、当籤番号「55」は、「BB」と重複して「F_RT2中リプ3」が内部当籤役として決定している。この場合は、停止操作の順序に関わらず、左リール3Lに対する停止操作のタイミングに応じて、リール表示窓4の枠内における左リール3Lの中段領域にチェリーの図柄が停止する。   As shown in FIG. 222, in the pachislot machine according to the second embodiment, the lottery value is different between the winning number “55” and the winning numbers “50” to “54” and “56” to “58”. . For example, in the winning number “55”, “Lip 3 in F_RT2” is determined as an internal winning combination overlapping with “BB”. In this case, regardless of the order of the stop operation, the cherry symbols stop in the middle region of the left reel 3L within the frame of the reel display window 4 in accordance with the stop operation timing for the left reel 3L.

第2の実施形態では、「BB」よりもリプレイ役である「F_RT2中リプ3」に対応する図柄組合せが有効ラインに沿って表示されることが優先される。そのため、当籤番号「55」(中段チェ)に係る内部当籤役が決定された遊技では、「BB」に係る図柄組合せを有効ラインに沿って表示せず、「BB」に係る図柄組合せは、次の遊技以降に有効ラインに沿って表示可能になる。   In the second embodiment, it is prioritized that the symbol combination corresponding to “F3 in F_RT2” that is a replay role is displayed along the active line rather than “BB”. Therefore, in the game in which the internal winning combination related to the winning number “55” (middle row) is determined, the symbol combination related to “BB” is not displayed along the active line, and the symbol combination related to “BB” It becomes possible to display along the active line after the game.

例えば、当籤番号「50」は、「BB」と重複して「F_RT1中リプ0」が内部当籤役として決定している。この場合は、停止操作の順序が特定の順序(例えば、右リール3Rに対して第1停止操作を行う停止順序)であれば、停止操作のタイミングに応じて、BARの図柄が有効ラインに沿って停止する。   For example, the winning number “50” is duplicated with “BB” and “Rip 0 in F_RT1” is determined as the internal winning combination. In this case, if the order of the stop operation is a specific order (for example, the stop order in which the first stop operation is performed on the right reel 3R), the symbol of the BAR follows the effective line according to the timing of the stop operation. And stop.

図222に示すように、当籤番号「55」は、その他のBBに係る当籤番号「50」〜「54」、「56」〜「58」よりも、遊技ロックに当籤する確率が高い。第2の実施形態に係るパチスロでは、当籤番号「55」(中段チェ)に係る内部当籤役が決定された次の遊技において、遊技ロックを行うか否かを抽籤する(図223参照)。   As shown in FIG. 222, the winning number “55” has a higher probability of winning the game lock than the winning numbers “50” to “54” and “56” to “58” related to the other BBs. In the pachislot machine according to the second embodiment, whether or not to perform the game lock is determined in the next game in which the internal winning combination related to the winning number “55” (middle stage check) is determined (see FIG. 223).

したがって、当籤番号「55」(中段チェ)に係る内部当籤役が決定された場合は、次の遊技においても遊技ロックが実行される可能性がある。そのため、遊技ロックが2つの遊技で連続して実行されることを少なくするため、当籤番号「55」(中段チェ)に係る内部当籤役が決定された場合は、その他のBB当籤時よりも遊技ロックに当籤する確率を低くしている。   Therefore, when the internal winning combination relating to the winning number “55” (middle row) is determined, there is a possibility that the game lock is executed in the next game. Therefore, in order to reduce the number of game locks that are continuously executed in two games, when an internal winning combination related to the winning number “55” (middle row) is determined, the game is played more than when other BBs are won. The probability of winning a lock is lowered.

なお、本発明に係るBB当籤時遊技ロック抽籤テーブルとしては、当籤番号毎に異なる抽籤値を設定してもよい。また、設定値と当籤番号に応じて異なる抽籤値を設定することにより、遊技ロックに係る演出が設定値を示唆するようにしてもよい。   Note that different lottery values may be set for each winning number in the BB winning game lock lottery table according to the present invention. Further, by setting different lottery values according to the set value and the winning number, the effect related to the game lock may suggest the set value.

[次レバー遊技ロック抽籤テーブル]
次に、図223を参照して、当籤番号「55」(中段チェ)に係る内部当籤役が決定された場合の次の遊技の遊技ロック抽籤で用いられる次レバー遊技ロック抽籤テーブルについて説明する。
[Next lever game lock lottery table]
Next, with reference to FIG. 223, the next lever game lock lottery table used in the game lock lottery of the next game when the internal winning combination relating to the winning number “55” (middle row) is determined will be described.

次レバー遊技ロック抽籤テーブルは、当籤番号(当籤番号「55」)と、次レバー時(次遊技の開始操作時)の遊技ロック当籤/非当籤(抽籤結果)と、抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。   The next lever game lock lottery table is associated with the lottery result, the winning number (winning number “55”), the game lock winning / non-winning (the lottery result) at the next lever (at the start of the next game), and so on. It defines the correspondence with lottery value information.

上述したように、第2の実施形態に係るパチスロでは、当籤番号「55」(中段チェ)に係る内部当籤役が決定されても、「BB」に係る図柄組合せは、次の遊技以降に有効ラインに沿って表示可能になる。したがって、当籤番号「55」(中段チェ)に係る内部当籤役が決定された次の遊技の開始操作時に次レバー遊技ロック抽籤を行うことができる。   As described above, in the pachislot machine according to the second embodiment, even if the internal winning combination related to the winning number “55” (middle row) is determined, the symbol combination related to “BB” is effective after the next game. It can be displayed along the line. Therefore, the next lever game lock lottery can be performed at the start operation of the next game in which the internal winning combination related to the winning number “55” (middle row) is determined.

すなわち、当籤番号「55」(中段チェ)に係る内部当籤役が決定された遊技では、まだ、次レバー時(次遊技の開始操作時)に遊技ロックを行うか否かが決定されていない。したがって、遊技者は、左リール3Lの中段領域にチェリーの図柄(内部当籤役「F_RT2中リプ3」に対応する図柄組合せ)が停止すると、次レバー時(次遊技の開始操作)に遊技ロック抽籤が行われることを認識することができる。   That is, in the game in which the internal winning combination related to the winning number “55” (middle row) is determined, it is not yet determined whether or not to lock the game at the time of the next lever (at the time of starting the next game). Accordingly, when the cherry symbol (the symbol combination corresponding to the internal winning combination “F_RT2 Lip 3”) stops in the middle area of the left reel 3L, the player locks the game lock lottery at the next lever (next game start operation). Can be recognized.

そして、次レバー時(次遊技の開始操作時)に遊技ロックが行われた場合は、遊技者にとって有利な特典が付与される。その結果、当籤番号「55」(中段チェ)に係る内部当籤役が決定された遊技の次の遊技の開始操作に対する遊技者の興味を高めることができ、遊技の興趣を向上させることができる。   And, when the game lock is performed at the time of the next lever (at the time of starting the next game), a privilege advantageous to the player is given. As a result, it is possible to increase the player's interest in the start operation of the game next to the game in which the internal winning combination related to the winning number “55” (middle row) is determined, and to improve the interest of the game.

[通常時内部モード移行抽籤テーブル]
次に、図224を参照して、CZの抽籤状態を(低確率、通常及び高確率)の移行抽籤で用いられる通常時内部モード移行抽籤テーブルについて説明する。なお、第2の実施形態に係るパチスロでは、CZの抽籤状態を内部モードとして制御しており、内部モードの種別として、低確率、通常及び高確率を設定している。
[Normal internal mode transition lottery table]
Next, with reference to FIG. 224, a normal-time internal mode transition lottery table used in a lottery state (low probability, normal and high probability) of the CZ lottery state will be described. In the pachislot machine according to the second embodiment, the lottery state of CZ is controlled as the internal mode, and the low probability, the normal probability, and the high probability are set as the internal mode type.

図224は、通常遊技状態中の内部モードが低確(低確率)である場合に参照される通常時内部モード移行抽籤テーブルの構成図である。図224に示すように、通常時内部モード移行抽籤テーブルは、現在の内部モードと抽籤グループとの各組合せと、移行後の内部モードの抽籤結果(低確率、通常及び高確率)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。   FIG. 224 is a configuration diagram of a normal-time internal mode transition lottery table that is referred to when the internal mode in the normal gaming state is low probability (low probability). As shown in FIG. 224, the normal internal mode transition lottery table includes each combination of the current internal mode and lottery group, the lottery result (low probability, normal and high probability) of the internal mode after the transition, and each lottery. The correspondence relationship with the lottery value information associated with the result is defined.

なお、第2の実施形態に係るパチスロでは、毎ゲーム、内部当籤役に基づいて内部モードの移行抽籤が行われるだけでなく、例えばボーナス終了時やCZ,ART終了時などの場合にも内部モードの移行抽籤が行われる。また、第2の実施形態に係るパチスロでは、この他に、内部モードが通常である場合に参照される通常時内部モード移行抽籤テーブルと、内部モードが高確率である場合に参照される通常時内部モード移行抽籤テーブルが設けられている(不図示)。   In the pachislot machine according to the second embodiment, not only the internal mode transfer lottery is performed on the basis of each game and the internal winning combination, but also in the internal mode at the end of the bonus, CZ, or ART, for example. The transfer lottery is performed. In addition, in the pachislot machine according to the second embodiment, in addition to this, the normal-time internal mode transition lottery table that is referred to when the internal mode is normal, and the normal time that is referred to when the internal mode is highly probable An internal mode transition lottery table is provided (not shown).

[CZ抽籤テーブル]
次に、図225を参照して、CZ抽籤で用いられるCZ抽籤テーブルについて説明する。図225は、通常遊技状態中の内部モードが低確(低確率)である場合に参照されるCZ抽籤テーブルの構成図である。図225に示すように、CZ抽籤テーブルは、現在の内部モードと抽籤グループとの各組合せと、CZの当籤/非当籤(抽籤結果)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。
[CZ lottery table]
Next, a CZ lottery table used in the CZ lottery will be described with reference to FIG. FIG. 225 is a configuration diagram of a CZ lottery table that is referred to when the internal mode in the normal gaming state is low probability (low probability). As shown in FIG. 225, the CZ lottery table includes each combination of the current internal mode and lottery group, CZ winning / non-winning (lottery result), and lottery value information associated with each lottery result. Specify the correspondence of.

なお、第2の実施形態に係るパチスロでは、この他に、内部モードが通常である場合に参照されるCZ抽籤テーブルと、内部モードが高確率(高確)である場合に参照されるCZ抽籤テーブルが設けられている(不図示)。   In addition, in the pachislot machine according to the second embodiment, in addition to this, a CZ lottery table referred to when the internal mode is normal, and a CZ lottery referred to when the internal mode has a high probability (high accuracy). A table is provided (not shown).

内部モードの種別が低確率(低確)である場合は、CZに当籤する確率が所定の値に設定されている。内部モードの種別が通常である場合は、低確率である場合よりもCZに当籤する確率が高い。また、内部モードの種別が高確率(高確)である場合は、通常である場合よりもCZに当籤する確率が高い。つまり、内部モードの種別が高確率(高確)である場合が最もCZに当籤し易く、内部モードの種別が低確率(低確)であるが最もCZに当籤し難い。   When the type of internal mode is low probability (low probability), the probability of winning CZ is set to a predetermined value. When the internal mode type is normal, the probability of winning CZ is higher than when the internal mode is low. In addition, when the internal mode type has a high probability (high accuracy), the probability of winning the CZ is higher than when it is normal. That is, when the internal mode type has a high probability (high accuracy), it is most likely to win CZ, and the internal mode type has a low probability (low accuracy), but is most difficult to win CZ.

[CZ当籤時モード移行抽籤テーブル]
次に、図226を参照して、CZ当籤時のモード移行抽籤で用いられるCZ当籤時モード移行抽籤テーブルについて説明する。図226は、通常遊技状態中の内部モードが通常である場合に参照されるCZ当籤時モード移行抽籤テーブルの構成図である。図226に示すように、CZ当籤時モード移行抽籤テーブルは、現在の内部モードと抽籤グループとの各組合せと、移行後の内部モードの抽籤結果(低確率、通常及び高確率)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。
[CZ winning mode transition lottery table]
Next, with reference to FIG. 226, a CZ winning time mode shifting lottery table used in the CZ winning mode shifting lottery will be described. FIG. 226 is a configuration diagram of a CZ winning mode transition lottery table that is referred to when the internal mode in the normal gaming state is normal. As shown in FIG. 226, the CZ winning time mode lottery table includes each combination of the current internal mode and lottery group, lottery results (low probability, normal and high probability) of the internal mode after the transition, and each lottery. The correspondence relationship with the lottery value information associated with the result is defined.

なお、第2の実施形態に係るパチスロでは、この他に、内部モードが低確率(低確)である場合に参照されるCZ当籤時モード移行抽籤テーブルと、内部モードが高確率(高確)である場合に参照されるCZ当籤時モード移行抽籤テーブルが設けられている(不図示)。   In addition, in the pachislot machine according to the second embodiment, in addition to this, the CZ winning-time mode transition lottery table that is referred to when the internal mode has a low probability (low accuracy), and the internal mode has a high probability (high accuracy). A CZ winning hour mode transition lottery table is provided (not shown).

また、本発明に係るCZ当籤時モード移行抽籤テーブルとしては、現在の内部モードと、移行後の内部モードの抽籤結果(低確率、通常及び高確率)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定するものであってもよい。すなわち、抽籤グループの結果に関わらず、移行後の内部モードを抽籤するようにしてもよい。   In addition, as the CZ winning mode transition lottery table according to the present invention, the current internal mode, the lottery result (low probability, normal and high probability) of the internal mode after the transition, and the lottery associated with each lottery result. It may define a correspondence relationship with value information. That is, regardless of the result of the lottery group, the internal mode after the transition may be lottery.

[CZ前兆モード抽籤テーブル]
次に、図227を参照して、CZ当籤時のCZ前兆モード抽籤で用いられるCZ前兆モード抽籤テーブルについて説明する。図227は、通常遊技状態中の内部モードが通常である場合に参照されるCZ前兆モード抽籤テーブルの構成図である。図227に示すように、CZ前兆モード抽籤テーブルは、現在の内部モードと抽籤グループとの各組合せと、CZ前兆モードの抽籤結果(通常CZ、通常S8及び直撃ART)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。
[CZ precursor mode lottery table]
Next, with reference to FIG. 227, a CZ precursor mode lottery table used in the CZ precursor mode lottery at the time of CZ winning will be described. FIG. 227 is a configuration diagram of a CZ precursor mode lottery table that is referred to when the internal mode in the normal gaming state is normal. As shown in FIG. 227, the CZ precursor mode lottery table corresponds to each combination of the current internal mode and lottery group, CZ precursor mode lottery results (normal CZ, normal S8 and direct hit ART), and each lottery result. The correspondence relationship with the information on the attached lottery value is defined.

CZ前兆モードは、CZが開始されたときの移行先を示す情報であり、CZが当籤してからCZが開始されるまで管理されている。なお、第2の実施形態に係るパチスロでは、CZ前兆モードの種別として、通常CZ、通常S8、直撃ART及びART+疑似BBを設けている。しかし、CZ前兆モード抽籤では、通常CZ、通常S8、直撃ARTのうちのいずれかに当籤し、ART+疑似BBには当籤しない。ART+疑似BBは、後述するCZ前兆モードアップ抽籤によって当籤する可能性がある   The CZ precursor mode is information indicating a transition destination when CZ is started, and is managed until CZ is started after CZ is won. In the pachislot machine according to the second embodiment, normal CZ, normal S8, direct hit ART, and ART + pseudo BB are provided as types of the CZ precursor mode. However, in the CZ precursor mode lottery, one of normal CZ, normal S8, and direct hit ART is won, and ART + pseudo BB is not won. There is a possibility that ART + pseudo BB will be won by CZ precursor mode up lottery described later

CZ前兆モードの種別が「通常CZ」である場合は、CZ前兆を経て、通常CZが開始される。通常CZは、複数の遊技数で構成されており、ARTの当籤/非当籤を決定する。CZ前兆モードの種別が「直撃ART」である場合は、通常CZを経ずにARTの当籤が決定されており、ART準備中を経てART遊技状態の通常ARTが開始される。また、CZ前兆モードの種別が「ART+疑似BB」である場合は、通常CZを経ずにARTの当籤と疑似BBの当籤が決定されており、疑似BB準備中を経てART遊技状態の疑似BBが開始される。   When the type of the CZ precursor mode is “normal CZ”, the normal CZ is started after the CZ precursor. The normal CZ is composed of a plurality of games, and determines whether or not the ART is won. When the type of the CZ precursor mode is “direct ART”, it is determined that the ART is won without going through the normal CZ, and the normal ART in the ART gaming state is started after the ART is being prepared. In addition, when the type of the CZ precursor mode is “ART + pseudo BB”, the winning of the ART and the winning of the pseudo BB are determined without going through the normal CZ, and the pseudo BB of the ART gaming state is passed through the preparation of the pseudo BB. Is started.

CZ前兆モードの種別が「通常S8」である場合は、通常S8が開始される。通常S8は、予め定められた所定の遊技数(8G)で構成されており、この通常S8では、遊技毎に疑似BB抽籤が行われる。上述したように、疑似BBは、ART遊技状態における「特別Z」であるため、一般遊技状態における通常S8において疑似BBに当籤すると、疑似BB準備中を経てART遊技状態の疑似BBへ移行することが決定される。また、疑似BBが終了すると、上述した通常ARTが開始される。なお、疑似BBに当籤することは、本発明に係る「特別の条件」に対応する。   When the type of the CZ precursor mode is “normal S8”, normal S8 is started. Normally, S8 is configured with a predetermined number of games (8G) determined in advance, and in this normal S8, a pseudo BB lottery is performed for each game. As described above, since the pseudo BB is a “special Z” in the ART gaming state, when the pseudo BB is won in the normal S8 in the general gaming state, the pseudo BB is shifted to the pseudo BB in the ART gaming state through the preparation of the pseudo BB. Is determined. When the pseudo BB is finished, the above-mentioned normal ART is started. Note that winning the pseudo BB corresponds to the “special condition” according to the present invention.

なお、第2の実施形態に係るパチスロでは、この他に、内部モードが低確率(低確)である場合に参照されるCZ前兆モード抽籤テーブルと、内部モードが高確率(高確)である場合に参照されるCZ前兆モード抽籤テーブルが設けられている(不図示)。   In addition, in the pachislot machine according to the second embodiment, in addition to this, the CZ precursor mode lottery table that is referred to when the internal mode has a low probability (low accuracy), and the internal mode has a high probability (high accuracy). A CZ precursor mode lottery table referred to in this case is provided (not shown).

[CZ前兆ゲーム数抽籤テーブル]
次に、図228を参照して、CZ当籤時のCZ前兆ゲーム数抽籤で用いられるCZ前兆ゲーム数抽籤テーブルについて説明する。図228は、CZ前兆モードの種別が「通常CZ」である場合に参照されるCZ前兆ゲーム数抽籤テーブルの構成図である。図228に示すように、CZ前兆ゲーム数抽籤テーブルは、抽籤グループと、前兆ゲーム数の抽籤結果(4G〜26G)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。
[CZ precursor game number lottery table]
Next, with reference to FIG. 228, the CZ precursor game number random determination table used in the CZ precursor game number random determination at the time of CZ winning will be described. FIG. 228 is a configuration diagram of a CZ precursor game number random determination table that is referred to when the type of the CZ precursor mode is “normal CZ”. As shown in FIG. 228, the CZ precursor game number lottery table defines the correspondence among lottery groups, lottery results (4G to 26G) of the number of precursor games, and lottery value information associated with each lottery result. To do.

CZ前兆ゲーム数は、CZ当籤からCZが開始されるまでのゲーム数のことである。第2の実施形態に係るパチスロでは、CZ当籤が決定されると、CZ前兆ゲーム数抽籤によりCZ前兆ゲーム数を決定し、決定したCZ前兆ゲーム数の遊技が消化されると、CZが開始される。   The number of CZ precursor games is the number of games from CZ winning until CZ is started. In the pachislot machine according to the second embodiment, when CZ winning is determined, the number of CZ precursor games is determined by the CZ precursor game number lottery, and when the game of the determined number of CZ precursor games is digested, CZ is started. The

なお、第2の実施形態に係るパチスロでは、この他に、CZ前兆モードの種別が「通常S8」である場合に参照されるCZ前兆ゲーム数抽籤テーブルと、CZ前兆モードの種別が「直撃ART」である場合に参照されるCZ前兆ゲーム数抽籤テーブルが設けられている(不図示)。   In addition, in the pachislot machine according to the second embodiment, in addition to this, the CZ precursor game number lottery table that is referred to when the type of the CZ precursor mode is “normal S8”, and the type of the CZ precursor mode is “direct hit ART. ”Is a CZ precursor game number lottery table (not shown).

CZ前兆モードの種別が「直撃ART」である場合に参照されるCZ前兆ゲーム数抽籤テーブルを用いてCZ前兆ゲーム数抽籤が行われると、少ないCZ前兆ゲーム数(例えば、10G以下)が決定され易い。一方、図228に示すように、CZ前兆モードの種別が「通常CZ」である場合に参照されるCZ前兆ゲーム数抽籤テーブルを用いてCZ前兆ゲーム数抽籤が行われると、多いCZ前兆ゲーム数(例えば、20G以上)が決定され易い。   When the CZ precursor game number lottery table is referenced using the CZ precursor game number lottery table referenced when the type of the CZ precursor mode is “direct hit ART”, a small number of CZ precursor games (for example, 10G or less) is determined. easy. On the other hand, as shown in FIG. 228, when the CZ precursor game number lottery table is referenced using the CZ precursor game number lottery table that is referred to when the type of the CZ precursor mode is “normal CZ”, the number of CZ precursor games is large. (For example, 20G or more) is easily determined.

また、本発明に係るCZ前兆ゲーム数抽籤テーブルとしては、前兆ゲーム数の抽籤結果(4G〜26G)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定するものであってもよい。すなわち、抽籤グループの結果に関わらず、前兆ゲーム数を抽籤するようにしてもよい。   In addition, the CZ precursor game number lottery table according to the present invention prescribes a correspondence relationship between the lottery results (4G to 26G) of the precursor game number and lottery value information associated with each lottery result. May be. That is, the number of precursor games may be lottery regardless of the result of the lottery group.

[CZ前兆中モードアップ抽籤テーブル]
次に、図229を参照して、CZ前兆中のモードアップ抽籤で用いられるCZ前兆中モードアップ抽籤テーブルについて説明する。図229は、モードアップ抽籤において参照されるCZ前兆中モードアップ抽籤テーブルの構成図である。図229に示すように、CZ前兆中モードアップ抽籤テーブルは、抽籤グループと、モードアップの抽籤結果(非当籤/当籤(1ランクアップ))と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。
[CZ precursor mode up lottery table]
Next, with reference to FIG. 229, the CZ precursory mode up lottery table used in the CZ precursory mode up lottery will be described. FIG. 229 is a configuration diagram of the CZ precursor mode up lottery table referred to in the mode up lottery. As shown in FIG. 229, the CZ precursory mode up lottery table includes lottery groups, mode up lottery results (non-winning / winning (one rank up)), and lottery value information associated with each lottery result. Stipulates the correspondence with

モードアップ抽籤とは、CZ前兆モードをランクアップするか否かの抽籤であり、CZ前兆中(CZ前兆ゲーム数を消化中)は、遊技毎にモードアップ抽籤が行われる。「通常CZ」の1つ上のランクは、「通常S8」であり、「通常S8」の1つ上のランクは、「直撃ART」である。「直撃ART」は、CZ前兆モードの種別の最も高いランクである。そのため、CZ前兆モードの種別が「直撃ART」である場合は、モードアップ抽籤は行われない。   The mode up lottery is a lottery for determining whether or not to rank up the CZ precursor mode. During the CZ precursor (while the number of CZ precursor games is being consumed), the mode up lottery is performed for each game. The rank that is one level above “Normal CZ” is “Normal S8”, and the rank that is one level above “Normal S8” is “Direct ART”. “Direct ART” is the highest rank of the CZ precursor mode type. Therefore, when the type of the CZ precursor mode is “direct hit ART”, the mode-up lottery is not performed.

例えば、CZ前兆モードの種別が「通常CZ」である場合に、モードアップ当籤が決定されると、CZ前兆モードの種別が「通常S8」に変更される。また、CZ前兆モードの種別が「通常S8」である場合に、モードアップ当籤が決定されると、CZ前兆モードの種別が「直撃ART」に変更される。   For example, when the type of CZ precursor mode is “normal CZ” and the mode up win is determined, the type of CZ precursor mode is changed to “normal S8”. In addition, when the type of CZ precursor mode is “normal S8” and the mode up win is determined, the type of CZ precursor mode is changed to “direct hit ART”.

このように、CZ前兆中はモードアップ抽籤が行われる。そのため、CZ前兆モードの種別が「直撃ART」でない場合は、CZ前兆ゲーム数が多い方が、CZ前兆モードの種別がランクアップする機会が多くなる。そこで、第2の実施形態に係るパチスロでは、CZ前兆モードの種別が「通常CZ」である場合に、多いCZ前兆ゲーム数(例えば、20G以上)が決定され易くなっている(図228参照)。これにより、CZ前兆モードの種別がランクアップする機会が多くなり、遊技の興趣を高めることができる。   Thus, the mode-up lottery is performed during the CZ precursor. For this reason, when the type of the CZ precursor mode is not “direct hit ART”, the number of CZ precursor modes increases in the number of CZ precursor mode types. Therefore, in the pachislot machine according to the second embodiment, when the type of the CZ precursor mode is “normal CZ”, it is easy to determine a large number of CZ precursor games (for example, 20G or more) (see FIG. 228). . Thereby, the opportunity for the type of CZ precursor mode to rank up increases, and the interest of the game can be enhanced.

[CZ中直撃抽籤テーブル]
次に、図230を参照して、CZ中直撃抽籤で用いられるCZ中直撃抽籤テーブルについて説明する。図230は、CZ開始時のCZ中直撃抽籤において参照されるCZ中直撃抽籤テーブルの構成図である。図230に示すように、CZ中直撃抽籤テーブルは、抽籤グループと、ARTの抽籤結果(非当籤/当籤)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。
[CZ direct lottery table]
Next, with reference to FIG. 230, the CZ direct hitting lottery table used in the CZ direct hitting lottery will be described. FIG. 230 is a configuration diagram of the CZ direct hitting lottery table referred to in the CZ direct hitting lottery at the start of CZ. As shown in FIG. 230, the CZ direct hitting lottery table defines a correspondence relationship between the lottery group, the ART lottery result (non-winning / winning), and lottery value information associated with each lottery result.

CZ中直撃抽籤は、CZ中に行うART抽籤である。第2の実施形態に係るパチスロでは、CZの開始ゲームと、前述したCZの後半部(ジャッジゲーム)において、CZ中直撃抽籤を行う。したがって、図230に示すCZ開始時CZ開始時に参照されるCZ中直撃抽籤テーブルの他に、CZの後半部(ジャッジゲーム)で参照されるCZ中直撃抽籤テーブルが設けられている(不図示)。   The direct hitting lottery during CZ is an ART lottery performed during CZ. In the pachislot machine according to the second embodiment, a direct hit lottery is performed during the CZ in the start game of the CZ and the latter half of the CZ (judge game) described above. Therefore, in addition to the CZ direct hitting lottery table referenced at the CZ start time shown in FIG. 230, a CZ direct hitting lottery table referred to in the second half of the CZ (judge game) is provided (not shown). .

[CZ中ゲーム数抽籤テーブル]
次に、図231を参照して、CZ中ゲーム数抽籤で用いられるCZ中ゲーム数抽籤テーブルについて説明する。図231は、CZ中ゲーム数抽籤テーブルの構成図である。図231に示すように、CZ中ゲーム数抽籤テーブルは、抽籤グループと、CZ中ゲーム数の抽籤結果(11G/22G)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。
[CZ medium game number lottery table]
Next, with reference to FIG. 231, the CZ medium game number lottery table used in the CZ medium game number random determination will be described. FIG. 231 is a configuration diagram of the CZ in-game number lottery table. As shown in FIG. 231, the CZ in-game number lottery table shows the correspondence between the lottery group, the lottery result (11G / 22G) of the in-CZ game number, and lottery value information associated with each lottery result. Stipulate.

CZ中ゲーム数は、基本的にCZが開始されたゲームの次のゲームからCZの後半部(ジャッジゲーム)が開始されるまでのゲーム数のことである。第2の実施形態に係るパチスロでは、CZ中ゲーム数を消化中の最後の遊技において、CZの前半部を継続するか否かを抽籤により決定する。そのため、CZ中ゲーム数は、CZの前半部の最も少ないゲーム数(保障ゲーム数)になる。   The number of games in CZ is basically the number of games from the game next to the game in which CZ is started until the second half of the CZ (judge game) is started. In the pachislot machine according to the second embodiment, whether or not to continue the first half of CZ is determined by lottery in the last game in which the number of games in CZ is being digested. Therefore, the number of games in CZ is the smallest number of games (guarantee game number) in the first half of CZ.

また、本発明に係るCZ中ゲーム数抽籤テーブルとしては、CZ中ゲーム数の抽籤結果(11G/22G)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定するものであってもよい。すなわち、抽籤グループの結果に関わらず、CZ中ゲーム数を抽籤するようにしてもよい。   In addition, the CZ in-game number lottery table according to the present invention defines the correspondence between the lottery result (11G / 22G) of the in-CZ game number and the lottery value information associated with each lottery result. There may be. In other words, regardless of the result of the lottery group, the number of games in the CZ may be lottery.

[ループ継続抽籤テーブル]
次に、図232を参照して、ループ継続抽籤で用いられるループ継続抽籤テーブルについて説明する。図232は、ループ継続抽籤テーブルの構成図である。図232に示すように、ループ継続抽籤テーブルは、抽籤グループと、ループ継続の抽籤結果(当籤/非当籤)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。
[Loop continuation lottery table]
Next, a loop continuation lottery table used in the loop continuation lottery will be described with reference to FIG. FIG. 232 is a configuration diagram of a loop continuation lottery table. As shown in FIG. 232, the loop continuation lottery table defines a correspondence relationship between the lottery group, the lottery result of the loop continuation (winning / non-winning), and lottery value information associated with each lottery result.

上述したように、第2の実施形態に係るパチスロでは、CZ中ゲーム数を消化中の最後の遊技において、CZの前半部を継続するか否かをループ継続抽籤により決定する。ループ継続抽籤によりループ継続に当籤した場合は、CZの前半部の遊技をもう1ゲーム行うことが決定される。   As described above, in the pachislot machine according to the second embodiment, whether or not to continue the first half of CZ is determined by loop continuation lottery in the last game in which the number of games in CZ is being digested. When the loop continuation lottery is won, it is determined to play another game of the first half of the CZ.

[CZ中ポイント抽籤テーブル]
次に、図233を参照して、CZの前半部に行うCZ中ポイント抽籤で用いられるCZ中ポイント抽籤テーブルについて説明する。図233は、CZ中ポイント抽籤テーブルの構成図である。図233に示すように、CZ中ポイント抽籤テーブルは、抽籤グループと、CZ中ポイントの抽籤結果(0ポイント〜50ポイント)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。
[CZ medium point lottery table]
Next, with reference to FIG. 233, the CZ point lottery table used in the CZ point lottery performed in the first half of the CZ will be described. FIG. 233 is a configuration diagram of the CZ point lottery table. As shown in FIG. 233, the CZ point lottery table shows the correspondence between lottery groups, lottery results (0 to 50 points) of points in CZ, and lottery value information associated with each lottery result. Stipulate.

CZ中ポイント抽籤は、CZの前半部における遊技毎に行われる。CZ中ポイント抽籤によって決定されたCZ中ポイントは、CZ中ポイントカウンタに加算される。CZ中ポイントカウンタは、CZの前半部で付与されたCZ中ポイントを計数するカウンタであり、メインRAM103に設けられる。CZの前半部における最後の遊技では、CZ中ポイントの合計値に応じて、ARTの当籤又は非当籤が決定される。   The point lottery during CZ is performed for each game in the first half of the CZ. The CZ midpoint determined by the CZ midpoint lottery is added to the CZ midpoint counter. The CZ midpoint counter is a counter that counts the CZ midpoints given in the first half of the CZ, and is provided in the main RAM 103. In the last game in the first half of the CZ, whether or not the ART is won is determined according to the total value of the points in the CZ.

[CZ中コンボポイント抽籤テーブル]
次に、図234を参照して、CZ中コンボポイント抽籤で用いられるCZ中コンボポイント抽籤テーブルについて説明する。図234は、CZ中コンボポイント抽籤テーブルの構成図である。図234に示すように、CZ中コンボポイント抽籤テーブルは、抽籤グループと、CZ中コンボポイントの抽籤結果(0ポイント〜50ポイント)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。
[CZ Combo Point Lottery Table]
Next, a CZ combo point lottery table used in CZ combo point lottery will be described with reference to FIG. FIG. 234 is a configuration diagram of the CZ mid-combo point lottery table. As shown in FIG. 234, the CZ combo point lottery table corresponds to lottery groups, lottery results (0 to 50 points) of CZ combo points, and lottery value information associated with each lottery result. Define the relationship.

第2の実施形態に係るパチスロでは、上述したCZ中ポイント抽籤により0ポイント以外のCZポイントが決定された場合に、CZ中コンボポイント抽籤を行う。CZ中コンボポイント抽籤によって決定されたCZ中コンボポイントは、CZ中ポイントカウンタに加算される。   In the pachislot machine according to the second embodiment, a CZ combo point lottery is performed when a CZ point other than 0 points is determined by the above-described CZ point lottery. The CZ combo point determined by the CZ combo point lottery is added to the CZ mid point counter.

[CZ中当籤ポイント抽籤テーブル]
次に、図235を参照して、CZ中当籤ポイント抽籤で用いられるCZ中当籤ポイント抽籤テーブルについて説明する。図235は、CZ中当籤ポイント抽籤テーブルの構成図である。図235に示すように、CZ中当籤ポイント抽籤テーブルは、抽籤グループと、当籤ポイントの抽籤結果(0ポイント〜99ポイント)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。
[CZ medium winning point lottery table]
Next, with reference to FIG. 235, the CZ winning point lottery table used in the CZ winning point lottery will be described. FIG. 235 is a configuration diagram of the CZ winning point lottery table. As shown in FIG. 235, the CZ winning point lottery table shows the correspondence between lottery groups, lottery results (0 to 99 points) of winning points, and lottery value information associated with each lottery result. Stipulate.

第2の実施形態に係るパチスロでは、CZの前半部における最後の遊技において、CZ中当籤ポイント抽籤によりCZ中当籤ポイントを決定する。そして、CZ中ポイントカウンタの値が、CZ中当籤ポイントの値以上であれば、ARTの当籤が決定する。一方、CZ中ポイントカウンタの値が、CZ中当籤ポイントの値より小さければ、ARTの非当籤が決定する。なお、CZ中ポイントカウンタの値がCZ中当籤ポイントの値以上であること(ARTの当籤)は、本発明に係る「特定の条件」に対応する。ARTの当籤又は非当籤は、CZの後半部(ジャッジゲーム)の最後の遊技において演出手段(例えば、表示装置11)により報知される。   In the pachislot machine according to the second embodiment, in the last game in the first half of the CZ, CZ winning points are determined by CZ winning points lottery. If the value of the CZ point counter is greater than or equal to the CZ winning point value, the ART winning is determined. On the other hand, if the value of the CZ point counter is smaller than the value of the CZ winning point, the ART non-winning is determined. Note that the value of the CZ point counter being equal to or greater than the CZ winning point value (ART winning) corresponds to the “specific condition” according to the present invention. The winning or non-winning of the ART is notified by the effect means (for example, the display device 11) in the last game of the second half of the CZ (the judge game).

CZの前半部において、CZ中ポイントカウンタの値が100に到達した(100以上になった)場合は、疑似BBの当籤が決定される。この場合は、CZの後半部(ジャッジゲーム)を経ずに、疑似BB準備中を経て疑似BBが開始される。また、CZの前半部における最後の遊技において行うARTの当籤又は非当籤の決定も省略される。   In the first half of CZ, when the value of the point counter during CZ reaches 100 (becomes 100 or more), the winning of the pseudo BB is determined. In this case, the pseudo BB is started after the pseudo BB is being prepared without passing through the second half of the CZ (the judge game). Also, the determination of ART winning or non-winning in the last game in the first half of the CZ is omitted.

また、本発明に係るCZ中当籤ポイント抽籤テーブルとしては、当籤ポイントの抽籤結果(0ポイント〜99ポイント)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定するものであってもよい。すなわち、抽籤グループの結果に関わらず、当籤ポイントを抽籤するようにしてもよい。   Further, the CZ winning point lottery table according to the present invention prescribes the correspondence between the lottery results (0 points to 99 points) of the winning points and the lottery value information associated with each lottery result. There may be. That is, the winning points may be lottery regardless of the result of the lottery group.

[CZジャッジゲーム数抽籤テーブル]
次に、図236を参照して、CZジャッジゲーム数抽籤で用いられるCZジャッジゲーム数抽籤テーブルについて説明する。図236は、CZ中ポイントカウンタの値が0〜24である場合に参照されるCZジャッジゲーム数抽籤テーブルの構成図である。図236に示すように、CZジャッジゲーム数抽籤テーブルは、抽籤グループと、CZジャッジゲーム数の抽籤結果(3G又は4G)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。
[CZ judge game number lottery table]
Next, a CZ judge game number lottery table used in the CZ judge game number lottery will be described with reference to FIG. FIG. 236 is a configuration diagram of a CZ judge game number random determination table that is referred to when the value of the CZ point counter is 0 to 24. As shown in FIG. 236, the CZ judge game number lottery table shows the correspondence between the lottery group, the lottery result (3G or 4G) of the number of CZ judge games, and the lottery value information associated with each lottery result. Stipulate.

第2の実施形態に係るパチスロでは、CZの前半部における最後の遊技において、CZジャッジゲーム数抽籤によりCZジャッジゲーム数を決定する。CZジャッジゲーム数は、CZの後半部(ジャッジゲーム)のゲーム数である。   In the pachislot machine according to the second embodiment, the number of CZ judge games is determined by lottery of the CZ judge game in the last game in the first half of the CZ. The number of CZ judge games is the number of games in the second half of the CZ (judge game).

なお、第2の実施形態に係るパチスロでは、この他に、CZ中ポイントカウンタの値が25〜49である場合に参照されるCZ前兆ゲーム数抽籤テーブルと、CZ中ポイントカウンタの値が50〜74である場合に参照されるCZ前兆ゲーム数抽籤テーブルと、CZ中ポイントカウンタの値が75〜99である場合に参照されるCZ前兆ゲーム数抽籤テーブルが設けられている(不図示)。   In addition, in the pachislot machine according to the second embodiment, the CZ precursor game number lottery table that is referred to when the value of the CZ midpoint counter is 25 to 49, and the value of the CZ midpoint counter is 50 to 50. A CZ precursor game number lottery table referred to when the value is 74 and a CZ precursor game number random determination table referred to when the value of the CZ point counter is 75 to 99 are provided (not shown).

また、本発明に係るCZジャッジゲーム数抽籤テーブルとしては、CZジャッジゲーム数の抽籤結果(3G又は4G)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定するものであってもよい。すなわち、抽籤グループの結果に関わらず、CZジャッジゲーム数を抽籤するようにしてもよい。   In addition, the CZ judge game number lottery table according to the present invention prescribes a correspondence relationship between the lottery result (3G or 4G) of the number of CZ judge games and lottery value information associated with each lottery result. There may be. That is, regardless of the result of the lottery group, the number of CZ judge games may be lottery.

[SP玉獲得抽籤テーブル]
次に、図237〜図239を参照して、SP玉獲得抽籤で用いられるSP玉獲得抽籤テーブルについて説明する。図237は、ART準備中に参照されるSP玉獲得抽籤テーブルの構成図である。図238は、SBB(疑似BB)中に参照されるSP玉獲得抽籤テーブルの構成図である。図239は、ABB(疑似BB)中に参照されるSP玉獲得抽籤テーブルの構成図である。
[SP ball acquisition lottery table]
Next, the SP ball acquisition lottery table used in the SP ball acquisition lottery will be described with reference to FIGS. FIG. 237 is a configuration diagram of an SP ball acquisition lottery table referred to during ART preparation. FIG. 238 is a configuration diagram of an SP ball acquisition lottery table referred to during SBB (pseudo BB). FIG. 239 is a configuration diagram of an SP ball acquisition lottery table referred to during ABB (pseudo BB).

図237〜図239に示すように、SP玉獲得抽籤テーブルは、抽籤グループと、パターンの抽籤結果(非当籤、パターン1〜13)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。   As shown in FIGS. 237 to 239, the SP ball acquisition lottery table includes lottery groups, pattern lottery results (non-winning, patterns 1 to 13), and lottery value information associated with each lottery result. Define the correspondence.

第2の実施形態に係るパチスロでは、ART準備中、VBB中、及び疑似BB(SBB又はABB)中に、SP玉獲得抽籤を行って、SP玉(復帰抽籤権利)を付与するか否かを決定する。また、WBB中のARTに当籤後、SP玉獲得抽籤を行って、SP玉(復帰抽籤権利)を付与するか否かを決定する。SP玉獲得抽籤の抽籤結果が非当籤である場合は、SP玉(復帰抽籤権利)が付与されない。一方、SP玉獲得抽籤の抽籤結果がパターン1〜13のいずれかである場合は、SP玉(復帰抽籤権利)が付与される。   In the pachislot machine according to the second embodiment, during the ART preparation, during the VBB, and during the pseudo BB (SBB or ABB), the SP ball acquisition lottery is performed and whether or not the SP ball (return lottery right) is granted. decide. Further, after winning an ART in the WBB, an SP ball acquisition lottery is performed to determine whether or not to give an SP ball (return lottery right). When the lottery result of the SP ball acquisition lottery is non-winning, the SP ball (return lottery right) is not granted. On the other hand, when the lottery result of the SP ball acquisition lottery is any one of the patterns 1 to 13, the SP ball (return lottery right) is given.

図237及び図238に示すように、SBB(疑似BB)中は、ART準備中よりもSP玉獲得抽籤でいずれかのパターンが当籤する確率が高い。したがって、SBB(疑似BB)中は、ART準備中よりもSP玉が付与される確率が高い。また、図238及び図239に示すように、ABB(疑似BB)中は、SBB(疑似BB)中よりもSP玉獲得抽籤でいずれかのパターンが当籤する確率が高い。したがって、ABB(疑似BB)中は、SBB(疑似BB)中よりもSP玉が付与される確率が高い。   As shown in FIGS. 237 and 238, during SBB (pseudo BB), there is a higher probability that either pattern will win in the SP ball acquisition lottery than during ART preparation. Therefore, during SBB (pseudo BB), there is a higher probability of SP balls being given than during ART preparation. Also, as shown in FIGS. 238 and 239, during ABB (pseudo BB), there is a higher probability that any pattern will win in the SP ball acquisition lottery than during SBB (pseudo BB). Therefore, the probability that the SP ball is given during ABB (pseudo BB) is higher than during SBB (pseudo BB).

なお、第2の実施形態に係るパチスロでは、この他に、WBB中である場合に参照されるSP玉獲得抽籤テーブルと、VBB中である場合に参照されるSP玉獲得抽籤テーブルが設けられている(不図示)。   In addition, in the pachislot machine according to the second embodiment, an SP ball acquisition lottery table referred to when the player is in the WBB and an SP ball acquisition lottery table referred to when the player is in the VBB are provided. (Not shown).

[SP玉個数抽籤テーブル]
次に、図240を参照して、SP玉個数抽籤で用いられるSP玉個数抽籤テーブルについて説明する。図240は、SP玉獲得抽籤の抽籤結果がパターン1であった場合に参照されるSP玉個数抽籤テーブルの構成図である。図240に示すように、SP玉個数抽籤テーブルは、抽籤グループと、SP玉の個数の抽籤結果(1個〜20個)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。
[SP ball number lottery table]
Next, an SP ball number lottery table used in the SP ball number lottery will be described with reference to FIG. FIG. 240 is a configuration diagram of an SP ball number lottery table that is referred to when the lottery result of the SP ball acquisition lottery is pattern 1. As shown in FIG. 240, the SP ball number lottery table has a correspondence relationship between lottery groups, lottery results (1 to 20) of SP ball numbers, and lottery value information associated with each lottery result. Is specified.

なお、第2の実施形態に係るパチスロでは、この他に、各パターン(パターン2〜13)に対応するSP玉個数抽籤テーブルが設けられている(不図示)。また、第2の実施形態に係るパチスロでは、パターンの数値が大きい方がSP玉の個数が大きいものが当籤するように設定されている。   In addition, in the pachislot machine according to the second embodiment, an SP ball number lottery table corresponding to each pattern (patterns 2 to 13) is provided (not shown). Moreover, in the pachislot machine according to the second embodiment, the larger number of patterns is set so that the larger number of SP balls wins.

上述したように、SBB(疑似BB)中は、ART準備中よりもパターンの数値が大きいものが当籤し易くなっている(図237及び図238参照)。したがって、SBB(疑似BB)中は、ART準備中よりもSP玉の個数が大きいものが当籤し易い。また、ABB(疑似BB)中は、SBB(疑似BB)中よりもパターンの数値が大きいものが当籤し易くなっている(図238及び図239参照)。したがって、ABB(疑似BB)中は、SBB(疑似BB)中よりもSP玉の個数が大きいものが当籤し易い。   As described above, during SBB (pseudo BB), a pattern having a larger numerical value is easier to win than during ART preparation (see FIGS. 237 and 238). Therefore, during SBB (pseudo BB), a ball with a larger number of SP balls is easier to win than during ART preparation. In addition, during ABB (pseudo BB), a pattern having a larger numerical value is easier to win than during SBB (pseudo BB) (see FIGS. 238 and 239). Accordingly, during ABB (pseudo BB), a ball having a larger number of SP balls is more likely to win than during SBB (pseudo BB).

また、本発明に係るSP玉個数抽籤テーブルとしては、SP玉の個数の抽籤結果(1個〜20個)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定するものであってもよい。すなわち、抽籤グループの結果に関わらず、SP玉の個数を抽籤するようにしてもよい。   The SP ball number lottery table according to the present invention prescribes a correspondence relationship between the lottery result (1 to 20) of the SP ball number and lottery value information associated with each lottery result. It may be. That is, the number of SP balls may be lottery regardless of the result of the lottery group.

[WBB中ART抽籤テーブル]
次に、図241を参照して、WBB中のART抽籤で用いられるWBB中ART抽籤テーブルについて説明する。図241は、WBB中ART抽籤テーブルの構成図である。図241に示すように、WBB中ART抽籤テーブルは、抽籤グループと、ARTの抽籤結果(非当籤、ART当籤、ART当籤+疑似BB)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。
[ART lottery table in WBB]
Next, with reference to FIG. 241, the ART lottery table in WBB used in the ART lottery in WBB will be described. FIG. 241 is a configuration diagram of an ART lottery table during WBB. As shown in FIG. 241, the WBB ART lottery table includes lottery groups, ART lottery results (non-winning, ART winning, ART winning + pseudo BB), and lottery value information associated with each lottery result. Specify the correspondence of.

WBB中ART抽籤は、WBB中の遊技毎に行われる。WBB中ART抽籤の抽籤結果が非当籤であった場合は、ARTの非当籤が決定する。WBB中ART抽籤の抽籤結果がART当籤であった場合は、WBB終了後にART準備中経て、通常ARTが開始される。また、WBB中ART抽籤の抽籤結果がART当籤+疑似BBであった場合は、WBB終了後にART準備中経て、通常ARTが開始され、通常ARTが終了する前に疑似BBが開始される。   ART lottery during WBB is performed for each game during WBB. If the lottery result of the ART lottery during the WBB is non-winning, the ART non-winning is determined. If the lottery result of ART lottery during WBB is ART winning, normal ART is started after the preparation of ART after WBB ends. Further, when the lottery result of ART lottery during WBB is ART winning + pseudo BB, normal ART is started after the preparation of ART after WBB is finished, and pseudo BB is started before normal ART is finished.

[WBB後モード移行抽籤テーブル]
次に、図242を参照して、WBB後モード移行抽籤で用いられるWBB後モード移行抽籤テーブルについて説明する。図242は、内部モードが通常である場合に参照されるWBB後モード移行抽籤テーブルの構成図である。図242に示すように、WBB後モード移行抽籤テーブルは、抽籤グループと、移行先内部モードの抽籤結果(低確、通常、高確)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。
[Post-WBB mode transition lottery table]
Next, a post-WBB mode transition lottery table used in the post-WBB mode transition lottery will be described with reference to FIG. FIG. 242 is a configuration diagram of a post-WBB mode transition lottery table that is referred to when the internal mode is normal. As shown in FIG. 242, the post-WBB mode transition lottery table includes a lottery group, lottery results (low accuracy, normal accuracy, high accuracy) in the transfer destination internal mode, and lottery value information associated with each lottery result. Specify the correspondence of.

WBB後モード移行抽籤は、WBB当籤時に行われる。WBB後モード移行抽籤の抽籤結果は、WBB終了後に反映される。例えば、WBB中にARTの当籤が決定した場合は、WBB終了後にART準備中に移行し、そのときの内部モードは、WBB後モード移行抽籤の抽籤結果が反映される。また、WBB中にARTの当籤が決定しなかった場合は、WBB終了後に一般遊技状態(通常遊技状態又はCZ)に移行し、そのときの内部モードは、WBB後モード移行抽籤の抽籤結果が反映される。   The post-WBB mode transition lottery is performed when the WBB is won. The lottery result of the post-WBB mode transition lottery is reflected after the end of the WBB. For example, when the ART winning is determined during the WBB, the process shifts to the ART preparation after the WBB ends, and the internal mode at that time reflects the lottery result of the post-WBB mode transfer lottery. Also, if the winning of ART is not determined during the WBB, after the end of the WBB, it shifts to the general gaming state (normal gaming state or CZ), and the internal mode at that time reflects the lottery result of the mode shifting lottery after the WBB Is done.

なお、第2の実施形態に係るパチスロでは、この他に、内部モードが低確率(低確)である場合に参照されるWBB後モード移行抽籤テーブルと、内部モードが高確率(高確)である場合に参照されるWBB後モード移行抽籤テーブルが設けられている(不図示)。   In addition, in the pachislot machine according to the second embodiment, a post-WBB mode transition lottery table that is referred to when the internal mode has a low probability (low accuracy) and the internal mode has a high probability (high accuracy). A post-WBB mode transition lottery table that is referred to in some cases is provided (not shown).

また、本発明に係るWBB後モード移行抽籤テーブルとしては、移行先内部モードの抽籤結果(低確、通常、高確)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定するものであってもよい。すなわち、抽籤グループの結果に関わらず、WBB後の移行先内部モードを抽籤するようにしてもよい。   In addition, the post-WBB mode transition lottery table according to the present invention has a correspondence relationship between the lottery result (low accuracy, normal, high accuracy) of the transition destination internal mode and lottery value information associated with each lottery result. It may be specified. That is, regardless of the result of the lottery group, the transfer destination internal mode after WBB may be lottery.

[ARTテーブル抽籤テーブル]
次に、図243を参照して、ARTテーブル抽籤で用いられるARTテーブル抽籤テーブルについて説明する。図243は、ART当籤時のARTテーブル抽籤で参照されるARTテーブル抽籤テーブルの構成図である。図243に示すように、ARTテーブル抽籤テーブルは、抽籤グループと、ARTテーブルの抽籤結果(テーブルA〜D)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。
[ART table lottery table]
Next, an ART table lottery table used in the ART table lottery will be described with reference to FIG. FIG. 243 is a configuration diagram of an ART table lottery table referred to in the ART table lottery at the time of ART winning. As shown in FIG. 243, the ART table lottery table defines a correspondence relationship between lottery groups, lottery results (tables A to D) of the ART table, and lottery value information associated with each lottery result.

ARTテーブル抽籤は、通常ARTの開示時に行われる。このARTテーブルの種別に基づいて後述のARTランクが決定される。ARTランクは、ARTの継続率を異ならせるものであり、ARTランクが高くなるほど、ART中の各種抽籤が有利な状態になる。なお、第2の実施形態に係るパチスロでは、この他に、復帰抽籤に当籤して復帰した通常ARTの開示時に参照されるARTテーブル抽籤テーブルが設けられている(不図示)。   ART table lottery is normally performed when an ART is disclosed. The ART rank described later is determined based on the type of this ART table. The ART rank varies the continuation rate of ART, and the higher the ART rank, the more advantageous the various lotteries in ART. In addition, the pachislot machine according to the second embodiment is provided with an ART table lottery table (not shown) that is referred to when a normal ART that has been won by returning to the lottery is disclosed.

また、本発明に係るARTテーブル抽籤テーブルとしては、ARTテーブルの抽籤結果(テーブルA〜D)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定するものであってもよい。すなわち、抽籤グループの結果に関わらず、ARTテーブルの種別を抽籤するようにしてもよい。   Further, the ART table lottery table according to the present invention may prescribe a correspondence relationship between the lottery results (tables A to D) of the ART table and lottery value information associated with each lottery result. Good. That is, regardless of the result of the lottery group, the type of the ART table may be lottery.

[初期SSポイント抽籤テーブル]
次に、図244を参照して、初期SSポイント抽籤で用いられる初期SSポイント抽籤テーブルについて説明する。図244は、ART当籤時の初期SSポイント抽籤で参照される初期SSポイント抽籤テーブルの構成図である。図244に示すように、初期SSポイント抽籤テーブルは、抽籤グループと、初期SSポイントの抽籤結果(0〜70)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。
[Initial SS point lottery table]
Next, an initial SS point lottery table used in the initial SS point lottery will be described with reference to FIG. FIG. 244 is a configuration diagram of an initial SS point lottery table referred to in the initial SS point lottery at the time of ART winning. As shown in FIG. 244, the initial SS point lottery table defines the correspondence between lottery groups, lottery results (0 to 70) of initial SS points, and lottery value information associated with each lottery result. .

初期SSポイント抽籤は、一般遊技状態(通常遊技状態又はCZ)からART遊技状態へ初めて移行した際に行われる。第2の実施形態に係るパチスロでは、ART遊技状態における所定の期間(例えば、通常ART中、ART中前兆)において、遊技毎に付与するSSポイントを決定する抽籤を行う。決定されたSSポイントは、SSポイントカウンタに加算され、SSポイントカウンタの値が100に到達すると、ART遊技状態中のS8を開始することが決定される。   The initial SS point lottery is performed at the first transition from the general gaming state (the normal gaming state or CZ) to the ART gaming state. In the pachislot machine according to the second embodiment, lottery is performed to determine the SS points to be given for each game during a predetermined period in the ART gaming state (for example, during normal ART or a precursor during ART). The determined SS point is added to the SS point counter, and when the value of the SS point counter reaches 100, it is determined to start S8 in the ART gaming state.

SSポイントカウンタの値が100に到達すると、SSポインタカウンタがリセットされる。そして、SSポインタカウンタがリセットされた場合は、初期SSポイント抽籤を行う。したがって、第2の実施形態に係るパチスロでは、SSポインタカウンタがリセットされた場合に参照される初期SSポイント抽籤テーブルが設けられている(不図示)。   When the value of the SS point counter reaches 100, the SS pointer counter is reset. When the SS pointer counter is reset, an initial SS point lottery is performed. Therefore, in the pachislot machine according to the second embodiment, an initial SS point lottery table that is referred to when the SS pointer counter is reset is provided (not shown).

また、本発明に係る初期SSポイント抽籤テーブルとしては、初期SSポイントの抽籤結果(0〜70)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定するものであってもよい。すなわち、抽籤グループの結果に関わらず、初期SSポイントを抽籤するようにしてもよい。   In addition, the initial SS point lottery table according to the present invention defines a correspondence relationship between the lottery result (0 to 70) of the initial SS point and lottery value information associated with each lottery result. Also good. That is, the initial SS point may be lottery regardless of the result of the lottery group.

[ARTランク移行抽籤テーブル]
次に、図245を参照して、ARTランク移行抽籤で用いられるARTランク移行抽籤テーブルについて説明する。図245は、ARTテーブル種別がテーブルAである場合に参照されるARTランク移行抽籤テーブルの構成図である。図245に示すように、ARTランク移行抽籤テーブルは、抽籤グループと、ARTランクの抽籤結果(低、中、高)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。
[ART rank transition lottery table]
Next, an ART rank transition lottery table used in the ART rank transition lottery will be described with reference to FIG. FIG. 245 is a configuration diagram of an ART rank transition lottery table that is referred to when the ART table type is table A. As shown in FIG. 245, the ART rank transition lottery table defines the correspondence between lottery groups, ART rank lottery results (low, medium, high) and lottery value information associated with each lottery result. To do.

ARTランク移行抽籤は、通常ART開始時に行われる。第2の実施形態に係るパチスロでは、ATランクの種別として「ARTランク低」、「ARTランク中」、及び「ARTランク高」を設けている。「ARTランク中」は、「ARTランク低」よりもART中の各種抽籤が有利な状態になる。また、「ARTランク高」は、「ARTランク中」よりもART中の各種抽籤が有利になる。   ART rank transition lottery is normally performed at the start of ART. In the pachislot machine according to the second embodiment, “ART rank low”, “ART rank medium”, and “ART rank high” are provided as AT rank types. In “ART rank”, various lotteries during ART are more advantageous than “ART rank low”. In addition, the “ART rank high” is more advantageous for various lotteries during the ART than for the “ART rank”.

なお、第2の実施形態に係るパチスロでは、この他に、ARTテーブル種別がテーブルBである場合に参照されるARTランク移行抽籤テーブルと、ARTテーブル種別がテーブルCである場合に参照されるARTランク移行抽籤テーブルと、ARTテーブル種別がテーブルDである場合に参照されるARTランク移行抽籤テーブルが設けられている(不図示)。   In addition to this, in the pachislot machine according to the second embodiment, an ART rank transition lottery table that is referred to when the ART table type is Table B, and an ART that is referred to when the ART table type is Table C. A rank transition lottery table and an ART rank transition lottery table to be referred to when the ART table type is table D (not shown) are provided.

また、本発明に係るARTランク移行抽籤テーブルとしては、ARTランクの抽籤結果(低、中、高)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定するものであってもよい。すなわち、抽籤グループの結果に関わらず、ARTランクの種別を抽籤するようにしてもよい。   Further, the ART rank transition lottery table according to the present invention prescribes the correspondence between the ART rank lottery results (low, medium, high) and lottery value information associated with each lottery result. May be. That is, regardless of the result of the lottery group, the ART rank type may be lottery.

[ART状態移行抽籤テーブル]
次に、図246を参照して、ART状態移行抽籤で用いられるART状態移行抽籤テーブルについて説明する。図246は、「ARTランク低」であり「ART状態低確A」である場合に参照されるART状態移行抽籤テーブルの構成図である。図246に示すように、ART状態移行抽籤テーブルは、抽籤グループと、ART状態の抽籤結果(低確A、低確B、高確)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。
[ART status lottery table]
Next, with reference to FIG. 246, an ART state transition lottery table used in the ART state transition lottery will be described. FIG. 246 is a configuration diagram of an ART state transition lottery table that is referred to when “ART rank is low” and “ART state low probability A”. As shown in FIG. 246, the ART state transition lottery table includes lottery groups, lottery results in ART state (low accuracy A, low accuracy B, high accuracy), and lottery value information associated with each lottery result. Specify the correspondence of.

ART状態移行抽籤は、一般遊技状態(通常遊技状態又はCZ)からART遊技状態の通常ARTへ初めて移行したときと、通常ARTにおいて、ハズレリプレイカウンタの値が「7」であるときに行われる。ハズレリプレイカウンタは、通常ARTの各遊技における抽籤グループの種別が「はずれ」又は「リプレイ」である場合に1加算される。そして、ハズレリプレイカウンタの値が「7」になり、ART状態移行抽籤が行われると、リセットされる。   The ART state transition lottery is performed when the normal game state (normal game state or CZ) is first shifted to the ART game state normal ART and when the value of the loss replay counter is “7” in the normal ART. The lose play counter is incremented by 1 when the type of the lottery group in each game of normal ART is “out” or “replay”. Then, when the value of the lose replay counter becomes “7” and the ART state transition lottery is performed, the counter is reset.

第2の実施形態に係るパチスロでは、ART状態の種別として、「低確(低確率)A」、「低確(低確率)B」、及び「高確(高確率)」を設けている。ART状態が「低確(低確率)A」である場合と「低確(低確率)B」である場合は、同じ抽籤値に設定されたART中モード抽籤テーブルが用いられる。また、ART状態が「高確(高確率)」である場合は、「低確(低確率)A」又は「低確(低確率)B」である場合よりも後述のART中モード抽籤が有利になる。   In the pachislot machine according to the second embodiment, “low accuracy (low probability) A”, “low accuracy (low probability) B”, and “high accuracy (high probability)” are provided as the types of ART states. When the ART state is “low probability (low probability) A” and “low probability (low probability) B”, the during-ART mode lottery table set to the same lottery value is used. In addition, when the ART state is “highly accurate (high probability)”, the mode lottery described later is more advantageous than the case of “low probability (low probability) A” or “low probability (low probability) B”. become.

なお、第2の実施形態に係るパチスロでは、この他に、「ARTランク低」であり「ART状態低確B」である場合に参照されるART状態移行抽籤テーブルと、「ARTランク低」であり「ART状態高確」である場合に参照されるART状態移行抽籤テーブルが設けられている。また、「ARTランク中」であり「ART状態低確A」である場合に参照されるART状態移行抽籤テーブルと、「ARTランク中」であり「ART状態低確B」である場合に参照されるART状態移行抽籤テーブルと、「ARTランク中」であり「ART状態高確」である場合に参照されるART状態移行抽籤テーブルが設けられている。さらに、「ARTランク高」であり「ART状態低確A」である場合に参照されるART状態移行抽籤テーブルと、「ARTランク高」であり「ART状態低確B」である場合に参照されるART状態移行抽籤テーブルと、「ARTランク高」であり「ART状態高確」である場合に参照されるART状態移行抽籤テーブルが設けられている。   In addition, in the pachislot machine according to the second embodiment, an ART state transition lottery table that is referred to when “ART rank is low” and “ART state low probability B”, and “ART rank low” There is provided an ART state transition lottery table which is referred to when there is “ART state high accuracy”. Also, the ART state transition lottery table that is referred to when “ART rank is in” and “ART state low probability A”, and “ART state low” and “ART state low probability B” are referred to. ART state transition lottery tables and ART state transition lottery tables that are referred to when “ART rank is in progress” and “ART state high probability” are provided. Furthermore, the ART state transition lottery table that is referred to when “ART rank is high” and “ART state low probability A” and the case that “ART rank is high” and “ART state low probability B” are referred to. ART state transition lottery tables and ART state transition lottery tables that are referred to when “ART rank high” and “ART state high probability” are provided.

また、本発明に係るART状態移行抽籤テーブルとしては、ART状態の抽籤結果(低確A、低確B、高確)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定するものであってもよい。すなわち、抽籤グループの結果に関わらず、ART状態の種別を抽籤するようにしてもよい。   In addition, as the ART state transition lottery table according to the present invention, the correspondence between the ART state lottery results (low accuracy A, low accuracy B, high accuracy) and lottery value information associated with each lottery result is shown. It may be specified. That is, regardless of the result of the lottery group, the type of the ART state may be lottery.

上述のART状態移行抽籤テーブルを採用した場合は、抽籤グループ(内部当籤役)を参照せずにART状態の種別を決定するため、所謂レア役(出玉の期待度が高い役且つ/又は当籤確率の低い役)に当籤しなくても遊技者にとって有利な状態になることを期待することができる。さらに、ART状態移行抽籤は、はずれやリプレイといった所謂レア役以外の役を計数するはずれリプレイカウンタの値に基づくため、所謂レア役に当籤しなくても抽籤の契機を得ることができる。   When the above-mentioned ART state transition lottery table is adopted, the type of ART state is determined without referring to the lottery group (internal winning combination), so a so-called rare role (a role with a high expectation of playing and / or a winning combination) is determined. The player can be expected to be in an advantageous state without winning the role with a low probability. Furthermore, since the ART state transition lottery is based on the value of a missed replay counter that counts a role other than a so-called rare role such as a miss or a replay, a lottery opportunity can be obtained without winning a so-called rare role.

[ART中モード抽籤テーブル]
次に、図247を参照して、ART中モード抽籤で用いられるART中モード抽籤テーブルについて説明する。図247は、「ART状態低確A,B」である場合に参照されるART中モード抽籤テーブルの構成図である。図247に示すように、ART中モード抽籤テーブルは、抽籤グループと、ART中モードの抽籤結果(非当籤、S8当籤、疑似BB当籤)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。
[ART lottery table during ART]
Next, with reference to FIG. 247, an ART mode lottery table used in the ART mode lottery will be described. FIG. 247 is a configuration diagram of the ART during mode lottery table referred to in the case of “ART state low probability A, B”. As shown in FIG. 247, the ART mode lottery table includes a lottery group, lottery results in the ART mode (non-winning, S8 winning, pseudo BB winning), and lottery value information associated with each lottery result. Specify the correspondence of.

ART中モード抽籤は、通常ARTの遊技毎に行われる。第2の実施形態に係るパチスロでは、ART中モードの抽籤結果として、非当籤、S8当籤、及び疑似BB当籤が設けられている。ART中モード抽籤により、S8当籤又は疑似BB当籤が決定されると、ART中前兆を経てS8又は疑似BBが開始される。なお、第2の実施形態に係るパチスロでは、この他に、「ART状態高確」である場合に参照されるART中モード抽籤テーブルが設けられている。   During the ART mode lottery is normally performed for each ART game. In the pachislot machine according to the second embodiment, non-winning, S8 winning, and pseudo BB winning are provided as lottery results in the ART mode. When the S8 winning or the pseudo BB winning is determined by the ART mode lottery, the S8 or the pseudo BB is started through the ART warning. In addition, in the pachislot machine according to the second embodiment, an ART mode lottery table which is referred to when “ART state high accuracy” is provided.

[ART中前兆ゲーム数抽籤テーブル]
次に、図248を参照して、ART中前兆ゲーム数抽籤で用いられるART中前兆ゲーム数抽籤テーブルについて説明する。図248は、疑似BB当籤時に参照されるART中前兆ゲーム数抽籤テーブルの構成図である。図248に示すように、ART中前兆ゲーム数抽籤テーブルは、抽籤グループと、ART中前兆ゲーム数の抽籤結果(0G〜10G)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。
[ART lottery game number lottery table]
Next, with reference to FIG. 248, an ART early warning game number lottery table used in the ART early warning game number random determination will be described. FIG. 248 is a configuration diagram of an ART early warning game number random determination table which is referred to when the pseudo BB is won. As shown in FIG. 248, the ART predictor game number lottery table is a correspondence between a lottery group, a lottery result (0G to 10G) of the ART predictor game number, and lottery value information associated with each lottery result. Define the relationship.

ART中前兆ゲーム数抽籤は、ART中モード抽籤によってS8当籤又は疑似BB当籤が決定された場合に行われる。ART中前兆ゲーム数は、ART中前兆が行われるゲーム数であり、ART中前兆では、ART中前兆ゲーム数に応じた連続演出が実行され、S8又は疑似BBに当籤したことが報知される。なお、第2の実施形態に係るパチスロでは、この他に、S8当籤時に参照されるART中前兆ゲーム数抽籤テーブルが設けられている。   The ART early warning game number lottery is performed when the S8 win or the pseudo BB win is determined by the ART mode lottery. The number of ART warning signs is the number of games for which a warning sign of ART is performed. In the warning signs of ART, a continuous effect corresponding to the number of warning signs of ART is executed, and it is notified that S8 or pseudo BB has been won. In addition, in the pachislot machine according to the second embodiment, an ART early warning game number lottery table referred to in S8 is also provided.

[BARを狙え演出抽籤テーブル]
次に、図249を参照して、BARを狙え演出抽籤で用いられるBARを狙え演出抽籤テーブルについて説明する。図249は、「ARTランク低」であり「ART状態低確A」である場合に参照されるBARを狙え演出抽籤テーブルの構成図である。図249に示すように、BARを狙え演出抽籤テーブルは、当籤役と、疑似BBの抽籤結果(非当籤/当籤)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。
[Directing lottery table for BAR]
Next, with reference to FIG. 249, the BAR aiming effect lottery table used in the BAR aiming effect lottery will be described. FIG. 249 is a configuration diagram of an effect lottery table aiming at a BAR referred to when “ART rank is low” and “ART state low probability A”. As shown in FIG. 249, the effect lottery table aiming at the BAR defines the correspondence between the winning combination, the pseudo BB lottery result (non-winning / winning), and lottery value information associated with each lottery result. To do.

BARを狙え演出抽籤は、内部当籤役として「F_RT3中リプ3」が決定された場合に行われる。このBARを狙え演出抽籤により疑似BBが当籤すると、疑似BB準備中を経て、疑似BBが開始される。内部当籤役として「F_RT3中リプ3」が決定された場合は、右リール3Rに対して第1停止操作を行い、且つ、所定のタイミングで停止操作を行うことにより、「BAR」−「BAR」−「BAR」の図柄組合せが有効ラインに沿って停止表示される。   The effect lottery aiming at the BAR is performed when “Rip 3 in F_RT3” is determined as the internal winning combination. When the pseudo BB is won by the effect lottery aiming at the BAR, the pseudo BB is started after the pseudo BB is being prepared. When “Rip 3 in F_RT3” is determined as the internal winning combination, the first stop operation is performed on the right reel 3R, and the stop operation is performed at a predetermined timing, so that “BAR” − “BAR” -The symbol combination “BAR” is stopped and displayed along the active line.

第2の実施形態に係るパチスロでは、内部当籤役として「F_RT3中リプ3」が決定され、且つ、疑似BB当籤が決定された場合に、右リール3Rに対して第1停止操作を行うと、「BAR」−「BAR」−「BAR」の図柄組合せが有効ラインに沿って停止表示されることを示唆する演出(BARを狙え演出)が行われる。そして、「BAR」−「BAR」−「BAR」の図柄組合せが有効ラインに沿って停止表示されることで、疑似BBが当籤したことを遊技者に認識させる。   In the pachislot machine according to the second embodiment, when “Rip 3 in F_RT3” is determined as the internal winning combination and the pseudo BB winning is determined, the first stop operation is performed on the right reel 3R. An effect (an effect aiming at BAR) is performed that suggests that the symbol combination of “BAR”-“BAR”-“BAR” is stopped and displayed along the active line. Then, the symbol combination “BAR”-“BAR”-“BAR” is stopped and displayed along the active line, thereby allowing the player to recognize that the pseudo BB has won.

なお、第2の実施形態に係るパチスロでは、内部当籤役として「F_RT3中リプ3」が決定されず、且つ、所定の条件を満たした場合に、右リール3Rに対して第1停止操作を行うと、「BAR」−「BAR」−「BAR」の図柄組合せが有効ラインに沿って停止表示されることを示唆する演出(BARを狙えフェイク演出)が行われる。このBARを狙えフェイク演出が行われた場合は、右リール3Rに対して第1停止操作を行い、且つ、所定のタイミングで停止操作を行っても、「BAR」−「BAR」−「BAR」の図柄組合せが有効ラインに沿って停止表示されない。   In the pachislot machine according to the second embodiment, the first stop operation is performed on the right reel 3 </ b> R when “Rip 3 in F_RT3” is not determined as an internal winning combination and a predetermined condition is satisfied. Then, an effect (a fake effect aiming at BAR) suggesting that the symbol combination of “BAR”-“BAR”-“BAR” is stopped and displayed along the active line is performed. When the fake effect is performed aiming at the BAR, even if the first stop operation is performed on the right reel 3R and the stop operation is performed at a predetermined timing, “BAR” − “BAR” − “BAR” The symbol combination of is not stopped and displayed along the active line.

なお、第2の実施形態に係るパチスロでは、この他に、「ARTランク低」であり「ART状態低確B」である場合に参照されるBARを狙え演出抽籤テーブルと、「ARTランク低」であり「ART状態高確」である場合に参照されるBARを狙え演出抽籤テーブルが設けられている。また、「ARTランク中」であり「ART状態低確A」である場合に参照されるBARを狙え演出抽籤テーブルと、「ARTランク中」であり「ART状態低確B」である場合に参照されるBARを狙え演出抽籤テーブルと、「ARTランク中」であり「ART状態高確」である場合に参照されるBARを狙え演出抽籤テーブルが設けられている。さらに、「ARTランク高」であり「ART状態低確A」である場合に参照されるBARを狙え演出抽籤テーブルと、「ARTランク高」であり「ART状態低確B」である場合に参照されるBARを狙え演出抽籤テーブルと、「ARTランク高」であり「ART状態高確」である場合に参照されるBARを狙え演出抽籤テーブルが設けられている。   In addition, in the pachislot machine according to the second embodiment, an effect lottery table targeting the BAR that is referred to when “ART rank is low” and “ART state low probability B”, and “ART rank low”. And an effect lottery table is provided for the BAR referred to in the case of “high accuracy in the ART state”. In addition, aiming at the BAR that is referred to when “ART rank is in progress” and “ART state low probability A”, and in the case of “ART rank” and “ART state low probability B” The effect lottery table targeting the BAR to be played and the effect lottery table targeting the BAR to be referred to when “ART is in rank” and “ART state high probability” are provided. Furthermore, aiming at the BAR to be referred to when “ART rank is high” and “ART state low probability A”, and referencing when “ART rank high” and “ART state low probability B” The effect lottery table targeting the BAR to be played and the effect lottery table targeting the BAR to be referred to when “ART rank is high” and “ART state high probability” are provided.

「ARTランク高」であり「ART状態高確」である場合は、疑似BBに当籤する確率が最も高く、「ARTランク高」であり「ART状態低確B」である場合は、疑似BBに当籤する確率が2番目に高く、「ARTランク高」であり「ART状態低確A」である場合は、疑似BBに当籤する確率が3番目に高い。「ARTランク中」であり「ART状態高確」である場合は、疑似BBに当籤する確率が2番目に高く、「ARTランク中」であり「ART状態低確B」である場合は、疑似BBに当籤する確率が5番目に高く、「ARTランク中」であり「ART状態低確A」である場合は、疑似BBに当籤する確率が6番目に高い。また、「ARTランク低」であり「ART状態高確」である場合は、疑似BBに当籤する確率が7番目に高く、「ARTランク低」であり「ART状態低確B」である場合は、疑似BBに当籤する確率が8番目に高く、「ARTランク低」であり「ART状態低確A」である場合は、疑似BBに当籤する確率が最も低い。   If it is “ART rank high” and “ART state high probability”, the probability of winning the pseudo BB is the highest, and if “ART rank high” and “ART state low probability B”, the pseudo BB is determined. When the probability of winning is the second highest, “ART rank high” and “ART state low probability A”, the probability of winning the pseudo BB is the third highest. If it is “ART rank” and “ART state high probability”, the probability of winning the pseudo BB is the second highest, and if it is “ART rank” and “ART state low probability B”, it is pseudo. If the probability of winning the BB is the fifth highest, “in the ART rank”, and “ART state low probability A”, the probability of winning the pseudo BB is the sixth highest. In the case of “ART rank low” and “ART state high probability”, the probability of winning the pseudo BB is the seventh highest, and “ART rank low” and “ART state low probability B” In the case where the probability of winning the pseudo BB is the eighth highest, “ART rank low” and “ART state low probability A”, the probability of winning the pseudo BB is the lowest.

[疑似BB振り分け抽籤テーブル]
次に、図250〜図260を参照して、疑似BB振り分け抽籤で用いられる疑似BB振り分け抽籤テーブルについて説明する。図250は、「ART残りゲーム数0〜9」である場合に参照される疑似BB振り分け抽籤テーブルの構成図である。図251は、「ART残りゲーム数10〜19」である場合に参照される疑似BB振り分け抽籤テーブルの構成図である。図252は、「ART残りゲーム数20〜29」である場合に参照される疑似BB振り分け抽籤テーブルの構成図である。図253は、「ART残りゲーム数30〜39」である場合に参照される疑似BB振り分け抽籤テーブルの構成図である。図254は、「ART残りゲーム数40〜49」である場合に参照される疑似BB振り分け抽籤テーブルの構成図である。
[Pseudo BB sorting lottery table]
Next, the pseudo BB sorting lottery table used in the pseudo BB sorting lottery will be described with reference to FIGS. 250 to 260. FIG. 250 is a configuration diagram of a pseudo BB sorting lottery table that is referred to when “the number of remaining ART games is 0 to 9”. FIG. 251 is a configuration diagram of a pseudo BB sorting lottery table that is referred to when the number of remaining ART games is 10 to 19. FIG. 252 is a configuration diagram of a pseudo BB sorting lottery table that is referred to when the number of remaining ART games is 20 to 29. FIG. 253 is a configuration diagram of a pseudo BB sorting lottery table that is referred to when the number of remaining ART games is 30 to 39. FIG. 254 is a configuration diagram of a pseudo BB sorting lottery table that is referred to when the number of remaining ART games is 40 to 49.

図255は、「ART残りゲーム数50〜59」である場合に参照される疑似BB振り分け抽籤テーブルの構成図である。図256は、「ART残りゲーム数60〜69」である場合に参照される疑似BB振り分け抽籤テーブルの構成図である。図257は、「ART残りゲーム数70〜79」である場合に参照される疑似BB振り分け抽籤テーブルの構成図である。図258は、「ART残りゲーム数80〜89」である場合に参照される疑似BB振り分け抽籤テーブルの構成図である。図259は、「ART残りゲーム数90〜99」である場合に参照される疑似BB振り分け抽籤テーブルの構成図である。図260は、「ART残りゲーム数100」である場合に参照される疑似BB振り分け抽籤テーブルの構成図である。   FIG. 255 is a configuration diagram of a pseudo BB sorting lottery table that is referred to when the number of remaining ART games is 50 to 59. FIG. 256 is a configuration diagram of a pseudo BB sorting lottery table that is referred to when the number of remaining ART games is 60 to 69. FIG. 257 is a configuration diagram of a pseudo BB sorting lottery table that is referred to when the number of remaining ART games is 70 to 79. FIG. 258 is a configuration diagram of a pseudo BB sorting lottery table that is referred to when the number of remaining ART games is 80 to 89. FIG. 259 is a configuration diagram of a pseudo BB sorting lottery table that is referred to when the number of remaining ART games is 90 to 99. FIG. 260 is a configuration diagram of a pseudo BB sorting lottery table that is referred to when the “ART remaining game count is 100”.

図250〜図260に示すように、疑似BB振り分け抽籤テーブルは、抽籤グループと、疑似BB種別の抽籤結果(SBB/ABB)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。疑似BB振り分け抽籤は、疑似BBに当籤した場合に行われる。疑似BB振り分け抽籤では、通常ARTの残りゲーム数が多い方が、ABBに当籤する確率が高くなる。   As shown in FIGS. 250 to 260, the pseudo BB sorting lottery table includes a correspondence relationship between lottery groups, lottery results of pseudo BB types (SBB / ABB), and lottery value information associated with each lottery result. Is specified. The pseudo BB sorting lottery is performed when the pseudo BB is won. In the pseudo BB sorting lottery, the probability of winning the ABB increases as the number of remaining games in the normal ART increases.

上述したように、ABBは、SBBよりもSP玉獲得抽籤によってSP玉(復帰抽籤権利)を獲得し易い。そして、SP玉(復帰抽籤権利)の獲得数が多ければ、RZにおける復帰抽籤を行うことができる回数が多くなり、通常ARTに復帰する確率が高くなる。したがって、ABBは、SBBよりも遊技者にとって有利な状態になる。   As described above, it is easier for the ABB to acquire the SP ball (return lottery right) by the SP ball acquisition lottery than the SBB. If the number of SP balls (return lottery rights) acquired is large, the number of times that the return lottery can be performed in the RZ increases, and the probability of returning to normal ART increases. Therefore, ABB is more advantageous for the player than SBB.

第2の実施形態に係るパチスロでは、通常ART中に疑似BBに当籤すると、その疑似BBを終了するため、残りのARTゲーム数を消化することができない。そのため、残りのARTゲーム数が多い状態で疑似BBに当籤すると、遊技者が不快感を抱く虞がある。そこで、第2の実施形態に係るパチスロでは、疑似BB当籤時におけるARTの残りゲーム数が多い方が、遊技者にとって有利な状態になり易くしている。これより、疑似BB当籤時における遊技者の不快感を抑制することができ、遊技の興趣を高めることができる。   In the pachislot machine according to the second embodiment, if a pseudo BB is won during normal ART, the pseudo BB is terminated, and the remaining number of ART games cannot be digested. Therefore, if the pseudo BB is won in a state where the number of remaining ART games is large, the player may feel uncomfortable. Therefore, in the pachislot machine according to the second embodiment, it is easy for the player to be more advantageous when the remaining number of games in the ART at the time of the pseudo BB win is larger. Thereby, the discomfort of the player at the time of pseudo BB winning can be suppressed, and the interest of the game can be enhanced.

また、本発明に係る疑似BB振り分け抽籤テーブルとしては、疑似BB種別の抽籤結果(SBB/ABB)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定するものであってもよい。すなわち、抽籤グループの結果に関わらず、疑似BB種別を抽籤するようにしてもよい。   Further, the pseudo BB sorting lottery table according to the present invention prescribes the correspondence relationship between the pseudo BB type lottery results (SBB / ABB) and lottery value information associated with each lottery result. Also good. That is, the pseudo BB type may be lottery regardless of the result of the lottery group.

[疑似BB振り分け優遇抽籤テーブル]
次に、図261及び図262を参照して、疑似BB振り分け抽籤で用いられる疑似BB振り分け優遇抽籤テーブルについて説明する。図261は、「ART残りゲーム数0〜9」である場合に参照される疑似BB振り分け優遇抽籤テーブルの構成図である。図262は、「ART残りゲーム数10〜19」である場合に参照される疑似BB振り分け優遇抽籤テーブルの構成図である。
[Pseudo BB sorting preferential lottery table]
Next, with reference to FIG. 261 and FIG. 262, the pseudo BB sorting preferential lottery table used in the pseudo BB sorting lottery will be described. FIG. 261 is a configuration diagram of a pseudo BB sorting preferential lottery table that is referred to when the number of remaining ART games is 0 to 9. FIG. 262 is a configuration diagram of a pseudo BB sorting preferential lottery table that is referred to when the number of remaining ART games is 10 to 19.

図261及び図262に示すように、疑似BB振り分け優遇抽籤テーブルは、抽籤グループと、疑似BB種別の抽籤結果(SBB/ABB)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。   As shown in FIG. 261 and FIG. 262, the pseudo BB sorting preferential lottery table is a correspondence between lottery groups, pseudo BB type lottery results (SBB / ABB), and lottery value information associated with each lottery result. Define the relationship.

第2の実施形態に係るパチスロでは、実行されたSBBの回数が3、5、7回である場合に、疑似BB振り分け優遇抽籤テーブルを用いて疑似BB振り分け抽籤を行う。なお、実行されたSBBの回数は、SBB回数カウンタによって計数されている。疑似BB振り分け優遇抽籤テーブルは、疑似BB振り分け抽籤テーブルよりもABBに当籤する確率が高くなるように抽籤値が設定されている。   In the pachislot machine according to the second embodiment, when the number of executed SBBs is 3, 5, or 7, the pseudo BB sorting lottery is performed using the pseudo BB sorting preferential lottery table. The number of executed SBBs is counted by the SBB number counter. In the pseudo BB sorting preferential lottery table, lottery values are set so that the probability of winning the ABB is higher than that in the pseudo BB sorting lottery table.

図261に示すように、「ART残りゲーム数0〜9」である場合に参照される疑似BB振り分け優遇抽籤テーブルを参照し、抽籤グループがリプレイである場合は、10/256の確率でABBに当籤する。一方、図250に示すように、「ART残りゲーム数0〜9」である場合に参照される疑似BB振り分け抽籤テーブルを参照し、抽籤グループがリプレイである場合は、4/256の確率でABBに当籤する。   As shown in FIG. 261, referring to the pseudo BB sorting preferential lottery table that is referred to when the number of remaining ART games is 0 to 9, when the lottery group is replay, the probability is 10/256. I will win. On the other hand, as shown in FIG. 250, referring to the pseudo BB sorting lottery table that is referred to when the number of remaining ART games is 0 to 9, when the lottery group is replay, the probability of 4/256 is ABB. To win.

また、疑似BB振り分け優遇抽籤テーブルを参照した疑似BB振り分け抽籤においても、疑似BB振り分け抽籤テーブルを参照した疑似BB振り分け抽籤と同様に、ARTの残りゲーム数が多い方が、ABBに当籤する確率が高くなる(図261及び263参照)。すなわち、疑似BB振り分け優遇抽籤テーブルを参照した疑似BB振り分け抽籤においても、疑似BB当籤時におけるARTの残りゲーム数が多い方が、遊技者にとって有利な状態になり易い。   Also, in the pseudo BB sorting lottery that refers to the pseudo BB sorting preferential lottery table, similarly to the pseudo BB sorting lottery that refers to the pseudo BB sorting lottery table, the probability that the number of remaining games of the ART is large will win the ABB. It becomes higher (see FIGS. 261 and 263). That is, even in the pseudo BB sorting lottery that refers to the pseudo BB sorting preferential lottery table, it is easy for the player to have a larger number of remaining ART games when the pseudo BB is won.

なお、第2の実施形態に係る疑似BB振り分け優遇抽籤テーブルは、「ART残りゲーム数20〜29」である場合、「ART残りゲーム数30〜39」である場合、「ART残りゲーム数40〜49」である場合、「ART残りゲーム数50〜59」である場合、「ART残りゲーム数60〜69」である場合、「ART残りゲーム数70〜79」である場合、「ART残りゲーム数80〜89」である場合、「ART残りゲーム数90〜99」である場合、「ART残りゲーム数100」である場合のそれぞれに対応するものが設けられている。   Note that the pseudo BB sorting preferential lottery table according to the second embodiment is “ART remaining game number 20-29”, “ART remaining game number 30-39”, “ART remaining game number 40- 49, “ART remaining game number 50-59”, “ART remaining game number 60-69”, “ART remaining game number 70-79”, “ART remaining game number” 80 to 89 ”,“ ART remaining game number 90 to 99 ”, and“ ART remaining game number 100 ”, respectively.

また、本発明に係る疑似BB振り分け優遇抽籤テーブルとしては、疑似BB種別の抽籤結果(SBB/ABB)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定するものであってもよい。すなわち、抽籤グループの結果に関わらず、疑似BB種別を抽籤するようにしてもよい。   In addition, the pseudo BB sorting preferential lottery table according to the present invention prescribes the correspondence between the pseudo BB type lottery result (SBB / ABB) and lottery value information associated with each lottery result. May be. That is, the pseudo BB type may be lottery regardless of the result of the lottery group.

[SSポイント抽籤テーブル]
次に、図263を参照して、SSポイント抽籤で用いられるSSポイント抽籤テーブルについて説明する。図263は、「ART状態低確A,B」である場合に参照されるSSポイント抽籤テーブルの構成図である。図263に示すように、SSポイント抽籤テーブルは、抽籤グループと、SSポイントの抽籤結果(0〜30)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。
[SS point lottery table]
Next, with reference to FIG. 263, the SS point lottery table used in the SS point lottery will be described. FIG. 263 is a configuration diagram of an SS point lottery table referred to in the case of “ART state low probability A, B”. As illustrated in FIG. 263, the SS point lottery table defines a correspondence relationship between lottery groups, SS point lottery results (0 to 30), and lottery value information associated with each lottery result.

SSポイント抽籤は、ART遊技状態における所定の期間(例えば、通常ART中、ART中前兆)の遊技毎に行われる。SSポイント抽籤によって決定されたSSポイントは、SSポイントカウンタに加算され、SSポイントカウンタの値が100に到達すると、ART遊技状態中のS8を開始することが決定される。なお、第2の実施形態に係るパチスロでは、この他に、「ART状態高確」である場合に参照されるSSポイント抽籤テーブルが設けられている。   The SS point lottery is performed for each game in a predetermined period in the ART game state (for example, during normal ART or a precursor during ART). The SS points determined by the SS point lottery are added to the SS point counter, and when the value of the SS point counter reaches 100, it is determined to start S8 in the ART gaming state. In addition, in the pachislot machine according to the second embodiment, an SS point lottery table that is referred to when “ART state is highly accurate” is provided.

[S8種別抽籤テーブル]
次に、図264を参照して、S8種別抽籤で用いられるS8種別抽籤テーブルについて説明する。図264は、SSポイント抽籤テーブルの構成図である。図264に示すように、S8種別抽籤テーブルは、抽籤グループと、S8の種別の抽籤結果(通常S8、高確S8、確定S8)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定する。
[S8 type lottery table]
Next, the S8 type lottery table used in the S8 type lottery will be described with reference to FIG. FIG. 264 is a configuration diagram of the SS point lottery table. As shown in FIG. 264, the S8 type lottery table includes a lottery group, lottery results of the type of S8 (normal S8, high accuracy S8, finalized S8), and lottery value information associated with each lottery result. Define the correspondence.

S8種別抽籤は、ART遊技状態中のS8移行時に行われる。S8種別抽籤によって決定されたS8の種別に基づいて、S8中の疑似BB抽籤が行われる。すなわち、S8の種別に応じて、S8中に用いる疑似BB抽籤テーブルが決定される。例えば、「確定S8」に当籤した場合は、S8中に疑似BBに必ず当籤する。   The S8 type lottery is performed at the time of S8 transition in the ART gaming state. Based on the type of S8 determined by the S8 type lottery, the pseudo BB lottery in S8 is performed. That is, the pseudo BB lottery table used during S8 is determined according to the type of S8. For example, when “Fixed S8” is won, the pseudo BB is always won during S8.

また、本発明に係るS8種別抽籤テーブルとしては、S8の種別の抽籤結果(通常S8、高確S8、確定S8)と、各抽籤結果に対応付けられた抽籤値の情報との対応関係を規定するものであってもよい。すなわち、抽籤グループの結果に関わらず、S8の種別を抽籤するようにしてもよい。   In addition, as the S8 type lottery table according to the present invention, the correspondence between the lottery result of the type of S8 (normal S8, high probability S8, finalized S8) and lottery value information associated with each lottery result is defined. You may do. In other words, regardless of the result of the lottery group, the type of S8 may be lottery.

[S8中疑似BB抽籤テーブル]
次に、図265及び図266を参照して、S8中の疑似BB抽籤で用いられるS8中疑似BB抽籤テーブルについて説明する。図265は、S8の種別が「通常S8」である場合に参照されるS8中疑似BB抽籤テーブルの構成図である。図266は、S8の種別が「高確S8」である場合に参照されるS8中疑似BB抽籤テーブルの構成図である。図265及び図266に示すように、S8中疑似BB抽籤テーブルは、抽籤グループと、疑似BBの当籤/非当籤(抽籤結果)と、抽選結果に対応付けられた抽籤値の情報との対応関係を規定する。
[Pseudo BB lottery table during S8]
Next, with reference to FIG. 265 and FIG. 266, the S8 pseudo BB lottery table used in the pseudo BB lottery during S8 will be described. FIG. 265 is a configuration diagram of the pseudo BB lottery table during S8 that is referred to when the type of S8 is “normal S8”. FIG. 266 is a configuration diagram of the mid-S8 pseudo BB lottery table which is referred to when the type of S8 is “highly accurate S8”. As shown in FIG. 265 and FIG. 266, the pseudo BB lottery table in S8 shows the correspondence between lottery groups, pseudo BB winning / non-winning (lottery results), and lottery value information associated with the lottery results. Is specified.

S8中疑似BB抽籤は、S8中の遊技毎に行われる。「高確S8」である場合に参照されるS8中疑似BB抽籤テーブル(図276参照)を用いた疑似BB抽籤は、「通常S8」である場合に参照されるS8中疑似BB抽籤テーブル(図275参照)を用いた疑似BB抽籤よりも疑似BBに当籤する確率が高い。上述したように、ART遊技状態中にS8に移行した場合は、S8種別抽籤によってS8の種別が決定される。一方、一般遊技状態中にS8に移行した場合は、S8種別抽籤を行わずに、S8の種別が「通常S8」となる。   The pseudo BB lottery during S8 is performed for each game during S8. The pseudo BB lottery table used during the S8 pseudo BB lottery table (see FIG. 276) referred to when “highly accurate S8” is used, and the pseudo BB lottery table during S8 referred to when “normal S8” (see FIG. The probability of winning the pseudo BB is higher than the pseudo BB lottery using the 275). As described above, when the process proceeds to S8 during the ART gaming state, the type of S8 is determined by the S8 type lottery. On the other hand, when the process shifts to S8 during the general gaming state, the type of S8 becomes “normal S8” without performing the S8 type lottery.

また、第2の実施形態に係るパチスロでは、この他に、「確定S8」である場合に参照されるS8中疑似BB抽籤テーブが設けられている。「確定S8」である場合に参照されるS8中疑似BB抽籤テーブル(不図示)を用いた疑似BB抽籤では、必ず疑似BBが当籤する。   In addition, in the pachislot machine according to the second embodiment, in addition to this, a pseudo BB lottery table in S8 referred to in the case of “determined S8” is provided. In the pseudo BB lottery using the pseudo BB lottery table (not shown) during S8 referred to in the case of “determined S8”, the pseudo BB is always won.

[VBB中上乗せ発生抽籤テーブル]
次に、図267を参照して、VBB中上乗せ発生抽籤で用いられるVBB中上乗せ発生抽籤テーブルについて説明する。図267は、VBB中上乗せ発生抽籤テーブルの構成図である。図267に示すように、VBB中上乗せ発生抽籤テーブルは、抽籤グループと、上乗せの当籤/非当籤(抽籤結果)と、抽選結果に対応付けられた抽籤値の情報との対応関係を規定する。
[VBB medium addition lottery table]
Next, with reference to FIG. 267, the VBB extra occurrence lottery table used in the VBB extra occurrence lottery will be described. FIG. 267 is a configuration diagram of an extra occurrence lottery table in VBB. As illustrated in FIG. 267, the VBB medium extra lottery table defines the correspondence between the lottery group, the extra win / non-winner (lottery result), and lottery value information associated with the lottery result.

VBB中上乗せ発生抽籤は、VBB(ART遊技状態中に当籤したBB)中の遊技毎に行われる。VBB中上乗せ発生抽籤により上乗せに当籤した場合は、上述したSP玉(復帰抽籤権利)を1つ付与することが決定される。また、上乗せに当籤した場合は、上述したSP玉獲得抽籤を行って、SP玉(復帰抽籤権利)をさらに付与するか否かを決定する。SP玉獲得抽籤の抽籤結果がパターン1〜13のいずれかである場合は、SP玉個数抽籤により、付与するSP玉(復帰抽籤権利)の個数が決定される。   The extra lottery in the VBB is performed for each game in the VBB (BB won in the ART gaming state). In the case where the winning is determined by the extra lottery in the VBB, it is determined to grant one SP ball (return lottery right) described above. Further, when the player wins an extra, the SP ball acquisition lottery described above is performed to determine whether or not to further grant the SP ball (return lottery right). When the lottery result of the SP ball acquisition lottery is one of the patterns 1 to 13, the number of SP balls (return lottery rights) to be given is determined by the SP ball number lottery.

[RZ中復帰抽籤テーブル]
次に、図268を参照して、RZ中復帰抽籤で用いられるRZ中復帰抽籤テーブルについて説明する。図268は、RZ中復帰抽籤テーブルの構成図である。図268に示すように、RZ中復帰抽籤テーブルは、抽籤グループと、復帰の当籤/非当籤(抽籤結果)と、抽選結果に対応付けられた抽籤値の情報との対応関係を規定する。
[RZ return lottery table]
Next, with reference to FIG. 268, the RZ return lottery table used in the RZ return lottery will be described. FIG. 268 is a configuration diagram of the RZ return lottery table. As shown in FIG. 268, the RZ return lottery table defines a correspondence relationship between lottery groups, return winning / non-winning (lottery results), and lottery value information associated with the lottery results.

RZ中復帰抽籤は、RZ中の遊技毎に行われる。上述したように、RZは、SP玉(復帰抽籤権利)を1つ消費することで1回の遊技(ゲーム)が行われ、その遊技毎にRZ中復帰抽籤を行う。RZ中復帰抽籤により復帰に当籤した場合は、残っているSP玉(復帰抽籤権利)は次のRZまで持ち越される。   The RZ return lottery is performed for each game in the RZ. As described above, the RZ consumes one SP ball (return lottery right) to play one game (game), and performs a return lottery during RZ for each game. When the return lottery during RZ wins, the remaining SP ball (return lottery right) is carried over to the next RZ.

[RZ中復帰ゲーム数抽籤テーブル]
次に、図269を参照して、RZ中復帰ゲーム数抽籤で用いられるRZ中復帰ゲーム数抽籤テーブルについて説明する。図269は、RZ中復帰ゲーム数抽籤テーブルの構成図である。図269に示すように、RZ中復帰ゲーム数抽籤テーブルは、抽籤グループと、復帰ゲーム数(30G、50G、70G、疑似BB当籤)と、復帰ゲーム数に対応付けられた抽籤値の情報との対応関係を規定する。
[RZ return game number lottery table]
Next, with reference to FIG. 269, the RZ medium return game number lottery table used in the RZ medium return game number lottery will be described. FIG. 269 is a configuration diagram of a return game number lottery table during RZ. As shown in FIG. 269, the RZ return game number lottery table includes lottery groups, return game numbers (30G, 50G, 70G, pseudo BB winning), and lottery value information associated with the return game number. Define the correspondence.

RZ中復帰ゲーム数抽籤は、RZ中復帰抽籤において復帰に当籤した場合に行われる。第2の実施形態に係るパチスロでは、、復帰ゲーム数の抽籤結果として、「30G」、「50G」、「70G」、「疑似BB当籤」が設けられている。例えば、復帰ゲーム数として「30G」が当籤すると、1セット30ゲーム(G)で終了する通常ARTが開始される。また、復帰ゲーム数として「疑似BB当籤」が当籤すると、疑似BB準備中を経て疑似BB(SBB又はABB)が開始される。そして、疑似BB終了後は、1セット100ゲーム(G)で終了する通常ARTが開始される。   The return game number lottery during RZ is performed when a return is won in the return lottery during RZ. In the pachislot machine according to the second embodiment, “30G”, “50G”, “70G”, and “pseudo BB winning” are provided as lottery results of the number of return games. For example, when “30G” is won as the number of return games, a normal ART that ends in one set of 30 games (G) is started. Further, when “pseudo BB win” is won as the number of return games, a pseudo BB (SBB or ABB) is started after the pseudo BB is being prepared. Then, after the pseudo BB ends, a normal ART that ends in one set of 100 games (G) is started.

[RZ中復帰時ロック抽籤テーブル]
次に、図270〜図273を参照して、RZ中復帰時ロック抽籤で用いられるRZ中復帰時ロック抽籤テーブルについて説明する。図270は、復帰ゲーム数が30Gである場合のRZ中復帰時ロック抽籤テーブルの構成図である。図271は、復帰ゲーム数が50Gである場合のRZ中復帰時ロック抽籤テーブルの構成図である。図272は、復帰ゲーム数が70Gである場合のRZ中復帰時ロック抽籤テーブルの構成図である。図273は、復帰ゲーム数が疑似BB当籤である場合のRZ中復帰時ロック抽籤テーブルの構成図である。
[Lock lottery table when returning during RZ]
Next, with reference to FIG. 270 to FIG. 273, the RZ return-time lock lottery table used in the RZ return-time lock lottery will be described. FIG. 270 is a configuration diagram of the return lock lottery table during RZ when the number of return games is 30G. FIG. 271 is a configuration diagram of the return lock lottery table during RZ when the number of return games is 50G. FIG. 272 is a configuration diagram of the return lock lottery table during RZ when the number of return games is 70G. FIG. 273 is a configuration diagram of the return-time lock lottery table during RZ when the number of returned games is a pseudo-BB win.

図270〜図273に示すように、RZ中復帰時ロック抽籤テーブルは、抽籤グループと、復帰時ロック種別(ロックA〜D)と、復帰時ロック種別に対応付けられた抽籤値の情報との対応関係を規定する。図270に示すように、復帰ゲーム数が30Gである場合は、復帰時ロック種別としてロックAとロックBのいずれかに当籤する確率が高い。また、図271に示すように、復帰ゲーム数が50Gである場合は、復帰時ロック種別としてロックBとロックCのいずれかに当籤する確率が高い。   As shown in FIGS. 270 to 273, the RZ return lock lottery table includes lottery groups, return lock types (locks A to D), and lottery value information associated with the return lock type. Define the correspondence. As shown in FIG. 270, when the number of return games is 30G, the probability of winning either lock A or lock B as the return lock type is high. Also, as shown in FIG. 271, when the number of return games is 50G, there is a high probability of winning either lock B or lock C as the return lock type.

また、図272に示すように、復帰ゲーム数が70Gである場合は、復帰時ロック種別としてロックCに当籤する確率が高い。また、図273に示すように、復帰ゲーム数が疑似BB当籤である場合は、復帰時ロック種別としてロックDに当籤する確率が高い。ロックA〜Dは、それぞれ遊技ロックを実行する時間(ロックが行われている期間)が異なる。そして、復帰時ロック種別(ロックを実行する時間)に応じて表示装置11等を用いた演出の種別が決定され、その演出で復帰ゲーム数が報知される。これにより、同じ種別の演出が行われても、報知される復帰ゲーム数が異なる場合があり、遊技の興趣を高めることができる。   As shown in FIG. 272, when the number of return games is 70G, the probability of winning lock C as the return lock type is high. As shown in FIG. 273, when the number of return games is a pseudo-BB win, the probability of winning the lock D as the return lock type is high. Each of the locks A to D has a different game lock time (period during which the lock is performed). Then, the type of effect using the display device 11 or the like is determined according to the lock type at the time of return (time for executing the lock), and the number of return games is notified by the effect. Thereby, even if the same type of effect is performed, the number of return games to be notified may be different, and the interest of the game can be enhanced.

また、本発明に係るRZ中復帰ゲーム数抽籤テーブルとしては、復帰時ロック種別(ロックA〜D)と、復帰時ロック種別に対応付けられた抽籤値の情報との対応関係を規定するものであってもよい。すなわち、抽籤グループの結果に関わらず、復帰時ロック種別を抽籤するようにしてもよい。   Further, the return game number lottery table during RZ according to the present invention defines the correspondence between the return lock type (locks A to D) and the lottery value information associated with the return lock type. There may be. That is, regardless of the result of the lottery group, the return lock type may be lottery.

[設定変更時内部モード抽籤テーブル]
次に、図274を参照して、設定変更時の内部モード抽籤で用いられる設定変更時内部モード抽籤テーブルについて説明する。図274は、設定変更時内部モード抽籤テーブルの構成図である。図274に示すように、設定変更時内部モード抽籤テーブルは、抽籤グループと、内部モード種別(低確、通常、高確)と、内部モード種別に対応付けられた抽籤値の情報との対応関係を規定する。
[Internal mode lottery table when changing settings]
Next, a setting change internal mode lottery table used in the internal mode lottery at the time of setting change will be described with reference to FIG. FIG. 274 is a configuration diagram of the internal mode lottery table at the time of setting change. As shown in FIG. 274, the internal mode lottery table at the time of setting change is a correspondence relationship between lottery groups, internal mode types (low probability, normal, high accuracy), and lottery value information associated with the internal mode types. Is specified.

設定変更時の内部モード抽籤は、設定値を変更した場合に行われる。なお、設定変更時内部モード抽籤テーブルは、内部モード種別(低確、通常、高確)と、内部モード種別に対応付けられた抽籤値の情報との対応関係を規定するものであってもよい。すなわち、設定変更時内部モード抽籤は、抽籤グループに関わらず、内部モード種別を抽籤するものであってよい。また、第2の実施形態に係るパチスロでは、各設定値において参照される設定変更時内部モード抽籤テーブルをそれぞれ設けてもよい。   The internal mode lottery at the time of setting change is performed when the set value is changed. The internal mode lottery table at the time of setting change may define a correspondence relationship between the internal mode type (low accuracy, normal, high accuracy) and lottery value information associated with the internal mode type. . That is, the internal mode lottery at the time of setting change may lottery the internal mode type regardless of the lottery group. Moreover, in the pachislot machine according to the second embodiment, a setting change internal mode lottery table referred to in each setting value may be provided.

また、本発明に係る設定変更時内部モード抽籤テーブルとしては、内部モード種別(低確、通常、高確)と、内部モード種別に対応付けられた抽籤値の情報との対応関係を規定するものであってもよい。すなわち、抽籤グループの結果に関わらず、内部モード種別を抽籤するようにしてもよい。   The internal mode lottery table at the time of setting change according to the present invention specifies the correspondence between the internal mode type (low accuracy, normal, high accuracy) and lottery value information associated with the internal mode type. It may be. That is, regardless of the result of the lottery group, the internal mode type may be lottery.

<ロムカートリッジ基板に記憶されているデータテーブルの構成>
次に、図275〜図205を参照して、ロムカートリッジ基板86(図7参照)に記憶されている各種データテーブルの構成について説明する。
<Configuration of data table stored on ROM cartridge substrate>
Next, the configuration of various data tables stored in the ROM cartridge substrate 86 (see FIG. 7) will be described with reference to FIGS.

[復帰チャレンジ演出カテゴリ抽籤テーブル]
まず、図275〜図278を参照して、復帰チャレンジ演出カテゴリ抽籤で用いられる復帰チャレンジ演出カテゴリ抽籤テーブルについて説明する。図275は、復帰ゲーム数が30Gである場合の復帰チャレンジ演出カテゴリ抽籤テーブルの構成図である。図276は、復帰ゲーム数が50Gである場合の復帰チャレンジ演出カテゴリ抽籤テーブルの構成図である。図277は、復帰ゲーム数が70Gである場合の復帰チャレンジ演出カテゴリ抽籤テーブルの構成図である。図278は、復帰ゲーム数が疑似BBである場合の復帰チャレンジ演出カテゴリ抽籤テーブルの構成図である。
[Return challenge production category lottery table]
First, with reference to FIGS. 275 to 278, the return challenge effect category lottery table used in the return challenge effect category lottery will be described. FIG. 275 is a configuration diagram of a return challenge effect category lottery table when the number of return games is 30G. FIG. 276 is a configuration diagram of the return challenge effect category lottery table when the number of return games is 50G. FIG. 277 is a configuration diagram of a return challenge effect category lottery table when the number of return games is 70G. FIG. 278 is a configuration diagram of the return challenge effect category lottery table when the number of return games is pseudo BB.

図275〜図278に示すように、復帰チャレンジ演出カテゴリ抽籤テーブルは、復帰時ロックの種別と、復帰チャレンジ演出カテゴリの種別(なし、パフォーマンスチャレンジ、ジャンピングチャレンジ、シューティングチャレンジ)と、復帰チャレンジ演出カテゴリの種別に対応付けられた抽籤値の情報との対応関係を規定する。   As shown in FIGS. 275 to 278, the return challenge effect category lottery table includes the return lock type, return challenge effect category type (none, performance challenge, jumping challenge, shooting challenge), and return challenge effect category. The correspondence relationship with the lottery value information associated with the type is defined.

第2の実施形態に係るパチスロでは、、復帰チャレンジ演出カテゴリの抽籤結果として、「なし」、「パフォーマンスチャレンジ」、「ジャンピングチャレンジ」、「シューティングチャレンジ」が設けられている。例えば、復帰チャレンジ演出カテゴリとして「なし」が当籤すると、次遊技において、表示装置11に復帰ゲーム数を表示する演出が行われる。   In the pachislot machine according to the second embodiment, “None”, “Performance Challenge”, “Jumping Challenge”, and “Shooting Challenge” are provided as lottery results of the return challenge production category. For example, when “none” is won as the return challenge effect category, an effect of displaying the number of return games on the display device 11 is performed in the next game.

また、復帰チャレンジ演出カテゴリとして「パフォーマンスチャレンジ」が当籤すると、次遊技において、パフォーマンスチャレンジ演出が行われる。このパフォーマンスチャレンジ演出では、表示装置11に複数の数字(復帰ゲーム数)が浮遊する映像が表示され、最終的に1つの数字(復帰ゲーム数)のみを表示して復帰ゲーム数を報知する。   When “Performance Challenge” is won as the return challenge production category, a performance challenge production is performed in the next game. In this performance challenge effect, an image in which a plurality of numbers (number of return games) floats is displayed on the display device 11, and finally only one number (number of return games) is displayed to notify the number of return games.

また、復帰チャレンジ演出カテゴリとして「ジャンピングチャレンジ」が当籤すると、次遊技において、ジャンピングチャレンジ演出が行われる。このジャンピングチャレンジ演出では、表示装置11に表示された数字がカウントアップしていき、その後カウントアップが停止して、その数字を復帰ゲーム数として報知する。   Further, when “jumping challenge” is won as the return challenge production category, a jumping challenge production is performed in the next game. In this jumping challenge effect, the number displayed on the display device 11 counts up, and then the count-up stops and the number is notified as the number of return games.

また、復帰チャレンジ演出カテゴリとして「シューティングチャレンジ」が当籤すると、次遊技において、シューティングチャレンジ演出が行われる。このシューティングチャレンジ演出では、表示装置11に複数のシンボルが表示され、その後、複数のシンボルが復帰ゲーム数を表す数字に変化して復帰ゲーム数を報知する。   In addition, when “shooting challenge” is won as the return challenge effect category, a shooting challenge effect is performed in the next game. In this shooting challenge effect, a plurality of symbols are displayed on the display device 11, and then the plurality of symbols change to numbers representing the number of return games to notify the number of return games.

図275に示すように、復帰ゲーム数が30Gであり、復帰時ロックの種別がロックAである場合は、復帰チャレンジ演出カテゴリとして「パフォーマンスチャレンジ」又は「ジャンピングチャレンジ」のいずれかが当籤する。また、図276に示すように、復帰ゲーム数が50Gであり、復帰時ロックの種別がロックAである場合は、復帰チャレンジ演出カテゴリとして「パフォーマンスチャレンジ」が当籤する。また、図277に示すように、復帰ゲーム数が70Gであり、復帰時ロックの種別がロックAである場合は、復帰チャレンジ演出カテゴリとして「パフォーマンスチャレンジ」が当籤する。また、図278に示すように、復帰ゲーム数が疑似BB当籤であり、復帰時ロックの種別がロックAである場合は、復帰チャレンジ演出カテゴリとして「パフォーマンスチャレンジ」が当籤する。   As shown in FIG. 275, when the number of return games is 30G and the type of lock upon return is lock A, either “performance challenge” or “jumping challenge” is won as the return challenge effect category. As shown in FIG. 276, when the number of return games is 50G and the type of lock upon return is lock A, “Performance Challenge” is won as the return challenge production category. As shown in FIG. 277, when the number of return games is 70G and the type of lock at return is lock A, “Performance Challenge” is won as the return challenge effect category. As shown in FIG. 278, when the number of return games is a pseudo-BB win and the return lock type is lock A, “performance challenge” is won as the return challenge effect category.

このように、第2の実施形態に係るパチスロでは、復帰時ロックの種別に基づいて、復帰チャレンジ演出カテゴリを決定する。これにより、復帰ゲーム数が異なる場合であっても、同じカテゴリの復帰チャレンジ演出が行われる。その結果、復帰チャレンジ演出が開始されて、すぐに、復帰ゲーム数を遊技者に認識され難くすることができ、最後まで復帰チャレンジ演出への興味を持続させることができる。   As described above, in the pachislot according to the second embodiment, the return challenge effect category is determined based on the type of lock upon return. Thereby, even if the number of return games is different, return challenge effects of the same category are performed. As a result, the return challenge effect is started, and the number of return games can be made difficult to be recognized by the player immediately, and the interest in the return challenge effect can be maintained until the end.

[パフォーマンスチャレンジ演出内容抽籤テーブル]
次に、図279〜図282を参照して、パフォーマンスチャレンジ演出内容抽籤で用いられるパフォーマンスチャレンジ演出内容抽籤テーブルについて説明する。図279は、復帰ゲーム数が30Gである場合のパフォーマンスチャレンジ演出内容抽籤テーブルの構成図である。図280は、復帰ゲーム数が50Gである場合のパフォーマンスチャレンジ演出内容抽籤テーブルの構成図である。図281は、復帰ゲーム数が70Gである場合のパフォーマンスチャレンジ演出内容抽籤テーブルの構成図である。図282は、復帰ゲーム数が疑似BBである場合のパフォーマンスチャレンジ演出内容抽籤テーブルの構成図である。
[Performance Challenge Production Contents Raffle Table]
Next, with reference to FIGS. 279 to 282, a performance challenge effect content lottery table used in performance challenge effect content lottery will be described. FIG. 279 is a configuration diagram of a performance challenge effect content lottery table when the number of return games is 30G. FIG. 280 is a configuration diagram of a performance challenge effect content lottery table when the number of return games is 50G. FIG. 281 is a configuration diagram of a performance challenge effect content lottery table when the number of return games is 70G. FIG. 282 is a configuration diagram of the performance challenge effect content lottery table when the number of return games is pseudo BB.

図279〜図282に示すように、パフォーマンスチャレンジ演出内容抽籤テーブルは、復帰時ロックの種別と、パフォーマンスチャレンジの演出内容の種別(抽籤結果)と、パフォーマンスチャレンジの演出内容の種別に対応付けられた抽籤値の情報との対応関係を規定する。   As shown in FIGS. 279 to 282, the performance challenge effect content lottery table is associated with the return lock type, performance challenge effect content type (lottery result), and performance challenge effect content type. It defines the correspondence with lottery value information.

図279〜図282に示すように、復帰ゲーム数が30Gであり、復帰時ロックの種別がB〜Dのいずれかである場合は、パフォーマンスチャレンジの演出内容として、「レモノクロ無_E:30告知」が決定される。しかし、復帰チャレンジ演出カテゴリとして「パフォーマンスチャレンジ」が決定される場合は、復帰時ロックの種別がAの場合のみである(図275〜図278参照)。したがって、復帰ゲーム数が30である場合は、実質的に、「レモノクロ無_D:30告知」又は「レEモノクロ_D:30告知」がパフォーマンスチャレンジ演出内容として決定される。   As shown in FIGS. 279 to 282, when the number of return games is 30 G and the type of lock upon return is any of B to D, the performance challenge effect content is “No Remono / _E: 30 Notification”. Is determined. However, “performance challenge” is determined as the return challenge effect category only when the return lock type is A (see FIGS. 275 to 278). Therefore, when the number of return games is 30, “Le monochrome / no D_30 announcement” or “Le E monochrome_D: 30 announcement” is substantially determined as the performance challenge effect content.

[ジャンピングチャレンジ演出内容抽籤テーブル]
次に、図283〜図286を参照して、ジャンピングチャレンジ演出内容抽籤で用いられるジャンピングチャレンジ演出内容抽籤テーブルについて説明する。図283は、復帰ゲーム数が30Gである場合のジャンピングチャレンジ演出内容抽籤テーブルの構成図である。図284は、復帰ゲーム数が50Gである場合のジャンピングチャレンジ演出内容抽籤テーブルの構成図である。図285は、復帰ゲーム数が70Gである場合のジャンピングチャレンジ演出内容抽籤テーブルの構成図である。図286は、復帰ゲーム数が疑似BBである場合のジャンピングチャレンジ演出内容抽籤テーブルの構成図である。
[Jumping challenge production content lottery table]
Next, with reference to FIGS. 283 to 286, a jumping challenge effect content lottery table used in the jumping challenge effect content lottery will be described. FIG. 283 is a configuration diagram of the jumping challenge effect content lottery table when the number of return games is 30G. FIG. 284 is a configuration diagram of the jumping challenge effect content lottery table when the number of return games is 50G. FIG. 285 is a configuration diagram of the jumping challenge effect content lottery table when the number of return games is 70G. FIG. 286 is a configuration diagram of the jumping challenge effect content lottery table when the number of return games is pseudo BB.

図283〜図286に示すように、ジャンピングチャレンジ演出内容抽籤テーブルは、復帰時ロックの種別と、ジャンピングチャレンジの演出内容の種別(抽籤結果)と、ジャンピングチャレンジの演出内容の種別に対応付けられた抽籤値の情報との対応関係を規定する。   As shown in FIGS. 283 to 286, the jumping challenge effect content lottery table is associated with the type of lock upon return, the type of effect content of the jumping challenge (lottery result), and the type of effect content of the jumping challenge. It defines the correspondence with lottery value information.

図283に示すように、復帰ゲーム数が50Gであり、復帰時ロックの種別がA、C、Dのいずれかである場合は、ジャンピングチャレンジの演出内容として、「レ30告知」が決定される。しかし、復帰ゲーム数が50Gであり、復帰チャレンジ演出カテゴリとして「ジャンピングチャレンジ」が決定される場合は、復帰時ロックの種別がBの場合のみである。したがって、復帰ゲーム数が50Gである場合は、実質的に、「レ50告知」がジャンピングチャレンジ演出内容として決定される。   As shown in FIG. 283, when the number of return games is 50G and the type of lock upon return is any one of A, C, and D, “La 30 announcement” is determined as the contents of the jumping challenge. . However, the case where the number of return games is 50G and “jumping challenge” is determined as the return challenge production category is only when the return lock type is B. Therefore, when the number of return games is 50G, “Le 50 notice” is substantially determined as the content of the jumping challenge effect.

[シューティングチャレンジ演出内容抽籤テーブル]
次に、図287〜図290を参照して、シューティングチャレンジ演出内容抽籤で用いられるシューティングチャレンジ演出内容抽籤テーブルについて説明する。図287は、復帰ゲーム数が30Gである場合のシューティングチャレンジ演出内容抽籤テーブルの構成図である。図288は、復帰ゲーム数が50Gである場合のシューティングチャレンジ演出内容抽籤テーブルの構成図である。図289は、復帰ゲーム数が70Gである場合のシューティングチャレンジ演出内容抽籤テーブルの構成図である。図291は、復帰ゲーム数が疑似BBである場合のシューティングチャレンジ演出内容抽籤テーブルの構成図である。
[Shooting challenge production lottery table]
Next, with reference to FIGS. 287 to 290, a shooting challenge effect content lottery table used in the shooting challenge effect content lottery will be described. FIG. 287 is a configuration diagram of the shooting challenge effect content lottery table when the number of return games is 30G. FIG. 288 is a configuration diagram of a shooting challenge effect content lottery table when the number of return games is 50G. FIG. 289 is a configuration diagram of the shooting challenge effect content lottery table when the number of return games is 70G. FIG. 291 is a configuration diagram of the shooting challenge effect content lottery table when the number of return games is pseudo BB.

図287〜図290に示すように、シューティングチャレンジ演出内容抽籤テーブルは、復帰時ロックの種別と、シューティングチャレンジの演出内容の種別(抽籤結果)と、シューティングチャレンジの演出内容の種別に対応付けられた抽籤値の情報との対応関係を規定する。   As shown in FIGS. 287 to 290, the shooting challenge production content lottery table is associated with the type of lock upon return, the type of production content of the shooting challenge (lottery result), and the type of production content of the shooting challenge. It defines the correspondence with lottery value information.

図287〜図290に示すように、復帰ゲーム数が70Gであり、復帰時ロックの種別がA、B、Dのいずれかである場合は、シューティングチャレンジの演出内容として、「レ打ち込み20回→30告知」が決定される。しかし、復帰ゲーム数が70Gであり、復帰チャレンジ演出カテゴリとして「シューティングチャレンジ」が決定される場合は、復帰時ロックの種別がCの場合のみである。したがって、復帰ゲーム数が70Gである場合は、実質的に、「レ打ち込み20回→70告知1」、「レ打ち込み20回→70告知2」、「レ打ち込み40回→70告知1」、「レ打ち込み40回→70告知2」のいずれかがシューティングチャレンジ演出内容として決定される。   As shown in FIGS. 287 to 290, when the number of return games is 70G and the type of lock upon return is any one of A, B, and D, the content of the shooting challenge is “20 shots → 30 notifications "are determined. However, when the number of return games is 70G and “shooting challenge” is determined as the return challenge effect category, only when the return lock type is C. Therefore, when the number of return games is 70G, substantially “20 shots → 70 notifications 1”, “20 shots → 70 notifications 2”, “40 shots → 70 notifications 1”, “ Any one of “40 shots → 70 notifications 2” is determined as the content of the shooting challenge effect.

<主制御回路の動作説明>
次に、図291〜図311を参照して、主制御回路90のメインCPU101が、プログラムを用いて実行する各種処理の内容について説明する。
<Description of main control circuit operation>
Next, contents of various processes executed by the main CPU 101 of the main control circuit 90 using a program will be described with reference to FIGS. 291 to 311.

[電源投入(リセット割込)時処理]
電源投入(リセット割込)時処理は、第1の実施形態と同じであるため、説明を省略する。なお、電源投入(リセット割込)時処理に係る設定変更確認処理(図68参照)では、設定変更した場合に、上述の設定変更時内部モード抽籤テーブル(図274参照)を用いて設定変更時内部モード抽籤を行う。
[Processing at power-on (reset interrupt)]
Since the process at power-on (reset interrupt) is the same as in the first embodiment, description thereof is omitted. In the setting change confirmation process (see FIG. 68) related to the process at power-on (reset interrupt), when the setting is changed, the above-described setting change internal mode lottery table (see FIG. 274) is used. Perform internal mode lottery.

[電断時(外部)処理]
電断時(外部)処理は、第1の実施形態と同じであるため、説明を省略する。
[Power failure (external) processing]
Since the process at the time of power interruption (external) is the same as that of the first embodiment, description thereof is omitted.

[メインCPUの制御によるパチスロのメイン処理]
次に、図291を参照して、メインCPU101の制御により実行される第2の実施形態に係るパチスロのメイン処理(主要動作処理)について説明する。なお、図291は、メイン処理の手順を示すフローチャート(以下、メインフローという)である。
[Main processing of pachislot by control of main CPU]
Next, with reference to FIG. 291, pachislot main processing (main operation processing) according to the second embodiment, which is executed under the control of the main CPU 101, will be described. Note that FIG. 291 is a flowchart (hereinafter, referred to as main flow) showing the procedure of the main processing.

まず、メインCPU101は、RAM初期化処理を行う(S1201)。この処理では、メインCPU101は、図12Cに示すメインRAM103の遊技用RAM領域内の「一遊技終了時」のアドレスを、初期化開始の先頭アドレスとして設定し、該先頭アドレスから遊技用RAM領域の最終アドレスまでの情報を消去(クリア)する。なお、この範囲の格納領域は、例えば、内部当籤役格納領域や表示役格納領域などの1回の単位遊技(ゲーム)ごとにデータの消去が必要な格納領域である。   First, the main CPU 101 performs a RAM initialization process (S1201). In this process, the main CPU 101 sets the address at the end of one game in the game RAM area of the main RAM 103 shown in FIG. 12C as the start address of the start of initialization, and starts from the start address in the game RAM area. Erase (clear) information up to the last address. The storage area in this range is a storage area that needs to be erased for each unit game (game) such as an internal winning combination storage area or a display combination storage area.

次いで、メインCPU101は、メダル受付・スタートチェック処理を行う(S1202)。この処理では、メインCPU101は、メダルセンサ(不図示)やスタートスイッチ79などの入力チェック処理等を行う。なお、メダル受付・スタートチェック処理の詳細については、上述の図83を参照して説明したものと同じである。   Next, the main CPU 101 performs medal acceptance / start check processing (S1202). In this processing, the main CPU 101 performs input check processing such as a medal sensor (not shown) and the start switch 79. The details of the medal acceptance / start check process are the same as those described with reference to FIG.

次いで、メインCPU101は、乱数取得処理を行う(S1203)。この処理では、メインCPU101は、内部当籤役抽籤用の乱数値(0〜65535:ハードラッチ乱数となる乱数回路110の乱数レジスタ0の値)やART関連の各種抽籤で用いられる演出用乱数値(0〜65535:ソフトラッチ乱数となる乱数回路110の乱数レジスタ1〜3の各値、0〜255:ソフトラッチ乱数となる乱数回路110の乱数レジスタ4〜7の各値)などを抽出し、該抽出した各種乱数値をメインRAM103に設けられた乱数値格納領域(不図示)に格納する。なお、乱数取得処理の詳細については、上述の図91を参照して説明したものと同じである。   Next, the main CPU 101 performs a random number acquisition process (S1203). In this processing, the main CPU 101 uses a random number value for internal winning combination lottery (0 to 65535: the value of the random number register 0 of the random number circuit 110 to be a hard latch random number) or a random number value for effects used in various lotteries related to ART ( 0 to 65535: each value of the random number registers 1 to 3 of the random number circuit 110 serving as a soft latch random number, 0 to 255: each value of the random number registers 4 to 7 of the random number circuit 110 serving as a soft latch random number) The various random numbers extracted are stored in a random value storage area (not shown) provided in the main RAM 103. Note that the details of the random number acquisition process are the same as those described with reference to FIG. 91 described above.

次いで、メインCPU101は、内部抽籤処理を行う(S1204)。この処理では、メインCPU101は、S1203で抽出した乱数値(ハードラッチ乱数)に基づいた抽籤により内部当籤役の決定処理を行う。なお、内部抽籤処理の詳細については、上述の図92を参照して説明したものと同じである。   Next, the main CPU 101 performs an internal lottery process (S1204). In this process, the main CPU 101 performs an internal winning combination determination process by lottery based on the random number value (hard latch random number) extracted in S1203. The details of the internal lottery process are the same as those described with reference to FIG.

次いで、メインCPU101は、図柄設定処理を行う(S1205)。この処理では、メインCPU101は、例えば、当り要求フラグステータス(フラグステータス情報)から内部当籤役を生成する処理、当り要求フラグデータの展開処理、当り要求フラグデータを当り要求フラグ格納領域を格納する処理等を行う。なお、図柄設定処理の詳細については、後述の図292を参照しながら後で説明する。   Next, the main CPU 101 performs a symbol setting process (S1205). In this process, the main CPU 101, for example, generates an internal winning combination from the hit request flag status (flag status information), expands the hit request flag data, and stores the hit request flag data in the hit request flag storage area. Etc. Details of the symbol setting process will be described later with reference to FIG.

次いで、メインCPU101は、遊技ロック抽籤処理を行う(S1206)。この処理では、メインCPU101は、内部当籤役として「BB」が決定された場合に、遊技ロックを行うか否かを決定する。なお、第2の実施形態に係るパチスロでは、内部当籤役として「BB」が決定された遊技で遊技ロックを行うか否かを決定し、持越役に「BB」がある場合は、基本的に遊技ロックを行わない。但し、当籤番号「55」(中段チェ)に係る内部当籤役が決定された場合は、持越役に「BB」があっても、当籤番号「55」に係る内部当籤役が決定された次の遊技の開始操作に基づいて、次レバー遊技ロック抽籤を行う。そして、次レバー遊技ロック抽籤において次レバー遊技ロックに当籤した場合は、後述のS1210において遊技ロックを行う。   Next, the main CPU 101 performs a game lock lottery process (S1206). In this process, the main CPU 101 determines whether or not to perform a game lock when “BB” is determined as the internal winning combination. In the pachislot machine according to the second embodiment, it is determined whether or not to perform a game lock in a game in which “BB” is determined as an internal winning combination. Do not lock the game. However, if the internal winning combination related to the winning number “55” (middle row) is determined, even if “BB” is included in the carryover combination, the next internal winning combination related to the winning number “55” is determined. Based on the game start operation, the next lever game lock lottery is performed. If the next lever game lock lottery wins the next lever game lock, the game is locked in S1210 described later.

次いで、メインCPU101は、状態別制御処理を行う(S1207)。この処理では、メインCPU101は、主に、遊技状態に応じた遊技開始時処理(スタート処理)を行う。また、この処理では、RZ中の復帰抽籤において復帰に当籤した場合に復帰時ロック抽籤を行う。そして、復帰時ロック抽籤において復帰時ロックに当籤した場合は、後述のS1210において遊技ロックを行う。なお、状態別制御処理の詳細については、後述の図294を参照しながら後で説明する。   Next, the main CPU 101 performs state-specific control processing (S1207). In this process, the main CPU 101 mainly performs a game start process (start process) according to the game state. Also, in this process, a return lock lottery is performed when the return lottery during RZ wins the return. If the return lock lottery wins the return lock, a game lock is performed in S1210 described later. The details of the state-specific control processing will be described later with reference to FIG. 294 described later.

次いで、メインCPU101は、スタートコマンド生成格納処理を行う(S1208)。この処理では、メインCPU101は、副制御回路200に送信するスタートコマンドのデータを生成し、該コマンドデータをメインRAM103に設けられた通信データ格納領域(図75B参照)に保存する。通信データ格納領域に保存されたスタートコマンドは、上述の図158で説明した割込処理内の通信データ送信処理により、主制御回路90から副制御回路200に送信される。なお、スタートコマンドは、内部当籤役等を特定するパラメータ(抽籤グループ等)、S1206の処理において決定された遊技ロックに係る情報、及びS1207の処理において決定された遊技ロックに係る情報等を含んで構成される。   Next, the main CPU 101 performs a start command generation / storage process (S1208). In this process, the main CPU 101 generates start command data to be transmitted to the sub control circuit 200 and stores the command data in a communication data storage area (see FIG. 75B) provided in the main RAM 103. The start command stored in the communication data storage area is transmitted from the main control circuit 90 to the sub control circuit 200 by the communication data transmission process in the interrupt process described with reference to FIG. The start command includes a parameter (such as a lottery group) that identifies an internal winning combination, information related to the game lock determined in the process of S1206, information related to the game lock determined in the process of S1207, and the like. Composed.

次いで、メインCPU101は、第2インターフェースボード制御処理を行う(S1208)。なお、第2インターフェースボード制御処理は、メインRAM103の規定外用作業領域で実行される。第2インターフェースボード制御処理の詳細については、上述の図102を参照して説明したものと同じである。   Next, the main CPU 101 performs a second interface board control process (S1208). Note that the second interface board control process is executed in a non-standard work area of the main RAM 103. The details of the second interface board control process are the same as those described with reference to FIG.

次いで、メインCPU101は、遊技開始時ロック処理を行う(S1210)。この処理では、メインCPU101は、S1206の処理で決定された「遊技ロック」の種別(ロック番号)に対応するロック(リール演出)及びロックタイマをセットする。そして、メインCPU101は、ロックタイマが0になるまで待機する。遊技開始時ロック処理は、本発明に係る「ロック制御手段」に対応する。   Next, the main CPU 101 performs a game start lock process (S1210). In this process, the main CPU 101 sets a lock (reel effect) and a lock timer corresponding to the type (lock number) of “game lock” determined in the process of S1206. Then, the main CPU 101 waits until the lock timer becomes zero. The game start lock process corresponds to the “lock control means” according to the present invention.

次いで、メインCPU101は、リール停止初期設定処理を行う(S1211)。この処理では、メインCPU101は、リール停止初期設定テーブル(図199参照)を参照し、内部当籤役及び遊技状態に基づいて、引込優先順位テーブル選択テーブル番号、引込優先順位テーブル番号、停止テーブル番号を取得する処理や、ストップボタン未作動カウンタに「3」を格納する処理などを行う。   Next, the main CPU 101 performs reel stop initial setting processing (S1211). In this process, the main CPU 101 refers to the reel stop initial setting table (see FIG. 199), and sets the drawing priority table selection table number, the drawing priority table number, and the stopping table number based on the internal winning combination and the gaming state. Processing to acquire, processing to store “3” in the stop button non-operation counter, and the like are performed.

次いで、メインCPU101は、リール回転開始処理を行う(S1212)。この処理では、メインCPU101は、全リールの回転開始を要求する。そして、全リールの回転開始が要求されると、一定の周期(1.1172msec)で実行される後述の割込処理(図158参照)により、3つのステッピングモータ(不不図示)の駆動が制御され、左リール3L、中リール3C及び右リール3Rの回転が開始される。次いで、各リールは、その回転速度が定速度に達するまで加速制御され、その後、該定速度が維持されるように制御される。   Next, the main CPU 101 performs reel rotation start processing (S1212). In this process, the main CPU 101 requests the start of rotation of all reels. When the start of rotation of all reels is requested, driving of three stepping motors (not shown) is controlled by an interrupt process (see FIG. 158) described later that is executed at a constant cycle (1.1172 msec). Then, the rotation of the left reel 3L, the middle reel 3C, and the right reel 3R is started. Next, each reel is controlled to be accelerated until its rotational speed reaches a constant speed, and then controlled so as to maintain the constant speed.

次いで、メインCPU101は、リール回転開始コマンド生成格納処理を行う(S1213)。この処理では、メインCPU101は、副制御回路200に送信するリール回転開始コマンドのデータを生成し、該コマンドデータをメインRAM103に設けられた通信データ格納領域(図75B参照)に保存する。通信データ格納領域に保存されたリール回転開始コマンドは、図158で説明した割込処理内の通信データ送信処理により、主制御回路90から副制御回路200に送信される。なお、リール回転開始コマンドは、リールの回転開始動作開始されたことを示すパラメータを含んで構成される。   Next, the main CPU 101 performs reel rotation start command generation / storage processing (S1213). In this process, the main CPU 101 generates reel rotation start command data to be transmitted to the sub control circuit 200, and stores the command data in a communication data storage area (see FIG. 75B) provided in the main RAM 103. The reel rotation start command stored in the communication data storage area is transmitted from the main control circuit 90 to the sub control circuit 200 by the communication data transmission process in the interrupt process described with reference to FIG. The reel rotation start command includes a parameter indicating that the reel rotation start operation has started.

次いで、メインCPU101は、引込優先順位格納処理を行う(S1214)。この処理では、メインCPU101は、引込優先順位データを取得して、引込優先順位データ格納領域に格納する。なお、引込優先順位格納処理の詳細については、上述の図126を参照して説明したものと同じである。   Next, the main CPU 101 performs a pull-in priority storage process (S1214). In this process, the main CPU 101 acquires the pull-in priority data and stores it in the pull-in priority data storage area. Note that the details of the pull-in priority storage process are the same as those described with reference to FIG. 126 described above.

次いで、メインCPU101は、リール停止制御処理を行う(S1215)。この処理では、メインCPU101は、左ストップボタン17L、中ストップボタン17C及び右ストップボタン17Rがそれぞれ押されたタイミングと内部当籤役とに基づいて該当するリールの回転の停止制御を行う。なお、リール停止制御処理の詳細については、上述の図138を参照して説明したものと同じである。   Next, the main CPU 101 performs a reel stop control process (S1215). In this process, the main CPU 101 performs stop control of rotation of the corresponding reel based on the timing when the left stop button 17L, the middle stop button 17C, and the right stop button 17R are respectively pressed and the internal winning combination. The details of the reel stop control process are the same as those described with reference to FIG. 138 described above.

次いで、メインCPU101は、入賞検索処理を行う(S1216)。この処理では、メインCPU101は、図柄コード格納領域(図217参照)のデータを入賞作動フラグ格納領域(図206〜図211参照)に格納する。また、この処理では、メインCPU101は、有効ラインに表示役が表示されたか否かを判定し、その判定結果に基づいて、メダルの払出枚数をセットする。なお、入賞検索処理の詳細については、上述の図145を参照して説明したものと同じである。   Next, the main CPU 101 performs a winning search process (S1216). In this process, the main CPU 101 stores the data in the symbol code storage area (see FIG. 217) in the winning action flag storage area (see FIGS. 206 to 211). In this process, the main CPU 101 determines whether or not a display combination is displayed on the active line, and sets the number of medals to be paid out based on the determination result. Note that the details of the winning search process are the same as those described with reference to FIG.

次いで、メインCPU101は、イリーガルヒットチェック処理を行う(S1218)。この処理では、メインCPU101は、当り要求フラグ(内部当籤役)と入賞作動フラグ(表示役)とを合成し、その合成結果に基づいてイリーガルヒットエラーの有無を判定する。なお、イリーガルヒットチェック処理の詳細については、上述の図148を参照して説明したものと同じである。   Next, the main CPU 101 performs an illegal hit check process (S1218). In this process, the main CPU 101 combines a winning request flag (internal winning combination) and a winning action flag (display combination), and determines the presence or absence of an illegal hit error based on the combined result. The details of the illegal hit check process are the same as those described with reference to FIG.

次いで、メインCPU101は、入賞チェック・メダル払出処理を行う(S1219)。この処理では、メインCPU101は、入賞作動コマンドの生成処理を行う。また、この処理では、メインCPU101は、S1216において決定された表示役の払出枚数に基づいて、ホッパー装置51の駆動やクレジット枚数の更新を行い、メダルの払い出し処理を行う。なお、入賞チェック・メダル払出処理の詳細については、上述の図150を参照して説明したものと同じである。また、入賞チェック・メダル払出処理は、本願発明に係る遊技媒体付与手段に対応する。   Next, the main CPU 101 performs a winning check / medal payout process (S1219). In this process, the main CPU 101 performs a winning operation command generation process. Further, in this process, the main CPU 101 drives the hopper device 51 and updates the number of credits based on the display combination payout number determined in S1216, and performs a medal payout process. Note that the details of the winning check / medal payout processing are the same as those described with reference to FIG. The winning check / medal payout process corresponds to the game medium providing means according to the present invention.

次いで、メインCPU101は、ボーナスチェック処理を行う(S1220)。この処理では、メインCPU101は、ボーナス状態の作動及び終了を制御する。なお、ボーナスチェック処理の詳細については、後述の図310を参照しながら後で説明する。   Next, the main CPU 101 performs a bonus check process (S1220). In this process, the main CPU 101 controls the operation and termination of the bonus state. Details of the bonus check process will be described later with reference to FIG. 310 described later.

次いで、メインCPU101は、RTチェック処理を行う(S1221)。この処理では、メインCPU101は、有効ライン上に停止表示された図柄組合せに基づいてRT状態の移行制御を行う。なお、RTチェック処理の詳細については、後述の図311を参照しながら後で説明する。そして、S1221の処理後(一遊技終了後)、メインCPU101は、処理をS1201の処理に戻す。   Next, the main CPU 101 performs RT check processing (S1221). In this process, the main CPU 101 performs RT state transition control based on the symbol combination that is stopped and displayed on the active line. Details of the RT check process will be described later with reference to FIG. After the process of S1221 (after the end of one game), the main CPU 101 returns the process to the process of S1201.

[図柄設定処理]
次に、図292を参照して、メインフロー(図291参照)中のS1205で行うメダル図柄設定処理について説明する。図292は、図柄設定処理の手順を示すフローチャートである。
[Design setting processing]
Next, with reference to FIG. 292, the medal symbol setting process performed in S1205 in the main flow (see FIG. 291) will be described. FIG. 292 is a flowchart illustrating the procedure of the symbol setting process.

まず、メインCPU101は、内部抽籤処理で取得された当り要求フラグステータスに基づいて、当籤番号を抽出し、該抽出された当籤番号をメインRAM103内の当籤番号格納領域(不図示)に保存する(S1231)。   First, the main CPU 101 extracts a winning number based on the winning request flag status acquired in the internal lottery process, and stores the extracted winning number in a winning number storage area (not shown) in the main RAM 103 ( S1231).

次いで、メインCPU101は、抽出された当籤番号に基づいて、小役が当籤したか否かを判別する(S1232)。この処理において、当籤番号が1〜48のいずれかである場合には、メインCPU101は、小役が当籤したと判定し、当籤番号が0である場合には、メインCPU101は、小役が当籤しなかったと判定する。   Next, the main CPU 101 determines whether or not a small combination has been won based on the extracted winning number (S1232). In this process, when the winning number is any of 1 to 48, the main CPU 101 determines that the small combination has been won. When the winning number is 0, the main CPU 101 determines that the small combination has been won. Judge that it did not.

S1232において、メインCPU101が、小役が当籤していないと判別したとき(S1232がNO判定の場合)、メインCPU101は、後述のS1241の処理を行う。一方、S1232において、メインCPU101が、小役が当籤したと判別したとき(S1232がYES判定の場合)、メインCPU101は、当籤番号を減算結果の初期値としてセットする(S323)。   When the main CPU 101 determines in S1232 that the small role is not won (when S1232 is NO), the main CPU 101 performs the process of S1241 described later. On the other hand, when the main CPU 101 determines in S1232 that the small role has been won (when S1232 is YES), the main CPU 101 sets the winning number as an initial value of the subtraction result (S323).

次いで、メインCPU101は、当り要求フラグテーブル(図100参照)をセットする(S1234)。次いで、メインCPU101は、減算結果を1減算し、該減算結果を更新する(S1235)。次いで、メインCPU101は、減算結果が「0」未満であるか否かを判別する(S1236)。   Next, the main CPU 101 sets a hit request flag table (see FIG. 100) (S1234). Next, the main CPU 101 subtracts 1 from the subtraction result, and updates the subtraction result (S1235). Next, the main CPU 101 determines whether or not the subtraction result is less than “0” (S1236).

S1236において、メインCPU101が、減算結果が「0」未満でないと判別したとき(S1236がNO判定の場合)、メインCPU101は、ビット数算出処理を行う(S1237)。なお、S1237のビット数算出処理では、当り要求フラグテーブルに規定されている、当籤番号に対応する当り要求フラグデータの格納領域のブロック数を取得する。   In S1236, when the main CPU 101 determines that the subtraction result is not less than “0” (NO in S1236), the main CPU 101 performs a bit number calculation process (S1237). In the bit number calculation process of S1237, the number of blocks in the storage area for the hit request flag data corresponding to the winning number, which is specified in the hit request flag table, is acquired.

次いで、メインCPU101は、ビット数算出処理を行う(S1238)。なお、S1238のビット数算出処理では、当り要求フラグテーブル(図100参照)において規定されるブロック単位の当り要求フラグデータのバイト数を算出する。   Next, the main CPU 101 performs a bit number calculation process (S1238). In the bit number calculation process of S1238, the number of bytes of hit request flag data in block units defined in the hit request flag table (see FIG. 100) is calculated.

なお、上述したS1235〜S1238の処理は、当籤番号の回数だけ繰り返される。例えば、内部当籤役が「F_通常リプ2(2:当籤番号)」である場合には、上述したS1235〜S1238の処理は、2回繰り返される。また、S1235〜S1238の処理が複数回繰り返される場合には、S1237及びS1238のビット数算出処理でそれぞれ取得されるブロック数及びブロック単位の当り要求フラグデータのバイト数は、別の格納領域に保存される。また、上述したS1235〜S1238の処理により得られたブロック数及びブロック単位の当り要求フラグデータのバイト数は、当り要求フラグデータの格納先を指定する情報(オンビット情報)となる。   Note that the above-described processes of S1235 to S1238 are repeated as many times as the winning number. For example, when the internal winning combination is “F_normal lip 2 (2: winning number)”, the processes of S1235 to S1238 described above are repeated twice. Further, when the processes of S1235 to S1238 are repeated a plurality of times, the number of blocks and the number of bytes of the per-block hit request flag data respectively obtained in the bit number calculation processes of S1237 and S1238 are stored in separate storage areas. Is done. Further, the number of blocks and the number of bytes of hit request flag data per block obtained by the processing of S1235 to S1238 described above are information (on-bit information) for specifying the storage destination of the hit request flag data.

ここで再度、S1236の処理に戻って、S1236において、メインCPU101が、減算結果が「0」未満であると判別したとき(S1236がYES判定の場合)、メインCPU101は、当り要求フラグ格納領域(内部当籤役格納領域)のセット処理を行う(S1239)。この際、メインCPU101は、上述したS1235〜S1238の処理により得られたブロック数及びブロック単位の当り要求フラグデータのバイト数(オンビット情報)に基づいて、チェック(更新)対象となる当り要求フラグ格納領域のみをセットする。具体的には、チェック(更新)対象となる当り要求フラグ格納領域のアドレスをDEレジスタに格納する(図99参照)。   Here, returning to the processing of S1236 again, when the main CPU 101 determines in S1236 that the subtraction result is less than “0” (when S1236 is YES), the main CPU 101 determines that the hit request flag storage area ( The internal winning combination storage area) is set (S1239). At this time, the main CPU 101 determines the hit request flag to be checked (updated) based on the number of blocks obtained by the above-described processing of S1235 to S1238 and the number of bytes of hit request flag data (on-bit information) in block units. Set only the storage area. Specifically, the address of the hit request flag storage area to be checked (updated) is stored in the DE register (see FIG. 99).

次いで、メインCPU101は、圧縮データ格納処理を行う(S1240)。この処理では、メインCPU101は、主に、当り要求フラグデータをチェック(更新)対象となる当り要求フラグ格納領域内の所定の格納領域に転送(展開)する処理を行う。圧縮データ格納処理の詳細については、上述の図101を参照して説明したものと同じである。   Next, the main CPU 101 performs a compressed data storage process (S1240). In this process, the main CPU 101 mainly performs a process of transferring (developing) the hit request flag data to a predetermined storage area in the hit request flag storage area to be checked (updated). The details of the compressed data storage processing are the same as those described with reference to FIG.

S1240の処理後又はS1232がNO判定の場合、メインCPU101は、持越役格納領域(図212参照)を参照して、持越役があるか否かを判別する(S1241)。S1241において、メインCPU101が、持越役があると判別したとき(S1241がYES判定の場合)、メインCPU101は、後述のS1244の処理を行う。   After the processing of S1240 or when S1232 is NO, the main CPU 101 refers to the carryover combination storage area (see FIG. 212) and determines whether there is a carryover combination (S1241). In S1241, when the main CPU 101 determines that there is a carryover combination (when S1241 is YES), the main CPU 101 performs the process of S1244 described later.

一方、S1241において、メインCPU101が、持越役がないと判別したとき(S1241がNO判定の場合)、メインCPU101は、S1231の処理で抽出された当籤番号に基づいて、ボーナス役(BB)が当籤したか否かを判別する(S1242)。   On the other hand, when the main CPU 101 determines in S1241 that there is no carryover combination (when S1241 is NO), the main CPU 101 determines that the bonus combination (BB) is won based on the winning number extracted in the process of S1231. It is determined whether or not it has been done (S1242).

S1242において、メインCPU101が、ボーナス役が当籤していないと判別したとき(S1242がNO判定の場合)、メインCPU101は、図柄判定処理を終了し、処理をメインフロー(図82参照)のS1206に移す。   When the main CPU 101 determines in S1242 that the bonus combination is not won (when S1242 is NO), the main CPU 101 ends the symbol determination process, and the process proceeds to S1206 in the main flow (see FIG. 82). Move.

一方、S1242において、メインCPU101が、ボーナス役が当籤したと判別したとき(S1242がYES判定の場合)、メインCPU101は、当籤した当籤番号を持越役格納領域に格納する(S1243)。   On the other hand, when the main CPU 101 determines in S1242 that the bonus combination has been won (in the case of YES determination in S1242), the main CPU 101 stores the winning number won in the carryover combination storage area (S1243).

S1243の処理後又はS1241がYES判定の場合、メインCPU101は、特賞当籤番号を当籤番号格納領域(不図示)にセットし、当り要求フラグ格納領域に当り要求フラグデータをセットする(S1244)。そして、S1244の処理後、メインCPU101は、図柄設定処理を終了し、処理をメインフロー(図291参照)のS1206に移す。   After the processing of S1243 or when S1241 is YES, the main CPU 101 sets the special prize winning number in the winning number storage area (not shown), and sets the hit request flag data in the hit request flag storage area (S1244). After the process of S1244, the main CPU 101 ends the symbol setting process, and moves the process to S1206 of the main flow (see FIG. 291).

[遊技ロック抽籤処理]
次に、図293を参照して、メインフロー(図291参照)中のS1206で行う遊技ロック抽籤処理について説明する。なお、図293は、遊技ロック抽籤処理の手順を示すフローチャートである。
[Game lock lottery processing]
Next, with reference to FIG. 293, the game lock lottery process performed in S1206 in the main flow (see FIG. 291) will be described. FIG. 293 is a flowchart showing the procedure of the game lock lottery process.

まず、メインCPU101は、内部抽籤処理の結果がBBに当籤であるか否かを判別する(S1251)。この処理では、メインCPU101は、当該遊技においてBBに当籤したか否かを判別する。S1251において、メインCPU101が、BBに当籤でないと判別したとき(S1251がNO判定の場合)、メインCPU101は、後述のS1257の処理を行う。   First, the main CPU 101 determines whether or not the result of the internal lottery process is winning BB (S1251). In this process, the main CPU 101 determines whether or not BB is won in the game. In S1251, when the main CPU 101 determines that the BB is not won (when S1251 is NO), the main CPU 101 performs a process of S1257 described later.

一方、S1251において、メインCPU101が、BBに当籤であると判別したとき(S1251がYES判定の場合)、メインCPU101は、BB当籤時遊技ロック抽籤テーブルを参照し、演出用乱数値に基づいて遊技ロック抽籤を行う(S1252)。   On the other hand, when the main CPU 101 determines that the BB is won in S1251 (when S1251 is YES), the main CPU 101 refers to the BB winning game lock lottery table and plays the game based on the random number value for presentation. Lock lottery is performed (S1252).

次いで、メインCPU101は、遊技ロックに当籤したか否かを判別する(S1253)。S1253において、メインCPU101が、遊技ロックに当籤していないと判別したとき(S1253がNO判定の場合)、メインCPU101は、後述のS1255の処理を行う。   Next, the main CPU 101 determines whether or not the game lock has been won (S1253). In S1253, when the main CPU 101 determines that the game lock is not won (when S1253 is NO), the main CPU 101 performs a process of S1255 described later.

一方、S1253において、メインCPU101が、遊技ロックに当籤したと判別したとき(S1253がYES判定の場合)、メインCPU101は、対応する遊技ロックフラグをONにする(S1254)。この処理では、遊技ロックフラグ格納領域(図216参照)のビット0(内容:BB当籤時ロック)にデータ「1」をセットする。   On the other hand, when it is determined in S1253 that the main CPU 101 has won the game lock (when S1253 is YES), the main CPU 101 turns on the corresponding game lock flag (S1254). In this process, data “1” is set in bit 0 (contents: BB winning lock) of the game lock flag storage area (see FIG. 216).

なお、BB当籤時ロックに係る情報(BB当籤時ロック対応する遊技ロックフラグがONであること)は、上述のスタートコマンド生成格納処理において生成されるスタートコマンドに含まれ、その後、副制御回路200に送信される。これにより、副制御回路200は、BB当籤時ロックが行われた場合に、演出手段(例えば、表示装置11、スピーカ群84、LED群85等)を制御して、BB当籤時ロックに対応する演出を実行させる。   Note that the information related to the BB winning lock (the game lock flag corresponding to the BB winning lock is ON) is included in the start command generated in the above-described start command generation and storage process, and then the sub-control circuit 200. Sent to. As a result, when the BB winning lock is performed, the sub control circuit 200 controls the rendering means (for example, the display device 11, the speaker group 84, the LED group 85, etc.) to cope with the BB winning lock. The production is executed.

S1254の処理後、又はS1253がNO判定の場合、メインCPU101は、当籤番号55に当籤であるか否かを判別する(S1255)。S1255において、メインCPU101が、当籤番号55に当籤でないと判別したとき(S1255がNO判定の場合)、メインCPU101は、後述のS1257の処理を行う。   After the processing of S1254 or when S1253 is NO, the main CPU 101 determines whether or not the winning number 55 is won (S1255). In S1255, when the main CPU 101 determines that the winning number 55 is not won (when S1255 is NO), the main CPU 101 performs a process of S1257 described later.

一方、S1255において、メインCPU101が、当籤番号55に当籤であると判別したとき(S1255がYES判定の場合)、メインCPU101は、次遊技ロック抽籤フラグをONにする(S1256)。次遊技ロック抽籤フラグは、当籤番号55に当籤した遊技の次の遊技において次遊技ロック抽籤を行うために、当籤番号55の当籤・非当籤を管理するためのフラグである。S1256の処理後、メインCPU101は、遊技ロック抽籤処理を終了し、処理をメインフロー(図291参照)のS1207に移す。   On the other hand, in S1255, when the main CPU 101 determines that the winning number 55 is won (when S1255 is YES), the main CPU 101 turns on the next game lock lottery flag (S1256). The next game lock lottery flag is a flag for managing winning / non-winning of the winning number 55 in order to perform the next game lock lottery in the game next to the game won by the winning number 55. After the process of S1256, the main CPU 101 ends the game lock lottery process and shifts the process to S1207 of the main flow (see FIG. 291).

S1251又はS1255がNO判定の場合、メインCPU101は、次遊技ロック抽籤フラグはONであるか否かを判別する(S1257)。S1257において、メインCPU101が、次遊技ロック抽籤フラグはONでないと判別したとき(S1257がNO判定の場合)、メインCPU101は、遊技ロック抽籤処理を終了し、処理をメインフロー(図291参照)のS1207に移す。   When S1251 or S1255 is NO, the main CPU 101 determines whether or not the next game lock lottery flag is ON (S1257). In S1257, when the main CPU 101 determines that the next game lock lottery flag is not ON (when S1257 is NO), the main CPU 101 ends the game lock lottery process, and the process proceeds to the main flow (see FIG. 291). The process proceeds to S1207.

一方、S1257において、メインCPU101が、次遊技ロック抽籤フラグはONであると判別したとき(S1257がYES判定の場合)、メインCPU101は、次遊技ロック抽籤テーブルを参照し、演出用乱数値に基づいて次遊技ロック抽籤を行う(S1258)。   On the other hand, in S1257, when the main CPU 101 determines that the next game lock lottery flag is ON (when S1257 is YES), the main CPU 101 refers to the next game lock lottery table and based on the random number value for performance. The next game lock lottery is performed (S1258).

次いで、メインCPU101は、次遊技ロックに当籤したか否かを判別する(S1259)。S1259において、メインCPU101が、次遊技ロックに当籤してないと判別したとき(S1259がNO判定の場合)、メインCPU101は、遊技ロック抽籤処理を終了し、処理をメインフロー(図291参照)のS1207に移す。   Next, the main CPU 101 determines whether or not the next game lock has been won (S1259). When the main CPU 101 determines in S1259 that the next game lock has not been won (when S1259 is NO), the main CPU 101 ends the game lock lottery process, and the process of the main flow (see FIG. 291). The process proceeds to S1207.

一方、S1259において、メインCPU101が、次遊技ロックに当籤したと判別したとき(S1259がYES判定の場合)、メインCPU101は、次遊技ロックに対応する遊技ロックフラグをONにする(S1260)。この処理では、遊技ロックフラグ格納領域(図216参照)のビット1(内容:中段チェ当籤次レバーロック)にデータ「1」をセットする。S1260の処理後、メインCPU101は、遊技ロック抽籤処理を終了し、処理をメインフロー(図291参照)のS1207に移す。   On the other hand, when it is determined in S1259 that the main CPU 101 has won the next game lock (when S1259 is YES), the main CPU 101 turns on a game lock flag corresponding to the next game lock (S1260). In this process, data “1” is set in bit 1 (contents: middle stage winning / releasing lever lock) of the game lock flag storage area (see FIG. 216). After the process of S1260, the main CPU 101 ends the game lock lottery process, and moves the process to S1207 of the main flow (see FIG. 291).

なお、次遊技ロックに係る情報(次遊技ロック対応する遊技ロックフラグがONであること)は、上述のスタートコマンド生成格納処理において生成されるスタートコマンドに含まれ、その後、副制御回路200に送信される。これにより、副制御回路200は、次遊技ロックが行われた場合に、演出手段(例えば、表示装置11、スピーカ群84、LED群85等)を制御して、次遊技ロックに対応する演出を実行させる。   Note that the information related to the next game lock (the game lock flag corresponding to the next game lock is ON) is included in the start command generated in the above-described start command generation and storage process, and then transmitted to the sub-control circuit 200. Is done. Thereby, when the next game lock is performed, the sub-control circuit 200 controls the effect means (for example, the display device 11, the speaker group 84, the LED group 85, etc.), and performs the effect corresponding to the next game lock. Let it run.

[状態別制御処理]
次に、図294を参照して、メインフロー(図291参照)中のS1209で行う状態別制御処理について説明する。図294は、状態別制御処理の手順を示すフローチャートである。
[Control processing by status]
Next, with reference to FIG. 294, the state-specific control process performed in S1209 in the main flow (see FIG. 291) will be described. FIG. 294 is a flowchart illustrating a procedure of the state-based control process.

まず、メインCPU101は、抽籤グループ変換処理を行う(S1261)。この処理では、メインCPU101は、内部当籤役を抽籤グループ(図220及び図221参照)に変換する処理を行う。   First, the main CPU 101 performs lottery group conversion processing (S1261). In this process, the main CPU 101 performs a process of converting the internal winning combination into a lottery group (see FIGS. 220 and 221).

次いで、メインCPU101は、ナビセット処理を行う(S1262)。この処理では、メインCPU101は、RT状態、遊技状態及び当籤番号に基づいてナビデータを取得する。   Next, the main CPU 101 performs a navigation set process (S1262). In this process, the main CPU 101 acquires navigation data based on the RT state, the gaming state, and the winning number.

次いで、メインCPU101は、現在の遊技状態が通常遊技状態であるか否かを判別する(S1263)。   Next, the main CPU 101 determines whether or not the current gaming state is the normal gaming state (S1263).

S1263において、メインCPU101が、現在の遊技状態が通常遊技状態であると判別したとき(S1263がYES判定の場合)、メインCPU101は、通常中スタート時処理を行う(S1264)。なお、通常中スタート時処理の詳細については、後述の図295を参照しながら後で説明する。そして、S1264の処理後、メインCPU101は、状態別制御処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   In S1263, when the main CPU 101 determines that the current gaming state is the normal gaming state (when S1263 is YES), the main CPU 101 performs normal start processing (S1264). Details of the normal start process will be described later with reference to FIG. Then, after the processing of S1264, the main CPU 101 ends the state-specific control processing, and moves the processing to S1210 of the main flow (see FIG. 291).

一方、S1263において、メインCPU101が、現在の遊技状態が通常遊技状態でないと判別したとき(S1263がNO判定の場合)、メインCPU101は、現在の遊技状態がCZであるか否かを判別する(S1265)。   On the other hand, when the main CPU 101 determines in S1263 that the current gaming state is not the normal gaming state (when S1263 is NO), the main CPU 101 determines whether or not the current gaming state is CZ ( S1265).

S1265において、メインCPU101が、現在の遊技状態がCZであると判別したとき(S1265がYES判定の場合)、メインCPU101は、CZ中スタート時処理を行う(S1266)。なお、CZ中スタート時処理の詳細については、後述の図297を参照しながら後で説明する。そして、S1266の処理後、メインCPU101は、状態別制御処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   In S1265, when the main CPU 101 determines that the current gaming state is CZ (when S1265 is YES), the main CPU 101 performs start processing during CZ (S1266). The details of the CZ start process will be described later with reference to FIG. Then, after the processing of S1266, the main CPU 101 ends the state-based control processing, and moves the processing to S1210 of the main flow (see FIG. 291).

一方、S1265において、メインCPU101が、現在の遊技状態がCZでないと判別したとき(S1265がNO判定の場合)、メインCPU101は、現在の遊技状態がART準備中又は疑似BB準備中であるか否かを判別する(S1267)。   On the other hand, when the main CPU 101 determines in S1265 that the current gaming state is not CZ (when S1265 is NO), the main CPU 101 determines whether or not the current gaming state is being prepared for ART or pseudo-BB. Is determined (S1267).

S1267において、メインCPU101が、現在の遊技状態がART準備中又は疑似BB準備中であると判別したとき(S1267がYES判定の場合)、メインCPU101は、ART準備中スタート時処理を行う(S1268)。なお、ART準備中スタート時処理の詳細については、後述の図300を参照しながら後で説明する。そして、S1268の処理後、メインCPU101は、状態別制御処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   In S1267, when the main CPU 101 determines that the current gaming state is ART preparation or pseudo BB preparation (when S1267 is YES), the main CPU 101 performs start processing during ART preparation (S1268). . Details of the start processing during ART preparation will be described later with reference to FIG. Then, after the processing of S1268, the main CPU 101 ends the state-based control processing, and moves the processing to S1210 of the main flow (see FIG. 291).

一方、S1267において、メインCPU101が、現在の遊技状態がART準備中又は疑似BB準備中でないと判別したとき(S1267がNO判定の場合)、メインCPU101は、現在の遊技状態が通常ARTであるか否かを判別する(S1269)。   On the other hand, in S1267, when the main CPU 101 determines that the current gaming state is not preparing for ART or pseudo BB (if S1267 is NO), the main CPU 101 determines whether the current gaming state is normal ART. It is determined whether or not (S1269).

S1269において、メインCPU101が、現在の遊技状態が通常ARTであると判別したとき(S1269がYES判定の場合)、メインCPU101は、通常ART中スタート時処理を行う(S1270)。なお、通常ART中スタート時処理の詳細については、後述の図301及び図302を参照しながら後で説明する。そして、S1270の処理後、メインCPU101は、状態別制御処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   In S1269, when the main CPU 101 determines that the current gaming state is normal ART (when S1269 is YES), the main CPU 101 performs start processing during normal ART (S1270). Details of the start processing during normal ART will be described later with reference to FIGS. 301 and 302 described later. Then, after the processing of S1270, the main CPU 101 ends the state-based control processing, and moves the processing to S1210 of the main flow (see FIG. 291).

一方、S1269において、メインCPU101が、現在の遊技状態が通常ARTでないと判別したとき(S1269がNO判定の場合)、メインCPU101は、現在の遊技状態がS8であるか否かを判別する(S1271)。   On the other hand, when the main CPU 101 determines in S1269 that the current gaming state is not the normal ART (when S1269 is NO), the main CPU 101 determines whether or not the current gaming state is S8 (S1271). ).

S1271において、メインCPU101が、現在の遊技状態がS8であると判別したとき(S1271がYES判定の場合)、メインCPU101は、S8中スタート時処理を行う(S1272)。なお、S8中スタート時処理の詳細については、後述の図306を参照しながら後で説明する。そして、S1272の処理後、メインCPU101は、状態別制御処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   In S1271, when the main CPU 101 determines that the current gaming state is S8 (when S1271 is YES), the main CPU 101 performs start processing during S8 (S1272). Note that details of the start process during S8 will be described later with reference to FIG. Then, after the processing of S1272, the main CPU 101 ends the state-specific control processing, and moves the processing to S1210 of the main flow (see FIG. 291).

一方、S1271において、メインCPU101が、現在の遊技状態がS8でないと判別したとき(S1271がNO判定の場合)、メインCPU101は、現在の遊技状態が疑似BBであるか否かを判別する(S1273)。   On the other hand, when the main CPU 101 determines in S1271 that the current gaming state is not S8 (when S1271 is NO), the main CPU 101 determines whether or not the current gaming state is pseudo BB (S1273). ).

S1273において、メインCPU101が、現在の遊技状態が疑似BBであると判別したとき(S1273がYES判定の場合)、メインCPU101は、疑似BB中スタート時処理を行う(S1274)。なお、疑似BB中スタート時処理の詳細については、後述の図307を参照しながら後で説明する。そして、S1274の処理後、メインCPU101は、状態別制御処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   In S1273, when the main CPU 101 determines that the current gaming state is the pseudo BB (when S1273 is YES), the main CPU 101 performs a process at the start during the pseudo BB (S1274). The details of the process during the pseudo BB start will be described later with reference to FIG. Then, after the processing of S1274, the main CPU 101 ends the state-specific control processing, and moves the processing to S1210 of the main flow (see FIG. 291).

一方、S1273において、メインCPU101が、現在の遊技状態が疑似BBでないと判別したとき(S1273がNO判定の場合)、メインCPU101は、現在の遊技状態がボーナス状態であるか否かを判別する(S1275)。   On the other hand, when the main CPU 101 determines in S1273 that the current gaming state is not pseudo BB (when S1273 is NO), the main CPU 101 determines whether or not the current gaming state is a bonus state ( S1275).

S1275において、メインCPU101が、現在の遊技状態がボーナス状態であると判別したとき(S1275がYES判定の場合)、メインCPU101は、BB中スタート時処理を行う(S1276)。なお、BB中スタート時処理の詳細については、後述の図308及び図309を参照しながら後で説明する。そして、S1276の処理後、メインCPU101は、状態別制御処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   In S1275, when the main CPU 101 determines that the current gaming state is a bonus state (when S1275 is YES), the main CPU 101 performs processing during start during BB (S1276). The details of the start processing during BB will be described later with reference to FIGS. 308 and 309 described later. Then, after the processing of S1276, the main CPU 101 ends the state-based control processing, and moves the processing to S1210 of the main flow (see FIG. 291).

一方、S1275において、メインCPU101が、現在の遊技状態がボーナス状態でないと判別したとき(S1275がNO判定の場合)、メインCPU101は、その他処理を行う(S1277)。この処理では、メインCPU101は、上記各種判定処理で対象となった遊技状態以外の遊技状態に応じた処理を行う。例えば、現在の遊技状態が疑似BB準備状態である場合には、疑似BB準備状態に対応した処理を行う。そして、S1277の処理後、メインCPU101は、状態別制御処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   On the other hand, when the main CPU 101 determines in S1275 that the current gaming state is not the bonus state (when S1275 is NO), the main CPU 101 performs other processing (S1277). In this process, the main CPU 101 performs a process according to a gaming state other than the gaming state targeted by the various determination processes. For example, when the current gaming state is the pseudo BB preparation state, processing corresponding to the pseudo BB preparation state is performed. Then, after the processing of S1277, the main CPU 101 ends the state-specific control processing, and moves the processing to S1210 of the main flow (see FIG. 291).

[通常中スタート時処理]
次に、図295を参照して、状態別制御処理(図294参照)中のS1264で行う通常中スタート時処理について説明する。なお、図295は、通常中スタート時処理の手順を示すフローチャートである。
[Normal start processing]
Next, with reference to FIG. 295, the normal start process performed in S1264 in the state-specific control process (see FIG. 294) will be described. Note that FIG. 295 is a flowchart showing the procedure of normal start processing.

まず、メインCPU101は、CZ前兆中であるか否かを判別する(S1281)。この処理では、メインCPU101は、CZ前兆ゲーム数カウンタの値が0であれば、CZ前兆中ではないと判別し、CZ前兆ゲーム数カウンタの値が1以上であれば、CZ前兆中であると判別する。CZ前兆ゲーム数カウンタは、CZに当籤してからCZが開始されるまでの期間を計数するカウンタであり、メインRAM103に設けられる。なお、CZ前兆中フラグを格納する格納領域を設け、メインCPU101がCZ前兆中フラグ格納領域のデータに基づいて、CZ前兆中であるか否かを判別してもよい。   First, the main CPU 101 determines whether or not a CZ warning is in progress (S1281). In this process, if the value of the CZ precursor game number counter is 0, the main CPU 101 determines that the CZ precursor game number counter is not in progress, and if the value of the CZ precursor game number counter is 1 or more, it indicates that the CZ precursor game is in progress. Determine. The CZ precursor game number counter is a counter that counts a period from when the CZ is won until the CZ is started, and is provided in the main RAM 103. A storage area for storing the CZ precursor sign flag may be provided, and the main CPU 101 may determine whether or not the CZ precursor sign is in accordance with data in the CZ precursor sign storage area.

S1281において、メインCPU101が、CZ前兆中であると判別したとき(S1281がYES判定の場合)、メインCPU101は、CZ前兆中処理を行う(S1282)。なお、CZ前兆中処理の詳細については、後述の図296を参照しながら後で説明する。そして、S1282の処理後、メインCPU101は、通常中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   When the main CPU 101 determines in S1281 that the CZ precursor is in progress (in the case where S1281 is YES), the main CPU 101 performs CZ precursor processing (S1282). The details of the CZ precursor sign process will be described later with reference to FIG. Then, after the process of S1282, the main CPU 101 ends the normal start process, and proceeds to S1210 of the main flow (see FIG. 291).

一方、S1281において、メインCPU101が、CZ前兆中でないと判別したとき(S1281がNO判定の場合)、メインCPU101は、CZ抽籤テーブル(図225参照)を参照し、現在の通常時内部モード及び当籤役(抽籤グループ)に基づいてCZ抽籤を行う(S1283)。   On the other hand, when the main CPU 101 determines in S1281 that the CZ warning is not in progress (when S1281 is NO), the main CPU 101 refers to the CZ lottery table (see FIG. 225), and determines the current normal internal mode and win. CZ lottery is performed based on the combination (lottery group) (S1283).

次いで、メインCPU101は、S1283のCZ抽籤においてCZに当籤したか否かを判別する(S1284)。S1284において、メインCPU101が、CZに当籤してないと判別したとき(S1284がNO判定の場合)、メインCPU101は、S1291の処理を行う。   Next, the main CPU 101 determines whether or not CZ is won in the CZ lottery of S1283 (S1284). In S1284, when the main CPU 101 determines that CZ is not won (when S1284 is NO), the main CPU 101 performs the process of S1291.

一方、S1284において、メインCPU101が、CZに当籤したと判別したとき(S1284がYES判定の場合)、CZ抽籤テーブル(図225参照)を参照し、現在の通常時内部モード及び当籤役(抽籤グループ)に基づいてCZ前兆モード抽籤を行う(S1285)。CZ前兆モード抽籤では、「通常CZ」、「通常S8」、「直撃ART」の何れかに当籤する。   On the other hand, when it is determined in S1284 that the main CPU 101 has won CZ (when S1284 is YES), the CZ lottery table (see FIG. 225) is referred to, and the current normal internal mode and the winning combination (lottery group). ) To perform CZ precursor mode lottery (S1285). In the CZ precursor mode lottery, “normal CZ”, “normal S8”, or “direct hit ART” is won.

次いで、メインCPU101は、S1285におけるCZ前兆モード抽籤の抽籤結果に基づいて、CZ前兆モードをセットする(S1286)。CZ前兆が終了したときにCZ前兆モードが「通常CZ」である場合は、通常CZが開始される。CZ前兆が終了したときにCZ前兆モードが「通常S8」である場合は、通常S8が開始される。また、CZ前兆が終了したときにCZ前兆モードが「直撃ART」である場合は、ART準備中を経て通常ARTが開始される。   Next, the main CPU 101 sets the CZ precursor mode based on the lottery result of the CZ precursor mode lottery in S1285 (S1286). If the CZ precursor mode is “normal CZ” when the CZ precursor is finished, the normal CZ is started. If the CZ precursor mode is “normal S8” when the CZ precursor is completed, the normal S8 is started. In addition, when the CZ precursor mode is “direct hit ART” when the CZ precursor is completed, normal ART is started after the ART is being prepared.

次いで、メインCPU101は、CZ当籤時モード移行抽籤テーブル(図226参照)を参照し、CZ当籤時の通常時内部モード及び当籤役(抽籤グループ)に基づいて、内部モード移行抽籤を行う(S1287)。次いで、メインCPU101は、S1287における内部モード移行抽籤の抽籤結果に基づいて、通常時内部モードをセットする(S1287)。セットされた通常内部モードは、遊技状態が通常遊技状態に戻るまで変更されない。   Next, the main CPU 101 refers to the CZ winning mode transition lottery table (see FIG. 226), and performs the internal mode transition lottery based on the normal internal mode and the winning combination (lottery group) at the time of CZ winning (S1287). . Next, the main CPU 101 sets the normal internal mode based on the lottery result of the internal mode transition lottery in S1287 (S1287). The set normal internal mode is not changed until the game state returns to the normal game state.

次いで、メインCPU101は、CZ前兆ゲーム数抽籤テーブル(図228参照)を参照し、現在のCZ前兆モード及び当籤役(抽籤グループ)に基づいて、CZ前兆ゲーム数抽籤を行う(S1289)。次いで、メインCPU101は、S1289で決定されたCZ前兆ゲーム数をCZ前兆ゲーム数カウンタにセットする(S1290)。そして、S1290の処理後、メインCPU101は、通常中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   Next, the main CPU 101 refers to the CZ precursor game number lottery table (see FIG. 228), and performs a CZ precursor game number lottery based on the current CZ precursor mode and the winning combination (lottery group) (S1289). Next, the main CPU 101 sets the CZ precursor game number determined in S1289 in the CZ precursor game number counter (S1290). After the process of S1290, the main CPU 101 ends the normal start process, and moves the process to S1210 of the main flow (see FIG. 291).

S1284において、メインCPU101が、CZに当籤してないと判別したとき(S1284がNO判定の場合)、メインCPU101は、通常時内部モード移行抽籤テーブル(図224参照)を参照し、現在の通常時内部モード及び当籤役(抽籤グループ)に基づいて通常時内部モード移行抽籤を行う(S1291)。   When the main CPU 101 determines in S1284 that the CZ has not been won (when S1284 is NO), the main CPU 101 refers to the normal-time internal mode transition lottery table (see FIG. 224) to determine the current normal time. Based on the internal mode and the winning combination (lottery group), a normal internal mode transition lottery is performed (S1291).

次いで、メインCPU101は、S1287における通常時内部モード移行抽籤の抽籤結果に基づいて、通常時内部モードをセットする(S1292)。そして、S1292の処理後、メインCPU101は、通常中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   Next, the main CPU 101 sets the normal internal mode based on the lottery result of the normal internal mode transition lottery in S1287 (S1292). After the process of S1292, the main CPU 101 ends the normal start process, and moves the process to S1210 of the main flow (see FIG. 291).

[CZ前兆中処理]
次に、図296を参照して、通常中スタート時処理(図295参照)中のS1282で行うCZ前兆中処理について説明する。なお、図296は、CZ前兆中処理の手順を示すフローチャートである。
[CZ precursor treatment]
Next, with reference to FIG. 296, the CZ precursory process performed in S1282 during the normal start process (see FIG. 295) will be described. Note that FIG. 296 is a flowchart showing the procedure of CZ precursory processing.

まず、メインCPU101は、CZ前兆モードアップ抽籤テーブル(図229参照)を参照し、当籤役(抽籤グループ)に基づいてCZ前兆モードアップ抽籤を行う(S1301)。次いで、メインCPU101は、S1301の抽籤結果に基づいて、CZ前兆モードを更新する(S1305)。この処理では、メインCPU101は、S1301のCZ前兆モードアップ抽籤の抽籤結果が非当籤であった場合に、現在のCZ前兆モードを維持する。一方、CZ前兆モードアップ抽籤の抽籤結果が当籤(ランクアップ)であった場合に、現在のCZ前兆モードよりも1つ上のCZ前兆モードにランクアップする。   First, the main CPU 101 refers to the CZ precursor mode up lottery table (see FIG. 229), and performs CZ precursor mode up lottery based on the winning combination (lottery group) (S1301). Next, the main CPU 101 updates the CZ precursor mode based on the lottery result of S1301 (S1305). In this process, the main CPU 101 maintains the current CZ precursor mode when the lottery result of the CZ precursor mode up lottery in S1301 is non-winning. On the other hand, if the lottery result of the CZ precursor mode up lottery is a win (rank up), the CZ precursor mode is ranked one higher than the current CZ precursor mode.

前述したように、第2の実施形態に係るパチスロでは、CZ前兆モードの種別として、通常CZ、通常S8、直撃ART及びART+疑似BBを設けている。この中で最も低いランクのCZ前兆モードは、「通常CZ」であり、最も高いランクのCZ前兆モードが「ART+疑似BB」である。そして、「直撃ART」は、2番目に高いランクのCZ前兆モードであり、「通常S8」は、3番目に高いランクのCZ前兆モードである。   As described above, in the pachislot machine according to the second embodiment, normal CZ, normal S8, direct hit ART, and ART + pseudo BB are provided as types of the CZ precursor mode. Among them, the lowest rank CZ precursor mode is “normal CZ”, and the highest rank CZ precursor mode is “ART + pseudo BB”. “Direct hit ART” is the second highest ranked CZ precursor mode, and “normal S8” is the third highest ranked CZ precursor mode.

CZ前兆モードアップ抽籤の抽籤結果が当籤(ランクアップ)であり、現在のCZ前兆モードが「通常CZ」であった場合は、CZ前兆モードが「通常S8」に更新される。また、CZ前兆モードアップ抽籤の抽籤結果が当籤(ランクアップ)であり、現在のCZ前兆モードが「通常S8」であった場合は、CZ前兆モードが「直撃ART」に更新される。また、CZ前兆モードアップ抽籤の抽籤結果が当籤(ランクアップ)であり、現在のCZ前兆モードが、「直撃ART」であった場合は、CZ前兆モードが「ART+疑似BB」に更新される。   When the lottery result of the CZ precursor mode up lottery is winning (rank up) and the current CZ precursor mode is “normal CZ”, the CZ precursor mode is updated to “normal S8”. Further, when the lottery result of the CZ precursor mode up lottery is a win (rank up) and the current CZ precursor mode is “normal S8”, the CZ precursor mode is updated to “direct hit ART”. Further, when the lottery result of the CZ precursor mode up lottery is winning (ranked up) and the current CZ precursor mode is “direct hit ART”, the CZ precursor mode is updated to “ART + pseudo BB”.

なお、現在のCZ前兆モードが、「ART+疑似BB」であった場合は、現在のCZ前兆モードである「ART+疑似BB」が維持される。また、現在のCZ前兆モードが「ART+疑似BB」である場合は、CZ前兆モードアップ抽籤を行わないようにしてもよい。   When the current CZ precursor mode is “ART + pseudo BB”, the current CZ precursor mode “ART + pseudo BB” is maintained. Further, when the current CZ precursor mode is “ART + pseudo BB”, the CZ precursor mode up lottery may not be performed.

次いで、メインCPU101は、CZ前兆ゲーム数カウンタの値を1減算する(S1303)。次いで、メインCPU101は、CZ前兆ゲーム数カウンタの値が0であるか否かを判別する(S1304)。S1304において、メインCPU101が、CZ前兆ゲーム数カウンタの値が0でないと判別したとき(S1304がNO判定の場合)、メインCPU101は、CZ前兆中処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   Next, the main CPU 101 subtracts 1 from the value of the CZ precursor game number counter (S1303). Next, the main CPU 101 determines whether or not the value of the CZ precursor game number counter is 0 (S1304). In S1304, when the main CPU 101 determines that the value of the CZ precursor game number counter is not 0 (in the case of NO determination in S1304), the main CPU 101 ends the CZ precursor sign process, and the process proceeds to the main flow (see FIG. 291). ) To S1210.

一方、S1304において、メインCPU101が、CZ前兆ゲーム数カウンタの値が0であると判別したとき(S1304がYES判定の場合)、メインCPU101は、CZ前兆モードは、「(直撃)ART」であるか否かを判別する(S1305)。   On the other hand, when the main CPU 101 determines in S1304 that the value of the CZ precursor game number counter is 0 (when S1304 is YES), the main CPU 101 indicates that the CZ precursor mode is “(direct hit) ART”. Whether or not (S1305).

S1305において、メインCPU101が、CZ前兆モードは、「(直撃)ART」であると判別したとき(S1305がYES判定の場合)、メインCPU101は、次遊技の遊技状態にART準備状態をセットする(S1306)。そして、S1306の処理後、メインCPU101は、CZ前兆中処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   In S1305, when the main CPU 101 determines that the CZ precursor mode is “(direct hit) ART” (when S1305 is YES), the main CPU 101 sets the ART ready state to the game state of the next game ( S1306). Then, after the process of S1306, the main CPU 101 ends the CZ precursory process, and moves the process to S1210 of the main flow (see FIG. 291).

一方、S1305において、メインCPU101が、CZ前兆モードは、「(直撃)ART」でないと判別したとき(S1305がNO判定の場合)、メインCPU101は、CZ前兆モードは、「ART+疑似BB」であるか否かを判別する(S1307)。   On the other hand, when the main CPU 101 determines in S1305 that the CZ precursor mode is not “(direct hit) ART” (when S1305 is NO), the main CPU 101 has “ART + pseudo BB” in the CZ precursor mode. Whether or not (S1307).

S1307において、メインCPU101が、CZ前兆モードは、「ART+疑似BB」であると判別したとき(S1307がYES判定の場合)、メインCPU101は、次遊技の遊技状態に擬似BB準備状態をセットする(S1308)。そして、S1308の処理後、メインCPU101は、CZ前兆中処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   In S1307, when the main CPU 101 determines that the CZ precursor mode is “ART + pseudo BB” (when S1307 is YES), the main CPU 101 sets the pseudo BB preparation state to the gaming state of the next game ( S1308). Then, after the processing of S1308, the main CPU 101 ends the CZ precursory processing, and moves the processing to S1210 of the main flow (see FIG. 291).

一方、S1307において、メインCPU101が、CZ前兆モードは、「ART+疑似BB」でないと判別したとき(S1307がNO判定の場合)、メインCPU101は、次遊技の遊技状態にCZをセットする(S1309)。そして、S1309の処理後、メインCPU101は、CZ前兆中処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   On the other hand, when the main CPU 101 determines in S1307 that the CZ precursor mode is not “ART + pseudo BB” (when S1307 is NO), the main CPU 101 sets CZ to the gaming state of the next game (S1309). . After the process of S1309, the main CPU 101 ends the CZ precursor sign process, and moves the process to S1210 of the main flow (see FIG. 291).

[CZ中スタート時処理]
次に、図297及び図298を参照して、状態別制御処理(図294参照)中のS1266で行うCZ中スタート時処理について説明する。なお、図297及び図298は、CZ中スタート時処理の手順を示すフローチャートである。
[Process during start during CZ]
Next, with reference to FIGS. 297 and 298, the CZ start-up process performed in S1266 in the state-specific control process (see FIG. 294) will be described. FIG. 297 and FIG. 298 are flowcharts showing the procedure of the start time process during CZ.

まず、メインCPU101は、CZ開始ゲームであるか否かを判別する(S1321)。CZ開始ゲームとは、CZが開始されて最初の遊技のことである。S1321において、メインCPU101が、CZ開始ゲームでないと判別したとき(S1321がNO判定の場合)、メインCPU101は、S1330の処理を行う。   First, the main CPU 101 determines whether or not it is a CZ start game (S1321). The CZ start game is the first game after CZ is started. In S1321, when the main CPU 101 determines that the game is not the CZ start game (when S1321 is NO), the main CPU 101 performs the process of S1330.

一方、S1321において、メインCPU101が、CZ開始ゲームであると判別したとき(S1321がYES判定の場合)、メインCPU101は、CZ中直撃抽籤テーブル(図230参照)を参照し、当籤役(抽籤グループ)に基づいてART直撃抽籤を行う(S1322)。   On the other hand, when the main CPU 101 determines in S1321 that the game is a CZ start game (when S1321 is YES), the main CPU 101 refers to the CZ direct hit lottery table (see FIG. 230) and wins the winning combination (lottery group). ) To perform an ART direct lottery (S1322).

次いで、メインCPU101は、S1322の抽籤結果がART当籤であるか否かを判別する(S1323)。S1323において、メインCPU101が、S1322の抽籤結果がART当籤であると判別したとき(S1323がYES判定の場合)、メインCPU101は、次遊技の遊技状態にART準備状態をセットする(S1324)。次遊技の遊技状態にART準備状態をセットした場合は、この遊技(CZ開始ゲーム)でCZが終了する。S1324の処理後、メインCPU101は、CZ中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   Next, the main CPU 101 determines whether or not the lottery result in S1322 is an ART winning (S1323). In S1323, when the main CPU 101 determines that the lottery result in S1322 is ART winning (when S1323 is YES), the main CPU 101 sets the ART ready state to the gaming state of the next game (S1324). When the ART ready state is set as the game state of the next game, the CZ ends in this game (CZ start game). After the process of S1324, the main CPU 101 ends the start-time process during CZ, and moves the process to S1210 of the main flow (see FIG. 291).

一方、S1323において、メインCPU101が、S1322の抽籤結果がART当籤でないと判別したとき(S1323がNO判定の場合)、メインCPU101は、CZ前兆モードは通常S8であるか否かを判別する(S1325)。   On the other hand, when the main CPU 101 determines in S1323 that the lottery result in S1322 is not ART winning (when S1323 is NO), the main CPU 101 determines whether or not the CZ precursor mode is normally S8 (S1325). ).

S1325において、CZ前兆モードは通常S8であると判別したとき(S1325がYES判定の場合)、メインCPU101は、S8中ゲーム数カウンタに8をセットする(S1326)。S8中ゲーム数カウンタは、S8の継続期間を計数するカウンタであり、メインRAM103に設けられる。   When it is determined in S1325 that the CZ precursor mode is normally S8 (when S1325 is YES), the main CPU 101 sets 8 in the S8 game number counter (S1326). The S8 in-game number counter is a counter that counts the duration of S8 and is provided in the main RAM 103.

次いで、メインCPU101は、次遊技の遊技状態にS8をセットする(S1327)。次遊技の遊技状態にS8をセットした場合は、この遊技(CZ開始ゲーム)でCZが終了する。また、S1327の処理では、CZ中ポイントカウンタをクリアする。このCZ中ポイントカウンタについては、後で説明する。S1327の処理後、メインCPU101は、CZ中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   Next, the main CPU 101 sets S8 as the game state of the next game (S1327). When S8 is set in the game state of the next game, the CZ ends in this game (CZ start game). In the processing of S1327, the CZ point counter is cleared. This CZ point counter will be described later. After the process of S1327, the main CPU 101 ends the start process during CZ, and moves the process to S1210 of the main flow (see FIG. 291).

S1325において、メインCPU101が、CZ前兆モードは通常S8でないと判別したとき(S1325がNO判定の場合)、メインCPU101は、CZ中ゲーム数抽籤テーブル(図231参照)を参照し、当籤役(抽籤グループ)に基づいてCZ中ゲーム数抽籤を行う(S1328)。   In S1325, when the main CPU 101 determines that the CZ precursor mode is not normally S8 (when S1325 is NO), the main CPU 101 refers to the CZ in-game number lottery table (see FIG. 231) to determine the winning combination (lottery). Based on (group), the number of games in the CZ lottery is performed (S1328).

次いで、メインCPU101は、S1328の抽籤結果の値(21又は11)をCZ中ゲーム数カウンタにセットする(S1329)。CZ中ゲーム数カウンタは、CZにおける前半部の継続期間を計数するカウンタであり、メインRAM103に設けられる。S1329の処理後、メインCPU101は、CZ中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   Next, the main CPU 101 sets the value (21 or 11) of the lottery result in S1328 to the CZ game number counter (S1329). The in-CZ game number counter is a counter that counts the duration of the first half of the CZ and is provided in the main RAM 103. After the process of S1329, the main CPU 101 ends the start process during CZ, and moves the process to S1210 of the main flow (see FIG. 291).

S1321において、メインCPU101が、CZ開始ゲームでないと判別したとき(S1321がNO判定の場合)、メインCPU101は、CZジャッジゲーム数カウンタの値は1以上であるか否かを判別する(S1330)。CZジャッジゲーム数カウンタは、CZにおける後半部の継続期間を計数するカウンタであり、メインRAM103に設けられる。   When the main CPU 101 determines in S1321 that the game is not the CZ start game (when S1321 is NO), the main CPU 101 determines whether or not the value of the CZ judge game number counter is 1 or more (S1330). The CZ judge game number counter is a counter that counts the duration of the second half of the CZ, and is provided in the main RAM 103.

S1330において、メインCPU101が、CZジャッジゲーム数カウンタの値は1以上であると判別したとき(S1330がYES判定の場合)、メインCPU101は、CZジャッジゲーム中処理を行う(S1331)。なお、CZジャッジゲーム中処理の詳細については、後述の図299を参照しながら後で説明する。S1331の処理後、メインCPU101は、CZ中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   In S1330, when the main CPU 101 determines that the value of the CZ judge game number counter is 1 or more (when S1330 is YES), the main CPU 101 performs CZ judge game in-process (S1331). Details of the CZ judge game mid-process will be described later with reference to FIG. After the process of S1331, the main CPU 101 ends the start-time process during CZ, and moves the process to S1210 of the main flow (see FIG. 291).

一方、S1330において、メインCPU101が、CZジャッジゲーム数カウンタの値は1以上でないと判別したとき(S1330がNO判定の場合)、メインCPU101は、CZ中ゲーム数カウンタの値を1減算する(S1332)。次いで、メインCPU101は、CZ中ゲーム数カウンタの値は0であるか否かを判別する(S1333)。   On the other hand, when the main CPU 101 determines in S1330 that the value of the CZ judge game number counter is not 1 or more (when S1330 is NO), the main CPU 101 subtracts 1 from the value of the CZ in-game number counter (S1332). ). Next, the main CPU 101 determines whether or not the value of the CZ in-game number counter is 0 (S 1333).

S1333において、メインCPU101が、CZ中ゲーム数カウンタの値は0でないと判別したとき(S1333がNO判定の場合)、メインCPU101は、S1341の処理を行う。一方、S1333において、メインCPU101が、CZ中ゲーム数カウンタの値は0であると判別したとき(S1333がYES判定の場合)、メインCPU101は、ループ継続抽籤テーブル(図232参照)を参照し、当籤役(抽籤グループ)に基づいてループ継続抽籤を行う(S1334)。   In S1333, when the main CPU 101 determines that the value of the CZ in-game number counter is not 0 (when S1333 is NO), the main CPU 101 performs the process of S1341. On the other hand, when the main CPU 101 determines in S1333 that the value of the CZ in-game number counter is 0 (when S1333 is YES), the main CPU 101 refers to the loop continuation lottery table (see FIG. 232), A loop continuation lottery is performed based on the winning combination (lottery group) (S1334).

第2の実施形態に係るパチスロでは、ループ継続抽籤の抽籤結果がループ継続に当籤であった場合は、CZの前半部を1ゲーム(遊技)延長する。CZの前半部では、遊技毎にCZ中ポイントを取得可能となっており、CZ中ポイントの合計値が大きいほど、ARTに当籤し易くなる。そのため、CZの前半部を1ゲーム(遊技)延長されると、遊技者にとって有利になる。   In the pachislot machine according to the second embodiment, when the lottery result of the loop continuation lottery is a win for the loop continuation, the first half of the CZ is extended by one game (game). In the first half of CZ, points in CZ can be acquired for each game, and the larger the total value of points in CZ, the easier it is to win ART. Therefore, if the first half of the CZ is extended by one game (game), it is advantageous for the player.

次いで、メインCPU101は、S1334の抽籤結果がループ継続に当籤であるか否かを判別する(S1335)。S1335において、メインCPU101が、S1334の抽籤結果がループ継続に当籤であると判別したとき(S1335がYES判定の場合)、メインCPU101は、S1341の処理を行う。   Next, the main CPU 101 determines whether or not the lottery result in S1334 is a win for loop continuation (S1335). In S1335, when the main CPU 101 determines that the lottery result in S1334 is winning for loop continuation (when S1335 is YES), the main CPU 101 performs the process of S1341.

一方、S1335において、メインCPU101が、S1334の抽籤結果がループ継続に当籤でないと判別したとき(S1335がNO判定の場合)、メインCPU101は、CZ中当籤ポイント抽籤テーブル(図235)参照し、当籤役(抽籤グループ)に基づいて、CZ中当籤ポイント抽籤を行う(S1336)。   On the other hand, in S1335, when the main CPU 101 determines that the lottery result in S1334 is not winning the loop continuation (when S1335 is NO), the main CPU 101 refers to the CZ winning point lottery table (FIG. 235) and wins. Based on the combination (lottery group), a lottery point lottery in CZ is performed (S1336).

次いで、メインCPU101は、CZ中ポイントカウンタの値は、S1336において決定したCZ当籤ポイントの値以上であるか否かを判別する(S1337)。前述したように、CZ中ポイントカウンタは、CZの前半部で付与されたCZ中ポイントを計数するカウンタであり、メインRAM103に設けられる。   Next, the main CPU 101 determines whether or not the value of the CZ midpoint counter is equal to or greater than the value of the CZ winning point determined in S1336 (S1337). As described above, the CZ midpoint counter is a counter that counts the CZ midpoints assigned in the first half of the CZ, and is provided in the main RAM 103.

S1337において、メインCPU101が、CZ中ポイントカウンタの値は、CZ当籤ポイントの値以上であると判別したとき(S1337がYES判定の場合)、メインCPU101は、CZ前兆モードを「(直撃)ART」にする(S1338)。   In S1337, when the main CPU 101 determines that the value of the CZ midpoint counter is equal to or greater than the value of the CZ winning point (when S1337 is YES), the main CPU 101 sets the CZ precursor mode to “(direct hit) ART”. (S1338).

S1338の処理後、又はS1337において、メインCPU101が、CZ中ポイントカウンタの値は、CZ当籤ポイントの値以上でないと判別したとき(S1337がNO判定の場合)、メインCPU101は、CZジャッジゲーム数抽籤テーブル(図236参照)を参照し、CZ中ポイントカウンタの値、及び当籤役(抽籤グループ)に基づいて、CZジャッジゲーム数抽籤を行う(S1339)。   After the processing of S1338 or in S1337, when the main CPU 101 determines that the value of the CZ midpoint counter is not equal to or greater than the value of the CZ winning point (when S1337 is NO), the main CPU 101 determines the number of CZ judge games. With reference to the table (see FIG. 236), CZ judge game number lottery is performed based on the value of the CZ point counter and the winning combination (lottery group) (S1339).

次いで、メインCPU101は、S1339の抽籤結果をCZジャッジゲーム数カウンタにセットする(S1340)。S1340の処理後、メインCPU101は、CZ中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   Next, the main CPU 101 sets the lottery result of S1339 in the CZ judge game number counter (S1340). After the process of S1340, the main CPU 101 ends the start process during CZ, and moves the process to S1210 of the main flow (see FIG. 291).

S1333がNO判定の場合、又は、S1335がYES判定の場合、メインCPU101は、CZ中ポイント抽籤テーブル(図233参照)を参照し、当籤役(抽籤グループ)に基づいて、CZ中ポイント抽籤を行う(S1341)。   When S1333 is NO or S1335 is YES, the main CPU 101 refers to the CZ point lottery table (see FIG. 233) and performs CZ point lottery based on the winning combination (lottery group). (S1341).

次いで、メインCPU101は、S1341のCZ中ポイント抽籤でCZ中ポイントが当籤したか否かを判別する(S1342)。S1342において、メインCPU101が、CZ中ポイントが当籤してないと判別したとき(S1342がNO判定の場合)、メインCPU101は、CZ中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   Next, the main CPU 101 determines whether or not a CZ point is won in the SZ1 point lottery of S1341 (S1342). When the main CPU 101 determines in S1342 that the CZ point has not been won (when S1342 is NO), the main CPU 101 ends the start process during CZ, and the process proceeds to the main flow (see FIG. 291). To S1210.

一方、S1342において、メインCPU101が、CZ中ポイントが当籤したと判別したとき(S1342がYES判定の場合)、メインCPU101は、当籤したCZ中ポイントの値をCZ中ポイントカウンタに加算する(S1343)。   On the other hand, when the main CPU 101 determines in S1342 that the CZ point has been won (when S1342 is YES), the main CPU 101 adds the value of the CZ point to the CZ point counter (S1343). .

次いで、メインCPU101は、CZ中ポイントカウンタの値は100以上であるか否かを判別する(S1344)。S1344において、メインCPU101が、CZ中ポイントカウンタの値は100以上であると判別したとき(S1344がYES判定の場合)、メインCPU101は、S1349の処理を行う。   Next, the main CPU 101 determines whether or not the value of the CZ point counter is 100 or more (S1344). In S1344, when the main CPU 101 determines that the value of the CZ midpoint counter is 100 or more (when S1344 is YES), the main CPU 101 performs the process of S1349.

一方、S1344において、メインCPU101が、CZ中ポイントカウンタの値は100以上でないと判別したとき(S1344がNO判定の場合)、メインCPU101は、CZ中コンボポイント抽籤テーブル(図234参照)を参照し、当籤役(抽籤グループ)に基づいて、CZ中コンボポイント抽籤を行う(S1345)。   On the other hand, when the main CPU 101 determines in S1344 that the value of the CZ point counter is not 100 or more (when S1344 is NO), the main CPU 101 refers to the CZ combo point lottery table (see FIG. 234). Based on the winning combination (lottery group), a combo point lottery is performed during CZ (S1345).

次いで、メインCPU101は、S1345のCZ中コンボポイント抽籤でCZ中コンボポイントが当籤したか否かを判別する(S1346)。S1346において、メインCPU101が、CZ中コンボポイントが当籤してないと判別したとき(S1346がNO判定の場合)、メインCPU101は、CZ中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   Next, the main CPU 101 determines whether or not a CZ combo point is won in the CZ combo point lottery of S1345 (S1346). In S1346, when the main CPU 101 determines that the CZ combo point has not been won (NO in S1346), the main CPU 101 ends the start process during CZ, and the process proceeds to the main flow (see FIG. 291). ) To S1210.

一方、S1346において、メインCPU101が、CZ中コンボポイントが当籤したと判別したとき(S1346がYES判定の場合)、メインCPU101は、当籤したCZ中コンボポイントの値をCZ中ポイントカウンタに加算する(S1347)。   On the other hand, when the main CPU 101 determines in S1346 that the CZ combo point has been won (when S1346 is YES), the main CPU 101 adds the value of the winning CZ combo point to the CZ point counter ( S1347).

次いで、メインCPU101は、CZ中ポイントカウンタの値は100以上であるか否かを判別する(S1348)。S1348において、メインCPU101が、CZ中ポイントカウンタの値は100以上でないと判別したとき(S1348がNO判定の場合)、メインCPU101は、CZ中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   Next, the main CPU 101 determines whether or not the value of the CZ point counter is 100 or more (S1348). In S1348, when the main CPU 101 determines that the value of the point counter during CZ is not 100 or more (when S1348 is NO), the main CPU 101 ends the start-time processing during CZ, and the process proceeds to the main flow (FIG. 291). (Refer to S1210).

S1348において、メインCPU101が、CZ中ポイントカウンタの値は100以上であると判別したとき(S1348がYES判定の場合)、又は、S1344がYES判定の場合、メインCPU101は、疑似BB振り分け抽籤テーブル(図250〜図260参照)を参照し、当籤役(抽籤グループ)に基づいて、疑似BB振り分け抽籤を行う(S1349)。   In S1348, when the main CPU 101 determines that the value of the CZ point counter is 100 or more (when S1348 is YES), or when S1344 is YES, the main CPU 101 determines whether the pseudo BB sorting lottery table ( Referring to FIGS. 250 to 260), pseudo BB sorting lottery is performed based on the winning combination (lottery group) (S1349).

第2の実施形態に係るパチスロでは、疑似BB振り分け抽籤テーブル(ART残りゲーム数100)が参照される。しかし、本発明に係る疑似BB振り分け抽籤テーブルとしては、CZ中に参照するものを別途設けてもよい。また、参照する疑似BB振り分け抽籤テーブルを抽籤によって決定してもよい。さらに、CZ中ポイントカウンタの値が100以上になって場合は、必ずABB(遊技者にとって有利な方の疑似BB)に当籤するようにしてもよい。   In the pachi-slot according to the second embodiment, the pseudo BB sorting lottery table (ART remaining game count 100) is referred to. However, as the pseudo BB sorting lottery table according to the present invention, what is referred to in the CZ may be provided separately. Further, the pseudo BB sorting lottery table to be referred to may be determined by lottery. Further, when the value of the point counter during CZ is 100 or more, it is always possible to win ABB (pseudo BB which is advantageous to the player).

次いで、メインCPU101は、S1349において決定された疑似BBの種別に対応するフラグをオン状態にセットする(S1350)。そして、メインCPU101は、疑似BBゲーム数カウンタに20をセットし、次遊技の遊技状態に疑似BB準備中をセットする(S1351)。疑似BBゲーム数カウンタは、疑似BBの継続期間を計数するカウンタであり、メインRAM103に設けられる。   Next, the main CPU 101 sets a flag corresponding to the type of the pseudo BB determined in S1349 to an on state (S1350). Then, the main CPU 101 sets 20 in the pseudo BB game number counter, and sets the pseudo BB preparation in the game state of the next game (S1351). The pseudo BB game number counter is a counter that counts the duration of the pseudo BB and is provided in the main RAM 103.

また、S1351の処理では、CZ中ポイントカウンタをクリアする。S1350の処理後、メインCPU101は、CZ中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   In S1351, the CZ midpoint counter is cleared. After the process of S1350, the main CPU 101 ends the start process during CZ, and moves the process to S1210 of the main flow (see FIG. 291).

[CZジャッジゲーム中処理]
次に、図299を参照して、CZ中スタート時処理(図297参照)中のS1331で行うCZジャッジゲーム中処理について説明する。なお、図299は、CZジャッジゲーム中処理の手順を示すフローチャートである。
[Processing during CZ judge game]
Next, with reference to FIG. 299, the CZ judge game mid-process to be performed in S1331 during the CZ mid-start process (see FIG. 297) will be described. FIG. 299 is a flowchart showing the procedure of the CZ judge game mid-process.

まず、メインCPU101は、CZ前兆モードはARTであるか否かを判別する(S1361)。S1361において、メインCPU101が、CZ前兆モードはARTであると判別したとき(S1361がYES判定の場合)、メインCPU101は、S1365の処理を行う。   First, the main CPU 101 determines whether or not the CZ precursor mode is ART (S 1361). In S1361, when the main CPU 101 determines that the CZ precursor mode is ART (when S1361 is YES), the main CPU 101 performs the process of S1365.

一方、S1361において、メインCPU101が、CZ前兆モードはARTでないと判別したとき(S1361がNO判定の場合)、メインCPU101は、CZ中直撃抽籤テーブル(図230参照)を参照し、当籤役(抽籤グループ)に基づいて、ART直撃抽籤を行う(S1362)。   On the other hand, when the main CPU 101 determines in S 1361 that the CZ precursor mode is not ART (when S 1361 is NO), the main CPU 101 refers to the CZ direct hitting lottery table (see FIG. 230) and wins the winning combination (lottery). Based on the group, the ART direct lottery is performed (S1362).

次いで、メインCPU101は、S1362の抽籤結果に基づいて、CZ前兆モードを更新する(S1363)。S1363の処理において、メインCPU101は、S1362のART直撃抽籤でARTに当籤している場合に、CZ前兆モードをARTに更新する。一方、ART直撃抽籤でARTに当籤していない場合は、現在のCZ前兆モードを維持する。   Next, the main CPU 101 updates the CZ precursor mode based on the lottery result of S1362 (S1363). In the process of S1363, the main CPU 101 updates the CZ precursor mode to ART when the ART is hit by the ART direct hit lottery of S1362. On the other hand, when the ART is not hit by the ART direct lottery, the current CZ precursor mode is maintained.

次いで、メインCPU101は、CZ前兆モードはARTであるか否かを判別する(S1364)。S1364において、メインCPU101が、CZ前兆モードはARTでないと判別したとき(S1364がNO判定の場合)、メインCPU101は、S1369の処理を行う。   Next, the main CPU 101 determines whether or not the CZ precursor mode is ART (S1364). In S1364, when the main CPU 101 determines that the CZ precursor mode is not ART (when S1364 is NO), the main CPU 101 performs the process of S1369.

一方、S1364において、メインCPU101が、CZ前兆モードはARTであると判別したとき(S1364がYES判定の場合)、又はS1361がYES判定の場合、メインCPU101は、SP玉獲得抽籤テーブル(図237参照)を参照して、当籤役(抽籤グループ)に基づいて、SP玉獲得抽籤を行う(S1365)。   On the other hand, when the main CPU 101 determines in S1364 that the CZ precursor mode is ART (when S1364 is YES), or when S1361 is YES, the main CPU 101 determines the SP ball acquisition lottery table (see FIG. 237). ), The SP ball acquisition lottery is performed based on the winning combination (lottery group) (S1365).

第2の実施形態に係るパチスロでは、CZジャッジゲーム中のSP玉獲得抽籤において参照するSP玉獲得抽籤テーブルを、SP玉獲得抽籤テーブル(ART準備中)とする。なお、本発明に係るパチスロとしては、CZジャッジゲーム中に参照するSP玉獲得抽籤テーブルを、別途設けてもよい。   In the pachislot machine according to the second embodiment, the SP ball acquisition lottery table referred to in the SP ball acquisition lottery during the CZ judge game is the SP ball acquisition lottery table (ART preparation in progress). As the pachislot machine according to the present invention, an SP ball acquisition lottery table to be referred to during the CZ judge game may be provided separately.

次いで、メインCPU101は、S1365のSP玉獲得抽籤で何れかのパターンに当籤したか否かを判別する(S1366)。S1366において、メインCPU101が、SP玉獲得抽籤で何れかのパターンに当籤してないと判別したとき(S1366がNO判定の場合)、メインCPU101は、S1369の処理を行う。   Next, the main CPU 101 determines whether or not any pattern is won in the SP ball acquisition lottery of S1365 (S1366). In S1366, when the main CPU 101 determines that any pattern is not won in the SP ball acquisition lottery (when S1366 is NO), the main CPU 101 performs the process of S1369.

一方、S1366において、メインCPU101が、SP玉獲得抽籤で何れかのパターンに当籤したと判別したとき(S1366がYES判定の場合)、メインCPU101は、SP玉個数抽籤テーブル(図240参照)を参照して、S1366で当籤したパターン、及び当籤役(抽籤グループ)に基づいて、SP玉個数抽籤を行う(S1367)。   On the other hand, when it is determined in S1366 that the main CPU 101 wins any pattern in the SP ball acquisition lottery (when S1366 is YES), the main CPU 101 refers to the SP ball number lottery table (see FIG. 240). Then, based on the pattern won in S1366 and the winning combination (lottery group), the SP ball number lottery is performed (S1367).

次いで、メインCPU101は、S1367のSP玉個数抽籤で決定したSP玉の個数をSP玉個数カウンタに加算する(S1368)。SP玉個数カウンタは、獲得したSP玉(復帰抽籤権利)を計数するカウンタであり、メインRAM103に設けられる。このSP玉個数カウンタは、本発明に係る「復帰抽籤権利計数手段」に対応する。   Next, the main CPU 101 adds the number of SP balls determined in the SP ball number lottery of S1367 to the SP ball number counter (S1368). The SP ball number counter is a counter that counts the acquired SP balls (return lottery rights), and is provided in the main RAM 103. This SP ball number counter corresponds to “return lottery right counting means” according to the present invention.

S1368の処理後、S1364がNO判定の場合、又はS1366がNO判定の場合に、メインCPU101は、CZジャッジゲーム数カウンタを1減算する(S1369)。次いで、メインCPU101は、CZジャッジゲーム数カウンタの値は0であるか否かを判別する(S1370)。S1370において、メインCPU101が、CZジャッジゲーム数カウンタの値は0でないと判別したとき(S1370がNO判定の場合)、メインCPU101は、CZジャッジゲーム中処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   After S1368, when S1364 is NO or when S1366 is NO, the main CPU 101 decrements the CZ judge game number counter by 1 (S1369). Next, the main CPU 101 determines whether or not the value of the CZ judge game number counter is 0 (S1370). In S1370, when the main CPU 101 determines that the value of the CZ judge game number counter is not 0 (when S1370 is NO), the main CPU 101 ends the CZ judge game in-process, and the process proceeds to the main flow (FIG. 291). (Refer to S1210).

一方、S1370において、メインCPU101が、CZジャッジゲーム数カウンタの値は0であると判別したとき(S1370がYES判定の場合)、メインCPU101は、CZ前兆モードはARTであるか否かを判別する(S1371)。   On the other hand, when the main CPU 101 determines in S1370 that the value of the CZ judge game number counter is 0 (when S1370 is YES), the main CPU 101 determines whether or not the CZ precursor mode is ART. (S1371).

S1371において、メインCPU101が、CZ前兆モードはARTであると判別したとき(S1371がYES判定の場合)、メインCPU101は、次遊技の遊技状態にART準備状態をセットする(S1372)。また、S1372の処理では、、CZ中ポイントカウンタをクリアする。S1372の処理後、メインCPU101は、CZジャッジゲーム中処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   In S1371, when the main CPU 101 determines that the CZ precursor mode is ART (when S1371 is YES), the main CPU 101 sets the ART ready state to the game state of the next game (S1372). In S1372, the CZ point counter is cleared. After the process of S1372, the main CPU 101 ends the process during the CZ judge game, and moves the process to S1210 of the main flow (see FIG. 291).

一方、S1371において、メインCPU101が、CZ前兆モードはARTでないと判別したとき(S1371がNO判定の場合)、メインCPU101は、次遊技の遊技状態に通常遊技状態をセットする(S1373)。また、S1373の処理では、CZ中ポイントカウンタをクリアする。S1373の処理後、メインCPU101は、CZジャッジゲーム中処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   On the other hand, when the main CPU 101 determines in S 1371 that the CZ precursor mode is not ART (when S 1371 is NO), the main CPU 101 sets the normal gaming state to the gaming state of the next game (S 1373). In the process of S1373, the CZ midpoint counter is cleared. After the process of S1373, the main CPU 101 ends the CZ judge game mid-process, and moves the process to S1210 of the main flow (see FIG. 291).

[ART準備中スタート時処理]
次に、図300を参照して、状態別制御処理(図294参照)中のS1268で行うART準備中スタート時処理について説明する。なお、図300は、ART準備中スタート時処理の手順を示すフローチャートである。
[Start processing during ART preparation]
Next, with reference to FIG. 300, the ART preparation start process performed in S1268 in the state-specific control process (see FIG. 294) will be described. Note that FIG. 300 is a flowchart showing a procedure of start-up processing during ART preparation.

まず、メインCPU101は、SP玉獲得抽籤テーブル(図237参照)を参照して、当籤役(抽籤グループ)に基づいて、SP玉獲得抽籤を行う(S1381)。第2の実施形態に係るパチスロでは、疑似BB準備中のSP玉獲得抽籤において参照するSP玉獲得抽籤テーブルを、SP玉獲得抽籤テーブル(ART準備中)とする。なお、疑似BB準備中に参照するSP玉獲得抽籤テーブルを、別途設けてもよい。   First, the main CPU 101 performs an SP ball acquisition lottery based on the winning combination (lottery group) with reference to the SP ball acquisition lottery table (see FIG. 237) (S1381). In the pachislot machine according to the second embodiment, the SP ball acquisition lottery table referred to in the SP ball acquisition lottery during pseudo BB preparation is the SP ball acquisition lottery table (ART preparation in progress). Note that an SP ball acquisition lottery table referred to during the pseudo BB preparation may be provided separately.

次いで、メインCPU101は、S1381のSP玉獲得抽籤で何れかのパターンに当籤したか否かを判別する(S1382)。S1382において、メインCPU101が、SP玉獲得抽籤で何れかのパターンに当籤してないと判別したとき(S1382がNO判定の場合)、メインCPU101は、S1385の処理を行う。   Next, the main CPU 101 determines whether or not any pattern is won in the SP ball acquisition lottery of S1381 (S1382). In S1382, when the main CPU 101 determines that any pattern is not won in the SP ball acquisition lottery (when S1382 is NO), the main CPU 101 performs the process of S1385.

一方、S1382において、メインCPU101が、SP玉獲得抽籤で何れかのパターンに当籤したと判別したとき(S1382がYES判定の場合)、メインCPU101は、SP玉個数抽籤テーブル(図240参照)を参照して、S1381で当籤したパターン、及び当籤役(抽籤グループ)に基づいて、SP玉個数抽籤を行う(S1383)。次いで、メインCPU101は、S1383のSP玉個数抽籤で決定したSP玉の個数をSP玉個数カウンタに加算する(S1384)。   On the other hand, when it is determined in S1382 that the main CPU 101 has won any pattern in the SP ball acquisition lottery (when S1382 is YES), the main CPU 101 refers to the SP ball number lottery table (see FIG. 240). Then, the SP ball number lottery is performed based on the pattern won in S1381 and the winning combination (lottery group) (S1383). Next, the main CPU 101 adds the number of SP balls determined in the SP ball number lottery of S1383 to the SP ball number counter (S1384).

S1384の処理後、又はS1382がNO判定の場合に、メインCPU101は、ART準備中開始時であるか否かを判別する(S1385)。すなわち、ART準備中の最初のゲーム(遊技)であるか否かを判別する。S1385において、メインCPU101が、ART準備中開始時でないと判別したとき(S1385がNO判定の場合)、メインCPU101は、ART準備中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   After the processing of S1384 or when S1382 is NO, the main CPU 101 determines whether or not it is at the start of ART preparation (S1385). That is, it is determined whether or not it is the first game (game) being prepared for ART. When the main CPU 101 determines in S1385 that it is not the start time during ART preparation (when S1385 is NO), the main CPU 101 ends the start-time process during ART preparation, and the process of the main flow (see FIG. 291). Move to S1210.

一方、S1385において、メインCPU101が、ART準備中開始時であると判別したとき(S1385がYES判定の場合)、メインCPU101は、ART初移行時であるか否かを判別する(S1386)。ART初移行時とは、一般遊技状態(通常遊技状態又はCZ)からART遊技状態に移行することが決定されときのことである。   On the other hand, when the main CPU 101 determines in S1385 that it is a start time during ART preparation (when S1385 is YES), the main CPU 101 determines whether it is an ART initial transition time (S1386). The ART initial transition time is when it is determined to shift from the general gaming state (normal gaming state or CZ) to the ART gaming state.

S1386において、メインCPU101が、ART初移行時でないと判別したとき(S1386がNO判定の場合)、メインCPU101は、ART準備中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   In S1386, when the main CPU 101 determines that it is not the time for the first transition to ART (when S1386 is NO), the main CPU 101 ends the start processing during ART preparation, and the processing is S1210 in the main flow (see FIG. 291). Move to.

一方、S1386において、メインCPU101が、ART初移行時であると判別したとき(S1386がYES判定の場合)、メインCPU101は、ARTゲーム数カウンタに100をセットする(S1387)。次いで、メインCPU101は、初期SSポイント抽籤テーブル(図244参照)を参照し、当籤役(抽籤グループ)に基づいて初期SSポイント抽籤を行う(S1388)。   On the other hand, in S1386, when the main CPU 101 determines that it is the ART first transition time (when S1386 is YES), the main CPU 101 sets 100 to the ART game number counter (S1387). Next, the main CPU 101 refers to the initial SS point lottery table (see FIG. 244), and performs an initial SS point lottery based on the winning combination (lottery group) (S1388).

次いで、メインCPU101は、S1388の初期SSポイント抽籤で決定したSSポイントをSSポイントカウンタに加算する(S1389)。次いで、メインCPU101は、ARTテーブル抽籤テーブル(図243参照)を参照して、当籤役(抽籤グループ)に基づいてARTテーブル抽籤を行う(S1390)。   Next, the main CPU 101 adds the SS point determined by the initial SS point lottery of S1388 to the SS point counter (S1389). Next, the main CPU 101 refers to the ART table lottery table (see FIG. 243) and performs an ART table lottery based on the winning combination (lottery group) (S1390).

次いで、メインCPU101は、ARTランク移行抽籤テーブル(図245参照)を参照して、S1390のARTテーブル抽籤で決定したARTテーブルの種別、及び当籤役(抽籤グループ)に基づいてARTランク移行抽籤を行う(S1391)。次いで、メインCPU101は、ART状態移行抽籤テーブル(図246参照)を参照して、ARTランク、ART状態、及び当籤役(抽籤グループ)に基づいてART状態移行抽籤を行う(S1392)。S1392の処理後、メインCPU101は、ART準備中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   Next, the main CPU 101 refers to the ART rank transition lottery table (see FIG. 245), and performs the ART rank transition lottery based on the ART table type determined in the ART table lottery in S1390 and the winning combination (lottery group). (S1391). Next, the main CPU 101 refers to the ART state transition lottery table (see FIG. 246) and performs an ART state transition lottery based on the ART rank, the ART state, and the winning combination (lottery group) (S1392). After the process of S1392, the main CPU 101 ends the start-time process during the ART preparation, and moves the process to S1210 of the main flow (see FIG. 291).

[通常ART中スタート時処理]
次に、図301及び図302を参照して、状態別制御処理(図294参照)中のS1270で行う通常ART中スタート時処理について説明する。なお、図301及び図302は、通常ART中スタート時処理の手順を示すフローチャートである。また、通常ART中スタート時処理は、本発明に係る「アシストタイム制御手段」に対応する。
[Normal start processing during ART]
Next, with reference to FIG. 301 and FIG. 302, the normal ART start process at S1270 in the state-specific control process (see FIG. 294) will be described. Note that FIGS. 301 and 302 are flowcharts showing the procedure of processing at the start during normal ART. Further, the start processing during normal ART corresponds to the “assist time control means” according to the present invention.

まず、メインCPU101は、ART開始時であるか否かを判別する(S1401)。ART開始時とは、通常ARTが開始された最初のゲーム(遊技)のことである。S1401において、メインCPU101が、ART開始時であると判別したとき(S1401がYES判定の場合)、メインCPU101は、ARTランク移行抽籤テーブル(図245参照)を参照して、ARTテーブルの種別、及び当籤役(抽籤グループ)に基づいて、ARTランク移行抽籤を行う(S1402)。   First, the main CPU 101 determines whether or not it is an ART start time (S1401). The ART start time is the first game (game) in which the normal ART is started. In S1401, when the main CPU 101 determines that it is the ART start time (when S1401 is YES), the main CPU 101 refers to the ART rank transition lottery table (see FIG. 245), Based on the winning combination (lottery group), the ART rank shift lottery is performed (S1402).

S1402の処理後、又はS1401において、メインCPU101が、ART開始時でないと判別したとき(S1401がNO判定の場合)、メインCPU101は、ARTゲーム数カウンタの値は0であるか否かを判別する(S1403)。ARTゲーム数カウンタは、通常ARTの継続期間を計数するカウンタであり、メインRAM103に設けられる。   After the processing of S1402, or when the main CPU 101 determines in S1401 that it is not the time to start ART (when S1401 is NO), the main CPU 101 determines whether the value of the ART game number counter is 0 or not. (S1403). The ART game number counter is a counter that counts the duration of normal ART and is provided in the main RAM 103.

S1403において、メインCPU101が、ARTゲーム数カウンタの値は0であると判別したとき(S1403がYES判定の場合)、メインCPU101は、RZ中処理を行う(A1404)。なお、RZ中処理の詳細については、後述の図303を参照しながら後で説明する。そして、S1404の処理後、メインCPU101は、通常ART中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   In S1403, when the main CPU 101 determines that the value of the ART game number counter is 0 (when S1403 is YES), the main CPU 101 performs a process during RZ (A1404). The details of the RZ processing will be described later with reference to FIG. 303 described later. After the process of S1404, the main CPU 101 ends the start process during the normal ART, and moves the process to S1210 of the main flow (see FIG. 291).

一方、S1403において、メインCPU101が、ARTゲーム数カウンタの値は0でないと判別したとき(S1403がNO判定の場合)、メインCPU101は、ARTゲーム数カウンタの値を1減算する(S1405)。   On the other hand, when the main CPU 101 determines in S1403 that the value of the ART game number counter is not 0 (S1403 is NO), the main CPU 101 subtracts 1 from the value of the ART game number counter (S1405).

次いで、メインCPU101は、ART中前兆ゲーム数カウンタは1以上であるか否かを判別する(S1406)。ART中前兆ゲーム数カウンタは、ART前兆の継続期間を計数するカウンタであり、メインRAM103に設けられる。ART前兆は、通常ART中にS8や疑似BBに当籤した場合に、通常ARTから移行する。例えば、疑似BBとS8に当籤している場合は、まず、ART前兆及び疑似BB準備中を経て疑似BBが開始される。そして、疑似BBが終了すると、再びART前兆を経てS8が開始される。   Next, the main CPU 101 determines whether or not the ART early warning game number counter is 1 or more (S1406). The ART predictor game number counter is a counter that counts the duration of the ART precursor and is provided in the main RAM 103. The ART precursor shifts from normal ART when S8 or pseudo BB is won during normal ART. For example, in the case of winning the pseudo BB and S8, the pseudo BB is started first after the ART precursor and the pseudo BB are being prepared. When the pseudo BB is completed, S8 is started again through the ART precursor.

S1406において、メインCPU101が、ART中前兆ゲーム数カウンタの値は1以上であると判別したとき(S1406がYES判定の場合)、メインCPU101は、ART中前兆処理を行う(S1407)。なお、ART中前兆処理の詳細については、後述の図304及び図305を参照しながら後で説明する。そして、S1407の処理後、メインCPU101は、通常ART中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   In S1406, when the main CPU 101 determines that the value of the ART early warning game number counter is 1 or more (when S1406 is YES), the main CPU 101 performs ART early warning processing (S1407). The details of the ART warning sign process will be described later with reference to FIGS. 304 and 305 described later. After the process of S1407, the main CPU 101 ends the start process during the normal ART, and moves the process to S1210 of the main flow (see FIG. 291).

一方、S1406において、メインCPU101が、ART中前兆ゲーム数カウンタの値は1以上でないと判別したとき(S1406がNO判定の場合)、メインCPU101は、抽籤グループは「はずれ」又は「リプレイ」であるか否かを判別する(S1408)。S1408において、メインCPU101が、抽籤グループは「はずれ」又は「リプレイ」でないと判別したとき(S1408がNO判定の場合)、メインCPU101は、S1413の処理を行う。   On the other hand, when the main CPU 101 determines in S1406 that the value of the ART prognostic game number counter is not 1 or more (when S1406 is NO), the main CPU 101 indicates that the lottery group is “out” or “replay”. It is determined whether or not (S1408). In S1408, when the main CPU 101 determines that the lottery group is not “out of” or “replay” (when S1408 is NO), the main CPU 101 performs the process of S1413.

S1408において、メインCPU101が、抽籤グループは「はずれ」又は「リプレイ」であると判別したとき(S1408がYES判定の場合)、メインCPU101は、はずれリプレイカウンタに1加算する(S1409)。はずれリプレイカウンタは、通常ART中における内部抽籤により抽籤グループの「はずれ」又は「リプレイ」が当籤した回数を計数するカウンタであり、メインRAM103に設けられる。   In S1408, when the main CPU 101 determines that the lottery group is “out of” or “replay” (when S1408 is YES), the main CPU 101 adds 1 to the outlier replay counter (S1409). The outlier replay counter is a counter that counts the number of times that the lottery group “out of” or “replay” is won by internal lottery during ART, and is provided in the main RAM 103.

次いで、メインCPU101は、はずれリプレイカウンタの値は7であるか否かを判別する(S1410)。S1410において、メインCPU101が、はずれリプレイカウンタの値は7でないと判別したとき(S1410がNO判定の場合)、メインCPU101は、S1413の処理を行う。   Next, the main CPU 101 determines whether or not the value of the loss replay counter is 7 (S1410). In S1410, when the main CPU 101 determines that the value of the missed replay counter is not 7 (when S1410 is NO), the main CPU 101 performs the process of S1413.

一方、S1410において、メインCPU101が、はずれリプレイカウンタの値は7であると判別したとき(S1410がYES判定の場合)、メインCPU101は、ART状態移行抽籤テーブル(図246参照)を参照して、ARTランクの種別、ART状態の種別、及び当籤役(抽籤グループ)に基づいて、ART状態移行抽籤を行う(S1411)。   On the other hand, when the main CPU 101 determines in S1410 that the value of the missed replay counter is 7 (when S1410 is YES), the main CPU 101 refers to the ART state transition lottery table (see FIG. 246), Based on the ART rank type, ART state type, and winning combination (lottery group), the ART state transition lottery is performed (S1411).

次いで、メインCPU101は、はずれリプレイカウンタをリセットする(S1412)。S1412の処理後、S1408がNO判定の場合、又はS1410がNO判定の場合、メインCPU101は、ART中モード抽籤テーブル(図247参照)を参照して、ART状態及び当籤役(抽籤グループ)に基づいて、ART中モード抽籤を行う(S1413)。   Next, the main CPU 101 resets the missed replay counter (S1412). If S1408 is NO or S1410 is NO after the processing of S1412, the main CPU 101 refers to the ART mode lottery table (see FIG. 247) and based on the ART state and the winning combination (lottery group). Then, the lottery during ART mode lottery is performed (S1413).

次いで、メインCPU101は、S1413のART中モード抽籤により、S8又は疑似BBに当籤したか否かを判別する(S1414)。S1414において、メインCPU101が、S8又は疑似BBに当籤してないと判別したとき(S1414がNO判定の場合)、メインCPU101は、S1417の処理を行う。   Next, the main CPU 101 determines whether or not S8 or pseudo BB has been won by the during-art mode lottery of S1413 (S1414). When the main CPU 101 determines in S1414 that the main CPU 101 has not won S8 or the pseudo BB (when S1414 is NO), the main CPU 101 performs the process of S1417.

一方、S1414において、メインCPU101が、S8又は疑似BBに当籤したと判別したとき(S1414がYES判定の場合)、メインCPU101は、ART中前兆ゲーム数抽籤テーブル(図248参照)を参照して、当籤役(抽籤グループ)に基づいて、ART中前兆ゲーム数抽籤を行う(S1415)。   On the other hand, when it is determined in S1414 that the main CPU 101 has won S8 or pseudo BB (when S1414 is YES), the main CPU 101 refers to the ART early warning game number lottery table (see FIG. 248), Based on the winning combination (lottery group), a lottery for the number of early warning signs is performed (S1415).

次いで、メインCPU101は、S1415のART中前兆ゲーム数抽籤によって決定されたART中前兆ゲーム数をART中前兆ゲーム数カウンタにセットする(S1416)。ART中前兆ゲーム数カウンタは、ART中前兆の継続期間を計数するカウンタであり、メインRAM103に設けられる。S1416の処理後、メインCPU101は、S1419の処理を行う。   Next, the main CPU 101 sets the ART predictor game number determined by the ART predictor game number lottery in S1415 to the ART predictor game number counter (S1416). The ART warning sign game number counter is a counter that counts the duration of the ART warning sign and is provided in the main RAM 103. After the process of S1416, the main CPU 101 performs the process of S1419.

S1414がNO判定の場合、メインCPU101は、当籤役は「F_RT3中リプ3」であるか否かを判別する(S1417)。S1417において、メインCPU101が、当籤役は「F_RT3中リプ3」でないと判別したとき(S1414がNO判定の場合)、メインCPU101は、S1425の処理を行う。   When S1414 is NO, the main CPU 101 determines whether or not the winning combination is “Lip 3 in F_RT3” (S1417). In S1417, when the main CPU 101 determines that the winning combination is not “Rip 3 in F_RT3” (when S1414 is NO), the main CPU 101 performs the process of S1425.

一方、S1417において、メインCPU101が、当籤役は「F_RT3中リプ3」であると判別したとき(S1417がYES判定の場合)、メインCPU101は、BARを狙え演出抽籤テーブル(図249参照)を参照して、BARを狙え演出抽籤を行う(S1418)。S1418においてBARを狙え演出に当籤した場合は、疑似BBの当籤が決定される。   On the other hand, when the main CPU 101 determines in S1417 that the winning combination is “Rip 3 in F_RT3” (when S1417 is YES), the main CPU 101 refers to the effect lottery table for BAR (see FIG. 249). Then, the effect lottery is performed aiming at the BAR (S1418). In S1418, when the BAR is aimed at the effect, the winning of the pseudo BB is determined.

内部当籤役として「F_RT3中リプ3」が決定された場合は、右リール3Rに対して第1停止操作を行い、且つ、所定のタイミングで停止操作を行うことにより、「BAR」−「BAR」−「BAR」の図柄組合せが有効ラインに沿って停止表示される。そこで、BARを狙え演出抽籤により、BARを狙え演出に当籤した場合は、右リール3Rに対して第1停止操作を行って「BAR」−「BAR」−「BAR」を揃えることを促す演出を行う。そして、「BAR」−「BAR」−「BAR」の図柄組合せが有効ラインに沿って停止表示されることにより、疑似BBに当籤したことを遊技者に報知する。   When “Rip 3 in F_RT3” is determined as the internal winning combination, the first stop operation is performed on the right reel 3R, and the stop operation is performed at a predetermined timing, so that “BAR” − “BAR” -The symbol combination “BAR” is stopped and displayed along the active line. Therefore, in the case of winning the BAR aiming effect by the aiming lottery aiming at the BAR, the first urging operation is performed on the right reel 3R and the effect of prompting the user to align “BAR” − “BAR” − “BAR” is performed. Do. Then, the symbol combination “BAR”-“BAR”-“BAR” is stopped and displayed along the active line to notify the player that the pseudo BB has been won.

S1418の処理後、又はS1416の処理後、メインCPU101は、ART中モードは疑似BBであるか否かを判別する(S1419)。S1419において、メインCPU101が、ART中モードは疑似BBでないと判別したとき(S1419がNO判定の場合)、メインCPU101は、S1422の処理を行う。   After the processing of S1418 or the processing of S1416, the main CPU 101 determines whether the ART mode is pseudo BB (S1419). In S1419, when the main CPU 101 determines that the ART mode is not pseudo BB (when S1419 is NO), the main CPU 101 performs the process of S1422.

一方、S1419において、メインCPU101が、ART中モードは疑似BBであると判別したとき(S1419がYES判定の場合)、メインCPU101は、疑似BB振り分け抽籤テーブル(図250〜図262参照)を参照して、残りのARTゲーム数、及び当籤役(抽籤グループ)に基づいて、疑似BB振り分け抽籤を行う(S1420)。   On the other hand, when the main CPU 101 determines in S1419 that the ART mode is pseudo BB (when S1419 is YES), the main CPU 101 refers to the pseudo BB sorting lottery table (see FIGS. 250 to 262). Based on the number of remaining ART games and the winning combination (lottery group), pseudo BB distribution lottery is performed (S1420).

次いで、メインCPU101は、S1420の疑似BB振り分け抽籤により決定した疑似BBの種別に対応するフラグをオン状態にセットする(S1421)。S1421の処理後、メインCPU101は、S1425の処理を行う。   Next, the main CPU 101 sets the flag corresponding to the type of the pseudo BB determined by the pseudo BB sorting lottery of S1420 to an on state (S1421). After the process of S1421, the main CPU 101 performs the process of S1425.

S1419において、メインCPU101が、ART中モードは疑似BBでないと判別したとき(S1419がNO判定の場合)、メインCPU101は、ART中モードはS8であるか否かを判別する(S1422)。S1422において、メインCPU101が、ART中モードはS8でないと判別したとき(S1422がNO判定の場合)、メインCPU101は、S1425の処理を行う。   When the main CPU 101 determines in S1419 that the ART mode is not pseudo BB (when S1419 is NO), the main CPU 101 determines whether or not the ART mode is S8 (S1422). In S1422, when the main CPU 101 determines that the ART mode is not S8 (when S1422 is NO), the main CPU 101 performs the process of S1425.

一方、S1422において、メインCPU101が、ART中モードはS8であると判別したとき(S1422がYES判定の場合)、メインCPU101は、S8種別抽籤テーブル(図264参照)を参照して、当籤役(抽籤グループ)に基づいて、S8種別抽籤を行う(S1423)。次いで、メインCPU101は、S1423のS8種別抽籤により決定したS8の種別に対応するフラグをオン状態にセットする(S1424)。   On the other hand, when the main CPU 101 determines in S1422 that the ART mode is S8 (when S1422 is YES), the main CPU 101 refers to the S8 type lottery table (see FIG. 264) to win the winning combination ( Based on the lottery group), S8 type lottery is performed (S1423). Next, the main CPU 101 sets the flag corresponding to the type of S8 determined by the S8 type lottery of S1423 to an on state (S1424).

S1424の処理後、又はS1417がNO判定の場合、S1421の処理後、又はS1424がNO判定の場合、メインCPU101は、SSポイント抽籤テーブル(図263参照)を参照して、ART状態、及び当籤役(抽籤グループ)に基づいて、SSポイント抽籤を行う(S1425)。   After the processing of S1424, or when S1417 is NO, when the processing of S1421 is performed or when S1424 is NO, the main CPU 101 refers to the SS point lottery table (see FIG. 263), determines the ART state and the winning combination. Based on (lottery group), SS point lottery is performed (S1425).

次いで、メインCPU101は、S1425のSSポイント抽籤により決定したSSポイントをSSポイントカウンタに加算する(S1426)。SSポイントカウンタは、獲得したSSポイントを計数するカウンタであり、メインRAM103に設けられる。   Next, the main CPU 101 adds the SS point determined by the SS point lottery of S1425 to the SS point counter (S1426). The SS point counter is a counter that counts acquired SS points, and is provided in the main RAM 103.

次いで、メインCPU101は、SSポイントカウンタの値は100以上であるか否かを判別する(S1427)。S1427において、メインCPU101が、SSポイントカウンタの値は100以上でないと判別したとき(S1427がNO判定の場合)、メインCPU101は、通常ART中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   Next, the main CPU 101 determines whether or not the value of the SS point counter is 100 or more (S1427). In S1427, when the main CPU 101 determines that the value of the SS point counter is not 100 or more (in the case where S1427 is NO), the main CPU 101 ends the start process during normal ART, and the process proceeds to the main flow (FIG. 291). (Refer to S1210).

一方、S1427において、メインCPU101が、SSポイントカウンタの値は100以上であると判別したとき(S1427がYES判定の場合)、メインCPU101は、S8ゲーム数カウンタに8をセットし、次遊技の遊技状態にS8をセットする(S1428)。次いで、メインCPU101は、初期SSポイント抽籤テーブル(図244参照)を参照して、当籤役(抽籤グループ)に基づいて、初期SSポイント抽籤を行う(S1429)。   On the other hand, when the main CPU 101 determines in S1427 that the value of the SS point counter is 100 or more (when S1427 is YES), the main CPU 101 sets 8 in the S8 game number counter, and the next game S8 is set in the state (S1428). Next, the main CPU 101 performs initial SS point lottery based on the winning combination (lottery group) with reference to the initial SS point lottery table (see FIG. 244) (S1429).

次いで、メインCPU101は、S1429の初期SSポイント抽籤により決定されたSSポイントをSSポイントカウンタにセットする(S1430)。S1430の処理後、メインCPU101は、通常ART中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   Next, the main CPU 101 sets the SS point determined by the initial SS point lottery of S1429 in the SS point counter (S1430). After the processing of S1430, the main CPU 101 ends the start processing during normal ART, and moves the processing to S1210 of the main flow (see FIG. 291).

[RZ中処理]
次に、図303を参照して、通常ART中スタート時処理(図301参照)中のS1404で行うRZ中処理について説明する。なお、図303は、RZ中処理の手順を示すフローチャートである。RZ中処理は、本発明に係る「復帰抽籤手段」に対応する。
[RZ processing]
Next, with reference to FIG. 303, the RZ in-process that is performed in S1404 during the normal ART start time process (see FIG. 301) will be described. FIG. 303 is a flowchart showing the procedure of the RZ processing. The process during RZ corresponds to “return lottery means” according to the present invention.

まず、メインCPU101は、SP玉個数カウンタの値を1減算する(S1441)。次いで、メインCPU101は、RZ中復帰抽籤テーブル(図268参照)を参照して、当籤役(抽籤グループ)に基づいて、RZ中復帰抽籤(復帰抽籤)を行う(S1442)。   First, the main CPU 101 subtracts 1 from the value of the SP ball number counter (S1441). Next, the main CPU 101 performs an RZ return lottery (return lottery) based on the winning combination (lottery group) with reference to the RZ return lottery table (see FIG. 268) (S1442).

次いで、メインCPU101は、S1422のRZ中復帰抽籤の抽籤結果は復帰当籤であるか否かを判別する(1443)。S1443において、メインCPU101が、抽籤結果は復帰当籤であると判別したとき(S1443がYES判定の場合)、メインCPU101は、S1446の処理を行う。   Next, the main CPU 101 determines whether or not the lottery result of the return lottery during RZ in S1422 is a return winning (1443). When the main CPU 101 determines in S1443 that the lottery result is a return winning (when S1443 is YES), the main CPU 101 performs the process of S1446.

一方、S1443において、メインCPU101が、抽籤結果は復帰当籤でないと判別したとき(S1443がNO判定の場合)、メインCPU101は、SP玉個数カウンタの値は0であるか否かを判別する(S1444)。S1444において、メインCPU101が、SP玉個数カウンタの値は0でないと判別したとき(S1444がNO判定の場合)、メインCPU101は、RZ中処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   On the other hand, when the main CPU 101 determines in S1443 that the lottery result is not a return winning (when S1443 is NO), the main CPU 101 determines whether or not the value of the SP ball counter is 0 (S1444). ). In S1444, when the main CPU 101 determines that the value of the SP ball number counter is not 0 (when S1444 is NO), the main CPU 101 ends the RZ process, and the process of the main flow (see FIG. 291). Move to S1210.

S1444において、メインCPU101が、SP玉個数カウンタの値は0であると判別したとき(S1444がYES判定の場合)、メインCPU101は、次遊技の遊技状態に通常遊技状態をセットする(S1445)。S1455の処理後、メインCPU101は、RZ中処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   In S1444, when the main CPU 101 determines that the value of the SP ball counter is 0 (when S1444 is YES), the main CPU 101 sets the normal gaming state to the gaming state of the next game (S1445). After the process of S1455, the main CPU 101 ends the process during RZ, and moves the process to S1210 of the main flow (see FIG. 291).

S1443において、メインCPU101が、抽籤結果は復帰当籤であると判別したとき(S1443がYES判定の場合)、メインCPU101は、RZ中復帰ゲーム数抽籤テーブル(図269参照)を参照して、当籤役(抽籤グループ)に基づいて、RZ中復帰ゲーム数抽籤を行う(S1446)。RZ中復帰ゲーム数抽籤は、本発明に係る「復帰遊技数決定手段」に対応する。   In S1443, when the main CPU 101 determines that the lottery result is a return winning (when S1443 is YES), the main CPU 101 refers to the RZ return game number lottery table (see FIG. 269) and wins a winning combination. Based on (lottery group), the number of returned games during RZ is lottery (S1446). The RZ return game number lottery corresponds to “return game number determination means” according to the present invention.

次いで、メインCPU101は、S1446のRZ中復帰ゲーム数抽籤の抽籤結果は疑似BB当籤であるか否かを判別する(S1447)。S1447において、メインCPU101が、抽籤結果は疑似BB当籤でないと判別したとき(S1447がNO判定の場合)、メインCPU101は、後述のS1451の処理を行う。   Next, the main CPU 101 determines whether or not the lottery result of the return game number lottery during RZ in S1446 is a pseudo BB win (S1447). In S1447, when the main CPU 101 determines that the lottery result is not a pseudo BB winning (when S1447 is NO), the main CPU 101 performs processing of S1451 described later.

一方、S1447において、メインCPU101が、抽籤結果は疑似BB当籤であると判別したとき(S1447がYES判定の場合)、メインCPU101は、疑似BB振り分け抽籤テーブル(図250〜図262参照)を参照して、残りのARTゲーム数、及び当籤役(抽籤グループ)に基づいて、疑似BB振り分け抽籤を行う(S1448)。   On the other hand, when the main CPU 101 determines in S1447 that the lottery result is a pseudo BB winning (when S1447 is YES), the main CPU 101 refers to the pseudo BB sorting lottery table (see FIGS. 250 to 262). Based on the number of remaining ART games and the winning combination (lottery group), pseudo BB distribution lottery is performed (S1448).

次いで、メインCPU101は、S1448の疑似BB振り分け抽籤により決定した疑似BBの種別に対応するフラグをオン状態にセットする(S1449)。次いで、メインCPU101は、疑似BBゲーム数カウンタに20をセットし、次遊技の遊技状態に疑似BB準備中をセットする(S1450)。   Next, the main CPU 101 sets the flag corresponding to the type of the pseudo BB determined by the pseudo BB sorting lottery of S1448 to an on state (S1449). Next, the main CPU 101 sets 20 in the pseudo BB game number counter, and sets the pseudo BB in preparation for the game state of the next game (S1450).

S1447において、メインCPU101が、抽籤結果は疑似BB当籤でないと判別したとき(S1447がNO判定の場合)、メインCPU101は、S1446のRZ中復帰ゲーム数抽籤により決定された復帰ゲーム数をARTゲーム数カウンタにセットする(S1451)。   When the main CPU 101 determines in S1447 that the lottery result is not a pseudo BB winning (when S1447 is NO), the main CPU 101 determines the number of return games determined by the number of return games during RZ in S1446 as the number of ART games. The counter is set (S1451).

S1451の処理後、又はS1450の処理後、メインCPU101は、RZ中復帰時ロック抽籤テーブル(図270〜図273参照)を参照して、復帰ゲーム数、及び当籤役(抽籤グループ)に基づいて、復帰時ロック抽籤を行う(S1452)。復帰時ロック抽籤は、本発明に係る「ロック種別決定手段」に対応する。   After the processing of S1451 or the processing of S1450, the main CPU 101 refers to the return lottery table during RZ (see FIGS. 270 to 273), and based on the number of returned games and the winning combination (lottery group), Return lottery is performed (S1452). The return lock lottery corresponds to the “lock type determining means” according to the present invention.

次いで、メインCPU101は、S1452の復帰時ロック抽籤により復帰時ロックに当籤したか否かを判別する(S1453)。S1453において、メインCPU101が、復帰時ロックに当籤したと判別したとき(S1453がYES判定の場合)、メインCPU101は、決定した復帰時ロックの種別に対応する遊技ロックフラグをオン状態にセットする(S1454)。   Next, the main CPU 101 determines whether or not the return lock is won by the return lock lottery of S1452 (S1453). When the main CPU 101 determines in S1453 that the return lock has been won (in the case of YES determination in S1453), the main CPU 101 sets the game lock flag corresponding to the determined return lock type to an on state ( S1454).

なお、復帰時ロックに係る情報(決定された復帰時ロックの種別に対応する遊技ロックフラグがONであること)は、上述のスタートコマンド生成格納処理において生成されるスタートコマンドに含まれ、その後、副制御回路200に送信される。これにより、副制御回路200は、復帰時ロックが行われた場合に、演出手段(例えば、表示装置11、スピーカ群84、LED群85等)を制御して、復帰時ロックの種別に対応する演出を実行させる。   Note that information related to return lock (the game lock flag corresponding to the determined return lock type is ON) is included in the start command generated in the above-described start command generation and storage process, It is transmitted to the sub control circuit 200. Thereby, the sub-control circuit 200 controls the rendering means (for example, the display device 11, the speaker group 84, the LED group 85, etc.) when the return lock is performed, and corresponds to the return lock type. The production is executed.

S1454の処理後、又はS1453において、メインCPU101が、復帰時ロックに当籤してないと判別したとき(S1453がNO判定の場合)、メインCPU101は、SP玉個数カウンタの値は0であるか否かを判別する(S1455)。S1455において、メインCPU101が、SP玉個数カウンタの値は0でないと判別したとき(S1455がNO判定の場合)、メインCPU101は、メインCPU101は、RZ中処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   After the processing of S1454 or when the main CPU 101 determines in S1453 that the return lock has not been won (when S1453 is NO), the main CPU 101 determines whether the value of the SP ball counter is 0 or not. Is discriminated (S1455). In S1455, when the main CPU 101 determines that the value of the SP ball counter is not 0 (when S1455 is NO), the main CPU 101 ends the RZ process, and the process proceeds to the main flow (FIG. (See 291).

一方、S1455において、メインCPU101が、SP玉個数カウンタの値は0であると判別したとき(S1455がYES判定の場合)、メインCPU101は、SP玉個数カウンタに1をセットする(S1456)。第2の実施形態に係るパチスロでは、通常ARTに復帰する際にSP玉個数カウンタ値が0であった場合に、SP玉を1つ付与する。S1456の処理後、メインCPU101は、RZ中処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   On the other hand, when the main CPU 101 determines in S1455 that the value of the SP ball number counter is 0 (when S1455 is YES), the main CPU 101 sets 1 in the SP ball number counter (S1456). In the pachislot machine according to the second embodiment, when the SP ball number counter value is 0 when returning to the normal ART, one SP ball is given. After the process of S1456, the main CPU 101 ends the RZ process, and moves the process to S1210 of the main flow (see FIG. 291).

[ART中前兆処理]
次に、図304及び図305を参照して、通常ART中スタート時処理(図301参照)中のS1407で行うART中前兆処理について説明する。なお、図304及び図305は、ART中前兆処理の手順を示すフローチャートである。
[ART precursor treatment]
Next, with reference to FIG. 304 and FIG. 305, the ART warning process performed in S1407 during the normal ART start process (see FIG. 301) will be described. Note that FIGS. 304 and 305 are flowcharts showing the procedure of the ART precursory process.

まず、メインCPU101は、ART中前兆ゲーム数カウンタの値を1減算する(S1481)。次いで、メインCPU101は、ART中モードがS8であるか否かを判別する(S1482)。S1482において、メインCPU101が、ART中モードがS8でないと判別したとき(S1482がNO判定の場合)、メインCPU101は、S1492の処理を行う。   First, the main CPU 101 subtracts 1 from the value of the ART early warning game number counter (S1481). Next, the main CPU 101 determines whether or not the ART mode is S8 (S1482). In S1482, when the main CPU 101 determines that the ART mode is not S8 (NO in S1482), the main CPU 101 performs the process of S1492.

一方、S1482において、メインCPU101が、ART中モードがS8であると判別したとき(S1482がYES判定の場合)、メインCPU101は、ART中モード格上げ抽籤テーブル(不図示)を参照して、当籤役(抽籤グループ)に基づいて、ART中モード格上げ抽籤を行う(S1483)。ART中モード格上げ抽籤では、格上げに当籤又は非当籤が決定される。   On the other hand, when the main CPU 101 determines in S1482 that the ART mode is S8 (YES in S1482), the main CPU 101 refers to an ART mode lottery table (not shown) to win the winning combination. Based on (lottery group), lottery for upgrading the mode during ART is performed (S1483). In the ART mode mode lottery, winning or non-winning is determined for the upgrading.

次いで、メインCPU101は、S1483のART中モード格上げ抽籤で格上げに当籤したか否かを判別する(S1484)。S1484において、メインCPU101が、格上げに当籤したと判別したとき(S1484がYES判定の場合)、メインCPU101は、ART中モードを更新する(S1485)。この処理では、メインCPU101は、ART中モードを「疑似BB当籤」にランクアップする。S1485の処理後、メインCPU101は、S1492の処理を行う。   Next, the main CPU 101 determines whether or not the upgrade has been won in the during-ART mode upgrade lottery of S1483 (S1484). In S1484, when the main CPU 101 determines that the upgrade has been won (when S1484 is YES), the main CPU 101 updates the ART mode (S1485). In this processing, the main CPU 101 ranks the ART mode to “pseudo BB winning”. After the process of S1485, the main CPU 101 performs the process of S1492.

第2の実施形態に係るパチスロでは、ART中モードの種別として、非当籤、S8当籤及び疑似BB当籤を設けている。この中で最も低いランクのART中モードは、「非当籤」であり、最も高いランクのART中モードが「疑似BB当籤」である。そして、「S8当籤」は、2番目に高いランクのART中モードである。   In the pachislot machine according to the second embodiment, non-winning, S8 winning and pseudo BB winning are provided as types of the ART mode. Of these, the lowest rank during ART mode is “non-winning”, and the highest rank during ART mode is “pseudo BB winning”. “S8 winning” is the second highest rank during ART mode.

上述の通常ART中スタート時処理(図301参照)で説明したように、通常ART中において、ART中モードの種別が「S8当籤」又は「疑似BB当籤」である場合に、ART中前兆ゲーム数が決定され、ART中前兆が開始される。したがって、ART中前兆において、ART中モードは、「S8当籤」又は「疑似BB当籤」となる。   As described in the above normal ART start time processing (see FIG. 301), during normal ART, when the type of ART mode is “S8 winning” or “pseudo BB winning”, Is determined, and the precursor during ART is started. Therefore, in the ART warning, the ART mode is “S8 winning” or “pseudo BB winning”.

S1484において、メインCPU101が、格上げに当籤してないと判別したとき(S1484がNO判定の場合)、メインCPU101は、当籤役は「F_RT3中リプ3」であるか否かを判別する(S1486)。S1486において、メインCPU101が、当籤役は「F_RT3中リプ3」でないと判別したとき(S1486がNO判定の場合)、メインCPU101は、S1492の処理を行う。   When the main CPU 101 determines in S1484 that the upgrade has not been won (when S1484 is NO), the main CPU 101 determines whether or not the winning combination is “Lip 3 in F_RT3” (S1486). . In S1486, when the main CPU 101 determines that the winning combination is not “Rip 3 in F_RT3” (when S1486 is NO), the main CPU 101 performs the process of S1492.

一方、S1486において、メインCPU101が、当籤役は「F_RT3中リプ3」であると判別したとき(S1486がYES判定の場合)、メインCPU101は、BARを狙え演出抽籤テーブル(図249参照)を参照して、BARを狙え演出抽籤を行う(S1487)。S1487においてBARを狙え演出に当籤した場合は、疑似BBの当籤が決定される。   On the other hand, when the main CPU 101 determines in S1486 that the winning combination is “Rip 3 in F_RT3” (when S1486 is YES), the main CPU 101 refers to the effect lottery table for BAR (see FIG. 249). Then, the effect lottery is performed aiming at the BAR (S1487). In S <b> 1487, when the BAR is won and the effect is won, the winning of the pseudo BB is determined.

次いで、メインCPU101は、S1487のBARを狙え演出抽籤でBARを狙え演出に当籤したか否かを判別する(S1488)。S1488において、メインCPU101が、BARを狙え演出に当籤してないと判別したとき(S1488がNO判定の場合)、メインCPU101は、S1492の処理を行う。   Next, the main CPU 101 determines whether or not the BAR is aimed at the effect by the effect lottery aiming at the BAR in S1487 (S1488). When the main CPU 101 determines in S1488 that the BAR is not aimed for the effect (when S1488 is NO), the main CPU101 performs the process of S1492.

一方、S1488において、メインCPU101が、BARを狙え演出に当籤したと判別したとき(S1488がYES判定の場合)、メインCPU101は、疑似BB振り分け抽籤テーブル(図250〜図260参照)を参照し、残りのARTゲーム数、及び当籤役(抽籤グループ)に基づいて、疑似BB振り分け抽籤を行う(S1489)。次いで、メインCPU101は、S1489において決定された疑似BBの種別に対応するフラグをオン状態にセットする(S1490)。   On the other hand, when it is determined in S1488 that the main CPU 101 has won the BAR aiming effect (when S1488 is YES), the main CPU 101 refers to the pseudo BB sorting lottery table (see FIGS. 250 to 260), Based on the number of remaining ART games and the winning combination (lottery group), pseudo BB distribution lottery is performed (S1489). Next, the main CPU 101 sets the flag corresponding to the type of the pseudo BB determined in S1489 to an on state (S1490).

次いで、メインCPU101は、疑似BBゲーム数カウンタに20をセットし、次遊技の遊技状態に疑似BB準備中をセットする(S1491)。S1491の処理後、メインCPU101は、ART中前兆処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   Next, the main CPU 101 sets 20 in the pseudo BB game number counter, and sets the pseudo BB preparation in the game state of the next game (S1491). After the process of S1491, the main CPU 101 ends the ART precursor process and moves the process to S1210 of the main flow (see FIG. 291).

S1482がNO判定の場合、S1485の処理後、S1486がNO判定の場合、又はS1488がNO判定の場合に、メインCPU101は、ART中前兆ゲーム数カウンタは0であるか否かを判別する(S1492)。S1492において、メインCPU101が、ART中前兆ゲーム数カウンタは0でないと判別したとき(S1492がNO判定の場合)、メインCPU101は、S1498の処理を行う。   When S1482 is NO, after the processing of S1485, when S1486 is NO, or when S1488 is NO, the main CPU 101 determines whether or not the ART early warning game number counter is 0 (S1492). ). In S1492, when the main CPU 101 determines that the ART early warning game number counter is not 0 (when S1492 is NO), the main CPU 101 performs the process of S1498.

一方、S1492において、メインCPU101が、ART中前兆ゲーム数カウンタは0であると判別したとき(S1492がYES判定の場合)、メインCPU101は、ART中モードは疑似BBであるか否かを判別する(S1493)。   On the other hand, when the main CPU 101 determines in S1492 that the ART predictive game number counter is 0 (when S1492 is YES), the main CPU 101 determines whether or not the ART mode is pseudo BB. (S1493).

S1493において、メインCPU101が、ART中モードは疑似BBでないと判別したとき(S1493がNO判定の場合)、メインCPU101は、S8中ゲーム数カウンタに8をセットし、次遊技の遊技状態にS8をセットする(S1494)。S1494の処理後、メインCPU101は、ART中前兆処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   In S1493, when the main CPU 101 determines that the ART mode is not pseudo BB (when S1493 is NO), the main CPU 101 sets 8 in the S8 game number counter, and sets S8 to the next game state. Set (S1494). After the process of S1494, the main CPU 101 ends the ART precursor process and moves the process to S1210 of the main flow (see FIG. 291).

一方、S1493において、メインCPU101が、ART中モードは疑似BBであると判別したとき(S1493がYES判定の場合)、メインCPU101は、疑似BB振り分け抽籤テーブル(図250〜図260参照)を参照し、残りのARTゲーム数、及び当籤役(抽籤グループ)に基づいて、疑似BB振り分け抽籤を行う(S1495)。次いで、メインCPU101は、S1495において決定された疑似BBの種別に対応するフラグをオン状態にセットする(S1496)。   On the other hand, when the main CPU 101 determines in S1493 that the ART mode is pseudo BB (when S1493 is YES), the main CPU 101 refers to the pseudo BB sorting lottery table (see FIGS. 250 to 260). Based on the remaining number of ART games and the winning combination (lottery group), pseudo BB distribution lottery is performed (S1495). Next, the main CPU 101 sets the flag corresponding to the type of pseudo BB determined in S1495 to an on state (S1496).

次いで、メインCPU101は、疑似BBゲーム数カウンタに20をセットし、次遊技の遊技状態に疑似BB準備中をセットする(S1497)。S1497の処理後、メインCPU101は、ART中前兆処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   Next, the main CPU 101 sets 20 in the pseudo BB game number counter and sets pseudo BB preparation in the game state of the next game (S1497). After the process of S1497, the main CPU 101 ends the ART warning sign process, and moves the process to S1210 of the main flow (see FIG. 291).

S1492において、メインCPU101が、ART中前兆ゲーム数カウンタは0でないと判別したとき(S1492がNO判定の場合)、メインCPU101は、SSポイント抽籤テーブル(図263参照)を参照して、ART状態、及び当籤役(抽籤グループ)に基づいて、SSポイント抽籤を行う(S1498)。   In S1492, when the main CPU 101 determines that the ART early warning game number counter is not 0 (when S1492 is NO), the main CPU 101 refers to the SS point lottery table (see FIG. 263), And based on the winning combination (lottery group), SS point lottery is performed (S1498).

次いで、メインCPU101は、S1498のSSポイント抽籤により決定したSSポイントをSSポイントカウンタに加算する(S1499)。次いで、メインCPU101は、SSポイントカウンタの値は100以上であるか否かを判別する(S1500)。S1500において、メインCPU101が、SSポイントカウンタの値は100以上でないと判別したとき(S1500がNO判定の場合)、メインCPU101は、ART中前兆処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   Next, the main CPU 101 adds the SS point determined by the SS point lottery of S1498 to the SS point counter (S1499). Next, the main CPU 101 determines whether or not the value of the SS point counter is 100 or more (S1500). In S1500, when the main CPU 101 determines that the value of the SS point counter is not 100 or more (in the case where S1500 is NO), the main CPU 101 terminates the ART precursory process, and the process proceeds to the main flow (see FIG. 291). To S1210.

一方、S1500において、メインCPU101が、SSポイントカウンタの値は100以上であると判別したとき(S1500がYES判定の場合)、メインCPU101は、S8種別抽籤テーブル(図264参照)を参照して、当籤役(抽籤グループ)に基づいて、S8種別抽籤を行う(S1501)。次いで、メインCPU101は、S1501のS8種別抽籤により決定したS8の種別に対応するフラグをオン状態にセットする(S1502)。   On the other hand, when the main CPU 101 determines in S1500 that the value of the SS point counter is 100 or more (when S1500 is YES), the main CPU 101 refers to the S8 type lottery table (see FIG. 264), Based on the winning combination (lottery group), S8 type lottery is performed (S1501). Next, the main CPU 101 sets the flag corresponding to the type of S8 determined by the S8 type lottery of S1501 to an on state (S1502).

次いで、メインCPU101は、初期SSポイント抽籤テーブル(図244参照)を参照して、当籤役(抽籤グループ)に基づいて、初期SSポイント抽籤を行う(S1503)。次いで、メインCPU101は、S1503の初期SSポイント抽籤で決定したSSポイントをSSポイントカウンタに加算する(S1504)。   Next, the main CPU 101 refers to the initial SS point lottery table (see FIG. 244), and performs an initial SS point lottery based on the winning combination (lottery group) (S1503). Next, the main CPU 101 adds the SS point determined in the initial SS point lottery of S1503 to the SS point counter (S1504).

次いで、メインCPU101は、S8中ゲーム数カウンタに8をセットし、次遊技の遊技状態にS8をセットする(S1505)。S1505の処理後、メインCPU101は、ART中前兆処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   Next, the main CPU 101 sets 8 in the game number counter during S8, and sets S8 as the game state of the next game (S1505). After the processing of S1505, the main CPU 101 ends the ART precursory processing, and moves the processing to S1210 of the main flow (see FIG. 291).

[S8中スタート時処理]
次に、図306を参照して、状態別制御処理(図294参照)中のS1272で行うS8中スタート時処理について説明する。なお、図306は、S8中スタート時処理の手順を示すフローチャートである。
[Process during start during S8]
Next, with reference to FIG. 306, the start-time process during S8 performed in S1272 during the state-specific control process (see FIG. 294) will be described. Note that FIG. 306 is a flowchart showing the procedure of the start process during S8.

まず、メインCPU101は、S8中ゲーム数カウンタの値を1減算する(S1521)。次いで、メインCPU101は、S8中疑似BB抽籤テーブル(図265及び図266参照)を参照して、S8の種別、及び当籤役(抽籤グループ)に基づいて、S8中疑似BB抽籤を行う(S1522)。   First, the main CPU 101 subtracts 1 from the value of the game number counter during S8 (S1521). Next, the main CPU 101 performs the pseudo BB lottery during S8 based on the type of S8 and the winning combination (lottery group) with reference to the pseudo BB lottery table during S8 (see FIGS. 265 and 266) (S1522). .

次いで、メインCPU101は、S1522のS8中疑似BB抽籤で疑似BBに当籤したか否かを判別する(S1523)。S1523において、メインCPU101が、疑似BBに当籤したと判別したとき(S1523がYES判定の場合)、メインCPU101は、S1532の処理を行う。   Next, the main CPU 101 determines whether or not the pseudo BB is won by the pseudo BB lottery during S8 of S1522 (S1523). In S1523, when the main CPU 101 determines that the pseudo BB has been won (when S1523 is YES), the main CPU 101 performs the process of S1532.

S1523において、メインCPU101が、疑似BBに当籤してないと判別したとき(S1523がNO判定の場合)、メインCPU101は、S8中ゲーム数カウンタは0であるか否かを判別する(S1524)。S1524において、メインCPU101が、S8中ゲーム数カウンタは0でないと判別したとき(S1524がNO判定の場合)、メインCPU101は、S8中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   When the main CPU 101 determines in S1523 that the pseudo BB has not been won (NO in S1523), the main CPU 101 determines whether or not the game number counter in S8 is 0 (S1524). In S1524, when the main CPU 101 determines that the game number counter during S8 is not 0 (when S1524 is NO), the main CPU 101 ends the start process during S8, and the process proceeds to the main flow (see FIG. 291). To S1210.

一方、S1524において、メインCPU101が、S8中ゲーム数カウンタは0であると判別したとき(S1524がYES判定の場合)、メインCPU101は、S8の種別は「確定S8」であるか否かを判別する(S1525)。S1525において、メインCPU101が、S8の種別は「確定S8」であると判別したとき(S1525がYES判定の場合)、メインCPU101は、S1532の処理を行う。   On the other hand, when the main CPU 101 determines in S1524 that the S8 in-game number counter is 0 (when S1524 is YES), the main CPU 101 determines whether or not the type of S8 is “determined S8”. (S1525). In S1525, when the main CPU 101 determines that the type of S8 is “determined S8” (when S1525 is YES), the main CPU 101 performs the process of S1532.

S1525において、メインCPU101が、S8の種別は「確定S8」でないと判別したとき(S1525がNO判定の場合)、メインCPU101は、ART遊技状態中であるか否かを判別する(S1526)。S1526において、メインCPU101が、ART遊技状態中でないと判別したとき(S1526がNO判定の場合)、メインCPU101は、S1531の処理を行う。   When the main CPU 101 determines in S1525 that the type of S8 is not “determined S8” (when S1525 is NO), the main CPU 101 determines whether or not it is in the ART gaming state (S1526). In S1526, when the main CPU 101 determines that it is not in the ART gaming state (when S1526 is NO), the main CPU 101 performs the process of S1531.

一方、S1526において、メインCPU101が、ART遊技状態中であると判別したとき(S1526がYES判定の場合)、メインCPU101は、ART中モードはS8であるか否かを判別する(S1527)。S1527において、メインCPU101が、ART中モードはS8でないと判別したとき(S1527がNO判定の場合)、メインCPU101は、S1530の処理を行う。   On the other hand, when it is determined in S1526 that the main CPU 101 is in the ART gaming state (when S1526 is YES), the main CPU 101 determines whether or not the ART mode is S8 (S1527). In S1527, when the main CPU 101 determines that the ART mode is not S8 (when S1527 is NO), the main CPU 101 performs the process of S1530.

S1527において、メインCPU101が、ART中モードはS8であると判別したとき(S1527がYES判定の場合)、メインCPU101は、ART中前兆ゲーム数抽籤テーブル(図248参照)を参照して、当籤役(抽籤グループ)に基づいて、ART中前兆ゲーム数抽籤を行う(S1528)。次いで、メインCPU101は、S1528のART中前兆ゲーム数抽籤によって決定されたART中前兆ゲーム数をART中前兆ゲーム数カウンタにセットする(S1529)。   In S1527, when the main CPU 101 determines that the ART mode is S8 (when S1527 is YES), the main CPU 101 refers to the ART early warning game number lottery table (see FIG. 248) and wins the winning combination. On the basis of (lottery group), a lottery game for ART sign is performed (S1528). Next, the main CPU 101 sets the ART predictor game number determined by the ART predictor game number lottery of S1528 to the ART predictor game number counter (S1529).

S1529の処理後、又はS1527がNO判定の場合に、メインCPU101は、次遊技の遊技状態を通常ARTにセットする(S1530)。S1530の処理後、メインCPU101は、S8中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   After the processing of S1529 or when S1527 is NO, the main CPU 101 sets the gaming state of the next game to normal ART (S1530). After the process of S1530, the main CPU 101 ends the start-time process during S8, and moves the process to S1210 of the main flow (see FIG. 291).

S1526において、メインCPU101が、ART遊技状態中でないと判別したとき(S1526がNO判定の場合)、メインCPU101は、次遊技の遊技状態を通常遊技状態にセットする(S1531)。S1531の処理後、メインCPU101は、S8中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   In S1526, when the main CPU 101 determines that it is not in the ART gaming state (when S1526 is NO), the main CPU 101 sets the gaming state of the next game to the normal gaming state (S1531). After the process of S1531, the main CPU 101 ends the start process during S8, and moves the process to S1210 of the main flow (see FIG. 291).

S1523がYES判定の場合、又はS1525がYES判定の場合に、メインCPU101は、疑似BB振り分け抽籤テーブル(図250〜図260参照)を参照し、残りのARTゲーム数、及び当籤役(抽籤グループ)に基づいて、疑似BB振り分け抽籤を行う(S1532)。   When S1523 is YES or S1525 is YES, the main CPU 101 refers to the pseudo BB distribution lottery table (see FIGS. 250 to 260), the remaining number of ART games, and the winning combination (lottery group). Based on the above, a pseudo BB sorting lottery is performed (S1532).

次いで、メインCPU101は、S1532において決定された疑似BBの種別に対応するフラグをオン状態にセットする(S1533)。そして、メインCPU101は、疑似BBゲーム数カウンタに20をセットし、次遊技の遊技状態に疑似BB準備中をセットする(S1534)。S1534の処理後、メインCPU101は、S8中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   Next, the main CPU 101 sets a flag corresponding to the type of pseudo BB determined in S1532 to an on state (S1533). Then, the main CPU 101 sets 20 in the pseudo BB game number counter, and sets the pseudo BB preparation in the game state of the next game (S1534). After the process of S1534, the main CPU 101 ends the start-time process during S8, and moves the process to S1210 of the main flow (see FIG. 291).

[疑似BB中スタート時処理]
次に、図307を参照して、状態別制御処理(図294参照)中のS1274で行う疑似BB中スタート時処理について説明する。なお、図307は、疑似BB中スタート時処理の手順を示すフローチャートである。なお、疑似BB中スタート時処理は、本発明に係る「復帰抽籤権利獲得タイム制御手段」に対応する。
[Processing at start during pseudo-BB]
Next, with reference to FIG. 307, the pseudo BB start time process performed in S1274 in the state-specific control process (see FIG. 294) will be described. Note that FIG. 307 is a flowchart illustrating the procedure of the start process during pseudo BB. The process at the time of starting during the pseudo BB corresponds to “return lottery right acquisition time control means” according to the present invention.

まず、メインCPU101は、疑似BBゲーム数カウンタの値を1減算する(S1541)。次いで、メインCPU101は、SP玉獲得抽籤テーブル(図238及び図239参照)を参照して、当籤役(抽籤グループ)に基づいて、SP玉獲得抽籤を行う(S1542)。   First, the main CPU 101 subtracts 1 from the value of the pseudo BB game number counter (S1541). Next, the main CPU 101 refers to the SP ball acquisition lottery table (see FIGS. 238 and 239), and performs the SP ball acquisition lottery based on the winning combination (lottery group) (S1542).

次いで、メインCPU101は、S1542のSP玉獲得抽籤で何れかのパターンに当籤したか否かを判別する(S1543)。S1543において、メインCPU101が、SP玉獲得抽籤で何れかのパターンに当籤してないと判別したとき(S1543がNO判定の場合)、メインCPU101は、S1546の処理を行う。   Next, the main CPU 101 determines whether or not any pattern is won in the SP ball acquisition lottery of S1542 (S1543). When the main CPU 101 determines in S1543 that the SP ball acquisition lottery has not won any pattern (NO in S1543), the main CPU101 performs the process of S1546.

一方、S1543において、メインCPU101が、SP玉獲得抽籤で何れかのパターンに当籤したと判別したとき(S1543がYES判定の場合)、メインCPU101は、SP玉個数抽籤テーブル(図240参照)を参照して、S1542で当籤したパターン、及び当籤役(抽籤グループ)に基づいて、SP玉個数抽籤を行う(S1544)。次いで、メインCPU101は、S1544のSP玉個数抽籤で決定したSP玉の個数をSP玉個数カウンタに加算する(S1545)。   On the other hand, when it is determined in S1543 that the main CPU 101 wins any pattern in the SP ball acquisition lottery (when S1543 is YES), the main CPU 101 refers to the SP ball number lottery table (see FIG. 240). Then, the SP ball number lottery is performed based on the pattern won in S1542 and the winning combination (lottery group) (S1544). Next, the main CPU 101 adds the number of SP balls determined in the SP ball number lottery of S1544 to the SP ball number counter (S1545).

S1545の処理後、又はS1543がNO判定の場合に、メインCPU101は、疑似BBゲーム数カウンタの値は0であるか否かを判別する(S1546)。S1546において、メインCPU101が、疑似BBゲーム数カウンタの値は0でないと判別したとき(S1546がNO判定の場合)、メインCPU101は、疑似BB中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   After the processing of S1545 or when S1543 is NO, the main CPU 101 determines whether or not the value of the pseudo BB game number counter is 0 (S1546). In S1546, when the main CPU 101 determines that the value of the pseudo BB game number counter is not 0 (when S1546 is NO), the main CPU 101 ends the process during start of pseudo BB, and the process proceeds to the main flow (FIG. (See 291).

一方、S1546において、メインCPU101が、疑似BBゲーム数カウンタの値は0であると判別したとき(S1546がYES判定の場合)、メインCPU101は、ARTランク移行抽籤テーブル(図245参照)を参照して、ARTテーブルの種別、及び当籤役(抽籤グループ)に基づいてARTランク移行抽籤を行う(S11547)。   On the other hand, when the main CPU 101 determines in S1546 that the value of the pseudo BB game number counter is 0 (when S1546 is YES), the main CPU 101 refers to the ART rank transition lottery table (see FIG. 245). Then, the ART rank shift lottery is performed based on the type of the ART table and the winning combination (lottery group) (S11547).

次いで、メインCPU101は、ART中モードはS8であるか否かを判別する(S1548)。S1548において、メインCPU101が、ART中モードはS8でないと判別したとき(S1548がNO判定の場合)、メインCPU101は、S1551の処理を行う。   Next, the main CPU 101 determines whether or not the ART mode is S8 (S1548). When the main CPU 101 determines in S1548 that the ART mode is not S8 (when S1548 is NO), the main CPU 101 performs the process of S1551.

一方、S1548において、メインCPU101が、ART中モードはS8であると判別したとき(S1548がYES判定の場合)、メインCPU101は、ART中前兆ゲーム数抽籤テーブル(図248参照)を参照して、当籤役(抽籤グループ)に基づいて、ART中前兆ゲーム数抽籤を行う(S1549)。次いで、メインCPU101は、S1549のART中前兆ゲーム数抽籤によって決定されたART中前兆ゲーム数をART中前兆ゲーム数カウンタにセットする(S1550)。   On the other hand, when the main CPU 101 determines in S1548 that the ART mode is S8 (when S1548 is YES), the main CPU 101 refers to the ART early warning game number lottery table (see FIG. 248), Based on the winning combination (lottery group), a lottery for the number of early warning signs is performed (S1549). Next, the main CPU 101 sets the ART predictor game number determined by the ART predictor game number lottery in S1549 to the ART predictor game number counter (S1550).

第2の実施形態に係るパチスロでは、ART中前兆処理(図304参照)において、ART中モードが8である場合に、BARを狙え演出抽籤で疑似BBに当籤した場合は、まず、疑似BBに移行しする。そして、疑似BBの終了後に、ART中前兆を経てS8に移行する。したがって、メインCPU101は、疑似BBが終了する際にART中モードを確認して、S8である場合は、ART中前兆ゲーム数を決定し、疑似BBの終了後にART中前兆が開始されるようにする。   In the pachislot machine according to the second embodiment, in the ART precursor process (see FIG. 304), when the ART mode is 8, when the BB is aimed at the pseudo BB with the effect lottery, the pseudo BB is first set. Migrate. Then, after the end of the pseudo BB, the process proceeds to S8 through a warning sign during ART. Accordingly, the main CPU 101 confirms the ART in-progress mode when the pseudo BB ends, determines the number of ART pre-warning games when it is S8, and starts the ART pre-warning after the end of the pseudo BB. To do.

S1550の処理後、又はS1548がNO判定の場合に、メインCPU101は、ARTゲーム数カウンタに100をセットし、次遊技の遊技状態に通常ARTをセットする(S1551)。S1551の処理後、メインCPU101は、疑似BB中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   After the processing of S1550 or when S1548 is NO, the main CPU 101 sets 100 to the ART game number counter and sets normal ART to the game state of the next game (S1551). After the process of S1551, the main CPU 101 ends the process at the start of the pseudo BB, and moves the process to S1210 of the main flow (see FIG. 291).

[BB中スタート時処理]
次に、図308及び図309を参照して、状態別制御処理(図294参照)中のS1276で行うBB中スタート時処理について説明する。なお、図308及び図309は、BB中スタート時処理の手順を示すフローチャートである。
[Process during start during BB]
Next, with reference to FIG. 308 and FIG. 309, the BB start-time process performed in S1276 in the state-specific control process (see FIG. 294) will be described. FIG. 308 and FIG. 309 are flowcharts showing the procedure of the processing at the start during BB.

まず、メインCPU101は、ART遊技状態中に当籤したBBであるか否かを判別する(S1561)。S1561において、メインCPU101が、ART遊技状態中に当籤したBBであると判別したとき(S1561がYES判定の場合)、メインCPU101は、S1573の処理を行う。   First, the main CPU 101 determines whether or not the BB is won during the ART gaming state (S1561). When the main CPU 101 determines in S1561 that the main CPU 101 is a BB won during the ART gaming state (YES in S1561), the main CPU101 performs the process of S1573.

一方、S1561において、メインCPU101が、ART遊技状態中に当籤したBBでないと判別したとき(S1561がNO判定の場合)、メインCPU101は、CZ前兆モードはARTであるか否かを判別する(S1562)。S1562において、メインCPU101が、CZ前兆モードはARTでないと判別したとき(S1562がNO判定の場合)、メインCPU101は、S1567の処理を行う。   On the other hand, when the main CPU 101 determines in S1561 that the main CPU 101 is not the BB won during the ART gaming state (when S1561 is NO), the main CPU 101 determines whether or not the CZ precursor mode is ART (S1562). ). In S1562, when the main CPU 101 determines that the CZ precursor mode is not ART (when S1562 is NO), the main CPU 101 performs the process of S1567.

S1562において、メインCPU101が、CZ前兆モードはARTであると判別したとき(S1562がYES判定の場合)、メインCPU101は、SP玉獲得抽籤テーブル(図237参照)を参照して、当籤役(抽籤グループ)に基づいて、SP玉獲得抽籤を行う(S1563)。すなわち、SP玉獲得抽籤テーブル(ART準備中)を参照して、SP玉獲得抽籤を行う。   In S1562, when the main CPU 101 determines that the CZ precursor mode is ART (when S1562 is YES), the main CPU 101 refers to the SP ball acquisition lottery table (see FIG. 237) and determines the winning combination (lottery). Based on the group, SP ball acquisition lottery is performed (S1563). That is, the SP ball acquisition lottery is performed with reference to the SP ball acquisition lottery table (in preparation for ART).

次いで、メインCPU101は、S1563のSP玉獲得抽籤で何れかのパターンに当籤したか否かを判別する(S1564)。S1564において、メインCPU101が、SP玉獲得抽籤で何れかのパターンに当籤してないと判別したとき(S1564がNO判定の場合)、メインCPU101は、BB中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   Next, the main CPU 101 determines whether or not any pattern is won in the SP ball acquisition lottery in S1563 (S1564). In S1564, when the main CPU 101 determines that any pattern is not won in the SP ball acquisition lottery (when S1564 is NO), the main CPU 101 ends the processing at the start during BB, and the main processing is performed. The process moves to S1210 of the flow (see FIG. 291).

一方、S1564において、メインCPU101が、SP玉獲得抽籤で何れかのパターンに当籤したと判別したとき(S1564がYES判定の場合)、メインCPU101は、SP玉個数抽籤テーブル(図240参照)を参照して、S1563で当籤したパターン、及び当籤役(抽籤グループ)に基づいて、SP玉個数抽籤を行う(S1565)。   On the other hand, when it is determined in S1564 that the main CPU 101 wins any pattern in the SP ball acquisition lottery (when S1564 is YES), the main CPU 101 refers to the SP ball number lottery table (see FIG. 240). Then, the SP ball number lottery is performed based on the pattern won in S1563 and the winning combination (lottery group) (S1565).

次いで、メインCPU101は、S1565のSP玉個数抽籤で決定したSP玉の個数をSP玉個数カウンタに加算する(S1566)。S1565の処理後、メインCPU101は、BB中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   Next, the main CPU 101 adds the number of SP balls determined in the SP ball number lottery of S1565 to the SP ball number counter (S1566). After the process of S1565, the main CPU 101 ends the start process during BB, and moves the process to S1210 of the main flow (see FIG. 291).

S1562がNO判定の場合に、メインCPU101は、BB終了後遷移種別は0であるか否かを判別する(S1567)。BB終了後遷移種別は、BB終了後の移行先を示す情報であり、「0」〜「2」が設けられている。BB終了後遷移種別が「0」(BB終了後遷移種別0)である場合は、BB終了後に一般遊技状態(通常遊技状態又はCZ)に移行し、BB終了後遷移種別が「1」(BB終了後遷移種別1)である場合は、BB終了後にART準備中に移行する。また、BB終了後遷移種別が「2」(BB終了後遷移種別2)である場合は、BB終了後に疑似BB準備中に移行する。   When S1562 is NO, the main CPU 101 determines whether or not the transition type after the end of BB is 0 (S1567). The transition type after the end of BB is information indicating a destination after the end of BB, and “0” to “2” are provided. If the transition type after BB ends is “0” (transition type 0 after BB ends), the transition is made to the general gaming state (normal gaming state or CZ) after BB ends, and the transition type after BB ends is “1” (BB In the case of transition type 1) after completion, the process proceeds to ART preparation after completion of BB. Further, when the transition type after BB ends is “2” (transition type 2 after BB ends), the process shifts to pseudo BB preparation after BB ends.

S1567において、メインCPU101が、BB終了後遷移種別は0でないと判別したとき(S1567がNO判定の場合)、メインCPU101は、BB終了後遷移種別0に対応するフラグをオン状態にセットする(S1568)。すなわち、CZ前兆モードが「通常CZ」、「通常S8」又はCZ前兆モードが設定されてない(CZに当籤していない)場合は、BB終了後に一般遊技状態(通常遊技状態又はCZ)に移行する。   In S1567, when the main CPU 101 determines that the transition type after BB end is not 0 (when S1567 is NO), the main CPU 101 sets a flag corresponding to the transition type 0 after BB end to the ON state (S1568). ). In other words, if the CZ precursor mode is “normal CZ”, “normal S8”, or the CZ precursor mode is not set (does not win CZ), transition to the general gaming state (normal gaming state or CZ) after the end of BB To do.

例えば、CZ前兆モードが「通常CZ」であってCZ中にBBに当籤し、BB中にARTに当籤しなかった場合は、BB終了後にCZに移行する。また、CZ前兆モードが設定されていない通常遊技状態中にBBに当籤し、BB中にARTに当籤しなかった場合は、BB終了後に通常遊技状態に移行する。なお、本発明に係る遊技機としては、CZ前兆モードが「ART」以外である一般遊技状態中にBBに当籤し、BB中にARTに当籤しなかった場合は、CZ前兆モードをリセットして必ず通常遊技状態に移行するようにしてもよい。   For example, when the CZ precursor mode is “normal CZ” and the player wins BB during CZ and does not win ART during BB, the process shifts to CZ after BB ends. If the player wins the BB during the normal gaming state in which the CZ precursor mode is not set and does not win the ART during the BB, the player enters the normal gaming state after the BB ends. Note that the gaming machine according to the present invention resets the CZ precursor mode if it wins BB during a general gaming state in which the CZ precursor mode is other than “ART” and does not win ART during the BB. You may make it transfer to a normal game state.

S1568の処理後、又はS1567において、メインCPU101が、BB終了後遷移種別は0であると判別したとき(S1567がYES判定の場合)、メインCPU101は、WBB中ART抽籤テーブル(図241参照)を参照し、通常時内部モード及び当籤役(抽籤グループ)に基づいて、WBB中ART抽籤を行う(S1569)。   After the processing of S1568 or when the main CPU 101 determines in S1567 that the transition type after the end of the BB is 0 (when S1567 is YES), the main CPU 101 reads the ART lottery table during WBB (see FIG. 241). Referring to the normal internal mode and the winning combination (lottery group), the WBB ART lottery is performed (S1569).

次いで、メインCPU101は、S1569のWBB中ART抽籤でARTに当籤したか否かを判別する(S1570)。S1570において、メインCPU101が、ARTに当籤したと判別したとき(S1570がYES判定の場合)、メインCPU101は、CZ前兆モードをARTに変更し、BB終了後遷移種別1に対応するフラグをオン状態にセットする(S1571)。S1571の処理後、メインCPU101は、BB中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   Next, the main CPU 101 determines whether or not the ART has been won by the ART lottery during WBB in S1569 (S1570). When the main CPU 101 determines that the ART has been won in S1570 (when S1570 is YES), the main CPU 101 changes the CZ precursor mode to ART and turns on the flag corresponding to the transition type 1 after the end of the BB. (S1571). After the process of S1571, the main CPU 101 ends the start process during BB, and moves the process to S1210 of the main flow (see FIG. 291).

一方、S1570において、メインCPU101が、ARTに当籤してないと判別したとき(S1570がNO判定の場合)、メインCPU101は、S1569のWBB中ART抽籤でART+疑似BBに当籤したか否かを判別する(S1572)。S1572において、ART+疑似BBに当籤したと判別したとき(S1572がYES判定の場合)、メインCPU101は、CZ前兆モードをARTに変更し、BB終了後遷移種別2に対応するフラグをオン状態にセットする(S1573)。S1573の処理後、メインCPU101は、BB中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   On the other hand, when it is determined in S1570 that the main CPU 101 has not won the ART (when S1570 is NO), the main CPU 101 determines whether or not the ART + pseudo BB has been won in the ART lottery during the WBB in S1569. (S1572). When it is determined in S1572 that the ART + pseudo BB has been won (when S1572 is YES), the main CPU 101 changes the CZ precursor mode to ART and sets the flag corresponding to the transition type 2 after BB is turned on. (S1573). After the process of S1573, the main CPU 101 ends the start-time process during BB, and moves the process to S1210 of the main flow (see FIG. 291).

S1572において、メインCPU101が、ART+疑似BBに当籤してないと判別したとき(S1572がNO判定の場合)、メインCPU101は、BB最終ゲームであるか否かを判別する(S1574)。S1574において、メインCPU101が、BB最終ゲームでないと判別したとき(S1574がNO判定の場合)、メインCPU101は、BB中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   When the main CPU 101 determines in S1572 that the ART + pseudo BB has not been won (when S1572 is NO), the main CPU 101 determines whether or not it is a BB final game (S1574). In S1574, when the main CPU 101 determines that the game is not the BB final game (when S1574 is NO), the main CPU 101 ends the BB start-time process, and moves the process to S1210 of the main flow (see FIG. 291). .

一方、S1574において、メインCPU101が、BB最終ゲームであると判別したとき(S1574がYES判定の場合)、メインCPU101は、WBB後モード移行抽籤テーブル(図242参照)を参照し、通常時内部モード及び当籤役(抽籤グループ)に基づいて、WBB後モード移行抽籤を行う(S1575)。S1575の処理では、メインCPU101は、WBB後モード移行抽籤の抽籤結果に基づいて通常時内部モードを更新(変更)する。S1575の処理後、メインCPU101は、BB中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   On the other hand, when the main CPU 101 determines in S1574 that the game is the BB last game (when S1574 is YES), the main CPU 101 refers to the post-WBB mode transition lottery table (see FIG. 242) and performs the normal mode in the normal mode. Based on the winning combination (lottery group), a post-WBB mode transition lottery is performed (S1575). In the process of S1575, the main CPU 101 updates (changes) the normal internal mode based on the lottery result of the post-WBB mode transition lottery. After the process of S1575, the main CPU 101 ends the process at the start of BB, and moves the process to S1210 of the main flow (see FIG. 291).

S1561がYES判定の場合、つまり、ART中に当籤したBBである場合に、メインCPU101は、VBB上乗せ発生抽籤テーブル(図267)を参照し、当籤役(抽籤グループ)に基づいて、VBB上乗せ発生抽籤を行う(S1576)。   If S1561 is YES, that is, if the BB is won during ART, the main CPU 101 refers to the VBB extra lottery table (FIG. 267) and generates a VBB extra based on the winning combination (lottery group). A lottery is performed (S1576).

次いで、メインCPU101は、S1576のVBB上乗せ発生抽籤で上乗せ発生に当籤したか否かを判別する(S1577)。S1577において、メインCPU101が、上乗せ発生に当籤してないと判別したとき(S1577がNO判定の場合)、メインCPU101は、BB中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   Next, the main CPU 101 determines whether or not an extra occurrence is won in the VBB extra occurrence lottery in S1576 (S1577). In S1577, when the main CPU 101 determines that the addition has not occurred (when S1577 is NO), the main CPU 101 ends the start processing during BB, and the processing is the main flow (see FIG. 291). Move to S1210.

一方、S1577において、メインCPU101が、上乗せ発生に当籤したと判別したとき(S1577がYES判定の場合)、メインCPU101は、SP玉個数カウンタに1加算する(S1578)。次いで、メインCPU101は、SP玉獲得抽籤テーブル(図237〜図239参照)を参照して、当籤役(抽籤グループ)に基づいて、SP玉獲得抽籤を行う(S1365)。   On the other hand, when it is determined in S1577 that the main CPU 101 has won the addition (when S1577 is YES), the main CPU 101 adds 1 to the SP ball counter (S1578). Next, the main CPU 101 refers to the SP ball acquisition lottery table (see FIGS. 237 to 239), and performs the SP ball acquisition lottery based on the winning combination (lottery group) (S1365).

次いで、メインCPU101は、S1579のSP玉獲得抽籤で何れかのパターンに当籤したか否かを判別する(S1580)。S1580において、メインCPU101が、SP玉獲得抽籤で何れかのパターンに当籤してないと判別したとき(S1580がNO判定の場合)、メインCPU101は、BB中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   Next, the main CPU 101 determines whether or not any pattern is won in the SP ball acquisition lottery of S1579 (S1580). In S1580, when the main CPU 101 determines that any pattern is not won in the SP ball acquisition lottery (when S1580 is NO), the main CPU 101 ends the processing at the start during BB, and the main processing is performed. The process moves to S1210 of the flow (see FIG. 291).

一方、S1580において、メインCPU101が、SP玉獲得抽籤で何れかのパターンに当籤したと判別したとき(S1580がYES判定の場合)、メインCPU101は、SP玉個数抽籤テーブル(図240参照)を参照して、S1579で当籤したパターン、及び当籤役(抽籤グループ)に基づいて、SP玉個数抽籤を行う(S1581)。   On the other hand, when it is determined in S1580 that the main CPU 101 wins any pattern in the SP ball acquisition lottery (when S1580 is YES), the main CPU 101 refers to the SP ball number lottery table (see FIG. 240). Then, the SP ball number lottery is performed based on the pattern won in S1579 and the winning combination (lottery group) (S1581).

次いで、メインCPU101は、S1581のSP玉個数抽籤で決定したSP玉の個数をSP玉個数カウンタに加算する(S1582)。S1582の処理後、メインCPU101は、BB中スタート時処理を終了し、処理をメインフロー(図291参照)のS1210に移す。   Next, the main CPU 101 adds the number of SP balls determined in the SP ball number lottery of S1581 to the SP ball number counter (S1582). After the process of S1582, the main CPU 101 ends the start process during BB, and moves the process to S1210 of the main flow (see FIG. 291).

[BBチェック処理]
次に、図310を参照して、メインフロー(図291参照)中のS1220で行うボーナスチェック処理について説明する。なお、図310は、ボーナスチェック処理の手順を示すフローチャートである。
[BB check processing]
Next, with reference to FIG. 310, the bonus check process performed in S1220 in the main flow (see FIG. 291) will be described. FIG. 310 is a flowchart showing the procedure of the bonus check process.

まず、メインCPU101は、MB中であるか否かを判別する(S1601)。S1601において、メインCPU101が、MB中でないと判別したとき(S1601がNO判定の場合)、メインCPU101は、後述のS1605の処理を行う。   First, the main CPU 101 determines whether or not it is in the MB (S1601). In S1601, when the main CPU 101 determines that the MB is not in progress (when S1601 is NO), the main CPU 101 performs the process of S1605 described later.

一方、S1601において、メインCPU101が、MB中であると判別したとき(S1601がYES判定の場合)、メインCPU101は、MB中に払い出し可能なメダルの枚数を計数するためのMB中払出枚数カウンタの値から、入賞チェック・メダル払出処理において払い出されたメダルの払出枚数を減算する(S1602)。   On the other hand, when the main CPU 101 determines in S1601 that it is in the MB (when S1601 is YES), the main CPU 101 sets the payout counter in the MB for counting the number of medals that can be paid out in the MB. The number of medals paid out in the winning check / medal payout process is subtracted from the value (S1602).

次いで、メインCPU101は、MB中払出枚数カウンタの値が「0」未満であるか否かを判別する(S1603)。S1603において、メインCPU101が、MB中払出枚数カウンタの値が「0」未満でないと判別したとき(S1603がNO判定の場合)、メインCPU101は、ボーナスチェック処理を終了し、処理をメインフロー(図291参照)中のS1221の処理に移す。   Next, the main CPU 101 determines whether or not the value of the MB payout number counter is less than “0” (S1603). In S1603, when the main CPU 101 determines that the value of the MB payout number counter is not less than “0” (when S1603 is NO), the main CPU 101 ends the bonus check process, and the process proceeds to the main flow (FIG. 291), the process proceeds to S1221.

一方、S1603において、メインCPU101が、MB中払出枚数カウンタの値が「0」未満であると判別したとき(S1603がYES判定の場合)、メインCPU101は、MB終了時処理を行う(S1604)。この処理では、メインCPU101は、MB中の各種情報をクリアする。MB終了時処理は、本発明に係る「特別遊技終了手段」に対応する。S1604の処理後、メインCPU101は、ボーナスチェック処理を終了し、処理をメインフロー(図291参照)中のS1221の処理に移す。   On the other hand, when the main CPU 101 determines in S1603 that the value of the MB payout number counter is less than “0” (when S1603 is YES), the main CPU 101 performs an MB end time process (S1604). In this process, the main CPU 101 clears various information in the MB. The processing at the end of MB corresponds to “special game ending means” according to the present invention. After the process of S1604, the main CPU 101 ends the bonus check process and shifts the process to the process of S1221 in the main flow (see FIG. 291).

ここで再度、S1601の処理に戻って、S1601がNO判定の場合、メインCPU101は、BB中であるか否かを判別する(S1605)。S1605において、メインCPU101が、BB中でないと判別したとき(S1605がNO判定の場合)、メインCPU101は、後述のS1609の処理を行う。   Here, returning to the processing of S1601 again, if S1601 is NO, the main CPU 101 determines whether or not BB is in progress (S1605). In S1605, when the main CPU 101 determines that the BB is not in progress (when S1605 is NO), the main CPU 101 performs processing of S1609 described later.

一方、S1605において、メインCPU101が、BB中であると判別したとき(S1605がYES判定の場合)、メインCPU101は、BB中に払い出し可能なメダルの枚数を計数するためのBB中払出枚数カウンタの値から、入賞チェック・メダル払出処理において払い出されたメダルの払出枚数を減算する(S1606)。   On the other hand, in S1605, when the main CPU 101 determines that the BB is in progress (when S1605 is YES), the main CPU 101 sets the BB payout number counter for counting the number of medals that can be paid out during the BB. The number of medals paid out in the winning check / medal payout process is subtracted from the value (S1606).

次いで、メインCPU101は、BB中払出枚数カウンタの値が「0」未満であるか否かを判別する(S1607)。S1607において、メインCPU101が、BB中払出枚数カウンタの値が「0」未満でないと判別したとき(S1607がNO判定の場合)、メインCPU101は、ボーナスチェック処理を終了し、処理をメインフロー(図291参照)中のS1221の処理に移す。   Next, the main CPU 101 determines whether or not the value of the BB payout number counter is less than “0” (S1607). In S1607, when the main CPU 101 determines that the value of the BB payout number counter is not less than “0” (when S1607 is NO), the main CPU 101 ends the bonus check process, and the process proceeds to the main flow (FIG. 291), the process proceeds to S1221.

一方、S1607において、メインCPU101が、BB中払出枚数カウンタの値が「0」未満であると判別したとき(S1607がYES判定の場合)、メインCPU101は、BB終了時処理を行う(S1608)。この処理では、メインCPU101は、BB中の各種情報をクリアする。BB終了時処理は、本発明に係る「特定遊技終了手段」に対応する。S1608の処理後、メインCPU101は、ボーナスチェック処理を終了し、処理をメインフロー(図291参照)中のS1221の処理に移す。   On the other hand, when the main CPU 101 determines in S1607 that the value of the BB payout number counter is less than “0” (S1607 is YES), the main CPU 101 performs BB end processing (S1608). In this process, the main CPU 101 clears various information in the BB. The process at the end of BB corresponds to the “specific game ending means” according to the present invention. After the process of S1608, the main CPU 101 ends the bonus check process and shifts the process to the process of S1221 in the main flow (see FIG. 291).

ここで再度、S1605の処理に戻って、S1605がNO判定の場合、メインCPU101は、MB役に係る図柄組合せ(コンビネーション「C_MB1」又は「C_MB2」の図柄組合せ)が表示されたか否かを判定する(S1609)。S1609において、メインCPU101が、MB役に係る図柄組合せが表示されなかったと判別したとき(S1609がNO判定の場合)、メインCPU101は、ボーナスチェック処理を終了し、処理をメインフロー(図291参照)中のS1221の処理に移す。   Here, returning to the processing of S1605 again, when S1605 is NO, the main CPU 101 determines whether or not the symbol combination (combination “C_MB1” or “C_MB2”) associated with the MB combination is displayed. (S1609). In S1609, when the main CPU 101 determines that the symbol combination related to the MB combination has not been displayed (NO in S1609), the main CPU 101 ends the bonus check process, and the process proceeds to the main flow (see FIG. 291). The process proceeds to S1221.

一方、S1609において、メインCPU101が、MB役に係る図柄組合せが表示されたと判別したとき(S1609がYES判定の場合)、メインCPU101は、MB中払出枚数カウンタの値に規定値(ボーナス終了契機となる払出枚数:本実施形態では、「12」)をセットする(S1610)。   On the other hand, when the main CPU 101 determines in S1609 that the symbol combination relating to the MB combination has been displayed (in the case where S1609 is YES), the main CPU 101 sets the specified value (bonus end trigger and the bonus payout counter value). To be paid out: In this embodiment, “12”) is set (S1610).

次いで、メインCPU101は、MB開始時処理を行う(S1611)。この処理では、メインCPU101は、例えば、次遊技の遊技状態にボーナス状態をセットするなどのボーナスの作動開始、及びMB開始に必要な各種処理を行う。MB開始時処理は、本発明に係る「特別遊技開始手段」に対応する。S1611の処理後、メインCPU101は、ボーナスチェック処理を終了し、処理をメインフロー(図291参照)中のS1221の処理に移す。   Next, the main CPU 101 performs MB start time processing (S1611). In this process, the main CPU 101 performs various processes necessary for starting a bonus operation, such as setting a bonus state in the game state of the next game, and starting an MB. The MB start time processing corresponds to “special game start means” according to the present invention. After the process of S1611, the main CPU 101 ends the bonus check process, and moves the process to the process of S1221 in the main flow (see FIG. 291).

ここで再度、S1609の処理に戻って、S1609がNO判定の場合、メインCPU101は、BB役に係る図柄組合せ(コンビネーション「C_BB」の図柄組合せ)が表示されたか否かを判定する(S1612)。S1612において、メインCPU101が、BB役に係る図柄組合せが表示されなかったと判別したとき(S1612がNO判定の場合)、メインCPU101は、ボーナスチェック処理を終了し、処理をメインフロー(図291参照)中のS1221の処理に移す。   Here, returning to the processing of S1609 again, if S1609 is NO, the main CPU 101 determines whether or not a symbol combination related to the BB combination (symbol combination of the combination “C_BB”) is displayed (S1612). When the main CPU 101 determines in S1612 that the symbol combination related to the BB combination has not been displayed (in the case where S1612 is NO), the main CPU 101 ends the bonus check process, and the process proceeds to the main flow (see FIG. 291). The process proceeds to S1221.

一方、S1612において、メインCPU101が、BB役に係る図柄組合せが表示されたと判別したとき(S1612がYES判定の場合)、メインCPU101は、ART遊技状態中であるか否かを判別する(S1613)。   On the other hand, when the main CPU 101 determines in S1612 that the symbol combination related to the BB combination is displayed (when S1612 is YES), the main CPU 101 determines whether or not it is in the ART gaming state (S1613). .

S1613において、メインCPU101が、ART遊技状態中であると判別したとき(S1613がYES判定の場合)、メインCPU101は、ボーナス種別としてVBBをセットする(S1614)。一方、S1613において、メインCPU101が、ART遊技状態中でないと判別したとき(S1613がNO判定の場合)、メインCPU101は、ボーナス種別としてWBBをセットする(S1615)。   In S1613, when the main CPU 101 determines that it is in the ART gaming state (when S1613 is YES), the main CPU 101 sets VBB as a bonus type (S1614). On the other hand, when it is determined in S1613 that the main CPU 101 is not in the ART gaming state (when S1613 is NO), the main CPU 101 sets WBB as a bonus type (S1615).

S1614の処理後、又はS1615の処理後、メインCPU101は、BB中払出枚数カウンタの値に所定値(ボーナス終了契機となる払出枚数:本実施形態では、「245」)をセットする(S1616)。   After the process of S1614 or the process of S1615, the main CPU 101 sets a predetermined value (the number of payouts that triggers the end of bonus: “245” in the present embodiment) as the value of the payout number counter during BB (S1616).

次いで、メインCPU101は、BB開始時処理を行う(S1617)。この処理では、メインCPU101は、例えば、次遊技の遊技状態にボーナス状態をセットするなどのボーナスの作動開始、及びBB開始に必要な各種処理を行う。BB開始時処理は、本発明に係る「特定遊技開始手段」に対応する。S1617の処理後、メインCPU101は、ボーナスチェック処理を終了し、処理をメインフロー(図291参照)中のS1221の処理に移す。   Next, the main CPU 101 performs BB start processing (S1617). In this process, the main CPU 101 performs various processes necessary for starting a bonus operation, such as setting a bonus state in the game state of the next game, and starting a BB, for example. The BB start time process corresponds to the “specific game start means” according to the present invention. After the process of S1617, the main CPU 101 ends the bonus check process and shifts the process to the process of S1221 in the main flow (see FIG. 291).

[RTチェック処理]
次に、図311を参照して、メインフロー(図291参照)中のS1221で行うRTチェック処理について説明する。なお、図311は、RTチェック処理の手順を示すフローチャートである。なお、RTチェック処理は、本発明に係る「遊技状態移行手段」に対応する。
[RT check processing]
Next, the RT check process performed in S1221 in the main flow (see FIG. 291) will be described with reference to FIG. FIG. 311 is a flowchart showing the procedure of the RT check process. The RT check process corresponds to the “game state transition means” according to the present invention.

まず、メインCPU101は、RT状態がRT0状態であるか否かを判別する(S1621)。S1621において、メインCPU101が、RT状態がRT0状態でないと判別したとき(S1621がNO判定の場合)、メインCPU101は、後述のS1624の処理を行う。   First, the main CPU 101 determines whether or not the RT state is the RT0 state (S1621). In S1621, when the main CPU 101 determines that the RT state is not the RT0 state (when S1621 is NO), the main CPU 101 performs a process of S1624 described later.

一方、S1621において、メインCPU101が、RT状態がRT0状態であると判別したとき(S1621がYES判定の場合)、メインCPU101は、略称「ベルこぼし目」の図柄組合せ(図206参照)が表示されたか否かを判別する(S1622)。   On the other hand, when the main CPU 101 determines in S1621 that the RT state is the RT0 state (when S1621 is YES), the main CPU 101 displays the symbol combination of the abbreviation “bell spill” (see FIG. 206). It is determined whether or not (S1622).

S1622において、メインCPU101が、略称「ベルこぼし目」の図柄組合せ(図206参照)が表示されてないと判別したとき(S1622がNO判定の場合)、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図291参照)中のS1201の処理に移す。   In S1622, when the main CPU 101 determines that the symbol combination of the abbreviation “bell spilled eyes” (see FIG. 206) is not displayed (when S1622 is NO), the main CPU 101 ends the RT check process, The processing is shifted to S1201 in the main flow (see FIG. 291).

一方、S1622において、メインCPU101が、略称「ベルこぼし目」の図柄組合せ(図206参照)が表示されたと判別したとき(S1622がYES判定の場合)、メインCPU101は、RT1状態フラグをオン状態にセットする(S1623)。この処理により、RT状態がRT0状態からRT1状態に移行する。そして、S1623の処理後、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図291参照)中のS1201の処理に移す。   On the other hand, when the main CPU 101 determines in S1622 that the symbol combination of the abbreviation “bell spilled eyes” (see FIG. 206) is displayed (YES in S1622), the main CPU 101 sets the RT1 state flag to the on state. Set (S1623). By this process, the RT state shifts from the RT0 state to the RT1 state. After the process of S1623, the main CPU 101 ends the RT check process, and moves the process to the process of S1201 in the main flow (see FIG. 291).

S1621がNO判定の場合に、メインCPU101は、RT状態がRT1状態であるか否かを判別する(S1624)。S1624において、メインCPU101が、RT状態がRT1状態でないと判別したとき(S1624がNO判定の場合)、メインCPU101は、後述のS1627の処理を行う。   When S1621 is NO, the main CPU 101 determines whether or not the RT state is the RT1 state (S1624). In S1624, when the main CPU 101 determines that the RT state is not the RT1 state (when S1624 is NO), the main CPU 101 performs a process of S1627 described later.

一方、S1624において、メインCPU101が、RT状態がRT1状態であると判別したとき(S1624がYES判定の場合)、メインCPU101は、略称「RT2移行リプ」の図柄組合せ(図206参照)が表示されたか否かを判別する(S1625)。   On the other hand, when the main CPU 101 determines that the RT state is the RT1 state in S1624 (when S1624 is YES), the main CPU 101 displays the symbol combination of the abbreviation “RT2 transition lip” (see FIG. 206). It is determined whether or not (S1625).

S1625において、メインCPU101が、略称「RT2移行リプ」の図柄組合せ(図206参照)が表示されてないと判別したとき(S1625がNO判定の場合)、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図291参照)中のS1201の処理に移す。   When the main CPU 101 determines in S1625 that the symbol combination of the abbreviation “RT2 transition lip” (see FIG. 206) is not displayed (when S1625 is NO), the main CPU 101 ends the RT check process, The processing is shifted to S1201 in the main flow (see FIG. 291).

S1625において、メインCPU101が、略称「RT2移行リプ」の図柄組合せ(図206参照)が表示されたと判別したとき(S1625がYES判定の場合)、RT2状態フラグをオン状態にセットする(S1626)。この処理により、RT状態がRT1状態からRT2状態に移行する。そして、S1626の処理後、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図291参照)中のS1201の処理に移す。   When the main CPU 101 determines in S1625 that the symbol combination of the abbreviation “RT2 transition lip” (see FIG. 206) is displayed (S1625 is YES), it sets the RT2 state flag to the on state (S1626). With this process, the RT state shifts from the RT1 state to the RT2 state. After the process of S1626, the main CPU 101 ends the RT check process, and moves the process to the process of S1201 in the main flow (see FIG. 291).

S1624がNO判定の場合に、メインCPU101は、RT状態がRT2状態であるか否かを判別する(S1627)。S1627において、メインCPU101が、RT状態がRT2状態でないと判別したとき(S1627がNO判定の場合)、メインCPU101は、後述のS1632の処理を行う。   When S1624 is NO, the main CPU 101 determines whether or not the RT state is the RT2 state (S1627). In S1627, when the main CPU 101 determines that the RT state is not the RT2 state (when S1627 is NO), the main CPU 101 performs the process of S1632 described later.

一方、S1627において、メインCPU101が、RT状態がRT2状態であると判別したとき(S1627がYES判定の場合)、メインCPU101は、略称「RT3移行リプ」の図柄組合せ(図206参照)が表示されたか否かを判別する(S1628)。   On the other hand, when the main CPU 101 determines that the RT state is the RT2 state in S1627 (when S1627 is YES), the main CPU 101 displays the symbol combination of the abbreviation “RT3 transition lip” (see FIG. 206). It is determined whether or not (S1628).

S1628において、メインCPU101が、略称「RT3移行リプ」の図柄組合せ(図206参照)が表示されたと判別したとき(S1628がYES判定の場合)、メインCPU101は、RT3状態フラグをオン状態にセットする(S1629)。この処理により、RT状態がRT2状態からRT3状態に移行する。そして、S1629の処理後、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図291参照)中のS1201の処理に移す。   When the main CPU 101 determines in S1628 that the symbol combination of the abbreviation “RT3 transition lip” (see FIG. 206) is displayed (when S1628 is YES), the main CPU 101 sets the RT3 state flag to the on state. (S1629). With this process, the RT state shifts from the RT2 state to the RT3 state. After the process of S1629, the main CPU 101 ends the RT check process, and moves the process to the process of S1201 in the main flow (see FIG. 291).

一方、S1628において、メインCPU101が、略称「RT3移行リプ」の図柄組合せ(図206参照)が表示されてないと判別したとき(S1628がNO判定の場合)、メインCPU101は、略称「ベルこぼし目」又は略称「RT1移行リプ」の図柄組合せ(図206参照)が表示されたか否かを判別する(S1630)。   On the other hand, in S1628, when the main CPU 101 determines that the symbol combination of the abbreviation “RT3 transition lip” (see FIG. 206) is not displayed (when S1628 is NO), the main CPU 101 displays the abbreviation “Bell spilled eyes”. ”Or the symbol combination“ RT1 transition lip ”(see FIG. 206) is displayed (S1630).

S1630において、メインCPU101が、略称「ベルこぼし目」又は略称「RT1移行リプ」の図柄組合せ(図206参照)が表示されてないと判別したとき(S1630がNO判定の場合)、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図291参照)中のS1201の処理に移す。   In S1630, when the main CPU 101 determines that the symbol combination of the abbreviation “bell spill” or the abbreviation “RT1 transition lip” (see FIG. 206) is not displayed (when S1630 is NO), the main CPU 101 The RT check process is terminated, and the process proceeds to the process of S1201 in the main flow (see FIG. 291).

一方、S1630において、メインCPU101が、略称「ベルこぼし目」又は略称「RT1移行リプ」の図柄組合せ(図206参照)が表示されたと判別したとき(S1630がYES判定の場合)、メインCPU101は、RT1状態フラグをオン状態にセットする(S1631)。この処理により、RT状態がRT2状態からRT1状態に移行する。そして、S1631の処理後、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図291参照)中のS1201の処理に移す。   On the other hand, when the main CPU 101 determines in S1630 that the symbol combination of the abbreviation “bell spill” or the abbreviation “RT1 transition lip” (see FIG. 206) is displayed (when S1630 is YES), the main CPU 101 The RT1 state flag is set to the on state (S1631). With this process, the RT state shifts from the RT2 state to the RT1 state. After the process of S1631, the main CPU 101 ends the RT check process, and moves the process to the process of S1201 in the main flow (see FIG. 291).

S1627がNO判定の場合に、メインCPU101は、RT状態がRT3状態であるか否かを判別する(S1632)。S1632において、メインCPU101が、RT状態がRT3状態でないと判別したとき(S1632がNO判定の場合)、メインCPU101は、後述のS1635の処理を行う。   When S1627 is NO, the main CPU 101 determines whether or not the RT state is the RT3 state (S1632). In S1632, when the main CPU 101 determines that the RT state is not the RT3 state (when S1632 is NO), the main CPU 101 performs the process of S1635 described later.

一方、S1632において、メインCPU101が、RT状態がRT3状態であると判別したとき(S1632がYES判定の場合)、メインCPU101は、略称「ベルこぼし目」又は略称「RT1移行リプ」の図柄組合せ(図206参照)が表示されたか否かを判別する(S1633)。   On the other hand, in S1632, when the main CPU 101 determines that the RT state is the RT3 state (when S1632 is YES), the main CPU 101 determines that the symbol combination of the abbreviation “bell spill” or the abbreviation “RT1 transition lip” ( It is determined whether or not (see FIG. 206) is displayed (S1633).

S1633において、メインCPU101が、略称「ベルこぼし目」又は略称「RT1移行リプ」の図柄組合せ(図206参照)が表示されてないと判別したとき(S1633がNO判定の場合)、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図291参照)中のS1201の処理に移す。   In S1633, when the main CPU 101 determines that the symbol combination of the abbreviation “bell spill” or the abbreviation “RT1 transition lip” (see FIG. 206) is not displayed (when S1633 is NO), the main CPU 101 The RT check process is terminated, and the process proceeds to the process of S1201 in the main flow (see FIG. 291).

一方、S1633において、メインCPU101が、略称「ベルこぼし目」又は略称「RT1移行リプ」の図柄組合せ(図206参照)が表示されたと判別したとき(S1633がYES判定の場合)、RT1状態フラグをオン状態にセットする(S1634)。この処理により、RT状態がRT3状態からRT1状態に移行する。そして、S1634の処理後、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図291参照)中のS1201の処理に移す。   On the other hand, when the main CPU 101 determines in S1633 that the symbol combination (see FIG. 206) of the abbreviation “bell spill” or abbreviation “RT1 transition lip” is displayed (when S1633 is YES), the RT1 status flag is set. The on state is set (S1634). With this process, the RT state shifts from the RT3 state to the RT1 state. After the process of S1634, the main CPU 101 ends the RT check process, and moves the process to the process of S1201 in the main flow (see FIG. 291).

S1632がNO判定の場合に、メインCPU101は、BB終了であるか否かを判別する(S1635)。S1635において、メインCPU101が、BB終了でないと判別したとき(S1635がNO判定の場合)、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図291参照)中のS1201の処理に移す。   When S1632 is NO, the main CPU 101 determines whether the BB is ended (S1635). When the main CPU 101 determines in S1635 that the BB has not ended (when S1635 is NO), the main CPU 101 ends the RT check process and shifts the process to the process of S1201 in the main flow (see FIG. 291). .

一方、S1635において、メインCPU101が、BB終了であると判別したとき(S1635がNO判定の場合)、メインCPU101は、RT0状態フラグをオン状態にセットする(S1636)。この処理により、RT状態がRT0状態に移行する。そして、S1636の処理後、メインCPU101は、RTチェック処理を終了し、処理をメインフロー(図291参照)中のS1201の処理に移す。   On the other hand, when the main CPU 101 determines in S1635 that the BB has ended (when S1635 is NO), the main CPU 101 sets the RT0 state flag to the on state (S1636). With this process, the RT state shifts to the RT0 state. After the process of S1636, the main CPU 101 ends the RT check process, and moves the process to the process of S1201 in the main flow (see FIG. 291).

[メインCPUの制御による割込処理(1.1172msec)]
メインCPUの制御による割込処理は、上述の図158を参照して説明したものと同じである。
[Interrupt processing under the control of the main CPU (1.1172 msec)]
The interrupt process under the control of the main CPU is the same as that described with reference to FIG.

<副制御回路の動作説明>
次に、図312〜図316を参照して、副制御回路200のサブCPU201が、プログラムを用いて実行する各種処理の内容について説明する。
<Description of operation of sub-control circuit>
Next, the contents of various processes executed by the sub CPU 201 of the sub control circuit 200 using a program will be described with reference to FIGS.

[主基板通信タスク]
まず、図312を参照して、サブCPU201により行われる主基板通信タスクについて説明する。なお、図312は、サブCPU201により行われる主基板通信タスクの手順を示すフローチャートである。
[Main board communication task]
First, the main board communication task performed by the sub CPU 201 will be described with reference to FIG. FIG. 312 is a flowchart showing the procedure of the main board communication task performed by the sub CPU 201.

まず、サブCPU201は、主制御回路90から送信されたコマンドの受信チェックを行う(S1701)。次いで、サブCPU201は、コマンドを受信した場合、受信したコマンドの種別を抽出する(S1702)。   First, the sub CPU 201 checks reception of a command transmitted from the main control circuit 90 (S1701). Next, when receiving a command, the sub CPU 201 extracts the type of the received command (S1702).

次いで、サブCPU201は、前回とは異なるコマンドを受信したか否かを判別する(S1703)。S1703において、サブCPU201が、前回とは異なるコマンドを受信しなかったと判別したとき(S1703がNO判定の場合)、サブCPU201は、処理をS1701に戻し、S1701以降の処理を繰り返す。   Next, the sub CPU 201 determines whether or not a command different from the previous command has been received (S1703). In step S1703, when the sub CPU 201 determines that a command different from the previous command has not been received (NO in step S1703), the sub CPU 201 returns the processing to step S1701 and repeats the processing from step S1701.

一方、S1703において、サブCPU201が、前回とは異なるコマンドを受信したと判別したとき(S1703がYES判定の場合)、サブCPU201は、受信したコマンドに基づいて、メッセージキューにメッセージを格納する(S1704)。なお、メッセージキューとは、プロセス間で情報を交換するための機構である。そして、S1704の処理後、サブCPU201は、処理をS1701に戻し、S1701以降の処理を繰り返す。   On the other hand, when it is determined in S1703 that the sub CPU 201 has received a command different from the previous command (when S1703 is YES), the sub CPU 201 stores a message in the message queue based on the received command (S1704). ). The message queue is a mechanism for exchanging information between processes. Then, after the processing of S1704, the sub CPU 201 returns the processing to S1701, and repeats the processing after S1701.

[演出登録タスク]
次に、図313を参照して、サブCPU201により行われる演出登録タスクについて説明する。なお、図313は、サブCPU201により行われる演出登録タスクの手順を示すフローチャートである。
[Direction registration task]
Next, an effect registration task performed by the sub CPU 201 will be described with reference to FIG. FIG. 313 is a flowchart illustrating the procedure of the effect registration task performed by the sub CPU 201.

まず、サブCPU201は、メッセージキューからメッセージを取り出す(S1711)。次いで、サブCPU201は、メッセージキューにメッセージが有るか否かを判別する(S1712)。S1712において、サブCPU201が、メッセージキューにメッセージが無いと判別したとき(S1712がNO判定のとき)、サブCPU201は、後述のS1715の処理を行う。   First, the sub CPU 201 extracts a message from the message queue (S1711). Next, the sub CPU 201 determines whether or not there is a message in the message queue (S1712). In S1712, when the sub CPU 201 determines that there is no message in the message queue (NO in S1712), the sub CPU 201 performs processing of S1715 described later.

一方、S1712において、サブCPU201が、メッセージキューにメッセージが有ると判別したとき(S1712がYES判定のとき)、サブCPU201は、メッセージから遊技情報を複写する(S1713)。この処理では、例えば、パラメータによって特定される、内部当籤役、回転が停止したリールの種別、表示役、遊技状態フラグ等の各種データがサブRAM202に設けられた格納領域(不図示)に複写される。   On the other hand, when the sub CPU 201 determines in S1712 that there is a message in the message queue (YES in S1712), the sub CPU 201 copies game information from the message (S1713). In this process, for example, various data such as an internal winning combination, a type of reel that has stopped rotating, a display combination, and a game state flag specified by parameters are copied to a storage area (not shown) provided in the sub-RAM 202. The

次いで、サブCPU201は、演出内容決定処理を行う(S1714)。この処理では、サブCPU201は、受信したコマンドの種別に応じて、演出内容の決定や演出データの登録等を行う。なお、演出内容決定処理の詳細については、後述の図314を参照しながら後で説明する。   Next, the sub CPU 201 performs effect content determination processing (S1714). In this process, the sub CPU 201 determines the contents of the effect, registers the effect data, and the like according to the type of the received command. Details of the effect content determination process will be described later with reference to FIG.

次いで、サブCPU201は、アニメーションデータの登録を行う(S1715)。次いで、サブCPU201は、サウンドデータの登録を行う(S1716)。次いで、サブCPU201は、ランプデータの登録を行う(S1717)。なお、これらの登録処理は、S1714の演出内容決定処理において登録された演出データに基づいて行われる。S1717の処理後、サブCPU201は、処理をS1711に戻し、S1711以降の処理を繰り返す。   Next, the sub CPU 201 registers animation data (S1715). Next, the sub CPU 201 registers sound data (S1716). Next, the sub CPU 201 registers lamp data (S1717). In addition, these registration processes are performed based on the effect data registered in the effect content determination process of S1714. After the processing of S1717, the sub CPU 201 returns the processing to S1711 and repeats the processing after S1711.

[演出内容決定処理]
次に、図314を参照して、演出登録タスクのフローチャート(図313参照)中のS1714で行う演出内容決定処理について説明する。なお、図314は、演出内容決定処理の手順を示すフローチャートである。
[Production content decision processing]
Next, with reference to FIG. 314, the effect content determination process performed in S1714 in the flowchart of the effect registration task (see FIG. 313) will be described. In addition, FIG. 314 is a flowchart showing a procedure of effect content determination processing.

まず、サブCPU201は、スタートコマンド受信時であるか否かを判別する(S1721)。S1721において、サブCPU201が、スタートコマンド受信時でないと判別したとき(S1721がNO判定の場合)、サブCPU201は、後述のS1724の処理を行う。   First, the sub CPU 201 determines whether or not a start command is received (S1721). When the sub CPU 201 determines in S1721 that the start command is not received (when S1721 is NO), the sub CPU 201 performs processing of S1724 described later.

S1721において、サブCPU201が、スタートコマンド受信時であると判別したとき(S1721がYES判定の場合)、サブCPU201は、スタートコマンド受信時処理を行う(S1722)。この処理では、サブCPU201は、演出用乱数値を抽出し、内部当籤役等に基づいて演出番号を抽籤により決定して登録する。ここで、演出番号は、今回実行する演出内容を指定するデータである。なお、スタートコマンド受信時処理の詳細については、後述の図315を参照しながら後で説明する。   When the sub CPU 201 determines in S1721 that the start command is being received (YES in S1721), the sub CPU 201 performs a start command receiving process (S1722). In this process, the sub CPU 201 extracts the effect random number, determines the effect number by lottery based on the internal winning combination, and registers it. Here, the production number is data for designating the content of the production to be executed this time. The details of the start command reception process will be described later with reference to FIG.

次いで、サブCPU201は、登録されている演出番号に応じて、スタート時の演出データを登録する(S1723)。演出データは、アニメーションデータ、サウンドデータ及びランプデータを指定するデータである。それゆえ、演出データが登録されると、対応するアニメーションデータ等が決定され、映像の表示等の演出が実行される。そして、S1723の処理後、サブCPU201は、演出内容決定処理を終了し、処理を演出登録タスク(図313参照)のS1715に移す。   Next, the sub CPU 201 registers the production data at the start according to the registered production number (S1723). The effect data is data that designates animation data, sound data, and lamp data. Therefore, when the effect data is registered, the corresponding animation data and the like are determined, and effects such as display of video are executed. After the process of S1723, the sub CPU 201 ends the effect content determination process, and moves the process to S1715 of the effect registration task (see FIG. 313).

S1721がNO判定の場合、サブCPU201は、リール停止コマンド受信時であるか否かを判別する(S1724)。S1724において、サブCPU201が、リール停止コマンド受信時でないと判別したとき(S1724がNO判定の場合)、サブCPU201は、後述のS1727の処理を行う。   When S1721 is NO, the sub CPU 201 determines whether or not it is time to receive a reel stop command (S1724). When the sub CPU 201 determines in S1724 that it is not at the time of receiving the reel stop command (when S1724 is NO), the sub CPU 201 performs processing of S1727 described later.

S1724において、サブCPU201が、リール停止コマンド受信時であると判別したとき(S1724がYES判定の場合)、サブCPU201は、リール停止コマンド受信時処理を行う(S1725)。この処理では、サブCPU201は、リール停止時に行う演出に対応する演出番号を抽籤により決定して登録する。なお、リール停止コマンド受信時処理の詳細については、後述の図315を参照しながら後で説明する。   When the sub CPU 201 determines that the reel stop command is received in S1724 (when S1724 is YES), the sub CPU 201 performs a reel stop command reception process (S1725). In this process, the sub CPU 201 determines and registers an effect number corresponding to the effect performed when the reels are stopped by lottery. The details of the reel stop command reception process will be described later with reference to FIG.

次いで、サブCPU201は、登録されている演出番号及び作動ストップボタンの種別に応じて、停止時の演出データを登録する(S1726)。その後、サブCPU201は、演出内容決定処理を終了し、処理を演出登録タスク(図313参照)のS1715に移す。   Next, the sub CPU 201 registers the production data at the time of stop according to the registered production number and the type of the operation stop button (S1726). Thereafter, the sub CPU 201 ends the effect content determination process, and moves the process to S1715 of the effect registration task (see FIG. 313).

S1724がNO判定の場合、サブCPU201は、表示コマンド受信時であるか否かを判別する(S1727)。S1727において、サブCPU201が、表示コマンド受信時でないと判別したとき(S1727がNO判定の場合)、サブCPU201は、後述のS1729の処理を行う。   If S1724 is NO, the sub CPU 201 determines whether it is a display command reception time (S1727). In S1727, when the sub CPU 201 determines that the display command is not received (S1727 is NO), the sub CPU 201 performs the process of S1729 described later.

S1727において、サブCPU201が、表示コマンド受信時であると判別したとき(S1727がYES判定の場合)、サブCPU201は、登録されている演出番号及び表示役に応じて、表示時の演出データを登録する(S1728)。その後、サブCPU201は、演出内容決定処理を終了し、処理を演出登録タスク(図313参照)のS1715に移す。   When the sub CPU 201 determines in S1727 that the display command is being received (if S1727 is YES), the sub CPU 201 registers the display effect data according to the registered effect number and display combination. (S1728). Thereafter, the sub CPU 201 ends the effect content determination process, and moves the process to S1715 of the effect registration task (see FIG. 313).

S1727がNO判定の場合、サブCPU201は、払出終了コマンド受信時であるか否かを判別する(S1729)。S1729において、サブCPU201が、払出終了コマンド受信時でないと判別したとき(S1729がNO判定の場合)、サブCPU201は、後述のS1731の処理を行う。   If S1727 is NO, the sub CPU 201 determines whether or not it is a payout end command reception time (S1729). In S1729, when the sub CPU 201 determines that it is not at the time of receiving the payout end command (when S1729 is NO), the sub CPU 201 performs processing of S1731 described later.

S1729において、サブCPU201は、払出終了コマンド受信時であると判別したとき(S1729がYES判定の場合)、サブCPU201は、払出終了コマンド受信時処理を行う(S1730)。その後、サブCPU201は、演出内容決定処理を終了し、処理を演出登録タスク(図313参照)のS1715に移す。   In S1729, when the sub CPU 201 determines that it is time to receive a payout end command (when S1729 is YES), the sub CPU 201 performs payout end command reception processing (S1730). Thereafter, the sub CPU 201 ends the effect content determination process, and moves the process to S1715 of the effect registration task (see FIG. 313).

S1730の処理では、MB中に「F_通常リプ2」、「F_RT1中リプ0」、「F_弱チェリプ」、「F_強チェリプ1」、「F_強チェリプ2」、「F_チャンスリプ1」、「F_チャンスリプ2」、「F_チャンスリプ3」が内部当籤役として決定されていた場合に、払出し音を変更する(特別の払出し音にする)演出データを登録する。   In the processing of S1730, “F_Normal Lip 2”, “F_RT1 Medium Lip 0”, “F_Weak Chelip”, “F_Strong Chelip 1”, “F_Strong Chelip 2”, “F_Chance Lip 1”, “ When “F_chance lip 2” and “F_chance lip 3” are determined as internal winning combinations, effect data for changing the payout sound (specifying a special payout sound) is registered.

第2の実施形態に係るパチスロでは、MB中に「F_通常リプ2」、「F_RT1中リプ0」、「F_弱チェリプ」、「F_強チェリプ1」、「F_強チェリプ2」、「F_チャンスリプ1」、「F_チャンスリプ2」、「F_チャンスリプ3」が内部当籤役として決定されていた場合に、13枚のメダルが払い出される図柄の組合せ(C_CB用1)が停止表示される。   In the pachislot machine according to the second embodiment, “F_normal lip 2”, “F_RT1 lip 0”, “F_weak chelip”, “F_strong chelip 1”, “F_strong chelip 2”, “F_chance” are included in the MB. When “Lip 1”, “F_Chance Lip 2”, and “F_Chance Lip 3” are determined as internal winning combinations, the symbol combination (for C_CB 1) from which 13 medals are paid out is stopped and displayed.

MB中に当籤する「F_通常リプ2」、「F_RT1中リプ0」、「F_弱チェリプ」、「F_強チェリプ1」、「F_強チェリプ2」、「F_チャンスリプ1」、「F_チャンスリプ2」、「F_チャンスリプ3」は、抽籤グループの「スイカ」、「弱チェ」、「強チェ&確定役」、「チャンス目」に対応しており、いわゆるレア役である。このレア役が内部当籤役として決定された場合は、CZ抽籤やART抽籤等でCZやARTに当籤し易くなる。   “F_Normal Lip 2”, “F_RT1 Mid Lip 0”, “F_Weak Chelip”, “F_Strong Chelip 1”, “F_Strong Chelip 2”, “F_Chance Lip 1”, “F_Chance Lip” “2” and “F_Chance Lip 3” correspond to “Watermelon”, “Weak Choi”, “Strong Cho & Finalist” and “Chance Eye” of the lottery group, and are so-called rare roles. When this rare combination is determined as an internal winning combination, it becomes easy to win CZ or ART by CZ lottery or ART lottery.

第2の実施形態では、MB中に上述のレア役が当籤していると、通常、13枚のメダルが払い出される場合に出力される払出し音とは異なる特別の払出し音を出力する。これにより、MB中にレア役が当籤したことを遊技者に認識させることができ、遊技の興趣を高めることができる。   In the second embodiment, when the above-mentioned rare combination is won in the MB, a special payout sound that is different from the payout sound that is normally output when 13 medals are paid out is output. As a result, the player can recognize that the rare role has been won in the MB, and the interest of the game can be enhanced.

S1729がNO判定の場合、サブCPU201は、ボーナス開始コマンド受信時であるか否かを判別する(S1731)。S1731において、サブCPU201が、ボーナス開始コマンド受信時でないと判別したとき(S1731がNO判定の場合)、サブCPU201は、後述のS1735の処理を行う。   If S1729 is NO, the sub CPU 201 determines whether or not it is time to receive a bonus start command (S1731). When the sub CPU 201 determines in S1731 that the bonus start command is not received (when S1731 is NO), the sub CPU 201 performs the process of S1735 described later.

S1731において、サブCPU201が、ボーナス開始コマンド受信時であると判別したとき(S1731がYES判定の場合)、サブCPU201は、ボーナス開始用の演出データを登録する(S1732)。その後、サブCPU201は、演出内容決定処理を終了し、処理を演出登録タスク(図313参照)のS1715に移す。   When the sub CPU 201 determines in S1731 that the bonus start command is being received (YES in S1731), the sub CPU 201 registers bonus start effect data (S1732). Thereafter, the sub CPU 201 ends the effect content determination process, and moves the process to S1715 of the effect registration task (see FIG. 313).

S1731がNO判定の場合、サブCPU201は、ボーナス終了コマンド受信時であるか否かを判別する(S1733)。S1733において、サブCPU201が、ボーナス終了コマンド受信時でないと判別したとき(S1733がNO判定の場合)、サブCPU201は、後述のS1735の処理を行う。   If S1731 is NO, the sub CPU 201 determines whether or not it is time to receive a bonus end command (S1733). When the sub CPU 201 determines in S1733 that the bonus end command has not been received (NO in S1733), the sub CPU 201 performs the process of S1735 described later.

S1733において、サブCPU201が、ボーナス終了コマンド受信時であると判別したとき(S1733がYES判定の場合)、サブCPU201は、ボーナス終了用の演出データを登録する(S1734)。その後、サブCPU201は、演出内容決定処理を終了し、処理を演出登録タスク(図313参照)のS1715に移す。   When the sub CPU 201 determines in S1733 that the bonus end command is being received (when S1733 is YES), the sub CPU 201 registers the bonus end effect data (S1734). Thereafter, the sub CPU 201 ends the effect content determination process, and moves the process to S1715 of the effect registration task (see FIG. 313).

S1733がNO判定の場合、サブCPU201は、無操作コマンド受信時であるか否かを判別する(S1735)。S1735において、サブCPU201が、無操作コマンド受信時でないと判別したとき(S1735がNO判定の場合)、サブCPU201は、演出内容決定処理を終了し、処理を演出登録タスク(図313参照)のS1715に移す。   When S1733 is NO, the sub CPU 201 determines whether or not it is a no-operation command reception (S1735). When the sub CPU 201 determines in S1735 that the no-operation command is not received (when S1735 is NO), the sub CPU 201 ends the effect content determination process, and the process is performed in S1715 of the effect registration task (see FIG. 313). Move to.

S1735において、サブCPU201が、無操作コマンド受信時であると判別したとき(S1735がYES判定の場合)、サブCPU201は、無操作コマンド受信時処理を行う(S1736)。無操作コマンド受信時処理では、BETスイッチがオンされたか否かを判別し、BETスイッチがオンされた場合に、対応する演出データを登録する。S1736の処理後、サブCPU201は、演出内容決定処理を終了し、処理を演出登録タスク(図313参照)のS1715に移す。   In S1735, when the sub CPU 201 determines that it is a no-operation command reception (when S1735 is YES), the sub CPU 201 performs a no-operation command reception process (S1736). In the no-operation command reception process, it is determined whether or not the BET switch is turned on, and when the BET switch is turned on, corresponding effect data is registered. After the process of S1736, the sub CPU 201 ends the effect content determination process, and moves the process to S1715 of the effect registration task (see FIG. 313).

[スタートコマンド受信時処理]
次に、図315を参照して、演出内容決定処理のフローチャート(図314参照)中のS1722で行うスタートコマンド受信時処理について説明する。なお、図315は、スタートコマンド受信時処理の手順を示すフローチャートである。
[Start command reception processing]
Next, with reference to FIG. 315, the process at the time of start command reception performed in S1722 in the flowchart (see FIG. 314) of the effect content determination process will be described. FIG. 315 is a flowchart showing a procedure of processing at the time of start command reception.

まず、サブCPU201は、ナビデータが含まれているか否かを判別する(S1741)。S1741において、サブCPU201が、ナビデータが含まれていると判別したとき(S1741がYES判定の場合)、サブCPU201は、サブ側ナビ制御処理を行う(S1742)。なお、スタートコマンド受信時処理の詳細については、上述の図171を参照して説明したものと同じである。   First, the sub CPU 201 determines whether or not navigation data is included (S1741). When the sub CPU 201 determines that navigation data is included in S1741 (when S1741 is YES), the sub CPU 201 performs a sub-side navigation control process (S1742). The details of the start command reception process are the same as those described with reference to FIG.

S1742の処理後、又はS1741において、サブCPU201が、ナビデータが含まれてないと判別したとき(S1741がNO判定の場合)、サブCPU201は、通常遊技状態であるか否かを判別する(S1743)。S1743において、サブCPU201が、通常遊技状態であると判別したとき(S1743がYES判定の場合)、サブCPU201は、後述のS1749の処理を行う。   After the processing of S1742, or when the sub CPU 201 determines that the navigation data is not included in S1741 (when S1741 is NO), the sub CPU 201 determines whether or not it is in the normal gaming state (S1743). ). In S1743, when the sub CPU 201 determines that it is in the normal gaming state (when S1743 is YES), the sub CPU 201 performs the process of S1749 described later.

一方、S1743において、サブCPU201が、通常遊技状態でないと判別したとき(S1743がNO判定の場合)、サブCPU201は、RZ中であるか否かを判別する(S1744)。S1744において、サブCPU201が、RZ中でないと判別したとき(S1744がNO判定の場合)、サブCPU201は、後述のS1748の処理を行う。   On the other hand, when it is determined in S1743 that the sub CPU 201 is not in the normal gaming state (when S1743 is NO), the sub CPU 201 determines whether or not it is in RZ (S1744). When the sub CPU 201 determines in S1744 that RZ is not in progress (when S1744 is NO), the sub CPU 201 performs processing of S1748 described later.

S1744において、サブCPU201が、RZ中であると判別したとき(S1744がYES判定の場合)、サブCPU201は、上述の復帰時ロックが決定されたか否かを判別する(S1745)。すなわち、サブCPU201は、復帰時ロック種別(ロックA〜D)のいずれかが決定されたか否かを判別する。S1745において、サブCPU201が、復帰時ロックが決定されてないと判別したとき(S1745がNO判定の場合)、サブCPU201は、後述のS1748の処理を行う。   When determining in S1744 that the sub CPU 201 is in the RZ state (when S1744 is YES), the sub CPU 201 determines whether or not the above-described return lock has been determined (S1745). That is, the sub CPU 201 determines whether or not any of the return lock types (locks A to D) has been determined. In S1745, when the sub CPU 201 determines that the return lock has not been determined (NO in S1745), the sub CPU 201 performs the process of S1748 described later.

S1745において、サブCPU201が、復帰時ロックが決定されたと判別したとき(S1745がYES判定の場合)、サブCPU201は、復帰チャレンジ演出カテゴリ抽籤テーブル(図275〜図278参照)を参照し、復帰ゲーム数及び復帰時ロック種別(ロックA〜D)に基づいて、復帰チャレンジ演出カテゴリ抽籤を行う(S1746)。   When the sub CPU 201 determines in S1745 that the return lock has been determined (when S1745 is YES), the sub CPU 201 refers to the return challenge effect category lottery table (see FIGS. 275 to 278) and returns to the return game. Based on the number and the return lock type (locks A to D), return challenge effect category lottery is performed (S1746).

S1746の処理では、復帰チャレンジ演出カテゴリとして、「パフォーマンスチャレンジ」、「ジャンピングチャレンジ」、「シューティングチャレンジ」、又は「なし」のいずれかが決定される。なお、「なし」が決定された場合は、復帰チャレンジ演出を行わずに、決定された復帰ゲーム数を表示装置11等で報知する演出が実行される。また、復帰チャレンジ演出は、表示装置11、スピーカ群84及びLED群85を用いて実行される。   In the process of S1746, “Performance Challenge”, “Jumping Challenge”, “Shooting Challenge”, or “None” is determined as the return challenge production category. When “none” is determined, an effect of notifying the determined number of return games on the display device 11 or the like is performed without performing a return challenge effect. The return challenge effect is executed using the display device 11, the speaker group 84, and the LED group 85.

次いで、サブCPU201は、各カテゴリの演出内容抽籤テーブル(図279〜図290参照)を参照し、復帰ゲーム数及び復帰時ロック種別(ロックA〜D)に基づいて、復帰チャレンジ演出の演出内容抽籤を行う(S1747)。このように、第2の実施形態に係るパチスロでは、復帰時ロック種別に応じて復帰チャレンジ演出の演出内容を決定する。S1747の処理後、サブCPU201は、スタートコマンド受信時処理を終了し、処理を演出内容決定処理(図314参照)のS1723に移す。なお、S1746の復帰チャレンジ演出カテゴリ抽籤及びS1747の演出内容抽籤は、本発明に係る「ロック演出内容決定手段」に対応する。   Next, the sub CPU 201 refers to the effect content lottery table for each category (see FIGS. 279 to 290), and based on the return game number and the return lock type (locks A to D), the return challenge effect effect content lottery. (S1747). Thus, in the pachislot machine according to the second embodiment, the content of the return challenge effect is determined according to the return lock type. After the process of S1747, the sub CPU 201 ends the process at the time of receiving the start command, and moves the process to S1723 of the effect content determination process (see FIG. 314). The return challenge effect category lottery in S1746 and the effect content lottery in S1747 correspond to the “lock effect content determination means” according to the present invention.

S1744がNO判定の場合、又はS1745がNO判定の場合、サブCPU201は、遊技状態及び当籤役(抽籤グループ)に基づいて演出抽籤処理を行う(S1748)。S1748の処理後、サブCPU201は、スタートコマンド受信時処理を終了し、処理を演出内容決定処理(図314参照)のS1723に移す。   When S1744 is NO or when S1745 is NO, the sub CPU 201 performs an effect lottery process based on the gaming state and the winning combination (lottery group) (S1748). After the process of S1748, the sub CPU 201 ends the process when the start command is received, and moves the process to S1723 of the effect content determination process (see FIG. 314).

S1743がYES判定の場合、サブCPU201は、演出シナリオ中であるか否かを判別する(S1749)。演出シナリオとは、通常遊技状態中の複数の遊技に亘って行われる連続演出用の演出データであり、連続演出の遊技数と、各遊技で行う演出の内容とを規定している。したがって、演出シナリオ中は、演出シナリオに基づいた連続演出中である。   If S1743 is YES, the sub CPU 201 determines whether or not the production scenario is being performed (S1749). The production scenario is production data for continuous production performed over a plurality of games in the normal gaming state, and defines the number of games of continuous production and the contents of the production performed in each game. Therefore, during the production scenario, continuous production based on the production scenario is in progress.

なお、本発明に係る演出シナリオとしては、連続演出の前に行う導入演出や煽り演出を含む演出データであってもよい。例えば、連続演出としてキャラクタ同士が戦うバトル演出を採用し、導入演出として戦う相手となるキャラが出現し、「発展」や「バトル」の文字を表示して次遊技からバトル演出となることを報知する演出を採用してもよい。また、煽り演出として戦う相手となるキャラの影が表示されて導入演出が行われる(及びその後にバトル演出を行う)ことを期待させる演出を採用してもよい。   The effect scenario according to the present invention may be effect data including an introductory effect and a roaring effect performed before the continuous effect. For example, a battle effect where characters fight against each other as a continuous effect, and a character that will be the opponent fighting as an introductory effect appears, and the characters “Development” and “Battle” are displayed to inform that the next game will be a battle effect. An effect may be adopted. In addition, an effect may be employed that expects the introduction effect to be performed (and then the battle effect is performed) by displaying the shadow of the character that will be the opponent to fight as the sword effect.

S1749において、サブCPU201が、演出シナリオ中であると判別したとき(S1749がYES判定の場合)、サブCPU201は、シナリオ再構築処理を行う(S1750)。この処理では、サブCPU201は、当籤役、遊技状態、CZの当籤・非当籤に応じて演出シナリオを変更するか否かを判別し、変更する場合は、連続演出の遊技数及び各遊技で行う演出の内容を再構築する。S1750の処理後、サブCPU201は、スタートコマンド受信時処理を終了し、処理を演出内容決定処理(図314参照)のS1723に移す。   In S1749, when the sub CPU 201 determines that it is in the effect scenario (when S1749 is YES), the sub CPU 201 performs a scenario restructuring process (S1750). In this process, the sub CPU 201 determines whether or not to change the production scenario according to the winning combination, gaming state, and CZ winning / non-winning. Reconstruct the contents of the production. After the process of S1750, the sub CPU 201 ends the process at the time of receiving the start command, and moves the process to S1723 of the effect content determination process (see FIG. 314).

S1749において、サブCPU201が、演出シナリオ中でないと判別したとき(S1749がNO判定の場合)、サブCPU201は、次遊技はCZ前兆開始であるか否かを判別する(S1751)。   In S1749, when the sub CPU 201 determines that it is not in the production scenario (when S1749 is NO), the sub CPU 201 determines whether or not the next game is the start of the CZ precursor (S1751).

S1751において、サブCPU201が、次遊技はCZ前兆開始であると判別したとき(S1751がYES判定の場合)、サブCPU201は、シナリオ構築処理を行う(S1752)。この処理では、サブCPU201は、メインCPU101により決定されたCZ前兆ゲーム数に応じて、CZ当籤を報知するための連続演出に対応する演出シナリオを構築する。S1752の処理後、サブCPU201は、スタートコマンド受信時処理を終了し、処理を演出内容決定処理(図314参照)のS1723に移す。   In S1751, when the sub CPU 201 determines that the next game is the start of CZ warning (when S1751 is YES), the sub CPU 201 performs scenario construction processing (S1752). In this process, the sub CPU 201 constructs an effect scenario corresponding to the continuous effect for notifying the CZ winning according to the number of CZ precursor games determined by the main CPU 101. After the process of S1752, the sub CPU 201 ends the process at the time of receiving the start command, and moves the process to S1723 of the effect content determination process (see FIG. 314).

S1751において、サブCPU201が、次遊技はCZ前兆開始でないと判別したとき(S1751がNO判定の場合)、サブCPU201は、フェイクシナリオ突入抽籤テーブル(不図示)を参照し、フェイクシナリオ突入抽籤を行う(S1753)。フェイクシナリオとは、CZの非当籤を報知する連続演出用の演出データであり、連続演出の遊技数と、各遊技で行う演出の内容とを規定している。   When the sub CPU 201 determines in S1751 that the next game is not a CZ precursor start (when S1751 is NO), the sub CPU 201 performs a fake scenario entry lottery with reference to a fake scenario entry lottery table (not shown). (S1753). The fake scenario is effect data for continuous effects that informs CZ non-winning, and specifies the number of games of continuous effects and the contents of effects performed in each game.

次いで、サブCPU201は、S1753のフェイクシナリオ突入抽籤によりフェイクシナリオ突入に当籤したか否かを判別する(S1754)。なお。フェイクシナリオ突入に当籤した場合は、CZの非当籤を報知する連続演出を行うことが決定される。一方、フェイクシナリオ突入に当籤しなかった(非当籤)場合は、CZの非当籤を報知する連続演出を行わないことが決定される。   Next, the sub CPU 201 determines whether or not the fake scenario entry is won by the fake scenario entry lottery of S1753 (S1754). Note that. When a fake scenario entry is won, it is determined to perform a continuous effect informing the CZ non-win. On the other hand, in the case of not winning the fake scenario entry (non-winning), it is determined not to perform a continuous effect for notifying CZ non-winning.

S1754において、サブCPU201が、フェイクシナリオ突入に当籤でないと判別したとき(S1754がNO判定の場合)、サブCPU201は、スタートコマンド受信時処理を終了し、処理を演出内容決定処理(図314参照)のS1723に移す。   When the sub CPU 201 determines in S1754 that the fake scenario has not been entered (if S1754 is NO), the sub CPU 201 ends the start command reception process, and the process is determined as an effect content determination process (see FIG. 314). To S1723.

一方、S1754において、サブCPU201が、フェイクシナリオ突入に当籤であると判別したとき(S1754がYES判定の場合)、サブCPU201は、フェイクゲーム数抽籤テーブル(不図示)を参照し、フェイクゲーム数抽籤を行う(S1755)。フェイクゲーム数は、CZの非当籤を報知する連続演出のゲーム数である。   On the other hand, when the sub CPU 201 determines in step S1754 that the fake scenario has been entered (YES in step S1754), the sub CPU 201 refers to a fake game number lottery table (not shown) to determine the number of fake games. (S1755). The number of fake games is the number of games of continuous effects informing the CZ non-winning.

次いで、サブCPU201は、シナリオ構築処理を行う(S1756)。この処理では、サブCPU201は、1755の処理で決定されたフェイクゲーム数に応じて、CZ非当籤を報知するための連続演出に対応する演出シナリオを構築する。S1756の処理後、サブCPU201は、スタートコマンド受信時処理を終了し、処理を演出内容決定処理(図314参照)のS1723に移す。   Next, the sub CPU 201 performs scenario construction processing (S1756). In this process, the sub CPU 201 constructs an effect scenario corresponding to a continuous effect for notifying CZ non-winning according to the number of fake games determined in the process 1755. After the process of S1756, the sub CPU 201 ends the process at the time of receiving the start command, and moves the process to S1723 of the effect content determination process (see FIG. 314).

[リール停止コマンド受信時処理]
次に、図316を参照して、演出内容決定処理のフローチャート(図314参照)中のS1725で行うリール停止コマンド受信時処理について説明する。なお、図316は、スタートコマンド受信時処理の手順を示すフローチャートである。
[Reel stop command reception processing]
Next, with reference to FIG. 316, the reel stop command reception process performed in S1725 in the flowchart of the effect content determination process (see FIG. 314) will be described. FIG. 316 is a flowchart showing the procedure of the start command reception process.

まず、サブCPU201は、MB中であるか否かを判別する(S1781)。S1781において、サブCPU201が、MB中でないと判別したとき(S1781がNO判定の場合)、サブCPU201は、リール停止コマンド受信時処理を終了し、処理を演出内容決定処理(図314参照)のS1726に移す。   First, the sub CPU 201 determines whether or not it is in the MB (S1781). When the sub CPU 201 determines in S1781 that it is not in the MB (when S1781 is NO), the sub CPU 201 ends the reel stop command reception process, and the process is determined as S1726 in the effect content determination process (see FIG. 314). Move to.

一方、S1781において、サブCPU201が、MB中であると判別したとき(S1781がYES判定の場合)、サブCPU201は、抽籤グループは、「強チェリー&確定役」であるか否かを判別する(S1782)。なお、MB中に抽籤グループが「スイカ」である場合は、内部当籤役として「F_通常リプ1(1:当籤番号)」又は「F_RT1中リプ1(3:当籤番号)」が決定されており、13枚のメダルが払い出される図柄の組合せ(C_CB用1)が停止表示される。   On the other hand, when it is determined in S1781 that the sub CPU 201 is in the MB (when S1781 is YES), the sub CPU 201 determines whether or not the lottery group is “strong cherry & decisive combination” ( S1782). If the lottery group is “Watermelon” in the MB, “F_Normal Lip 1 (1: Winning Number)” or “F_RT1 Lip 1 (3: Winning Number)” is determined as the internal winning combination. The combination of symbols from which 13 medals are paid out (for C_CB 1) is stopped and displayed.

S1782において、サブCPU201が、抽籤グループは、「スイカ」でないと判別したとき(S1782がNO判定の場合)、サブCPU201は、リール停止コマンド受信時処理を終了し、処理を演出内容決定処理(図314参照)のS1726に移す。   When the sub CPU 201 determines in step S1782 that the lottery group is not “watermelon” (NO in step S1782), the sub CPU 201 ends the reel stop command reception processing, and the processing is effect content determination processing (FIG. 314)).

一方、S1782において、サブCPU201が、抽籤グループは、「スイカ」であると判別したとき(S1782がYES判定の場合)、サブCPU201は、第2停止操作であるか否かを判別する(S1783)。S1783において、サブCPU201が、第2停止操作でないと判別したとき(S1783がNO判定の場合)、サブCPU201は、リール停止コマンド受信時処理を終了し、処理を演出内容決定処理(図314参照)のS1726に移す。   On the other hand, when the sub CPU 201 determines that the lottery group is “watermelon” in S1782 (when S1782 is YES), the sub CPU 201 determines whether or not the second stop operation is performed (S1783). . When the sub CPU 201 determines that the operation is not the second stop operation in S1783 (when S1783 is NO), the sub CPU 201 ends the reel stop command reception process, and the process is determined as an effect content determination process (see FIG. 314). The process proceeds to S1726.

S1783において、サブCPU201が、第2停止操作であると判別したとき(S1783がYES判定の場合)、サブCPU201は、回転中のリール(第3停止操作で停止するリール)に対応する押し順ナビの表示を切り替える(S1784)。この処理では、例えば、第3停止操作することを示す押し順ナビの表示を、レア役が当籤したことを示唆する表示にする。   When the sub CPU 201 determines in S1783 that the operation is the second stop operation (YES in S1783), the sub CPU 201 performs the push-sequence navigation corresponding to the rotating reel (the reel that is stopped by the third stop operation). Is switched (S1784). In this process, for example, the display of push order navigation indicating that the third stop operation is performed is changed to a display that suggests that the rare combination has been won.

なお、第2実施形態に係るパチスロでは、まず、スタートレバー16が操作されると、各リールの停止操作の順序を数字(例えば、第1停止操作を「1」、第2停止操作を「2」、第3停止操作を「3」とする)で示す押し順ナビが表示される。そして、停止操作が行われると、停止されるリールに対応する押し順ナビにおける数字の表示が消える、或いは、停止操作が終わったことを認識させる表示に変化する。なお、本発明に係る遊技機としては、各リールの停止操作の順序を数字で示す押し順ナビに限定されるものではなく、次に操作(停止)すべきリールを認識させる表示であれば、種々の押し順ナビを採用することができる。本発明に係る押し順ナビとしては、例えば、同じ表示を3つ並べて、次に操作(停止)すべきリールに対応する1つの表示のみを強調する(例えば、少し大きくするなど)押し順ナビであってもよい。   In the pachislot machine according to the second embodiment, first, when the start lever 16 is operated, the order of the stop operation of each reel is a number (for example, “1” for the first stop operation and “2” for the second stop operation). , And the third stop operation is set to “3”). When the stop operation is performed, the numerical display in the push order navigation corresponding to the reel to be stopped disappears, or the display changes to a display for recognizing that the stop operation has ended. Note that the gaming machine according to the present invention is not limited to the push order navigation in which the order of the stop operation of each reel is indicated by a number, and if it is a display for recognizing the reel to be operated (stopped) next, Various push order navigations can be adopted. As the push order navigation according to the present invention, for example, three same displays are arranged, and only one display corresponding to the reel to be operated (stopped) next is emphasized (for example, slightly enlarged). There may be.

<各種効果>
第2の実施形態に係るパチスロでは、その遊技性において、次のような各種効果が得られる。
<Various effects>
In the pachislot machine according to the second embodiment, the following various effects can be obtained in its playability.

[MB中の払出し]
上述したように、第2の実施形態に係るパチスロでは、RT3状態中のMBにおいて、内部当籤役「F_RT3中転落1」〜「F_RT3中転落3」、「F_RT3中リプ1」〜「F_RT3中リプ5」のいずれかに当籤した場合に、「CB12枚出目」に係る図柄組合せが停止表示され、12枚(規定数)のメダルの払出し(付与)が行われる。なお、内部当籤役「F_RT3中転落1」〜「F_RT3中転落3」、「F_RT3中リプ1」〜「F_RT3中リプ5」は、本発明に係る「特殊再遊技役」に対応する。
[Payout in MB]
As described above, in the pachislot machine according to the second embodiment, in the MB in the RT3 state, the internal winning combination “F_RT3 falling 1” to “F_RT3 falling 3”, “F_RT3 falling 1” to “F_RT3 rising” When winning one of “5”, the symbol combination related to “CB 12” is stopped and 12 medals are paid out (given). The internal winning combinations “F_RT3 falling 1” to “F_RT3 falling 3” and “F_RT3 falling 1” to “F_RT3 falling 5” correspond to the “special re-game player” according to the present invention.

また、第2の実施形態に係るパチスロでは、12枚(規定数)を超えるメダルの払出しが行われた場合に、「MB」が終了する。したがって、12枚のメダルが払い出された場合は、もう1回「MB」が作動し、さらなるメダルの払出し(12枚又は13枚)が行われる。すなわち、MB中の遊技が2回行われる。   Further, in the pachislot machine according to the second embodiment, “MB” is completed when more than 12 medals are paid out. Therefore, when 12 medals are paid out, the “MB” is activated once more, and further medals are paid out (12 or 13). That is, the game in MB is played twice.

一方、RT0〜RT2状態(非ART状態)では、内部当籤役「F_RT3中転落1」〜「F_RT3中転落3」、「F_RT3中リプ1」〜「F_RT3中リプ5」が当籤しない(図182参照)。そのため、RT0〜RT2状態のMBでは、「CB12枚出目」に係る図柄組合せが停止表示されることはなく、略称「CB中13枚出目」に係る図柄組合せが停止表示される。その結果、12枚(規定数)を越える13枚のメダルの払出し(付与)が行われ、MBが終了する。   On the other hand, in the RT0 to RT2 state (non-ART state), the internal winning combinations “F_RT3 fall 1” to “F_RT3 fall 3”, “F_RT3 Lip 1” to “F_RT3 Lip 5” do not win (see FIG. 182). ). For this reason, in the MBs in the RT0 to RT2 states, the symbol combination related to “CB 12 items” is not stopped and the symbol combination related to the abbreviation “13 items in CB” is stopped and displayed. As a result, 13 medals exceeding 12 (specified number) are paid out (applied), and the MB is completed.

RT3状態は、RT0〜RT2状態よりもリプレイ(再遊技)に係る内部当籤役が当籤する確率が高い状態である。したがって、リプレイ(再遊技)に係る内部当籤役が当籤する確率が高い状態のMBでは、リプレイ(再遊技)に係る内部当籤役が当籤する確率が低い状態のMBよりもメダルの払出し枚数が多くなる可能性があり、遊技の興趣を高めることができる。   The RT3 state is a state in which the internal winning combination related to replay (replay) is more likely to win than the RT0 to RT2 states. Therefore, in the MB in which the probability of winning the internal winning combination related to replay (replay) is higher than the MB in the state where the probability of winning the internal winning combination related to replay (replay) is low. And can increase the interest of the game.

また、メダルの払出しが増えるRT3状態である期間と、そうでないRT0〜RT2状態である期間とを、ナビゲート(AT)に依存せずに生じさせることができ、遊技の興趣を向上させることができる。また、RT3状態は、基本的にART遊技状態を開始する場合に移行する状態としているが、偶発的に遷移条件を満たした場合であっても移行した場合であっても、MBに当籤すると、メダルの払出し枚数が多くなる可能性がある。その結果、遊技者が偶発的に恩恵を受けることができ、遊技の興趣を高めることができる。   In addition, the period in which the payout of medals is in the RT3 state and the period in which the medals are not in the RT0 to RT2 state can be generated without depending on the navigation (AT), thereby improving the interest of the game. it can. In addition, the RT3 state is basically a state that shifts when the ART gaming state is started, but even if the transition condition is accidentally satisfied or transitioned, if the MB is won, There is a possibility that the number of medals to be paid out increases. As a result, the player can receive an accidental benefit, and the fun of the game can be enhanced.

また、略称「CB中12枚出目」に係る図柄組合せのなかには、左リール3Lの上段領域に「チェリー」の図柄が表示されものがあり(図211参照)、左リール3Lに対して第1停止操作を行うと、チェリーに係るレア役が当籤したという誤解を招く虞がある。例えば、略称「C_弱チェリプ3」に係る図柄組合せが停止表示された場合は、左リール3Lの上段領域に「チェリー」の図柄が表示される。   Among the symbol combinations related to the abbreviation “12 out of CB”, there is a symbol combination “cherry” displayed in the upper area of the left reel 3L (see FIG. 211). If the stop operation is performed, there is a risk of misunderstanding that a rare role related to cherry is won. For example, when the symbol combination related to the abbreviation “C_weak chelip 3” is stopped and displayed, the symbol “cherry” is displayed in the upper area of the left reel 3L.

そこで、第2の実施形態に係るパチスロでは、RT3状態中のMBにおいて、内部当籤役「F_RT3中転落1」〜「F_RT3中転落3」、「F_RT3中リプ1」〜「F_RT3中リプ5」のいずれかに当籤した場合に、所定の押し順を報知(ナビゲート)する。これにより、MB中のメダルの払出しに係る図柄組合せを停止表示させるための報知(ナビゲート)が行われたと遊技者に認識させることができ、左リール3Lに「チェリー」の図柄が表示されても、チェリーに係るレア役が当籤したと誤解されないようにすることができる。また、MB中の左リール3Lに「チェリー」の図柄が表示されないようにする必要がないため、図柄組合せ、配列、停止制御等の設計を容易にすることができる。   Therefore, in the pachislot machine according to the second embodiment, in the MB in the RT3 state, the internal winning combination "F_RT3 fall 1" to "F_RT3 fall 3", "F_RT3 Lip 1" to "F_RT3 Lip 5" When one of them is won, a predetermined push order is notified (navigated). This allows the player to recognize that the notification (navigation) for stopping and displaying the symbol combination related to the payout of medals in the MB is performed, and the symbol “cherry” is displayed on the left reel 3L. However, it is possible to prevent misunderstanding that the rare role related to cherry is won. Further, since it is not necessary to prevent the “cherry” symbol from being displayed on the left reel 3L in the MB, the design of symbol combination, arrangement, stop control, etc. can be facilitated.

なお、所定の押し順は、左リール3Lに対して第1停止操作(最初の停止操作)を行わない押し順が好ましい。この場合は、第1停止操作でチェリーに係るレア役に当籤したことを予想できないため、その後の第2停止操作又は第3停止操作で左リール3Lの上段領域に「チェリー」の図柄が表示されても、チェリーに係るレア役が当籤したと誤認する可能性がより低くなる。   The predetermined pressing order is preferably a pressing order in which the first stop operation (first stop operation) is not performed on the left reel 3L. In this case, since it is not possible to expect that the rare role related to cherry was won in the first stop operation, the symbol “cherry” is displayed in the upper area of the left reel 3L in the subsequent second stop operation or the third stop operation. However, it is less likely that a rare role related to cherry will be mistaken.

なお、第2の実施形態に係るパチスロでは、再遊技に係る内部当籤役が当籤する確率が高い状態で、停止操作の順序に関わらず、規定数を越えないメダルの払出しが行われるようにした。しかし、本発明に係る遊技機としては、2つの状態を設定し、いずれか一方で停止操作の順序に関わらず、規定数を越えないメダルの払出しが行われるようにし、もう一方で規定数を越えるメダルの払出しのみが行われるようにしてもよい。   In the pachislot machine according to the second embodiment, medals are paid out not exceeding the specified number regardless of the order of the stop operations in a state where the probability of winning an internal winning combination related to replaying is high. . However, as a gaming machine according to the present invention, two states are set, and one of them is set to pay out medals not exceeding the specified number regardless of the order of the stop operation, and the other is set to the specified number. Only paying out medals may be performed.

例えば、再遊技に係る内部当籤役が当籤する確率が低い状態で停止操作の順序に関わらず、規定数を越えないメダルの払出しが行われるようにしてもよい。また、再遊技に係る内部当籤役が当籤する確率が同じである2つの状態のうちの一方の状態である場合に、停止操作の順序に関わらず、規定数を越えないメダルの払出しが行われるようにしてもよい。   For example, medals that do not exceed a prescribed number may be paid out regardless of the order of stop operations in a state where the probability of winning an internal winning combination related to replay is low. In addition, in the case of one of two states having the same probability of winning an internal winning combination related to replay, medals are paid out not exceeding the prescribed number regardless of the order of the stop operation. You may do it.

また、本発明に係る遊技機としては、階段式に移行するRT状態を設定し、MBの結果で現在のRT状態を示唆するようにしてもよい。例えば、以下のような変形例を挙げることができる。まず、RT0状態からRT3状態まで段々に移行するよう設定する。RT0状態とRT1状態は、非ART状態であり、RT0状態とRT1状態における内部抽籤では、内部当籤役「F_RT3中転落1」〜「F_RT3中転落3」、「F_RT3中リプ1」〜「F_RT3中リプ5」に当籤不可能にする。   Moreover, as the gaming machine according to the present invention, an RT state that shifts in a stepwise manner may be set, and the current RT state may be suggested by the MB result. For example, the following modifications can be given. First, a setting is made so as to gradually shift from the RT0 state to the RT3 state. The RT0 state and the RT1 state are non-ART states, and in the internal lottery in the RT0 state and the RT1 state, the internal winning combination "F_RT3 falling 1" to "F_RT3 falling 3", "F_RT3 falling 1" to "F_RT3" Make it impossible to win "Lip 5".

次に、RT2状態は、ART遊技状態の準備段階とする非ART状態であり、RT3状態は、ART遊技状態などの特典が付与されるRT状態とする。つまり、RT2状態は、RT3状態の1つ下の段階のRT状態であり、次にRT3状態に移行する状態である。そして、RT2状態とRT3状態における内部抽籤では、内部当籤役「F_RT3中転落1」〜「F_RT3中転落3」、「F_RT3中リプ1」〜「F_RT3中リプ5」に当籤可能にする。そして、RT2状態からRT3状態への移行を、例えば、遊技者が選択した押し順に応じて決定されるようにする。   Next, the RT2 state is a non-ART state in which the ART gaming state is prepared, and the RT3 state is an RT state to which a privilege such as an ART gaming state is given. That is, the RT2 state is an RT state that is one stage lower than the RT3 state, and then transitions to the RT3 state. In the internal lottery in the RT2 state and the RT3 state, the internal winning combinations "F_RT3 fall 1" to "F_RT3 fall 3", "F_RT3 Lip 1" to "F_RT3 Lip 5" are made possible. Then, for example, the transition from the RT2 state to the RT3 state is determined according to the pressing order selected by the player.

このような変形例の遊技機では、ART遊技状態が開始されていない場合に、MB中の遊技が2回行われると、現在のRT状態がRT2状態であることを遊技者が特定できる。すなわち、ART遊技状態などの特典が付与される状態まで、あと1段階であることを遊技者が特定でき、遊技の興趣を向上させることができる。   In the gaming machine of such a modified example, when the ART gaming state is not started and the game in the MB is played twice, the player can specify that the current RT state is the RT2 state. That is, it is possible for the player to specify that there is one more stage until a privilege such as an ART gaming state is granted, and the interest of the game can be improved.

また、非MB中に表示される「CB中12枚出目」及び略称「CB中13枚出目」に係る図柄組合せは、BB(ボーナス)当籤時に表示可能な図柄組合せ(所謂、リーチ目)となる。すなわち、「CB中12枚出目」及び略称「CB中13枚出目」に係る図柄組合せの役割をMB中と非MB中で異ならせる。このように、図柄組合せの役割を兼用させることで、図柄組合せの種類を削減することができ、データ等の削減及び図柄列(リール配列)の自由度を向上させることができる。   In addition, the symbol combinations related to “12 out of CB” and abbreviation “13 out of CB” displayed in non-MB are symbol combinations that can be displayed when BB (bonus) is won (so-called reach eyes). It becomes. That is, the roles of the symbol combinations related to “12th in CB” and abbreviation “13th in CB” are made different between MB and non-MB. Thus, by combining the role of the symbol combination, the types of symbol combinations can be reduced, the data can be reduced, and the degree of freedom of the symbol row (reel arrangement) can be improved.

また、MB中の有効ラインが非MB中の有効ラインから変更される遊技機に適用する場合は、MB中と非MB中の図柄組合せを兼用することはできない。しかし、この場合においても、停止態様は同じになるため、図柄列(リール配列)の自由度を向上させることができる。   In addition, when applied to a gaming machine in which the active line in the MB is changed from the active line in the non-MB, the combination of symbols in the MB and in the non-MB cannot be used together. However, even in this case, since the stopping mode is the same, the degree of freedom of the symbol row (reel arrangement) can be improved.

なお、第2の実施形態に係るパチスロでは、RT0〜RT2状態(非ART状態)では、内部当籤役「F_RT3中転落1」〜「F_RT3中転落3」、「F_RT3中リプ1」〜「F_RT3中リプ5」が当籤しない。しかし、本発明に係る遊技機としては、第2の状態(RT3状態)において相対的に高確率で特殊再遊技役(「F_RT3中転落1」〜「F_RT3中転落3」、「F_RT3中リプ1」〜「F_RT3中リプ5」)が当籤し、第1の状態(RT0〜RT2状態)において相対的に低確率で特殊再遊技役に当籤するようにしてもよい。また、3つ以上の状態を設け、段階的に特殊再遊技役の当選確率が上がるようにしてもよい。   In the pachislot machine according to the second embodiment, in the RT0 to RT2 state (non-ART state), the internal winning combination “F_RT3 falling 1” to “F_RT3 falling 3”, “F_RT3 falling 1” to “F_RT3” Lip 5 "won't win. However, in the gaming machine according to the present invention, the special re-game player ("F_RT3 falling 1" to "F_RT3 falling 3", "F_RT3 falling 1" is relatively high in the second state (RT3 state). ”To“ Rip 5 during F_RT3 ”) may be won, and in the first state (RT0 to RT2 state), the special re-game player may be won with a relatively low probability. In addition, three or more states may be provided so that the winning probability of the special re-gamer increases step by step.

また、第2の実施形態では、1回の遊技で規定数を越えるメダルの払い出しが行われて、MBが終了する例を説明したが、本発明に係る遊技機としては、これに限定されない。例えば、規定数を24枚や25枚に設定すれば、RT3状態以外のMBは、必ず2回の遊技(13枚の払出しが2回で26枚になるため)で終了する。   Further, in the second embodiment, an example has been described in which the MB is completed by paying out medals exceeding a specified number in one game, but the gaming machine according to the present invention is not limited to this. For example, if the prescribed number is set to 24 or 25, MBs other than the RT3 state will always end in 2 games (13 payouts will be 26 in 2).

一方、RT3状態のMBであれば、3回の遊技を行うことが可能になる。特に、規定数を24枚に設定した場合は、2連続の遊技において特殊再遊技役(「F_RT3中転落1」〜「F_RT3中転落3」、「F_RT3中リプ1」〜「F_RT3中リプ5」)に当籤しなければ、3回目の遊技を行うことができずにMBが終了する。そのため、第1の状態(RT0〜RT2状態)において相対的に低確率で特殊再遊技役に当籤する構成を採用する場合に、遊技の興趣を高めることができ、より好ましいものとなる。   On the other hand, if the MB is in the RT3 state, three games can be performed. In particular, when the prescribed number is set to 24, a special re-playing role ("F_RT3 fall 1" to "F_RT3 fall 3", "F_RT3 fall 1" to "F_RT3 fall 5" in two consecutive games) If you don't win, you can't play the third game and the MB ends. Therefore, in the case of adopting a configuration that wins the special re-gamer with a relatively low probability in the first state (RT0 to RT2 state), the interest of the game can be enhanced, which is more preferable.

このように、本発明に係る規定数としては、38枚でもよく、また、51枚でもよい。具体的には、特殊再遊技役が内部当籤役として決定された場合のメダルの払い出し数をN、特殊再遊技役が内部当籤役として決定されなかった場合のメダルの払い出し数をMとすると、最大の利益(最大に払い出されるメダルの枚数)をMのa倍(aは1以上の整数)で得ることができず、Mのa倍+Nのb倍(bは1以上の整数)で得ることができる、つまり、Nの払い出しが少なくとも1回以上必要となるようにすればよい。   As described above, the prescribed number according to the present invention may be 38 or 51. Specifically, assuming that the number of medals to be paid out when a special replaying role is determined as an internal winning combination, and N is the number of medals paid out when a special replaying role is not determined as an internal winning combination, The maximum profit (the maximum number of medals to be paid out) cannot be obtained by a times M (a is an integer of 1 or more), and is obtained by a times M + b times N (b is an integer of 1 or more). In other words, it is only necessary to pay out N at least once.

また、第2の実施形態では、MB中に特殊再遊技役(「F_RT3中転落1」〜「F_RT3中転落3」、「F_RT3中リプ1」〜「F_RT3中リプ5」)に当籤した場合に、停止操作の順序及び停止操作のタイミングによっては左リール3L(特定の表示列)に「チェリー」の図柄が表示されない場合がある。しかし、本発明に係る遊技機としては、例えば、MB中に特殊再遊技役に当籤した場合に、いずれの停止操作の順序であっても、左リール3L(特定の表示列)に「チェリー」の図柄を表示可能にしてもよく、また、一部の停止操作の順序であった場合に、左リール3L(特定の表示列)に「チェリー」の図柄を表示可能にしてもよい。さらに、左リール3L(特定の表示列)において滑り駒数の範囲内に「チェリー」の図柄を配置して(所謂、引込1にして)、いずれの停止操作のタイミングであっても、左リール3L(特定の表示列)に「チェリー」の図柄が表示されるようにしてもよく、また、停止操作のタイミングに応じて左リール3L(特定の表示列)に「チェリー」の図柄が表示されるようにしてもよい。   In the second embodiment, when a special re-playing role ("F_RT3 fall 1" to "F_RT3 fall 3", "F_RT3 lip 1" to "F_RT3 lip 5") is won during the MB. Depending on the order of the stop operation and the timing of the stop operation, the symbol “cherry” may not be displayed on the left reel 3L (specific display row). However, as a gaming machine according to the present invention, for example, when a special re-game player is won during MB, “cherry” is placed in the left reel 3L (specific display column) in any stop operation order. The symbol “Cherry” may be displayed on the left reel 3L (a specific display column) in the case of a part of the stop operation order. Furthermore, a symbol “cherry” is arranged within the range of the number of sliding symbols in the left reel 3L (specific display row) (so-called “retraction 1”), and at any timing of the stop operation, the left reel The symbol “cherry” may be displayed on 3L (specific display column), and the symbol “cherry” is displayed on left reel 3L (specific display column) according to the timing of the stop operation. You may make it do.

[MB中のレア役]
第2の実施形態に係るパチスロでは、MB中に内部当籤役「F_弱チェリプ(23:当籤番号)」に当籤した場合に、抽籤グループ「5(弱チェ)」に変換する。これにより、内部当籤役「F_弱チェリプ(23:当籤番号)」に当籤した場合は、MB中であっても、ARTに係る各種抽籤において、通常時(MB中以外)と同じ確率で遊技者にとって有利な状態(有利状態)に当籤する。その結果、遊技の興趣を高めることができる。
[Rare role in MB]
In the pachislot machine according to the second embodiment, when an internal winning combination “F_weak chelip (23: winning number)” is won during the MB, it is converted into a lottery group “5 (weak check)”. As a result, if the internal winning combination “F_ weak chelip (23: winning number)” is won, the player has the same probability as in normal times (except during MB) in various lotteries related to ART even during MB. Win a favorable state (favorable state). As a result, the interest of the game can be enhanced.

また、MB中に内部当籤役「F_強チェリプ1」又は「F_強チェリプ1」に当籤した場合は、抽籤グループ「6(強チェ&確定役)」に変換する。これにより、ARTに係る各種抽籤において、通常時(MB中以外)と同じ確率で遊技者にとって有利な状態(有利状態)に当籤する。その結果、遊技の興趣を高めることができる。   Also, if the internal winning combination “F_strong chelip 1” or “F_strong chelip 1” is won in the MB, it is converted into a lottery group “6 (strong chore & definitive combination)”. Thereby, in various lotteries relating to ART, a state (advantageous state) advantageous to the player is won with the same probability as in the normal time (except during MB). As a result, the interest of the game can be enhanced.

また、第2の実施形態に係るパチスロでは、MB中に内部当籤役「F_通常リプ2(2:当籤番号)」又は「F_RT1中リプ0(3:当籤番号)」に当籤した場合に、抽籤グループ「4(スイカ)」に変換する。これにより、ARTに係る各種抽籤において、通常時(MB中以外)に内部当籤役「F_スイカ(41:当籤番号)」に当籤した場合と同じ確率で遊技者にとって有利な状態(有利状態)に当籤し、遊技の興趣を高めることができる。   Also, in the pachislot machine according to the second embodiment, when an internal winning combination “F_Normal Lip 2 (2: Winning Number)” or “Lip 0 in F_RT1 (3: Winning Number)” is won during MB, lottery Convert to group “4 (watermelon)”. As a result, in various lotteries related to ART, the player is in an advantageous state (advantageous state) with the same probability as when the internal winning combination “F_watermelon (41: winning number)” is won during normal times (except during MB). You can win and enhance the fun of the game.

このように、MB中であっても、ARTに係る各種抽籤において、通常時(MB中以外)と同じ確率で遊技者にとって有利な状態(有利状態)に当籤するため、ARTに係る各種抽籤(例えば、CZ抽籤、CZ前兆モード抽籤、疑似BBの振り分け抽籤等)の抽籤値を調整(所謂、出玉率を調整)する必要がない。その結果、各種データテーブル等の削減を図ることができると共に、設計開発を容易にすることができる。   In this way, even in the MB, in various lotteries related to ART, in order to win a state (advantageous) advantageous to the player with the same probability as in normal times (except during the MB), various lotteries related to ART ( For example, it is not necessary to adjust the lottery value (so-called adjustment of the payout rate) of CZ lottery, CZ precursor mode lottery, pseudo BB sorting lottery, etc.). As a result, various data tables can be reduced, and design and development can be facilitated.

また、第2の実施形態に係るパチスロでは、MB中にレア役(抽籤グループ「4(スイカ)」、「5(弱チェ)」、「6(強チェ&確定役)」又は「7(チャンス目)」に対応する役)に当籤しても、略称「CB中12枚出目」に係る図柄組合せ又は略称「CB中13枚出目」に係る図柄組合せが有効ラインに沿って表示される。しかし、このときのメダルの払出し音を、レア役以外の当籤役が当籤した場合と異ならせる。これにより、レア役が当籤した場合は、レア役以外が当籤した場合と払出し音が異なり、レア役に当籤した遊技であることを遊技者に認識させることができる。   Further, in the pachislot machine according to the second embodiment, a rare role (lottery group “4 (watermelon)”, “5 (weak choi)”, “6 (strong choi & definitive role)” or “7 (chance) is included in the MB. Even if the role corresponding to “eye)” is won, the symbol combination related to the abbreviation “12 out of CB” or the symbol combination related to the abbreviation “13 out of CB” is displayed along the active line. . However, the payout sound of the medal at this time is different from the case where the winning combination other than the rare role is won. Thereby, when a rare combination is won, the payout sound is different from that when a non-rare combination is won, and the player can recognize that the game has won the rare combination.

また、第2の実施形態に係るパチスロでは、「F_通常リプ1(1:当籤番号)」及び「F_通常リプ2(2:当籤番号)」は、同じ停止制御が行われるため、1つの当籤番号にまとめることができる。しかし、第2の実施形態では、MB中以外に当籤する内部当籤役「F_スイカ(41:当籤番号)」と同等の確率でMB中においても当籤する再遊技役(リプレイ役)を設けるために、同じ停止制御が行われる再遊技役を2つに分けて、「F_通常リプ1(1:当籤番号)」と、「F_通常リプ2(2:当籤番号)」を設けている。そして、「F_通常リプ2(2:当籤番号)」に当籤する確率を、MB中以外に内部当籤役「F_スイカ(41:当籤番号)」に当籤する確率と同等(同じでもよい)に設定している。「F_通常リプ1(1:当籤番号)」は、本発明に係る「特有再遊技役」に対応する。   In the pachislot machine according to the second embodiment, “F_normal lip 1 (1: winning number)” and “F_normal lip 2 (2: winning number)” are subjected to the same stop control. Can be grouped into numbers. However, in the second embodiment, in order to provide a replay combination (replay combination) that is won even in the MB with the same probability as the internal winning combination “F_watermelon (41: winning number)” that is won in other than the MB. In addition, the re-game player to which the same stop control is performed is divided into two, and “F_normal lip 1 (1: winning number)” and “F_normal lip 2 (2: winning number)” are provided. The probability of winning “F_Normal Lip 2 (2: Winning Number)” is set to be equal to (or the same as) the probability of winning the internal winning combination “F_Watermelon (41: Winning Number)” other than during MB. doing. “F_normal lip 1 (1: winning number)” corresponds to the “unique re-gamer” according to the present invention.

なお、MB中以外に「F_通常リプ2(2:当籤番号)」に当籤した場合は、抽籤グループ「1(リプレイ)」に基づいてARTに係る各種抽籤が行われる。また、遊技者の停止操作に応じた停止制御の結果、コンビネーション名称「C_維持リプ」に係る図柄組合せが停止表示される。一方、MB中に「F_通常リプ2(2:当籤番号)」に当籤した場合は、抽籤グループ「4(スイカ)」に基づいてARTに係る各種抽籤が行われる。また、遊技者の停止操作に応じた停止制御の結果、コンビネーション名称「C_CB用1」に係る図柄組合せが停止表示される。   If “F_normal lip 2 (2: winning number)” is won in addition to during MB, various lotteries relating to ART are performed based on the lottery group “1 (replay)”. In addition, as a result of the stop control according to the player's stop operation, the symbol combination related to the combination name “C_maintenance lip” is stopped and displayed. On the other hand, when “F_normal lip 2 (2: winning number)” is won in the MB, various lotteries relating to ART are performed based on the lottery group “4 (watermelon)”. Further, as a result of the stop control according to the player's stop operation, the symbol combination related to the combination name “C_CB 1” is stopped and displayed.

また、第2の実施形態に係るパチスロでは、RT1状態おいて、RT状態を遷移し易くするために、RT状態を維持するリプレイである「F_通常リプ1(1:当籤番号)」及び「F_通常リプ2(2:当籤番号)」の当籤確率を低く(第2実施形態では「0」)にしている。そのため、「F_通常リプ2(2:当籤番号)」に当籤する確率を、MB中以外に内部当籤役「F_スイカ(41:当籤番号)」に当籤する確率と同等(同じでもよい)に設定することが難しい。   Further, in the pachislot machine according to the second embodiment, in order to facilitate the transition of the RT state in the RT1 state, “F_normal lip 1 (1: winning number)” and “F_” are replays that maintain the RT state. The winning probability of “normal lip 2 (2: winning number)” is set low (“0” in the second embodiment). Therefore, the probability of winning “F_Normal Lip 2 (2: Winning Number)” is set to be equal to (or the same as) the probability of winning an internal winning combination “F_Watermelon (41: Winning Number)” other than in MB. Difficult to do.

そこで、第2の実施形態では、MB中以外に当籤する内部当籤役「F_スイカ(41:当籤番号)」と同等の確率でMB中においても当籤する再遊技役(リプレイ役)を設けるために、同じ停止制御が行われる再遊技役を2つに分けて、「F_RT1中リプ0(3:当籤番号)」と、「F_RT1中リプ1(4:当籤番号)」を設けている。そして、「F_RT1中リプ0(3:当籤番号)」に当籤する確率を、MB中以外に内部当籤役「F_スイカ(41:当籤番号)」に当籤する確率と同等(同じでもよい)に設定している。   Therefore, in the second embodiment, in order to provide a re-playing combination (replay combination) that wins even in the MB with the same probability as the internal winning combination “F_watermelon (41: winning number)” that is won other than in the MB. In addition, the re-playing combination for which the same stop control is performed is divided into two, and “Lip 0 in F_RT1 (3: Winning number)” and “Lip 1 in F_RT1 (4: Winning number)” are provided. The probability of winning “Rip 0 in F_RT1 (3: winning number)” is set to be equal to (or the same as) the probability of winning the internal winning combination “F_watermelon (41: winning number)” other than during MB. doing.

なお、MB中以外に「F_RT1中リプ0(3:当籤番号)」に当籤した場合は、抽籤グループ「1(リプレイ)」に基づいてARTに係る各種抽籤が行われる。また、遊技者の停止操作が所定の順序(例えば、「左中右」の順序)である場合は、コンビネーション名称「C_RT2リプ_01」又は「C_RT2リプ_02」に係る図柄組合せが停止表示される。一方、MB中に「F_RT1中リプ0(3:当籤番号)」に当籤した場合は、抽籤グループ「4(スイカ)」に基づいてARTに係る各種抽籤が行われる。また、遊技者の停止操作に応じた停止制御の結果、コンビネーション名称「C_CB用1」に係る図柄組合せが停止表示される。   In addition to the MB, when “Lip 0 in F_RT1 (3: winning number)” is won, various lotteries relating to ART are performed based on the lottery group “1 (replay)”. Further, when the player's stop operation is in a predetermined order (for example, “left middle right” order), the symbol combination related to the combination name “C_RT2 Lip_01” or “C_RT2 Lip_02” is stopped and displayed. On the other hand, when “Lip 0 in F_RT1 (3: winning number)” is won in the MB, various lotteries relating to ART are performed based on the lottery group “4 (watermelon)”. Further, as a result of the stop control according to the player's stop operation, the symbol combination related to the combination name “C_CB 1” is stopped and displayed.

また、第2の実施形態では、MB中にレア役(抽籤グループ「4(スイカ)」、「5(弱チェ)」、「6(強チェ&確定役)」又は「7(チャンス目)」に対応する役)が当籤した場合の払出し音を、レア役以外が当籤した場合の払出し音と異ならせた。しかし、本発明に係る遊技機としては、例えば、MB中にレア役が当籤した場合と当籤していない場合に、映像や光等のその他の演出を異ならせるようにしてもよい。また、2つ以上の演出を組み合わせたものを異ならせるようにしてもよい。   In the second embodiment, a rare role (lottery group “4 (watermelon)”, “5 (weak Choi)”, “6 (strong Choi & definitive role)” or “7 (chance)” is included in the MB. The payout sound when the role corresponding to) wins is different from the payout sound when a non-rare role wins. However, as a gaming machine according to the present invention, for example, when a rare role is won in MB, other effects such as video and light may be made different. Further, a combination of two or more effects may be made different.

また、第2の実施形態では、MB中にレア役(抽籤グループ「4(スイカ)」、「5(弱チェ)」、「6(強チェ&確定役)」又は「7(チャンス目)」に対応する役)が当籤した場合に、ARTに係る各種抽籤において、通常時(MB中以外)にレア役に当籤した場合と同じ確率で遊技者にとって有利な状態(有利状態)に当籤する。しかし、本発明に係る遊技機としては、MB中にレア役が当籤した場合に、通常時(MB中以外)にレア役に当籤した場合と略同じ確率で遊技者にとって有利な状態(有利状態)に当籤するようにしてもよい。   In the second embodiment, a rare role (lottery group “4 (watermelon)”, “5 (weak Choi)”, “6 (strong Choi & definitive role)” or “7 (chance)” is included in the MB. When a winning combination corresponding to) is won, in various lotteries relating to ART, a state (advantageous state) advantageous to the player is won with the same probability as when a rare winning combination is won during normal times (except during MB). However, in the gaming machine according to the present invention, when a rare role is won during an MB, the player is in an advantageous state (advantageous state) with approximately the same probability as when a rare role is won during normal times (other than during MB). ).

[ART遊技状態中の疑似ボーナス当籤]
第2の実施形態に係るパチスロでは、通常ARTが100ゲームで終了する。この100ゲーム間において、疑似ボーナス(疑似BB)に当籤した場合は、通常ARTのゲーム数(遊技数)が残っていても、その通常ARTを終了し、疑似BBが開始される。疑似BBは、20ゲームで終了する。疑似BBが終了すると、通常ARTが新しく開始され、100ゲーム消化するまで、又は疑似BBに当籤するまで、通常ARTが行われる。
[Pseudo bonus winning during ART game state]
In the pachislot machine according to the second embodiment, the normal ART ends with 100 games. If a pseudo bonus (pseudo BB) is won during these 100 games, even if the number of games (games) of the normal ART remains, the normal ART is terminated and the pseudo BB is started. The pseudo BB ends with 20 games. When the pseudo BB ends, the normal ART is newly started, and the normal ART is performed until 100 games are consumed or until the pseudo BB is won.

このように、通常ART中に疑似BBに当籤した場合は、通常ARTをリスタートさせるため、1セットの通常ART中に、その後の通常ARTを複数回継続させることが決定されない。その結果、通常ART中における疑似BBの当籤確率が下がることを防止でき、通常ART中の各遊技における、通常ARTが継続する(リスタートする)という期待感を担保することができる。   As described above, when the pseudo BB is won during the normal ART, the normal ART is restarted. Therefore, it is not determined that the subsequent normal ART is continued a plurality of times during one set of the normal ART. As a result, the winning probability of the pseudo BB during the normal ART can be prevented from decreasing, and the expectation that the normal ART continues (restarts) in each game during the normal ART can be secured.

さらに、通常ARTの残りのゲーム数が減る分だけ疑似BBの当籤確率が高まることになり、通常ART中の1回の遊技における、通常ARTが継続する(リスタートする)という期待感をより担保することができる。すなわち、通常ART中の1回の遊技における次回のセットのARTが開始される期待感を一定以上に保つことができる。   Furthermore, the probability of winning a pseudo BB increases as the remaining number of games in the normal ART decreases, and the expectation that the normal ART will continue (restart) in one game during the normal ART is further secured. can do. That is, the expectation that the next set of ARTs in one game during the normal ART will be started can be maintained above a certain level.

また、疑似BBでは、遊技毎にSP玉獲得抽籤が行われ、SP玉(復帰抽籤権利)を獲得することが可能になる。獲得したSP玉は、貯留される。また、擬似ボーナスに当籤せずに通常ARTが終了した場合は、通常ARTを終了し、復帰Zが開始される。復帰Zは、それまでに獲得したSP玉の個数と同じ遊技数を行うことが可能であり、遊技毎に復帰抽籤が行われる。復帰抽籤により「復帰」に当籤した場合は、通常ARTに復帰する。   In the pseudo BB, an SP ball acquisition lottery is performed for each game, and an SP ball (return lottery right) can be acquired. The acquired SP balls are stored. If the normal ART ends without winning the pseudo bonus, the normal ART ends and the return Z is started. In the return Z, it is possible to perform the same number of games as the number of SP balls acquired so far, and a return lottery is performed for each game. When “Return” is won by the return lottery, the normal ART is returned.

このように、疑似BBに当籤して通常ARTが継続すればするほど、SP玉(復帰抽籤権利)を獲得する機会が増え、復帰抽籤の回数が多くなり易い。したがって、通常ARTが継続すればするほど、通常ARTが継続しなかった(100ゲーム消化して終了した)場合に、通常ARTに復帰できる可能性が高まることになり、遊技の興趣を向上させることができる。   In this way, the more the normal ART continues after winning the pseudo BB, the more chances of acquiring SP balls (return lottery rights) increase, and the number of return lotteries tends to increase. Therefore, the more normal ART continues, the more likely it is to return to normal ART when normal ART does not continue (digested after 100 games have been completed), thereby improving the interest of the game. Can do.

また、第2の実施形態に係るパチスロでは、疑似BBに当籤した場合に、疑似BB振り分け抽籤を行って、疑似BBの種別(ABB又はSBB)を決定する。この疑似BB振り分け抽籤では、ARTの残りゲーム数が多い方が、ABBに当籤する確率が高くなる。ABBは、SBBよりもSP玉獲得抽籤によってSP玉(復帰抽籤権利)を獲得し易いため、遊技者にとって有利な状態になる。これにより、疑似BB当籤時の通常ARTの残りのゲーム数が無価値にならないようにすることができる。その結果、疑似BB当籤時に通常ARTの残りのゲーム数を消化できないことへの不快感を抑制することができる。   In the pachislot machine according to the second embodiment, when a pseudo BB is won, a pseudo BB sorting lottery is performed to determine the type of pseudo BB (ABB or SBB). In this pseudo BB sorting lottery, the probability of winning the ABB increases as the number of remaining ART games increases. The ABB is more advantageous to the player because it is easier to acquire the SP ball (return lottery right) than the SBB by the SP ball acquisition lottery. Thereby, it is possible to prevent the remaining number of games in the normal ART when the pseudo BB is won from becoming worthless. As a result, it is possible to suppress an unpleasant feeling that the remaining number of games of the normal ART cannot be digested when the pseudo BB is won.

また、第2の実施形態に係るパチスロでは、復帰抽籤により「復帰」に当籤した場合は、復帰ゲーム数抽籤を行って、復帰ゲーム数を決定する。この復帰ゲーム数は、復帰する通常ARTで消化可能なゲーム数である。また、復帰時ロック抽籤を行って、復帰時ロックの種別(ロックA〜ロックD)を決定する。そして、復帰ゲーム数と復帰時ロックの種別に基づいて復帰チャレンジ演出カテゴリ抽籤を行って、復帰ゲーム数を報知する演出(復帰チャレンジ演出)の種別を決定する。   In the pachislot machine according to the second embodiment, when “return” is won by the return lottery, the return game number lottery is performed to determine the return game number. This number of return games is the number of games that can be digested by returning normal ART. Also, a return lock lottery is performed to determine the return lock type (lock A to lock D). Then, a return challenge effect category lottery is performed based on the return game number and return lock type, and the type of effect (return challenge effect) for notifying the return game number is determined.

これにより、復帰ゲーム数が異なる場合であっても、同じカテゴリの復帰チャレンジ演出が行われることがある。その結果、復帰チャレンジ演出が開始されて、すぐに、復帰ゲーム数を遊技者に認識され難くすることができ、最後まで(復帰ゲーム数が報知されるまで)復帰チャレンジ演出への興味を持続させることができる。その結果、復帰ゲーム数(付与されたART(AT)の期間)に関する報知の興趣を向上させることができる。   Thereby, even if the number of return games is different, return challenge effects of the same category may be performed. As a result, the return challenge effect is started, and the player can hardly recognize the return game number immediately, and the interest in the return challenge effect is maintained until the end (until the return game number is notified). be able to. As a result, it is possible to improve the interest of notifying the number of return games (the period of the assigned ART (AT)).

また、第2の実施形態では、通常ARTが100ゲームで終了する。すなわち、ゲーム数により通常ARTの継続期間を管理している。しかし、本発明に係る遊技機としては、通常ARTの継続期間の管理方法は任意である。例えば、通常ARTの継続期間を、通常ART中に払い出されるメダルの枚数や差枚数により管理してもよいし、通常ART中にメダルの払い出しに影響を与える報知を行った回数(ナビ回数)により管理してもよい。   In the second embodiment, the normal ART ends with 100 games. That is, the duration of normal ART is managed by the number of games. However, as a gaming machine according to the present invention, the normal ART duration management method is arbitrary. For example, the duration of normal ART may be managed based on the number of medals paid out during normal ART or the number of differences, or depending on the number of times of notification (number of navigations) affecting medal payout during normal ART. May be managed.

また、第2の実施形態では、復帰Zにおいて、遊技毎に復帰抽籤が1回行われる。しかし、本発明に係る遊技機としては、復帰Zにおいて、1遊技に複数回の復帰抽籤を行うようにしてもよい。例えば、それまでに獲得したSP玉の個数と同じ回数の復帰抽籤を1遊技で行うようにしてもよく、それまでに獲得したSP玉の個数を複数の遊技に分けて、1遊技に複数回の復帰抽籤を行うようにしてもよい。   In the second embodiment, in the return Z, the return lottery is performed once for each game. However, as a gaming machine according to the present invention, in the return Z, a lottery return lottery may be performed for one game. For example, the same number of return lotteries as the number of SP balls acquired so far may be performed in one game, and the number of SP balls acquired so far is divided into a plurality of games and multiple times per game. The return lottery may be performed.

また、第2の実施形態では、復帰抽籤により「復帰」に当籤した場合は、通常ARTに復帰し、残ったSP玉は、次回の復帰Zで使用することができる構成にした。しかし、本発明に係る遊技機としては、「復帰」の当籤・非当籤に関わらず、復帰Zまでに獲得したSP玉を全て消費するまで復帰抽籤を行う構成にしてもよい。この場合の復帰抽籤において、例えば、3回「復帰」に当籤した場合は、ARTゲーム数を300Gにセットして通常ARTを開始するようにしてもよい。   Further, in the second embodiment, when “return” is won by the return lottery, the normal SP is returned and the remaining SP balls can be used at the next return Z. However, the gaming machine according to the present invention may be configured such that the return lottery is performed until all the SP balls acquired up to the return Z are consumed, regardless of whether or not “return” is won. In the return lottery in this case, for example, when “return” is won three times, the number of ART games may be set to 300 G and normal ART may be started.

また、第2の実施形態では、復帰Zにおける復帰Zで「復帰」に当籤した場合に、復帰時ロックを行って復帰ゲーム数を報知する構成にした。しかし、本発明に係る遊技機としては、復帰Zで「復帰」に当籤した場合に限定されず、例えば、ARTの初当り時にロックを行ってARTの初期ゲーム数(期間)を報知するようにしてもよい。また、例えば、上乗せゲーム数が決定された場合に、ロックを行って上乗せゲーム数を報知するようにしてもよい。このような場合においても、決定された遊技数(期間)に応じて、ロックの種別が決定される。   Further, in the second embodiment, when “return” is won at the return Z in the return Z, the return game number is notified by performing a lock at the time of return. However, the gaming machine according to the present invention is not limited to the case where “return” is won by return Z, and for example, the initial number of games (period) of ART is notified by locking at the first hit of ART. May be. Further, for example, when the number of added games is determined, the number of added games may be notified by locking. Even in such a case, the type of lock is determined according to the determined number of games (period).

また、第2の実施形態では、通常ART中に疑似BBに当籤(特別の条件が成立)したときの残りのARTゲーム数が多い方が、遊技者にとって有利なBB(ABB)が決定される確率を高くした。しかし、本発明に係る遊技機としては、通常ART中に疑似BBに当籤(特別の条件が成立)したときの残りのARTゲーム数が少ない方が、遊技者にとって有利となるようにしてもよい。また、ARTゲーム数を複数の区間に分けて、遊技者にとって有利となる確率を異ならせるようにしてもよい。この場合に、相対的に有利な区間と、相対的に不利な区間を交互に設けるとよい。   Further, in the second embodiment, a BB (ABB) that is more advantageous to the player is determined when the number of remaining ART games when the pseudo BB is won (special conditions are satisfied) during normal ART is larger. Increased the probability. However, as a gaming machine according to the present invention, it may be advantageous for a player to have a smaller number of remaining ART games when winning a pseudo BB during normal ART (special conditions are established). . Further, the number of ART games may be divided into a plurality of sections so that probabilities that are advantageous to the player are made different. In this case, it is preferable to alternately provide relatively advantageous sections and relatively unfavorable sections.

[押し順ナビの表示変換]
第2の実施形態に係るパチスロでは、MB中に抽籤グループが「スイカ」となる内部当籤役が決定された(所定の条件が成立した)場合に、停止操作の順序がナビゲート(押し順ナビ)され、13枚のメダルが払い出される図柄の組合せ(C_CB用1)が停止表示される。このとき、第2停止操作が終了すると、回転中のリール(第3停止操作で停止するリール)に対応する押し順ナビの表示(数値情報)を、レア役が当籤したことを示唆する表示(例えば、「チャンス」)に切り替える。
[Display conversion of push order navigation]
In the pachislot machine according to the second embodiment, when an internal winning combination in which the lottery group is “watermelon” is determined in the MB (a predetermined condition is satisfied), the order of stop operations is navigated (push order navigation) ), And the symbol combination (C_CB 1) from which 13 medals are paid out is stopped and displayed. At this time, when the second stop operation is completed, a push order navigation display (numerical information) corresponding to the rotating reel (reel stopped by the third stop operation) is displayed indicating that the rare role has won ( For example, switch to “chance”).

なお、MB中に抽籤グループが「強チェリー&確定役」、「弱チェリー」又は「チャンス目」となる内部当籤役が決定された場合に、第2停止操作が終了すると、第3停止操作で停止するリールに対応する押し順ナビの表示を、レア役が当籤したことを示唆する表示に切り替えてもよい。   In addition, when the internal winning combination in which the lottery group becomes “strong cherry & definitive combination”, “weak cherry” or “chance” is determined in the MB, when the second stop operation is completed, the third stop operation is performed. You may switch the display of the push order navigation corresponding to the reel to stop to the display which suggests that the rare combination was won.

これにより、MB中にメダルの払出しに係る図柄組合せが表示される際に、ARTに係る各種抽籤(例えば、CZ抽籤、CZ前兆モード抽籤、疑似BBの振り分け抽籤等)の抽籤結果が、遊技者にとって有利になる可能性が高いことを報知することができる。その結果、その後の遊技状態の移行等に期待感を持たせることができ、遊技の興趣を向上させることができる。   As a result, when a symbol combination related to the payout of medals is displayed in the MB, lottery results of various lotteries relating to ART (for example, CZ lottery, CZ precursor mode lottery, pseudo BB sorting lottery, etc.) It is possible to notify that there is a high possibility that it will be advantageous to the user. As a result, a sense of expectation can be given to the subsequent transition of the gaming state and the interest of the game can be improved.

また、第2実施形態に係るパチスロでは、各リールの停止操作の順序を数字で示す押し順ナビである第1報知態様と、各リールの停止操作の順序を示す数字の周りに炎が描かれた押し順ナビである第2報知態様を設けている。そして、MB中に抽籤グループが「スイカ」となる内部当籤役が決定され、且つ、第2停止後に報知態様を変化させることを抽籤等により決定した(所定の条件の第2の例が成立した)場合に、押し順ナビの第3停止操作に対応する表示を、第2停止操作後に変更する。   Further, in the pachislot machine according to the second embodiment, flames are drawn around the first notification mode that is a push order navigation that indicates the order of the stop operation of each reel in numbers and the number that indicates the order of the stop operation of each reel. The 2nd alerting | reporting aspect which is the pushing order navigation is provided. Then, an internal winning combination in which the lottery group becomes “watermelon” in the MB is determined, and it is determined by lottery or the like that the notification mode is changed after the second stop (the second example of the predetermined condition is established) ), The display corresponding to the third stop operation of the push order navigation is changed after the second stop operation.

また、第2実施形態に係るパチスロでは、第2報知態様である場合は、第1報知態様である場合よりも、第2停止後に報知態様を変化させることが決定される可能性が高い。すなわち、第2報知態様である場合は、第1報知態様である場合よりも、押し順ナビの第3停止操作に対応する表示を、第2停止操作後に変更する可能性が高い。これにより、押し順ナビの報知態様によってその後に報知態様が変化する期待値が変わるため、遊技の興趣を高めることができる。   Moreover, in the pachislot according to the second embodiment, in the second notification mode, it is more likely to be determined to change the notification mode after the second stop than in the first notification mode. That is, in the second notification mode, the display corresponding to the third stop operation of the push order navigation is more likely to be changed after the second stop operation than in the first notification mode. Thereby, since the expected value from which the notification mode changes afterwards depends on the notification mode of push order navigation, it is possible to enhance the interest of the game.

なお、本発明に係る遊技機としては、停止操作の順序を数字で表示したが、その数字は、アラビア数字、ローマ数字、漢数字などを採用することができ、言語の種別、或いは、文体の種別を複数採用して押し順ナビの報知態様を複数種類設けてもよい。また、第3停止操作に対応する表示の「変更」は、言語や文体の種別が異なるものに変化することであってもよい。さらに、第2停止操作後に変更する表示は、第3停止操作に対応する表示のみに限定されるものではなく、例えば、既に停止操作が行われたリールに対応する表示を含めてもよい。つまり、第2停止操作後に、第1〜第3停止操作に対応する表示を変更してもよい。   In addition, as the gaming machine according to the present invention, the order of the stop operation is displayed in numbers, but the numbers can adopt Arabic numerals, Roman numerals, Chinese numerals, etc., and the type of language or stylistic A plurality of types may be adopted, and a plurality of types of push order navigation notification modes may be provided. In addition, the “change” of the display corresponding to the third stop operation may be changed to a language or a style type different from each other. Furthermore, the display to be changed after the second stop operation is not limited to the display corresponding to the third stop operation. For example, a display corresponding to a reel that has already been stopped may be included. That is, the display corresponding to the first to third stop operations may be changed after the second stop operation.

なお、第2の実施形態に係るパチスロでは、MB中のレア役(レア役当籤と同等の抽籤が行われるリプレイ役も含む)が内部当籤役として決定された場合に、第2停止操作終了後の押し順ナビの表示を切り替えるようにした。しかし、本発明に係る遊技機としては、所定の条件が成立した場合に、第2停止操作終了後の押し順ナビの表示を切り替えるようにしてもよい。   In the pachislot machine according to the second embodiment, when the rare combination in the MB (including the replay combination in which the lottery equivalent to the rare combination is performed) is determined as the internal winning combination, after the second stop operation is completed. Changed the display of push order navigation. However, the gaming machine according to the present invention may switch the display of the push order navigation after the end of the second stop operation when a predetermined condition is satisfied.

所定の条件としては、例えば、CZ前兆中(CZ前兆ゲーム数を消化中)に押し順ナビを行うことが決定された場合、BB(ボーナス)が持越役になっており、押し順ナビを行うことが決定された場合等を挙げることができる。   As a predetermined condition, for example, when it is determined that push order navigation is performed during the CZ precursor (while the number of CZ precursor games is being consumed), BB (bonus) is a carryover and the push order navigation is performed. The case where it is decided can be mentioned.

また、本発明に係る遊技機としては、遊技者にとって有利な特典の付与が決定されていない場合であっても、第2停止操作の終了後に、第3停止操作で停止するリールに対応する押し順ナビの表示を切り替えてもよい。例えば、フェイクシナリオ突入に当籤して、CZの非当籤を報知する連続演出中に押し順ナビが行われる場合に、第2停止操作終了後の押し順ナビの表示を、遊技者にとって有利な特典の付与を示唆する表示に切り替えてもよい。また、この場合に、遊技者にとって有利な特典の付与が決定されていないことを示唆する表示に切り替えてもよい。   In addition, the gaming machine according to the present invention has a push corresponding to the reel that stops in the third stop operation after the end of the second stop operation, even if the provision of a privilege advantageous to the player has not been determined. The forward navigation display may be switched. For example, when a push order navigation is performed during continuous production in which a fake scenario is entered and CZ non-win is notified, a push order navigation display after the end of the second stop operation is advantageous for the player. You may switch to the display which suggests provision of. In this case, the display may be switched to a display that suggests that provision of a privilege advantageous to the player has not been determined.

<付記(本発明のまとめ)>
[第1の遊技機]
ART機能を備えた遊技機としては、例えば、特開2010−233721号公報に記載されている。この特開2010−233721号公報に記載された遊技機では、例えば、特定の条件が満たされると、特定の当籤役が成立する停止操作の順序を報知する回数を決定する。そして、決定された報知回数を消化するまで、特定の当籤役が成立する停止操作の順序を報知し、特定の当籤役が成立する毎に、予め定められたARTゲーム数を付与する。次に、付与されたARTゲーム数の合計の報知回数を消化するまで、ARTが実行され、ART中は、所定の当籤役が成立する停止操作の順序を報知する。
<Appendix (summary of the present invention)>
[First gaming machine]
A gaming machine having an ART function is described in, for example, Japanese Patent Application Laid-Open No. 2010-233721. In the gaming machine described in Japanese Patent Application Laid-Open No. 2010-233721, for example, when a specific condition is satisfied, the number of times of notification of the order of stop operations in which a specific winning combination is established is determined. Then, until the determined number of notifications is exhausted, the order of stop operations in which a specific winning combination is established is notified, and a predetermined number of ART games is given each time a specific winning combination is established. Next, ART is executed until the total number of notifications of the given number of ART games is exhausted, and during the ART, the order of stop operations in which a predetermined winning combination is established is notified.

しかしながら、特開2010−233721号公報に記載された遊技機では、遊技者が獲得するメダル(いわゆる「出玉」)の殆どがAT(当籤役の成立をナビゲートする機能)に依存している。そのため、遊技者の関心がナビゲートの有無に集中し、内部抽籤の結果や遊技状態への関心が乏しくなってしまう。その結果、遊技が単調になってしまう。   However, in the gaming machine described in Japanese Patent Application Laid-Open No. 2010-233721, most of the medals (so-called “development”) acquired by the player depend on the AT (function for navigating the establishment of the winning combination). . Therefore, the player's interest concentrates on the presence or absence of navigation, and the interest in the result of the internal lottery and the gaming state becomes poor. As a result, the game becomes monotonous.

本発明は、上記第1の課題を解決するためになされたものであり、本発明の第1の目的は、ナビゲートに依存せずに遊技の興趣を高めることができる遊技機を提供することである。   The present invention has been made to solve the above first problem, and a first object of the present invention is to provide a gaming machine that can enhance the interest of the game without depending on navigation. It is.

上記第1の課題を解決するために、本発明では、以下のような構成の第1の遊技機を提供する。   In order to solve the first problem, the present invention provides a first gaming machine having the following configuration.

遊技媒体の投入操作を検出する投入操作検出手段(例えば、BETスイッチ77)と、
前記投入操作検出手段による投入操作の検出に基づいて遊技者による開始操作を検出する開始操作検出手段(例えば、スタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、内部抽籤処理)と、
複数の表示列によって構成され、前記開始操作検出手段による開始操作の検出に基づいて、遊技に必要な図柄を変動表示する変動表示手段(例えば、3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、ストップスイッチ基板80)と、
前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、リール停止制御処理)と、
第1の条件(例えば、略称「ベルこぼし目」に係る図柄組合せが有効ライン上に表示されること)が成立すると、遊技状態を第1の状態(例えば、RT1状態)に移行し、第2の条件(例えば、略称「RT3移行リプ」に係る図柄組合せが表示されること)が成立すると、遊技状態を第2の状態(例えば、RT3状態)に移行する遊技状態移行手段(例えば、RTチェック処理)と、
前記複数の表示列における前記変動表示の停止により、前記複数の表示列に亘って延びる入賞判定ラインに沿って表示された図柄の組合せに基づいて遊技媒体を付与する遊技媒体付与手段(例えば、入賞チェック・メダル払出処理)と、
前記内部当籤役決定手段により特別の内部当籤役が決定され、該特別の内部当籤役に対応する図柄組合せが停止表示されると、遊技媒体の付与に係る図柄の組合せに対応する内部当籤役が決定される確率が高い特別遊技(例えば、MB)を開始する特別遊技開始手段(例えば、MB開始時処理)と、
前記遊技媒体付与手段によって規定数(例えば、「12枚」)を超える遊技媒体が付与されると、前記特別遊技を終了する特別遊技終了手段(例えば、MB終了時処理)と、を備え、
前記第2の状態では、再遊技に係る特殊再遊技役(例えば、「F_RT3中転落1」〜「F_RT3中転落3」、「F_RT3中リプ1」〜「F_RT3中リプ5」)が前記内部当籤役として決定される可能性が有り、
前記停止制御手段は、前記特別遊技において前記特殊再遊技役が内部当籤役として決定されていれば、停止操作の順序がいずれであっても前記規定数以下の遊技媒体の付与に係る図柄の組合せ(例えば、略称「CB中13枚出目」に係る図柄組合せ)を表示し、前記特別遊技において前記特殊再遊技役が内部当籤役として決定されていなければ、停止操作の順序がいずれであっても前記規定数を越える遊技媒体の付与に係る図柄の組合せ(例えば、略称「CB中12枚出目」に係る図柄組合せ)を表示する
ことを特徴とする遊技機。
A loading operation detecting means (for example, a BET switch 77) for detecting a gaming medium loading operation;
Start operation detecting means (for example, a start switch 79) for detecting a start operation by the player based on detection of the input operation by the input operation detecting means;
Internal winning combination determining means (for example, internal lottery processing) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Fluctuation display means (for example, three reels 3L, 3C, 3R), which is constituted by a plurality of display rows and variably displays symbols necessary for the game based on detection of the start operation by the start operation detection means,
Stop operation detecting means (for example, stop switch board 80) for detecting stop operation by the player;
Stop control means (for example, reel stop control process) for stopping the change display of the symbol based on the determination result of the internal winning combination determining means and detection of the stop operation by the stop operation detecting means;
When the first condition (for example, the symbol combination related to the abbreviation “bell spilling eyes” is displayed on the active line) is established, the gaming state is shifted to the first state (for example, the RT1 state), the second If a condition of (for example, a symbol combination related to the abbreviation “RT3 transition lip” is displayed) is established, a gaming state transition means (for example, RT check) that transitions the gaming state to the second state (for example, the RT3 state) Processing)
Due to the suspension of the variable display in the plurality of display rows, a game medium giving means for giving a game medium based on a combination of symbols displayed along a winning determination line extending over the plurality of display rows (for example, winning a prize) Check and medal payout processing),
When a special internal winning combination is determined by the internal winning combination determining means and a symbol combination corresponding to the special internal winning combination is stopped and displayed, an internal winning combination corresponding to the combination of symbols related to the provision of the game medium is displayed. A special game starting means (for example, MB start processing) for starting a special game (for example, MB) having a high probability of being determined;
Special game ending means (for example, MB end processing) for ending the special game when a predetermined number (for example, “12”) of game media is provided by the game medium providing means,
In the second state, a special re-playing role relating to replay (eg, “F_RT3 fall 1” to “F_RT3 fall 3”, “F_RT3 Lip 1” to “F_RT3 Lip 5”) There is a possibility of being determined as a role,
In the special game, if the special re-playing combination is determined as an internal winning combination, the stop control means is a combination of symbols relating to the provision of the game media of the prescribed number or less regardless of the order of the stop operation. (E.g., the symbol combination related to the abbreviation “13 out of CB”), and if the special re-playing combination is not determined as an internal winning combination in the special game, the order of the stop operation is any Also, a combination of symbols relating to the provision of gaming media exceeding the specified number (for example, symbol combination relating to the abbreviation “12 out of CB”) is displayed.

また、前記本発明の第1の遊技機では、
遊技者にとって有利な状態を与える図柄の組合せを前記複数の表示列に跨る判定ライン上に表示するための表示補助情報(例えば、後述の停止操作の順序)を報知する報知手段(例えば、後述の表示装置11)を備え、
前記報知手段は、前記第2の状態において所定の終了条件(例えば、後述の略称「ベルこぼし目」又は「RT1移行リプ」に係る図柄組合せが有効ライン上に表示されること)が成立するまで前記表示補助情報を報知し、
前記第2の状態は、前記第1の状態よりも再遊技に係る内部当籤役が決定される確率が高いようにしてもよい。
In the first gaming machine of the present invention,
Notification means (for example, described later) for displaying display auxiliary information (for example, the order of a stop operation described later) for displaying a combination of symbols that gives an advantageous state for the player on the determination line across the plurality of display columns. A display device 11),
The informing means until a predetermined end condition is satisfied in the second state (for example, a symbol combination related to the abbreviation “bell spill” or “RT1 transition lip” described later is displayed on the active line). Informing the display auxiliary information,
The second state may have a higher probability that an internal winning combination related to replay is determined than the first state.

さらに、前記本発明の第1の遊技機では、
前記遊技状態移行手段は、前記第1の状態において第3の条件(例えば、後述の略称「RT2移行リプ」に係る図柄組合せが有効ライン上に表示されること)が成立すると、遊技状態を第3の状態(例えば、後述のRT2状態)に移行し、
前記第2の条件は、前記第3の状態で成立可能であり、
前記第2の状態では、前記特殊再遊技役が前記内部当籤役として決定される可能性が有るようにしてもよい。
Furthermore, in the first gaming machine of the present invention,
The gaming state transition means changes the gaming state when a third condition (for example, a symbol combination related to an abbreviation “RT2 transition lip” to be described later is displayed on the active line) is established in the first state. 3 (for example, RT2 state described later),
The second condition can be established in the third state,
In the second state, the special re-playing combination may be determined as the internal winning combination.

上記構成の本発明の第1の遊技機によれば、ナビゲートに依存せずに遊技の興趣を高めることができる。   According to the first gaming machine of the present invention configured as described above, it is possible to enhance the interest of the game without depending on navigation.

[第2の遊技機]
また、左リールに特定の図柄(例えば、チェリー)が表示されることにより中リール及び右リールの表示される図柄を問わずに入賞となるチェリー役を備える遊技機が知られている(特開2010−233721号公報参照)。特開2010−233721号公報に記載された遊技機では、入賞が決定するタイミングが第3停止(最後のリールの停止)に限られなくなり、遊技の興趣の向上が期待される。
[Second game machine]
Also, a gaming machine is known that has a cherry role for winning a prize regardless of the symbols displayed on the middle reel and the right reel by displaying a specific symbol (for example, cherry) on the left reel (Japanese Patent Application Laid-Open (JP-A)). 2010-233721). In the gaming machine described in Japanese Patent Application Laid-Open No. 2010-233721, the timing at which winning is determined is not limited to the third stop (stop of the last reel), and an improvement in the interest of the game is expected.

また、このような遊技機には、左リールの他に、中リール又は右リールの少なくとも一方にも特定の図柄(例えば、チェリー)が表示されるように、図柄組合せ、配列、停止制御等が設定されているものもある。また、ボーナスを持越中などの例外的な状態で左リールに特定の図柄(例えば、チェリー)が表示されても、入賞にならない遊技機もある。   In addition to the left reel, such a gaming machine has a symbol combination, arrangement, stop control, etc. so that a specific symbol (for example, cherry) is displayed on at least one of the middle reel and the right reel. Some are set. In addition, there is a gaming machine that does not win a prize even if a specific symbol (for example, cherry) is displayed on the left reel in an exceptional state such as when carrying a bonus.

しかしながら、特開2010−233721号公報に記載された遊技機では、チェリー役が内部当籤役として決定されていない場合(例えば、ハズレ、又はチェリー役以外の役が当籤している場合)に、左リールに特定の図柄(例えば、チェリー)が表示されないようにする必要がある。その結果、図柄組合せ、配列、停止制御等の設計が困難になるという問題点があった。   However, in the gaming machine described in Japanese Patent Application Laid-Open No. 2010-233721, if the cherry role is not determined as an internal winning role (for example, when a role other than a loser or a cherry role is won) It is necessary to prevent a specific symbol (for example, cherry) from being displayed on the reel. As a result, there has been a problem that the design of the symbol combination, arrangement, stop control and the like becomes difficult.

また、チェリー役が内部当籤役として決定され、左リールに特定の図柄が表示された場合に、左リールの他に、中リール又は右リールの少なくとも一方にも特定の図柄(例えば、チェリー)が表示される遊技機においても、チェリー役が内部当籤役として決定されていない場合に左リールに特定の図柄が表示されないようにする必要がある。   In addition, when the cherry combination is determined as an internal winning combination and a specific symbol is displayed on the left reel, a specific symbol (for example, cherry) is also displayed on at least one of the middle reel and the right reel in addition to the left reel. Also in the displayed gaming machine, it is necessary to prevent a specific symbol from being displayed on the left reel when the cherry combination is not determined as the internal winning combination.

本発明は、上記第2の課題を解決するためになされたものであり、本発明の第2の目的は、一部のリールに表示された図柄から図柄の組合せを認識可能な役を設けた場合に、図柄組合せ、配列、停止制御等の設計を容易にすることができる遊技機を提供することである。   The present invention has been made to solve the second problem, and the second object of the present invention is to provide a function capable of recognizing a combination of symbols from symbols displayed on some reels. In some cases, it is an object of the present invention to provide a gaming machine capable of facilitating the design of symbol combination, arrangement, stop control and the like.

上記第2の課題を解決するために、本発明では、以下のような構成の第2の遊技機を提供する。   In order to solve the second problem, the present invention provides a second gaming machine having the following configuration.

遊技媒体の投入操作を検出する投入操作検出手段(例えば、BETスイッチ77)と、
前記投入操作検出手段による投入操作の検出に基づいて遊技者による開始操作を検出する開始操作検出手段(例えば、スタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、内部抽籤処理)と、
複数の表示列によって構成され、前記開始操作検出手段による開始操作の検出に基づいて、遊技に必要な図柄を変動表示する変動表示手段(例えば、3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、ストップスイッチ基板80)と、
前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、リール停止制御処理)と、
前記複数の表示列における前記変動表示の停止により、前記複数の表示列に亘って延びる入賞判定ラインに沿って表示された図柄の組合せに基づいて遊技媒体を付与する遊技媒体付与手段(例えば、入賞チェック・メダル払出処理)と、
前記内部当籤役決定手段により特別の内部当籤役が決定され、該特別の内部当籤役に対応する図柄組合せが停止表示されると、遊技媒体の付与に係る図柄の組合せに対応する内部当籤役が決定される特別遊技(例えば、MB)を開始する特別遊技開始手段(例えば、MB開始時処理)と、
所定の終了条件(例えば、後述の12枚を超えるメダルが払い出されること)が成立すると、前記特別遊技を終了する特別遊技終了手段(例えば、後述のMB終了時処理)と、を備え、
前記内部当籤役決定手段は、通常遊技において遊技者に有利な状態を与えることが決定される可能性がある特定内部当籤役(例えば、後述の「F_弱チェリプ」、「F_強チェリプ1」又は「F_強チェリプ2」)を決定可能であり、
前記特定内部当籤役に対応する図柄の組合せが表示された場合に、特定の表示列(例えば、左リール3L)において特定図柄(例えば、チェリー)が表示され、
前記停止制御手段は、前記特別遊技において再遊技に係る特殊再遊技役(例えば、「F_RT3中転落1」〜「F_RT3中転落3」、「F_RT3中リプ1」〜「F_RT3中リプ5」)が内部当籤役として決定された場合に、停止操作の順序がいずれであっても、前記特定の表示列において特定図柄が表示され、且つ、遊技媒体の付与に係る特定の図柄の組合せ(例えば、略称「CB中13枚出目」に係る図柄組合せ)が表示されるように、前記図柄の変動表示を停止させ、
前記特別遊技において前記特定の図柄の組合せが表示された場合に、前記特定の表示列において前記特定図柄が表示される
ことを特徴とする遊技機。
A loading operation detecting means (for example, a BET switch 77) for detecting a gaming medium loading operation;
Start operation detecting means (for example, a start switch 79) for detecting a start operation by the player based on detection of the input operation by the input operation detecting means;
Internal winning combination determining means (for example, internal lottery processing) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Fluctuation display means (for example, three reels 3L, 3C, 3R), which is constituted by a plurality of display rows and variably displays symbols necessary for the game based on detection of the start operation by the start operation detection means,
Stop operation detecting means (for example, stop switch board 80) for detecting stop operation by the player;
Stop control means (for example, reel stop control process) for stopping the change display of the symbol based on the determination result of the internal winning combination determining means and detection of the stop operation by the stop operation detecting means;
Due to the suspension of the variable display in the plurality of display rows, a game medium giving means for giving a game medium based on a combination of symbols displayed along a winning determination line extending over the plurality of display rows (for example, winning a prize) Check and medal payout processing),
When a special internal winning combination is determined by the internal winning combination determining means and a symbol combination corresponding to the special internal winning combination is stopped and displayed, an internal winning combination corresponding to the combination of symbols related to the provision of the game medium is displayed. Special game starting means (for example, MB start processing) for starting a special game (for example, MB) to be determined
Special game ending means (for example, MB end processing described later) for ending the special game when a predetermined ending condition (for example, paying out more than 12 medals described later) is satisfied,
The internal winning combination determining means is a specific internal winning combination (for example, “F_weak chelip”, “F_strong chelip 1” described later) “F_Strong Chelip 2”) can be determined,
When a combination of symbols corresponding to the specific internal winning combination is displayed, a specific symbol (for example, cherry) is displayed in a specific display column (for example, the left reel 3L),
In the special game, the stop control means includes a special re-playing role related to re-playing (for example, “F_RT3 fall 1” to “F_RT3 fall 3”, “F_RT3 Lip 1” to “F_RT3 Lip 5”). When it is determined as an internal winning combination, a specific symbol is displayed in the specific display row regardless of the order of the stop operation, and a specific symbol combination related to the grant of the game medium (for example, an abbreviation) The display of the variation of the symbol is stopped so that “the symbol combination relating to“ 13 out of CB ”) is displayed,
When the combination of specific symbols is displayed in the special game, the specific symbols are displayed in the specific display row.

また、前記本発明の第2の遊技機では、
前記複数の表示列に跨る判定ライン上に表示可能な図柄の組合せを表示するための表示補助情報(例えば、後述の停止操作の順序)を報知する報知手段(例えば、後述の表示装置11)を備え、
前記報知手段は、前記特別遊技において前記特殊再遊技役が内部当籤役として決定された場合に、前記特定の表示列以外の表示列に対して初めの停止操作を行うことを示唆する前記表示補助情報を報知するようにしてもよい。
In the second gaming machine of the present invention,
Informing means (for example, a display device 11 to be described later) for notifying display auxiliary information (for example, an order of a stop operation to be described later) for displaying a combination of symbols that can be displayed on the determination line extending over the plurality of display columns. Prepared,
The notification means suggests that when the special re-playing combination is determined as an internal winning combination in the special game, an initial stop operation is performed on a display sequence other than the specific display sequence. You may make it alert | report information.

また、前記本発明の第2の遊技機では、
前記内部当籤役決定手段により特定の内部当籤役が決定された場合に、該特定の内部当籤役に対応する図柄組合せが停止表示されると、遊技媒体の付与に係る図柄の組合せに対応する内部当籤役が決定される確率が高くなる特定遊技(例えば、BB)を開始する特定遊技開始手段(例えば、BB開始時処理)と、
前記遊技媒体付与手段によって特定数を超える遊技媒体が付与されるた場合に、前記特定遊技を終了する特定遊技終了手段(例えば、BB終了時処理)と、を備え、
前記特定の図柄の組合せは、通常遊技において前記内部当籤役決定手段により前記特定の内部当籤役が決定された状態である場合に表示可能であるようにしてもよい。
In the second gaming machine of the present invention,
When a specific internal winning combination is determined by the internal winning combination determining means, if the symbol combination corresponding to the specific internal winning combination is stopped and displayed, the internal corresponding to the combination of symbols related to the grant of the game medium A specific game starting means (for example, BB start processing) for starting a specific game (for example, BB) that increases the probability that a winning combination is determined;
Specific game ending means (for example, processing at the end of a BB) for ending the specific game when more than a specific number of game media are provided by the game medium providing means,
The combination of specific symbols may be displayed when the specific internal winning combination is determined by the internal winning combination determining means in a normal game.

また、前記本発明の第2の遊技機では、
第1の条件(例えば、後述の略称「ベルこぼし目」に係る図柄組合せが有効ライン上に表示されること)が成立すると、遊技状態を第1の状態(例えば、後述のRT1状態)に移行し、第2の条件(例えば、後述の略称「RT3移行リプ」に係る図柄組合せが表示されること)が成立すると、遊技状態を第2の状態(例えば、後述のRT3状態)に移行する遊技状態移行手段(例えば、後述のRTチェック処理)を備え、
前記所定の終了条件は、前記遊技媒体付与手段によって規定数(例えば、後述の「12枚」)を超える遊技媒体が付与されることであり、
前記第2の状態では、前記特殊再遊技役が前記内部当籤役として決定される可能性が有り、
前記停止制御手段は、前記特別遊技において前記特殊再遊技役が内部当籤役として決定されていれば、停止操作の順序がいずれであっても前記規定数以下の遊技媒体の付与に係る図柄の組合せ(例えば、後述の略称「CB中12枚出目」に係る図柄組合せ)を表示し、前記特別遊技において前記特殊再遊技役が内部当籤役として決定されていなければ、停止操作の順序がいずれであっても前記規定数を越える遊技媒体の付与に係る図柄の組合せ(例えば、後述の略称「CB中13枚出目」に係る図柄組合せ)を表示するようにしてもよい。
In the second gaming machine of the present invention,
When the first condition (for example, a symbol combination related to the abbreviation “bell spilling eye” described later is displayed on the active line), the gaming state is shifted to the first state (for example, RT1 state described later). When the second condition (for example, a symbol combination related to the abbreviation “RT3 transition lip” to be described later is displayed) is established, the game is shifted to the second state (for example, the RT3 state to be described later). Equipped with state transition means (for example, RT check processing described later),
The predetermined end condition is that game media exceeding a prescribed number (for example, “12” described later) is provided by the game media providing means,
In the second state, the special re-playing role may be determined as the internal winning combination,
In the special game, if the special re-playing combination is determined as an internal winning combination, the stop control means is a combination of symbols relating to the provision of the game media of the prescribed number or less regardless of the order of the stop operation. (For example, the symbol combination related to the abbreviation “12 out of CB” described later) is displayed, and if the special re-gamer is not determined as an internal winning combination in the special game, the order of the stop operation is any Even if it exists, you may make it display the combination (For example, the symbol combination which concerns on the abbreviation "13 sheets out of CB" mentioned later) concerning the provision of the game media exceeding the said prescribed number.

上記構成の本発明の第2の遊技機によれば、一部のリールに表示された図柄から図柄の組合せを認識可能な役を設けても、図柄組合せ、配列、停止制御等の設計を容易にすることができる。   According to the second gaming machine of the present invention configured as described above, it is easy to design symbol combinations, arrangements, stop controls, etc., even if a symbol combination is recognized from symbols displayed on some reels. Can be.

[第3及び第4の遊技機]
ART機能を備えた遊技機としては、例えば、特開2010−167197号公報に記載されている。この特開2010−167197号公報に記載された遊技機では、1セットのART(AT)が終了した後に、再びARTを開始する(次のセットのARTを開始する)か否かをART中の各遊技で行う継続抽籤に基づいて決定する。このような遊技機によれば、ATの開始時や終了時などに行う1回の抽籤で次のセットのART(AT)を行うか否かが決定される遊技機に比べて、遊技の興趣を向上させることが期待される。
[Third and fourth gaming machines]
A gaming machine having an ART function is described in, for example, Japanese Patent Application Laid-Open No. 2010-167197. In the gaming machine described in Japanese Unexamined Patent Application Publication No. 2010-167197, after one set of ART (AT) is finished, whether or not to start ART again (start the next set of ART) Decide based on continuous lottery performed in each game. According to such a gaming machine, compared to a gaming machine in which it is determined whether or not to perform the next set of ART (AT) by one lottery performed at the start or end of AT, etc. Is expected to improve.

ところで、ART中の各遊技で継続抽籤を行う遊技機では、1セットのART(AT)中に複数セット分のART(AT)の継続を決定することが可能である。しかし、1セットのART(AT)中に複数セット分のART(AT)の継続を決定可能にすると、1回1回の継続抽籤における当籤(継続当籤)確率を下げる必要がある。その結果、ART(AT)中の各遊技における継続抽籤で当籤(継続当籤)する期待感が低下してしまう。   By the way, in a gaming machine that performs continuous lottery in each game during ART, it is possible to determine the continuation of a plurality of sets of ART (AT) during one set of ART (AT). However, if it is possible to determine the continuation of a plurality of sets of ART (AT) during one set of ART (AT), it is necessary to reduce the winning (continuous winning) probability in one continuous lottery. As a result, the sense of expectation of winning (continuous winning) by continuous lottery in each game during ART (AT) is reduced.

そこで、特開2010−167197号公報に記載された遊技機では、ART中に再びARTを開始する(次のセットのARTを開始する)ことを決定した場合は、それ以降のARTにおける遊技において継続抽籤を行わないようにしている。しかし、ARTにおける遊技において継続抽籤を行わないようにすると、継続抽籤が行われる期間と行われない期間が生じるため、遊技の興趣に差が生じてしまうとい問題があった。   Therefore, in the gaming machine described in Japanese Patent Application Laid-Open No. 2010-167197, if it is decided to start ART again during ART (starting the next set of ART), it will be continued in subsequent ART games. We do not perform lottery. However, if continuous lottery is not performed in a game in ART, there will be a period in which continuous lottery is performed and a period in which continuous lottery is not performed.

本発明は、上記第3の課題を解決するためになされたものであり、本発明の第3の目的は、AT中の1回の遊技における次回のセットのATが開始される期待感を一定以上に保つことができる遊技機を提供することである。   The present invention has been made to solve the above third problem, and the third object of the present invention is to maintain a constant expectation that the next set of ATs will be started in one game during the AT. An object of the present invention is to provide a gaming machine that can maintain the above.

上記第3の課題を解決するために、本発明では、以下のような構成の第3の遊技機を提供する。   In order to solve the third problem, the present invention provides a third gaming machine having the following configuration.

遊技媒体の投入操作を検出する投入操作検出手段(例えば、後述のBETスイッチ77)と、
前記投入操作検出手段による投入操作の検出に基づいて遊技者による開始操作を検出する開始操作検出手段(例えば、後述のスタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、後述の内部抽籤処理)と、
複数の表示列によって構成され、前記開始操作検出手段による開始操作の検出に基づいて、遊技に必要な図柄を変動表示する変動表示手段(例えば、後述の3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、後述のストップスイッチ基板80)と、
前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、後述のリール停止制御処理)と、
遊技者にとって有利な状態を与える図柄の組合せを前記複数の表示列に跨る判定ライン上に表示するための表示補助情報(例えば、後述の停止操作の順除)を報知する報知手段(例えば、後述の表示装置11)と、
特定の条件(例えば、後述のCZポイントカウンタの値がCZ当籤ポイントの値以上であること)が成立した場合に、前記報知手段により前記表示補助情報を報知するアシストタイム(例えば、後述の通常ART)を開始させ、前記アシストタイムが行われた期間が規定期間(例えば、後述の100ゲーム)に達する、又は前記アシストタイム中に特別の条件(例えば、後述の疑似BBに当籤)が成立した場合に、前記アシストタイムを終了させるアシストタイム制御手段(例えば、後述の通常ARTスタート時処理)と、
前記アシストタイム中に前記特別の条件が成立した場合に、遊技毎に復帰抽籤権利(例えば、後述のSP玉)を付与するか否かが決定される復帰抽籤権利獲得タイム(例えば、後述の疑似BB)を開始させ、所定の条件(例えば、後述の20ゲームの消化)が成立した場合に、前記復帰抽籤権利獲得タイムを終了させる復帰抽籤権利獲得タイム制御手段(例えば、後述の疑似BB中スタート時処理)と、
前記復帰抽籤権利を計数する復帰抽籤権利計数手段(例えば、後述のSP玉個数カウンタ)と、
前記アシストタイムが行われた期間が規定期間に達して前記アシストタイムが終了した場合に、前記復帰抽籤権利計数手段により計数された復帰抽籤権利回数に応じて、前記アシストタイムに復帰するかか否かを決定する復帰抽籤(例えば、後述のRZ中復帰抽籤)を行う復帰抽籤手段(例えば、後述のRZ中処理)と、を備え、
前記アシストタイム制御手段は、前記復帰抽籤権利獲得タイムが終了すると、前記アシストタイムを新しく開始する
ことを特徴とする遊技機。
An input operation detecting means (for example, a BET switch 77 described later) for detecting an input operation of the game medium;
Start operation detecting means (for example, a start switch 79 described later) for detecting a start operation by the player based on detection of the input operation by the input operation detecting means;
Internal winning combination determining means (for example, internal lottery processing described later) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Fluctuation display means (for example, three reels 3L, 3C, 3R, which will be described later), which is constituted by a plurality of display rows and variably displays symbols necessary for the game based on detection of the start operation by the start operation detection means,
A stop operation detecting means (for example, a stop switch substrate 80 described later) for detecting a stop operation by the player;
Stop control means (for example, reel stop control process described later) for stopping the change display of the symbol based on the determination result of the internal winning combination determining means and detection of the stop operation by the stop operation detecting means;
Notification means (for example, described later) for notifying display auxiliary information (for example, order of stop operation described later) for displaying a combination of symbols that gives a state advantageous to the player on a determination line across the plurality of display columns. Display device 11),
When a specific condition (for example, the value of the CZ point counter described later is equal to or greater than the value of the CZ winning point) is satisfied, an assist time (for example, a normal ART described later) for notifying the display auxiliary information by the notification means ) Is started and a period during which the assist time is performed reaches a specified period (for example, 100 games described later), or a special condition (for example, winning a pseudo BB described later) is established during the assist time. And an assist time control means for ending the assist time (for example, a normal ART start process described later),
When the special condition is satisfied during the assist time, it is determined whether to give a return lottery right (for example, an SP ball, which will be described later) for each game. BB) is started, and a return lottery right acquisition time control means (for example, a pseudo BB start described later) is started to end the return lottery right acquisition time when a predetermined condition (for example, digestion of 20 games described later) is satisfied. Processing)
A return lottery right counting means for counting the return lottery right (for example, a SP ball number counter described later);
Whether or not to return to the assist time according to the number of return lottery rights counted by the return lottery right counting means when the assist time has expired and the assist time has ended. A return lottery means (for example, RZ mid-process described later) for performing a return lottery (for example, a later-described RZ return lottery) for determining
The gaming machine characterized in that the assist time control means newly starts the assist time when the return lottery right acquisition time ends.

また、前記本発明の第3の遊技機では、
前記アシストタイムが行われた期間が規定期間に達することは、前記アシストタイムにおける遊技数が規定数(例えば、後述の100ゲーム)に達することであり、
前記復帰抽籤手段は、前記アシストタイムにおける遊技数が前記規定数に達して前記アシストタイムが終了した場合に、前記復帰抽籤権利回数を1遊技毎に1つ消費して、前記復帰抽籤権利回数を全て消費する、又は前記アシストタイムに復帰することが決定されるまで前記復帰抽籤を行い、
前記復帰抽籤手段による前記復帰抽籤では、前記アシストタイムに復帰するかか否かの他に、前記復帰抽籤権利獲得タイムを開始する権利を付与するか否かが抽籤されるようにしてもよい。
In the third gaming machine of the present invention,
The time period during which the assist time is performed reaches the specified period is that the number of games at the assist time reaches a specified number (for example, 100 games described later),
The return lottery means consumes one return lottery right per game when the number of games in the assist time reaches the specified number and the assist time ends, and determines the number of return lottery rights. Perform the return lottery until it is determined that all consumption or return to the assist time is made,
In the return lottery by the return lottery means, in addition to whether or not to return to the assist time, whether or not to grant the right to start the return lottery right acquisition time may be determined.

また、前記本発明の第3の遊技機では、
前記復帰抽籤権利獲得タイム制御手段は、前記特別の条件が成立したときの前記アシストタイムの残りの期間に応じて、前記復帰抽籤権利獲得タイムにおける前記復帰抽籤権利が付与される確率を異ならせるようにしてもよい。
In the third gaming machine of the present invention,
The return lottery right acquisition time control means varies the probability that the return lottery right is granted at the return lottery right acquisition time according to the remaining period of the assist time when the special condition is satisfied. It may be.

また、上記第3の課題を解決するために、本発明では、以下のような構成の第4の遊技機を提供する。   In order to solve the third problem, the present invention provides a fourth gaming machine having the following configuration.

遊技媒体の投入操作を検出する投入操作検出手段(例えば、後述のBETスイッチ77)と、
前記投入操作検出手段による投入操作の検出に基づいて遊技者による開始操作を検出する開始操作検出手段(例えば、後述のスタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、後述の内部抽籤処理)と、
複数の表示列によって構成され、前記開始操作検出手段による開始操作の検出に基づいて、遊技に必要な図柄を変動表示する変動表示手段(例えば、後述の3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、後述のストップスイッチ基板80)と、
前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、後述のリール停止制御処理)と、
遊技者にとって有利な状態を与える図柄の組合せを前記複数の表示列に跨る判定ライン上に表示するための表示補助情報(例えば、後述の停止操作の順除)を報知する報知手段(例えば、後述の表示装置11)と、
特定の条件(例えば、後述のCZポイントカウンタの値がCZ当籤ポイントの値以上であること)が成立した場合に、前記報知手段により前記表示補助情報を報知するアシストタイム(例えば、後述の通常ART)を開始させ、前記アシストタイムが行われた期間が規定期間(例えば、後述の100ゲーム)に達する、又は前記アシストタイム中に特別の条件(例えば、後述の疑似BBに当籤)が成立した場合に、前記アシストタイムを終了させるアシストタイム制御手段(例えば、後述の通常ART中スタート時処理)と、
前記アシストタイム中に前記特別の条件が成立した場合に、遊技毎に復帰抽籤権利(例えば、後述のSP玉)を付与するか否かが決定される復帰抽籤権利獲得タイム(例えば、後述の疑似BB)を開始させ、所定の条件(例えば、後述の20ゲームの消化)が成立した場合に、前記復帰抽籤権利獲得タイムを終了させる復帰抽籤権利獲得タイム制御手段(例えば、後述の疑似BB中スタート時処理)と、
前記復帰抽籤権利を計数する復帰抽籤権利計数手段(例えば、後述のSP玉個数カウンタ)と、
前記アシストタイムが行われた期間が規定期間に達して前記アシストタイムが終了した場合に、前記復帰抽籤権利計数手段により計数された復帰抽籤権利回数に応じて、前記アシストタイムに復帰するかか否かを決定する復帰抽籤(例えば、後述のRZ中復帰抽籤)を行う復帰抽籤手段(例えば、後述のRZ中処理)と、を備え、
前記復帰抽籤権利獲得タイム制御手段は、前記特別の条件が成立したときの前記アシストタイムの残りの遊技数に応じて、前記復帰抽籤権利獲得タイムにおける前記復帰抽籤権利が付与される確率を異ならせ、
前記アシストタイム制御手段は、前記復帰抽籤権利獲得タイムが終了すると、前記アシストタイムを新しく開始する
ことを特徴とする遊技機。
An input operation detecting means (for example, a BET switch 77 described later) for detecting an input operation of the game medium;
Start operation detecting means (for example, a start switch 79 described later) for detecting a start operation by the player based on detection of the input operation by the input operation detecting means;
Internal winning combination determining means (for example, internal lottery processing described later) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Fluctuation display means (for example, three reels 3L, 3C, 3R, which will be described later), which is constituted by a plurality of display rows and variably displays symbols necessary for the game based on detection of the start operation by the start operation detection means,
A stop operation detecting means (for example, a stop switch substrate 80 described later) for detecting a stop operation by the player;
Stop control means (for example, reel stop control process described later) for stopping the change display of the symbol based on the determination result of the internal winning combination determining means and detection of the stop operation by the stop operation detecting means;
Notification means (for example, described later) for notifying display auxiliary information (for example, order of stop operation described later) for displaying a combination of symbols that gives a state advantageous to the player on a determination line across the plurality of display columns. Display device 11),
When a specific condition (for example, the value of the CZ point counter described later is equal to or greater than the value of the CZ winning point) is satisfied, an assist time (for example, a normal ART described later) for notifying the display auxiliary information by the notification means ) Is started and a period during which the assist time is performed reaches a specified period (for example, 100 games described later), or a special condition (for example, winning a pseudo BB described later) is established during the assist time. And an assist time control means for ending the assist time (for example, a process during start during normal ART described later),
When the special condition is satisfied during the assist time, it is determined whether to give a return lottery right (for example, an SP ball, which will be described later) for each game. BB) is started, and a return lottery right acquisition time control means (for example, a pseudo BB start described later) is started to end the return lottery right acquisition time when a predetermined condition (for example, digestion of 20 games described later) is satisfied. Processing)
A return lottery right counting means for counting the return lottery right (for example, a SP ball number counter described later);
Whether or not to return to the assist time according to the number of return lottery rights counted by the return lottery right counting means when the assist time has expired and the assist time has ended. A return lottery means (for example, RZ mid-process described later) for performing a return lottery (for example, a later-described RZ return lottery) for determining
The return lottery right acquisition time control means varies the probability that the return lottery right is granted at the return lottery right acquisition time according to the number of remaining games of the assist time when the special condition is satisfied. ,
The gaming machine characterized in that the assist time control means newly starts the assist time when the return lottery right acquisition time ends.

また、前記本発明の第5の遊技機では、
前記アシストタイムが行われた期間が規定期間に達することは、前記アシストタイムにおける遊技数が規定数(例えば、後述の100ゲーム)に達することであり、
前記復帰抽籤手段は、前記アシストタイムにおける遊技数が前記規定数に達して前記アシストタイムが終了した場合に、前記復帰抽籤権利回数を1遊技毎に1つ消費して、前記復帰抽籤権利回数を全て消費する、又は前記アシストタイムに復帰することが決定されるまで前記復帰抽籤を行い、
前記復帰抽籤権利獲得タイム制御手段は、第1の復帰抽籤権利獲得タイム(例えば、後述のSBB)と、前記第1の復帰抽籤権利獲得タイムよりも前記復帰抽籤権利が付与される確率が高い第2の復帰抽籤権利獲得タイム(例えば、後述のABB)のいずれかを開始し、
前記第2の復帰抽籤権利獲得タイムは、前記特別の条件が成立したときの前記アシストタイムの残りの遊技数が多い方が開始され易いようにしてもよい。
In the fifth gaming machine of the present invention,
The time period during which the assist time is performed reaches the specified period is that the number of games at the assist time reaches a specified number (for example, 100 games described later),
The return lottery means consumes one return lottery right per game when the number of games in the assist time reaches the specified number and the assist time ends, and determines the number of return lottery rights. Perform the return lottery until it is determined that all consumption or return to the assist time is made,
The return lottery right acquisition time control means has a first return lottery right acquisition time (for example, SBB to be described later) and a probability that the return lottery right is given higher than the first return lottery right acquisition time. Start one of the return lottery rights acquisition times of 2 (for example, ABB described later)
The second return lottery right acquisition time may be started more easily when the number of games remaining in the assist time when the special condition is satisfied is larger.

上記構成の本発明の第3及び第4の遊技機によれば、AT中の1回の遊技における次回のセットのATが開始される期待感を一定以上に保つことができる。   According to the third and fourth gaming machines of the present invention configured as described above, the expectation that the next set of ATs will be started in one game during AT can be maintained above a certain level.

[第5の遊技機]
ART機能を備えた遊技機としては、例えば、特開2010−167197号公報に記載されている。この特開2010−167197号公報に記載された遊技機では、1セットのART(AT)が終了した後に、再びARTを開始する(次のセットのARTを開始する)か否かをART中の各遊技で行う継続抽籤に基づいて決定する。このような遊技機によれば、ATの開始時や終了時などに行う1回の抽籤で次のセットのART(AT)を行うか否かが決定される遊技機に比べて、遊技の興趣を向上させることが期待される。
[Fifth game machine]
A gaming machine having an ART function is described in, for example, Japanese Patent Application Laid-Open No. 2010-167197. In the gaming machine described in Japanese Unexamined Patent Application Publication No. 2010-167197, after one set of ART (AT) is finished, whether or not to start ART again (start the next set of ART) Decide based on continuous lottery performed in each game. According to such a gaming machine, compared to a gaming machine in which it is determined whether or not to perform the next set of ART (AT) by one lottery performed at the start or end of AT, etc. Is expected to improve.

ところで、ART機能を備えた遊技機では、ARTの開始時や、ART中にゲーム数の上乗せが行われた場合に、決定された遊技数を報知することがある。すなわち、ART(AT)機能を備えた遊技機では、付与されたARTに係る期間を報知する。しかし、付与されたART(AT)の期間に関する報知は、単純なものが多く、面白みに欠けるという問題があった。   By the way, in a gaming machine having an ART function, the determined number of games may be notified when ART is started or when the number of games is added during ART. That is, in a gaming machine having an ART (AT) function, a period related to the granted ART is notified. However, many of the notifications regarding the period of the assigned ART (AT) are simple and lack in interest.

本発明は、上記第4の課題を解決するためになされたものであり、本発明の第4の目的は、付与されたART(AT)の期間に関する報知の興趣を向上させることができる遊技機を提供することである。   The present invention has been made to solve the above fourth problem, and a fourth object of the present invention is a gaming machine capable of improving the interest of notification related to the period of the assigned ART (AT). Is to provide.

上記第4の課題を解決するために、本発明では、以下のような構成の第5の遊技機を提供する。   In order to solve the fourth problem, the present invention provides a fifth gaming machine having the following configuration.

遊技媒体の投入操作を検出する投入操作検出手段(例えば、後述のBETスイッチ77)と、
前記投入操作検出手段による投入操作の検出に基づいて遊技者による開始操作を検出する開始操作検出手段(例えば、後述のスタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、後述の内部抽籤処理)と、
複数の表示列によって構成され、前記開始操作検出手段による開始操作の検出に基づいて、遊技に必要な図柄を変動表示する変動表示手段(例えば、後述の3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、後述のストップスイッチ基板80)と、
前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、後述のリール停止制御処理)と、
遊技者にとって有利な状態を与える図柄の組合せを前記複数の表示列に跨る判定ライン上に表示するための表示補助情報(例えば、後述の停止操作の順除)を報知する報知手段(例えば、後述の表示装置11)と、
特定の開始条件(例えば、後述のCZポイントカウンタの値がCZ当籤ポイントの値以上であること)が成立すると、前記報知手段により前記表示補助情報を報知するアシストタイム(例えば、後述の通常ART)を開始させ、特定の終了条件(例えば、後述の100ゲームに達する又は疑似BBに当籤)が成立すると、前記アシストタイムを終了させるアシストタイム制御手段(例えば、後述の通常ART中スタート時処理)と、
前記アシストタイムが行われる期間が決定された場合に、遊技者による遊技操作を、所定期間、無効化する又は遅延させるロックの種別を決定するロック種別決定手段(例えば、後述の復帰時ロック抽籤)と、
前記ロック種別決定手段によって決定された前記ロックの種別に応じて、前記ロックのの機能を制御するロック制御手段(例えば、後述の遊技開始時ロック処理)と、
前記ロックの種別に応じて、前記報知手段により実行される前記ロック中の演出内容を決定するロック演出内容決定手段(例えば、後述の復帰チャレンジ演出カテゴリ抽籤及び演出カテゴリの演出内容抽籤)と、を備え、
前記ロック種別決定手段は、決定された前記アシストタイムが行われる期間に応じて前記ロックの種別を決定する
ことを特徴とする遊技機。
An input operation detecting means (for example, a BET switch 77 described later) for detecting an input operation of the game medium;
Start operation detecting means (for example, a start switch 79 described later) for detecting a start operation by the player based on detection of the input operation by the input operation detecting means;
Internal winning combination determining means (for example, internal lottery processing described later) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Fluctuation display means (for example, three reels 3L, 3C, 3R, which will be described later), which is constituted by a plurality of display rows and variably displays symbols necessary for the game based on detection of the start operation by the start operation detection means,
A stop operation detecting means (for example, a stop switch substrate 80 described later) for detecting a stop operation by the player;
Stop control means (for example, reel stop control process described later) for stopping the change display of the symbol based on the determination result of the internal winning combination determining means and detection of the stop operation by the stop operation detecting means;
Notification means (for example, described later) for notifying display auxiliary information (for example, order of stop operation described later) for displaying a combination of symbols that gives a state advantageous to the player on a determination line across the plurality of display columns. Display device 11),
When a specific start condition (for example, the value of a CZ point counter described later is equal to or greater than the value of a CZ winning point) is established, an assist time for reporting the display auxiliary information by the notification means (for example, a normal ART described later) Assist time control means (for example, a later-described normal ART start process described later) for ending the assist time when a specific end condition (for example, reaching a later-described 100 game or winning a pseudo BB) is established; ,
When a period during which the assist time is performed is determined, lock type determination means for determining a lock type for invalidating or delaying a game operation by the player for a predetermined period (for example, a lock lottery at return described later) When,
Lock control means for controlling the function of the lock according to the type of the lock determined by the lock type determination means (for example, a game start lock process described later);
Lock effect content determination means (for example, a return challenge effect category lottery and an effect category effect lottery described later) for determining the content of the effect being locked, which is executed by the notification means, according to the type of the lock; Prepared,
The gaming machine according to claim 1, wherein the lock type determining means determines the type of the lock according to a period during which the determined assist time is performed.

また、前記本発明の第5の遊技機では、
前記特定の終了条件は、前記アシストタイムが行われた期間が規定期間(例えば、後述の100ゲーム)に達する、又は前記アシストタイム中に特別の条件(例えば、後述の疑似BBに当籤)が成立した場合であり、
前記アシストタイム中に前記特別の条件が成立した場合に、遊技毎に復帰抽籤権利(例えば、後述のSP玉)を付与するか否かが決定される復帰抽籤権利獲得タイム(例えば、後述の疑似BB)を開始させ、所定の条件(例えば、後述の20ゲームの消化)が成立した場合に、前記復帰抽籤権利獲得タイムを終了させる復帰抽籤権利獲得タイム制御手段(例えば、後述の疑似BB中スタート時処理)と、
前記復帰抽籤権利を計数する復帰抽籤権利計数手段(例えば、後述のSP玉個数カウンタ)と、
前記アシストタイムにおける遊技数が規定数に達して前記アシストタイムが終了した場合に、前記復帰抽籤権利計数手段により計数された復帰抽籤権利回数に応じて、前記アシストタイムに復帰するか否かを決定する復帰抽籤(例えば、後述のRZ中復帰抽籤)を行う復帰抽籤手段(例えば、後述のRZ中処理)と、
前記復帰抽籤手段による前記復帰抽籤により前記アシストタイムに復帰することが決定された場合に、復帰する前記アシストタイムの期間を決定する復帰遊技期間決定手段(例えば、後述のRZ中復帰ゲーム数抽籤)と、を備え、
前記報知手段は、前記ロック演出内容決定手段によって決定された前記ロック中の演出内容を実行し、復帰する前記アシストタイムの期間を報知し、
前記アシストタイム制御手段は、前記復帰抽籤権利獲得タイムが終了すると、前記アシストタイムを新しく開始し、
前記ロックの種別は、遊技者による遊技操作を無効化する又は遅延させる期間がそれぞれ異なるようにしてもよい。
In the fifth gaming machine of the present invention,
The specific end condition is that a period during which the assist time is performed reaches a specified period (for example, 100 games described later), or a special condition (for example, winning a pseudo BB described later) is established during the assist time. And if
When the special condition is satisfied during the assist time, it is determined whether to give a return lottery right (for example, an SP ball, which will be described later) for each game. BB) is started, and a return lottery right acquisition time control means (for example, a pseudo BB start described later) is started to end the return lottery right acquisition time when a predetermined condition (for example, digestion of 20 games described later) is satisfied. Processing)
A return lottery right counting means for counting the return lottery right (for example, a SP ball number counter described later);
When the number of games in the assist time reaches a specified number and the assist time ends, it is determined whether to return to the assist time according to the number of return lottery rights counted by the return lottery right counting means. Return lottery means for performing return lottery (for example, a return lottery during RZ described later),
When the return lottery means determines to return to the assist time by the return lottery means, return game period determining means for determining the duration of the assist time to return (for example, RZ return game number lottery described later) And comprising
The notifying means executes the effect contents during the locking determined by the lock effect content determining means, and notifies the period of the assist time to return,
When the return lottery right acquisition time ends, the assist time control means starts the assist time newly,
The type of the lock may be different for a period during which the game operation by the player is invalidated or delayed.

上記構成の本発明の第5の遊技機によれば、付与されたART(AT)の期間に関する報知の興趣を向上させることができる。   According to the fifth gaming machine of the present invention having the above-described configuration, it is possible to improve the interest of notifying the period of the assigned ART (AT).

[第6及び第7の遊技機]
特開2015−077293号公報には、遊技媒体の払い出しが最大払出数でN回行われると終了するボーナスを備えた遊技機が記載されている。特に、近年は、BB(ビックボーナス)などとは一線を画した、2、3ゲーム程度で終了するボーナスを備え、ボーナスを小役のように扱う、すなわち、ボーナス中を通常状態(非ボーナス状態)のように扱う遊技機が知られている。
[Sixth and seventh gaming machines]
Japanese Patent Application Laid-Open No. 2015-077293 describes a gaming machine having a bonus that ends when a gaming medium is paid out N times in the maximum number of payouts. In particular, in recent years, it has a bonus that ends in about two or three games, which is different from BB (Big Bonus) etc., and the bonus is treated like a small role, that is, the bonus is in a normal state (non-bonus state) ) Is known.

特開2015−077293号公報に記載された遊技機では、ボーナス中の特定の条件下において、遊技媒体の払い出しが最大払出数より少ない払出数になる。そして、遊技媒体の払い出しが最大払出数より少ない払出数となることにより、ボーナスにおける遊技をN+1回行うことが可能になり、ボーナスにおいて払い出される遊技媒体数を多くすることができる。   In the gaming machine described in Japanese Patent Application Laid-Open No. 2015-077293, the payout of game media is less than the maximum payout number under specific conditions in the bonus. Since the payout of game media becomes a payout number smaller than the maximum payout number, the game in the bonus can be performed N + 1 times, and the number of game media to be paid out in the bonus can be increased.

このような遊技機によれば、特定の条件を満たすことができない期間と、特定の条件を満たすことができる期間とで、出玉率(遊技媒体の投入数に対する払出し数の比率)を大きく変化させることができ、遊技の興趣を向上させることが期待される。   According to such a gaming machine, the payout rate (ratio of the number of payouts to the number of game media input) varies greatly between a period in which a specific condition cannot be satisfied and a period in which a specific condition can be satisfied. It is expected to improve the interest of the game.

しかしながら、上述したような2、3ゲーム程度で終了するボーナスは、見た目上小役のように扱っても、実際のボーナスである。そのため、ボーナスの期間中は、小役等の当籤確率が高まっており、通常状態における小役の当籤確率とは異なる。一方、AT等の種々の抽籤は、当籤役に応じた確率で行われることが一般的である。そのため、ボーナスの期間中におけるAT等の種々の抽籤の当籤確率が、通常状態の期間中と比べて変化してしまう。したがって、AT等の種々の抽籤の当籤確率が変化することを考慮して、出玉率等の設計開発が必要になり、設計開発が困難になる虞があった。   However, the bonus that ends in about two or three games as described above is an actual bonus even if it is treated like a small role. For this reason, during the bonus period, the winning probability of the small combination is increased, which is different from the winning probability of the small combination in the normal state. On the other hand, various lotteries such as AT are generally performed with a probability corresponding to the winning combination. Therefore, the winning probability of various lotteries such as AT during the bonus period changes as compared with the period during the normal state. Therefore, in consideration of the fact that the winning probability of various lotteries such as AT changes, design development such as a payout rate is required, which may make design development difficult.

本発明は、上記第4の課題を解決するためになされたものであり、本発明の第4の目的は、出玉率等の設計開発が容易な遊技機を提供することである。   The present invention has been made to solve the above fourth problem, and a fourth object of the present invention is to provide a gaming machine that is easy to design and develop, such as a payout rate.

上記第4の課題を解決するために、本発明では、以下のような構成の第6の遊技機を提供する。   In order to solve the fourth problem, the present invention provides a sixth gaming machine having the following configuration.

遊技媒体の投入操作を検出する投入操作検出手段(例えば、後述のBETスイッチ77)と、
前記投入操作検出手段による投入操作の検出に基づいて遊技者による開始操作を検出する開始操作検出手段(例えば、後述のスタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、後述の内部抽籤処理)と、
複数の表示列によって構成され、前記開始操作検出手段による開始操作の検出に基づいて、遊技に必要な図柄を変動表示する変動表示手段(例えば、後述の3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、後述のストップスイッチ基板80)と、
前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、後述のリール停止制御処理)と、
前記複数の表示列における前記変動表示の停止により、前記複数の表示列に亘って延びる入賞判定ラインに沿って表示された図柄の組合せに基づいて遊技媒体を付与する遊技媒体付与手段(例えば、後述の入賞チェック・メダル払出処理)と、
前記内部当籤役決定手段により特別の内部当籤役が決定され、該特別の内部当籤役に対応する図柄組合せが停止表示されると、遊技媒体の付与に係る図柄の組合せに対応する内部当籤役が決定される確率が高い特別遊技(例えば、後述のMB)を開始する特別遊技開始手段(例えば、後述のMB開始時処理)と、
前記遊技媒体付与手段によって規定数(例えば、後述の「12枚」)を超える遊技媒体が付与されると、前記特別遊技を終了する特別遊技終了手段(例えば、後述のMB終了時処理)と、
遊技者にとって有利な有利状態(例えば、後述のCZ当籤、ART当籤)を与えることを決定可能な有利状態決定手段(例えば、後述のCZ抽籤、CZ前兆モード抽籤、疑似BBの振り分け抽籤等)と、を備え、
前記有利状態決定手段は、前記特別遊技において再遊技に係る特定再遊技役(例えば、後述の「F_弱チェリプ」、「F_強チェリプ1」、「F_強チェリプ2」)が内部当籤役として決定された場合と、通常遊技において前記特定再遊技役が内部当籤役として決定された場合に、前記有利状態を与えることを同じ確率で決定し、
前記特定再遊技役が内部当籤役として決定された場合に前記有利状態を与えることが決定される確率は、前記特定再遊技役とは異なる所定の再遊技役(例えば、後述の「F_RT1中リプ1」〜「F_RT1中リプ6」、「F_RT2中リプ1」〜「F_RT2中リプ5」)が内部当籤役として決定された場合に前記有利状態を与えることが決定される確率よりも高く、
前記特別遊技において前記特定再遊技役が内部当籤役として決定された場合は、重複して当籤する遊技媒体付与役に係る図柄組合せ(例えば、後述の略称「CB中13枚出目」に係る図柄組合せ)が表示されて遊技媒体が付与され、当該遊技媒体を付与した場合に実行される演出が、所定の内部当籤役が決定され、遊技媒体を付与した場合に実行される演出と異なる
ことを特徴とする遊技機。
An input operation detecting means (for example, a BET switch 77 described later) for detecting an input operation of the game medium;
Start operation detecting means (for example, a start switch 79 described later) for detecting a start operation by the player based on detection of the input operation by the input operation detecting means;
Internal winning combination determining means (for example, internal lottery processing described later) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Fluctuation display means (for example, three reels 3L, 3C, 3R, which will be described later), which is constituted by a plurality of display rows and variably displays symbols necessary for the game based on detection of the start operation by the start operation detection means,
A stop operation detecting means (for example, a stop switch substrate 80 described later) for detecting a stop operation by the player;
Stop control means (for example, reel stop control process described later) for stopping the change display of the symbol based on the determination result of the internal winning combination determining means and detection of the stop operation by the stop operation detecting means;
Due to the suspension of the variable display in the plurality of display columns, game medium provision means (for example, described later) that grants a game medium based on a combination of symbols displayed along a winning determination line extending over the plurality of display columns. Winning check and medal payout processing)
When a special internal winning combination is determined by the internal winning combination determining means and a symbol combination corresponding to the special internal winning combination is stopped and displayed, an internal winning combination corresponding to the combination of symbols related to the provision of the game medium is displayed. Special game starting means (for example, MB start processing described later) for starting a special game (for example, MB described later) having a high probability of being determined;
Special game ending means for ending the special game (for example, MB end processing described later) when a game medium exceeding a prescribed number (for example, “12” described later) is provided by the game medium providing means;
Advantage state determination means (for example, CZ lottery, CZ precursor mode lottery, pseudo BB sorting lottery, etc., which will be described later) that can determine that an advantageous state (for example, CZ winning, ART winning, which will be described later) is given to the player With
The advantageous state determination means determines a specific re-playing role (for example, “F_weak chelip”, “F_strong chelip 1”, “F_strong chelip 2”, which will be described later) as an internal winning combination in the special game. Determined to give the advantageous state with the same probability when the specific re-playing role is determined as an internal winning combination in the normal game,
When the specific re-game player is determined as an internal winning combination, the probability of giving the advantageous state is a predetermined re-game player that is different from the specific re-game player (for example, “F_RT1 REP 1 ”to“ Rip 6 in F_RT1 ”,“ Lip 1 in F_RT2 ”to“ Lip 5 in F_RT2 ”) is determined to be an internal winning combination, and is higher than the probability of determining to give the advantageous state,
When the specific re-playing role is determined as an internal winning combination in the special game, a symbol combination related to a game medium granting role that is won in duplicate (for example, a symbol related to the abbreviation “13 out of CBs” described later) Combination) is displayed, a game medium is given, and an effect executed when the game medium is given is different from an effect executed when a predetermined internal winning combination is determined and a game medium is given. A featured gaming machine.

また、前記本発明の第6の遊技機では、
前記複数の表示列に跨る判定ライン上に表示可能な図柄の組合せを表示するための表示補助情報(例えば、後述の停止操作の順序)を報知する報知手段(例えば、後述の表示装置11)を備え、
前記有利状態は、前記報知手段により前記表示補助情報を報知するアシストタイム(例えば、後述の通常ART)を行うことであり、
前記通常遊技において、前記停止制御手段は、前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて第1最大遅延時間(例えば、後述の最大滑り駒数が4個)の範囲内で導出可能な図柄を選択し、選択した図柄が導出されるように前記図柄の変動表示を停止制御し、
前記特別遊技では、遊技媒体の付与に係る全ての内部当籤役が当籤した状態になり、前記停止制御手段は、前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて前記第1最大遅延時間よりも短い第2最大遅延時間(例えば、後述の最大滑り駒数が1個)の範囲内で導出可能な図柄を選択し、選択した図柄が導出されるように少なくとも1つの表示列における前記図柄の変動表示を停止制御し、
前記遊技媒体を付与した場合に実行される演出は、音の出力であるようにしてもよい。
In the sixth gaming machine of the present invention,
Informing means (for example, a display device 11 to be described later) for notifying display auxiliary information (for example, an order of a stop operation to be described later) for displaying a combination of symbols that can be displayed on the determination line extending over the plurality of display columns. Prepared,
The advantageous state is performing an assist time (for example, a normal ART described later) for informing the display auxiliary information by the informing means,
In the normal game, the stop control means has a first maximum delay time (for example, the maximum number of sliding symbols described later is based on the determination result of the internal winning combination determining means and the detection of the stop operation by the stop operation detecting means. 4), a symbol that can be derived within the range is selected, and the variation display of the symbol is stopped and controlled so that the selected symbol is derived,
In the special game, all the internal winning combinations relating to the provision of the game medium are won, and the stop control means includes the determination result of the internal winning combination determining means and the detection of the stop operation by the stop operation detecting means. Based on the above, a symbol that can be derived within the range of a second maximum delay time (for example, the maximum number of sliding frames described later is one) shorter than the first maximum delay time is selected, and the selected symbol is derived. To stop the change display of the symbol in at least one display column,
The effect executed when the game medium is given may be a sound output.

また、前記本発明の第6の遊技機では、
前記有利状態決定手段は、前記特別遊技において再遊技に係る特別再遊技役(例えば、後述の「F_通常リプ2」又は「F_RT1中リプ0」)が内部当籤役として決定された場合と、通常遊技において所定役(例えば、後述の「F_スイカ」)が内部当籤役として決定された場合に、前記有利状態を与えることを同じ確率で決定し、
前記所定役は、遊技媒体の付与に係る内部当籤役であり、
前記特別遊技において前記特別再遊技役が内部当籤役として決定された場合は、重複して当籤する遊技媒体付与役に係る図柄組合せ(例えば、後述の略称「CB中13枚出目」に係る図柄組合せ)が表示されて遊技媒体が付与され、当該遊技媒体を付与した場合に実行される演出が、前記所定の内部当籤役が決定され、遊技媒体を付与した場合に実行される演出と異なるようにしてもよい。
In the sixth gaming machine of the present invention,
The advantageous state determination means includes a case where a special re-playing combination (for example, “F_normal lip 2” described later or “F_RT1 in lip 0” described later) is determined as an internal winning combination in the special game, In a game, when a predetermined combination (for example, “F_watermelon” described later) is determined as an internal winning combination, it is determined with the same probability to give the advantageous state,
The predetermined combination is an internal winning combination related to the grant of game media,
When the special re-gamer is determined as an internal winning combination in the special game, a combination of symbols related to the game medium granting combination to be won in duplicate (for example, a symbol related to the abbreviation “13th in CB” described later) Combination) is displayed, a game medium is given, and an effect executed when the game medium is given is different from an effect executed when the predetermined internal winning combination is determined and the game medium is given It may be.

上記第4の課題を解決するために、本発明では、以下のような構成の第7の遊技機を提供する。   In order to solve the fourth problem, the present invention provides a seventh gaming machine having the following configuration.

遊技媒体の投入操作を検出する投入操作検出手段(例えば、後述のBETスイッチ77)と、
前記投入操作検出手段による投入操作の検出に基づいて遊技者による開始操作を検出する開始操作検出手段(例えば、後述のスタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、後述の内部抽籤処理)と、
複数の表示列によって構成され、前記開始操作検出手段による開始操作の検出に基づいて、遊技に必要な図柄を変動表示する変動表示手段(例えば、後述の3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、後述のストップスイッチ基板80)と、
前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、後述のリール停止制御処理)と、
前記複数の表示列における前記変動表示の停止により、前記複数の表示列に亘って延びる入賞判定ラインに沿って表示された図柄の組合せに基づいて遊技媒体を付与する遊技媒体付与手段(例えば、後述の入賞チェック・メダル払出処理)と、
前記内部当籤役決定手段により特別の内部当籤役が決定され、該特別の内部当籤役に対応する図柄組合せが停止表示されると、遊技媒体の付与に係る図柄の組合せに対応する内部当籤役が決定される確率が高い特別遊技(例えば、後述のMB)を開始する特別遊技開始手段(例えば、後述のMB開始時処理)と、
所定の終了条件が成立する(例えば、後述の「12枚」超えるメダルが付与される)と、前記特別遊技を終了する特別遊技終了手段(例えば、後述のMB終了時処理)と、
遊技者にとって有利な有利状態(例えば、後述のCZ当籤、ART当籤)を与えることを決定可能な有利状態決定手段(例えば、後述のCZ抽籤、CZ前兆モード抽籤、疑似BBの振り分け抽籤等)と、を備え、
前記有利状態決定手段は、前記特別遊技において再遊技に係る特別再遊技役(例えば、後述の「F_通常リプ2」又は「F_RT1中リプ0」)が内部当籤役として決定された場合と、通常遊技において所定役(例えば、後述の「F_スイカ」)が内部当籤役として決定された場合に、前記有利状態を与えることを同じ確率で決定し、
前記特別遊技では、少なくとも前記所定役が当籤した状態になり、
前記特別遊技において前記特別再遊技役が内部当籤役として決定された場合は、重複して当籤する遊技媒体付与役に係る図柄組合せ(例えば、後述の略称「CB中13枚出目」に係る図柄組合せ)が表示されて遊技媒体が付与され、当該遊技媒体を付与した場合に実行される演出が、特定の内部当籤役が決定され、遊技媒体を付与した場合に実行される演出と異なる
ことを特徴とする遊技機。
An input operation detecting means (for example, a BET switch 77 described later) for detecting an input operation of the game medium;
Start operation detecting means (for example, a start switch 79 described later) for detecting a start operation by the player based on detection of the input operation by the input operation detecting means;
Internal winning combination determining means (for example, internal lottery processing described later) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Fluctuation display means (for example, three reels 3L, 3C, 3R, which will be described later), which is constituted by a plurality of display rows and variably displays symbols necessary for the game based on detection of the start operation by the start operation detection means,
A stop operation detecting means (for example, a stop switch substrate 80 described later) for detecting a stop operation by the player;
Stop control means (for example, reel stop control process described later) for stopping the change display of the symbol based on the determination result of the internal winning combination determining means and detection of the stop operation by the stop operation detecting means;
Due to the suspension of the variable display in the plurality of display columns, game medium provision means (for example, described later) that grants a game medium based on a combination of symbols displayed along a winning determination line extending over the plurality of display columns. Winning check and medal payout processing)
When a special internal winning combination is determined by the internal winning combination determining means and a symbol combination corresponding to the special internal winning combination is stopped and displayed, an internal winning combination corresponding to the combination of symbols related to the provision of the game medium is displayed. Special game starting means (for example, MB start processing described later) for starting a special game (for example, MB described later) having a high probability of being determined;
When a predetermined end condition is satisfied (for example, medals exceeding “12”, which will be described later) are awarded, special game ending means for ending the special game (for example, MB end processing described later),
Advantage state determination means (for example, CZ lottery, CZ precursor mode lottery, pseudo BB sorting lottery, etc., which will be described later) that can determine that an advantageous state (for example, CZ winning, ART winning, which will be described later) is given to the player With
The advantageous state determination means includes a case where a special re-playing combination (for example, “F_normal lip 2” described later or “F_RT1 in lip 0” described later) is determined as an internal winning combination in the special game, In a game, when a predetermined combination (for example, “F_watermelon” described later) is determined as an internal winning combination, it is determined with the same probability to give the advantageous state,
In the special game, at least the predetermined role is won,
When the special re-gamer is determined as an internal winning combination in the special game, a combination of symbols related to the game medium granting combination to be won in duplicate (for example, a symbol related to the abbreviation “13th in CB” described later) Combination) is displayed and a game medium is given, and the effect executed when the game medium is given is different from the effect executed when a specific internal winning combination is determined and the game medium is given. A featured gaming machine.

また、前記本発明の第7の遊技機では、
前記複数の表示列に跨る判定ライン上に表示可能な図柄の組合せを表示するための表示補助情報(例えば、停止操作の順序)を報知する報知手段(例えば、表示装置11)を備え、
前記有利状態は、前記報知手段により前記表示補助情報を報知するアシストタイム(例えば、通常ART)を行うことであり、
前記遊技媒体を付与した場合に実行される演出は、音の出力であるようにしてもよい。
In the seventh gaming machine of the present invention,
Informing means (for example, display device 11) for notifying display auxiliary information (for example, order of stop operation) for displaying a combination of symbols that can be displayed on a determination line across the plurality of display rows,
The advantageous state is performing an assist time (for example, normal ART) for notifying the display auxiliary information by the notifying means,
The effect executed when the game medium is given may be a sound output.

また、前記本発明の第7の遊技機では、
前記内部当籤役は、前記特別再遊技役と、前記通常遊技において前記特別再遊技役が当籤した場合と同じ前記図柄の変動表示の停止制御が行われる特有再遊技役(例えば、後述の「F_通常リプ1(1:当籤番号)」)を含み、
前記通常遊技において前記所定役が決定される確率は、前記特別再遊技役が決定される確率と同等に設定されているようにしてもよい。
In the seventh gaming machine of the present invention,
The internal winning combination is a special re-playing combination (for example, “F_” which will be described later) and the same replaying control of the symbol change display as in the case where the special re-playing combination is won in the normal game. Normal Lip 1 (1: Winning Number) ”)
The probability that the predetermined combination is determined in the normal game may be set to be equal to the probability that the special re-game combination is determined.

上記構成の本発明の第6及び第7の遊技機によれば、出玉率等の設計開発が容易にすることができる。   According to the sixth and seventh gaming machines of the present invention configured as described above, design development such as a payout rate can be facilitated.

[第8の遊技機]
特開2015−159821号公報には、所定の条件を満たした場合に、当籤した役に対応する図柄組合せを表示させるための停止操作の順序を報知(所謂、押し順ナビ)する遊技機が記載されている。このような遊技機によれば、技量の乏しい遊技者であっても、当籤した役に対応する図柄組合せを表示させることができ、遊技の興趣を向上させることが期待される。
[Eighth game machine]
Japanese Patent Application Laid-Open No. 2015-159821 discloses a gaming machine that notifies a stop operation order for displaying a symbol combination corresponding to a winning combination (so-called push order navigation) when a predetermined condition is satisfied. Has been. According to such a gaming machine, even a player with poor skill can display a symbol combination corresponding to the winning combination, and is expected to improve the interest of the game.

ところで、停止操作の順序を報知する場合の報知態様(ナビ態様)を複数設けることで、遊技の興趣を向上させることが考えられている。しかし、報知態様(ナビ態様)を複数設けると、停止操作の順序の識別性が低下し、遊技の妨げになる虞があった。   By the way, it is considered to improve the interest of the game by providing a plurality of notification modes (navigation modes) for notification of the order of stop operations. However, if a plurality of notification modes (navigation modes) are provided, the discriminability of the order of stop operations may be reduced, which may hinder the game.

本発明は、上記第5の課題を解決するためになされたものであり、本発明の第5の目的は、停止操作の順序を報知する場合の報知態様(ナビ態様)を変化させても、遊技を妨げずに遊技の興趣を向上させることができる遊技機を提供することである。   The present invention was made to solve the fifth problem described above, and the fifth object of the present invention is to change the notification mode (navigation mode) when notifying the order of stop operations. It is an object of the present invention to provide a gaming machine that can improve the interest of a game without disturbing the game.

上記第5の課題を解決するために、本発明では、以下のような構成の第8の遊技機を提供する。   In order to solve the fifth problem, the present invention provides an eighth gaming machine having the following configuration.

遊技媒体の投入操作を検出する投入操作検出手段(例えば、BETスイッチ77)と、
前記投入操作検出手段による投入操作の検出に基づいて遊技者による開始操作を検出する開始操作検出手段(例えば、スタートスイッチ79)と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段(例えば、内部抽籤処理)と、
複数の表示列によって構成され、前記開始操作検出手段による開始操作の検出に基づいて、遊技に必要な図柄を変動表示する変動表示手段(例えば、3つのリール3L,3C,3R)と、
遊技者による停止操作の検出を行う停止操作検出手段(例えば、ストップスイッチ基板80)と、
前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段(例えば、リール停止制御処理)と、
遊技者にとって有利な状態を与える図柄の組合せを前記複数の表示列に跨る判定ライン上に表示するための停止操作の順序を報知する報知手段(例えば、表示装置11)と、を備え、
前記報知手段は、前記停止操作の順序を報知し、且つ、遊技者による最後の1つ前の停止操作(例えば、第2停止操作)が終了した場合に、所定の条件(例えば、抽籤グループが「スイカ」であること)が成立していると、前記停止操作の順序を報知する態様を変更する
ことを特徴とする遊技機。
A loading operation detecting means (for example, a BET switch 77) for detecting a gaming medium loading operation;
Start operation detecting means (for example, a start switch 79) for detecting a start operation by the player based on detection of the input operation by the input operation detecting means;
Internal winning combination determining means (for example, internal lottery processing) for determining an internal winning combination with a predetermined probability based on detection of the start operation by the start operation detecting means;
Fluctuation display means (for example, three reels 3L, 3C, 3R), which is constituted by a plurality of display rows and variably displays symbols necessary for the game based on detection of the start operation by the start operation detection means,
Stop operation detecting means (for example, stop switch board 80) for detecting stop operation by the player;
Stop control means (for example, reel stop control process) for stopping the change display of the symbol based on the determination result of the internal winning combination determining means and detection of the stop operation by the stop operation detecting means;
Informing means (for example, display device 11) for informing the order of the stop operation for displaying a combination of symbols that gives an advantageous state for the player on the determination line straddling the plurality of display rows,
The notification means notifies the order of the stop operations, and when a last stop operation (for example, a second stop operation) by the player is completed, a predetermined condition (for example, a lottery group is The game machine is characterized by changing the mode of notifying the order of the stop operation when “watermelon” is established.

また、前記本発明の第8の遊技機では、
前記報知手段は、遊技者による最後の1つ前の停止操作が終了した場合に、前記所定の条件として遊技者にとって有利な状態であることが成立していると、前記停止操作の順序を表す数値情報を、遊技者にとって有利な状態であることを示唆する情報に変更するようにしてもよい。
In the eighth gaming machine of the present invention,
The notification means indicates the order of the stop operations when it is established that the player is in an advantageous state as the predetermined condition when the last stop operation by the player is completed. You may make it change numerical information to the information which suggests that it is an advantageous state for a player.

また、前記本発明の第8の遊技機では、
前記報知手段による前記停止操作の順序を報知する態様は、第1報知態様(例えば、後述の「数字のみの態様」)と第2報知態様(例えば、後述の「数字の周りに炎が描かれた態様)があり、
前記第2報知態様は、前記第1報知態様よりも、遊技者による最後の1つ前の停止操作が終了し、且つ、所定の条件が成立している場合に、前記停止操作の順序を報知する態様を変更する可能性が高いようにしてもよい。
In the eighth gaming machine of the present invention,
A mode for notifying the order of the stop operation by the notification means includes a first notification mode (for example, “number-only mode” described later) and a second notification mode (for example, “a flame is drawn around a number” described later). Mode)
The second notification mode notifies the order of the stop operations when the last stop operation by the player is completed and a predetermined condition is satisfied, compared to the first notification mode. The possibility of changing the mode to be performed may be high.

上記構成の本発明の第8の遊技機によれば、停止操作の順序を報知する場合の報知態様(ナビ態様)を変化させても、遊技を妨げずに遊技の興趣を向上させることができる。   According to the eighth gaming machine of the present invention configured as described above, even if the notification mode (navigation mode) for notification of the order of stop operations is changed, the interest of the game can be improved without disturbing the game. .

なお、本発明に係る遊技機としては、ART、ATのような有利区間の開始を設定差の無い完全確率(RT等の条件により変動しない確率)によって決定してもよい。また、有利区間を開始することが決定された場合に、その有利区間を次遊技から開始するようにしてもよい。また、有利区間の終了条件(例えば、ゲーム数やナビ回数等)を満たしていなくても、有利区間において所定の遊技数(例えば、1500ゲーム)を消化した場合に、有利区間を強制的に終了する(有利区間における遊技数の上限を設ける)ようにしてもよい。また、本発明に係る遊技機としては、ARTが終了してから、RT状態がRT3状態からRT1状態になる(リプレイの当選確率がRT3状態よりも低い状態へ移行する)までの期間を、ARTに関する抽籤を一切行わない復帰制御期間としてもよい。   As a gaming machine according to the present invention, the start of an advantageous section such as ART or AT may be determined based on a complete probability with no setting difference (probability that does not vary depending on conditions such as RT). In addition, when it is determined to start an advantageous section, the advantageous section may be started from the next game. In addition, even if the end condition (for example, the number of games, the number of times of navigation, etc.) is not satisfied, if the predetermined number of games (for example, 1500 games) is consumed in the advantageous section, the advantageous section is forcibly terminated. (An upper limit of the number of games in the advantageous section may be provided). In addition, as a gaming machine according to the present invention, the period from the end of ART until the RT state changes from the RT3 state to the RT1 state (where the winning probability of replay shifts to a state lower than the RT3 state) It may be a return control period during which no lottery is performed.

また、上述の第1実施形態、第2実施形態及び変形例は、発明の要旨を逸脱しない範囲であれば適宜組み合わせが可能である。また、各種付記、第1〜第8の遊技機に関しても、発明の要旨を逸脱しない範囲であれば適宜組み合わせが可能である。さらに、上述の第1実施形態、第2実施形態及び変形例は、ぱちんこ機を含む各種遊技機に適用可能である。   In addition, the first embodiment, the second embodiment, and the modifications described above can be appropriately combined as long as they do not depart from the gist of the invention. Further, various supplementary notes and first to eighth game machines can be appropriately combined within a range not departing from the gist of the invention. Furthermore, the first embodiment, the second embodiment, and the modification described above can be applied to various gaming machines including a pachinko machine.

1…パチスロ、3L,3C,3R…リール、4…リール表示窓、6…情報表示器、11…表示装置、17L,17C,17R…ストップボタン、18…サブ表示装置、71…主制御基板、72…副制御基板、90…主制御回路、91…マイクロプロセッサ、101…メインCPU、102…メインROM、103…メインRAM、107…演算回路、114…第1シリアル通信回路、115…第2シリアル通信回路、200…副制御回路、201…サブCPU201、301…第1インターフェースボード、302…第2インターフェースボード   DESCRIPTION OF SYMBOLS 1 ... Pachislot, 3L, 3C, 3R ... Reel, 4 ... Reel display window, 6 ... Information indicator, 11 ... Display device, 17L, 17C, 17R ... Stop button, 18 ... Sub display device, 71 ... Main control board, 72 ... Sub-control board, 90 ... Main control circuit, 91 ... Microprocessor, 101 ... Main CPU, 102 ... Main ROM, 103 ... Main RAM, 107 ... Arithmetic circuit, 114 ... First serial communication circuit, 115 ... Second serial Communication circuit 200 ... sub control circuit 201 ... sub CPU 201 301 ... first interface board 302 ... second interface board

Claims (3)

遊技媒体の投入操作を検出する投入操作検出手段と、
前記投入操作検出手段による投入操作の検出に基づいて遊技者による開始操作を検出する開始操作検出手段と、
前記開始操作検出手段による開始操作の検出に基づいて予め定められた確率で内部当籤役を決定する内部当籤役決定手段と、
複数の表示列によって構成され、前記開始操作検出手段による開始操作の検出に基づいて、遊技に必要な図柄を変動表示する変動表示手段と、
遊技者による停止操作の検出を行う停止操作検出手段と、
前記内部当籤役決定手段の決定結果と前記停止操作検出手段による停止操作の検出とに基づいて、前記図柄の変動表示を停止させる停止制御手段と、
第1の条件が成立すると、遊技状態を第1の状態に移行し、第2の条件が成立すると、遊技状態を第2の状態に移行する遊技状態移行手段と、
前記複数の表示列における前記変動表示の停止により、前記複数の表示列に亘って延びる入賞判定ラインに沿って表示された図柄の組合せに基づいて遊技媒体を付与する遊技媒体付与手段と、
前記内部当籤役決定手段により特別の内部当籤役が決定され、該特別の内部当籤役に対応する図柄組合せが停止表示されると、遊技媒体の付与に係る図柄の組合せに対応する内部当籤役が決定される確率が高い特別遊技を開始する特別遊技開始手段と、
前記遊技媒体付与手段によって規定数を超える遊技媒体が付与されると、前記特別遊技を終了する特別遊技終了手段と、を備え、
前記第2の状態では、再遊技に係る特殊再遊技役が前記内部当籤役として決定される可能性が有り、
前記停止制御手段は、前記特別遊技において前記特殊再遊技役が内部当籤役として決定されていれば、停止操作の順序がいずれであっても前記規定数以下の遊技媒体の付与に係る図柄の組合せを表示し、前記特別遊技において前記特殊再遊技役が内部当籤役として決定されていなければ、停止操作の順序がいずれであっても前記規定数を越える遊技媒体の付与に係る図柄の組合せを表示する
ことを特徴とする遊技機。
An input operation detecting means for detecting an input operation of the game medium;
Start operation detecting means for detecting a start operation by the player based on detection of the input operation by the input operation detecting means;
An internal winning combination determining means for determining an internal winning combination with a predetermined probability based on the detection of the start operation by the start operation detecting means;
Fluctuation display means that is constituted by a plurality of display rows, and that variably displays symbols necessary for the game based on detection of the start operation by the start operation detection means,
A stop operation detecting means for detecting a stop operation by the player;
Based on the determination result of the internal winning combination determining means and the detection of the stop operation by the stop operation detecting means, stop control means for stopping the variation display of the symbol,
When the first condition is satisfied, the gaming state is shifted to the first state, and when the second condition is satisfied, the gaming state transition means for shifting the gaming state to the second state;
A game medium giving means for giving a game medium based on a combination of symbols displayed along a winning determination line extending over the plurality of display rows by stopping the variable display in the plurality of display rows;
When a special internal winning combination is determined by the internal winning combination determining means and a symbol combination corresponding to the special internal winning combination is stopped and displayed, an internal winning combination corresponding to the combination of symbols related to the provision of the game medium is displayed. A special game starting means for starting a special game with a high probability of being determined;
Special game ending means for ending the special game when a game medium exceeding a prescribed number is provided by the game medium providing means,
In the second state, there is a possibility that a special replaying role related to replaying is determined as the internal winning combination,
In the special game, if the special re-playing combination is determined as an internal winning combination, the stop control means is a combination of symbols relating to the provision of the game media of the prescribed number or less regardless of the order of the stop operation. If the special re-gamer is not determined as an internal winning combination in the special game, the combination of symbols related to the provision of game media exceeding the specified number is displayed regardless of the order of the stop operation. A gaming machine characterized by that.
遊技者にとって有利な状態を与える図柄の組合せを前記複数の表示列に跨る判定ライン上に表示するための表示補助情報を報知する報知手段を備え、
前記報知手段は、前記第2の状態において所定の終了条件が成立するまで前記表示補助情報を報知し、
前記第2の状態は、前記第1の状態よりも再遊技に係る内部当籤役が決定される確率が高い
ことを特徴とする請求項1に記載の遊技機。
Informing means for informing display auxiliary information for displaying a combination of symbols giving an advantageous state for a player on a determination line straddling the plurality of display rows,
The notification means notifies the display auxiliary information until a predetermined end condition is satisfied in the second state,
2. The gaming machine according to claim 1, wherein the second state has a higher probability that an internal winning combination related to re-game is determined than the first state.
前記遊技状態移行手段は、前記第1の状態において第3の条件が成立すると、遊技状態を第3の状態に移行し、
前記第2の条件は、前記第3の状態で成立可能である
ことを特徴とする請求項2に記載の遊技機。
The gaming state transition means transitions the gaming state to the third state when the third condition is satisfied in the first state,
The gaming machine according to claim 2, wherein the second condition can be established in the third state.
JP2017012561A 2017-01-26 2017-01-26 Game machine Pending JP2018117936A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2017012561A JP2018117936A (en) 2017-01-26 2017-01-26 Game machine

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2017012561A JP2018117936A (en) 2017-01-26 2017-01-26 Game machine

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2020187822A Division JP2021013791A (en) 2020-11-11 2020-11-11 Game machine

Publications (1)

Publication Number Publication Date
JP2018117936A true JP2018117936A (en) 2018-08-02

Family

ID=63044560

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017012561A Pending JP2018117936A (en) 2017-01-26 2017-01-26 Game machine

Country Status (1)

Country Link
JP (1) JP2018117936A (en)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012205605A (en) * 2011-03-29 2012-10-25 Sammy Corp Slot machine
JP2014212905A (en) * 2013-04-25 2014-11-17 株式会社三共 Slot machine
JP2016096903A (en) * 2014-11-19 2016-05-30 株式会社三共 Slot machine

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012205605A (en) * 2011-03-29 2012-10-25 Sammy Corp Slot machine
JP2014212905A (en) * 2013-04-25 2014-11-17 株式会社三共 Slot machine
JP2016096903A (en) * 2014-11-19 2016-05-30 株式会社三共 Slot machine

Similar Documents

Publication Publication Date Title
JP6827093B2 (en) Game machine
JP6794075B2 (en) Game machine
JP6862073B2 (en) Game machine
JP6909900B2 (en) Pachinko machine
JP2020203153A (en) Game machine
JP6768540B2 (en) Game machine
JP2018117943A (en) Game machine
JP6898489B2 (en) Pachinko machine
JP6862074B2 (en) Game machine
JP6862071B2 (en) Game machine
JP2021100643A (en) Game machine
JP6827089B2 (en) Game machine
JP6854304B2 (en) Game machine
JP6604920B2 (en) Game machine
JP2018117938A (en) Game machine
JP2018117940A (en) Game machine
JP6964736B2 (en) Pachinko machine
JP7001852B2 (en) Pachinko machine
JP7149663B2 (en) game machine
JP7240042B2 (en) game machine
JP7149662B2 (en) game machine
JP7078691B2 (en) Pachinko machine
JP7078692B2 (en) Pachinko machine
JP7153945B2 (en) game machine
JP6843631B2 (en) Game machine

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20191105

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20200915

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20200918

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20210309