JP2018022090A - 表示装置および電子機器 - Google Patents

表示装置および電子機器 Download PDF

Info

Publication number
JP2018022090A
JP2018022090A JP2016154392A JP2016154392A JP2018022090A JP 2018022090 A JP2018022090 A JP 2018022090A JP 2016154392 A JP2016154392 A JP 2016154392A JP 2016154392 A JP2016154392 A JP 2016154392A JP 2018022090 A JP2018022090 A JP 2018022090A
Authority
JP
Japan
Prior art keywords
circuit
transistor
display device
display
pixel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2016154392A
Other languages
English (en)
Inventor
紘慈 楠
Koji Kusunoki
紘慈 楠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2016154392A priority Critical patent/JP2018022090A/ja
Publication of JP2018022090A publication Critical patent/JP2018022090A/ja
Withdrawn legal-status Critical Current

Links

Images

Abstract

【課題】本発明の一態様は、狭額縁の表示装置を提供することを目的の一つとする。または、スタック構造の駆動回路を有する表示装置を提供することを目的の一つとする。または、認識性の高い表示装置を提供することを目的の一つとする。または、低消費電力の表示装置を提供することを目的の一つとする。【解決手段】下部のトランジスタはボトムゲート型、上部のトランジスタは、セルフアライン型のトップゲート型を用いることで上部の表示装置のゲート電極の位置と下部の表示装置のゲート電極の位置が離れるため、互いに及ぼす電界の影響を小さくすることができる。また、上部の表示装置と下部の表示装置で共通とする導電膜がないため、レイアウトの制約がなくなりやすい。本発明の一態様を用いることで、狭額縁の表示装置を提供することができる。【選択図】図1

Description

本発明は、物、方法、または、製造方法に関する。または、本発明は、プロセス、マシン、マニュファクチャ、または、組成物(コンポジション・オブ・マター)に関する。特に、本発明の一態様は、半導体装置、発光装置、表示装置、電子機器、照明装置、それらの駆動方法、またはそれらの作製方法に関する。特に、表示装置(表示パネル)に関する。または、表示装置を備える電子機器、発光装置、照明装置、またはそれらの作製方法に関する。
なお、本明細書等において、半導体装置とは、半導体特性を利用することで機能しうる装置全般を指す。トランジスタ、半導体回路、演算装置、記憶装置等は半導体装置の一態様である。また、撮発光装置、表示装置、電子機器、照明装置および電子機器は半導体装置を有している場合がある。
電子機器などに用いられる液晶表示装置、EL表示装置などの表示装置は、小型化やデザインの自由度を向上させるために狭額縁化することが求められている。狭額縁化には、同一基板上に画素部および駆動回路の一部または全てを設けることが有効である。
また、当該駆動回路はCMOS(Complementary Metal Oxide Semiconductor)回路で構成することが一般的であるが、単極性のトランジスタで構成することもできる。例えば、特許文献1では、シフトレジスタなどの回路を単極性のトランジスタで構成する技術が開示されている。
特開2014−211621号公報
本発明の一態様は、狭額縁の表示装置を提供することを目的の一つとする。または、または、認識性の高い表示装置を提供することを目的の一つとする。または、低消費電力の表示装置を提供することを目的の一つとする。または、新規な表示装置を提供することを目的の一つとする。または上記表示装置(表示パネル)を備えた電子機器を提供することを目的の一つとする。または、新規な電子機器を提供することを目的の一つとする。
なお、これらの課題の記載は、他の課題の存在を妨げるものではない。本発明の一態様は、これらの課題の全てを解決する必要はないものとする。また、上記以外の課題は、明細書等の記載から自ずと明らかになるものであり、明細書等の記載から上記以外の課題を抽出することが可能である。
本発明の一態様は、表示装置の狭額縁化を可能とする駆動回路に関する。
本発明の一態様は、第1の表示部と、第2の表示部と、を有し、第1の表示装置は、第1の駆動回路と、第1の画素回路と、を有し、第2の表示装置は、第2の駆動回路と、第2の画素回路と、を有し、第1の画素回路と、第2の画素回路とは重なる領域を有し、第1の駆動回路と、第2の駆動回路とは重なる領域を有する表示装置である。
また、本発明の他の一態様は、第1の表示装置と、第2の表示装置と、を有し、第1の表示装置は、第1の駆動回路と、第1の画素回路と、を有し、第1の画素回路と、第1の駆動回路とは電気的に接続され、第2の表示装置は、第2の駆動回路と、第2の画素回路と、を有し、第2の画素回路と、第2の駆動回路とは電気的に接続され、第1の画素回路と、第2の画素回路とは重なる領域を有し、第1の駆動回路と、第2の駆動回路とは重なる領域を有する表示装置である。
第1の表示装置と、第2の表示装置と、を有し、第1の表示装置は、第1の駆動回路と、第3の駆動回路と、第1の画素回路と、を有し、第1の画素回路と、第1の駆動回路とは電気的に接続され、第1の画素回路と、第3の駆動回路とは電気的に接続され、第2の表示装置は、第2の駆動回路と、第4の駆動回路と、第2の画素回路と、を有し、第2の画素回路と、第2の駆動回路とは電気的に接続され、第2の画素回路と、第4の駆動回路とは電気的に接続され、第1の画素回路と、第2の画素回路とは重なる領域を有し、第1の駆動回路と、第2の駆動回路とは重なる領域を有し、第3の駆動回路と、第4の駆動回路とは重なる領域を有する表示装置である。
第1の駆動回路と第2の駆動回路とは、絶縁膜を介して重なるかまたは第1の駆動回路と第2の駆動回路とは、絶縁膜と平坦化膜を介して重なる。
第1の表示装置は、液晶表示装置であり、第2の表示装置は、発光装置であり、第1の駆動回路は、ボトムゲート型トランジスタを有し、第2の駆動回路は、トップゲート型トランジスタを有することが好ましい。
発光装置は、OLED、LED、QLEDまたは半導体レーザであることが好ましい。
第1の表示装置は、および第2の表示装置は、金属酸化物を有するトランジスタを有する構成とする。
なお、本明細書中において、表示装置(表示パネル)にコネクター、例えばFPC(Flexible printed circuit)もしくはTCP(Tape Carrier Package)が取り付けられたモジュール、TCPの先にプリント配線板が設けられたモジュール、または表示素子が形成された基板にCOG(Chip On Glass)方式によりIC(集積回路)が直接実装されたモジュールは、表示装置を含む場合がある。
本発明の一態様を用いることで、狭額縁の表示装置を提供することができる。または、スタック構造の駆動回路を有する表示装置を提供することができる。または、単極性の駆動回路を有する表示装置を提供することができる。または、認識性の高い表示装置を提供することができる。または、低消費電力の表示装置を提供することができる。または、新規な表示装置を提供することができる。または上記表示装置(表示パネル)を備えた電子機器を提供することができる。または、新規な電子機器を提供することができる。
なお、これらの効果の記載は、他の効果の存在を妨げるものではない。なお、本発明の一態様は、必ずしも、これらの効果の全てを有する必要はない。なお、これら以外の効果は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の効果を抽出することが可能である。
表示装置を説明する図。 従来の駆動回路を説明する図。 駆動回路を説明する図。 駆動回路を説明する上面図。 駆動回路を説明する断面図。 駆動回路を説明する断面図。 駆動回路を説明する断面図。 駆動回路を説明する上面図。 駆動回路を説明する断面図。 駆動回路を説明する断面図。 駆動回路を説明する断面図。 駆動回路を説明する断面図。 表示装置の構成を説明する図。 画素ユニットを説明する図。 表示装置を説明するブロック図および画素が有する電極を説明する図。 画素回路を説明する図。 画素回路を説明する図および画素の上面図。 表示装置の構成を説明する図。 表示装置の構成を説明する断面図。 電子機器を説明する図。
実施の形態について、図面を用いて詳細に説明する。但し、本発明は以下の説明に限定されず、本発明の趣旨およびその範囲から逸脱することなくその形態および詳細を様々に変更し得ることは当業者であれば容易に理解される。したがって、本発明は以下に示す実施の形態の記載内容に限定して解釈されるものではない。
なお、以下に説明する発明の構成において、同一部分または同様な機能を有する部分には同一の符号を異なる図面間で共通して用い、その繰り返しの説明は省略する。また、同様の機能を指す場合には、ハッチパターンを同じくし、特に符号を付さない場合がある。
なお、本明細書で説明する各図において、各構成の大きさ、層の厚さ、または領域は、明瞭化のために誇張されている場合がある。よって、必ずしもそのスケールに限定されない。
なお、本明細書等における「第1」、「第2」等の序数詞は、構成要素の混同を避けるために付すものであり、数的に限定するものではない。
(実施の形態1)
本実施の形態では、本発明の一態様の表示装置について、図面を参照して説明する。
本発明の一態様の表示装置は、第1の表示装置と第2の表示装置を有し、第1の表示装置は第1の駆動回路と第1の画素回路を有し、第2の表示装置は、第2の駆動回路と第2の画素回路を有する。第1の画素回路と第2の画素回路は重なる領域を有し、第1の駆動回路と第2の駆動回路は重なる領域を有するように設けられる。
図1は、本発明の一態様の表示装置10の斜視概略図であり、基板20上に設けられた表示部31a、31b、駆動回路40、駆動回路50を示している。表示部31a、31bはマトリクス状に配置された画素30a、30bを有し、画素30a、30b(ここでは一つの立方体として表示)は配線41a、41b(ここでは1本の配線で表示)を介して駆動回路40a、40bと電気的に接続される。また、画素30a、30bは配線51a、51b(ここでは1本の配線で表示)を介して駆動回路50と電気的に接続される。例えば、駆動回路40はゲートドライバとして動作させることができる。また、駆動回路50はソースドライバとして動作させることができる。
本発明の一態様では、駆動回路40を層40aおよび層40bの積層構造とすることで、表示装置の狭額縁化を行う。なお、本実施の形態では、駆動回路40を積層構造とする構成について説明するが、駆動回路50も同様の積層構造とすることができる。
図2(A)、図2(B)、図3、図4の模式図を用いて、駆動回路40について説明する。
図2(A)は、従来の駆動回路40の模式図である。画素部31は2つの表示装置が重ねられ、表示部の左右にゲートドライバ40a、40bが設けられる。2つの表示装置のうち第1の表示装置は、ゲートドライバ40aと電気的に接続され、第2の表示装置は、ゲートドライバ40bと電気的に接続される。ソースドライバ50は、ICチップに設けられ表示部の上または下に設けられる。
図2(B)は、従来の駆動回路と表示部の接続の模式図である。画素30は、2つの重なった画素30a、30bを表す。第1の表示装置は画素30aを有し、第2の表示装置は画素30bを有する。すなわち、画素30aは、ゲートドライバ40aと電気的に接続され、画素30bはゲートドライバ40bと電気的に接続している。
図2(B)で示すように、n段目の画素30は、n段目のゲートドライバ40a_nと40b_nの両側からゲート信号が入力され、n+1段目の画素30は、n+1段目のゲートドライバ40a_n+1と40b_n+1の両側からゲート信号が入力される。
このようにすると、ゲートドライバが左右両側に必要になり、ゲートドライバの占める面積は、一つの表示装置よりも2倍大きくなる。
したがって、本発明の一態様では、、ゲートドライバの占める面積を少なくし、表示装置の狭額縁化を目的とする。
図3(A)乃至(C)は、本発明の一態様の駆動回路と表示部の接続の模式図である。図3(A)は第1の表示装置と第2の表示装置が重ねられた断面図を示し、図3(B)は、第1の表示装置の平面図を示し、図3(C)は第2の表示装置の平面図を示す。
図3(A)において、表示部31aは駆動回路40aと同一平面上に設けられ、表示部31bは駆動回路40bと同一平面上に設けられている。表示部31aは駆動回路40aと電気的に接続され、表示部31bは駆動回路40bと電気的に接続されている。ここで、駆動回路40aは表示部31aの左右両側に設けられ、駆動回路40bは表示部31bの左右両側に設けられている。
なお、表示部31aと駆動回路40bを電気的に接続し、表示部31bと駆動回路40aを電気的に接続してもよい。駆動回路を構成する素子と表示部の素子の相性により選択することもできる。表示部を構成するトランジスタが信頼性を必要とし、駆動回路を構成するトランジスタが大電流駆動を必要とする場合では、駆動回路と表示部のトランジスタを作り分けるよりも、上下の接続を変更した方が容易に作製できる場合もある。
図3(B)において、表示装置の上部である第1の表示装置の平面図を示す。本発明の一態様では、インターレースにレイアウトされた左右両入れのゲートドライバを示す。n段目の画素30aに入力される信号は、左側ゲートドライバ40a_nから入力され、n+1段目の画素30aに入力される信号は、右側ゲートドライバ40a_n+1から入力される。左側ゲートドライバ40a_nは、n段目の画素とn+1段目の画素の分だけ縦に面積をとることができ、額縁の幅を狭くできる。右側ゲートドライバ40a_n+1についても同様である。
図3(C)において、表示装置の下部である第2の表示装置の平面図を示す。上述の第1の表示装置と同様に、インターレースにレイアウトされた左右両入れのゲートドライバを示す。左側ゲートドライバ40b_nから入力され、n+1段目の画素30bに入力される信号は、右側ゲートドライバ40b_n+1から入力される。第2の表示装置においても、左側ゲートドライバ40b_nは、n段目の画素とn+1段目の画素の分だけ縦に面積を取ることができ額縁の幅を狭くできる。右側ゲートドライバ40a_n+1についても同様である。
図4に示すとおり、表示装置の駆動回路を重ねることで図2の従来の駆動回路よりも狭額縁の表示装置を作製することができる。また、インターレースに配置することで一層の狭額縁化を図ることができる。
図5に表示装置を重ねた場合の断面図を示す、なお、明瞭化のため一部の絶縁層などは、図示を省略または符号を省略している。
画素部30aおよび駆動回路40aが有する回路としては、トランジスタ71aを示している。また、画素部30bおよび駆動回路40bが有する回路としては、トランジスタ71bを示している。画素部30aのトランジスタと駆動回路40aのトランジスタは、サイズが異なることがあるが、同時に形成され、トランジスタを構成する各層は同じ順序で積層されている。画素部30bのトランジスタと駆動回路40bのトランジスタも、サイズが異なることがあるが、同時に形成され、トランジスタを構成する各層は、同じ順序で積層されている。
トランジスタ71aは、ゲート電極73a、ゲート絶縁膜79a、半導体層72a、ソース電極75a、ドレイン電極74aを有する。また、トランジスタ71bは、ゲート電極73b、ゲート絶縁膜79b、半導体層72b、ソース電極75b、ドレイン電極74bを有する。
トランジスタ71aおよびトランジスタ71bは同一サイズとし、同一の向きで重ねることで占有面積の最小化を図ることができる。したがって、図5に図示するように、トランジスタ71a、71bのそれぞれの電流の流れる向きが平行になるように重ねることが好ましい。すなわち、両者のチャネル領域の全体が重なるようにすることが好ましい。
なお、トランジスタはボトムゲート型、トップゲート型どちらでもよい。本発明の一態様において、下部のトランジスタはボトムゲート型、上部のトランジスタは、セルフアライン型のトップゲート型を用いることで上部の表示装置のゲート電極の位置と下部の表示装置のゲート電極の位置が離れるため、互いに及ぼす電界の影響を小さくすることができる。また、上部の表示装置と下部の表示装置で共通とする導電膜がないため、レイアウトの制約がなくなりやすい。上下の表示装置で共通する導電膜がなければ、図6乃至図11に示すようにボトムゲート型のトランジスタ、トップゲート型のトランジスタのいずれをどちらの表示装置に用いてもよい。
また、トランジスタ71aとトランジスタ71bとの間に設けた平坦化膜25を省いた構成であってもよい。平坦化膜を配置することで、上部のトランジスタと下部のトランジスタの間の距離をとることができ、互いの動作への電気的な影響を緩和することができる。平坦化膜を省いた構成とすることで、作製工程の簡略化ができる。
図6に上部のトランジスタにボトムゲート型を用いたものを示す。ボトムゲート型トランジスタは、信頼性に優れている。
トランジスタ71a、71bは第2のゲート電極として作用する導電層を有していてもよい。図7にトランジスタ71a、71bにそれぞれ導電層78a、78bを設けた構成を示す。
第2のゲート電極には、低電位を供給してトランジスタのしきい値電圧を制御する機能のほか、トランジスタのフロント側のゲート電極と同じ電位を供給してオン電流を高める機能がある。また、第2のゲート電極をフローティング電位にして、電界を遮蔽する機能がある。本発明の一態様では、第1の表示装置の電界が、第2の表示装置にかからないようにまた、外部からの電界から影響を受けないように導電層78a、78bを設ける。
図8は、トランジスタ71a、71bに第2のゲート電極を設ける構成であって、さらに平坦化膜25を省いた構成である。この場合、導電層73aをトランジスタ71aのゲート電極、導電層73bを電界遮蔽として機能する導電層、導電層78bをトランジスタ71bのゲート電極とすることができる。したがって、図7に示した導電層78aを省くことができ、トランジスタの作製工程の簡略化を行うことができる。
図9、図10は、図6、図7に示した構成におけるボトムゲート型トランジスタをセルフアライン型のトップゲート型トランジスタの置き換えた構成を示している。また、図10は、トランジスタ71a、71bが第2のゲート電極として作用する導電層78a、78bを有する構成を示している。セルフアライン型のトップゲート型トランジスタは、ボトムゲート型トランジスタに比べ負荷が小さくなり、回路面積の縮小化ができる。回路面積が縮小されることで一層の狭額縁化を図ることができる。
また、図5に示した構成と、逆の構成としてもよい。図11に示すように、トランジスタ71aをトップゲート型トランジスタとし、トランジスタ71bをボトムゲート型トランジスタとしてもよい。
表示装置が有する画素回路および駆動回路に用いられるトランジスタなどの半導体装置には、半導体層に金属酸化物を用いた酸化物半導体を適用することが好ましい。当該酸化粒半導体としては、例えば、後述するCAC−OS(Cloud Aligned Complementary−Oxide Semiconductor)などを用いることができる。
特にシリコンよりもバンドギャップの大きな酸化物半導体を適用することが好ましい。シリコンよりもバンドギャップが広く、且つキャリア密度の小さい半導体材料を用いると、トランジスタのオフ状態における電流を低減することができる。
また、その低いオフ電流により、トランジスタを介して容量に蓄積した電荷を長期間に亘って保持することが可能である。このようなトランジスタを画素に適用することで、各表示領域に表示した画像の階調を維持しつつ、駆動回路を停止することも可能となる。その結果、極めて消費電力の低減された電子機器を実現できる。
また、表示装置11に設けられる各表示領域が備える画素や、各駆動回路に用いられるトランジスタなどの半導体装置に、多結晶半導体を用いてもよい。例えば、多結晶シリコンなどを用いることが好ましい。多結晶シリコンは単結晶シリコンに比べて低温で形成でき、かつアモルファスシリコンに比べて高い電界効果移動度と高い信頼性を備える。このような多結晶半導体を画素に適用することで画素の開口率を向上させることができる。また極めて多くの画素を有する場合であっても、ゲート駆動回路とソース駆動回路を画素と同一基板上に形成することが可能となり、電子機器を構成する部品数を低減することができる。
本実施の形態は、その少なくとも一部を本明細書中に記載する他の実施の形態と適宜組み合わせて実施することができる。
(実施の形態2)
本実施の形態では、本発明の一態様に用いることのできる表示装置の駆動回路について、図12(A)乃至(C)を用いて説明する。
本実施の形態で説明する表示装置の駆動回路は、シフトレジスタ回路およびバッファ回路を有する。なお、当該バッファ回路を含んでシフトレジスタ回路と呼ばれる場合もある。
本実施の形態で示すシフトレジスタ回路は、パルス信号出力回路90_乃至パルス信号出力回路90_(nは2以上の自然数)と、クロック信号を伝達する信号線81乃至信号線84を有する(図12(A)参照)。信号線81にはクロック信号CLK1が与えられ、信号線82にはクロック信号CLK2が与えられ、信号線83にはクロック信号CLK3が与えられ、信号線84にはクロック信号CLK4が与えられる。
クロック信号は、一定の間隔でH信号(高電位)とL信号(低電位)を繰り返す信号である。ここでは、クロック信号CLK1乃至クロック信号CLK4は、1/4周期ずつ遅延した信号とする。本実施の形態では、上記クロック信号を利用して、パルス信号出力回路90の制御等を行う。
パルス信号出力回路90(パルス信号出力回路90_乃至パルス信号出力回路90_)は、それぞれ、入力端子91、入力端子92、入力端子93、入力端子94、入力端子95、出力端子96、出力端子97を有する(図12(B)参照)。
入力端子91、入力端子92および入力端子93は、信号線81乃至信号線84のいずれかと電気的に接続される。例えば、パルス信号出力回路90_は、入力端子91が信号線81と電気的に接続され、入力端子92が信号線82と電気的に接続され、入力端子93が信号線83と電気的に接続されている。また、パルス信号出力回路90_は、入力端子91が信号線82と電気的に接続され、入力端子92が信号線83と電気的に接続され、入力端子93が信号線84と電気的に接続されている。なお、ここでは、パルス信号出力回路90_と接続される信号線が、信号線82、信号線83、信号線84である場合を示しているが、パルス信号出力回路90_と接続される信号線は、nの値によって異なるものになる。このため、ここで示す構成はあくまでも一例に過ぎないことを付記する。
また、本実施の形態で示すシフトレジスタのパルス信号出力回路90_(mは2以上の自然数)において、入力端子94はパルス信号出力回路90_m−1の出力端子96と電気的に接続され、入力端子95はパルス信号出力回路90_m+2の出力端子96と電気的に接続され、出力端子96はパルス信号出力回路90_m+1の入力端子94と電気的に接続され、出力端子97はOUT(m)に信号を出力する。
例えば、パルス信号出力回路90_では、入力端子94はパルス信号出力回路90_の出力端子96と電気的に接続され、入力端子95はパルス信号出力回路90_の出力端子96と電気的に接続され、出力端子96はパルス信号出力回路90_の入力端子24およびパルス信号出力回路90_の入力端子95と電気的に接続されている。
また、パルス信号出力回路90_では、入力端子94に配線85からのスタートパルス(SP1)が入力される。また、パルス信号出力回路90_(kは2以上n以下の自然数)では、入力端子94に前段の出力パルスが入力される。また、パルス信号出力回路90(n−1)では、入力端子95にスタートパルス(SP2)が入力される。また、パルス信号出力回路90_では、入力端子95にスタートパルス(SP3)が入力される。なお、スタートパルス(SP2)およびスタートパルス(SP3)は、外部より入力される信号としてもよいし、回路内部で生成される信号としてもよい。
次に、パルス信号出力回路90_乃至パルス信号出力回路90_の具体的な構成に関して説明する。
パルス信号出力回路90_乃至パルス信号出力回路90_の各々は、トランジスタ101乃至トランジスタ104で構成されるパルス信号生成回路200と、トランジスタ105乃至トランジスタ107で構成される入力信号生成回路201と、トランジスタ108乃至トランジスタ111で構成される入力信号生成回路202と、を含む(図12(C)参照)。また、上述した入力端子91乃至入力端子95に加え、電源線98および電源線99から、トランジスタ101乃至トランジスタ111に信号が供給される。
なお、パルス信号生成回路200が有するトランジスタ103、104は、バッファ回路203である。パルス信号生成回路200のバッファ回路203を除く部分、入力信号生成回路201および入力信号生成回路202がシフトレジスタ回路に相当する。
すなわち、実施の形態1の図3などに示したトランジスタ71aおよびトランジスタ71bは、トランジスタ103またはトランジスタ104に相当する。
パルス信号生成回路200の具体的な構成例は次の通りである。
トランジスタ101の第1の端子(ソース端子とドレイン端子の一方、以下同じ)と、トランジスタ102の第1の端子と、出力端子96は電気的に接続される。同様に、トランジスタ103の第1の端子と、トランジスタ104の第1の端子と、出力端子97は電気的に接続される。そして、トランジスタ101のゲート端子と、トランジスタ103のゲート端子と、入力信号生成回路201の出力端子と、は電気的に接続される。また、トランジスタ102のゲート端子と、トランジスタ104のゲート端子と、入力信号生成回路202の出力端子と、は電気的に接続される。
トランジスタ101の第2の端子(ソース端子とドレイン端子の他方、以下同じ)と、トランジスタの第2の端子とは電気的に接続され、クロック信号CLK1がノードに入力される。また、トランジスタ101の第2の端子と、トランジスタの第2の端子は、パルス信号出力回路90の入力端子91としても機能する。トランジスタ102の第2の端子には、電源線98を介して第1の電位(例えば、低電位VSS)が与えられ、トランジスタ104の第2の端子には、電源線98を介して第1の電位が与えられる。
入力信号生成回路201の具体的な構成例は次の通りである。
トランジスタ105の第1の端子と、トランジスタ106の第1の端子と、トランジスタ107の第1の端子と、は電気的に接続される。また、トランジスタ107の第2の端子は、入力信号生成回路201の出力端子として機能する。また、トランジスタ105のゲート端子は、入力信号生成回路201の第1の入力端子として機能すると共に、パルス信号出力回路90の入力端子94としても機能する。
トランジスタ105の第2の端子には、電源線99を介して第2の電位が与えられ、トランジスタ106の第2の端子には、電源線98を介して第1の電位が与えられ、トランジスタ105のゲート端子には、前段からのパルス信号(初段のパルス信号出力回路90ではスタートパルス信号)が入力される。トランジスタ106のゲート端子には、入力信号生成回路202の出力信号が入力される。また、トランジスタ106のゲート端子は、入力信号生成回路201の第2の入力端子として機能する。トランジスタ107のゲート端子には電源線99を介して第2の電位が与えられる。
なお、本実施の形態では、トランジスタ107を設けているが、トランジスタ107を設けない構成としても良い。トランジスタ107を設ける場合には、ブートストラップ動作に起因して生じうるトランジスタ105の第1の端子の電位上昇を抑制できる。つまり、トランジスタ105のゲートとソースの間(またはゲートとドレインの間)の領域に大きな電圧が加わることを防止できるため、トランジスタ105の劣化を抑制することができる。
入力信号生成回路202の具体的な構成例は次の通りである。
トランジスタ110の第2の端子と、トランジスタ108の第1の端子とは電気的に接続される。また、トランジスタの第2の端子と、トランジスタの第2の端子と、トランジスタの第1の端子とは電気的に接続されて入力信号生成回路202の出力端子として機能する。
トランジスタ111の第1の端子と、トランジスタ110の第1の端子には、電源線99を介して第2の電位が与えられる。トランジスタ109の第2の端子には、電源線98を介して第1の電位が与えられる。トランジスタ111のゲート端子には2段後ろからのパルス信号が入力される。また、トランジスタ111のゲート端子は、入力信号生成回路202の第1の入力端子として機能すると共に、パルス信号出力回路90の入力端子95としても機能する。トランジスタ108のゲート端子にはクロック信号CLK2が入力される。また、トランジスタ108のゲート端子は、入力信号生成回路202の第2の入力端子として機能すると共に、パルス信号出力回路90の入力端子92としても機能する。トランジスタ109のゲート端子には前段からのパルス信号(初段のパルス信号出力回路90ではスタートパルス信号)が入力される。また、トランジスタ109のゲート端子は、入力信号生成回路202の第3の入力端子として機能すると共に、パルス信号出力回路90の入力端子94としても機能する。トランジスタ110のゲート端子にはクロック信号CLK3が入力される。また、トランジスタ110のゲート端子は、入力信号生成回路202の第4の入力端子として機能すると共に、パルス信号出力回路90の入力端子93としても機能する。
なお、上述したパルス信号出力回路90の各構成(パルス信号生成回路200、入力信号生成回路201、および入力信号生成回路202の構成例など)は一例にすぎず、開示する発明がこれに限定されるものではない。
本実施の形態の以下の説明では、図12(C)に示すパルス信号出力回路90においてトランジスタ101のゲート端子と、トランジスタ103のゲート端子と、入力信号生成回路201の出力端子と、の接続により構成されるノードを、ノードAとする。また、トランジスタ102のゲート端子と、トランジスタ104のゲート端子と、入力信号生成回路202の出力端子と、の接続により構成されるノードを、ノードBとする。
上記ノードAと出力端子96との間には、ブートストラップ動作を好適に行うための容量素子を設けても良い。また、上記ノードBの電位を保持するために、ノードBに電気的に接続された容量素子を設けてもよい。
なお、トランジスタ101乃至トランジスタ111には、金属酸化物を用いた酸化物半導体を用いるのが好適である。酸化物半導体を用いることにより、トランジスタのオフ電流を低減することができる。また、非晶質シリコンなどと比較して、オン電流および電界効果移動度を高めることが出来る。また、トランジスタの劣化を抑制することができる。これにより、消費電力が小さく、高速動作が可能で、動作の正確性が高められた電子回路が実現する。
本実施の形態は、その少なくとも一部を本明細書中に記載する他の実施の形態と適宜組み合わせて実施することができる。
(実施の形態3)
本実施の形態では、本発明の一態様に用いることのできる表示装置、および表示装置の駆動方法について説明する。
本発明の一態様の表示装置は、可視光を反射する第1の表示素子が設けられた画素を有することができる。または、可視光を発する第2の表示素子が設けられた画素を有することができる。または、可視光を透過する第3の表示素子が設けられた画素を有することができる。または、第1の表示素子と、第2の表示素子または第3の表示素子と、が設けられた画素を有することができる。
本実施の形態では、可視光を反射する第1の表示素子と、可視光を発する第2の表示素子とを有する表示装置について説明する。
表示装置は、第1の表示素子が反射する第1の光と、第2の表示素子が発する第2の光のうち、いずれか一方、または両方により、画像を表示する機能を有する。または、表示装置は、第1の表示素子が反射する第1の光の光量と、第2の表示素子が発する第2の光の光量と、をそれぞれ制御することにより、階調を表現する機能を有する。
また、表示装置は、第1の表示素子の反射光の光量を制御することにより階調を表現する第1の画素と、第2の表示素子からの発光の光量を制御することにより階調を表現する第2の画素を有する構成とすることが好ましい。第1の画素および第2の画素は、例えばそれぞれマトリクス状に複数配置され、表示部を構成する。
また、第1の画素と第2の画素は、同数且つ同ピッチで、表示領域内に配置されていることが好ましい。このとき、隣接する第1の画素と第2の画素を合わせて、画素ユニットと呼ぶことができる。これにより、後述するように複数の第1の画素のみで表示された画像と、複数の第2の画素のみで表示された画像、ならびに複数の第1の画素および複数の第2の画素の両方で表示された画像のそれぞれは、同じ表示領域に表示することができる。
第1の画素が有する第1の表示素子には、外光を反射して表示する素子を用いることができる。このような素子は、光源を持たないため、表示の際の消費電力を極めて小さくすることが可能となる。
第1の表示素子には、代表的には反射型の液晶素子を用いることができる。または、第1の表示素子として、シャッター方式のMEMS(Micro Electro Mechanical System)素子、光干渉方式のMEMS素子の他、マイクロカプセル方式、電気泳動方式、エレクトロウェッティング方式、電子粉流体(登録商標)方式等を適用した素子などを用いることができる。
第2の画素が有する第2の表示素子は光源を有し、その光源からの光を利用して表示する素子を用いることができる。特に、電界を印加することにより発光性の物質から発光を取り出すことのできる、電界発光素子を用いることが好ましい。このような画素が射出する光は、その輝度や色度が外光に左右されることがないため、色再現性が高く(色域が広く)、且つコントラストの高い、つまり鮮やかな表示を行うことができる。
第2の表示素子には、例えばOLED(Organic Light Emitting Diode)、LED(Light Emitting Diode)、QLED(Quantum−dot Light Emitting Diode)、半導体レーザなどの自発光性の発光素子を用いることができる。または、第2の画素が有する表示素子として、光源であるバックライトと、バックライトからの光の透過光の光量を制御する透過型の液晶素子とを組み合わせたものを用いてもよい。
第1の画素は、例えば白色(W)を呈する副画素、または例えば赤色(R)、緑色(G)、青色(B)の3色の光をそれぞれ呈する副画素を有する構成とすることができる。また、第2の画素も同様に、例えば白色(W)を呈する副画素、または例えば赤色(R)、緑色(G)、青色(B)の3色の光をそれぞれ呈する副画素を有する構成とすることができる。なお、第1の画素および第2の画素がそれぞれ有する副画素は、4色以上であってもよい。副画素の種類が多いほど、消費電力を低減することが可能で、また色再現性を高めることができる。
本発明の一態様は、第1の画素で画像を表示する第1のモード、第2の画素で画像を表示する第2のモード、および第1の画素および第2の画素で画像を表示する第3のモードを切り替えることができる。
第1のモードは、第1の表示素子による反射光を用いて画像を表示するモードである。第1のモードは光源が不要であるため、極めて低消費電力な駆動モードである。例えば、外光の照度が十分高く、且つ外光が白色光またはその近傍の光である場合に有効である。第1のモードは、例えば本や書類などの文字情報を表示することに適した表示モードである。また、反射光を用いるため、目に優しい表示を行うことができ、目が疲れにくいという効果を奏する。
第2のモードでは、第2の表示素子による発光を利用して画像を表示するモードである。そのため、外光の照度や色度によらず、極めて鮮やかな(コントラストが高く、且つ色再現性の高い)表示を行うことができる。例えば、夜間や暗い室内など、外光の照度が極めて小さい場合などに有効である。また外光が暗い場合、明るい表示を行うと使用者が眩しく感じてしまう場合がある。これを防ぐために、第2のモードでは輝度を抑えた表示を行うことが好ましい。またこれにより、眩しさを抑えることに加え、消費電力も低減することができる。第2のモードは、鮮やかな画像や滑らかな動画などを表示することに適したモードである。
第3のモードでは、第1の表示素子による反射光と、第2の表示素子による発光の両方を利用して表示を行うモードである。具体的には、第1の画素が呈する光と、第1の画素と隣接する第2の画素が呈する光を混色させることにより、1つの色を表現するように駆動する。第1のモードよりも鮮やかな表示をしつつ、第2のモードよりも消費電力を抑えることができる。例えば、室内照明下や、朝方や夕方の時間帯など、外光の照度が比較的低い場合や、外光の色度が白色ではない場合などに有効である。また、反射光と発光とを混色させた光を用いることで、まるで絵画を見ているかのように感じさせる画像を表示することが可能となる。
以下では、本発明の一態様のより具体的な例について、図面を参照して説明する。
[表示装置の構成例]
図13は、本発明の一態様の表示装置11を説明する図である。表示装置11は、表示部31、駆動回路42a、駆動回路42bおよび駆動回路50を有する。また表示装置11は、外光の照度等を取得する測光部を有していてもよい。
表示部31は、マトリクス状に配置された複数の画素ユニット45を有する。画素ユニット45は、第1の画素46と、第2の画素47を有する。
図13では、第1の画素46および第2の画素47が、それぞれ赤色(R)、緑色(G)、青色(B)の3色に対応する表示素子を有する場合の例を示している。
第1の画素46は、赤色(R)に対応する表示素子46R、緑色(G)に対応する表示素子46G、青色(B)に対応する表示素子46Bを有する。表示素子46R、46G、46Bはそれぞれ、外光の反射を利用した表示素子である。
第2の画素47は、赤色(R)に対応する表示素子47R、緑色(G)に対応する表示素子47G、青色(B)に対応する表示素子47Bを有する。表示素子47R、47G、47Bはそれぞれ、光源の光を利用した表示素子である。
駆動回路42a、42bおよび駆動回路50は、表示部31内の複数の画素ユニット45を駆動する回路を有する。具体的には、画素ユニット45が有する第1の画素46および第2の画素47に、階調値を含む信号、走査信号、電源電位等を供給する。駆動回路42aは、例えば第1の画素46および第2の画素47を駆動するゲートドライバとすることができる。また、駆動回路42bは、例えば第1の画素46および第2の画素47を選択するゲートドライバとすることができる。駆動回路50は、例えば選択された第1の画素46および第2の画素47にビデオ信号を入力するソースドライバとすることができる。
なお、駆動回路42a、42bのそれぞれは、実施の形態1に示したトランジスタを有する。
また、画素ユニット45は、図13(B)に示すように、層40aに設けられる構成にすることができる。または、図13(C)に示すように層40aおよび層40bに設けられる構成とすることができる。後者の場合、層40aに第1の画素46または第2の画素47の一方を設け、第2の画素に第1の画素46または第2の画素47の他方を設ける構成とすることができる。このとき、第1の画素46が有するトランジスタは層40aまたは層40bの一方に設けることができる。また、第2の画素47が有するトランジスタは層40aまたは層40bの一方に設けることができ、
以上が表示装置の構成例についての説明である。
[画素ユニットの構成例]
続いて、図14(A)、(B)、(C)を用いて画素ユニット45について説明する。図14(A)、(B)、(C)は、画素ユニット45の構成例を示す模式図である。
第1の画素46は、表示素子46R、表示素子46G、表示素子46Bを有する。表示素子46Rは、外光を反射し、第1の画素46に入力される第1の階調値に含まれる赤色に対応する階調値に応じた輝度の赤色の光R1を、表示面側に射出する。表示素子46G、表示素子46Bも同様に、それぞれ緑色の光G1または青色の光B1を、表示面側に射出する。
第2の画素47は、表示素子47R、表示素子47G、表示素子47Bを有する。表示素子47Rは、光源を有し、第2の画素47に入力される第2の階調値に含まれる赤色に対応する階調値に応じた輝度の赤色の光R2を、表示面側に射出する。表示素子47G、表示素子47Bも同様に、それぞれ緑色の光G2または青色の光B2を、表示面側に射出する。
〔第3のモード〕
図14(A)は、外光を反射する表示素子46R、表示素子46G、表示素子46Bと、光を発する表示素子47R、表示素子47G、表示素子47Bの両方を駆動して画像を表示する動作モードの例を示している。図14(A)に示すように、画素ユニット45は、光R1、光G1、光B1、光R2、光G2、および光B2の6つの光を混色させることにより、所定の色の光55を表示面側に射出することができる。
このとき、表示素子47R、表示素子47Gおよび表示素子47Bのそれぞれの輝度を低く抑えることが好ましい。例えば、表示素子47R、表示素子47Gおよび表示素子47Bのそれぞれが発することのできる光の輝度の最大値(最大輝度ともいう)を100%としたときに、第3のモードで表示素子47R、表示素子47Gおよび表示素子47Bのそれぞれが発する光の輝度の最大値を、最大輝度の5%以上50%以下、好ましくは1%以上60%以下とすることが好ましい。これにより、低い消費電力で表示できるとともに、表示される画像がより絵画的になり、また目に優しい表示を行うことが可能となる。
〔第1のモード〕
図14(B)は、外光を反射する表示素子46R、表示素子46G、表示素子46Bを駆動して画像を表示する動作モードの例を示している。図14(B)に示すように、画素ユニット45は、例えば外光の照度が十分に高い場合などでは、第2の画素47を駆動させずに、第1の画素46からの光(光R1、光G1、および光B1)のみを混色させることにより、所定の色の光55を表示面側に射出することもできる。これにより、極めて低消費電力な駆動を行うことができる。
〔第2のモード〕
図14(C)は、表示素子47R、表示素子47G、表示素子47Bを駆動して画像を表示する動作モードの例を示している。図14(C)に示すように、画素ユニット45は、例えば外光の照度が極めて小さい場合などでは、第1の画素46を駆動させずに、第2の画素47からの光(光R2、光G2、および光B2)のみを混色させることにより、所定の色の光55を表示面側に射出することもできる。これにより鮮やかな表示を行うことができる。また外光の照度が小さい場合に輝度を低くすることで、使用者が感じる眩しさを抑えると共に消費電力を低減できる。
このとき、第3のモードよりも、可視光を発光する表示素子の輝度を高めることが好ましい。例えば、第2のモードで表示素子47R、表示素子47G、表示素子47Bのそれぞれが発する光の輝度の最大値を、最大輝度の100%とする、または、50%以上100%以下、好ましくは60%以上100%以下とすることができる。これにより、外光の明るい場所であっても鮮やかな画像を表示することができる。
ここで、表示素子47R、表示素子47G、表示素子47Bのそれぞれが発する光の輝度の最大値は、ダイナミックレンジに置き換えることができる。すなわち、第3のモードでは、第2のモードよりも表示素子47R、表示素子47G、表示素子47Bのそれぞれのダイナミックレンジを狭く設定することができる。例えば、表示素子47R、表示素子47Gまたは表示素子47Bにおける第3のモードのダイナミックレンジを、第2のモードのダイナミックレンジの5%以上50%以下、好ましくは1%以上60%以下に設定することができる。
以上が画素ユニット45の構成例についての説明である。
本実施の形態は、少なくともその一部を本明細書中に記載する他の実施の形態と適宜組み合わせて実施することができる。
(実施の形態4)
以下では、本発明の一態様の表示装置に用いることのできる表示パネルの例について説明する。以下で例示する表示パネルは、反射型の液晶素子と、発光素子の両方を有し、透過モードと反射モードの両方の表示を行うことのできる、表示パネルである。
[構成例]
図15(A)は、表示装置400の構成の一例を示すブロック図である。表示装置400は、表示部362にマトリクス状に配列した複数の画素410を有する。また表示装置400は、回路GDと、回路SDを有する。また、方向Rに配列した複数の画素410、回路GDと電気的に接続する複数の配線G1、複数の配線G2、複数の配線ANO、および複数の配線CSCOMを有する。また、方向Cに配列した複数の画素410、回路SDと電気的に接続する複数の配線S1、および複数の配線S2を有する。
なお、ここでは簡単のために回路GDと回路SDを1つずつ有する構成を示したが、液晶素子を駆動する回路GDおよび回路SDと、発光素子を駆動する回路GDおよび回路SDとを、別々に設けてもよい。
画素410は、反射型の液晶素子と、発光素子を有する。画素410において、液晶素子と発光素子とは、互いに重なる部分を有する。
図15(B1)は、画素410が有する導電層311bの構成例を示す。導電層311bは、画素410における液晶素子の反射電極として機能する。また導電層311bには、開口451が設けられている。
図15(B1)には、導電層311bと重なる領域に位置する発光素子360を破線で示している。発光素子360は、導電層311bが有する開口451と重ねて配置されている。これにより、発光素子360が発する光は、開口451を介して表示面側に射出される。
図15(B1)では、方向Rに隣接する画素410が異なる色に対応する画素である。このとき、図15(B1)に示すように、方向Rに隣接する2つの画素において、開口451が一列に配列されないように、導電層311bの異なる位置に設けられていることが好ましい。これにより、2つの発光素子360を離すことが可能で、発光素子360が発する光が隣接する画素410が有する着色層に入射してしまう現象(クロストークともいう)を抑制することができる。また、隣接する2つの発光素子360を離して配置することができるため、発光素子360のEL層をシャドウマスク等により作り分ける場合であっても、高い精細度の表示装置を実現できる。
また、図15(B2)に示すような配列としてもよい。
非開口部の総面積に対する開口451の総面積の比の値が大きすぎると、液晶素子を用いた表示が暗くなってしまう。また、非開口部の総面積に対する開口451の総面積の比の値が小さすぎると、発光素子360を用いた表示が暗くなってしまう。
また、反射電極として機能する導電層311bに設ける開口451の面積が小さすぎると、発光素子360が射出する光から取り出せる光の効率が低下してしまう。
開口451の形状は、例えば多角形、四角形、楕円形、円形または十字等の形状とすることができる。また、細長い筋状、スリット状、市松模様状の形状としてもよい。また、開口451を隣接する画素に寄せて配置してもよい。好ましくは、開口451を同じ色を表示する他の画素に寄せて配置する。これにより、クロストークを抑制できる。
[回路構成例]
図16は、画素410の構成例を示す回路図である。図16では、隣接する2つの画素410を示している。
画素410は、スイッチSW1、容量素子C1、液晶素子340、スイッチSW2、トランジスタM、容量素子C2、および発光素子360等を有する。また、画素410には、配線G1、配線G2、配線ANO、配線CSCOM、配線S1、および配線S2が電気的に接続されている。また、図16では、液晶素子340と電気的に接続する配線VCOM1、および発光素子360と電気的に接続する配線VCOM2を示している。
図16では、スイッチSW1およびスイッチSW2に、トランジスタを用いた場合の例を示している。
スイッチSW1は、ゲートが配線G1と接続され、ソースまたはドレインの一方が配線S1と接続され、ソースまたはドレインの他方が容量素子C1の一方の電極、および液晶素子340の一方の電極と接続されている。容量素子C1は、他方の電極が配線CSCOMと接続されている。液晶素子340は、他方の電極が配線VCOM1と接続されている。
また、スイッチSW2は、ゲートが配線G2と接続され、ソースまたはドレインの一方が配線S2と接続され、ソースまたはドレインの他方が、容量素子C2の一方の電極、トランジスタMのゲートと接続されている。容量素子C2は、他方の電極がトランジスタMのソースまたはドレインの一方、および配線ANOと接続されている。トランジスタMは、ソースまたはドレインの他方が発光素子360の一方の電極と接続されている。発光素子360は、他方の電極が配線VCOM2と接続されている。
図16では、トランジスタMが半導体を挟む2つのゲートを有し、これらが接続されている例を示している。これにより、トランジスタMが流すことのできる電流を増大させることができる。
配線G1には、スイッチSW1を導通状態または非導通状態に制御する信号を与えることができる。配線VCOM1には、所定の電位を与えることができる。配線S1には、液晶素子340が有する液晶の配向状態を制御する信号を与えることができる。配線CSCOMには、所定の電位を与えることができる。
配線G2には、スイッチSW2を導通状態または非導通状態に制御する信号を与えることができる。配線VCOM2および配線ANOには、発光素子360が発光する電位差が生じる電位をそれぞれ与えることができる。配線S2には、トランジスタMの導通状態を制御する信号を与えることができる。
図16に示す画素410は、例えば、反射モードの表示を行う場合には、配線G1および配線S1に与える信号により駆動し、液晶素子340による光学変調を利用して表示することができる。また、透過モードで表示を行う場合には、配線G2および配線S2に与える信号により駆動し、発光素子360を発光させて表示することができる。また、両方のモードで駆動する場合には、配線G1、配線G2、配線S1および配線S2のそれぞれに与える信号により駆動することができる。
なお、図16では一つの画素410に、一つの液晶素子340と一つの発光素子360とを有する例を示したが、これに限られない。図17(A)は、一つの画素410に一つの液晶素子340と4つの発光素子360(発光素子360r、360g、360b、360w)を有する例を示している。
図17(A)では図16の例に加えて、画素410に配線G3および配線S3が接続されている。
図17(A)に示す例では、例えば4つの発光素子360を、それぞれ赤色(R)、緑色(G)、青色(B)、および白色(W)を呈する発光素子を用いることができる。また液晶素子340として、白色を呈する反射型の液晶素子を用いることができる。これにより、反射モードの表示を行う場合には、反射率の高い白色の表示を行うことができる。また透過モードで表示を行う場合には、演色性の高い表示を低い電力で行うことができる。
また、図17(B)には、画素410の構成例を示している。画素410は、電極311が有する開口部と重なる発光素子360wと、電極311の周囲に配置された発光素子360r、発光素子360g、および発光素子360bとを有する。発光素子360r、発光素子360g、および発光素子360bは、発光面積がほぼ同等であることが好ましい。
[表示パネルの構成例]
図18は、本発明の一態様の表示パネル100の斜視概略図である。表示パネル100は、基板351と基板361とが貼り合わされた構成を有する。図18では、基板361を破線で明示している。
表示パネル300は、表示部362、回路364、配線365等を有する。基板351には、例えば回路364、配線365、および画素電極として機能する導電層311b等が設けられる。また図18では基板351上にIC373とFPC372が実装されている例を示している。そのため、図18に示す構成は、表示パネル300とFPC372およびIC373を有する表示モジュールと言うこともできる。
回路364は、例えば走査線駆動回路として機能する回路を用いることができる。
配線365は、表示部や回路364に信号や電力を供給する機能を有する。当該信号や電力は、FPC372を介して外部、またはIC373から配線365に入力される。
また、図18では、COG(Chip On Glass)方式等により、基板351にIC373が設けられている例を示している。IC373は、例えば走査線駆動回路、または信号線駆動回路などとしての機能を有するICを適用できる。なお表示パネル300が走査線駆動回路および信号線駆動回路として機能する回路を備える場合や、走査線駆動回路や信号線駆動回路として機能する回路を外部に設け、FPC372を介して表示パネル300を駆動するための信号を入力する場合などでは、IC373を設けない構成としてもよい。また、IC373を、COF(Chip On Film)方式等により、FPC372に実装してもよい。
図18には、表示部362の一部の拡大図を示している。表示部362には、複数の表示素子が有する導電層311bがマトリクス状に配置されている。導電層311bは、可視光を反射する機能を有し、後述する液晶素子340の反射電極として機能する。
また、図18に示すように、導電層311bは開口を有する。さらに導電層311bよりも基板351側に、発光素子360を有する。発光素子360からの光は、導電層311bの開口を介して基板361側に射出される。
[断面構成例]
図19に、図18で例示した表示パネルの、FPC372を含む領域の一部、回路364を含む領域の一部、および表示部362を含む領域の一部をそれぞれ切断したときの断面の一例を示す。
表示パネルは、基板351と基板361の間に、絶縁層220を有する。また基板351と絶縁層220の間に、発光素子360、トランジスタ201a、トランジスタ201b、トランジスタ205、トランジスタ206、トランジスタ207、着色層134等を有する。また絶縁層220と基板361の間に、液晶素子340、着色層131等を有する。また、基板361と絶縁層220は接着層141を介して接着され、基板351と絶縁層220は接着層142を介して接着されている。
トランジスタ206は、液晶素子340と電気的に接続する。また、トランジスタ205はトランジスタ207と電気的に接続し、トランジスタ207は発光素子360と電気的に接続する。トランジスタ205とトランジスタ206は、いずれも絶縁層220の基板351側の面上に形成されているため、これらを同一の工程を用いて作製することができる。また、トランジスタ207はトランジスタ205と重なるように形成されるため、画素サイズを小さくすることができる。なお、トランジスタ207のゲート電極が延在する領域と、ゲート絶縁膜が延在する領域と、ソース電極またはドレイン電極の一方が延在する領域で容量素子C2を形成することができる。
基板361には、着色層131、遮光層132、絶縁層121、および液晶素子340の共通電極として機能する導電層113、配向膜133b、絶縁層117等が設けられている。絶縁層117は、液晶素子340のセルギャップを保持するためのスペーサとして機能する。
絶縁層220の基板351側には、絶縁層211a、絶縁層212a、絶縁層213a、絶縁層214a、絶縁層211b、絶縁層212b、絶縁層213b、絶縁層214b、絶縁層215、等の絶縁層が設けられている。
絶縁層211aは、その一部がトランジスタ205、206のゲート絶縁層として機能する。絶縁層212、絶縁層213および絶縁層214は、トランジスタ205、206を覆って設けられている。
絶縁層211bは、その一部がトランジスタ207のゲート絶縁層として機能する。絶縁層212b、絶縁層213bおよび絶縁層214bは、トランジスタ207を覆って設けられている。
絶縁層214aおよび絶縁層214bは、平坦化層としての機能を有する。なお、ここではトランジスタ等を覆う絶縁層が3層である場合について示しているが、これに限られず4層以上であってもよいし、単層、または2層であってもよい。また平坦化層として機能する絶縁層214aおよび絶縁層214bは、不要であれば設けなくてもよい。また、絶縁層214aと絶縁層211bとの間には絶縁層215が設けられている場合に示しているが、絶縁層215は設けなくてもよい。
また、トランジスタ205、トランジスタ206およびトランジスタ207は、一部がゲートとして機能する導電層221、一部がソースまたはドレインとして機能する導電層222、半導体層231を有する。
液晶素子340は反射型の液晶素子である。液晶素子340は、導電層311a、液晶112、導電層113が積層された積層構造を有する。また導電層311aの基板351側に接して、可視光を反射性する導電層311bが設けられている。導電層311bは開口251を有する。また導電層311aおよび導電層113は可視光を透過する材料を含む。また液晶112と導電層311aの間に配向膜133aが設けられ、液晶112と導電層113の間に配向膜133bが設けられている。また、基板361の外側の面には、偏光板130を有する。
液晶素子340において、導電層311bは可視光を反射する機能を有し、導電層113は可視光を透過する機能を有する。基板361側から入射した光は、偏光板130により偏光され、導電層113、液晶112を透過し、導電層311bで反射する。そして液晶112および導電層113を再度透過して、偏光板130に達する。このとき、導電層311bと導電層113の間に与える電圧によって液晶の配向を制御し、光の光学変調を制御することができる。すなわち、偏光板130を介して射出される光の強度を制御することができる。また光は着色層131によって特定の波長領域以外の光が吸収されることにより、取り出される光は、例えば赤色を呈する光となる。
発光素子360は、ボトムエミッション型の発光素子である。発光素子360は、絶縁層220側から導電層191、EL層192、および導電層193bの順に積層された積層構造を有する。また導電層193bを覆って導電層193aが設けられている。導電層193bは可視光を反射する材料を含み、導電層191および導電層193aは可視光を透過する材料を含む。発光素子360が発する光は、着色層134、絶縁層220、開口251、導電層113等を介して、基板361側に射出される。
ここで、図19に示すように、開口251には可視光を透過する導電層311aが設けられていることが好ましい。これにより、開口251と重なる領域においてもそれ以外の領域と同様に液晶112が配向するため、これらの領域の境界部で液晶の配向不良が生じ、意図しない光が漏れてしまうことを抑制できる。
ここで、基板361の外側の面に配置する偏光板130として直線偏光板を用いてもよいが、円偏光板を用いることもできる。円偏光板としては、例えば直線偏光板と1/4波長位相差板を積層したものを用いることができる。これにより、外光反射を抑制することができる。また、偏光板の種類に応じて、液晶素子340に用いる液晶素子のセルギャップ、配向、駆動電圧等を調整することで、所望のコントラストが実現されるようにすればよい。
また、導電層191の端部を覆う絶縁層216上には、絶縁層217が設けられている。絶縁層217は、絶縁層220と基板351が必要以上に接近することを抑制するスペーサとしての機能を有する。またEL層192や導電層193aを遮蔽マスク(メタルマスク)を用いて形成する場合には、当該遮蔽マスクが被形成面に接触することを抑制するためのマスクギャッパとしての機能を有していてもよい。なお、絶縁層217は不要であれば設けなくてもよい。
トランジスタ207のソースまたはドレインの一方は、導電層191を介して発光素子360のEL層192と電気的に接続されている。
トランジスタ206のソースまたはドレインの一方は、接続部208を介して導電層311bと電気的に接続されている。導電層311bと導電層311aは接して設けられ、これらは電気的に接続されている。ここで、接続部208は、絶縁層220に設けられた開口を介して、絶縁層220の両面に設けられる導電層同士を接続する部分である。
基板351の基板361と重ならない領域には、接続部204が設けられている。接続部204は、接続層242を介してFPC72と電気的に接続されている。接続部204は接続部208と同様の構成を有している。接続部204の上面は、導電層311aと同一の導電膜を加工して得られた導電層が露出している。これにより、接続部204とFPC72とを接続層242を介して電気的に接続することができる。
接着層141が設けられる一部の領域には、接続部252が設けられている。接続部252において、導電層311aと同一の導電膜を加工して得られた導電層と、導電層113の一部が、接続体243により電気的に接続されている。したがって、基板361側に形成された導電層113に、基板351側に接続されたFPC372から入力される信号または電位を、接続部252を介して供給することができる。
接続体243としては、例えば導電性の粒子を用いることができる。導電性の粒子としては、有機樹脂またはシリカなどの粒子の表面を金属材料で被覆したものを用いることができる。金属材料としてニッケルや金を用いると接触抵抗を低減できるため好ましい。またニッケルをさらに金で被覆するなど、2種類以上の金属材料を層状に被覆させた粒子を用いることが好ましい。また接続体243として、弾性変形、または塑性変形する材料を用いることが好ましい。このとき導電性の粒子である接続体243は、図19に示すように上下方向に潰れた形状となる場合がある。こうすることで、接続体243と、これと電気的に接続する導電層との接触面積が増大し、接触抵抗を低減できるほか、接続不良などの不具合の発生を抑制することができる。
接続体243は、接着層141に覆われるように配置することが好ましい。例えば接着層141となるペースト等を塗布した後に、接続体243を散布すればよい。
図19では、回路364の例としてトランジスタ201a、201bが設けられている例を示している。例えば、トランジスタ201aは、実施の形態1で説明したバッファ回路70が有するトランジスタ71aに相当する。また、トランジスタ201bは、実施の形態1で説明したバッファ回路70が有するトランジスタ71bに相当する。
トランジスタ201aは、トランジスタ205、206と同じ工程で作製することができる。また、トランジスタ201bは、トランジスタ207と同じ工程で作製することができる。
なお、回路364が有するトランジスタと、表示部362が有するトランジスタは、同じ構造であってもよい。また回路364が有する複数のトランジスタは、全て同じ構造であってもよいし、異なる構造のトランジスタを組み合わせて用いてもよい。また、表示部362が有する複数のトランジスタは、全て同じ構造であってもよいし、異なる構造のトランジスタを組み合わせて用いてもよい。
各トランジスタを覆う絶縁層212、絶縁層213のうち少なくとも一方は、水や水素などの不純物が拡散しにくい材料を用いることが好ましい。すなわち、絶縁層212または絶縁層213はバリア膜として機能させることができる。このような構成とすることで、トランジスタに対して外部から不純物が拡散することを効果的に抑制することが可能となり、信頼性の高い表示パネルを実現できる。
基板361側において、着色層131、遮光層132を覆って絶縁層121が設けられている。絶縁層121は、平坦化層としての機能を有していていもよい。絶縁層121により、導電層113の表面を概略平坦にできるため、液晶112の配向状態を均一にできる。
[各構成要素について]
以下では、上記に示す各構成要素について説明する。
〔基板〕
表示パネルが有する基板には、平坦面を有する材料を用いることができる。表示素子からの光を取り出す側の基板には、該光を透過する材料を用いる。例えば、ガラス、石英、セラミック、サファイヤ、有機樹脂などの材料を用いることができる。
厚さの薄い基板を用いることで、表示パネルの軽量化、薄型化を図ることができる。さらに、可撓性を有する程度の厚さの基板を用いることで、可撓性を有する表示パネルを実現できる。
また、発光を取り出さない側の基板は、透光性を有していなくてもよいため、上記に挙げた基板の他に、金属基板等を用いることもできる。金属基板は熱伝導性が高く、基板全体に熱を容易に伝導できるため、表示パネルの局所的な温度上昇を抑制することができ、好ましい。可撓性や曲げ性を得るためには、金属基板の厚さは、10μm以上200μm以下が好ましく、20μm以上50μm以下であることがより好ましい。
金属基板を構成する材料としては、特に限定はないが、例えば、アルミニウム、銅、ニッケル等の金属、もしくはアルミニウム合金またはステンレス等の合金などを好適に用いることができる。
また、金属基板の表面を酸化する、または表面に絶縁膜を形成するなどにより、絶縁処理が施された基板を用いてもよい。例えば、スピンコート法やディップ法などの塗布法、電着法、蒸着法、またはスパッタリング法などを用いて絶縁膜を形成してもよいし、酸素雰囲気で放置するまたは加熱するほか、陽極酸化法などによって、基板の表面に酸化膜を形成してもよい。
可撓性を有し、可視光に対する透過性を有する材料としては、例えば、ポリエチレンテレフタレート(PET)、ポリエチレンナフタレート(PEN)等のポリエステル樹脂、ポリアクリロニトリル樹脂、ポリイミド樹脂、ポリメチルメタクリレート樹脂、ポリカーボネート(PC)樹脂、ポリエーテルスルホン(PES)樹脂、ポリアミド樹脂、シクロオレフィン樹脂、ポリスチレン樹脂、ポリアミドイミド樹脂、ポリ塩化ビニル樹脂、ポリテトラフルオロエチレン(PTFE)樹脂等が挙げられる。特に、熱膨張係数の低い材料を用いることが好ましく、例えば、熱膨張係数が30×10−6/K以下であるポリアミドイミド樹脂、ポリイミド樹脂、PET等を好適に用いることができる。また、ガラス繊維に有機樹脂を含浸した基板や、無機フィラーを有機樹脂に混ぜて熱膨張係数を下げた基板を使用することもできる。このような材料を用いた基板は、重量が軽いため、該基板を用いた表示パネルも軽量にすることができる。
上記材料中に繊維体が含まれている場合、繊維体は有機化合物または無機化合物の高強度繊維を用いる。高強度繊維とは、具体的には引張弾性率またはヤング率の高い繊維のことを言い、代表例としては、ポリビニルアルコール系繊維、ポリエステル系繊維、ポリアミド系繊維、ポリエチレン系繊維、アラミド系繊維、ポリパラフェニレンベンゾビスオキサゾール繊維、ガラス繊維、または炭素繊維が挙げられる。ガラス繊維としては、Eガラス、Sガラス、Dガラス、Qガラス等を用いたガラス繊維が挙げられる。これらは、織布または不織布の状態で用い、この繊維体に樹脂を含浸させ樹脂を硬化させた構造物を、可撓性を有する基板として用いてもよい。可撓性を有する基板として、繊維体と樹脂からなる構造物を用いると、曲げや局所的押圧による破損に対する信頼性が向上するため、好ましい。
または、可撓性を有する程度に薄いガラス、金属などを基板に用いることもできる。または、ガラスと樹脂材料とが接着層により貼り合わされた複合材料を用いてもよい。
可撓性を有する基板に、表示パネルの表面を傷などから保護するハードコート層(例えば、窒化シリコン、酸化アルミニウムなど)や、押圧を分散可能な材質の層(例えば、アラミド樹脂など)等が積層されていてもよい。また、水分等による表示素子の寿命の低下等を抑制するために、可撓性を有する基板に透水性の低い絶縁膜が積層されていてもよい。例えば、窒化シリコン、酸化窒化シリコン、窒化酸化シリコン、酸化アルミニウム、窒化アルミニウム等の無機絶縁材料を用いることができる。
基板は、複数の層を積層して用いることもできる。特に、ガラス層を有する構成とすると、水や酸素に対するバリア性を向上させ、信頼性の高い表示パネルとすることができる。
〔トランジスタ〕
トランジスタは、ゲート電極として機能する導電層と、半導体層と、ソース電極として機能する導電層と、ドレイン電極として機能する導電層と、ゲート絶縁層として機能する絶縁層と、を有する。上記では、ボトムゲート構造のトランジスタを適用した場合を示している。
なお、本発明の一態様の表示装置が有するトランジスタの構造は特に限定されない。例えば、プレーナ型のトランジスタとしてもよいし、スタガ型のトランジスタとしてもよいし、逆スタガ型のトランジスタとしてもよい。また、トップゲート型またはボトムゲート型のいずれのトランジスタ構造としてもよい。または、チャネルの上下にゲート電極が設けられていてもよい。
トランジスタに用いる半導体材料の結晶性についても特に限定されず、非晶質半導体、結晶性を有する半導体(微結晶半導体、多結晶半導体、単結晶半導体、または一部に結晶領域を有する半導体)のいずれを用いてもよい。結晶性を有する半導体を用いると、トランジスタ特性の劣化を抑制できるため好ましい。
また、トランジスタに用いる半導体材料としては、エネルギーギャップが2eV以上、好ましくは2.5eV以上、より好ましくは3eV以上である金属酸化物を用いることができる。代表的には、インジウムを含む酸化物半導体などであり、例えば、後述するCAC−OSなどを用いることができる。
シリコンよりもバンドギャップが広く、且つキャリア密度の小さい酸化物半導体を用いたトランジスタは、その低いオフ電流により、トランジスタと直列に接続された容量素子に蓄積した電荷を長期間に亘って保持することが可能である。
半導体層は、例えばインジウム、亜鉛およびM(アルミニウム、チタン、ガリウム、ゲルマニウム、イットリウム、ジルコニウム、ランタン、セリウム、スズ、ネオジムまたはハフニウム等の金属)を含むIn−M−Zn系酸化物で表記される膜とすることができる。
半導体層を構成する酸化物半導体がIn−M−Zn系酸化物の場合、In−M−Zn酸化物を成膜するために用いるスパッタリングターゲットの金属元素の原子数比は、In≧M、Zn≧Mを満たすことが好ましい。このようなスパッタリングターゲットの金属元素の原子数比として、In:M:Zn=1:1:1、In:M:Zn=1:1:1.2、In:M:Zn=3:1:2、In:M:Zn=4:2:3、In:M:Zn=4:2:4.1、In:M:Zn=5:1:6、In:M:Zn=5:1:7、In:M:Zn=5:1:8等が好ましい。なお、成膜される半導体層の原子数比はそれぞれ、上記のスパッタリングターゲットに含まれる金属元素の原子数比のプラスマイナス40%の変動を含む。
本実施の形態で例示したボトムゲート構造のトランジスタは、作製工程を削減できるため好ましい。またこのとき酸化物半導体を用いることで、多結晶シリコンよりも低温で形成できる、半導体層よりも下層の配線は電極の材料、基板の材料として、耐熱性の低い材料を用いることが可能なため、材料の選択の幅を広げることができる。例えば、極めて大面積のガラス基板などを好適に用いることができる。
半導体層としては、キャリア密度の低い酸化物半導体膜を用いる。例えば、半導体層は、キャリア密度が1×1017/cm以下、好ましくは1×1015/cm以下、さらに好ましくは1×1013/cm以下、より好ましくは1×1011/cm以下、さらに好ましくは1×1010/cm未満であり、1×10−9/cm以上のキャリア密度の酸化物半導体を用いることができる。そのような酸化物半導体を、高純度真性または実質的に高純度真性な酸化物半導体と呼ぶ。これにより不純物濃度が低く、欠陥準位密度が低いため、安定な特性を有する酸化物半導体であるといえる。
なお、これらに限られず、必要とするトランジスタの半導体特性および電気特性(電界効果移動度、しきい値電圧等)に応じて適切な組成のものを用いればよい。また、必要とするトランジスタの半導体特性を得るために、半導体層のキャリア密度や不純物濃度、欠陥密度、金属元素と酸素の原子数比、原子間距離、密度等を適切なものとすることが好ましい。
半導体層を構成する酸化物半導体において、第14族元素の一つであるシリコンや炭素が含まれると、半導体層において酸素欠損が増加し、n型化してしまう。このため、半導体層におけるシリコンや炭素の濃度(二次イオン質量分析法により得られる濃度)を、2×1018atoms/cm以下、好ましくは2×1017atoms/cm以下とする。
また、アルカリ金属およびアルカリ土類金属は、酸化物半導体と結合するとキャリアを生成する場合があり、トランジスタのオフ電流が増大してしまうことがある。このため半導体層における二次イオン質量分析法により得られるアルカリ金属またはアルカリ土類金属の濃度を、1×1018atoms/cm以下、好ましくは2×1016atoms/cm以下にする。
また、半導体層を構成する酸化物半導体に窒素が含まれていると、キャリアである電子が生じ、キャリア密度が増加し、n型化しやすい。この結果、窒素が含まれている酸化物半導体を用いたトランジスタはノーマリーオン特性となりやすい。このため半導体層における二次イオン質量分析法により得られる窒素濃度は、5×1018atoms/cm以下にすることが好ましい。
また、半導体層は、例えば非単結晶構造でもよい。非単結晶構造は、例えば、c軸に配向した結晶を有するCAAC−OS(C−Axis Aligned Crystalline Oxide Semiconductor、または、C−Axis Aligned and A−B−plane Anchored Crystalline Oxide Semiconductor)、多結晶構造、微結晶構造、または非晶質構造を含む。非単結晶構造において、非晶質構造は最も欠陥準位密度が高く、CAAC−OSは最も欠陥準位密度が低い。
非晶質構造の酸化物半導体膜は、例えば、原子配列が無秩序であり、結晶成分を有さない。または、非晶質構造の酸化物膜は、例えば、完全な非晶質構造であり、結晶部を有さない。
なお、半導体層が、非晶質構造の領域、微結晶構造の領域、多結晶構造の領域、CAAC−OSの領域、単結晶構造の領域のうち、二種以上を有する混合膜であってもよい。混合膜は、例えば上述した領域のうち、いずれか二種以上の領域を含む単層構造、または積層構造を有する場合がある。
<CAC−OSの構成>
以下では、本発明の一態様で開示されるトランジスタに用いることができるCAC(Cloud Aligned Complementary)−OSの構成について説明する。
CAC−OSとは、例えば、酸化物半導体を構成する元素が、0.5nm以上10nm以下、好ましくは、1nm以上2nm以下、またはその近傍のサイズで偏在した材料の一構成である。なお、以下では、酸化物半導体において、一つあるいはそれ以上の金属元素が偏在し、該金属元素を有する領域が、0.5nm以上10nm以下、好ましくは、1nm以上2nm以下、またはその近傍のサイズで混合した状態をモザイク状、またはパッチ状ともいう。
なお、酸化物半導体は、少なくともインジウムを含むことが好ましい。特にインジウムおよび亜鉛を含むことが好ましい。また、それらに加えて、アルミニウム、ガリウム、イットリウム、銅、バナジウム、ベリリウム、ホウ素、シリコン、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、またはマグネシウムなどから選ばれた一種、または複数種が含まれていてもよい。
例えば、In−Ga−Zn酸化物におけるCAC−OS(CAC−OSの中でもIn−Ga−Zn酸化物を、特にCAC−IGZOと呼称してもよい。)とは、インジウム酸化物(以下、InOX1(X1は0よりも大きい実数)とする。)、またはインジウム亜鉛酸化物(以下、InX2ZnY2Z2(X2、Y2、およびZ2は0よりも大きい実数)とする。)と、ガリウム酸化物(以下、GaOX3(X3は0よりも大きい実数)とする。)、またはガリウム亜鉛酸化物(以下、GaX4ZnY4Z4(X4、Y4、およびZ4は0よりも大きい実数)とする。)などと、に材料が分離することでモザイク状となり、モザイク状のInOX1、またはInX2ZnY2Z2が、膜中に均一に分布した構成(以下、クラウド状ともいう。)である。
つまり、CAC−OSは、GaOX3が主成分である領域と、InX2ZnY2Z2、またはInOX1が主成分である領域とが、混合している構成を有する複合酸化物半導体である。なお、本明細書において、例えば、第1の領域の元素Mに対するInの原子数比が、第2の領域の元素Mに対するInの原子数比よりも大きいことを、第1の領域は、第2の領域と比較して、Inの濃度が高いとする。
なお、IGZOは通称であり、In、Ga、Zn、およびOによる1つの化合物をいう場合がある。代表例として、InGaO(ZnO)m1(m1は自然数)、またはIn(1+x0)Ga(1−x0)(ZnO)m0(−1≦x0≦1、m0は任意数)で表される結晶性の化合物が挙げられる。
上記結晶性の化合物は、単結晶構造、多結晶構造、またはCAAC構造を有する。なお、CAAC構造とは、複数のIGZOのナノ結晶がc軸配向を有し、かつa−b面においては配向せずに連結した結晶構造である。
一方、CAC−OSは、酸化物半導体の材料構成に関する。CAC−OSとは、In、Ga、Zn、およびOを含む材料構成において、一部にGaを主成分とするナノ粒子状に観察される領域と、一部にInを主成分とするナノ粒子状に観察される領域とが、それぞれモザイク状にランダムに分散している構成をいう。従って、CAC−OSにおいて、結晶構造は副次的な要素である。
なお、CAC−OSは、組成の異なる二種類以上の膜の積層構造は含まないものとする。例えば、Inを主成分とする膜と、Gaを主成分とする膜との2層からなる構造は、含まない。
なお、GaOX3が主成分である領域と、InX2ZnY2Z2、またはInOX1が主成分である領域とは、明確な境界が観察できない場合がある。
なお、ガリウムの代わりに、アルミニウム、イットリウム、銅、バナジウム、ベリリウム、ホウ素、シリコン、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、またはマグネシウムなどから選ばれた一種、または複数種が含まれている場合、CAC−OSは、一部に該金属元素を主成分とするナノ粒子状に観察される領域と、一部にInを主成分とするナノ粒子状に観察される領域とが、それぞれモザイク状にランダムに分散している構成をいう。
CAC−OSは、例えば基板を意図的に加熱しない条件で、スパッタリング法により形成することができる。また、CAC−OSをスパッタリング法で形成する場合、成膜ガスとして、不活性ガス(代表的にはアルゴン)、酸素ガス、および窒素ガスの中から選ばれたいずれか一つまたは複数を用いればよい。また、成膜時の成膜ガスの総流量に対する酸素ガスの流量比は低いほど好ましく、例えば酸素ガスの流量比を0%以上30%未満、好ましくは0%以上10%以下とすることが好ましい。
CAC−OSは、X線回折(XRD:X−ray diffraction)測定法のひとつであるOut−of−plane法によるθ/2θスキャンを用いて測定したときに、明確なピークが観察されないという特徴を有する。すなわち、X線回折から、測定領域のa−b面方向、およびc軸方向の配向は見られないことが分かる。
また、CAC−OSは、プローブ径が1nmの電子線(ナノビーム電子線ともいう。)を照射することで得られる電子線回折パターンにおいて、リング状に輝度の高い領域と、該リング領域に複数の輝点が観測される。従って、電子線回折パターンから、CAC−OSの結晶構造が、平面方向、および断面方向において、配向性を有さないnc(nano−crystal)構造を有することがわかる。
また、例えば、In−Ga−Zn酸化物におけるCAC−OSでは、エネルギー分散型X線分光法(EDX:Energy Dispersive X−ray spectroscopy)を用いて取得したEDXマッピングにより、GaOX3が主成分である領域と、InX2ZnY2Z2、またはInOX1が主成分である領域とが、偏在し、混合している構造を有することが確認できる。
CAC−OSは、金属元素が均一に分布したIGZO化合物とは異なる構造であり、IGZO化合物と異なる性質を有する。つまり、CAC−OSは、GaOX3などが主成分である領域と、InX2ZnY2Z2、またはInOX1が主成分である領域と、に互いに相分離し、各元素を主成分とする領域がモザイク状である構造を有する。
ここで、InX2ZnY2Z2、またはInOX1が主成分である領域は、GaOX3などが主成分である領域と比較して、導電性が高い領域である。つまり、InX2ZnY2Z2、またはInOX1が主成分である領域を、キャリアが流れることにより、酸化物半導体としての導電性が発現する。従って、InX2ZnY2Z2、またはInOX1が主成分である領域が、酸化物半導体中にクラウド状に分布することで、高い電界効果移動度(μ)が実現できる。
一方、GaOX3などが主成分である領域は、InX2ZnY2Z2、またはInOX1が主成分である領域と比較して、絶縁性が高い領域である。つまり、GaOX3などが主成分である領域が、酸化物半導体中に分布することで、リーク電流を抑制し、良好なスイッチング動作を実現できる。
したがって、CAC−OSを半導体素子に用いた場合、GaOX3などに起因する絶縁性と、InX2ZnY2Z2、またはInOX1に起因する導電性とが、相補的に作用することにより、高いオン電流(Ion)、および高い電界効果移動度(μ)を実現することができる。
また、CAC−OSを用いた半導体素子は、信頼性が高い。従って、CAC−OSは、ディスプレイをはじめとするさまざまな半導体装置に最適である。
または、トランジスタのチャネルが形成される半導体にシリコンを用いてもよい。シリコンとしてアモルファスシリコンを用いてもよいが、特に結晶性を有するシリコンを用いることが好ましい。例えば、微結晶シリコン、多結晶シリコン、単結晶シリコンなどを用いることが好ましい。特に、多結晶シリコンは、単結晶シリコンに比べて低温で形成でき、且つアモルファスシリコンに比べて高い電界効果移動度と高い信頼性を備える。
本実施の形態で例示したボトムゲート構造のトランジスタは、作製工程を削減できるため好ましい。またこのときアモルファスシリコンを用いることで、多結晶シリコンよりも低温で形成できるため、半導体層よりも下層の配線は電極の材料、基板の材料として、耐熱性の低い材料を用いることが可能なため、材料の選択の幅を広げることができる。例えば、極めて大面積のガラス基板などを好適に用いることができる。一方、トップゲート型のトランジスタは、自己整合的に不純物領域を形成しやすいため、特性のばらつきなどを低減することできるため好ましい。このとき特に、多結晶シリコンや単結晶シリコンなどを用いる場合に適している。
〔導電層〕
トランジスタのゲート、ソースおよびドレインのほか、表示装置を構成する各種配線および電極などの導電層に用いることのできる材料としては、アルミニウム、チタン、クロム、ニッケル、銅、イットリウム、ジルコニウム、モリブデン、銀、タンタル、またはタングステンなどの金属、またはこれを主成分とする合金などが挙げられる。またこれらの材料を含む膜を単層で、または積層構造として用いることができる。例えば、シリコンを含むアルミニウム膜の単層構造、チタン膜上にアルミニウム膜を積層する二層構造、タングステン膜上にアルミニウム膜を積層する二層構造、銅−マグネシウム−アルミニウム合金膜上に銅膜を積層する二層構造、チタン膜上に銅膜を積層する二層構造、タングステン膜上に銅膜を積層する二層構造、チタン膜または窒化チタン膜と、その上に重ねてアルミニウム膜または銅膜を積層し、さらにその上にチタン膜または窒化チタン膜を形成する三層構造、モリブデン膜または窒化モリブデン膜と、その上に重ねてアルミニウム膜または銅膜を積層し、さらにその上にモリブデン膜または窒化モリブデン膜を形成する三層構造等がある。なお、酸化インジウム、酸化錫または酸化亜鉛等の酸化物を用いてもよい。また、マンガンを含む銅を用いると、エッチングによる形状の制御性が高まるため好ましい。
また、透光性を有する導電性材料としては、酸化インジウム、インジウム錫酸化物、インジウム亜鉛酸化物、酸化亜鉛、ガリウムを添加した酸化亜鉛などの導電性酸化物またはグラフェンを用いることができる。または、金、銀、白金、マグネシウム、ニッケル、タングステン、クロム、モリブデン、鉄、コバルト、銅、パラジウム、またはチタンなどの金属材料や、該金属材料を含む合金材料を用いることができる。または、該金属材料の窒化物(例えば、窒化チタン)などを用いてもよい。なお、金属材料、合金材料(またはそれらの窒化物)を用いる場合には、透光性を有する程度に薄くすればよい。また、上記材料の積層膜を導電層として用いることができる。例えば、銀とマグネシウムの合金とインジウムスズ酸化物の積層膜などを用いると、導電性を高めることができるため好ましい。これらは、表示装置を構成する各種配線および電極などの導電層や、表示素子が有する導電層(画素電極や共通電極として機能する導電層)にも用いることができる。
〔絶縁層〕
各絶縁層に用いることのできる絶縁材料としては、例えば、アクリル、エポキシなどの樹脂、シロキサン結合を有する樹脂の他、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化アルミニウムなどの無機絶縁材料を用いることもできる。
また、発光素子は、一対の透水性の低い絶縁膜の間に設けられていることが好ましい。これにより、発光素子に水等の不純物が侵入することを抑制でき、装置の信頼性の低下を抑制できる。
透水性の低い絶縁膜としては、窒化シリコン膜、窒化酸化シリコン膜等の窒素と珪素を含む膜や、窒化アルミニウム膜等の窒素とアルミニウムを含む膜等が挙げられる。また、酸化シリコン膜、酸化窒化シリコン膜、酸化アルミニウム膜等を用いてもよい。
例えば、透水性の低い絶縁膜の水蒸気透過量は、1×10−5[g/(m・day)]以下、好ましくは1×10−6[g/(m・day)]以下、より好ましくは1×10−7[g/(m・day)]以下、さらに好ましくは1×10−8[g/(m・day)]以下とする。
〔液晶素子〕
液晶素子としては、例えば垂直配向(VA:Vertical Alignment)モードが適用された液晶素子を用いることができる。垂直配向モードとしては、MVA(Multi−Domain Vertical Alignment)モード、PVA(Patterned Vertical Alignment)モード、ASV(Advanced Super View)モードなどを用いることができる。
また、液晶素子には、様々なモードが適用された液晶素子を用いることができる。例えばVAモードのほかに、TN(Twisted Nematic)モード、IPS(In−Plane−Switching)モード、FFS(Fringe Field Switching)モード、ASM(Axially Symmetric aligned Micro−cell)モード、OCB(Optically Compensated Birefringence)モード、FLC(Ferroelectric Liquid Crystal)モード、AFLC(AntiFerroelectric Liquid Crystal)モード等が適用された液晶素子を用いることができる。
なお、液晶素子は、液晶の光学的変調作用によって光の透過または非透過を制御する素子である。なお、液晶の光学的変調作用は、液晶にかかる電界(横方向の電界、縦方向の電界または斜め方向の電界を含む)によって制御される。なお、液晶素子に用いる液晶としては、サーモトロピック液晶、低分子液晶、高分子液晶、高分子分散型液晶(PDLC:Polymer Dispersed Liquid Crystal)、強誘電性液晶、反強誘電性液晶等を用いることができる。これらの液晶材料は、条件により、コレステリック相、スメクチック相、キュービック相、カイラルネマチック相、等方相等を示す。
また、液晶材料としては、ポジ型の液晶、またはネガ型の液晶のいずれを用いてもよく、適用するモードや設計に応じて最適な液晶材料を用いればよい。
また、液晶の配向を制御するため、配向膜を設けることができる。なお、横電界方式を採用する場合、配向膜を用いないブルー相を示す液晶を用いてもよい。ブルー相は液晶相の一つであり、コレステリック液晶を昇温していくと、コレステリック相から等方相へ転移する直前に発現する相である。ブルー相は狭い温度範囲でしか発現しないため、温度範囲を改善するために数重量%以上のカイラル剤を混合させた液晶組成物を液晶層に用いる。ブルー相を示す液晶とカイラル剤とを含む液晶組成物は、応答速度が短く、光学的等方性である。また、ブルー相を示す液晶とカイラル剤とを含む液晶組成物は、配向処理が不要であり、視野角依存性が小さい。また配向膜を設けなくてもよいのでラビング処理も不要となるため、ラビング処理によって引き起こされる静電破壊を防止することができ、作製工程中の液晶表示装置の不良や破損を軽減することができる。
また、液晶素子として、透過型の液晶素子、反射型の液晶素子、または半透過型の液晶素子などを用いることができる。
本発明の一態様では、特に反射型の液晶素子を用いることができる。
透過型または半透過型の液晶素子を用いる場合、一対の基板を挟むように、2つの偏光板を設ける。また偏光板よりも外側に、バックライトを設ける。バックライトとしては、直下型のバックライトであってもよいし、エッジライト型のバックライトであってもよい。LED(Light Emitting Diode)を備える直下型のバックライトを用いると、ローカルディミングが容易となり、コントラストを高めることができるため好ましい。また、エッジライト型のバックライトを用いると、バックライトを含めたモジュールの厚さを低減できるため好ましい。
め好ましい。
反射型の液晶素子を用いる場合には、表示面側に偏光板を設ける。またこれとは別に、表示面側に光拡散板を配置すると、視認性を向上させられるため好ましい。
また、反射型、または半透過型の液晶素子を用いる場合、偏光板よりも外側に、フロントライトを設けてもよい。フロントライトとしては、エッジライト型のフロントライトを用いることが好ましい。LED(Light Emitting Diode)を備えるフロントライトを用いると、消費電力を低減できるため好ましい。
〔発光素子〕
発光素子としては、自発光が可能な素子を用いることができ、電流または電圧によって輝度が制御される素子をその範疇に含んでいる。例えば、LED、有機EL素子、無機EL素子等を用いることができる。
発光素子は、トップエミッション型、ボトムエミッション型、デュアルエミッション型などがある。光を取り出す側の電極には、可視光を透過する導電膜を用いる。また、光を取り出さない側の電極には、可視光を反射する導電膜を用いることが好ましい。
EL層は少なくとも発光層を有する。EL層は、発光層以外の層として、正孔注入性の高い物質、正孔輸送性の高い物質、正孔ブロック材料、電子輸送性の高い物質、電子注入性の高い物質、またはバイポーラ性の物質(電子輸送性および正孔輸送性が高い物質)等を含む層をさらに有していてもよい。
EL層には低分子系化合物および高分子系化合物のいずれを用いることもでき、無機化合物を含んでいてもよい。EL層を構成する層は、それぞれ、蒸着法(真空蒸着法を含む)、転写法、印刷法、インクジェット法、塗布法等の方法で形成することができる。
陰極と陽極の間に、発光素子の閾値電圧より高い電圧を印加すると、EL層に陽極側から正孔が注入され、陰極側から電子が注入される。注入された電子と正孔はEL層において再結合し、EL層に含まれる発光物質が発光する。
発光素子として、白色発光の発光素子を適用する場合には、EL層に2種類以上の発光物質を含む構成とすることが好ましい。例えば2以上の発光物質の各々の発光が補色の関係となるように、発光物質を選択することにより白色発光を得ることができる。例えば、それぞれR(赤)、G(緑)、B(青)、Y(黄)、O(橙)等の発光を示す発光物質、またはR、G、Bのうち2以上の色のスペクトル成分を含む発光を示す発光物質のうち、2以上を含むことが好ましい。また、発光素子からの発光のスペクトルが、可視光領域の波長(例えば350nm乃至750nm)の範囲内に2以上のピークを有する発光素子を適用することが好ましい。また、黄色の波長領域にピークを有する材料の発光スペクトルは、緑色および赤色の波長領域にもスペクトル成分を有する材料であることが好ましい。
EL層は、一の色を発光する発光材料を含む発光層と、他の色を発光する発光材料を含む発光層とが積層された構成とすることが好ましい。例えば、EL層における複数の発光層は、互いに接して積層されていてもよいし、いずれの発光材料も含まない領域を介して積層されていてもよい。例えば、蛍光発光層と燐光発光層との間に、当該蛍光発光層または燐光発光層と同一の材料(例えばホスト材料、アシスト材料)を含み、且ついずれの発光材料も含まない領域を設ける構成としてもよい。これにより、発光素子の作製が容易になり、また、駆動電圧が低減される。
また、発光素子は、EL層を1つ有するシングル素子であってもよいし、複数のEL層が電荷発生層を介して積層されたタンデム素子であってもよい。
可視光を透過する導電膜は、例えば、酸化インジウム、インジウム錫酸化物、インジウム亜鉛酸化物、酸化亜鉛、ガリウムを添加した酸化亜鉛などを用いて形成することができる。また、金、銀、白金、マグネシウム、ニッケル、タングステン、クロム、モリブデン、鉄、コバルト、銅、パラジウム、もしくはチタン等の金属材料、これら金属材料を含む合金、またはこれら金属材料の窒化物(例えば、窒化チタン)等も、透光性を有する程度に薄く形成することで用いることができる。また、上記材料の積層膜を導電層として用いることができる。例えば、銀とマグネシウムの合金とインジウム錫酸化物の積層膜などを用いると、導電性を高めることができるため好ましい。また、グラフェン等を用いてもよい。
可視光を反射する導電膜は、例えば、アルミニウム、金、白金、銀、ニッケル、タングステン、クロム、モリブデン、鉄、コバルト、銅、もしくはパラジウム等の金属材料、またはこれら金属材料を含む合金を用いることができる。また、上記金属材料や合金に、ランタン、ネオジム、またはゲルマニウム等が添加されていてもよい。また、チタン、ニッケル、またはネオジムと、アルミニウムを含む合金(アルミニウム合金)を用いてもよい。また銅、パラジウム、マグネシウムと、銀を含む合金を用いてもよい。銀と銅を含む合金は、耐熱性が高いため好ましい。さらに、アルミニウム膜またはアルミニウム合金膜に接して金属膜または金属酸化物膜を積層することで、酸化を抑制することができる。このような金属膜、金属酸化物膜の材料としては、チタンや酸化チタンなどが挙げられる。また、上記可視光を透過する導電膜と金属材料からなる膜とを積層してもよい。例えば、銀とインジウム錫酸化物の積層膜、銀とマグネシウムの合金とインジウム錫酸化物の積層膜などを用いることができる。
電極は、それぞれ、蒸着法やスパッタリング法を用いて形成すればよい。そのほか、インクジェット法などの吐出法、スクリーン印刷法などの印刷法、またはメッキ法を用いて形成することができる。
なお、上述した、発光層、ならびに正孔注入性の高い物質、正孔輸送性の高い物質、電子輸送性の高い物質、および電子注入性の高い物質、バイポーラ性の物質等を含む層は、それぞれ量子ドットなどの無機化合物や、高分子化合物(オリゴマー、デンドリマー、ポリマー等)を有していてもよい。例えば、量子ドットを発光層に用いることで、発光材料として機能させることもできる。
なお、量子ドット材料としては、コロイド状量子ドット材料、合金型量子ドット材料、コア・シェル型量子ドット材料、コア型量子ドット材料などを用いることができる。また、12族と16族、13族と15族、または14族と16族の元素グループを含む材料を用いてもよい。または、カドミウム、セレン、亜鉛、硫黄、リン、インジウム、テルル、鉛、ガリウム、ヒ素、アルミニウム等の元素を含む量子ドット材料を用いてもよい。
〔接着層〕
接着層としては、紫外線硬化型等の光硬化型接着剤、反応硬化型接着剤、熱硬化型接着剤、嫌気型接着剤などの各種硬化型接着剤を用いることができる。これら接着剤としてはエポキシ樹脂、アクリル樹脂、シリコーン樹脂、フェノール樹脂、ポリイミド樹脂、イミド樹脂、PVC(ポリビニルクロライド)樹脂、PVB(ポリビニルブチラル)樹脂、EVA(エチレンビニルアセテート)樹脂等が挙げられる。特に、エポキシ樹脂等の透湿性が低い材料が好ましい。また、二液混合型の樹脂を用いてもよい。また、接着シート等を用いてもよい。
また、上記樹脂に乾燥剤を含んでいてもよい。例えば、アルカリ土類金属の酸化物(酸化カルシウムや酸化バリウム等)のように、化学吸着によって水分を吸着する物質を用いることができる。または、ゼオライトやシリカゲル等のように、物理吸着によって水分を吸着する物質を用いてもよい。乾燥剤が含まれていると、水分などの不純物が素子に侵入することを抑制でき、表示パネルの信頼性が向上するため好ましい。
また、上記樹脂に屈折率の高いフィラーや光散乱部材を混合することにより、光取り出し効率を向上させることができる。例えば、酸化チタン、酸化バリウム、ゼオライト、ジルコニウム等を用いることができる。
〔接続層〕
接続層としては、異方性導電フィルム(ACF:Anisotropic Conductive Film)や、異方性導電ペースト(ACP:Anisotropic Conductive Paste)などを用いることができる。
〔着色層〕
着色層に用いることのできる材料としては、金属材料、樹脂材料、顔料または染料が含まれた樹脂材料などが挙げられる。
〔遮光層〕
遮光層として用いることのできる材料としては、カーボンブラック、チタンブラック、金属、金属酸化物、複数の金属酸化物の固溶体を含む複合酸化物等が挙げられる。遮光層は、樹脂材料を含む膜であってもよいし、金属などの無機材料の薄膜であってもよい。また、遮光層に、着色層の材料を含む膜の積層膜を用いることもできる。例えば、ある色の光を透過する着色層に用いる材料を含む膜と、他の色の光を透過する着色層に用いる材料を含む膜との積層構造を用いることができる。着色層と遮光層の材料を共通化することで、装置を共通化できるほか工程を簡略化できるため好ましい。
本実施の形態は、少なくともその一部を本明細書中に記載する他の実施の形態と適宜組み合わせて実施することができる。
(実施の形態5)
本発明の一態様に係る表示装置を用いることができる電子機器として、表示機器、パーソナルコンピュータ、記録媒体を備えた画像記憶装置または画像再生装置、携帯電話、携帯型を含むゲーム機、携帯データ端末、電子書籍端末、ビデオカメラ、デジタルスチルカメラ等のカメラ、ゴーグル型ディスプレイ(ヘッドマウントディスプレイ)、ナビゲーションシステム、音響再生装置(カーオーディオ、デジタルオーディオプレイヤー等)、複写機、ファクシミリ、プリンタ、プリンタ複合機、現金自動預け入れ払い機(ATM)、自動販売機などが挙げられる。これら電子機器の具体例を図20に示す。
図20(A)ははビデオカメラであり、第1筐体971、第2筐体972、表示部973、操作キー974、レンズ975、接続部976等を有する。操作キー974およびレンズ975は第1筐体971に設けられており、表示部973は第2筐体972に設けられている。当該ビデオカメラにおける表示部973に本発明の一態様の表示装置を備えることで、屋外での視認性を向上させ、かつ低消費電力化することができる。
図20(B)は携帯型ゲーム機であり、筐体901、筐体902、表示部903、表示部904、マイク905、スピーカ906、操作キー907、スタイラス908、カメラ909等を有する。なお、図20(E)に示した携帯型ゲーム機は、2つの表示部903と表示部904とを有しているが、携帯型ゲーム機が有する表示部の数は、これに限定されない。当該携帯型ゲーム機における表示部903に本発明の一態様の表示装置を備えることで、屋外での視認性を向上させ、かつ低消費電力化することができる。
図20(C)はデジタルカメラであり、筐体961、シャッターボタン962、マイク963、スピーカ967、表示部965、操作キー等を有する。当該デジタルカメラにおける表示部965に本発明の一態様の表示装置を備えることで、屋外での視認性を向上させ、かつ低消費電力化することができる。
図20(D)は腕時計型の情報端末であり、筐体931、表示部932、リストバンド933、操作用のボタン935、竜頭936、カメラ939等を有する。表示部932はタッチパネルとなっていてもよい。当該情報端末における表示部932に本発明の一態様の表示装置を備えることで、屋外でも視認性を向上させることができる。また、額縁を狭めることができ、デザイン性を向上させることができる。
図20(E)携帯電話機の一例であり、筐体951、表示部952、操作ボタン953、外部接続ポート954、スピーカ955、マイク956、カメラ957等を有する。当該携帯電話機は、表示部952にタッチセンサを備える。電話を掛ける、或いは文字を入力するなどのあらゆる操作は、指やスタイラスなどで表示部952に触れることで行うことができる。当該携帯電話機における表示部952に本発明の一態様の表示装置を備えることで、屋外でも視認性を向上させることができる。また、額縁を狭めることができ、デザイン性を向上させることができる。
図20(F)は携帯データ端末であり、筐体911、表示部912、カメラ919等を有する。表示部912が有するタッチパネル機能により情報の入出力を行うことができる。当該携帯データ端末における表示部932に本発明の一態様の表示装置を備えることで、屋外でも視認性を向上させることができる。また、額縁を狭めることができ、小型化することができる。
本実施の形態は、少なくともその一部を本明細書中に記載する他の実施の形態と適宜組み合わせて実施することができる。
10 表示装置
11 表示装置
20 基板
21 配線
22 配線
24 入力端子
25 平坦化膜
26a 導電層
26b 導電層
30 画素
31 表示部
40 駆動回路
40a 層
40b 層
41 配線
42a 駆動回路
42b 駆動回路
45 画素ユニット
46 画素
46B 表示素子
46G 表示素子
46R 表示素子
47 画素
47B 表示素子
47G 表示素子
47R 表示素子
50 駆動回路
51 配線
55 光
60 シフトレジスタ回路
61 トランジスタ
62 半導体層
63 ゲート電極
64 ソース電極
65 ドレイン電極
66 接続部
66a 接続部
66b 接続部
68 導電層
69 ゲート絶縁膜
70 バッファ回路
71 トランジスタ
71a トランジスタ
71b トランジスタ
72 FPC
72a 半導体層
72b 半導体層
73a ゲート電極
73b ゲート電極
74a ドレイン電極
74b ドレイン電極
75a ソース電極
75b ソース電極
76a 接続部
76b 接続部
77 導電層
78a 導電層
78b 導電層
79a ゲート絶縁膜
79b ゲート絶縁膜
81 信号線
82 信号線
83 信号線
84 信号線
85 配線
90 パルス信号出力回路
91 入力端子
92 入力端子
93 入力端子
94 入力端子
95 入力端子
96 出力端子
97 出力端子
98 電源線
99 電源線
100 表示パネル
101 トランジスタ
102 トランジスタ
103 トランジスタ
104 トランジスタ
105 トランジスタ
106 トランジスタ
107 トランジスタ
108 トランジスタ
109 トランジスタ
110 トランジスタ
111 トランジスタ
112 液晶
113 導電層
117 絶縁層
121 絶縁層
130 偏光板
131 着色層
132 遮光層
133a 配向膜
133b 配向膜
134 着色層
141 接着層
142 接着層
191 導電層
192 EL層
193a 導電層
193b 導電層
200 パルス信号生成回路
201 入力信号生成回路
201a トランジスタ
201b トランジスタ
202 入力信号生成回路
203 バッファ回路
204 接続部
205 トランジスタ
206 トランジスタ
207 トランジスタ
208 接続部
211a 絶縁層
211b 絶縁層
212 絶縁層
212a 絶縁層
212b 絶縁層
213 絶縁層
213a 絶縁層
213b 絶縁層
214 絶縁層
214a 絶縁層
214b 絶縁層
215 絶縁層
216 絶縁層
217 絶縁層
218 絶縁層
220 絶縁層
221 導電層
222 導電層
231 半導体層
242 接続層
243 接続体
251 開口
252 接続部
300 表示パネル
311 電極
311a 導電層
311b 導電層
340 液晶素子
351 基板
360 発光素子
360b 発光素子
360g 発光素子
360r 発光素子
360w 発光素子
361 基板
362 表示部
364 回路
365 配線
372 FPC
373 IC
400 表示装置
410 画素
451 開口
901 筐体
902 筐体
903 表示部
904 表示部
905 マイク
906 スピーカ
907 操作キー
908 スタイラス
909 カメラ
911 筐体
912 表示部
919 カメラ
931 筐体
932 表示部
933 リストバンド
935 ボタン
936 竜頭
939 カメラ
951 筐体
952 表示部
953 操作ボタン
954 外部接続ポート
955 スピーカ
956 マイク
957 カメラ
961 筐体
962 シャッターボタン
963 マイク
965 表示部
967 スピーカ
971 筐体
972 筐体
973 表示部
974 操作キー
975 レンズ
976 接続部

Claims (8)

  1. 第1の表示部と、第2の表示部と、を有し、
    前記第1の表示部は、第1の駆動回路と、第1の画素回路と、を有し、
    前記第2の表示部は、第2の駆動回路と、第2の画素回路と、を有し、
    前記第1の画素回路と、前記第2の画素回路とは重なる領域を有し、
    前記第1の駆動回路と、前記第2の駆動回路とは重なる領域を有することを特徴する表示装置。
  2. 第1の表示部と、第2の表示部と、を有し、
    前記第1の表示装置は、第1の駆動回路と、第1の画素回路と、を有し、
    前記第1の画素回路と、前記第1の駆動回路とは電気的に接続され、
    前記第2の表示装置は、第2の駆動回路と、第2の画素回路と、を有し、
    前記第2の画素回路と、前記第2の駆動回路とは電気的に接続され、
    前記第1の画素回路と、前記第2の画素回路とは重なる領域を有し、
    前記第1の駆動回路と、前記第2の駆動回路とは重なる領域を有することを特徴する表示装置。
  3. 第1の表示部と、第2の表示装置と、を有し、
    前記第1の表示部は、第1の駆動回路と、第3の駆動回路と、第1の画素回路と、を有し、
    前記第1の画素回路と、前記第1の駆動回路とは電気的に接続され、
    前記第1の画素回路と、前記第3の駆動回路とは電気的に接続され、
    前記第2の表示部は、第2の駆動回路と、第4の駆動回路と、第2の画素回路と、を有し、
    前記第2の画素回路と、前記第2の駆動回路とは電気的に接続され、
    前記第2の画素回路と、前記第4の駆動回路とは電気的に接続され、
    前記第1の画素回路と、前記第2の画素回路とは重なる領域を有し、
    前記第1の駆動回路と、前記第2の駆動回路とは重なる領域を有し、
    前記第3の駆動回路と、前記第4の駆動回路とは重なる領域を有することを特徴する表示装置。
  4. 請求項3において、
    前記第1の表示部は、前記第1の駆動回路と前記第3の駆動回路とを用いたインターレース入力であり、
    前記第2の表示部は、前記第2の駆動回路と前記第4の駆動回路とを用いたインターレース入力であることを特徴とする表示装置。
  5. 請求項1乃至請求項4のいずれか一項において、
    前記第1の駆動回路と前記第2の駆動回路とは、絶縁膜を介して重なることを特徴とする表示装置。
  6. 請求項1乃至請求項4のいずれか一項において、
    前記第1の駆動回路と前記第2の駆動回路とは、絶縁膜と平坦化膜を介して重なることを特徴とする表示装置。
  7. 請求項1乃至請求項6のいずれか一項において、
    前記第1の表示装置は、液晶表示装置であり、
    前記第2の表示装置は、発光装置であり、
    前記第1の駆動回路は、ボトムゲート型トランジスタを有し、
    前記第2の駆動回路は、トップゲート型トランジスタを有することを特徴とする表示装置。
    する表示装置。
  8. 請求項1乃至請求項7のいずれか一項において、
    前記第1の表示部は、金属酸化物を有するトランジスタを有し、
    前記第2の表示部は、金属酸化物を有するトランジスタを有することを特徴とする表示装置。
JP2016154392A 2016-08-05 2016-08-05 表示装置および電子機器 Withdrawn JP2018022090A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2016154392A JP2018022090A (ja) 2016-08-05 2016-08-05 表示装置および電子機器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2016154392A JP2018022090A (ja) 2016-08-05 2016-08-05 表示装置および電子機器

Publications (1)

Publication Number Publication Date
JP2018022090A true JP2018022090A (ja) 2018-02-08

Family

ID=61165573

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016154392A Withdrawn JP2018022090A (ja) 2016-08-05 2016-08-05 表示装置および電子機器

Country Status (1)

Country Link
JP (1) JP2018022090A (ja)

Similar Documents

Publication Publication Date Title
JP7434632B2 (ja) 表示装置
US11550181B2 (en) Display device and electronic device
JP6998143B2 (ja) 表示装置および電子機器
JP7240542B2 (ja) 表示装置
JP7274645B2 (ja) 表示装置
JP2018031944A (ja) 表示システムおよび電子機器
JP2018049267A (ja) 表示システム、電子機器および表示方法
JP2018054901A (ja) 表示システムおよび電子機器
JP2018022090A (ja) 表示装置および電子機器
JP2018060198A (ja) 表示装置および電子機器
JP2018028589A (ja) 表示装置および電子機器
JP2018022038A (ja) 表示装置および電子機器
JP2018073306A (ja) 画像表示システム、画像表示方法および情報処理装置
JP2018056916A (ja) 情報処理装置、情報処理装置の動作方法ならびに電子機器

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20190730

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20200828

A761 Written withdrawal of application

Free format text: JAPANESE INTERMEDIATE CODE: A761

Effective date: 20200909