JP2017512436A - Clock recovery circuit for multiple wire data signals - Google Patents

Clock recovery circuit for multiple wire data signals Download PDF

Info

Publication number
JP2017512436A
JP2017512436A JP2016555330A JP2016555330A JP2017512436A JP 2017512436 A JP2017512436 A JP 2017512436A JP 2016555330 A JP2016555330 A JP 2016555330A JP 2016555330 A JP2016555330 A JP 2016555330A JP 2017512436 A JP2017512436 A JP 2017512436A
Authority
JP
Japan
Prior art keywords
signal
instance
delayed
comparison
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2016555330A
Other languages
Japanese (ja)
Other versions
JP6219538B2 (en
Inventor
祥一郎 仙石
祥一郎 仙石
ジョージ・アラン・ウィリー
チュルキュ・リー
Original Assignee
クアルコム,インコーポレイテッド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US14/199,322 external-priority patent/US9363071B2/en
Priority claimed from US14/220,056 external-priority patent/US9374216B2/en
Priority claimed from US14/252,450 external-priority patent/US9178690B2/en
Priority claimed from US14/459,132 external-priority patent/US9313058B2/en
Application filed by クアルコム,インコーポレイテッド filed Critical クアルコム,インコーポレイテッド
Publication of JP2017512436A publication Critical patent/JP2017512436A/en
Application granted granted Critical
Publication of JP6219538B2 publication Critical patent/JP6219538B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4265Bus transfer protocol, e.g. handshake; Synchronisation on a point to point bus
    • G06F13/4278Bus transfer protocol, e.g. handshake; Synchronisation on a point to point bus using an embedded synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0292Arrangements specific to the receiver end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/14Channel dividing arrangements, i.e. in which a single bit stream is divided between several baseband channels and reassembled at the receiver

Abstract

複数のラインインターフェースが、複数のラインインターフェースを介して拡散信号を受信するように構成される。拡散信号は、連続するシンボルの間の保証されたシンボル間状態遷移を有するシンボルを搬送する。拡散信号は、第1のラインインターフェース上の第1の信号を含む複数の遷移信号によって規定される。クロック信号は、第1の信号の第1のインスタンスと第1の信号の遅延された第2のインスタンスとの間の比較に基づいて抽出される。第1の信号の遅延された第2のインスタンスは、クロック信号に基づいてサンプリングされてシンボル出力を与える。クロック抽出回路は、複数の遷移信号の中の第2の信号の第1のインスタンスと、第2の信号の遅延された第2のインスタンスとの間の追加の比較に基づいてクロック信号を生成するようにさらに適合され、第1および第2の信号は、異なるラインインターフェースを介して受信された同時信号である。The plurality of line interfaces are configured to receive the spread signal via the plurality of line interfaces. The spread signal carries symbols with guaranteed intersymbol state transitions between consecutive symbols. The spread signal is defined by a plurality of transition signals including a first signal on the first line interface. The clock signal is extracted based on a comparison between the first instance of the first signal and the delayed second instance of the first signal. A delayed second instance of the first signal is sampled based on the clock signal to provide a symbol output. The clock extraction circuit generates a clock signal based on an additional comparison between a first instance of a second signal of the plurality of transition signals and a delayed second instance of the second signal The first and second signals are simultaneous signals received via different line interfaces.

Description

関連出願の相互参照
本出願は、その全体が本出願の譲受人に譲渡され、参照により本明細書に明確に組み込まれる、2014年8月13日に出願された「Compact and Fast N-Factorial Single Data Rate Clock and Data Recovery Circuits」と題する米国実用特許出願第14/459,132号と、2014年4月14日に出願された「N Factorial Dual Data Rate Clock and Data Recovery」と題する米国実用特許出願第14/252,450号と、2014年3月26日に出願された「Circuit To Recover A Clock Signal From Multiple Wire Data Signals That Changes State Every State Cycle And Is Immune To Data Inter-Lane Skew As Well As Data State Transition Glitches」と題する米国実用特許出願第14/199,322号と、2014年3月19日に出願された「Multi-Wire Open-Drain Link with Data Symbol Transition Based Clocking」と題する米国実用特許出願第14/220,056号とに対する優先権およびそれらの利益を主張する。
CROSS REFERENCE TO RELATED APPLICATIONS This application is a "Compact and Fast N-Factorial Single" filed on August 13, 2014, which is assigned in its entirety to the assignee of this application and expressly incorporated herein by reference. US Utility Patent Application No. 14 / 459,132 entitled `` Data Rate Clock and Data Recovery Circuits '' and US Utility Patent Application No. 14 entitled `` N Factorial Dual Data Rate Clock and Data Recovery '' filed on April 14, 2014. No. 252,450 and `` Circuit To Recover A Clock Signal From Multiple Wire Data Signals That Changes State Every State Cycle And Is Immune To Data Inter-Lane Skew As Well As Data State Transition Glitches '' filed March 26, 2014 U.S. utility patent application No. 14 / 199,322 entitled `` Multi-Wire Open-Drain Link with Data Symbol Transition Based Clocking '' filed March 19, 2014 and U.S. utility patent application No. 14 / 220,056 Insist on their priority and their interests.

本開示は、一般に、ホストプロセッサとカメラまたはセンサなどの周辺デバイスとの間のインターフェースに関し、より詳細には、Nワイヤ通信インターフェース上でのシングルデータレートデータ転送のためのクロック生成を改善することに関する。   The present disclosure relates generally to an interface between a host processor and a peripheral device such as a camera or sensor, and more particularly to improving clock generation for single data rate data transfer over an N-wire communication interface. .

セルラー電話など、モバイルデバイスの製造業者は、モバイルデバイスの構成要素を、異なる製造業者を含む様々なソースから取得し得る。たとえば、セルラー電話におけるアプリケーションプロセッサは第1の製造業者から取得されることがあり、セルラー電話のディスプレイは第2の製造業者から取得されることがある。アプリケーションプロセッサおよびディスプレイまたは他のデバイスは、標準ベースのまたはプロプライエタリな物理インターフェースを使用して相互接続され得る。たとえば、ディスプレイは、モバイル業界プロセッサインターフェースアライアンス(MIPI)によって規定されたディスプレイシステムインターフェース(DSI)規格に準拠するインターフェースを提供し得る。   Mobile device manufacturers, such as cellular phones, may obtain mobile device components from a variety of sources, including different manufacturers. For example, the application processor in a cellular phone may be obtained from a first manufacturer and the display of the cellular phone may be obtained from a second manufacturer. Application processors and displays or other devices can be interconnected using standards-based or proprietary physical interfaces. For example, the display may provide an interface that conforms to the Display System Interface (DSI) standard defined by the Mobile Industry Processor Interface Alliance (MIPI).

一例では、マルチ信号データ転送システムは、3相またはN階乗(N!)の低電圧差動シグナリング(LVDS)などのマルチワイヤ差動シグナリングを使用し得、トランスコーディング(たとえば、ある符号化タイプから別の符号化タイプへのデジタル対デジタルデータ変換)は、クロック情報を別個のデータレーン(差動伝送経路)の中で送る代わりにシンボルサイクルごとにシンボル遷移を発生させることによって、シンボルクロック情報を埋め込むように実行され得る。トランスコーディングによってクロック情報を埋め込むことは、クロックとデータ信号との間のスキューを最小限に抑えるための、ならびにクロック情報をデータ信号から復元するための位相ロックループ(PLL)の必要をなくすための効果的な方法である。   In one example, a multi-signal data transfer system may use multi-wire differential signaling such as three-phase or N-factorial (N!) Low voltage differential signaling (LVDS) and transcoding (e.g., certain encoding types). Digital-to-digital data conversion from one coding type to another) symbol clock information by generating a symbol transition every symbol cycle instead of sending the clock information in a separate data lane (differential transmission path) Can be executed to embed. Embedding clock information by transcoding minimizes the skew between the clock and data signals, as well as eliminates the need for a phase-locked loop (PLL) to recover the clock information from the data signal. It is an effective method.

クロックおよびデータ復元(CDR)回路は、データ信号ならびに複数のデータ信号からのクロック信号を抽出するデコーダ回路である。しかしながら、データ信号の状態遷移がクロックイベントを表す複数のデータ信号からのクロック復元は、データ遷移時間における中間のまたは判定不能のデータ信号状態によって、データ信号または異常信号のレーン間スキューに起因して、その復元されたクロック信号上に意図しないスパイクパルスをこうむることが多い。たとえば、そのようなクロック信号は、ジッタの影響を受けやすいことがある。ジッタは、信号が遷移すべき時点に対して、信号遷移がどれだけ早いかまたは遅いかということである。ジッタは、送信エラーを引き起こすので、および/または送信速度を制限するので、望ましくない。復元クロック信号は、複数のワイヤ/導体の中に符号化されるデータシンボルを抽出するために使用され得る。   The clock and data recovery (CDR) circuit is a decoder circuit that extracts a data signal and a clock signal from a plurality of data signals. However, clock recovery from multiple data signals where the data signal state transition represents a clock event is due to the inter-lane skew of the data signal or abnormal signal due to an intermediate or undecidable data signal state in the data transition time. Often, an unintended spike pulse is put on the recovered clock signal. For example, such a clock signal may be susceptible to jitter. Jitter is how early or late a signal transition is relative to the point in time at which the signal should transition. Jitter is undesirable because it causes transmission errors and / or limits the transmission rate. The recovered clock signal can be used to extract data symbols that are encoded in multiple wires / conductors.

したがって、アナログ遅延を最小化し、ジッタへの耐性があり、異なる数の導体を有するマルチ信号システムにおいて拡張性があるクロック復元回路が必要である。   Therefore, there is a need for a clock recovery circuit that minimizes analog delay, is resistant to jitter, and is scalable in multi-signal systems with different numbers of conductors.

レシーバ回路は、複数のラインインターフェースと、複数のレシーバと、クロック抽出回路と、ネガティブホールドタイム論理回路とを備え得る。複数のラインインターフェースは、複数のラインインターフェースを介して分配された拡散信号を受信するように構成されてよく、拡散信号は、連続するシンボルの間の保証されたシンボル間状態遷移(guaranteed symbol-to-symbol state transition)を有するシンボルを搬送し、拡散信号は、第1のラインインターフェース上の第1の信号を含む複数の状態遷移信号によって規定される。複数のレシーバは、ラインインターフェースに結合され得る。一例では、複数のレシーバは差動レシーバであってよく、第1の信号は差動信号である。別の例では、複数のレシーバはシングルエンドレシーバであってよく、第1の信号はシングルエンド信号である。様々な例では、拡散信号は、N階乗(N!)符号化信号、3相符号化信号、および/またはN相符号化信号のうちの1つであってよい。   The receiver circuit may include a plurality of line interfaces, a plurality of receivers, a clock extraction circuit, and a negative hold time logic circuit. The multiple line interfaces may be configured to receive a spread signal distributed over the multiple line interfaces, where the spread signal is a guaranteed symbol-to-symbol state transition between consecutive symbols. -symbol state transition), the spread signal is defined by a plurality of state transition signals including a first signal on a first line interface. Multiple receivers may be coupled to the line interface. In one example, the plurality of receivers may be differential receivers and the first signal is a differential signal. In another example, the plurality of receivers may be single-ended receivers and the first signal is a single-ended signal. In various examples, the spreading signal may be one of an N factorial (N!) Encoded signal, a three phase encoded signal, and / or an N phase encoded signal.

クロック抽出回路は、第1の信号の第1のインスタンスと第1の信号の遅延された第2のインスタンスとの間の比較に基づいてクロック信号を取得するように適合されてよい。ネガティブホールドタイム論理回路は、クロック信号に基づいて第1の信号の遅延された第2のインスタンスをサンプリングしてシンボル出力を与えるように適合されてよい。   The clock extraction circuit may be adapted to obtain a clock signal based on a comparison between a first instance of the first signal and a delayed second instance of the first signal. The negative hold time logic may be adapted to sample a delayed second instance of the first signal based on the clock signal to provide a symbol output.

一実装形態では、クロック抽出回路は、複数の状態遷移信号の中の受信された第2の信号の第1のインスタンスと、第2の信号の遅延された第2のインスタンスとの間の追加の比較に基づいてクロック信号を生成するようにさらに適合されてよく、第1の信号および第2の信号は、異なるラインインターフェースを介して受信された同時信号である。   In one implementation, the clock extraction circuit adds an additional time between the first instance of the received second signal and the delayed second instance of the second signal in the plurality of state transition signals. It may be further adapted to generate a clock signal based on the comparison, wherein the first signal and the second signal are simultaneous signals received via different line interfaces.

一実装形態では、ネガティブホールドタイム論理回路は、複数のラインインターフェースの各々に対する別々のネガティブホールドタイム論理デバイスを含んでよく、別々のネガティブホールドタイム論理デバイスの各々は、クロック信号に基づいて複数の状態遷移信号の中の別個の受信された信号の遅延されたインスタンスを同時にサンプリングして別個のシンボル出力を与えるように適合される。   In one implementation, the negative hold time logic may include a separate negative hold time logic device for each of the plurality of line interfaces, each of the separate negative hold time logic devices being in a plurality of states based on a clock signal. It is adapted to simultaneously sample delayed instances of separate received signals in the transition signal to provide separate symbol outputs.

一例では、クロック抽出回路は、(a)第1の信号の第1のインスタンス(SI)と第1の信号の遅延されたインスタンス(SD)とを比較して比較信号(NE)を出力する比較器、(b)比較信号(NE)を受信して比較信号のフィルタ処理済みバージョン(NEFLT)を出力するセットリセットラッチデバイス、および/または(c)比較信号のフィルタ処理済みバージョン(NEFLT)を遅延させて比較信号の遅延されたフィルタ処理済みバージョン(NEFLTD)を出力する第1のアナログ遅延デバイスを含んでよく、比較信号の遅延されたフィルタ処理済みバージョン(NEFLTD)は、セットリセットラッチデバイスをリセットする働きをする。   In one example, the clock extraction circuit (a) compares the first instance (SI) of the first signal with the delayed instance (SD) of the first signal and outputs a comparison signal (NE). (B) a set-reset latch device that receives the comparison signal (NE) and outputs a filtered version of the comparison signal (NEFLT) and / or (c) delays the filtered version of the comparison signal (NEFLT) May include a first analog delay device that outputs a delayed filtered version (NEFLTD) of the comparison signal, the delayed filtered version (NEFLTD) of the comparison signal resets the set-reset latch device To work.

ネガティブホールドタイム論理回路は、第1の信号の遅延された第2のインスタンス(SD)を受信してシンボル(S)を出力するフリップフロップデバイスを含んでよく、フリップフロップデバイスは、比較信号のフィルタ処理済みバージョン(NEFLT)によってトリガされる。   The negative hold time logic may include a flip-flop device that receives the delayed second instance (SD) of the first signal and outputs a symbol (S), the flip-flop device being a filter of the comparison signal Triggered by processed version (NEFLT).

加えて、いくつかの実装形態では、レシーバ回路は、第1の信号の第1のインスタンスを遅延させて第1の信号の遅延された第2のインスタンスを出力する第2のアナログ遅延デバイスを含んでよい。   In addition, in some implementations, the receiver circuit includes a second analog delay device that delays the first instance of the first signal and outputs a delayed second instance of the first signal. It's okay.

加えて、他の実装形態では、レシーバ回路は、(a)第1の信号の第1のインスタンスを捕捉して第1の信号の遅延された第2のインスタンスを出力するラッチデバイス、および/または(b)比較信号(NE)を遅延させ、遅延された比較信号(NED)を使用してラッチデバイスをトリガする第2のアナログ遅延デバイスを含んでよい。   In addition, in other implementations, the receiver circuit (a) captures a first instance of a first signal and outputs a delayed second instance of the first signal, and / or (b) A second analog delay device may be included that delays the comparison signal (NE) and triggers the latch device using the delayed comparison signal (NED).

さらに他の実装形態では、レシーバ回路は、(a)第1の信号の第1のインスタンスを捕捉し、比較信号のフィルタ処理済みバージョン(NEFLT)または比較信号の遅延されたフィルタ処理済みバージョン(NEFLTD)のいずれかが論理ハイ状態にある間に第1の信号の遅延された第2のインスタンスを出力するラッチデバイス、および/または(b)比較信号のフィルタ処理済みバージョン(NEFLT)および比較信号の遅延されたフィルタ処理済みバージョン(NEFLTD)を入力として受信してラッチデバイスをトリガするために使用される信号を出力するORゲートを含んでよい。   In yet other implementations, the receiver circuit captures the first instance of the first signal and (a) filters the filtered version of the comparison signal (NEFLT) or the delayed filtered version of the comparison signal (NEFLTD). ) A latch device that outputs a delayed second instance of the first signal while either is in a logic high state, and / or (b) a filtered version of the comparison signal (NEFLT) and the comparison signal An OR gate may be included that receives a delayed filtered version (NEFLTD) as an input and outputs a signal used to trigger the latch device.

加えて、レシーバ回路上で動作可能な方法は、(a)複数のラインインターフェースを介して分配された拡散信号を受信するステップであって、拡散信号は、連続するシンボルの間の保証されたシンボル間状態遷移を有するシンボルを搬送し、拡散信号は、第1のラインインターフェース上の第1の信号を含む複数の状態遷移信号によって規定される、ステップ、(b)第1の信号の第1のインスタンスと第1の信号の遅延された第2のインスタンスとの間の比較に基づいてクロック信号を取得するステップ、および/または(c)クロック信号に基づいて第1の信号の遅延された第2のインスタンスをサンプリングしてシンボル出力を与えるステップを含み得る。様々な例では、第1の信号は、差動信号またはシングルエンド信号であってよい。一例では、拡散信号は、N階乗(N!)符号化信号、3相符号化信号、および/またはN相符号化信号のうちの1つであってよい。いくつかの実装形態では、第1の信号の遅延された第2のインスタンスのサンプリングは、ネガティブホールドタイム論理回路を使用して行われてよい。   In addition, a method operable on the receiver circuit is: (a) receiving a spread signal distributed over a plurality of line interfaces, wherein the spread signal is a guaranteed symbol between consecutive symbols. Carrying a symbol having an inter-state transition, wherein the spread signal is defined by a plurality of state transition signals including a first signal on the first line interface, (b) a first of the first signal Obtaining a clock signal based on a comparison between the instance and a delayed second instance of the first signal, and / or (c) a delayed second of the first signal based on the clock signal May be sampled to provide a symbol output. In various examples, the first signal may be a differential signal or a single-ended signal. In one example, the spread signal may be one of an N factorial (N!) Encoded signal, a three phase encoded signal, and / or an N phase encoded signal. In some implementations, sampling of the delayed second instance of the first signal may be performed using negative hold time logic.

一例では、方法は、複数の状態遷移信号の中の受信された第2の信号の第1のインスタンスと、第2の信号の遅延された第2のインスタンスとの間の追加の比較に基づいてクロック信号を生成するステップをさらに含んでよく、第1の信号および第2の信号は、異なるラインインターフェースを介して受信された同時信号である。   In one example, the method is based on an additional comparison between the first instance of the received second signal and the delayed second instance of the second signal among the plurality of state transition signals. The method may further include generating a clock signal, wherein the first signal and the second signal are simultaneous signals received via different line interfaces.

別の例では、方法は、クロック信号に基づいて複数の状態遷移信号の中の複数の別個の信号の遅延されたインスタンスを同時にサンプリングして別個のシンボル出力を与えるステップをさらに含んでよい。   In another example, the method may further include simultaneously sampling delayed instances of a plurality of separate signals in the plurality of state transition signals based on the clock signal to provide separate symbol outputs.

いくつかの例示的な実装形態では、クロック信号を取得するステップは、(a)第1の信号の第1のインスタンス(SI)と第1の信号の遅延されたインスタンス(SD)とを比較して比較信号(NE)を与えるステップ、(b)比較信号(NE)をラッチして比較信号のフィルタ処理済みバージョン(NEFLT)を取得するステップ、および/または(c)比較信号のフィルタ処理済みバージョン(NEFLT)を遅延させて比較信号の遅延されたフィルタ処理済みバージョン(NEFLTD)を与えるステップを含んでよく、比較信号の遅延されたフィルタ処理済みバージョン(NEFLTD)は、比較信号(NE)をラッチする働きをする。第1の例では、方法は、第1の信号の第1のインスタンスを遅延させて第1の信号の遅延された第2のインスタンスを取得するステップをさらに含んでよい。第2の例では、方法は、(a)第1の信号の第1のインスタンスを捕捉して第1の信号の遅延された第2のインスタンスを取得するステップ、および/または(b)比較信号(NE)を遅延させ、遅延された比較信号(NED)を使用して比較信号(NE)のラッチをトリガするステップをさらに含んでよい。第3の例では、方法は、第1の信号の第1のインスタンスを捕捉し、比較信号のフィルタ処理済みバージョン(NEFLT)または比較信号の遅延されたフィルタ処理済みバージョン(NEFLTD)のいずれかが論理ハイ状態にある間に第1の信号の遅延された第2のインスタンスを取得するステップをさらに含んでよい。   In some exemplary implementations, obtaining a clock signal compares (a) a first instance (SI) of the first signal and a delayed instance (SD) of the first signal. Providing a comparison signal (NE), (b) latching the comparison signal (NE) to obtain a filtered version of the comparison signal (NEFLT), and / or (c) a filtered version of the comparison signal (NEFLT) may be delayed to provide a delayed filtered version (NEFLTD) of the comparison signal, where the delayed filtered version (NEFLTD) of the comparison signal latches the comparison signal (NE). To work. In the first example, the method may further include delaying the first instance of the first signal to obtain a delayed second instance of the first signal. In the second example, the method includes (a) capturing a first instance of the first signal to obtain a delayed second instance of the first signal, and / or (b) a comparison signal. The method may further include delaying (NE) and triggering a latch of the comparison signal (NE) using the delayed comparison signal (NED). In the third example, the method captures the first instance of the first signal and either the filtered version of the comparison signal (NEFLT) or the delayed filtered version of the comparison signal (NEFLTD) The method may further include obtaining a delayed second instance of the first signal while in the logic high state.

集積回路(IC)デバイス間で通信リンクを採用し得る装置を示す図である。FIG. 2 illustrates an apparatus that can employ a communication link between integrated circuit (IC) devices. 集積回路デバイス間のデータリンクを採用する装置のためのシステムアーキテクチャを示す図である。FIG. 2 illustrates a system architecture for an apparatus that employs a data link between integrated circuit devices. 複数の導体A、BおよびCの間の差動信号によって規定されるトランスミッタデバイスベースの状態とレシーバデバイスベースの状態との間の一般的な3ワイヤ差動シグナリング方式を示す図である。FIG. 2 illustrates a general 3-wire differential signaling scheme between a transmitter device based state and a receiver device based state defined by differential signals between multiple conductors A, B and C. 基本的なN階乗マルチワイヤインターフェースの一例を示す図である。It is a figure which shows an example of a basic N factorial multi-wire interface. M=3およびN=3に対して構成されるMワイヤ、N相極性符号化トランスミッタの一例を示す図である。It is a figure which shows an example of the M wire and N phase polarity encoding transmitter comprised with respect to M = 3 and N = 3. 円形の状態遷移図に基づく3相変調データ符号化方式を使用するシグナリングの一例を示す図である。It is a figure which shows an example of the signaling which uses the 3 phase modulation | alteration data encoding system based on a circular state transition diagram. 3相インターフェースの中の例示的なレシーバを示すブロック図である。FIG. 3 is a block diagram illustrating an exemplary receiver in a three-phase interface. マルチワイヤインターフェースからのクロックおよびデータ復元のいくつかの態様を示す例示的なCDR回路を含む概略図である。FIG. 3 is a schematic diagram including an exemplary CDR circuit illustrating some aspects of clock and data recovery from a multi-wire interface. CDR回路によって生成されるいくつかの信号のタイミングの一例を示す図である。It is a figure which shows an example of the timing of some signals produced | generated by CDR circuit. マルチワイヤインターフェースからのクロックおよびデータ復元のいくつかの態様を示す例示的なCDR回路を含むブロック図である。FIG. 6 is a block diagram including an exemplary CDR circuit illustrating some aspects of clock and data recovery from a multi-wire interface. 典型的な動作状態の下でのCDR回路の動作を示すタイミング図である。FIG. 6 is a timing diagram illustrating the operation of the CDR circuit under typical operating conditions. マルチワイヤインターフェースからのクロックおよびデータ復元のいくつかの態様を示す例示的なCDR回路を含むブロック図である。FIG. 6 is a block diagram including an exemplary CDR circuit illustrating some aspects of clock and data recovery from a multi-wire interface. 典型的な動作状態の下でのCDR回路の動作を示すタイミング図である。FIG. 6 is a timing diagram illustrating the operation of the CDR circuit under typical operating conditions. マルチワイヤインターフェースからのクロックおよびデータ復元のいくつかの態様を示す例示的なCDR回路を含む概略図である。FIG. 3 is a schematic diagram including an exemplary CDR circuit illustrating some aspects of clock and data recovery from a multi-wire interface. クロックおよびデータ復元のための方法を示す図である。FIG. 6 illustrates a method for clock and data recovery.

図面に関して、ここで様々な態様について記述する。以下の説明では、説明の目的で、1つまたは複数の態様を完全に理解できるように多数の具体的な詳細を記載する。しかし、そのような態様がこれらの具体的な詳細なしに実行され得ることは、明らかであり得る。   Various aspects are now described with reference to the drawings. In the following description, for purposes of explanation, numerous specific details are set forth in order to provide a thorough understanding of one or more aspects. It may be evident, however, that such aspects can be practiced without these specific details.

本明細書で説明するいくつかの態様は、電話、モバイルコンピューティングデバイス、アプライアンス、自動車用電子機器、アビオニクスシステムなどの、モバイル装置の下位構成要素である電子デバイス間に配備される通信リンクに対して適用可能であり得る。モバイル装置の例は、セルラーフォン、スマートフォン、セッション開始プロトコル(SIP)電話、ラップトップ、ノートブック、ネットブック、スマートブック、携帯情報端末(PDA)、衛星ラジオ、全地球測位システム(GPS)デバイス、マルチメディアデバイス、ビデオデバイス、デジタルオーディオプレーヤ(たとえば、MP3プレーヤ)、カメラ、ゲームコンソール、ウェアラブルコンピューティングデバイス(たとえば、スマートウォッチ、ヘルスもしくはフィットネストラッカーなど)、アプライアンス、センサ、自動販売機、または任意の他の同様の機能デバイスを含む。   Some aspects described herein are for communication links deployed between electronic devices that are subcomponents of mobile devices, such as phones, mobile computing devices, appliances, automotive electronics, avionics systems, and the like. And may be applicable. Examples of mobile devices include cellular phones, smartphones, session initiation protocol (SIP) phones, laptops, notebooks, netbooks, smart books, personal digital assistants (PDAs), satellite radios, global positioning system (GPS) devices, Multimedia device, video device, digital audio player (e.g. MP3 player), camera, game console, wearable computing device (e.g. smartwatch, health or fitness tracker, etc.), appliance, sensor, vending machine, or any Includes other similar functional devices.

概説
本明細書では、制限された数のアナログ遅延を有するジッタ耐性技法を実装する、様々なクロック復元回路が提供される。一例では、レシーバ回路は、複数のラインインターフェースを介して分配された拡散信号を受信するように適合され、拡散信号は、連続するシンボルの間の保証されたシンボル間状態遷移を有するシンボルを搬送する。拡散信号は、第1のラインインターフェース上の第1の信号を含む複数の状態遷移信号によって規定される。いくつかの例では、第1の信号は、差動信号またはシングルエンド信号であってよい。第1の信号は、複数のラインインターフェースを介して拡散して受信されることがあるが、シンボルごとに保証された状態遷移を有するシンボルを搬送する単一信号に組み合わされてもよい。保証された状態遷移によって、第1の信号はまた、状態遷移信号と呼ばれることがある。
Overview Various clock recovery circuits are provided herein that implement jitter tolerance techniques with a limited number of analog delays. In one example, the receiver circuit is adapted to receive a spread signal distributed over a plurality of line interfaces, the spread signal carrying symbols having guaranteed intersymbol state transitions between consecutive symbols. . The spread signal is defined by a plurality of state transition signals including a first signal on the first line interface. In some examples, the first signal may be a differential signal or a single-ended signal. The first signal may be received spread over multiple line interfaces, but may be combined into a single signal carrying symbols with guaranteed state transitions per symbol. Due to guaranteed state transitions, the first signal may also be referred to as a state transition signal.

次いで、クロック信号は、第1の信号の第1のインスタンスと第1の信号の遅延された第2のインスタンスとの間の比較に基づいて抽出または取得され得る。第1の信号の遅延された第2のインスタンスは、クロック信号に基づいてサンプリングされてシンボル出力を与え得る。受信された第1の信号は、連続するシンボルの間の保証されたシンボル間状態遷移を有するシンボルを搬送するので、これらの遷移は検出されて、クロック信号を生成するために使用される。   The clock signal may then be extracted or obtained based on a comparison between the first instance of the first signal and the delayed second instance of the first signal. The delayed second instance of the first signal may be sampled based on the clock signal to provide a symbol output. Since the received first signal carries symbols with guaranteed intersymbol state transitions between consecutive symbols, these transitions are detected and used to generate the clock signal.

別の特徴によれば、クロック信号は、複数の状態遷移信号の中の受信された第2の信号の第1のインスタンスと、第2の信号の遅延された第2のインスタンスとの間の追加の比較に基づいてさらに生成されてよく、第1の信号および第2の信号は、異なるラインインターフェースを介して受信された同時信号である。   According to another feature, the clock signal is added between the first instance of the received second signal and the delayed second instance of the second signal in the plurality of state transition signals And the first signal and the second signal are simultaneous signals received via different line interfaces.

例示的な動作環境
図1は、集積回路(IC)デバイス間で通信リンクを採用し得る装置を示す。一例では、装置100は、RFトランシーバを通じて、無線アクセスネットワーク(RAN)、コアアクセスネットワーク、インターネット、および/または別のネットワークと通信するワイヤレス通信デバイスを含み得る。装置100は、処理回路102に動作可能に結合される通信トランシーバ106を含み得る。処理回路102は、特定用途向けIC(ASIC)108など、1つまたは複数のICデバイスを含み得る。ASIC108は、1つまたは複数の処理デバイス、論理回路などを含み得る。処理回路102は、処理回路102によって実行され得る命令、およびデータを保持することができるメモリ112などのプロセッサ可読ストレージを含み得、かつ/またはそれに結合され得る。処理回路102は、オペレーティングシステム、およびワイヤレスデバイスのメモリデバイス112などの記憶媒体内に存在するソフトウェアモジュールの実行をサポートし可能にするアプリケーションプログラミングインターフェース(API)110レイヤのうちの、1つまたは複数によって制御され得る。メモリデバイス112は、読取り専用メモリ(ROM)もしくはランダムアクセスメモリ(RAM)、電気的消去可能プログラマブルROM(EEPROM)、フラッシュカード、または処理システム内およびコンピューティングプラットフォーム内で使用され得る任意のメモリデバイスを含み得る。処理回路102は、装置100を構成および操作するために使用される操作パラメータおよび他の情報を保持し得るローカルデータベース114を含み得るか、またはそれにアクセスし得る。ローカルデータベース114は、データベースモジュール、フラッシュメモリ、磁気媒体、EEPROM、光媒体、テープ、ソフトディスクまたはハードディスクなどのうちの1つまたは複数を使用して実装され得る。処理回路はまた、構成要素の中でも、アンテナ122、ディスプレイ124などの外部デバイス、ボタン128、キーパッド126などのオペレータ制御装置に動作可能に結合され得る。
Exemplary Operating Environment FIG. 1 illustrates an apparatus that may employ a communication link between integrated circuit (IC) devices. In one example, apparatus 100 may include a wireless communication device that communicates with a radio access network (RAN), a core access network, the Internet, and / or another network through an RF transceiver. Apparatus 100 may include a communication transceiver 106 that is operably coupled to processing circuit 102. The processing circuit 102 may include one or more IC devices, such as an application specific IC (ASIC) 108. The ASIC 108 may include one or more processing devices, logic circuits, and the like. Processing circuit 102 may include and / or be coupled to a processor readable storage, such as memory 112, that may retain instructions and data that may be executed by processing circuit 102. Processing circuitry 102 is provided by one or more of an operating system and an application programming interface (API) 110 layer that supports and enables execution of software modules residing in a storage medium, such as memory device 112 of a wireless device Can be controlled. Memory device 112 may be read-only memory (ROM) or random access memory (RAM), electrically erasable programmable ROM (EEPROM), flash card, or any memory device that can be used in a processing system and computing platform. May be included. The processing circuit 102 may include or have access to a local database 114 that may hold operating parameters and other information used to configure and operate the device 100. The local database 114 may be implemented using one or more of database modules, flash memory, magnetic media, EEPROM, optical media, tape, soft disk or hard disk. The processing circuitry may also be operatively coupled to, among other components, operator controls such as antenna 122, external devices such as display 124, buttons 128, keypad 126 and the like.

本明細書で説明する1つまたは複数の態様によれば、図1に示す構成要素のうちの1つまたは複数は、マルチワイヤ(Nワイヤ)通信システム(たとえば、N階乗(N!)符号化、およびN相符号化)における差動信号遷移内に埋め込まれたクロックを復元するために、クロックおよびデータ復元を実装し得る。「ワイヤ」、「導体」、「コネクタ」、および/または「ライン」という用語は、差動信号が送信され得る電気経路を指すために互換的に使用され得ることに留意されたい。   In accordance with one or more aspects described herein, one or more of the components shown in FIG. 1 is a multi-wire (N-wire) communication system (e.g. Clock and data recovery may be implemented to recover the clock embedded within the differential signal transitions in Note that the terms “wire”, “conductor”, “connector”, and / or “line” may be used interchangeably to refer to an electrical path through which differential signals may be transmitted.

図2は、様々な下位構成要素を接続するために通信リンク220を使用するモバイル装置などの、装置200のいくつかの態様を示すブロック概略図200である。一例では、装置200は、通信リンク220を介してデータおよび制御情報を交換する複数のICデバイス202および230を含む。通信リンク220は、互いに極近傍に配置されるか、または装置200の異なる部分に物理的に配置されるICデバイス202および230を接続するために使用され得る。一例では、通信リンク220は、ICデバイス202および230を担持するチップキャリア、基板または回路板上に設けられ得る。別の例では、第1のICデバイス202は、フリップフォンのキーパッドセクション内に配置され得、一方、第2のICデバイス230は、フリップフォンのディスプレイセクション内に配置され得る。別の例では、通信リンク220の一部分は、ケーブル接続または光接続を含み得る。   FIG. 2 is a block schematic diagram 200 illustrating some aspects of a device 200, such as a mobile device that uses a communication link 220 to connect various subcomponents. In one example, apparatus 200 includes a plurality of IC devices 202 and 230 that exchange data and control information over communication link 220. Communication link 220 may be used to connect IC devices 202 and 230 that are located in close proximity to each other or physically located in different parts of apparatus 200. In one example, communication link 220 may be provided on a chip carrier, substrate or circuit board that carries IC devices 202 and 230. In another example, the first IC device 202 can be placed in the keypad section of the flip phone, while the second IC device 230 can be placed in the display section of the flip phone. In another example, a portion of communication link 220 may include a cable connection or an optical connection.

通信リンク220は、複数のチャネル222、224および226を提供し得る。1つまたは複数のチャネル226は、双方向性であってよく、半二重モードおよび/または全二重モードで動作し得る。1つまたは複数のチャネル222および224は、一方向性であってよい。通信リンク220は、非対称であってよく、一方向において高い帯域幅を提供する。本明細書で説明する一例では、第1の通信チャネル222は順方向リンク222と呼ばれることがあり、第2の通信チャネル224は逆方向リンク224と呼ばれることがある。ICデバイス202および230の両方が通信リンク220上で送信および受信するように構成される場合でも、第1のICデバイス202はホストシステムまたはトランスミッタとして指定され得、第2のICデバイス230はクライアントシステムまたはレシーバとして指定され得る。一例では、順方向リンク222は、第1のICデバイス202から第2のICデバイス230へデータを通信するとき、より高いデータレートで動作し得、逆方向リンク224は、第2のICデバイス230から第1のICデバイス202へデータを通信するとき、より低いデータレートで動作し得る。   Communication link 220 may provide a plurality of channels 222, 224 and 226. One or more channels 226 may be bidirectional and may operate in half-duplex mode and / or full-duplex mode. One or more channels 222 and 224 may be unidirectional. Communication link 220 may be asymmetric and provides high bandwidth in one direction. In one example described herein, the first communication channel 222 may be referred to as the forward link 222 and the second communication channel 224 may be referred to as the reverse link 224. Even if both IC devices 202 and 230 are configured to transmit and receive over communication link 220, first IC device 202 may be designated as a host system or transmitter, and second IC device 230 may be a client system. Or it can be designated as a receiver. In one example, forward link 222 may operate at a higher data rate when communicating data from first IC device 202 to second IC device 230 and reverse link 224 may be connected to second IC device 230. When communicating data from to the first IC device 202, it may operate at a lower data rate.

ICデバイス202および230は、各々、プロセッサあるいは他の処理回路もしくは処理デバイスおよび/またはコンピューティング回路もしくはコンピューティングデバイス206、236を有し得る。一例では、第1のICデバイス202は、ワイヤレストランシーバ204およびアンテナ214を介するワイヤレス通信を維持することを含む、装置200のコア機能を実行し得、第2のICデバイス230は、ディスプレイコントローラ232を管理するかまたは動作させるユーザインターフェースをサポートし得る。一例では、第2のICデバイス230は、カメラコントローラ234を使用するカメラまたはビデオ入力デバイスの動作を制御するように適合され得る。ICデバイス202および230のうちの1つまたは複数によってサポートされる他の特徴は、キーボード、音声認識構成要素、および他の入力デバイスまたは出力デバイスを含み得る。ディスプレイコントローラ232は、液晶ディスプレイ(LCD)パネル、タッチスクリーンディスプレイ、インジケータなどのディスプレイをサポートする回路およびソフトウェアドライバを含み得る。記憶媒体208および238は、それぞれのプロセッサ206および236、ならびに/またはICデバイス202および230の他の構成要素によって使用される命令およびデータを保持するように適合された、一時的記憶デバイスおよび/または非一時的記憶デバイスを含み得る。各プロセッサ206、236ならびにその対応する記憶媒体208および238、ならびに他のモジュールおよび回路の間の通信は、それぞれ、1つまたは複数のバス212および242によって容易にされる場合がある。   IC devices 202 and 230 may each have a processor or other processing circuit or processing device and / or a computing circuit or computing device 206, 236. In one example, the first IC device 202 may perform the core functions of the apparatus 200, including maintaining wireless communication via the wireless transceiver 204 and antenna 214, and the second IC device 230 includes the display controller 232. It may support a user interface to manage or operate. In one example, the second IC device 230 can be adapted to control the operation of a camera or video input device that uses the camera controller 234. Other features supported by one or more of IC devices 202 and 230 may include a keyboard, voice recognition components, and other input or output devices. Display controller 232 may include circuitry and software drivers that support displays such as liquid crystal display (LCD) panels, touch screen displays, indicators, and the like. Storage media 208 and 238 may be temporary storage devices and / or adapted to hold instructions and data used by respective processors 206 and 236 and / or other components of IC devices 202 and 230. Non-transitory storage devices may be included. Communication between each processor 206, 236 and its corresponding storage media 208 and 238 and other modules and circuits may be facilitated by one or more buses 212 and 242 respectively.

逆方向リンク224は、順方向リンク222と同じ様式で操作され得、順方向リンク222および逆方向リンク224は、同等の速度または異なる速度で送信することが可能であり得、ここで速度は、データ転送レートおよび/またはクロックレートとして表され得る。順方向および逆方向のデータレートは、アプリケーションに応じて桁が実質的に同じであるかまたは桁が異なることがある。一部の用途では、単一の双方向リンク226は、第1のICデバイス202と第2のICデバイス230との間の通信をサポートすることができる。順方向リンク222および/または逆方向リンク224は、たとえば、順方向リンク222および逆方向リンク224が同じ物理接続を共有し、半二重様式で動作するとき、双方向モードで動作するように構成可能であり得る。一例では、通信リンク220は、工業規格または他の規格に従って第1のICデバイス202と第2のICデバイス230との間で制御情報、コマンド情報および他の情報を通信するように操作され得る。   The reverse link 224 may be operated in the same manner as the forward link 222, and the forward link 222 and the reverse link 224 may be capable of transmitting at equal or different speeds, where the speed is It can be expressed as a data transfer rate and / or a clock rate. The forward and reverse data rates may be substantially the same or different in digits depending on the application. In some applications, a single bi-directional link 226 can support communication between the first IC device 202 and the second IC device 230. Forward link 222 and / or reverse link 224 are configured to operate in bidirectional mode, for example, when forward link 222 and reverse link 224 share the same physical connection and operate in a half-duplex manner. It may be possible. In one example, the communication link 220 may be operated to communicate control information, command information, and other information between the first IC device 202 and the second IC device 230 according to industry standards or other standards.

一例では、順方向リンク222および逆方向リンク224は、ディスプレイリフレッシュのために810Mbpsでピクセルデータを配信する、フレームバッファなしで毎秒80フレームのLCDドライバICの、ワイドビデオグラフィックスアレイ(WVGA)をサポートするように構成されるかまたは適合されてもよい。別の例では、順方向リンク222および逆方向リンク224は、ダブルデータレート同期型ダイナミックランダムアクセスメモリ(SDRAM)などのダイナミックランダムアクセスメモリ(DRAM)間の通信を可能にするように構成され得るか、またはそのように適合され得る。符号化デバイス202および/または230は、クロック遷移ごとに複数のビットを符号化することができ、ワイヤの複数のセットが、SDRAMからのデータ、制御信号、アドレス信号などを送信および受信するために使用され得る。   In one example, forward link 222 and reverse link 224 support a wide video graphics array (WVGA) of LCD driver ICs at 80 frames per second without a frame buffer delivering pixel data at 810 Mbps for display refresh. May be configured or adapted to. In another example, forward link 222 and reverse link 224 may be configured to allow communication between dynamic random access memory (DRAM), such as double data rate synchronous dynamic random access memory (SDRAM). Or may be adapted as such. Encoding device 202 and / or 230 can encode multiple bits per clock transition to allow multiple sets of wires to send and receive data, control signals, address signals, etc. from SDRAM Can be used.

順方向リンク222および逆方向リンク224は、特定用途向け業界規格に適合し得るか、または準拠し得る。一例では、MIPI規格は、アプリケーションプロセッサICデバイス202と、モバイルデバイス内のカメラまたはディスプレイをサポートするICデバイス230との間の物理レイヤインターフェースを定義する。MIPI規格は、モバイルデバイス用のMIPI仕様に適合する製品の動作特性を支配する仕様を含む。MIPI規格は、相補型金属酸化物半導体(CMOS)並列バスを使用するインターフェースを定義し得る。   Forward link 222 and reverse link 224 may conform to or comply with application specific industry standards. In one example, the MIPI standard defines a physical layer interface between an application processor IC device 202 and an IC device 230 that supports a camera or display in the mobile device. The MIPI standard includes specifications that govern the operating characteristics of products that conform to the MIPI specification for mobile devices. The MIPI standard may define an interface that uses complementary metal oxide semiconductor (CMOS) parallel buses.

図2の通信リンク220は、(N本のワイヤとして示す)複数の信号ワイヤを含むワイヤ接続バスとして実装され得る。N本のワイヤは、シンボルの中で符号化されたデータを搬送するように構成され得、ここで、クロック情報は、複数のワイヤを介して送信されるシンボルのシーケンス内に埋め込まれる。Nワイヤインターフェースとともに使用される符号化技法の例は、N階乗(N!)符号化およびN相符号化を含む。   The communication link 220 of FIG. 2 may be implemented as a wire connection bus that includes a plurality of signal wires (shown as N wires). The N wires may be configured to carry data encoded in symbols, where clock information is embedded in a sequence of symbols transmitted over multiple wires. Examples of encoding techniques used with N-wire interfaces include N factorial (N!) Encoding and N-phase encoding.

本明細書で説明する1つまたは複数の態様によれば、図2に示すICデバイス202および/または230(および/またはそれらの中の構成要素)は、マルチワイヤ(Nワイヤ)通信システム(たとえば、N階乗(N!)符号化、およびN相符号化)における差動信号遷移内に埋め込まれたクロックを復元するために、クロックおよびデータ復元を実装し得る。   In accordance with one or more aspects described herein, the IC devices 202 and / or 230 (and / or components therein) shown in FIG. Clock and data recovery may be implemented to recover the clock embedded within the differential signal transitions in N factorial (N!) Encoding, and N phase encoding).

例示的な符号化技法
図3は、複数の導体/ワイヤA、BおよびCの間の差動信号によって規定されるトランスミッタデバイス300ベースの状態とレシーバデバイス301ベースの状態との間の一般的な3ワイヤ差動シグナリング方式を示す。特定のサイクル内の(たとえば、3またはそれ以上の導体からの)差動値の組合せが、状態またはシンボルを規定し得る。トランスミッタデバイス300およびレシーバデバイス301は、マルチラインバス308を介して通信し得る。この例では、3本のラインA、BおよびCが、バス308のために使用される。レシーバデバイス301は、レシーバデバイス301をバス308に結合するために3ポートレシーバ310を含み得る。
Exemplary Coding Techniques FIG. 3 illustrates a general view between a transmitter device 300 based state and a receiver device 301 based state defined by a differential signal between multiple conductors / wires A, B, and C. A three-wire differential signaling scheme is shown. A combination of differential values within a particular cycle (eg, from 3 or more conductors) may define a state or symbol. Transmitter device 300 and receiver device 301 may communicate via multiline bus 308. In this example, three lines A, B and C are used for the bus 308. Receiver device 301 may include a three-port receiver 310 to couple receiver device 301 to bus 308.

クロック信号は、シンボル変化がサイクルごとに存在することを保証することによって、この3ワイヤ差動シグナリング内に埋め込まれる。差動信号からクロック信号を抽出するクロックデータ復元回路もまた、ジッタを最小化しなければならない。このクロック信号は、3ワイヤ差動信号内でシンボルの復号を同期させるために使用され得る。いくつかの論理回路はジッタを最小化する働きをすることがあるが、これらは、比較的多数の論理デバイスを必要とし、そのことは、nワイヤ差動シグナリングにスケールアップするときに問題となる。   The clock signal is embedded within this 3-wire differential signaling by ensuring that symbol changes exist every cycle. A clock data recovery circuit that extracts the clock signal from the differential signal must also minimize jitter. This clock signal can be used to synchronize the decoding of symbols within the 3-wire differential signal. Some logic circuits may serve to minimize jitter, but these require a relatively large number of logic devices, which is a problem when scaling up to n-wire differential signaling .

一例では、差動信号符号化は、信号をトランスミッタデバイス300からレシーバデバイス301に送信するために使用され得る。したがって、複数のレシーバ312の各々は、3ラインA、BおよびCのうちの2本を取って異なる信号を与えるように構成され得る。たとえば、第1のラインAおよび第2のラインBは、第1の差動信号RX_AB 314を与えるように働き、第2のラインBおよび第3のラインCは、第2の差動信号RX_BC 316を与えるように働き、第1のラインAおよび第3のラインCは、第3の差動信号RX_CA 318を与えるように働くことができる。これらの差動信号314、316および318は、デコーダ回路320への入力として働き得る。デコーダ回路320は、3つの差動信号RX_AB 314、RX_BC 316およびRX_CA 318を復号して、6つの状態XM、YM、ZM、ZP、YPおよびXPを出力する。一例では、6つの状態XM、YM、ZM、ZP、YPおよびXPの各々はシンボルを表し得、使用される符号化は、送信される信号に対するシンボル間状態遷移を保証する。差動信号RX_AB 314、RX_BC 316およびRX_CA 318の組合せは、拡散信号と呼ばれることがあり、拡散信号はシンボルを搬送する。それらの保証された状態遷移によって、差動信号RX_AB 314、RX_BC 316およびRX_CA 318の各々は、状態遷移信号と呼ばれることがある。   In one example, differential signal encoding can be used to transmit a signal from transmitter device 300 to receiver device 301. Thus, each of the plurality of receivers 312 may be configured to take two of the three lines A, B, and C to provide different signals. For example, the first line A and the second line B serve to provide the first differential signal RX_AB 314, and the second line B and the third line C are the second differential signal RX_BC 316. The first line A and the third line C can serve to provide a third differential signal RX_CA 318. These differential signals 314, 316 and 318 can serve as inputs to the decoder circuit 320. The decoder circuit 320 decodes the three differential signals RX_AB 314, RX_BC 316 and RX_CA 318 and outputs six states XM, YM, ZM, ZP, YP and XP. In one example, each of the six states XM, YM, ZM, ZP, YP, and XP may represent a symbol, and the encoding used ensures intersymbol state transitions for the transmitted signal. The combination of differential signals RX_AB 314, RX_BC 316 and RX_CA 318 may be referred to as a spread signal, which carries a symbol. Due to their guaranteed state transitions, each of the differential signals RX_AB 314, RX_BC 316 and RX_CA 318 may be referred to as a state transition signal.

この例では、レシーバ312は、2本の異なるワイヤ(たとえば、AB、BC、AC)から2つの信号を入力として取り、差動信号(すなわち、2つの入力信号の間の差分である出力信号)を出力する差動レシーバとして示されている。一例では、2本のワイヤ/導体の間の電圧差が、差動信号を規定し得る。別の例では、各ワイヤ/導体内の電流フロー方向もまた、(単独でまたは電圧と組み合わせて)差動信号を規定するために使用され得る。   In this example, the receiver 312 takes two signals from two different wires (e.g., AB, BC, AC) as inputs, and a differential signal (i.e., an output signal that is the difference between the two input signals). Is shown as a differential receiver. In one example, a voltage difference between two wires / conductors can define a differential signal. In another example, the current flow direction within each wire / conductor can also be used to define a differential signal (alone or in combination with voltage).

状態図303は、3本の導体A、BおよびC 308によって搬送される差動信号314、316および318によって規定され得る6つの状態XM、YM、ZM、ZP、YPおよびXPを示す。観察され得るように、3つの差動信号314、316および318にわたる電圧レベルは、1およびゼロ(0)の異なる組合せにマッピングされ得る。たとえば、状態XMに対する差動信号電圧レベルは「011」と関連付けられ、状態YMは「101」と関連付けられ、状態ZPは「001」と関連付けられ、状態ZMは「110」と関連付けられ、状態YPは「010」と関連付けられ、状態XPは「100」と関連付けられ得る。   State diagram 303 shows six states XM, YM, ZM, ZP, YP and XP that may be defined by differential signals 314, 316 and 318 carried by three conductors A, B and C 308. As can be observed, the voltage levels across the three differential signals 314, 316 and 318 can be mapped to different combinations of ones and zeros (0). For example, the differential signal voltage level for state XM is associated with “011”, state YM is associated with “101”, state ZP is associated with “001”, state ZM is associated with “110”, and state YP May be associated with “010” and state XP may be associated with “100”.

状態の中に符号化される情報(たとえば、1状態当たり3ビット)に加えて、情報はまた、状態間の遷移に基づいて符号化され得る。任意の2つの状態(XM、YM、ZM、ZP、YPおよびXP)の間の遷移は、中間状態を横断することなしに単一のステップの中で発生することに留意されたい。したがって、状態図303に基づく差動データ送信方式には、状態遷移復号の問題は存在しない。   In addition to information encoded in states (eg, 3 bits per state), information can also be encoded based on transitions between states. Note that transitions between any two states (XM, YM, ZM, ZP, YP and XP) occur in a single step without traversing intermediate states. Therefore, the differential data transmission scheme based on state diagram 303 does not have the problem of state transition decoding.

バス308の導体の各々は、ハイに駆動されてよく、ローに駆動されてよく、または駆動されなくてよく、1本の導体だけは、いずれの単一のサイクルにおいても駆動されない。一実施形態では、(たとえば、レシーバデバイス301内のデコーダ320によって受信された)3つの差動信号RX_AB 314、RX_BC 316およびRX_CA 318は、それぞれ、導体Bに対する導体A、導体Cに対する導体B、および導体Aに対する導体Cの間で、正の差動電圧として論理1に、および負の差動電圧として論理0に定義される。3つの差動信号314、316および318の例示的な波形は、図304に示されている。   Each of the conductors on bus 308 may be driven high, driven low, or not driven, and only one conductor is not driven in any single cycle. In one embodiment, three differential signals RX_AB 314, RX_BC 316 and RX_CA 318 (e.g., received by decoder 320 in receiver device 301) are respectively conductor A for conductor B, conductor B for conductor C, and Between conductor C and conductor C, it is defined as logic 1 as a positive differential voltage and logic 0 as a negative differential voltage. Exemplary waveforms of the three differential signals 314, 316 and 318 are shown in FIG.

6つの可能な状態(導体Bに対する導体A、導体Cに対する導体B、および導体Aに対する導体Cの間でゼロの差動電圧を生じる状態を除く)は、状態図303による信号RX_AB 314、RX_BC 316およびRX_CA 318の状態によってXM、YM、ZM、ZP、YPおよびXPとして定義される。   The six possible states (except those that produce a zero differential voltage between conductor A for conductor B, conductor B for conductor C, and conductor C for conductor A) are signals RX_AB 314, RX_BC 316 according to state diagram 303. And is defined as XM, YM, ZM, ZP, YP and XP by the state of RX_CA 318.

6つの可能な状態XM、YM、ZM、ZP、YP、XP、およびXMに対応する状態信号は、レシーバデバイス301内のデコーダブロック320(DEC)によって差動信号RX_AB 314、RX_BC 316およびRX_CA 318から生成され、状態信号の例示的な波形が図305に示されている。   The status signals corresponding to the six possible states XM, YM, ZM, ZP, YP, XP, and XM are derived from the differential signals RX_AB 314, RX_BC 316 and RX_CA 318 by the decoder block 320 (DEC) in the receiver device 301. An exemplary waveform of the generated status signal is shown in FIG.

一実施形態では、状態XM、YM、ZM、ZP、YP、XPまたはXMから異なる状態への状態遷移は、常に、状態遷移が、トランスミッタデバイス300からレシーバデバイス301に送信されるべきデータを表す方法で任意の単一のサイクルにおいて発生する。   In one embodiment, a state transition from state XM, YM, ZM, ZP, YP, XP or XM to a different state is always a method where the state transition represents data to be transmitted from transmitter device 300 to receiver device 301. Occurs in any single cycle.

代替実施形態では、シングルエンドシグナリングが、マルチラインバス308の導体/ワイヤA、B、C上で使用され得る。シングルエンドシグナリングの一例では、1本の導体/ワイヤが、信号を表す変動電圧を伝送し、一方、別の導体/ワイヤが、基準電圧(たとえば、グランド)に接続されてよい。そのようなシングルエンドシグナリングの場合、トランスミッタデバイス300は、複数のシングルエンドオープンドレイン(トランジスタ)ドライバを含んでよく、各ドライバは、マルチラインバス308の単一のワイヤ/導体A、B、Cに結合される。レシーバデバイス301は、1つまたは複数のシングルエンドレシーバ(たとえば、相補型金属酸化物半導体(CMOS)トランジスタ)を含んでよく、各シングルエンドレシーバは、マルチラインバス308の単一のワイヤ/導体A、B、Cに結合される。トランスミッタデバイス300は、入力ビットを受信し、それらをシングルエンド信号に符号化し、シングルエンド信号をマルチラインバス308の各ワイヤ/導体A、B、Cによってシングルエンドドライバを経てレシーバデバイス301に送信することができる。レシーバデバイス301は、シングルエンド信号をシングルエンドレシーバを介してマルチラインバス308の各ワイヤ/導体A、B、Cを経て受信し、シングルエンド信号を復号し、出力ビットを生成する。このシングルエンドシステムでは、デコーダ320は、1つまたは複数の受信されたシングルエンド信号からクロック信号が抽出されるようにクロックおよびデータ回復(CDR)機能を含んでよい。   In an alternative embodiment, single-ended signaling may be used on conductors / wires A, B, C of multi-line bus 308. In one example of single-ended signaling, one conductor / wire may carry a varying voltage that represents the signal, while another conductor / wire may be connected to a reference voltage (eg, ground). For such single-ended signaling, the transmitter device 300 may include multiple single-ended open drain (transistor) drivers, each driver connected to a single wire / conductor A, B, C of the multi-line bus 308. Combined. Receiver device 301 may include one or more single-ended receivers (e.g., complementary metal oxide semiconductor (CMOS) transistors), each single-ended receiver being a single wire / conductor A of multi-line bus 308. , B and C. The transmitter device 300 receives the input bits, encodes them into a single-ended signal, and transmits the single-ended signal to the receiver device 301 via a single-ended driver by each wire / conductor A, B, C of the multi-line bus 308. be able to. The receiver device 301 receives the single-ended signal via each wire / conductor A, B, C of the multi-line bus 308 via the single-ended receiver, decodes the single-ended signal, and generates output bits. In this single-ended system, decoder 320 may include a clock and data recovery (CDR) function such that a clock signal is extracted from one or more received single-ended signals.

図4は、2つのデバイス402と420との間に設けられたNワイヤインターフェース400の上で使用されるN階乗(N!)符号化の例を示す図である。トランスミッタ402において、トランスコーダ406は、データ404およびクロック情報を、N本のワイヤ414のセットを介して送信されるべきシンボルの中で符号化するために使用され得る。クロック情報は、送信クロック412から導出され得、シグナリング状態遷移がNC2個の信号のうちの少なくとも1つの上の連続したシンボル間で発生することを確実にすることによって、NC2個の差動信号の中でN本のワイヤ414を介して送信されるシンボルのシーケンスの中で符号化され得る。N本のワイヤ414を駆動するためにN!符号化が使用されるとき、シンボルの各ビットは、差動ラインドライバ410のセットのうちの1つによって差動信号として送信され、ここで、ラインドライバ410のセットの中の差動ドライバは、N本のワイヤの異なるペアに結合されている。ワイヤペアの利用可能な組合せの数(NC2)は、N本のワイヤ414を介して送信され得る信号の数を決定する。シンボルの中で符号化され得るデータビット404の数は、各シンボル送信区間に対して利用可能な、利用可能なシグナリング状態の数に基づいて計算され得る。 FIG. 4 is a diagram illustrating an example of N factorial (N!) Encoding used on an N wire interface 400 provided between two devices 402 and 420. At transmitter 402, transcoder 406 may be used to encode data 404 and clock information in symbols to be transmitted over a set of N wires 414. Clock information may be derived from the transmit clock 412 and N C 2 pieces by ensuring that signaling state transitions occur between consecutive symbols on at least one of the N C 2 signals. It can be encoded in a sequence of symbols transmitted over N wires 414 in a differential signal. When N! Encoding is used to drive N wires 414, each bit of the symbol is transmitted as a differential signal by one of the set of differential line drivers 410, where the line The differential drivers in the set of drivers 410 are coupled to different pairs of N wires. The number of available combinations of wire pairs ( N C 2 ) determines the number of signals that can be transmitted over the N wires 414. The number of data bits 404 that can be encoded in a symbol can be calculated based on the number of available signaling states available for each symbol transmission interval.

終端インピーダンス(通常は抵抗性の)は、N本のワイヤ414の各々を、終端ネットワーク416の中の共通の中心点418に結合する。N本のワイヤ414のシグナリング状態が、各ワイヤに結合されている差動ドライバ410に起因すると考えられる終端ネットワーク416の中の電流の組合せを反映することが理解されよう。中心点418がヌルポイントであり、それによって、終端ネットワーク416の中の電流が中心点において互いを消去することがさらに理解されよう。   A termination impedance (usually resistive) couples each of the N wires 414 to a common center point 418 in the termination network 416. It will be appreciated that the signaling state of the N wires 414 reflects the combination of currents in the termination network 416 that may be attributed to the differential driver 410 coupled to each wire. It will be further appreciated that the center point 418 is a null point, whereby the currents in the termination network 416 cancel each other at the center point.

リンクの中のNC2個の信号のうちの少なくとも1つが連続したシンボルの間で遷移するので、N!符号化方式は、別個のクロックチャネルおよび/または非ゼロ復帰復号を使用する必要がない。事実上、各トランスコーダ406は、各シンボルがその直前にあるシンボルと異なるシンボルのシーケンスを生成することによって、遷移がN本のワイヤ414の上で送信されるシンボルの各ペアの間で発生することを確実にする。図4に示す例では、4本のワイヤが設けられ(N=4)、4本のワイヤは4C2=6通りの差動信号を搬送することができる。トランスコーダ406は、N本のワイヤ414の上での送信用の未加工シンボルを生成するためのマッピング方式を使用し得る。トランスコーダ406は、データビット404を遷移番号のセットにマッピングし得る。遷移番号は、選択される未加工シンボルが先行する未加工シンボルと異なるように、直前にあるシンボルの値に基づいて送信用の未加工シンボルを選択するために使用され得る。未加工シンボルは、N本のワイヤ414を介した送信用のシンボルのシーケンスを取得するために、シリアライザ408によって直列化され得る。一例では、遷移番号は、連続した未加工シンボルのうちの1番目を参照して、連続した未加工シンボルのうちの2番目に対応するデータ値を探索するために使用され得る。レシーバ420において、トランスコーダ428は、たとえば、ルックアップテーブルの中で、連続した未加工シンボルのペア間の差を特徴づける遷移番号を決定するためのマッピングを使用し得る。トランスコーダ406、428は、未加工シンボルのすべての連続したペアが相異なる2シンボルを含むことに基づいて動作する。 N! Coding scheme does not need to use a separate clock channel and / or non-zero return decoding since at least one of the N C 2 signals in the link transitions between consecutive symbols . In effect, each transcoder 406 generates a transition between each pair of symbols transmitted over N wires 414 by generating a sequence of symbols where each symbol is different from the symbol immediately preceding it. Make sure. In the example shown in FIG. 4, four wires are provided (N = 4), and the four wires can carry 4 C 2 = 6 types of differential signals. Transcoder 406 may use a mapping scheme to generate raw symbols for transmission on N wires 414. Transcoder 406 may map data bits 404 to a set of transition numbers. The transition number can be used to select a raw symbol for transmission based on the value of the immediately preceding symbol so that the selected raw symbol is different from the preceding raw symbol. The raw symbols can be serialized by serializer 408 to obtain a sequence of symbols for transmission over N wires 414. In one example, the transition number may be used to search for a data value corresponding to the second of the consecutive raw symbols with reference to the first of the consecutive raw symbols. At receiver 420, transcoder 428 may use a mapping to determine transition numbers that characterize differences between consecutive raw symbol pairs, for example, in a look-up table. The transcoders 406, 428 operate on the basis that all consecutive pairs of raw symbols contain two different symbols.

トランスミッタ402におけるトランスコーダ406は、あらゆるシンボル遷移においてN!-1通りの利用可能なシグナリング状態の間で選択し得る。一例では、4!のシステムは、各シンボル遷移において送信されるべき次のシンボルに対して4!-1=23通りのシグナリング状態を形成する。ビットレートは、送信クロックサイクル当たりのlog2(available_states)として計算され得る。 The transcoder 406 at the transmitter 402 may select between N! -1 available signaling states at every symbol transition. In one example, a 4! System forms 4! -1 = 23 signaling states for the next symbol to be transmitted at each symbol transition. The bit rate can be calculated as log 2 (available_states) per transmit clock cycle.

本明細書で開示されるいくつかの態様によれば、デュアルデータレート(DDR)シグナリングは、送信クロック412の各期間の中で2つのシンボルを送信することによって、インターフェース帯域幅を増大させるために使用され得る。シンボル遷移は、ダブルデータレート(DDR)クロッキングを使用するシステムでの送信クロックの立上りエッジと立下りエッジの両方において発生する。送信クロックサイクル内の総利用可能状態は、(N!-1)2=(23)2=529であり、2つのシンボルにわたって送信され得るデータビット404の数は、log2(529)=9.047ビットとして計算され得る。 According to some aspects disclosed herein, dual data rate (DDR) signaling is used to increase interface bandwidth by transmitting two symbols during each period of transmit clock 412. Can be used. Symbol transitions occur at both the rising and falling edges of the transmit clock in systems that use double data rate (DDR) clocking. The total available state within the transmit clock cycle is (N! -1) 2 = (23) 2 = 529, and the number of data bits 404 that can be transmitted over two symbols is log 2 (529) = 9.047 bits Can be calculated as:

受信デバイス420は、ラインレシーバ422のセットを使用してシンボルのシーケンスを受信し、ここで、ラインレシーバ422のセットの中の各レシーバは、N本のワイヤ414のうちの1つのペア上でのシグナリング状態の差を決定する。したがって、NC2個のレシーバが使用され、ここで、Nはワイヤの数を表す。NC2個のレシーバ422は、対応する数の未加工シンボルを出力として生成する。示される4ワイヤの例では、4本のワイヤ414の上で受信される信号は、CDR424およびデシリアライザ426に供給される未加工シンボル信号432を生成するための6個のレシーバ(4C2=6)によって処理される。未加工シンボル信号432は、N本のワイヤ414のシグナリング状態の見本であり、CDR424は、未加工シンボル信号432を処理して、デシリアライザ426によって使用され得る受信クロック信号434を生成し得る。 The receiving device 420 receives a sequence of symbols using a set of line receivers 422, where each receiver in the set of line receivers 422 is on one pair of N wires 414. Determine the difference in signaling state. Thus, N C 2 receivers are used, where N represents the number of wires. The N C two receivers 422 generate a corresponding number of raw symbols as output. In the four-wire example shown, the signal received on four wires 414 has six receivers ( 4 C 2 = 6) to generate the raw symbol signal 432 that is fed to CDR 424 and deserializer 426. ). The raw symbol signal 432 is a sample of the signaling state of the N wires 414 and the CDR 424 may process the raw symbol signal 432 to generate a received clock signal 434 that may be used by the deserializer 426.

受信クロック信号434は、トランスコーダ428によって供給される受信データ430を処理するために外部回路によって使用され得るDDRクロック信号であり得る。トランスコーダ428は、各シンボルをその直前にあるものと比較することによって、デシリアライザ426からの受信シンボルのブロックを復号する。トランスコーダ428は、トランスミッタ402に供給されたデータ404に相当する出力データ430を生成する。   Receive clock signal 434 may be a DDR clock signal that may be used by external circuitry to process received data 430 provided by transcoder 428. Transcoder 428 decodes the block of received symbols from deserializer 426 by comparing each symbol with the one immediately preceding it. The transcoder 428 generates output data 430 corresponding to the data 404 supplied to the transmitter 402.

いくつかの他のマルチワイヤインターフェースは、複数のワイヤを介してデータを送信するためにN相符号化を使用する。   Some other multi-wire interfaces use N-phase encoding to transmit data over multiple wires.

図4に示すシステムはまた、差動シグナリングおよび差動ドライバ410ならびに差動レシーバ422の代わりに、トランスミッタデバイス402とレシーバデバイス420との間のシングルエンドシグナリングおよびシングルエンドドライバ/レシーバを使用して実装され得ることに留意されたい。シングルエンドシグナリングおよびシングルエンドドライバ/レシーバがトランスミッタデバイス402とレシーバデバイス420との間で使用されるとき、図4に示す終端ネットワーク416は除外されてよい。   The system shown in FIG. 4 is also implemented using single-ended signaling and single-ended driver / receiver between transmitter device 402 and receiver device 420 instead of differential signaling and differential driver 410 and differential receiver 422. Note that it can be done. When single-ended signaling and single-ended drivers / receivers are used between transmitter device 402 and receiver device 420, termination network 416 shown in FIG. 4 may be excluded.

図5は、M=3およびN=3に対して構成されるMワイヤ、N相極性符号化トランスミッタの一例を示す図500である。3ワイヤ、3相エンコーダに対して開示される原理および技法は、Mワイヤ、N相極性エンコーダの他の構成に適用され得る。   FIG. 5 is a diagram 500 illustrating an example of an M-wire, N-phase polarity encoded transmitter configured for M = 3 and N = 3. The principles and techniques disclosed for a three-wire, three-phase encoder can be applied to other configurations of M-wire, N-phase polarity encoders.

N相極性符号化が使用されるとき、Mワイヤバス上の信号ワイヤ510a、510bおよび510cなどの導体は、駆動されないか、正に駆動されるか、または負に駆動され得る。非駆動信号ワイヤ510a、510bまたは510cは、高インピーダンス状態にあり得る。非駆動信号ワイヤ510a、510bまたは510cは、駆動された信号ワイヤ上にもたらされる正電圧レベルと負電圧レベルとの間の実質的に中間に存在する電圧レベルに向かって、少なくとも部分的にプルまたは駆動され得る。非駆動信号ワイヤ510a、510bまたは510cは、それを通して流れる電流を有し得ない。図6に示す例では、ドライバ508(図5)のセットは、各信号ワイヤ510a、510bおよび510cが、送信されるシンボルに対して3つの状態(+1、-1、および0として示す)のうちの1つであり得るように、各シンボル送信区間に対して各信号ワイヤ510a、510bおよび510cの状態を制御し得る。一例では、ドライバ508は、単一レベル電流モードドライバを含み得る。別の例では、ドライバ508は、2つの信号510aおよび510bの上で反対の極性の電圧を駆動し得、第3の信号510cは高インピーダンスにあり、かつ/またはグランドへプルされる。各シンボル送信区間に対して、少なくとも1つの信号が非駆動(0)状態にあり、正(+1状態)に駆動される信号の数は、負(-1状態)に駆動される信号の数に等しく、それにより、レシーバへ流れる電流の合計は常にゼロである。連続したシンボル送信区間の各ペアに対して、少なくとも1つの信号ワイヤ510a、510bまたは510cは、2つのシンボル送信区間の中で相異なる状態を有する。   When N-phase polarity encoding is used, conductors such as signal wires 510a, 510b and 510c on the M wire bus may be driven, driven positive, or driven negative. The non-drive signal wire 510a, 510b or 510c can be in a high impedance state. A non-driven signal wire 510a, 510b or 510c is at least partially pulled or directed toward a voltage level that is substantially intermediate between the positive and negative voltage levels provided on the driven signal wire. Can be driven. The non-drive signal wire 510a, 510b or 510c cannot have a current flowing through it. In the example shown in FIG. 6, the set of drivers 508 (FIG. 5) is such that each signal wire 510a, 510b and 510c is in three states (shown as +1, −1, and 0) for the transmitted symbol. The state of each signal wire 510a, 510b and 510c may be controlled for each symbol transmission interval, as may be one of them. In one example, driver 508 may include a single level current mode driver. In another example, driver 508 may drive opposite polarity voltages on the two signals 510a and 510b, and the third signal 510c is in a high impedance and / or pulled to ground. For each symbol transmission interval, at least one signal is in a non-driven (0) state and the number of signals driven positive (+1 state) is the number of signals driven negative (-1 state) So that the total current flowing to the receiver is always zero. For each pair of consecutive symbol transmission intervals, at least one signal wire 510a, 510b or 510c has a different state in the two symbol transmission intervals.

図5に示す例では、16ビットデータ418がマッパー502へ入力され、マッパー502は、入力データ518を、信号ワイヤ510a、510bおよび510cを介して連続的に送信するための7シンボル512にマッピングする。7シンボル512は、たとえば、パラレル/シリアル変換器504を使用して直列化され得る。3ワイヤ、3相エンコーダ506は、マッパーによって生成された7シンボル512を一回に1シンボルとして受信し、各シンボル区間に対する各信号ワイヤ510a、510bおよび510cの状態を計算する。エンコーダ506は、入力シンボルならびに信号ワイヤ510a、510bおよび510cの前の状態に基づいて、信号ワイヤ510a、510bおよび510cの状態を選択する。   In the example shown in FIG. 5, 16-bit data 418 is input to mapper 502, which maps input data 518 to 7 symbols 512 for continuous transmission over signal wires 510a, 510b and 510c. . The seven symbols 512 may be serialized using, for example, a parallel / serial converter 504. The 3-wire, 3-phase encoder 506 receives 7 symbols 512 generated by the mapper as one symbol at a time, and calculates the state of each signal wire 510a, 510b and 510c for each symbol period. Encoder 506 selects the state of signal wires 510a, 510b and 510c based on the input symbols and the previous state of signal wires 510a, 510b and 510c.

Mワイヤ、N相符号化の使用により、いくつかのビットが複数のシンボルの中で符号化されることが可能になり、この場合、シンボル当たりのビットは整数でない。3ワイヤシステムの簡単な例では、同時に駆動され得る2本のワイヤの3つの利用可能な組合せが存在し、同時に駆動されるワイヤのペアに極性の2つの可能な組合せが存在し、6つの可能な状態が得られる。各遷移は現在の状態から発生するので、6つの状態のうちの5つは、遷移ごとに利用可能である。少なくとも1つのワイヤの状態が、各遷移において変化する必要がある。5つの状態に対して、log2(5)Simbol≒2.32ビットが、シンボルごとに符号化され得る。したがって、シンボル当たり2.32ビットを搬送する7つのシンボルが16.24ビットを符号化できるので、マッパーは、16ビットワードを受容し得、それを7つのシンボルに変換し得る。言い換えれば、5つの状態を符号化する7シンボルの組合せは、57(78,125)通りの順列を有する。したがって、7シンボルが使用されて、16ビットとしての216(65,536)通りの順列を符号化し得る。 The use of M-wire, N-phase encoding allows several bits to be encoded in multiple symbols, where the bits per symbol are not integers. In a simple example of a three-wire system, there are three available combinations of two wires that can be driven simultaneously, and there are two possible combinations of polarity in a pair of wires that are driven simultaneously, six possible The state is obtained. Since each transition originates from the current state, five of the six states are available for each transition. The state of at least one wire needs to change at each transition. For the five states, log 2 (5) Simbol≈2.32 bits may be encoded per symbol. Thus, since 7 symbols carrying 2.32 bits per symbol can encode 16.24 bits, the mapper can accept a 16-bit word and convert it to 7 symbols. In other words, a combination of 7 symbols encoding 5 states has 5 7 (78,125) permutations. Thus, 7 symbols can be used to encode 2 16 (65,536) permutations as 16 bits.

図6は、円形の状態遷移図650に基づく3相変調データ符号化方式を使用するシグナリング600の一例を示す。データ符号化方式によれば、3相信号は2つの方向に回転することができ、3つの導体510a、510bおよび510cの上で送信され得る。3つの信号の各々は、導体510a、510b、510cの上で独立に駆動される。3つの信号の各々は3相信号を含み、各導体510a、510bおよび510cの上の信号は他の2つの導体510a、510bおよび510cの上の信号に対して120度位相がずれている。任意の時点において、3つの導体510a、510b、510cの各々は、状態{+1、0、-1}のうちの相異なる1つにある。任意の時点において、3ワイヤシステムにおける3つの導体510a、510b、510cの各々は、他の2本のワイヤと異なる状態にある。しかしながら、3つを越える導体すなわちワイヤが使用されるとき、ワイヤの2つ以上のペアは同じ状態にあってよい。示される符号化方式はまた、情報を、アクティブに+1状態および-1状態に駆動される2つの導体510a、510bおよび/または510cの極性に符号化する。極性は、示されている状態のシーケンスに関して608において示される。   FIG. 6 shows an example of signaling 600 that uses a three-phase modulation data coding scheme based on a circular state transition diagram 650. According to the data encoding scheme, the three-phase signal can rotate in two directions and can be transmitted on three conductors 510a, 510b and 510c. Each of the three signals is driven independently on conductors 510a, 510b, 510c. Each of the three signals includes a three-phase signal, and the signal on each conductor 510a, 510b and 510c is 120 degrees out of phase with the signal on the other two conductors 510a, 510b and 510c. At any given time, each of the three conductors 510a, 510b, 510c is in a different one of the states {+1, 0, -1}. At any given time, each of the three conductors 510a, 510b, 510c in the three-wire system is in a different state from the other two wires. However, when more than three conductors or wires are used, two or more pairs of wires may be in the same state. The encoding scheme shown also encodes information into the polarity of the two conductors 510a, 510b and / or 510c that are actively driven to the +1 and -1 states. The polarity is shown at 608 for the sequence of states shown.

示されている3ワイヤの例の中の任意の位相状態において、導体510a、510b、510cのうちの厳密に2つは、その位相状態に対して事実上差動信号である信号を搬送し、第3の導体510a、510bまたは510cは駆動されない。各導体510a、510b、510cに関する位相状態は、導体510a、510bまたは510cと、少なくとも1つの他の導体510a、510bおよび/または510cとの間の電圧差によって、または導体510a、510bまたは510cの中の電流フローの方向もしくは電流フローがないことによって、決定され得る。状態遷移図650に示すように、3つの位相状態(S1、S2およびS3)が定義される。信号は、位相状態S1から位相状態S2へ、位相状態S2から位相状態S3へ、および/または位相状態S3から位相状態S1へ、時計回りに循環することができ、信号は、位相状態S1から位相状態S3へ、位相状態S3から位相状態S2へ、および/または位相状態S2から位相状態S1へ、反時計回りに循環することができる。Nの他の値に関して、N個の状態間の遷移が、対応する状態図に従って随意に定義されて、状態遷移間の循環的な回転を得ることができる。 In any phase state in the three-wire example shown, exactly two of the conductors 510a, 510b, 510c carry a signal that is effectively differential with respect to that phase state; The third conductor 510a, 510b or 510c is not driven. The phase state for each conductor 510a, 510b, 510c is due to a voltage difference between conductor 510a, 510b or 510c and at least one other conductor 510a, 510b and / or 510c, or in conductor 510a, 510b or 510c. Current flow direction or absence of current flow. As shown in state transition diagram 650, three phase states (S 1 , S 2 and S 3 ) are defined. Signal from the phase state S 1 to the phase state S 2, the phase states S 2 to the phase state S 3, and / or from the phase state S 3 to the phase states S 1, can be circulated in a clockwise direction, signal , the phase state S 1 to the phase states S 3, the phase state S 3 to the phase state S 2, and / or from the phase state S 2 to the phase states S 1, it is possible to circulate counterclockwise. For other values of N, transitions between N states can be arbitrarily defined according to the corresponding state diagram to obtain a cyclic rotation between the state transitions.

3ワイヤ、3相通信リンクの例では、状態遷移における時計回りの回転(S1〜S2)、(S2〜S3)、および/または(S3〜S1)は、論理1を符号化するために使用され得、状態遷移における反時計回りの回転(S1〜S3)、(S3〜S2)、および/または(S2〜S1)は論理0を符号化するために使用され得る。したがって、1ビットは、各遷移において、信号が時計回りに「回転する」のかそれとも反時計回りに「回転する」のかを制御することによって符号化され得る。たとえば、論理1は、3本のワイヤ510a、510b、510cが位相状態S1から位相状態S2へ遷移するときに符号化され得、論理0は、3本のワイヤ510a、510b、510cが位相状態S1から位相状態S3へ遷移するときに符号化され得る。示されている簡単な3ワイヤの例では、回転の方向は、3本のワイヤ510a、510b、510cのうちの遷移の前後で駆動されないものに基づいて、容易に決定され得る。 3 wire, in the example of 3-phase communication link, clockwise rotation in the state transition (S 1 ~S 2), ( S 2 ~S 3), and / or (S 3 to S 1), the sign logic 1 used to reduction obtained, counterclockwise rotation in the state transition (S 1 ~S 3), ( S 3 ~S 2), and / or (S 2 ~S 1) is to encode the logical 0 Can be used. Thus, a bit can be encoded at each transition by controlling whether the signal “rotates” clockwise or “rotates” counterclockwise. For example, a logical 1, three wires 510a, 510b, resulting encoded when 510c is shifted from the phase state S 1 to the phase state S 2, logic zero, three wires 510a, 510b, 510c phase Can be encoded when transitioning from state S 1 to phase state S 3 . In the simple three-wire example shown, the direction of rotation can be easily determined based on which of the three wires 510a, 510b, 510c is not driven before and after the transition.

情報はまた、駆動される導体510a、510b、510cの極性、または2つの導体510a、510b、510cの間での電流フローの方向に符号化され得る。信号602、604、および606は、3ワイヤ、3相リンクの中の各位相状態において、それぞれ導体510a、510b、510cに印加される電圧レベルを示す。任意の時間において、第1の導体510a、510b、510cは正電圧(たとえば、+V)に結合され、第2の導体510a、510b、510cは、負電圧(たとえば、-V)に結合され、第3の導体510a、510b、510cは、開回路であってよく、または他の方法で駆動されなくてもよい。したがって、ある極性符号化状態は、第1および第2の導体510a、510b、510cの間の電流フロー、または第1および第2の導体510a、510b、510cの電圧極性によって決定され得る。いくつかの実施形態では、データの2ビットが各位相遷移において符号化され得る。デコーダは、信号の位相回転の方向を決定して第1のビットを取得することができ、第2のビットは、信号602、604および606のうちの2つの間での極性の違いに基づいて決定され得る。回転の方向を決定したデコーダは、2つのアクティブな導体510a、510bおよび/もしくは510cの間に印加されている電圧の現在の位相状態および極性、または2つのアクティブな導体510a、510bおよび/もしくは510cを通る電流フローの方向を決定することができる。   Information can also be encoded in the polarity of the driven conductors 510a, 510b, 510c, or the direction of current flow between the two conductors 510a, 510b, 510c. Signals 602, 604, and 606 indicate the voltage levels applied to conductors 510a, 510b, 510c, respectively, in each phase state in a 3-wire, 3-phase link. At any time, the first conductors 510a, 510b, 510c are coupled to a positive voltage (e.g., + V), the second conductors 510a, 510b, 510c are coupled to a negative voltage (e.g., -V), The third conductors 510a, 510b, 510c may be open circuit or may not be driven otherwise. Thus, a polarity encoding state can be determined by the current flow between the first and second conductors 510a, 510b, 510c or the voltage polarity of the first and second conductors 510a, 510b, 510c. In some embodiments, two bits of data may be encoded at each phase transition. The decoder can determine the direction of the phase rotation of the signal to obtain the first bit, and the second bit is based on the difference in polarity between the two of the signals 602, 604 and 606. Can be determined. The decoder that determines the direction of rotation is the current phase state and polarity of the voltage applied between the two active conductors 510a, 510b and / or 510c, or the two active conductors 510a, 510b and / or 510c. The direction of current flow through can be determined.

本明細書で説明される3ワイヤ、3相リンクの例では、データの1ビットは、3ワイヤ、3相リンクの中の回転または位相変化に符号化され得、さらなるビットは、駆動される2本のワイヤの極性に符号化され得る。いくつかの実施形態は、現在の状態から可能な状態のいずれかへの遷移を可能にすることによって、3ワイヤ、3相符号化システムの各遷移の中で2つを越えるビットを符号化する。3つの回転位相および各位相に対する2つの極性が与えられると、現在の任意の状態から5つの状態が利用可能であるような6つの状態が定義される。したがって、シンボル(遷移)当たりlog2(5)≒2.32ビットが存在し得、マッパーは16ビットワードを受容し得、それを7シンボルに変換し得る。 In the three-wire, three-phase link example described herein, one bit of data can be encoded into a rotation or phase change in a three-wire, three-phase link, and an additional bit is driven 2 Can be encoded in the polarity of the wire of the book. Some embodiments encode more than two bits in each transition of a three-wire, three-phase encoding system by allowing transitions from the current state to any of the possible states . Given three rotational phases and two polarities for each phase, six states are defined such that five states are available from any current state. Thus, there can be log 2 (5) ≈2.32 bits per symbol (transition) and the mapper can accept a 16-bit word and convert it to 7 symbols.

図7は、3相インターフェースの中の例示的なレシーバを示すブロック概略図700である。複数の比較器702および1つのデコーダ704は、3本の伝送線路または導体712a、712bおよび712cの各々の状態、ならびに前のシンボル期間中に送信された状態と比較した3本の伝送線路の状態の変化のデジタル表現を提供するように構成される。示される例から見られ得るように、遷移の発生が比較器702の出力に基づいてデコーダ704によって検出および復号され得るように、各導体712a、712bまたは712cの電圧が他の2つの導体712a、712bおよび/または712cの電圧と比較されて、各導体712a、712bまたは712cの状態を決定し得る。7つの連続した状態は、シリアル/パラレル変換器またはデシリアライザ706によって組み立てられ、シリアル/パラレル変換器またはデシリアライザ706は、先入れ先出しバッファ(FIFO)710の中にバッファリングされ得る16ビットのデータを取得するためにデマッパー708によって処理されるべき7シンボルのセットを生成する。デコーダ704は、受信クロック716を、送信されたシンボルの連続したペアの間でのシグナリング状態における遷移から抽出するように構成されるCDR回路714を含み得る。   FIG. 7 is a block schematic diagram 700 illustrating an exemplary receiver in a three-phase interface. Multiple comparators 702 and one decoder 704 are the states of each of the three transmission lines or conductors 712a, 712b and 712c, and the state of the three transmission lines compared to the state transmitted during the previous symbol period. Configured to provide a digital representation of changes. As can be seen from the example shown, the voltage on each conductor 712a, 712b or 712c is the other two conductors 712a, so that the occurrence of a transition can be detected and decoded by the decoder 704 based on the output of the comparator 702. Compared to the voltage at 712b and / or 712c, the state of each conductor 712a, 712b or 712c may be determined. The seven consecutive states are assembled by a serial / parallel converter or deserializer 706 that captures 16 bits of data that can be buffered in a first in first out buffer (FIFO) 710. Generates a set of seven symbols to be processed by demapper 708. The decoder 704 may include a CDR circuit 714 that is configured to extract the received clock 716 from transitions in the signaling state between consecutive pairs of transmitted symbols.

Figure 2017512436
Figure 2017512436

Table 1(表1)は、差動レシーバ702の動作を示す。この例では、ワイヤの+1状態が電圧+Vボルトとして表され、ワイヤの-1状態が0ボルトとして表され、非駆動状態が+V/2ボルトとして表されるかまたは近似されるように、ワイヤ状態は、3ワイヤ712a、712bおよび712cの上の電圧振幅に符号化され得る。詳細には、Table 1(表1)は、3ワイヤ3相極性符号化システムの中の各ワイヤに対する差動レシーバ702の出力を示す。レシーバ/デコーダは、復号された各シンボルに対して、レシーバのデジタル出力部においてコードを出力するように構成され得る。   Table 1 shows the operation of the differential receiver 702. In this example, the +1 state of the wire is represented as voltage + V volts, the -1 state of the wire is represented as 0 volts, and the non-driven state is represented or approximated as + V / 2 volts. The wire state can be encoded into the voltage amplitude on the three wires 712a, 712b and 712c. Specifically, Table 1 shows the output of the differential receiver 702 for each wire in a three-wire three-phase polarity encoding system. The receiver / decoder may be configured to output a code at the digital output of the receiver for each decoded symbol.

いくつかのNワイヤインターフェースは、DDRクロッキングの使用を通じて帯域幅の増大をもたらすように適合され得、それによって、新しいシンボルが送信クロックの立上りエッジと立下りエッジの両方において送信される。しかしながら、従来のCDR回路は、DDRクロッキングに応答できないことがあり、かつ/または従来のCDR回路は、N!ワイヤまたはN相のインターフェースの最大可能な動作速度を制限することがある。   Some N-wire interfaces can be adapted to provide increased bandwidth through the use of DDR clocking, whereby new symbols are transmitted on both the rising and falling edges of the transmit clock. However, conventional CDR circuits may not be able to respond to DDR clocking and / or conventional CDR circuits may limit the maximum possible operating speed of an N! Wire or N-phase interface.

第1の例示的なクロックおよびデータ復元回路
図8は、マルチワイヤインターフェースからのクロックおよびデータ復元のいくつかの態様を示す例示的なCDR回路808を含む概略図800である。
First Exemplary Clock and Data Recovery Circuit FIG. 8 is a schematic diagram 800 including an exemplary CDR circuit 808 illustrating some aspects of clock and data recovery from a multi-wire interface.

図9は、CDR回路808によって生成されるいくつかの信号のタイミングの一例を示す。CDR回路808は、シングルエンドのマルチワイヤ通信リンクを使用するインターフェースを含めて、N!符号化、N相符号化、およびシンボル遷移クロッキングを使用する他の符号化方式を使用するインターフェースを含む様々なマルチワイヤインターフェースとともに使用されてよい。   FIG. 9 shows an example of the timing of several signals generated by the CDR circuit 808. The CDR circuit 808 includes various interfaces including N! Coding, N-phase coding, and other coding schemes using symbol transition clocking, including interfaces using single-ended multi-wire communication links. May be used with any multi-wire interface.

レシーバ回路800は、4ワイヤ終端ネットワーク804と、複数のレシーバ(Rcvrs)806と、クロックおよびデータ復元回路808とを含んでよい。一例では、クロックは、4本のワイヤまたは導体802にわたって分配される拡散信号内のシンボル遷移の中に埋め込まれる。CDR回路808は、4本のワイヤまたは導体802を介して受信された拡散信号からクロックシンボルおよびデータシンボルを抽出するように構成されてもよい。拡散信号は、第1のラインインターフェース、導体、またはワイヤ上の第1の信号を含む複数の遷移信号によって規定され得る。CDR回路808は、比較器810と、セットリセットラッチ814と、第1のアナログ遅延デバイスS 818と、第2のアナログ遅延デバイスT 822とを含んでよい。クロック抽出回路809は、比較器810と、セットリセットラッチ814と、第1のアナログ遅延デバイスS 818とによって規定され得る。クロック抽出回路809は、受信された第1の信号における状態遷移からクロック信号を取得するために使用され得る信号を抽出するように適合され得る。拡散信号は、連続するシンボルの間の保証されたシンボル間状態遷移を有するシンボルを搬送するので、これらの遷移は、クロック信号を生成するために検出されて使用される。クロック信号は、ジッタ補償を使用して取得されてよく、複数のレシーバ806を介して分配された拡散信号からシンボルをサンプリングする働きをする。   The receiver circuit 800 may include a four-wire termination network 804, a plurality of receivers (Rcvrs) 806, and a clock and data recovery circuit 808. In one example, the clock is embedded in symbol transitions in a spread signal distributed over four wires or conductors 802. CDR circuit 808 may be configured to extract clock symbols and data symbols from the spread signal received via four wires or conductors 802. A spread signal may be defined by a plurality of transition signals including a first signal on a first line interface, conductor, or wire. The CDR circuit 808 may include a comparator 810, a set / reset latch 814, a first analog delay device S818, and a second analog delay device T822. The clock extraction circuit 809 may be defined by a comparator 810, a set / reset latch 814, and a first analog delay device S818. Clock extraction circuit 809 may be adapted to extract a signal that may be used to obtain a clock signal from state transitions in the received first signal. Since the spread signal carries symbols with guaranteed intersymbol state transitions between consecutive symbols, these transitions are detected and used to generate a clock signal. The clock signal may be obtained using jitter compensation and serves to sample the symbols from the spread signal distributed through the plurality of receivers 806.

比較器810は、第1の信号の第1のインスタンス(SI)830と第1の信号の遅延された(すなわち、第2のアナログ遅延デバイスT 822によって遅延された)第2のインスタンス(SD)832とを比較し得、比較器810は、比較信号(NE信号)812を出力する。セットリセットラッチ814は、NE信号812を比較器810から受信し得、比較信号のフィルタ処理されたバージョン(NEFLT信号)816を提供する。第1のアナログ遅延デバイスS 818は、NEFLT信号816を受信し、NEFLT信号816の遅延されたインスタンスをNEFLTD信号820として出力する。NEFLTD信号820は、セットリセットラッチ814の出力が遅延Sの後でリセットされるように、セットリセットラッチ814に対するリセット入力として働く。一例では、NEFLT信号816は、サンプルシンボルに対するクロック信号として使用されてよい。   Comparator 810 includes a first instance (SI) 830 of the first signal and a second instance (SD) delayed by the first signal (i.e., delayed by the second analog delay device T 822). The comparator 810 outputs a comparison signal (NE signal) 812. Set-reset latch 814 may receive NE signal 812 from comparator 810 and provides a filtered version of the comparison signal (NEFLT signal) 816. The first analog delay device S 818 receives the NEFLT signal 816 and outputs a delayed instance of the NEFLT signal 816 as the NEFLTD signal 820. The NEFLTD signal 820 serves as a reset input for the set reset latch 814 so that the output of the set reset latch 814 is reset after a delay S. In one example, NEFLT signal 816 may be used as a clock signal for sample symbols.

第2のアナログ遅延デバイス822は、第1の信号の第1のインスタンス(SI)830を受信し得、第1の信号の遅延された第2のインスタンス(SD)832を比較器810に供給する。一例では、複数のワイヤまたは導体802にわたって分配された拡散信号は、複数の別個の状態遷移信号を含むかまたは複数の別個の状態遷移信号によって規定されてよく、複数の別個の状態遷移信号は、組み合わされると、連続するシンボルの間の保証されたシンボル間状態遷移を有するシンボルを搬送する。たとえば、図3の差動シグナリングを使用する3本の導体の場合、拡散信号は、差動信号RX_AB 314、RX_BC 316またはRX_CA 318の組合せによって規定され得る。第1の信号は、差動信号RX_AB 314、RX_BC 316またはRX_CA 318のうちの1つであってよい。第1の信号の第1のインスタンス(SI)830は、たとえば、差動信号RX_AB 314、RX_BC 316またはRX_CA 318のうちのいずれか1つの全部または一部分/区分を含んでよい。   Second analog delay device 822 may receive a first instance (SI) 830 of the first signal and provides a delayed second instance (SD) 832 of the first signal to comparator 810. . In one example, a spread signal distributed across multiple wires or conductors 802 may include or be defined by multiple separate state transition signals, where the multiple separate state transition signals are: When combined, carries symbols with guaranteed intersymbol state transitions between consecutive symbols. For example, for three conductors using the differential signaling of FIG. 3, the spread signal may be defined by a combination of differential signals RX_AB 314, RX_BC 316 or RX_CA 318. The first signal may be one of the differential signals RX_AB 314, RX_BC 316 or RX_CA 318. The first instance (SI) 830 of the first signal may include, for example, all or part / partition of any one of the differential signals RX_AB 314, RX_BC 316 or RX_CA 318.

フリップフロップデバイス826はまた、第1の信号の遅延された第2のインスタンス(SD)832を受信し得、NEFLT信号816によってトリガされるシンボル(S)834を出力する。すなわち、フリップフロップデバイス826は、NEFLT信号816上の立上りエッジによってトリガされる。したがって、第2のアナログ遅延デバイス822は、NE信号812を生成する働きをする。次に、NE信号812は、フリップフロップデバイス826のラッチングクロックとして働くNEFLT信号816を生成する働きをする。   The flip-flop device 826 may also receive a delayed second instance (SD) 832 of the first signal and outputs a symbol (S) 834 triggered by the NEFLT signal 816. That is, flip-flop device 826 is triggered by a rising edge on NEFLT signal 816. Accordingly, the second analog delay device 822 serves to generate the NE signal 812. The NE signal 812 then serves to generate a NEFLT signal 816 that serves as a latching clock for the flip-flop device 826.

動作においては、現在のシンボル(S0)904と次のシンボル(S1)906との間で遷移が発生したとき、SI信号830の状態が変化し始める。NE信号812は、比較器810がまず、SI信号830とSD信号832との間の差を検出し、それによってセットリセットラッチ814が非同期的にセットされたときにハイに遷移する。したがって、NEFLT信号816がハイに遷移し、このハイ状態は、NEFLTD信号820がハイになったときにセットリセットラッチ814がリセットされるまで維持される。NEFLT信号816は、NE信号812の立上りエッジに応答してハイ状態に遷移し、NEFLT信号816は、第1のアナログ遅延デバイスS 818に起因する遅延の後のNEFLTD信号820の立上りエッジに応答してロー状態に遷移する。 In operation, when a transition occurs between the current symbol (S 0 ) 904 and the next symbol (S 1 ) 906, the state of the SI signal 830 begins to change. The NE signal 812 transitions high when the comparator 810 first detects the difference between the SI signal 830 and the SD signal 832 so that the set-reset latch 814 is set asynchronously. Thus, NEFLT signal 816 transitions high and this high state is maintained until set-reset latch 814 is reset when NEFLTD signal 820 goes high. NEFLT signal 816 transitions to a high state in response to the rising edge of NE signal 812, and NEFLT signal 816 responds to the rising edge of NEFLTD signal 820 after the delay due to the first analog delay device S818. To the low state.

シンボル902、904、906、908、および910間の遷移が生じたときに、ワイヤ間スキュー、信号オーバーシュート、信号アンダーシュート、クロストークなどに起因してSI信号830上において1つまたは複数の中間状態または不定状態920、924、926、928が生じる場合がある。SI 830上の中間状態は、無効データと見なされる場合があり、比較器810の出力が短周期の間ロー状態に向かって戻るときに、これらの中間状態がNE信号812においてスパイク944、946、948、および950を生じさせる場合がある。スパイク944、946、948、および950は、セットリセットラッチ814によって出力されるNEFLT信号816に影響を及ぼさない。セットリセットラッチ814は、NE信号812上のスパイク944、946、948、および950をNEFLT信号816から効果的にブロックしならびに/あるいはフィルタ処理する。   One or more intermediates on SI signal 830 due to wire-to-wire skew, signal overshoot, signal undershoot, crosstalk, etc. when transitions between symbols 902, 904, 906, 908, and 910 occur A state or indeterminate state 920, 924, 926, 928 may occur. The intermediate states on SI 830 may be considered invalid data, and when the output of comparator 810 returns towards the low state for a short period, these intermediate states are spikes 944, 946, 948 and 950 may occur. Spikes 944, 946, 948, and 950 do not affect the NEFLT signal 816 output by the set-reset latch 814. Set-reset latch 814 effectively blocks and / or filters spikes 944, 946, 948, and 950 on NE signal 812 from NEFLT signal 816.

フリップフロップデバイス826は、SI信号830における入力シンボル902、904、906、908、および910が、フリップフロップデバイス826によってラッチされるかまたは捕捉される前に変化することが可能であるので負保持時間(-ht)を有してもよい。たとえば、SD信号832における各シンボル902'、904'、906'、および908'は、SI信号830において入力シンボル902、904、906、908、および910が変化した後に生じるNEFLT信号816の立上りクロックエッジにおいてフリップフロップデバイス826によってセットまたは捕捉される。   The flip-flop device 826 has a negative hold time because the input symbols 902, 904, 906, 908, and 910 in the SI signal 830 can change before being latched or captured by the flip-flop device 826. (-ht) may be included. For example, each symbol 902 ′, 904 ′, 906 ′, and 908 ′ in the SD signal 832 is a rising clock edge of the NEFLT signal 816 that occurs after the input symbols 902, 904, 906, 908, and 910 change in the SI signal 830. Is set or captured by flip-flop device 826.

CDR回路808に示す様々な要素は、様々なサブ回路によって実装されてよい。たとえば、セットリセットラッチ814は、第1の論理回路814'として実装されてよく、アナログ遅延Sデバイス818は、一連のインバータ818'として実装されてよく、比較器810は、第2の論理回路810'として実装されてよい。   Various elements shown in CDR circuit 808 may be implemented by various sub-circuits. For example, the set / reset latch 814 may be implemented as a first logic circuit 814 ′, the analog delay S device 818 may be implemented as a series of inverters 818 ′, and the comparator 810 may be implemented as a second logic circuit 810. May be implemented as'.

第1の論理回路814'は、インバータ840と、ORゲート842と、第1のNANDゲート844と、第2のNANDゲート846とを含んでよい。   The first logic circuit 814 ′ may include an inverter 840, an OR gate 842, a first NAND gate 844, and a second NAND gate 846.

第2の論理回路810'は、その出力がすべてNANDゲート850への入力として働く複数のXNORゲート848を含んでよい。NANDゲート850の出力は、NE信号812として働き得る。XNORゲート848の各々への入力信号SI[x]の各々は、拡散信号の一部を搬送する別個の状態遷移信号に対応し得る。たとえば、図3の差動シグナリングの場合、第1の信号SI[0]は第1の差動信号RX_AB 314であり、第2の信号SI[1]は第2の差動信号RX_BC 316であり、第3の信号SI[2]は第3の差動信号RX_CA 318であり得る。   The second logic circuit 810 ′ may include a plurality of XNOR gates 848 whose outputs all serve as inputs to the NAND gate 850. The output of NAND gate 850 can serve as NE signal 812. Each of the input signals SI [x] to each of the XNOR gates 848 may correspond to a separate state transition signal that carries a portion of the spread signal. For example, for the differential signaling of FIG. 3, the first signal SI [0] is the first differential signal RX_AB 314 and the second signal SI [1] is the second differential signal RX_BC 316 The third signal SI [2] may be the third differential signal RX_CA 318.

CDR回路808はジッタに対する耐性があるが、それは、2×nC2のフリップフロップを必要とせず、nC2のアナログ遅延および2×nC2の入力比較器のみを使用して達成され、ここでnC2はワイヤペア(n)の利用可能な組合せの数である。たとえば、米国特許第8064535号において、図13は、2×nC2のフリップフロップ(すなわち、6つのワイヤペアの組合せに対して12のフリップフロップ)およびnC2+1のアナログ遅延(すなわち、6つのワイヤペアの組合せに対して7つのアナログ遅延)を使用するクロックおよびデータ復元回路を示す。フリップフロップとアナログ遅延の両方は、CDR回路に含めるには高価なリソースであるので、それらの使用を最小化することが望ましい。これに比べて、図8において、CDR回路808は、nC2+1のアナログ遅延818および822(すなわち、6つのワイヤペアの組合せに対して7つのアナログ遅延)とnC2のXNORゲート848(すなわち、6つのワイヤペアの組合せに対して6つの比較器ゲート)とを使用して実装され得る。 Although CDR circuit 808 is resistant to jitter, it does not require the 2 × n C 2 flip-flop, is achieved using n C 2 analog delay and 2 × n C 2 input comparators only, Here, n C 2 is the number of available combinations of the wire pair ( n ). For example, in U.S. Pat.No. 8064535, FIG. 13 shows 2 × n C 2 flip-flops (ie, 12 flip-flops for a combination of 6 wire pairs) and n C 2 +1 analog delay (ie, 6 7 shows a clock and data recovery circuit using 7 analog delays for a single wire pair combination. Since both flip-flops and analog delays are expensive resources to include in a CDR circuit, it is desirable to minimize their use. In comparison, in FIG. 8, CDR circuit 808 includes n C 2 +1 analog delays 818 and 822 (i.e., seven analog delays for a six wire pair combination) and n C 2 XNOR gate 848 ( That is, it can be implemented using 6 comparator gates for 6 wire pair combinations).

第2の例示的なクロックおよびデータ復元回路
図10は、マルチワイヤインターフェースからのクロックおよびデータ復元のいくつかの態様を示す例示的なCDR回路1008を含むブロック図1000である。
Second Exemplary Clock and Data Recovery Circuit FIG. 10 is a block diagram 1000 that includes an exemplary CDR circuit 1008 that illustrates some aspects of clock and data recovery from a multi-wire interface.

図11は、典型的な動作状態の下でのCDR回路1008の動作を示すタイミング図1100である。CDR回路1008は、シングルエンドのマルチワイヤ通信リンクを使用するインターフェースを含めて、N!符号化、N相符号化、およびシンボル遷移クロッキングを使用する他の符号化方式を使用するインターフェースを含む様々なマルチワイヤインターフェースとともに使用されてよい。   FIG. 11 is a timing diagram 1100 illustrating the operation of the CDR circuit 1008 under typical operating conditions. CDR circuit 1008 includes a variety of interfaces that use N! Coding, N-phase coding, and other coding schemes that use symbol transition clocking, including interfaces that use single-ended multi-wire communication links. May be used with any multi-wire interface.

レシーバ回路1000は、4ワイヤ終端ネットワーク1004と、複数のレシーバ1006と、クロックおよびデータ復元回路1008とを含んでよい。一例では、クロックは、4本のワイヤまたは導体1002にわたって分配される拡散信号内のシンボル遷移の中に埋め込まれる。   The receiver circuit 1000 may include a 4-wire termination network 1004, a plurality of receivers 1006, and a clock and data recovery circuit 1008. In one example, the clock is embedded in symbol transitions in a spread signal that is distributed across four wires or conductors 1002.

CDR回路1008は、4本のワイヤまたは導体1002を介して受信された拡散信号からクロックシンボルおよびデータシンボルを抽出するように構成されてもよい。拡散信号は、第1のラインインターフェース、導体、またはワイヤ上の第1の信号を含む複数の遷移信号によって規定され得る。CDR回路1008は、比較器1010と、セットリセットラッチ1014と、第1のアナログ遅延デバイスS 1018と、第2のアナログ遅延デバイスT 1022と、レベルラッチ1028とを含んでよい。クロック抽出回路1009は、比較器1010と、セットリセットラッチ1014と、第1のアナログ遅延デバイスS 1018とによって規定され得る。クロック抽出回路1009は、受信された第1の信号内の状態遷移からクロック信号を取得するために使用され得る信号を抽出するように適合されてよい。受信された拡散信号は、連続するシンボルの間の保証されたシンボル間状態遷移を有するシンボルを搬送するので、これらの遷移は、クロック信号を生成するために検出されて使用される。クロック信号は、ジッタ補償を使用して取得され、複数のレシーバ1006を介して分配された拡散信号からシンボルをサンプリングするように働くことができる。   The CDR circuit 1008 may be configured to extract clock symbols and data symbols from the spread signal received via four wires or conductors 1002. A spread signal may be defined by a plurality of transition signals including a first signal on a first line interface, conductor, or wire. The CDR circuit 1008 may include a comparator 1010, a set / reset latch 1014, a first analog delay device S 1018, a second analog delay device T 1022, and a level latch 1028. The clock extraction circuit 1009 may be defined by a comparator 1010, a set / reset latch 1014, and a first analog delay device S 1018. The clock extraction circuit 1009 may be adapted to extract a signal that can be used to obtain a clock signal from state transitions in the received first signal. Since the received spread signal carries symbols with guaranteed intersymbol state transitions between consecutive symbols, these transitions are detected and used to generate a clock signal. The clock signal can be obtained using jitter compensation and serve to sample symbols from the spread signal distributed through multiple receivers 1006.

比較器1010は、第1の信号の第1のインスタンス(SI)1030と第1の信号の遅延された第2のインスタンス(SD)1032とを比較し得、比較器1010は、比較信号(NE信号)1012を出力する。セットリセットラッチ1014は、NE信号1012を比較器1010から受信し得、比較信号のフィルタ処理済みバージョン信号(NEFLT信号)1016を作成する。第1のアナログ遅延デバイスS 1018は、NEFLT信号1016を受信し、NEFLT信号1016の遅延されたインスタンスをNEFLTD信号1020として出力する。NEFLTD信号1020は、セットリセットラッチ1014の出力が遅延Sの後でリセットされるように、セットリセットラッチ1014に対するリセット入力として働く。一例では、NEFLT信号1016は、サンプルシンボルに対するクロック信号として使用され得る。   The comparator 1010 may compare the first instance (SI) 1030 of the first signal with the delayed second instance (SD) 1032 of the first signal, and the comparator 1010 may compare the comparison signal (NE Signal) 1012 is output. The set-reset latch 1014 may receive the NE signal 1012 from the comparator 1010 and creates a filtered version signal (NEFLT signal) 1016 of the comparison signal. The first analog delay device S 1018 receives the NEFLT signal 1016 and outputs a delayed instance of the NEFLT signal 1016 as the NEFLTD signal 1020. The NEFLTD signal 1020 serves as a reset input to the set reset latch 1014 so that the output of the set reset latch 1014 is reset after a delay S. In one example, NEFLT signal 1016 may be used as a clock signal for sample symbols.

CDR回路1008に示す様々な要素は、様々なサブ回路によって実装され得る。たとえば、セットリセットラッチ1014は、第1の論理回路814'(図8)として実装されてよく、アナログ遅延Sデバイス1018は、一連のインバータ818'として実装されてよく、比較器1010は、第2の論理回路810'(図8)として実装されてよい。   Various elements shown in CDR circuit 1008 may be implemented by various sub-circuits. For example, the set-reset latch 1014 may be implemented as a first logic circuit 814 ′ (FIG. 8), the analog delay S device 1018 may be implemented as a series of inverters 818 ′, and the comparator 1010 includes a second The logic circuit 810 ′ (FIG. 8) may be implemented.

一例では、ワイヤまたは導体1002にわたって分配された拡散信号は、複数の別個の遷移信号を含んでよく、複数の別個の遷移信号は、組み合わされると、連続するシンボルの間の保証されたシンボル間状態遷移を有するシンボルを搬送する。たとえば、図3の差動シグナリングを使用する3本の導体の場合、拡散信号は、差動信号RX_AB 314、RX_BC 316またはRX_CA 318の組合せによって規定され得る。第1の信号は、差動信号RX_AB 314、RX_BC 316またはRX_CA 318のうちの1つであってよい。第1の信号の第1のインスタンス(SI)830は、たとえば、差動信号RX_AB 314、RX_BC 316またはRX_CA 318のうちのいずれか1つの全部または一部分/区分を含んでよい。   In one example, a spread signal distributed across a wire or conductor 1002 may include a plurality of separate transition signals that, when combined, are guaranteed intersymbol states between consecutive symbols. Carries symbols with transitions. For example, for three conductors using the differential signaling of FIG. 3, the spread signal may be defined by a combination of differential signals RX_AB 314, RX_BC 316 or RX_CA 318. The first signal may be one of the differential signals RX_AB 314, RX_BC 316 or RX_CA 318. The first instance (SI) 830 of the first signal may include, for example, all or part / partition of any one of the differential signals RX_AB 314, RX_BC 316 or RX_CA 318.

レベルラッチ1028は、第1の信号の第1のインスタンス(SI)1030を受信し、第1の信号の遅延された第2のインスタンス(SD)1032を比較器1010に供給する。レベルラッチ1028は、NE信号1012の遅延されたインスタンスによってトリガされる。フリップフロップデバイス1026はまた、第1の信号の遅延された第2のインスタンス(SD)1032を受信してよく、NEFLT信号1016によってトリガされるシンボル(S)1034を出力する。すなわち、フリップフロップデバイス1026は、NEFLT信号1016上の立上りエッジによってトリガされる。したがって、レベルラッチ1028および第2のアナログ遅延デバイス1022は、NE信号1012を生成する働きをする。次に、NE信号1012は、フリップフロップデバイス1026のラッチングクロックとして働くNEFLT信号1016を生成する働きをする。   Level latch 1028 receives a first instance (SI) 1030 of the first signal and provides a delayed second instance (SD) 1032 of the first signal to comparator 1010. Level latch 1028 is triggered by a delayed instance of NE signal 1012. The flip-flop device 1026 may also receive a delayed second instance (SD) 1032 of the first signal and outputs a symbol (S) 1034 triggered by the NEFLT signal 1016. That is, flip-flop device 1026 is triggered by a rising edge on NEFLT signal 1016. Accordingly, level latch 1028 and second analog delay device 1022 serve to generate NE signal 1012. The NE signal 1012 then serves to generate a NEFLT signal 1016 that serves as a latching clock for the flip-flop device 1026.

動作においては、現在のシンボル(S0)1104と次のシンボル(S1)1106との間で遷移が発生したとき、SI信号1030の状態が変化し始める。NE信号1012は、比較器1010がまず、SI信号1030とSD信号1032との間の差を検出し、それによってセットリセットラッチ1014が非同期的にセットされたときにハイに遷移する。したがって、NEFLT信号1016がハイに遷移し、このハイ状態は、NEFLTD信号1020がハイになったときにセットリセットラッチ1014がリセットされるまで維持される。NEFLT信号1016は、NE信号1012の立上りエッジに応答してハイ状態に遷移し、NEFLT信号1016は、第1のアナログ遅延デバイスS 1018に起因する遅延の後のNEFLTD信号1020の立上りエッジに応答してロー状態に遷移する。 In operation, when a transition occurs between the current symbol (S 0 ) 1104 and the next symbol (S 1 ) 1106, the state of the SI signal 1030 begins to change. The NE signal 1012 transitions high when the comparator 1010 first detects the difference between the SI signal 1030 and the SD signal 1032 so that the set-reset latch 1014 is set asynchronously. Accordingly, the NEFLT signal 1016 transitions high and this high state is maintained until the set / reset latch 1014 is reset when the NEFLTD signal 1020 goes high. NEFLT signal 1016 transitions to a high state in response to the rising edge of NE signal 1012, and NEFLT signal 1016 responds to the rising edge of NEFLTD signal 1020 after the delay due to the first analog delay device S 1018. To the low state.

シンボル1102、1104、1106、1108、および1110間の遷移が生じたときに、ワイヤ間スキュー、信号オーバーシュート、信号アンダーシュート、クロストークなどに起因してSI信号1030上において1つまたは複数の中間状態または不定状態1120、1124、1126、1128が生じる場合がある。SI信号1030上の中間状態は、無効データと見なされる場合があり、比較器1010の出力が短周期の間ロー状態に向かって戻るときに、これらの中間状態がNE信号1012においてスパイク1144、1146、1148、および1150を生じさせる場合がある。スパイク1144、1146、1148、および1150は、セットリセットラッチ1014によって出力されるNEFLT信号1016に影響を及ぼさない。セットリセットラッチ1014は、NE信号1012上のスパイク1144、1146、1148、および1150をNEFLT信号1016から効果的にブロックしならびに/あるいはフィルタ処理する。   One or more intermediates on SI signal 1030 due to wire-to-wire skew, signal overshoot, signal undershoot, crosstalk, etc. when transitions between symbols 1102, 1104, 1106, 1108, and 1110 occur State or indeterminate state 1120, 1124, 1126, 1128 may occur. The intermediate states on SI signal 1030 may be considered invalid data, and when the output of comparator 1010 returns toward the low state for a short period, these intermediate states are spikes 1144, 1146 in NE signal 1012. , 1148, and 1150. Spikes 1144, 1146, 1148, and 1150 do not affect the NEFLT signal 1016 output by the set-reset latch 1014. Set-reset latch 1014 effectively blocks and / or filters spikes 1144, 1146, 1148, and 1150 on NE signal 1012 from NEFLT signal 1016.

フリップフロップデバイス1026は、SI信号1030における入力シンボル1102、1104、1106、1108、および1110が、フリップフロップデバイス1026によってラッチされるかまたは捕捉される前に変化することが可能であるので負保持時間(-ht)を有してもよい。たとえば、SD信号1032における各シンボル1102'、1104'、1106'、および1108'は、SI信号1030において入力シンボル1102、1104、1106、1108、および1110が変化した後に生じるNEFLT信号1016の立上りクロックエッジにおいてフリップフロップデバイス1026によってセットまたは捕捉される。   The flip-flop device 1026 has a negative hold time because the input symbols 1102, 1104, 1106, 1108, and 1110 in the SI signal 1030 can change before being latched or captured by the flip-flop device 1026. (-ht) may be included. For example, each symbol 1102 ′, 1104 ′, 1106 ′, and 1108 ′ in the SD signal 1032 is the rising clock edge of the NEFLT signal 1016 that occurs after the input symbols 1102, 1104, 1106, 1108, and 1110 change in the SI signal 1030. Set or captured by flip-flop device 1026.

図8の第1のCDR回路808と比較して、図10の第2のCDR回路1008は、SD信号1032内のより広いおよび/またはより安定なシンボルを提供する。特に、NE信号の遅延されたバージョン(信号NED1024)を使用してレベルラッチ1028をトリガすることによって、第1の信号の遅延された第2のインスタンス(SD信号1032)の安定なバージョンが、より迅速にラッチされ得、安定なより広いシンボルがもたらされる。たとえば、図9において、シンボルS1 906'は、SD信号832において幅Aを有し得る一方で、図11において、対応するシンボルS1 1106'は、SD信号1032において幅Bを有し得、ここで幅B>幅Aである。SD信号1032の安定なシンボル部分はこの手法ではより広いので、これは、より広いサンプリングマージンを提供し、したがって図8および図9の手法に対してより速い送信リンクが可能になり得る。   Compared to the first CDR circuit 808 of FIG. 8, the second CDR circuit 1008 of FIG. 10 provides a wider and / or more stable symbol in the SD signal 1032. In particular, by triggering the level latch 1028 using a delayed version of the NE signal (signal NED1024), a more stable version of the delayed second instance of the first signal (SD signal 1032) becomes more It can be quickly latched, resulting in a stable wider symbol. For example, in FIG. 9, symbol S1 906 ′ may have a width A in SD signal 832 while in FIG. 11, the corresponding symbol S1 1106 ′ may have a width B in SD signal 1032 where Width B> width A. Since the stable symbol portion of the SD signal 1032 is wider with this approach, this provides a wider sampling margin and thus may allow a faster transmission link for the approaches of FIGS.

nC2のフリップフロップおよびnC2+1のアナログ遅延を使用する、米国特許第8064535号の図13のCDR回路に対して、図10のCDR回路1008は、2つのアナログ遅延1018および1022と、nC2のレベルラッチ1028と、nC2のXNORゲート848とだけを使用して実装される。一般に、レベルラッチ1028は、実装するために、(リソースの観点から)アナログ遅延よりコストがかからない。同じく、フリップフロップは実装するために2つのレベルのラッチを取るので、レベルラッチは、リソースの観点からフリップフロップより安価である。 Compared to the CDR circuit of FIG. 13 of US Pat.No. 8064535, which uses 2 × n C 2 flip-flops and n C 2 +1 analog delay, the CDR circuit 1008 of FIG. Implemented using only 1022, an n C 2 level latch 1028, and an n C 2 XNOR gate 848. In general, the level latch 1028 is less expensive than an analog delay (from a resource perspective) to implement. Similarly, since flip-flops take two levels of latch to implement, level latches are less expensive than flip-flops from a resource perspective.

第3の例示的なクロックおよびデータ復元回路
図12は、マルチワイヤインターフェースからのクロックおよびデータ復元のいくつかの態様を示す例示的なCDR回路1208を含むブロック図1200である。
Third Exemplary Clock and Data Recovery Circuit FIG. 12 is a block diagram 1200 including an exemplary CDR circuit 1208 illustrating some aspects of clock and data recovery from a multi-wire interface.

図13は、典型的な動作状態の下でのCDR回路1208の動作を示すタイミング図1300である。CDR回路1208は、シングルエンドのマルチワイヤ通信リンクを使用するインターフェースを含めて、N!符号化、N相符号化、およびシンボル遷移クロッキングを使用する他の符号化方式を使用するインターフェースを含む様々なマルチワイヤインターフェースとともに使用されてよい。   FIG. 13 is a timing diagram 1300 illustrating the operation of CDR circuit 1208 under typical operating conditions. CDR circuit 1208 includes a variety of interfaces including N! Coding, N-phase coding, and other coding schemes using symbol transition clocking, including interfaces using single-ended multi-wire communication links. May be used with any multi-wire interface.

レシーバ回路1200は、4ワイヤ終端ネットワーク1204と、複数のレシーバ1206と、クロックおよびデータ復元回路1208とを含み得る。一例では、クロックは、4本のワイヤまたは導体1202にわたって受信される拡散信号内のシンボル遷移の中に埋め込まれる。拡散信号は、第1のラインインターフェース、導体、またはワイヤ上の第1の信号を含む複数の遷移信号によって規定され得る。CDR回路1208は、4本のワイヤまたは導体1202を介して受信された拡散信号からクロックシンボルおよびデータシンボルを抽出するように構成されてもよい。CDR回路1208は、比較器1210と、セットリセットラッチ1214と、第1のアナログ遅延デバイスS 1218と、レベルラッチ1228とを含み得る。クロック抽出回路1209は、比較器1210と、セットリセットラッチ1214と、第1のアナログ遅延デバイスS 1218とによって規定され得る。クロック抽出回路1209は、信号からクロック信号を取得するために使用され得る信号を抽出するように適合され得る。クロック信号は、ジッタ補償を使用して取得されてよく、複数のレシーバ1206を介して受信された拡散信号における状態遷移からシンボルをサンプリングする働きをする。   Receiver circuit 1200 may include a four-wire termination network 1204, a plurality of receivers 1206, and a clock and data recovery circuit 1208. In one example, the clock is embedded in symbol transitions in a spread signal received over four wires or conductors 1202. A spread signal may be defined by a plurality of transition signals including a first signal on a first line interface, conductor, or wire. CDR circuit 1208 may be configured to extract clock symbols and data symbols from the spread signal received over four wires or conductors 1202. The CDR circuit 1208 may include a comparator 1210, a set / reset latch 1214, a first analog delay device S 1218, and a level latch 1228. The clock extraction circuit 1209 may be defined by a comparator 1210, a set / reset latch 1214, and a first analog delay device S 1218. The clock extraction circuit 1209 can be adapted to extract a signal that can be used to obtain a clock signal from the signal. The clock signal may be obtained using jitter compensation and serves to sample symbols from state transitions in the spread signal received through the plurality of receivers 1206.

比較器1210は、第1の信号の第1のインスタンス(SI)1230と第1の信号の遅延された第2のインスタンス(SD)1232とを比較し得、比較器1210は、比較信号(NE信号)1212を出力する。セットリセットラッチ1214は、NE信号1212を比較器1210から受信し得、比較信号のフィルタ処理済みバージョン(NEFLT信号)1216を提供する。第1のアナログ遅延デバイスS 1218は、NEFLT信号1216を受信し、NEFLT信号1216の遅延インスタンスをNEFLTD信号1220として出力する。NEFLTD信号1220は、セットリセットラッチ1214の出力が遅延Sの後でリセットされるように、セットリセットラッチ1214に対するリセット入力として働く。一例では、NEFLT信号1216は、サンプルシンボルに対するクロック信号として使用され得る。   The comparator 1210 may compare the first instance (SI) 1230 of the first signal with the delayed second instance (SD) 1232 of the first signal, and the comparator 1210 may compare the comparison signal (NE Signal) 1212 is output. Set-reset latch 1214 may receive NE signal 1212 from comparator 1210 and provides a filtered version of the comparison signal (NEFLT signal) 1216. The first analog delay device S 1218 receives the NEFLT signal 1216 and outputs a delayed instance of the NEFLT signal 1216 as the NEFLTD signal 1220. The NEFLTD signal 1220 serves as a reset input to the set reset latch 1214 so that the output of the set reset latch 1214 is reset after a delay S. In one example, NEFLT signal 1216 may be used as a clock signal for sample symbols.

CDR回路1008に示す様々な要素は、様々なサブ回路によって実装され得る。たとえば、セットリセットラッチ1214は、第1の論理回路814'(図8)として実装されてよく、アナログ遅延Sデバイス1218は、一連のインバータ818'として実装されてよく、比較器1210は、第2の論理回路810'(図8)として実装されてよい。   Various elements shown in CDR circuit 1008 may be implemented by various sub-circuits. For example, the set-reset latch 1214 may be implemented as a first logic circuit 814 ′ (FIG. 8), the analog delay S device 1218 may be implemented as a series of inverters 818 ′, and the comparator 1210 includes a second The logic circuit 810 ′ (FIG. 8) may be implemented.

一例では、ワイヤまたは導体1202にわたって分配された拡散信号は、複数の別個の遷移信号を含んでよく、複数の別個の遷移信号は、組み合わされると、連続するシンボルの間の保証されたシンボル間状態遷移を有するシンボルを搬送する。たとえば、図3の差動シグナリングを使用する3本の導体の場合、拡散信号は、差動信号RX_AB 314、RX_BC 316またはRX_CA 318の組合せによって規定され得る。第1の信号は、差動信号RX_AB 314、RX_BC 316またはRX_CA 318のうちの1つであってよい。第1の信号の第1のインスタンス(SI)830は、たとえば、差動信号RX_AB 314、RX_BC 316またはRX_CA 318のうちのいずれか1つの全部または一部分/区分を含んでよい。   In one example, a spread signal distributed across a wire or conductor 1202 may include a plurality of separate transition signals that, when combined, are guaranteed intersymbol states between consecutive symbols. Carries symbols with transitions. For example, for three conductors using the differential signaling of FIG. 3, the spread signal may be defined by a combination of differential signals RX_AB 314, RX_BC 316 or RX_CA 318. The first signal may be one of the differential signals RX_AB 314, RX_BC 316 or RX_CA 318. The first instance (SI) 830 of the first signal may include, for example, all or part / partition of any one of the differential signals RX_AB 314, RX_BC 316 or RX_CA 318.

レベルラッチ1228は、第1の信号の第1のインスタンス(SI)1230を受信し、第1の信号の遅延された第2のインスタンス(SD)1232を供給する。レベルラッチ1228は、NEFLT1216とNEFLTD信号1220とを入力として有するORゲート1222の結果の出力NEFLT_COMP 1236によってトリガされる。   Level latch 1228 receives a first instance (SI) 1230 of a first signal and provides a delayed second instance (SD) 1232 of the first signal. Level latch 1228 is triggered by the resulting output NEFLT_COMP 1236 of OR gate 1222 having as inputs NEFLT 1216 and NEFLTD signal 1220.

レベルラッチ1228は、第1の信号の第1のインスタンス(SI)1230を受信し、第1の信号の遅延された第2のインスタンス(SD)1232を比較器1210に供給する。レベルラッチ1228は、NE信号1212の遅延されたインスタンスによってトリガされる。フリップフロップデバイス1226はまた、第1の信号の遅延された第2のインスタンス(SD)1232を受信し得、NEFLT信号1216によってトリガされるシンボル(S)1234を出力する。すなわち、フリップフロップデバイス1226は、NEFLT信号1216上の立上りエッジによってトリガされる。したがって、レベルラッチ1228は、NE信号1212を生成する働きをする。次に、NE信号1212は、フリップフロップデバイス1226のラッチングクロックとして働くNEFLT信号1216を生成する働きをする。   Level latch 1228 receives a first instance (SI) 1230 of the first signal and provides a delayed second instance (SD) 1232 of the first signal to comparator 1210. Level latch 1228 is triggered by a delayed instance of NE signal 1212. The flip-flop device 1226 may also receive a delayed second instance (SD) 1232 of the first signal and outputs a symbol (S) 1234 triggered by the NEFLT signal 1216. That is, flip-flop device 1226 is triggered by a rising edge on NEFLT signal 1216. Accordingly, the level latch 1228 serves to generate the NE signal 1212. The NE signal 1212 then serves to generate a NEFLT signal 1216 that serves as a latching clock for the flip-flop device 1226.

動作においては、現在のシンボル(S0)1304と次のシンボル(S1)1306との間で遷移が発生したとき、SI信号1230の状態が変化し始める。NE信号1212は、比較器1210がまず、SI信号1230とSD信号1232との間の差を検出し、それによってセットリセットラッチ1214が非同期的にセットされたときにハイに遷移する。したがって、NEFLT信号1216がハイに遷移し、このハイ状態は、NEFLTD信号1220がハイになったときにセットリセットラッチ1214がリセットされるまで維持される。NEFLT信号1216は、NE信号1212の立上りエッジに応答してハイ状態に遷移し、NEFLT信号1216は、第1のアナログ遅延デバイスS 1218に起因する遅延の後のNEFLTD信号1220の立上りエッジに応答してロー状態に遷移する。 In operation, the state of the SI signal 1230 begins to change when a transition occurs between the current symbol (S 0 ) 1304 and the next symbol (S 1 ) 1306. The NE signal 1212 transitions high when the comparator 1210 first detects the difference between the SI signal 1230 and the SD signal 1232 so that the set-reset latch 1214 is set asynchronously. Thus, NEFLT signal 1216 transitions high and this high state is maintained until set-reset latch 1214 is reset when NEFLTD signal 1220 goes high. NEFLT signal 1216 transitions to a high state in response to the rising edge of NE signal 1212, and NEFLT signal 1216 responds to the rising edge of NEFLTD signal 1220 after the delay due to the first analog delay device S 1218. To the low state.

シンボル1302、1304、1306、1308、および1310間の遷移が生じたときに、ワイヤ間スキュー、信号オーバーシュート、信号アンダーシュート、クロストークなどに起因してSI信号1230上において1つまたは複数の中間状態または不定状態1320、1324、1326、1328が生じる場合がある。SI信号1230上の中間状態は、無効データと見なされる場合があり、比較器1210の出力が短周期の間ロー状態に向かって戻るときに、これらの中間状態がNE信号1212においてスパイク1344、1346、1348、および1350を生じさせる場合がある。スパイク1344、1346、1348、および1350は、セットリセットラッチ1214によって出力されるNEFLT信号1216に影響を及ぼさない。セットリセットラッチ1214は、NE信号1212上のスパイク1344、1346、1348、および1350をNEFLT信号1216から効果的にブロックしならびに/あるいはフィルタ処理する。   One or more intermediates on SI signal 1230 due to wire-to-wire skew, signal overshoot, signal undershoot, crosstalk, etc. when transitions between symbols 1302, 1304, 1306, 1308, and 1310 occur State or indeterminate state 1320, 1324, 1326, 1328 may occur. The intermediate states on the SI signal 1230 may be considered invalid data, and when the output of the comparator 1210 returns towards the low state for a short period, these intermediate states are spikes 1344, 1346 in the NE signal 1212. , 1348, and 1350. Spikes 1344, 1346, 1348, and 1350 do not affect the NEFLT signal 1216 output by the set-reset latch 1214. Set-reset latch 1214 effectively blocks and / or filters spikes 1344, 1346, 1348, and 1350 on NE signal 1212 from NEFLT signal 1216.

フリップフロップデバイス1226は、SI信号1230における入力シンボル1302、1304、1306、1308、および1310が、フリップフロップデバイス1226によってラッチされるかまたは捕捉される前に変化することが可能であるので負保持時間(-ht)を有してもよい。たとえば、SD信号1232における各シンボル1302'、1304'、1306'、および1308'は、SI信号1230において入力シンボル1302、1304、1306、1308、および1310が変化した後に生じるNEFLT信号1216の立上りクロックエッジにおいてフリップフロップデバイス1226によってセットまたは捕捉される。   The flip-flop device 1226 has a negative hold time because the input symbols 1302, 1304, 1306, 1308, and 1310 in the SI signal 1230 can change before being latched or captured by the flip-flop device 1226. (-ht) may be included. For example, each symbol 1302 ', 1304', 1306 ', and 1308' in SD signal 1232 is the rising clock edge of NEFLT signal 1216 that occurs after input symbols 1302, 1304, 1306, 1308, and 1310 change in SI signal 1230 Is set or captured by flip-flop device 1226.

図8の第1のCDR回路808および図10の第2のCDR回路1008と比較して、この第3のCDR回路1208は、第2のアナログ遅延デバイスTなしに実装されながら、依然として、図8および図10の手法に対して、SD信号1232内により広いまたはより安定なシンボルを供給する。図12のCDR回路1208は、最小の遅延を達成しながら、シンボル(S)1234を出力するために有効なデータをサンプリングすることを保証するための一方法である。図10の遅延Tは、製造工程、電気的経路長さ、温度などの変動による遅延の変動を考慮するために安全マージンを持たなければならないので、図10のCDR回路1008は、図12の遅延(すなわち、ORゲート1222によって生じる遅延)と同等に小さい遅延T(すなわち、第2のアナログ遅延デバイスT 1022)を作成することはできないことに留意されたい。   Compared to the first CDR circuit 808 of FIG. 8 and the second CDR circuit 1008 of FIG. 10, this third CDR circuit 1208 is still implemented without the second analog delay device T, while FIG. And for the approach of FIG. 10, a wider or more stable symbol is provided in the SD signal 1232. The CDR circuit 1208 of FIG. 12 is one method for ensuring that valid data is sampled to output the symbol (S) 1234 while achieving the minimum delay. Since the delay T in FIG. 10 must have a safety margin in order to take into account delay variations due to variations in manufacturing process, electrical path length, temperature, etc., the CDR circuit 1008 in FIG. Note that it is not possible to create a delay T that is as small as (ie, the delay caused by OR gate 1222) (ie, second analog delay device T 1022).

特に、NE信号(信号NEFLT_COMP 1236)の遅延されたバージョンを使用してレベルラッチ1228をトリガすることによって、第1の信号の遅延された第2のインスタンス(SD信号1232)の安定なバージョンが、より迅速にラッチされ得、安定なより広いシンボルがもたらされる。たとえば、図9において、シンボルS1 906'は、SD信号832において幅Aを有し得る一方で、図13において、対応するシンボルS1 1306'は、SD信号1232において幅Bを有し得、ここで幅B>幅Aである。SD信号1232の安定なシンボル部分はこの手法ではより広いので、これは、より広いサンプリングマージンを提供し、したがって図8および図9の手法に対してより速い送信リンクが可能になり得る。   In particular, by triggering the level latch 1228 using a delayed version of the NE signal (signal NEFLT_COMP 1236), a stable version of the delayed second instance of the first signal (SD signal 1232) It can be latched more quickly, resulting in a stable wider symbol. For example, in FIG. 9, the symbol S1 906 ′ may have a width A in the SD signal 832 while in FIG. 13, the corresponding symbol S1 1306 ′ may have a width B in the SD signal 1232. Width B> width A. Since the stable symbol portion of the SD signal 1232 is wider with this approach, this provides a wider sampling margin and thus may allow a faster transmission link for the approaches of FIGS.

nC2のフリップフロップおよびnC2+1のアナログ遅延を使用する、米国特許第8064535号の図13のCDR回路に対して、図12のCDR回路1208は、1つのアナログ遅延1218と、nC2のレベルラッチ1228と、nC2のXNORゲート848とだけを使用して実装される。一般に、レベルラッチ1228は、実装するために、(リソースの観点から)アナログ遅延よりコストがかからない。 Compared to the CDR circuit of FIG. 13 of US Pat.No. 8064535, which uses 2 × n C 2 flip-flops and n C 2 +1 analog delay, the CDR circuit 1208 of FIG. Implemented using only the n C 2 level latch 1228 and the n C 2 XNOR gate 848. In general, the level latch 1228 is less expensive than an analog delay (from a resource perspective) to implement.

例示的な一般的なクロックおよびデータ復元回路
図14は、マルチワイヤインターフェースからのクロックおよびデータ復元のいくつかの態様を示す例示的なCDR回路1408を含む概略図1400である。CDR回路1408は、差動信号および/またはシングルエンド信号を搬送するインターフェースを含む、多様なマルチワイヤインターフェースとともに使用されてよい。様々な例では、N階乗(N!)符号化信号、3相符号化信号、および/またはN相符号化信号が、マルチワイヤインターフェースを介して受信され得る。加えて、シンボル遷移クロッキングを使用する他の符号化方式もまた、マルチワイヤインターフェースを介して信号を送信するために使用され得る。
Exemplary General Clock and Data Recovery Circuit FIG. 14 is a schematic diagram 1400 including an exemplary CDR circuit 1408 illustrating some aspects of clock and data recovery from a multi-wire interface. CDR circuit 1408 may be used with a variety of multi-wire interfaces, including interfaces that carry differential signals and / or single-ended signals. In various examples, an N factorial (N!) Encoded signal, a three phase encoded signal, and / or an N phase encoded signal may be received via a multi-wire interface. In addition, other coding schemes that use symbol transition clocking can also be used to transmit signals over the multi-wire interface.

レシーバ回路1400は、4ワイヤ終端ネットワーク1404と、複数のレシーバ1406と、クロックおよびデータ復元回路1408とを含んでよい。一例では、レシーバ1406は、(たとえば、その出力が2つの入力信号の間の差分である)差動レシーバであってよい。別の例では、レシーバ1406は、(たとえば、その出力がグランドなどの基準に対するその入力信号である)シングルエンドレシーバであってよい。シングルエンドレシーバが使用されるとき、終端ネットワーク1404は、除外されてよい。   Receiver circuit 1400 may include a four-wire termination network 1404, a plurality of receivers 1406, and a clock and data recovery circuit 1408. In one example, receiver 1406 may be a differential receiver (eg, its output is the difference between two input signals). In another example, receiver 1406 may be a single-ended receiver (eg, its output is its input signal relative to a reference such as ground). When a single-ended receiver is used, the termination network 1404 may be excluded.

一例では、クロックは、4本のワイヤまたは導体1402にわたってシンボル遷移の中に埋め込まれる。CDR回路1408は、4本のワイヤまたは導体1402を介して受信された信号からクロックシンボルおよびデータシンボルを抽出するように構成されてもよい。   In one example, the clock is embedded in symbol transitions over four wires or conductors 1402. CDR circuit 1408 may be configured to extract clock symbols and data symbols from signals received via four wires or conductors 1402.

(たとえば、複数のレシーバ1406によって規定される)複数のラインインターフェースは、複数のラインインターフェースを介して分配された拡散信号を受信するように構成されてよく、拡散信号は、連続するシンボルの間の保証されたシンボル間状態遷移を有するシンボルを搬送する。拡散信号は、第1のラインインターフェース上の第1の信号を含む複数の遷移信号によって規定され得る。一例では、第1の信号は、差動信号またはシングルエンド信号であってよい。拡散信号は、N階乗(N!)符号化信号、3相符号化信号、および/またはN相符号化信号のうちの1つであってよい。   A plurality of line interfaces (eg, defined by a plurality of receivers 1406) may be configured to receive a spread signal distributed over the plurality of line interfaces, where the spread signal is between successive symbols. Carries symbols with guaranteed intersymbol state transitions. The spread signal may be defined by a plurality of transition signals including a first signal on the first line interface. In one example, the first signal may be a differential signal or a single-ended signal. The spread signal may be one of an N factorial (N!) Encoded signal, a three phase encoded signal, and / or an N phase encoded signal.

CDR回路1408は、クロック抽出回路1410と、遅延回路1422と、ネガティブホールドタイム論理回路1426とを含んでよい。クロック抽出回路1410は、拡散信号内の状態遷移からクロック信号を取得するように適合されてよい。クロック信号は、ジッタ補償を使用して取得されてよく、複数のレシーバ1406を介して分配された、受信された拡散信号からシンボルをサンプリングする働きをする。たとえば、クロック信号は、第1の信号の第1のインスタンスSI[a] 1430と第1の信号の遅延された第2のインスタンスSD[a] 1432との間の比較に基づくことができる。拡散信号は、連続するシンボルの間の保証されたシンボル間状態遷移を有するシンボルを搬送するので、これらの遷移は、クロック信号を生成するために検出されて使用される。第1の信号の遅延された第2のインスタンスSD[a] 1432は、遅延回路1422(たとえば、図8の遅延デバイスT 822、図10の第2のアナログ遅延デバイスT 1022およびレベルラッチ1028、および/または図12のORゲート1222およびレベルラッチ1228)によって取得され得ることに留意されたい。   The CDR circuit 1408 may include a clock extraction circuit 1410, a delay circuit 1422, and a negative hold time logic circuit 1426. The clock extraction circuit 1410 may be adapted to obtain a clock signal from state transitions in the spread signal. The clock signal may be obtained using jitter compensation and serves to sample symbols from the received spread signal distributed through the plurality of receivers 1406. For example, the clock signal can be based on a comparison between a first instance SI [a] 1430 of a first signal and a delayed second instance SD [a] 1432 of the first signal. Since the spread signal carries symbols with guaranteed intersymbol state transitions between consecutive symbols, these transitions are detected and used to generate a clock signal. The delayed second instance SD [a] 1432 of the first signal includes a delay circuit 1422 (eg, delay device T 822 in FIG. 8, second analog delay device T 1022 and level latch 1028 in FIG. 10, and Note that this may be obtained by OR gate 1222 and level latch 1228) of FIG.

クロック抽出回路1410の様々な例は、NEFLT信号816、1016および/または1216がクロック信号として働き得る図8、図10および図12において見出される。   Various examples of clock extraction circuit 1410 are found in FIGS. 8, 10, and 12 where NEFLT signals 816, 1016 and / or 1216 can serve as clock signals.

クロック抽出回路1410は、第1の信号の第1のインスタンスSI[a] 1430と第1の信号の遅延された第2のインスタンスSD[a] 1432との間の比較に基づいてクロック信号を生成するように適合されてよい。たとえば、NEFLT信号816、1016および/または1216は、図8、図10および図12において生成され、シンボル抽出のためのサンプリングクロック信号として働き得る。   The clock extraction circuit 1410 generates a clock signal based on a comparison between the first instance SI [a] 1430 of the first signal and the delayed second instance SD [a] 1432 of the first signal May be adapted to do. For example, NEFLT signals 816, 1016 and / or 1216 may be generated in FIGS. 8, 10 and 12 and serve as sampling clock signals for symbol extraction.

一例では、拡散信号はワイヤまたは導体1002にわたって分配され、複数の別個の遷移信号を含んでよく、複数の別個の遷移信号は、組み合わされると、連続するシンボルの間の保証されたシンボル間状態遷移を有するシンボルを搬送する。たとえば、図3の差動シグナリングを使用する3本の導体の場合、第1の信号は、差動信号RX_AB 314、RX_BC 316およびRX_CA 318の組合せによって規定され得る。第1の信号の第1のインスタンス(SI)830は、たとえば、差動信号RX_AB 314、RX_BC 316またはRX_CA 318のうちのいずれか1つを含んでよい。   In one example, the spread signal is distributed across the wire or conductor 1002 and may include a plurality of separate transition signals that, when combined, are guaranteed intersymbol state transitions between consecutive symbols. Carry a symbol having. For example, for three conductors using the differential signaling of FIG. 3, the first signal may be defined by a combination of differential signals RX_AB 314, RX_BC 316 and RX_CA 318. The first instance (SI) 830 of the first signal may include, for example, any one of the differential signals RX_AB 314, RX_BC 316, or RX_CA 318.

一実装形態では、クロック抽出回路1410は、複数の状態遷移信号の中の第2の信号の第1のインスタンスSI[b]と、第2の信号の遅延された第2のインスタンスSD[b]との間の追加の比較に基づいてクロック信号1414を生成するようにさらに適合されてよく、第1の信号SI[a]および第2の信号SI[b]は、異なるラインインターフェース(複数のレシーバ1406) を介して受信された同時信号であり得る。   In one implementation, the clock extraction circuit 1410 includes a first instance SI [b] of the second signal among the plurality of state transition signals and a delayed second instance SD [b] of the second signal. May be further adapted to generate a clock signal 1414 based on an additional comparison between the first signal SI [a] and the second signal SI [b] 1406) can be received simultaneously.

ネガティブホールドタイム論理回路1426は、クロック信号に基づいて第1の信号の遅延された第2のインスタンスSD[a] 1432をサンプリングしてシンボル出力S[a] 1434を供給するように適合されてよい。一実装形態では、ネガティブホールドタイム論理回路1426は、複数のラインインターフェースの各々に対する別々のネガティブホールドタイム論理デバイスを含み、別々のネガティブホールドタイム論理デバイスの各々は、クロック/トリガ信号1414に基づいて別個の信号SD[a]、SD[b]、SD[c]、...、SD[n]の遅延されたインスタンスを同時にサンプリングして別個のシンボル出力S[a]、S[b]、S[c]、...、S[n]を供給するように適合されてよい。   The negative hold time logic 1426 may be adapted to sample the delayed second instance SD [a] 1432 of the first signal based on the clock signal to provide the symbol output S [a] 1434. . In one implementation, the negative hold time logic circuit 1426 includes a separate negative hold time logic device for each of the plurality of line interfaces, each of the separate negative hold time logic devices being separate based on the clock / trigger signal 1414. Simultaneously sample the delayed instances of the signals SD [a], SD [b], SD [c], ..., SD [n] to separate symbol outputs S [a], S [b], S It may be adapted to supply [c], ..., S [n].

図15は、クロックおよびデータ復元のための方法を示す。拡散信号は、複数のラインインターフェースを介して分配されて受信されてよく、拡散信号は、連続するシンボルの間の保証されたシンボル間状態遷移を有するシンボルを搬送し、拡散信号は、第1のラインインターフェース上の第1の信号を含む複数の遷移信号によって規定される1502。様々な実装形態では、第1の信号は、差動信号またはシングルエンド信号であってよい。いくつかの例では、拡散信号は、N階乗(N!)符号化信号、3相符号化信号、および/またはN相符号化信号のうちの1つであってよい。   FIG. 15 shows a method for clock and data recovery. The spread signal may be distributed and received via a plurality of line interfaces, the spread signal carries symbols with guaranteed intersymbol state transitions between consecutive symbols, and the spread signal is a first signal. 1502 defined by a plurality of transition signals including a first signal on the line interface. In various implementations, the first signal may be a differential signal or a single-ended signal. In some examples, the spread signal may be one of an N factorial (N!) Encoded signal, a three phase encoded signal, and / or an N phase encoded signal.

クロック信号は、第1の信号の第1のインスタンスと第1の信号の遅延された第2のインスタンスとの間の比較に基づいて取得され得る1504。第1の信号の遅延された第2のインスタンスは、クロック信号に基づいてサンプリングされてシンボル出力を与え得る1506。第1の信号の遅延された第2のインスタンスのサンプリングは、ネガティブホールドタイム論理回路を使用して行われてよい。   A clock signal may be obtained 1504 based on a comparison between a first instance of the first signal and a delayed second instance of the first signal. A delayed second instance of the first signal may be sampled 1506 based on the clock signal to provide a symbol output. Sampling the delayed second instance of the first signal may be performed using negative hold time logic.

クロック信号は、複数の状態遷移信号の中の第2の信号の第1のインスタンスと、第2の信号の遅延された第2のインスタンスとの間の追加の比較に基づいて生成されてよく、第1の信号および第2の信号は、異なるラインインターフェースを介して受信された同時信号であり得る。複数の別個の受信された信号の遅延されたインスタンスは、クロック信号に基づいて別個のシンボル出力を供給するために同時にサンプリングされてもよい。   The clock signal may be generated based on an additional comparison between the first instance of the second signal in the plurality of state transition signals and the delayed second instance of the second signal, The first signal and the second signal may be simultaneous signals received via different line interfaces. Delayed instances of multiple separate received signals may be sampled simultaneously to provide separate symbol outputs based on the clock signal.

一例では、クロック信号を取得するステップは、(a)第1の信号の第1のインスタンス(SI)と第1の信号の遅延されたインスタンス(SD)とを比較して比較信号(NE)を与えるステップ、(b)比較信号(NE)をラッチして比較信号のフィルタ処理済みバージョン(NEFLT)を取得するステップ、および/または(c)比較信号のフィルタ処理済みバージョン(NEFLT)を遅延させて比較信号の遅延されたフィルタ処理済みバージョン(NEFLTD)を与えるステップを含んでよく、比較信号の遅延されたフィルタ処理済みバージョン(NEFLTD)は、比較信号(NE)をラッチする働きをする。   In one example, obtaining a clock signal comprises: (a) comparing a first instance (SI) of the first signal with a delayed instance (SD) of the first signal to obtain a comparison signal (NE). (B) latching the comparison signal (NE) to obtain a filtered version (NEFLT) of the comparison signal and / or (c) delaying the filtered version (NEFLT) of the comparison signal A step of providing a delayed filtered version (NEFLTD) of the comparison signal may be included, and the delayed filtered version (NEFLTD) of the comparison signal serves to latch the comparison signal (NE).

図8および図9に示す第1の態様によれば、方法は、第1の信号の第1のインスタンスを遅延させて第1の信号の遅延された第2のインスタンスを取得するステップをさらに含んでよい。   According to the first aspect shown in FIGS. 8 and 9, the method further comprises delaying the first instance of the first signal to obtain a delayed second instance of the first signal. It's okay.

図10および図11に示す第2の態様によれば、方法は、(a)第1の信号の第1のインスタンスを捕捉して第1の信号の遅延された第2のインスタンスを取得するステップ、および/または(b)比較信号(NE)を遅延させ、遅延された比較信号(NED)を使用して比較信号(NE)のラッチをトリガするステップをさらに含んでよい。   According to the second aspect shown in FIGS. 10 and 11, the method comprises the steps of (a) capturing a first instance of the first signal and obtaining a delayed second instance of the first signal. And / or (b) delaying the comparison signal (NE) and using the delayed comparison signal (NED) to trigger latching of the comparison signal (NE).

図12および図13に示す第3の態様によれば、方法は、第1の信号の第1のインスタンスを捕捉し、比較信号のフィルタ処理済みバージョン(NEFLT)または比較信号の遅延されたフィルタ処理済みバージョン(NEFLTD)のいずれかが論理ハイ状態にある間に第1の信号の遅延された第2のインスタンスを取得するステップをさらに含んでよい。   According to the third aspect shown in FIGS. 12 and 13, the method captures a first instance of the first signal and filters the filtered version of the comparison signal (NEFLT) or the delayed filtering of the comparison signal. The method may further include obtaining a delayed second instance of the first signal while any of the finished versions (NEFLTD) is in a logic high state.

開示したプロセスにおけるステップの特定の順序または階層は、代表的な方法の実例であることが理解される。設計上の選好に基づいて、プロセスにおけるステップの特定の順序または階層は再構成されてもよいことを理解されたい。添付の方法クレームは、様々なステップの要素を例示的な順序で提示したものであり、提示された特定の順序または階層に限定されることを意味するものではない。   It is understood that the specific order or hierarchy of steps in the processes disclosed is an illustration of exemplary methods. It should be understood that the specific order or hierarchy of steps in the process may be reconfigured based on design preferences. The accompanying method claims present elements of the various steps in a sample order, and are not meant to be limited to the specific order or hierarchy presented.

上記の態様、構成、および実施形態は、具体的な細部を用いて詳細に説明したが、図1、図2、図3、図4、図5、図6、図7、図8、図9、図10、図11、図12、図13、図14、および/または図15に示される構成要素、ステップ、特徴および/または機能のうちの1つまたは複数は、単一の構成要素、ステップ、特徴または機能としての再構成および/または組合せが施されてもよく、あるいは、いくつかの構成要素、ステップ、または機能において具現されてもよい。また、本開示から逸脱することなく追加の要素、構成要素、ステップ、および/または機能が追加されるか、または利用されないことがある。図1、図2、図4、図5、図7、図8、図10、図12および/もしくは図14に示す装置、デバイス、ならびに/または構成要素は、図3、図6、図9、図11、図13、および/もしくは図15に説明する方法、特徴、パラメータ、ならびに/またはステップのうちの1つまたは複数を行う、あるいは採用するように構成可能である。本明細書で説明する新規のアルゴリズムはまた、ソフトウェアにおいて効率的に実装され、かつ/またはハードウェアに埋め込まれてもよい。   While the above aspects, configurations, and embodiments have been described in detail with specific details, FIG. 1, FIG. 2, FIG. 3, FIG. 4, FIG. 5, FIG. , FIG. 10, FIG. 11, FIG. 12, FIG. 13, FIG. 14 and / or FIG. 15, one or more of the components, steps, features and / or functions shown in FIG. Reconfiguration and / or combination as features or functions may be performed, or may be embodied in several components, steps or functions. Also, additional elements, components, steps, and / or functions may be added or not utilized without departing from this disclosure. 1, 2, 4, 5, 7, 8, 10, 12, and / or 14, the devices, devices, and / or components shown in FIGS. 3, 6, 9, It may be configured to perform or employ one or more of the methods, features, parameters, and / or steps described in FIG. 11, FIG. 13, and / or FIG. The novel algorithms described herein may also be efficiently implemented in software and / or embedded in hardware.

また、少なくともいくつかの実装形態が、流れ図、フロー図、構造図、またはブロック図として表されるプロセスとして説明されたことに留意されたい。流れ図は動作を逐次プロセスとして説明する場合があるが、動作の多くを並列にまたは同時に実行することができる。さらに、動作の順序は入れ替えられてもよい。プロセスは、その動作が完了したとき、終了する。プロセスは、方法、関数、手順、サブルーチン、サブプログラムなどに対応し得る。プロセスが関数に対応するとき、その終了は、呼出し関数またはmain関数への関数のリターンに対応する。本明細書において説明される種々の方法は、非一時的機械可読媒体、コンピュータ可読媒体、および/またはプロセッサ可読記憶媒体に記憶し、1つまたは複数のプロセッサ、機械、および/またはデバイスによって実行することができるプログラミング(たとえば命令および/またはデータ)によって、部分的にまたは完全に実現することができる。   It should also be noted that at least some implementations have been described as processes represented as flowcharts, flow diagrams, structure diagrams, or block diagrams. Although a flowchart may describe the operations as a sequential process, many of the operations can be performed in parallel or concurrently. Furthermore, the order of operations may be switched. The process ends when its operation is complete. A process may correspond to a method, function, procedure, subroutine, subprogram, etc. When a process corresponds to a function, its termination corresponds to a function return to the calling function or main function. The various methods described herein may be stored on a non-transitory machine-readable medium, computer-readable medium, and / or processor-readable storage medium and executed by one or more processors, machines, and / or devices. It can be implemented partially or completely by programming (eg instructions and / or data) that can be performed.

さらに、本明細書で開示する実施形態に関して説明する様々な例示的な論理ブロック、モジュール、回路、およびアルゴリズムステップは、ハードウェア、ソフトウェア、ファームウェア、ミドルウェア、マイクロコード、またはそれらの任意の組合せとして実装されてもよいことが当業者には諒解されよう。この互換性を明確に示すために、種々の例示的な構成要素、ブロック、モジュール、回路、およびステップについて、全般的にそれらの機能に関して上記で説明した。そのような機能がハードウェアとして実現されるかソフトウェアとして実現されるかは、特定の適用例およびシステム全体に課される設計制約に応じて決まる。   Moreover, various exemplary logic blocks, modules, circuits, and algorithm steps described in connection with the embodiments disclosed herein are implemented as hardware, software, firmware, middleware, microcode, or any combination thereof. Those skilled in the art will appreciate that this may be done. To clearly illustrate this compatibility, various example components, blocks, modules, circuits, and steps have been described above generally in terms of their functionality. Whether such a function is realized as hardware or software depends on a specific application and design constraints imposed on the entire system.

本明細書で説明し、添付の図面に示す例に関連する様々な特徴は、本開示の範囲から逸脱することなく、異なる例および実装形態で実装されてもよい。したがって、いくつかの特定の構成および配置が説明され、添付の図面において図示されてきたが、説明された実施形態への種々の他の追加および変更、ならびに実施形態からの削除が当業者には明らかになるので、そのような実施形態は例示にすぎず、本開示の範囲を制限するものではない。したがって、本開示の範囲は、以下の特許請求の範囲の文言、および法的均等物によってのみ決定される。   Various features described in this specification and associated with examples illustrated in the accompanying drawings may be implemented in different examples and implementations without departing from the scope of the present disclosure. Thus, although several specific configurations and arrangements have been described and illustrated in the accompanying drawings, various other additions and modifications to the described embodiments, and deletions from the embodiments, will be apparent to those skilled in the art. As will be apparent, such embodiments are merely exemplary and are not intended to limit the scope of the present disclosure. Accordingly, the scope of the present disclosure is determined solely by the language and legal equivalents of the following claims.

100 装置
102 処理回路
106 通信トランシーバ
108 特定用途向けIC(ASIC)
110 アプリケーションプログラミングインターフェース(API)
112 メモリデバイス
114 ローカルデータベース
122 アンテナ
124 ディスプレイ
126 キーパッド
128 ボタン
200 装置
202 ICデバイス、符号化デバイス
204 ワイヤレストランシーバ
206 コンピューティング回路、コンピューティングデバイス、プロセッサ
208 記憶媒体
212 バス
214 アンテナ
220 通信リンク
222 チャネル、順方向リンク
224 チャネル、逆方向リンク
226 チャネル
230 ICデバイス、符号化デバイス
232 ディスプレイコントローラ
234 カメラコントローラ
236 コンピューティング回路、コンピューティングデバイス、プロセッサ
238 記憶媒体
242 バス
300 トランスミッタデバイス
301 レシーバデバイス
303 状態図
304 図
305 図
308 マルチラインバス
310 3ポートレシーバ
312 レシーバ
314 第1の差動信号RX_AB
316 第2の差動信号RX_BC
318 第3の差動信号RX_CA
320 デコーダ回路
400 Nワイヤインターフェース
402 トランスミッタ
404 データビット
406 トランスコーダ
408 シリアライザ
410 差動ラインドライバ
412 送信クロック
414 N本のワイヤ
416 終端ネットワーク
418 中心点
420 レシーバデバイス
422 ラインレシーバ
424 クロックおよびデータ復元(CDR)
426 デシリアライザ
428 トランスコーダ
430 出力データ
432 未加工シンボル信号
434 受信クロック信号
500 図
502 マッパー
504 パラレル/シリアル変換器
506 エンコーダ、3ワイヤ、3相エンコーダ
508 ドライバ
510a 信号ワイヤ、導体
510b 信号ワイヤ、導体
510c 信号ワイヤ、導体
512 7シンボル
518 入力データ
600 シグナリング
602 信号
604 信号
606 信号
608 極性
650 円形の状態遷移図
700 ブロック概略図
702 比較器
704 デコーダ
706 デシリアライザ
708 デマッパー
710 先入れ先出しバッファ(FIFO)
712a 導体
712b 導体
712c 導体
714 CDR回路
716 受信クロック
800 概略図、レシーバ回路
802 ワイヤ、導体
804 4ワイヤ終端ネットワーク
806 レシーバ
808 データ復元回路、CDR回路
809 クロック抽出回路
810 比較器
810' 第2の論理回路
812 比較信号(NE信号)
814 セットリセットラッチ
814' 第1の論理回路
816 比較信号のフィルタ処理済みバージョン(NEFLT)信号
818 第1のアナログ遅延デバイスS
818' 一連のインバータ
820 比較信号の遅延されたフィルタ処理済みバージョン(NEFLTD)信号
822 第2のアナログ遅延デバイスT
826 フリップフロップデバイス
830 第1の信号の第1のインスタンス(SI)
832 第1の信号の遅延された第2のインスタンス(SD)
834 シンボル(S)
840 インバータ
842 ORゲート
844 第1のNANDゲート
846 第2のNANDゲート
848 XNORゲート
850 NANDゲート
902 入力シンボル
902' シンボル
904 入力シンボル
904' シンボル
906 入力シンボル
906' シンボル
908 入力シンボル
908' シンボル
910 入力シンボル
920 中間状態
924 中間状態
926 中間状態
928 中間状態
944 スパイク
946 スパイク
948 スパイク
950 スパイク
1000 ブロック図
1002 4本のワイヤまたは導体
1004 4ワイヤ終端ネットワーク
1006 レシーバ
1008 CDR回路
1009 クロック抽出回路
1010 比較器
1012 比較信号(NE信号)
1014 セットリセットラッチ
1016 NEFLT信号
1018 第1のアナログ遅延デバイスS
1020 NEFLTD信号
1022 第2のアナログ遅延デバイスT
1024 NE信号の遅延されたバージョン(信号NED)
1026 フリップフロップデバイス
1028 レベルラッチ
1030 第1の信号の第1のインスタンス(SI)
1032 第1の信号の遅延された第2のインスタンス(SD)
1034 シンボル(S)
1100 タイミング図
1102 入力シンボル
1102' シンボル
1104 入力シンボル
1104' シンボル
1106 入力シンボル
1106' シンボルS1
1108 入力シンボル
1108' シンボル
1110 入力シンボル
1120 中間状態
1124 中間状態
1126 中間状態
1128 中間状態
1144 スパイク
1146 スパイク
1148 スパイク
1150 スパイク
1200 ブロック図、レシーバ回路
1202 4本のワイヤまたは導体
1204 4ワイヤ終端ネットワーク
1206 レシーバ
1208 クロックおよびデータ復元回路
1209 クロック抽出回路
1210 比較器
1212 比較信号(NE信号)
1214 セットリセットラッチ
1216 NEFLT信号
1218 第1のアナログ遅延デバイスS
1220 NEFLTD信号
1222 ORゲート
1226 フリップフロップデバイス
1228 レベルラッチ
1230 第1の信号の第1のインスタンス(SI)
1232 第1の信号の遅延された第2のインスタンス(SD)
1234 シンボル(S)
1236 出力NEFLT_COMP
1300 タイミング図
1302 入力シンボル
1302' シンボル
1304 入力シンボル
1304' シンボル
1306 入力シンボル
1306' シンボルS1
1308 入力シンボル
1308' シンボル
1310 入力シンボル
1320 中間状態
1324 中間状態
1326 中間状態
1328 中間状態
1344 スパイク
1346 スパイク
1348 スパイク
1350 スパイク
1400 概略図
1402 4本のワイヤまたは導体
1404 4ワイヤ終端ネットワーク
1406 レシーバ
1408 CDR回路
1410 クロック抽出回路
1414 クロック信号
1422 遅延回路
1426 ネガティブホールドタイム論理回路
1430 第1の信号の第1のインスタンスSI[a]
1432 第1の信号の遅延された第2のインスタンスSD[a]
1434 シンボル出力S[a]
100 devices
102 Processing circuit
106 Communication transceiver
108 Application Specific IC (ASIC)
110 Application Programming Interface (API)
112 memory devices
114 local database
122 Antenna
124 display
126 Keypad
128 buttons
200 devices
202 IC devices, coding devices
204 wireless transceiver
206 Computing circuits, computing devices, processors
208 storage media
212 bus
214 Antenna
220 Communication link
222 channels, forward link
224 channels, reverse link
226 channels
230 IC device, coding device
232 display controller
234 Camera controller
236 Computing circuits, computing devices, processors
238 storage media
242 Bus
300 Transmitter device
301 Receiver device
303 State diagram
304 Figure
305 Figure
308 multiline bus
310 3-port receiver
312 receiver
314 First differential signal RX_AB
316 Second differential signal RX_BC
318 Third differential signal RX_CA
320 Decoder circuit
400 N wire interface
402 transmitter
404 data bits
406 transcoder
408 serializer
410 differential line driver
412 Transmit clock
414 N wires
416 Termination network
418 Center point
420 Receiver device
422 line receiver
424 Clock and Data Recovery (CDR)
426 Deserializer
428 transcoder
430 output data
432 Raw symbol signal
434 Receive clock signal
500 Figure
502 Mapper
504 parallel / serial converter
506 Encoder, 3-wire, 3-phase encoder
508 driver
510a Signal wire, conductor
510b Signal wire, conductor
510c Signal wire, conductor
512 7 symbols
518 Input data
600 signaling
602 signal
604 signal
606 signal
608 polarity
650 circular state transition diagram
700 block schematic
702 comparator
704 decoder
706 Deserializer
708 Demapper
710 First-in first-out buffer (FIFO)
712a conductor
712b conductor
712c conductor
714 CDR circuit
716 Receive clock
800 schematic, receiver circuit
802 wire, conductor
804 4-wire termination network
806 receiver
808 Data recovery circuit, CDR circuit
809 Clock extraction circuit
810 comparator
810 'second logic circuit
812 Comparison signal (NE signal)
814 Set reset latch
814 'first logic circuit
816 Filtered version of comparison signal (NEFLT) signal
818 1st analog delay device S
818 'series of inverters
820 Delayed filtered version of the comparison signal (NEFLTD) signal
822 Second analog delay device T
826 flip-flop device
830 First instance of the first signal (SI)
832 Delayed second instance (SD) of the first signal
834 Symbol (S)
840 inverter
842 OR gate
844 1st NAND gate
846 Second NAND Gate
848 XNOR Gate
850 NAND gate
902 Input symbol
902 'symbol
904 Input symbol
904 'symbol
906 Input symbol
906 'symbol
908 input symbol
908 'symbol
910 Input symbol
920 Intermediate state
924 Intermediate state
926 Intermediate state
928 Intermediate state
944 spike
946 Spike
948 Spike
950 spike
1000 block diagram
1002 4 wires or conductors
1004 4-wire termination network
1006 receiver
1008 CDR circuit
1009 Clock extraction circuit
1010 comparator
1012 Comparison signal (NE signal)
1014 Set-reset latch
1016 NEFLT signal
1018 First analog delay device S
1020 NEFLTD signal
1022 Second analog delay device T
Delayed version of 1024 NE signal (signal NED)
1026 Flip-flop device
1028 level latch
1030 First instance of first signal (SI)
1032 Delayed second instance (SD) of the first signal
1034 Symbol (S)
1100 Timing diagram
1102 Input symbol
1102 'symbol
1104 Input symbol
1104 'symbol
1106 Input symbol
1106 'symbol S1
1108 Input symbol
1108 'symbol
1110 Input symbol
1120 Intermediate state
1124 Intermediate state
1126 Intermediate state
1128 Intermediate state
1144 Spike
1146 spike
1148 spike
1150 spike
1200 block diagram, receiver circuit
1202 4 wires or conductors
1204 4-wire termination network
1206 receiver
1208 Clock and data recovery circuit
1209 Clock extraction circuit
1210 comparator
1212 Comparison signal (NE signal)
1214 Set-reset latch
1216 NEFLT signal
1218 First analog delay device S
1220 NEFLTD signal
1222 OR gate
1226 flip-flop devices
1228 level latch
1230 First instance of first signal (SI)
1232 Delayed second instance (SD) of first signal
1234 Symbol (S)
1236 Output NEFLT_COMP
1300 Timing diagram
1302 Input symbol
1302 'symbol
1304 Input symbol
1304 'symbol
1306 Input symbol
1306 'Symbol S1
1308 Input symbol
1308 'symbol
1310 Input symbol
1320 Intermediate state
1324 Intermediate state
1326 Intermediate state
1328 Intermediate state
1344 spike
1346 spike
1348 spike
1350 spike
1400 Schematic
1402 4 wires or conductors
1404 4-wire termination network
1406 receiver
1408 CDR circuit
1410 Clock extraction circuit
1414 Clock signal
1422 delay circuit
1426 Negative hold time logic circuit
1430 First instance of first signal SI [a]
1432 Delayed second instance SD [a] of first signal
1434 Symbol output S [a]

Claims (30)

複数のラインインターフェースを介して分配された拡散信号を受信するように構成された複数のラインインターフェースであって、前記拡散信号が、連続するシンボルの間の保証されたシンボル間状態遷移を有するシンボルを搬送し、前記拡散信号が、第1のラインインターフェース上の第1の信号を含む複数の状態遷移信号によって規定される、複数のラインインターフェースと、
前記第1の信号の第1のインスタンスと前記第1の信号の遅延された第2のインスタンスとの間の比較に基づいてクロック信号を取得するように適合されたクロック抽出回路と、
前記クロック信号に基づいて前記第1の信号の前記遅延された第2のインスタンスをサンプリングしてシンボル出力を与えるように適合されたネガティブホールドタイム論理回路とを備える、レシーバ回路。
A plurality of line interfaces configured to receive a spread signal distributed over a plurality of line interfaces, wherein the spread signal includes symbols having guaranteed intersymbol state transitions between consecutive symbols. A plurality of line interfaces, wherein the spread signal is defined by a plurality of state transition signals including a first signal on the first line interface;
A clock extraction circuit adapted to obtain a clock signal based on a comparison between a first instance of the first signal and a delayed second instance of the first signal;
A receiver circuit comprising: a negative hold time logic circuit adapted to sample the delayed second instance of the first signal based on the clock signal to provide a symbol output.
前記ラインインターフェースに結合された複数の差動レシーバをさらに備え、前記第1の信号が差動信号である、請求項1に記載のレシーバ回路。   2. The receiver circuit according to claim 1, further comprising a plurality of differential receivers coupled to the line interface, wherein the first signal is a differential signal. 前記ラインインターフェースに結合された複数のシングルエンドレシーバをさらに備え、前記第1の信号がシングルエンド信号である、請求項1に記載のレシーバ回路。   The receiver circuit of claim 1, further comprising a plurality of single-ended receivers coupled to the line interface, wherein the first signal is a single-ended signal. 前記拡散信号が、N階乗(N!)符号化信号、3相符号化信号、またはN相符号化信号のうちの1つである、請求項1に記載のレシーバ回路。   2. The receiver circuit according to claim 1, wherein the spread signal is one of an N factorial (N!) Encoded signal, a three-phase encoded signal, or an N-phase encoded signal. 前記クロック抽出回路が、前記複数の状態遷移信号の中の受信された第2の信号の第1のインスタンスと、前記第2の信号の遅延された第2のインスタンスとの間の追加の比較に基づいて前記クロック信号を生成するようにさらに適合され、前記第1の信号および前記第2の信号が、異なるラインインターフェースを介して受信された同時信号である、請求項1に記載のレシーバ回路。   The clock extraction circuit for additional comparison between a first instance of a received second signal in the plurality of state transition signals and a delayed second instance of the second signal; The receiver circuit of claim 1, further adapted to generate the clock signal based on, wherein the first signal and the second signal are simultaneous signals received via different line interfaces. 前記ネガティブホールドタイム論理回路が、前記複数のラインインターフェースの各々に対する別々のネガティブホールドタイム論理デバイスを含み、別々のネガティブホールドタイム論理デバイスの各々が、前記クロック信号に基づいて前記複数の状態遷移信号の中の別個の受信された信号の遅延されたインスタンスを同時にサンプリングして別個のシンボル出力を与えるように適合される、請求項1に記載のレシーバ回路。   The negative hold time logic circuit includes a separate negative hold time logic device for each of the plurality of line interfaces, and each of the different negative hold time logic devices is configured to receive the plurality of state transition signals based on the clock signal. The receiver circuit of claim 1, wherein the receiver circuit is adapted to simultaneously sample delayed instances of separate received signals therein to provide separate symbol outputs. 前記クロック抽出回路が、
前記第1の信号の前記第1のインスタンス(SI)と前記第1の信号の前記遅延されたインスタンス(SD)とを比較して比較信号(NE)を出力する比較器と、
前記比較信号(NE)を受信して前記比較信号のフィルタ処理済みバージョン(NEFLT)を出力するセットリセットラッチデバイスと、
前記比較信号の前記フィルタ処理済みバージョン(NEFLT)を遅延させて前記比較信号の遅延されたフィルタ処理済みバージョン(NEFLTD)を出力する第1のアナログ遅延デバイスとを含み、前記比較信号の前記遅延されたフィルタ処理済みバージョン(NEFLTD)が前記セットリセットラッチデバイスをリセットする働きをする、請求項1に記載のレシーバ回路。
The clock extraction circuit comprises:
A comparator that compares the first instance (SI) of the first signal with the delayed instance (SD) of the first signal and outputs a comparison signal (NE);
A set-reset latch device that receives the comparison signal (NE) and outputs a filtered version of the comparison signal (NEFLT);
A first analog delay device that delays the filtered version (NEFLT) of the comparison signal to output a delayed filtered version (NEFLTD) of the comparison signal, the delayed delayed version of the comparison signal. The receiver circuit of claim 1, wherein a filtered version (NEFLTD) serves to reset the set-reset latch device.
前記ネガティブホールドタイム論理回路が、前記第1の信号の前記遅延された第2のインスタンス(SD)を受信してシンボル(S)を出力するフリップフロップデバイスを含み、前記フリップフロップデバイスが、前記比較信号の前記フィルタ処理済みバージョン(NEFLT)によってトリガされる、請求項7に記載のレシーバ回路。   The negative hold time logic circuit includes a flip-flop device that receives the delayed second instance (SD) of the first signal and outputs a symbol (S), and the flip-flop device includes the comparison 8. A receiver circuit according to claim 7, triggered by the filtered version (NEFLT) of a signal. 前記第1の信号の前記第1のインスタンスを遅延させて、前記第1の信号の前記遅延された第2のインスタンスを出力する第2のアナログ遅延デバイスをさらに備える、請求項7に記載のレシーバ回路。   8. The receiver of claim 7, further comprising a second analog delay device that delays the first instance of the first signal to output the delayed second instance of the first signal. circuit. 前記第1の信号の前記第1のインスタンスを捕捉して前記第1の信号の前記遅延された第2のインスタンスを出力するラッチデバイスと、
前記比較信号(NE)を遅延させ、前記遅延された比較信号(NED)を使用して前記ラッチデバイスをトリガする第2のアナログ遅延デバイスとをさらに備える、請求項7に記載のレシーバ回路。
A latch device that captures the first instance of the first signal and outputs the delayed second instance of the first signal;
8. The receiver circuit according to claim 7, further comprising a second analog delay device that delays the comparison signal (NE) and uses the delayed comparison signal (NED) to trigger the latch device.
前記第1の信号の前記第1のインスタンスを捕捉し、前記比較信号の前記フィルタ処理済みバージョン(NEFLT)または前記比較信号の前記遅延されたフィルタ処理済みバージョン(NEFLTD)のいずれかが論理ハイ状態にある間に前記第1の信号の前記遅延された第2のインスタンスを出力するラッチデバイスをさらに備える、請求項7に記載のレシーバ回路。   Capture the first instance of the first signal and either the filtered version of the comparison signal (NEFLT) or the delayed filtered version of the comparison signal (NEFLTD) is in a logic high state 8. The receiver circuit of claim 7, further comprising a latch device that outputs the delayed second instance of the first signal during 前記比較信号の前記フィルタ処理済みバージョン(NEFLT)および前記比較信号の前記遅延されたフィルタ処理済みバージョン(NEFLTD)を入力として受信して前記ラッチデバイスをトリガするために使用される信号を出力するORゲートをさらに備える、請求項11に記載のレシーバ回路。   An OR that receives as input the filtered version (NEFLT) of the comparison signal and the delayed filtered version (NEFLTD) of the comparison signal and outputs a signal used to trigger the latch device 12. The receiver circuit according to claim 11, further comprising a gate. レシーバ回路上で動作可能な方法であって、
前記複数のラインインターフェースを介して分配された拡散信号を受信するステップであって、前記拡散信号が、連続するシンボルの間の保証されたシンボル間状態遷移を有するシンボルを搬送し、前記拡散信号が、第1のラインインターフェース上の第1の信号を含む複数の状態遷移信号によって規定される、ステップと、
前記第1の信号の第1のインスタンスと前記第1の信号の遅延された第2のインスタンスとの間の比較に基づいてクロック信号を取得するステップと、
前記クロック信号に基づいて前記第1の信号の前記遅延された第2のインスタンスをサンプリングしてシンボル出力を与えるステップとを含む、方法。
A method operable on a receiver circuit,
Receiving a spread signal distributed over the plurality of line interfaces, the spread signal carrying symbols having guaranteed intersymbol state transitions between consecutive symbols, wherein the spread signal is Defined by a plurality of state transition signals including a first signal on the first line interface; and
Obtaining a clock signal based on a comparison between a first instance of the first signal and a delayed second instance of the first signal;
Sampling the delayed second instance of the first signal based on the clock signal to provide a symbol output.
前記第1の信号が差動信号である、請求項13に記載の方法。   14. The method of claim 13, wherein the first signal is a differential signal. 前記第1の信号がシングルエンド信号である、請求項13に記載の方法。   The method of claim 13, wherein the first signal is a single-ended signal. 前記拡散信号が、N階乗(N!)符号化信号、3相符号化信号、またはN相符号化信号のうちの1つである、請求項13に記載の方法。   14. The method of claim 13, wherein the spread signal is one of an N factorial (N!) Encoded signal, a three phase encoded signal, or an N phase encoded signal. 前記第1の信号の前記遅延された第2のインスタンスの前記サンプリングが、ネガティブホールドタイム論理回路を使用して行われる、請求項13に記載の方法。   14. The method of claim 13, wherein the sampling of the delayed second instance of the first signal is performed using negative hold time logic. 前記複数の状態遷移信号の中の受信された第2の信号の第1のインスタンスと、前記第2の信号の遅延された第2のインスタンスとの間の追加の比較に基づいて前記クロック信号を生成するステップをさらに含み、前記第1の信号および前記第2の信号が、異なるラインインターフェースを介して受信された同時信号である、請求項13に記載の方法。   The clock signal based on an additional comparison between a first instance of the received second signal in the plurality of state transition signals and a delayed second instance of the second signal; 14. The method of claim 13, further comprising generating, wherein the first signal and the second signal are simultaneous signals received via different line interfaces. 前記クロック信号に基づいて前記複数の状態遷移信号の中の複数の別個の信号の遅延されたインスタンスを同時にサンプリングして別個のシンボル出力を与えるステップをさらに含む、請求項13に記載の方法。   14. The method of claim 13, further comprising simultaneously sampling delayed instances of a plurality of separate signals in the plurality of state transition signals based on the clock signal to provide separate symbol outputs. クロック信号を取得するステップが、
前記第1の信号の前記第1のインスタンス(SI)と前記第1の信号の前記遅延されたインスタンス(SD)とを比較して比較信号(NE)を与えるステップと、
前記比較信号(NE)をラッチして前記比較信号のフィルタ処理済みバージョン(NEFLT)を取得するステップと、
前記比較信号の前記フィルタ処理済みバージョン(NEFLT)を遅延させて前記比較信号の遅延されたフィルタ処理済みバージョン(NEFLTD)を与えるステップとを含み、前記比較信号の前記遅延されたフィルタ処理済みバージョン(NEFLTD)が、前記比較信号(NE)をラッチする働きをする、請求項13に記載の方法。
The step of obtaining the clock signal is
Comparing the first instance (SI) of the first signal with the delayed instance (SD) of the first signal to provide a comparison signal (NE);
Latching the comparison signal (NE) to obtain a filtered version of the comparison signal (NEFLT);
Delaying the filtered version (NEFLT) of the comparison signal to provide a delayed filtered version (NEFLTD) of the comparison signal, the delayed filtered version of the comparison signal (NEFLTD) 14. The method of claim 13, wherein NEFLTD) serves to latch the comparison signal (NE).
前記第1の信号の前記第1のインスタンスを遅延させて前記第1の信号の前記遅延された第2のインスタンスを取得するステップをさらに含む、請求項20に記載の方法。   21. The method of claim 20, further comprising delaying the first instance of the first signal to obtain the delayed second instance of the first signal. 前記第1の信号の前記第1のインスタンスを捕捉して前記第1の信号の前記遅延された第2のインスタンスを取得するステップと、
前記比較信号(NE)を遅延させ、前記遅延された比較信号(NED)を使用して前記比較信号(NE)の前記ラッチをトリガするステップとをさらに含む、請求項20に記載の方法。
Capturing the first instance of the first signal to obtain the delayed second instance of the first signal;
21. The method of claim 20, further comprising delaying the comparison signal (NE) and using the delayed comparison signal (NED) to trigger the latch of the comparison signal (NE).
前記第1の信号の前記第1のインスタンスを捕捉し、前記比較信号の前記フィルタ処理済みバージョン(NEFLT)または前記比較信号の前記遅延されたフィルタ処理済みバージョン(NEFLTD)のいずれかが論理ハイ状態にある間に前記第1の信号の前記遅延された第2のインスタンスを取得するステップをさらに含む、請求項20に記載の方法。   Capture the first instance of the first signal and either the filtered version of the comparison signal (NEFLT) or the delayed filtered version of the comparison signal (NEFLTD) is in a logic high state 21. The method of claim 20, further comprising: obtaining the delayed second instance of the first signal while 前記複数のラインインターフェースを介して分配された拡散信号を受信するための手段であって、前記拡散信号が、連続するシンボルの間の保証されたシンボル間状態遷移を有するシンボルを搬送し、前記拡散信号が、第1のラインインターフェース上の第1の信号を含む複数の状態遷移信号によって規定される、手段と、
前記第1の信号の第1のインスタンスと前記第1の信号の遅延された第2のインスタンスとの間の比較に基づいてクロック信号を取得するための手段と、
前記クロック信号に基づいて前記第1の信号の前記遅延された第2のインスタンスをサンプリングしてシンボル出力を与えるための手段とを含む、レシーバ回路。
Means for receiving a spread signal distributed over the plurality of line interfaces, wherein the spread signal carries symbols having guaranteed intersymbol state transitions between consecutive symbols, and the spreading Means, wherein the signal is defined by a plurality of state transition signals including a first signal on the first line interface;
Means for obtaining a clock signal based on a comparison between a first instance of the first signal and a delayed second instance of the first signal;
Means for sampling the delayed second instance of the first signal based on the clock signal to provide a symbol output.
前記複数の状態遷移信号の中の受信された第2の信号の第1のインスタンスと、前記第2の信号の遅延された第2のインスタンスとの間の追加の比較に基づいて前記クロック信号を生成するための手段をさらに含み、前記第1の信号および前記第2の信号が、異なるラインインターフェースを介して受信された同時信号である、請求項24に記載のレシーバ回路。   The clock signal based on an additional comparison between a first instance of the received second signal in the plurality of state transition signals and a delayed second instance of the second signal; 25. The receiver circuit of claim 24, further comprising means for generating, wherein the first signal and the second signal are simultaneous signals received via different line interfaces. 前記クロック信号に基づいて前記複数の状態遷移信号の中の複数の別個の信号の遅延されたインスタンスを同時にサンプリングして別個のシンボル出力を与えるための手段をさらに含む、請求項24に記載のレシーバ回路。   25. The receiver of claim 24, further comprising means for simultaneously sampling delayed instances of a plurality of separate signals in the plurality of state transition signals based on the clock signal to provide separate symbol outputs. circuit. クロック信号を取得することが、
前記第1の信号の前記第1のインスタンス(SI)と前記第1の信号の前記遅延されたインスタンス(SD)とを比較して比較信号(NE)を与えるための手段と、
前記比較信号(NE)をラッチして前記比較信号のフィルタ処理済みバージョン(NEFLT)を取得するための手段と、
前記比較信号の前記フィルタ処理済みバージョン(NEFLT)を遅延させて前記比較信号の遅延されたフィルタ処理済みバージョン(NEFLTD)を与えるための手段とを含み、前記比較信号の前記遅延されたフィルタ処理済みバージョン(NEFLTD)が、前記比較信号(NE)をラッチする働きをする、請求項24に記載のレシーバ回路。
Getting the clock signal,
Means for comparing the first instance (SI) of the first signal and the delayed instance (SD) of the first signal to provide a comparison signal (NE);
Means for latching the comparison signal (NE) to obtain a filtered version of the comparison signal (NEFLT);
Means for delaying the filtered version (NEFLT) of the comparison signal to provide a delayed filtered version (NEFLTD) of the comparison signal, the delayed filtered version of the comparison signal 25. Receiver circuit according to claim 24, wherein a version (NEFLTD) serves to latch the comparison signal (NE).
前記第1の信号の前記第1のインスタンスを遅延させて前記第1の信号の前記遅延された第2のインスタンスを取得するための手段をさらに含む、請求項27に記載のレシーバ回路。   28. The receiver circuit of claim 27, further comprising means for delaying the first instance of the first signal to obtain the delayed second instance of the first signal. 前記第1の信号の前記第1のインスタンスを捕捉して前記第1の信号の前記遅延された第2のインスタンスを取得するための手段と、
前記比較信号(NE)を遅延させ、前記遅延された比較信号(NED)を使用して前記比較信号(NE)の前記ラッチをトリガするための手段とをさらに含む、請求項27に記載のレシーバ回路。
Means for capturing the first instance of the first signal to obtain the delayed second instance of the first signal;
28. The receiver of claim 27, further comprising means for delaying the comparison signal (NE) and using the delayed comparison signal (NED) to trigger the latch of the comparison signal (NE). circuit.
前記第1の信号の前記第1のインスタンスを捕捉し、前記比較信号の前記フィルタ処理済みバージョン(NEFLT)または前記比較信号の前記遅延されたフィルタ処理済みバージョン(NEFLTD)のいずれかが論理ハイ状態にある間に前記第1の信号の前記遅延された第2のインスタンスを取得するための手段をさらに含む、請求項27に記載のレシーバ回路。   Capture the first instance of the first signal and either the filtered version of the comparison signal (NEFLT) or the delayed filtered version of the comparison signal (NEFLTD) is in a logic high state 28. The receiver circuit of claim 27, further comprising means for obtaining the delayed second instance of the first signal while in the middle.
JP2016555330A 2014-03-06 2014-11-12 Clock recovery circuit for multiple wire data signals Active JP6219538B2 (en)

Applications Claiming Priority (9)

Application Number Priority Date Filing Date Title
US14/199,322 2014-03-06
US14/199,322 US9363071B2 (en) 2013-03-07 2014-03-06 Circuit to recover a clock signal from multiple wire data signals that changes state every state cycle and is immune to data inter-lane skew as well as data state transition glitches
US14/220,056 2014-03-19
US14/220,056 US9374216B2 (en) 2013-03-20 2014-03-19 Multi-wire open-drain link with data symbol transition based clocking
US14/252,450 US9178690B2 (en) 2013-10-03 2014-04-14 N factorial dual data rate clock and data recovery
US14/252,450 2014-04-14
US14/459,132 2014-08-13
US14/459,132 US9313058B2 (en) 2013-03-07 2014-08-13 Compact and fast N-factorial single data rate clock and data recovery circuits
PCT/US2014/065169 WO2015134071A1 (en) 2014-03-06 2014-11-12 Clock recovery circuit for multiple wire data signals

Publications (2)

Publication Number Publication Date
JP2017512436A true JP2017512436A (en) 2017-05-18
JP6219538B2 JP6219538B2 (en) 2017-10-25

Family

ID=54055706

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016555330A Active JP6219538B2 (en) 2014-03-06 2014-11-12 Clock recovery circuit for multiple wire data signals

Country Status (6)

Country Link
EP (1) EP3114792B1 (en)
JP (1) JP6219538B2 (en)
KR (1) KR101688377B1 (en)
CN (1) CN106063181B (en)
ES (1) ES2881302T3 (en)
WO (1) WO2015134071A1 (en)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
BR112018006874A2 (en) * 2015-10-05 2018-10-16 Qualcomm Inc multi-track coded n-factor communication systems and other multi-wire communication systems
US10628625B2 (en) * 2016-04-08 2020-04-21 Synopsys, Inc. Incrementally distributing logical wires onto physical sockets by reducing critical path delay
KR102629185B1 (en) * 2016-12-07 2024-01-24 에스케이하이닉스 주식회사 Receiver for data communication
FR3102268B1 (en) * 2019-10-18 2023-03-10 St Microelectronics Rousset Circuit-on-chip authentication method and associated system-on-chip
CN113676992B (en) * 2020-05-13 2022-11-25 华为技术有限公司 Clock signal synchronization method and device
KR20220071985A (en) 2020-11-23 2022-06-02 한국전자기술연구원 Dual-mode clock data restoration circuit and method supporting Non-Zero Return and Pulse Amplitude Modulation
CN113395414B (en) * 2021-06-15 2022-11-11 杭州海康机器人股份有限公司 Waveform recovery circuit and industrial camera

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006093988A (en) * 2004-09-22 2006-04-06 Sony Corp Encoder and decoder
JP2011029779A (en) * 2009-07-22 2011-02-10 Thine Electronics Inc Transmitter, and communication system
US20110176646A1 (en) * 2010-01-18 2011-07-21 Freescale Semiconductor, Inc. Method and system for determining bit stream zone statistics

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3329773A1 (en) * 1983-08-18 1985-02-28 Siemens AG, 1000 Berlin und 8000 München Process and arrangement for synchronous edge adaptation of a plurality of clock-synchronous data streams
US5493538A (en) * 1994-11-14 1996-02-20 Texas Instruments Incorporated Minimum pulse width address transition detection circuit
US6731000B1 (en) * 2002-11-12 2004-05-04 Koninklijke Philips Electronics N.V. Folded-flex bondwire-less multichip power package
JP4129050B2 (en) * 2006-04-27 2008-07-30 松下電器産業株式会社 Multiple differential transmission system
CN101083641B (en) * 2006-05-30 2010-06-09 富士通株式会社 Input signal regulation method, self-adaptive balancer and method for controlling variable regualtion
US7881415B2 (en) * 2006-12-29 2011-02-01 Atmel Corporation Communication protocol method and apparatus for a single wire device
US9711041B2 (en) * 2012-03-16 2017-07-18 Qualcomm Incorporated N-phase polarity data transfer
US8064535B2 (en) * 2007-03-02 2011-11-22 Qualcomm Incorporated Three phase and polarity encoded serial interface
GB2456517A (en) * 2008-01-15 2009-07-22 Andrzej Radecki Serial data communication circuit for use with transmission lines using both data and clock to enable recovery of data synchronously
US20090243681A1 (en) * 2008-03-26 2009-10-01 Rambus Inc. Embedded Source-Synchronous Clock Signals
KR101061989B1 (en) * 2008-12-03 2011-09-05 (주)신창코넥타 Spacer and vehicle clock spring device including the spacer
US9178690B2 (en) * 2013-10-03 2015-11-03 Qualcomm Incorporated N factorial dual data rate clock and data recovery
US9337997B2 (en) * 2013-03-07 2016-05-10 Qualcomm Incorporated Transcoding method for multi-wire signaling that embeds clock information in transition of signal state

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006093988A (en) * 2004-09-22 2006-04-06 Sony Corp Encoder and decoder
JP2011029779A (en) * 2009-07-22 2011-02-10 Thine Electronics Inc Transmitter, and communication system
US20110176646A1 (en) * 2010-01-18 2011-07-21 Freescale Semiconductor, Inc. Method and system for determining bit stream zone statistics

Also Published As

Publication number Publication date
CN106063181B (en) 2018-03-13
EP3114792A1 (en) 2017-01-11
CN106063181A (en) 2016-10-26
JP6219538B2 (en) 2017-10-25
EP3114792B1 (en) 2021-06-09
WO2015134071A1 (en) 2015-09-11
KR101688377B1 (en) 2017-01-02
ES2881302T3 (en) 2021-11-29
KR20160113721A (en) 2016-09-30

Similar Documents

Publication Publication Date Title
US9313058B2 (en) Compact and fast N-factorial single data rate clock and data recovery circuits
JP6219538B2 (en) Clock recovery circuit for multiple wire data signals
US9148198B1 (en) Programmable pre-emphasis circuit for MIPI C-PHY
JP6059404B2 (en) N factorial dual data rate clock data recovery
US9172426B2 (en) Voltage mode driver circuit for N-phase systems
TWI699974B (en) Multiphase clock data recovery circuit calibration
US9203599B2 (en) Multi-lane N-factorial (N!) and other multi-wire communication systems
TW201714425A (en) Multiphase clock data recovery for a 3-phase interface
TW201521408A (en) Method to enhance mipi d-phy link rate with minimal phy changes and no protocol changes
US9735948B2 (en) Multi-lane N-factorial (N!) and other multi-wire communication systems
EP3095218A1 (en) Analog behavior modeling for 3-phase signaling
JP7157895B1 (en) C-PHY half-rate wire-state encoder and decoder
JP2017513307A (en) Method for using error correction code with N factorial or CCI extension
KR20180065119A (en) Receiver for data communication
KR20190068546A (en) Reduction of transmitter encoding jitter at the C-PHY interface using multiple clock phases for launch symbols
TWI822732B (en) Independent pair 3-phase eye sampling circuit
US9490964B2 (en) Symbol transition clocking clock and data recovery to suppress excess clock caused by symbol glitch during stable symbol period
KR102520096B1 (en) Encoded multi-lane N-factorial and other multi-wire communication systems
KR102265187B1 (en) Clock recovery circuit
TW202147138A (en) Unit interval jitter improvement in a c-phy interface

Legal Events

Date Code Title Description
A975 Report on accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A971005

Effective date: 20170223

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20170424

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20170904

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20170927

R150 Certificate of patent or registration of utility model

Ref document number: 6219538

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250