JP2017191814A - Semiconductor integrated circuit - Google Patents

Semiconductor integrated circuit Download PDF

Info

Publication number
JP2017191814A
JP2017191814A JP2016078856A JP2016078856A JP2017191814A JP 2017191814 A JP2017191814 A JP 2017191814A JP 2016078856 A JP2016078856 A JP 2016078856A JP 2016078856 A JP2016078856 A JP 2016078856A JP 2017191814 A JP2017191814 A JP 2017191814A
Authority
JP
Japan
Prior art keywords
power supply
semiconductor integrated
integrated circuit
wiring
region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2016078856A
Other languages
Japanese (ja)
Other versions
JP6420786B2 (en
Inventor
健悟 島
Kengo Shima
健悟 島
陽介 蟹江
Yosuke Kanie
陽介 蟹江
鈴木 隆司
Takashi Suzuki
隆司 鈴木
成雅 副島
Shigemasa Soejima
成雅 副島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tokai Rika Co Ltd
Toyota Central R&D Labs Inc
Original Assignee
Tokai Rika Co Ltd
Toyota Central R&D Labs Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokai Rika Co Ltd, Toyota Central R&D Labs Inc filed Critical Tokai Rika Co Ltd
Priority to JP2016078856A priority Critical patent/JP6420786B2/en
Publication of JP2017191814A publication Critical patent/JP2017191814A/en
Application granted granted Critical
Publication of JP6420786B2 publication Critical patent/JP6420786B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

PROBLEM TO BE SOLVED: To provide a semiconductor integrated circuit capable of improving protection strength of an internal circuit to surge and also improving the degree of integration of a system by reducing the number of mounting components.SOLUTION: A semiconductor integrated circuit 10 includes a surge protection circuit 30 among a first external power source terminal 20, a second external power source terminal 22, and an internal circuit 14. The surge protection circuit 30 is constituted, including a protection element 32 and a coil 34. The protection element 32 is provided between a first power source wiring 20L and a second power source wiring 22L and has a pn junction. The surge is absorbed into the protection element 32. Since a parasitic capacitance C is added to the pn junction of the protection element 32, an LC filter is constructed by the capacitance C and the coil 34. The LC filter can absorb a high frequency component of the surge.SELECTED DRAWING: Figure 1

Description

本発明は、サージ保護回路を備えた半導体集積回路に関する。   The present invention relates to a semiconductor integrated circuit including a surge protection circuit.

下記特許文献1には、サージ吸収回路を備えた半導体集積回路が開示されている。サージ吸収回路は、外部電源端子と内部回路素子との間に挿入されたサイリスタを含んで構成されている。内部回路素子は、例えばMOS(Metal Oxide Semiconductor)トランジスタを含んで構成されている。外部電源端子にサージが印加されると、サージ吸収回路のサイリスタが動作を開始し、サージが吸収される。これにより、内部回路素子のサージによる破壊、例えばトランジスタのソース領域の接合破壊を防止することができる。   Patent Document 1 below discloses a semiconductor integrated circuit including a surge absorbing circuit. The surge absorption circuit includes a thyristor inserted between the external power supply terminal and the internal circuit element. The internal circuit element includes, for example, a MOS (Metal Oxide Semiconductor) transistor. When a surge is applied to the external power supply terminal, the thyristor of the surge absorption circuit starts operating, and the surge is absorbed. This can prevent internal circuit element breakdown due to surge, for example, junction breakdown of the source region of the transistor.

ところで、上記サージ吸収回路では、サージの入力からサイリスタの動作が開始されるまでの速度が、トランジスタのソース領域の接合部におけるブレークダウンが開始されるまでの速度と同等である。このため、高周波成分を持つ高電界のサージが外部電源端子に入力されると、サージ吸収回路ではサージを吸収しきれずに、トランジスタの接合部にサージの高周波成分が流れ、内部回路素子が破壊される虞がある。一方、半導体集積回路に外付け電子部品を装着して、この電子部品を用いてサージの高周波成分を減衰させることが可能である。しかしながら、半導体集積回路に外付け電子部品を加えると、半導体集積回路を含むシステム全体の回路規模が大きくなり、システムの集積度が低下する。このため、改善の余地があった。   By the way, in the surge absorbing circuit, the speed from the input of the surge to the start of the thyristor operation is equal to the speed until the breakdown at the junction of the source region of the transistor is started. For this reason, when a high-field surge having a high-frequency component is input to the external power supply terminal, the surge absorption circuit cannot absorb the surge, and the surge high-frequency component flows to the junction of the transistor, destroying the internal circuit elements. There is a risk. On the other hand, an external electronic component can be mounted on the semiconductor integrated circuit, and the high frequency component of the surge can be attenuated using this electronic component. However, when an external electronic component is added to the semiconductor integrated circuit, the circuit scale of the entire system including the semiconductor integrated circuit increases, and the degree of system integration decreases. For this reason, there was room for improvement.

特開平3−234052号公報JP-A-3-234052

本発明は、上記事実を考慮し、サージに対する内部回路の保護耐力を向上させることができ、かつ、実装部品点数を削減してシステムの集積度を向上させることができる半導体集積回路を提供する。   In consideration of the above facts, the present invention provides a semiconductor integrated circuit that can improve the protection tolerance of an internal circuit against a surge, and can reduce the number of mounted components to improve the degree of system integration.

上記課題を解決するため、本発明の第1実施態様に係る半導体集積回路は、第1電源電圧が印加される第1外部電源端子と、第1電源電圧と異なる第2電源電圧が印加される第2外部電源端子と、第1外部電源端子から第1電源配線を介して第1電源電圧が供給され、かつ、第2外部電源端子から第2電源配線を介して第2電源電圧が供給される内部回路と、第1電源配線と第2電源配線との間に挿入され、かつ、pn接合部を有し、第1外部電源端子、第2外部電源端子のいずれか一方に入力されるサージをいずれか他方に吸収させる保護素子と、第1電源配線及び第2電源配線の少なくとも一方に電気的に直列に接続されたコイルと、を備えている。   In order to solve the above problems, a semiconductor integrated circuit according to a first embodiment of the present invention is applied with a first external power supply terminal to which a first power supply voltage is applied and a second power supply voltage different from the first power supply voltage. A first power supply voltage is supplied from the second external power supply terminal and the first external power supply terminal via the first power supply wiring, and a second power supply voltage is supplied from the second external power supply terminal via the second power supply wiring. And a surge that is inserted between the first external power supply terminal and the second external power supply terminal and has a pn junction between the first power supply wiring and the second power supply wiring. And a coil electrically connected in series to at least one of the first power supply wiring and the second power supply wiring.

第1実施態様に係る半導体集積回路では、第1電源配線と第2電源配線との間に保護素子が挿入され、第1電源配線及び第2電源配線の少なくとも一方にコイルが電気的に直列に接続される。保護素子はpn接合部を有しているので、このpn接合部には寄生の容量が付加される。このため、容量とコイルとの結合によりLCフィルタが構成されるので、このLCフィルタによりサージの高周波成分を減衰させることができる。一方、コイルは、第1電源配線及び第2電源配線の少なくとも一方に電気的に直列に接続され、半導体集積回路に集積化される。このため、内部回路の保護耐力を向上させる外付け電子部品をシステムに実装する必要が無いので、システムの回路規模を小さくすることができる。   In the semiconductor integrated circuit according to the first embodiment, a protection element is inserted between the first power supply wiring and the second power supply wiring, and a coil is electrically connected in series with at least one of the first power supply wiring and the second power supply wiring. Connected. Since the protective element has a pn junction, parasitic capacitance is added to the pn junction. For this reason, since the LC filter is configured by coupling the capacitor and the coil, the high frequency component of the surge can be attenuated by this LC filter. On the other hand, the coil is electrically connected in series to at least one of the first power supply wiring and the second power supply wiring, and is integrated in the semiconductor integrated circuit. For this reason, it is not necessary to mount an external electronic component for improving the protection strength of the internal circuit in the system, so that the circuit scale of the system can be reduced.

本発明の第2実施態様に係る半導体集積回路では、第1実施態様に係る半導体集積回路において、保護素子は、pnpバイポーラトランジスタとnpnバイポーラトランジスタとを含んで構成されるサイリスタである。   In the semiconductor integrated circuit according to the second embodiment of the present invention, in the semiconductor integrated circuit according to the first embodiment, the protection element is a thyristor including a pnp bipolar transistor and an npn bipolar transistor.

第2実施態様に係る半導体集積回路によれば、保護素子がサイリスタとされているので、サイリスタはpn接合部を有し、pn接合部には寄生の容量が付加される。このため、別途、容量素子を設けることなく、LCフィルタを構築することができるので、集積度を向上させることができる。   In the semiconductor integrated circuit according to the second embodiment, since the protective element is a thyristor, the thyristor has a pn junction, and a parasitic capacitance is added to the pn junction. For this reason, an LC filter can be constructed without separately providing a capacitor, so that the degree of integration can be improved.

本発明の第3実施態様に係る半導体集積回路では、第1実施態様に係る半導体集積回路において、保護素子は、逆方向に接続されたダイオードである。   In the semiconductor integrated circuit according to the third embodiment of the present invention, in the semiconductor integrated circuit according to the first embodiment, the protection element is a diode connected in the reverse direction.

第3実施態様に係る半導体集積回路によれば、ダイオードは、アノード領域とカソード領域とを含んで構成され、アノード領域とカソード領域とのpn接合部を有する。このため、ダイオードでもサイリスタと同様に、別途、容量素子を設けることなく、LCフィルタを構築することができるので、内部回路の保護耐力を向上させることができ、かつ、集積度を向上させることができる。   According to the semiconductor integrated circuit of the third embodiment, the diode includes the anode region and the cathode region, and has a pn junction between the anode region and the cathode region. For this reason, as in the thyristor, since the LC filter can be constructed without providing a separate capacitive element, the protection strength of the internal circuit can be improved and the degree of integration can be improved. it can.

本発明の第4実施態様に係る半導体集積回路では、第1実施態様〜第3実施態様のいずれか1つに係る半導体集積回路において、コイルは、平面視において渦巻き形状の配線により構成されている。   In the semiconductor integrated circuit according to the fourth embodiment of the present invention, in the semiconductor integrated circuit according to any one of the first to third embodiments, the coil is configured by a spiral wiring in a plan view. .

第4実施態様に係る半導体集積回路によれば、コイルが渦巻き形状の配線により構成されるので、多層の配線を使用することなく、コイルを簡易に構成することができる。   According to the semiconductor integrated circuit according to the fourth embodiment, since the coil is formed by spiral wiring, the coil can be easily configured without using a multilayer wiring.

本発明の第5実施態様に係る半導体集積回路では、第1実施態様〜第4実施態様のいずれか1つの半導体集積回路において、コイルは、第1電源配線又は第2電源配線と同一導電層、かつ、同一導電材料により形成されている。   In the semiconductor integrated circuit according to the fifth embodiment of the present invention, in the semiconductor integrated circuit according to any one of the first to fourth embodiments, the coil has the same conductive layer as the first power supply wiring or the second power supply wiring, And it is formed of the same conductive material.

第5実施態様に係る半導体集積回路によれば、別途、配線層及びこの配線層に配置される配線を設けることなく、コイルを簡易に構成することができる。   According to the semiconductor integrated circuit according to the fifth embodiment, the coil can be easily configured without separately providing the wiring layer and the wiring arranged in the wiring layer.

本発明によれば、サージに対する内部回路の保護耐力を向上させることができ、かつ、実装部品点数を削減してシステムの集積度を向上させることができる半導体集積回路を提供することができる。   ADVANTAGE OF THE INVENTION According to this invention, the semiconductor integrated circuit which can improve the protection tolerance of the internal circuit with respect to a surge and can reduce the number of mounting components and can improve the integration degree of a system can be provided.

本発明の第1実施の形態に係る半導体集積回路のサージ保護回路及び内部回路を示す要部回路図である。1 is a main part circuit diagram showing a surge protection circuit and an internal circuit of a semiconductor integrated circuit according to a first embodiment of the present invention; 図1に示されるサージ保護回路の縦断面構造を示す半導体集積回路の要部断面図である。FIG. 2 is a main part sectional view of a semiconductor integrated circuit showing a longitudinal sectional structure of the surge protection circuit shown in FIG. 1. 図1に示される内部回路の縦断面構造を示す半導体集積回路の要部断面図である。FIG. 2 is a main part sectional view of a semiconductor integrated circuit showing a longitudinal sectional structure of an internal circuit shown in FIG. 1. 図2に示されるサージ保護回路の概略平面図である。FIG. 3 is a schematic plan view of the surge protection circuit shown in FIG. 2. 図2及び図4に示されるサージ保護回路のコイルのインダクタンスとサージ保護耐力との関係を示すグラフである。It is a graph which shows the relationship between the inductance of the coil of the surge protection circuit shown by FIG.2 and FIG.4, and surge protection strength. 本発明の第2実施の形態に係る半導体集積回路の図1に対応する要部回路図である。FIG. 4 is a circuit diagram of a principal part corresponding to FIG. 1 of a semiconductor integrated circuit according to a second embodiment of the present invention. 第2実施の形態の第1変形例に係る半導体集積回路の図6に対応する要部回路図である。FIG. 17 is a principal part circuit diagram corresponding to FIG. 6 of a semiconductor integrated circuit according to a first modification example of the second embodiment; 第2実施の形態の第2変形例に係る半導体集積回路の図6に対応する要部回路図である。FIG. 17 is a principal part circuit diagram corresponding to FIG. 6 of a semiconductor integrated circuit according to a second modification example of the second embodiment;

[第1実施の形態]
以下、図1〜図5を用いて、本発明の第1実施の形態に係るサージ保護回路を備えた半導体集積回路を説明する。
[First Embodiment]
Hereinafter, a semiconductor integrated circuit including a surge protection circuit according to the first embodiment of the present invention will be described with reference to FIGS.

(半導体集積回路の回路構成)
図1に示されるように、本実施の形態に係る半導体集積回路10は、半導体基板(半導体チップ)12の主面中央部に内部回路14を備えている。内部回路14の周囲であって、半導体基板12の主面上には第1外部電源端子20、第2外部電源端子22及び外部信号端子24が配置されている。ここでは、主要な外部端子のみが示されているが、半導体基板12には上記以外に多数の外部端子が配置されている。
(Circuit configuration of semiconductor integrated circuit)
As shown in FIG. 1, the semiconductor integrated circuit 10 according to the present embodiment includes an internal circuit 14 at the center of the main surface of a semiconductor substrate (semiconductor chip) 12. A first external power supply terminal 20, a second external power supply terminal 22, and an external signal terminal 24 are disposed around the internal circuit 14 and on the main surface of the semiconductor substrate 12. Here, only main external terminals are shown, but a number of external terminals other than those described above are arranged on the semiconductor substrate 12.

第1外部電源端子20は第1電源配線20Lを通して内部回路14に接続されている。第1外部電源端子20には半導体集積回路10の外部の電源26から回路動作に必要とされる電源電圧Vccが印加される。本実施の形態に係る半導体集積回路10は自動車等の車両に実装されるので、電源26は車両に積載されたバッテリである。電源26は、例えば直流12V又は直流24Vを、直接、又は図示省略の電源回路等を経て半導体集積回路10へ供給される。   The first external power supply terminal 20 is connected to the internal circuit 14 through the first power supply wiring 20L. A power supply voltage Vcc required for circuit operation is applied to the first external power supply terminal 20 from a power supply 26 external to the semiconductor integrated circuit 10. Since the semiconductor integrated circuit 10 according to the present embodiment is mounted on a vehicle such as an automobile, the power supply 26 is a battery mounted on the vehicle. The power supply 26 is supplied to the semiconductor integrated circuit 10 directly or via a power supply circuit (not shown), for example, with a direct current of 12V or a direct current of 24V.

第2外部電源端子22は第2電源配線22Lを通して内部回路14に接続されている。第2外部電源端子22には電源26から回路動作に必要とされ、かつ、電源電圧Vccとは異なる電源電圧Vssが印加される。電源電圧Vssは、電源電圧Vccよりも低い電源電圧、ここでは0V(接地電圧)である。   The second external power supply terminal 22 is connected to the internal circuit 14 through the second power supply wiring 22L. A power supply voltage Vss required for circuit operation from the power supply 26 and different from the power supply voltage Vcc is applied to the second external power supply terminal 22. The power supply voltage Vss is a power supply voltage lower than the power supply voltage Vcc, here 0V (ground voltage).

外部信号端子24は、入力信号用端子として使用され、信号配線24Lを通して内部回路14の初段回路16に接続されている。回路構成は特に限定されないが、本実施の形態では、初段回路16が相補型トランジスタにより構成されている。詳しく説明すると、初段回路16はpチャネル型絶縁ゲート電界効果トランジスタ(IGFET:Insulated Gate Field Effect Transistor。以下、単に「トランジスタ」という。)Qpとnチャネル型トランジスタQnとにより構成されている。トランジスタQp及びトランジスタQnの双方のゲート電極は信号配線24Lを通して外部信号端子24に接続されている。外部信号端子24には半導体集積回路10の外部から信号INが入力され、入力された信号INに応じて初段回路16の動作が制御される。なお、トランジスタQp及びトランジスタQnの双方の主電極領域としてのドレイン領域は出力端子18を経て図示省略の次段回路に接続されている。初段回路16は次段回路へ信号OUTを出力する。トランジスタQpの主電極領域としてのソース領域には第1電源配線20Lから電源電圧Vccが印加される。また、トランジスタQnの主電極領域としてのソース領域には第2電源配線22Lから電源電圧Vssが印加される。   The external signal terminal 24 is used as an input signal terminal, and is connected to the first stage circuit 16 of the internal circuit 14 through the signal wiring 24L. Although the circuit configuration is not particularly limited, in the present embodiment, the first stage circuit 16 is configured by a complementary transistor. More specifically, the first stage circuit 16 includes a p-channel insulated gate field effect transistor (IGFET: Insulated Gate Field Effect Transistor; hereinafter simply referred to as “transistor”) Qp and an n-channel transistor Qn. The gate electrodes of both the transistor Qp and the transistor Qn are connected to the external signal terminal 24 through the signal wiring 24L. A signal IN is input to the external signal terminal 24 from the outside of the semiconductor integrated circuit 10, and the operation of the first stage circuit 16 is controlled in accordance with the input signal IN. Note that the drain region as the main electrode region of both the transistor Qp and the transistor Qn is connected to a next-stage circuit (not shown) via the output terminal 18. The first stage circuit 16 outputs a signal OUT to the next stage circuit. A power supply voltage Vcc is applied from the first power supply wiring 20L to the source region as the main electrode region of the transistor Qp. The power supply voltage Vss is applied from the second power supply wiring 22L to the source region as the main electrode region of the transistor Qn.

本実施の形態に係る半導体集積回路10は、第1外部電源端子20及び第2外部電源端子22と内部回路14との間にサージ保護回路30を備えている。サージ保護回路30は、保護素子32と、コイル34とを含んで構成されている。   The semiconductor integrated circuit 10 according to the present embodiment includes a surge protection circuit 30 between the first external power supply terminal 20 and the second external power supply terminal 22 and the internal circuit 14. The surge protection circuit 30 includes a protection element 32 and a coil 34.

詳しく説明すると、まず保護素子32は、第1電源配線20Lと第2電源配線22Lとの間に電気的に並列に接続されたサイリスタ(Thyristor)により構成されている。サイリスタは、pnpバイポーラトランジスタT1と、npnバイポーラトランジスタT2とを含んで構成されている。バイポーラトランジスタT1のエミッタ領域(アノード領域)は第1電源配線20Lに接続され、コレクタ領域(ゲート領域)は第2電源配線22Lに接続されている。バイポーラトランジスタT1のベース領域はバイポーラトランジスタT2のコレクタ領域に接続されている。バイポーラトランジスタT2のエミッタ領域(カソード領域)は第2電源配線22Lに接続され、ベース領域はバイポーラトランジスタT1のエミッタ領域及び第2電源配線22Lに接続されている。保護素子32は、第1外部電源端子20、第2外部電源端子22のいずれか一方に入力されるサージをいずれか他方に吸収させる。   More specifically, the protection element 32 is configured by a thyristor electrically connected in parallel between the first power supply line 20L and the second power supply line 22L. The thyristor includes a pnp bipolar transistor T1 and an npn bipolar transistor T2. The bipolar transistor T1 has an emitter region (anode region) connected to the first power supply line 20L and a collector region (gate region) connected to the second power supply line 22L. The base region of the bipolar transistor T1 is connected to the collector region of the bipolar transistor T2. The emitter region (cathode region) of the bipolar transistor T2 is connected to the second power supply line 22L, and the base region is connected to the emitter region of the bipolar transistor T1 and the second power supply line 22L. The protection element 32 absorbs a surge input to one of the first external power supply terminal 20 and the second external power supply terminal 22 to either one.

ここで、バイポーラトランジスタT1において、エミッタ領域とベース領域との間にはpn接合部が構成されている(図2参照)。pn接合部には空乏層が形成されるので、エミッタ領域とコレクタ領域との間に寄生の容量Cが付加される。   Here, in the bipolar transistor T1, a pn junction is formed between the emitter region and the base region (see FIG. 2). Since a depletion layer is formed at the pn junction, a parasitic capacitance C is added between the emitter region and the collector region.

一方、コイル34は、第1電源配線20Lに電気的に直列に挿入されている。すなわち、コイル34の一端は保護素子32を介して第1外部電源端子20に接続され、コイル34の他端は内部回路14に接続されている。   On the other hand, the coil 34 is electrically inserted in series with the first power supply wiring 20L. That is, one end of the coil 34 is connected to the first external power supply terminal 20 via the protection element 32, and the other end of the coil 34 is connected to the internal circuit 14.

サージ保護回路30では、保護素子32のpn接合部によって付加される容量Cと、コイル34とによりL型LCフィルタが構成されている。このLCフィルタでは、例えば第1外部電源端子20に高電界のサージが入力されたときに、サージの高周波成分を減衰させることができる。   In the surge protection circuit 30, a capacitor C added by the pn junction of the protection element 32 and the coil 34 constitute an L-type LC filter. In this LC filter, for example, when a high electric field surge is input to the first external power supply terminal 20, the high frequency component of the surge can be attenuated.

(半導体集積回路のデバイス構造)
本実施の形態に係る上記半導体集積回路10の具体的デバイス構造について説明する。図2及び図3に示されるように、半導体集積回路10は、半導体基板12を含んで構成されている。半導体基板12は、第1導電型のp型に設定され、かつ、低い不純物密度に設定された単結晶シリコン基板により形成されている。半導体基板12には電源電圧Vssが印加される。
(Device structure of semiconductor integrated circuit)
A specific device structure of the semiconductor integrated circuit 10 according to the present embodiment will be described. As shown in FIGS. 2 and 3, the semiconductor integrated circuit 10 includes a semiconductor substrate 12. The semiconductor substrate 12 is formed of a single crystal silicon substrate set to the first conductivity type p-type and set to a low impurity density. A power supply voltage Vss is applied to the semiconductor substrate 12.

まず最初に、内部回路14の初段回路16を構成するトランジスタQpは、図3に示されるように、第2導電型のn型ウエル領域(n型半導体領域)40に形成されている。n型ウエル領域40は、半導体基板12の主面部に形成され、半導体基板12の不純物密度よりも高い不純物密度に設定されている。また、トランジスタQnはp型ウエル領域(p型半導体領域)42に形成されている。p型ウエル領域42は、半導体基板12の主面部にn型ウエル領域40とは異なる位置に形成され、半導体基板12の不純物密度よりも高い不純物密度に設定されている。   First, the transistor Qp constituting the first stage circuit 16 of the internal circuit 14 is formed in the second conductivity type n-type well region (n-type semiconductor region) 40 as shown in FIG. The n-type well region 40 is formed in the main surface portion of the semiconductor substrate 12 and is set to an impurity density higher than the impurity density of the semiconductor substrate 12. The transistor Qn is formed in the p-type well region (p-type semiconductor region) 42. The p-type well region 42 is formed on the main surface portion of the semiconductor substrate 12 at a position different from the n-type well region 40, and is set to an impurity density higher than the impurity density of the semiconductor substrate 12.

トランジスタQpは、素子分離領域46により周囲を囲まれた領域内において、n型ウエル領域40の主面部をチャネル形成領域とし、一対のp型半導体領域48と、ゲート絶縁膜52と、ゲート電極54とを含んで構成されている。一対のp型半導体領域48は、ソース領域及びドレイン領域であり、トランジスタQpの主電極領域を構成している。p型半導体領域48はp型ウエル領域42よりも高い不純物密度に設定されている。ゲート絶縁膜52は、一対のp型半導体領域48間において、n型ウエル領域40の主面上に形成されている。ゲート絶縁膜52には、例えばシリコン酸化膜、シリコン窒化膜、又はシリコン酸化膜とシリコン窒化膜とを組み合わせた複合膜が使用されている。ゲート電極54はゲート絶縁膜52上に形成されている。ゲート電極54には、例えば多結晶シリコン膜、高融点金属シリサイド膜、高融点金属膜、又はそれらの複合膜が使用されている。多結晶シリコン膜には、抵抗値を低減する不純物が添加されている。   In the region surrounded by the element isolation region 46, the transistor Qp has a main surface portion of the n-type well region 40 as a channel formation region, a pair of p-type semiconductor regions 48, a gate insulating film 52, and a gate electrode 54. It is comprised including. The pair of p-type semiconductor regions 48 are a source region and a drain region, and constitute a main electrode region of the transistor Qp. The p-type semiconductor region 48 is set to have a higher impurity density than the p-type well region 42. The gate insulating film 52 is formed on the main surface of the n-type well region 40 between the pair of p-type semiconductor regions 48. As the gate insulating film 52, for example, a silicon oxide film, a silicon nitride film, or a composite film in which a silicon oxide film and a silicon nitride film are combined is used. The gate electrode 54 is formed on the gate insulating film 52. For the gate electrode 54, for example, a polycrystalline silicon film, a refractory metal silicide film, a refractory metal film, or a composite film thereof is used. Impurities that reduce the resistance value are added to the polycrystalline silicon film.

p型半導体領域48には第1層目の配線58が電気的に接続されている。配線58は、トランジスタQp上に層間絶縁膜56を介して形成され、層間絶縁膜56に形成された接続孔(符号は省略する)を通してp型半導体領域48に接続されている。配線58には、例えばアルミニウム合金膜を主体とした複合膜が使用されている。また、配線58には第2層目の配線62が電気的に接続されている。配線62は、配線58上に層間絶縁膜60を介して形成され、層間絶縁膜60に形成された接続孔60Hを通して配線58に接続されている。配線62は配線58と同一導電材料により形成されている。   A first layer wiring 58 is electrically connected to the p-type semiconductor region 48. The wiring 58 is formed on the transistor Qp via the interlayer insulating film 56 and is connected to the p-type semiconductor region 48 through a connection hole (reference numeral is omitted) formed in the interlayer insulating film 56. For the wiring 58, for example, a composite film mainly composed of an aluminum alloy film is used. The wiring 58 is electrically connected to the second-layer wiring 62. The wiring 62 is formed on the wiring 58 via the interlayer insulating film 60, and is connected to the wiring 58 through a connection hole 60 </ b> H formed in the interlayer insulating film 60. The wiring 62 is formed of the same conductive material as that of the wiring 58.

トランジスタQpに離間された領域において、n型ウエル領域40の主面部にはn型半導体領域50Cが形成されている。n型半導体領域50Cは、n型半導体領域50と同一不純物密度に設定され、n型ウエル領域40に電源電圧Vccを供給するウエルコンタクト領域として使用されている。   In the region separated from the transistor Qp, an n-type semiconductor region 50C is formed in the main surface portion of the n-type well region 40. The n-type semiconductor region 50C is set to the same impurity density as that of the n-type semiconductor region 50, and is used as a well contact region that supplies the power supply voltage Vcc to the n-type well region 40.

トランジスタQnは、素子分離領域46により周囲を囲まれた領域内において、p型ウエル領域42の主面部をチャネル形成領域とし、一対のn型半導体領域50と、ゲート絶縁膜52と、ゲート電極54とを含んで構成されている。一対のn型半導体領域50は、ソース領域及びドレイン領域であり、トランジスタQnの主電極領域を構成している。n型半導体領域50はn型ウエル領域40よりも高い不純物密度に設定されている。ゲート絶縁膜52は、一対のn型半導体領域50間において、p型ウエル領域42の主面上に形成されている。ゲート電極54はゲート絶縁膜52上に形成されている。   In the region surrounded by the element isolation region 46, the transistor Qn has a main surface portion of the p-type well region 42 as a channel formation region, a pair of n-type semiconductor regions 50, a gate insulating film 52, and a gate electrode 54. It is comprised including. The pair of n-type semiconductor regions 50 are a source region and a drain region, and constitute a main electrode region of the transistor Qn. The n-type semiconductor region 50 is set to a higher impurity density than the n-type well region 40. The gate insulating film 52 is formed on the main surface of the p-type well region 42 between the pair of n-type semiconductor regions 50. The gate electrode 54 is formed on the gate insulating film 52.

n型半導体領域50には配線58が電気的に接続されている。配線58には配線62が電気的に接続されている。また、トランジスタQnに離間された領域において、p型ウエル領域42の主面部にはp型半導体領域48Cが形成されている。p型半導体領域48Cは、p型半導体領域48と同一不純物密度に設定され、p型ウエル領域42に電源電圧Vssを供給するウエルコンタクト領域として使用されている。   A wiring 58 is electrically connected to the n-type semiconductor region 50. A wiring 62 is electrically connected to the wiring 58. A p-type semiconductor region 48C is formed in the main surface portion of the p-type well region 42 in a region separated from the transistor Qn. The p-type semiconductor region 48C is set to the same impurity density as the p-type semiconductor region 48, and is used as a well contact region that supplies the power supply voltage Vss to the p-type well region 42.

一方、サージ保護回路30の保護素子32を構成するバイポーラトランジスタT1は、図2に示されるように、n型ウエル領域40をベース領域とし、p型半導体領域48をエミッタ領域とし、p型ウエル領域44をコレクタ領域として構成されている。つまり、バイポーラトランジスタT1は横型構造とされている。p型ウエル領域44は、n型ウエル領域40の主面部に形成され、p型ウエル領域42よりも高い不純物密度を有し、かつ、p型ウエル領域42の深さよりも浅い接合深さを有する。p型半導体領域48に離間された領域において、n型ウエル領域40の主面部にはウエルコンタクト領域としてのn型半導体領域50Cが形成されている。   On the other hand, as shown in FIG. 2, the bipolar transistor T1 constituting the protection element 32 of the surge protection circuit 30 has an n-type well region 40 as a base region, a p-type semiconductor region 48 as an emitter region, and a p-type well region. 44 is configured as a collector region. That is, the bipolar transistor T1 has a lateral structure. The p-type well region 44 is formed in the main surface portion of the n-type well region 40, has an impurity density higher than that of the p-type well region 42, and has a junction depth shallower than the depth of the p-type well region 42. . In a region separated from the p-type semiconductor region 48, an n-type semiconductor region 50 </ b> C as a well contact region is formed on the main surface portion of the n-type well region 40.

バイポーラトランジスタT2は、n型ウエル領域40をコレクタ領域とし、p型ウエル領域44をベース領域とし、n型半導体領域50をエミッタ領域として構成されている。つまり、バイポーラトランジスタT2は縦型構造とされている。n型半導体領域50に離間された領域において、p型ウエル領域44の主面部にはウエルコンタクト領域としてのp型半導体領域48Cが形成されている。   The bipolar transistor T2 includes an n-type well region 40 as a collector region, a p-type well region 44 as a base region, and an n-type semiconductor region 50 as an emitter region. That is, the bipolar transistor T2 has a vertical structure. In a region separated from the n-type semiconductor region 50, a p-type semiconductor region 48C as a well contact region is formed on the main surface portion of the p-type well region 44.

サージ保護回路30のコイル34は、図2に示されるように、配線62を利用して形成され、配線62と同一導電層に配置され(同一製造工程により形成され)、かつ、同一導電材料により形成された配線62Cによって構成されている。すなわち、配線62Cは層間絶縁膜60上に配置されている。コイル34の配線62Cは、図4に示されるように、平面視において、全体としては方形状に形成されているが、旋回するに従って中心から遠ざかる渦巻き形状に形成されている。   As shown in FIG. 2, the coil 34 of the surge protection circuit 30 is formed by using the wiring 62, disposed in the same conductive layer as the wiring 62 (formed by the same manufacturing process), and made of the same conductive material. The wiring 62C is formed. That is, the wiring 62C is disposed on the interlayer insulating film 60. As shown in FIG. 4, the wiring 62 </ b> C of the coil 34 is formed in a square shape as a whole in a plan view, but is formed in a spiral shape that moves away from the center as it turns.

図4において保護素子32の平面構造を省略しているが、本実施の形態では、保護素子32の一方向の長さL1に対して、コイル34の同一方向の長さL2は短い設定とされている。また、コイル34の一方向と直交する長さL3は、保護素子32の同一方向の長さと同等とされて、レイアウトの最適化を図っている。ここで、例えば、保護素子32の長さL1は650μmに設定される。コイル34の長さL2は350μm及び長さL3は350μmに設定される。このような寸法に設定されるコイル34では、0.8[μH]〜1.0[μH]のインダクタンスを得ることができる。   In FIG. 4, the planar structure of the protection element 32 is omitted, but in this embodiment, the length L2 in the same direction of the coil 34 is set shorter than the length L1 in one direction of the protection element 32. ing. Further, the length L3 orthogonal to one direction of the coil 34 is made equal to the length of the protective element 32 in the same direction to optimize the layout. Here, for example, the length L1 of the protection element 32 is set to 650 μm. The length L2 of the coil 34 is set to 350 μm and the length L3 is set to 350 μm. In the coil 34 set to such a dimension, an inductance of 0.8 [μH] to 1.0 [μH] can be obtained.

(本実施の形態の作用及び効果)
本実施の形態に係る半導体集積回路10は図1に示されるようにサージ保護回路30を備え、サージ保護回路30は保護素子32とコイル34とを備える。保護素子32は、第1電源配線20Lと第2電源配線22Lとの間に挿入され、第1電源配線20Lにコイル34が電気的に直列に接続される。保護素子32はpn接合部を有するので、このpn接合部には寄生の容量Cが付加される。このため、容量Cとコイル34との結合によりLCフィルタが構築されるので、このLCフィルタによりサージの高周波成分を減衰させることができる。
(Operation and effect of the present embodiment)
As shown in FIG. 1, the semiconductor integrated circuit 10 according to the present embodiment includes a surge protection circuit 30, and the surge protection circuit 30 includes a protection element 32 and a coil 34. The protection element 32 is inserted between the first power supply wiring 20L and the second power supply wiring 22L, and the coil 34 is electrically connected in series to the first power supply wiring 20L. Since the protection element 32 has a pn junction, a parasitic capacitance C is added to the pn junction. For this reason, since the LC filter is constructed by coupling the capacitor C and the coil 34, the high frequency component of the surge can be attenuated by this LC filter.

図5はコイル34のインダクタンスの値とサージ保護耐力との関係を示す。横軸はインダクタンス[μH]、縦軸はサージ保護耐力[kV]である。サージ保護回路としてサイリスタのみでコイルを設けていない比較例に係る半導体集積回路(符号A)に対して、1.0[μH]のインダクタンスに設定されたコイル34を有するサージ保護回路30は4倍のサージ保護耐力になる結果(符号B)を得た。   FIG. 5 shows the relationship between the inductance value of the coil 34 and the surge protection strength. The horizontal axis represents inductance [μH], and the vertical axis represents surge protection strength [kV]. The surge protection circuit 30 having a coil 34 set to an inductance of 1.0 [μH] is four times that of the semiconductor integrated circuit (symbol A) according to the comparative example in which only the thyristor is not provided as a surge protection circuit. As a result, the result (symbol B) was obtained.

一方、サージ保護回路30のコイル34は、第1電源配線20Lに電気的に直列に接続され、半導体集積回路10に集積化される。このため、内部回路14の保護耐力を向上させる外付け電子部品をシステムに実装する必要が無いので、システムの回路規模を小さくすることができる。   On the other hand, the coil 34 of the surge protection circuit 30 is electrically connected in series to the first power supply wiring 20 </ b> L and is integrated in the semiconductor integrated circuit 10. For this reason, there is no need to mount an external electronic component for improving the protection strength of the internal circuit 14 in the system, so that the circuit scale of the system can be reduced.

従って、サージに対する内部回路14の保護耐力を向上させることができ、かつ、実装部品点数を削減してシステムの集積度を向上させることができる半導体集積回路10を提供することができる。   Therefore, it is possible to provide the semiconductor integrated circuit 10 that can improve the protection tolerance of the internal circuit 14 against a surge, and can reduce the number of mounted components and improve the degree of system integration.

また、本実施の形態に係る半導体集積回路10では、図1及び図2に示されるように、サージ保護回路30の保護素子32は、バイポーラトランジスタT1及びバイポーラトランジスタT2を含んで構成されるサイリスタである。サイリスタはpn接合部を有し、pn接合部には寄生の容量Cが付加される。このため、別途、容量素子を設けることなく、LCフィルタを構築することができるので、内部回路14の保護耐力を向上させることができ、かつ、集積度を向上させることができる。   In the semiconductor integrated circuit 10 according to the present embodiment, as shown in FIGS. 1 and 2, the protection element 32 of the surge protection circuit 30 is a thyristor including a bipolar transistor T1 and a bipolar transistor T2. is there. The thyristor has a pn junction, and a parasitic capacitance C is added to the pn junction. For this reason, an LC filter can be constructed without separately providing a capacitive element, so that the protection strength of the internal circuit 14 can be improved and the degree of integration can be improved.

さらに、本実施の形態に係る半導体集積回路10では、図2及び図4に示されるように、サージ保護回路30のコイル34は、平面視において渦巻き形状の配線62Cにより構成される。単層の配線62Cが渦巻き形状に引き回されることにより、多層の配線が使用されないので、コイル34を簡易に構成することができる。   Furthermore, in the semiconductor integrated circuit 10 according to the present embodiment, as shown in FIGS. 2 and 4, the coil 34 of the surge protection circuit 30 is configured by a spiral wiring 62 </ b> C in plan view. Since the single-layer wiring 62C is drawn in a spiral shape, a multilayer wiring is not used, so that the coil 34 can be configured easily.

また、本実施の形態に係る半導体集積回路10では、図2に示されるように、サージ保護回路30のコイル34(配線62C)は、第1電源配線22Lとしての第2層目の配線62と同一導電層、かつ、同一導電材料により形成されている。このため、別途、配線層及びこの配線層に配置される配線を設けることなく、配線62を利用してコイル34を簡易に構成することができる。なお、コイル34は、第1層目の配線58を利用して、配線58と同一導電層、かつ、同一導電材料により形成してもよい。   In the semiconductor integrated circuit 10 according to the present embodiment, as shown in FIG. 2, the coil 34 (wiring 62C) of the surge protection circuit 30 is connected to the second-layer wiring 62 as the first power supply wiring 22L. The same conductive layer and the same conductive material are used. For this reason, the coil 34 can be simply configured using the wiring 62 without separately providing a wiring layer and wiring arranged in the wiring layer. The coil 34 may be formed of the same conductive layer and the same conductive material as the wiring 58 using the first layer wiring 58.

[第2実施の形態]
以下、図6〜図8を用いて、本発明の第2実施の形態に係るサージ保護回路を備えた半導体集積回路を説明する。なお、本実施の形態において、第1実施の形態に係る半導体集積回路10の構成要素と同一又は実質的同一の構成要素には同一符号を付け、重複する説明は省略する。
[Second Embodiment]
Hereinafter, a semiconductor integrated circuit including a surge protection circuit according to the second embodiment of the present invention will be described with reference to FIGS. In the present embodiment, the same or substantially the same components as those of the semiconductor integrated circuit 10 according to the first embodiment are denoted by the same reference numerals, and redundant description is omitted.

本実施の形態に係る半導体集積回路10では、図6に示されるように、第1外部電源端子20とサージ保護回路30の保護素子32との間であって、第1電源配線20Lに電気的に直列にサージ保護回路30のコイル34が挿入されている。図6に示される半導体集積回路10によれば、第1実施の形態に係る半導体集積回路10により得られる作用効果と同様の作用効果を得ることができる。   In the semiconductor integrated circuit 10 according to the present embodiment, as shown in FIG. 6, the first power supply wiring 20L is electrically connected between the first external power supply terminal 20 and the protection element 32 of the surge protection circuit 30. The coil 34 of the surge protection circuit 30 is inserted in series. According to the semiconductor integrated circuit 10 shown in FIG. 6, it is possible to obtain the same operational effects as those obtained by the semiconductor integrated circuit 10 according to the first embodiment.

図7に示される半導体集積回路10は、本実施の形態の第1変形例であり、第2外部電源端子22とサージ保護回路30の保護素子32との間であって、第2電源配線22Lに電気的に直列にサージ保護回路30のコイル34が挿入されている。図7に示される半導体集積回路10でも、第1実施の形態に係る半導体集積回路10により得られる作用効果と同様の作用効果を得ることができる。   The semiconductor integrated circuit 10 shown in FIG. 7 is a first modification of the present embodiment, and is between the second external power supply terminal 22 and the protection element 32 of the surge protection circuit 30 and is connected to the second power supply wiring 22L. The coil 34 of the surge protection circuit 30 is inserted electrically in series. Also in the semiconductor integrated circuit 10 shown in FIG. 7, it is possible to obtain the same operational effects as those obtained by the semiconductor integrated circuit 10 according to the first embodiment.

図8に示される半導体集積回路10は、本実施の形態の第2変形例であり、サージ保護回路30の保護素子32と内部回路14との間であって、第2電源配線22Lに電気的に直列にサージ保護回路30のコイル34が挿入されている。図8に示される半導体集積回路10でも、第1実施の形態に係る半導体集積回路10により得られる作用効果と同様の作用効果を得ることができる。   A semiconductor integrated circuit 10 shown in FIG. 8 is a second modification of the present embodiment, and is electrically connected to the second power supply wiring 22L between the protection element 32 of the surge protection circuit 30 and the internal circuit 14. The coil 34 of the surge protection circuit 30 is inserted in series. Also in the semiconductor integrated circuit 10 shown in FIG. 8, it is possible to obtain the same effects as the effects obtained by the semiconductor integrated circuit 10 according to the first embodiment.

[上記実施の形態の補足説明]
本発明は、上記実施の形態に限定されるものではなく、その要旨を逸脱しない範囲において例えば以下の通り変形可能である。例えば、本発明は、外部電源端子とサージ保護回路の保護素子との間、保護素子と内部回路との間のそれぞれにおいて、電源配線にコイルを電気的に直列に接続し、T型LCフィルタを構築してもよい。また、本発明は、サージ保護回路の保護素子に、逆方向に接続されたツェナダイオード(ダイオード)を使用してもよい。ツェナダイオードは、アノード領域とカソード領域とを含んで構成され、アノード領域とカソード領域とのpn接合部を有する。このため、ツェナダイオードでもサイリスタと同様に、別途、容量素子を設けることなく、LCフィルタを構築することができるので、内部回路の保護耐力を向上させることができ、かつ、集積度を向上させることができる。また、本発明は、サージ保護回路の保護素子に、トランジスタを使用してもよい。トランジスタのソース領域又はドレイン領域とウエル領域とのpn接合部が形成され、このpn接合部には寄生の容量が付加されるので、容量を利用してLCフィルタを構築することができる。
[Supplementary explanation of the above embodiment]
The present invention is not limited to the above-described embodiment, and can be modified as follows, for example, without departing from the gist thereof. For example, in the present invention, a coil is electrically connected in series to a power supply wiring between an external power supply terminal and a protection element of a surge protection circuit, and between a protection element and an internal circuit, and a T-type LC filter is May be built. Moreover, you may use the Zener diode (diode) connected to the reverse direction for the protection element of a surge protection circuit. The Zener diode is configured to include an anode region and a cathode region, and has a pn junction between the anode region and the cathode region. For this reason, as with thyristors, it is possible to construct an LC filter without providing a separate capacitive element even with a zener diode, so that the protection strength of the internal circuit can be improved and the degree of integration can be improved. Can do. In the present invention, a transistor may be used as the protection element of the surge protection circuit. Since a pn junction between the source or drain region of the transistor and the well region is formed, and a parasitic capacitance is added to the pn junction, an LC filter can be constructed using the capacitance.

10 半導体集積回路
12 半導体基板
14 内部回路
20 第1外部電源端子
20L 第1電源配線
22 第2外部電源端子
22L 第2電源配線
30 サージ保護回路
32 保護素子
34 コイル
T1、T2 バイポーラトランジスタ
Qp、Qn トランジスタ
C 容量
DESCRIPTION OF SYMBOLS 10 Semiconductor integrated circuit 12 Semiconductor substrate 14 Internal circuit 20 1st external power supply terminal 20L 1st power supply wiring 22 2nd external power supply terminal 22L 2nd power supply wiring 30 Surge protection circuit 32 Protection element 34 Coil T1, T2 Bipolar transistor Qp, Qn transistor C capacity

Claims (5)

第1電源電圧が印加される第1外部電源端子と、
前記第1電源電圧と異なる第2電源電圧が印加される第2外部電源端子と、
前記第1外部電源端子から第1電源配線を介して前記第1電源電圧が供給され、かつ、前記第2外部電源端子から第2電源配線を介して前記第2電源電圧が供給される内部回路と、
前記第1電源配線と前記第2電源配線との間に挿入され、かつ、pn接合部を有し、前記第1外部電源端子、前記第2外部電源端子のいずれか一方に入力されるサージをいずれか他方に吸収させる保護素子と、
前記第1電源配線及び前記第2電源配線の少なくとも一方に電気的に直列に接続されたコイルと、
を備えた半導体集積回路。
A first external power supply terminal to which a first power supply voltage is applied;
A second external power supply terminal to which a second power supply voltage different from the first power supply voltage is applied;
An internal circuit in which the first power supply voltage is supplied from the first external power supply terminal via a first power supply wiring, and the second power supply voltage is supplied from the second external power supply terminal via a second power supply wiring. When,
A surge that is inserted between the first power supply wiring and the second power supply wiring, has a pn junction, and is input to either the first external power supply terminal or the second external power supply terminal. A protective element to be absorbed by either of the other,
A coil electrically connected in series to at least one of the first power supply wiring and the second power supply wiring;
A semiconductor integrated circuit.
前記保護素子は、pnpバイポーラトランジスタとnpnバイポーラトランジスタとを含んで構成されるサイリスタである請求項1に記載の半導体集積回路。   The semiconductor integrated circuit according to claim 1, wherein the protection element is a thyristor including a pnp bipolar transistor and an npn bipolar transistor. 前記保護素子は、逆方向に接続されたダイオードである請求項1に記載の半導体集積回路。   The semiconductor integrated circuit according to claim 1, wherein the protection element is a diode connected in a reverse direction. 前記コイルは、平面視において渦巻き形状の配線により構成されている請求項1〜請求項3のいずれか1項に記載の半導体集積回路。   4. The semiconductor integrated circuit according to claim 1, wherein the coil is configured by a spiral wiring in a plan view. 5. 前記コイルは、前記第1電源配線又は前記第2電源配線と同一導電層、かつ、同一導電材料により形成されている請求項1〜請求項4のいずれか1項に記載の半導体集積回路。   5. The semiconductor integrated circuit according to claim 1, wherein the coil is formed of the same conductive layer and the same conductive material as the first power supply wiring or the second power supply wiring. 6.
JP2016078856A 2016-04-11 2016-04-11 Semiconductor integrated circuit Expired - Fee Related JP6420786B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2016078856A JP6420786B2 (en) 2016-04-11 2016-04-11 Semiconductor integrated circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2016078856A JP6420786B2 (en) 2016-04-11 2016-04-11 Semiconductor integrated circuit

Publications (2)

Publication Number Publication Date
JP2017191814A true JP2017191814A (en) 2017-10-19
JP6420786B2 JP6420786B2 (en) 2018-11-07

Family

ID=60086458

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016078856A Expired - Fee Related JP6420786B2 (en) 2016-04-11 2016-04-11 Semiconductor integrated circuit

Country Status (1)

Country Link
JP (1) JP6420786B2 (en)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59181046A (en) * 1983-03-31 1984-10-15 Toshiba Corp Semiconductor integrated circuit
JPS6457746A (en) * 1987-08-28 1989-03-06 Matsushita Electronics Corp Semiconductor integrated circuit
JP2002009244A (en) * 2000-06-21 2002-01-11 Hitachi Ltd Semiconductor integrated circuit and its design method
JP2007214226A (en) * 2006-02-08 2007-08-23 Oki Electric Ind Co Ltd Electrostatic discharge protection circuit

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59181046A (en) * 1983-03-31 1984-10-15 Toshiba Corp Semiconductor integrated circuit
JPS6457746A (en) * 1987-08-28 1989-03-06 Matsushita Electronics Corp Semiconductor integrated circuit
JP2002009244A (en) * 2000-06-21 2002-01-11 Hitachi Ltd Semiconductor integrated circuit and its design method
JP2007214226A (en) * 2006-02-08 2007-08-23 Oki Electric Ind Co Ltd Electrostatic discharge protection circuit

Also Published As

Publication number Publication date
JP6420786B2 (en) 2018-11-07

Similar Documents

Publication Publication Date Title
US6977425B2 (en) Semiconductor device having a lateral MOSFET and combined IC using the same
US7495265B2 (en) ESD protection circuit with SCR structure for semiconductor device
US8164872B2 (en) Power supply clamp circuit
US9917102B2 (en) Semiconductor device
TWI580001B (en) Electrstatic discharge protection circuit, structure and method of making the same
CN107658295B (en) Bidirectional ESD protection anti-latch-up device with fully symmetrical double-gate control diode triggering SCR structure
JPWO2013039135A1 (en) High voltage semiconductor device
JP6311468B2 (en) Semiconductor device and integrated circuit
TWI272711B (en) Low capacitance ESD-protection structure under a bond pad
CN109524452B (en) Semiconductor device with a semiconductor layer having a plurality of semiconductor layers
JP4957686B2 (en) Semiconductor device
US20210028165A1 (en) Capacitor Structure
US20070052032A1 (en) Electrostatic discharge device with latch-up immunity
CN106783839B (en) Electronic device, in particular for preventing overvoltages
JP6420786B2 (en) Semiconductor integrated circuit
CN110246837B (en) Double-diode ESD protection circuit
TWI703674B (en) Semiconductor wafer
JP4945948B2 (en) Semiconductor device
JP2000286391A (en) Level shifter
US9035349B2 (en) Bidirectional semiconductor device for protection against electrostatic discharges, usable on silicon on insulator
JP6549905B2 (en) Semiconductor integrated circuit
JP2005136290A (en) Semiconductor device
JP2015222761A (en) Semiconductor integrated circuit
TWI236130B (en) I/O cell and ESD protection circuit
JP7052972B2 (en) Semiconductor integrated circuit

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20170920

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20180706

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20180717

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180910

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20180925

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20181012

R150 Certificate of patent or registration of utility model

Ref document number: 6420786

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees