JP2017143317A - 半導体装置及び計測機器 - Google Patents

半導体装置及び計測機器 Download PDF

Info

Publication number
JP2017143317A
JP2017143317A JP2017103777A JP2017103777A JP2017143317A JP 2017143317 A JP2017143317 A JP 2017143317A JP 2017103777 A JP2017103777 A JP 2017103777A JP 2017103777 A JP2017103777 A JP 2017103777A JP 2017143317 A JP2017143317 A JP 2017143317A
Authority
JP
Japan
Prior art keywords
oscillator
semiconductor device
temperature
lsi
lead frame
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2017103777A
Other languages
English (en)
Other versions
JP6493995B2 (ja
Inventor
紀久 曽根
Norihisa Sone
紀久 曽根
山田 和也
Kazuya Yamada
和也 山田
竹井 彰啓
Akihiro Takei
彰啓 竹井
吉田 裕一
Yuichi Yoshida
裕一 吉田
憲吾 武政
Kengo Takemasa
憲吾 武政
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lapis Semiconductor Co Ltd
Original Assignee
Lapis Semiconductor Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lapis Semiconductor Co Ltd filed Critical Lapis Semiconductor Co Ltd
Priority to JP2017103777A priority Critical patent/JP6493995B2/ja
Publication of JP2017143317A publication Critical patent/JP2017143317A/ja
Application granted granted Critical
Publication of JP6493995B2 publication Critical patent/JP6493995B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements

Landscapes

  • Wire Bonding (AREA)
  • Lead Frames For Integrated Circuits (AREA)
  • Piezo-Electric Or Mechanical Vibrators, Or Delay Or Filter Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

【課題】生産効率を向上させ、且つ、汎用性を持たせた半導体装置及び計測機器を提供する。【解決手段】半導体装置24は、複数の外部電極34を備えた発振子と、複数の発振子用電極パッド54が形成された第1の領域と複数の電極パッド50が形成された第2の領域とが一方の面上の一辺に沿って設けられると共に、第1の領域と第2の領域との間の第1の方向における距離が外部電極34間の距離よりも狭くなっている集積回路30と、発振子及び集積回路30が搭載されたダイパッドと、集積回路の一辺に沿って設けられた複数のリードとを備えると共に、平面視で発振子用電極パッド54とリードとの間に外部電極34が挟まれるように発振子が搭載されたリードフレーム202と、発振子用電極パッド54を介して外部電極34と接続される発振回路51と、発振回路51を囲むように配置され、電極パッド50と接続されるデジタル回路部55と、を有する。【選択図】図8

Description

本発明は、半導体装置及び計測機器に関する。
近年、積算電力量を計測する電力メータなどの計測機器において、時間帯別に積算電力量を計測する需要が高まっている。これに伴い、計測機器の内部に、発振子と集積回路とを設けて半導体装置を構成することで、電力と時間を計測できるようにした計測機器がある。また、リードフレームの上面に集積回路(ICチップ)を搭載して、ボンディングワイヤで集積回路とリードフレームとを接続し、集積回路の上面に、異方性導電性接着フィルムを介して発振子を搭載した回路装置がある(例えば、特許文献1)。
しかしながら、集積回路の上面に発振子を搭載する場合、集積回路に形成された端子と発振子に形成された端子との位置を合わせる必要があるため、汎用性に欠けるといった問題がある。また、リードフレームと集積回路をボンディングワイヤで接続する工程と、異方性導電性接着フィルムを介して集積回路と発振子とを接続する工程とを行うため、生産効率が悪い。
特開2010−34094号公報
本発明は、上記の事実を考慮し、生産効率を向上させ、且つ、汎用性を持たせた半導体装置及び計測機器を提供することを目的とする。
請求項1に記載の半導体装置は、一方の面上に第1の方向に沿って所定の距離を離して配置された複数の外部電極を備えた発振子と、複数の第1電極パッドが形成された第1の領域と複数の第2電極パッドが形成された第2の領域とが一方の面上の一辺に沿って設けられると共に、前記第1の領域と前記第2の領域との間の前記第1の方向における距離が、前記外部電極間の距離よりも狭くなっている集積回路と、前記発振子及び前記集積回路が搭載されたダイパッドと、前記集積回路の前記一辺に沿って設けられて前記集積回路と電気的に接続される複数のリードとを備えると共に、平面視で前記第1電極パッドと前記リードとの間に前記外部電極が挟まれるように前記ダイパッドに前記発振子が搭載されたリードフレームと、前記第1電極パッドを介して前記発振子の前記外部電極と接続される第1の回路と、前記第1の回路を囲むように配置され、前記第2電極パッドと接続される第2の回路と、を有する。
本発明は、上記の構成としたので、生産効率を向上させ、且つ、汎用性を持たせた半導体装置及び計測機器を提供できる。
第1実施形態に係る半導体装置を備えた積算電力量計の斜視図である。 第1実施形態に係る半導体装置を裏面から見た一部破断図である。 図2の3−3線断面図である。 第1実施形態に係る発振子を示す分解斜視図である。 第1実施形態に係る半導体装置のLSIを説明するためのブロック図である。 (a)〜(e)は、第1実施形態に係る半導体装置を製造する製造方法において発振子とLSIとをリードフレーム上に配置してワイヤボンディングする手順を示す説明図である。 (a)〜(d)は、第1実施形態に係る半導体装置を製造する製造方法においてリードフレームと発振子とLSIとを樹脂で封止する手順を示す説明図である。 第1実施形態に係る半導体装置の変形例を示す一部破断図である。 第1実施形態に係る第1周波数補正処理の流れを示すフローチャートである。 第1実施形態に係る第2周波数補正処理の流れを示すフローチャートである。 第1実施形態に係る半導体装置における温度と周波数偏差との関係を示す図である。 第2実施形態に係る半導体装置のLSIを説明するためのブロック図である。 (a)は、第2実施形態に係る半導体装置の発振子のクロック値の一例を示す図であり、(b)は、第2実施形態に係る半導体装置の基準信号発振子のクロック値の一例を示す図である。 第2実施形態に係る第1周波数補正処理の流れを示すフローチャートである。 第2実施形態に係る周波数誤差導出処理の流れを示すフローチャートである。 第2実施形態に係る周波数誤差導出処理におけるタイミングチャートであり、(a)は、カウント開始時を示す図であり、(b)は、カウント停止時を示す図である。 第2実施形態に係る第2周波数補正処理の流れを示すフローチャートである。 第2実施形態に係る半導体装置のLSIの別例を説明するためのブロック図である。 第2実施形態に係る半導体装置のLSIの別例を説明するためのブロック図である。 第3実施形態に係る半導体装置を裏面から見た一部破断図である。 図20の21−21線断面図である。 第4実施形態に係る半導体装置を裏面から見た一部破断図である。 第4実施形態に係る半導体装置のリードフレームを説明するための説明図である。 第5実施形態に係る半導体装置を裏面から見た一部破断図である。 図24の14−14線断面図である。 (a)〜(e)は、第5実施形態の半導体装置を製造する製造方法において発振子とLSIとをリードフレーム上に配置してワイヤボンディングする手順を示す説明図である。 (a)〜(d)は、第5実施形態に係る半導体装置を製造する製造方法においてリードフレームと発振子とLSIとを樹脂で封止する手順を示す説明図である。 第6実施形態に係る半導体装置を裏面から見た一部破断図である。 図28の18−18線断面図である。 従来の計時機能が内蔵された半導体装置と発振子とが接続された状態の一例を示すブロック図である。 従来の計時機能が内蔵された半導体装置と発振子とが接続された状態の一例を示すブロック図である。 従来のパッケージ化された一般的な半導体装置を示す概略断面図である。
(第1実施形態)
以下、本発明に係る半導体装置について添付図面を用いて詳細に説明する。
<構成>
図1に示すように、実施形態1の半導体装置を備える積算電力量計10は、住宅などの外壁100に固定された固定板102の上面に取付けられており、主として、本体部12と、本体部12を覆う透明のカバー14と、本体部12の下部に設けられた接続部16とで構成されている。
接続部16の下方からは、電源側配線18と負荷側配線20とが接続されており、積算電力量計10へ電流を供給している。本体部12は、平面視にて矩形状の箱体であり、本体部12の内部には、後述する半導体装置24、及び半導体装置24から出力された信号に応じて積算電力量を計測する計測手段としての電力量計測回路22が基板(不図示)上に実装されている。なお、図1において、説明の便宜上、電力量計測回路22、及び半導体装置24の大きさを誇張して描いている。
本体部12の正面には、横長の液晶ディスプレイ15が設けられている。液晶ディスプレイ15には、電力量計測回路22が計測した単位時間当たりの使用電力量や、時間帯別に使用した積算電力量などが表示されている。なお、本実施形態に係る積算電力量計10は、計測手段として電力量計測回路22を用いた電子式の電力量計であるが、これに限らず、例えば、円盤を回転させて電力量を計測する誘導型の電力量計でもよい。
次に、本実施形態に係る半導体装置24の詳細な構成を説明する。なお、以下の説明において、図2に示す半導体装置24の平面視における左右方向を矢印X方向とし、上下方向を矢印Y方向とし、図3に示す半導体装置24の断面図における高さ方向をZ方向として説明する。図2、及び図3に示すように、半導体装置24の外形形状は、平面視にて矩形状であり、骨格となるリードフレーム26と、リードフレーム26の表面(第1の面)に搭載された発振子28と、リードフレーム26の裏面(第2の面)に搭載された集積回路としてのLSI30と、封止材となるモールド樹脂32と、を含んで構成されている。
リードフレーム26は、銅(Cu)や鉄(Fe)とニッケル(Ni)の合金などの金属からなる平板をプレス機で打ち抜いて形成された板材であり、中央部に設けられた搭載部としてのダイパッド26Aと、ダイパッド26Aから対角線上に外側へ延びる吊りリード26Bと、隣り合う吊りリード26Bの間に設けられた複数のリード(端子)38とを含んで構成されている。
リード38は、ダイパッド26Aの中央部へ向かって延びる細長の部材であり、ダイパッド26Aの周囲に所定の間隔で複数形成されている。本実施形態では、隣り合う吊りリード26Bの間に16本のリード38が形成されている。また、リード38は、ダイパッド26A側に位置するインナーリード38Aと、半導体装置24の外周端部側に位置するアウターリード38Bと、で構成されており、インナーリード38Aは、ダイパッド26Aより下方となるように、プレス機で押し下げられ、ダイパッド26Aと平行に延びている(図3参照)。また、ダイパッド26Aに最も近いインナーリード38Aの先端部は、めっき膜40で被覆されている。本実施形態では一例として、めっき膜40を銀(Ag)で形成しているが、これに限らず、例えば、金(Au)などの金属でめっき膜を形成してもよい。
アウターリード38Bは、モールド樹脂32から露出して下方へ屈曲され、先端部がインナーリード38Aと平行になっている。すなわち、ガルウィングリードとなっている。また、アウターリード38Bは、半田めっき膜により被覆されている。半田めっき膜の材質としては、錫(Sn)、錫(Sn)と鉛(Pb)の合金、又は錫(Sn)と銅(Cu)の合金などが用いられる。
リードフレーム26の中央部のダイパッド26Aは、平面視にて矩形状に形成された平板状の部材であり、ダイパッド26Aの中央部より右側には、ダイパッド26Aの厚み方向に貫通した2つの開口部26Cが形成されている。開口部26Cは、横長の矩形状に形成されており、後述する発振子28の外部電極34と対面するように設けられている(図4参照)。
2つの開口部26Cの間の領域は、左右方向に延びる発振子搭載領域としての発振子搭載用梁42となっており、リードフレーム26の表面の発振子搭載用梁42には、接着剤(不図示)を介して発振子28が搭載されている(図4参照)。換言すると、発振子搭載用梁42の両脇に開口部26Cがそれぞれ設けられている。発振子28は、上下方向を長手方向とした矩形状の電子部品であり、本実施形態では、一般的な電子機器に搭載される周波数が32.768kHzの汎用の半導体装置24に対して外付け可能な発振子28を用いている。
図4に示すように、発振子28は、振動片44と、振動片44を収容するパッケージ本体46と、蓋体48と、を含んで構成されており、平面視において矩形形状をしている。振動片44は、人工水晶で形成された音叉型の水晶片の表面に励起電極44Aを成膜した水晶振動片であり、励起電極44Aに電流を流すと、圧電効果により振動片44が発振する。ここで、振動片44としては、音叉型に限らず、ATカットの水晶片を用いてもよい。また、水晶の他に、タンタル酸リチウム(LiTaO)やニオブ酸リチウム(LiNbO)で形成した振動片を用いてもよい。さらに、シリコンで形成されたMEMS振動片を用いてもよい。
パッケージ本体46は、上部が開口した箱体であり、長手方向一端側の底部には、振動片44が固定される台座47が形成されている。この台座47に振動片44の基部を固定して、振動可能とし、真空状態でパッケージ本体46と蓋体48とを接合することで、振動片44が気密封止される。また、パッケージ本体46の下面の両端には、振動片44の励起電極44Aと電気的に接続された端子としての外部電極34が所定の距離L1を離してそれぞれ形成されている。また、発振子搭載用梁42の幅L2は、外部電極34間の距離より狭幅に形成されている。
外部電極34は、パッケージ本体46の幅と同じ幅に形成されており、図2に示すように、外部電極34の大きさは、後述するLSI30に形成された電極パッド50、及び発振子用電極パッド54より大きくなっている。また、外部電極34よりダイパッド26Aの開口部26Cの方が大きく形成されている。
図2及び図3に示すように、リードフレーム26の裏面には、ダイパッド26Aの中央部に、接着材(不図示)を介して集積回路又は半導体チップとしてのLSI30が搭載されている。LSI30は、矩形状で薄肉の電子部品であり、LSI30の右側の端部は、開口部26Cを半分ほど覆っている。このため、平面視にて投影したとき、発振子28とLSI30とが重なるように配置されている。また、LSI30側からリードフレーム26を見ると、開口部26Cから発振子28の外部電極34が露出している。
矩形形状をなすLSI30の各辺に沿った下面の外周端部には、LSI30の内部の配線と電気的に接続された複数の電極パッド50が設けられている。電極パッド50は、アルミ(Al)や銅(Cu)などの金属で形成されており、LSI30の各辺に16個ずつ設けられている。なお、電極パッド50の数は、各辺で同じでもよいし、後述する発振子用電極パッド54が設けられる辺は少なくするまたは多くするなど、異なるようにしてもよい。また、電極パッド50はそれぞれ、ボンディングワイヤ52によりインナーリード38Aと接続されている。なお、本実施形態では、電極パッド50の数は、リード38の数と一致するようにLSI30の各辺に16個ずつ設けられていたが、これに限らず、リード38の数より多く設けて他の用途に使用してもよい。
LSI30の発振子28側の外周端部には、電極パッド50とは別に発振子用電極パッド54が設けられている。発振子用電極パッド54は、LSI30の上下方向の中央部に2個設けられており、電極パッド50の間に位置している。すなわち、中央部に発振子用電極パッド54配置領域(第1の領域)が形成され、この中央部から発振子用電極パッド54が設けられた辺の終端までの領域にそれぞれと、残りの三辺に電極パッド50配置領域(第2の領域)が形成されている。また、発振子電極パッド54は、開口部26Cを通じて、発振子28の外部電極34とボンディングワイヤ52で接続されている。なお、ボンディングワイヤは、金(Au)、銅(Cu)等の金属からなる線状の導電部材である。
LSI30の上下方向の中央部に設けられた2つの発振子用電極パッド54は、同じ辺に設けられた電極パッド50から離して設けられている。換言すると、発振子用電極パッド54と、発振子用電極パッド54と隣接する電極パッド50との間の距離は、電極パッド50間の距離よりも長くなっている。
なお、発振子用電極パッド54と隣接する電極パッド50の間の距離を電極パッド50間の距離と等しくしておき、発振子用電極パッド54と隣接する電極パッド50をワイヤボンディングしないことで、ワイヤボンディングされた電極パッド50と発振子用電極パッド54との間の距離を、ワイヤボンディングされた電極パッド50間の距離よりも長くするようにしてもよい。換言すると、LSI30の電極パッド50上においては、電極パッド50とインナーリード38Aとを接続するボンディングワイヤ52間の距離よりも、発振子電極パッド54と外部電極34とを接続するボンディングワイヤ52と電極パッド50とインナーリード38Aとを接続するボンディングワイヤ52との距離のほうが長くなっている。
ここで、発振子用電極パッド54と外部電極34とを接続しているボンディングワイヤ52と、電極パッド50とインナーリード38Aとを接続しているボンディングワイヤ52は、立体交差しており、図3に示すように、電極パッド50とインナーリード38Aとを接続しているボンディングワイヤ52は、発振子用電極パッド54と外部電極34とを接続しているボンディングワイヤ52を跨ぐようにして形成されている。すなわち、ボンディングワイヤ52の短絡を防止するために、発振子用電極パッド54と外部電極34とを接続しているボンディングワイヤ52の頂点は、電極パッド50とインナーリード38Aとを接続しているボンディングワイヤ52の頂点より低くなるように形成されている。
なお、全ての電極パッド50とインナーリード38Aとを接続するボンディングワイヤ52の頂点の高さよりも、発振子用電極パッド54と外部電極34とを接続するボンディングワイヤ52の頂点の高さのほうが低くなるようしても良いし、発振子用電極パッド54と外部電極34との間にある電極パッド50とインナーリード38Aとを接続するボンディングワイヤ52の頂点の高さよりも低くするようにしてもよい。
また、LSI30の中心と直方体形状の発振子28の中心CPとがX軸上で略一致するように平行に配置されている。すなわち、発振子28の中心CPのX軸からのY軸方向へのずれ幅は、中央部のY軸方向の幅よりもせまい。そのような配置状態において、LSI30の任意の一辺の中央付近に設けられた発振子用電極パッド54と、発振子28の長手方向の両端に離して配置した外部電極34とをボンディングワイヤ52で接続している。それと共に、発振子用電極パッド54を挟むように並べて配置された電極パッド50と、電極パッド50とY軸方向に平行に並んでいるインナーリード38Aとをボンディングワイヤ52で接続している。
さらに、発振子用電極パッド54が電極パッド50から離して設けられているため、電極パッド50とインナーリード38Aとを接続するボンディングワイヤ52は、発振子用電極パッド54と外部電極34とを接続するボンディングワイヤ52の発振子28より低くなった部分を通過することとなる。すなわち、発振子用電極パッド54と外部電極34とを接続するボンディングワイヤ52の頂点付近を通過して交差することを回避でき効率的に立体交差させることができる。さらに、電極パッド50とインナーリード38Aとを接続するボンディングワイヤ52の頂点の高さを低く抑えることができるため、パッケージの高さを低くすることも可能である。
また、発振子28の外部電極34におけるボンディングワイヤ52の接続位置は、X軸方向においては、発振子28の中心位置よりインナーリード38A側にずれている。このように接続することで、ボンディングワイヤ52がLSI30の端部に接触することを低減することができる。一方X軸方向においては、外部電極34の中心より発振子28の中心方向にずれている。このように接続することで、電極パッド50とインナーリード38Aとを接続するボンディングワイヤ52との交差回数を減らすことが可能である。
発振子28、LSI30、及びリードフレーム26は、モールド樹脂32により封止されており、半導体装置24の外形が形成されている。モールド樹脂32は、内部に空隙を設けないように充填されており、モールド樹脂32の高さは、インナーリード38の高さの2倍以上の高さとなっている。換言すると、モールド樹脂32の発振子28搭載側の表面からインナーリード38の中心までの距離H1は、モールド樹脂32のLSI30搭載側の表面からインナーリード38の中心までの距離H2よりも長い。また、モールド樹脂32のLSI30搭載側の表面からダイパッド26の中心までの距離H3は、モールド樹脂32のLSI30搭載側の表面からインナーリード38までの距離H2よりも長い。なお、本実施形態では、モールド樹脂32として、シリカ系の充填材を含有した熱硬化性のエポキシ樹脂を用いているが、これに限らず、例えば、熱可塑性の樹脂を用いてもよい。
次に、LSI30の内部の構成について説明する。図5に示すように、LSI30には、発振回路51、分周回路53、計時回路56、温度センサ58、制御部60、及びレジスタ部70が内蔵されている。発振回路51は、発振子28と接続されており、発振子28を発振させる。分周回路53は、発振子28から出力された信号(本実施形態では、32.768kHzの周波数)を分周して、所定のクロック(例えば1Hz)にする。計時回路56は、分周回路53により分周された信号に基づいて時間を計測し、制御部60へ時間を伝達する。温度センサ58は、LSI30の温度を測定し、制御部60へ伝達する。なお、LSI30の近傍に同一リードフレームに配置させて、電気的にもLSI30と接続されている発振子28の温度はLSI30の温度と同一視することが可能である。すなわち、温度センサ58は、LSI30の周辺に配置された発振子28の温度を精度良く測定することが可能である。制御部60は、計時回路56が計測した時間に基づいて、電力量計測回路22が計測した単位時間当たりの積算電力量などを液晶ディスプレイ15へ表示させる(図1参照)。レジスタ部70は、発振子28の発振周波数を補正する際に使用される各種データを格納するための複数のレジスタから構成される。なお、当該複数のレジスタについては後述する発振周波数の補正の説明において詳細に説明する。また、LSI30には、この他にも演算を行う演算回路や、内部電源が内蔵されている。
<製造手順>
以下、半導体装置24の製造手順について説明する。
先ず、図6(a)に示すように、リードフレーム26を、リード38が下方に位置するように、ボンディング装置1の載置台2に載置する。なお、載置台2には、発振子28が第1の面に固定された状態でリードフレーム26を上下反転したときに発振子28を収容するための凹陥部3が形成されている。又、発振子28は、外部電極34を下方に向けた状態でテープ上のパッケージ29に封入されて搬送されてくる。なお、リードフレーム26には、予めプレス加工等によって開口部26Cを形成しておく。
次に、図6(b)に示すように、パッケージ29を開封し、ピッカー4で発振子28を取り出し、ダイパッド26Aの第1の面、即ち図6(b)における上方の面に、発振子28の外部電極34が開口部26Cに重なるように発振子28を配置し、接着剤でダイパッド26Aに固定する。なお、発振子28が、外部電極34を上方に向けた状態でパッケージ29に封入されているときは、ピッカー4として回転機構付きのものを用い、ピッカー4で発振子28を取り出した後、回転機構で発振子28を上下反転させ、外部電極34を下方に向けてからダイパッド26Aの第1の面に載置するのが好ましい。
発振子28をダイパッド26Aの第1の面に固定したら、図6(c)に示すように、リードフレーム26を上下反転させて載置台2に載置する。これにより、リードフレームは、第1の面が下方を向いた状態で載置台2に載置される。このとき、発振子28は、載置台2の凹陥部3に収容される。
リードフレーム26を上下反転させて載置台2に載置したら、図6(d)に示すように、ダイパッド26Aの第1の面とは反対側の第2の面における開口部26Cに隣接する部分にLSI30を固定する。なお、図6(d)において第2の面は、ダイパッド26Aの上方の面である。
最後に、図6(e)に示すように、LSI30の電極パッド50とリード38とをボンディングワイヤ52で接続すると共に、LSI30の発振子用電極パッド54と発振子28の外部電極34とをボンディングワイヤ52で接続して半導体装置24とする。その際に、LSI30の発振子用電極パッド54と発振子28の外部電極34とを接続するボンディングワイヤ52の頂点の高さが、LSI30の電極パッド50とリード38とを接続するボンディングワイヤ52の頂点の高さよりも低くなるように接続する。また、先にLSI30の発振子用電極パッド54と発振子28の外部電極34とをボンディングワイヤで接続した後に、そのボンディングワイヤ52の上を飛び越えるように、LSI30の電極パッド50とリード38とをボンディングワイヤ52で接続する。また、LSI30の発振子用電極パッド54と発振子28の外部電極34とを接続するボンディングワイヤ52と、電極パッド50とリード38とを接続するボンディングワイヤ52とが立体交差するように接続を行う。その際に、LSI30の発振子用電極パッド54と発振子28の外部電極34とを接続するボンディングワイヤ52の頂点からずれた位置で、LSI30の電極パッド50とリード38とを接続するボンディングワイヤ52が交差するように接続を行う。
図6(a)〜図6(e)に示す手順で発振子28とLSI30とをリードフレーム26(ダイパッド26A)に固定し、LSI30と発振子28との接続を行うことにより、LSI30をダイパッド26Aにおいて発振子28が固定される第1の面とは反対側の第2の面に固定しているにもかかわらず、LSI30と発振子28との接続も、LSI30とリードフレームのリード38との接続と同様にダイパッド26Aの第2の面から行うことができ、能率的である。また、発振子28とLSI30とは、リードフレーム26を介さずにボンディングワイヤ32で直接に接続されるので、発振子28とLSI30とをリードフレーム26を介して接続する場合や、ボンディングワイヤをリードフレーム26の裏側に引き回して接続する場合と比較して配線抵抗を低減できる。
次に、半導体装置24をモールド樹脂32で封止する手順について説明する。
先ず、図7(a)に示すように、半導体装置24を、リードフレーム26(ダイパッド26A)の第1の面、即ち発振子28が固定された側の面が上面となり、リードフレーム26(ダイパッド26A)の第2の面、即ちLSI30が固定された側の面が下面となるように金型5のキャビティ6内部に固定する。ここで、発振子28はLSI30よりも厚みが厚いため、半導体装置24は、リードフレーム26(ダイパッド26A)が金型5におけるキャビティ6の高さ方向の中心よりも下方に位置するようにキャビティ6内部に配置される。又、半導体装置24がキャビティ6内部に固定された状態でアウターリード38Bが金型5の外側に突出するようにする。
半導体装置24がキャビティ6内部に固定されたら、図7(b)において矢印aで示すように、リードフレーム26の下面に沿って設けられた注入口7からモールド樹脂32を注入する。ここで、前述のように、リードフレーム26(ダイパッド26A)は、金型5におけるキャビティ6の高さ方向の中心よりも下方に位置するように固定されているから、はじめ、モールド樹脂32は、リードフレーム26(ダイパッド26A)に沿って注入される。ここで、注入されたモールド樹脂32は、より広い空間があるほうに流れ込もうとする特性があるので、例えばリードフレーム26の後端とダイパッド26Aとの隙間などからリードフレーム26の上方に流れ込もうとするが、発振子28によって進路を遮られるから、図7(c)において矢印bで示すように、リードフレーム26の下方に回り込むように流れる。
その後、図7(d)において矢印cで示すように、モールド樹脂32は、リードフレーム26の上面側にも流れ込む。そして、リードフレーム26の下面側がモールド樹脂32で満たされると、リードフレーム26の上面側もモールド樹脂32で満たされる。
リードフレーム26の両側がモールド樹脂32で満たされたら、金型5を加熱してモールド樹脂32を硬化させる。
半導体装置24においては、リードフレーム26(ダイパッド26A)の上面に発振子28が、下面にLSI30が固定されているから、半導体装置24をモールド樹脂32で封止する場合には、リードフレーム26が金型5のキャビティ6の高さ方向中心よりも下方に配置する必要がある。このようにリードフレーム26の上側に広い空間がある場合には、モールド樹脂32はリードフレーム26の上側に流れ込もうとする。
したがって、注入口7からキャビティ6に注入されたモールド樹脂32による圧力は、リードフレーム26の両面に均等には加わらず、リードフレーム26の上面により強く加わると考えられる。
しかしながら、発振子28を用いてモールド樹脂32の流路を調整し、モールド樹脂32を先にリードフレーム26の下方に流入させることにより、キャビティ6に注入されたモールド樹脂32によるリードフレーム26の下支えが期待できる。したがって、モールド樹脂32を注入中にキャビティ6内部においてリードフレーム26が上下方向に沿ってずれることが防止される。
<作用>
次に、本実施形態に係る半導体装置24、及び積算電力量計10の作用について説明する。本実施形態に係る半導体装置24では、発振子28とLSI30とがモールド樹脂32で封止されて一体となっており、LSI30は、発振回路51、分周回路53、及び計時回路56が内蔵されているので、図1に示す積算電力量計10の内部の基板に半導体装置24を実装するだけで、時間を計測できる。すなわち、発振子28や分周回路53などを別々に基板へ実装する必要がない。そのため、発振子28と半導体装置24との接続調整などの手間も不要となる。
また、LSI30には、温度センサ58が内蔵されているので、発振子28の周囲の温度を正確に測定できる。これにより、発振子28から出力される信号(周波数)が温度変化によって変動しても、高精度で周波数の補正を行うことができる。そのため高価な高精度発振子を用いることなく、安価な発振子であっても周波数を高精度とすることができる。
さらに、図2に示すように、発振子28の外部電極34とLSI30の発振子用電極パッド54とは、ボンディングワイヤ52によって開口部26Cを通じて直接接続されている。このため、リードフレーム26を介さずに最短距離で配線が可能となり、配線抵抗を低減できる。また、外部電極34と発振子用電極パッド54とを接続する2本のボンディングワイヤ52の長さが均一となっているので、ボンディングワイヤ52にかかる張力を等しくでき、ボンディングワイヤ52の破断やたわみによる接触を防止できる。また、リードフレーム26を介さずに配線できるので、ノイズの影響も受けにくいため、発振子28からLSI30へスムーズに信号を伝達できる。また、平行に形成されたボンディングワイヤ52の間には、ノイズが発生し易いが、発振子用電極パッド54と外部電極34とを接続しているボンディングワイヤ52は、他のボンディングワイヤ52に対して、立体交差しているので、発振子用電極パッド54と外部電極34とを接続するボンディングワイヤ52と他のボンディングワイヤ52間の干渉を低減することができ、特に他のボンディングワイヤ52から発振子28へのノイズの影響を低減できる。さらに、外部電極34は、発振子用電極パッド54より大きいので、ワイヤボンディングを容易に行うことができる。
また、発振子28とLSI30とは、リードフレーム26の表面と裏面に搭載されており、平面視にて投影したときに重なるように配置されているので、発振子28とLSI30とをリードフレーム26の片面に並べて搭載する場合と比べて、半導体装置24の縦横のサイズを小さくできる。
また、LSI30は、ダイパッド26Aの中央部に位置しているので、電極パッド50とインナーリード38とを接続するボンディングワイヤ52の長さを一定にできる。これにより、ワイヤボンディングの作業が容易となり、歩留まりを向上できる。
なお、本実施形態では、全てのインナーリード38AがLSI30の電極パッド50へ接続されていたが、これに限らず、図6に示す変形例のように、任意のインナーリード38Aをボンディングワイヤ52でダイパッド26Aへ接続させて、アウターリード38Bをアースに接続することで、ダイパッド26Aを接地してもよい。この場合、ダイパッド26Aが帯電するのを抑制できる。また、リードフレームを挟むようにリードフレームの両面に分けてLSI30と発振子28とを配置しているので、LSI30から発振子28へのノイズをダイパッド26Aによって遮蔽することができる。
また、本変形例では、発振子用電極パッド54の近傍に発振回路51が配置されており、この発振回路51を囲むように、デジタル回路部55が配置されている。デジタル回路部55は、デジタル信号を処理する回路部であり、他の素子と比べてノイズが発生しにくい。このため、LSI30に内蔵された他の素子(特にアナログ回路部)から発振回路51が受けるノイズの影響を低減できる。なお、デジタル回路部55の一例としては、CPUなどがある。
<発振周波数の補正>
次に、本実施形態に係る半導体装置24における、発振子28の発振周波数の温度に依存する誤差を補正する周波数補正処理について説明する。
半導体装置24は、例えば出荷時において、半導体装置24内部のLSI30の温度を常温(ここでは、25℃)とした場合、常温より温度が低い基準温度(以下、「低温」ともいう。)とした場合、及び常温より温度が高い基準温度(以下、「高温」ともいう。)とした場合の各々の状態で温度センサ58により温度を測定する。そして、半導体装置24は、例えば出荷後に、この測定で得られた温度をトリミングデータとして、温度センサ58の製造ばらつきにより発生する測定誤差を考慮して、発振子28の周波数誤差を補正する。
上述したレジスタ部70(図5参照)は、温度センサ58により測定された温度を示すデータを格納する温度計測値レジスタ71、周辺温度を低温とした場合に温度センサ58により測定された温度を示すデータを格納する低温レジスタ72、周辺温度を常温とした場合に温度センサ58により測定された温度を示すデータを格納する常温レジスタ73、周辺温度を高温とした場合に温度センサ58により測定された温度を示すデータを格納する高温レジスタ74、及び、これらの温度を示すデータから導出される発振子28の発振周波数の補正値を格納するための周波数補正レジスタ75を有している。なお、各レジスタは制御部60にデータバス76を介して接続されており、制御部60はデータバス76を介して各レジスタに対して読み書きを行う。
半導体装置24は、発振子28の周波数誤差を補正するために、半導体装置24の温度を低温とした場合、常温とした場合、及び高温とした場合の各々の状態で温度センサ58により温度を測定し、測定で得られた温度をトリミングデータとしてそれぞれ低温レジスタ72、常温レジスタ73、及び高温レジスタ74に格納する第1周波数補正処理を行う。
試験者は、例えば出荷テスト時に、まず、槽内の温度が常温に設定された恒温槽の内部に半導体装置24を配置する。そして、ユーザは、半導体装置24に例えば温度センサ58による温度の計測を開始させるための計測動作信号を入力させることにより、半導体装置24に第1周波数補正処理を実行させる。この際、ユーザは、例えば半導体装置24のリード38に当該計測動作信号を出力する機器を接続することにより、半導体装置24に当該計測動作信号を入力させる。また、当該計測動作信号は、恒温槽に設定された温度が常温、高温、または低温の何れであるかを示す情報を含んでいる。
図9は、本実施形態に係る半導体装置24における第1周波数補正処理の流れを示すフローチャートである。当該第1周波数補正処理を実行するプログラムは、上記計測動作信号が入力されたタイミングで実行されるプログラムであり、制御部60が有する記憶手段に予め記憶されている。なお、実行されるタイミングはこれに限定されない。
ステップS101において、制御部60は、計測動作信号が入力されてから所定時間(例えば、数時間)が経過したか否かを判定する。なお、当該所定時間は、半導体装置24の内部温度(LSI30の温度)が、恒温槽の温度と一致するために必要な時間とすると良い。
ステップS101において所定時間が経過したと判定された場合、ステップS103において、制御部60は、温度センサ58による計測値を取得する。なお、温度センサ58による計測値は、温度計測値格納レジスタ71に格納される。また、温度センサ58によって計測値を取得する際には、所定時間(例えば、1分)経過毎に計測を行い、複数回の計測により得られた複数の計測値を平均した値を計測値として取得しても良い。
ステップS105において、制御部60は、取得した計測値を、恒温槽に設定された温度が常温(ここでは、25℃)である場合には、常温レジスタ73に格納し、恒温槽に設定された温度が高温である場合には、高温レジスタ74に格納し、恒温槽に設定された温度が低温である場合には、低温レジスタ72に格納し、第1周波数補正処理を終了する。なお、上記第1周波数補正処理は、ウェハ状態のときに予め行っても良い。
試験者は、槽内の温度が常温に設定された恒温槽の内部に半導体装置24を配置した状態に加えて、槽内の温度が高温に設定された恒温槽の内部に半導体装置24を配置した状態、及び槽内の温度が低温に設定された恒温槽の内部に半導体装置24を配置した状態の各々において、半導体装置24にそれぞれ上記ステップS101乃至S105の処理を行わせる。これにより、常温レジスタ73、高温レジスタ74、低温レジスタ72にそれぞれ温度センサ58による計測値が格納される。
本実施形態に係る半導体装置24は、上述した処理が行われた後に出荷され、出荷後の予め定められたタイミングで、後述する第2周波数補正処理が行われる。
ユーザは、例えば出荷後に、半導体装置24に例えば周波数補正値の導出を開始させるための導出動作信号を入力させることにより、半導体装置24に第2周波数補正処理を実行させる。この際、ユーザは、例えば半導体装置24のリード38に当該導出動作信号を出力する機器を接続することにより、当該導出動作信号を入力させる。または、半導体装置24が一定の間隔で第2周波数補正処理を実行するようにしても良い。
図10は、本実施形態に係る半導体装置24における第2周波数補正処理の流れを示すフローチャートである。当該第2周波数補正処理を実行するプログラムは、半導体装置24の出荷後に、上記導出動作信号が入力されたタイミングで実行されるプログラムであり、制御部60が有する記憶手段に予め記憶されている。
ステップS201において、制御部60は、常温レジスタ73、高温レジスタ74、及び低温レジスタ72にそれぞれ格納されている計測値を取得する。
ステップS203において、制御部60は、ステップS201において取得した計測値を用いて、発振子28の発振周波数の補正値(以下、「周波数補正値」ともいう。)を導出する。
図11は、本実施形態に係る半導体装置における温度と周波数偏差との関係を示す図である。なお、図11は、実際の温度環境で得られた周波数誤差ではなく、二次関数による計算によって得られる理論値を示している。上記二次関数は、下記(1)式で表される。なお、下記(1)式において、fは周波数偏差、aは二次温度係数、Tは測定された温度、Tは頂点温度、bは頂点誤差である。上記二次温度係数aは、発振子28の個体差に応じて予め定められた定数であり、制御部60が有する記憶手段に予め記憶されている。
第1実施形態では、周波数偏差fが未知であるが、既知である二次温度係数a、常温レジスタ73に格納されている常温での計測値、高温レジスタ74に格納されている高温での計測値、及び低温レジスタ72に格納されている低温での計測値から、頂点誤差bを導出することができる。そして、制御部60は、常温での温度T0において最も周波数偏差が小さくなるようにするために、頂点誤差bの値を周波数補正値とする。
なお、上記周波数補正値の導出において、例えば−10℃での測定環境下において、温度センサ58による計測値が−8℃であった場合には、+2℃に対応する補正が必要ということになる。出荷段階における製品は、常温、各レジスタに記憶されている高温及び低温の3ポイントの計測値をデータバス76を介して読み出し、読み出したデータをトリミングデータとして、実際の環境下の温度を導出する。温度センサ58による計測値が、各レジスタに記憶されていない値であった場合には、近接する二つのレジスタの値を用いて、実際の環境下の温度を導出すればよい。
ステップS205において、制御部60は、ステップS203において導出した周波数補正値を示すデータを、周波数補正レジスタ75に格納する。そして、半導体装置24では、分周回路53が、周波数補正レジスタ75に格納されている周波数補正値を用いて、発振回路から入力した信号からクロック信号を生成することで、発振子28の発振周波数の補正が行われる。
このように、第1実施形態に係る半導体装置24によると、出荷時に、半導体装置24の3ポイントの環境温度下での温度センサ58による計測値をトリミングデータとして準備しておき、当該トリミングデータを元に周波数補正値を導出することにより、半導体装置24の個体毎の温度センサ58の製造上のばらつきに依存せずに、高精度な温度情報に基づいた周波数補正値を得ることができる。
従来のパッケージ化された半導体装置において、図32に示すように、当該半導体装置を駆動させる場合、半導体装置の周辺温度Ta(℃)、パッケージ表面温度Tc(℃)及びチップ表面温度Tj(℃)は各々異なってくる。例えば、チップ表面温度Tjは、パッケージ熱抵抗(ジャンクション及び雰囲気間)をθja、チップの消費電力(最大または平均)をPとすると、下記の(2)式で表される。
しかしながら、本実施形態に係る半導体装置24では、温度センサ58と発振子28とが一体に封止されていることにより、温度センサ58の周辺温度と発振子28の周辺温度とが同一となるため高精度に発振子28の温度をLSI30が有する温度センサ58で測定することができ、そのため発振子28及び温度センサ58間の温度差によって周波数補正の精度が低下することが防止される。
(第2実施形態)
次に、本発明の第2実施形態に係る半導体装置24について説明する。なお、第1実施形態と同一の構成については、同一の符号を付し、説明を省略する。
図12に示すように、第2実施形態に係る半導体装置24には、LSI30Aに対して、発振子28の発振周波数の補正の際に基準とするクロック信号(以下、「基準クロック信号」ともいう。)を入力する、基準信号発振子80を備えたクロック発生装置が接続されている。また、第2実施形態に係る半導体装置24のLSI30Aは、第1実施形態に係る半導体装置24のLSI30の構成に加えて、測定カウンタ81、基準カウンタ82、及びクロック信号を発振回路57から外部へ出力する出力端子83を更に備えている。
図13(a)及び(b)に示すように、基準信号発振子80は、発振子28よりも発振周波数が高い水晶振動子などの発振子である。なお、第2実施形態では、発振子28の発振周波数が32.768KHzであり、基準信号発振子80の発振周波数が10MHzである。
測定カウンタ81は、発振回路51に接続されていて、制御部60の制御に基づいて、発振子28によるクロック信号(以下、「測定クロック信号」ともいう。)を発振回路51から受信して当該クロック信号のクロック数をカウントするカウンタである。基準カウンタ82は、基準信号発振子80を備えたクロック発生装置に接続されていて、制御部60の制御に基づいて、基準信号発振子80によるクロック信号を受信して当該クロック信号のクロック数をカウントする。なお、図13(a)及び(b)に示すように、基準カウンタ82と測定カウンタ81とは、相互に同期しながら略同時に同一時間内にクロック数のカウントを行う。なお、測定カウンタ81と基準カウンタ82は、動作信号に基づいて相互に同期しながら動作させてもよいし、同期カウンタを用いても良い。
また、第2実施形態では、レジスタ部70において、温度計測値レジスタ71に、温度センサ58により測定された温度を示すデータが格納され、低温レジスタ72に、周辺温度を常温(25℃)より低温の基準温度とした場合に温度センサ58により測定された温度及びその温度における周波数誤差を示すデータが格納され、常温レジスタ73に、周辺温度を常温(25℃)とした場合に温度センサ58により測定された温度及びその温度における周波数誤差を示すデータが格納され、高温レジスタ74に、周辺温度を常温(25℃)より高温の基準温度とした場合に温度センサ58により測定された温度及びその温度における周波数誤差を示すデータが格納され、周波数補正レジスタ75に、上述した周波数誤差を示すデータから導出される周波数補正値を示すデータが格納される。
<発振周波数の補正>
ユーザは、例えば出荷テスト時に、まず、槽内の温度が常温(ここでは、25℃)に設定された恒温槽の内部に半導体装置24を配置する。そして、ユーザは、半導体装置24に例えば温度センサ58による温度の計測を開始させるための計測動作信号を入力させることにより、半導体装置24に第1周波数補正処理を実行させる。この際、ユーザは、例えば半導体装置24のリード38に当該計測動作信号を出力する機器を接続することにより、半導体装置24に当該計測動作信号を入力させる。また、当該計測動作信号には、恒温槽に設定された温度が常温、高温、または低温の何れであるかを示す情報を含んでいる。
図14は、本実施形態に係る半導体装置24における第1周波数補正処理の流れを示すフローチャートである。当該第1周波数補正処理を実行するプログラムは、半導体装置24の出荷時に、上記計測動作信号が入力されたタイミングで実行されるプログラムであり、制御部60が有する記憶手段に予め記憶されている。
ステップS301において、制御部60は、計測動作信号が入力してから所定時間(例えば、数時間)が経過したか否かを判定する。当該所定時間は、半導体装置24の内部温度(LSI30の温度)が、恒温槽の温度と一致するために必要な時間とすると良い。
ステップS301において所定時間が経過したと判定された場合、ステップS303において、制御部60は、温度センサ58による計測値を取得する。なお、温度センサ58による計測値は、温度計測値格納レジスタ71に格納される。また、温度センサ58は、試験により測定精度が予め定められた基準値以上であることが確認済みであり、温度センサ58により高精度に温度測定を行えることが保障されている。または温度センサ58による計測値を用いて補正を行うようにしても良い。
ステップS305において、制御部60は、発振子28の発振周波数の誤差を導出する周波数誤差導出処理を行う。図15は、本実施形態に係る周波数誤差導出処理の流れを示すフローチャートである。また、図16は、本実施形態に係る周波数誤差導出処理におけるタイミングチャートであり、(a)は、カウント開始時を示す図であり、(b)は、カウント停止時を示す図である。
ステップS401において、制御部60は、測定カウンタ81に対して補正動作信号を出力する。補正動作信号を入力した測定カウンタ81は、ステップS403において、動作を開始し、発振子28によるクロック信号のクロック値のカウントを開始すると共に、基準カウンタ82に対して開始信号を出力する。
開始信号を受信した基準カウンタ83は、ステップS405において、基準信号発振子80によるクロック信号のクロック値のカウントを開始する。すなわち、図16(a)に示すように、補正動作信号がオンになると、測定カウンタ81がカウントを開始すると共に、基準カウンタ82も測定カウンタ81に同期してカウントを開始する。
ステップS407において、測定カウンタ81は、測定カウンタのカウント値が予め定められた所定値(本実施形態では、1秒に相当する32.768)以上であるか否かを判定する。ステップS407において所定値以上でない場合は、測定カウンタ81はそのままカウントを継続する。
ステップS407において所定値以上であると判定された場合は、ステップS409において、測定カウンタ81は、カウントを停止すると共に、基準カウンタ82に対して停止信号を出力する。
停止信号を受信した基準カウンタ82は、ステップS411において、カウントを停止する。すなわち、図16(b)に示すように、補正動作信号がオフになると、測定カウンタ81がカウントを停止すると共に、基準カウンタ82も測定カウンタ81に同期してカウントを停止する。
ステップS413において、制御部60は、基準カウンタ82のカウント値を取得する。
ステップS415において、制御部60は、ステップS413において取得した基準カウンタ82のカウント値から、発振子28の発振周波数の誤差を導出する。すなわち、制御部60は、発振子28による測定クロック信号において同一時間内に得られたカウント値(すなわち、32,768)を、発振子28よりも高精度に計時を行うことができる基準信号発振子80による基準クロック信号のカウント値と比較することにより、発振子28の発振周波数の誤差を導出する。
例えば、基準信号発振子80の発振周波数が10MHzであるため、基準カウンタ82のカウント値が”10000000(十進数)”であれば、発振子28により正確に1秒を計時できていると推測でき、発振周波数の誤差は0で補正する必要がなく、発振周波数の誤差(周波数補正値)を0とする。一方、例えば、基準カウンタ82のカウント値が”10000002(十進数)”であれば、発振子28の発振周波数が0.2ppmだけ遅くなっていると推測でき、発振子28の発振周波数をその誤差の分、すなわち0.2ppm早くなるように補正する必要があり、発振周波数の誤差(周波数補正値)を+0.2ppmとする。また、例えば、基準カウンタ82の値が”9999990(十進数)”であれば、発振子28の発振周波数が1.0ppmだけ早くなっているので、発振子28の発振周波数をその誤差の分、すなわち1.0ppm遅くする必要があり、発振周波数の誤差(周波数補正値)を−1.0ppmとする。
ステップS417において、制御部60は、測定カウンタ81に対する補正動作信号の出力を停止し、周波数誤差導出処理プログラムを終了する。また、測定カウンタ81及び基準カウンタ82は、補正動作信号の入力が停止すると、動作を停止する。
ステップS307において、制御部60は、ステップS303において取得した温度の計測値と、ステップS415において導出された周波数誤差とを、恒温槽に設定された温度が常温である場合には、常温レジスタ73に、恒温槽に設定された温度が高温である場合には、高温レジスタ74に、恒温槽に設定された温度が低温である場合には、低温レジスタ72に格納して、第1周波数補正処理プログラムを終了する。
ユーザは、槽内の温度が常温に設定された恒温槽の内部に半導体装置24を配置した状態に加えて、槽内の温度が高温の基準温度に設定された恒温槽の内部に半導体装置24を配置した状態、及び槽内の温度が低温の基準温度に設定された恒温槽の内部に半導体装置24を配置した状態において、半導体装置24にそれぞれ上記ステップS301乃至S309の処理を行わせる。これにより、常温レジスタ73、高温レジスタ74、低温レジスタ72にそれぞれ温度センサ58による温度の計測値及び発振子28の発振周波数の誤差が格納される。
本実施形態に係る半導体装置24は、上述した処理を行った後に出荷され、出荷後の予め定められたタイミングで、発振子28の発振周波数が周波数補正レジスタ75に格納された周波数補正値を示すデータを用いて上述した(1)式に基づいて補正される。なお、第2実施形態における二次温度係数a及び頂点誤差bは、各温度において導出された周波数誤差によって決定される。なお、周波数誤差を決定したい温度よりも高い温度のレジスタと低い温度のレジスタに格納された発振周波数の誤差の値の差分から直線近似によって求めるようにしても良い。そして、システムリセット時や定期的に、あるいは、リード38を介する所定の信号の入力に応じて、または上記(1)式を用いて発振子28の発振周波数を補正をする際に後述する第2周波数補正処理が行われる。
ユーザは、半導体装置24に例えば周波数補正値の導出を開始させるための導出動作信号を入力させることにより、半導体装置24に第2周波数補正処理を実行させる。この際、ユーザは、例えば半導体装置24のリード38に当該計測動作信号を出力する機器を接続することにより、当該導出動作信号を入力させる。
図17は、本実施形態に係る半導体装置24における第2周波数補正処理の流れを示すフローチャートである。当該第2周波数補正処理を実行するプログラムは、上記計測動作信号が入力されたタイミングで実行されるプログラムであり、制御部60が有する記憶手段に予め記憶されている。
ステップS503において、制御部60は、温度センサ58により現在の環境温度を計測し、その計測値を取得する。なお、温度センサ58による計測値は、温度計測値格納レジスタ71に格納される。
ステップS505において、制御部60は、ステップS503において取得した温度が、恒温槽で計測された温度(例えばステップS303において取得された温度)と異なっているか否かを判定する。なお、この判定が不要な場合には、ステップS503の処理を行った後に、当該ステップS505の処理を行わずに、ステップS505に移行してもよい。
ステップS505において温度が異なっていないと判定された場合は、制御部60は、周波数補正値を変更する必要がないと判断し、第2周波数補正処理を終了する。
ステップS505において温度が異なっていると判定された場合は、制御部60は、ステップS507において、上述したステップS305と同様の処理を行うことで、周波数誤差を導出する。また、ステップS507において、制御部60は、レジスタ部70の各レジスタに記憶されているデータを、上述した(1)式に代入することにより、二次温度係数a及び頂点誤差bを導出する。
ステップS511において、制御部60は、周波数補正値を周波数補正レジスタ75に格納する。この際、ステップS505において温度が異なっていないと判定された場合は、低温レジスタ72、常温レジスタ73、及び高温レジスタ74に格納されている温度及び周波数誤差を用いて周波数補正値を導出して格納する。一方、ステップS505において温度が異なっていると判定された場合は、ステップS507において導出した周波数誤差を用いて周波数補正値を導出して格納する。
そして、半導体装置24では、分周回路53が、発振回路から入力した信号をこの周波数補正レジスタ75に格納されている周波数補正値に基づいて補正することで、発振子28の発振周波数の補正を行う。
以上のように、第2実施形態に係る半導体装置24によると、実温度での周波数誤差を測定することで、発振子28の製造ばらつきにより温度によって周波数偏差が異なっていても、常に安定した計時を刻むことが可能となる。
また、第2実施形態に係る半導体装置24によると、半導体装置24のLSI30Aの内部に時間補正回路を内蔵させる事で、外部から供給されるクロック信号の周波数精度が低くても高精度に時間測定を行うことができる。
また、第2実施形態に係る半導体装置24によると、発振子28を内蔵したことによる空き端子を別機能(例えばシリアル通信やI2Cの追加など)に置き換えることで、端子数が限られていても高機能化を実現することができる。
なお、本実施形態では、基準信号発振子80、測定カウンタ81及び基準カウンタ82を用いて発振子28の発振周波数の誤差を導出するが、誤差の導出方法はこれに限定されず、発振回路51から出力されるoscout端子から出力されるクロック信号における所定時間(本実施形態では、1秒(32,768CLK))の計時が、他の方法で正確に計時された当該所定時間と比較することにより、発振子28により当該所定時間の計時が実際にどれくらいかかっているかを測定しても良い。
また、第2実施形態に係る半導体装置24における発振子28の発振周波数の誤差の補正を行った上で、必要に応じて、第1実施形態に係る半導体装置24における温度センサ58の測定誤差を考慮した補正を行っても良い。
図18及び図19は、本実施形態に係る半導体装置24のLSI30Aの電気的構成の別例を示すブロック図である。
図18に示すように、半導体装置24は、出力端子84を備えていて、制御部60により導出された発振子28の発振周波数の誤差(周波数補正値)が半導体装置24の外部に出力端子84を介して出力されるようにしても良い。これにより、基準クロック発生装置の特性劣化などを見つける為の定期校正を実施する事ができる。
また、図19に示すように、半導体装置24のLSI30Aは、測定カウンタ81に校正の基準になる高精度のクロック発生装置85を接続しても良い。この場合には、上述したステップS413において、制御部60は、測定カウンタ81のカウント値及び基準カウンタ82のカウント値を取得し、測定カウンタ81のカウント値と基準カウンタ82のカウント値とを比較する。例えば、測定カウンタ81のクロック信号の周波数を10MHz、基準カウンタ82に接続されたクロック発生装置85の周波数を10MHzとすると、基準信号発振子80を有するクロック発生装置と基準カウンタ82に接続されたクロック発生装置84とが同一の周波数のクロック信号を発生していれば、測定カウンタ81のカウント値と基準カウンタ82のカウント値とが同一の値になるが、基準信号発振子80の特性が変化している場合には、測定カウンタ81のカウント値と基準カウンタ82のカウント値とに差が生じる。測定カウンタ81のカウント値と基準カウンタ82のカウント値とに差が生じた場合には、その差を制御部60で、予め定められた許容誤差範囲内か否かを判断して、判断結果を8の出力端子84に出力する。これにより、基準信号発振子80を備えたクロック発生装置の特性劣化などを見つける為の定期校正を実施することができる。
また、図19に示すように、半導体装置24のLSI30Aにクロック発生装置85が内蔵されている場合であっても、LSI30Aの内部に、発振回路51から出力されたクロック信号及びクロック発生装置85から出力されたクロック信号の何れか一方を選択的に入力し、測定カウンタ81に出力するセレクタ86を接続しても良い。図19に示す半導体装置24では、セレクタ86を接続することにより、図18に示す半導体装置24と同様に機能させることができる。
(第3実施形態)
次に、本発明の第3実施形態に係る半導体装置200について説明する。なお、第1実施形態と同一の構成については、同一の符号を付し、説明を省略する。図20及び図21に示すように、本実施形態に係る半導体装置200を構成するリードフレーム202の表面の発振子搭載用梁206には、接着剤を介して発振子28が搭載されており、リードフレーム202の裏面のダイパッド202Aには、接着剤を介してLSI30が搭載されている。
ここで、LSI30は、ダイパッド202Aの中央部より左側にずらして搭載されており、ダイパッド202Aに形成された開口部202Cと重ならないようになっている。このため、LSI30の全面がダイパッド202Aと接着している。
ダイパッド202Aの第1の面に発振子28を、第1の面とは反対側の第2の面にLSI30を固定し、LIS30のLSI30の発振子用電極パッド54と発振子28の外部電極34、およびLSI30の電極パッド50とインナーリード38Aとをボンディングワイヤ52で接続して半導体装置200とする手順は、実施形態1の半導体装置24と同様に図6(a)〜(e)に示すとおりである。半導体装置200をモールド樹脂32で封止する手順も、同様に図7(a)〜(d)に示すとおりである。
本実施形態に係る半導体装置200では、第1実施形態に係る半導体装置24と比べて、LSI30の接着強度を向上できる。また、発振子28の外部電極34の全面が露出しているので、発振子用電極パッド54と外部電極34とをボンディングワイヤ52で容易に接続できる。
(第4実施形態)
次に、本発明の第4実施形態に係る半導体装置300について説明する。なお、第1実施形態と同一の構成については、同一の符号を付し、説明を省略する。図22、及び図23に示すように、本実施形態に係る半導体装置300を構成するリードフレーム302は、円形のダイパッド302Aと、ダイパッド302Aの外周側に設けられた外枠部302Bとを支持梁302C、及び発振子搭載梁302Dで架け渡した形状となっている。
ダイパッド302Aは、リードフレーム302の中央部に位置しており、ダイパッド302Aの裏面に搭載されたLSI30より小さくなっている。支持梁302Cは、ダイパッド302Aの上下、及び左側へ延びており、発振子搭載梁302Dは、ダイパッド302Aの右側へ延びている。また、発振子搭載梁302Dは、支持梁302Cより広幅に形成されると共に、発振子搭載梁302Dの幅は、発振子28の外部電極34間の距離よりも狭くなるように形成されており、接着剤を介して発振子28が搭載されている。
ダイパッド302Aの第1の面に発振子28を、第1の面とは反対側の第2の面にLSI30を固定し、LIS30のLSI30の発振子用電極パッド54と発振子28の外部電極34、およびLSI30の電極パッド50とリード38とをボンディングワイヤ52で接続して半導体装置300とする手順は、実施形態1の半導体装置24と同様に図6(a)〜(e)に示すとおりである。半導体装置300をモールド樹脂32で封止する手順も、同様に図7(a)〜(d)に示すとおりである。
本実施形態に係る半導体装置300では、ダイパッド302Aをできるだけ小さく形成し、ダイパッド302Aの外側を打ち抜いているので、第1実施形態に係る半導体装置24と比べて、リードフレーム302にかかる材料費を削減することができる。
また、ダイパッド302Aを小さくしたことで、第1実施形態と比べて、モールド樹脂32とLSI30との接触面積が大きくなる。ここで、LSI30とモールド樹脂32の接着力は、LSI30とダイパッド302Aとの接着力より大きいため、モールド樹脂32とLSI30との接触面積が大きくなった分だけ、LSI30が剥離しにくくなる。特に、リフロー等で半導体装置300を基板に実装する際には、半導体装置300が加熱されるため、ダイパッド302Aとモールド樹脂32との密着力が低下する虞があるが、ダイパッド302Aを小さくし、モールド樹脂32とLSI30との接触面積を大きくすることで、加熱時にも密着力を確保できる。
さらに、外枠部302Bの内側に、支持梁302C及び発振子搭載梁302Dを十字形状(格子状)に配置し、発振子28を発振子搭載梁302Dに対して垂直に交差させて搭載しているので、支持梁302Cと発振子28の外部電極34とが接触して短絡するのを抑制できる。なお、ダイパッド302Aを支持する支持梁302Cを除去し、片持ちとして、発振子搭載梁302Dのみで外枠部302Bとダイパッド302Aとを連結してもよい。
(第5実施形態)
次に、本発明の第5実施形態に係る半導体装置400について説明する。なお、第1実施形態と同一の構成については、同一の符号を付し、説明を省略する。図24、及び図25に示すように、本実施形態に係るリードフレーム402の中央部に位置するダイパッド402Aには、段差部404が設けられている。段差部404は、ダイパッド402Aの上下方向に延びており、図14に示すように、左から右へ向かって上方に傾斜している。このため、ダイパッド402Aは、段差部404を境にして、下方に位置する第1搭載面402Bと、上方に位置する第2搭載面402Cとに分けられている。
第1搭載面402B、及び第2搭載面402Cは、リードフレーム402の裏面に連続して設けられており、インナーリード408Aと平行に形成されている。また、第1搭載面402Bには、接着剤を介してLSI30が搭載されており、LSI30の下面に設けられた電極パッド50とインナーリード408Aとがボンディングワイヤ412により電気的に接続されている。
第2搭載面402Cには、接着剤を介して発振子28が搭載されている。ここで、第2搭載面402Cは、集積回路30と発振子28との厚みの差分だけ第1搭載面402Bより上方に位置しており、LSI30の下面と発振子28の下面とが同じ高さとなっている。
図25に示すように、電極パッド50とインナーリード408Aとを接続しているボンディングワイヤ412は、発振子用電極パッド54と外部電極34とを接続しているボンディングワイヤ412を跨ぐようにして形成されている。すなわち、ボンディングワイヤ412の短絡を防止するために、発振子用電極パッド54と外部電極34とを接続しているボンディングワイヤ412の頂点は、電極パッド50とインナーリード408Aとを接続しているボンディングワイヤ412の頂点より低くなるように形成されている。
<製造手順>
以下、半導体装置400の製造手順について説明する。
先ず、図26(a)に示すように、リードフレーム402を、インナーリード408Aが上方に、ダイパッド402Aが下方に位置するように、ボンディング装置1の載置台2に載置する。なお、載置台2には、ダイパッド402Aにおける第2搭載面402Cが形成された部分を保持するための段差8が形成されている。この状態において、第1搭載面402Bおよび第2搭載面402Cは何れも上方を向いている。また、発振子28は、外部電極34を上方に向けた状態でテープ上のパッケージ29に封入されて搬送されてくる。なお、リードフレーム402には、予めプレス加工等によって段差部404を形成しておく。
次に、図26(b)に示すように、パッケージ29を開封し、ピッカー4で発振子28を取り出し、図26(c)に示すように発振子28の外部電極34が上方を向くようにダイパッド402Aの第1搭載面402Bに発振子28を配置し、接着剤で第1搭載面402Bに固定する。なお、発振子28が、外部電極34を下方に向けた状態でパッケージ29に封入されているときは、ピッカー4として回転機構付きのものを用い、ピッカー4で発振子28を取り出した後、回転機構で発振子28を上下反転させ、外部電極34を上方に向けてからダイパッド26Aの第1の面に載置するのが好ましい。
発振子28を第1搭載面402Bに固定したら、図26(d)に示すように、ダイパッド402Aの第2搭載面402Cに、LSI30を、電極パッド50と発振子用電極パッド54とが上方を向くように接着剤で固定する。なお、第2搭載面402Cは第1搭載面402Bと平面視で重ならないように形成されているから、LSI30も平面視で発振子28に重ならないように固定される。また、LSI30と発振子28とはダイパッド402Aにおける同じ側の面に固定される。
LSI30を第2搭載面402Cに固定したら、図26(e)に示すように、LSI30の電極パッド50とリードフレーム402のインナーリード408Aとをボンディングワイヤ412で接続すると共に、LSI30の発振子用電極パッド54と発振子28の外部電極34とをボンディングワイヤ412で接続する。
次に、半導体装置400をモールド樹脂32で封止する手順について説明する。
図27(a)に示すように、半導体装置400を図27(e)に示す状態から上下反転させた状態で金型5のキャビティ6内部に固定する。このとき、半導体装置400におけるLSI30が搭載された側が、発振子28が搭載された側よりも、金型5においてモールド樹脂32を注入する注入口7の近くに位置すると共に、ダイパッド402AにおけるLSI30が搭載された側の部分が、キャビティ6における高さ方向中心付近に位置するように、半導体装置400を配置することが好ましい。又、半導体装置400は、アウターリード408Bが金型5の外側に突出するように配置される。
半導体装置400をキャビティ6内部に固定したら、図27(b)において矢印aで示すように、注入口7からキャビティ6内部にモールド樹脂32を注入する。
図27(c)に示すように、注入口7から注入されたモールド樹脂32は、リードフレーム402(ダイパッド402A)におけるLSI30が固定されている部分においては、リードフレーム402の上方と下方とに均等に流れ込む。
しかしながら、リードフレーム402(ダイパッド402A)には、板厚方向に段差404が形成され、ダイパッド402Aにおける発振子28が固定されている部分は、段差404を境としてLSI30が固定されている部分に対して図27(a)〜(d)における上方に屈曲している。
したがって、図27(d)において矢印cに示すように、ダイパッド402Aの発振子28が固定されている部分においては、ダイパッド402A下方の流速がダイパッド402A上方の流速よりも低くなる。これによってダイパッド402Aの前記部分においては、モールド樹脂は下方に優先的に充填されるから、リードフレーム402(ダイパッド402A)は注入されたモールド樹脂32によって下方から支持される。
リードフレーム402の両側がモールド樹脂32で満たされたら、金型5を加熱してモールド樹脂32を硬化させる。
本実施形態に係る半導体装置400では、発振子28とLSI30とがリードフレーム402の裏面に搭載されているので、発振子28とLSI30とを搭載する際に、リードフレーム402を反転させる必要がない。これにより、第1実施形態と比べて、半導体装置400の生産効率を向上できる。
また、ボンディングワイヤ412が形成された面を上面とすると、第2搭載面402Cは、第1搭載面402Bより下方に位置しているので、発振子28を跨いでLSI30の電極パッド50とインナーリード408Aとをボンディングワイヤ412で接続する際に、発振子28がボンディングワイヤ412の妨げにならない。
なお、本実施形態では、第1搭載面402Bと第2搭載面402Cとは、リードフレーム402の裏面に設けられていたが、これに限らず、リードフレーム402の表面に設けてもよい。この場合においても、ボンディングワイヤ412が形成された面を上面として、第2搭載面402Cを第1搭載面402Bより下方に形成することで、発振子28がボンディングワイヤ412の妨げとならないようにできる。
また、本実施形態では、第2搭載面402Cは、第1搭載面402Bに対して、LSI30と発振子28との厚みの差分だけ上方に設けられていたが、これに限らず、ボンディングワイヤ412の妨げにならない程度に段差がついていればよく、発振子28の下面がLSI30の下面より下方へ突出していてもよい。
(第6実施形態)
次に、本発明の第6実施形態に係る半導体装置500について説明する。なお、第1実施形態と同一の構成については、同一の符号を付し、説明を省略する。図28、及び図29に示すように、本実施形態に係るリードフレーム502の中央部に位置するダイパッド502Aには、第5実施形態と同様に、段差部504が形成されている。図29に示すように、段差部504は、左から右へ向かって上方に傾斜しており、ダイパッド502Aは、段差部504を境にして、下方に位置する第1搭載面502Bと、上方に位置する第2搭載面502Cとに分けられている。
第1搭載面502B、及び第2搭載面502Cは、共にリードフレーム502の裏面に連続して設けられており、インナーリード508Aと平行になっている。また、第1搭載面502Bには、接着剤を介してLSI30が搭載されており、第2搭載面502Cには、接着剤を介して発振子28が搭載されている。ここで、図28に示すように、LSI30は、リードフレーム502の中央部に位置しており、LSI30の右端部は、発振子28の一部を覆っている。すなわち、平面視にて投影したとき、発振子28とLSI30とが重なるように配置されている。
ダイパッド502Aの第1搭載面502Bに発振子28を、第2搭載面502CにLSI30を固定し、LIS30のLSI30の発振子用電極パッド54と発振子28の外部電極34、およびLSI30の電極パッド50とリード38とをボンディングワイヤ512で接続して半導体装置500とする手順は、実施形態4の半導体装置400と同様に図26(a)〜(e)に示すとおりである。また、半導体装置500をモールド樹脂32で封止する手順も、同様に図27(a)〜(d)に示すとおりである。
本実施形態に係る半導体装置500では、LSI30がリードフレーム502の中央部に搭載されているので、LSI30の電極パッド50とインナーリード508Aとの距離をLSI30の各辺で一定にできる。これにより、ワイヤボンディングを容易に行うことができる。その他の作用については、第5実施形態と同様である。
以上、本発明の第1〜第6実施形態について説明したが、本発明はこうした実施形態に限定されるものでなく、第1〜第6実施形態を組み合わせて用いてもよいし、本発明の要旨を逸脱しない範囲において、種々なる態様で実施し得ることは勿論である。例えば、発振子28として、発振回路51を内蔵した発振子を用いてもよい。また、図2の開口部26Cは、スリット状の孔でもよい。
なお、以上の説明に関して更に以下の付記を開示する。
(付記1)
一方の面上に第1の方向に沿って所定の距離を離して配置された複数の外部電極を備えた発振子と、
複数の第1電極パッドが形成された第1の領域と複数の第2電極パッドが形成された第2の領域とが一方の面上の一辺に沿って設けられると共に、前記第1の領域の前記第1の方向における幅が、前記外部電極間の距離よりも狭くなっている集積回路と、
前記発振子及び前記集積回路が搭載されたダイパッドと、前記ダイパッドの周囲に設けられて前記集積回路と電気的に接続される複数のリードとを備えると共に、平面視で前記第1電極パッドと前記リードとの間に前記外部電極が挟まれるように前記発振子が搭載されたリードフレームと、
前記外部電極と前記第1電極パッドとを接続する第1ボンディングワイヤと、
前記リードフレームの端子と、前記第2電極パッドとを接続する第2ボンディングワイヤと、
を有し、
前記第1ボンディングワイヤと前記第2ボンディングワイヤとが立体的に交差している、半導体装置。
(付記2)
前記集積回路は、平面視で矩形状に形成されており、
前記第1の領域は、前記集積回路における前記一辺の中央の領域を含むことを特徴とする付記1に記載の半導体装置。
(付記3)
前記第1の領域と前記第2の領域との間には、前記第1ボンディングワイヤ及び第2ボンディングワイヤが接続されない第3の領域を備え、該第3の領域の前記第1の方向における幅は、隣り合う前記第1電極パッド間の距離より広いことを特徴とする付記1又は付記2に記載の半導体装置。
(付記4)
前記第1ボンディングワイヤの頂点の高さと、前記第2ボンディングワイヤの頂点の高さとが異なることを特徴とする付記1〜付記3の何れか一つに記載の半導体装置。
(付記5)
前記第1ボンディングワイヤの頂点の高さは、前記第2ボンディングワイヤの頂点の高さよりも低くなることを特徴とする付記1〜付記4の何れか一つに記載の半導体装置。
(付記6)
前記第2ボンディングワイヤは、前記第1ボンディングワイヤの頂点を避けて前記リードフレームの前記端子と接続されていることを特徴とする付記5に記載の半導体装置。
(付記7)
前記第1ボンディングワイヤは複数で構成され、長さが略等しいことを特徴とする付記1〜付記6の何れか一つに記載の半導体装置。
(付記8)
前記第1の方向における前記発振子の中心は、前記第1の方向における前記第1の領域の領域内に位置していることを特徴とする付記1〜付記7の何れか一つに記載の半導体装置。
(付記9)
前記第1ボンディングワイヤの前記外部電極との接続位置は、前記外部電極の中心より前記発振子の中央方向へずれた位置であることを特徴とする付記8に記載の半導体装置。
(付記10)
前記第1ボンディングワイヤの前記外部電極との接続位置は、前記外部電極の中心より前記集積回路とは反対側へずれた位置であることを特徴とする付記8又は付記9に記載の半導体装置。
(付記11)
前記集積回路には、前記発振子を発振させる発振回路が内蔵されており、
前記発振回路は、デジタル信号を処理するデジタル回路部に囲まれて配置されている付記1〜付記10の何れか一つに記載の半導体装置。
(付記12)
前記リードフレームの第1面及び第2面は、前記リードフレームの端子を介して接地されていることを特徴とする付記1〜付記11の何れか一つに記載の半導体装置。
(付記13)
付記1〜付記12の何れか一つに記載の半導体装置と、
前記半導体装置から出力された信号に応じて積算量を計測する計測手段と、
を有する計測機器。
24 半導体装置
26 リードフレーム
28 発振子
30 LSI(集積回路)
34 外部電極(発振子の端子)
50 電極パッド(集積回路の端子)
51 発振回路
54 発振子用電極パッド(集積回路の端子)
55 デジタル回路部
200 半導体装置
202 リードフレーム
202C 開口部
300 半導体装置
302 リードフレーム
400 半導体装置
402 リードフレーム
500 半導体装置
502 リードフレーム

Claims (6)

  1. 一方の面上に第1の方向に沿って所定の距離を離して配置された複数の外部電極を備えた発振子と、
    複数の第1電極パッドが形成された第1の領域と複数の第2電極パッドが形成された第2の領域とが一方の面上の一辺に沿って設けられると共に、前記第1の領域と前記第2の領域との間の前記第1の方向における距離が、前記外部電極間の距離よりも狭くなっている集積回路と、
    前記発振子及び前記集積回路が搭載されたダイパッドと、前記集積回路の前記一辺に沿って設けられて前記集積回路と電気的に接続される複数のリードとを備えると共に、平面視で前記第1電極パッドと前記リードとの間に前記外部電極が挟まれるように前記ダイパッドに前記発振子が搭載されたリードフレームと、
    前記第1電極パッドを介して前記発振子の前記外部電極と接続される第1の回路と、
    前記第1の回路を囲むように配置され、前記第2電極パッドと接続される第2の回路と、
    を有する半導体装置。
  2. 前記集積回路は、平面視で矩形状に形成されており、
    前記第1の領域は、前記集積回路における前記一辺の中央の領域を含むことを特徴とする請求項1に記載の半導体装置。
  3. 前記第1の方向における前記発振子の中心は、前記第1の方向における前記第1の領域の領域内に位置していることを特徴とする請求項1又は請求項2に記載の半導体装置。
  4. 前記リードフレームの第1面及び第2面は、前記リードフレームの端子を介して接地されていることを特徴とする請求項1〜請求項3の何れか1項に記載の半導体装置。
  5. 前記第1の回路は、前記集積回路に内蔵され、前記発振子を発振させる発振回路であり、
    前記第2の回路は、デジタル信号を処理するデジタル回路部である、請求項1〜請求項4の何れか1項に記載の半導体装置。
  6. 請求項1〜請求項5の何れか1項に記載の半導体装置と、
    前記半導体装置から出力された信号に応じて積算量を計測する計測手段と、
    を有する計測機器。
JP2017103777A 2017-05-25 2017-05-25 半導体装置及び計測機器 Active JP6493995B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2017103777A JP6493995B2 (ja) 2017-05-25 2017-05-25 半導体装置及び計測機器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2017103777A JP6493995B2 (ja) 2017-05-25 2017-05-25 半導体装置及び計測機器

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2016115408A Division JP6151826B2 (ja) 2016-06-09 2016-06-09 半導体装置及び計測機器

Publications (2)

Publication Number Publication Date
JP2017143317A true JP2017143317A (ja) 2017-08-17
JP6493995B2 JP6493995B2 (ja) 2019-04-03

Family

ID=59627439

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017103777A Active JP6493995B2 (ja) 2017-05-25 2017-05-25 半導体装置及び計測機器

Country Status (1)

Country Link
JP (1) JP6493995B2 (ja)

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01135210A (ja) * 1987-11-20 1989-05-26 Matsushima Kogyo Co Ltd 圧電発振器
JPH0745778A (ja) * 1993-07-29 1995-02-14 Sumitomo Electric Ind Ltd リードフレーム及び半導体装置
JP2002313935A (ja) * 2001-04-16 2002-10-25 Niigata Seimitsu Kk 半導体装置
JP2003249556A (ja) * 2002-02-22 2003-09-05 Kawasaki Microelectronics Kk 半導体集積回路
JP2004047811A (ja) * 2002-07-12 2004-02-12 Fujitsu Ltd 受動素子内蔵半導体装置
JP2004165429A (ja) * 2002-11-13 2004-06-10 Sony Corp 半導体装置及びその製造方法、受動素子及びその集積体、並びにリードフレーム
JP2004297770A (ja) * 2003-03-13 2004-10-21 Seiko Epson Corp 圧電発振器及び圧電発振器を利用した携帯電話装置および圧電発振器を利用した電子機器
JP2007074066A (ja) * 2005-09-05 2007-03-22 Seiko Epson Corp 圧電デバイス
JP2007201023A (ja) * 2006-01-24 2007-08-09 Fujitsu Ltd 半導体装置および半導体装置の製造方法
JP2010123736A (ja) * 2008-11-19 2010-06-03 Mitsumi Electric Co Ltd 半導体集積回路装置

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01135210A (ja) * 1987-11-20 1989-05-26 Matsushima Kogyo Co Ltd 圧電発振器
JPH0745778A (ja) * 1993-07-29 1995-02-14 Sumitomo Electric Ind Ltd リードフレーム及び半導体装置
JP2002313935A (ja) * 2001-04-16 2002-10-25 Niigata Seimitsu Kk 半導体装置
JP2003249556A (ja) * 2002-02-22 2003-09-05 Kawasaki Microelectronics Kk 半導体集積回路
JP2004047811A (ja) * 2002-07-12 2004-02-12 Fujitsu Ltd 受動素子内蔵半導体装置
JP2004165429A (ja) * 2002-11-13 2004-06-10 Sony Corp 半導体装置及びその製造方法、受動素子及びその集積体、並びにリードフレーム
JP2004297770A (ja) * 2003-03-13 2004-10-21 Seiko Epson Corp 圧電発振器及び圧電発振器を利用した携帯電話装置および圧電発振器を利用した電子機器
JP2007074066A (ja) * 2005-09-05 2007-03-22 Seiko Epson Corp 圧電デバイス
JP2007201023A (ja) * 2006-01-24 2007-08-09 Fujitsu Ltd 半導体装置および半導体装置の製造方法
JP2010123736A (ja) * 2008-11-19 2010-06-03 Mitsumi Electric Co Ltd 半導体集積回路装置

Also Published As

Publication number Publication date
JP6493995B2 (ja) 2019-04-03

Similar Documents

Publication Publication Date Title
JP5306512B1 (ja) 半導体装置、計測機器、及び補正方法
JP5952074B2 (ja) 半導体装置及び計測機器
JP2023162425A (ja) 半導体装置の製造方法
JP5281175B1 (ja) 半導体装置及び計測機器
JP6276338B2 (ja) 半導体装置及び計測機器
JP5985877B2 (ja) 半導体装置及び計測機器
JP6493995B2 (ja) 半導体装置及び計測機器
JP7425131B2 (ja) 半導体装置
JP6151826B2 (ja) 半導体装置及び計測機器
JP6493994B2 (ja) 半導体装置の製造方法
JP6346227B2 (ja) 半導体装置及び計測機器
JP6177018B2 (ja) 半導体装置、計測機器、及び半導体装置の製造方法
JP6363273B2 (ja) 半導体装置、計測機器、及び半導体装置の製造方法
JP5980632B2 (ja) 半導体装置及び計測機器
JP5467160B2 (ja) 半導体装置及び計測機器
JP6772321B2 (ja) 半導体装置の製造方法
JP6646077B2 (ja) 半導体装置及び計測機器
JP6085421B2 (ja) 半導体装置の製造方法
JP6116817B2 (ja) 樹脂封止方法および半導体装置の製造方法
JP2018129553A (ja) 半導体装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20170525

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20180219

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20180320

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180521

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20181030

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20181228

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20190129

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20190228

R150 Certificate of patent or registration of utility model

Ref document number: 6493995

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150