JP2015204166A5 - - Google Patents

Download PDF

Info

Publication number
JP2015204166A5
JP2015204166A5 JP2014082138A JP2014082138A JP2015204166A5 JP 2015204166 A5 JP2015204166 A5 JP 2015204166A5 JP 2014082138 A JP2014082138 A JP 2014082138A JP 2014082138 A JP2014082138 A JP 2014082138A JP 2015204166 A5 JP2015204166 A5 JP 2015204166A5
Authority
JP
Japan
Prior art keywords
terminal
jack
function
plug
multipolar
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2014082138A
Other languages
English (en)
Other versions
JP2015204166A (ja
JP6311924B2 (ja
Filing date
Publication date
Application filed filed Critical
Priority claimed from JP2014082138A external-priority patent/JP6311924B2/ja
Priority to JP2014082138A priority Critical patent/JP6311924B2/ja
Priority to RU2016139073A priority patent/RU2684512C2/ru
Priority to ES15719836.7T priority patent/ES2684022T3/es
Priority to CA2944771A priority patent/CA2944771A1/en
Priority to PCT/JP2015/001890 priority patent/WO2015155963A1/en
Priority to US15/301,735 priority patent/US10198392B2/en
Priority to CN201580018348.6A priority patent/CN106164886B/zh
Priority to EP15719836.7A priority patent/EP3129892B1/en
Publication of JP2015204166A publication Critical patent/JP2015204166A/ja
Publication of JP2015204166A5 publication Critical patent/JP2015204166A5/ja
Publication of JP6311924B2 publication Critical patent/JP6311924B2/ja
Application granted granted Critical
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Description

送受信処理部13と23との間でやりとりされる多重化データには、記憶部17に記憶されたホストデバイス10のデバイス情報や、記憶部2に記憶されたペリフェラルデバイス20のデバイス情報、ホストデバイス10からペリフェラルデバイス20へのコマンド、I/F28が出力するディジタル信号、I/F28に供給(入力)されるディジタル信号等を含めることができる。
また、機能ブロック16は、例えば、上述したアナログ音響入力機能を有する。したがって、機能ブロック16 は、例えば、抵抗でプルアップされた信号線であって、かつ、一端が機能切り替え部15に接続され、他端が信号処理部18に接続された信号線を有し、機能切り替え部15側から供給されるアナログの音響信号を、プルアップされた信号線を介して、信号処理部18に供給(伝送)する。
これにより、同一の機能xを有する機能ブロック16k及び26どうしが、機能切り替え部15、ジャック11の割り当て端子J#n、プラグ21の割り当て端子P#n、及び、機能切り替え部25を介して接続され、機能xが提供される。
この場合、ペリフェラルデバイス20では、ホストデバイス0と同様に、アナログ音響出力機能、アナログ音響入力機能、及び、機能aないしcから、アナログ音響出力機能、及び、アナログ音響入力機能の2個の機能が、割り当て機能として選択されるとともに、プラグ21の端子P3及びP4が、割り当て端子として選択され、アナログ音響出力機能が、割り当て端子P3に割り当てられるとともに、アナログ音響入力機能が、割り当て端子P4に割り当てられる。
ここで、図3のペリフェラルデバイス20では、ディジタルマイク部28で環境音を集音し、その環境音に対応するディジタルの音響信号を、多重化データに含めて、ペリフェラルデバイス20の送受信処理部23から、ホストデバイス10の送受信処理部13に送信することができる。この場合、ホストデバイス10では、多重化データに含まれる環境音に対応するディジタルの音響信号が、送信処理部13から信号処理部18に供給される。
以上により、対応デバイスでない既存のスマートフォンの4極のジャックに、プラグ21挿入された場合に、4極のジャックを有する既存のスマートフォンに、機能ブロック26で集音された音響に対応する音響信号を入力(供給)し、処理することができる。
さらに、図5のペリフェラルデバイス20は、機能ブロック26ないし26が、プラグ21の端子P3ないしP5に、それぞれ、固定的に接続されている点で、機能ブロック26ないし26それぞれを接続するプラグ21の端子P#nを切り替えることができる図3の場合と相違する。
その結果、ペリフェラルデバイス20のアナログ音響出力機能を有する機能ブロック26とホストデバイス10のアナログ音響出力機能を有する機能ブロック16、ペリフェラルデバイス20のアナログ音響入力機能を有する機能ブロック26とホストデバイス10のアナログ音響力機能を有する機能ブロック16、及び、ペリフェラルデバイス20の機能aを有する機能ブロック26とホストデバイス10の機能aを有する機能ブロック16が、機能切り替え部15、ジャック11、及び、プラグ21を介して、それぞれ接続され、これにより、アナログ音響出力機能、アナログ音響入力機能、及び、機能aが提供される。
図12のBでは、端子J1とP1との接続だけが切断され、他の端子J2ないしJ5と端子P2ないしP5とのそれぞれの接続は、維持されている。したがって、ジャック11の電源供給端子J3と、プラグ21の電源受け取り端子P3とは接続されており、電源供給端子J3からは、電力を供給すべき電源受け取り端子P3に、電源としての電力が供給される。
なお、図12のCでは、図12のBと同様に、端子J2ないしJ5と端子P2ないしP5とのそれぞれの接続は維持されている。したがって、ジャック11の電源供給端子J3と、プラグ21の電源受け取り端子P3とは接続されている。
図13では、ジャック1に、端子J1ないしJ5とは別に、プラグ21が完挿状態(完挿状態に近い状態を含む)であるときに、プラグ21に接触することで、プラグ(の挿抜)を検出する、独立した検出機構が設けられている。
図15のBでは、端子J1とP1との接続だけが切断され、他の端子J2ないしJ5と端子P2ないしP5とのそれぞれの接続は、まだ維持されている。したがって、ジャック11の電源受け取り端子J3と、プラグ21の電源供給端子P3とは接続されており、電源供給端子P3からは、電力を供給すべき電源受け取り端子J3に、電源としての電力が供給される。
なお、図15のCでは、図15のBと同様に、端子J2ないしJ5と端子P2ないしP5とのそれぞれの接続は維持されている。したがって、ジャック11の電源受け取り端子J3と、プラグ21の電源供給端子P3とは接続されている。

Claims (20)

  1. ジャックを有するジャックデバイスの前記ジャックに挿入される多極プラグと、
    物理量を電気信号に変換、又は、電気信号を物理量に変換する変換部と、
    前記ジャックデバイスが、前記変換部に入出力される前記電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかを検出する検出部と、
    前記ジャックデバイスが前記対応デバイスである場合に、前記多重化データを、前記多極プラグの所定の端子を介して送信又は受信する送受信処理部と、
    前記多極プラグの前記所定の端子以外の端子の電気的な機能の割り当てを行う機能切り替え部と
    を備えるペリフェラルデバイス。
  2. 前記機能切り替え部は、前記対応デバイスに基づいて、前記所定の端子以外の端子の電気的な機能の割り当てを行う
    請求項1に記載のペリフェラルデバイス。
  3. 前記機能切り替え部は、前記対応デバイスに関するデバイス情報に基づいて、前記所定の端子以外の端子の電気的な機能の割り当てを行う
    請求項2に記載のペリフェラルデバイス。
  4. 前記デバイス情報は、前記送受信処理部が受信する、前記対応デバイスからの多重化データに含まれる
    請求項3に記載のペリフェラルデバイス。
  5. 前記多極プラグは、単頭プラグである
    請求項1からのいずれかに記載のペリフェラルデバイス。
  6. 前記所定の端子は、前記多極プラグの最も根元側の端子である
    請求項1からのいずれかに記載のペリフェラルデバイス。
  7. 前記機能切り替え部は、複数の機能の中から、前記所定の端子以外の端子に割り当てる電気的な機能を選択する
    請求項1からのいずれかに記載のペリフェラルデバイス。
  8. 前記機能切り替え部が前記所定の端子以外の端子に割り当てる電気的な機能には、電源を授受する機能が含まれる
    請求項1からのいずれかに記載のペリフェラルデバイス。
  9. 前記所定の端子以外の1個の端子に、電源を授受する機能が割り当てられ、前記1個の端子から、前記対応デバイスに、電源となる電力が供給される場合において、
    前記所定の端子を介しての前記多重化データの通信状態に応じて、前記電源となる電力の供給を制御する
    請求項8に記載のペリフェラルデバイス。
  10. ジャックを有するジャックデバイスの前記ジャックに挿入される多極プラグと、
    物理量を電気信号に変換、又は、電気信号を物理量に変換する変換部と、
    前記ジャックデバイスが、前記変換部に入出力される前記電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかを検出する検出部と、
    前記ジャックデバイスが前記対応デバイスである場合に、前記多重化データを、前記多極プラグの所定の端子を介して送信又は受信する送受信処理部と
    を備えるペリフェラルデバイスが、
    前記多極プラグの前記所定の端子以外の端子の電気的な機能の割り当てを行う
    ステップを含むペリフェラルデバイスの処理方法。
  11. 多極プラグを有するプラグデバイスの前記多極プラグが挿入される多極ジャックと、
    前記プラグデバイスが、物理量を電気信号に変換、又は、電気信号を物理量に変換する変換部に入出力される前記電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかを検出する検出部と、
    前記プラグデバイスが前記対応デバイスである場合に、前記多重化データを、前記多極ジャックの所定の端子を介して送信又は受信する送受信処理部と
    前記多極ジャックの前記所定の端子以外の端子の電気的な機能の割り当てを行う機能切り替え部と
    を備えるホストデバイス。
  12. 前記機能切り替え部は、前記対応デバイスに基づいて、前記所定の端子以外の端子の電気的な機能の割り当てを行う
    請求項11に記載のホストデバイス。
  13. 前記機能切り替え部は、前記対応デバイスに関するデバイス情報に基づいて、前記所定の端子以外の端子の電気的な機能の割り当てを行う
    請求項12に記載のホストデバイス。
  14. 前記デバイス情報は、前記送受信処理部が受信する、前記対応デバイスからの多重化データに含まれる
    請求項13に記載のホストデバイス。
  15. 前記多極ジャックは、単頭プラグが挿入される単頭ジャックである
    請求項11から14のいずれかに記載のホストデバイス。
  16. 前記所定の端子は、前記多極ジャックの最も挿入口側の端子である
    請求項11から15のいずれかに記載のホストデバイス。
  17. 前記機能切り替え部は、複数の機能の中から、前記所定の端子以外の端子に割り当てる電気的な機能を選択する
    請求項11から16のいずれかに記載のホストデバイス。
  18. 前記機能切り替え部が前記所定の端子以外の端子に割り当てる電気的な機能には、電源を授受する機能が含まれる
    請求項11から17のいずれかに記載のホストデバイス。
  19. 前記所定の端子以外の1個の端子に、電源を授受する機能が割り当てられ、前記1個の端子から、前記対応デバイスに、電源となる電力が供給される場合において、
    前記所定の端子を介しての前記多重化データの通信状態に応じて、前記電源となる電力の供給を制御する
    請求項18に記載のホストデバイス。
  20. 多極プラグを有するプラグデバイスの前記多極プラグが挿入される多極ジャックと、
    前記プラグデバイスが、物理量を電気信号に変換、又は、電気信号を物理量に変換する変換部に入出力される前記電気信号を多重化した多重化データを扱うことができる対応デバイスであるかどうかを検出する検出部と、
    前記プラグデバイスが前記対応デバイスである場合に、前記多重化データを、前記多極ジャックの所定の端子を介して送信又は受信する送受信処理部と
    を備えるホストデバイスが、
    前記多極ジャックの前記所定の端子以外の端子の電気的な機能の割り当てを行う
    ステップを含むホストデバイスの処理方法。
JP2014082138A 2014-04-11 2014-04-11 ペリフェラルデバイス、ホストデバイス、及び、処理方法 Active JP6311924B2 (ja)

Priority Applications (8)

Application Number Priority Date Filing Date Title
JP2014082138A JP6311924B2 (ja) 2014-04-11 2014-04-11 ペリフェラルデバイス、ホストデバイス、及び、処理方法
CN201580018348.6A CN106164886B (zh) 2014-04-11 2015-04-02 可切换端子电功能的外围装置、主机装置以及处理方法
ES15719836.7T ES2684022T3 (es) 2014-04-11 2015-04-02 Dispositivo periférico, dispositivo anfitrión y método de procesamiento
CA2944771A CA2944771A1 (en) 2014-04-11 2015-04-02 Peripheral device, host device, and processing method
PCT/JP2015/001890 WO2015155963A1 (en) 2014-04-11 2015-04-02 Peripheral device, host device, and processing method
US15/301,735 US10198392B2 (en) 2014-04-11 2015-04-02 Peripheral device, host device, and processing method
RU2016139073A RU2684512C2 (ru) 2014-04-11 2015-04-02 Периферийное устройство, хост-устройство и способ обработки
EP15719836.7A EP3129892B1 (en) 2014-04-11 2015-04-02 Peripheral device, host device, and processing method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2014082138A JP6311924B2 (ja) 2014-04-11 2014-04-11 ペリフェラルデバイス、ホストデバイス、及び、処理方法

Publications (3)

Publication Number Publication Date
JP2015204166A JP2015204166A (ja) 2015-11-16
JP2015204166A5 true JP2015204166A5 (ja) 2017-03-30
JP6311924B2 JP6311924B2 (ja) 2018-04-18

Family

ID=53039544

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014082138A Active JP6311924B2 (ja) 2014-04-11 2014-04-11 ペリフェラルデバイス、ホストデバイス、及び、処理方法

Country Status (8)

Country Link
US (1) US10198392B2 (ja)
EP (1) EP3129892B1 (ja)
JP (1) JP6311924B2 (ja)
CN (1) CN106164886B (ja)
CA (1) CA2944771A1 (ja)
ES (1) ES2684022T3 (ja)
RU (1) RU2684512C2 (ja)
WO (1) WO2015155963A1 (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017115545A1 (ja) * 2015-12-28 2017-07-06 ソニー株式会社 コントローラ、入出力装置、及び通信システム
CN105933810A (zh) * 2016-04-29 2016-09-07 乐视控股(北京)有限公司 耳机模式切换方法、装置、电子设备及耳机
ES2734999T3 (es) * 2016-12-12 2019-12-13 Mrs Corp Inc Componente de procesamiento electrónico enchufable modular y sistema de procesamiento distribuido formado a partir del mismo
US10015658B1 (en) 2017-05-18 2018-07-03 Motorola Solutions, Inc. Method and apparatus for maintaining mission critical functionality in a portable communication system
KR20200026534A (ko) * 2018-09-03 2020-03-11 삼성전자주식회사 전력 정보에 기반하여 외부 전자 장치를 식별하는 방법, 이를 지원하는 전자 장치 및 저장 매체
CN112291683B (zh) * 2020-10-15 2022-03-18 广州安凯微电子股份有限公司 Tws耳机的控制方法及装置

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5111497A (en) * 1990-09-17 1992-05-05 Raychem Corporation Alarm and test system for a digital added main line
JP3025870U (ja) * 1995-09-27 1996-06-25 株式会社セガ・エンタープライゼス 周辺機器用コネクタ
US5729368A (en) 1996-05-15 1998-03-17 U S West, Inc. Method of providing non-intrusive optical test access without optical loss
US7890284B2 (en) 2002-06-24 2011-02-15 Analog Devices, Inc. Identification system and method for recognizing any one of a number of different types of devices
DE102009017614A1 (de) * 2009-04-16 2010-10-28 Siemens Aktiengesellschaft Mehrstufiger Turboverdichter
US8396196B2 (en) * 2009-05-08 2013-03-12 Apple Inc. Transfer of multiple microphone signals to an audio host device
TWI405990B (zh) * 2009-10-21 2013-08-21 Htc Corp 電子裝置及其辨識電子配件之方法
JP5556408B2 (ja) * 2010-06-15 2014-07-23 ソニー株式会社 再生装置及び再生方法
JP2012053792A (ja) * 2010-09-02 2012-03-15 Alpine Electronics Inc Usbアイソクロナス転送エラー低減システム
JP5276136B2 (ja) * 2011-04-08 2013-08-28 晶▲ライ▼科技股▲分▼有限公司 マイク付きイヤホンの差込プラグを利用して情報を伝達する生物医学装置及びそのマイク付きイヤホンの差込プラグを用いた情報伝達の方法
JP5895403B2 (ja) 2011-09-02 2016-03-30 ソニー株式会社 被充電機器及び電子機器セット
US9678560B2 (en) * 2011-11-28 2017-06-13 Intel Corporation Methods and apparatuses to wake computer systems from sleep states
CN105247887A (zh) 2013-06-07 2016-01-13 索尼公司 输入装置和传送方法、主机装置和接收方法以及信号处理系统和收发方法

Similar Documents

Publication Publication Date Title
JP2015204166A5 (ja)
US20160269844A1 (en) Stereo headset, terminal, and audio signal processing methods thereof
US10771877B2 (en) Dual earpieces for same ear
US9866947B2 (en) Dual-microphone headset and noise reduction processing method for audio signal in call
CN106254993B (zh) 一种耳机左右声道自适应控制方法及装置
US20200221211A1 (en) Audio streaming charging case
MY181878A (en) Power and data transmission system and method
CN102820032B (zh) 一种语音识别系统和方法
CN204350072U (zh) 数据线接口、耳机插头、移动终端及系统
EP3001263A3 (en) A connection equipment and a field device control system
CN106164886B (zh) 可切换端子电功能的外围装置、主机装置以及处理方法
CN103107880A (zh) 安全认证装置
AU2012261521A1 (en) Configurable FM Receiver for Hearing Device
CN101626412A (zh) 一种具有多功能耳机插座的移动终端电路及其实现方法
CN104678809A (zh) 可通用传感器控制设备及系统
CN106532382A (zh) 一种USB Type‑C转接器及其实现方法
CN104113933B (zh) 一种信息传输方法、装置和移动终端
CN105635925A (zh) 移动终端的音频测试方法、系统及音频测试接口适配器
GB2596971A (en) Downhole network interface unit for monitoring and control
US20150309956A1 (en) Data terminal, data transmission system, and hot swapping control method
CN109473096B (zh) 一种智能语音设备及其控制方法
CN104037946A (zh) 机房电力控制方法、装置和系统
CN106471434B (zh) 主机接口、配件接口以及用于管理主机接口与配件设备之间的连接的方法
CN106256089B (zh) 一种电力线通信方法及设备
CN106658253A (zh) 一种耳机及其实现方法