JP2014135537A - 画像信号処理装置およびその制御方法、並びに撮像装置およびその制御方法 - Google Patents

画像信号処理装置およびその制御方法、並びに撮像装置およびその制御方法 Download PDF

Info

Publication number
JP2014135537A
JP2014135537A JP2013000943A JP2013000943A JP2014135537A JP 2014135537 A JP2014135537 A JP 2014135537A JP 2013000943 A JP2013000943 A JP 2013000943A JP 2013000943 A JP2013000943 A JP 2013000943A JP 2014135537 A JP2014135537 A JP 2014135537A
Authority
JP
Japan
Prior art keywords
image signal
processing
image
display
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2013000943A
Other languages
English (en)
Other versions
JP6091216B2 (ja
Inventor
Yasuyuki Tanaka
康之 田中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP2013000943A priority Critical patent/JP6091216B2/ja
Publication of JP2014135537A publication Critical patent/JP2014135537A/ja
Application granted granted Critical
Publication of JP6091216B2 publication Critical patent/JP6091216B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Television Systems (AREA)
  • Studio Devices (AREA)

Abstract

【課題】入力画像信号を処理しつつ、表示用の画像信号を生成して表示部に出力するまでの表示遅延時間を短縮すること。
【解決手段】撮像装置は、撮像用センサ100と、その出力する画像信号を処理する複数の信号処理部を備える。各信号処理部によりフレーム期間ごとに処理された画像信号はDRAMに記憶される。第1ないし第3信号処理部により処理された画像信号は第3DRAM107に記憶される。外部出力部110は画像信号を読み出して撮像装置外に出力する。第2リサイズ処理部111は、第1信号処理部102の出力する画像信号に対して、画サイズを表示用に変更する画サイズ変更処理を行う。第4信号処理部113、第5信号処理部115により処理された画像信号は第7DRAM116に一旦記憶され、パネル用信号処理部117が読み出して、表示用の画像信号に処理する。第3信号処理部106と第5信号処理部115は時分割処理を行う。
【選択図】 図1

Description

本発明は、入力画像信号を処理して表示装置に表示する場合の表示遅延時間を短縮する技術に関する。
デジタルビデオカメラやデジタルカメラ等の撮像装置は、被写体像の確認用に表示装置を備え、液晶や有機EL(エレクトロルミネッセンス)のディスプレイ(パネル)や電子ビューファインダー(EVF)等が使用される。表示画面にはユーザが撮影する被写体像、つまり記録している画像を所定の画質でリアルタイムに表示することができる。近年、記録画像の多画素化や、画質改善処理の多機能化に伴い、信号処理に時間がかかると表示遅延が生じる。表示遅延により、パンニングやチルティング、ズーミング等のカメラ操作時にユーザに違和感を与え、構図やフォーカス状態等の確認が難しくなる場合がある。表示遅延量は撮影フレーム周波数に依存し、フレーム周波数が低い場合に表示遅延量が大きくなる。撮像装置の構成にもよるが、例えば、フレーム周波数24Hz(ヘルツ)の場合は、60Hzの場合よりも表示遅延量が2.5倍大きくなる。
テレビジョン装置においても画質改善処理の多機能化により同様の問題がある。テレビジョン装置にゲーム機器を接続してユーザがゲーム操作を行う場合、テレビジョン装置で画質改善処理を行うと数フレーム時間の表示遅延が生じる。ユーザ操作の遅れが原因でゲーム結果が変わる場合や、ユーザに違和感を与える場合があった。そこで、表示遅延量の低減のために、画質改善処理を簡略化した低遅延用の処理を行う方法や、フレームメモリの記憶処理と読み出し処理を同時に行う制御方法が特許文献1に開示されている。
特許第4691193号公報
従来の装置では、入力画像信号を処理しつつ、表示用の画像信号を生成して表示部に出力するまでの表示遅延時間を如何にして短縮するかが課題である。従来の技術では撮像装置等への適用において、撮影中の画像を表示装置に表示する場合の表示遅延時間を短縮することが困難である。
本発明は、入力画像信号を処理しつつ、表示用の画像信号を生成して表示部に出力するまでの表示遅延時間を短縮することを目的とする。
上記課題を解決するために、本発明に係る装置は、入力画像信号を処理する信号処理手段を備える画像信号処理装置であって、前記信号処理手段によりフレーム期間ごとに処理された画像信号を記憶する記憶手段と、前記記憶手段に記憶された画像信号を読み出して出力する処理を行う出力手段と、前記入力画像信号の画サイズを表示用に変更して画像信号を前記記憶手段に記憶する画サイズ変更処理手段と、前記画サイズ変更処理手段により画サイズが表示用に変更された画像信号を前記記憶手段から読み出して表示用の画像信号に処理して出力する表示用信号処理手段と、前記入力画像信号の同期タイミングと前記表示用の画像信号の同期タイミングを制御する制御手段を備える。前記信号処理手段は時分割処理により、前記フレーム期間内の第1の期間で処理した第1画像信号を前記記憶手段に出力して記憶させ、前記フレーム期間内の第2の期間で処理した第2画像信号を前記記憶手段に出力して記憶させる。前記出力手段は前記記憶手段から前記第1画像信号を読み出して出力する処理を行い、前記表示用信号処理手段は前記第2画像信号を読み出して表示用の画像信号に処理する。
本発明によれば、入力画像信号を処理しつつ、表示用の画像信号を生成して表示部に出力するまでの表示遅延時間を短縮することができる。
本発明の実施形態に係る画像信号処理装置の構成例を示す機能ブロック図である。 比較例の構成を示す機能ブロック図である。 本発明の実施形態に係る動作タイミング例を示す図である。 比較例の動作タイミング例を示す図である。 1個のDRAMを共用した場合の構成例を示すブロック図である。 歪曲収差の補正処理を説明する図である。 ノイズリダクション処理を説明する図である。 時分割処理でのノイズリダクション処理を説明する図である。
以下、本発明の実施形態について詳細に説明する。本実施形態では、入力画像信号をフレーム期間ごとに処理する画像信号処理装置を撮像装置に適用した例を示す。記録画像用の信号処理回路の一部分から所定の信号(YCC信号)を抜き出して表示用画像処理回路に出力することにより、表示遅延時間を短縮するブロック構成について、ビデオカメラを例にして説明する。
まず、本実施形態に係る信号処理装置の構成例について、図1を参照して説明する。
撮像用のセンサ100は、CCD(電荷結合素子)やCMOS(相補型金属酸化膜半導体)等を用いた撮像素子である。図1では省略するが、撮像光学系を構成するレンズ群を通過する被写体光に対して、入射光量や焦点調節が行われる。センサ100は結像された被写体像を光電変換し、内部でアナログ−デジタル変換を行い、各画素の光量に対応したデジタル画像信号を出力する。撮像素子の各画素には、R(赤)、G(緑)、B(青)の各カラーフィルタが、所定の配列、例えばベイヤー配列やハニカム配列で配置されている。これによりRGB画像信号が得られる。また、高速出力化のために、複数の画素の出力を加算して1つの出力画像を得る画素加算処理を行って、RGB画像信号を出力する場合もある。
第1リサイズ処理部101は、センサ100からの入力画像信号(RGB画像信号)を取得して画像縮小処理を行う。縮小するサイズは、第1信号処理部102が処理可能な大きさであり、R(赤)、G(緑)、B(青)の色毎に重心を補正しながら縮小処理が実行される。第1信号処理部102は、RGB画像信号を受信し、RGBのオフセット調整、ゲイン調整、ガンマ補正処理を行う。次に第1信号処理部102は、RGB画像信号から輝度信号(Y)と色差信号(Cb、Cr)へ変換し、YCC画像信号を第1DRAM103に一旦書き込む。
第2信号処理部104は、第1DRAM103からYCC画像信号を読み出す。第2信号処理部104は、YCC画像信号に対して、レンズの歪曲収差の補正処理や、撮像装置の防振処理等を行い、処理後のYCC画像信号を第2DRAM105に書き込む。レンズの歪曲収差の補正は、画像歪の補正処理の一例である。撮像装置の防振処理では手振れ等により生じる像ぶれの補正処理が実行される。第3信号処理部106は、第2DRAM105からYCC画像信号を読み出す。第3信号処理部106は、YCC画像信号に対してノイズリダクション処理等を行い、処理後のYCC画像信号を第3DRAM107に書き込む。その際、第3信号処理部106は、ノイズリダクション機能の実現のために、後述のように、第4DRAM119を併用する。
圧縮伸長部108は、第3DRAM107からYCC画像信号を読み出し、記録フォーマットに合わせて圧縮符号化処理を行う。処理後の信号は記録メディア109に送られて記録される。外部出力部110は、第3DRAM107からYCC画像信号を読み出してフォーマット変換を行う。HDMIやSDI、コンポーネントやコンポジット等の画像信号伝送フォーマットに合わせてフォーマット変換処理が実行される。HDMIは”High-Definition Multimedia Interface”の略号であり、SDIは”Serial Digital Interface”の略号である。フォーマット変換した画像信号は撮像装置外部に出力される。
第2リサイズ処理部111は、入力画像信号の画サイズを表示用に変更して第5DRAM112に書き込む画サイズ変更処理を行う。本実施形態の第2リサイズ処理部111は、第1信号処理部102が出力するYCC画像に対して、表示パネルの表示サイズまで縮小する処理を行う。縮小の際、画像のエイリアシングを防止するため、画像の水平方向、垂直方向の各々において帯域制限フィルタにより、画像帯域の制御が行われる。その後、バイキュービック法等の補間手法により、画像の縮小処理が行われ、処理結果は第5DRAM112に記憶される。第4信号処理部113は、第5DRAM112からYCC画像信号を読み出す。第4信号処理部113は、例えばレンズの歪曲収差の補正処理や、撮像装置の防振処理等を行う。処理後のYCC画像信号は第6DRAM114に記憶される。第5信号処理部115は、第6DRAM114からYCC画像信号を読み出す。第5信号処理部115はノイズリダクション処理等を行い、処理後のYCC信号を第7DRAM116に書き込む。その際、第5信号処理部115は、ノイズリダクション機能の実現のために、第8DRAM120を併用する。
パネル用信号処理部117は、画サイズが表示用に変更された画像信号に対して、表示用信号処理を行う。パネル用信号処理部117は、第7DRAM116からパネル表示サイズのYCC画像信号を読み出し、表示パネルに合わせた色の調整処理や、解像度調整処理等を行う。パネル出力部118は、表示パネルの受信フォーマットに合わせてフォーマット変換を行う。フォーマット変換した画像信号は表示パネルに送信されて画面上に画像が表示される。
次に、本実施形態に対する比較例について、図2を参照して説明する。撮像用のセンサ200の出力信号は第1リサイズ処理部201、第1信号処理部202を経て第1DRAM203に記憶される。第1リサイズ処理部201、第1信号処理部202、第2信号処理部204、第3信号処理部206は、図1の第1リサイズ処理部101、第1信号処理部102、第2信号処理部104、第3信号処理部106にそれぞれ相当する。第2DRAM205、第3DRAM207、第4DRAM219は、図1の第2DRAM105、第3DRAM107、第4DRAM119はそれぞれ相当する。第3信号処理部206の出力する画像信号は2つに分岐し、その一方は第3DRAM207に記憶され、他方は第2リサイズ処理部211に出力される。圧縮伸長部208、記録メディア209、外部出力部210は、図1の圧縮伸長部108、記録メディア109、外部出力部110にそれぞれ相当する。
第2リサイズ処理部211は、図1の第2リサイズ処理部111と同じ機能を有する。第2リサイズ処理部211は、圧縮伸長処理以外の全ての記録画像用処理を行った画像に対して画像縮小処理を行い、処理後の画像信号を第5DRAM216に記憶する。パネル用信号処理部217は、第5DRAM216からパネル表示サイズのYCC画像信号を読み出し、表示パネルに合わせた色の調整処理や、解像度調整処理等を行う。パネル出力部218は、表示パネルの受信フォーマットに合わせてフォーマット変換を行う。フォーマット変換した画像信号は表示パネルに送信されて画面上に画像が表示される。
次に、1個のDRAMをアドレス制御によって共用する、本実施形態の構成について説明する。図1では、説明の便宜上、複数のDRAMを個別に使用するブロック構成とした。実際には、DRAMはASIC(Application Specific Integrated Circuit、特定用途向け集積回路)とはプロセスの性質が異なる集積回路であるので、1つのチップに集積せずに別チップ構成にされることも多い。ASICとは別チップとして使用される、1個のDRAMのアドレス制御によって、図1に示す第1ないし第8DRAMの機能を実現できる。この構成について図5を参照して説明する。なお、図5において図1と同じ機能を持つ構成部には、図1で使用した符号と同じ符号を付することにより、それらの詳細な説明を省略する。
DRAM152はDRAM−I/F(インターフェース)部151に接続されている。DRAM−I/F部151には、DRAM152にアクセスしてデータの読み書きを行う各ブロックが接続されている。図5ではスイッチ部150、第2リサイズ処理部111、信号処理aブロック153、信号処理bブロック154、外部出力部110、圧縮伸長部108、パネル用信号処理部117、制御部130がDRAM−I/F部151に接続されている。DRAM−I/F部151は、各ブロックから受けた書き込み要求や読み出し要求を調停し、予め決められた優先順位に従って許可を与える。許可されたブロックは、DRAM152に対して、書き込みを行う場合には、書き込みたいアドレスとデータを所定の長さ分送信する。また、許可されたブロックは、読み出しを行う場合には、読み出したいアドレスを送信し、DRAM152からDRAM−I/F部151を介して所定長さ分のデータを受信する。優先順位が低く、許可を与えられなかったブロックは、優先順位が高いブロックの読み書きが終了するのを待って、順次、データを送受信することができる。
第1信号処理部102の出力はスイッチ部150に送られ、ここでは、後述するタイミングに従い、2つの経路に分かれる、第1の経路は、直接DRAM−I/F部151を介してDRAM152にデータを書き込む経路である。また、第2の経路は、第2リサイズ処理部111により、表示パネル140の表示サイズに合わせて画像縮小処理を行ってから、DRAM−I/F部151を介してDRAM152に書き込む経路である。スイッチ部150は制御部130により切り換えられる。
信号処理aブロック153は、図1に示した第2信号処理部104と第4信号処理部113を、時分割で兼用する信号処理ブロックである。このブロックは、例えばレンズの歪曲収差の補正処理や、撮像装置の防振処理等を行う。本ブロックはDRAM−I/F部151と共通の高速クロック信号(例えば166MHz)で動作し、処理する画素数に応じて処理時間が変化する。以下、レンズの歪曲収差の補正処理について、図6を参照して簡単に説明する。図6(A)は画像歪の無い画像の座標を例示し、図6(B)は画像歪を含んだ画像の座標を例示する。
画像歪の無い真の画像座標を(xu,yu)とし、画像歪を含んだ画像座標を(xd,yd)とする。レンズの放射方向の歪みは、下式で表わされる。
[数式1]
xd=(1+k1×r^2+k2×r^4+k3×r^6)×xu
yd=(1+k1×r^2+k2×r^4+k3×r^6)×yu
r^2=xu^2+yu^2 … (1)
ここで、k1、k2、k3は歪み係数であり、レンズとズーム値から定まる。(1)式に示すrは画像中心からの距離である。「^」はべき乗を表わす。
図6(A)に示す画像歪の無い点601、602、603、604、605はそれぞれ、図6(B)に示す画像歪を含む点611、612、613、614、615に対応している。例えば点601の座標での画素データを求める場合、上式で計算した点611の座標位置での画像データがDRAM152から読み出される。同様に点602の座標での画像データとして、点612の座標位置での画像データが読み出される。こうしてDRAM152から計算結果に該当する座標位置での画像データを順次に読み出していくことで、レンズ歪曲収差を補正した画像が得られる。レンズの歪曲収差の補正処理では、(xu,yu)で示す画像座標の数だけ処理すれば求まるので、処理時間は、処理する画素数にほぼ比例する。また、画像歪について樽型になる場合、図6(B)に示す画像領域は、図6(A)の画像領域よりも若干大きい。このため、やや大きい画像記憶領域を用意する必要がある。
撮像装置に係る防振処理の場合には、図示しない角速度センサや画像認識処理部等により、装置の手振れ量を算出する処理が実行される。撮像画像については、手振れ量に応じた位置に従って、撮影画像領域から所定の範囲を切り出す際の抽出位置を変更する処理が行われ、像ぶれ補正が行われる。この場合、処理時間は、抽出によって生成する画像の画素数にほぼ比例する。
図5に戻って説明を続ける。信号処理bブロック154は、図1の第3信号処理部106と第5信号処理部115を、時分割で兼用する信号処理ブロックである。このブロックでは、例えばノイズリダクション処理を行う。本ブロックもDRAM−I/F部151と共通の高速クロック信号で動作し、処理する画素数に応じて処理時間が変化する。図7を参照してノイズ低減処理を説明する。図7には具体例として、フレーム巡回型ノイズリダクション回路を示す。
入力端子701から入力されたフレーム画像信号は、第1減算部702と第2減算部703にそれぞれ送られる。第1減算部702のもう一方の端子には、フレームメモリ705から、1フレーム前の同じ位置での画素データが送られてくる。第1減算部702の減算結果は、ノイズ検出及び動き判定部704に送られる。ノイズ検出及び動き判定部704に入力される差分データは、画像に動きが無ければ、ゼロとなる。画像の動きが無い部分で残った残差は、センサ100等で発生したノイズであり、ノイズ検出及び動き判定部704は当該ノイズ成分を第2減算部703に出力する。第2減算部703は、入力端子701から入力されたフレーム画像信号に対して、ノイズ成分を除去し、出力端子706を通じて画像信号を出力するとともに、フレームメモリ705にも出力する。フレームメモリ705は画像信号を記憶し、これは次のフレームで用いられる。ノイズ検出及び動き判定部704に加えられた残差が大きい場合には、画像に動きがあるため、ノイズ検出及び動き判定部704は出力を0に設定する。よって、入力端子701から入力された画像がそのまま出力されるとともに、フレームメモリ705に記憶される。図7の構成例は巡回型であるため、FIFO(First In First Out)として使うフレームメモリが必要であり、処理時間は、処理する画素数にほぼ比例する。
図5の制御部130は、入力画像信号の同期タイミングと表示用の画像信号の同期タイミングを制御する同期制御部を備える。センサ100の駆動周期と表示パネル140の駆動周期の制御と、遅延時間の制御とが、センサ100と表示パネル140について各々行われる。具体的には、センサ100と表示パネル140の同期信号の遅延量を計測する計測部と、センサ100の駆動周期を基準として、表示パネル140の駆動周期の同期信号に係る遅延量が所定の範囲内に収まるように調節する同期制御部が設けられる。また、各回路部を制御するために、CPU(中央演算処理装置)等の既知の制御ブロックが設けられる。この制御ブロックは、第1ないし第5信号処理部や、パネル用信号処理部117の設定調整等を行う。
次に、本実施形態に係る画像信号処理装置の動作について、図3の動作タイミング例を参照して説明する。
本実施形態では、センサ100の駆動周期に対する周波数と、表示パネル140の駆動周期に対応する周波数が等しく24Hzで同期している場合を想定する。同期タイミングについては、図3に示すとおり、センサ同期に比べてパネル同期が遅れたタイミングで同期している。また、センサ100の画素数を8847360ピクセル(水平方向4096ピクセル×垂直方向2160ライン)とし、表示パネル140の画素数を518400ピクセル(水平方向960ピクセル×垂直方向540ライン)とする。信号処理aブロックと信号処理bブロックは、30Hzのプログレッシブの画像を処理できる能力がある。本実施形態では、24Hzの周波数でセンサ100を駆動しているので、各フレーム(1/24秒)に、8847360ピクセルで、1/24−1/30=1/120秒分の処理能力に余裕がある。図3のステップ310ないし320は処理の各過程を表している。
まず、ステップ(以下、「S」と記す)310において、センサ100はRGB画像信号(水平方向4096ピクセル×垂直方向2160ライン)を出力する。S311において、第1リサイズ処理部101は、センサ100が出力したRGB画像信号を、第1信号処理部102が処理可能な大きさ(水平方向2048ピクセル×垂直方向1080ライン)に縮小する。S312において、第1信号処理部102は、RGB画像信号を輝度信号(Y)と色差信号(Cb、Cr)に変換する。変換したYCC画像信号は、第1DRAM103に記憶されるとともに、第2リサイズ処理部111に送信される。
S313において、S312で第1DRAM103に記憶したYCC画像信号が、S312の処理開始時点から1フレーム期間および1/120秒の時間経過後に読み出され、第2信号処理部104が処理を行う。第2信号処理部104は、レンズの歪曲収差の補正処理や、撮像装置の防振処理等を行い、処理後の画像信号を第2DRAM105に書き込む。ここで、1/120秒分の遅延時間で処理を遅らせる理由は、後述する第4信号処理部113の処理を行うためである(S317参照)。
S314において、S313で第2DRAM105に記憶したYCC画像信号が、S313の処理開始時点から1フレーム期間の時間経過後に読み出され、第3信号処理部106が処理を行う。第3信号処理部106は、フレーム期間内の第1の期間にてノイズリダクション処理を行い、処理後の画像信号(第1画像信号)を第3DRAM107に書き込む。ここで、処理開始時点から約1/120秒の時間が経過した時点で、第3信号処理部106は処理を一時的に中断し、後述する第5信号処理部115の処理を優先させる。フレーム期間内の第2の期間では、第5信号処理部115が処理を行い、処理後の画像信号(第2画像信号)を第7DRAM116に書き込む。第5信号処理部115の処理が終了した後、第3信号処理部106は処理を継続する。この時分割処理の様子を、図8を参照して説明する。
図8にて点線枠内に示す構成は、フレームメモリ705を除いて図7と同様の機能を有する。同じ機能の部位には図7で使用した同じ符号を付すことで説明を省略する。入力端子701には、選択スイッチ部710を介して第2DRAM105または第6DRAM114からの画像信号が入力される。また、入力端子714には、選択スイッチ部711を介して第4DRAM119または第8DRAM120からの画像信号が入力される。出力端子706は選択スイッチ部712を介して第3DRAM107または第7DRAM116に接続される。また、出力端子715は選択スイッチ部713を介して第4DRAM119または第8DRAM120に接続される。選択スイッチ部710ないし713の各接点に示す「L」は本線系(外部出力および記録信号処理系)のライン選択を表し、「P」はパネル処理系(表示パネル信号処理系)のライン選択を表わす。
ノイズリダクション処理にて、第3信号処理部106が行う本線系の処理の場合、選択スイッチ部710ないし713はL側に切り換る。ノイズリダクション処理後の出力信号は選択スイッチ部712を通じて第3DRAM107に書き込まれる。そして、処理の開始時点から1/120秒の時間が経過した時点で本線系の処理は一旦中断され、選択スイッチ部710ないし713がP側に切り換わり、パネル処理系のノイズリダクション処理が開始する。この切り換え制御は、例えば図示しないCPUの割り込みルーチンにより行われるが、タイマー切り換えでも構わない。パネル処理系の処理する画素数は少ないので、1/120秒以内に処理が終了する。再び、選択スイッチ部710ないし713はL側に切り換わり、前記した本線系の処理を中断したところから処理が続行する。尚、実際には、選択スイッチ部710ないし713による選択制御やDRAM内のアドレス制御については、図示しないCPUがDRAMにアクセスする際のアドレスを変更することにより実現できる。
図3に戻って説明を続ける。S315において、S314で第3DRAM107に記憶されたYCC画像信号(第1画像信号)が、S314の処理開始時点から1フレーム期間の時間経過後に読み出され、外部出力部110が処理を行う。外部出力部110は、所定の画像信号伝送フォーマットに合わせてフォーマット変換を行い、変換した画像信号を撮像装置の外部に出力する。記録処理の場合には、圧縮伸長部108が第3DRAM107からYCC画像信号を読み出して処理し、記録メディア109に画像信号を記録する。
S312の後、S316で第2リサイズ処理部111は画像縮小処理を行い、表示パネル140の表示サイズ(水平方向960ピクセル×垂直方向540ライン)まで画像を縮小する(水平方向:15/32、垂直方向:1/2)。S317において、信号処理aブロック153(図5参照)を優先して使うことで、レンズの歪曲収差の補正処理や、撮像装置の防振処理等が実行される。S318において、信号処理bブロック154(図5参照)を優先して使うことでノイズリダクション処理が実行される。処理後のYCC画像信号(第2画像信号)は第7DRAM116に記憶される。S319にてパネル用信号処理部117は、S318で第7DRAM116に記憶した画像信号を読み出して、表示パネル140の受信フォーマットに合わせてフォーマット変換を行う。フォーマット変換した画像信号は、S320でパネル出力部118が表示パネル140に送信し、表示パネル140の画面上に画像が表示される。
本実施形態の場合、S310からS320の開始時点まで1フレーム期間強(DL参照)の時間で処理が行われる。
次に、図2に例示した比較例の動作について、図4の動作タイミング例を参照して説明する。S410ないしS420に処理の各過程を示す。S410でセンサ200の信号読み出しが行われ、S411で第1リサイズ処理部201の処理、S412で第1信号処理部202の処理が行われる。S413ではS412の処理開始時点から1フレーム期間の時間経過後に第2信号処理部204の処理が行われる。さらに1フレーム期間の時間経過後に、S414で第3信号処理部206の処理が行われる。さらに1フレーム期間の時間経過後に、S415で外部出力部210の処理が行われる。S416で第2リサイズ処理部211の処理が行われる。S419でのパネル用信号処理部217の処理と、S420でのパネル出力部218の処理が同時期に実行される。
図2に示す比較例の場合、第2リサイズ処理部211は第3信号処理部206から画像信号を受信して画像縮小処理を行い(図4のS416参照)、処理後の画像信号を第5DRAM216に記憶する。このため、図4のS415の処理と同時期に、S420のパネル出力処理の期間があり、S410から3フレーム期間(DL参照)に相当する表示遅延時間が発生している。これは、フレーム周波数24Hzの場合、約125ミリ秒の表示遅延時間である。
以上のように、本実施形態によれば、信号処理部の時分割処理によって表示用画像信号の処理を優先させることで、撮影中の画像を表示装置に表示する場合の表示遅延時間を短縮できる。図3のS310からS320まで1フレーム期間強の表示遅延時間であり、図4に示す比較例の3フレーム期間の表示遅延時間に比べて大幅に短縮される。撮影している画像を表示装置に表示する場合の表示遅延時間を短縮することで、表示遅延によるユーザの違和感を解消できる。
また、画像信号の記録処理や出力処理を行う際、信号処理aブロック153および信号処理bブロック154は1/30秒で画像信号を処理する能力を有する。表示用画像信号のフレーム周波数に対応する1/24秒の期間内で1/120秒の隙間ができる。隣接するフレームの画像信号をそれぞれ処理する期間の隙間において、表示用の画像信号に係る第4信号処理部113の処理を優先させることにより、処理効率が高まる。
なお、本実施形態では、撮像用センサの駆動周期と表示パネルの駆動周期を同一にしているので制御が容易になるが、各駆動周期が相違しても構わない。
100 センサ(撮像手段)
106 第3信号処理部
110 外部出力部
111 第2リサイズ処理部
115 第5信号処理部
117 パネル用信号処理部
118 パネル出力部
140 表示パネル
152 DRAM

Claims (8)

  1. 入力画像信号を処理する信号処理手段を備える画像信号処理装置であって、
    前記信号処理手段によりフレーム期間ごとに処理された画像信号を記憶する記憶手段と、
    前記記憶手段に記憶された画像信号を読み出して出力する処理を行う出力手段と、
    前記入力画像信号の画サイズを表示用に変更して画像信号を前記記憶手段に記憶する画サイズ変更処理手段と、
    前記画サイズ変更処理手段により画サイズが表示用に変更された画像信号を前記記憶手段から読み出して表示用の画像信号に処理して出力する表示用信号処理手段と、
    前記入力画像信号の同期タイミングと前記表示用の画像信号の同期タイミングを制御する制御手段を備え、
    前記信号処理手段は時分割処理により、前記フレーム期間内の第1の期間で処理した第1画像信号を前記記憶手段に出力して記憶させ、前記フレーム期間内の第2の期間で処理した第2画像信号を前記記憶手段に出力して記憶させ、
    前記出力手段は前記記憶手段から前記第1画像信号を読み出して出力する処理を行い、前記表示用信号処理手段は前記第2画像信号を読み出して表示用の画像信号に処理することを特徴とする画像信号処理装置。
  2. 前記画サイズ変更処理手段は、前記信号処理手段が処理を行う前の入力画像信号を取得して画像縮小処理を行うことを特徴とする請求項1に記載の画像信号処理装置。
  3. 前記信号処理手段は、ノイズリダクション処理、画像歪の補正処理、および像ぶれの補正処理のうちの1つ以上の処理を行うことを特徴とする請求項1または2に記載の画像信号処理装置。
  4. 前記信号処理手段は、前記第1画像信号の処理を一時的に中断して前記第2画像信号の処理を優先させて処理することを特徴とする請求項1ないし3のいずれか1項に記載の画像信号処理装置。
  5. 前記信号処理手段は、隣接するフレームの画像信号をそれぞれ処理する期間の隙間にて表示用の画像信号を優先させて処理することを特徴とする請求項1ないし4のいずれか1項に記載の画像信号処理装置。
  6. 撮像手段と、該撮像手段の出力する画像信号を処理する信号処理手段と、撮影された画像を表示する表示手段を備える撮像装置であって、
    前記信号処理手段によりフレーム期間ごとに処理された画像信号を記憶する記憶手段と、
    前記記憶手段に記憶された画像信号を読み出して出力する処理を行う出力手段と、
    前記撮像手段の出力する画像信号の画サイズを表示用に変更して画像信号を前記記憶手段に記憶する画サイズ変更処理手段と、
    前記画サイズ変更処理手段により画サイズが表示用に変更された画像信号を前記記憶手段から読み出して表示用の画像信号に処理して前記表示手段に出力する表示用信号処理手段と、
    前記撮像手段を駆動する同期タイミングと前記表示手段を駆動する同期タイミングを制御する制御手段を備え、
    前記信号処理手段は時分割処理により、前記フレーム期間内の第1の期間で処理した第1画像信号を前記記憶手段に出力して記憶させ、前記フレーム期間内の第2の期間で処理した第2画像信号を前記記憶手段に出力して記憶させ、
    前記出力手段は前記記憶手段から前記第1画像信号を読み出して出力する処理を行い、前記表示用信号処理手段は前記第2画像信号を読み出して表示用の画像信号に処理することを特徴とする撮像装置。
  7. 入力画像信号を処理する信号処理手段を備える画像信号処理装置にて実行される制御方法であって、
    前記信号処理手段により前記入力画像信号をフレーム期間ごとに処理する処理ステップと、
    前記信号処理手段により処理された画像信号を記憶手段に記憶する記憶ステップと、
    前記記憶手段に記憶された画像信号を読み出して出力する処理を行う出力ステップと、
    前記入力画像信号の画サイズを表示用に変更して画像信号を前記記憶手段に記憶する画サイズ変更処理ステップと、
    前記画サイズ変更処理ステップにより画サイズが表示用に変更された画像信号を前記記憶手段から読み出して表示用の画像信号に処理して出力する表示用信号処理ステップと、
    前記入力画像信号の同期タイミングと前記表示用の画像信号の同期タイミングを制御する制御ステップを有し、
    前記処理ステップでは、前記信号処理手段の時分割処理により、前記フレーム期間内の第1の期間で処理した第1画像信号を前記記憶手段に出力して記憶させ、前記フレーム期間内の第2の期間で処理した第2画像信号を前記記憶手段に出力して記憶させ、
    前記出力ステップでは、前記記憶手段から前記第1画像信号を読み出して出力する処理を行い、
    前記表示用信号処理ステップでは、前記記憶手段から前記第2画像信号を読み出して表示用の画像信号に処理することを特徴とする画像信号処理装置の制御方法。
  8. 撮像手段と、該撮像手段の出力する画像信号を処理する信号処理手段と、撮影された画像を表示する表示手段を備える撮像装置にて実行される制御方法であって、
    前記信号処理手段によりフレーム期間ごとに処理する処理ステップと、
    前記信号処理手段により処理された画像信号を記憶手段に記憶する記憶ステップと、
    前記記憶手段に記憶された画像信号を読み出して出力する処理を行う出力ステップと、
    前記撮像手段の出力する画像信号の画サイズを表示用に変更して画像信号を前記記憶手段に記憶する画サイズ変更処理ステップと、
    前記画サイズ変更処理ステップにより画サイズが表示用に変更された画像信号を前記記憶手段から読み出して表示用の画像信号に処理して前記表示手段に出力する表示用信号処理ステップと、
    前記撮像手段を駆動する同期タイミングと前記表示手段を駆動する同期タイミングを制御する制御ステップを有し、
    前記処理ステップでは、前記信号処理手段の時分割処理により、前記フレーム期間内の第1の期間で処理した第1画像信号を前記記憶手段に出力して記憶させ、前記フレーム期間内の第2の期間で処理した第2画像信号を前記記憶手段に出力して記憶させ、
    前記出力ステップでは、前記記憶手段から前記第1画像信号を読み出して出力する処理を行い、
    表示用信号処理ステップでは、前記記憶手段から前記第2画像信号を読み出して前記表示用の画像信号に処理して前記表示手段に出力することを特徴とする撮像装置の制御方法。
JP2013000943A 2013-01-08 2013-01-08 画像信号処理装置およびその制御方法、並びに撮像装置 Expired - Fee Related JP6091216B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2013000943A JP6091216B2 (ja) 2013-01-08 2013-01-08 画像信号処理装置およびその制御方法、並びに撮像装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013000943A JP6091216B2 (ja) 2013-01-08 2013-01-08 画像信号処理装置およびその制御方法、並びに撮像装置

Publications (2)

Publication Number Publication Date
JP2014135537A true JP2014135537A (ja) 2014-07-24
JP6091216B2 JP6091216B2 (ja) 2017-03-08

Family

ID=51413550

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013000943A Expired - Fee Related JP6091216B2 (ja) 2013-01-08 2013-01-08 画像信号処理装置およびその制御方法、並びに撮像装置

Country Status (1)

Country Link
JP (1) JP6091216B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113271400A (zh) * 2016-09-16 2021-08-17 索尼半导体解决方案公司 成像装置和电子设备
CN113574855A (zh) * 2019-03-29 2021-10-29 索尼集团公司 成像设备、成像信号处理设备和成像信号处理方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009065320A (ja) * 2007-09-05 2009-03-26 Casio Comput Co Ltd 撮像装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009065320A (ja) * 2007-09-05 2009-03-26 Casio Comput Co Ltd 撮像装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113271400A (zh) * 2016-09-16 2021-08-17 索尼半导体解决方案公司 成像装置和电子设备
CN113271400B (zh) * 2016-09-16 2023-12-19 索尼半导体解决方案公司 成像装置和电子设备
US12061264B2 (en) 2016-09-16 2024-08-13 Sony Semiconductor Solutions Corporation Imaging device and electronic device
CN113574855A (zh) * 2019-03-29 2021-10-29 索尼集团公司 成像设备、成像信号处理设备和成像信号处理方法

Also Published As

Publication number Publication date
JP6091216B2 (ja) 2017-03-08

Similar Documents

Publication Publication Date Title
JP5195818B2 (ja) 表示制御装置
US9699384B2 (en) Image signal processing apparatus and a control method thereof, and an image pickup apparatus and a control method thereof
JP5029725B2 (ja) 撮影装置
JP5310647B2 (ja) 撮影装置
US9363440B2 (en) Imaging device and imaging method that sets a phase difference between first and second synchronization signals
US9007479B2 (en) Imaging apparatus and evaluation value generation apparatus
US20240080410A1 (en) Imaging apparatus, image data processing method of imaging apparatus, and program
US20190051270A1 (en) Display processing device and imaging device
KR20100007628A (ko) 이미지 센서 인터페이스 장치 및 이를 구비하는 디지털촬영 장치
JP6091216B2 (ja) 画像信号処理装置およびその制御方法、並びに撮像装置
US8908060B2 (en) Imaging apparatus generating evaluation values at a high frame rate and having a live view function of displaying a video smoothly at a low frame rate
JP5959194B2 (ja) 撮像装置
JP2012186705A (ja) 撮像装置
JP5582229B2 (ja) カメラ、表示装置および画像処理装置
JP5158165B2 (ja) 撮影装置、表示タイミング制御回路
JP6481701B2 (ja) 撮影表示装置、制御方法、制御装置、表示装置及び撮影装置
JP5482475B2 (ja) 画像処理装置、表示装置及び撮影装置
JP2020031336A (ja) 撮像装置
JP2014154999A (ja) 信号処理装置、その制御方法、および制御プログラム
JP7334880B2 (ja) 画像データを処理するための方法、装置、プログラム、及び記録媒体
JP6087631B2 (ja) 画像信号処理装置及びその制御方法、並びに撮像装置
JP2011244028A (ja) 撮像装置、手ブレ補正方法、プログラム
JP2008066910A (ja) 画像処理装置、画像処理方法及びプログラム
JP6207173B2 (ja) 信号処理装置、その制御方法、および制御プログラム
WO2020044764A1 (ja) 撮像素子、撮像装置、画像データ処理方法、及びプログラム

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20151222

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20160823

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160830

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20161019

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20170110

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20170207

R151 Written notification of patent or utility model registration

Ref document number: 6091216

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

LAPS Cancellation because of no payment of annual fees