JP2013031322A - 出力保護回路及び電子機器 - Google Patents

出力保護回路及び電子機器 Download PDF

Info

Publication number
JP2013031322A
JP2013031322A JP2011166694A JP2011166694A JP2013031322A JP 2013031322 A JP2013031322 A JP 2013031322A JP 2011166694 A JP2011166694 A JP 2011166694A JP 2011166694 A JP2011166694 A JP 2011166694A JP 2013031322 A JP2013031322 A JP 2013031322A
Authority
JP
Japan
Prior art keywords
voltage
circuit
protection circuit
cutting
load
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2011166694A
Other languages
English (en)
Inventor
Hideo Suzuki
英男 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP2011166694A priority Critical patent/JP2013031322A/ja
Publication of JP2013031322A publication Critical patent/JP2013031322A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Dc-Dc Converters (AREA)

Abstract

【課題】定電圧化回路13と負荷15の間に設けられる出力保護回路で、入出力電圧や負荷電流などが変化しても柔軟性を持って対処し安定して動作させる。
【解決手段】保護回路14Cは、定電圧化回路13の入力電圧Vinから生成した基準電圧と定電圧化回路13の出力電圧Vsとを比較し、出力電圧Vsが基準電圧未満となった際に負荷15への電力供給を切断する第1のスイッチとしてのFETスイッチSW2と、FETスイッチSW2での切断により起動し、切断状態を少なくとも予め設定された時間維持する第2のスイッチとしてのヒューズF1とを備える。
【選択図】図1

Description

本発明は、例えばデータプロジェクタ装置等の電源回路に好適な出力保護回路及び電子機器に関する。
図3は、AC電源により動作する電子機器に用いられる電源回路の一般的なブロック構成を示す。同図で、AC電源11から供給される商用周波数、例えば50[Hz]、100[V]の電力はAC/DCコンバータ12で整流されて、例えば12[V]の直流電力とされ、DC/DCコンバータ13へ送出される。
DC/DCコンバータ13は、例えば昇圧スイッチングレギュレータで構成され、入力された、例えば12[V]の直流の電力を昇圧して40[V]として出力する。このDC/DCコンバータ13の出力する直流の電力が、保護回路14を介して負荷15に供給される。
保護回路14は、負荷15に供給される電力が規定の値を超える場合に、負荷15やDC/DCコンバータ13の破損等を防ぐべく強制的に供給を遮断する。
図4に主としてDC/DCコンバータ13と保護回路14の具体的な第1の回路構成例を示す。ここではDC/DCコンバータ13を一般的な電流帰還制御の非絶縁型昇圧スイッチングレギュレータで構成した場合について説明する。
前段、AC/DCコンバータ12からの直流入力電圧Vinは、DC/DCコンバータ13において一端を基準電位(GND)に接続したコンデンサC1の他端と、インダクタンスLの一端とに印加される。このインダクタンスLの他端が、ダイオードD1のアノードと、nチャネルのFETスイッチSW1のドレインとに接続されている。同FETスイッチSW1は、ソースを基準電位(GND)に接続し、ゲートに制御部21からの制御信号が与えられる。
さらにダイオードD1のカソードが、一端を基準電位(GND)に接続したコンデンサC2の他端と、抵抗Rsの一端とに接続される。そして、同抵抗Rsの他端がDC/DCコンバータ13の出力として、保護回路14Aを構成するヒューズFの一端に接続され、同ヒューズFの他端の電位が出力電圧Voutとして、負荷15に印加される。
上記抵抗Rsの両端の電位が制御部21によりフィードバック(FB)用に検知される。制御部21は、上記抵抗Rs両端間の電圧降下に基づいて上記FETスイッチSW1のオン/オフを周期的に繰返すことにより、インダクタンスLへのエネルギーの蓄積/開放を繰返し実行させ、ダイオードD1を介して電圧を変換した出力電圧Voutを負荷15に供給する。
負荷15で短絡などの不具合が発生し、意図しない大きな過電流が負荷15に流れる場合を考えると、出力電圧Voutが入力電圧Vinより高い状態では、制御部21の動作によりなんらかの保護動作を行なわれることが可能となる。
一方で、出力電圧Voutが入力電圧Vinより低い状態では、ダイオードD1を介した出力電圧Voutと入力電圧Vinとが短絡を生じた状態となるため、DC/DCコンバータ13側では対処することができない。
そこで、保護回路14Aを実現する最も簡易な方法として、図4に示した如くヒューズFを配し、負荷15に意図しない大きな過電流が流れる場合にはヒューズFを溶断させて負荷15をDC/DCコンバータ13と電気的に切り離す構成が考えられる。
しかしながらヒューズFはその特性上、確実に溶断させるための電流値と、溶断せずに安全に使い続けるための電流値との間に大きなマージンを設ける必要があり、過電流として検出させる電流値は、通常使用する電流値の数倍に設定することになる。
そのため、ヒューズFをDC/DCコンバータ13の保護回路として確実に溶断させるためには、通常必要な電流値の数倍以上に耐えうる過剰な設計を系統中の全回路で施す必要があり、効率的ではない。
加えて、保護回路14AとしてのヒューズFが機能して溶断した場合、動作を復帰するためには、ヒューズFを新たな溶断していないものと交換する必要があり、その手間が煩雑となる。
上記のような不具合に対処するべく保護回路14の構成を変えた例を図5に示す。同図に示す保護回路14Bでは、pチャネルのFETスイッチSW2のソースをDC/DCコンバータ13の出力と接続し、同FETスイッチSW2のドレインは、出力電圧Voutとして負荷15に供給すると共に、抵抗R1の一端に接続される。この抵抗R1の他端が、一端を基準電位(GND)に接続した抵抗R2の他端と接続される。
そして、上記直列接続された抵抗R1,R2の値に応じて分圧した電圧がコンパレータCMPに入力される。このコンパレータCMPにはまた、電圧発生源BTからの基準電位refが与えられる。コンパレータCMPは、基準電位refに対する出力電圧Voutの分圧値を比較することにより、上記FETスイッチSW2へのゲートに与える信号によりFETスイッチSW2をオン/オフ制御する。
この図5の保護回路14Bでは、コンパレータCMPを用いて出力電圧Voutの分圧値を基準電位refと比較して監視することで、負荷15に意図しない大きな過電流が流れ、負荷15への出力電圧Voutが低下することを検出し、FETスイッチSW2をオフして負荷15を切り離して保護するものとしている。
このような構成とした場合、基準電位refを作成するための回路やコンパレータCMPなど、保護回路14として必要な回路構成の規模が大きくなり、部品点数やコストの増大を招く。
さらに上記コンパレータCMPは基準電位refに対する出力電圧Voutの分圧値に基づいた検出を行なうため、例えば出力電圧Voutの分圧値が基準電位refに近い領域で変動する場合には、高い頻度でFETスイッチSW2がオン/オフが繰返されて制御されることとなり、動作が安定しない。
加えて上記図5に示した回路構成においては、入出力電圧や負荷電流などが固定値ではなくダイナミックに変化するような電子機器の電源回路で、保護の必要性を検出するための基準値を予め決めておくことが難しい。
また同様の技術分野の特許文献として、例えば回路保護機能を有する昇圧型の電源回路でありながら、簡単な回路構成として表示装置等の機器に内蔵し易くするべく、負荷への出力電圧の供給を制御するための出力回路(図3の保護回路14に相当するものと考えられる)を備えた電源装置が考えられている。(例えば、特許文献1)
特開平09−149631号公報
上記特許文献に記載された技術もまた、入出力電圧や負荷電流などが固定値ではなく大きく変化するような電子機器の電源回路には対処することが難しいという不具合がある。
本発明は上記のような実情に鑑みてなされたもので、その目的とするところは、入出力電圧や負荷電流などが変化しても柔軟性を持って対処し安定に動作させることが可能な出力保護回路及び電子機器を提供することにある。
本発明の一態様は、定電圧化回路と負荷の間に設けられる出力保護回路であって、上記定電圧化回路の出力電圧が上記定電圧化回路の入力電圧から生成した基準電圧未満となった際に上記負荷への電力供給を切断する第1の切断手段と、上記第1の切断手段の切断により起動し、上記切断状態を少なくとも予め設定された時間維持する第2の切断手段とを具備したことを特徴とする。
本発明によれば、入出力電圧や負荷電流などが変化しても柔軟性を持って対処し安定して動作させることが可能となる。
本発明の第1の実施形態に係るDC/DCコンバータと保護回路の具体的な回路構成例を示す図。 本発明の第2の実施形態に係るDC/DCコンバータと保護回路の具体的な回路構成例を示す図。 一般的な電子機器の電源回路の構成を示すブロック図。 図3のDC/DCコンバータと保護回路の具体的な第1の回路構成例を示す図。 図3のDC/DCコンバータと保護回路の具体的な第2の回路構成例を示す図。
(第1の実施形態)
以下、本発明の第1の実施形態について図面を参照して説明する。
図1は、上記図4の保護回路14Aに代えて本実施形態に係る保護回路14Cを配した構成例を示す。同図に示す保護回路14Cでは、DC/DCコンバータ13の出力電圧VsをpチャネルのFETスイッチSW2のソースに印加し、同ソースを抵抗R11の一端と接続する一方、同FETスイッチSW2のドレインでの電位を出力電圧Voutとして負荷15に供給する。
さらに、DC/DCコンバータ13の入力電圧Vinを直接ダイオードD2のアノードに印加し、同ダイオードD2のカソードを上記抵抗R11の他端、上記FETスイッチSW2のゲート、及びヒューズF1の一端と接続する。
そして、同ヒューズF1の他端を、一端を基準電位(GND)に接続した抵抗R12の他端及びダイオードD3のアノードと接続し、同ダイオードD3のカソードを上記FETスイッチSW2のドレインに接続する。
上記DC/DCコンバータ13に入力される基準電位Vinをこの保護回路14C内の第1のスイッチとして機能するFETスイッチSW2のゲートに印加し、スイッチングのオン/オフしきい値電圧として利用する。これにより、電圧発生源や比較器を使用しない、非常に回路規模を簡略化した回路構成としている。
上記基準電位Vinは、具体的には上記ダイオードD2、ヒューズF1を介して、一端がGNDに接続される抵抗R12からなる直列回路の基準電圧点Aに印加される。この基準電圧点Aと第1のスイッチであるFETスイッチSW2のゲートとの間に、第2のスイッチとして上記ヒューズF1が挿入されており、ヒューズF1の点A側の一端をダイオードD3により負荷15への一方向の電流パスとする。そして、上記抵抗R11は、リークを防止する補助抵抗として機能する。
上記のような回路構成にあって、以下その動作について説明する。
まず、DC/DCコンバータ13が昇圧動作を開始してその出力電圧Vsが上昇すると、第1のスイッチであるFETスイッチSW2のソース電圧が上昇する。
このFETスイッチSW2のゲート電位は基準電圧点Aの電位と同じであるので、この間の電位差が、FETスイッチSW2のオンしきい値電圧を上回るとFETスイッチSW2のソースとドレイン間が導通し、DC/DCコンバータ13の出力が負荷15と低抵抗で接続されることになる。
基準電圧点Aでの電位は、正確にはダイオードD2の順方向降下電圧Vf分の若干の電圧降下を考慮する必要があるが、概略ではDC/DCコンバータ13での入力電圧Vinに等しい。したがって、第1のスイッチであるFETスイッチSW2が導通し、DC/DCコンバータ13の出力が負荷15に供給されるのは、DC/DCコンバータ13の出力電圧Vsが、入力電圧Vinを基準としてFETスイッチSW2のオンしきい値電圧分だけ高くなった状態である。
次に、負荷15内で異常により過電流が発生し、その過剰な負荷電流がDC/DCコンバータ13の供給能力を超えることで、DC/DCコンバータ13の出力電圧Vsが低下した場合を考える。
DC/DCコンバータ13の出力電圧Vsの低下に伴い、第1のスイッチであるFETスイッチSW2のソース電圧も低下する。FETスイッチSW2のゲート電位は基準電圧点Aの電位であり、入力電圧Vinと等しく変化しないため、結果としてFETスイッチSW2のソースとゲートの間の電位が低下する。
この電位がFETスイッチSW2の導通状態を維持できるしきい値以下になると、FETスイッチSW2のソースとドレイン間はオフとなり、DC/DCコンバータ13の出力と負荷15の間が遮断される。
その結果、FETスイッチSW2のドレイン端子は急速に電流供給能力を失うため、負荷15での過剰な電流によりさらに急激に電圧が低下する。この電圧低下が、入力電圧Vinの電圧値から、正確にはダイオードの順方向降下電圧Vfの2倍(D1,D2分)の若干の電圧降下を考慮する必要があるが、概略では入力電圧Vinより低下した時点で、入力電圧Vin、ダイオードD2、ヒューズF1、ダイオードD3、出力電圧Voutの経路で大きな電流が流れ、ヒューズF1が瞬時に溶断する。
このヒューズF1の溶断により、FETスイッチSW2のゲート電位と基準電圧点Aの接続が遮断され、FETスイッチSW2のゲートとソースの間の電圧が抵抗R11の作用により小さく保持される。そのため、再びFETスイッチSW2が導通してDC/DCコンバータ13の出力電圧Vsが負荷15への出力電圧Voutとされることはない。
以上詳述した如く本実施形態によれば、第1のスイッチであるFETスイッチSW2の導通能力が充分にあり、負荷15の異常による過電流の発生に伴って、DC/DCコンバータ13の昇圧能力の限界がFETスイッチSW2の導通能力の限界より先に訪れ、DC/DCコンバータ13の出力電圧Vsが出力電圧Voutより先に低下する場合でも、充分に負荷やDC/DCコンバータの保護が可能となる。
第2のスイッチであるヒューズF1は、上記図4で示したヒューズFと比べ、動作電流に対して充分に小さな電流容量で構成できるため、周囲の回路素子を過剰に大電流に対応した特性としたものとする必要がない。
また、第1のスイッチであるFETスイッチSW2の導通能力の限界がDC/DCコンバータ13の昇圧能力の限界より先に訪れサチュレーションが増加し、出力電圧VoutがDC/DCコンバータ13の出力電圧Vsより先に基準電圧である入力電圧Vinより低下した場合、ヒューズF1が溶断してオフとなることで、第1のスイッチであるFETスイッチSW2もオフとなり、順序は異なるが、結果として同様に保護動作が達成される。
(第2の実施形態)
以下、本発明の第2の実施形態について図面を参照して説明する。
図2は、上記図5の保護回路14Bに代えて本実施形態に係る保護回路14Dを配した構成例を示す。同図に示す保護回路14Dでは、DC/DCコンバータ13の出力電圧Vsを、抵抗R11及び抵抗R13の各一端と、pチャネルのFETスイッチSW2のソースとに印加し、同FETスイッチSW2のドレインでの電位を出力電圧Voutとして負荷15に供給する。
さらに、DC/DCコンバータ13の入力電圧Vinを直接ダイオードD2のアノードに印加し、同ダイオードD2のカソードをコンデンサC3の一端と、一端を基準電位(GND)に接続した抵抗R12の他端及びnチャネルのFETスイッチSW3のソースと接続する。
そして、上記コンデンサC3の他端を上記抵抗13の他端及びダイオードD4のカソードと接続し、同ダイオードD4のアノードを上記抵抗R11の他端、上記FETスイッチSW2のゲート、及び上記FETスイッチSW3のドレインと接続する。さらに、FETスイッチSW3のゲートを、抵抗R14を介して上記FETスイッチSW2のドレインと接続する。
上記した回路構成は、上記図1で示した保護回路14CにおけるヒューズF1を、切断後の復旧修理を必要としないFETスイッチSW3に置換するべく構成したものであり、図1と同様の機能を有する部材には同一の符号を付している。
しかして、抵抗R13とコンデンサC3の直列回路で構成する時定数回路と、その中間点Bから第1のスイッチであるFETスイッチSW2のゲートに接続されているダイオードD4で構成される回路は、FETスイッチSW2の最初の導通タイミングを制御するために設けた始動回路であり、その時定数は、DC/DCコンバータ13を構成するスイッチングレギュレータの昇圧動作による出力電圧Vsの上昇速度に対して充分に長く設定する。
また、上記図1のダイオードD3に代えて設けた抵抗R14は、第2のスイッチとして機能するFETスイッチSW3のオン/オフを制御するために挿入している。
上記のような回路構成にあって、以下その動作について説明する。
まず、DC/DCコンバータ13が昇圧動作を開始してその出力電圧Vsが上昇すると、第1のスイッチであるFETスイッチSW2のソース電圧が上昇する。
またコンデンサC3でも抵抗R13を介して充電を開始するが、上述した如く大きな時定数が設定されているために、中点Bでの電位は上記電圧Vsに比して立ち上がりが遅く、これら2点間で電位差が生じる。
FETスイッチSW2のゲートを、抵抗R13とコンデンサC3の直列回路で構成する時定数回路の中点BとダイオードD4を介して接続しているため、上記電位差がFETスイッチSW2のオンしきい値電圧を上回るとFETスイッチSW2のソースとドレイン間が導通し、DC/DCコンバータ13の出力が負荷15と低抵抗で接続されることになる。
その結果、負荷15への出力電圧Voutも上昇し、抵抗R14を介して第2のスイッチとして機能するFETスイッチSW3のゲートの電位も上昇する。
FETスイッチSW3のソースと基準電圧点Aでの電位は、正確にはダイオードD2の順方向降下電圧Vf分の若干の電圧降下を考慮する必要があるが、概略ではDC/DCコンバータ13での入力電圧Vinに等しい。したがって出力電圧Voutが、入力電圧VinとFETスイッチSW3のオンしきい値電圧との加算値以上に上昇した時点で、第2のスイッチであるFETスイッチSW3のドレイン−ソース間が導通する。
その結果、FETスイッチSW2のゲートでの電位がFETスイッチSW3を介して上記基準電圧点Aでの電位に引き下げられて固定される。
その後にコンデンサC3での充電が進んで中点Bでの電位が上昇しても、ダイオードD4によりFETスイッチSW2のゲート電位には影響を及ぼさないため、FETスイッチSW2の導通状態が維持される。
次に、負荷15内で異常により過電流が発生し、その過剰な負荷電流がDC/DCコンバータ13の供給能力を超えることで、DC/DCコンバータ13の出力電圧Vsが低下した場合を考える。
DC/DCコンバータ13の出力電圧Vsの低下に伴い、第1のスイッチであるFETスイッチSW2のソース電圧も低下する。FETスイッチSW2のゲート電位は基準電圧点Aの電位であり、入力電圧Vinと等しく変化しないため、結果としてFETスイッチSW2のソースとゲートの間の電位が低下する。
この電位がFETスイッチSW2の導通状態を維持できるしきい値以下になると、FETスイッチSW2のソースとドレイン間はオフとなり、DC/DCコンバータ13の出力と負荷15の間が遮断される。
その結果、FETスイッチSW2のドレイン端子は急速に電流供給能力を失うため、負荷15での過剰な電流によりさらに急激に電圧が低下する。この電圧低下が抵抗R14を介して第2のスイッチであるFETスイッチSW3のゲート電位を下げ、FETスイッチSW3のオフしきい値まで低下した時点でFETスイッチSW3がオフとなり、FETスイッチSW2のゲートと基準電圧点Aとの間の接続が断たれる。
このとき中点Bでの電位も若干低下するが、時定数により新たにFETスイッチSW2のゲート電位をオンしきい値まで下げるほどには低下しないため、FETスイッチSW2はオフ状態を維持する。したがって、ここでFETスイッチSW2が再度導通してDC/DCコンバータ13の出力電圧Vsが負荷15への出力電圧Voutとして接続されることはない。
上記抵抗R13とコンデンサC3の直列回路で構成される時定数回路は、DC/DCコンバータ13の昇圧動作が停止され、その出力電圧Vsが入力電圧Vinと等しくなると次第に自然放電されて初期値に戻るので、次の動作開始に備えて自動復帰させることができる。
以上詳述した如く本実施形態によれば、第1のスイッチであるFETスイッチSW2の導通能力が充分にあり、負荷15の異常による過電流の発生に伴って、DC/DCコンバータ13の昇圧能力の限界が先に訪れ、DC/DCコンバータ13の出力電圧Vsが出力電圧Voutより先に低下する場合でも、充分に負荷やDC/DCコンバータの保護が可能となる。
また、第1のスイッチであるFETスイッチSW2の導通能力の限界がDC/DCコンバータ13の昇圧能力の限界より先に訪れてサチュレーションが増加し、出力電圧VoutがDC/DCコンバータ13の出力電圧Vsより先に基準電圧である入力電圧Vinより低下する事態も発生し得る。この場合、第2のスイッチであるFETスイッチSW3が先にオフすることで、続けて第1のスイッチであるFETスイッチSW2もオフとなり、順序は異なるが、結果として同様に保護動作が達成される。
また上記実施形態では、第2のスイッチとして上記第1の実施形態では溶断するヒューズF1に代えてFETスイッチSW3を設けるものとしたので、第2のスイッチが機能上オフした後も正常な動作状態に戻った時点で自己復帰するため、回路のユーザがその都度部品交換等を行なう必要がなく、取扱いが容易となる。
さらに上記実施形態では、例えば抵抗R13とコンデンサC3の直列回路で時定数回路を構成するものとしたので、不必要に頻繁な動作のオン/オフを繰返すことなく、また回復までの時間を容易に設定することが可能となる。
加えて上記第1及び第2の実施形態ではいずれも、入力電圧事態をそのまま基準電圧として用いているため、回路構成を簡易化しながら、入力電圧の変動に柔軟性を持って対処し安定して動作させることが可能となる。
上記各実施形態では、基準電圧として、入力電圧Vinとする例で説明したが、基準電圧は、入力電圧Vinに限定されるものではなく、入力電圧Vinから生成した電圧であっても保護回路として同様の動作が可能となる。
なお本発明は上記各実施形態で用いた回路の構成や素子等を限定するものではなく、同様の機能を持って動作する他の素子等を用いた回路で置換することも可能である。
例えば、上記第1の実施形態では、第2の切断手段として、通常のヒューズF1を用いる例で説明したが、第2の切断手段として、自己復帰可能なリセッタブルヒューズを用いるようにしてもよい。
その他、本発明は上述した実施形態に限定されるものではなく、実施段階ではその要旨を逸脱しない範囲で種々に変形することが可能である。また、上述した実施形態で実行される機能は可能な限り適宜組み合わせて実施しても良い。上述した実施形態には種々の段階が含まれており、開示される複数の構成要件による適宜の組み合せにより種々の発明が抽出され得る。例えば、実施形態に示される全構成要件からいくつかの構成要件が削除されても、効果が得られるのであれば、この構成要件が削除された構成が発明として抽出され得る。
以下に、本願出願の当所の特許請求の範囲に記載された発明を付記する。
請求項1記載の発明は、定電圧化回路と負荷の間に設けられる出力保護回路であって、上記定電圧化回路の出力電圧が上記定電圧化回路の入力電圧から生成した基準電圧未満となった際に上記負荷への電力供給を切断する第1の切断手段と、上記第1の切断手段の切断により起動し、上記切断状態を少なくとも予め設定された時間維持する第2の切断手段とを具備したことを特徴とする。
請求項2記載の発明は、上記請求項1記載の発明において、上記第2の切断手段は、上記第1の切断手段による切断状態を制御する基準電圧を上記第1の切断手段から少なくとも予め設定された時間切断することによって、上記切断状態を少なくとも予め設定された時間維持することを特徴とする。
請求項3記載の発明は、上記請求項1または2記載の発明において、上記第2の切断手段は、予め設定された時間経過後に上記第1の切断手段による切断状態を解除して自己復帰することを特徴とする。
請求項4記載の発明は、上記請求項3記載の発明において、上記第2の切断手段は、時定数回路により上記第1の切断手段による切断状態を解除して自己復帰することを特徴とする。
請求項5記載の発明は、上記請求項1〜3のいずれか記載の発明において、上記第2の切断手段はヒューズで構成することを特徴とする。
請求項6記載の発明は、上記請求項1記載の発明において、当該出力保護回路の出力電圧が上記定電圧化回路の出力電圧より先に上記基準電圧未満となった際に、上記第2の切断手段は、自らが切断されることにより、上記第1の切断手段を切断することを特徴とする。
請求項7記載の発明は、請求項1〜6のいずれか記載の発明において、上記第1の切断手段は、上記定電圧化回路の入力電圧自体を基準電圧として用いることを特徴とする。
請求項8記載の発明は、定電圧化回路、負荷、及び上記定電圧化回路と負荷の間に設けられる出力保護回路を備えた電子機器であって、上記出力保護回路は、上記定電圧化回路の入力電圧から生成した基準電圧に対し、上記出力電圧が上記定電圧化回路の入力電圧から生成した基準電圧未満となった際に上記負荷への電力供給を切断する第1の切断手段、及び上記第1の切断手段での切断により起動し、上記切断状態を少なくとも予め設定された時間維持する第2の切断手段を有したことを特徴とする。
11…AC電源、12…AC/DCコンバータ、13…DC/DCコンバータ、14,14A〜14D…保護回路、15…負荷、21…制御部、C1〜C3…コンデンサ、D1〜D4…ダイオード、L…インダクタンス、F,F1…ヒューズ、R1,R2,R11〜R14,Rs…抵抗、SW1〜SW3…FETスイッチ。

Claims (8)

  1. 定電圧化回路と負荷の間に設けられる出力保護回路であって、
    上記定電圧化回路の出力電圧が上記定電圧化回路の入力電圧から生成した基準電圧未満となった際に上記負荷への電力供給を切断する第1の切断手段と、
    上記第1の切断手段の切断により起動し、上記切断状態を少なくとも予め設定された時間維持する第2の切断手段と
    を具備したことを特徴とする出力保護回路。
  2. 上記第2の切断手段は、上記第1の切断手段による切断状態を制御する基準電圧を上記第1の切断手段から少なくとも予め設定された時間切断することによって、上記切断状態を少なくとも予め設定された時間維持することを特徴とする請求項1記載の出力保護回路。
  3. 上記第2の切断手段は、予め設定された時間経過後に上記第1の切断手段による切断状態を解除して自己復帰することを特徴とする請求項1または2記載の出力保護回路。
  4. 上記第2の切断手段は、時定数回路により上記第1の切断手段による切断状態を解除して自己復帰することを特徴とする請求項3記載の出力保護回路。
  5. 上記第2の切断手段はヒューズで構成することを特徴とする請求項1〜3のいずれか記載の出力保護回路。
  6. 当該出力保護回路の出力電圧が上記定電圧化回路の出力電圧より先に上記基準電圧未満となった際に、
    上記第2の切断手段は、自らが切断されることにより、上記第1の切断手段を切断することを特徴とする請求項1記載の出力保護回路。
  7. 上記第1の切断手段は、上記定電圧化回路の入力電圧自体を基準電圧として用いることを特徴とする請求項1〜6のいずれか記載の出力保護回路。
  8. 定電圧化回路、負荷、及び上記定電圧化回路と負荷の間に設けられる出力保護回路を備えた電子機器であって、
    上記出力保護回路は、
    上記定電圧化回路の入力電圧から生成した基準電圧に対し、上記出力電圧が上記定電圧化回路の入力電圧から生成した基準電圧未満となった際に上記負荷への電力供給を切断する第1の切断手段、及び
    上記第1の切断手段での切断により起動し、上記切断状態を少なくとも予め設定された時間維持する第2の切断手段
    を有したことを特徴とする電子機器。
JP2011166694A 2011-07-29 2011-07-29 出力保護回路及び電子機器 Pending JP2013031322A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011166694A JP2013031322A (ja) 2011-07-29 2011-07-29 出力保護回路及び電子機器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011166694A JP2013031322A (ja) 2011-07-29 2011-07-29 出力保護回路及び電子機器

Publications (1)

Publication Number Publication Date
JP2013031322A true JP2013031322A (ja) 2013-02-07

Family

ID=47787810

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011166694A Pending JP2013031322A (ja) 2011-07-29 2011-07-29 出力保護回路及び電子機器

Country Status (1)

Country Link
JP (1) JP2013031322A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111490570A (zh) * 2020-03-24 2020-08-04 维沃移动通信有限公司 保护电路及电子设备
WO2022127413A1 (zh) * 2020-12-14 2022-06-23 Oppo广东移动通信有限公司 充电电路、电源适配器和充电系统

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111490570A (zh) * 2020-03-24 2020-08-04 维沃移动通信有限公司 保护电路及电子设备
CN111490570B (zh) * 2020-03-24 2022-04-22 维沃移动通信有限公司 保护电路及电子设备
WO2022127413A1 (zh) * 2020-12-14 2022-06-23 Oppo广东移动通信有限公司 充电电路、电源适配器和充电系统

Similar Documents

Publication Publication Date Title
US8472216B2 (en) Circuit arrangement and control circuit for a power-supply unit, computer power-supply unit and method for switching a power-supply unit
US5796182A (en) Capacator storage circuit for sustaining a DC converter
US9543839B2 (en) Voltage stabilizing circuit
US9106149B2 (en) Start-up circuitry
JP2012060714A (ja) 集積回路
JP6366815B2 (ja) 電源装置
US20190237994A1 (en) Uninterruptible power supply
EP3038223B1 (en) Load driving circuit
JP6930336B2 (ja) 電源回路および音響機器
JP2017200386A (ja) Dcdcコンバータ
JP4096297B2 (ja) 保護回路とdc/dcコンバータおよびタイマーラッチ回路
JP2011160517A (ja) 過電流保護回路、及びスイッチング電源装置
JP5956330B2 (ja) 系統接続制御装置
JP6107235B2 (ja) 電圧変換回路及び過電圧保護方法
JP2013031322A (ja) 出力保護回路及び電子機器
CN111630763A (zh) 升压型开关电源电路
CN108767944A (zh) 一种开关充电电路
US10630180B2 (en) Power supply apparatus
JP2014021634A (ja) 突入電流抑制回路
JP2007244109A (ja) 定電圧回路
JP2009232575A (ja) 複数電池を用いた電源回路および電源制御方法
JP7255249B2 (ja) 電源回路及び電子装置
JP4335662B2 (ja) 電源制御回路
JP6106981B2 (ja) 電子回路装置
CN109217450B (zh) 可延长断电后维持时间的冗余电源供应系统

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140716

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150422

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150512

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20151006