JP2012531820A - Gpsを含む多機能セルラーアプリケーションにおける基準ソースの必要数を最小限に抑えるシステムおよび送受信機のクロック方式 - Google Patents

Gpsを含む多機能セルラーアプリケーションにおける基準ソースの必要数を最小限に抑えるシステムおよび送受信機のクロック方式 Download PDF

Info

Publication number
JP2012531820A
JP2012531820A JP2012517714A JP2012517714A JP2012531820A JP 2012531820 A JP2012531820 A JP 2012531820A JP 2012517714 A JP2012517714 A JP 2012517714A JP 2012517714 A JP2012517714 A JP 2012517714A JP 2012531820 A JP2012531820 A JP 2012531820A
Authority
JP
Japan
Prior art keywords
clock reference
module
receiving
clock
receives
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2012517714A
Other languages
English (en)
Other versions
JP5704465B2 (ja
Inventor
ウエハラ、グレゴリー
ザスラヴスキー、アレキサンダー
ブルン、ブライアン
Original Assignee
マーベル ワールド トレード リミテッド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by マーベル ワールド トレード リミテッド filed Critical マーベル ワールド トレード リミテッド
Publication of JP2012531820A publication Critical patent/JP2012531820A/ja
Application granted granted Critical
Publication of JP5704465B2 publication Critical patent/JP5704465B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J7/00Automatic frequency control; Automatic scanning over a band of frequencies
    • H03J7/02Automatic frequency control
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01SRADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
    • G01S19/00Satellite radio beacon positioning systems; Determining position, velocity or attitude using signals transmitted by such systems
    • G01S19/01Satellite radio beacon positioning systems transmitting time-stamped messages, e.g. GPS [Global Positioning System], GLONASS [Global Orbiting Navigation Satellite System] or GALILEO
    • G01S19/13Receivers
    • G01S19/23Testing, monitoring, correcting or calibrating of receiver elements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J1/00Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general
    • H03J1/0008Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor
    • H03J1/0041Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor for frequency synthesis with counters or frequency dividers
    • H03J1/005Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor for frequency synthesis with counters or frequency dividers in a loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J7/00Automatic frequency control; Automatic scanning over a band of frequencies
    • H03J7/02Automatic frequency control
    • H03J7/04Automatic frequency control where the frequency control is accomplished by varying the electrical characteristics of a non-mechanically adjustable element or where the nature of the frequency controlling element is not significant
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/0805Details of the phase-locked loop the loop being adapted to provide an additional control signal for use outside the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/197Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/22Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using more than one loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/3805Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving with built-in auxiliary receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M1/00Substation equipment, e.g. for use by subscribers
    • H04M1/02Constructional features of telephone sets
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W84/00Network topologies
    • H04W84/02Hierarchically pre-organised networks, e.g. paging networks, cellular networks, WLAN [Wireless Local Area Network] or WLL [Wireless Local Loop]
    • H04W84/10Small scale networks; Flat hierarchical networks
    • H04W84/12WLAN [Wireless Local Area Networks]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Remote Sensing (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Transceivers (AREA)
  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

【解決手段】 自動周波数訂正(AFC)を利用した訂正が実施されていない第1のクロック基準を生成する第1のクロックモジュールを備えるシステムを開示する。グローバルポジショニングシステム(GPS)モジュールは、第1のクロック基準を受信する。セルラー方式送受信機のための集積回路は、第1のクロック基準を受信して、AFCを実行して、AFCを利用した訂正が実施された第2のクロック基準を生成するシステムフェーズロックループを有する。
【選択図】 図3

Description

本開示は、多機能セルラーアプリケーションに関する。特に、グローバル・ポジショニング・システムを備える多機能セルラーアプリケーションでのクロック基準の生成に関する。
[関連出願]
本願は、米国特許出願第12/821,595号(出願日:2010年6月23日)および米国仮特許出願第61/220,102号(出願日:2009年6月24日)の恩恵を主張する。両特許文献の開示内容は全て、参照により本願に組み込まれる。
本明細書の「背景技術」の記載内容は、本開示がどのような状況でなされたかを簡潔に説明するために供している。本願の発明者の研究内容は、この「背景技術」セクションに記載されている限りにおいて、記載されていなければ出願時において先行技術とみなされない内容と共に、本開示に対する先行技術と明示的にも暗示的にも認められるものではない。
図1を参照して説明すると、セルラーアプリケーション50では、セルラー方式送受信モジュール52およびグローバル・ポジショニング・システム(GPS)受信モジュール54に対応付けられている受信器について正確なクロック基準が必要である。セルラー方式送受信モジュール52は、電圧制御・温度補償が実現されている水晶振動子(VC−TCXO)クロックモジュール60から第1のクロック基準ClkInXCVRを受信する。
セルラー方式送受信モジュール52は、1以上のアンテナ53を介して、タイミング情報を表す基準トーンまたはその他の信号を含むRF信号を受信する。RF信号は、ベースバンドに周波数逓降変換される。ベースバンドモジュール68は、周波数逓降変換された信号を受信して、デジタル自動周波数制御(AFC)信号を生成する。セルラー方式送受信モジュール52は、デジタルAFC信号を、VC−TCXOクロックモジュール60へ出力するためにアナログAFC信号に変換するDAC66を有する。VC−TCXOクロックモジュール60は、アナログAFC信号に基づいて第1のクロック基準ClkInXCVRを訂正する。クロック基準ClkInXCVRは、ドップラー効果、温度の影響およびその他の影響を補償するべく調整される。
しかし、GPS受信モジュール54は、AFC訂正時にVC−TCXOクロックモジュール60からの第1のクロック基準ClkInXCVRで発生するような急峻な周波数変化を許容できないので、第1のクロック基準を利用することができない。このため、GPS受信モジュール54のために第2のクロック基準ClkInGPSを生成するTCXOクロックモジュール58を追加で利用するのが普通である。第2のクロック基準は、AFC訂正が実施されない。TCXOクロックモジュール58は、セルラー方式送受信モジュール52について利用されるAFC訂正を実施するVC−TCXOクロックモジュール60に追加して、実装される。
図2を参照して説明すると、セルラーアプリケーション75は、GPS受信モジュール79に第1のクロック基準を供給する第1のクロックモジュール77を備える。第2のクロックモジュール82は、セルラー方式送受信モジュール81のクロック分配モジュール80に第2のクロック基準を供給する。クロック分配モジュール80は、内部クロック分配モジュール86が第2のクロック基準を受信する前に第2のクロック基準をバッファするバッファ84を含むとしてよい。
受信側フェーズロックループ(RxPLL)モジュール94は、クロック分配モジュール80から第2のクロック基準を受信する。RxPLLモジュール94は、第2のクロック基準と、分周器104が出力する第3のクロック基準との間の位相差を検出する位相周波数検出器(PFD)96を含む。PFD96は、検出した位相差をチャージポンプ98に出力する。チャージポンプ98の出力は、ローパスフィルタ(LPF)100によってフィルタリングされて、電圧制御発振器(VCO)102に出力される。VCO102は、第4のクロック基準を分周器104に出力する。分周器104は、1以上の整数値を含む整数群から選択される値で第4のクロック基準を分周して、第3のクロック基準を生成する。
受信モジュール109は、無線周波数(RF)入力を受信および増幅する低ノイズ増幅器(LNA)110を含む。周波数逓降変換器112は、RF入力信号を周波数逓降変換して、ベースバンド信号を生成する。フィルタ/プログラマブルゲイン増幅器(PGA)の複合モジュール118では、ベースバンド信号をフィルタリングして増幅する。
アナログデジタルコンバータ(ADC)およびデジタルシグナルプロセッサ(DSP)の複合モジュール124は、ADCモジュール128および受信側DSP130を含む。ADCモジュール128は、フィルタリングおよび増幅が実行されたベースバンド信号をデジタルベースバンド信号に変換する。受信側DSP130は、デジタルベースバンド信号にデジタル信号処理を実行する。
受信側DSP130の出力は、デジタルインターフェースモジュール134が受信する。デジタルインターフェースモジュール134は、ベースバンドモジュール135とセルラー方式送受信モジュール81との間のインターフェースを提供する。ベースバンドモジュール135は、デジタルベースバンド信号に対してベースバンド処理を実行する。ベースバンドモジュール135はまた、バッファ136を介して、内部クロック分配モジュール86からシステムクロック(SYSCLOCK)を受信する。
ベースバンドモジュール135は、デジタルベースバンド信号を処理して第2のクロック基準の周波数エラーを回復する自動周波数訂正(AFC)モジュール137を有する。AFCモジュール137は、この周波数エラーを訂正するためのデジタルAFC信号を生成する。デジタルAFC信号は、デジタルインターフェースモジュール134を介して、デジタルアナログコンバータ(DAC)140に出力される。DAC140は、アナログAFC信号を生成する。当該アナログAFC信号は、第2のクロックモジュール82に対して出力される。第2のクロックモジュール82は、アナログAFC信号に基づいて第2のクロック基準を訂正する。
アナログAFC信号に応じて為される調整によって、第2のクロック基準に急峻な周波数変化または位相変化が発生する場合がある。このように急峻なクロック基準の変化は、セルラー方式送受信モジュール81では許容され得るが、GPS受信モジュール79では許容され得ない。このため、第1のクロックモジュール77および第2のクロックモジュール82の両方が実装される。
システムは、自動周波数訂正(AFC)を利用した訂正が実施されていない第1のクロック基準を生成する第1のクロックモジュールを備える。グローバルポジショニングシステム(GPS)モジュールは、第1のクロック基準を受信する。セルラー方式送受信機のための集積回路は、第1のクロック基準を受信して、AFCを実行して、AFCを利用した訂正が実施された第2のクロック基準を生成するシステムフェーズロックループを有する。
他の特徴としては、集積回路はさらに、アナログ無線周波数(RF)信号を受信してデジタルベースバンド信号を出力する受信モジュールを有する。受信モジュールは、第2のクロック基準および第2のクロック基準に基づく第3のクロック基準のうち一方を受信するアナログデジタルコンバータおよび受信側デジタルシグナルプロセッサのうち少なくとも一方を含む。送信モジュールは、デジタルベースバンド信号を受信してアナログ送信RF信号を出力する。送信モジュールは、第2のクロック基準および第2のクロック基準に基づく第4のクロック基準のうち一方を受信するデジタルアナログコンバータおよび送信側デジタルシグナルプロセッサのうち少なくとも一方を含む。
他の特徴としては、集積回路は、第1のクロックモジュールから第1のクロック基準を受信して、第1のクロック基準をGPSモジュールに出力する。集積回路はさらに、第1のクロック基準を受信して、第1のクロック基準に基づいて第3のクロック基準を生成する受信側フェーズロックループモジュールを有する。送信側フェーズロックループモジュールは、第1のクロック基準を受信して、第1のクロック基準に基づいて第4のクロック基準を生成する。
他の特徴としては、受信モジュールはさらに、第3のクロック基準を受信する周波数逓降変換器を含む。送信モジュールはさらに、第4のクロック基準を受信する周波数逓昇変換器を含む。集積回路は、第2のクロック基準を受信して、第2のクロック基準に基づいて第3のクロック基準を生成する受信側フェーズロックループモジュールを有する。送信側フェーズロックループモジュールは、第2のクロック基準を受信して、第2のクロック基準に基づいて第4のクロック基準を生成する。
他の特徴としては、受信モジュールはさらに、第3のクロック基準を受信する周波数逓降変換器を含む。送信モジュールはさらに、第4のクロック基準を受信する周波数逓昇変換器を含む。ベースバンドモジュールは、集積回路からデジタルベースバンド信号を受信してAFC信号を生成する。ベースバンドモジュールは、第2の集積回路によって実現される。
他の特徴としては、マルチプレクサは、第1のクロック基準および第2のクロック基準のうち一方をベースバンドモジュールに選択的に出力する。Bluetooth(登録商標)モジュールおよびWiFiモジュールのうち少なくとも一方は、集積回路から第1のクロック基準を受信する。
システムフェーズロックループは、第1のクロック基準と第3のクロック基準との間の差分を決定する位相周波数検出器を含む。チャージポンプは、位相周波数検出器の出力を受信する。フィルタは、チャージポンプの出力をフィルタリングする。電圧制御発振器は、第2のクロック基準を生成する。分周器は、第2のクロック基準を受信して、除数に基づき第3のクロック基準を出力する。分数調整モジュールは、複数の連続する期間において、2以上の整数値である除数の比率を調整する。
他の特徴としては、電圧制御発振器は、リング発振器、弛張発振器、および、LC発振器のうち1つを含む。第1のクロックモジュールは、温度制御された水晶発振器を含む。
自動周波数訂正(AFC)を利用した訂正が実施されていない第1のクロック基準を生成する段階と、グローバルポジショニングシステム(GPS)モジュールにおいて第1のクロック基準を受信する段階と、セルラー方式送受信機のための集積回路において第1のクロック基準を受信する段階と、集積回路を用いてAFCを実行して、AFCを利用した訂正が実施された第2のクロック基準を生成する段階とを備える方法を開示する。
本開示内容のその他の利用可能分野は、詳細な説明、請求項および図面から明らかとなるであろう。詳細な説明および具体例は、本開示の範囲を例示することのみを目的としたものであり、本開示の範囲を限定するものではない。
本開示は、詳細な説明および添付図面を参照することによってより完全に理解されたい。添付図面は以下の通りである。
先行技術に係る、セルラー方式送受信機およびグローバルポジショニングシステムを備えるセルラーアプリケーションを示す簡略機能ブロック図である。
先行技術に係る、セルラー方式送受信機およびグローバルポジショニングシステムを備えるセルラーアプリケーションを示す詳細機能ブロック図である。
本開示に係る、セルラー方式送受信機およびグローバルポジショニングシステムを備えるセルラーアプリケーションを示す簡略機能ブロック図である。
本開示に係る、セルラー方式送受信機およびグローバルポジショニングシステムを備えるセルラーアプリケーションを示す詳細機能ブロック図である。
本開示に係るシステムフェーズロックループを示す機能ブロック図である。
スルーレートが可変であるバッファを示す機能ブロック図である。
本開示に係る、セルラー方式送受信機およびグローバルポジショニングシステムを備える別のセルラーアプリケーションを示す詳細機能ブロック図である。
本開示に係る別のシステムフェーズロックループを示す機能ブロック図である。
以下に記載する説明は、本質的に説明のためのものに過ぎず、本開示、その用途または利用を限定することを意図したものではない。分かりやすく説明するために、複数の図面にわたって同じ参照番号を用いて同様の構成要素を特定する場合がある。本明細書で用いる場合、「A、BおよびCのうち少なくとも1つ」という記載は、非排他的論理和で論理演算(A or B or C)を意味するものと解釈されたい。方法を構成する段階は、本開示の原理を変えることなく、順序を変えて実行し得るものと理解されたい。
本明細書で用いる場合、「モジュール」という用語は、特定用途向け集積回路(ASIC)、電子回路、複合論理回路、フィールドプログラマブルゲートアレイ(FPGA)、コードを実行するプロセッサ(共有プロセッサ、専用プロセッサ、または、プロセッサ群)、本明細書で説明する機能を実現するその他の適切な構成要素あるいはシステムオンチップ等、上記の一部または全てを組み合わせたもの、または、これらの一部、または、これらを含むものを意味するとしてよい。「モジュール」という用語は、プロセッサが実行するコードを格納するメモリ(共有メモリ、専用メモリ、または、メモリ群)を含むとしてよい。
「コード」という用語は、上記で用いているように、ソフトウェア、ファームウェアおよび/またはマイクロコードを含むとしてよく、プログラム、ルーチン、関数、クラスおよび/またはオブジェクトを意味するとしてよい。「共有」という用語は、上記で用いているように、複数のモジュールからのコードの一部または全てを、一の(共有)プロセッサを用いて実行することを意味する。また、複数のモジュールからのコードの一部または全てを、一の(共有)メモリに格納するとしてよい。「群」という用語は、上記で用いているように、一のモジュールからのコードの一部または全てをプロセッサ群を用いて実行することを意味する。また、一のモジュールからのコードの一部または全てを、メモリ群を用いて格納するとしてよい。
本明細書に記載する装置および方法は、1以上のプロセッサで実行される1以上のコンピュータプログラムで実現されるとしてよい。コンピュータプログラムは、不揮発性の有形コンピュータ可読媒体に格納されているプロセッサ実行可能命令を含む。コンピュータプログラムはさらに、格納データを含むとしてよい。不揮発性の有形コンピュータ可読媒体の例としては、これらに限定されるものではないが、不揮発性メモリ、磁気ストレージ、および、光ストレージが挙げられる。
本開示に係る多機能セルラー方式装置は、セルラー方式送受信モジュールおよびグローバルポジショニングシステム(GPS)受信モジュールを備える。両モジュールは、クロック基準を共有する。クロック基準はさらに、多機能セルラー方式装置の別のモジュールとの間でも共有できる。このため、多機能セルラー方式装置の総コストを削減することができる。
一例に過ぎないが、本開示に係る一の多機能セルラー方式装置は、GPS受信器に適切な温度ドリフトを持つ温度補償された水晶振動子(TCXO)クロックモジュールを1つ用いる。TCXOクロックモジュールから供給されるクロック基準は、セルラー方式送受信機に入力される。セルラー方式送受信機は、当該クロック基準を内部で利用すると共に、当該クロック基準をバッファおよび出力してGPS受信器を駆動する。TCXOクロックモジュール自体は、自動周波数制御(AFC)を実施しない。このため、クロック基準は、GPS性能に影響を与えるような、AFCに起因する急峻な変化が見えることはない。一方、セルラー方式送受信機は、AFCを実行して、内部で利用されるクロック基準を生成する。
図3を参照して説明すると、多機能セルラー方式装置200は、AFC訂正を実施するセルラー方式送受信モジュール204と、グローバルポジショニングシステム(GPS)受信モジュール208とを備える。クロックモジュール216は、セルラー方式送受信モジュール204のためのクロック基準ClkInを生成する。クロックモジュール216は、温度補償された水晶振動子(TCXO)を有するとしていが、他の種類のクロックモジュールを用いるとしてもよい。セルラー方式送受信モジュール204は、クロック基準をGPS受信モジュール208に出力するバッファ210を有する。
セルラー方式送受信モジュール204は、受信した信号を周波数逓降変換してベースバンド信号を生成し、ベースバンド信号をベースバンドモジュール218に出力する。ベースバンドモジュールは、ベースバンド信号を処理して自動周波数訂正(AFC)信号を生成することによって周波数エラーを回復するAFCモジュール219を有している。AFC信号はこの後、セルラー方式送受信モジュール204に送信される。クロックモジュール216はさらに、AFCで訂正されたクロック基準を1以上内部で生成する。これについては以下で説明する。
図4を参照すると、セルラー方式装置200の実施例を図示する。セルラー方式装置200は、クロック分配モジュール250と、送信側フェーズロックループ(TxPLL)モジュール260、受信側フェーズロックループ(RxPLL)モジュール270、システムフェーズロックループ(PLL)モジュール275と、受信モジュール280と、送信モジュール290とを有するセルラー方式送受信モジュール204を備える。セルラー方式送受信モジュール204はさらに、ベースバンドモジュール293とセルラー方式送受信モジュール204との間のインターフェースを提供するデジタルインターフェースモジュール292を有する。クロック分配モジュール250、TxPLLモジュール260、RxPLLモジュール270、システムPLLモジュール275、受信モジュール280、送信モジュール290、および、デジタルインターフェースモジュール292のうち1以上は、第1の集積回路として実現されるとしてよい。
ベースバンドモジュール293は、受信したベースバンド信号のデジタル処理に基づいてAFC信号を生成するAFCモジュール294を有する。ベースバンドモジュール293は、第2の集積回路として実現されるとしてよい。第2の集積回路は、第1の集積回路とは別個の集積回路であってよい。
クロックモジュール300は、バッファ302を介してクロック基準を内部クロック分配モジュール303に送信する。一部の実施例によると、クロックモジュール300は、温度制御された水晶振動子(TCXO)を含むとしてよい。バッファ302の出力もまた、1以上のバッファ304−1、304−2、・・・、および304−T(バッファ304と総称)を介して、他のモジュール306−1、306−2、・・・、および、306−T(モジュール306と総称)へと出力される。一例に過ぎないが、モジュール306は、チップ外に設けられるモジュールであってよく、一例に過ぎないが、GPSモジュール、Bluetooth(BT)(登録商標)モジュール、無線ローカルエリアネットワーク(例えば、WiFi)モジュール、および/または、その他のモジュールを含むとしてよい。
内部クロック分配モジュール303は、TxPLLモジュール260の位相周波数検出器(PFD)310に第1のクロック基準を出力する。PFD310はさらに、分周器314の出力を受信する。PFD310は、第1のクロック基準と、分周器314から出力される第2のクロック基準との間の位相差を検出する。PFD310は、チャージポンプ316に出力される差分信号を生成する。チャージポンプの出力は、ローパスフィルタ(LPF)等のフィルタ320が受信する。フィルタ320の出力は、電圧制御発振器(VCO)322が受信する。VCO322が出力する第3のクロック基準は、分周器314に出力される。分周器314は、整数Nまたは分数Nの分周器であるとしてよく、VCO322から受信する第3のクロック基準に基づいて第2のクロック基準を生成する。
内部クロック分配モジュール303はさらに、RxPLLモジュール270のPFD330に第1のクロック基準を出力する。PFD330はさらに、分周器334が出力する第4のクロック基準を受信する。PFD330は、第1のクロック基準と、分周器334が出力する第4のクロック基準との間の位相差を検出する。PFD330は、チャージポンプ336に出力される差分信号を生成する。チャージポンプ336の出力は、フィルタ340を通過してVCO342に出力される。フィルタ340は、ローパスフィルタであってよい。VCO342は、第5のクロック基準を分周器334に出力する。分周器334は、整数Nまたは分数Nの分周器であるとしてよく、VCO342から受信する第5のクロック基準に基づいて第4のクロック基準を生成する。
内部クロック分配モジュール303はさらに、第1のクロック基準をシステムPLLモジュール275に出力する。システムPLLモジュール275は、AFC訂正が実施された第6のクロック基準を生成する。第6のクロック基準に基づいて、受信モジュール280、送信モジュール290およびベースバンドモジュール293のうち1以上のモジュールのクロック基準が生成される。
受信モジュール280は、アンテナ等のソースからRF入力を受信する低ノイズ増幅器(LNA)360を含む。LNA360の出力は、信号をベースバンドに周波数逓降変換する周波数逓降変換器362に入力される。フィルタ/プログラマブルゲイン増幅器(PGA)モジュール364は、周波数逓降変換器362の出力を受信して、フィルタリングおよびゲイン調整を実行する。フィルタ/PGAモジュール364の出力は、RF入力をデジタルRF信号を変換するアナログデジタルコンバータ(ADC)366に入力される。ADC366の出力は、デジタル信号処理を実行してデジタル受信データをデジタルインターフェースモジュール292に出力する受信側デジタルシグナルプロセッサ(DSP)370に入力される。
送信モジュール290は、デジタルインターフェースモジュール292からデジタル送信データを受信する。送信側DSP380は、デジタルインターフェースモジュール292から受信したデジタル送信データにデジタル信号処理を実行して、処理されたデジタルデータをデジタルアナログコンバータ384に出力する。DAC384のアナログ出力は、フィルタモジュール386に入力される。フィルタモジュール386の出力は、信号を周波数逓昇変換してRF信号を生成する周波数逓昇変換器388に入力される。周波数逓昇変換器388の出力は、増幅を行って増幅されたRF信号をアンテナ(不図示)に出力する電力増幅器390に入力される。電力増幅器390は、セルラー方式送受信モジュール204の外部に配置されるとしてよい。
マルチプレクサ394は、バッファ302から第1のクロック基準を受信し、システムPLLモジュール275からAFC訂正後のクロック基準SYSCLKを受信する。マルチプレクサ394は、第1のクロック基準およびAFC訂正後のクロック基準のうち一方を選択して、バッファ396に出力する。ベースバンドモジュール293は、バッファ396から選択されたクロック基準を受信する。
図5を参照すると、図4のシステムPLLモジュール275の実施例をより詳細に図示している。システムPLLモジュール275は、内部クロック分配モジュール303から受信する第1のクロック基準と、分周器402から受信する第7のクロック基準との間の位相差を検出するPFD400を備える。PFD400は、差分信号をチャージポンプ404に出力する。チャージポンプ404の出力は、ローパスフィルタ(LPF)であるフィルタ408でフィルタリングされる。フィルタ408の出力は、分周器402に戻される第6のクロック基準を生成するVCO410に入力される。さまざまな実施例によると、第6のクロック基準はさらに、システムPLLモジュール275からの出力されるとしてよい。
システムPLLモジュール275はさらに、分数調整モジュール428を備える。分数調整モジュール428は、分周器402の整数である除数を調整して、フラクショナル周波数を変化させる。一例に過ぎないが、分数調整モジュール428は、AFC信号に基づき、M個の連続クロックサイクルに等しい一の繰り返しサイクルの間において、2以上の値から選択して分周器402の整数の除数を調整するとしてよい。尚、Mは3以上の整数である。一例に過ぎないが、分数調整モジュール428は、M個の連続クロックサイクルの間において、2以上の整数の除数による除算を適宜行うように分周器402を切り替えて、分数分周を近似する。図4を再度参照して説明すると、分周器314および334はさらに、分数調整モジュールを含むとしてよく、AFC信号を受信して分周器402と同様に動作するとしてもよい。一部の実施例によると、分数調整モジュールは、AFCを受信して、分周器314および334の整数の除数を調整するとしてよい。
システムPLLモジュール275は、1以上の分周器430−1、430−2、430−3、・・・(分周器430と総称)を追加で備えるとしてよい。分周器430は、第6のクロック基準を整数分周してAFC訂正後のクロック基準を追加で供給するとしてよい。一例に過ぎないが、分周器430のうち2つは、受信モジュール280および送信モジュール290のために、AFC訂正されたクロック基準RxCLKおよびTxCLKをそれぞれ生成するとしてよい。さまざまな実施例によると、第6のクロック基準を、上記に代えて、クロック基準RxCLK、TxCLK、および、SYSCLKのうち1以上として、システムPLLモジュール275から出力するとしてもよい。
さまざまな従来の方法を用いて、基板結合、電気結合、磁気結合等に起因して発生する電磁干渉(EMI)を低減するとしてよい。一例に過ぎないが、図6を参照して説明すると、複数のバッファのうち1以上を、スルーレート制御が可変であるバッファとして実現するとしてよい。例えば、バッファ302が出力するクロック基準は、スルーレート制御が可変であるバッファ304−1´に供給されるとしてよい。バッファ304−1´のスルーレートは、スルーレート調整信号で調整されるとしてよい。スルーレート調整信号は、外部で、クロック分配モジュール250´でローカルに、他のモジュール306のうち1以上のモジュール(例えば、図6のGPS受信モジュール306−1´)によって外部で、セルラー方式送受信機の他の構成要素によって、任意のその他の適切な方法で生成されるとしてよい。このようにスルーレートを制御すると、EMI、スパー(spur)等が低減される傾向がある。特定用途での実施時の詳細な内容に応じてEMIを低減するその他の方法を用いるとしてよい。
図7および図8には、セルラー方式装置200´の別の実施例を図示する。上述した構成要素との共通点については、「´(ダッシュ)」記号を対応する参照番号に付与して示す。図7において、AFC訂正後のクロック基準は、システムPLLモジュール275´からTxPLLモジュール260´およびRxPLLモジュール270´へと出力される。図8において、VCO410から出力される第6のクロック基準に他の整数分周を実行するべく、分周器430−4および430−5を追加で設けるとしてよい。一例に過ぎないが、分周器430−4および430−5は、TxPLLモジュール260´およびRxPLLモジュール270´のために、クロック基準TxPLLCLKおよびRxPLLCLKを生成するとしてよい。
上述したVCOはそれぞれ、リング発振器、弛張発振器、LC発振器、および/または、任意のその他の適切な発振器として実現されるとしてよい。WiFiモジュール306−TおよびBTモジュール306−2は、IEEE規格802.11、802.11a、802.11b、802.11g、802.11h、802.11n、802.16、802.20、および802.15.1のうち1以上に準拠したモジュールであるとしてよい。
本開示の幅広い教示内容は、さまざまな形態で実施することができる。このため、本開示は具体例を含んでいるが、図面、明細書および請求項を参照することで他の変形例が明らかとなるので、本開示の真の範囲は開示した具体例に限定されるものではない。

Claims (21)

  1. 自動周波数訂正(AFC)を利用した訂正が実施されていない第1のクロック基準を生成する第1のクロックモジュールと、
    前記第1のクロック基準を受信するグローバルポジショニングシステム(GPS)モジュールと、
    前記第1のクロック基準を受信して、AFCを実行して、AFCを利用した訂正が実施された第2のクロック基準を生成するシステムフェーズロックループを有するセルラー方式送受信機のための集積回路と
    を備えるシステム。
  2. 前記集積回路はさらに、
    アナログ無線周波数(RF)信号を受信してデジタルベースバンド信号を出力する受信モジュールと、
    デジタルベースバンド信号を受信してアナログ送信RF信号を出力する送信モジュールと
    を有し、
    前記受信モジュールは、第2のクロック基準および前記第2のクロック基準に基づく第3のクロック基準のうち一方を受信するアナログデジタルコンバータおよび受信側デジタルシグナルプロセッサのうち少なくとも一方を含み、
    前記送信モジュールは、第2のクロック基準および前記第2のクロック基準に基づく第4のクロック基準のうち一方を受信するデジタルアナログコンバータおよび送信側デジタルシグナルプロセッサのうち少なくとも一方を含む請求項1に記載のシステム。
  3. 前記集積回路は、前記第1のクロックモジュールから前記第1のクロック基準を受信して、前記第1のクロック基準を前記GPSモジュールに出力する請求項1に記載のシステム。
  4. 前記集積回路はさらに、
    前記第1のクロック基準を受信して、前記第1のクロック基準に基づいて第3のクロック基準を生成する受信側フェーズロックループモジュールと、
    前記第1のクロック基準を受信して、前記第1のクロック基準に基づいて第4のクロック基準を生成する送信側フェーズロックループモジュールと
    を有する請求項1に記載のシステム。
  5. 前記受信モジュールはさらに、前記第3のクロック基準を受信する周波数逓降変換器を含み、
    前記送信モジュールはさらに、前記第4のクロック基準を受信する周波数逓昇変換器を含む請求項4に記載のシステム。
  6. 前記集積回路は、
    前記第2のクロック基準を受信して、前記第2のクロック基準に基づいて第3のクロック基準を生成する受信側フェーズロックループモジュールと、
    前記第2のクロック基準を受信して、前記第2のクロック基準に基づいて第4のクロック基準を生成する送信側フェーズロックループモジュールと
    を有する請求項1に記載のシステム。
  7. 前記受信モジュールはさらに、前記第3のクロック基準を受信する周波数逓降変換器を含み、
    前記送信モジュールはさらに、前記第4のクロック基準を受信する周波数逓昇変換器を含む請求項6に記載のシステム。
  8. 前記集積回路から前記デジタルベースバンド信号を受信してAFC信号を生成するベースバンドモジュール
    をさらに備え、
    前記ベースバンドモジュールは、第2の集積回路によって実現される請求項1に記載のシステム。
  9. 前記第1のクロック基準および前記第2のクロック基準のうち一方を前記ベースバンドモジュールに選択的に出力するマルチプレクサをさらに備える請求項8に記載のシステム。
  10. 前記集積回路から前記第1のクロック基準を受信するBluetooth(登録商標)モジュールおよびWiFiモジュールのうち少なくとも一方をさらに備える請求項1に記載のシステム。
  11. 前記システムフェーズロックループは、
    前記第1のクロック基準と第3のクロック基準との間の差分を決定する位相周波数検出器と、
    前記位相周波数検出器の出力を受信するチャージポンプと、
    前記チャージポンプの出力をフィルタリングするフィルタと、
    前記第2のクロック基準を生成する電圧制御発振器と、
    前記第2のクロック基準を受信して、除数に基づき前記第3のクロック基準を出力する分周器と、
    複数の連続する期間において、2以上の整数値である前記除数の比率を調整する分数調整モジュールと
    を含む請求項1に記載のシステム。
  12. 前記電圧制御発振器は、リング発振器、弛張発振器、および、LC発振器のうち1つを含む請求項11に記載のシステム。
  13. 前記第1のクロックモジュールは、温度制御された水晶発振器を含む請求項1に記載のシステム。
  14. 自動周波数訂正(AFC)を利用した訂正が実施されていない第1のクロック基準を生成する段階と、
    グローバルポジショニングシステム(GPS)モジュールにおいて前記第1のクロック基準を受信する段階と、
    セルラー方式送受信機のための集積回路において前記第1のクロック基準を受信する段階と、
    前記集積回路を用いてAFCを実行して、AFCを利用した訂正が実施された第2のクロック基準を生成する段階と
    を備える方法。
  15. 前記第1のクロック基準を前記GPSモジュールに出力する段階をさらに備える請求項14に記載の方法。
  16. 前記第1のクロック基準を受信して、前記第1のクロック基準に基づき受信側フェーズロックループを用いて第3のクロック基準を生成する段階と、
    前記第1のクロック基準を受信して、前記第1のクロック基準に基づき送信側フェーズロックループを用いて第4のクロック基準を生成する段階と
    をさらに備える請求項14に記載の方法。
  17. 周波数逓降変換器で前記第3のクロック基準を受信する段階と、
    周波数逓昇変換器で前記第4のクロック基準を受信する段階と
    を備える請求項16に記載の方法。
  18. 前記集積回路は、
    前記第2のクロック基準を受信して、前記第2のクロック基準に基づき受信側フェーズロックループを用いて第3のクロック基準を生成する段階と、
    前記第2のクロック基準を受信して、前記第2のクロック基準に基づき送信側フェーズロックループを用いて第4のクロック基準を生成する段階とを備える請求項14に記載の方法。
  19. 周波数逓降変換器で前記第3のクロック基準を受信する段階と、
    周波数逓昇変換器で前記第4のクロック基準を受信する段階と
    をさらに備える請求項18に記載の方法。
  20. 前記集積回路からベースバンドモジュールにおいて前記デジタルベースバンド信号を受信して、AFC信号を生成する段階をさらに備える請求項14に記載の方法。
  21. 前記集積回路から受信する前記第2のクロック基準および前記第1のクロック基準のうち一方を選択的に前記ベースバンドモジュールに出力する段階をさらに備える請求項20に記載の方法。
JP2012517714A 2009-06-24 2010-06-24 Gpsを含む多機能セルラーアプリケーションにおける基準ソースの必要数を最小限に抑えるシステムおよび送受信機のクロック方式 Active JP5704465B2 (ja)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US22010209P 2009-06-24 2009-06-24
US61/220,102 2009-06-24
US12/821,595 2010-06-23
US12/821,595 US8301098B2 (en) 2009-06-24 2010-06-23 System and transceiver clocking to minimize required number of reference sources in multi-function cellular applications including GPS
PCT/US2010/039759 WO2010151624A1 (en) 2009-06-24 2010-06-24 System and transceiver clocking to minimize required number of reference sources in multi-function cellular applications including gps

Publications (2)

Publication Number Publication Date
JP2012531820A true JP2012531820A (ja) 2012-12-10
JP5704465B2 JP5704465B2 (ja) 2015-04-22

Family

ID=43381275

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012517714A Active JP5704465B2 (ja) 2009-06-24 2010-06-24 Gpsを含む多機能セルラーアプリケーションにおける基準ソースの必要数を最小限に抑えるシステムおよび送受信機のクロック方式

Country Status (6)

Country Link
US (5) US8301098B2 (ja)
EP (1) EP2446543B1 (ja)
JP (1) JP5704465B2 (ja)
KR (1) KR101686154B1 (ja)
CN (1) CN102460984B (ja)
WO (1) WO2010151624A1 (ja)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8818282B2 (en) * 2011-08-11 2014-08-26 Qualcomm Incorporated Clock sharing between cores on an integrated circuit
US9553565B2 (en) * 2011-09-29 2017-01-24 Silicon Laboratories Inc. Automatic frequency compensation method and apparatus
US9277425B2 (en) * 2012-03-30 2016-03-01 Marvell World Trade Ltd. Systems and methods for automatic frequency control for mobile communication systems
US8531216B1 (en) * 2012-07-24 2013-09-10 Ralink Technology Corp. Electronic apparatus and clock generating method thereof
US9369225B2 (en) * 2012-10-01 2016-06-14 Intel Deutschland Gmbh Distribution of an electronic reference clock signal that includes delay and validity information
US9179428B2 (en) * 2013-06-26 2015-11-03 Broadcom Corporation Communications device with direct cellular-to-collocated device communication channel interface
CN103490791B (zh) * 2013-09-16 2016-05-25 华为技术有限公司 一种接收机
KR101690032B1 (ko) * 2015-05-19 2016-12-27 주식회사 우리로 Pll 회로 및 그 구동방법
US9479182B1 (en) * 2015-07-02 2016-10-25 Integrated Device Technology, Inc. Methods and apparatus for synchronizing operations using separate asynchronous signals
US9628255B1 (en) 2015-12-18 2017-04-18 Integrated Device Technology, Inc. Methods and apparatus for transmitting data over a clock signal
CN106249257B (zh) * 2016-08-29 2019-03-19 北京华力创通科技股份有限公司 卫星定位信号的基带仿真系统及基带仿真信号生成方法
CN108270441B (zh) * 2017-01-04 2021-12-28 京东方科技集团股份有限公司 频率可调的频率源和相关的系统、方法和电子设备
CN107121586A (zh) * 2017-05-04 2017-09-01 吉林大学 一种双锁相技术20Hz~20kHz多频信号幅度相位实时检测分布式系统
JP6781742B2 (ja) * 2018-09-12 2020-11-04 イビデン株式会社 ハニカム構造体
US10567154B1 (en) 2018-11-21 2020-02-18 The Regents Of The University Of Michigan Ring oscillator based all-digital Bluetooth low energy transmitter

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005510166A (ja) * 2001-11-19 2005-04-14 フリースケール セミコンダクター インコーポレイテッド 異なる周波数特性の複数のクロック信号を発生する装置
JP2005526256A (ja) * 2002-05-17 2005-09-02 モトローラ・インコーポレイテッド 通信測位機器における周波数管理のためのシステム及び方法
JP2006060730A (ja) * 2004-08-24 2006-03-02 Hitachi Kokusai Denki Engineering:Kk 無線通信機

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5841396A (en) * 1996-03-08 1998-11-24 Snaptrack, Inc. GPS receiver utilizing a communication link
WO2001050151A1 (en) 2000-01-06 2001-07-12 Brightcom Technologies Ltd. Integration of bluetooth functionality with a global positioning system
US6954508B2 (en) * 2001-08-01 2005-10-11 Sony Corporation Automatic frequency control system adapted to compensate for an insufficient capture range
US6697016B1 (en) * 2002-09-30 2004-02-24 Motorola, Inc. Self adjustment of a frequency offset in a GPS receiver
US7062240B2 (en) * 2003-04-22 2006-06-13 Motorola, Inc. Automatic frequency control processing in multi-channel receivers
JP4164662B2 (ja) * 2003-06-10 2008-10-15 日本電気株式会社 携帯端末およびgps時刻維持方法
US7012563B1 (en) * 2004-09-10 2006-03-14 Motorola, Inc. Method and system for frequency drift prediction
US8014476B2 (en) * 2005-11-07 2011-09-06 Qualcomm, Incorporated Wireless device with a non-compensated crystal oscillator
GB2432467B (en) * 2005-11-22 2008-03-19 Motorola Inc RF transceiver and a method of operation therein
JP2007259122A (ja) * 2006-03-23 2007-10-04 Renesas Technology Corp 通信用半導体集積回路
US8041310B2 (en) * 2007-10-01 2011-10-18 Telefonaktiebolaget Lm Ericsson (Publ) Apparatus and methods for frequency control in a multi-output frequency synthesizer
JP2011515725A (ja) * 2008-02-05 2011-05-19 ソニー エリクソン モバイル コミュニケーションズ, エービー グラフィカルブックマークマネージャを含む通信端末

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005510166A (ja) * 2001-11-19 2005-04-14 フリースケール セミコンダクター インコーポレイテッド 異なる周波数特性の複数のクロック信号を発生する装置
JP2005526256A (ja) * 2002-05-17 2005-09-02 モトローラ・インコーポレイテッド 通信測位機器における周波数管理のためのシステム及び方法
JP2006060730A (ja) * 2004-08-24 2006-03-02 Hitachi Kokusai Denki Engineering:Kk 無線通信機

Also Published As

Publication number Publication date
US20140011467A1 (en) 2014-01-09
KR101686154B1 (ko) 2016-12-13
US8532600B2 (en) 2013-09-10
US20150236672A1 (en) 2015-08-20
US20100330931A1 (en) 2010-12-30
US9054677B2 (en) 2015-06-09
US20130052966A1 (en) 2013-02-28
CN102460984A (zh) 2012-05-16
JP5704465B2 (ja) 2015-04-22
US9214923B2 (en) 2015-12-15
EP2446543B1 (en) 2016-11-16
KR20120106706A (ko) 2012-09-26
US8712360B2 (en) 2014-04-29
WO2010151624A1 (en) 2010-12-29
US20140235189A1 (en) 2014-08-21
WO2010151624A4 (en) 2011-04-07
US8301098B2 (en) 2012-10-30
EP2446543A1 (en) 2012-05-02
CN102460984B (zh) 2016-06-22

Similar Documents

Publication Publication Date Title
JP5704465B2 (ja) Gpsを含む多機能セルラーアプリケーションにおける基準ソースの必要数を最小限に抑えるシステムおよび送受信機のクロック方式
JP4955769B2 (ja) 複数の通信システムのための基準信号生成
JP5054195B2 (ja) 無線通信装置におけるシュプール軽減を伴う発振器信号生成
KR20140130221A (ko) 무선 디바이스에 대한 시-분할 듀플렉스 모드에서의 주파수 합성기 구조
US20140273904A1 (en) Local oscillator (lo) generator with multi-phase divider and phase locked loop
KR100980229B1 (ko) 수신 장치
JP2004501353A (ja) Gps受信器および共通クロック源を備えた個人用通信装置
US20070298732A1 (en) Polar transmitter using binary phase shift key (BPSK) modulation method
US8325870B2 (en) Digital phase-locked loops and frequency adjusting methods thereof
RU2554542C2 (ru) Схема тактирования для устройства беспроводной связи
RU2454792C2 (ru) Формирование сигнала генератора колебаний с подавлением паразитных пиков в устройстве беспроводной связи
US20050064836A1 (en) Method of controlling phase locked loop in mobile station, and mobile station

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20130311

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20140128

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140212

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140512

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20141021

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20141215

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150127

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150212

R150 Certificate of patent or registration of utility model

Ref document number: 5704465

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250