JP2012257205A - Ringing suppression circuit - Google Patents

Ringing suppression circuit Download PDF

Info

Publication number
JP2012257205A
JP2012257205A JP2012093863A JP2012093863A JP2012257205A JP 2012257205 A JP2012257205 A JP 2012257205A JP 2012093863 A JP2012093863 A JP 2012093863A JP 2012093863 A JP2012093863 A JP 2012093863A JP 2012257205 A JP2012257205 A JP 2012257205A
Authority
JP
Japan
Prior art keywords
channel mosfet
switching element
circuit
signal
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2012093863A
Other languages
Japanese (ja)
Other versions
JP5498527B2 (en
Inventor
Hiroyuki Mori
寛之 森
Yoichiro Suzuki
洋一朗 鈴木
Hiroyuki Obata
洋幸 小畑
Masahiro Kitagawa
昌宏 北川
Tomohisa Kishigami
友久 岸上
Motosane Koike
智札 小池
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Denso Corp
Soken Inc
Original Assignee
Denso Corp
Nippon Soken Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Denso Corp, Nippon Soken Inc filed Critical Denso Corp
Priority to JP2012093863A priority Critical patent/JP5498527B2/en
Priority to DE102012208124.0A priority patent/DE102012208124B4/en
Priority to US13/471,559 priority patent/US8593202B2/en
Priority to CN201210153025.6A priority patent/CN102790735B/en
Publication of JP2012257205A publication Critical patent/JP2012257205A/en
Application granted granted Critical
Publication of JP5498527B2 publication Critical patent/JP5498527B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Electronic Switches (AREA)
  • Logic Circuits (AREA)
  • Dc Digital Transmission (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a ringing suppression circuit which can suppress ringing reliably by consuming the energy of waveform distortion with a simpler configuration.SOLUTION: An N channel MOSFET 7 is connected between a pair of signal lines 3P, 3N, and when the fact that the level of a differential signal transmitted via a transmission line 3 has changed from high to low is detected, a control circuit 14 turns the N channel MOSFET 7 on for a predetermined period. More specifically, impedance between the signal lines 3P, 3N decreases significantly because the N channel MOSFET 7 is brought into conduction in the period when the level of a differential signal transits, and the distortion energy of the differential signal waveform is absorbed thus suppressing the occurence of ringing reliably.

Description

本発明は、一対の高電位側信号線,低電位側信号線により差動信号を伝送する伝送線路に接続され、前記信号の伝送に伴い発生するリンギングを抑制する回路に関する。   The present invention relates to a circuit that is connected to a transmission line that transmits a differential signal by a pair of high-potential side signal line and low-potential side signal line, and that suppresses ringing that occurs when the signal is transmitted.

伝送線路を介してデジタル信号を伝送する場合、受信側においては、信号レベルが変化するタイミングで信号エネルギーの一部が反射することで、オーバーシュートやアンダーシュートのような波形の歪み,すなわちリンギングが生じる問題がある。そして、従来、波形歪みを抑制する技術については様々な提案がされている。例えば特許文献1では、伝送路の終端回路11において、信号の電圧レベルがロー,ハイ間で遷移する場合に、遅延回路13において付与される遅延時間の間、終端5のインピーダンスを一時的に低下させる技術が開示されている。   When a digital signal is transmitted through a transmission line, a part of the signal energy is reflected at the timing when the signal level changes on the receiving side, thereby causing waveform distortion such as overshoot or undershoot, that is, ringing. There are problems that arise. Conventionally, various proposals have been made on techniques for suppressing waveform distortion. For example, in Patent Document 1, when the signal voltage level transitions between low and high in the termination circuit 11 of the transmission line, the impedance of the termination 5 is temporarily reduced during the delay time given in the delay circuit 13. Techniques for making them disclosed are disclosed.

特許文献1では、従来使用されている終端切換回路40に対して並列に補助切換回路41を接続しており、補助切換回路41では、電源Vccとグランドとの間に4個のMOSFETを直列に接続し、それらのスイッチング制御を、終端5に伝送された信号と、当該信号を3直列のインバータ21〜23により遅延させ、且つ反転させた信号とにより行っている。しかしながら、このような構成では、終端5を電源Vcc又はグランドに一時的に接続する際に過渡的に、両者の間に複数のMOSFETのオン抵抗が直列に、若しくは直列及び並列に接続される状態となる。このため、終端5のインピーダンスを十分に低下させることができない。オン抵抗を低下させるにはMOSFETのサイズを大きくする必要があるが、そうすると、終端回路11が大型化することになる。   In Patent Document 1, an auxiliary switching circuit 41 is connected in parallel to a conventionally used termination switching circuit 40. In the auxiliary switching circuit 41, four MOSFETs are connected in series between the power source Vcc and the ground. They are connected, and their switching control is performed by a signal transmitted to the terminal 5 and a signal obtained by delaying and inverting the signal by three series of inverters 21 to 23. However, in such a configuration, when the termination 5 is temporarily connected to the power supply Vcc or the ground, the on-resistances of a plurality of MOSFETs are connected in series or in series and in parallel between the two. It becomes. For this reason, the impedance of the termination | terminus 5 cannot fully be reduced. In order to reduce the on-resistance, it is necessary to increase the size of the MOSFET, but in this case, the termination circuit 11 is increased in size.

また、特許文献2では、差動信号を伝送する高電圧信号線路102,低電圧信号線路103の間にスイッチ202を接続し、波形歪検出部201が線路102,103間電圧の大小関係が逆転したことを検出すると、スイッチ202を閉じて線路102,103間を短絡させる構成が開示されている。   In Patent Document 2, a switch 202 is connected between a high-voltage signal line 102 and a low-voltage signal line 103 that transmit a differential signal, and the waveform distortion detector 201 reverses the magnitude relationship of the voltage between the lines 102 and 103. When this is detected, a configuration is disclosed in which the switch 202 is closed and the lines 102 and 103 are short-circuited.

特開2001−127805号公報(図1参照)JP 2001-127805 A (see FIG. 1) 特開2010−103944号公報(図8参照)JP 2010-103944 A (refer to FIG. 8)

特許文献2のように、線路102,103間を短絡させれば線路間インピーダンスはゼロになり、伝送された信号を受信するノードの近傍では信号波形の歪みを低減することができる。しかしながら、短絡の場合は波形の歪み成分のエネルギーが消費されないため、そのエネルギーは短絡点より反射して信号を送信したノードの側に到達することになる。したがって、他のノードに悪影響を及ぼす結果となる。   As in Patent Document 2, if the lines 102 and 103 are short-circuited, the impedance between the lines becomes zero, and the distortion of the signal waveform can be reduced in the vicinity of the node that receives the transmitted signal. However, since the energy of the waveform distortion component is not consumed in the case of a short circuit, the energy is reflected from the short circuit point and reaches the side of the node that transmitted the signal. As a result, other nodes are adversely affected.

本発明は上記事情に鑑みてなされたものであり、その目的は、より簡単な構成で波形歪みのエネルギーを消費させ、リンギングを確実に抑制できるリンギング抑制回路を提供することにある。   The present invention has been made in view of the above circumstances, and an object thereof is to provide a ringing suppression circuit capable of consuming waveform distortion energy with a simpler configuration and reliably suppressing ringing.

請求項1記載のリンギング抑制回路によれば、伝送線路を構成する一対の信号線間に、電圧駆動型で単一の線間スイッチング素子を接続し、制御手段は、伝送線路を介して伝送される差動信号のレベルがハイ,ローの間で変化したことを検出すると、線間スイッチング素子を一定期間オンさせる。すなわち、差動信号のレベルが遷移する期間に線間スイッチング素子が導通することで信号線間のインピーダンスを大きく低下させ、差動信号波形の歪みエネルギーを吸収させてリンギングの発生をより確実に抑制することができる。   According to the ringing suppression circuit of the first aspect, a voltage-driven single line switching element is connected between a pair of signal lines constituting the transmission line, and the control means is transmitted via the transmission line. When it is detected that the level of the differential signal changes between high and low, the line switching element is turned on for a certain period. In other words, the line-switching element conducts during the period when the level of the differential signal transitions, greatly reducing the impedance between the signal lines and absorbing the distortion energy of the differential signal waveform to more reliably suppress the occurrence of ringing. can do.

請求項2記載のリンギング抑制回路によれば、制御手段を、差動信号のレベルを反転して出力する反転回路と、差動信号のレベルを一定期間遅延させて出力する遅延回路とを備えて構成し、反転回路より出力される信号と、遅延回路より出力される信号との論理積信号によって線間スイッチング素子のスイッチング動作を制御する。尚、ここで言う「論理積」は、入出力が正論理,負論理の何れでも良く、例えば入力が正論理で出力が負論理であっても良い。斯様に構成すれば、遅延回路によって付与される一定期間の間に、反転回路の出力信号と遅延回路の出力信号とが同じ論理となるので、その論理積信号により線間スイッチング素子を導通させればリンギングを抑制できる。   According to the ringing suppression circuit of claim 2, the control means includes an inverting circuit that inverts and outputs the level of the differential signal, and a delay circuit that delays and outputs the level of the differential signal for a certain period. The switching operation of the line-to-line switching element is controlled by a logical product signal of the signal output from the inverting circuit and the signal output from the delay circuit. The “logical product” referred to here may be either positive logic or negative logic for input / output. For example, the input may be positive logic and the output may be negative logic. With this configuration, since the output signal of the inverting circuit and the output signal of the delay circuit have the same logic during a certain period given by the delay circuit, the line switching element is made conductive by the logical product signal. Ringing can be suppressed.

請求項3記載のリンギング抑制回路によれば、反転回路を第1スイッチング素子で構成し、遅延回路を、第2及び第3スイッチング素子と、RCフィルタ回路とを備えて構成しする。そして、第3スイッチング素子の非基準側導通端子を第2スイッチング素子の制御端子に接続し、RCフィルタ回路を、一対の信号線の一方と第3スイッチング素子の制御端子との間に接続する。すなわち、第1スイッチング素子を介すことで信号レベルを反転させることができ、RCフィルタ回路の時定数に応じて信号の遅延時間を設定できる。そして、RCフィルタ回路を介して遅延させた信号により第3及び第2スイッチング素子をスイッチング動作させて、並列に接続されている第1スイッチング素子との論理積により線間スイッチング素子を導通させることができる。   According to the ringing suppression circuit of the third aspect, the inverting circuit is configured by the first switching element, and the delay circuit is configured by including the second and third switching elements and the RC filter circuit. The non-reference-side conduction terminal of the third switching element is connected to the control terminal of the second switching element, and the RC filter circuit is connected between one of the pair of signal lines and the control terminal of the third switching element. That is, the signal level can be inverted through the first switching element, and the delay time of the signal can be set according to the time constant of the RC filter circuit. Then, the switching operation of the third and second switching elements is performed by the signal delayed through the RC filter circuit, and the line-to-line switching element is made conductive by the logical product with the first switching elements connected in parallel. it can.

ところで、伝送線路を介して差動信号を伝送する構成では、送信側のノードは、自身のグランド電位を基準に信号線をドライブすることで信号を送信する。しかしながら、伝送線路が長くなり、送信側のノードと受信側のノード若しくは終端回路との距離が離れている状態では、各ノードにおけるグランド電位が数V程度相違することがある。したがって、リンギング抑制回路と送信側のノードとの間でグランド電位が相違しているためRCフィルタ回路を構成するコンデンサの充放電時間が変化すると、リンギングの抑制効果を十分に得られなくなることが想定される。   By the way, in the structure which transmits a differential signal via a transmission line, the node of a transmission side transmits a signal by driving a signal line on the basis of own ground potential. However, when the transmission line becomes long and the distance between the transmission-side node and the reception-side node or termination circuit is large, the ground potential at each node may differ by several volts. Accordingly, since the ground potential is different between the ringing suppression circuit and the transmission side node, it is assumed that the ringing suppression effect cannot be sufficiently obtained if the charge / discharge time of the capacitor constituting the RC filter circuit changes. Is done.

これに対して請求項3の構成では、RCフィルタ回路が伝送路間に接続されているので(コンデンサが第2スイッチング素子の制御端子と信号線の他方との間に接続される)、たとえノード間にグランド電位差があったとしてもコンデンサの充放電時間は差動信号の電位差で決まるので、線間スイッチング素子を導通させる時間が一定となる。したがって、グランド電位差の影響を排除してリンギングの抑制を確実に行うことができる。   On the other hand, in the configuration of claim 3, since the RC filter circuit is connected between the transmission lines (the capacitor is connected between the control terminal of the second switching element and the other of the signal lines), even the node Even if there is a ground potential difference between them, the charging / discharging time of the capacitor is determined by the potential difference of the differential signal, so that the time for conducting the line switching element is constant. Accordingly, it is possible to reliably suppress ringing by eliminating the influence of the ground potential difference.

請求項4記載のリンギング抑制回路によれば、第3スイッチング素子の制御端子を、一対の信号線の一方に接続し、RCフィルタ回路を、第3スイッチング素子の非基準側導通端子と第2スイッチング素子の制御端子との間に接続する。このように構成すれば、差動信号のレベルが変化したことをトリガとし、第2スイッチング素子を介してRCフィルタ回路を構成するコンデンサの充電状態を変化させ、前記充電状態の変化に応じて第3スイッチング素子のスイッチング状態を変化させて一定期間の遅延を付与することができる。   According to the ringing suppression circuit of claim 4, the control terminal of the third switching element is connected to one of the pair of signal lines, and the RC filter circuit is connected to the non-reference side conduction terminal of the third switching element and the second switching element. Connect to the control terminal of the element. If comprised in this way, it will become the trigger that the level of the differential signal changed, the charge state of the capacitor | condenser which comprises RC filter circuit will be changed via a 2nd switching element, and it will change according to the change of the said charge state. A delay of a certain period can be given by changing the switching state of the three switching elements.

すなわち、第1スイッチング素子を介すことで信号レベルを反転させることができ、RCフィルタ回路の時定数に応じて信号の遅延時間を設定できる。そして、RCフィルタ回路を介して遅延させた信号により第2スイッチング素子をスイッチング動作させて、並列に接続されている第1スイッチング素子との論理積により線間スイッチング素子を導通させることができる。   That is, the signal level can be inverted through the first switching element, and the delay time of the signal can be set according to the time constant of the RC filter circuit. Then, the switching operation of the second switching element is performed by the signal delayed through the RC filter circuit, and the line-to-line switching element can be made conductive by the logical product with the first switching element connected in parallel.

請求項5記載のリンギング抑制回路によれば、一対の信号線間に、各スイッチング素子が、低電位側信号線の電位を基準電位としてスイッチング動作する第1抑制回路と、各スイッチング素子が、高電位側信号線の電位を基準電位としてスイッチング動作する第2抑制回路とを並列に接続する。すなわち、電圧駆動型のスイッチング素子は、電位基準側導通端子との制御端子との電位差(端子間電位差と称す)に応じてスイッチング動作する。したがって、基準電位とする低電位側信号線の電位又は高電位側信号線の電位が変化すると、各スイッチング素子の導電型や接続状態に応じて、端子間電位差が拡がる場合と狭まる場合とがある。   According to the ringing suppression circuit of the fifth aspect, between each pair of signal lines, each switching element performs a switching operation using the potential of the low potential side signal line as a reference potential, and each switching element has a high level. A second suppression circuit that performs a switching operation using the potential of the potential side signal line as a reference potential is connected in parallel. That is, the voltage-driven switching element performs a switching operation in accordance with a potential difference (referred to as an inter-terminal potential difference) between the potential reference side conduction terminal and the control terminal. Therefore, when the potential of the low potential side signal line or the potential of the high potential side signal line as the reference potential changes, the potential difference between the terminals may increase or decrease depending on the conductivity type and connection state of each switching element. .

第1抑制回路を構成する各スイッチング素子は、低電位側信号線の電位を基準電位としてスイッチング動作するので、低電位側信号線と制御端子との電位差が大きくなればスイッチング動作が確実に行われるが、前記電位差が小さくなればスイッチング動作が行われ難くなる。また、第2抑制回路を構成する各スイッチング素子は、高電位側信号線の電位を基準電位としてスイッチング動作するので、高電位側信号線と制御端子との電位差が大きくなればスイッチング動作が確実に行われるが、前記電位差が小さくなればスイッチング動作が行われ難くなる。   Since each switching element constituting the first suppression circuit performs a switching operation using the potential of the low potential side signal line as a reference potential, if the potential difference between the low potential side signal line and the control terminal becomes large, the switching operation is reliably performed. However, if the potential difference becomes small, the switching operation becomes difficult. In addition, since each switching element constituting the second suppression circuit performs a switching operation using the potential of the high potential side signal line as a reference potential, if the potential difference between the high potential side signal line and the control terminal becomes large, the switching operation is ensured. However, if the potential difference is small, the switching operation is difficult to be performed.

そして、請求項4について述べたように、各ノード間のグランド電位に差があることで、差動信号がハイレベルとなる時の低電位側信号線の電位が抑制回路側のグランドレベルに対して高くなっていれば、制御端子と低電位側信号線との電位差が狭まることで第1抑制回路側のスイッチング素子はスイッチング動作し難くなる。しかしこの時、高電位側信号線の電位も、抑制回路側のグランドレベルに対して通常より高くなるため、第2抑制回路側のスイッチング素子はスイッチング動作し易くなる。   Further, as described in claim 4, since there is a difference in the ground potential between the nodes, the potential of the low potential side signal line when the differential signal becomes high level with respect to the ground level on the suppression circuit side. If it is higher, the potential difference between the control terminal and the low-potential side signal line is narrowed, so that the switching element on the first suppression circuit side becomes difficult to perform the switching operation. However, at this time, the potential of the high potential side signal line is also higher than usual with respect to the ground level on the suppression circuit side, so that the switching element on the second suppression circuit side can easily perform the switching operation.

逆に、差動信号がハイレベルとなる時の低電位側信号線の電位が抑制回路側のグランドレベルに対して低くなっていれば、制御端子と低電位側信号線との電位差が拡がることで第1抑制回路側のスイッチング素子はスイッチング動作し易くなるが、高電位側信号線の電位も抑制回路側のグランドレベルに対して通常より低くなるため、第2抑制回路側のスイッチング素子はスイッチング動作し難くなる。そこで、一対の信号線間に第1及び第2抑制回路を並列に接続すれば、ノード間のグランド電位に差がある状態でも第1又は第2抑制回路の何れか一方が確実に動作するようになり、リンギングの抑制を確実に行うことができる。   Conversely, if the potential of the low potential signal line when the differential signal becomes high level is lower than the ground level on the suppression circuit side, the potential difference between the control terminal and the low potential signal line is widened. However, since the switching element on the first suppression circuit side can easily perform the switching operation, the potential of the high-potential side signal line is also lower than the normal level with respect to the ground level on the suppression circuit side. It becomes difficult to work. Therefore, if the first and second suppression circuits are connected in parallel between the pair of signal lines, either the first or the second suppression circuit operates reliably even when there is a difference in the ground potential between the nodes. Thus, ringing can be reliably suppressed.

請求項6記載のリンギング抑制回路によれば、線間スイッチング素子並びに第1〜第3スイッチング素子を、第0〜第3NチャネルMOSFETで構成する。この場合、各NチャネルMOSFETの電位基準側導通端子であるソースは何れも低電位側信号線に接続され、第1NチャネルMOSFETは、ゲートに接続される高電位側信号線との電位差に応じてスイッチング動作する。すなわち、差動信号がハイレベルであればオン,ローレベルであればオフする。   According to the ringing suppression circuit of the sixth aspect, the line-to-line switching element and the first to third switching elements are constituted by the zeroth to third N-channel MOSFETs. In this case, the sources that are potential reference side conduction terminals of the N-channel MOSFETs are all connected to the low-potential side signal line, and the first N-channel MOSFET corresponds to the potential difference from the high-potential side signal line connected to the gate. Switching operation is performed. That is, it is turned on when the differential signal is at a high level and turned off when it is at a low level.

第3NチャネルMOSFETは、ドレインが抵抗素子を介してプルアップされ、請求項3に対応する構成では差動信号レベルがハイの場合にオン状態となり、RCフィルタ回路のコンデンサを放電させる。これにより、第2NチャネルMOSFETはオフとなっているが、第1NチャネルMOSFETがオンしているので、第0NチャネルMOSFETのゲート電位はローレベルとなり、オフ状態となっている。   In the third N-channel MOSFET, the drain is pulled up via a resistance element. In the configuration corresponding to claim 3, the third N-channel MOSFET is turned on when the differential signal level is high, and discharges the capacitor of the RC filter circuit. As a result, the second N-channel MOSFET is turned off, but the first N-channel MOSFET is turned on, so that the gate potential of the 0th N-channel MOSFET is at a low level and is in the off state.

そして、差動信号レベルがハイからローに変化すると第1NチャネルMOSFETがターンオフするので、第0NチャネルMOSFETは、ゲート電位がハイレベルとなりターンオンする。これにより、1対の信号線間は第0NチャネルMOSFETのオン抵抗を介して接続され、差動信号波形の立下り時の歪みエネルギーが消費される。同時に、第3NチャネルMOSFETがターンオフしてRCフィルタ回路のコンデンサの充電が開始される。一定期間が経過してコンデンサの端子電圧が閾値電圧を超えると第2NチャネルMOSFETがターンオンするので、第0NチャネルMOSFETは、ゲート電位がローレベルとなりターンオフする。   When the differential signal level changes from high to low, the first N-channel MOSFET is turned off, so that the 0th N-channel MOSFET is turned on with the gate potential being high. As a result, the pair of signal lines are connected via the ON resistance of the 0th N-channel MOSFET, and distortion energy at the fall of the differential signal waveform is consumed. At the same time, the third N-channel MOSFET is turned off, and charging of the capacitor of the RC filter circuit is started. When the terminal voltage of the capacitor exceeds the threshold voltage after a certain period of time has elapsed, the second N-channel MOSFET is turned on, so that the 0th N-channel MOSFET is turned off with the gate potential being at a low level.

また、請求項4に対応する構成では第3NチャネルMOSFETとRCフィルタ回路との接続順序が逆になるので、差動信号レベルがハイの場合はRCフィルタ回路のコンデンサは充電されており、第3NチャネルMOSFETがオンして第2NチャネルMOSFETはオフしている。そして、差動信号レベルがハイからローに変化するとコンデンサの放電が開始され、閾値電圧を下回ると第3NチャネルMOSFETがターンオフして第2NチャネルMOSFETがターンオンする。したがって、第2NチャネルMOSFET以降の動作は請求項3の場合と同様になる。   In the configuration corresponding to claim 4, since the connection order of the third N-channel MOSFET and the RC filter circuit is reversed, the capacitor of the RC filter circuit is charged when the differential signal level is high, and the third N-channel MOSFET is charged. The channel MOSFET is on and the second N-channel MOSFET is off. Then, when the differential signal level changes from high to low, the capacitor starts discharging, and when the differential signal level falls below the threshold voltage, the third N-channel MOSFET is turned off and the second N-channel MOSFET is turned on. Therefore, the operation after the second N-channel MOSFET is the same as that of the third aspect.

請求項7記載のリンギング抑制回路によれば、線間スイッチング素子のゲートをプルアップする抵抗素子に、アノードが電源側となるダイオードと、抵抗値がプルアップ用の抵抗素子よりも小さく設定される抵抗素子との直列回路を並列に接続する。このように構成すれば、電源より線間スイッチング素子のゲートを充電する電流を流す際の電流経路の抵抗値が低くなる。したがって、線間スイッチング素子をより早くターンオンさせてリンギングを一層抑制することができる。   According to the ringing suppression circuit of the seventh aspect, the resistance element for pulling up the gate of the line switching element is set to have a diode whose anode is on the power supply side and the resistance value is smaller than that of the pull-up resistance element. A series circuit with a resistive element is connected in parallel. If comprised in this way, the resistance value of the current pathway at the time of flowing the electric current which charges the gate of the switching element between lines from a power supply will become low. Therefore, the line switching element can be turned on earlier to further suppress ringing.

請求項8記載のリンギング抑制回路によれば、遮断用素子制御手段を、伝送線路に接続されている通信ノードをスタンバイ状態に移行させるためスタンバイ信号を出力する、前記通信ノードの制御部とする。そして、遮断用素子制御手段は、第0NチャネルMOSFETと第2NチャネルMOSFETとの間に接続した遮断用素子の制御端子にスタンバイ信号を与え、スタンバイ状態に移行すると遮断用素子をオフさせる。   According to the ringing suppression circuit of the eighth aspect, the blocking element control means is the control unit of the communication node that outputs a standby signal for shifting the communication node connected to the transmission line to the standby state. The shut-off element control means gives a standby signal to the control terminal of the shut-off element connected between the 0th N-channel MOSFET and the second N-channel MOSFET, and turns off the shut-off element when shifting to the standby state.

すなわち、請求項6又は7の構成では、第2NチャネルMOSFETは、ゲートがプルアップされているので差動信号がローレベルとなる期間にオン状態となっている。そのため、電流が電源から第2NチャネルMOSFETを介して低電位信号線側に流れ、不要な電流消費が発生している。そして、通信ノードがスタンバイ状態に移行している期間は通信が行われる可能性が無いので、スタンバイ信号により遮断用素子をオフさせることで上記の電流経路を遮断して不要な電流消費を抑制できる。   That is, in the configuration of the sixth or seventh aspect, since the gate is pulled up, the second N-channel MOSFET is in the ON state during the period when the differential signal is at the low level. Therefore, current flows from the power supply to the low potential signal line side via the second N-channel MOSFET, and unnecessary current consumption occurs. And since there is no possibility of communication during the period when the communication node is in the standby state, it is possible to suppress unnecessary current consumption by cutting off the current path by turning off the blocking element by the standby signal. .

請求項9記載のリンギング抑制回路によれば、遮断用素子制御手段は、伝送線路における差動電圧レベルを検出し、差動電圧レベルが所定の閾値を下回る期間に遮断用素子をオフさせる。すなわち、伝送線路において差動信号が伝送されない期間は信号線間の差動電圧が0V(ローレベル)になっているので、その状態を検知して遮断用素子をオフさせれば不要な電流消費を抑制できる。   According to the ringing suppression circuit of the ninth aspect, the cutoff element control means detects the differential voltage level in the transmission line, and turns off the cutoff element during a period in which the differential voltage level falls below a predetermined threshold. That is, the differential voltage between the signal lines is 0 V (low level) during the period when the differential signal is not transmitted on the transmission line, so unnecessary current consumption is detected if the state is detected and the blocking element is turned off. Can be suppressed.

請求項10記載のリンギング抑制回路によれば、一対の信号線間に接続される抵抗素子及びコンデンサの直列回路を備え、直列回路の共通接続点を第1NチャネルMOSFETのゲートに接続する。すなわち、上記直列回路は、差動信号がハイレベルとなった場合に第1NチャネルMOSFETのゲート電位を上昇させる時間を遅延させる遅延回路として作用する。これにより、差動信号波形が立下った後にオーバーシュートが発生した場合、そのオーバーシュートに追従して第1NチャネルMOSFETがターンオンすることを抑制し、第0NチャネルMOSFETが一時的にターンオフすることを防止できる。   According to the ringing suppression circuit of the tenth aspect, a series circuit of a resistance element and a capacitor connected between a pair of signal lines is provided, and a common connection point of the series circuit is connected to the gate of the first N-channel MOSFET. That is, the series circuit functions as a delay circuit that delays the time for raising the gate potential of the first N-channel MOSFET when the differential signal becomes high level. Thus, when an overshoot occurs after the differential signal waveform falls, the first N-channel MOSFET is prevented from turning on following the overshoot, and the 0th N-channel MOSFET is temporarily turned off. Can be prevented.

請求項11記載のリンギング抑制回路によれば、アノードが直列回路の共通接続点側となる方向で、抵抗素子に並列に接続されるダイオードを備える。これにより、差動信号レベルがハイからローに変化した場合に、コンデンサの充電電荷をダイオードを介して急速に放電させて、差動信号波形が立下った場合は第1NチャネルMOSFETを直ちにターンオフさせることができる。   According to the ringing suppression circuit of the eleventh aspect, the anode is provided with the diode connected in parallel to the resistance element in the direction of the common connection point side of the series circuit. As a result, when the differential signal level changes from high to low, the charged charge of the capacitor is rapidly discharged through the diode, and when the differential signal waveform falls, the first N-channel MOSFET is immediately turned off. be able to.

請求項12記載のリンギング抑制回路によれば、線間スイッチング素子並びに第1〜第3スイッチング素子を、第0〜第3PチャネルMOSFETで構成する。この場合、各PチャネルMOSFETの電位基準側導通端子であるソースは何れも高電位側信号線に接続され、第1PチャネルMOSFETは、ゲートに接続される低電位側信号線との電位差に応じてスイッチング動作する。すなわち、差動信号がハイレベルであればオン,ローレベルであればオフする。   According to the ringing suppression circuit of the twelfth aspect, the line-to-line switching element and the first to third switching elements are constituted by the 0th to third P-channel MOSFETs. In this case, the source that is the potential reference side conduction terminal of each P-channel MOSFET is connected to the high-potential side signal line, and the first P-channel MOSFET corresponds to the potential difference from the low-potential side signal line connected to the gate. Switching operation is performed. That is, it is turned on when the differential signal is at a high level and turned off when it is at a low level.

第3PチャネルMOSFETは、ドレインが抵抗素子を介してプルダウンされ、請求項3に対応する構成では差動信号レベルがハイの場合にオン状態となり、RCフィルタ回路のコンデンサを放電させる。これにより、第2PチャネルMOSFETはオフとなっているが、第1PチャネルMOSFETがオンしているので、第0PチャネルMOSFETのゲート電位はローレベルとなり、オフ状態となっている。   The drain of the third P-channel MOSFET is pulled down via a resistance element. In the configuration corresponding to claim 3, the third P-channel MOSFET is turned on when the differential signal level is high, and discharges the capacitor of the RC filter circuit. As a result, the second P-channel MOSFET is turned off. However, since the first P-channel MOSFET is turned on, the gate potential of the 0th P-channel MOSFET is at a low level and is in the off state.

そして、差動信号レベルがハイからローに変化すると第1PチャネルMOSFETがターンオフするので、第0PチャネルMOSFETは、ゲート電位がローレベルとなりターンオンする。これにより、1対の信号線間は第0PチャネルMOSFETのオン抵抗を介して接続され、差動信号波形の立下り時の歪みエネルギーが消費される。同時に、第3PチャネルMOSFETがターンオフしてRCフィルタ回路のコンデンサの充電が開始される。一定期間が経過してコンデンサの端子電圧が閾値電圧を超えると第2PチャネルMOSFETがターンオンするので、第0PチャネルMOSFETは、ゲート電位がハイレベルとなりターンオフする。   When the differential signal level changes from high to low, the first P-channel MOSFET is turned off, so that the 0th P-channel MOSFET is turned on with the gate potential being low. As a result, the pair of signal lines are connected via the ON resistance of the 0th P-channel MOSFET, and distortion energy at the fall of the differential signal waveform is consumed. At the same time, the third P-channel MOSFET is turned off and charging of the capacitor of the RC filter circuit is started. When the terminal voltage of the capacitor exceeds the threshold voltage after a certain period of time has elapsed, the second P-channel MOSFET is turned on, so that the 0th P-channel MOSFET is turned off with the gate potential being at a high level.

また、請求項4に対応する構成では第3PチャネルMOSFETとRCフィルタ回路との接続順序が逆になるので、差動信号レベルがハイの場合はRCフィルタ回路のコンデンサは充電されており、第3PチャネルMOSFETがオンして第2PチャネルMOSFETはオフしている。そして、差動信号レベルがハイからローに変化するとコンデンサの放電が開始され、閾値電圧を下回ると第3PチャネルMOSFETがターンオフして第2PチャネルMOSFETがターンオンする。したがって、第2PチャネルMOSFET以降の動作は請求項3の場合と同様になる。   In the configuration corresponding to claim 4, the connection order of the third P-channel MOSFET and the RC filter circuit is reversed. Therefore, when the differential signal level is high, the capacitor of the RC filter circuit is charged. The channel MOSFET is turned on and the second P-channel MOSFET is turned off. When the differential signal level changes from high to low, the capacitor starts discharging, and when the differential signal level falls below the threshold voltage, the third P-channel MOSFET is turned off and the second P-channel MOSFET is turned on. Therefore, the operation after the second P-channel MOSFET is the same as that of the third aspect.

請求項13記載のリンギング抑制回路によれば、線間スイッチング素子のゲートをプルダウンする抵抗素子に、カソードがグランド側となるダイオードと、抵抗値がプルダウン用の抵抗素子よりも小さく設定される抵抗素子との直列回路を並列に接続する。このように構成すれば、線間スイッチング素子のゲートを放電する電流を低電位側信号線に流す際の電流経路の抵抗値が低くなる。したがって、線間スイッチング素子をより早くターンオンさせてリンギングを一層抑制することができる。   14. The ringing suppression circuit according to claim 13, wherein the resistance element for pulling down the gate of the line switching element includes a diode whose cathode is on the ground side, and a resistance element whose resistance value is set smaller than that of the pull-down resistance element. And connect the series circuit in parallel. If comprised in this way, the resistance value of the electric current path at the time of flowing the electric current which discharges the gate of a switching element between lines to a low electric potential side signal line will become low. Therefore, the line switching element can be turned on earlier to further suppress ringing.

請求項14記載のリンギング抑制回路によれば、遮断用素子制御手段を、伝送線路に接続されている通信ノードをスタンバイ状態に移行させるためスタンバイ信号を出力する、通信ノードの制御部とする。そして、遮断用素子制御手段は、第0PチャネルMOSFETと第2PチャネルMOSFETとの間に接続した遮断用素子の制御端子にスタンバイ信号を与え、スタンバイ状態に移行すると遮断用素子をオフさせる。   According to the ringing suppression circuit of the fourteenth aspect, the blocking element control means is a communication node control unit that outputs a standby signal to shift the communication node connected to the transmission line to the standby state. The shut-off element control means gives a standby signal to the control terminal of the shut-off element connected between the 0th P-channel MOSFET and the second P-channel MOSFET, and turns off the shut-off element when shifting to the standby state.

すなわち、請求項12又は13の構成では、第2PチャネルMOSFETは、ゲートがプルダウンされているので差動信号が非伝送状態となる期間にオン状態となっている。そのため、電流が電源から第2PチャネルMOSFETを介して低電位信号線側に流れ、不要な電流消費が発生している。そして、通信ノードがスタンバイ状態に移行している期間は通信が行われる可能性が無いので、スタンバイ信号により遮断用素子をオフさせることで上記の電流経路を遮断して不要な電流消費を抑制できる。   That is, in the configuration of the twelfth or thirteenth aspect, since the gate of the second P-channel MOSFET is pulled down, the second P-channel MOSFET is in an on state during a period in which the differential signal is not transmitted. Therefore, current flows from the power source to the low potential signal line side via the second P-channel MOSFET, and unnecessary current consumption occurs. And since there is no possibility of communication during the period when the communication node is in the standby state, it is possible to suppress unnecessary current consumption by cutting off the current path by turning off the blocking element by the standby signal. .

請求項15記載のリンギング抑制回路によれば、遮断用素子制御手段は、伝送線路における差動電圧レベルを検出し、差動電圧レベルが所定の閾値を下回る期間に遮断用素子をオフさせる。すなわち、伝送線路において差動信号が伝送されない期間は信号線間の差動電圧が0Vになっているので、その状態を検知して遮断用素子をオフさせれば不要な電流消費を抑制できる。   According to the ringing suppression circuit of the fifteenth aspect, the blocking element control means detects the differential voltage level in the transmission line, and turns off the blocking element during a period in which the differential voltage level falls below a predetermined threshold. That is, since the differential voltage between the signal lines is 0 V during the period when the differential signal is not transmitted on the transmission line, unnecessary current consumption can be suppressed by detecting the state and turning off the blocking element.

請求項16記載のリンギング抑制回路によれば、一対の信号線間に接続されるコンデンサ及び抵抗素子の直列回路を備え、直列回路の共通接続点を第1PチャネルMOSFETのゲートに接続する。すなわち、上記直列回路は、差動信号がハイレベルとなった場合に第1PチャネルMOSFETのソース−ゲート間電圧を上昇させる時間を遅延させる遅延回路として作用する。これにより、差動信号波形が立下った後にオーバーシュートが発生した場合、そのオーバーシュートに追従して第1PチャネルMOSFETがターンオンすることを抑制し、第0PチャネルMOSFETが一時的にターンオフすることを防止できる。   According to another aspect of the present invention, there is provided a ringing suppression circuit including a series circuit of a capacitor and a resistance element connected between a pair of signal lines, and a common connection point of the series circuit is connected to the gate of the first P-channel MOSFET. That is, the series circuit acts as a delay circuit that delays the time for raising the source-gate voltage of the first P-channel MOSFET when the differential signal becomes high level. As a result, if an overshoot occurs after the differential signal waveform falls, the first P-channel MOSFET is prevented from turning on following the overshoot, and the 0th P-channel MOSFET is temporarily turned off. Can be prevented.

請求項17記載のリンギング抑制回路によれば、アノードが直列回路の共通接続点側となる方向で、抵抗素子に並列に接続されるダイオードを備える。これにより、差動信号レベルがハイからローに変化した場合に、コンデンサの充電電荷をダイオードを介して急速に放電させて、差動信号波形が立下った場合は第1PチャネルMOSFETを直ちにターンオフさせることができる。   According to the ringing suppression circuit of the seventeenth aspect, the anode is provided with the diode connected in parallel to the resistance element in the direction of the common connection point side of the series circuit. As a result, when the differential signal level changes from high to low, the charged charge of the capacitor is rapidly discharged through the diode, and when the differential signal waveform falls, the first P-channel MOSFET is immediately turned off. be able to.

第1実施例であり、リンギング抑制回路の構成を示す図The figure which is a 1st Example and shows the structure of a ringing suppression circuit リンギング抑制回路の動作を示すタイミングチャートTiming chart showing operation of ringing suppression circuit 第2実施例を示す図1相当図FIG. 1 equivalent view showing the second embodiment 図2相当図2 equivalent diagram 第3実施例を示す図1相当図FIG. 1 equivalent view showing the third embodiment 第4実施例を示す図1相当図FIG. 1 equivalent view showing the fourth embodiment リンギング抑制回路の動作をシミュレーションした結果を示す図The figure which shows the result of simulating the operation of the ringing suppression circuit 第5実施例を示す図1相当図FIG. 1 equivalent view showing the fifth embodiment 図7相当図(グランドオフセット0Vの場合)Fig. 7 equivalent (when ground offset is 0V) 図7相当図(グランドオフセット−7.5Vの場合)Fig. 7 equivalent (Ground offset -7.5V) 図7相当図(グランドオフセット+9.5Vの場合)7 equivalent diagram (in case of ground offset + 9.5V) 第6実施例を示す図1相当図FIG. 1 equivalent view showing the sixth embodiment 図7相当図(グランドオフセット0Vの場合)Fig. 7 equivalent (when ground offset is 0V) 図7相当図(グランドオフセット−7.5Vの場合)Fig. 7 equivalent (Ground offset -7.5V) 図7相当図(グランドオフセット+9.5Vの場合)7 equivalent diagram (in case of ground offset + 9.5V) 第7実施例を示す図12相当図FIG. 12 equivalent view showing the seventh embodiment リンギング抑制回路の動作をシミュレーションした結果を示す図The figure which shows the result of simulating the operation of the ringing suppression circuit 第8実施例を示す図5相当図FIG. 5 equivalent view showing the eighth embodiment リンギング抑制回路の動作をシミュレーションした結果を示す図The figure which shows the result of simulating the operation of the ringing suppression circuit 通信ノードの構成を概略的に示すブロック図Block diagram schematically showing the configuration of the communication node 第9実施例を示す図18相当図FIG. 18 equivalent diagram showing the ninth embodiment. 図2相当図2 equivalent diagram 第10実施例を示す図18相当図FIG. 18 equivalent diagram showing the tenth embodiment.

(第1実施例)
以下、第1実施例について図1及び図2を参照して説明する。図1は、リンギング抑制回路の構成を示している。リンギング抑制回路1は、送信回路(又は受信回路でも良い)2と共に、高電位側信号線3P,低電位側信号線3Nよりなる伝送線路3の間に並列に接続されている。リンギング抑制回路1は、ソース(電位基準側導通端子)が何れも低電位側信号線3Nに接続される4つのNチャネルMOSFET4〜7(第3〜第0NチャネルMOSFET)を備え、NチャネルMOSFET4及び6のゲート(制御端子)は、高電位側信号線3Pに接続されている。
(First embodiment)
The first embodiment will be described below with reference to FIGS. FIG. 1 shows the configuration of the ringing suppression circuit. The ringing suppression circuit 1 is connected in parallel between a transmission circuit 3 (which may be a reception circuit) 2 and a transmission line 3 including a high potential side signal line 3P and a low potential side signal line 3N. The ringing suppression circuit 1 includes four N-channel MOSFETs 4 to 7 (third to 0th N-channel MOSFETs) whose sources (potential reference-side conduction terminals) are all connected to the low-potential-side signal line 3N. The gate 6 (control terminal) is connected to the high potential side signal line 3P.

NチャネルMOSFET7(線間スイッチング素子)のドレイン(非基準側導通端子)は、高電位側信号線3Pに接続されており、NチャネルMOSFET4及び6のドレインは、NチャネルMOSFET7のゲートに接続されていると共に抵抗素子8を介してハイレベル(電源レベル;Vcc)にプルアップされている。NチャネルMOSFET4(第3スイッチング素子)のドレインは、抵抗素子9を介してハイレベルにプルアップされていると共に、抵抗素子10を介してNチャネルMOSFET5(第2スイッチング素子)のゲートに接続されている。また、前記ゲートは、コンデンサ11を介して低電位側信号線3Nに接続されている。
すなわち、抵抗素子10及びコンデンサ11は、RCフィルタ回路12を構成している。そして、NチャネルMOSFET4及び5,抵抗素子9及びRCフィルタ回路12は遅延回路13を構成しており、遅延回路13と、抵抗素子8及びNチャネルMOSFET6(第1スイッチング素子)とは制御回路(制御手段)14を構成している。
The drain (non-reference side conduction terminal) of the N-channel MOSFET 7 (interline switching element) is connected to the high potential side signal line 3P, and the drains of the N-channel MOSFETs 4 and 6 are connected to the gate of the N-channel MOSFET 7. And pulled up to a high level (power supply level; Vcc) via the resistance element 8. The drain of the N-channel MOSFET 4 (third switching element) is pulled up to a high level via the resistance element 9 and connected to the gate of the N-channel MOSFET 5 (second switching element) via the resistance element 10. Yes. The gate is connected to the low potential side signal line 3N via the capacitor 11.
That is, the resistance element 10 and the capacitor 11 constitute an RC filter circuit 12. The N-channel MOSFETs 4 and 5, the resistor element 9 and the RC filter circuit 12 constitute a delay circuit 13. The delay circuit 13, the resistor element 8 and the N-channel MOSFET 6 (first switching element) are controlled by a control circuit (control). Means) 14 is configured.

次に、第1実施例の作用について図2を参照して説明する。伝送線路3は、例えば車載LANの1つであるCANのように、伝送線路3によりハイレベル,ローレベルの2値信号を差動信号として伝送する。例えば電源電圧が5Vの場合、高電位側信号線3P(CAN−H),低電位側信号線3N(CAN−L)は、非ドライブ状態において何れも中間電位である2.5Vに設定され、差動電圧は0Vであり、差動信号はローレベル(レセッシブ)となる。   Next, the operation of the first embodiment will be described with reference to FIG. The transmission line 3 transmits a binary signal of high level and low level as a differential signal by the transmission line 3 like CAN which is one of in-vehicle LANs, for example. For example, when the power supply voltage is 5 V, the high potential side signal line 3P (CAN-H) and the low potential side signal line 3N (CAN-L) are both set to an intermediate potential of 2.5 V in the non-driving state. The differential voltage is 0 V, and the differential signal is at a low level (recessive).

そして、送信回路2が伝送線路3をドライブすると、高電位側信号線3Pは例えば3.5V以上に、低電位側信号線3Nは例えば1.5V以下にドライブされ、差動電圧は2V以上となり、差動信号はハイレベル(ドミナント)となる。また、図示しないが、高電位側信号線3P,低電位側信号線3Nの両端は120Ωの抵抗素子により終端されている。したがって、差動信号レベルがハイからローに変化する際には、伝送線路3が非ドライブ状態となり伝送線路3のインピーダンスが高くなることから、差動信号波形にリンギングが発生する。   When the transmission circuit 2 drives the transmission line 3, the high potential side signal line 3P is driven to, for example, 3.5V or more, the low potential side signal line 3N is driven to, for example, 1.5V or less, and the differential voltage becomes 2V or more. The differential signal becomes high level (dominant). Although not shown, both ends of the high-potential side signal line 3P and the low-potential side signal line 3N are terminated by 120Ω resistive elements. Therefore, when the differential signal level changes from high to low, the transmission line 3 is in a non-driven state and the impedance of the transmission line 3 is increased, so that ringing occurs in the differential signal waveform.

図2は、(a)差動信号レベルがハイからローに変化する際の各NチャネルMOSFET4〜7のゲート電位,すなわちオンオフ状態を示している。差動信号レベルがハイの場合、(c)NチャネルMOSFET4及び6はオンしているので、(d)NチャネルMOSFET5はオフしている。したがって、(b)NチャネルMOSFET7はオフ状態となっている。   FIG. 2 shows (a) the gate potential of each N-channel MOSFET 4-7 when the differential signal level changes from high to low, that is, the on / off state. When the differential signal level is high, (c) N-channel MOSFETs 4 and 6 are on, and (d) N-channel MOSFET 5 is off. Therefore, (b) the N-channel MOSFET 7 is in an off state.

この状態から、(a)差動信号レベルがハイからローに変化すると、(c)NチャネルMOSFET4及び6がターンオフするので(b)NチャネルMOSFET7がターンオンする。すると、高電位側信号線3P,低電位側信号線3N間はNチャネルMOSFET7のオン抵抗を介して接続されることになり、インピーダンスが低下する。これにより、差動信号レベルがハイからローに変化する立下り期間に発生する波形歪みのエネルギーが上記オン抵抗により消費され、リンギングが抑制される。   From this state, when (a) the differential signal level changes from high to low, (c) N-channel MOSFETs 4 and 6 are turned off, and (b) N-channel MOSFET 7 is turned on. Then, the high potential side signal line 3P and the low potential side signal line 3N are connected via the ON resistance of the N-channel MOSFET 7, and the impedance is lowered. As a result, energy of waveform distortion generated in the falling period in which the differential signal level changes from high to low is consumed by the on-resistance, and ringing is suppressed.

NチャネルMOSFET4がターンオフすると、コンデンサ11が抵抗素子9及び10を介して充電されるので、コンデンサ11の端子電圧がNチャネルMOSFET5の閾値電圧を超えて上昇すると、(d)NチャネルMOSFET5がターンオンする。すると、(b)NチャネルMOSFET7のゲート電圧がローレベルとなり、NチャネルMOSFET7はターンオフする。すなわち、NチャネルMOSFET7は、NチャネルMOSFET4〜6が何れもオフしている期間(歪み抑制期間)にオンとなり、高電位側信号線3P,低電位側信号線3N間をそのオン抵抗を介して接続する。   When the N-channel MOSFET 4 is turned off, the capacitor 11 is charged via the resistance elements 9 and 10, and therefore, when the terminal voltage of the capacitor 11 rises above the threshold voltage of the N-channel MOSFET 5, (d) the N-channel MOSFET 5 is turned on. . Then, (b) the gate voltage of the N-channel MOSFET 7 becomes low level, and the N-channel MOSFET 7 is turned off. That is, the N-channel MOSFET 7 is turned on during a period when the N-channel MOSFETs 4 to 6 are all off (distortion suppression period), and the high-potential side signal line 3P and the low-potential side signal line 3N are connected via the on-resistance. Connecting.

ここで、リンギング抑制回路1が、差動信号がハイレベルからローレベルに変化したことをトリガとしてNチャネルMOSFET7をターンオンさせる動作は、以下のようなロジックで動作していると見ることができる。すなわち、NチャネルMOSFET6は、ゲートに与えられる差動信号レベルを反転させてドレインに出力する反転回路であり、NチャネルMOSFET5は、差動信号の立下り変化を、NチャネルMOSFET4及びRCフィルタ回路12を介し、一定時間遅延させてドレインに出力する。そして、NチャネルMOSFET7は、NチャネルMOSFET4及び6のドレインレベルが何れもハイを示す期間に自身のゲートがハイレベルとなり、すなわち双方のドレインレベルの論理積条件によりターンオンする。したがって、反転回路の出力信号と遅延回路13の出力信号との論理積信号が、NチャネルMOSFET7のゲートに出力される構成と等価である。   Here, the operation in which the ringing suppression circuit 1 turns on the N-channel MOSFET 7 triggered by the change of the differential signal from the high level to the low level can be regarded as operating with the following logic. That is, the N-channel MOSFET 6 is an inverting circuit that inverts the differential signal level applied to the gate and outputs the inverted signal level to the drain. The N-channel MOSFET 5 changes the falling change of the differential signal with the N-channel MOSFET 4 and the RC filter circuit 12. The signal is output to the drain after a certain delay. The N-channel MOSFET 7 is turned on in accordance with the logical product condition of both drain levels during the period when the drain levels of the N-channel MOSFETs 4 and 6 are both high. Therefore, this is equivalent to a configuration in which a logical product signal of the output signal of the inverting circuit and the output signal of the delay circuit 13 is output to the gate of the N-channel MOSFET 7.

以上のように本実施例によれば、一対の信号線3P,3N間にNチャネルMOSFET7を接続し、制御回路14は、伝送線路3を介して伝送される差動信号のレベルがハイからローに変化したことを検出すると、NチャネルMOSFET7を一定期間オンさせる。すなわち、差動信号のレベルが遷移する期間にNチャネルMOSFET7が導通することで信号線3P,3N間のインピーダンスを大きく低下させ、差動信号波形の歪みエネルギーを吸収させてリンギングの発生をより確実に抑制することができる。   As described above, according to the present embodiment, the N-channel MOSFET 7 is connected between the pair of signal lines 3P and 3N, and the control circuit 14 determines that the level of the differential signal transmitted through the transmission line 3 is high to low. When it is detected that the N-channel MOSFET 7 has been changed, the N-channel MOSFET 7 is turned on for a certain period. In other words, the N-channel MOSFET 7 becomes conductive during the period when the level of the differential signal transitions, thereby greatly reducing the impedance between the signal lines 3P and 3N and absorbing the distortion energy of the differential signal waveform, thereby more reliably generating ringing. Can be suppressed.

そして、制御回路14を、差動信号のレベルを反転して出力する反転回路;NチャネルMOSFET6と、差動信号のレベルを一定期間遅延させて出力する遅延回路13とを備えて構成し、反転回路より出力される信号と遅延回路13より出力される信号との論理積信号によりNチャネルMOSFET7をターンオンさせる構成とした。また、遅延回路13を、NチャネルMOSFET4及び5と、RCフィルタ回路12を有してなる構成とし、NチャネルMOSFET5のドレインをNチャネルMOSFET7のゲートに接続し、RCフィルタ回路12、NチャネルMOSFET4のドレインを信号線3Nとの間に接続した。   The control circuit 14 includes an inverting circuit that inverts and outputs the level of the differential signal; an N-channel MOSFET 6 and a delay circuit 13 that outputs the differential signal level after being delayed for a certain period. The N-channel MOSFET 7 is turned on by a logical product signal of the signal output from the circuit and the signal output from the delay circuit 13. Further, the delay circuit 13 is configured to include the N-channel MOSFETs 4 and 5 and the RC filter circuit 12, the drain of the N-channel MOSFET 5 is connected to the gate of the N-channel MOSFET 7, and the RC filter circuit 12 and the N-channel MOSFET 4 are connected. The drain was connected between the signal line 3N.

これにより、差動信号のレベルが変化したことをトリガとし、NチャネルMOSFET4を介してRCフィルタ回路12を構成するコンデンサ11の充電状態を変化させ、前記充電状態の変化に応じて、すなわちRCフィルタ回路12の時定数に応じてNチャネルMOSFET5のスイッチング状態を変化させ一定期間の遅延を付与することができる。したがって、RCフィルタ回路12により遅延時間として付与される一定期間の間に、NチャネルMOSFET6の出力信号と遅延回路13の出力信号とが同じ論理となるので、それらの論理積信号でNチャネルMOSFET7をオンさせてリンギングを抑制できる。   As a result, the change in the level of the differential signal is used as a trigger, and the charge state of the capacitor 11 constituting the RC filter circuit 12 is changed via the N-channel MOSFET 4, and the RC filter is changed according to the change in the charge state. The switching state of the N-channel MOSFET 5 can be changed according to the time constant of the circuit 12 to give a delay of a certain period. Therefore, the output signal of the N-channel MOSFET 6 and the output signal of the delay circuit 13 have the same logic during a certain period given as a delay time by the RC filter circuit 12, and therefore the N-channel MOSFET 7 is set by the logical product signal thereof. It can be turned on to suppress ringing.

(第2実施例)
図3及び図4は第2実施例であり、第1実施例と同一部分には同一符号を付して説明を省略し、以下異なる部分について説明する。第2実施例のリンギング抑制回路15は、第1実施例のリンギング抑制回路1の構成において、NチャネルMOSFET4とRCフィルタ回路12との接続順序を入れ替えたものとなっている。すなわち、RCフィルタ回路12の入力端子である抵抗素子10の一端が高電位側信号線3Pに接続され、RCフィルタ回路12の出力端子である抵抗素子10の他端がNチャネルMOSFET4のゲートに接続されている。そして、NチャネルMOSFET4のドレインが、NチャネルMOSFET5のゲートに接続されている。尚、NチャネルMOSFET4とRCフィルタ回路12との接続順序を入れ替えた構成が遅延回路16を構成しており、遅延回路16にNチャネルMOSFET6及び抵抗素子8を加えたものが制御回路(制御手段)17を構成している。
(Second embodiment)
3 and 4 show a second embodiment. The same parts as those in the first embodiment are denoted by the same reference numerals, and the description thereof is omitted. Hereinafter, different parts will be described. The ringing suppression circuit 15 of the second embodiment is obtained by switching the connection order of the N-channel MOSFET 4 and the RC filter circuit 12 in the configuration of the ringing suppression circuit 1 of the first embodiment. That is, one end of the resistance element 10 that is the input terminal of the RC filter circuit 12 is connected to the high potential side signal line 3P, and the other end of the resistance element 10 that is the output terminal of the RC filter circuit 12 is connected to the gate of the N-channel MOSFET 4. Has been. The drain of the N channel MOSFET 4 is connected to the gate of the N channel MOSFET 5. The configuration in which the connection order of the N-channel MOSFET 4 and the RC filter circuit 12 is changed constitutes the delay circuit 16, and the N-channel MOSFET 6 and the resistance element 8 added to the delay circuit 16 is a control circuit (control means). 17 is constituted.

図4は図2相当図であり、(a)差動信号レベルがハイからローに変化すると、(e)最初はNチャネルMOSFET6のみがターンオフし、(d)この時点でNチャネルMOSFET5はオフ状態を維持しているので(b)NチャネルMOSFET7がターンオンする。そして、差動信号レベルがハイの状態で充電されていたRCフィルタ回路12のコンデンサ11が放電される間に遅延時間が付与され、(c)NチャネルMOSFET4のゲートがローレベルになると、NチャネルMOSFET4がターンオフする。すると、(d)NチャネルMOSFET5がターンオンするので(b)NチャネルMOSFET7のゲート電圧がローレベルとなり、NチャネルMOSFET7はターンオフする。結果として、第1実施例と同様の動作となる。   FIG. 4 is a diagram corresponding to FIG. 2. (a) When the differential signal level changes from high to low, (e) only the N-channel MOSFET 6 is turned off at first, and (d) the N-channel MOSFET 5 is turned off at this time. (B) The N-channel MOSFET 7 is turned on. Then, a delay time is applied while the capacitor 11 of the RC filter circuit 12 that has been charged with the differential signal level being high is discharged. (C) When the gate of the N-channel MOSFET 4 becomes low level, MOSFET 4 is turned off. Then, (d) the N-channel MOSFET 5 is turned on, and (b) the gate voltage of the N-channel MOSFET 7 becomes low level, and the N-channel MOSFET 7 is turned off. As a result, the operation is the same as that of the first embodiment.

また、第2実施例のリンギング抑制回路15には、以下のような作用がある。第1実施例のリンギング抑制回路1の場合、RCフィルタ回路12の入力端子に抵抗素子9を介して付与される電源電圧は、リンギング抑制回路1のグランドレベルG1を基準として5Vなどに設定されている。一方、伝送線路3を介して伝送される差動信号のハイ,ローレベルは、伝送線路3をドライブする送信ノードのグランドレベルG2に応じて決まる。そして、車載LANの伝送線路3のように車両の各部に通信ノードが配置される構成の場合、各通信ノードにおけるグランドの電位が異なること(グランドオフセット)が想定される。   Further, the ringing suppression circuit 15 of the second embodiment has the following operation. In the case of the ringing suppression circuit 1 of the first embodiment, the power supply voltage applied to the input terminal of the RC filter circuit 12 via the resistance element 9 is set to 5 V or the like with reference to the ground level G1 of the ringing suppression circuit 1. Yes. On the other hand, the high and low levels of the differential signal transmitted through the transmission line 3 are determined according to the ground level G2 of the transmission node that drives the transmission line 3. And in the structure where a communication node is arrange | positioned at each part of a vehicle like the transmission line 3 of vehicle-mounted LAN, it is assumed that the potential of the ground in each communication node is different (ground offset).

例えば双方のグランドレベルG1,G2の大小関係がG1>G2になっていると、差動信号がドミナントとなった場合の低電位側信号線3Nのローレベルが想定しているレベルよりも低くなり(例えば、上述のように1.5Vで想定していたものがより低いレベルであった場合)、電源−ローレベル間の電位差がより大きくなる。すると、RCフィルタ回路12のコンデンサ11を充電する時間が短くなるため、RCフィルタ回路12により付与される遅延時間がより短くなって、NチャネルMOSFET7がオンする期間が短くなることでリンギングの抑制効果が十分に得られなくなる可能性がある。   For example, if the magnitude relationship between the ground levels G1 and G2 is G1> G2, the low level of the low potential side signal line 3N when the differential signal becomes dominant becomes lower than the assumed level. (For example, when what was assumed at 1.5 V as described above is a lower level), the potential difference between the power supply and the low level becomes larger. Then, since the time for charging the capacitor 11 of the RC filter circuit 12 is shortened, the delay time given by the RC filter circuit 12 is shortened, and the period during which the N-channel MOSFET 7 is turned on is shortened, thereby suppressing the ringing. May not be sufficiently obtained.

これに対して、第2実施例のリンギング抑制回路15では、RCフィルタ回路12が高電位側信号線3P,低電位側信号線3N間に直接接続されているので、差動信号がドミナントとなった場合の差動電圧は、グランドレベルG1,G2の大小関係に関わらず一定となる。したがって、RCフィルタ回路12により付与される遅延時間は一定となるのでNチャネルMOSFET7がオンする期間も一定となり、リンギングの抑制効果を確実に得られるようになる。   On the other hand, in the ringing suppression circuit 15 of the second embodiment, the RC filter circuit 12 is directly connected between the high potential side signal line 3P and the low potential side signal line 3N, so that the differential signal becomes dominant. In this case, the differential voltage is constant regardless of the magnitude relationship between the ground levels G1 and G2. Therefore, since the delay time provided by the RC filter circuit 12 is constant, the period during which the N-channel MOSFET 7 is turned on is also constant, and the ringing suppression effect can be obtained with certainty.

以上のように第2実施例によれば、遅延回路16を構成するRCフィルタ回路12を、高電位側信号線3PとNチャネルMOSFET5のゲートとの間に接続する。このように構成すれば、差動信号のレベルがハイからローに変化したことをトリガとして、RCフィルタ回路12を構成するコンデンサ11の充電状態が変化する。そして、前記充電状態の変化に応じてNチャネルMOSFET5及び6のスイッチング状態を変化させて、一定期間の遅延を付与することができる。したがって、通信ノード間,或いは通信ノード−リンギング抑制回路15間にグランド電位差があったとしてもコンデンサ11の充放電時間は差動信号の電位差で決まるので、NチャネルMOSFET7を導通させる時間が一定となり、グランド電位差の影響を排除してリンギングの抑制を確実に行うことができる。   As described above, according to the second embodiment, the RC filter circuit 12 constituting the delay circuit 16 is connected between the high potential side signal line 3P and the gate of the N-channel MOSFET 5. If comprised in this way, the charge state of the capacitor | condenser 11 which comprises the RC filter circuit 12 will change with the level of the differential signal changing from high to low as a trigger. Then, the switching state of the N-channel MOSFETs 5 and 6 can be changed according to the change of the charging state, and a delay of a certain period can be given. Therefore, even if there is a ground potential difference between the communication nodes or between the communication nodes and the ringing suppression circuit 15, the charging / discharging time of the capacitor 11 is determined by the potential difference of the differential signal. It is possible to reliably suppress ringing by eliminating the influence of the ground potential difference.

(第3実施例)
図5は第3実施例であり、第2実施例と異なる部分のみ説明する。第3実施例のリンギング抑制回路18は、第2実施例のリンギング抑制回路15とはNチャネルMOSFET6のゲート側の構成が相違している。高電位側信号線3P,低電位側信号線3N間には、抵抗素子19及びコンデンサ20の直列回路が接続されており、両者の共通接続点がNチャネルMOSFET6のゲートに接続されている。また、ダイオード21が、抵抗素子19に対して並列に、アノードが上記ゲート側となるように接続されている。これらは遅延回路22を構成している。そして、第2実施例の制御回路17に遅延回路22を加えたものが、制御回路(制御手段)23を構成している。
(Third embodiment)
FIG. 5 shows a third embodiment, and only the parts different from the second embodiment will be described. The ringing suppression circuit 18 of the third embodiment is different from the ringing suppression circuit 15 of the second embodiment in the configuration on the gate side of the N-channel MOSFET 6. A series circuit of a resistance element 19 and a capacitor 20 is connected between the high potential side signal line 3P and the low potential side signal line 3N, and a common connection point of both is connected to the gate of the N-channel MOSFET 6. The diode 21 is connected in parallel to the resistance element 19 so that the anode is on the gate side. These constitute a delay circuit 22. A control circuit (control means) 23 is configured by adding a delay circuit 22 to the control circuit 17 of the second embodiment.

次に、第3実施例の作用について説明する。第2実施例のリンギング抑制回路15では、差動信号レベルがハイからローに変化する際に立下がった後にオーバーシュートが発生すると、NチャネルMOSFET6がターンオンしてNチャネルMOSFET7がターンオフするため、リンギング抑制効果が低減することが想定される。そこで、NチャネルMOSFET6のゲートを高電位側信号線3Pに直接接続せずに遅延回路22に接続する。   Next, the operation of the third embodiment will be described. In the ringing suppression circuit 15 of the second embodiment, if overshoot occurs after the differential signal level falls from high to low, the N-channel MOSFET 6 is turned on and the N-channel MOSFET 7 is turned off. It is assumed that the suppression effect is reduced. Therefore, the gate of the N-channel MOSFET 6 is connected to the delay circuit 22 without being directly connected to the high potential side signal line 3P.

すなわち、遅延回路22の作用により、差動信号の立ち下り後に発生するオーバーシュートのようにレベルがローからハイに変化する場合は、コンデンサ20への充電が抵抗素子19を介して行われるので、NチャネルMOSFET7がターンオフし難くなる。一方、差動信号レベルがハイからローに変化する場合は、コンデンサ20の充電電荷がダイオード21を介して直ちに放電されるので、NチャネルMOSFET7のターンオンに影響を与えることは無い。   That is, when the level changes from low to high due to the action of the delay circuit 22 such as an overshoot that occurs after the falling of the differential signal, the capacitor 20 is charged via the resistance element 19. The N channel MOSFET 7 is difficult to turn off. On the other hand, when the differential signal level changes from high to low, the charged charge of the capacitor 20 is immediately discharged via the diode 21, so that the turn-on of the N-channel MOSFET 7 is not affected.

以上のように第3実施例によれば、信号線3P,3N間に接続される抵抗素子19及びコンデンサ20の直列回路を接続し、抵抗素子19に並列にダイオード21を接続して遅延回路22を構成し、抵抗素子19及びコンデンサ20の共通接続点をNチャネルMOSFET6のゲートに接続した。したがって、差動信号波形が立下った後にオーバーシュートが発生した場合、そのオーバーシュートに追従してNチャネルMOSFET6がターンオンすることを抑制し、NチャネルMOSFET7が一時的にターンオフすることを防止できる。また、抵抗素子19に並列に接続したダイオード21により、差動信号レベルがハイからローに変化した場合に、コンデンサ20の充電電荷をダイオード21を介して急速に放電させて、差動信号波形が立下った場合はNチャネルMOSFET6を直ちにターンオフさせることができる。   As described above, according to the third embodiment, a series circuit of the resistance element 19 and the capacitor 20 connected between the signal lines 3P and 3N is connected, and the diode 21 is connected in parallel to the resistance element 19 so that the delay circuit 22 is connected. The common connection point of the resistance element 19 and the capacitor 20 is connected to the gate of the N-channel MOSFET 6. Therefore, when an overshoot occurs after the differential signal waveform falls, the N-channel MOSFET 6 can be prevented from turning on following the overshoot, and the N-channel MOSFET 7 can be prevented from turning off temporarily. Further, when the differential signal level changes from high to low by the diode 21 connected in parallel to the resistance element 19, the charge of the capacitor 20 is rapidly discharged through the diode 21, and the differential signal waveform is When falling, the N-channel MOSFET 6 can be immediately turned off.

(第4実施例)
図6及び図7は第4実施例である。第4実施例のリンギング抑制回路24は、第1実施例のリンギング抑制回路1をリンギング抑制回路1N(第1抑制回路)として、リンギング抑制回路1と同様の作用を成す構成をPチャネルMOSFETを用いて対称に構成したリンギング抑制回路1P(第2抑制回路)と共に、伝送線路3に並列に接続したものである。
(Fourth embodiment)
6 and 7 show a fourth embodiment. The ringing suppression circuit 24 of the fourth embodiment uses a P-channel MOSFET having the same operation as the ringing suppression circuit 1 with the ringing suppression circuit 1 of the first embodiment as a ringing suppression circuit 1N (first suppression circuit). The ringing suppression circuit 1P (second suppression circuit) configured symmetrically is connected to the transmission line 3 in parallel.

以下、リンギング抑制回路1Pの構成を、リンギング抑制回路1Nの構成要素に対応するものには符号に「P」を付して説明する。リンギング抑制回路1Pは、ソースが何れも高電位側信号線3Pに接続される4つのPチャネルMOSFET4P〜7P(第3〜第0PチャネルMOSFET)を備え、PチャネルMOSFET4P及び6Pのゲート(制御端子)は、低電位側信号線3Nに接続されている。   Hereinafter, the configuration of the ringing suppression circuit 1P will be described by adding “P” to the reference numerals corresponding to the components of the ringing suppression circuit 1N. The ringing suppression circuit 1P includes four P-channel MOSFETs 4P to 7P (third to zeroth P-channel MOSFETs) whose sources are all connected to the high potential side signal line 3P, and the gates (control terminals) of the P-channel MOSFETs 4P and 6P. Is connected to the low potential side signal line 3N.

PチャネルMOSFET7Pのドレインは、低電位側信号線3Nに接続されており、PチャネルMOSFET4P及び6Pのドレインは、PチャネルMOSFET7Pのゲートに接続されていると共に抵抗素子8Pを介してローレベル(グランドレベル)にプルダウンされている。PチャネルMOSFET4Pのドレインは、抵抗素子9Pを介してローレベルにプルダウンされていると共に、抵抗素子10Pを介してNチャネルMOSFET5Pのゲートに接続されている。また、前記ゲートは、コンデンサ11Pを介して高電位側信号線3Pに接続されている。すなわち、抵抗素子10P及びコンデンサ11Pは、RCフィルタ回路12Pを構成している。   The drain of the P-channel MOSFET 7P is connected to the low potential side signal line 3N, and the drains of the P-channel MOSFETs 4P and 6P are connected to the gate of the P-channel MOSFET 7P and at the low level (ground level) via the resistance element 8P. ). The drain of the P-channel MOSFET 4P is pulled down to a low level via the resistance element 9P, and is connected to the gate of the N-channel MOSFET 5P via the resistance element 10P. The gate is connected to the high potential side signal line 3P through the capacitor 11P. That is, the resistance element 10P and the capacitor 11P constitute an RC filter circuit 12P.

リンギング抑制回路1Pの動作は、リンギング抑制回路1Nと同様になる。すなわち、差動信号レベルがハイの場合、PチャネルMOSFET4P及び6Pはオンしているので、PチャネルMOSFET5Pはオフしており、PチャネルMOSFET7Pはオフ状態となっている。そして、差動信号レベルがハイからローに変化すると、PチャネルMOSFET4P及び6PがターンオフするのでPチャネルMOSFET7Pがターンオンする。すると、高電位側信号線3P,低電位側信号線3N間はPチャネルMOSFET7Pのオン抵抗を介して接続されてインピーダンスが低下し、波形歪みのエネルギーが上記オン抵抗により消費され、リンギングが抑制される。   The operation of the ringing suppression circuit 1P is the same as that of the ringing suppression circuit 1N. That is, when the differential signal level is high, the P-channel MOSFETs 4P and 6P are on, so the P-channel MOSFET 5P is off and the P-channel MOSFET 7P is off. When the differential signal level changes from high to low, the P-channel MOSFETs 4P and 6P are turned off, so that the P-channel MOSFET 7P is turned on. Then, the high-potential-side signal line 3P and the low-potential-side signal line 3N are connected via the on-resistance of the P-channel MOSFET 7P, the impedance is lowered, the waveform distortion energy is consumed by the on-resistance, and ringing is suppressed. The

PチャネルMOSFET4Pがターンオフすると、コンデンサ11Pが抵抗素子9P及び10Pを介した経路で充電されるので、コンデンサ11Pの端子電圧がPチャネルMOSFET5Pの閾値電圧を超えて上昇すると、PチャネルMOSFET5Pがターンオンする。すると、ゲート電圧がローレベルとなり、PチャネルMOSFET7Pはターンオフする。   When the P-channel MOSFET 4P is turned off, the capacitor 11P is charged through a path through the resistance elements 9P and 10P. Therefore, when the terminal voltage of the capacitor 11P rises above the threshold voltage of the P-channel MOSFET 5P, the P-channel MOSFET 5P is turned on. Then, the gate voltage becomes low level, and the P-channel MOSFET 7P is turned off.

そして、伝送線路3にリンギング抑制回路1N及び1Pを並列に接続することで、以下のような効果が得られる。リンギング抑制回路1Nだけが接続されている場合、第2実施例で説明したように、グランドレベルG1,G2に電位差があり、G1<G2になっているとリンギング抑制回路1Nについては、NチャネルMOSFET4N〜7Nのゲート−ソース間電圧がより小さくなるため、これらを確実にターンオンさせ難くなる。しかしながら、この状態をリンギング抑制回路1Pについて見ると、PチャネルMOSFET4P〜7Pのゲート−ソース間電圧がより大きくなるため、これらは確実にターンオンするようになる。また、グランドレベルG1,G2の大小関係がG1>G2になっていれば、上記の関係が逆転してリンギング抑制回路1Nが動作し易く、リンギング抑制回路1Pが動作し難くなる。
したがって、リンギング抑制回路1N,1Pを並列に接続することで、通信ノード間にグランドオフセットが存在する場合でも、少なくともリンギング抑制回路15N,15Pの何れか一方が確実に動作する。
Then, by connecting the ringing suppression circuits 1N and 1P in parallel to the transmission line 3, the following effects can be obtained. When only the ringing suppression circuit 1N is connected, as described in the second embodiment, there is a potential difference between the ground levels G1 and G2, and when G1 <G2, the ringing suppression circuit 1N has an N-channel MOSFET 4N. Since the gate-source voltage of ˜7 N is smaller, it is difficult to reliably turn them on. However, when this state is viewed with respect to the ringing suppression circuit 1P, the gate-source voltages of the P-channel MOSFETs 4P to 7P become larger, so that they are surely turned on. Further, if the magnitude relationship between the ground levels G1 and G2 is G1> G2, the above relationship is reversed, the ringing suppression circuit 1N is easy to operate, and the ringing suppression circuit 1P is difficult to operate.
Therefore, by connecting the ringing suppression circuits 1N and 1P in parallel, even when a ground offset exists between the communication nodes, at least one of the ringing suppression circuits 15N and 15P operates reliably.

図7は、送信ノード,受信ノードのグランドレベルにオフセットが存在しない場合についてリンギング抑制回路24の動作をシミュレーションした結果を示す。図7は、シミュレーションに用いたネットワークモデルを示す。3つのジャンクションコネクタJ/C1,J/C2,J/C3の間は5mの伝送線路で接続されており、ジャンクションコネクタJ/C1,J/C3には、それぞれ6つの通信ノードが何れも2mの伝送線路を介して接続されている。そして、ジャンクションコネクタJ/C2には、送信ノード,受信ノードがそれぞれ4mの伝送線路を介して接続されており、受信ノード側の伝送線路にリンギング抑制回路24を接続している。   FIG. 7 shows a result of simulating the operation of the ringing suppression circuit 24 when there is no offset in the ground level of the transmission node and the reception node. FIG. 7 shows a network model used for the simulation. The three junction connectors J / C1, J / C2, and J / C3 are connected by a transmission line of 5 m, and each of the six communication nodes of the junction connectors J / C1 and J / C3 is 2 m. It is connected via a transmission line. A transmission node and a reception node are connected to the junction connector J / C2 via a transmission line of 4 m, respectively, and a ringing suppression circuit 24 is connected to the transmission line on the reception node side.

図7には、シミュレーション結果であり、リンギング抑制回路24を接続した場合(実線;歪抑制あり)と接続しない場合(破線;歪抑制なし)との双方を示している。図7(a)は差動信号がドミナントからレセッシブに変化する場合の電圧波形であり、図7(b)はその際の信号線CAN−H,CAN−Lそれぞれの電圧波形である。図7(a)に示すように、「歪抑制あり」の方が、レセッシブに移行した後の電圧波形の振動がより早く収束していることが分かる。   FIG. 7 shows simulation results, both when the ringing suppression circuit 24 is connected (solid line; with distortion suppression) and when not connected (broken line; without distortion suppression). FIG. 7A shows voltage waveforms when the differential signal changes from dominant to recessive, and FIG. 7B shows voltage waveforms of the signal lines CAN-H and CAN-L at that time. As shown in FIG. 7A, it can be seen that the vibration of the voltage waveform after the transition to recessive converges more quickly in the case of “with distortion suppression”.

以上のように第4実施例によれば、信号線3P,3N間に、各スイッチング素子がNチャネルMOSFET4N〜7Nで構成されるリンギング抑制回路1Nと、各スイッチング素子がPチャネルMOSFET4P〜7Pで構成されるリンギング抑制回路1Pとを並列に接続したので、通信ノード間のグランド電位に差がある状態でもリンギング抑制回路1N,1Pの何れか一方が確実に動作するようになり、リンギングの抑制を確実に行うことができる(尚、この作用に関するシミュレーションについては第5実施例で示す)。   As described above, according to the fourth embodiment, between the signal lines 3P and 3N, the ringing suppression circuit 1N in which each switching element is composed of N-channel MOSFETs 4N to 7N, and each switching element is composed of P-channel MOSFETs 4P to 7P. Since the ringing suppression circuit 1P is connected in parallel, one of the ringing suppression circuits 1N and 1P operates reliably even when there is a difference in the ground potential between the communication nodes, and the suppression of ringing is ensured. (Simulation regarding this action is shown in the fifth embodiment).

(第5実施例)
図8ないし図11は第5実施例である。第5実施例のリンギング抑制回路25は、第2実施例のリンギング抑制回路15をリンギング抑制回路15N(第1抑制回路)として、リンギング抑制回路15と同様の作用を成す構成をPチャネルMOSFETを用いて対称に構成したリンギング抑制回路15P(第2抑制回路)と共に、伝送線路3に並列に接続したものである。そして、図9はグランドオフセットが無い場合、図10はグランドオフセットが−7.5Vの場合、図11はグランドオフセットが+9.5Vの場合の図8相当図である。したがって、図10(b)ではレセッシブ状態での中間電位が−5Vに、図11(b)では同中間電位が12Vになっている。そして、図9(a)〜図11(a)に示すように、グランドオフセットの有無にかかわらず、リンギング抑制回路25を接続した方がリンギング波形の変動が抑制されていることが判る。
(5th Example)
8 to 11 show a fifth embodiment. In the ringing suppression circuit 25 of the fifth embodiment, the ringing suppression circuit 15 of the second embodiment is used as a ringing suppression circuit 15N (first suppression circuit), and a P-channel MOSFET is used that has the same function as the ringing suppression circuit 15. The ringing suppression circuit 15P (second suppression circuit) configured symmetrically is connected to the transmission line 3 in parallel. 9 corresponds to FIG. 8 when there is no ground offset, FIG. 10 corresponds to FIG. 8 when the ground offset is −7.5V, and FIG. 11 corresponds to FIG. 8 when the ground offset is + 9.5V. Accordingly, in FIG. 10B, the intermediate potential in the recessive state is −5V, and in FIG. 11B, the intermediate potential is 12V. Then, as shown in FIGS. 9A to 11A, it can be seen that the fluctuation of the ringing waveform is suppressed when the ringing suppression circuit 25 is connected regardless of the presence or absence of the ground offset.

(第6実施例)
図12ないし図15は第6実施例である。第6実施例のリンギング抑制回路26は、第3実施例のリンギング抑制回路18をリンギング抑制回路18N(第1抑制回路)として、リンギング抑制回路18と同様の作用を成す構成をPチャネルMOSFETを用いて対称に構成したリンギング抑制回路18P(第2抑制回路)と共に、伝送線路3に並列に接続したものである。但し、ダイオード21は接続されておらず、抵抗素子10の両端にダイオード27が接続されている。ダイオード27Nのアノードは高電位側信号線3Pに接続され、ダイオード27PのアノードはPチャネルMOSFET4Pのゲートに接続されている。
(Sixth embodiment)
12 to 15 show a sixth embodiment. The ringing suppression circuit 26 of the sixth embodiment uses a P-channel MOSFET having the same operation as the ringing suppression circuit 18 with the ringing suppression circuit 18 of the third embodiment used as the ringing suppression circuit 18N (first suppression circuit). The ringing suppression circuit 18P (second suppression circuit) configured symmetrically is connected to the transmission line 3 in parallel. However, the diode 21 is not connected, and the diode 27 is connected to both ends of the resistance element 10. The anode of the diode 27N is connected to the high potential side signal line 3P, and the anode of the diode 27P is connected to the gate of the P-channel MOSFET 4P.

そして、図13はグランドオフセットが無い場合、図14はグランドオフセットが−7.5Vの場合、図15はグランドオフセットが+9.5Vの場合の図8相当図である。したがって、図14(b)ではレセッシブ状態での中間電位が−5Vに、図15(b)では同中間電位が12Vになっている。そして、図13(a)〜図15(a)に示すように、グランドオフ線との有無にかかわらず、リンギング抑制回路26を接続した方がリンギング波形の変動が抑制されていることが判る。   13 corresponds to FIG. 8 when there is no ground offset, FIG. 14 corresponds to FIG. 8 when the ground offset is −7.5V, and FIG. 15 corresponds to FIG. 8 when the ground offset is + 9.5V. Accordingly, in FIG. 14B, the intermediate potential in the recessive state is −5V, and in FIG. 15B, the intermediate potential is 12V. Then, as shown in FIGS. 13A to 15A, it can be seen that the fluctuation of the ringing waveform is suppressed when the ringing suppression circuit 26 is connected regardless of the presence or absence of the ground-off line.

(第7実施例)
図16及び図17は第7実施例である。第7実施例のリンギング抑制回路28は、第6実施例のリンギング抑制回路18N,18Pについて、抵抗素子19に対し、第3実施例と同様にダイオード21を並列に接続している。また、抵抗素子8に対し、ダイオード29及び抵抗素子30の直列回路を並列に接続している。抵抗素子8Nについては、ダイオード29Nのアノードが電源Vcc側となる方向で、抵抗素子8Pについては、ダイオード29Pのカソードがグランド側となる方向で接続されている。以上がリンギング抑制回路18N’,18P’を構成している。尚、抵抗素子30Nの抵抗値は、プルアップ用の抵抗素子8Nの抵抗値よりも小さく設定されており、抵抗素子30Pの抵抗値は、プルダウン用の抵抗素子8Pの抵抗値よりも小さく設定されている。
(Seventh embodiment)
16 and 17 show a seventh embodiment. In the ringing suppression circuit 28 of the seventh embodiment, a diode 21 is connected in parallel to the resistance element 19 in the ringing suppression circuits 18N and 18P of the sixth embodiment, as in the third embodiment. Further, a series circuit of a diode 29 and a resistance element 30 is connected to the resistance element 8 in parallel. The resistance element 8N is connected in a direction in which the anode of the diode 29N is on the power supply Vcc side, and the resistance element 8P is connected in the direction in which the cathode of the diode 29P is on the ground side. The above constitutes the ringing suppression circuits 18N ′ and 18P ′. The resistance value of the resistance element 30N is set smaller than the resistance value of the pull-up resistance element 8N, and the resistance value of the resistance element 30P is set smaller than the resistance value of the pull-down resistance element 8P. ing.

次に、第7実施例の作用について図17を参照して説明する。図17は、リンギング抑制回路18Pについて回路動作をシミュレーションした結果である。尚、縦軸の電圧0Vは通信電圧(差動電圧)についての0Vであり、PチャネルMOSFET7Pのゲート電圧については図示の都合上、基準電圧をずらして示している。ダイオード29及び抵抗素子30の直列回路を設ける前(対策なし)の波形を破線で、設けた後(対策あり)の波形を実線で示している。   Next, the operation of the seventh embodiment will be described with reference to FIG. FIG. 17 shows the result of simulating the circuit operation of the ringing suppression circuit 18P. Note that the voltage 0V on the vertical axis is 0V for the communication voltage (differential voltage), and the gate voltage of the P-channel MOSFET 7P is shown by shifting the reference voltage for convenience of illustration. The waveform before providing the series circuit of the diode 29 and the resistance element 30 (without countermeasures) is indicated by a broken line, and the waveform after being provided (with countermeasures) is indicated by a solid line.

プルダウン抵抗である素子8Pにダイオード29P及び抵抗素子30Pの直列回路を並列に接続したことで、PチャネルMOSFET7Pのゲート電圧Vgsがハイレベルからローレベルに遷移しようとする際に、ゲートからグランドに放電電流を流す経路の抵抗値がより低くなる。これにより、ゲート電圧Vgsの立ち下がりが直列回路を接続しない場合よりも急峻になっており、PチャネルMOSFET7P(最終段のPMOS)がより早くターンオンするようになる。   By connecting a series circuit of a diode 29P and a resistance element 30P in parallel to the element 8P which is a pull-down resistor, the gate voltage Vgs of the P-channel MOSFET 7P is discharged from the gate to the ground when attempting to transition from the high level to the low level. The resistance value of the path through which current flows becomes lower. As a result, the fall of the gate voltage Vgs is steeper than when the series circuit is not connected, and the P-channel MOSFET 7P (final stage PMOS) is turned on earlier.

また、NチャネルMOSFET7Nについても、プルアップ抵抗である素子8Nにダイオード29N及び抵抗素子30Nの直列回路を並列に接続したことで、NチャネルMOSFET7Nのゲート電圧Vgsがローレベルからハイレベルに遷移しようとする際に、電源Vccよりゲートに充電電流を流す経路の抵抗値がより低くなる。これにより、ゲート電圧Vgsの立ち上がりが直列回路を接続しない場合よりも急峻になるので、NチャネルMOSFET7Nがより早くターンオンするようになる。
以上のように構成される第7実施例によれば、NチャネルMOSFET7N,7Pをより早くターンオンさせることが可能となり、リンギングを一層抑制することができる。
As for the N-channel MOSFET 7N, the gate voltage Vgs of the N-channel MOSFET 7N attempts to transition from the low level to the high level by connecting the series circuit of the diode 29N and the resistance element 30N in parallel to the element 8N that is a pull-up resistor. In this case, the resistance value of the path through which the charging current flows from the power source Vcc to the gate becomes lower. As a result, the rise of the gate voltage Vgs becomes steeper than when the series circuit is not connected, so that the N-channel MOSFET 7N is turned on earlier.
According to the seventh embodiment configured as described above, the N-channel MOSFETs 7N and 7P can be turned on earlier, and ringing can be further suppressed.

(第8実施例)
図18ないし図20は第8実施例である。伝送線路3に接続される各通信ノード31は、図20に示すように、送信回路及び受信回路2からなるトランシーバIC32と、通信制御を行うコントローラIC33(遮断用素子制御手段,制御部)とで構成されている。コントローラIC33は、マイクロコンピュータを中心に構成されており、例えば通信を行う必要が無いアイドル状態ではスタンバイモードに移行して消費電力を低減する機能を有しているものがある。そこで、第8実施例では、コントローラIC33がスタンバイモードに移行する際に、トランシーバIC32にハイアクティブのスタンバイ信号を出力する。
(Eighth embodiment)
18 to 20 show an eighth embodiment. As shown in FIG. 20, each communication node 31 connected to the transmission line 3 includes a transceiver IC 32 including a transmission circuit and a reception circuit 2 and a controller IC 33 (blocking element control means, control unit) that performs communication control. It is configured. The controller IC 33 is configured mainly with a microcomputer. For example, in an idle state where communication is not required, there is a controller IC 33 having a function of shifting to a standby mode to reduce power consumption. Therefore, in the eighth embodiment, a high-active standby signal is output to the transceiver IC 32 when the controller IC 33 shifts to the standby mode.

また、第8実施例では、図18に示すように、図5に示す第3実施例の構成について、NチャネルMOSFET6のドレインとNチャネルMOSFET5のドレインとの間にPチャネルMOSFET34(遮断用素子)を接続し、PチャネルMOSFET34のゲート(制御端子)に上記スタンバイ信号を与える。以上がリンギング抑制回路35を構成している。   Further, in the eighth embodiment, as shown in FIG. 18, in the configuration of the third embodiment shown in FIG. 5, a P-channel MOSFET 34 (blocking element) is provided between the drain of the N-channel MOSFET 6 and the drain of the N-channel MOSFET 5. And the standby signal is applied to the gate (control terminal) of the P-channel MOSFET 34. The above constitutes the ringing suppression circuit 35.

次に、第8実施例の作用について説明する。コントローラIC33が通常の動作モードで通信を行う場合、スタンバイ信号はインアクティブ(ロー)となっているので、PチャネルMOSFET34はオンしている。したがって、リンギング抑制回路35は第3実施例と同様に動作する。一方、コントローラIC33がスタンバイモードに移行すると、スタンバイ信号をアクティブ(電源電圧Vccレベル)に変化させるため、PチャネルMOSFET34はオフする。   Next, the operation of the eighth embodiment will be described. When the controller IC 33 performs communication in the normal operation mode, since the standby signal is inactive (low), the P-channel MOSFET 34 is on. Therefore, the ringing suppression circuit 35 operates in the same manner as in the third embodiment. On the other hand, when the controller IC 33 shifts to the standby mode, the P-channel MOSFET 34 is turned off to change the standby signal to active (power supply voltage Vcc level).

すなわち、伝送線路3において差動信号が伝送されず差動電圧が0V(ローレベル)であっても、NチャネルMOSFET5は、ゲートがプルアップされているのでオン状態を維持している。したがって、電源から抵抗素子8及びNチャネルMOSFET5を介して信号線3Nに電流が流れている。そこで、PチャネルMOSFET34をオフすれば、上記の状態で流れている電流を遮断して消費電力を抑制できる。   That is, even when a differential signal is not transmitted on the transmission line 3 and the differential voltage is 0 V (low level), the N-channel MOSFET 5 is kept on because the gate is pulled up. Therefore, a current flows from the power source to the signal line 3N via the resistance element 8 and the N-channel MOSFET 5. Therefore, if the P-channel MOSFET 34 is turned off, the current flowing in the above state can be cut off to reduce power consumption.

尚、図19は、PチャネルMOSFET34を追加しない状態(対策なし)と追加した状態(対策あり)とについて、差動信号の立ち下がり波形をシミュレーションしたものである。PチャネルMOSFET34を追加することで、NチャネルMOSFET7のゲートに接続される経路の抵抗値がPチャネルMOSFET34のオン抵抗分だけ増加することになる。しかし、両者の差はほとんどなく、リンギング抑制効果に影響を及ぼすことはない。   Note that FIG. 19 is a simulation of the falling waveform of the differential signal in the state where the P-channel MOSFET 34 is not added (without countermeasures) and the state where it is added (with countermeasures). By adding the P-channel MOSFET 34, the resistance value of the path connected to the gate of the N-channel MOSFET 7 increases by the on-resistance of the P-channel MOSFET 34. However, there is almost no difference between the two, and the ringing suppression effect is not affected.

以上のように第8実施例によれば、コントローラIC33は、NチャネルMOSFET7のゲートとNチャネルMOSFET5のドレインとの間に接続したPチャネルMOSFET34のオンオフを制御する。この場合、コントローラIC33は、通信ノード31をスタンバイ状態に移行させるためのスタンバイ信号を、PチャネルMOSFET34のゲートに与えて、スタンバイ状態に移行する期間にPチャネルMOSFET34をオフさせる。
すなわち、通信ノード31がスタンバイ状態に移行している期間は通信が行われる可能性が無いので、スタンバイ信号によりPチャネルMOSFET34をオフさせることで、電流が電源からNチャネルMOSFET5を介して低電位信号線3N側に流れる経路を遮断して、不要な電流消費を抑制できる。
As described above, according to the eighth embodiment, the controller IC 33 controls on / off of the P-channel MOSFET 34 connected between the gate of the N-channel MOSFET 7 and the drain of the N-channel MOSFET 5. In this case, the controller IC 33 gives a standby signal for shifting the communication node 31 to the standby state to the gate of the P-channel MOSFET 34, and turns off the P-channel MOSFET 34 during the transition to the standby state.
That is, since there is no possibility of communication during the period when the communication node 31 is in the standby state, the P channel MOSFET 34 is turned off by the standby signal, so that the current is supplied from the power source through the N channel MOSFET 5 to the low potential signal. By interrupting the path flowing to the line 3N side, unnecessary current consumption can be suppressed.

(第9実施例)
図21及び図22は第9実施例である。第9実施例では第8実施例と同様に、NチャネルMOSFET6のドレインとNチャネルMOSFET5のドレインとの間にPチャネルMOSFET34を接続する。ここで、受信回路2は、伝送線路3により差動信号が伝送されたか否かを判定するための構成を内蔵している。例えば、差動増幅回路により伝送線路3の差動電圧を検出し、差動増幅回路の出力信号をコンパレータにより所定の閾値電圧と比較することで、ドミナントレベルの信号を受信したか否かを判断する。
(Ninth embodiment)
21 and 22 show a ninth embodiment. In the ninth embodiment, as in the eighth embodiment, a P-channel MOSFET 34 is connected between the drain of the N-channel MOSFET 6 and the drain of the N-channel MOSFET 5. Here, the receiving circuit 2 has a built-in configuration for determining whether or not a differential signal is transmitted through the transmission line 3. For example, the differential amplifier circuit detects the differential voltage of the transmission line 3, and the output signal of the differential amplifier circuit is compared with a predetermined threshold voltage by the comparator to determine whether or not a dominant level signal is received. To do.

そこで、上記コンパレータの出力信号を受信回路2からコントローラIC33Aに入力して、伝送線路3の差動電圧が閾値である例えば1.0Vを超えると、コントローラIC33Aにハイレベルの信号を入力する。コントローラIC33Aは、PチャネルMOSFET34のゲートにゲート信号を与えるが、上記入力信号がローレベルであればゲート信号をハイレベルに、前記入力信号がハイレベルであればゲート信号をローレベルにする。図22は図2相当図であり、伝送線路3において差動信号が伝送されていない状態ではPチャネルMOSFET34がオフされる((a),(e)参照)。したがって、電源から抵抗素子8及びNチャネルMOSFET5を介して信号線3Nに電流が流れることを阻止できる。以上が、リンギング抑制回路35’を構成している。   Therefore, when the output signal of the comparator is input from the receiving circuit 2 to the controller IC 33A and the differential voltage of the transmission line 3 exceeds a threshold value of, for example, 1.0 V, a high level signal is input to the controller IC 33A. The controller IC 33A applies a gate signal to the gate of the P-channel MOSFET 34. If the input signal is low level, the gate signal is set to high level, and if the input signal is high level, the gate signal is set to low level. FIG. 22 is a diagram corresponding to FIG. 2, and the P-channel MOSFET 34 is turned off when the differential signal is not transmitted on the transmission line 3 (see (a) and (e)). Therefore, it is possible to prevent a current from flowing from the power source to the signal line 3N via the resistance element 8 and the N-channel MOSFET 5. The above constitutes the ringing suppression circuit 35 '.

以上のように第9実施例によれば、コントローラIC33Aは、受信回路3が伝送線路における差動電圧レベルを検出して、差動電圧レベルが所定の閾値を下回るとPチャネルMOSFET34をオフさせる。これにより、伝送線路3において差動信号がローレベルとなる期間に不要な電流消費を抑制できる。   As described above, according to the ninth embodiment, the controller IC 33A detects the differential voltage level in the transmission line by the receiving circuit 3, and turns off the P-channel MOSFET 34 when the differential voltage level falls below a predetermined threshold value. Thereby, unnecessary current consumption can be suppressed during a period when the differential signal is at a low level in the transmission line 3.

(第10実施例)
図23は第10実施例である。第10実施例は、第8実施例の構成を図8に示すリンギング抑制回路15Pに適用したもので、PチャネルMOSFET5PのドレインとPチャネルMOSFET7Pのゲートとの間にNチャネルMOSFET37(遮断用素子)を接続し、リンギング抑制回路38Pを構成している。NチャネルMOSFET37のゲートには、第8実施例と同様にコントローラICによりゲート信号が与えられるが、その信号レベルは第8実施例の反転となる。以上のように構成される第10実施例によれば、PチャネルMOSFETで構成されるリンギング抑制回路38Pにおいても、不要な電力消費を低減できる。
(Tenth embodiment)
FIG. 23 shows a tenth embodiment. In the tenth embodiment, the configuration of the eighth embodiment is applied to the ringing suppression circuit 15P shown in FIG. 8, and an N-channel MOSFET 37 (blocking element) is provided between the drain of the P-channel MOSFET 5P and the gate of the P-channel MOSFET 7P. Are connected to form a ringing suppression circuit 38P. A gate signal is given to the gate of the N-channel MOSFET 37 by the controller IC as in the eighth embodiment, but the signal level is the inverse of the eighth embodiment. According to the tenth embodiment configured as described above, unnecessary power consumption can be reduced even in the ringing suppression circuit 38P configured by a P-channel MOSFET.

本発明は上記し又は図面に記載した実施例にのみ限定されるものではなく、以下のような変型又は拡張が可能である。
リンギング抑制回路は、伝送線路の何れか1か所以上に接続すれば良いが、各通信ノードの近傍にそれぞれ接続しても良い。
遅延回路については、RCフィルタ回路に限ることなく、例えばディレイライン等を用いても良い。
リンギング抑制回路を、差動信号レベルがローからハイに変化する場合に発生するリンギングを抑制するように構成しても良い。
第7〜第10実施例の構成を、その他の実施例に適用しても良い。例えば、第9,第10実施例を組み合わせて実施しても良い。
通信プロトコルはCANに限ることなく、一対の信号線からなる伝送線路により差動信号を伝送する通信プロトコルであれば適用が可能である。
The present invention is not limited to the embodiments described above or shown in the drawings, and the following modifications or expansions are possible.
The ringing suppression circuit may be connected to any one or more of the transmission lines, but may be connected to the vicinity of each communication node.
The delay circuit is not limited to the RC filter circuit, and for example, a delay line may be used.
The ringing suppression circuit may be configured to suppress ringing that occurs when the differential signal level changes from low to high.
The configurations of the seventh to tenth embodiments may be applied to other embodiments. For example, the ninth and tenth embodiments may be implemented in combination.
The communication protocol is not limited to CAN, and can be applied as long as it is a communication protocol that transmits a differential signal through a transmission line including a pair of signal lines.

図面中、1はリンギング抑制回路、3は伝送線路、3Pは高電位側信号線、3Nは低電位側信号線、4N〜6NはNチャネルMOSFET(第3〜第1スイッチング素子)、4P〜6PはPチャネルMOSFET(第3〜第1スイッチング素子)、7NはNチャネルMOSFET(線間スイッチング素子)、7PはPチャネルMOSFET(線間スイッチング素子)、8〜10は抵抗素子、11はコンデンサ、12はRCフィルタ回路、13は遅延回路、14は制御回路(制御手段)、15はリンギング抑制回路、16は遅延回路、17は制御回路(制御手段)、18はリンギング抑制回路、19は抵抗素子、20はコンデンサ、21はダイオード、22は遅延回路、23は制御回路(制御手段)、24〜26,28はリンギング抑制回路、29はダイオード、30は抵抗素子、31は通信ノード、
33,33AはコントローラIC(遮断用素子制御手段,制御部)、34はPチャネルMOSFET(遮断用素子)、35,35’はリンギング抑制回路、37はNチャネルMOSFET(遮断用素子)、38Pはリンギング抑制回路を示す。
In the drawings, 1 is a ringing suppression circuit, 3 is a transmission line, 3P is a high potential side signal line, 3N is a low potential side signal line, 4N to 6N are N channel MOSFETs (third to first switching elements), 4P to 6P. Is a P-channel MOSFET (third to first switching elements), 7N is an N-channel MOSFET (interline switching element), 7P is a P-channel MOSFET (interline switching element), 8 to 10 are resistance elements, 11 is a capacitor, Is an RC filter circuit, 13 is a delay circuit, 14 is a control circuit (control means), 15 is a ringing suppression circuit, 16 is a delay circuit, 17 is a control circuit (control means), 18 is a ringing suppression circuit, 19 is a resistance element, 20 is a capacitor, 21 is a diode, 22 is a delay circuit, 23 is a control circuit (control means), 24 to 26 and 28 are ringing suppression circuits, 9 diode, 30 is a resistor, 31 is a communication node,
33 and 33A are controller ICs (blocking element control means, control unit), 34 is a P-channel MOSFET (blocking element), 35 and 35 'are ringing suppression circuits, 37 is an N-channel MOSFET (blocking element), and 38P is A ringing suppression circuit is shown.

Claims (17)

一対の高電位側信号線,低電位側信号線によりハイ,ローの2値レベルに変化する差動信号を伝送する伝送線路に接続され、前記信号の伝送に伴い発生するリンギングを抑制するリンギング抑制回路において、
前記一対の信号線間に接続される電圧駆動型で単一の線間スイッチング素子と、
前記差動信号のレベルが変化したことを検出すると、前記線間スイッチング素子を一定期間オンさせる制御手段とを備えることを特徴とするリンギング抑制回路。
Ringing suppression that suppresses ringing caused by transmission of the signal connected to a transmission line that transmits a differential signal that changes to a binary level of high and low by a pair of high potential side signal line and low potential side signal line In the circuit
A voltage-driven single line switching element connected between the pair of signal lines;
A ringing suppression circuit comprising: control means for turning on the line-to-line switching element for a certain period when it detects that the level of the differential signal has changed.
前記制御手段は、前記差動信号のレベルを反転して出力する反転回路と、
前記差動信号のレベルを前記一定期間遅延させて出力する遅延回路とを備え、
前記反転回路より出力される信号と、前記遅延回路より出力される信号との論理積信号を前記線間スイッチング素子の制御端子に出力することを特徴とする請求項1記載のリンギング抑制回路。
The control means includes an inverting circuit that inverts and outputs the level of the differential signal;
A delay circuit that delays and outputs the level of the differential signal for the predetermined period,
2. The ringing suppression circuit according to claim 1, wherein a logical product signal of the signal output from the inverting circuit and the signal output from the delay circuit is output to a control terminal of the line switching element.
前記反転回路は、制御端子が前記一対の信号線の一方に接続され、電位基準側導通端子が前記一対の信号線の他方に接続され、非基準側導通端子が前記線間スイッチング素子の制御端子に接続される電圧駆動型の第1スイッチング素子で構成され、
前記遅延回路は、前記第1スイッチング素子に並列に接続される電圧駆動型の第2スイッチング素子と、RCフィルタ回路と、電位基準側導通端子が前記第2スイッチング素子の電位基準側導通端子に接続される電圧駆動型の第3スイッチング素子とを備え、
前記第3スイッチング素子の非基準側導通端子は、前記第2スイッチング素子の制御端子に接続され、
前記RCフィルタ回路は、前記一対の信号線の一方と、前記第3スイッチング素子の制御端子との間に接続されることを特徴とする請求項2記載のリンギング抑制回路。
In the inverting circuit, a control terminal is connected to one of the pair of signal lines, a potential reference side conduction terminal is connected to the other of the pair of signal lines, and a non-reference side conduction terminal is a control terminal of the line switching element. A voltage-driven first switching element connected to
The delay circuit includes a voltage-driven second switching element connected in parallel to the first switching element, an RC filter circuit, and a potential reference side conduction terminal connected to the potential reference side conduction terminal of the second switching element. A voltage-driven third switching element,
The non-reference side conduction terminal of the third switching element is connected to the control terminal of the second switching element,
The ringing suppression circuit according to claim 2, wherein the RC filter circuit is connected between one of the pair of signal lines and a control terminal of the third switching element.
前記反転回路は、制御端子が前記一対の信号線の一方に接続され、電位基準側導通端子が前記一対の信号線の他方に接続され、非基準側導通端子が前記線間スイッチング素子の制御端子に接続される電圧駆動型の第1スイッチング素子で構成され、
前記遅延回路は、前記第1スイッチング素子に並列に接続される電圧駆動型の第2スイッチング素子と、RCフィルタ回路と、電位基準側導通端子が前記第2スイッチング素子の電位基準側導通端子に接続される電圧駆動型の第3スイッチング素子とを備え、
前記第3スイッチング素子の制御端子は、前記一対の信号線の一方に接続され、
前記RCフィルタ回路は、前記第3スイッチング素子の非基準側導通端子と前記第2スイッチング素子の制御端子との間に接続されることを特徴とする請求項2記載のリンギング抑制回路。
In the inverting circuit, a control terminal is connected to one of the pair of signal lines, a potential reference side conduction terminal is connected to the other of the pair of signal lines, and a non-reference side conduction terminal is a control terminal of the line switching element. A voltage-driven first switching element connected to
The delay circuit includes a voltage-driven second switching element connected in parallel to the first switching element, an RC filter circuit, and a potential reference side conduction terminal connected to the potential reference side conduction terminal of the second switching element. A voltage-driven third switching element,
The control terminal of the third switching element is connected to one of the pair of signal lines,
The ringing suppression circuit according to claim 2, wherein the RC filter circuit is connected between a non-reference-side conduction terminal of the third switching element and a control terminal of the second switching element.
前記一対の信号線間に、前記各スイッチング素子が、前記低電位側信号線の電位を基準電位としてスイッチング動作する第1抑制回路と、
前記各スイッチング素子が、前記高電位側信号線の電位を基準電位としてスイッチング動作する第2抑制回路とを並列に接続したことを特徴とする請求項3又は4記載のリンギング抑制回路。
A first suppression circuit that performs a switching operation between the pair of signal lines using the potential of the low-potential side signal line as a reference potential;
5. The ringing suppression circuit according to claim 3, wherein each of the switching elements is connected in parallel to a second suppression circuit that performs a switching operation using the potential of the high potential side signal line as a reference potential.
前記線間スイッチング素子は、ゲートが抵抗素子を介してプルアップされ、ドレインが前記高電位側信号線に接続され、ソースが前記低電位側信号線に接続される第0NチャネルMOSFETであり、
前記第1スイッチング素子は、ゲートが前記高電位側信号線に接続され、ドレインが前記第0NチャネルMOSFETのゲートに接続され、ソースが前記低電位側信号線に接続される第1NチャネルMOSFETであり、
前記第2スイッチング素子は、前記第1NチャネルMOSFETに並列に接続される第2NチャネルMOSFETであり、
前記第3スイッチング素子は、ドレインが抵抗素子を介してプルアップされ、ソースが前記低電位側信号線に接続される第3NチャネルMOSFETであることを特徴とする請求項3乃至5の何れかに記載のリンギング抑制回路。
The line switching element is a 0th N-channel MOSFET in which a gate is pulled up via a resistance element, a drain is connected to the high potential side signal line, and a source is connected to the low potential side signal line,
The first switching element is a first N-channel MOSFET having a gate connected to the high-potential side signal line, a drain connected to the gate of the 0th N-channel MOSFET, and a source connected to the low-potential side signal line. ,
The second switching element is a second N-channel MOSFET connected in parallel to the first N-channel MOSFET;
6. The third switching element according to claim 3, wherein the third switching element is a third N-channel MOSFET in which a drain is pulled up via a resistance element and a source is connected to the low potential side signal line. The ringing suppression circuit described.
前記線間スイッチング素子のゲートをプルアップする抵抗素子に、アノードが電源側となるダイオードと、抵抗値が前記プルアップ用の抵抗素子よりも小さく設定される抵抗素子との直列回路を並列に接続したことを特徴とする請求項6記載のリンギング抑制回路。   A series circuit of a resistance element that pulls up the gate of the line switching element, a diode whose anode is on the power supply side, and a resistance element whose resistance value is set to be smaller than that of the pull-up resistance element is connected in parallel. 7. The ringing suppression circuit according to claim 6, wherein 前記第0NチャネルMOSFETのゲートと、前記第2NチャネルMOSFETのドレインとの間に接続される遮断用素子と、
この遮断用素子のオンオフを制御する遮断用素子制御手段とを備え、
前記遮断用素子制御手段は、前記伝送線路に接続されている通信ノードをスタンバイ状態に移行させるため、スタンバイ信号を出力する前記通信ノードの制御部であり、
前記スタンバイ信号を前記遮断用素子の制御端子に与え、前記スタンバイ状態に移行すると前記遮断用素子をオフさせることを特徴とする請求項6又は7記載のリンギング抑制回路。
A blocking element connected between the gate of the 0th N-channel MOSFET and the drain of the second N-channel MOSFET;
An interruption element control means for controlling on / off of the interruption element;
The blocking element control means is a control unit of the communication node that outputs a standby signal in order to shift a communication node connected to the transmission line to a standby state,
8. The ringing suppression circuit according to claim 6, wherein the standby signal is applied to a control terminal of the blocking element, and the blocking element is turned off when the standby state is entered.
前記第0NチャネルMOSFETのゲートと、前記第2NチャネルMOSFETのドレインとの間に接続される遮断用素子と、
この遮断用素子のオンオフを制御する遮断用素子制御手段とを備え、
前記遮断用素子制御手段は、前記伝送線路における差動電圧レベルを検出し、前記差動電圧レベルが所定の閾値を下回る期間に前記遮断用素子をオフさせることを特徴とする請求項6又は7記載のリンギング抑制回路。
A blocking element connected between the gate of the 0th N-channel MOSFET and the drain of the second N-channel MOSFET;
An interruption element control means for controlling on / off of the interruption element;
8. The blocking element control means detects a differential voltage level in the transmission line and turns off the blocking element during a period in which the differential voltage level falls below a predetermined threshold. The ringing suppression circuit described.
前記一対の信号線間に接続される抵抗素子及びコンデンサの直列回路を備え、
前記直列回路の共通接続点は、第1NチャネルMOSFETのゲートに接続されることを特徴とする請求項6乃至9の何れかに記載のリンギング抑制回路。
A series circuit of a resistance element and a capacitor connected between the pair of signal lines;
The ringing suppression circuit according to claim 6, wherein the common connection point of the series circuit is connected to the gate of the first N-channel MOSFET.
アノードが前記直列回路の共通接続点側となる方向で、前記抵抗素子に並列に接続されるダイオードを備えることを特徴とする請求項10記載のリンギング抑制回路。   The ringing suppression circuit according to claim 10, further comprising a diode connected in parallel to the resistance element in a direction in which an anode becomes a common connection point side of the series circuit. 前記線間スイッチング素子は、ゲートが抵抗素子を介してプルダウンされ、ドレインが前記低電位側信号線に接続され、ソースが前記高電位側信号線に接続される第0PチャネルMOSFETであり、
前記第1スイッチング素子は、ゲートが前記低電位側信号線に接続され、ドレインが前記第0PチャネルMOSFETのゲートに接続され、ソースが前記高電位側信号線に接続される第1PチャネルMOSFETであり、
前記第2スイッチング素子は、前記第1PチャネルMOSFETに並列に接続される第2PチャネルMOSFETであり、
前記第3スイッチング素子は、ドレインが抵抗素子を介してプルダウンされ、ソースが前記高電位側信号線に接続される第3PチャネルMOSFETであることを特徴とする請求項3乃至5の何れかに記載のリンギング抑制回路。
The line switching element is a 0th P-channel MOSFET in which a gate is pulled down via a resistance element, a drain is connected to the low potential side signal line, and a source is connected to the high potential side signal line,
The first switching element is a first P-channel MOSFET having a gate connected to the low-potential side signal line, a drain connected to the gate of the 0th P-channel MOSFET, and a source connected to the high-potential side signal line. ,
The second switching element is a second P-channel MOSFET connected in parallel to the first P-channel MOSFET;
6. The third switching element according to claim 3, wherein the third switching element is a third P-channel MOSFET in which a drain is pulled down via a resistance element and a source is connected to the high potential side signal line. Ringing suppression circuit.
前記線間スイッチング素子のゲートをプルダウンする抵抗素子に、カソードがグランド側となるダイオードと、抵抗値が前記プルダウン用の抵抗素子よりも小さく設定される抵抗素子との直列回路を並列に接続したことを特徴とする請求項12記載のリンギング抑制回路。   A series circuit of a resistance element that pulls down the gate of the line-to-line switching element and a diode whose cathode is the ground side and a resistance element whose resistance value is set smaller than that of the pull-down resistance element is connected in parallel. The ringing suppression circuit according to claim 12. 前記第0PチャネルMOSFETのゲートと、前記第2PチャネルMOSFETのドレインとの間に接続される遮断用素子と、
この遮断用素子のオンオフを制御する遮断用素子制御手段とを備え、
前記遮断用素子制御手段は、前記伝送線路に接続されている通信ノードをスタンバイ状態に移行させるため、スタンバイ信号を出力する前記通信ノードの制御部であり、
前記スタンバイ信号を前記遮断用素子の制御端子に与え、前記スタンバイ状態に移行すると前記遮断用素子をオフさせることを特徴とする請求項12又は13記載のリンギング抑制回路。
A blocking element connected between the gate of the 0th P-channel MOSFET and the drain of the second P-channel MOSFET;
An interruption element control means for controlling on / off of the interruption element;
The blocking element control means is a control unit of the communication node that outputs a standby signal in order to shift a communication node connected to the transmission line to a standby state,
14. The ringing suppression circuit according to claim 12, wherein the standby signal is supplied to a control terminal of the cutoff element, and the cutoff element is turned off when the standby state is entered.
前記第0PチャネルMOSFETのゲートと、前記第2PチャネルMOSFETのドレインとの間に接続される遮断用素子と、
この遮断用素子のオンオフを制御する遮断用素子制御手段とを備え、
前記遮断用素子制御手段は、前記伝送線路における差動電圧レベルを検出し、前記差動電圧レベルが所定の閾値を下回る期間に前記遮断用素子をオフさせることを特徴とする請求項12又は13記載のリンギング抑制回路。
A blocking element connected between the gate of the 0th P-channel MOSFET and the drain of the second P-channel MOSFET;
An interruption element control means for controlling on / off of the interruption element;
The shut-off element control means detects a differential voltage level in the transmission line, and turns off the shut-off element during a period in which the differential voltage level falls below a predetermined threshold. The ringing suppression circuit described.
前記一対の信号線間に接続されるコンデンサ及び抵抗素子の直列回路を備え、
前記直列回路の共通接続点は、第1PチャネルMOSFETのゲートに接続されることを特徴とする請求項12ないし15の何れかに記載のリンギング抑制回路。
A series circuit of a capacitor and a resistance element connected between the pair of signal lines,
16. The ringing suppression circuit according to claim 12, wherein a common connection point of the series circuit is connected to a gate of the first P-channel MOSFET.
アノードが前記直列回路の共通接続点側となる方向で、前記抵抗素子に並列に接続されるダイオードを備えたことを特徴とする請求項16記載のリンギング抑制回路。   The ringing suppression circuit according to claim 16, further comprising a diode connected in parallel to the resistance element in a direction in which an anode is on a common connection point side of the series circuit.
JP2012093863A 2011-05-16 2012-04-17 Ringing suppression circuit Active JP5498527B2 (en)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2012093863A JP5498527B2 (en) 2011-05-16 2012-04-17 Ringing suppression circuit
DE102012208124.0A DE102012208124B4 (en) 2011-05-16 2012-05-15 Ringing suppression circuit
US13/471,559 US8593202B2 (en) 2011-05-16 2012-05-15 Ringing suppression circuit
CN201210153025.6A CN102790735B (en) 2011-05-16 2012-05-16 Ring suppression circuit

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2011109327 2011-05-16
JP2011109327 2011-05-16
JP2012093863A JP5498527B2 (en) 2011-05-16 2012-04-17 Ringing suppression circuit

Publications (2)

Publication Number Publication Date
JP2012257205A true JP2012257205A (en) 2012-12-27
JP5498527B2 JP5498527B2 (en) 2014-05-21

Family

ID=47528299

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012093863A Active JP5498527B2 (en) 2011-05-16 2012-04-17 Ringing suppression circuit

Country Status (1)

Country Link
JP (1) JP5498527B2 (en)

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102015214399A1 (en) 2014-07-31 2016-02-04 Denso Corporation SIGNAL TRANSMISSION CIRCUIT
JP2017005585A (en) * 2015-06-12 2017-01-05 株式会社デンソー Electronic device
WO2017051490A1 (en) * 2015-09-24 2017-03-30 株式会社デンソー Communication node
WO2017208612A1 (en) * 2016-05-31 2017-12-07 株式会社デンソー Ringing suppression circuit
JP2017228920A (en) * 2016-06-22 2017-12-28 株式会社デンソー Ringing suppression circuit
WO2018020782A1 (en) * 2016-07-29 2018-02-01 株式会社デンソー Ringing suppression circuit
WO2018020783A1 (en) * 2016-07-29 2018-02-01 株式会社デンソー Ringing suppression circuit
JP2018022970A (en) * 2016-08-02 2018-02-08 株式会社デンソー Differential communication circuit
WO2018037883A1 (en) * 2016-08-23 2018-03-01 株式会社Soken Ringing suppression circuit and ringing suppression method
JP2018033130A (en) * 2016-08-23 2018-03-01 株式会社Soken Ringing suppression circuit and ringing suppression method
CN108353012A (en) * 2015-11-12 2018-07-31 罗伯特·博世有限公司 For the device and method that selectively blanking bus vibrates when receiving data via bus system
JP2018182431A (en) * 2017-04-06 2018-11-15 株式会社デンソー Communication apparatus
JP2019161586A (en) * 2018-03-16 2019-09-19 株式会社Soken Ringing suppression circuit
JP2020031317A (en) * 2018-08-22 2020-02-27 株式会社Soken Electronic control device
WO2021039498A1 (en) * 2019-08-26 2021-03-04 株式会社デンソー Ringing suppression circuit
CN114706440A (en) * 2022-03-31 2022-07-05 重庆长安新能源汽车科技有限公司 Adjustable ringing suppression circuit and vehicle

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6336508B2 (en) 2015-09-01 2018-06-06 株式会社Soken Ringing suppression circuit
EP3214803A1 (en) 2016-03-03 2017-09-06 Nxp B.V. Feedforward ringing suppression circuit
EP3217602B1 (en) 2016-03-11 2019-02-27 Nxp B.V. A push pull ringing suppression circuit
EP3373526B1 (en) 2017-03-07 2020-01-08 Nxp B.V. Transmitter with independently adjustable voltage and impedance
US10791002B2 (en) 2017-08-19 2020-09-29 Nxp B.V. Controller area network (CAN) device and method for operating a CAN device
US10615996B2 (en) 2018-03-14 2020-04-07 Nxp B.V. Apparatuses and methods for switching communication modes of a transceiver circuit

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07273624A (en) * 1994-03-31 1995-10-20 Nippon Telegr & Teleph Corp <Ntt> Line driver circuit
JPH11154045A (en) * 1997-09-17 1999-06-08 Hewlett Packard Co <Hp> Bus signal noise reducing method
JP2007258990A (en) * 2006-03-22 2007-10-04 Yamaha Corp Semiconductor integrated circuit
JP2009296568A (en) * 2008-05-08 2009-12-17 Nippon Soken Inc Signal transmission circuit
JP2011244347A (en) * 2010-05-20 2011-12-01 Nippon Soken Inc Differential communication device

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07273624A (en) * 1994-03-31 1995-10-20 Nippon Telegr & Teleph Corp <Ntt> Line driver circuit
JPH11154045A (en) * 1997-09-17 1999-06-08 Hewlett Packard Co <Hp> Bus signal noise reducing method
JP2007258990A (en) * 2006-03-22 2007-10-04 Yamaha Corp Semiconductor integrated circuit
JP2009296568A (en) * 2008-05-08 2009-12-17 Nippon Soken Inc Signal transmission circuit
JP2011244347A (en) * 2010-05-20 2011-12-01 Nippon Soken Inc Differential communication device

Cited By (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102015214399A1 (en) 2014-07-31 2016-02-04 Denso Corporation SIGNAL TRANSMISSION CIRCUIT
JP2017005585A (en) * 2015-06-12 2017-01-05 株式会社デンソー Electronic device
WO2017051490A1 (en) * 2015-09-24 2017-03-30 株式会社デンソー Communication node
JP2017063272A (en) * 2015-09-24 2017-03-30 株式会社日本自動車部品総合研究所 Communication node
CN108353012A (en) * 2015-11-12 2018-07-31 罗伯特·博世有限公司 For the device and method that selectively blanking bus vibrates when receiving data via bus system
CN108353012B (en) * 2015-11-12 2021-01-05 罗伯特·博世有限公司 Apparatus and method for selectively blanking bus oscillations when receiving data via a bus system
US10454705B2 (en) 2015-11-12 2019-10-22 Robert Bosch Gmbh Device and method for selectively hiding bus oscillations during data reception via a bus system
JP2019503102A (en) * 2015-11-12 2019-01-31 ローベルト ボッシュ ゲゼルシャフト ミット ベシュレンクテル ハフツング Apparatus and method for selectively hiding bus vibration in data reception via a bus system
WO2017208612A1 (en) * 2016-05-31 2017-12-07 株式会社デンソー Ringing suppression circuit
JP2017216579A (en) * 2016-05-31 2017-12-07 株式会社デンソー Ringing suppression circuit
WO2017221508A1 (en) * 2016-06-22 2017-12-28 株式会社デンソー Ringing suppression circuit
JP2017228920A (en) * 2016-06-22 2017-12-28 株式会社デンソー Ringing suppression circuit
JP2018019322A (en) * 2016-07-29 2018-02-01 株式会社デンソー Ringing suppression circuit
JP2018019323A (en) * 2016-07-29 2018-02-01 株式会社デンソー Ringing suppression circuit
WO2018020782A1 (en) * 2016-07-29 2018-02-01 株式会社デンソー Ringing suppression circuit
WO2018020783A1 (en) * 2016-07-29 2018-02-01 株式会社デンソー Ringing suppression circuit
CN109479037A (en) * 2016-07-29 2019-03-15 株式会社电装 Ring suppression circuit
CN109479038A (en) * 2016-07-29 2019-03-15 株式会社电装 Ring suppression circuit
JP2018022970A (en) * 2016-08-02 2018-02-08 株式会社デンソー Differential communication circuit
WO2018037883A1 (en) * 2016-08-23 2018-03-01 株式会社Soken Ringing suppression circuit and ringing suppression method
JP2018033130A (en) * 2016-08-23 2018-03-01 株式会社Soken Ringing suppression circuit and ringing suppression method
JP2018182431A (en) * 2017-04-06 2018-11-15 株式会社デンソー Communication apparatus
JP2019161586A (en) * 2018-03-16 2019-09-19 株式会社Soken Ringing suppression circuit
JP7168332B2 (en) 2018-03-16 2022-11-09 株式会社Soken Ringing suppression circuit
JP2020031317A (en) * 2018-08-22 2020-02-27 株式会社Soken Electronic control device
JP7092612B2 (en) 2018-08-22 2022-06-28 株式会社Soken Electronic control device
WO2021039498A1 (en) * 2019-08-26 2021-03-04 株式会社デンソー Ringing suppression circuit
CN114706440A (en) * 2022-03-31 2022-07-05 重庆长安新能源汽车科技有限公司 Adjustable ringing suppression circuit and vehicle
CN114706440B (en) * 2022-03-31 2023-08-29 深蓝汽车科技有限公司 adjustable ringing suppression circuit and vehicle

Also Published As

Publication number Publication date
JP5498527B2 (en) 2014-05-21

Similar Documents

Publication Publication Date Title
JP5498527B2 (en) Ringing suppression circuit
US8593202B2 (en) Ringing suppression circuit
JP5543402B2 (en) Ringing suppression circuit
US9722610B2 (en) Semiconductor device and high side circuit drive method
JP3699764B2 (en) Driver circuit device and interface
US8405422B2 (en) Level shift circuit
US7839171B1 (en) Digital level shifter and methods thereof
US10666320B2 (en) Ringing suppression circuit
JP2011139423A (en) Level shift circuit
US20160036441A1 (en) Output Signal Generation Circuitry for Converting an Input Signal From a Source Voltage Domain Into an Output Signal for a Destination Voltage Domain
US8952725B2 (en) Low voltage differential signal driving circuit and electronic device compatible with wired transmission
JP7168332B2 (en) Ringing suppression circuit
US20180367127A1 (en) Ringing suppression circuit
US10164798B2 (en) Driver circuit for transmitter
JP2011176767A (en) Level conversion circuit
WO2018070261A1 (en) Driver circuit, method for controlling same, and transmission/reception system
WO2015111124A1 (en) Insulation communication device
KR20140084975A (en) Gate driver having a function preventing shoot-through current
US11764784B2 (en) Semiconductor device including a level shifter and method of mitigating a delay between input and output signals
TWI535210B (en) Receiver circuit with high input voltage protection and a method for receiving an input signal
JP2010028512A (en) Signal transmission circuit
JP2009135660A (en) Signal transfer circuit
JP2000029579A (en) Bus hold circuit

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20130405

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130813

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130820

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20131105

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140123

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20140131

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140225

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140307

R150 Certificate of patent or registration of utility model

Ref document number: 5498527

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250