JP2012083638A - Portable terminal device - Google Patents

Portable terminal device Download PDF

Info

Publication number
JP2012083638A
JP2012083638A JP2010231232A JP2010231232A JP2012083638A JP 2012083638 A JP2012083638 A JP 2012083638A JP 2010231232 A JP2010231232 A JP 2010231232A JP 2010231232 A JP2010231232 A JP 2010231232A JP 2012083638 A JP2012083638 A JP 2012083638A
Authority
JP
Japan
Prior art keywords
display
signal
display data
timing
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
JP2010231232A
Other languages
Japanese (ja)
Inventor
Shunichi Yonekubo
俊一 米窪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Original Assignee
Panasonic Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp filed Critical Panasonic Corp
Priority to JP2010231232A priority Critical patent/JP2012083638A/en
Publication of JP2012083638A publication Critical patent/JP2012083638A/en
Ceased legal-status Critical Current

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

PROBLEM TO BE SOLVED: To display a dot clock signal and a display data signal in common on two display devices having different dot clock frequencies.SOLUTION: A portable terminal device comprises: a first display part for holding a display data signal at falling timing of a dot clock signal, synchronizing the display signal with a first frequency, and displaying the synchronized display data signal; a second display part for holding a display data signal at rising timing of a dot clock signal, synchronizing the display data signal with a second frequency, and displaying the synchronized display data signal; and a display signal output part for transmitting the dot clock signal on which a first clock and a second clock are superimposed to the first display part and the second display part, and transmitting the display data signal to the first display part and the second display part. The dot clock signal falls only at the first falling timing when the falling synchronized with the first clock continues twice or more, and rises only at the first rising timing when the rising synchronized with the second clock continues twice or more.

Description

本発明は、携帯電話機、携帯情報端末、PHS端末等の携帯端末装置に関する。   The present invention relates to a mobile terminal device such as a mobile phone, a mobile information terminal, and a PHS terminal.

従来より、携帯端末装置に備えられた2つの表示部に同時に画像を表示する手段として、2つの表示部へのドットクロック信号と表示データ信号をそれぞれ共通とした携帯端末装置が知られている(例えば、特許文献1参照)。   2. Description of the Related Art Conventionally, as a means for simultaneously displaying images on two display units provided in a mobile terminal device, a mobile terminal device that shares a dot clock signal and a display data signal for the two display units is known ( For example, see Patent Document 1).

しかしながら、上記従来の携帯端末装置にあっては、ドットクロックの周波数が同じである2つの表示装置に対してのみ同時に表示することが可能であり、ドットクロックの周波数が異なる2つの表示装置に対しては同時に表示することはできなかった。   However, in the above-described conventional portable terminal device, it is possible to display simultaneously only on two display devices having the same dot clock frequency, and to two display devices having different dot clock frequencies. Could not be displayed at the same time.

特開2010−113138号公報JP 2010-113138 A

本発明は、上記従来の事情に鑑みてなされたものであって、2つの異なる周波数のクロックを重畳したドットクロックを2つの表示装置に送信することにより、ドットクロック信号と表示データ信号をそれぞれ共通とした構成で、ドットクロックの周波数が異なる2つの表示装置に対して同時に表示することができる携帯端末装置を提供することを目的とする。   The present invention has been made in view of the above-described conventional circumstances, and by transmitting a dot clock in which two clocks having different frequencies are superimposed to two display devices, the dot clock signal and the display data signal are respectively shared. An object of the present invention is to provide a portable terminal device that can display simultaneously on two display devices having different dot clock frequencies.

本発明の携帯端末装置は、ドットクロック信号と表示データ信号の入力を受け、前記ドットクロック信号の立下りのタイミングで前記表示データ信号を保持し、保持した第1表示データを第1周波数に同期して表示する第1表示部と、前記ドットクロック信号と前記表示データ信号の入力を受け、前記ドットクロック信号の立上りのタイミングで前記表示データ信号を保持し、保持した第2表示データを第2周波数に同期して表示する第2表示部と、前記第1周波数の第1クロックを出力する第1タイミング出力部と、前記第2周波数の第2クロックを出力する第2タイミング出力部と、前記第1クロックと前記第2クロックとが重畳された前記ドットクロック信号を前記第1表示部及び前記第2表示部に送信し、前記第1表示データが前記ドットクロック信号の立下りタイミングに対応するとともに前記第2表示データが前記ドットクロック信号の立上りタイミングに対応する前記表示データ信号を、前記第1表示部及び前記第2表示部に送信する表示信号出力部と、を備え、
前記ドットクロック信号は、前記第1クロックに同期した立下りが連続で2回以上続く場合、1回目の立下りタイミングのみ立ち下がるとともに、前記第2クロックに同期した立上りが連続して2回以上続く場合、1回目の立上りタイミングのみ立ち上がる。
The portable terminal device of the present invention receives the dot clock signal and the display data signal, holds the display data signal at the falling timing of the dot clock signal, and synchronizes the held first display data with the first frequency. And receiving the dot clock signal and the display data signal, holding the display data signal at the rising timing of the dot clock signal, and holding the held second display data as the second display data. A second display unit that displays in synchronization with a frequency; a first timing output unit that outputs a first clock of the first frequency; a second timing output unit that outputs a second clock of the second frequency; The dot clock signal on which the first clock and the second clock are superimposed is transmitted to the first display unit and the second display unit, and the first display data is transmitted to the first display unit. A display signal output unit that transmits the display data signal corresponding to the falling timing of the clock signal and the second display data corresponding to the rising timing of the dot clock signal to the first display unit and the second display unit And comprising
When the falling edge synchronized with the first clock continues twice or more continuously, the dot clock signal falls only at the first falling timing, and the rising edge synchronized with the second clock continues twice or more. When continuing, it rises only at the first rise timing.

この構成により、2つの異なる周波数のクロックを重畳したドットクロックを送信することで、ドットクロックの周波数が異なる2つの表示装置に送信するドットクロック信号と表示データ信号をそれぞれ共通とし、ドットクロックの周波数が異なる2つの表示装置に対して同時に表示することができる。   With this configuration, by transmitting a dot clock in which clocks of two different frequencies are superimposed, the dot clock signal and the display data signal transmitted to two display devices having different dot clock frequencies are made common, and the dot clock frequency Can be displayed simultaneously on two different display devices.

また、本発明の携帯表示装置は、前記表示データ信号は、前記第1クロックに同期した立下りが連続で2回以上続く場合、1回目の立下りタイミングのみ送信し、前記第2クロックに同期した立上りが連続して2回以上続く場合、1回目の立上りタイミングのみ送信する。   In the portable display device of the present invention, the display data signal transmits only the first falling timing when the falling synchronized with the first clock continues twice or more, and is synchronized with the second clock. When the rising edge continues continuously twice or more, only the first rising timing is transmitted.

この構成により、表示データの送信が必要なタイミングでのみ表示データを送信することで、表示データの送信が不用なタイミングでの表示データ送信をマスクし、表示データの送信回数を削減することができる。   With this configuration, by transmitting display data only when display data needs to be transmitted, it is possible to mask display data transmission at timings when display data transmission is unnecessary and reduce the number of display data transmissions. .

また、本発明の携帯表示装置は、前記ドットクロック信号は、前記表示信号出力部と前記第1表示部と前記第2表示部とを電気的に接続された信号線によって送信される。   In the portable display device of the present invention, the dot clock signal is transmitted through a signal line that electrically connects the display signal output unit, the first display unit, and the second display unit.

この構成により、表示信号出力部から電気的に接続された2つの表示装置に対してドットクロック信号を送信することで、電気的に接続された2つの表示装置に送信するドットクロック信号を共通とし、電気的に接続された2つの表示装置に対して同時に表示することができる。   With this configuration, the dot clock signal transmitted to the two electrically connected display devices is shared by transmitting the dot clock signal to the two electrically connected display devices from the display signal output unit. It is possible to display simultaneously on two electrically connected display devices.

また、本発明の携帯表示装置は、前記表示データ信号は、前記表示信号出力部と前記第1表示部と前記第2表示部とを電気的に接続された信号線によって送信される。   In the portable display device of the present invention, the display data signal is transmitted through a signal line that electrically connects the display signal output unit, the first display unit, and the second display unit.

この構成により、表示信号出力部から電気的に接続された2つの表示装置に対して表示データ信号を送信することで、電気的に接続された2つの表示装置に送信する表示データ信号を共通とし、電気的に接続された2つの表示装置に対して同時に表示することができる。   With this configuration, the display data signal transmitted to the two electrically connected display devices is shared by transmitting the display data signal from the display signal output unit to the two electrically connected display devices. It is possible to display simultaneously on two electrically connected display devices.

本発明によれば、ドットクロック信号と表示データ信号をそれぞれ共通とした構成で、ドットクロックの周波数が異なる2つの表示装置に対して同時に表示することができる携帯端末装置を提供することができる。   ADVANTAGE OF THE INVENTION According to this invention, the portable terminal device which can be simultaneously displayed with respect to the two display apparatuses from which the frequency of a dot clock differs by the structure which respectively shared the dot clock signal and the display data signal can be provided.

本発明の実施の形態を説明するための携帯端末装置の概略構成を示すブロック図The block diagram which shows schematic structure of the portable terminal device for describing embodiment of this invention 本発明の実施の形態を説明するためのドットクロック信号10の動作を示すタイミングチャートTiming chart showing operation of dot clock signal 10 for explaining an embodiment of the present invention 本発明の実施の形態を説明するためのタイミング調整部4の動作を示すタイミングチャートTiming chart showing the operation of the timing adjustment unit 4 for explaining the embodiment of the present invention

以下に、本発明の携帯端末装置の実施の形態を図1から図3を参照して説明する。   Hereinafter, an embodiment of a mobile terminal device of the present invention will be described with reference to FIGS.

(実施の形態)
図1は、本発明の実施の形態を説明するための携帯端末装置1の概略構成を示すブロック図である。同図に示すように、本実施の形態の携帯端末装置1は、第1タイミング出力部2と、第2タイミング出力部3と、タイミング調整部4と、表示信号出力部5と、表示データ記憶部6と、第1表示部7と、第2表示部8とを備える。
(Embodiment)
FIG. 1 is a block diagram showing a schematic configuration of a mobile terminal device 1 for explaining an embodiment of the present invention. As shown in the figure, the mobile terminal device 1 of the present embodiment includes a first timing output unit 2, a second timing output unit 3, a timing adjustment unit 4, a display signal output unit 5, and a display data storage. A unit 6, a first display unit 7, and a second display unit 8 are provided.

第1タイミング出力部2は第1周波数の第1クロック11を出力し、第2タイミング出力部3は第2周波数の第2クロック12を出力する。表示信号出力部5は第1クロック11と第2クロック12を重畳したドットクロック信号10を第1表示部7と第2表示部8に送信し、表示データ記憶部6に記憶される第1表示データをドットクロック信号10の立下りタイミングに対応するとともに表示データ記憶部6に記憶される第2表示データをドットクロック信号10の立上りタイミングに対応する表示データ信号9を第1表示部7と第2表示部8に送信する。第1表示部7はドットクロック信号10と表示データ信号9を受け、ドットクロック信号10の立下りのタイミングで第1表示データを保持し、保持した第1表示データを第1周波数に同期して表示する。第2表示部8はドットクロック信号10と表示データ信号9を受け、ドットクロック信号10の立上りのタイミングで第2表示データを保持し、保持した第2表示データを第2周波数に同期して表示する。タイミング調整部4では、第1クロック11と第2クロック12の入力を受け、ドットクロック信号10の立下りと立上りのタイミングを調整する。   The first timing output unit 2 outputs a first clock 11 having a first frequency, and the second timing output unit 3 outputs a second clock 12 having a second frequency. The display signal output unit 5 transmits a dot clock signal 10 in which the first clock 11 and the second clock 12 are superimposed to the first display unit 7 and the second display unit 8, and is stored in the display data storage unit 6. The display data signal 9 corresponding to the rising timing of the dot clock signal 10 and the second display data stored in the display data storage unit 6 as data corresponds to the falling timing of the dot clock signal 10 and the first display unit 7 and the second display data. 2 Transmit to the display unit 8. The first display unit 7 receives the dot clock signal 10 and the display data signal 9, holds the first display data at the falling timing of the dot clock signal 10, and synchronizes the held first display data with the first frequency. indicate. The second display unit 8 receives the dot clock signal 10 and the display data signal 9, holds the second display data at the rising timing of the dot clock signal 10, and displays the held second display data in synchronization with the second frequency. To do. The timing adjustment unit 4 receives the first clock 11 and the second clock 12 and adjusts the falling and rising timings of the dot clock signal 10.

図2は、本発明の実施の形態を説明するためのドットクロック信号10の動作を示すタイミングチャートである。以下、同図を参照して、第1クロック11と第2クロック12よりドットクロック信号10と表示データ信号9を送信する方法について説明する。   FIG. 2 is a timing chart showing the operation of the dot clock signal 10 for explaining the embodiment of the present invention. Hereinafter, a method for transmitting the dot clock signal 10 and the display data signal 9 from the first clock 11 and the second clock 12 will be described with reference to FIG.

表示信号出力部5は第1周波数である第1クロック11と第2周波数である第2クロック12を受け、ドットクロック信号10と表示データ信号9を第1表示部7と第2表示部8に送信する。ドットクロック信号10は、第1クロック11の立下りのタイミングで立下り、第2クロック12の立下りのタイミングで立上る。表示データ信号9はドットクロック信号10の立下りタイミングでは第1表示データを、ドットクロック信号10の立上りタイミングでは第2表示データを送信する。第1表示部7はドットクロック信号9の立下りのタイミングで表示データ信号9を保持することにより、第1表示データを第1周波数に同期して表示する。第2表示部8ではドットクロック信号9の立上りのタイミングで表示データ信号9を保持することにより、第2表示データを第2周波数に同期して表示する。   The display signal output unit 5 receives the first clock 11 having the first frequency and the second clock 12 having the second frequency, and sends the dot clock signal 10 and the display data signal 9 to the first display unit 7 and the second display unit 8. Send. The dot clock signal 10 falls at the falling timing of the first clock 11 and rises at the falling timing of the second clock 12. The display data signal 9 transmits the first display data at the falling timing of the dot clock signal 10 and the second display data at the rising timing of the dot clock signal 10. The first display unit 7 displays the first display data in synchronization with the first frequency by holding the display data signal 9 at the falling timing of the dot clock signal 9. The second display unit 8 displays the second display data in synchronization with the second frequency by holding the display data signal 9 at the rising timing of the dot clock signal 9.

図3は、本発明の実施の形態を説明するためのタイミング調整部4の動作を示すタイミングチャートである。以下、同図を参照して、タイミング調整部4の動作について説明する。   FIG. 3 is a timing chart showing the operation of the timing adjustment unit 4 for explaining the embodiment of the present invention. Hereinafter, the operation of the timing adjustment unit 4 will be described with reference to FIG.

タイミング調整部4は、第1タイミング出力部2より第1周波数である第1クロック11を、第2タイミング出力部3より第2周波数である第2クロック12を受け、ドットクロック信号10の立下りと立上りのタイミングを調整する。同図のように第2クロック12のタイミングが連続で2回以上続く場合、タイミング調整部4は、2回目以降のタイミングをマスクすることにより、ドットクロック信号10は1回目の立上りタイミングのみ立ち上がる。第2クロック12のタイミングが連続で2回以上続くとは、第2クロックの立下りの間に第1クロックの立下りを挟まない場合である。同様に第1クロック11のタイミングが連続で2回以上続く場合、タイミング調整部4は、2回目以降のタイミングをマスクすることにより、ドットクロック信号10は1回目の立下りタイミングのみ立ち下がる。第1クロック11のタイミングが連続で2回以上続くとは、第1クロックの立下りの間に第2クロックの立下りを挟まない場合である。第1クロック11のタイミングもしくは第2クロック12のタイミングが連続で2回以上続かない場合には、タイミング調整部4は第1クロック11も第2クロック12をマスクしない。   The timing adjustment unit 4 receives the first clock 11 having the first frequency from the first timing output unit 2 and the second clock 12 having the second frequency from the second timing output unit 3, and the falling edge of the dot clock signal 10. And adjust the rise timing. When the timing of the second clock 12 continues two or more times as shown in the figure, the timing adjustment unit 4 masks the second and subsequent timings so that the dot clock signal 10 rises only at the first rising timing. The case where the timing of the second clock 12 continues two or more times is a case where the falling edge of the first clock is not sandwiched between the falling edges of the second clock. Similarly, when the timing of the first clock 11 continues continuously twice or more, the timing adjustment unit 4 masks the second and subsequent timings so that the dot clock signal 10 falls only at the first falling timing. The case where the timing of the first clock 11 continues twice or more is a case where the falling edge of the second clock is not sandwiched between the falling edges of the first clock. When the timing of the first clock 11 or the timing of the second clock 12 does not continue twice or more, the timing adjustment unit 4 does not mask the first clock 11 nor the second clock 12.

ここで、第1クロック11もしくは第2クロック12がタイミング調整部4によってマスクされている期間では、第1表示データもしくは第2表示データが表示信号出力部5からの送信される表示データ信号9に対応しなくてもよい。   Here, in a period in which the first clock 11 or the second clock 12 is masked by the timing adjustment unit 4, the first display data or the second display data is transmitted to the display data signal 9 transmitted from the display signal output unit 5. It does not have to correspond.

以上説明したように、実施の形態の携帯端末装置1によれば、2つの異なる周波数のクロックを重畳したドットクロックを送信することで、ドットクロックの周波数が異なる2つの表示装置に送信するドットクロック信号と表示データ信号をそれぞれ共通とし、ドットクロックの周波数が異なる2つの表示装置に対して同時に表示することができる。   As described above, according to the mobile terminal device 1 of the embodiment, a dot clock transmitted to two display devices having different dot clock frequencies by transmitting a dot clock in which clocks having two different frequencies are superimposed is transmitted. The signal and the display data signal are common to each other and can be simultaneously displayed on two display devices having different dot clock frequencies.

本発明の携帯端末装置は、ドットクロック信号と表示データ信号をそれぞれ共通とした構成で、ドットクロックの周波数が異なる2つの表示装置に対して同時に表示することが可能であり、低コストと低消費電力を実現できるという効果を有し、携帯電話等に有用である。   The portable terminal device of the present invention has a configuration in which the dot clock signal and the display data signal are shared, and can simultaneously display on two display devices having different dot clock frequencies, so that low cost and low consumption are achieved. It has the effect of realizing power and is useful for mobile phones and the like.

1 携帯端末装置
2 第1タイミング出力部
3 第2タイミング出力部
4 タイミング調整部
5 表示信号出力部
6 表示データ記憶部
7 第1表示部
8 第2表示部
9 表示データ信号
10 ドットクロック信号
11 第1クロック
12 第2クロック
DESCRIPTION OF SYMBOLS 1 Portable terminal device 2 1st timing output part 3 2nd timing output part 4 Timing adjustment part 5 Display signal output part 6 Display data memory | storage part 7 1st display part 8 2nd display part 9 Display data signal 10 Dot clock signal 11 1st 1 clock 12 2nd clock

Claims (4)

ドットクロック信号と表示データ信号の入力を受け、前記ドットクロック信号の立下りのタイミングで前記表示データ信号を保持し、保持した第1表示データを第1周波数に同期して表示する第1表示部と、
前記ドットクロック信号と前記表示データ信号の入力を受け、前記ドットクロック信号の立上りのタイミングで前記表示データ信号を保持し、保持した第2表示データを第2周波数に同期して表示する第2表示部と、
前記第1周波数の第1クロックを出力する第1タイミング出力部と、
前記第2周波数の第2クロックを出力する第2タイミング出力部と、
前記第1クロックと前記第2クロックとが重畳された前記ドットクロック信号を前記第1表示部及び前記第2表示部に送信し、前記第1表示データが前記ドットクロック信号の立下りタイミングに対応するとともに前記第2表示データが前記ドットクロック信号の立上りタイミングに対応する前記表示データ信号を、前記第1表示部及び前記第2表示部に送信する表示信号出力部と、を備え、
前記ドットクロック信号は、前記第1クロックに同期した立下りが連続で2回以上続く場合、1回目の立下りタイミングのみ立ち下がるとともに、前記第2クロックに同期した立上りが連続して2回以上続く場合、1回目の立上りタイミングのみ立ち上がる携帯表示装置
A first display unit that receives an input of a dot clock signal and a display data signal, holds the display data signal at a falling timing of the dot clock signal, and displays the held first display data in synchronization with a first frequency When,
A second display that receives the dot clock signal and the display data signal, holds the display data signal at the rising timing of the dot clock signal, and displays the held second display data in synchronization with the second frequency. And
A first timing output unit for outputting a first clock of the first frequency;
A second timing output unit for outputting a second clock of the second frequency;
The dot clock signal in which the first clock and the second clock are superimposed is transmitted to the first display unit and the second display unit, and the first display data corresponds to the falling timing of the dot clock signal. And a display signal output unit for transmitting the display data signal corresponding to the rising timing of the dot clock signal to the first display unit and the second display unit.
When the falling edge synchronized with the first clock continues twice or more continuously, the dot clock signal falls only at the first falling timing, and the rising edge synchronized with the second clock continues twice or more. When it continues, the portable display device which rises only at the first rise timing
請求項1に記載の携帯表示装置であって、
前記表示データ信号は、前記第1クロックに同期した立下りが連続で2回以上続く場合、1回目の立下りタイミングのみ送信し、
前記第2クロックに同期した立上りが連続して2回以上続く場合、1回目の立上りタイミングのみ送信する携帯表示装置。
The portable display device according to claim 1,
The display data signal is transmitted only at the first falling timing when the falling synchronized with the first clock continues twice or more continuously.
A portable display device that transmits only the first rising timing when the rising edge synchronized with the second clock continues two or more times continuously.
請求項1又は請求項2に記載の携帯表示装置であって、
前記ドットクロック信号は、前記表示信号出力部と前記第1表示部と前記第2表示部とを電気的に接続された信号線によって送信される携帯表示装置。
The portable display device according to claim 1 or 2,
The dot clock signal is transmitted through a signal line that electrically connects the display signal output unit, the first display unit, and the second display unit.
請求項1から請求項3のいずれか1項に記載の携帯表示装置であって、
前記表示データ信号は、前記表示信号出力部と前記第1表示部と前記第2表示部とを電気的に接続された信号線によって送信される携帯表示装置。
The portable display device according to any one of claims 1 to 3,
The display data signal is transmitted through a signal line electrically connected to the display signal output unit, the first display unit, and the second display unit.
JP2010231232A 2010-10-14 2010-10-14 Portable terminal device Ceased JP2012083638A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010231232A JP2012083638A (en) 2010-10-14 2010-10-14 Portable terminal device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010231232A JP2012083638A (en) 2010-10-14 2010-10-14 Portable terminal device

Publications (1)

Publication Number Publication Date
JP2012083638A true JP2012083638A (en) 2012-04-26

Family

ID=46242549

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010231232A Ceased JP2012083638A (en) 2010-10-14 2010-10-14 Portable terminal device

Country Status (1)

Country Link
JP (1) JP2012083638A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20200041880A1 (en) * 2016-10-20 2020-02-06 Dai Nippon Printing Co., Ltd. Display device
JP2021012365A (en) * 2019-07-03 2021-02-04 エルジー ディスプレイ カンパニー リミテッド Display device, gate driver circuit, and driving method
US11355069B2 (en) 2019-07-03 2022-06-07 Lg Display Co., Ltd. Display device, gate driving circuit, and driving method thereof

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11355734A (en) * 1998-06-10 1999-12-24 Matsushita Electric Ind Co Ltd Stuff multiplex transmitter
JP2001184028A (en) * 1999-12-22 2001-07-06 Nec Corp Active matrix type display device
JP2004334203A (en) * 2003-05-06 2004-11-25 Toppoly Optoelectronics Corp Driving circuit for double display panel
JP2010113138A (en) * 2008-11-06 2010-05-20 Toshiba Mobile Display Co Ltd Method of driving display device

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11355734A (en) * 1998-06-10 1999-12-24 Matsushita Electric Ind Co Ltd Stuff multiplex transmitter
JP2001184028A (en) * 1999-12-22 2001-07-06 Nec Corp Active matrix type display device
JP2004334203A (en) * 2003-05-06 2004-11-25 Toppoly Optoelectronics Corp Driving circuit for double display panel
JP2010113138A (en) * 2008-11-06 2010-05-20 Toshiba Mobile Display Co Ltd Method of driving display device

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20200041880A1 (en) * 2016-10-20 2020-02-06 Dai Nippon Printing Co., Ltd. Display device
JP2021012365A (en) * 2019-07-03 2021-02-04 エルジー ディスプレイ カンパニー リミテッド Display device, gate driver circuit, and driving method
US11355069B2 (en) 2019-07-03 2022-06-07 Lg Display Co., Ltd. Display device, gate driving circuit, and driving method thereof
JP7085587B2 (en) 2019-07-03 2022-06-16 エルジー ディスプレイ カンパニー リミテッド Display device, gate drive circuit, and drive method

Similar Documents

Publication Publication Date Title
CN109830204B (en) Time schedule controller, display driving method and display device
KR101861723B1 (en) Devices and method of adjusting synchronization signal preventing tearing and flicker
CN101491090B (en) Method and apparatus for synchronizing display streams
ES2538106T3 (en) Adapter module for portable electronic device
TW200723223A (en) Techniques to switch between video display modes
JP2010062767A (en) System and method for displaying 3d video
JPWO2006025093A1 (en) Screen synchronization controller
RU2011111080A (en) VIDEO SYSTEM, DEVICE FOR PROCESSING VIDEO AND VIDEO CAMERA
US9386193B2 (en) Signal transmitting device, signal transmitting/receiving device, and image display device
US20200120723A1 (en) Bluetooth connection establishment
JP2012083638A (en) Portable terminal device
WO2017088242A1 (en) Method for controlling start signal in timing controller integrated circuit, integrated circuit, and display panel
CN110035504A (en) A kind of determination method, terminal and the base station of spatial relationship
JP2003330436A5 (en)
US20050156649A1 (en) Apparatus and method for generating clock signal
TW200739502A (en) Control device and method for display delta panel
KR20130093432A (en) Driving device, display device including the same and driving method thereof
JP2012114514A (en) Radio communication device
US20130222225A1 (en) Device, System and Method for Generating Display Data
JP6634586B2 (en) Signal transceiver
US20130179929A1 (en) Wireless video clock synchronization to enable power saving
JP6027739B2 (en) Video processing apparatus, video processing method, video processing system, and program
CN104349093A (en) Single-machine dual-projection system and control method
JP2011039931A (en) Signal processing apparatus and signal transmission method
CN116707520A (en) Crystal oscillator-free display bridge chip oscillator real-time calibration system, method and mobile terminal

Legal Events

Date Code Title Description
RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20121218

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130206

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130212

A045 Written measure of dismissal of application

Free format text: JAPANESE INTERMEDIATE CODE: A045

Effective date: 20130625