JP2012044655A - リセット回路及び電子装置 - Google Patents

リセット回路及び電子装置 Download PDF

Info

Publication number
JP2012044655A
JP2012044655A JP2011172805A JP2011172805A JP2012044655A JP 2012044655 A JP2012044655 A JP 2012044655A JP 2011172805 A JP2011172805 A JP 2011172805A JP 2011172805 A JP2011172805 A JP 2011172805A JP 2012044655 A JP2012044655 A JP 2012044655A
Authority
JP
Japan
Prior art keywords
processing unit
transistor
reset circuit
resistor
level signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2011172805A
Other languages
English (en)
Inventor
Tao Wang
濤 汪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Original Assignee
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hongfujin Precision Industry Shenzhen Co Ltd, Hon Hai Precision Industry Co Ltd filed Critical Hongfujin Precision Industry Shenzhen Co Ltd
Publication of JP2012044655A publication Critical patent/JP2012044655A/ja
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/28Supervision thereof, e.g. detecting power-supply failure by out of limits supervision
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/22Modifications for ensuring a predetermined initial state when the supply voltage has been applied
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/22Modifications for ensuring a predetermined initial state when the supply voltage has been applied
    • H03K2017/226Modifications for ensuring a predetermined initial state when the supply voltage has been applied in bipolar transistor switches

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Electronic Switches (AREA)

Abstract

【課題】本発明は、パワーオンした瞬間に生じる雑音を除去することができる静音制御回路及び該静音制御回路を有する電子装置を提供することを目的とする。
【解決手段】本発明に係る電子装置は、処理ユニット、静音制御回路、オーディオアンプ及びオーディオ出力インターフェースユニットを備え、前記オーディオアンプは、前記電子装置が生成するオーディオ信号を増幅し、且つ増幅されたオーディオ信号を前記オーディオ出力インターフェースユニットに出力し、前記処理ユニットは、静音制御信号を出力し、前記静音制御回路は、前記静音制御信号によって前記オーディオアンプを制御して静音状態と再生状態との間で切替させるメイン回路と、前記電子装置にパワーオンした瞬間、前記オーディオアンプの出力を接地により釈放させて、前記オーディオアンプと前記オーディオ出力インターフェースユニットとの間の通信を切る補助回路と、を備える。
【選択図】図1

Description

本発明は、リセット回路及び電子装置に関するものである。
リセット回路は、電子装置に広く応用されており、電子装置の処理ユニットを初期化するために用いられる。リセット回路に電源電圧が印加されると、リセット回路が処理ユニットにリセット信号を出力して、処理ユニットを完全に初期化させる。
しかし、電源電圧が安定ではないと、リセット回路が異常に動作しうる。例えば、電源が供給する電圧が低過ぎると、リセット回路はリセット信号を出力することができないので、処理ユニットは初期化されない。
本発明の目的は、前記課題を解決し、改善されたリセット回路及び電子装置を提供することである。
本発明に係るリセット回路は、電源からの電圧を受けて処理ユニットに対して初期化するために用いられ、前記処理ユニットに接続され、供給電圧が正常であると、前記処理ユニットに第一レベル信号を出力し、所定時間の後に前記処理ユニットに第二レベル信号を出力する初期化ユニットと、前記処理ユニットに接続され、供給電圧が所定電圧より小さい時に前記第一レベル信号を出力し、供給電圧が正常になる時に前記第一レベル信号を出力することを止める保護ユニットと、を備え、前記処理ユニットは、前記第一レベル信号に基づいて初期化を開始し、且つ所定時間の後に初期化され、前記第二レベル信号に基づいて動作し始める。
本発明に係る電子装置は、処理ユニットと、前記処理ユニットを初期化するために用いられるリセット回路と、前記リセット回路及び前記処理ユニットに電圧を供給する電源と、を備え、前記リセット回路は、前記処理ユニットに接続され、供給電圧が正常であると、前記処理ユニットに第一レベル信号を出力し、所定時間の後に前記処理ユニットに第二レベル信号を出力する初期化ユニットと、前記処理ユニットに接続され、供給電圧が所定電圧より小さい時に前記第一レベル信号を出力し、供給電圧が正常になる時に前記第一レベル信号を出力することを止める保護ユニットと、を備え、前記処理ユニットは、前記第一レベル信号に基づいて初期化を開始し、且つ所定時間の後に初期化され、前記第二レベル信号に基づいて動作し始める。
従来の技術に比べて、本発明のリセット回路及び電子装置は、保護ユニットを設置したので、供給電圧が所定電圧より小さい時に、前記保護ユニットは処理ユニットに第一レベル信号を出力して、前記処理ユニットを初期化させるばかりでなく、供給電圧が不足する時に、前記処理ユニットが動作して招く誤動作を免れる。
本発明の実施形態に係る電子装置の機能ブロック図である。 図1に示す電子装置の回路図である。
以下、図面を参照して、本発明の実施形態について説明する。
図1を参照すると、本発明の実施形態に係る電子装置100は、リセット回路200、処理ユニット300及び電源400を備える。前記電源400は、前記リセット回路200及び前記処理ユニット300に電圧を供給する。前記リセット回路200は、前記処理ユニット300を初期化するために用いられ、初期化ユニット10及び保護ユニット20を備える。
前記初期化ユニット10は、前記処理ユニット300に接続される。前記電源400が供給する電圧が正常であると、前記初期化ユニット10は、前記処理ユニット300に第一レベル信号を出力し、所定時間の後に前記処理ユニット300に第二レベル信号を出力する。正常な供給電圧は3.3Vである。前記処理ユニット300は、前記第一レベル信号に基づいて初期化を開始し、且つ所定時間の後に完全に初期化される。前記処理ユニット300は、電源電圧を受け且つ前記第二レベル信号に基づいて動作し始める。本実施形態において、前記第一レベル信号は低レベル電圧信号であり、前記第二レベル信号は高レベル電圧信号である。
前記保護ユニット20は、前記処理ユニット300に接続される。前記保護ユニット20は、前記供給電圧が所定電圧より小さい時に第一レベル信号を出力し、且つ前記供給電圧が正常になる時に前記第一レベル信号を出力することを止める。前記所定電圧は、2.3Vである。前記供給電圧が前記所定電圧より小さいと、前記保護ユニット20は前記処理ユニット300に第一レベル信号を出力して、前記処理ユニット300を初期化させ、前記供給電圧が正常になると、前記処理ユニット300は正常に動作するので、従来の技術における供給電圧が低過ぎると処理ユニットを初期化できないという欠点を免れる。
図2を参照すると、前記初期化ユニット10は、第一レジスターR1、第一コンデンサーC1及び第二コンデンサーC2を備える。前記第一レジスターR1の一端は、前記電源400に接続され、前記第一レジスターR1の他端は、前記第一コンデンサーC1を介して接地する。前記第二コンデンサーC2の一端は、前記第一レジスターR1と前記第一コンデンサーC1との間に接続され、前記第二コンデンサーC2の他端は、接地する。前記処理ユニット300は、前記第一レベル信号及び前記第二レベル信号を受信するために用いられる初期化ピン302を備える。前記初期化ピン302は、前記第一レジスターR1と前記第一コンデンサーC1との間に接続される。前記初期化ユニット10は、所定時間の後に前記処理ユニット300に第二レベル信号を出力し、前記所定時間は、前記第一レジスターR1及び前記第一コンデンサーC1から構成する充電時間定数によって決まる。
前記保護ユニット20は、第二レジスターR2、第三レジスターR3、第四レジスターR4、第五レジスターR5、第一トランジスターQ1及び第二トランジスターQ2を備える。前記第二レジスターR2の一端は、前記電源400に接続され、前記第二レジスターR2の他端は、前記第三レジスターR3を介して接地する。前記第四レジスターR4の一端は、前記第二レジスターR2と前記第三レジスターR3との間に接続され、前記第四レジスターR4の他端は、前記第一トランジスターQ1のベースに接続される。前記第一トランジスターQ1のコレクタは、前記第五レジスターR5を介して前記電源400に接続され、前記第一トランジスターQ1のエミッタは、接地する。前記第二トランジスターQ2のベースは、前記第一トランジスターQ1のコレクタに接続され、前記第二トランジスターQ2のコレクタは、前記初期化ピン302に接続され、前記第二トランジスターQ2のエミッタは、接地する。本実施形態において、前記第一トランジスターQ1及び前記第二トランジスターQ2は、NPN型トランジスターである。
以下、前記電子装置100の動作原理を説明する。
前記電子装置100をパワーオンした瞬間且つ前記電源400が供給する電圧が正常である時、前記第二レジスターR2及び前記第三レジスターR3が共同に前記供給電圧に対して分圧して生じる電圧は、前記第一トランジスターQ1を導通させ、前記第二トランジスターQ2は、前記第一トランジスターQ1の導通によりオフされる。前記電子装置100をパワーオンした瞬間、前記第一コンデンサーC1は交流ショートするので、前記初期化ピン302は低レベル電圧を受けて、前記処理ユニット300が初期化される。供給電圧が前記第一コンデンサーC1に持続的に充電するので、充電時間τ=R1×C1を経てから、前記処理ユニット300の初期化を完了するとともに、前記初期化ピン302は高レベル電圧を受けて、前記処理ユニット300は動作し始める。
前記電源400が供給する電圧が所定電圧より小さいと、前記第一トランジスターQ1はオフされ、前記第二トランジスターQ2は、前記第一トランジスターQ1のオフにより導通される。前記初期化ピン302は低レベル電圧を受けて、前記処理ユニット300が初期化される。前記供給電圧が正常になると、前記初期化ピン302は高レベル電圧を受けて、前記処理ユニット300は正常に動作し、従来の技術における供給電圧が所定電圧より小さい時に処理ユニットを初期化することができないという欠点を効果的に免れる。また、前記供給電圧が所定電圧より小さい時、前記処理ユニット300の初期化ピン302はずっと低レベル電圧を受けるので、前記処理ユニット300は正常に動作することができず、供給電圧が不足である場合、前記処理ユニット300が動作して招く誤動作を免れる。
以上、本発明を実施例に基づいて具体的に説明したが、本発明は、上述の実施例に限定されるものではなく、その要旨を逸脱しない範囲において、種々の変更が可能であることは勿論であって、本発明の技術的範囲は、添付の特許請求の範囲から決まる。
10 初期化ユニット
20 保護ユニット
100 電子装置
200 リセット回路
300 処理ユニット
400 電源
C1、C2 コンデンサー
Q1、Q2 トランジスター
R1、R2、R3、R4、R5 レジスター

Claims (8)

  1. 電源からの電圧を受けて処理ユニットに対して初期化するために用いられるリセット回路であって、
    前記処理ユニットに接続され、供給電圧が正常であると、前記処理ユニットに第一レベル信号を出力し、所定時間の後に前記処理ユニットに第二レベル信号を出力する初期化ユニットと、
    前記処理ユニットに接続され、供給電圧が所定電圧より小さい時に前記第一レベル信号を出力し、供給電圧が正常になる時に前記第一レベル信号を出力することを止める保護ユニットと、
    を備え、
    前記処理ユニットは、前記第一レベル信号に基づいて初期化を開始し、且つ所定時間の後に初期化され、前記第二レベル信号に基づいて動作し始める
    ことを特徴とするリセット回路。
  2. 前記第一レベル信号は低レベル電圧信号であり、前記第二レベル信号は高レベル電圧信号であることを特徴とする請求項1に記載のリセット回路。
  3. 前記初期化ユニットは、第一レジスター、第一コンデンサー及び第二コンデンサーを備え、前記所定時間は、前記第一レジスター及び前記第一コンデンサーから構成する充電時間定数によって決まることを特徴とする請求項1に記載のリセット回路。
  4. 前記第一レジスターの一端は、前記電源に接続され、前記第一レジスターの他端は、前記第一コンデンサーを介して接地し、
    前記第二コンデンサーの一端は、前記第一レジスターと前記第一コンデンサーとの間に接続され、前記第二コンデンサーの他端は、接地することを特徴とする請求項3に記載のリセット回路。
  5. 前記処理ユニットは、前記第一レベル信号及び前記第二レベル信号を受信するために用いられる初期化ピンを備え、前記初期化ピンは、前記第一レジスターと前記第一コンデンサーとの間に接続されることを特徴とする請求項4に記載のリセット回路。
  6. 前記保護ユニットは、第一トランジスター及び第二トランジスターを備え、前記第一トランジスターは供給電圧が所定電圧より小さい時にオフされ、前記第二トランジスターは前記第一トランジスターのオフにより導通されて、前記初期化ピンを低レベル電圧に保持させることを特徴とする請求項5に記載のリセット回路。
  7. 前記保護ユニットは、第二レジスター、第三レジスター、第四レジスター及び第五レジスターをさらに備え、
    前記第二レジスターの一端は、前記電源に接続され、前記第二レジスターの他端は、前記第三レジスターを介して接地し、
    前記第四レジスターの一端は、前記第二レジスターと前記第三レジスターとの間に接続され、前記第四レジスターの他端は、前記第一トランジスターのベースに接続され、
    前記第一トランジスターのコレクタは、前記第五レジスターを介して前記電源に接続され、前記第一トランジスターのエミッタは、接地し、
    前記第二トランジスターのベースは、前記第一トランジスターのコレクタに接続され、前記第二トランジスターのコレクタは、前記初期化ピンに接続され、前記第二トランジスターのエミッタは、接地することを特徴とする請求項6に記載のリセット回路。
  8. 処理ユニットと、
    前記処理ユニットを初期化するために用いられる請求項1〜請求項7のいずれの一項に記載のリセット回路と、
    前記リセット回路及び前記処理ユニットに電圧を供給する電源と、
    を備えることを特徴とする電子装置。
JP2011172805A 2010-08-18 2011-08-08 リセット回路及び電子装置 Withdrawn JP2012044655A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN2010102566010A CN102375516A (zh) 2010-08-18 2010-08-18 复位电路及电子装置
CN201010256601.0 2010-08-18

Publications (1)

Publication Number Publication Date
JP2012044655A true JP2012044655A (ja) 2012-03-01

Family

ID=44310830

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011172805A Withdrawn JP2012044655A (ja) 2010-08-18 2011-08-08 リセット回路及び電子装置

Country Status (4)

Country Link
US (1) US20120044601A1 (ja)
EP (1) EP2420915A2 (ja)
JP (1) JP2012044655A (ja)
CN (1) CN102375516A (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104714618A (zh) * 2013-12-11 2015-06-17 鸿富锦精密电子(天津)有限公司 复位电路
CN104216737A (zh) * 2014-08-15 2014-12-17 英业达科技有限公司 微控制器的重置系统和其重置方法
CN107615663B (zh) * 2016-01-28 2021-03-19 深圳瀚飞科技开发有限公司 自动复位稳压电路
CN105892354A (zh) * 2016-03-31 2016-08-24 安徽朗格暖通设备有限公司 热水器控制电路的初始化电路及热水器控制电路
CN206421176U (zh) * 2017-01-24 2017-08-18 深圳市大疆创新科技有限公司 电池管理系统、电池及无人机

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5359281A (en) * 1992-06-08 1994-10-25 Motorola, Inc. Quick-start and overvoltage protection for a switching regulator circuit
US5633573A (en) * 1994-11-10 1997-05-27 Duracell, Inc. Battery pack having a processor controlled battery operating system
US7339359B2 (en) * 2005-03-18 2008-03-04 Fairchild Semiconductor Corporation Terminal for multiple functions in a power supply
CN101231401B (zh) * 2007-01-26 2010-05-26 群康科技(深圳)有限公司 面板控制电路
JP5443749B2 (ja) * 2007-12-26 2014-03-19 ローム株式会社 昇圧型スイッチングレギュレータおよびその制御回路
US8471626B2 (en) * 2009-08-12 2013-06-25 System General Corp. Start-up circuit to discharge EMI filter of power supplies

Also Published As

Publication number Publication date
EP2420915A2 (en) 2012-02-22
CN102375516A (zh) 2012-03-14
US20120044601A1 (en) 2012-02-23

Similar Documents

Publication Publication Date Title
JP2012044655A (ja) リセット回路及び電子装置
TWI465891B (zh) 供電延遲電路
TWI464717B (zh) 時序控制電路及使用其的電子裝置
CN104202029A (zh) 一种单按键开关机电路及一种头戴显示设备
TWI547794B (zh) 開機控制電路
TW201340603A (zh) 應用於電子裝置之電源開關模組、電壓產生電路與電源控制方法
EP2408105A1 (en) Mute control circuit and electronic device using the same
TW201312343A (zh) 風扇偵測電路
TW201348939A (zh) Usb電源控制電路
TW201345168A (zh) 調諧器防干擾電路
US9374079B2 (en) Level jump reset IC design circuit
CN114089714B (zh) 便携式电子装置
TW201416845A (zh) 主機板
TWI479084B (zh) 風扇控制電路
TWI640926B (zh) 電腦系統及其開機電路
JP5509135B2 (ja) 電子装置
WO2009066575A1 (ja) パワーオンリセット回路及びコンビネーション型icカード
CN108244707B (zh) 电加热不燃烧烟具及其低功耗管理电路
TWI593211B (zh) 控制電路及應用該控制電路的電子裝置
TW201426289A (zh) 用於電子裝置啟動測試的測試裝置
TW201644134A (zh) 充電電路
TW201630293A (zh) 電子設備供電保護系統
TW201637315A (zh) 放電電路及應用該放電電路的主機板
TW201342944A (zh) 防爆音電路
TW201530302A (zh) 開關機測試電路

Legal Events

Date Code Title Description
A300 Application deemed to be withdrawn because no request for examination was validly filed

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20141104